--- /srv/rebuilderd/tmp/rebuilderdCjx6jS/inputs/alex_3.5.4.0-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdCjx6jS/out/alex_3.5.4.0-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-01-05 23:15:25.000000 debian-binary │ -rw-r--r-- 0 0 0 1252 2026-01-05 23:15:25.000000 control.tar.xz │ --rw-r--r-- 0 0 0 2443408 2026-01-05 23:15:25.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 2447292 2026-01-05 23:15:25.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/alex │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -131,16 +131,16 @@ │ │ │ │ 127: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (3) │ │ │ │ 128: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (3) │ │ │ │ 129: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (3) │ │ │ │ 130: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (3) │ │ │ │ 131: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (3) │ │ │ │ 132: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (3) │ │ │ │ 133: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (3) │ │ │ │ - 134: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (8) │ │ │ │ - 135: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (2) │ │ │ │ + 134: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (2) │ │ │ │ + 135: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (8) │ │ │ │ 136: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (2) │ │ │ │ 137: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (2) │ │ │ │ 138: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (2) │ │ │ │ 139: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (2) │ │ │ │ 140: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (2) │ │ │ │ 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ @@ -253,29 +253,29 @@ │ │ │ │ 249: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (15) │ │ │ │ 250: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (15) │ │ │ │ 251: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (15) │ │ │ │ 252: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (3) │ │ │ │ 253: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ 254: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ 255: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ 260: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ 261: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ 262: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ 263: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (10) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ 267: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (3) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (3) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (3) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (3) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ 271: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (3) │ │ │ │ 272: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (3) │ │ │ │ 273: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (3) │ │ │ │ 274: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (3) │ │ │ │ 275: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (3) │ │ │ │ 276: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (3) │ │ │ │ 277: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -25,31 +25,31 @@ │ │ │ │ 00f578ec 00005715 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ 00f55f48 00005802 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 00f578e8 00005815 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 00f55f78 00005902 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 00f578e4 00005915 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 00f5778c 00007215 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ 00f57768 00007e15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -00f57bf8 00008615 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -00f57c00 00008715 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +00f57c00 00008615 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +00f57bf8 00008715 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ 00f55ff0 0000d015 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ 00f56c0c 00011515 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ 00f56e48 00011a15 R_ARM_GLOB_DAT 0000ae8c free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x2518 contains 243 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ 00f57c68 00000416 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ 00f57c6c 00006416 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ 00f57c70 0000d016 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ 00f57c74 0000fc16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -00f57c78 00010216 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +00f57c78 00010316 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ 00f57c7c 00010b16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -00f57c80 00010e16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -00f57c84 00010c16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -00f57c88 00010d16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +00f57c80 00010c16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +00f57c84 00010d16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +00f57c88 00010e16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ 00f57c8c 00010f16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ 00f57c90 00011016 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ 00f57c94 00011116 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ 00f57c98 0000d116 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ 00f57c9c 0000f716 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ 00f57ca0 0000dd16 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ 00f57ca4 0000f416 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ @@ -66,15 +66,15 @@ │ │ │ │ 00f57cd0 0000f316 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ 00f57cd4 0000ea16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ 00f57cd8 0000f616 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ 00f57cdc 00011216 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ 00f57ce0 00011316 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ 00f57ce4 00000116 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ 00f57ce8 00000316 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -00f57cec 00008716 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +00f57cec 00008616 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ 00f57cf0 00011416 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ 00f57cf4 00011616 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ 00f57cf8 00011716 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ 00f57cfc 00011a16 R_ARM_JUMP_SLOT 0000ae8c free@GLIBC_2.4 │ │ │ │ 00f57d00 00011816 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ 00f57d04 0000d916 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ 00f57d08 0000e416 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 339a5c0b64958f07ee9eee997c3f7557d8c9aaaf │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: dd0a1a38ed5be37ee776a66403ff56993a6c59d5 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -30,15 +30,15 @@ │ │ │ │ 068: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 06c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 070: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 074: 4 (GLIBC_2.38) 3 (GLIBC_2.4) 4 (GLIBC_2.38) 3 (GLIBC_2.4) │ │ │ │ 078: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 07c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 080: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 084: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 8 (GLIBC_2.33) 2 (GLIBC_2.34) │ │ │ │ + 084: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 8 (GLIBC_2.33) │ │ │ │ 088: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ 08c: 2 (GLIBC_2.34) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 090: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 094: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 098: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 09c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 0a0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -90,16 +90,16 @@ │ │ │ │ sigaction │ │ │ │ strerror │ │ │ │ __isoc23_strtoul │ │ │ │ __isoc23_strtol │ │ │ │ __ctype_b_loc │ │ │ │ snprintf │ │ │ │ vfprintf │ │ │ │ -GLIBC_2.33 │ │ │ │ __lstat64_time64 │ │ │ │ +GLIBC_2.33 │ │ │ │ __utimensat64 │ │ │ │ __utimes64 │ │ │ │ __futimens64 │ │ │ │ __futimes64 │ │ │ │ __lutimes64 │ │ │ │ __gmpn_mul │ │ │ │ __gmpn_mul_1 │ │ │ │ @@ -188,15 +188,15 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUULQF │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU@KF │ │ │ │ +3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -225,14 +225,20 @@ │ │ │ │ BoundaryBelow │ │ │ │ BoundaryAbove │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Data.Ranged.Boundaries.BoundaryAbove │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Data.Ranged.Boundaries.BoundaryBelow │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Data.Ranged.Boundaries.BoundaryAboveAll │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Data.Ranged.Boundaries.BoundaryBelowAll │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Data.Ranged.Boundaries.C:DiscreteOrdered │ │ │ │ +show Range: upper bound is BoundaryBelowAll │ │ │ │ +show Range: lower bound is BoundaryAboveAll │ │ │ │ +src/Data/Ranged/Ranges.hs │ │ │ │ +Data.Ranged.Ranges │ │ │ │ +alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ +alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Data.Ranged.Ranges.Range │ │ │ │ dist-ghc/build/alex/autogen/Paths_alex.hs │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ lastError │ │ │ │ /usr/etc │ │ │ │ alex_sysconfdir │ │ │ │ @@ -244,20 +250,14 @@ │ │ │ │ alex_dynlibdir │ │ │ │ /usr/lib/haskell-packages/ghc/lib/arm-linux-ghc-9.10.3-bfc2/alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ alex_libdir │ │ │ │ /usr/bin │ │ │ │ alex_bindir │ │ │ │ Paths_alex │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ -show Range: upper bound is BoundaryBelowAll │ │ │ │ -show Range: lower bound is BoundaryAboveAll │ │ │ │ -src/Data/Ranged/Ranges.hs │ │ │ │ -Data.Ranged.Ranges │ │ │ │ -alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ -alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Data.Ranged.Ranges.Range │ │ │ │ Data.Ranged.RangedSet │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ stimes: positive multiplier expected │ │ │ │ RSet {rSetRanges = │ │ │ │ Data.Ranged │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ panic: charRangeToCharSpan │ │ │ │ @@ -374,21 +374,21 @@ │ │ │ │ 'WarnNullableRExp │ │ │ │ AlexPosn │ │ │ │ ParseMonad │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:ParseMonad.PState │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:ParseMonad.WarnNullableRExp │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:ParseMonad.AlexPn │ │ │ │ +alex::DFAMin.minimizeDFA: panic: state not found │ │ │ │ +src/DFAMin.hs │ │ │ │ +alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ undefined │ │ │ │ src/NFA.hs │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:NFA.NSt │ │ │ │ -alex::DFAMin.minimizeDFA: panic: state not found │ │ │ │ -src/DFAMin.hs │ │ │ │ -alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex │ │ │ │ src/DFA.hs │ │ │ │ fromJust │ │ │ │ ) => Alex ( │ │ │ │ alexMonadScan :: ( │ │ │ │ ) => AlexInput -> Int -> AlexReturn (AlexInput -> │ │ │ │ alexScan :: ( │ │ │ │ @@ -774,195 +774,14 @@ │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Main.OptTabSize │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Main.OptTemplateDir │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Main.OptLatin1 │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Main.OptVerbose │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Main.DumpHelp │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Main.DumpVersion │ │ │ │ alex-3.5.4.0-LWseqclUxRFJkwpfnpO3Yu-alex:Main.DumpNumericVersion │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.IntSet.keysSet: Nil │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Internal.hs:(1353,19)-(1356,30)|lambda │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Internal.hs:1307:24-71|lambda │ │ │ │ - is not an element of the map │ │ │ │ -IntMap.!: key │ │ │ │ -'Nondistinct │ │ │ │ -'Distinct │ │ │ │ -Distinct │ │ │ │ -'Inserted │ │ │ │ -Inserted │ │ │ │ -'SplitLookup │ │ │ │ -SplitLookup │ │ │ │ -'WhenMatched │ │ │ │ -WhenMatched │ │ │ │ -'WhenMissing │ │ │ │ -WhenMissing │ │ │ │ -updateMinWithKey Nil │ │ │ │ -updateMaxWithKey Nil │ │ │ │ -deleteFindMax: empty map has no maximal element │ │ │ │ -maxViewWithKeySure Nil │ │ │ │ -maxViewWithKey_go Nil │ │ │ │ -deleteFindMin: empty map has no minimal element │ │ │ │ -minViewWithKeySure Nil │ │ │ │ -minViewWithKey_go Nil │ │ │ │ -findMax: empty map has no maximal element │ │ │ │ -findMin: empty map has no minimal element │ │ │ │ -Data.IntMap.Internal.IntMap │ │ │ │ -fromList │ │ │ │ -Data.Foldable.minimum (for Data.IntMap): empty map │ │ │ │ -Data.Foldable.maximum (for Data.IntMap): empty map │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Internal.hs │ │ │ │ -Data.IntMap.Internal │ │ │ │ -containers-0.7-45b0 │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -fromList │ │ │ │ -containers-0.7-45b0:Data.IntMap.Internal.Distinct │ │ │ │ -containers-0.7-45b0:Data.IntMap.Internal.Nondistinct │ │ │ │ -containers-0.7-45b0:Data.IntMap.Internal.Inserted │ │ │ │ -containers-0.7-45b0:Data.IntMap.Internal.SplitLookup │ │ │ │ -containers-0.7-45b0:Data.IntMap.Internal.View │ │ │ │ -containers-0.7-45b0:Data.IntMap.Internal.WhenMissing │ │ │ │ -containers-0.7-45b0:Data.IntMap.Internal.Bin │ │ │ │ -containers-0.7-45b0:Data.IntMap.Internal.Tip │ │ │ │ -containers-0.7-45b0:Data.IntMap.Internal.Nil │ │ │ │ -findMax: empty set has no maximal element │ │ │ │ -findMax Nil │ │ │ │ -deleteFindMax: empty set has no maximal element │ │ │ │ -maxView Nil │ │ │ │ -findMin: empty set has no minimal element │ │ │ │ -findMin Nil │ │ │ │ -deleteFindMin: empty set has no minimal element │ │ │ │ -minView Nil │ │ │ │ -fromList │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/containers/containers/src/Data/IntSet/Internal.hs │ │ │ │ -'Inserted │ │ │ │ -Inserted │ │ │ │ -fromList │ │ │ │ -Data.IntSet.Internal.IntSet │ │ │ │ -containers-0.7-45b0 │ │ │ │ -Data.IntSet.Internal │ │ │ │ -containers-0.7-45b0:Data.IntSet.Internal.Inserted │ │ │ │ -containers-0.7-45b0:Data.IntSet.Internal.Bin │ │ │ │ -containers-0.7-45b0:Data.IntSet.Internal.Tip │ │ │ │ -containers-0.7-45b0:Data.IntSet.Internal.Nil │ │ │ │ -'MaxView │ │ │ │ -'MinView │ │ │ │ -'StrictTriple │ │ │ │ -StrictTriple │ │ │ │ -FromDistinctMonoState │ │ │ │ -'WhenMatched │ │ │ │ -WhenMatched │ │ │ │ -'WhenMissing │ │ │ │ -WhenMissing │ │ │ │ -'AltBigger │ │ │ │ -'AltSmaller │ │ │ │ -'AltSame │ │ │ │ -'TraceResult │ │ │ │ -TraceResult │ │ │ │ -AreWeStrict │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -mergeWithKey: Given function only1 does not fulfill required conditions (see documentation) │ │ │ │ -Map.deleteAt: index out of range │ │ │ │ -Map.updateAt: index out of range │ │ │ │ -Map.deleteFindMin: can not return the minimal element of an empty map │ │ │ │ -Failure in Data.Map.balanceR │ │ │ │ -Map.deleteFindMax: can not return the maximal element of an empty map │ │ │ │ -Failure in Data.Map.balanceL │ │ │ │ -Failure in Data.Map.balance │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Map.findMax: empty map has no maximal element │ │ │ │ -Map.findMin: empty map has no minimal element │ │ │ │ -Map.!: given key is not an element in the map │ │ │ │ -Map.elemAt: index out of range │ │ │ │ -Map.findIndex: element is not in the map │ │ │ │ -Data.Map.Internal.Map │ │ │ │ -Data.Foldable.maximum (for Data.Map): empty map │ │ │ │ -Data.Foldable.minimum (for Data.Map): empty map │ │ │ │ -libraries/containers/containers/src/Data/Map/Internal.hs │ │ │ │ -Data.Map.Internal │ │ │ │ -containers-0.7-45b0 │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.MaxView │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.MinView │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.StrictTriple │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.State0 │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.State1 │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.Push │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.Nada │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.WhenMissing │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.AltSmaller │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.AltBigger │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.AltAdj │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.AltSame │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.TraceResult │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.Strict │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.Lazy │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.Bin │ │ │ │ -containers-0.7-45b0:Data.Map.Internal.Tip │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MergeSet │ │ │ │ -MergeSet │ │ │ │ -FromDistinctMonoState │ │ │ │ -'Intersection │ │ │ │ -Intersection │ │ │ │ -'Inserted │ │ │ │ -'Deleted │ │ │ │ -AlteredSet │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Set.deleteAt: index out of range │ │ │ │ -Set.deleteFindMin: can not return the minimal element of an empty set │ │ │ │ -Failure in Data.Set.balanceR │ │ │ │ -Set.deleteFindMax: can not return the maximal element of an empty set │ │ │ │ -Failure in Data.Set.balanceL │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Intersection {getIntersection = fromList │ │ │ │ -Intersection {getIntersection = │ │ │ │ -Set.findMax: empty set has no maximal element │ │ │ │ -Set.findMin: empty set has no minimal element │ │ │ │ -Set.elemAt: index out of range │ │ │ │ -Set.findIndex: element is not in the set │ │ │ │ -libraries/containers/containers/src/Data/Set/Internal.hs │ │ │ │ -fromList │ │ │ │ -Data.Set.Internal.Set │ │ │ │ -containers-0.7-45b0 │ │ │ │ -Data.Set.Internal │ │ │ │ -fromList │ │ │ │ -containers-0.7-45b0:Data.Set.Internal.State0 │ │ │ │ -containers-0.7-45b0:Data.Set.Internal.State1 │ │ │ │ -containers-0.7-45b0:Data.Set.Internal.Push │ │ │ │ -containers-0.7-45b0:Data.Set.Internal.Nada │ │ │ │ -containers-0.7-45b0:Data.Set.Internal.Deleted │ │ │ │ -containers-0.7-45b0:Data.Set.Internal.Inserted │ │ │ │ -containers-0.7-45b0:Data.Set.Internal.Bin │ │ │ │ -containers-0.7-45b0:Data.Set.Internal.Tip │ │ │ │ -BitQueue │ │ │ │ -BitQueueB │ │ │ │ -Utils.Containers.Internal.BitQueue │ │ │ │ -containers-0.7-45b0 │ │ │ │ -containers-0.7-45b0:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ -StrictPair │ │ │ │ -Utils.Containers.Internal.StrictPair │ │ │ │ -containers-0.7-45b0 │ │ │ │ -containers-0.7-45b0:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ removeLink │ │ │ │ POSIX filepaths must not contain internal NUL octets. │ │ │ │ checkForInteriorNuls │ │ │ │ System.Posix.PosixPath.FilePath │ │ │ │ unix-2.8.7.0-131d │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ @@ -2605,14 +2424,195 @@ │ │ │ │ eval_thunk_selector: strange selectee %d │ │ │ │ current segment array │ │ │ │ nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ Memory map: │ │ │ │ /proc/self/maps │ │ │ │ Could not open /proc/self/maps │ │ │ │ Error: %s │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.IntSet.keysSet: Nil │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Internal.hs:(1353,19)-(1356,30)|lambda │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Internal.hs:1307:24-71|lambda │ │ │ │ + is not an element of the map │ │ │ │ +IntMap.!: key │ │ │ │ +'Nondistinct │ │ │ │ +'Distinct │ │ │ │ +Distinct │ │ │ │ +'Inserted │ │ │ │ +Inserted │ │ │ │ +'SplitLookup │ │ │ │ +SplitLookup │ │ │ │ +'WhenMatched │ │ │ │ +WhenMatched │ │ │ │ +'WhenMissing │ │ │ │ +WhenMissing │ │ │ │ +updateMinWithKey Nil │ │ │ │ +updateMaxWithKey Nil │ │ │ │ +deleteFindMax: empty map has no maximal element │ │ │ │ +maxViewWithKeySure Nil │ │ │ │ +maxViewWithKey_go Nil │ │ │ │ +deleteFindMin: empty map has no minimal element │ │ │ │ +minViewWithKeySure Nil │ │ │ │ +minViewWithKey_go Nil │ │ │ │ +findMax: empty map has no maximal element │ │ │ │ +findMin: empty map has no minimal element │ │ │ │ +Data.IntMap.Internal.IntMap │ │ │ │ +fromList │ │ │ │ +Data.Foldable.minimum (for Data.IntMap): empty map │ │ │ │ +Data.Foldable.maximum (for Data.IntMap): empty map │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Internal.hs │ │ │ │ +Data.IntMap.Internal │ │ │ │ +containers-0.7-45b0 │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +fromList │ │ │ │ +containers-0.7-45b0:Data.IntMap.Internal.Distinct │ │ │ │ +containers-0.7-45b0:Data.IntMap.Internal.Nondistinct │ │ │ │ +containers-0.7-45b0:Data.IntMap.Internal.Inserted │ │ │ │ +containers-0.7-45b0:Data.IntMap.Internal.SplitLookup │ │ │ │ +containers-0.7-45b0:Data.IntMap.Internal.View │ │ │ │ +containers-0.7-45b0:Data.IntMap.Internal.WhenMissing │ │ │ │ +containers-0.7-45b0:Data.IntMap.Internal.Bin │ │ │ │ +containers-0.7-45b0:Data.IntMap.Internal.Tip │ │ │ │ +containers-0.7-45b0:Data.IntMap.Internal.Nil │ │ │ │ +findMax: empty set has no maximal element │ │ │ │ +findMax Nil │ │ │ │ +deleteFindMax: empty set has no maximal element │ │ │ │ +maxView Nil │ │ │ │ +findMin: empty set has no minimal element │ │ │ │ +findMin Nil │ │ │ │ +deleteFindMin: empty set has no minimal element │ │ │ │ +minView Nil │ │ │ │ +fromList │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +libraries/containers/containers/src/Data/IntSet/Internal.hs │ │ │ │ +'Inserted │ │ │ │ +Inserted │ │ │ │ +fromList │ │ │ │ +Data.IntSet.Internal.IntSet │ │ │ │ +containers-0.7-45b0 │ │ │ │ +Data.IntSet.Internal │ │ │ │ +containers-0.7-45b0:Data.IntSet.Internal.Inserted │ │ │ │ +containers-0.7-45b0:Data.IntSet.Internal.Bin │ │ │ │ +containers-0.7-45b0:Data.IntSet.Internal.Tip │ │ │ │ +containers-0.7-45b0:Data.IntSet.Internal.Nil │ │ │ │ +'MaxView │ │ │ │ +'MinView │ │ │ │ +'StrictTriple │ │ │ │ +StrictTriple │ │ │ │ +FromDistinctMonoState │ │ │ │ +'WhenMatched │ │ │ │ +WhenMatched │ │ │ │ +'WhenMissing │ │ │ │ +WhenMissing │ │ │ │ +'AltBigger │ │ │ │ +'AltSmaller │ │ │ │ +'AltSame │ │ │ │ +'TraceResult │ │ │ │ +TraceResult │ │ │ │ +AreWeStrict │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +mergeWithKey: Given function only1 does not fulfill required conditions (see documentation) │ │ │ │ +Map.deleteAt: index out of range │ │ │ │ +Map.updateAt: index out of range │ │ │ │ +Map.deleteFindMin: can not return the minimal element of an empty map │ │ │ │ +Failure in Data.Map.balanceR │ │ │ │ +Map.deleteFindMax: can not return the maximal element of an empty map │ │ │ │ +Failure in Data.Map.balanceL │ │ │ │ +Failure in Data.Map.balance │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Map.findMax: empty map has no maximal element │ │ │ │ +Map.findMin: empty map has no minimal element │ │ │ │ +Map.!: given key is not an element in the map │ │ │ │ +Map.elemAt: index out of range │ │ │ │ +Map.findIndex: element is not in the map │ │ │ │ +Data.Map.Internal.Map │ │ │ │ +Data.Foldable.maximum (for Data.Map): empty map │ │ │ │ +Data.Foldable.minimum (for Data.Map): empty map │ │ │ │ +libraries/containers/containers/src/Data/Map/Internal.hs │ │ │ │ +Data.Map.Internal │ │ │ │ +containers-0.7-45b0 │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.MaxView │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.MinView │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.StrictTriple │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.State0 │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.State1 │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.Push │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.Nada │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.WhenMissing │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.AltSmaller │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.AltBigger │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.AltAdj │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.AltSame │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.TraceResult │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.Strict │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.Lazy │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.Bin │ │ │ │ +containers-0.7-45b0:Data.Map.Internal.Tip │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MergeSet │ │ │ │ +MergeSet │ │ │ │ +FromDistinctMonoState │ │ │ │ +'Intersection │ │ │ │ +Intersection │ │ │ │ +'Inserted │ │ │ │ +'Deleted │ │ │ │ +AlteredSet │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Set.deleteAt: index out of range │ │ │ │ +Set.deleteFindMin: can not return the minimal element of an empty set │ │ │ │ +Failure in Data.Set.balanceR │ │ │ │ +Set.deleteFindMax: can not return the maximal element of an empty set │ │ │ │ +Failure in Data.Set.balanceL │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Intersection {getIntersection = fromList │ │ │ │ +Intersection {getIntersection = │ │ │ │ +Set.findMax: empty set has no maximal element │ │ │ │ +Set.findMin: empty set has no minimal element │ │ │ │ +Set.elemAt: index out of range │ │ │ │ +Set.findIndex: element is not in the set │ │ │ │ +libraries/containers/containers/src/Data/Set/Internal.hs │ │ │ │ +fromList │ │ │ │ +Data.Set.Internal.Set │ │ │ │ +containers-0.7-45b0 │ │ │ │ +Data.Set.Internal │ │ │ │ +fromList │ │ │ │ +containers-0.7-45b0:Data.Set.Internal.State0 │ │ │ │ +containers-0.7-45b0:Data.Set.Internal.State1 │ │ │ │ +containers-0.7-45b0:Data.Set.Internal.Push │ │ │ │ +containers-0.7-45b0:Data.Set.Internal.Nada │ │ │ │ +containers-0.7-45b0:Data.Set.Internal.Deleted │ │ │ │ +containers-0.7-45b0:Data.Set.Internal.Inserted │ │ │ │ +containers-0.7-45b0:Data.Set.Internal.Bin │ │ │ │ +containers-0.7-45b0:Data.Set.Internal.Tip │ │ │ │ +BitQueue │ │ │ │ +BitQueueB │ │ │ │ +Utils.Containers.Internal.BitQueue │ │ │ │ +containers-0.7-45b0 │ │ │ │ +containers-0.7-45b0:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ +StrictPair │ │ │ │ +Utils.Containers.Internal.StrictPair │ │ │ │ +containers-0.7-45b0 │ │ │ │ +containers-0.7-45b0:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ 'QuasiQuoter │ │ │ │ QuasiQuoter │ │ │ │ Language.Haskell.TH.Quote │ │ │ │ template-haskell │ │ │ │ template-haskell:Language.Haskell.TH.Quote.QuasiQuoter │ │ │ │ extsEnabled │ │ │ │ isExtEnabled │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -111,17 +111,17 @@ │ │ │ │ 0x00009a54 7970655f 625f6c6f 63006765 74656769 ype_b_loc.getegi │ │ │ │ 0x00009a64 64006765 74676964 00737472 746f6400 d.getgid.strtod. │ │ │ │ 0x00009a74 67657465 75696400 67657475 69640066 geteuid.getuid.f │ │ │ │ 0x00009a84 666c7573 68007374 646f7574 00737472 flush.stdout.str │ │ │ │ 0x00009a94 64757000 736e7072 696e7466 00737472 dup.snprintf.str │ │ │ │ 0x00009aa4 6e636d70 00737472 63707900 76667072 ncmp.strcpy.vfpr │ │ │ │ 0x00009ab4 696e7466 00737472 6e637079 00737472 intf.strncpy.str │ │ │ │ - 0x00009ac4 636d7000 6d6b6e6f 6400474c 4942435f cmp.mknod.GLIBC_ │ │ │ │ - 0x00009ad4 322e3333 005f5f6c 73746174 36345f74 2.33.__lstat64_t │ │ │ │ - 0x00009ae4 696d6536 34005f5f 7574696d 656e7361 ime64.__utimensa │ │ │ │ + 0x00009ac4 636d7000 5f5f6c73 74617436 345f7469 cmp.__lstat64_ti │ │ │ │ + 0x00009ad4 6d653634 006d6b6e 6f640047 4c494243 me64.mknod.GLIBC │ │ │ │ + 0x00009ae4 5f322e33 33005f5f 7574696d 656e7361 _2.33.__utimensa │ │ │ │ 0x00009af4 74363400 5f5f7574 696d6573 3634005f t64.__utimes64._ │ │ │ │ 0x00009b04 5f667574 696d656e 73363400 5f5f6675 _futimens64.__fu │ │ │ │ 0x00009b14 74696d65 73363400 5f5f6c75 74696d65 times64.__lutime │ │ │ │ 0x00009b24 73363400 5f5f676d 706e5f6d 756c005f s64.__gmpn_mul._ │ │ │ │ 0x00009b34 5f676d70 6e5f6d75 6c5f3100 5f5f676d _gmpn_mul_1.__gm │ │ │ │ 0x00009b44 706e5f73 75625f31 005f5f67 6d706e5f pn_sub_1.__gmpn_ │ │ │ │ 0x00009b54 6164645f 31005f5f 676d706e 5f706f70 add_1.__gmpn_pop │ │ │ │ @@ -187,22 +187,22 @@ │ │ │ │ 0x00009f14 7300706f 77660065 78700061 636f7368 s.powf.exp.acosh │ │ │ │ 0x00009f24 00617369 6e686600 6365696c 00657870 .asinhf.ceil.exp │ │ │ │ 0x00009f34 6d316600 65787066 00636f73 6866006c m1f.expf.coshf.l │ │ │ │ 0x00009f44 6f673170 66006c6f 67007369 6e660073 og1pf.log.sinf.s │ │ │ │ 0x00009f54 696e6800 61636f73 00617461 6e686600 inh.acos.atanhf. │ │ │ │ 0x00009f64 6d656d63 70790074 72756e63 61746536 memcpy.truncate6 │ │ │ │ 0x00009f74 34007379 6d6c696e 6b007265 6e616d65 4.symlink.rename │ │ │ │ - 0x00009f84 0063686f 776e0072 6561646c 696e6b00 .chown.readlink. │ │ │ │ - 0x00009f94 756e6c69 6e6b006c 63686f77 6e006163 unlink.lchown.ac │ │ │ │ + 0x00009f84 006c6368 6f776e00 63686f77 6e007265 .lchown.chown.re │ │ │ │ + 0x00009f94 61646c69 6e6b0075 6e6c696e 6b006163 adlink.unlink.ac │ │ │ │ 0x00009fa4 63657373 0063686d 6f640070 61746863 cess.chmod.pathc │ │ │ │ 0x00009fb4 6f6e6600 73746174 7800474c 4942435f onf.statx.GLIBC_ │ │ │ │ - 0x00009fc4 322e3238 00666368 6f776e00 6663686d 2.28.fchown.fchm │ │ │ │ - 0x00009fd4 6f640066 70617468 636f6e66 00737472 od.fpathconf.str │ │ │ │ - 0x00009fe4 6c656e00 6d656d6d 6f766500 6d656d73 len.memmove.mems │ │ │ │ - 0x00009ff4 6574006d 656d636d 70006d61 6c6c6f63 et.memcmp.malloc │ │ │ │ + 0x00009fc4 322e3238 00666368 6d6f6400 66706174 2.28.fchmod.fpat │ │ │ │ + 0x00009fd4 68636f6e 66006663 686f776e 00737472 hconf.fchown.str │ │ │ │ + 0x00009fe4 6c656e00 6d656d63 6d70006d 656d6d6f len.memcmp.memmo │ │ │ │ + 0x00009ff4 7665006d 656d7365 74006d61 6c6c6f63 ve.memset.malloc │ │ │ │ 0x0000a004 0062636d 70006d65 6d636872 005f5f65 .bcmp.memchr.__e │ │ │ │ 0x0000a014 72726e6f 5f6c6f63 6174696f 6e006674 rrno_location.ft │ │ │ │ 0x0000a024 72756e63 61746536 34006f70 656e3634 runcate64.open64 │ │ │ │ 0x0000a034 00656e76 69726f6e 006e6c5f 6c616e67 .environ.nl_lang │ │ │ │ 0x0000a044 696e666f 00667265 65007265 616c6c6f info.free.reallo │ │ │ │ 0x0000a054 63006361 6c6c6f63 006c6962 676d702e c.calloc.libgmp. │ │ │ │ 0x0000a064 736f2e31 3000 so.10. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -584,15 +584,15 @@ │ │ │ │ ldr r0, [pc, #20] @ c158 <__cxa_atexit@plt+0x930> │ │ │ │ add r0, pc, r0 │ │ │ │ bl cc7b3c <__cxa_atexit@plt+0xcbc314> │ │ │ │ rscseq ip, r4, r8, lsl r0 │ │ │ │ rsceq r5, r5, r4, lsr pc │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - sbcseq sl, r1, r0, asr #13 │ │ │ │ + sbcseq r8, r1, ip, lsl #30 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ cc4c <__cxa_atexit@plt+0x1424> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ cc50 <__cxa_atexit@plt+0x1428> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -1305,18 +1305,18 @@ │ │ │ │ rscseq lr, r4, r0, lsr #18 │ │ │ │ rscseq r5, r4, r0, asr #27 │ │ │ │ rscseq r5, r4, r0, ror #26 │ │ │ │ rscseq r5, r4, r0, ror #25 │ │ │ │ smlalseq r5, r4, r4, sl │ │ │ │ rscseq r5, r4, r0, lsl #21 │ │ │ │ rscseq lr, r4, r0, lsl #8 │ │ │ │ - sbcseq r9, r1, ip, lsr sp │ │ │ │ - sbcseq r9, r1, r0, lsl #27 │ │ │ │ + sbcseq r8, r1, r8, lsl #11 │ │ │ │ + sbcseq r8, r1, ip, asr #11 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - sbcseq r9, r1, r4, lsl #26 │ │ │ │ + sbcseq r8, r1, r0, asr r5 │ │ │ │ rscseq lr, r4, ip, lsl #6 │ │ │ │ ldrshteq lr, [r4], #32 │ │ │ │ rscseq lr, r4, r8, lsr #5 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -2563,15 +2563,15 @@ │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xffffe3c8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - sbcseq r8, r1, ip, asr #19 │ │ │ │ + sbcseq r7, r1, r8, lsl r2 │ │ │ │ ldr r1, [pc, #3972] @ efd4 <__cxa_atexit@plt+0x37ac> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ efd8 <__cxa_atexit@plt+0x37b0> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ efdc <__cxa_atexit@plt+0x37b4> │ │ │ │ mov r5, r0 │ │ │ │ @@ -3562,30 +3562,30 @@ │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc ef84 <__cxa_atexit@plt+0x375c> │ │ │ │ b ea14 <__cxa_atexit@plt+0x31ec> │ │ │ │ rscseq r9, r4, r0, lsl #24 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ rsceq r5, r5, lr, lsr #3 │ │ │ │ - sbcseq lr, r1, r4, lsl #13 │ │ │ │ + ldrsbeq ip, [r1], #224 @ 0xe0 │ │ │ │ rscseq sl, r4, r4, lsr #26 │ │ │ │ ldrshteq sl, [r4], #196 @ 0xc4 │ │ │ │ rscseq sl, r4, r8, asr #23 │ │ │ │ smlalseq sl, r4, r8, fp │ │ │ │ rscseq sl, r4, ip, lsr #22 │ │ │ │ ldrshteq sl, [r4], #172 @ 0xac │ │ │ │ ldrsbteq sl, [r4], #148 @ 0x94 │ │ │ │ rscseq sl, r4, r4, lsr #19 │ │ │ │ rscseq sl, r4, r8, lsl #17 │ │ │ │ rscseq sl, r4, r8, asr r8 │ │ │ │ ldrshteq sl, [r4], #116 @ 0x74 │ │ │ │ rscseq sl, r4, r4, asr #15 │ │ │ │ rscseq sl, r4, ip, asr r7 │ │ │ │ rscseq sl, r4, ip, lsr #14 │ │ │ │ - sbcseq sp, r1, r0, ror #30 │ │ │ │ + sbcseq ip, r1, ip, lsr #15 │ │ │ │ ldrshteq sl, [r4], #80 @ 0x50 │ │ │ │ rscseq sl, r4, r0, asr #11 │ │ │ │ rscseq sl, r4, r0, ror #10 │ │ │ │ rscseq sl, r4, r0, lsr r5 │ │ │ │ ldrshteq sl, [r4], #48 @ 0x30 │ │ │ │ rscseq sl, r4, r0, asr #7 │ │ │ │ smlalseq sl, r4, r8, r2 │ │ │ │ @@ -3615,15 +3615,15 @@ │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ rscseq r9, r4, r0, asr r6 │ │ │ │ rscseq r9, r4, r0, lsr #12 │ │ │ │ smlalseq r9, r4, r0, r5 │ │ │ │ rscseq r9, r4, lr, ror r5 │ │ │ │ strdeq r3, [r5], #154 @ 0x9a @ │ │ │ │ - sbcseq ip, r1, r0, ror lr │ │ │ │ + ldrheq fp, [r1], #108 @ 0x6c │ │ │ │ rscseq r2, r4, r0, asr #23 │ │ │ │ smlalseq r2, r4, r4, fp │ │ │ │ rscseq r9, r4, r0, lsl r5 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ rscseq r2, r4, r4, asr #22 │ │ │ │ rscseq r2, r4, r8, lsl fp │ │ │ │ smlalseq r9, r4, r4, r4 │ │ │ │ @@ -5001,15 +5001,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r7 │ │ │ │ - b 1c4fe4 <__cxa_atexit@plt+0x1b97bc> │ │ │ │ + b 2b8868 <__cxa_atexit@plt+0x2ad040> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne 10684 <__cxa_atexit@plt+0x4e5c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -5087,15 +5087,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov sl, r7 │ │ │ │ - b 1c38a4 <__cxa_atexit@plt+0x1b807c> │ │ │ │ + b 2b7128 <__cxa_atexit@plt+0x2ab900> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1082c <__cxa_atexit@plt+0x5004> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -17810,2151 +17810,1151 @@ │ │ │ │ bx r0 │ │ │ │ sbceq r3, pc, lr, ror #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ 1ce98 <__cxa_atexit@plt+0x11670> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ - rsceq r8, r4, r4, ror #20 │ │ │ │ - rsceq r8, r4, r8, lsl #21 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cf00 <__cxa_atexit@plt+0x116d8> │ │ │ │ - ldr r3, [pc, #80] @ 1cf10 <__cxa_atexit@plt+0x116e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cef0 <__cxa_atexit@plt+0x116c8> │ │ │ │ - ldr r7, [pc, #60] @ 1cf14 <__cxa_atexit@plt+0x116ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cf18 <__cxa_atexit@plt+0x116f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r8, r4, ip, lsr sl │ │ │ │ - rsceq r8, r4, ip, lsl #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1cf40 <__cxa_atexit@plt+0x11718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r8, r4, r4, ror #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1cf6c <__cxa_atexit@plt+0x11744> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 1cf70 <__cxa_atexit@plt+0x11748> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r9, r3, ip, asr #2 │ │ │ │ - rsceq r8, r4, r0, lsr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1cf9c <__cxa_atexit@plt+0x11774> │ │ │ │ - ldr r7, [pc, #20] @ 1cfa8 <__cxa_atexit@plt+0x11780> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ - rsceq r8, r4, r8, lsl #19 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ 1cfd4 <__cxa_atexit@plt+0x117ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1cfd8 <__cxa_atexit@plt+0x117b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - rsceq r8, r4, ip, asr #18 │ │ │ │ - rsceq r8, r4, ip, ror r9 │ │ │ │ - rsceq r8, r4, r4, ror #18 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d008 <__cxa_atexit@plt+0x117e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d00c <__cxa_atexit@plt+0x117e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - rsceq r8, r4, r8, lsl r9 │ │ │ │ - rsceq r8, r4, r8, asr #18 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ 1d028 <__cxa_atexit@plt+0x11800> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ - rsceq r8, r4, r0, asr #18 │ │ │ │ - rsceq r8, r4, r4, ror #18 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d090 <__cxa_atexit@plt+0x11868> │ │ │ │ - ldr r3, [pc, #80] @ 1d0a0 <__cxa_atexit@plt+0x11878> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d080 <__cxa_atexit@plt+0x11858> │ │ │ │ - ldr r7, [pc, #60] @ 1d0a4 <__cxa_atexit@plt+0x1187c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d0a8 <__cxa_atexit@plt+0x11880> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r8, r4, r8, lsl r9 │ │ │ │ - rsceq r8, r4, r8, ror #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1d0d0 <__cxa_atexit@plt+0x118a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r8, r4, r0, asr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1d0fc <__cxa_atexit@plt+0x118d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 1d100 <__cxa_atexit@plt+0x118d8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrhteq r8, [r3], #252 @ 0xfc │ │ │ │ - rsceq r8, r4, ip, ror r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d12c <__cxa_atexit@plt+0x11904> │ │ │ │ - ldr r7, [pc, #20] @ 1d138 <__cxa_atexit@plt+0x11910> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ - rsceq r8, r4, r4, ror #16 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d164 <__cxa_atexit@plt+0x1193c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d168 <__cxa_atexit@plt+0x11940> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - rsceq r8, r4, r8, lsr #16 │ │ │ │ - rsceq r8, r4, r8, asr r8 │ │ │ │ - rsceq r8, r4, r0, asr #16 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d198 <__cxa_atexit@plt+0x11970> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d19c <__cxa_atexit@plt+0x11974> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - strdeq r8, [r4], #116 @ 0x74 @ │ │ │ │ - rsceq r8, r4, r4, lsr #16 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ 1d1b8 <__cxa_atexit@plt+0x11990> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ - rsceq r8, r4, ip, lsl r8 │ │ │ │ - rsceq r8, r4, r0, asr #16 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d220 <__cxa_atexit@plt+0x119f8> │ │ │ │ - ldr r3, [pc, #80] @ 1d230 <__cxa_atexit@plt+0x11a08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d210 <__cxa_atexit@plt+0x119e8> │ │ │ │ - ldr r7, [pc, #60] @ 1d234 <__cxa_atexit@plt+0x11a0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d238 <__cxa_atexit@plt+0x11a10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r8, [r4], #116 @ 0x74 @ │ │ │ │ - rsceq r8, r4, r4, asr #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1d260 <__cxa_atexit@plt+0x11a38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - smlaleq r8, r4, ip, r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1d28c <__cxa_atexit@plt+0x11a64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 1d290 <__cxa_atexit@plt+0x11a68> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r8, r3, ip, lsr #28 │ │ │ │ - rsceq r8, r4, r8, asr r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d2bc <__cxa_atexit@plt+0x11a94> │ │ │ │ - ldr r7, [pc, #20] @ 1d2c8 <__cxa_atexit@plt+0x11aa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ - rsceq r8, r4, r0, asr #14 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d2f4 <__cxa_atexit@plt+0x11acc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d2f8 <__cxa_atexit@plt+0x11ad0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - rsceq r8, r4, r4, lsl #14 │ │ │ │ - rsceq r8, r4, r4, lsr r7 │ │ │ │ - rsceq r8, r4, ip, lsl r7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d328 <__cxa_atexit@plt+0x11b00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d32c <__cxa_atexit@plt+0x11b04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - ldrdeq r8, [r4], #96 @ 0x60 @ │ │ │ │ - rsceq r8, r4, r0, lsl #14 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ 1d348 <__cxa_atexit@plt+0x11b20> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ - strdeq r8, [r4], #104 @ 0x68 @ │ │ │ │ - rsceq r8, r4, ip, lsl r7 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d3b0 <__cxa_atexit@plt+0x11b88> │ │ │ │ - ldr r3, [pc, #80] @ 1d3c0 <__cxa_atexit@plt+0x11b98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d3a0 <__cxa_atexit@plt+0x11b78> │ │ │ │ - ldr r7, [pc, #60] @ 1d3c4 <__cxa_atexit@plt+0x11b9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d3c8 <__cxa_atexit@plt+0x11ba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq r8, [r4], #96 @ 0x60 @ │ │ │ │ - rsceq r8, r4, r0, lsr #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1d3f0 <__cxa_atexit@plt+0x11bc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r8, r4, r8, ror r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1d41c <__cxa_atexit@plt+0x11bf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 1d420 <__cxa_atexit@plt+0x11bf8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - smlalseq r8, r3, ip, ip │ │ │ │ - rsceq r8, r4, r4, lsr r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d44c <__cxa_atexit@plt+0x11c24> │ │ │ │ - ldr r7, [pc, #20] @ 1d458 <__cxa_atexit@plt+0x11c30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ - rsceq r8, r4, ip, lsl r6 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d484 <__cxa_atexit@plt+0x11c5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d488 <__cxa_atexit@plt+0x11c60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - rsceq r8, r4, r0, ror #11 │ │ │ │ - rsceq r8, r4, r0, lsl r6 │ │ │ │ - strdeq r8, [r4], #88 @ 0x58 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d4b8 <__cxa_atexit@plt+0x11c90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d4bc <__cxa_atexit@plt+0x11c94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - rsceq r8, r4, ip, lsr #11 │ │ │ │ - ldrdeq r8, [r4], #92 @ 0x5c @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ 1d4d8 <__cxa_atexit@plt+0x11cb0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ - ldrdeq r8, [r4], #84 @ 0x54 @ │ │ │ │ - strdeq r8, [r4], #88 @ 0x58 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d540 <__cxa_atexit@plt+0x11d18> │ │ │ │ - ldr r3, [pc, #80] @ 1d550 <__cxa_atexit@plt+0x11d28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d530 <__cxa_atexit@plt+0x11d08> │ │ │ │ - ldr r7, [pc, #60] @ 1d554 <__cxa_atexit@plt+0x11d2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d558 <__cxa_atexit@plt+0x11d30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r8, r4, ip, lsr #11 │ │ │ │ - rsceq r8, r4, ip, ror r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1d580 <__cxa_atexit@plt+0x11d58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r8, r4, r4, asr r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1d5ac <__cxa_atexit@plt+0x11d84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 1d5b0 <__cxa_atexit@plt+0x11d88> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r8, r3, ip, lsl #22 │ │ │ │ - rsceq r8, r4, r0, lsl r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d5dc <__cxa_atexit@plt+0x11db4> │ │ │ │ - ldr r7, [pc, #20] @ 1d5e8 <__cxa_atexit@plt+0x11dc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ - strdeq r8, [r4], #72 @ 0x48 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d614 <__cxa_atexit@plt+0x11dec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d618 <__cxa_atexit@plt+0x11df0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - strhteq r8, [r4], #76 @ 0x4c │ │ │ │ - rsceq r8, r4, ip, ror #9 │ │ │ │ - ldrdeq r8, [r4], #68 @ 0x44 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d648 <__cxa_atexit@plt+0x11e20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d64c <__cxa_atexit@plt+0x11e24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - rsceq r8, r4, r8, lsl #9 │ │ │ │ - strhteq r8, [r4], #72 @ 0x48 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ 1d668 <__cxa_atexit@plt+0x11e40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ - strhteq r8, [r4], #64 @ 0x40 │ │ │ │ - ldrdeq r8, [r4], #68 @ 0x44 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d6d0 <__cxa_atexit@plt+0x11ea8> │ │ │ │ - ldr r3, [pc, #80] @ 1d6e0 <__cxa_atexit@plt+0x11eb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d6c0 <__cxa_atexit@plt+0x11e98> │ │ │ │ - ldr r7, [pc, #60] @ 1d6e4 <__cxa_atexit@plt+0x11ebc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d6e8 <__cxa_atexit@plt+0x11ec0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r8, r4, r8, lsl #9 │ │ │ │ - rsceq r8, r4, r8, asr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1d710 <__cxa_atexit@plt+0x11ee8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r8, r4, r0, lsr r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1d73c <__cxa_atexit@plt+0x11f14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 1d740 <__cxa_atexit@plt+0x11f18> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r8, r3, ip, ror r9 │ │ │ │ - rsceq r8, r4, ip, ror #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d76c <__cxa_atexit@plt+0x11f44> │ │ │ │ - ldr r7, [pc, #20] @ 1d778 <__cxa_atexit@plt+0x11f50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ - ldrdeq r8, [r4], #52 @ 0x34 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d7a4 <__cxa_atexit@plt+0x11f7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d7a8 <__cxa_atexit@plt+0x11f80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - smlaleq r8, r4, r8, r3 │ │ │ │ - rsceq r8, r4, r8, asr #7 │ │ │ │ - strhteq r8, [r4], #48 @ 0x30 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ 1d7d8 <__cxa_atexit@plt+0x11fb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 1d7dc <__cxa_atexit@plt+0x11fb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - rsceq r8, r4, r4, ror #6 │ │ │ │ - smlaleq r8, r4, r4, r3 │ │ │ │ - rsceq r8, r4, r8, lsr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d838 <__cxa_atexit@plt+0x12010> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1d830 <__cxa_atexit@plt+0x12008> │ │ │ │ - ldr r3, [pc, #44] @ 1d840 <__cxa_atexit@plt+0x12018> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1d844 <__cxa_atexit@plt+0x1201c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b a3b8ac <__cxa_atexit@plt+0xa30084> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r8, r4, r8, ror #8 │ │ │ │ - rscseq r8, r3, ip, lsl r8 │ │ │ │ - rsceq r8, r4, r0, asr r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d8ec <__cxa_atexit@plt+0x120c4> │ │ │ │ - ldr r1, [pc, #140] @ 1d8f8 <__cxa_atexit@plt+0x120d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #120] @ 1d8fc <__cxa_atexit@plt+0x120d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1d8c0 <__cxa_atexit@plt+0x12098> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d8cc <__cxa_atexit@plt+0x120a4> │ │ │ │ - ldr r2, [pc, #96] @ 1d900 <__cxa_atexit@plt+0x120d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1d8e0 <__cxa_atexit@plt+0x120b8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 1d970 <__cxa_atexit@plt+0x12148> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r8, r3, r4, ror r7 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - smlaleq r8, r4, r4, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d944 <__cxa_atexit@plt+0x1211c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #48] @ 1d960 <__cxa_atexit@plt+0x12138> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d958 <__cxa_atexit@plt+0x12130> │ │ │ │ - b 1d970 <__cxa_atexit@plt+0x12148> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r8, r4, r4, lsr r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 1d9a0 <__cxa_atexit@plt+0x12178> │ │ │ │ - ldr r2, [pc, #132] @ 1da0c <__cxa_atexit@plt+0x121e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d9d8 <__cxa_atexit@plt+0x121b0> │ │ │ │ - b 1da1c <__cxa_atexit@plt+0x121f4> │ │ │ │ - ldr r2, [pc, #92] @ 1da04 <__cxa_atexit@plt+0x121dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1d9e0 <__cxa_atexit@plt+0x121b8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1d9f8 <__cxa_atexit@plt+0x121d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1da08 <__cxa_atexit@plt+0x121e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 1dac8 <__cxa_atexit@plt+0x122a0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - strhteq r8, [r4], #40 @ 0x28 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsceq r8, r4, r8, lsl #5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1da58 <__cxa_atexit@plt+0x12230> │ │ │ │ - ldr r3, [pc, #80] @ 1da80 <__cxa_atexit@plt+0x12258> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1da6c <__cxa_atexit@plt+0x12244> │ │ │ │ - cmp r3, #0 │ │ │ │ - ldreq r0, [r7] │ │ │ │ - ldrne r0, [r5, #20]! │ │ │ │ - ldrne r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1da84 <__cxa_atexit@plt+0x1225c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1dac8 <__cxa_atexit@plt+0x122a0> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r8, r4, ip, lsr #4 │ │ │ │ - rsceq r8, r4, r0, lsl r2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1dab8 <__cxa_atexit@plt+0x12290> │ │ │ │ - ldr r3, [pc, #28] @ 1dac4 <__cxa_atexit@plt+0x1229c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1dac8 <__cxa_atexit@plt+0x122a0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - strdeq r8, [r4], #24 @ │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #212] @ 1dba8 <__cxa_atexit@plt+0x12380> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1db08 <__cxa_atexit@plt+0x122e0> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1db50 <__cxa_atexit@plt+0x12328> │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - b 1dad4 <__cxa_atexit@plt+0x122ac> │ │ │ │ - ldr r3, [pc, #156] @ 1dbac <__cxa_atexit@plt+0x12384> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1db50 <__cxa_atexit@plt+0x12328> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1db8c <__cxa_atexit@plt+0x12364> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne 1db58 <__cxa_atexit@plt+0x12330> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 1dbb4 <__cxa_atexit@plt+0x1238c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #80] @ 1dbb8 <__cxa_atexit@plt+0x12390> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #121 @ 0x79 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ - ldr r6, [pc, #28] @ 1dbb0 <__cxa_atexit@plt+0x12388> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - smlalseq r8, r3, ip, r4 │ │ │ │ - rscseq r8, r3, r0, ror #9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1dac8 <__cxa_atexit@plt+0x122a0> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dc48 <__cxa_atexit@plt+0x12420> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne 1dc18 <__cxa_atexit@plt+0x123f0> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r3 │ │ │ │ - b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ - ldr r2, [pc, #68] @ 1dc64 <__cxa_atexit@plt+0x1243c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #64] @ 1dc68 <__cxa_atexit@plt+0x12440> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #121 @ 0x79 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ - ldr r3, [pc, #16] @ 1dc60 <__cxa_atexit@plt+0x12438> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrsbteq r8, [r3], #60 @ 0x3c │ │ │ │ - rscseq r8, r3, r0, lsr #8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dcdc <__cxa_atexit@plt+0x124b4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne 1dcac <__cxa_atexit@plt+0x12484> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r3 │ │ │ │ - b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ - ldr r2, [pc, #68] @ 1dcf8 <__cxa_atexit@plt+0x124d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #64] @ 1dcfc <__cxa_atexit@plt+0x124d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #121 @ 0x79 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ - ldr r3, [pc, #16] @ 1dcf4 <__cxa_atexit@plt+0x124cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - rscseq r8, r3, r8, asr #6 │ │ │ │ - rscseq r8, r3, ip, lsl #7 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dd44 <__cxa_atexit@plt+0x1251c> │ │ │ │ - ldr r7, [pc, #52] @ 1dd54 <__cxa_atexit@plt+0x1252c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #48] @ 1dd58 <__cxa_atexit@plt+0x12530> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 1dd5c <__cxa_atexit@plt+0x12534> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - add r7, r2, #1 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - ldr r7, [pc, #20] @ 1dd60 <__cxa_atexit@plt+0x12538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r7, r4, r8, lsr #26 │ │ │ │ - rsceq r7, r4, r8, asr sp │ │ │ │ - rsceq r7, r4, r4, ror #30 │ │ │ │ - rsceq r7, r4, r4, lsr pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dda8 <__cxa_atexit@plt+0x12580> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 1ddb4 <__cxa_atexit@plt+0x1258c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffac0 │ │ │ │ - rsceq r7, r4, ip, ror #29 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1de00 <__cxa_atexit@plt+0x125d8> │ │ │ │ - ldr r7, [pc, #52] @ 1de10 <__cxa_atexit@plt+0x125e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #48] @ 1de14 <__cxa_atexit@plt+0x125ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 1de18 <__cxa_atexit@plt+0x125f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - add r7, r2, #1 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ - ldr r7, [pc, #20] @ 1de1c <__cxa_atexit@plt+0x125f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - rsceq r7, r4, ip, ror #24 │ │ │ │ - smlaleq r7, r4, ip, ip │ │ │ │ - rsceq r7, r4, r8, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de6c <__cxa_atexit@plt+0x12644> │ │ │ │ - ldr r3, [pc, #60] @ 1de7c <__cxa_atexit@plt+0x12654> │ │ │ │ + bhi 1cecc <__cxa_atexit@plt+0x116a4> │ │ │ │ + ldr r3, [pc, #60] @ 1cedc <__cxa_atexit@plt+0x116b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1de5c <__cxa_atexit@plt+0x12634> │ │ │ │ + beq 1cebc <__cxa_atexit@plt+0x11694> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1de80 <__cxa_atexit@plt+0x12658> │ │ │ │ + ldr r7, [pc, #12] @ 1cee0 <__cxa_atexit@plt+0x116b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r7, r4, r8, asr lr │ │ │ │ + rsceq r8, r4, ip, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1deec <__cxa_atexit@plt+0x126c4> │ │ │ │ - ldr r3, [pc, #60] @ 1defc <__cxa_atexit@plt+0x126d4> │ │ │ │ + bhi 1cf4c <__cxa_atexit@plt+0x11724> │ │ │ │ + ldr r3, [pc, #60] @ 1cf5c <__cxa_atexit@plt+0x11734> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1dedc <__cxa_atexit@plt+0x126b4> │ │ │ │ + beq 1cf3c <__cxa_atexit@plt+0x11714> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1df00 <__cxa_atexit@plt+0x126d8> │ │ │ │ + ldr r7, [pc, #12] @ 1cf60 <__cxa_atexit@plt+0x11738> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r7, [r4], #220 @ 0xdc @ │ │ │ │ + rsceq r8, r4, r0, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e00c <__cxa_atexit@plt+0x127e4> │ │ │ │ + bhi 1d06c <__cxa_atexit@plt+0x11844> │ │ │ │ ldr r2, [r5] │ │ │ │ and r1, r9, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 1df84 <__cxa_atexit@plt+0x1275c> │ │ │ │ + beq 1cfe4 <__cxa_atexit@plt+0x117bc> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 1dfb8 <__cxa_atexit@plt+0x12790> │ │ │ │ + bne 1d018 <__cxa_atexit@plt+0x117f0> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 1dfec <__cxa_atexit@plt+0x127c4> │ │ │ │ - ldr r7, [pc, #192] @ 1e02c <__cxa_atexit@plt+0x12804> │ │ │ │ + bne 1d04c <__cxa_atexit@plt+0x11824> │ │ │ │ + ldr r7, [pc, #192] @ 1d08c <__cxa_atexit@plt+0x11864> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1e000 <__cxa_atexit@plt+0x127d8> │ │ │ │ + beq 1d060 <__cxa_atexit@plt+0x11838> │ │ │ │ mov r7, sl │ │ │ │ - b 1e0e8 <__cxa_atexit@plt+0x128c0> │ │ │ │ - ldr r1, [pc, #152] @ 1e024 <__cxa_atexit@plt+0x127fc> │ │ │ │ + b 1d148 <__cxa_atexit@plt+0x11920> │ │ │ │ + ldr r1, [pc, #152] @ 1d084 <__cxa_atexit@plt+0x1185c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #144] @ 1e028 <__cxa_atexit@plt+0x12800> │ │ │ │ + ldr r2, [pc, #144] @ 1d088 <__cxa_atexit@plt+0x11860> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r2, [r9, #2] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b c784bc <__cxa_atexit@plt+0xc6cc94> │ │ │ │ - ldr r1, [pc, #92] @ 1e01c <__cxa_atexit@plt+0x127f4> │ │ │ │ + ldr r1, [pc, #92] @ 1d07c <__cxa_atexit@plt+0x11854> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #84] @ 1e020 <__cxa_atexit@plt+0x127f8> │ │ │ │ + ldr r2, [pc, #84] @ 1d080 <__cxa_atexit@plt+0x11858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r2, [r9, #3] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b c7844c <__cxa_atexit@plt+0xc6cc24> │ │ │ │ - ldr r7, [pc, #64] @ 1e034 <__cxa_atexit@plt+0x1280c> │ │ │ │ + ldr r7, [pc, #64] @ 1d094 <__cxa_atexit@plt+0x1186c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e030 <__cxa_atexit@plt+0x12808> │ │ │ │ + ldr r7, [pc, #28] @ 1d090 <__cxa_atexit@plt+0x11868> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - smlalseq r8, r3, r4, r0 │ │ │ │ + rscseq r9, r3, r4, lsr r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq r8, r3, r8, asr #1 │ │ │ │ + rscseq r9, r3, r8, rrx │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - rsceq r7, r4, r0, asr #25 │ │ │ │ - rscseq r8, r3, r4, lsr r0 │ │ │ │ + strdeq r8, [r4], #116 @ 0x74 @ │ │ │ │ + ldrsbteq r8, [r3], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1e068 <__cxa_atexit@plt+0x12840> │ │ │ │ - ldr r3, [pc, #48] @ 1e084 <__cxa_atexit@plt+0x1285c> │ │ │ │ + bne 1d0c8 <__cxa_atexit@plt+0x118a0> │ │ │ │ + ldr r3, [pc, #48] @ 1d0e4 <__cxa_atexit@plt+0x118bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1e07c <__cxa_atexit@plt+0x12854> │ │ │ │ - b 1e0e8 <__cxa_atexit@plt+0x128c0> │ │ │ │ - ldr r7, [pc, #24] @ 1e088 <__cxa_atexit@plt+0x12860> │ │ │ │ + beq 1d0dc <__cxa_atexit@plt+0x118b4> │ │ │ │ + b 1d148 <__cxa_atexit@plt+0x11920> │ │ │ │ + ldr r7, [pc, #24] @ 1d0e8 <__cxa_atexit@plt+0x118c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrhteq r7, [r3], #248 @ 0xf8 │ │ │ │ + rscseq r8, r3, r8, asr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1e0bc <__cxa_atexit@plt+0x12894> │ │ │ │ - ldr r3, [pc, #48] @ 1e0d8 <__cxa_atexit@plt+0x128b0> │ │ │ │ + bne 1d11c <__cxa_atexit@plt+0x118f4> │ │ │ │ + ldr r3, [pc, #48] @ 1d138 <__cxa_atexit@plt+0x11910> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1e0d0 <__cxa_atexit@plt+0x128a8> │ │ │ │ - b 1e0e8 <__cxa_atexit@plt+0x128c0> │ │ │ │ - ldr r7, [pc, #24] @ 1e0dc <__cxa_atexit@plt+0x128b4> │ │ │ │ + beq 1d130 <__cxa_atexit@plt+0x11908> │ │ │ │ + b 1d148 <__cxa_atexit@plt+0x11920> │ │ │ │ + ldr r7, [pc, #24] @ 1d13c <__cxa_atexit@plt+0x11914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, r3, r4, ror #30 │ │ │ │ + rscseq r8, r3, r4, lsl #30 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1e12c <__cxa_atexit@plt+0x12904> │ │ │ │ + beq 1d18c <__cxa_atexit@plt+0x11964> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 1e150 <__cxa_atexit@plt+0x12928> │ │ │ │ + bne 1d1b0 <__cxa_atexit@plt+0x11988> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ cmp r7, #3 │ │ │ │ - bne 1e174 <__cxa_atexit@plt+0x1294c> │ │ │ │ - ldr r7, [pc, #116] @ 1e198 <__cxa_atexit@plt+0x12970> │ │ │ │ + bne 1d1d4 <__cxa_atexit@plt+0x119ac> │ │ │ │ + ldr r7, [pc, #116] @ 1d1f8 <__cxa_atexit@plt+0x119d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #88] @ 1e18c <__cxa_atexit@plt+0x12964> │ │ │ │ + ldr r2, [pc, #88] @ 1d1ec <__cxa_atexit@plt+0x119c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 1e190 <__cxa_atexit@plt+0x12968> │ │ │ │ + ldr r1, [pc, #84] @ 1d1f0 <__cxa_atexit@plt+0x119c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #2] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ b c784bc <__cxa_atexit@plt+0xc6cc94> │ │ │ │ - ldr r2, [pc, #44] @ 1e184 <__cxa_atexit@plt+0x1295c> │ │ │ │ + ldr r2, [pc, #44] @ 1d1e4 <__cxa_atexit@plt+0x119bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 1e188 <__cxa_atexit@plt+0x12960> │ │ │ │ + ldr r1, [pc, #40] @ 1d1e8 <__cxa_atexit@plt+0x119c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ b c7844c <__cxa_atexit@plt+0xc6cc24> │ │ │ │ - ldr r7, [pc, #24] @ 1e194 <__cxa_atexit@plt+0x1296c> │ │ │ │ + ldr r7, [pc, #24] @ 1d1f4 <__cxa_atexit@plt+0x119cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r7, r3, r0, lsl #30 │ │ │ │ + rscseq r8, r3, r0, lsr #29 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r7, r3, r4, lsr #30 │ │ │ │ - ldrhteq r7, [r3], #224 @ 0xe0 │ │ │ │ - rscseq r7, r3, r4, lsl #30 │ │ │ │ + rscseq r8, r3, r4, asr #29 │ │ │ │ + rscseq r8, r3, r0, asr lr │ │ │ │ + rscseq r8, r3, r4, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1e1d0 <__cxa_atexit@plt+0x129a8> │ │ │ │ + ldr r2, [pc, #36] @ 1d230 <__cxa_atexit@plt+0x11a08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1e1d4 <__cxa_atexit@plt+0x129ac> │ │ │ │ + ldr r3, [pc, #32] @ 1d234 <__cxa_atexit@plt+0x11a0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r3, ip, ror lr │ │ │ │ - rscseq r7, r3, r8, ror lr │ │ │ │ + rscseq r8, r3, ip, lsl lr │ │ │ │ + rscseq r8, r3, r8, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1e20c <__cxa_atexit@plt+0x129e4> │ │ │ │ + ldr r2, [pc, #36] @ 1d26c <__cxa_atexit@plt+0x11a44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1e210 <__cxa_atexit@plt+0x129e8> │ │ │ │ + ldr r3, [pc, #32] @ 1d270 <__cxa_atexit@plt+0x11a48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r3, r0, asr #28 │ │ │ │ - rscseq r7, r3, ip, lsr lr │ │ │ │ + rscseq r8, r3, r0, ror #27 │ │ │ │ + ldrsbteq r8, [r3], #220 @ 0xdc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e298 <__cxa_atexit@plt+0x12a70> │ │ │ │ - ldr r3, [pc, #116] @ 1e2a8 <__cxa_atexit@plt+0x12a80> │ │ │ │ + bhi 1d2f8 <__cxa_atexit@plt+0x11ad0> │ │ │ │ + ldr r3, [pc, #116] @ 1d308 <__cxa_atexit@plt+0x11ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e27c <__cxa_atexit@plt+0x12a54> │ │ │ │ - ldr r2, [pc, #92] @ 1e2ac <__cxa_atexit@plt+0x12a84> │ │ │ │ + beq 1d2dc <__cxa_atexit@plt+0x11ab4> │ │ │ │ + ldr r2, [pc, #92] @ 1d30c <__cxa_atexit@plt+0x11ae4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str sl, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1e28c <__cxa_atexit@plt+0x12a64> │ │ │ │ + beq 1d2ec <__cxa_atexit@plt+0x11ac4> │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 1df2c <__cxa_atexit@plt+0x12704> │ │ │ │ + b 1cf8c <__cxa_atexit@plt+0x11764> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e2b0 <__cxa_atexit@plt+0x12a88> │ │ │ │ + ldr r7, [pc, #16] @ 1d310 <__cxa_atexit@plt+0x11ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rsceq r7, r4, r8, lsr sl │ │ │ │ + rsceq r8, r4, ip, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #52] @ 1e304 <__cxa_atexit@plt+0x12adc> │ │ │ │ + ldr r2, [pc, #52] @ 1d364 <__cxa_atexit@plt+0x11b3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1e2f8 <__cxa_atexit@plt+0x12ad0> │ │ │ │ + beq 1d358 <__cxa_atexit@plt+0x11b30> │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 1df2c <__cxa_atexit@plt+0x12704> │ │ │ │ + b 1cf8c <__cxa_atexit@plt+0x11764> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 1df2c <__cxa_atexit@plt+0x12704> │ │ │ │ + b 1cf8c <__cxa_atexit@plt+0x11764> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e36c <__cxa_atexit@plt+0x12b44> │ │ │ │ - ldr r7, [pc, #56] @ 1e37c <__cxa_atexit@plt+0x12b54> │ │ │ │ + bhi 1d3cc <__cxa_atexit@plt+0x11ba4> │ │ │ │ + ldr r7, [pc, #56] @ 1d3dc <__cxa_atexit@plt+0x11bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e360 <__cxa_atexit@plt+0x12b38> │ │ │ │ + beq 1d3c0 <__cxa_atexit@plt+0x11b98> │ │ │ │ str r9, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1e398 <__cxa_atexit@plt+0x12b70> │ │ │ │ + b 1d3f8 <__cxa_atexit@plt+0x11bd0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1e380 <__cxa_atexit@plt+0x12b58> │ │ │ │ + ldr r7, [pc, #12] @ 1d3e0 <__cxa_atexit@plt+0x11bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r7, r4, r8, ror #18 │ │ │ │ + smlaleq r8, r4, ip, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1e398 <__cxa_atexit@plt+0x12b70> │ │ │ │ + b 1d3f8 <__cxa_atexit@plt+0x11bd0> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e414 <__cxa_atexit@plt+0x12bec> │ │ │ │ + bne 1d474 <__cxa_atexit@plt+0x11c4c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #136] @ 1e444 <__cxa_atexit@plt+0x12c1c> │ │ │ │ + ldr r2, [pc, #136] @ 1d4a4 <__cxa_atexit@plt+0x11c7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 1e428 <__cxa_atexit@plt+0x12c00> │ │ │ │ - ldr r2, [pc, #112] @ 1e448 <__cxa_atexit@plt+0x12c20> │ │ │ │ + beq 1d488 <__cxa_atexit@plt+0x11c60> │ │ │ │ + ldr r2, [pc, #112] @ 1d4a8 <__cxa_atexit@plt+0x11c80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str sl, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1e438 <__cxa_atexit@plt+0x12c10> │ │ │ │ - ldr r2, [pc, #80] @ 1e44c <__cxa_atexit@plt+0x12c24> │ │ │ │ + beq 1d498 <__cxa_atexit@plt+0x11c70> │ │ │ │ + ldr r2, [pc, #80] @ 1d4ac <__cxa_atexit@plt+0x11c84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1df2c <__cxa_atexit@plt+0x12704> │ │ │ │ - ldr r7, [pc, #52] @ 1e450 <__cxa_atexit@plt+0x12c28> │ │ │ │ + b 1cf8c <__cxa_atexit@plt+0x11764> │ │ │ │ + ldr r7, [pc, #52] @ 1d4b0 <__cxa_atexit@plt+0x11c88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r7, r3, ip, lsl #24 │ │ │ │ + rscseq r8, r3, ip, lsr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #68] @ 1e4b4 <__cxa_atexit@plt+0x12c8c> │ │ │ │ + ldr r2, [pc, #68] @ 1d514 <__cxa_atexit@plt+0x11cec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1e4a8 <__cxa_atexit@plt+0x12c80> │ │ │ │ - ldr r2, [pc, #44] @ 1e4b8 <__cxa_atexit@plt+0x12c90> │ │ │ │ + beq 1d508 <__cxa_atexit@plt+0x11ce0> │ │ │ │ + ldr r2, [pc, #44] @ 1d518 <__cxa_atexit@plt+0x11cf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 1df2c <__cxa_atexit@plt+0x12704> │ │ │ │ + b 1cf8c <__cxa_atexit@plt+0x11764> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1e4e4 <__cxa_atexit@plt+0x12cbc> │ │ │ │ + ldr r3, [pc, #24] @ 1d544 <__cxa_atexit@plt+0x11d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 1df2c <__cxa_atexit@plt+0x12704> │ │ │ │ + b 1cf8c <__cxa_atexit@plt+0x11764> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1e510 <__cxa_atexit@plt+0x12ce8> │ │ │ │ - ldr r7, [pc, #60] @ 1e540 <__cxa_atexit@plt+0x12d18> │ │ │ │ + bne 1d570 <__cxa_atexit@plt+0x11d48> │ │ │ │ + ldr r7, [pc, #60] @ 1d5a0 <__cxa_atexit@plt+0x11d78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 1e53c <__cxa_atexit@plt+0x12d14> │ │ │ │ + ldr r3, [pc, #36] @ 1d59c <__cxa_atexit@plt+0x11d74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1e534 <__cxa_atexit@plt+0x12d0c> │ │ │ │ + beq 1d594 <__cxa_atexit@plt+0x11d6c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1e398 <__cxa_atexit@plt+0x12b70> │ │ │ │ + b 1d3f8 <__cxa_atexit@plt+0x11bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r7, r3, r8, lsr #22 │ │ │ │ + rscseq r8, r3, r8, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1e398 <__cxa_atexit@plt+0x12b70> │ │ │ │ + b 1d3f8 <__cxa_atexit@plt+0x11bd0> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5a0 <__cxa_atexit@plt+0x12d78> │ │ │ │ - ldr r7, [pc, #56] @ 1e5b0 <__cxa_atexit@plt+0x12d88> │ │ │ │ + bhi 1d600 <__cxa_atexit@plt+0x11dd8> │ │ │ │ + ldr r7, [pc, #56] @ 1d610 <__cxa_atexit@plt+0x11de8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e594 <__cxa_atexit@plt+0x12d6c> │ │ │ │ + beq 1d5f4 <__cxa_atexit@plt+0x11dcc> │ │ │ │ str r9, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1e398 <__cxa_atexit@plt+0x12b70> │ │ │ │ + b 1d3f8 <__cxa_atexit@plt+0x11bd0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1e5b4 <__cxa_atexit@plt+0x12d8c> │ │ │ │ + ldr r7, [pc, #12] @ 1d614 <__cxa_atexit@plt+0x11dec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - rsceq r7, r4, r4, lsr r7 │ │ │ │ + rsceq r8, r4, r8, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1e618 <__cxa_atexit@plt+0x12df0> │ │ │ │ - ldr lr, [pc, #80] @ 1e630 <__cxa_atexit@plt+0x12e08> │ │ │ │ + bcc 1d678 <__cxa_atexit@plt+0x11e50> │ │ │ │ + ldr lr, [pc, #80] @ 1d690 <__cxa_atexit@plt+0x11e68> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ 1e634 <__cxa_atexit@plt+0x12e0c> │ │ │ │ + ldr r9, [pc, #76] @ 1d694 <__cxa_atexit@plt+0x11e6c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #72] @ 1e638 <__cxa_atexit@plt+0x12e10> │ │ │ │ + ldr r1, [pc, #72] @ 1d698 <__cxa_atexit@plt+0x11e70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r3, r6, #23 │ │ │ │ sub r2, r6, #14 │ │ │ │ stmib r7, {r1, r8, r9} │ │ │ │ str r8, [r7, #16] │ │ │ │ str lr, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r3, [r7, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e63c <__cxa_atexit@plt+0x12e14> │ │ │ │ + ldr r7, [pc, #28] @ 1d69c <__cxa_atexit@plt+0x11e74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r7, [r3], #164 @ 0xa4 │ │ │ │ - rscseq r7, r3, r4, asr #21 │ │ │ │ - ldrhteq r7, [r3], #168 @ 0xa8 │ │ │ │ - rsceq r7, r4, r4, ror #13 │ │ │ │ + rscseq r8, r3, r0, ror sl │ │ │ │ + rscseq r8, r3, r4, ror #20 │ │ │ │ + rscseq r8, r3, r8, asr sl │ │ │ │ + rsceq r8, r4, r8, lsl r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e7a0 <__cxa_atexit@plt+0x12f78> │ │ │ │ + bhi 1d800 <__cxa_atexit@plt+0x11fd8> │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 1e6cc <__cxa_atexit@plt+0x12ea4> │ │ │ │ + beq 1d72c <__cxa_atexit@plt+0x11f04> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1e728 <__cxa_atexit@plt+0x12f00> │ │ │ │ - ldr r3, [pc, #332] @ 1e7c0 <__cxa_atexit@plt+0x12f98> │ │ │ │ + bne 1d788 <__cxa_atexit@plt+0x11f60> │ │ │ │ + ldr r3, [pc, #332] @ 1d820 <__cxa_atexit@plt+0x11ff8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r9, #2] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r8, [r7, #4] │ │ │ │ str r2, [r7, #8] │ │ │ │ ands r3, sl, #3 │ │ │ │ - beq 1e73c <__cxa_atexit@plt+0x12f14> │ │ │ │ + beq 1d79c <__cxa_atexit@plt+0x11f74> │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1e74c <__cxa_atexit@plt+0x12f24> │ │ │ │ + beq 1d7ac <__cxa_atexit@plt+0x11f84> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e728 <__cxa_atexit@plt+0x12f00> │ │ │ │ - ldr r7, [pc, #280] @ 1e7c4 <__cxa_atexit@plt+0x12f9c> │ │ │ │ + bne 1d788 <__cxa_atexit@plt+0x11f60> │ │ │ │ + ldr r7, [pc, #280] @ 1d824 <__cxa_atexit@plt+0x11ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #276] @ 1e7c8 <__cxa_atexit@plt+0x12fa0> │ │ │ │ + ldr r3, [pc, #276] @ 1d828 <__cxa_atexit@plt+0x12000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [sl, #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ b 17728 <__cxa_atexit@plt+0xbf00> │ │ │ │ - ldr r3, [pc, #224] @ 1e7b4 <__cxa_atexit@plt+0x12f8c> │ │ │ │ + ldr r3, [pc, #224] @ 1d814 <__cxa_atexit@plt+0x11fec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r9, #3] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r8, [r7, #4] │ │ │ │ str r2, [r7, #8] │ │ │ │ ands r3, sl, #3 │ │ │ │ - beq 1e73c <__cxa_atexit@plt+0x12f14> │ │ │ │ + beq 1d79c <__cxa_atexit@plt+0x11f74> │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1e76c <__cxa_atexit@plt+0x12f44> │ │ │ │ + beq 1d7cc <__cxa_atexit@plt+0x11fa4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e728 <__cxa_atexit@plt+0x12f00> │ │ │ │ - ldr r7, [pc, #172] @ 1e7b8 <__cxa_atexit@plt+0x12f90> │ │ │ │ + bne 1d788 <__cxa_atexit@plt+0x11f60> │ │ │ │ + ldr r7, [pc, #172] @ 1d818 <__cxa_atexit@plt+0x11ff0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #168] @ 1e7bc <__cxa_atexit@plt+0x12f94> │ │ │ │ + ldr r3, [pc, #168] @ 1d81c <__cxa_atexit@plt+0x11ff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [sl, #2] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, sl │ │ │ │ b 17798 <__cxa_atexit@plt+0xbf70> │ │ │ │ - ldr r7, [pc, #128] @ 1e7b0 <__cxa_atexit@plt+0x12f88> │ │ │ │ + ldr r7, [pc, #128] @ 1d810 <__cxa_atexit@plt+0x11fe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #132] @ 1e7d8 <__cxa_atexit@plt+0x12fb0> │ │ │ │ + ldr r3, [pc, #132] @ 1d838 <__cxa_atexit@plt+0x12010> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sl, #3] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ b 176a8 <__cxa_atexit@plt+0xbe80> │ │ │ │ - ldr r7, [pc, #92] @ 1e7d0 <__cxa_atexit@plt+0x12fa8> │ │ │ │ + ldr r7, [pc, #92] @ 1d830 <__cxa_atexit@plt+0x12008> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #88] @ 1e7d4 <__cxa_atexit@plt+0x12fac> │ │ │ │ + ldr r3, [pc, #88] @ 1d834 <__cxa_atexit@plt+0x1200c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [sl, #3] │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, sl │ │ │ │ b 17728 <__cxa_atexit@plt+0xbf00> │ │ │ │ - ldr r7, [pc, #36] @ 1e7cc <__cxa_atexit@plt+0x12fa4> │ │ │ │ + ldr r7, [pc, #36] @ 1d82c <__cxa_atexit@plt+0x12004> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r3, r4, lsr #18 │ │ │ │ + rscseq r8, r3, r4, asr #17 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ - rscseq r7, r3, r8, asr #18 │ │ │ │ + rscseq r8, r3, r8, ror #17 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - rscseq r7, r3, ip, lsr #19 │ │ │ │ - rsceq r7, r4, r0, ror #10 │ │ │ │ + rscseq r8, r3, ip, asr #18 │ │ │ │ + smlaleq r8, r4, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - rscseq r7, r3, r4, ror #17 │ │ │ │ + rscseq r8, r3, r4, lsl #17 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1e824 <__cxa_atexit@plt+0x12ffc> │ │ │ │ + beq 1d884 <__cxa_atexit@plt+0x1205c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e83c <__cxa_atexit@plt+0x13014> │ │ │ │ - ldr r3, [pc, #84] @ 1e858 <__cxa_atexit@plt+0x13030> │ │ │ │ + bne 1d89c <__cxa_atexit@plt+0x12074> │ │ │ │ + ldr r3, [pc, #84] @ 1d8b8 <__cxa_atexit@plt+0x12090> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #64] @ 1e85c <__cxa_atexit@plt+0x13034> │ │ │ │ + ldr r3, [pc, #64] @ 1d8bc <__cxa_atexit@plt+0x12094> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 17728 <__cxa_atexit@plt+0xbf00> │ │ │ │ - ldr r3, [pc, #40] @ 1e854 <__cxa_atexit@plt+0x1302c> │ │ │ │ + ldr r3, [pc, #40] @ 1d8b4 <__cxa_atexit@plt+0x1208c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 176a8 <__cxa_atexit@plt+0xbe80> │ │ │ │ - ldr r7, [pc, #12] @ 1e850 <__cxa_atexit@plt+0x13028> │ │ │ │ + ldr r7, [pc, #12] @ 1d8b0 <__cxa_atexit@plt+0x12088> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r3, r0, lsl r8 │ │ │ │ + ldrhteq r8, [r3], #112 @ 0x70 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r7, r3, r4, asr #16 │ │ │ │ + rscseq r8, r3, r4, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e8a4 <__cxa_atexit@plt+0x1307c> │ │ │ │ + bne 1d904 <__cxa_atexit@plt+0x120dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1e8b8 <__cxa_atexit@plt+0x13090> │ │ │ │ + bcc 1d918 <__cxa_atexit@plt+0x120f0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 1e8cc <__cxa_atexit@plt+0x130a4> │ │ │ │ + ldr r2, [pc, #56] @ 1d92c <__cxa_atexit@plt+0x12104> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e8c8 <__cxa_atexit@plt+0x130a0> │ │ │ │ + ldr r7, [pc, #28] @ 1d928 <__cxa_atexit@plt+0x12100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r7, r3, r8, lsr #15 │ │ │ │ - ldrhteq r7, [r3], #124 @ 0x7c │ │ │ │ + rscseq r8, r3, r8, asr #14 │ │ │ │ + rscseq r8, r3, ip, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1e8ec <__cxa_atexit@plt+0x130c4> │ │ │ │ + ldr r3, [pc, #12] @ 1d94c <__cxa_atexit@plt+0x12124> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1e924 <__cxa_atexit@plt+0x130fc> │ │ │ │ + ldr r3, [pc, #36] @ 1d984 <__cxa_atexit@plt+0x1215c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 1e928 <__cxa_atexit@plt+0x13100> │ │ │ │ + ldr r3, [pc, #16] @ 1d988 <__cxa_atexit@plt+0x12160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r7, r3, r8, asr #14 │ │ │ │ + rscseq r8, r3, r8, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e970 <__cxa_atexit@plt+0x13148> │ │ │ │ + bne 1d9d0 <__cxa_atexit@plt+0x121a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1e984 <__cxa_atexit@plt+0x1315c> │ │ │ │ + bcc 1d9e4 <__cxa_atexit@plt+0x121bc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 1e998 <__cxa_atexit@plt+0x13170> │ │ │ │ + ldr r2, [pc, #56] @ 1d9f8 <__cxa_atexit@plt+0x121d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e994 <__cxa_atexit@plt+0x1316c> │ │ │ │ + ldr r7, [pc, #28] @ 1d9f4 <__cxa_atexit@plt+0x121cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrsbteq r7, [r3], #108 @ 0x6c │ │ │ │ - ldrshteq r7, [r3], #96 @ 0x60 │ │ │ │ + rscseq r8, r3, ip, ror r6 │ │ │ │ + smlalseq r8, r3, r0, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1e9dc <__cxa_atexit@plt+0x131b4> │ │ │ │ + beq 1da3c <__cxa_atexit@plt+0x12214> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1ea08 <__cxa_atexit@plt+0x131e0> │ │ │ │ - ldr r3, [pc, #100] @ 1ea28 <__cxa_atexit@plt+0x13200> │ │ │ │ + bne 1da68 <__cxa_atexit@plt+0x12240> │ │ │ │ + ldr r3, [pc, #100] @ 1da88 <__cxa_atexit@plt+0x12260> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #88] @ 1ea2c <__cxa_atexit@plt+0x13204> │ │ │ │ + ldr r3, [pc, #88] @ 1da8c <__cxa_atexit@plt+0x12264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 17798 <__cxa_atexit@plt+0xbf70> │ │ │ │ - ldr r3, [pc, #60] @ 1ea20 <__cxa_atexit@plt+0x131f8> │ │ │ │ + ldr r3, [pc, #60] @ 1da80 <__cxa_atexit@plt+0x12258> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 1ea24 <__cxa_atexit@plt+0x131fc> │ │ │ │ + ldr r3, [pc, #36] @ 1da84 <__cxa_atexit@plt+0x1225c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 17728 <__cxa_atexit@plt+0xbf00> │ │ │ │ - ldr r7, [pc, #12] @ 1ea1c <__cxa_atexit@plt+0x131f4> │ │ │ │ + ldr r7, [pc, #12] @ 1da7c <__cxa_atexit@plt+0x12254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r3, r4, asr #12 │ │ │ │ + rscseq r8, r3, r4, ror #11 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - rscseq r7, r3, r0, ror #12 │ │ │ │ + rscseq r8, r3, r0, lsl #12 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r7, r3, r8, lsl #13 │ │ │ │ + rscseq r8, r3, r8, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1ea68 <__cxa_atexit@plt+0x13240> │ │ │ │ - ldr r3, [pc, #52] @ 1ea80 <__cxa_atexit@plt+0x13258> │ │ │ │ + bne 1dac8 <__cxa_atexit@plt+0x122a0> │ │ │ │ + ldr r3, [pc, #52] @ 1dae0 <__cxa_atexit@plt+0x122b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 1ea84 <__cxa_atexit@plt+0x1325c> │ │ │ │ + ldr r3, [pc, #36] @ 1dae4 <__cxa_atexit@plt+0x122bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17798 <__cxa_atexit@plt+0xbf70> │ │ │ │ - ldr r7, [pc, #12] @ 1ea7c <__cxa_atexit@plt+0x13254> │ │ │ │ + ldr r7, [pc, #12] @ 1dadc <__cxa_atexit@plt+0x122b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r3, r4, ror #11 │ │ │ │ + rscseq r8, r3, r4, lsl #11 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrshteq r7, [r3], #92 @ 0x5c │ │ │ │ + smlalseq r8, r3, ip, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1eab8 <__cxa_atexit@plt+0x13290> │ │ │ │ - ldr r3, [pc, #44] @ 1ead0 <__cxa_atexit@plt+0x132a8> │ │ │ │ + bne 1db18 <__cxa_atexit@plt+0x122f0> │ │ │ │ + ldr r3, [pc, #44] @ 1db30 <__cxa_atexit@plt+0x12308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 176a8 <__cxa_atexit@plt+0xbe80> │ │ │ │ - ldr r7, [pc, #12] @ 1eacc <__cxa_atexit@plt+0x132a4> │ │ │ │ + ldr r7, [pc, #12] @ 1db2c <__cxa_atexit@plt+0x12304> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - smlalseq r7, r3, r4, r5 │ │ │ │ + rscseq r8, r3, r4, lsr r5 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1eaf0 <__cxa_atexit@plt+0x132c8> │ │ │ │ + ldr r3, [pc, #12] @ 1db50 <__cxa_atexit@plt+0x12328> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1eb24 <__cxa_atexit@plt+0x132fc> │ │ │ │ + ldr r3, [pc, #32] @ 1db84 <__cxa_atexit@plt+0x1235c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 1eb28 <__cxa_atexit@plt+0x13300> │ │ │ │ + ldr r3, [pc, #16] @ 1db88 <__cxa_atexit@plt+0x12360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r7, r3, r8, asr #10 │ │ │ │ + rscseq r8, r3, r8, ror #9 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ 1eb54 <__cxa_atexit@plt+0x1332c> │ │ │ │ + ldrne r7, [pc, #12] @ 1dbb4 <__cxa_atexit@plt+0x1238c> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ addne r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r3, ip, lsl #10 │ │ │ │ + rscseq r8, r3, ip, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1eb9c <__cxa_atexit@plt+0x13374> │ │ │ │ + bne 1dbfc <__cxa_atexit@plt+0x123d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1ebb0 <__cxa_atexit@plt+0x13388> │ │ │ │ + bcc 1dc10 <__cxa_atexit@plt+0x123e8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 1ebc4 <__cxa_atexit@plt+0x1339c> │ │ │ │ + ldr r2, [pc, #56] @ 1dc24 <__cxa_atexit@plt+0x123fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1ebc0 <__cxa_atexit@plt+0x13398> │ │ │ │ + ldr r7, [pc, #28] @ 1dc20 <__cxa_atexit@plt+0x123f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrhteq r7, [r3], #64 @ 0x40 │ │ │ │ - rscseq r7, r3, r4, asr #9 │ │ │ │ + rscseq r8, r3, r0, asr r4 │ │ │ │ + rscseq r8, r3, r4, ror #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ec48 <__cxa_atexit@plt+0x13420> │ │ │ │ - ldr r3, [pc, #112] @ 1ec58 <__cxa_atexit@plt+0x13430> │ │ │ │ + bhi 1dca8 <__cxa_atexit@plt+0x12480> │ │ │ │ + ldr r3, [pc, #112] @ 1dcb8 <__cxa_atexit@plt+0x12490> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ec2c <__cxa_atexit@plt+0x13404> │ │ │ │ - ldr r2, [pc, #88] @ 1ec5c <__cxa_atexit@plt+0x13434> │ │ │ │ + beq 1dc8c <__cxa_atexit@plt+0x12464> │ │ │ │ + ldr r2, [pc, #88] @ 1dcbc <__cxa_atexit@plt+0x12494> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str sl, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ec3c <__cxa_atexit@plt+0x13414> │ │ │ │ + beq 1dc9c <__cxa_atexit@plt+0x12474> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, r7 │ │ │ │ - b 1e64c <__cxa_atexit@plt+0x12e24> │ │ │ │ + b 1d6ac <__cxa_atexit@plt+0x11e84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ec60 <__cxa_atexit@plt+0x13438> │ │ │ │ + ldr r7, [pc, #16] @ 1dcc0 <__cxa_atexit@plt+0x12498> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strhteq r7, [r4], #12 │ │ │ │ + strdeq r7, [r4], #176 @ 0xb0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #52] @ 1ecb0 <__cxa_atexit@plt+0x13488> │ │ │ │ + ldr r3, [pc, #52] @ 1dd10 <__cxa_atexit@plt+0x124e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eca0 <__cxa_atexit@plt+0x13478> │ │ │ │ + beq 1dd00 <__cxa_atexit@plt+0x124d8> │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1e64c <__cxa_atexit@plt+0x12e24> │ │ │ │ + b 1d6ac <__cxa_atexit@plt+0x11e84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 1e64c <__cxa_atexit@plt+0x12e24> │ │ │ │ + b 1d6ac <__cxa_atexit@plt+0x11e84> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ed24 <__cxa_atexit@plt+0x134fc> │ │ │ │ - ldr r3, [pc, #68] @ 1ed34 <__cxa_atexit@plt+0x1350c> │ │ │ │ + bhi 1dd84 <__cxa_atexit@plt+0x1255c> │ │ │ │ + ldr r3, [pc, #68] @ 1dd94 <__cxa_atexit@plt+0x1256c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ed14 <__cxa_atexit@plt+0x134ec> │ │ │ │ + beq 1dd74 <__cxa_atexit@plt+0x1254c> │ │ │ │ ldr sl, [r9, #3] │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ b 19f90 <__cxa_atexit@plt+0xe768> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ed38 <__cxa_atexit@plt+0x13510> │ │ │ │ + ldr r7, [pc, #12] @ 1dd98 <__cxa_atexit@plt+0x12570> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r6, r4, r4, ror #31 │ │ │ │ + rsceq r7, r4, r8, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 19f90 <__cxa_atexit@plt+0xe768> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1ed98 <__cxa_atexit@plt+0x13570> │ │ │ │ - ldr r2, [pc, #48] @ 1edac <__cxa_atexit@plt+0x13584> │ │ │ │ + bhi 1ddf8 <__cxa_atexit@plt+0x125d0> │ │ │ │ + ldr r2, [pc, #48] @ 1de0c <__cxa_atexit@plt+0x125e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #16] @ 1edb0 <__cxa_atexit@plt+0x13588> │ │ │ │ + ldr r7, [pc, #16] @ 1de10 <__cxa_atexit@plt+0x125e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r6, r4, r4, ror pc │ │ │ │ + rsceq r7, r4, r8, lsr #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - bne 1ee04 <__cxa_atexit@plt+0x135dc> │ │ │ │ - ldr r3, [pc, #80] @ 1ee20 <__cxa_atexit@plt+0x135f8> │ │ │ │ + bne 1de64 <__cxa_atexit@plt+0x1263c> │ │ │ │ + ldr r3, [pc, #80] @ 1de80 <__cxa_atexit@plt+0x12658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ee18 <__cxa_atexit@plt+0x135f0> │ │ │ │ + beq 1de78 <__cxa_atexit@plt+0x12650> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr r3, [pc, #52] @ 1ee24 <__cxa_atexit@plt+0x135fc> │ │ │ │ + ldr r3, [pc, #52] @ 1de84 <__cxa_atexit@plt+0x1265c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str sl, [r5, #16] │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #28] @ 1ee28 <__cxa_atexit@plt+0x13600> │ │ │ │ + ldr r7, [pc, #28] @ 1de88 <__cxa_atexit@plt+0x12660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r7, r3, ip, lsl r2 │ │ │ │ + ldrhteq r8, [r3], #28 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr r3, [pc, #20] @ 1ee58 <__cxa_atexit@plt+0x13630> │ │ │ │ + ldr r3, [pc, #20] @ 1deb8 <__cxa_atexit@plt+0x12690> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str sl, [r5, #16] │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1ee8c <__cxa_atexit@plt+0x13664> │ │ │ │ - ldr r3, [pc, #44] @ 1eea4 <__cxa_atexit@plt+0x1367c> │ │ │ │ + bne 1deec <__cxa_atexit@plt+0x126c4> │ │ │ │ + ldr r3, [pc, #44] @ 1df04 <__cxa_atexit@plt+0x126dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #12] @ 1eea0 <__cxa_atexit@plt+0x13678> │ │ │ │ + ldr r7, [pc, #12] @ 1df00 <__cxa_atexit@plt+0x126d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - smlalseq r7, r3, r4, r1 │ │ │ │ + rscseq r8, r3, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1eed8 <__cxa_atexit@plt+0x136b0> │ │ │ │ - ldr r3, [pc, #44] @ 1eef0 <__cxa_atexit@plt+0x136c8> │ │ │ │ + bne 1df38 <__cxa_atexit@plt+0x12710> │ │ │ │ + ldr r3, [pc, #44] @ 1df50 <__cxa_atexit@plt+0x12728> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #12] @ 1eeec <__cxa_atexit@plt+0x136c4> │ │ │ │ + ldr r7, [pc, #12] @ 1df4c <__cxa_atexit@plt+0x12724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r3, r8, asr #2 │ │ │ │ + rscseq r8, r3, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1ef28 <__cxa_atexit@plt+0x13700> │ │ │ │ + ldr r2, [pc, #36] @ 1df88 <__cxa_atexit@plt+0x12760> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1ef2c <__cxa_atexit@plt+0x13704> │ │ │ │ + ldr r3, [pc, #32] @ 1df8c <__cxa_atexit@plt+0x12764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r3, r8, lsr #2 │ │ │ │ - rscseq r7, r3, ip, lsl r1 │ │ │ │ + rscseq r8, r3, r8, asr #1 │ │ │ │ + ldrhteq r8, [r3], #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ef74 <__cxa_atexit@plt+0x1374c> │ │ │ │ - ldr r7, [pc, #52] @ 1ef84 <__cxa_atexit@plt+0x1375c> │ │ │ │ + bhi 1dfd4 <__cxa_atexit@plt+0x127ac> │ │ │ │ + ldr r7, [pc, #52] @ 1dfe4 <__cxa_atexit@plt+0x127bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ef68 <__cxa_atexit@plt+0x13740> │ │ │ │ + beq 1dfc8 <__cxa_atexit@plt+0x127a0> │ │ │ │ mov r7, r9 │ │ │ │ - b 1ef94 <__cxa_atexit@plt+0x1376c> │ │ │ │ + b 1dff4 <__cxa_atexit@plt+0x127cc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ef88 <__cxa_atexit@plt+0x13760> │ │ │ │ + ldr r7, [pc, #12] @ 1dfe8 <__cxa_atexit@plt+0x127c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlaleq r6, r4, ip, sp │ │ │ │ + ldrdeq r7, [r4], #128 @ 0x80 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #152] @ 1f03c <__cxa_atexit@plt+0x13814> │ │ │ │ + ldr r3, [pc, #152] @ 1e09c <__cxa_atexit@plt+0x12874> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst sl, #3 │ │ │ │ - beq 1f000 <__cxa_atexit@plt+0x137d8> │ │ │ │ - ldr r2, [pc, #128] @ 1f040 <__cxa_atexit@plt+0x13818> │ │ │ │ + beq 1e060 <__cxa_atexit@plt+0x12838> │ │ │ │ + ldr r2, [pc, #128] @ 1e0a0 <__cxa_atexit@plt+0x12878> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5] │ │ │ │ stmda r5, {r2, sl} │ │ │ │ tst r3, #3 │ │ │ │ - beq 1f010 <__cxa_atexit@plt+0x137e8> │ │ │ │ + beq 1e070 <__cxa_atexit@plt+0x12848> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f020 <__cxa_atexit@plt+0x137f8> │ │ │ │ - ldr r7, [pc, #96] @ 1f048 <__cxa_atexit@plt+0x13820> │ │ │ │ + bhi 1e080 <__cxa_atexit@plt+0x12858> │ │ │ │ + ldr r7, [pc, #96] @ 1e0a8 <__cxa_atexit@plt+0x12880> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r8, sl} │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ @@ -19962,388 +18962,388 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1f044 <__cxa_atexit@plt+0x1381c> │ │ │ │ + ldr r7, [pc, #28] @ 1e0a4 <__cxa_atexit@plt+0x1287c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rsceq r6, r4, ip, ror #25 │ │ │ │ + rsceq r7, r4, r0, lsr #16 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 1f0d0 <__cxa_atexit@plt+0x138a8> │ │ │ │ + ldr r2, [pc, #116] @ 1e130 <__cxa_atexit@plt+0x12908> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 1f0a4 <__cxa_atexit@plt+0x1387c> │ │ │ │ + beq 1e104 <__cxa_atexit@plt+0x128dc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1f0b0 <__cxa_atexit@plt+0x13888> │ │ │ │ - ldr r2, [pc, #84] @ 1f0d8 <__cxa_atexit@plt+0x138b0> │ │ │ │ + bhi 1e110 <__cxa_atexit@plt+0x128e8> │ │ │ │ + ldr r2, [pc, #84] @ 1e138 <__cxa_atexit@plt+0x12910> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 1f0d4 <__cxa_atexit@plt+0x138ac> │ │ │ │ + ldr r2, [pc, #28] @ 1e134 <__cxa_atexit@plt+0x1290c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r6, r4, ip, asr ip │ │ │ │ + smlaleq r7, r4, r0, r7 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f11c <__cxa_atexit@plt+0x138f4> │ │ │ │ - ldr r7, [pc, #52] @ 1f138 <__cxa_atexit@plt+0x13910> │ │ │ │ + bhi 1e17c <__cxa_atexit@plt+0x12954> │ │ │ │ + ldr r7, [pc, #52] @ 1e198 <__cxa_atexit@plt+0x12970> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, sl} │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #24] @ 1f13c <__cxa_atexit@plt+0x13914> │ │ │ │ + ldr r7, [pc, #24] @ 1e19c <__cxa_atexit@plt+0x12974> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - strdeq r6, [r4], #176 @ 0xb0 @ │ │ │ │ + rsceq r7, r4, r4, lsr #14 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f174 <__cxa_atexit@plt+0x1394c> │ │ │ │ - ldr r1, [pc, #36] @ 1f184 <__cxa_atexit@plt+0x1395c> │ │ │ │ + bhi 1e1d4 <__cxa_atexit@plt+0x129ac> │ │ │ │ + ldr r1, [pc, #36] @ 1e1e4 <__cxa_atexit@plt+0x129bc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5] │ │ │ │ stmdb r5, {r1, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #12] @ 1f188 <__cxa_atexit@plt+0x13960> │ │ │ │ + ldr r7, [pc, #12] @ 1e1e8 <__cxa_atexit@plt+0x129c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, r4, r0, lsr #23 │ │ │ │ + ldrdeq r7, [r4], #100 @ 0x64 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1f1b4 <__cxa_atexit@plt+0x1398c> │ │ │ │ + bne 1e214 <__cxa_atexit@plt+0x129ec> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 19f90 <__cxa_atexit@plt+0xe768> │ │ │ │ - ldr r3, [pc, #16] @ 1f1cc <__cxa_atexit@plt+0x139a4> │ │ │ │ + ldr r3, [pc, #16] @ 1e22c <__cxa_atexit@plt+0x12a04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1f1f8 <__cxa_atexit@plt+0x139d0> │ │ │ │ + bne 1e258 <__cxa_atexit@plt+0x12a30> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 19f90 <__cxa_atexit@plt+0xe768> │ │ │ │ - ldr r7, [pc, #12] @ 1f20c <__cxa_atexit@plt+0x139e4> │ │ │ │ + ldr r7, [pc, #12] @ 1e26c <__cxa_atexit@plt+0x12a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r3, ip, lsr #28 │ │ │ │ + rscseq r7, r3, ip, asr #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f2c0 <__cxa_atexit@plt+0x13a98> │ │ │ │ - ldr r3, [pc, #160] @ 1f2d0 <__cxa_atexit@plt+0x13aa8> │ │ │ │ + bhi 1e320 <__cxa_atexit@plt+0x12af8> │ │ │ │ + ldr r3, [pc, #160] @ 1e330 <__cxa_atexit@plt+0x12b08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f298 <__cxa_atexit@plt+0x13a70> │ │ │ │ - ldr r3, [pc, #136] @ 1f2d4 <__cxa_atexit@plt+0x13aac> │ │ │ │ + beq 1e2f8 <__cxa_atexit@plt+0x12ad0> │ │ │ │ + ldr r3, [pc, #136] @ 1e334 <__cxa_atexit@plt+0x12b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r1, [r2, #4] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 1f2a8 <__cxa_atexit@plt+0x13a80> │ │ │ │ - ldr r2, [pc, #96] @ 1f2d8 <__cxa_atexit@plt+0x13ab0> │ │ │ │ + beq 1e308 <__cxa_atexit@plt+0x12ae0> │ │ │ │ + ldr r2, [pc, #96] @ 1e338 <__cxa_atexit@plt+0x12b10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f2b8 <__cxa_atexit@plt+0x13a90> │ │ │ │ - b 1f3a4 <__cxa_atexit@plt+0x13b7c> │ │ │ │ + beq 1e318 <__cxa_atexit@plt+0x12af0> │ │ │ │ + b 1e404 <__cxa_atexit@plt+0x12bdc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f2dc <__cxa_atexit@plt+0x13ab4> │ │ │ │ + ldr r7, [pc, #20] @ 1e33c <__cxa_atexit@plt+0x12b14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - rsceq r6, r4, r8, asr sl │ │ │ │ + rsceq r7, r4, ip, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #92] @ 1f354 <__cxa_atexit@plt+0x13b2c> │ │ │ │ + ldr r1, [pc, #92] @ 1e3b4 <__cxa_atexit@plt+0x12b8c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f340 <__cxa_atexit@plt+0x13b18> │ │ │ │ - ldr r3, [pc, #60] @ 1f358 <__cxa_atexit@plt+0x13b30> │ │ │ │ + beq 1e3a0 <__cxa_atexit@plt+0x12b78> │ │ │ │ + ldr r3, [pc, #60] @ 1e3b8 <__cxa_atexit@plt+0x12b90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f34c <__cxa_atexit@plt+0x13b24> │ │ │ │ - b 1f3a4 <__cxa_atexit@plt+0x13b7c> │ │ │ │ + beq 1e3ac <__cxa_atexit@plt+0x12b84> │ │ │ │ + b 1e404 <__cxa_atexit@plt+0x12bdc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 1f398 <__cxa_atexit@plt+0x13b70> │ │ │ │ + ldr r1, [pc, #36] @ 1e3f8 <__cxa_atexit@plt+0x12bd0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f390 <__cxa_atexit@plt+0x13b68> │ │ │ │ - b 1f3a4 <__cxa_atexit@plt+0x13b7c> │ │ │ │ + beq 1e3f0 <__cxa_atexit@plt+0x12bc8> │ │ │ │ + b 1e404 <__cxa_atexit@plt+0x12bdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #132] @ 1f434 <__cxa_atexit@plt+0x13c0c> │ │ │ │ + ldr r7, [pc, #132] @ 1e494 <__cxa_atexit@plt+0x12c6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst sl, #3 │ │ │ │ - beq 1f408 <__cxa_atexit@plt+0x13be0> │ │ │ │ - ldr r3, [pc, #108] @ 1f438 <__cxa_atexit@plt+0x13c10> │ │ │ │ + beq 1e468 <__cxa_atexit@plt+0x12c40> │ │ │ │ + ldr r3, [pc, #108] @ 1e498 <__cxa_atexit@plt+0x12c70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f414 <__cxa_atexit@plt+0x13bec> │ │ │ │ + beq 1e474 <__cxa_atexit@plt+0x12c4c> │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str sl, [r2] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f41c <__cxa_atexit@plt+0x13bf4> │ │ │ │ - ldr r3, [pc, #64] @ 1f440 <__cxa_atexit@plt+0x13c18> │ │ │ │ + bhi 1e47c <__cxa_atexit@plt+0x12c54> │ │ │ │ + ldr r3, [pc, #64] @ 1e4a0 <__cxa_atexit@plt+0x12c78> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1f43c <__cxa_atexit@plt+0x13c14> │ │ │ │ + ldr r7, [pc, #24] @ 1e49c <__cxa_atexit@plt+0x12c74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strdeq r6, [r4], #136 @ 0x88 @ │ │ │ │ + rsceq r7, r4, ip, lsr #8 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #96] @ 1f4b8 <__cxa_atexit@plt+0x13c90> │ │ │ │ + ldr r2, [pc, #96] @ 1e518 <__cxa_atexit@plt+0x12cf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f49c <__cxa_atexit@plt+0x13c74> │ │ │ │ + beq 1e4fc <__cxa_atexit@plt+0x12cd4> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r2] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f4a4 <__cxa_atexit@plt+0x13c7c> │ │ │ │ - ldr r2, [pc, #48] @ 1f4c0 <__cxa_atexit@plt+0x13c98> │ │ │ │ + bhi 1e504 <__cxa_atexit@plt+0x12cdc> │ │ │ │ + ldr r2, [pc, #48] @ 1e520 <__cxa_atexit@plt+0x12cf8> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r8} │ │ │ │ mov sl, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f4bc <__cxa_atexit@plt+0x13c94> │ │ │ │ + ldr r7, [pc, #16] @ 1e51c <__cxa_atexit@plt+0x12cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r6, r4, r0, ror r8 │ │ │ │ + rsceq r7, r4, r4, lsr #7 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r2] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f500 <__cxa_atexit@plt+0x13cd8> │ │ │ │ - ldr r2, [pc, #32] @ 1f514 <__cxa_atexit@plt+0x13cec> │ │ │ │ + bhi 1e560 <__cxa_atexit@plt+0x12d38> │ │ │ │ + ldr r2, [pc, #32] @ 1e574 <__cxa_atexit@plt+0x12d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r8, sl} │ │ │ │ mov sl, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #16] @ 1f518 <__cxa_atexit@plt+0x13cf0> │ │ │ │ + ldr r7, [pc, #16] @ 1e578 <__cxa_atexit@plt+0x12d50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - rsceq r6, r4, r4, lsl r8 │ │ │ │ + rsceq r7, r4, r8, asr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f54c <__cxa_atexit@plt+0x13d24> │ │ │ │ + bhi 1e5ac <__cxa_atexit@plt+0x12d84> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 1f554 <__cxa_atexit@plt+0x13d2c> │ │ │ │ + ldr r2, [pc, #20] @ 1e5b4 <__cxa_atexit@plt+0x12d8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1a128 <__cxa_atexit@plt+0xe900> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r6, [r3], #168 @ 0xa8 │ │ │ │ + rscseq r7, r3, r8, asr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f588 <__cxa_atexit@plt+0x13d60> │ │ │ │ + bhi 1e5e8 <__cxa_atexit@plt+0x12dc0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 1f590 <__cxa_atexit@plt+0x13d68> │ │ │ │ + ldr r2, [pc, #20] @ 1e5f0 <__cxa_atexit@plt+0x12dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1a2bc <__cxa_atexit@plt+0xea94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r3, ip, ror sl │ │ │ │ + rscseq r7, r3, ip, lsl sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f63c <__cxa_atexit@plt+0x13e14> │ │ │ │ - ldr r3, [pc, #152] @ 1f64c <__cxa_atexit@plt+0x13e24> │ │ │ │ + bhi 1e69c <__cxa_atexit@plt+0x12e74> │ │ │ │ + ldr r3, [pc, #152] @ 1e6ac <__cxa_atexit@plt+0x12e84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f620 <__cxa_atexit@plt+0x13df8> │ │ │ │ - ldr r7, [pc, #128] @ 1f650 <__cxa_atexit@plt+0x13e28> │ │ │ │ + beq 1e680 <__cxa_atexit@plt+0x12e58> │ │ │ │ + ldr r7, [pc, #128] @ 1e6b0 <__cxa_atexit@plt+0x12e88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r9, #3] │ │ │ │ ldr r3, [r9, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-20]! @ 0xffffffec │ │ │ │ ldr r7, [r2, #16] │ │ │ │ stmib r2, {r3, sl} │ │ │ │ str r9, [r2, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f630 <__cxa_atexit@plt+0x13e08> │ │ │ │ - ldr r2, [pc, #88] @ 1f654 <__cxa_atexit@plt+0x13e2c> │ │ │ │ + beq 1e690 <__cxa_atexit@plt+0x12e68> │ │ │ │ + ldr r2, [pc, #88] @ 1e6b4 <__cxa_atexit@plt+0x12e8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ @@ -20353,37 +19353,37 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f658 <__cxa_atexit@plt+0x13e30> │ │ │ │ + ldr r7, [pc, #20] @ 1e6b8 <__cxa_atexit@plt+0x12e90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rsceq r6, r4, r0, ror #13 │ │ │ │ + rsceq r7, r4, r4, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 1f6cc <__cxa_atexit@plt+0x13ea4> │ │ │ │ + ldr r2, [pc, #92] @ 1e72c <__cxa_atexit@plt+0x12f04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f6c0 <__cxa_atexit@plt+0x13e98> │ │ │ │ - ldr r3, [pc, #52] @ 1f6d0 <__cxa_atexit@plt+0x13ea8> │ │ │ │ + beq 1e720 <__cxa_atexit@plt+0x12ef8> │ │ │ │ + ldr r3, [pc, #52] @ 1e730 <__cxa_atexit@plt+0x12f08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldmda r5, {r9, sl} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ @@ -20393,156 +19393,156 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1f704 <__cxa_atexit@plt+0x13edc> │ │ │ │ + ldr r3, [pc, #32] @ 1e764 <__cxa_atexit@plt+0x12f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1f738 <__cxa_atexit@plt+0x13f10> │ │ │ │ - ldr r3, [pc, #104] @ 1f78c <__cxa_atexit@plt+0x13f64> │ │ │ │ + bne 1e798 <__cxa_atexit@plt+0x12f70> │ │ │ │ + ldr r3, [pc, #104] @ 1e7ec <__cxa_atexit@plt+0x12fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f77c <__cxa_atexit@plt+0x13f54> │ │ │ │ - ldr r7, [pc, #64] @ 1f790 <__cxa_atexit@plt+0x13f68> │ │ │ │ + bcc 1e7dc <__cxa_atexit@plt+0x12fb4> │ │ │ │ + ldr r7, [pc, #64] @ 1e7f0 <__cxa_atexit@plt+0x12fc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ - ldr r2, [pc, #56] @ 1f794 <__cxa_atexit@plt+0x13f6c> │ │ │ │ + ldr r2, [pc, #56] @ 1e7f4 <__cxa_atexit@plt+0x12fcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ add r2, r2, #1 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r6, r3, ip, lsr #17 │ │ │ │ - rscseq r6, r3, r4, lsr #17 │ │ │ │ + rscseq r7, r3, ip, asr #16 │ │ │ │ + rscseq r7, r3, r4, asr #16 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1f7c8 <__cxa_atexit@plt+0x13fa0> │ │ │ │ - ldr r3, [pc, #104] @ 1f81c <__cxa_atexit@plt+0x13ff4> │ │ │ │ + bne 1e828 <__cxa_atexit@plt+0x13000> │ │ │ │ + ldr r3, [pc, #104] @ 1e87c <__cxa_atexit@plt+0x13054> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f80c <__cxa_atexit@plt+0x13fe4> │ │ │ │ - ldr r7, [pc, #64] @ 1f820 <__cxa_atexit@plt+0x13ff8> │ │ │ │ + bcc 1e86c <__cxa_atexit@plt+0x13044> │ │ │ │ + ldr r7, [pc, #64] @ 1e880 <__cxa_atexit@plt+0x13058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ - ldr r2, [pc, #56] @ 1f824 <__cxa_atexit@plt+0x13ffc> │ │ │ │ + ldr r2, [pc, #56] @ 1e884 <__cxa_atexit@plt+0x1305c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, r2, #1 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r6, r3, ip, lsl r8 │ │ │ │ - rscseq r6, r3, r4, lsl r8 │ │ │ │ + ldrhteq r7, [r3], #124 @ 0x7c │ │ │ │ + ldrhteq r7, [r3], #116 @ 0x74 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - bne 1f84c <__cxa_atexit@plt+0x14024> │ │ │ │ - ldr r3, [pc, #80] @ 1f894 <__cxa_atexit@plt+0x1406c> │ │ │ │ + bne 1e8ac <__cxa_atexit@plt+0x13084> │ │ │ │ + ldr r3, [pc, #80] @ 1e8f4 <__cxa_atexit@plt+0x130cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - b 1f858 <__cxa_atexit@plt+0x14030> │ │ │ │ - ldr r3, [pc, #56] @ 1f88c <__cxa_atexit@plt+0x14064> │ │ │ │ + b 1e8b8 <__cxa_atexit@plt+0x13090> │ │ │ │ + ldr r3, [pc, #56] @ 1e8ec <__cxa_atexit@plt+0x130c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f884 <__cxa_atexit@plt+0x1405c> │ │ │ │ - ldr r3, [pc, #36] @ 1f890 <__cxa_atexit@plt+0x14068> │ │ │ │ + beq 1e8e4 <__cxa_atexit@plt+0x130bc> │ │ │ │ + ldr r3, [pc, #36] @ 1e8f0 <__cxa_atexit@plt+0x130c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1f8c0 <__cxa_atexit@plt+0x14098> │ │ │ │ + ldr r3, [pc, #24] @ 1e920 <__cxa_atexit@plt+0x130f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1f8ec <__cxa_atexit@plt+0x140c4> │ │ │ │ + ldr r3, [pc, #24] @ 1e94c <__cxa_atexit@plt+0x13124> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 1f938 <__cxa_atexit@plt+0x14110> │ │ │ │ + ldr r2, [pc, #56] @ 1e998 <__cxa_atexit@plt+0x13170> │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r1, #8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r1, #24 │ │ │ │ - ldr r0, [pc, #36] @ 1f93c <__cxa_atexit@plt+0x14114> │ │ │ │ + ldr r0, [pc, #36] @ 1e99c <__cxa_atexit@plt+0x13174> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r5, r1] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ moveq r0, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r0, [r3] │ │ │ │ @@ -20550,22 +19550,22 @@ │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1f9a8 <__cxa_atexit@plt+0x14180> │ │ │ │ + bne 1ea08 <__cxa_atexit@plt+0x131e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fa3c <__cxa_atexit@plt+0x14214> │ │ │ │ - ldr lr, [pc, #276] @ 1fa80 <__cxa_atexit@plt+0x14258> │ │ │ │ + bcc 1ea9c <__cxa_atexit@plt+0x13274> │ │ │ │ + ldr lr, [pc, #276] @ 1eae0 <__cxa_atexit@plt+0x132b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #272] @ 1fa84 <__cxa_atexit@plt+0x1425c> │ │ │ │ + ldr r2, [pc, #272] @ 1eae4 <__cxa_atexit@plt+0x132bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr ip, [r5, #32]! │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r3, #18 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -20575,36 +19575,36 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fa4c <__cxa_atexit@plt+0x14224> │ │ │ │ - ldr r8, [pc, #172] @ 1fa6c <__cxa_atexit@plt+0x14244> │ │ │ │ + bcc 1eaac <__cxa_atexit@plt+0x13284> │ │ │ │ + ldr r8, [pc, #172] @ 1eacc <__cxa_atexit@plt+0x132a4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #168] @ 1fa70 <__cxa_atexit@plt+0x14248> │ │ │ │ + ldr lr, [pc, #168] @ 1ead0 <__cxa_atexit@plt+0x132a8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r8, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #128] @ 1fa74 <__cxa_atexit@plt+0x1424c> │ │ │ │ + ldr r0, [pc, #128] @ 1ead4 <__cxa_atexit@plt+0x132ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr r8, [pc, #112] @ 1fa78 <__cxa_atexit@plt+0x14250> │ │ │ │ + ldr r8, [pc, #112] @ 1ead8 <__cxa_atexit@plt+0x132b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #108] @ 1fa7c <__cxa_atexit@plt+0x14254> │ │ │ │ + ldr sl, [pc, #108] @ 1eadc <__cxa_atexit@plt+0x132b4> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #20]! │ │ │ │ add lr, r6, #28 │ │ │ │ stm lr, {r1, r7, r9, sl} │ │ │ │ add lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r2, r6, r8} │ │ │ │ @@ -20613,41 +19613,41 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r6, [pc, #20] @ 1fa68 <__cxa_atexit@plt+0x14240> │ │ │ │ + ldr r6, [pc, #20] @ 1eac8 <__cxa_atexit@plt+0x132a0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - rscseq r6, r3, ip, lsl #12 │ │ │ │ - ldrshteq r6, [r3], #84 @ 0x54 │ │ │ │ - rscseq r6, r3, r4, lsr #13 │ │ │ │ - smlalseq r6, r3, r0, r6 │ │ │ │ - rscseq r6, r3, ip, lsl #13 │ │ │ │ + rscseq r7, r3, ip, lsr #11 │ │ │ │ + smlalseq r7, r3, r4, r5 │ │ │ │ + rscseq r7, r3, r0, asr #12 │ │ │ │ + rscseq r7, r3, r0, lsr r6 │ │ │ │ + rscseq r7, r3, ip, lsr #12 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1faf0 <__cxa_atexit@plt+0x142c8> │ │ │ │ + bne 1eb50 <__cxa_atexit@plt+0x13328> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fb84 <__cxa_atexit@plt+0x1435c> │ │ │ │ - ldr lr, [pc, #276] @ 1fbc8 <__cxa_atexit@plt+0x143a0> │ │ │ │ + bcc 1ebe4 <__cxa_atexit@plt+0x133bc> │ │ │ │ + ldr lr, [pc, #276] @ 1ec28 <__cxa_atexit@plt+0x13400> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #272] @ 1fbcc <__cxa_atexit@plt+0x143a4> │ │ │ │ + ldr r2, [pc, #272] @ 1ec2c <__cxa_atexit@plt+0x13404> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr ip, [r5, #32]! │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r3, #18 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -20657,36 +19657,36 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fb94 <__cxa_atexit@plt+0x1436c> │ │ │ │ - ldr r8, [pc, #172] @ 1fbb4 <__cxa_atexit@plt+0x1438c> │ │ │ │ + bcc 1ebf4 <__cxa_atexit@plt+0x133cc> │ │ │ │ + ldr r8, [pc, #172] @ 1ec14 <__cxa_atexit@plt+0x133ec> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #168] @ 1fbb8 <__cxa_atexit@plt+0x14390> │ │ │ │ + ldr lr, [pc, #168] @ 1ec18 <__cxa_atexit@plt+0x133f0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r8, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #128] @ 1fbbc <__cxa_atexit@plt+0x14394> │ │ │ │ + ldr r0, [pc, #128] @ 1ec1c <__cxa_atexit@plt+0x133f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr r8, [pc, #112] @ 1fbc0 <__cxa_atexit@plt+0x14398> │ │ │ │ + ldr r8, [pc, #112] @ 1ec20 <__cxa_atexit@plt+0x133f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #108] @ 1fbc4 <__cxa_atexit@plt+0x1439c> │ │ │ │ + ldr sl, [pc, #108] @ 1ec24 <__cxa_atexit@plt+0x133fc> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #20]! │ │ │ │ add lr, r6, #28 │ │ │ │ stm lr, {r1, r7, r9, sl} │ │ │ │ add lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r2, r6, r8} │ │ │ │ @@ -20695,217 +19695,217 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r6, [pc, #20] @ 1fbb0 <__cxa_atexit@plt+0x14388> │ │ │ │ + ldr r6, [pc, #20] @ 1ec10 <__cxa_atexit@plt+0x133e8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ - rscseq r6, r3, r4, asr #9 │ │ │ │ - rscseq r6, r3, ip, lsr #9 │ │ │ │ - rscseq r6, r3, ip, asr r5 │ │ │ │ - rscseq r6, r3, r8, asr #10 │ │ │ │ - rscseq r6, r3, r4, asr #10 │ │ │ │ + rscseq r7, r3, r4, ror #8 │ │ │ │ + rscseq r7, r3, ip, asr #8 │ │ │ │ + ldrshteq r7, [r3], #72 @ 0x48 │ │ │ │ + rscseq r7, r3, r8, ror #9 │ │ │ │ + rscseq r7, r3, r4, ror #9 │ │ │ │ andeq r0, r0, r7, lsl #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fc6c <__cxa_atexit@plt+0x14444> │ │ │ │ - ldr r8, [pc, #144] @ 1fc84 <__cxa_atexit@plt+0x1445c> │ │ │ │ + bcc 1eccc <__cxa_atexit@plt+0x134a4> │ │ │ │ + ldr r8, [pc, #144] @ 1ece4 <__cxa_atexit@plt+0x134bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #140] @ 1fc88 <__cxa_atexit@plt+0x14460> │ │ │ │ + ldr lr, [pc, #140] @ 1ece8 <__cxa_atexit@plt+0x134c0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - ldr r0, [pc, #100] @ 1fc8c <__cxa_atexit@plt+0x14464> │ │ │ │ + ldr r0, [pc, #100] @ 1ecec <__cxa_atexit@plt+0x134c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr r8, [pc, #84] @ 1fc90 <__cxa_atexit@plt+0x14468> │ │ │ │ + ldr r8, [pc, #84] @ 1ecf0 <__cxa_atexit@plt+0x134c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #80] @ 1fc94 <__cxa_atexit@plt+0x1446c> │ │ │ │ + ldr sl, [pc, #80] @ 1ecf4 <__cxa_atexit@plt+0x134cc> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r2, r3 │ │ │ │ str lr, [r2, #20]! │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r1, r7, r9, sl} │ │ │ │ add lr, r3, #44 @ 0x2c │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 1fc98 <__cxa_atexit@plt+0x14470> │ │ │ │ + ldr r3, [pc, #36] @ 1ecf8 <__cxa_atexit@plt+0x134d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - ldrsbteq r6, [r3], #56 @ 0x38 │ │ │ │ - rscseq r6, r3, r0, asr #7 │ │ │ │ - rscseq r6, r3, r0, ror r4 │ │ │ │ + rscseq r7, r3, r8, ror r3 │ │ │ │ + rscseq r7, r3, r0, ror #6 │ │ │ │ + rscseq r7, r3, ip, lsl #8 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fce0 <__cxa_atexit@plt+0x144b8> │ │ │ │ - ldr r2, [pc, #48] @ 1fce8 <__cxa_atexit@plt+0x144c0> │ │ │ │ + bhi 1ed40 <__cxa_atexit@plt+0x13518> │ │ │ │ + ldr r2, [pc, #48] @ 1ed48 <__cxa_atexit@plt+0x13520> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #36] @ 1fcec <__cxa_atexit@plt+0x144c4> │ │ │ │ + ldr r1, [pc, #36] @ 1ed4c <__cxa_atexit@plt+0x13524> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r6, r3, r0, lsr r3 │ │ │ │ + ldrsbteq r7, [r3], #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1fd5c <__cxa_atexit@plt+0x14534> │ │ │ │ + bne 1edbc <__cxa_atexit@plt+0x13594> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fd70 <__cxa_atexit@plt+0x14548> │ │ │ │ - ldr r8, [pc, #104] @ 1fd84 <__cxa_atexit@plt+0x1455c> │ │ │ │ + bcc 1edd0 <__cxa_atexit@plt+0x135a8> │ │ │ │ + ldr r8, [pc, #104] @ 1ede4 <__cxa_atexit@plt+0x135bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #100] @ 1fd88 <__cxa_atexit@plt+0x14560> │ │ │ │ + ldr r2, [pc, #100] @ 1ede8 <__cxa_atexit@plt+0x135c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #92] @ 1fd8c <__cxa_atexit@plt+0x14564> │ │ │ │ + ldr lr, [pc, #92] @ 1edec <__cxa_atexit@plt+0x135c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ sub r0, r3, #19 │ │ │ │ str r8, [r6, #4] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #28] @ 1fd80 <__cxa_atexit@plt+0x14558> │ │ │ │ + ldr r7, [pc, #28] @ 1ede0 <__cxa_atexit@plt+0x135b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlalseq r6, r3, ip, r2 │ │ │ │ - smlalseq r6, r3, r8, r3 │ │ │ │ - ldrsbteq r6, [r3], #44 @ 0x2c │ │ │ │ - rscseq r6, r3, ip, asr #5 │ │ │ │ + rscseq r7, r3, ip, lsr r2 │ │ │ │ + rscseq r7, r3, r4, lsr r3 │ │ │ │ + rscseq r7, r3, ip, ror r2 │ │ │ │ + rscseq r7, r3, ip, ror #4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fdd4 <__cxa_atexit@plt+0x145ac> │ │ │ │ - ldr r2, [pc, #52] @ 1fde4 <__cxa_atexit@plt+0x145bc> │ │ │ │ + bhi 1ee34 <__cxa_atexit@plt+0x1360c> │ │ │ │ + ldr r2, [pc, #52] @ 1ee44 <__cxa_atexit@plt+0x1361c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, sl} │ │ │ │ str r9, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #12] @ 1fde8 <__cxa_atexit@plt+0x145c0> │ │ │ │ + ldr r7, [pc, #12] @ 1ee48 <__cxa_atexit@plt+0x13620> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r5, r4, ip, asr #30 │ │ │ │ + rsceq r6, r4, r0, lsl #21 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1fe38 <__cxa_atexit@plt+0x14610> │ │ │ │ - ldr r3, [pc, #92] @ 1fe64 <__cxa_atexit@plt+0x1463c> │ │ │ │ + bne 1ee98 <__cxa_atexit@plt+0x13670> │ │ │ │ + ldr r3, [pc, #92] @ 1eec4 <__cxa_atexit@plt+0x1369c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fe5c <__cxa_atexit@plt+0x14634> │ │ │ │ - ldr r3, [pc, #72] @ 1fe68 <__cxa_atexit@plt+0x14640> │ │ │ │ + beq 1eebc <__cxa_atexit@plt+0x13694> │ │ │ │ + ldr r3, [pc, #72] @ 1eec8 <__cxa_atexit@plt+0x136a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ - ldr r2, [pc, #28] @ 1fe6c <__cxa_atexit@plt+0x14644> │ │ │ │ + ldr r2, [pc, #28] @ 1eecc <__cxa_atexit@plt+0x136a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1fe98 <__cxa_atexit@plt+0x14670> │ │ │ │ + ldr r3, [pc, #24] @ 1eef8 <__cxa_atexit@plt+0x136d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 1fee4 <__cxa_atexit@plt+0x146bc> │ │ │ │ + ldr r2, [pc, #56] @ 1ef44 <__cxa_atexit@plt+0x1371c> │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r1, #24 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r1, #28 │ │ │ │ - ldr r0, [pc, #36] @ 1fee8 <__cxa_atexit@plt+0x146c0> │ │ │ │ + ldr r0, [pc, #36] @ 1ef48 <__cxa_atexit@plt+0x13720> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r5, r1] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ moveq r0, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r0, [r3] │ │ │ │ @@ -20913,421 +19913,421 @@ │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1ff18 <__cxa_atexit@plt+0x146f0> │ │ │ │ - ldr r3, [pc, #100] @ 1ff6c <__cxa_atexit@plt+0x14744> │ │ │ │ + bne 1ef78 <__cxa_atexit@plt+0x13750> │ │ │ │ + ldr r3, [pc, #100] @ 1efcc <__cxa_atexit@plt+0x137a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1ff5c <__cxa_atexit@plt+0x14734> │ │ │ │ - ldr r7, [pc, #64] @ 1ff70 <__cxa_atexit@plt+0x14748> │ │ │ │ + bcc 1efbc <__cxa_atexit@plt+0x13794> │ │ │ │ + ldr r7, [pc, #64] @ 1efd0 <__cxa_atexit@plt+0x137a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [pc, #56] @ 1ff74 <__cxa_atexit@plt+0x1474c> │ │ │ │ + ldr r2, [pc, #56] @ 1efd4 <__cxa_atexit@plt+0x137ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ add r2, r2, #1 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq r6, r3, ip, asr #1 │ │ │ │ - rscseq r6, r3, r4, asr #1 │ │ │ │ + rscseq r7, r3, ip, rrx │ │ │ │ + rscseq r7, r3, r4, rrx │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 1ffa4 <__cxa_atexit@plt+0x1477c> │ │ │ │ - ldr r3, [pc, #100] @ 1fff8 <__cxa_atexit@plt+0x147d0> │ │ │ │ + bne 1f004 <__cxa_atexit@plt+0x137dc> │ │ │ │ + ldr r3, [pc, #100] @ 1f058 <__cxa_atexit@plt+0x13830> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1ffe8 <__cxa_atexit@plt+0x147c0> │ │ │ │ - ldr r7, [pc, #64] @ 1fffc <__cxa_atexit@plt+0x147d4> │ │ │ │ + bcc 1f048 <__cxa_atexit@plt+0x13820> │ │ │ │ + ldr r7, [pc, #64] @ 1f05c <__cxa_atexit@plt+0x13834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [pc, #56] @ 20000 <__cxa_atexit@plt+0x147d8> │ │ │ │ + ldr r2, [pc, #56] @ 1f060 <__cxa_atexit@plt+0x13838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ add r2, r2, #1 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r6, r3, r0, asr #32 │ │ │ │ - rscseq r6, r3, r8, lsr r0 │ │ │ │ + rscseq r6, r3, r0, ror #31 │ │ │ │ + ldrsbteq r6, [r3], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 2008c <__cxa_atexit@plt+0x14864> │ │ │ │ + bne 1f0ec <__cxa_atexit@plt+0x138c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2009c <__cxa_atexit@plt+0x14874> │ │ │ │ - ldr r7, [pc, #116] @ 200b0 <__cxa_atexit@plt+0x14888> │ │ │ │ + bcc 1f0fc <__cxa_atexit@plt+0x138d4> │ │ │ │ + ldr r7, [pc, #116] @ 1f110 <__cxa_atexit@plt+0x138e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #104] @ 200b4 <__cxa_atexit@plt+0x1488c> │ │ │ │ + ldr lr, [pc, #104] @ 1f114 <__cxa_atexit@plt+0x138ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ sub r7, r3, #19 │ │ │ │ - ldr ip, [pc, #88] @ 200b8 <__cxa_atexit@plt+0x14890> │ │ │ │ + ldr ip, [pc, #88] @ 1f118 <__cxa_atexit@plt+0x138f0> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, r2, ip} │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 200ac <__cxa_atexit@plt+0x14884> │ │ │ │ + ldr r3, [pc, #24] @ 1f10c <__cxa_atexit@plt+0x138e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - rscseq r6, r3, r8, rrx │ │ │ │ - smlalseq r5, r3, ip, pc @ │ │ │ │ + rscseq r7, r3, r4 │ │ │ │ + rscseq r6, r3, ip, lsr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 2012c <__cxa_atexit@plt+0x14904> │ │ │ │ + bne 1f18c <__cxa_atexit@plt+0x13964> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20140 <__cxa_atexit@plt+0x14918> │ │ │ │ - ldr r8, [pc, #108] @ 20154 <__cxa_atexit@plt+0x1492c> │ │ │ │ + bcc 1f1a0 <__cxa_atexit@plt+0x13978> │ │ │ │ + ldr r8, [pc, #108] @ 1f1b4 <__cxa_atexit@plt+0x1398c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #104] @ 20158 <__cxa_atexit@plt+0x14930> │ │ │ │ + ldr r2, [pc, #104] @ 1f1b8 <__cxa_atexit@plt+0x13990> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #96] @ 2015c <__cxa_atexit@plt+0x14934> │ │ │ │ + ldr lr, [pc, #96] @ 1f1bc <__cxa_atexit@plt+0x13994> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ sub r0, r3, #19 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #28] @ 20150 <__cxa_atexit@plt+0x14928> │ │ │ │ + ldr r7, [pc, #28] @ 1f1b0 <__cxa_atexit@plt+0x13988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r5, r3, ip, asr #29 │ │ │ │ - rscseq r5, r3, ip, asr #31 │ │ │ │ - rscseq r5, r3, r0, lsl pc │ │ │ │ - rscseq r5, r3, r0, lsl #30 │ │ │ │ + rscseq r6, r3, ip, ror #28 │ │ │ │ + rscseq r6, r3, r8, ror #30 │ │ │ │ + ldrhteq r6, [r3], #224 @ 0xe0 │ │ │ │ + rscseq r6, r3, r0, lsr #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 201d8 <__cxa_atexit@plt+0x149b0> │ │ │ │ - ldr r3, [pc, #104] @ 201e8 <__cxa_atexit@plt+0x149c0> │ │ │ │ + bhi 1f238 <__cxa_atexit@plt+0x13a10> │ │ │ │ + ldr r3, [pc, #104] @ 1f248 <__cxa_atexit@plt+0x13a20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 201c0 <__cxa_atexit@plt+0x14998> │ │ │ │ - ldr r7, [pc, #80] @ 201ec <__cxa_atexit@plt+0x149c4> │ │ │ │ + beq 1f220 <__cxa_atexit@plt+0x139f8> │ │ │ │ + ldr r7, [pc, #80] @ 1f24c <__cxa_atexit@plt+0x13a24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sl, #3] │ │ │ │ ldr r2, [sl, #7] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 201d0 <__cxa_atexit@plt+0x149a8> │ │ │ │ - b 2023c <__cxa_atexit@plt+0x14a14> │ │ │ │ + beq 1f230 <__cxa_atexit@plt+0x13a08> │ │ │ │ + b 1f29c <__cxa_atexit@plt+0x13a74> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 201f0 <__cxa_atexit@plt+0x149c8> │ │ │ │ + ldr r7, [pc, #16] @ 1f250 <__cxa_atexit@plt+0x13a28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsceq r5, r4, ip, asr #22 │ │ │ │ + rsceq r6, r4, r0, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 20230 <__cxa_atexit@plt+0x14a08> │ │ │ │ + ldr r1, [pc, #36] @ 1f290 <__cxa_atexit@plt+0x13a68> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20228 <__cxa_atexit@plt+0x14a00> │ │ │ │ - b 2023c <__cxa_atexit@plt+0x14a14> │ │ │ │ + beq 1f288 <__cxa_atexit@plt+0x13a60> │ │ │ │ + b 1f29c <__cxa_atexit@plt+0x13a74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [pc, #148] @ 202dc <__cxa_atexit@plt+0x14ab4> │ │ │ │ + ldr r7, [pc, #148] @ 1f33c <__cxa_atexit@plt+0x13b14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r3] │ │ │ │ tst sl, #3 │ │ │ │ - beq 202b0 <__cxa_atexit@plt+0x14a88> │ │ │ │ - ldr r1, [pc, #120] @ 202e0 <__cxa_atexit@plt+0x14ab8> │ │ │ │ + beq 1f310 <__cxa_atexit@plt+0x13ae8> │ │ │ │ + ldr r1, [pc, #120] @ 1f340 <__cxa_atexit@plt+0x13b18> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r1, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq 202bc <__cxa_atexit@plt+0x14a94> │ │ │ │ + beq 1f31c <__cxa_atexit@plt+0x13af4> │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ sub r1, r5, #16 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 202c4 <__cxa_atexit@plt+0x14a9c> │ │ │ │ - ldr r3, [pc, #84] @ 202e8 <__cxa_atexit@plt+0x14ac0> │ │ │ │ + bhi 1f324 <__cxa_atexit@plt+0x13afc> │ │ │ │ + ldr r3, [pc, #84] @ 1f348 <__cxa_atexit@plt+0x13b20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ stmdb r5, {r8, sl} │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 202e4 <__cxa_atexit@plt+0x14abc> │ │ │ │ + ldr r7, [pc, #24] @ 1f344 <__cxa_atexit@plt+0x13b1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rsceq r5, r4, ip, asr sl │ │ │ │ + smlaleq r6, r4, r0, r5 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r3, [pc, #116] @ 20374 <__cxa_atexit@plt+0x14b4c> │ │ │ │ + ldr r3, [pc, #116] @ 1f3d4 <__cxa_atexit@plt+0x13bac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq 20358 <__cxa_atexit@plt+0x14b30> │ │ │ │ + beq 1f3b8 <__cxa_atexit@plt+0x13b90> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ str r7, [r3] │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 20360 <__cxa_atexit@plt+0x14b38> │ │ │ │ - ldr r2, [pc, #72] @ 2037c <__cxa_atexit@plt+0x14b54> │ │ │ │ + bhi 1f3c0 <__cxa_atexit@plt+0x13b98> │ │ │ │ + ldr r2, [pc, #72] @ 1f3dc <__cxa_atexit@plt+0x13bb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ stmdb r5, {r8, sl} │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20378 <__cxa_atexit@plt+0x14b50> │ │ │ │ + ldr r7, [pc, #16] @ 1f3d8 <__cxa_atexit@plt+0x13bb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r5, r4, r0, asr #19 │ │ │ │ + strdeq r6, [r4], #68 @ 0x44 @ │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 203d4 <__cxa_atexit@plt+0x14bac> │ │ │ │ - ldr r2, [pc, #56] @ 203e8 <__cxa_atexit@plt+0x14bc0> │ │ │ │ + bhi 1f434 <__cxa_atexit@plt+0x13c0c> │ │ │ │ + ldr r2, [pc, #56] @ 1f448 <__cxa_atexit@plt+0x13c20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ stmdb r5, {r8, sl} │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #16] @ 203ec <__cxa_atexit@plt+0x14bc4> │ │ │ │ + ldr r7, [pc, #16] @ 1f44c <__cxa_atexit@plt+0x13c24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - rsceq r5, r4, ip, asr #18 │ │ │ │ + rsceq r6, r4, r0, lsl #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 20420 <__cxa_atexit@plt+0x14bf8> │ │ │ │ + bhi 1f480 <__cxa_atexit@plt+0x13c58> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 20428 <__cxa_atexit@plt+0x14c00> │ │ │ │ + ldr r2, [pc, #20] @ 1f488 <__cxa_atexit@plt+0x13c60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1a2bc <__cxa_atexit@plt+0xea94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r3, r4, ror #23 │ │ │ │ + rscseq r6, r3, r4, lsl #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2045c <__cxa_atexit@plt+0x14c34> │ │ │ │ + bhi 1f4bc <__cxa_atexit@plt+0x13c94> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 20464 <__cxa_atexit@plt+0x14c3c> │ │ │ │ + ldr r2, [pc, #20] @ 1f4c4 <__cxa_atexit@plt+0x13c9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1a128 <__cxa_atexit@plt+0xe900> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r3, r8, lsr #23 │ │ │ │ + rscseq r6, r3, r8, asr #22 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 204a8 <__cxa_atexit@plt+0x14c80> │ │ │ │ - ldr r1, [pc, #48] @ 204bc <__cxa_atexit@plt+0x14c94> │ │ │ │ + bhi 1f508 <__cxa_atexit@plt+0x13ce0> │ │ │ │ + ldr r1, [pc, #48] @ 1f51c <__cxa_atexit@plt+0x13cf4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #16] @ 204c0 <__cxa_atexit@plt+0x14c98> │ │ │ │ + ldr r7, [pc, #16] @ 1f520 <__cxa_atexit@plt+0x13cf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r5, r4, r0, lsl #17 │ │ │ │ + strhteq r6, [r4], #52 @ 0x34 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 204f4 <__cxa_atexit@plt+0x14ccc> │ │ │ │ - ldr r3, [pc, #60] @ 2051c <__cxa_atexit@plt+0x14cf4> │ │ │ │ + bne 1f554 <__cxa_atexit@plt+0x13d2c> │ │ │ │ + ldr r3, [pc, #60] @ 1f57c <__cxa_atexit@plt+0x13d54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #24] @ 20514 <__cxa_atexit@plt+0x14cec> │ │ │ │ + ldr r7, [pc, #24] @ 1f574 <__cxa_atexit@plt+0x13d4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r3, [pc, #16] @ 20518 <__cxa_atexit@plt+0x14cf0> │ │ │ │ + ldr r3, [pc, #16] @ 1f578 <__cxa_atexit@plt+0x13d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldrhteq r5, [r3], #188 @ 0xbc │ │ │ │ - ldrhteq r5, [r3], #180 @ 0xb4 │ │ │ │ + rscseq r6, r3, r8, asr fp │ │ │ │ + rscseq r6, r3, r0, asr fp │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 20594 <__cxa_atexit@plt+0x14d6c> │ │ │ │ + bne 1f5f4 <__cxa_atexit@plt+0x13dcc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 205b4 <__cxa_atexit@plt+0x14d8c> │ │ │ │ - ldr r9, [pc, #120] @ 205c8 <__cxa_atexit@plt+0x14da0> │ │ │ │ + bcc 1f614 <__cxa_atexit@plt+0x13dec> │ │ │ │ + ldr r9, [pc, #120] @ 1f628 <__cxa_atexit@plt+0x13e00> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #112] @ 205cc <__cxa_atexit@plt+0x14da4> │ │ │ │ + ldr lr, [pc, #112] @ 1f62c <__cxa_atexit@plt+0x13e04> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r7, r5, #16 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r9, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ @@ -21335,113 +20335,113 @@ │ │ │ │ str r0, [r8, #16] │ │ │ │ str r2, [r8, #28] │ │ │ │ str r1, [r8, #32] │ │ │ │ str r7, [r8, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ str lr, [r7, #20]! │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #36] @ 205c0 <__cxa_atexit@plt+0x14d98> │ │ │ │ + ldr r7, [pc, #36] @ 1f620 <__cxa_atexit@plt+0x13df8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r3, [pc, #28] @ 205c4 <__cxa_atexit@plt+0x14d9c> │ │ │ │ + ldr r3, [pc, #28] @ 1f624 <__cxa_atexit@plt+0x13dfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r5, r3, ip, lsl fp │ │ │ │ - rscseq r5, r3, r4, lsl fp │ │ │ │ + ldrhteq r6, [r3], #168 @ 0xa8 │ │ │ │ + ldrhteq r6, [r3], #160 @ 0xa0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20648 <__cxa_atexit@plt+0x14e20> │ │ │ │ - ldr r3, [pc, #104] @ 20658 <__cxa_atexit@plt+0x14e30> │ │ │ │ + bhi 1f6a8 <__cxa_atexit@plt+0x13e80> │ │ │ │ + ldr r3, [pc, #104] @ 1f6b8 <__cxa_atexit@plt+0x13e90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 20630 <__cxa_atexit@plt+0x14e08> │ │ │ │ - ldr r7, [pc, #80] @ 2065c <__cxa_atexit@plt+0x14e34> │ │ │ │ + beq 1f690 <__cxa_atexit@plt+0x13e68> │ │ │ │ + ldr r7, [pc, #80] @ 1f6bc <__cxa_atexit@plt+0x13e94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r2, [r9, #7] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20640 <__cxa_atexit@plt+0x14e18> │ │ │ │ - b 206ac <__cxa_atexit@plt+0x14e84> │ │ │ │ + beq 1f6a0 <__cxa_atexit@plt+0x13e78> │ │ │ │ + b 1f70c <__cxa_atexit@plt+0x13ee4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20660 <__cxa_atexit@plt+0x14e38> │ │ │ │ + ldr r7, [pc, #16] @ 1f6c0 <__cxa_atexit@plt+0x13e98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsceq r5, r4, r4, ror #13 │ │ │ │ + rsceq r6, r4, r8, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 206a0 <__cxa_atexit@plt+0x14e78> │ │ │ │ + ldr r1, [pc, #36] @ 1f700 <__cxa_atexit@plt+0x13ed8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20698 <__cxa_atexit@plt+0x14e70> │ │ │ │ - b 206ac <__cxa_atexit@plt+0x14e84> │ │ │ │ + beq 1f6f8 <__cxa_atexit@plt+0x13ed0> │ │ │ │ + b 1f70c <__cxa_atexit@plt+0x13ee4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #188] @ 20778 <__cxa_atexit@plt+0x14f50> │ │ │ │ + ldr r1, [pc, #188] @ 1f7d8 <__cxa_atexit@plt+0x13fb0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst sl, #3 │ │ │ │ - beq 2073c <__cxa_atexit@plt+0x14f14> │ │ │ │ - ldr r7, [pc, #156] @ 2077c <__cxa_atexit@plt+0x14f54> │ │ │ │ + beq 1f79c <__cxa_atexit@plt+0x13f74> │ │ │ │ + ldr r7, [pc, #156] @ 1f7dc <__cxa_atexit@plt+0x13fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ str r7, [r1, #-8] │ │ │ │ str sl, [r1] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2074c <__cxa_atexit@plt+0x14f24> │ │ │ │ - ldr r7, [pc, #128] @ 20780 <__cxa_atexit@plt+0x14f58> │ │ │ │ + beq 1f7ac <__cxa_atexit@plt+0x13f84> │ │ │ │ + ldr r7, [pc, #128] @ 1f7e0 <__cxa_atexit@plt+0x13fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ stmib r5, {r0, r2, r7} │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2075c <__cxa_atexit@plt+0x14f34> │ │ │ │ - ldr r7, [pc, #100] @ 20788 <__cxa_atexit@plt+0x14f60> │ │ │ │ + bhi 1f7bc <__cxa_atexit@plt+0x13f94> │ │ │ │ + ldr r7, [pc, #100] @ 1f7e8 <__cxa_atexit@plt+0x13fc0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ @@ -21449,771 +20449,771 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 20784 <__cxa_atexit@plt+0x14f5c> │ │ │ │ + ldr r7, [pc, #32] @ 1f7e4 <__cxa_atexit@plt+0x13fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - rsceq r5, r4, ip, asr #11 │ │ │ │ + rsceq r6, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #136] @ 20828 <__cxa_atexit@plt+0x15000> │ │ │ │ + ldr r7, [pc, #136] @ 1f888 <__cxa_atexit@plt+0x14060> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r1] │ │ │ │ tst r3, #3 │ │ │ │ - beq 20800 <__cxa_atexit@plt+0x14fd8> │ │ │ │ - ldr r7, [pc, #108] @ 2082c <__cxa_atexit@plt+0x15004> │ │ │ │ + beq 1f860 <__cxa_atexit@plt+0x14038> │ │ │ │ + ldr r7, [pc, #108] @ 1f88c <__cxa_atexit@plt+0x14064> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2080c <__cxa_atexit@plt+0x14fe4> │ │ │ │ - ldr r7, [pc, #76] @ 20834 <__cxa_atexit@plt+0x1500c> │ │ │ │ + bhi 1f86c <__cxa_atexit@plt+0x14044> │ │ │ │ + ldr r7, [pc, #76] @ 1f894 <__cxa_atexit@plt+0x1406c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r7, r8, sl} │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 20830 <__cxa_atexit@plt+0x15008> │ │ │ │ + ldr r7, [pc, #28] @ 1f890 <__cxa_atexit@plt+0x14068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq r5, r4, ip, lsl r5 │ │ │ │ + rsceq r6, r4, r0, asr r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr sl, [r1, #8]! │ │ │ │ - ldr r7, [pc, #88] @ 208ac <__cxa_atexit@plt+0x15084> │ │ │ │ + ldr r7, [pc, #88] @ 1f90c <__cxa_atexit@plt+0x140e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r1, #-4] │ │ │ │ ldr r8, [r1, #4] │ │ │ │ ldr r0, [r1, #8] │ │ │ │ stm r1, {r0, r2, r7} │ │ │ │ sub r2, r1, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 20890 <__cxa_atexit@plt+0x15068> │ │ │ │ - ldr r7, [pc, #56] @ 208b0 <__cxa_atexit@plt+0x15088> │ │ │ │ + bhi 1f8f0 <__cxa_atexit@plt+0x140c8> │ │ │ │ + ldr r7, [pc, #56] @ 1f910 <__cxa_atexit@plt+0x140e8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r7, r8, sl} │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #28] @ 208b4 <__cxa_atexit@plt+0x1508c> │ │ │ │ + ldr r7, [pc, #28] @ 1f914 <__cxa_atexit@plt+0x140ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - smlaleq r5, r4, r8, r4 │ │ │ │ + rsceq r5, r4, ip, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208ec <__cxa_atexit@plt+0x150c4> │ │ │ │ - ldr r2, [pc, #40] @ 20904 <__cxa_atexit@plt+0x150dc> │ │ │ │ + bcc 1f94c <__cxa_atexit@plt+0x14124> │ │ │ │ + ldr r2, [pc, #40] @ 1f964 <__cxa_atexit@plt+0x1413c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 20908 <__cxa_atexit@plt+0x150e0> │ │ │ │ + ldr r3, [pc, #20] @ 1f968 <__cxa_atexit@plt+0x14140> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - ldrsbteq r5, [r3], #120 @ 0x78 │ │ │ │ + rscseq r6, r3, r4, ror r7 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2094c <__cxa_atexit@plt+0x15124> │ │ │ │ - ldr r1, [pc, #48] @ 20960 <__cxa_atexit@plt+0x15138> │ │ │ │ + bhi 1f9ac <__cxa_atexit@plt+0x14184> │ │ │ │ + ldr r1, [pc, #48] @ 1f9c0 <__cxa_atexit@plt+0x14198> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #16] @ 20964 <__cxa_atexit@plt+0x1513c> │ │ │ │ + ldr r7, [pc, #16] @ 1f9c4 <__cxa_atexit@plt+0x1419c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r5, r4, r4, ror #7 │ │ │ │ + rsceq r5, r4, r8, lsl pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 20994 <__cxa_atexit@plt+0x1516c> │ │ │ │ - ldr r3, [pc, #48] @ 209b4 <__cxa_atexit@plt+0x1518c> │ │ │ │ + bne 1f9f4 <__cxa_atexit@plt+0x141cc> │ │ │ │ + ldr r3, [pc, #48] @ 1fa14 <__cxa_atexit@plt+0x141ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r3, [pc, #20] @ 209b0 <__cxa_atexit@plt+0x15188> │ │ │ │ + ldr r3, [pc, #20] @ 1fa10 <__cxa_atexit@plt+0x141e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 209e4 <__cxa_atexit@plt+0x151bc> │ │ │ │ - ldr r3, [pc, #40] @ 209fc <__cxa_atexit@plt+0x151d4> │ │ │ │ + bne 1fa44 <__cxa_atexit@plt+0x1421c> │ │ │ │ + ldr r3, [pc, #40] @ 1fa5c <__cxa_atexit@plt+0x14234> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #12] @ 209f8 <__cxa_atexit@plt+0x151d0> │ │ │ │ + ldr r7, [pc, #12] @ 1fa58 <__cxa_atexit@plt+0x14230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r3, r0, asr #12 │ │ │ │ + rscseq r6, r3, r0, ror #11 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20a30 <__cxa_atexit@plt+0x15208> │ │ │ │ + bne 1fa90 <__cxa_atexit@plt+0x14268> │ │ │ │ ldr sl, [r5, #20]! │ │ │ │ - ldr r3, [pc, #40] @ 20a48 <__cxa_atexit@plt+0x15220> │ │ │ │ + ldr r3, [pc, #40] @ 1faa8 <__cxa_atexit@plt+0x14280> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #12] @ 20a44 <__cxa_atexit@plt+0x1521c> │ │ │ │ + ldr r7, [pc, #12] @ 1faa4 <__cxa_atexit@plt+0x1427c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldrshteq r5, [r3], #80 @ 0x50 │ │ │ │ + smlalseq r6, r3, r0, r5 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 20a80 <__cxa_atexit@plt+0x15258> │ │ │ │ + ldr r2, [pc, #36] @ 1fae0 <__cxa_atexit@plt+0x142b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 20a84 <__cxa_atexit@plt+0x1525c> │ │ │ │ + ldr r3, [pc, #32] @ 1fae4 <__cxa_atexit@plt+0x142bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r5, [r3], #80 @ 0x50 │ │ │ │ - rscseq r5, r3, r4, asr #11 │ │ │ │ + rscseq r6, r3, r0, ror r5 │ │ │ │ + rscseq r6, r3, r4, ror #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20b38 <__cxa_atexit@plt+0x15310> │ │ │ │ - ldr r3, [pc, #160] @ 20b48 <__cxa_atexit@plt+0x15320> │ │ │ │ + bhi 1fb98 <__cxa_atexit@plt+0x14370> │ │ │ │ + ldr r3, [pc, #160] @ 1fba8 <__cxa_atexit@plt+0x14380> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 20b10 <__cxa_atexit@plt+0x152e8> │ │ │ │ - ldr r3, [pc, #136] @ 20b4c <__cxa_atexit@plt+0x15324> │ │ │ │ + beq 1fb70 <__cxa_atexit@plt+0x14348> │ │ │ │ + ldr r3, [pc, #136] @ 1fbac <__cxa_atexit@plt+0x14384> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r1, [r2, #4] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 20b20 <__cxa_atexit@plt+0x152f8> │ │ │ │ - ldr r2, [pc, #96] @ 20b50 <__cxa_atexit@plt+0x15328> │ │ │ │ + beq 1fb80 <__cxa_atexit@plt+0x14358> │ │ │ │ + ldr r2, [pc, #96] @ 1fbb0 <__cxa_atexit@plt+0x14388> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b30 <__cxa_atexit@plt+0x15308> │ │ │ │ - b 20c1c <__cxa_atexit@plt+0x153f4> │ │ │ │ + beq 1fb90 <__cxa_atexit@plt+0x14368> │ │ │ │ + b 1fc7c <__cxa_atexit@plt+0x14454> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 20b54 <__cxa_atexit@plt+0x1532c> │ │ │ │ + ldr r7, [pc, #20] @ 1fbb4 <__cxa_atexit@plt+0x1438c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strdeq r5, [r4], #28 @ │ │ │ │ + rsceq r5, r4, r0, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #92] @ 20bcc <__cxa_atexit@plt+0x153a4> │ │ │ │ + ldr r1, [pc, #92] @ 1fc2c <__cxa_atexit@plt+0x14404> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20bb8 <__cxa_atexit@plt+0x15390> │ │ │ │ - ldr r3, [pc, #60] @ 20bd0 <__cxa_atexit@plt+0x153a8> │ │ │ │ + beq 1fc18 <__cxa_atexit@plt+0x143f0> │ │ │ │ + ldr r3, [pc, #60] @ 1fc30 <__cxa_atexit@plt+0x14408> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20bc4 <__cxa_atexit@plt+0x1539c> │ │ │ │ - b 20c1c <__cxa_atexit@plt+0x153f4> │ │ │ │ + beq 1fc24 <__cxa_atexit@plt+0x143fc> │ │ │ │ + b 1fc7c <__cxa_atexit@plt+0x14454> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 20c10 <__cxa_atexit@plt+0x153e8> │ │ │ │ + ldr r1, [pc, #36] @ 1fc70 <__cxa_atexit@plt+0x14448> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20c08 <__cxa_atexit@plt+0x153e0> │ │ │ │ - b 20c1c <__cxa_atexit@plt+0x153f4> │ │ │ │ + beq 1fc68 <__cxa_atexit@plt+0x14440> │ │ │ │ + b 1fc7c <__cxa_atexit@plt+0x14454> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #172] @ 20cd0 <__cxa_atexit@plt+0x154a8> │ │ │ │ + ldr r3, [pc, #172] @ 1fd30 <__cxa_atexit@plt+0x14508> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 20c94 <__cxa_atexit@plt+0x1546c> │ │ │ │ - ldr r2, [pc, #148] @ 20cd4 <__cxa_atexit@plt+0x154ac> │ │ │ │ + beq 1fcf4 <__cxa_atexit@plt+0x144cc> │ │ │ │ + ldr r2, [pc, #148] @ 1fd34 <__cxa_atexit@plt+0x1450c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 20ca0 <__cxa_atexit@plt+0x15478> │ │ │ │ + beq 1fd00 <__cxa_atexit@plt+0x144d8> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ ldr r1, [r2, #-8] │ │ │ │ str r3, [r2] │ │ │ │ str r1, [r2, #4] │ │ │ │ sub r1, r2, #16 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 20cac <__cxa_atexit@plt+0x15484> │ │ │ │ - ldr r2, [pc, #96] @ 20cdc <__cxa_atexit@plt+0x154b4> │ │ │ │ + bhi 1fd0c <__cxa_atexit@plt+0x144e4> │ │ │ │ + ldr r2, [pc, #96] @ 1fd3c <__cxa_atexit@plt+0x14514> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r8} │ │ │ │ stmib r5, {r7, r9} │ │ │ │ mov r5, r1 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 20cd8 <__cxa_atexit@plt+0x154b0> │ │ │ │ + ldr r3, [pc, #36] @ 1fd38 <__cxa_atexit@plt+0x14510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - rsceq r5, r4, r4, lsl #1 │ │ │ │ + strhteq r5, [r4], #184 @ 0xb8 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #120] @ 20d6c <__cxa_atexit@plt+0x15544> │ │ │ │ + ldr r2, [pc, #120] @ 1fdcc <__cxa_atexit@plt+0x145a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d48 <__cxa_atexit@plt+0x15520> │ │ │ │ + beq 1fda8 <__cxa_atexit@plt+0x14580> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ ldmdb r2, {r1, sl} │ │ │ │ str r7, [r2] │ │ │ │ str r1, [r2, #4] │ │ │ │ sub r1, r2, #16 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 20d50 <__cxa_atexit@plt+0x15528> │ │ │ │ - ldr r2, [pc, #68] @ 20d74 <__cxa_atexit@plt+0x1554c> │ │ │ │ + bhi 1fdb0 <__cxa_atexit@plt+0x14588> │ │ │ │ + ldr r2, [pc, #68] @ 1fdd4 <__cxa_atexit@plt+0x145ac> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 20d70 <__cxa_atexit@plt+0x15548> │ │ │ │ + ldr r7, [pc, #24] @ 1fdd0 <__cxa_atexit@plt+0x145a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r4, r4, r0, ror #31 │ │ │ │ + rsceq r5, r4, r4, lsl fp │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldmdb r3, {r2, sl} │ │ │ │ ldr r9, [r3, #4] │ │ │ │ str r7, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 20dc0 <__cxa_atexit@plt+0x15598> │ │ │ │ - ldr r3, [pc, #52] @ 20de0 <__cxa_atexit@plt+0x155b8> │ │ │ │ + bhi 1fe20 <__cxa_atexit@plt+0x145f8> │ │ │ │ + ldr r3, [pc, #52] @ 1fe40 <__cxa_atexit@plt+0x14618> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #28] @ 20de4 <__cxa_atexit@plt+0x155bc> │ │ │ │ + ldr r7, [pc, #28] @ 1fe44 <__cxa_atexit@plt+0x1461c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - rsceq r4, r4, r0, ror pc │ │ │ │ + rsceq r5, r4, r4, lsr #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20e98 <__cxa_atexit@plt+0x15670> │ │ │ │ - ldr r3, [pc, #160] @ 20ea8 <__cxa_atexit@plt+0x15680> │ │ │ │ + bhi 1fef8 <__cxa_atexit@plt+0x146d0> │ │ │ │ + ldr r3, [pc, #160] @ 1ff08 <__cxa_atexit@plt+0x146e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 20e70 <__cxa_atexit@plt+0x15648> │ │ │ │ - ldr r3, [pc, #136] @ 20eac <__cxa_atexit@plt+0x15684> │ │ │ │ + beq 1fed0 <__cxa_atexit@plt+0x146a8> │ │ │ │ + ldr r3, [pc, #136] @ 1ff0c <__cxa_atexit@plt+0x146e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r1, [r2, #4] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 20e80 <__cxa_atexit@plt+0x15658> │ │ │ │ - ldr r2, [pc, #96] @ 20eb0 <__cxa_atexit@plt+0x15688> │ │ │ │ + beq 1fee0 <__cxa_atexit@plt+0x146b8> │ │ │ │ + ldr r2, [pc, #96] @ 1ff10 <__cxa_atexit@plt+0x146e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e90 <__cxa_atexit@plt+0x15668> │ │ │ │ - b 20f7c <__cxa_atexit@plt+0x15754> │ │ │ │ + beq 1fef0 <__cxa_atexit@plt+0x146c8> │ │ │ │ + b 1ffdc <__cxa_atexit@plt+0x147b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 20eb4 <__cxa_atexit@plt+0x1568c> │ │ │ │ + ldr r7, [pc, #20] @ 1ff14 <__cxa_atexit@plt+0x146ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - rsceq r4, r4, r0, lsr #29 │ │ │ │ + ldrdeq r5, [r4], #148 @ 0x94 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #92] @ 20f2c <__cxa_atexit@plt+0x15704> │ │ │ │ + ldr r1, [pc, #92] @ 1ff8c <__cxa_atexit@plt+0x14764> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f18 <__cxa_atexit@plt+0x156f0> │ │ │ │ - ldr r3, [pc, #60] @ 20f30 <__cxa_atexit@plt+0x15708> │ │ │ │ + beq 1ff78 <__cxa_atexit@plt+0x14750> │ │ │ │ + ldr r3, [pc, #60] @ 1ff90 <__cxa_atexit@plt+0x14768> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f24 <__cxa_atexit@plt+0x156fc> │ │ │ │ - b 20f7c <__cxa_atexit@plt+0x15754> │ │ │ │ + beq 1ff84 <__cxa_atexit@plt+0x1475c> │ │ │ │ + b 1ffdc <__cxa_atexit@plt+0x147b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 20f70 <__cxa_atexit@plt+0x15748> │ │ │ │ + ldr r1, [pc, #36] @ 1ffd0 <__cxa_atexit@plt+0x147a8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f68 <__cxa_atexit@plt+0x15740> │ │ │ │ - b 20f7c <__cxa_atexit@plt+0x15754> │ │ │ │ + beq 1ffc8 <__cxa_atexit@plt+0x147a0> │ │ │ │ + b 1ffdc <__cxa_atexit@plt+0x147b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r7, [pc, #168] @ 21030 <__cxa_atexit@plt+0x15808> │ │ │ │ + ldr r7, [pc, #168] @ 20090 <__cxa_atexit@plt+0x14868> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3] │ │ │ │ tst r9, #3 │ │ │ │ - beq 21000 <__cxa_atexit@plt+0x157d8> │ │ │ │ - ldr r2, [pc, #140] @ 21034 <__cxa_atexit@plt+0x1580c> │ │ │ │ + beq 20060 <__cxa_atexit@plt+0x14838> │ │ │ │ + ldr r2, [pc, #140] @ 20094 <__cxa_atexit@plt+0x1486c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2100c <__cxa_atexit@plt+0x157e4> │ │ │ │ - ldr r2, [pc, #116] @ 21038 <__cxa_atexit@plt+0x15810> │ │ │ │ + beq 2006c <__cxa_atexit@plt+0x14844> │ │ │ │ + ldr r2, [pc, #116] @ 20098 <__cxa_atexit@plt+0x14870> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 21014 <__cxa_atexit@plt+0x157ec> │ │ │ │ - ldr r3, [pc, #84] @ 21040 <__cxa_atexit@plt+0x15818> │ │ │ │ + bhi 20074 <__cxa_atexit@plt+0x1484c> │ │ │ │ + ldr r3, [pc, #84] @ 200a0 <__cxa_atexit@plt+0x14878> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ stm r5, {r1, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r1 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2103c <__cxa_atexit@plt+0x15814> │ │ │ │ + ldr r7, [pc, #32] @ 2009c <__cxa_atexit@plt+0x14874> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - rsceq r4, r4, ip, lsl sp │ │ │ │ + rsceq r5, r4, r0, asr r8 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #128] @ 210d8 <__cxa_atexit@plt+0x158b0> │ │ │ │ + ldr r2, [pc, #128] @ 20138 <__cxa_atexit@plt+0x14910> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 210b4 <__cxa_atexit@plt+0x1588c> │ │ │ │ + beq 20114 <__cxa_atexit@plt+0x148ec> │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ - ldr r1, [pc, #96] @ 210dc <__cxa_atexit@plt+0x158b4> │ │ │ │ + ldr r1, [pc, #96] @ 2013c <__cxa_atexit@plt+0x14914> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r2, #-4] │ │ │ │ ldr r8, [r2, #4] │ │ │ │ str r7, [r2] │ │ │ │ stmib r2, {r0, r1} │ │ │ │ sub r1, r2, #16 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 210bc <__cxa_atexit@plt+0x15894> │ │ │ │ - ldr r2, [pc, #68] @ 210e4 <__cxa_atexit@plt+0x158bc> │ │ │ │ + bhi 2011c <__cxa_atexit@plt+0x148f4> │ │ │ │ + ldr r2, [pc, #68] @ 20144 <__cxa_atexit@plt+0x1491c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r8, sl} │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 210e0 <__cxa_atexit@plt+0x158b8> │ │ │ │ + ldr r7, [pc, #28] @ 20140 <__cxa_atexit@plt+0x14918> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rsceq r4, r4, r4, ror ip │ │ │ │ + rsceq r5, r4, r8, lsr #15 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ - ldr r2, [pc, #84] @ 21154 <__cxa_atexit@plt+0x1592c> │ │ │ │ + ldr r2, [pc, #84] @ 201b4 <__cxa_atexit@plt+0x1498c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ ldmib r3, {r8, r9} │ │ │ │ str r7, [r3] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r2, r3, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 21134 <__cxa_atexit@plt+0x1590c> │ │ │ │ - ldr r3, [pc, #52] @ 21158 <__cxa_atexit@plt+0x15930> │ │ │ │ + bhi 20194 <__cxa_atexit@plt+0x1496c> │ │ │ │ + ldr r3, [pc, #52] @ 201b8 <__cxa_atexit@plt+0x14990> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r8, sl} │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #32] @ 2115c <__cxa_atexit@plt+0x15934> │ │ │ │ + ldr r7, [pc, #32] @ 201bc <__cxa_atexit@plt+0x14994> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ - strdeq r4, [r4], #188 @ 0xbc @ │ │ │ │ + rsceq r5, r4, r0, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 21194 <__cxa_atexit@plt+0x1596c> │ │ │ │ + ldr r2, [pc, #36] @ 201f4 <__cxa_atexit@plt+0x149cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 21198 <__cxa_atexit@plt+0x15970> │ │ │ │ + ldr r3, [pc, #32] @ 201f8 <__cxa_atexit@plt+0x149d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r4, [r3], #232 @ 0xe8 │ │ │ │ - ldrhteq r4, [r3], #228 @ 0xe4 │ │ │ │ + rscseq r5, r3, r8, asr lr │ │ │ │ + rscseq r5, r3, r4, asr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 20df4 <__cxa_atexit@plt+0x155cc> │ │ │ │ + b 1fe54 <__cxa_atexit@plt+0x1462c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 20a94 <__cxa_atexit@plt+0x1526c> │ │ │ │ + b 1faf4 <__cxa_atexit@plt+0x142cc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21234 <__cxa_atexit@plt+0x15a0c> │ │ │ │ - ldr r3, [pc, #80] @ 2124c <__cxa_atexit@plt+0x15a24> │ │ │ │ + bcc 20294 <__cxa_atexit@plt+0x14a6c> │ │ │ │ + ldr r3, [pc, #80] @ 202ac <__cxa_atexit@plt+0x14a84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #76] @ 21250 <__cxa_atexit@plt+0x15a28> │ │ │ │ + ldr r9, [pc, #76] @ 202b0 <__cxa_atexit@plt+0x14a88> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ 21254 <__cxa_atexit@plt+0x15a2c> │ │ │ │ + ldr lr, [pc, #72] @ 202b4 <__cxa_atexit@plt+0x14a8c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #22 │ │ │ │ sub r2, r6, #14 │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ str r8, [r7, #16] │ │ │ │ str lr, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r1, [r7, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 21258 <__cxa_atexit@plt+0x15a30> │ │ │ │ + ldr r7, [pc, #28] @ 202b8 <__cxa_atexit@plt+0x14a90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rscseq r4, r3, r0, ror lr │ │ │ │ - rsceq r4, r4, r8, lsl #22 │ │ │ │ + rscseq r5, r3, r0, lsl lr │ │ │ │ + rsceq r5, r4, ip, lsr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 212a0 <__cxa_atexit@plt+0x15a78> │ │ │ │ - ldr r7, [pc, #52] @ 212b0 <__cxa_atexit@plt+0x15a88> │ │ │ │ + bhi 20300 <__cxa_atexit@plt+0x14ad8> │ │ │ │ + ldr r7, [pc, #52] @ 20310 <__cxa_atexit@plt+0x14ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 21294 <__cxa_atexit@plt+0x15a6c> │ │ │ │ + beq 202f4 <__cxa_atexit@plt+0x14acc> │ │ │ │ mov r7, r9 │ │ │ │ - b 212c0 <__cxa_atexit@plt+0x15a98> │ │ │ │ + b 20320 <__cxa_atexit@plt+0x14af8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 212b4 <__cxa_atexit@plt+0x15a8c> │ │ │ │ + ldr r7, [pc, #12] @ 20314 <__cxa_atexit@plt+0x14aec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, r4, r0, lsr #21 │ │ │ │ + ldrdeq r5, [r4], #84 @ 0x54 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #184] @ 21388 <__cxa_atexit@plt+0x15b60> │ │ │ │ + ldr r3, [pc, #184] @ 203e8 <__cxa_atexit@plt+0x14bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst sl, #3 │ │ │ │ - beq 21350 <__cxa_atexit@plt+0x15b28> │ │ │ │ - ldr r2, [pc, #160] @ 2138c <__cxa_atexit@plt+0x15b64> │ │ │ │ + beq 203b0 <__cxa_atexit@plt+0x14b88> │ │ │ │ + ldr r2, [pc, #160] @ 203ec <__cxa_atexit@plt+0x14bc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5] │ │ │ │ stmda r5, {r2, sl} │ │ │ │ tst r3, #3 │ │ │ │ - beq 21360 <__cxa_atexit@plt+0x15b38> │ │ │ │ - ldr r7, [pc, #140] @ 21390 <__cxa_atexit@plt+0x15b68> │ │ │ │ + beq 203c0 <__cxa_atexit@plt+0x14b98> │ │ │ │ + ldr r7, [pc, #140] @ 203f0 <__cxa_atexit@plt+0x14bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #128] @ 21394 <__cxa_atexit@plt+0x15b6c> │ │ │ │ + ldr r7, [pc, #128] @ 203f4 <__cxa_atexit@plt+0x14bcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 21370 <__cxa_atexit@plt+0x15b48> │ │ │ │ - ldr r2, [pc, #104] @ 2139c <__cxa_atexit@plt+0x15b74> │ │ │ │ + bhi 203d0 <__cxa_atexit@plt+0x14ba8> │ │ │ │ + ldr r2, [pc, #104] @ 203fc <__cxa_atexit@plt+0x14bd4> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22222,562 +21222,562 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 21398 <__cxa_atexit@plt+0x15b70> │ │ │ │ + ldr r7, [pc, #32] @ 203f8 <__cxa_atexit@plt+0x14bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - ldrhteq r4, [r3], #216 @ 0xd8 │ │ │ │ - rscseq r4, r3, r4, lsr #27 │ │ │ │ - rsceq r4, r4, r0, asr #19 │ │ │ │ + rscseq r5, r3, r4, asr sp │ │ │ │ + rscseq r5, r3, r0, asr #26 │ │ │ │ + strdeq r5, [r4], #68 @ 0x44 @ │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #144] @ 21444 <__cxa_atexit@plt+0x15c1c> │ │ │ │ + ldr r7, [pc, #144] @ 204a4 <__cxa_atexit@plt+0x14c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r1] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2141c <__cxa_atexit@plt+0x15bf4> │ │ │ │ - ldr r7, [pc, #116] @ 21448 <__cxa_atexit@plt+0x15c20> │ │ │ │ + beq 2047c <__cxa_atexit@plt+0x14c54> │ │ │ │ + ldr r7, [pc, #116] @ 204a8 <__cxa_atexit@plt+0x14c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #104] @ 2144c <__cxa_atexit@plt+0x15c24> │ │ │ │ + ldr r7, [pc, #104] @ 204ac <__cxa_atexit@plt+0x14c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 21428 <__cxa_atexit@plt+0x15c00> │ │ │ │ - ldr r7, [pc, #80] @ 21454 <__cxa_atexit@plt+0x15c2c> │ │ │ │ + bhi 20488 <__cxa_atexit@plt+0x14c60> │ │ │ │ + ldr r7, [pc, #80] @ 204b4 <__cxa_atexit@plt+0x14c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 21450 <__cxa_atexit@plt+0x15c28> │ │ │ │ + ldr r7, [pc, #32] @ 204b0 <__cxa_atexit@plt+0x14c88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r4, r3, r8, ror #25 │ │ │ │ - ldrsbteq r4, [r3], #196 @ 0xc4 │ │ │ │ - rsceq r4, r4, r8, lsl #18 │ │ │ │ + rscseq r5, r3, r4, lsl #25 │ │ │ │ + rscseq r5, r3, r0, ror ip │ │ │ │ + rsceq r5, r4, ip, lsr r4 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #108] @ 214d8 <__cxa_atexit@plt+0x15cb0> │ │ │ │ + ldr r7, [pc, #108] @ 20538 <__cxa_atexit@plt+0x14d10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r1, r5 │ │ │ │ ldr sl, [r1, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r1] │ │ │ │ - ldr r7, [pc, #88] @ 214dc <__cxa_atexit@plt+0x15cb4> │ │ │ │ + ldr r7, [pc, #88] @ 2053c <__cxa_atexit@plt+0x14d14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r8, [r1, #4] │ │ │ │ str r7, [r1, #4] │ │ │ │ sub r2, r1, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 214bc <__cxa_atexit@plt+0x15c94> │ │ │ │ - ldr r7, [pc, #60] @ 214e0 <__cxa_atexit@plt+0x15cb8> │ │ │ │ + bhi 2051c <__cxa_atexit@plt+0x14cf4> │ │ │ │ + ldr r7, [pc, #60] @ 20540 <__cxa_atexit@plt+0x14d18> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #32] @ 214e4 <__cxa_atexit@plt+0x15cbc> │ │ │ │ + ldr r7, [pc, #32] @ 20544 <__cxa_atexit@plt+0x14d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r3, r0, asr ip │ │ │ │ - rscseq r4, r3, r4, lsr ip │ │ │ │ + rscseq r5, r3, ip, ror #23 │ │ │ │ + ldrsbteq r5, [r3], #176 @ 0xb0 │ │ │ │ @ instruction: 0xfffff4c8 │ │ │ │ - rsceq r4, r4, r4, ror r8 │ │ │ │ - strdeq r4, [r4], #136 @ 0x88 @ │ │ │ │ + rsceq r5, r4, r8, lsr #7 │ │ │ │ + rsceq r5, r4, ip, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 21548 <__cxa_atexit@plt+0x15d20> │ │ │ │ + bhi 205a8 <__cxa_atexit@plt+0x14d80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 21540 <__cxa_atexit@plt+0x15d18> │ │ │ │ - ldr r3, [pc, #52] @ 21550 <__cxa_atexit@plt+0x15d28> │ │ │ │ + beq 205a0 <__cxa_atexit@plt+0x14d78> │ │ │ │ + ldr r3, [pc, #52] @ 205b0 <__cxa_atexit@plt+0x14d88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 21554 <__cxa_atexit@plt+0x15d2c> │ │ │ │ + ldr r9, [pc, #48] @ 205b4 <__cxa_atexit@plt+0x14d8c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 21558 <__cxa_atexit@plt+0x15d30> │ │ │ │ + ldr r2, [pc, #44] @ 205b8 <__cxa_atexit@plt+0x14d90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r4, r4, lsr #17 │ │ │ │ - strhteq r4, [r4], #128 @ 0x80 │ │ │ │ - rscseq r4, r3, ip, lsl #22 │ │ │ │ - strdeq r4, [r4], #132 @ 0x84 @ │ │ │ │ + ldrdeq r5, [r4], #56 @ 0x38 @ │ │ │ │ + rsceq r5, r4, r4, ror #7 │ │ │ │ + rscseq r5, r3, ip, lsr #21 │ │ │ │ + rsceq r5, r4, r8, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 215bc <__cxa_atexit@plt+0x15d94> │ │ │ │ + bhi 2061c <__cxa_atexit@plt+0x14df4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 215b4 <__cxa_atexit@plt+0x15d8c> │ │ │ │ - ldr r3, [pc, #52] @ 215c4 <__cxa_atexit@plt+0x15d9c> │ │ │ │ + beq 20614 <__cxa_atexit@plt+0x14dec> │ │ │ │ + ldr r3, [pc, #52] @ 20624 <__cxa_atexit@plt+0x14dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 215c8 <__cxa_atexit@plt+0x15da0> │ │ │ │ + ldr r9, [pc, #48] @ 20628 <__cxa_atexit@plt+0x14e00> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 215cc <__cxa_atexit@plt+0x15da4> │ │ │ │ + ldr r2, [pc, #44] @ 2062c <__cxa_atexit@plt+0x14e04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r4, r0, lsr #17 │ │ │ │ - rsceq r4, r4, ip, lsr #17 │ │ │ │ - smlalseq r4, r3, r8, sl │ │ │ │ + ldrdeq r5, [r4], #52 @ 0x34 @ │ │ │ │ + rsceq r5, r4, r0, ror #7 │ │ │ │ + rscseq r5, r3, r8, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21600 <__cxa_atexit@plt+0x15dd8> │ │ │ │ + bhi 20660 <__cxa_atexit@plt+0x14e38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #20] @ 21608 <__cxa_atexit@plt+0x15de0> │ │ │ │ + ldr r1, [pc, #20] @ 20668 <__cxa_atexit@plt+0x14e40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b ab5d64 <__cxa_atexit@plt+0xaaa53c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r3, r8, ror #20 │ │ │ │ + rscseq r5, r3, r8, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2163c <__cxa_atexit@plt+0x15e14> │ │ │ │ + bhi 2069c <__cxa_atexit@plt+0x14e74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #20] @ 21644 <__cxa_atexit@plt+0x15e1c> │ │ │ │ + ldr r1, [pc, #20] @ 206a4 <__cxa_atexit@plt+0x14e7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b ab5d64 <__cxa_atexit@plt+0xaaa53c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r3, ip, lsr #20 │ │ │ │ - rsceq r4, r4, ip, lsl r8 │ │ │ │ + rscseq r5, r3, ip, asr #19 │ │ │ │ + rsceq r5, r4, r0, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 21728 <__cxa_atexit@plt+0x15f00> │ │ │ │ + bhi 20788 <__cxa_atexit@plt+0x14f60> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 216ac <__cxa_atexit@plt+0x15e84> │ │ │ │ + beq 2070c <__cxa_atexit@plt+0x14ee4> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 216d8 <__cxa_atexit@plt+0x15eb0> │ │ │ │ + bne 20738 <__cxa_atexit@plt+0x14f10> │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 21710 <__cxa_atexit@plt+0x15ee8> │ │ │ │ - ldr r7, [pc, #216] @ 21774 <__cxa_atexit@plt+0x15f4c> │ │ │ │ + bne 20770 <__cxa_atexit@plt+0x14f48> │ │ │ │ + ldr r7, [pc, #216] @ 207d4 <__cxa_atexit@plt+0x14fac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #212] @ 21778 <__cxa_atexit@plt+0x15f50> │ │ │ │ + ldr r0, [pc, #212] @ 207d8 <__cxa_atexit@plt+0x14fb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 21734 <__cxa_atexit@plt+0x15f0c> │ │ │ │ - ldr r1, [pc, #160] @ 21768 <__cxa_atexit@plt+0x15f40> │ │ │ │ + bcc 20794 <__cxa_atexit@plt+0x14f6c> │ │ │ │ + ldr r1, [pc, #160] @ 207c8 <__cxa_atexit@plt+0x14fa0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #156] @ 2176c <__cxa_atexit@plt+0x15f44> │ │ │ │ + ldr r8, [pc, #156] @ 207cc <__cxa_atexit@plt+0x14fa4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ - b 21700 <__cxa_atexit@plt+0x15ed8> │ │ │ │ + b 20760 <__cxa_atexit@plt+0x14f38> │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 21740 <__cxa_atexit@plt+0x15f18> │ │ │ │ - ldr r1, [pc, #104] @ 2175c <__cxa_atexit@plt+0x15f34> │ │ │ │ + bcc 207a0 <__cxa_atexit@plt+0x14f78> │ │ │ │ + ldr r1, [pc, #104] @ 207bc <__cxa_atexit@plt+0x14f94> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #100] @ 21760 <__cxa_atexit@plt+0x15f38> │ │ │ │ + ldr r8, [pc, #100] @ 207c0 <__cxa_atexit@plt+0x14f98> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r7, [pc, #100] @ 2177c <__cxa_atexit@plt+0x15f54> │ │ │ │ + ldr r7, [pc, #100] @ 207dc <__cxa_atexit@plt+0x14fb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 21770 <__cxa_atexit@plt+0x15f48> │ │ │ │ + ldr r7, [pc, #52] @ 207d0 <__cxa_atexit@plt+0x14fa8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 21748 <__cxa_atexit@plt+0x15f20> │ │ │ │ - ldr r7, [pc, #28] @ 21764 <__cxa_atexit@plt+0x15f3c> │ │ │ │ + b 207a8 <__cxa_atexit@plt+0x14f80> │ │ │ │ + ldr r7, [pc, #28] @ 207c4 <__cxa_atexit@plt+0x14f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - sbceq pc, lr, ip, lsl #14 │ │ │ │ + sbceq r0, pc, r9, lsr #9 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - sbceq pc, lr, sp, lsr r7 @ │ │ │ │ + ldrdeq r0, [pc], #74 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r4, [r4], #112 @ 0x70 @ │ │ │ │ - rsceq r4, r4, r8, asr #15 │ │ │ │ - rscseq r4, r3, r8, ror #17 │ │ │ │ + rsceq r5, r4, r4, lsl #6 │ │ │ │ + strdeq r5, [r4], #44 @ 0x2c @ │ │ │ │ + rscseq r5, r3, r8, lsl #17 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 217cc <__cxa_atexit@plt+0x15fa4> │ │ │ │ - ldr r3, [pc, #60] @ 217e4 <__cxa_atexit@plt+0x15fbc> │ │ │ │ + bcc 2082c <__cxa_atexit@plt+0x15004> │ │ │ │ + ldr r3, [pc, #60] @ 20844 <__cxa_atexit@plt+0x1501c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #56] @ 217e8 <__cxa_atexit@plt+0x15fc0> │ │ │ │ + ldr r8, [pc, #56] @ 20848 <__cxa_atexit@plt+0x15020> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r3, [pc, #24] @ 217ec <__cxa_atexit@plt+0x15fc4> │ │ │ │ + ldr r3, [pc, #24] @ 2084c <__cxa_atexit@plt+0x15024> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - sbceq pc, lr, sp, asr r6 @ │ │ │ │ + strdeq r0, [pc], #58 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2183c <__cxa_atexit@plt+0x16014> │ │ │ │ - ldr r3, [pc, #60] @ 21854 <__cxa_atexit@plt+0x1602c> │ │ │ │ + bcc 2089c <__cxa_atexit@plt+0x15074> │ │ │ │ + ldr r3, [pc, #60] @ 208b4 <__cxa_atexit@plt+0x1508c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #56] @ 21858 <__cxa_atexit@plt+0x16030> │ │ │ │ + ldr r8, [pc, #56] @ 208b8 <__cxa_atexit@plt+0x15090> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r3, [pc, #24] @ 2185c <__cxa_atexit@plt+0x16034> │ │ │ │ + ldr r3, [pc, #24] @ 208bc <__cxa_atexit@plt+0x15094> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - sbceq pc, lr, r8, ror #11 │ │ │ │ + sbceq r0, pc, r5, lsl #7 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rsceq r4, r4, r4, lsl #12 │ │ │ │ + rsceq r5, r4, r8, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 218a8 <__cxa_atexit@plt+0x16080> │ │ │ │ - ldr r3, [pc, #48] @ 218b8 <__cxa_atexit@plt+0x16090> │ │ │ │ + bcc 20908 <__cxa_atexit@plt+0x150e0> │ │ │ │ + ldr r3, [pc, #48] @ 20918 <__cxa_atexit@plt+0x150f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ 218bc <__cxa_atexit@plt+0x16094> │ │ │ │ + ldr r8, [pc, #36] @ 2091c <__cxa_atexit@plt+0x150f4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - sbceq pc, lr, lr, lsr #9 │ │ │ │ + sbceq r0, pc, fp, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 218d8 <__cxa_atexit@plt+0x160b0> │ │ │ │ + ldr r8, [pc, #4] @ 20938 <__cxa_atexit@plt+0x15110> │ │ │ │ add r8, pc, r8 │ │ │ │ b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - sbceq pc, lr, r9, lsr r5 @ │ │ │ │ + ldrdeq r0, [pc], #38 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 218f4 <__cxa_atexit@plt+0x160cc> │ │ │ │ + ldr r8, [pc, #4] @ 20954 <__cxa_atexit@plt+0x1512c> │ │ │ │ add r8, pc, r8 │ │ │ │ b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - sbceq pc, lr, r8, lsl r5 @ │ │ │ │ + strheq r0, [pc], #37 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21928 <__cxa_atexit@plt+0x16100> │ │ │ │ + bhi 20988 <__cxa_atexit@plt+0x15160> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #20] @ 21930 <__cxa_atexit@plt+0x16108> │ │ │ │ + ldr r1, [pc, #20] @ 20990 <__cxa_atexit@plt+0x15168> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b ab5d64 <__cxa_atexit@plt+0xaaa53c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r3, r0, asr #14 │ │ │ │ - rsceq r4, r4, r4, lsl #11 │ │ │ │ + rscseq r5, r3, r0, ror #13 │ │ │ │ + strhteq r5, [r4], #8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21970 <__cxa_atexit@plt+0x16148> │ │ │ │ - ldr r2, [pc, #40] @ 21980 <__cxa_atexit@plt+0x16158> │ │ │ │ + bhi 209d0 <__cxa_atexit@plt+0x151a8> │ │ │ │ + ldr r2, [pc, #40] @ 209e0 <__cxa_atexit@plt+0x151b8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r3, [r5] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #12] @ 21984 <__cxa_atexit@plt+0x1615c> │ │ │ │ + ldr r7, [pc, #12] @ 209e4 <__cxa_atexit@plt+0x151bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r4, r4, ip, asr r5 │ │ │ │ - rsceq r4, r4, r4, lsr r5 │ │ │ │ + smlaleq r5, r4, r0, r0 │ │ │ │ + rsceq r5, r4, r8, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 21a00 <__cxa_atexit@plt+0x161d8> │ │ │ │ - ldr r3, [pc, #144] @ 21a38 <__cxa_atexit@plt+0x16210> │ │ │ │ + bne 20a60 <__cxa_atexit@plt+0x15238> │ │ │ │ + ldr r3, [pc, #144] @ 20a98 <__cxa_atexit@plt+0x15270> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #140] @ 21a3c <__cxa_atexit@plt+0x16214> │ │ │ │ + ldr r2, [pc, #140] @ 20a9c <__cxa_atexit@plt+0x15274> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #116] @ 21a40 <__cxa_atexit@plt+0x16218> │ │ │ │ + ldr r3, [pc, #116] @ 20aa0 <__cxa_atexit@plt+0x15278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21a18 <__cxa_atexit@plt+0x161f0> │ │ │ │ - ldr r2, [pc, #100] @ 21a50 <__cxa_atexit@plt+0x16228> │ │ │ │ + bhi 20a78 <__cxa_atexit@plt+0x15250> │ │ │ │ + ldr r2, [pc, #100] @ 20ab0 <__cxa_atexit@plt+0x15288> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #64] @ 21a48 <__cxa_atexit@plt+0x16220> │ │ │ │ + ldr r7, [pc, #64] @ 20aa8 <__cxa_atexit@plt+0x15280> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #56] @ 21a4c <__cxa_atexit@plt+0x16224> │ │ │ │ + ldr r0, [pc, #56] @ 20aac <__cxa_atexit@plt+0x15284> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 21a44 <__cxa_atexit@plt+0x1621c> │ │ │ │ + ldr r7, [pc, #36] @ 20aa4 <__cxa_atexit@plt+0x1527c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq r4, r3, r8, lsl #14 │ │ │ │ - ldrshteq r4, [r3], #96 @ 0x60 │ │ │ │ - rsceq r4, r4, r8, lsl r3 │ │ │ │ - rsceq r4, r4, r8, lsl #9 │ │ │ │ - rsceq r4, r4, ip, ror r4 │ │ │ │ + rscseq r5, r3, r4, lsr #13 │ │ │ │ + rscseq r5, r3, ip, lsl #13 │ │ │ │ + rsceq r4, r4, ip, asr #28 │ │ │ │ + strhteq r4, [r4], #252 @ 0xfc │ │ │ │ + strhteq r4, [r4], #240 @ 0xf0 │ │ │ │ @ instruction: 0xffffef80 │ │ │ │ - rsceq r4, r4, r8, asr r4 │ │ │ │ + rsceq r4, r4, ip, lsl #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21a84 <__cxa_atexit@plt+0x1625c> │ │ │ │ - ldr r7, [pc, #44] @ 21aa0 <__cxa_atexit@plt+0x16278> │ │ │ │ + bne 20ae4 <__cxa_atexit@plt+0x152bc> │ │ │ │ + ldr r7, [pc, #44] @ 20b00 <__cxa_atexit@plt+0x152d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #36] @ 21aa4 <__cxa_atexit@plt+0x1627c> │ │ │ │ + ldr r0, [pc, #36] @ 20b04 <__cxa_atexit@plt+0x152dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 21a9c <__cxa_atexit@plt+0x16274> │ │ │ │ + ldr r7, [pc, #16] @ 20afc <__cxa_atexit@plt+0x152d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r5, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ - b 1e64c <__cxa_atexit@plt+0x12e24> │ │ │ │ + b 1d6ac <__cxa_atexit@plt+0x11e84> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r4, r4, r8, lsl #8 │ │ │ │ - strdeq r4, [r4], #60 @ 0x3c @ │ │ │ │ - strdeq r4, [r4], #52 @ 0x34 @ │ │ │ │ + rsceq r4, r4, ip, lsr pc │ │ │ │ + rsceq r4, r4, r0, lsr pc │ │ │ │ + rsceq r4, r4, r8, lsr #30 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 21b08 <__cxa_atexit@plt+0x162e0> │ │ │ │ + bne 20b68 <__cxa_atexit@plt+0x15340> │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 21c0c <__cxa_atexit@plt+0x163e4> │ │ │ │ - ldr r2, [pc, #384] @ 21c64 <__cxa_atexit@plt+0x1643c> │ │ │ │ + bcc 20c6c <__cxa_atexit@plt+0x15444> │ │ │ │ + ldr r2, [pc, #384] @ 20cc4 <__cxa_atexit@plt+0x1549c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #380] @ 21c68 <__cxa_atexit@plt+0x16440> │ │ │ │ + ldr r3, [pc, #380] @ 20cc8 <__cxa_atexit@plt+0x154a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r3 │ │ │ │ b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 21c18 <__cxa_atexit@plt+0x163f0> │ │ │ │ + bcc 20c78 <__cxa_atexit@plt+0x15450> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr ip, [pc, #276] @ 21c38 <__cxa_atexit@plt+0x16410> │ │ │ │ + ldr ip, [pc, #276] @ 20c98 <__cxa_atexit@plt+0x15470> │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r9 │ │ │ │ str r1, [r3, #16]! │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov lr, r3 │ │ │ │ str ip, [lr, #-12]! │ │ │ │ and r1, sl, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 21b98 <__cxa_atexit@plt+0x16370> │ │ │ │ + beq 20bf8 <__cxa_atexit@plt+0x153d0> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 21bb8 <__cxa_atexit@plt+0x16390> │ │ │ │ + bne 20c18 <__cxa_atexit@plt+0x153f0> │ │ │ │ bic r1, sl, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ add r5, r5, #20 │ │ │ │ cmp r1, #3 │ │ │ │ - bne 21bf4 <__cxa_atexit@plt+0x163cc> │ │ │ │ + bne 20c54 <__cxa_atexit@plt+0x1542c> │ │ │ │ add r6, r9, #32 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 21c24 <__cxa_atexit@plt+0x163fc> │ │ │ │ - ldr r0, [pc, #228] @ 21c5c <__cxa_atexit@plt+0x16434> │ │ │ │ + bcc 20c84 <__cxa_atexit@plt+0x1545c> │ │ │ │ + ldr r0, [pc, #228] @ 20cbc <__cxa_atexit@plt+0x15494> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #20]! │ │ │ │ ldmdb r9, {r0, r1} │ │ │ │ - ldr r8, [pc, #216] @ 21c60 <__cxa_atexit@plt+0x16438> │ │ │ │ + ldr r8, [pc, #216] @ 20cc0 <__cxa_atexit@plt+0x15498> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r7, lr │ │ │ │ b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [pc, #168] @ 21c48 <__cxa_atexit@plt+0x16420> │ │ │ │ + ldr r0, [pc, #168] @ 20ca8 <__cxa_atexit@plt+0x15480> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #164] @ 21c4c <__cxa_atexit@plt+0x16424> │ │ │ │ + ldr ip, [pc, #164] @ 20cac <__cxa_atexit@plt+0x15484> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r3, [pc, #160] @ 21c50 <__cxa_atexit@plt+0x16428> │ │ │ │ + ldr r3, [pc, #160] @ 20cb0 <__cxa_atexit@plt+0x15488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [sl, #2] │ │ │ │ - b 21bd4 <__cxa_atexit@plt+0x163ac> │ │ │ │ - ldr r0, [pc, #124] @ 21c3c <__cxa_atexit@plt+0x16414> │ │ │ │ + b 20c34 <__cxa_atexit@plt+0x1540c> │ │ │ │ + ldr r0, [pc, #124] @ 20c9c <__cxa_atexit@plt+0x15474> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #120] @ 21c40 <__cxa_atexit@plt+0x16418> │ │ │ │ + ldr ip, [pc, #120] @ 20ca0 <__cxa_atexit@plt+0x15478> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r3, [pc, #116] @ 21c44 <__cxa_atexit@plt+0x1641c> │ │ │ │ + ldr r3, [pc, #116] @ 20ca4 <__cxa_atexit@plt+0x1547c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [sl, #3] │ │ │ │ str r0, [r9, #20]! │ │ │ │ str lr, [r9, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str ip, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r5, r2 │ │ │ │ b ab5d64 <__cxa_atexit@plt+0xaaa53c> │ │ │ │ - ldr r7, [pc, #88] @ 21c54 <__cxa_atexit@plt+0x1642c> │ │ │ │ + ldr r7, [pc, #88] @ 20cb4 <__cxa_atexit@plt+0x1548c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #84] @ 21c58 <__cxa_atexit@plt+0x16430> │ │ │ │ + ldr r0, [pc, #84] @ 20cb8 <__cxa_atexit@plt+0x15490> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ mov r3, #28 │ │ │ │ @@ -22787,608 +21787,608 @@ │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rscseq r4, r3, ip, lsl #9 │ │ │ │ + rscseq r5, r3, ip, lsr #8 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r4, r3, ip, lsr #9 │ │ │ │ - rsceq r4, r4, r0, lsl #4 │ │ │ │ - strdeq r4, [r4], #24 @ │ │ │ │ + rscseq r5, r3, ip, asr #8 │ │ │ │ + rsceq r4, r4, r4, lsr sp │ │ │ │ + rsceq r4, r4, ip, lsr #26 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - strheq pc, [lr], #30 @ │ │ │ │ + sbceq pc, lr, fp, asr pc @ │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - sbceq pc, lr, r4, asr r2 @ │ │ │ │ + strdeq pc, [lr], #241 @ 0xf1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - rsceq r4, r4, ip, lsr #4 │ │ │ │ + rsceq r4, r4, r0, ror #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 21ce4 <__cxa_atexit@plt+0x164bc> │ │ │ │ - ldr r7, [pc, #52] @ 21cf4 <__cxa_atexit@plt+0x164cc> │ │ │ │ + bhi 20d44 <__cxa_atexit@plt+0x1551c> │ │ │ │ + ldr r7, [pc, #52] @ 20d54 <__cxa_atexit@plt+0x1552c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 21cd8 <__cxa_atexit@plt+0x164b0> │ │ │ │ + beq 20d38 <__cxa_atexit@plt+0x15510> │ │ │ │ mov r7, sl │ │ │ │ - b 21d08 <__cxa_atexit@plt+0x164e0> │ │ │ │ + b 20d68 <__cxa_atexit@plt+0x15540> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 21cf8 <__cxa_atexit@plt+0x164d0> │ │ │ │ + ldr r7, [pc, #12] @ 20d58 <__cxa_atexit@plt+0x15530> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strdeq r4, [r4], #16 @ │ │ │ │ - ldrdeq r4, [r4], #16 @ │ │ │ │ + rsceq r4, r4, r4, lsr #26 │ │ │ │ + rsceq r4, r4, r4, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #152] @ 21db0 <__cxa_atexit@plt+0x16588> │ │ │ │ + ldr r2, [pc, #152] @ 20e10 <__cxa_atexit@plt+0x155e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst sl, #3 │ │ │ │ - beq 21d80 <__cxa_atexit@plt+0x16558> │ │ │ │ - ldr r2, [pc, #128] @ 21db4 <__cxa_atexit@plt+0x1658c> │ │ │ │ + beq 20de0 <__cxa_atexit@plt+0x155b8> │ │ │ │ + ldr r2, [pc, #128] @ 20e14 <__cxa_atexit@plt+0x155ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r2, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d90 <__cxa_atexit@plt+0x16568> │ │ │ │ + beq 20df0 <__cxa_atexit@plt+0x155c8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ str r7, [r3] │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 21d9c <__cxa_atexit@plt+0x16574> │ │ │ │ - ldr r3, [pc, #84] @ 21dbc <__cxa_atexit@plt+0x16594> │ │ │ │ + bhi 20dfc <__cxa_atexit@plt+0x155d4> │ │ │ │ + ldr r3, [pc, #84] @ 20e1c <__cxa_atexit@plt+0x155f4> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 21db8 <__cxa_atexit@plt+0x16590> │ │ │ │ + ldr r7, [pc, #20] @ 20e18 <__cxa_atexit@plt+0x155f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rsceq r4, r4, r0, lsr r1 │ │ │ │ + rsceq r4, r4, r4, ror #24 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - rsceq r4, r4, ip, lsl #2 │ │ │ │ + rsceq r4, r4, r0, asr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r3, [pc, #100] @ 21e3c <__cxa_atexit@plt+0x16614> │ │ │ │ + ldr r3, [pc, #100] @ 20e9c <__cxa_atexit@plt+0x15674> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e20 <__cxa_atexit@plt+0x165f8> │ │ │ │ + beq 20e80 <__cxa_atexit@plt+0x15658> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ str r7, [r3] │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 21e28 <__cxa_atexit@plt+0x16600> │ │ │ │ - ldr r3, [pc, #56] @ 21e44 <__cxa_atexit@plt+0x1661c> │ │ │ │ + bhi 20e88 <__cxa_atexit@plt+0x15660> │ │ │ │ + ldr r3, [pc, #56] @ 20ea4 <__cxa_atexit@plt+0x1567c> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 21e40 <__cxa_atexit@plt+0x16618> │ │ │ │ + ldr r7, [pc, #16] @ 20ea0 <__cxa_atexit@plt+0x15678> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r4, r4, r4, lsr #1 │ │ │ │ + ldrdeq r4, [r4], #184 @ 0xb8 @ │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - rsceq r4, r4, r4, lsl #1 │ │ │ │ + strhteq r4, [r4], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 21e90 <__cxa_atexit@plt+0x16668> │ │ │ │ - ldr r3, [pc, #40] @ 21ea4 <__cxa_atexit@plt+0x1667c> │ │ │ │ + bhi 20ef0 <__cxa_atexit@plt+0x156c8> │ │ │ │ + ldr r3, [pc, #40] @ 20f04 <__cxa_atexit@plt+0x156dc> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #16] @ 21ea8 <__cxa_atexit@plt+0x16680> │ │ │ │ + ldr r7, [pc, #16] @ 20f08 <__cxa_atexit@plt+0x156e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - rsceq r4, r4, ip, lsr r0 │ │ │ │ - rsceq r4, r4, ip, lsl r0 │ │ │ │ + rsceq r4, r4, r0, ror fp │ │ │ │ + rsceq r4, r4, r0, asr fp │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 21ef4 <__cxa_atexit@plt+0x166cc> │ │ │ │ - ldr r3, [pc, #52] @ 21f04 <__cxa_atexit@plt+0x166dc> │ │ │ │ + bhi 20f54 <__cxa_atexit@plt+0x1572c> │ │ │ │ + ldr r3, [pc, #52] @ 20f64 <__cxa_atexit@plt+0x1573c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r7, [r5] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21eec <__cxa_atexit@plt+0x166c4> │ │ │ │ - b 21f18 <__cxa_atexit@plt+0x166f0> │ │ │ │ + beq 20f4c <__cxa_atexit@plt+0x15724> │ │ │ │ + b 20f78 <__cxa_atexit@plt+0x15750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 21f08 <__cxa_atexit@plt+0x166e0> │ │ │ │ + ldr r7, [pc, #12] @ 20f68 <__cxa_atexit@plt+0x15740> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, r4, r8, ror #31 │ │ │ │ - rsceq r3, r4, r0, asr #31 │ │ │ │ + rsceq r4, r4, ip, lsl fp │ │ │ │ + strdeq r4, [r4], #164 @ 0xa4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #160] @ 21fc8 <__cxa_atexit@plt+0x167a0> │ │ │ │ + ldr r2, [pc, #160] @ 21028 <__cxa_atexit@plt+0x15800> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst sl, #3 │ │ │ │ - beq 21f98 <__cxa_atexit@plt+0x16770> │ │ │ │ - ldr r2, [pc, #136] @ 21fcc <__cxa_atexit@plt+0x167a4> │ │ │ │ + beq 20ff8 <__cxa_atexit@plt+0x157d0> │ │ │ │ + ldr r2, [pc, #136] @ 2102c <__cxa_atexit@plt+0x15804> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r2, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq 21fa8 <__cxa_atexit@plt+0x16780> │ │ │ │ + beq 21008 <__cxa_atexit@plt+0x157e0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ - ldr r2, [pc, #108] @ 21fd0 <__cxa_atexit@plt+0x167a8> │ │ │ │ + ldr r2, [pc, #108] @ 21030 <__cxa_atexit@plt+0x15808> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 21fb4 <__cxa_atexit@plt+0x1678c> │ │ │ │ - ldr r3, [pc, #84] @ 21fd8 <__cxa_atexit@plt+0x167b0> │ │ │ │ + bhi 21014 <__cxa_atexit@plt+0x157ec> │ │ │ │ + ldr r3, [pc, #84] @ 21038 <__cxa_atexit@plt+0x15810> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21fd4 <__cxa_atexit@plt+0x167ac> │ │ │ │ + ldr r7, [pc, #24] @ 21034 <__cxa_atexit@plt+0x1580c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsceq r3, r4, r8, lsl pc │ │ │ │ + rsceq r4, r4, ip, asr #20 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - strdeq r3, [r4], #224 @ 0xe0 @ │ │ │ │ + rsceq r4, r4, r4, lsr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r3, [pc, #116] @ 22068 <__cxa_atexit@plt+0x16840> │ │ │ │ + ldr r3, [pc, #116] @ 210c8 <__cxa_atexit@plt+0x158a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq 2204c <__cxa_atexit@plt+0x16824> │ │ │ │ + beq 210ac <__cxa_atexit@plt+0x15884> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r2, [pc, #88] @ 2206c <__cxa_atexit@plt+0x16844> │ │ │ │ + ldr r2, [pc, #88] @ 210cc <__cxa_atexit@plt+0x158a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22054 <__cxa_atexit@plt+0x1682c> │ │ │ │ - ldr r3, [pc, #64] @ 22074 <__cxa_atexit@plt+0x1684c> │ │ │ │ + bhi 210b4 <__cxa_atexit@plt+0x1588c> │ │ │ │ + ldr r3, [pc, #64] @ 210d4 <__cxa_atexit@plt+0x158ac> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 22070 <__cxa_atexit@plt+0x16848> │ │ │ │ + ldr r7, [pc, #20] @ 210d0 <__cxa_atexit@plt+0x158a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r3, r4, r8, ror lr │ │ │ │ + rsceq r4, r4, ip, lsr #19 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ - rsceq r3, r4, r4, asr lr │ │ │ │ + rsceq r4, r4, r8, lsl #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r2, [pc, #80] @ 220e4 <__cxa_atexit@plt+0x168bc> │ │ │ │ + ldr r2, [pc, #80] @ 21144 <__cxa_atexit@plt+0x1591c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r3, #-4] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r7, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 220d0 <__cxa_atexit@plt+0x168a8> │ │ │ │ - ldr r3, [pc, #48] @ 220e8 <__cxa_atexit@plt+0x168c0> │ │ │ │ + bhi 21130 <__cxa_atexit@plt+0x15908> │ │ │ │ + ldr r3, [pc, #48] @ 21148 <__cxa_atexit@plt+0x15920> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #20] @ 220ec <__cxa_atexit@plt+0x168c4> │ │ │ │ + ldr r7, [pc, #20] @ 2114c <__cxa_atexit@plt+0x15924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - strdeq r3, [r4], #220 @ 0xdc @ │ │ │ │ + rsceq r4, r4, r0, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - rsceq r3, r4, r0, asr #27 │ │ │ │ + strdeq r4, [r4], #132 @ 0x84 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22158 <__cxa_atexit@plt+0x16930> │ │ │ │ - ldr r3, [pc, #52] @ 22160 <__cxa_atexit@plt+0x16938> │ │ │ │ + bhi 211b8 <__cxa_atexit@plt+0x15990> │ │ │ │ + ldr r3, [pc, #52] @ 211c0 <__cxa_atexit@plt+0x15998> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 2214c <__cxa_atexit@plt+0x16924> │ │ │ │ + beq 211ac <__cxa_atexit@plt+0x15984> │ │ │ │ mov r7, r8 │ │ │ │ - b 22170 <__cxa_atexit@plt+0x16948> │ │ │ │ + b 211d0 <__cxa_atexit@plt+0x159a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r3, r4, r8, ror #26 │ │ │ │ + smlaleq r4, r4, ip, r8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #160] @ 22220 <__cxa_atexit@plt+0x169f8> │ │ │ │ + ldr r2, [pc, #160] @ 21280 <__cxa_atexit@plt+0x15a58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst sl, #3 │ │ │ │ - beq 221f0 <__cxa_atexit@plt+0x169c8> │ │ │ │ - ldr r2, [pc, #136] @ 22224 <__cxa_atexit@plt+0x169fc> │ │ │ │ + beq 21250 <__cxa_atexit@plt+0x15a28> │ │ │ │ + ldr r2, [pc, #136] @ 21284 <__cxa_atexit@plt+0x15a5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r2, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq 22200 <__cxa_atexit@plt+0x169d8> │ │ │ │ + beq 21260 <__cxa_atexit@plt+0x15a38> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ - ldr r2, [pc, #108] @ 22228 <__cxa_atexit@plt+0x16a00> │ │ │ │ + ldr r2, [pc, #108] @ 21288 <__cxa_atexit@plt+0x15a60> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2220c <__cxa_atexit@plt+0x169e4> │ │ │ │ - ldr r3, [pc, #84] @ 22230 <__cxa_atexit@plt+0x16a08> │ │ │ │ + bhi 2126c <__cxa_atexit@plt+0x15a44> │ │ │ │ + ldr r3, [pc, #84] @ 21290 <__cxa_atexit@plt+0x15a68> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2222c <__cxa_atexit@plt+0x16a04> │ │ │ │ + ldr r7, [pc, #24] @ 2128c <__cxa_atexit@plt+0x15a64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsceq r3, r4, r0, asr #25 │ │ │ │ + strdeq r4, [r4], #116 @ 0x74 @ │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ - smlaleq r3, r4, r8, ip │ │ │ │ + rsceq r4, r4, ip, asr #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r3, [pc, #116] @ 222c0 <__cxa_atexit@plt+0x16a98> │ │ │ │ + ldr r3, [pc, #116] @ 21320 <__cxa_atexit@plt+0x15af8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, sl} │ │ │ │ tst r7, #3 │ │ │ │ - beq 222a4 <__cxa_atexit@plt+0x16a7c> │ │ │ │ + beq 21304 <__cxa_atexit@plt+0x15adc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ - ldr r2, [pc, #88] @ 222c4 <__cxa_atexit@plt+0x16a9c> │ │ │ │ + ldr r2, [pc, #88] @ 21324 <__cxa_atexit@plt+0x15afc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 222ac <__cxa_atexit@plt+0x16a84> │ │ │ │ - ldr r3, [pc, #64] @ 222cc <__cxa_atexit@plt+0x16aa4> │ │ │ │ + bhi 2130c <__cxa_atexit@plt+0x15ae4> │ │ │ │ + ldr r3, [pc, #64] @ 2132c <__cxa_atexit@plt+0x15b04> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 222c8 <__cxa_atexit@plt+0x16aa0> │ │ │ │ + ldr r7, [pc, #20] @ 21328 <__cxa_atexit@plt+0x15b00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r3, r4, r0, lsr #24 │ │ │ │ + rsceq r4, r4, r4, asr r7 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ - strdeq r3, [r4], #188 @ 0xbc @ │ │ │ │ + rsceq r4, r4, r0, lsr r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ - ldr r2, [pc, #80] @ 2233c <__cxa_atexit@plt+0x16b14> │ │ │ │ + ldr r2, [pc, #80] @ 2139c <__cxa_atexit@plt+0x15b74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r3, #-4] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ str r7, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22328 <__cxa_atexit@plt+0x16b00> │ │ │ │ - ldr r3, [pc, #48] @ 22340 <__cxa_atexit@plt+0x16b18> │ │ │ │ + bhi 21388 <__cxa_atexit@plt+0x15b60> │ │ │ │ + ldr r3, [pc, #48] @ 213a0 <__cxa_atexit@plt+0x15b78> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #20] @ 22344 <__cxa_atexit@plt+0x16b1c> │ │ │ │ + ldr r7, [pc, #20] @ 213a4 <__cxa_atexit@plt+0x15b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ - rsceq r3, r4, r4, lsr #23 │ │ │ │ + ldrdeq r4, [r4], #104 @ 0x68 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - rsceq r3, r4, r8, ror #22 │ │ │ │ + smlaleq r4, r4, ip, r6 @ │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 223a4 <__cxa_atexit@plt+0x16b7c> │ │ │ │ - ldr r1, [pc, #48] @ 223bc <__cxa_atexit@plt+0x16b94> │ │ │ │ + bcc 21404 <__cxa_atexit@plt+0x15bdc> │ │ │ │ + ldr r1, [pc, #48] @ 2141c <__cxa_atexit@plt+0x15bf4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5], #4 │ │ │ │ stmib r3, {r1, r8, r9} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - ldr r7, [pc, #20] @ 223c0 <__cxa_atexit@plt+0x16b98> │ │ │ │ + ldr r7, [pc, #20] @ 21420 <__cxa_atexit@plt+0x15bf8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - rsceq r3, r4, r0, asr #22 │ │ │ │ - rsceq r3, r4, ip, lsl fp │ │ │ │ + rsceq r4, r4, r4, ror r6 │ │ │ │ + rsceq r4, r4, r0, asr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 22424 <__cxa_atexit@plt+0x16bfc> │ │ │ │ + bhi 21484 <__cxa_atexit@plt+0x15c5c> │ │ │ │ str r3, [r1] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 22434 <__cxa_atexit@plt+0x16c0c> │ │ │ │ - ldr r1, [pc, #76] @ 22458 <__cxa_atexit@plt+0x16c30> │ │ │ │ + bcc 21494 <__cxa_atexit@plt+0x15c6c> │ │ │ │ + ldr r1, [pc, #76] @ 214b8 <__cxa_atexit@plt+0x15c90> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r8, r9} │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 22454 <__cxa_atexit@plt+0x16c2c> │ │ │ │ + ldr r7, [pc, #24] @ 214b4 <__cxa_atexit@plt+0x15c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strhteq r3, [r4], #160 @ 0xa0 │ │ │ │ + rsceq r4, r4, r4, ror #11 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - rsceq r3, r4, r4, ror sl │ │ │ │ + rsceq r4, r4, r8, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 224b0 <__cxa_atexit@plt+0x16c88> │ │ │ │ - ldr r7, [pc, #52] @ 224c0 <__cxa_atexit@plt+0x16c98> │ │ │ │ + bhi 21510 <__cxa_atexit@plt+0x15ce8> │ │ │ │ + ldr r7, [pc, #52] @ 21520 <__cxa_atexit@plt+0x15cf8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 224a4 <__cxa_atexit@plt+0x16c7c> │ │ │ │ + beq 21504 <__cxa_atexit@plt+0x15cdc> │ │ │ │ mov r7, sl │ │ │ │ - b 21d08 <__cxa_atexit@plt+0x164e0> │ │ │ │ + b 20d68 <__cxa_atexit@plt+0x15540> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 224c4 <__cxa_atexit@plt+0x16c9c> │ │ │ │ + ldr r7, [pc, #12] @ 21524 <__cxa_atexit@plt+0x15cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - rsceq r3, r4, r4, lsr #20 │ │ │ │ - rsceq r3, r4, r0, lsl sl │ │ │ │ + rsceq r4, r4, r8, asr r5 │ │ │ │ + rsceq r4, r4, r4, asr #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 22528 <__cxa_atexit@plt+0x16d00> │ │ │ │ + bhi 21588 <__cxa_atexit@plt+0x15d60> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r2, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22530 <__cxa_atexit@plt+0x16d08> │ │ │ │ - ldr r7, [pc, #76] @ 22550 <__cxa_atexit@plt+0x16d28> │ │ │ │ + bhi 21590 <__cxa_atexit@plt+0x15d68> │ │ │ │ + ldr r7, [pc, #76] @ 215b0 <__cxa_atexit@plt+0x15d88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r9, #3 │ │ │ │ - beq 2251c <__cxa_atexit@plt+0x16cf4> │ │ │ │ + beq 2157c <__cxa_atexit@plt+0x15d54> │ │ │ │ mov r7, r9 │ │ │ │ - b 21f18 <__cxa_atexit@plt+0x166f0> │ │ │ │ + b 20f78 <__cxa_atexit@plt+0x15750> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 22554 <__cxa_atexit@plt+0x16d2c> │ │ │ │ + ldr r7, [pc, #28] @ 215b4 <__cxa_atexit@plt+0x15d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov sl, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - rsceq r3, r4, ip, lsr #19 │ │ │ │ + rsceq r4, r4, r0, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 225e0 <__cxa_atexit@plt+0x16db8> │ │ │ │ - ldr sl, [pc, #120] @ 225f8 <__cxa_atexit@plt+0x16dd0> │ │ │ │ + bcc 21640 <__cxa_atexit@plt+0x15e18> │ │ │ │ + ldr sl, [pc, #120] @ 21658 <__cxa_atexit@plt+0x15e30> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #116] @ 225fc <__cxa_atexit@plt+0x16dd4> │ │ │ │ + ldr ip, [pc, #116] @ 2165c <__cxa_atexit@plt+0x15e34> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r1, [pc, #112] @ 22600 <__cxa_atexit@plt+0x16dd8> │ │ │ │ + ldr r1, [pc, #112] @ 21660 <__cxa_atexit@plt+0x15e38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r3, r6, #46 @ 0x2e │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ sub lr, r6, #21 │ │ │ │ str r9, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ @@ -23396,197 +22396,197 @@ │ │ │ │ str r2, [r7, #48] @ 0x30 │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ str ip, [r7, #4] │ │ │ │ add lr, r7, #8 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r8, [r7, #20] │ │ │ │ str r9, [r7, #24] │ │ │ │ - ldr r3, [pc, #52] @ 22604 <__cxa_atexit@plt+0x16ddc> │ │ │ │ + ldr r3, [pc, #52] @ 21664 <__cxa_atexit@plt+0x15e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #28] │ │ │ │ str r8, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 22608 <__cxa_atexit@plt+0x16de0> │ │ │ │ + ldr r7, [pc, #32] @ 21668 <__cxa_atexit@plt+0x15e40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - rscseq r3, r3, r0, lsl #22 │ │ │ │ + rscseq r4, r3, r0, lsr #21 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - rsceq r3, r4, ip, lsl #18 │ │ │ │ + rsceq r4, r4, r0, asr #8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22678 <__cxa_atexit@plt+0x16e50> │ │ │ │ - ldr lr, [pc, #116] @ 226a4 <__cxa_atexit@plt+0x16e7c> │ │ │ │ + bhi 216d8 <__cxa_atexit@plt+0x15eb0> │ │ │ │ + ldr lr, [pc, #116] @ 21704 <__cxa_atexit@plt+0x15edc> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r9, r5, #24 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ sub r1, r5, #40 @ 0x28 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 2268c <__cxa_atexit@plt+0x16e64> │ │ │ │ - ldr r2, [pc, #88] @ 226b0 <__cxa_atexit@plt+0x16e88> │ │ │ │ + bhi 216ec <__cxa_atexit@plt+0x15ec4> │ │ │ │ + ldr r2, [pc, #88] @ 21710 <__cxa_atexit@plt+0x15ee8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #44] @ 226ac <__cxa_atexit@plt+0x16e84> │ │ │ │ + ldr r7, [pc, #44] @ 2170c <__cxa_atexit@plt+0x15ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 226a8 <__cxa_atexit@plt+0x16e80> │ │ │ │ + ldr r7, [pc, #20] @ 21708 <__cxa_atexit@plt+0x15ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r3, r4, r4, lsr #13 │ │ │ │ - rsceq r3, r4, r8, lsl #17 │ │ │ │ + ldrdeq r4, [r4], #24 @ │ │ │ │ + strhteq r4, [r4], #60 @ 0x3c │ │ │ │ @ instruction: 0xffffe314 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 226dc <__cxa_atexit@plt+0x16eb4> │ │ │ │ - ldr r7, [pc, #40] @ 226f8 <__cxa_atexit@plt+0x16ed0> │ │ │ │ + bne 2173c <__cxa_atexit@plt+0x15f14> │ │ │ │ + ldr r7, [pc, #40] @ 21758 <__cxa_atexit@plt+0x15f30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 226f4 <__cxa_atexit@plt+0x16ecc> │ │ │ │ + ldr r3, [pc, #16] @ 21754 <__cxa_atexit@plt+0x15f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r3, r3, r0, lsr #19 │ │ │ │ + rscseq r4, r3, r0, asr #18 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 2272c <__cxa_atexit@plt+0x16f04> │ │ │ │ - ldr r3, [pc, #44] @ 22744 <__cxa_atexit@plt+0x16f1c> │ │ │ │ + bne 2178c <__cxa_atexit@plt+0x15f64> │ │ │ │ + ldr r3, [pc, #44] @ 217a4 <__cxa_atexit@plt+0x15f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #12] @ 22740 <__cxa_atexit@plt+0x16f18> │ │ │ │ + ldr r7, [pc, #12] @ 217a0 <__cxa_atexit@plt+0x15f78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r3, r0, asr #18 │ │ │ │ + rscseq r4, r3, r0, ror #17 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 22774 <__cxa_atexit@plt+0x16f4c> │ │ │ │ - ldr r3, [pc, #40] @ 2278c <__cxa_atexit@plt+0x16f64> │ │ │ │ + bne 217d4 <__cxa_atexit@plt+0x15fac> │ │ │ │ + ldr r3, [pc, #40] @ 217ec <__cxa_atexit@plt+0x15fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #12] @ 22788 <__cxa_atexit@plt+0x16f60> │ │ │ │ + ldr r7, [pc, #12] @ 217e8 <__cxa_atexit@plt+0x15fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldrshteq r3, [r3], #140 @ 0x8c │ │ │ │ + smlalseq r4, r3, ip, r8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 227b8 <__cxa_atexit@plt+0x16f90> │ │ │ │ + bne 21818 <__cxa_atexit@plt+0x15ff0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22804 <__cxa_atexit@plt+0x16fdc> │ │ │ │ - ldr r7, [pc, #52] @ 22814 <__cxa_atexit@plt+0x16fec> │ │ │ │ + bhi 21864 <__cxa_atexit@plt+0x1603c> │ │ │ │ + ldr r7, [pc, #52] @ 21874 <__cxa_atexit@plt+0x1604c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 227f8 <__cxa_atexit@plt+0x16fd0> │ │ │ │ + beq 21858 <__cxa_atexit@plt+0x16030> │ │ │ │ mov r7, r9 │ │ │ │ - b 22824 <__cxa_atexit@plt+0x16ffc> │ │ │ │ + b 21884 <__cxa_atexit@plt+0x1605c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 22818 <__cxa_atexit@plt+0x16ff0> │ │ │ │ + ldr r7, [pc, #12] @ 21878 <__cxa_atexit@plt+0x16050> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r3, r4, r0, lsl #14 │ │ │ │ + rsceq r4, r4, r4, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ 228c0 <__cxa_atexit@plt+0x17098> │ │ │ │ + ldr r1, [pc, #140] @ 21920 <__cxa_atexit@plt+0x160f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 228a4 <__cxa_atexit@plt+0x1707c> │ │ │ │ - ldr r2, [pc, #108] @ 228c4 <__cxa_atexit@plt+0x1709c> │ │ │ │ + beq 21904 <__cxa_atexit@plt+0x160dc> │ │ │ │ + ldr r2, [pc, #108] @ 21924 <__cxa_atexit@plt+0x160fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ str r1, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 228a4 <__cxa_atexit@plt+0x1707c> │ │ │ │ - ldr r1, [pc, #68] @ 228c8 <__cxa_atexit@plt+0x170a0> │ │ │ │ + beq 21904 <__cxa_atexit@plt+0x160dc> │ │ │ │ + ldr r1, [pc, #68] @ 21928 <__cxa_atexit@plt+0x16100> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r7, [r5] │ │ │ │ tst r2, #3 │ │ │ │ - beq 228b0 <__cxa_atexit@plt+0x17088> │ │ │ │ + beq 21910 <__cxa_atexit@plt+0x160e8> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 22984 <__cxa_atexit@plt+0x1715c> │ │ │ │ + b 219e4 <__cxa_atexit@plt+0x161bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -23594,212 +22594,212 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 2293c <__cxa_atexit@plt+0x17114> │ │ │ │ + ldr r1, [pc, #84] @ 2199c <__cxa_atexit@plt+0x16174> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r5, [r3, #12] │ │ │ │ str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 22928 <__cxa_atexit@plt+0x17100> │ │ │ │ - ldr r1, [pc, #52] @ 22940 <__cxa_atexit@plt+0x17118> │ │ │ │ + beq 21988 <__cxa_atexit@plt+0x16160> │ │ │ │ + ldr r1, [pc, #52] @ 219a0 <__cxa_atexit@plt+0x16178> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 22930 <__cxa_atexit@plt+0x17108> │ │ │ │ + beq 21990 <__cxa_atexit@plt+0x16168> │ │ │ │ mov r7, r2 │ │ │ │ - b 22984 <__cxa_atexit@plt+0x1715c> │ │ │ │ + b 219e4 <__cxa_atexit@plt+0x161bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 22978 <__cxa_atexit@plt+0x17150> │ │ │ │ + ldr r2, [pc, #32] @ 219d8 <__cxa_atexit@plt+0x161b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 22970 <__cxa_atexit@plt+0x17148> │ │ │ │ - b 22984 <__cxa_atexit@plt+0x1715c> │ │ │ │ + beq 219d0 <__cxa_atexit@plt+0x161a8> │ │ │ │ + b 219e4 <__cxa_atexit@plt+0x161bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #192] @ 22a4c <__cxa_atexit@plt+0x17224> │ │ │ │ + ldr r2, [pc, #192] @ 21aac <__cxa_atexit@plt+0x16284> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 22a08 <__cxa_atexit@plt+0x171e0> │ │ │ │ + beq 21a68 <__cxa_atexit@plt+0x16240> │ │ │ │ mov r1, r5 │ │ │ │ ldr r8, [r1, #12]! │ │ │ │ ldmdb r1, {r0, sl} │ │ │ │ str r3, [r1] │ │ │ │ str r0, [r1, #4] │ │ │ │ sub r2, r1, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22a14 <__cxa_atexit@plt+0x171ec> │ │ │ │ - ldr r1, [pc, #136] @ 22a50 <__cxa_atexit@plt+0x17228> │ │ │ │ + bhi 21a74 <__cxa_atexit@plt+0x1624c> │ │ │ │ + ldr r1, [pc, #136] @ 21ab0 <__cxa_atexit@plt+0x16288> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-12] │ │ │ │ sub lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r8, sl} │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r1, r5, #28 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 22a28 <__cxa_atexit@plt+0x17200> │ │ │ │ - ldr r2, [pc, #112] @ 22a5c <__cxa_atexit@plt+0x17234> │ │ │ │ + bhi 21a88 <__cxa_atexit@plt+0x16260> │ │ │ │ + ldr r2, [pc, #112] @ 21abc <__cxa_atexit@plt+0x16294> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #28 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #60] @ 22a58 <__cxa_atexit@plt+0x17230> │ │ │ │ + ldr r3, [pc, #60] @ 21ab8 <__cxa_atexit@plt+0x16290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b 22a38 <__cxa_atexit@plt+0x17210> │ │ │ │ - ldr r3, [pc, #36] @ 22a54 <__cxa_atexit@plt+0x1722c> │ │ │ │ + b 21a98 <__cxa_atexit@plt+0x16270> │ │ │ │ + ldr r3, [pc, #36] @ 21ab4 <__cxa_atexit@plt+0x1628c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - rsceq r3, r4, r8, lsl #6 │ │ │ │ - rsceq r3, r4, ip, ror #9 │ │ │ │ + rsceq r3, r4, ip, lsr lr │ │ │ │ + rsceq r4, r4, r0, lsr #32 │ │ │ │ @ instruction: 0xffffdf80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ ldmdb r2, {r3, sl} │ │ │ │ ldr r9, [r2, #4] │ │ │ │ str r7, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ sub r3, r2, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22ad0 <__cxa_atexit@plt+0x172a8> │ │ │ │ - ldr r2, [pc, #112] @ 22b04 <__cxa_atexit@plt+0x172dc> │ │ │ │ + bhi 21b30 <__cxa_atexit@plt+0x16308> │ │ │ │ + ldr r2, [pc, #112] @ 21b64 <__cxa_atexit@plt+0x1633c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ sub lr, r5, #8 │ │ │ │ stm lr, {r1, r2, r8, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22ae4 <__cxa_atexit@plt+0x172bc> │ │ │ │ - ldr r3, [pc, #84] @ 22b10 <__cxa_atexit@plt+0x172e8> │ │ │ │ + bhi 21b44 <__cxa_atexit@plt+0x1631c> │ │ │ │ + ldr r3, [pc, #84] @ 21b70 <__cxa_atexit@plt+0x16348> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #28 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #52] @ 22b0c <__cxa_atexit@plt+0x172e4> │ │ │ │ + ldr r7, [pc, #52] @ 21b6c <__cxa_atexit@plt+0x16344> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 22af4 <__cxa_atexit@plt+0x172cc> │ │ │ │ - ldr r7, [pc, #28] @ 22b08 <__cxa_atexit@plt+0x172e0> │ │ │ │ + b 21b54 <__cxa_atexit@plt+0x1632c> │ │ │ │ + ldr r7, [pc, #28] @ 21b68 <__cxa_atexit@plt+0x16340> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - rsceq r3, r4, ip, asr #4 │ │ │ │ - rsceq r3, r4, r0, lsr r4 │ │ │ │ + rsceq r3, r4, r0, lsl #27 │ │ │ │ + rsceq r3, r4, r4, ror #30 │ │ │ │ @ instruction: 0xffffdeb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22b58 <__cxa_atexit@plt+0x17330> │ │ │ │ - ldr r7, [pc, #52] @ 22b68 <__cxa_atexit@plt+0x17340> │ │ │ │ + bhi 21bb8 <__cxa_atexit@plt+0x16390> │ │ │ │ + ldr r7, [pc, #52] @ 21bc8 <__cxa_atexit@plt+0x163a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 22b4c <__cxa_atexit@plt+0x17324> │ │ │ │ + beq 21bac <__cxa_atexit@plt+0x16384> │ │ │ │ mov r7, r9 │ │ │ │ - b 22b78 <__cxa_atexit@plt+0x17350> │ │ │ │ + b 21bd8 <__cxa_atexit@plt+0x163b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 22b6c <__cxa_atexit@plt+0x17344> │ │ │ │ + ldr r7, [pc, #12] @ 21bcc <__cxa_atexit@plt+0x163a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strhteq r3, [r4], #48 @ 0x30 │ │ │ │ + rsceq r3, r4, r4, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ 22c14 <__cxa_atexit@plt+0x173ec> │ │ │ │ + ldr r1, [pc, #140] @ 21c74 <__cxa_atexit@plt+0x1644c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 22bf8 <__cxa_atexit@plt+0x173d0> │ │ │ │ - ldr r2, [pc, #108] @ 22c18 <__cxa_atexit@plt+0x173f0> │ │ │ │ + beq 21c58 <__cxa_atexit@plt+0x16430> │ │ │ │ + ldr r2, [pc, #108] @ 21c78 <__cxa_atexit@plt+0x16450> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ str r1, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 22bf8 <__cxa_atexit@plt+0x173d0> │ │ │ │ - ldr r1, [pc, #68] @ 22c1c <__cxa_atexit@plt+0x173f4> │ │ │ │ + beq 21c58 <__cxa_atexit@plt+0x16430> │ │ │ │ + ldr r1, [pc, #68] @ 21c7c <__cxa_atexit@plt+0x16454> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r7, [r5] │ │ │ │ tst r2, #3 │ │ │ │ - beq 22c04 <__cxa_atexit@plt+0x173dc> │ │ │ │ + beq 21c64 <__cxa_atexit@plt+0x1643c> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 22cd8 <__cxa_atexit@plt+0x174b0> │ │ │ │ + b 21d38 <__cxa_atexit@plt+0x16510> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -23807,232 +22807,232 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 22c90 <__cxa_atexit@plt+0x17468> │ │ │ │ + ldr r1, [pc, #84] @ 21cf0 <__cxa_atexit@plt+0x164c8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r5, [r3, #12] │ │ │ │ str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 22c7c <__cxa_atexit@plt+0x17454> │ │ │ │ - ldr r1, [pc, #52] @ 22c94 <__cxa_atexit@plt+0x1746c> │ │ │ │ + beq 21cdc <__cxa_atexit@plt+0x164b4> │ │ │ │ + ldr r1, [pc, #52] @ 21cf4 <__cxa_atexit@plt+0x164cc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 22c84 <__cxa_atexit@plt+0x1745c> │ │ │ │ + beq 21ce4 <__cxa_atexit@plt+0x164bc> │ │ │ │ mov r7, r2 │ │ │ │ - b 22cd8 <__cxa_atexit@plt+0x174b0> │ │ │ │ + b 21d38 <__cxa_atexit@plt+0x16510> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 22ccc <__cxa_atexit@plt+0x174a4> │ │ │ │ + ldr r2, [pc, #32] @ 21d2c <__cxa_atexit@plt+0x16504> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 22cc4 <__cxa_atexit@plt+0x1749c> │ │ │ │ - b 22cd8 <__cxa_atexit@plt+0x174b0> │ │ │ │ + beq 21d24 <__cxa_atexit@plt+0x164fc> │ │ │ │ + b 21d38 <__cxa_atexit@plt+0x16510> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #200] @ 22da8 <__cxa_atexit@plt+0x17580> │ │ │ │ + ldr r2, [pc, #200] @ 21e08 <__cxa_atexit@plt+0x165e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 22d64 <__cxa_atexit@plt+0x1753c> │ │ │ │ + beq 21dc4 <__cxa_atexit@plt+0x1659c> │ │ │ │ mov r1, r5 │ │ │ │ ldr sl, [r1, #8]! │ │ │ │ - ldr r2, [pc, #168] @ 22dac <__cxa_atexit@plt+0x17584> │ │ │ │ + ldr r2, [pc, #168] @ 21e0c <__cxa_atexit@plt+0x165e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r1, #-4] │ │ │ │ ldr r8, [r1, #4] │ │ │ │ str r3, [r1] │ │ │ │ stmib r1, {r0, r2} │ │ │ │ sub r2, r1, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22d70 <__cxa_atexit@plt+0x17548> │ │ │ │ - ldr r1, [pc, #136] @ 22db0 <__cxa_atexit@plt+0x17588> │ │ │ │ + bhi 21dd0 <__cxa_atexit@plt+0x165a8> │ │ │ │ + ldr r1, [pc, #136] @ 21e10 <__cxa_atexit@plt+0x165e8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmda r5, {r0, r1, r8, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r1, r5, #32 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 22d84 <__cxa_atexit@plt+0x1755c> │ │ │ │ - ldr r2, [pc, #116] @ 22dbc <__cxa_atexit@plt+0x17594> │ │ │ │ + bhi 21de4 <__cxa_atexit@plt+0x165bc> │ │ │ │ + ldr r2, [pc, #116] @ 21e1c <__cxa_atexit@plt+0x165f4> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #32 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 22db8 <__cxa_atexit@plt+0x17590> │ │ │ │ + ldr r3, [pc, #64] @ 21e18 <__cxa_atexit@plt+0x165f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b 22d94 <__cxa_atexit@plt+0x1756c> │ │ │ │ - ldr r3, [pc, #40] @ 22db4 <__cxa_atexit@plt+0x1758c> │ │ │ │ + b 21df4 <__cxa_atexit@plt+0x165cc> │ │ │ │ + ldr r3, [pc, #40] @ 21e14 <__cxa_atexit@plt+0x165ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - rsceq r2, r4, ip, lsr #31 │ │ │ │ - smlaleq r3, r4, r0, r1 │ │ │ │ + rsceq r3, r4, r0, ror #21 │ │ │ │ + rsceq r3, r4, r4, asr #25 │ │ │ │ @ instruction: 0xffffdc24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ - ldr r3, [pc, #144] @ 22e68 <__cxa_atexit@plt+0x17640> │ │ │ │ + ldr r3, [pc, #144] @ 21ec8 <__cxa_atexit@plt+0x166a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ ldmib r2, {r8, r9} │ │ │ │ str r7, [r2] │ │ │ │ stmib r2, {r1, r3} │ │ │ │ sub r3, r2, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22e34 <__cxa_atexit@plt+0x1760c> │ │ │ │ - ldr r2, [pc, #112] @ 22e6c <__cxa_atexit@plt+0x17644> │ │ │ │ + bhi 21e94 <__cxa_atexit@plt+0x1666c> │ │ │ │ + ldr r2, [pc, #112] @ 21ecc <__cxa_atexit@plt+0x166a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmda r5, {r1, r2, r8, sl} │ │ │ │ str r9, [r5, #4] │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22e48 <__cxa_atexit@plt+0x17620> │ │ │ │ - ldr r3, [pc, #88] @ 22e78 <__cxa_atexit@plt+0x17650> │ │ │ │ + bhi 21ea8 <__cxa_atexit@plt+0x16680> │ │ │ │ + ldr r3, [pc, #88] @ 21ed8 <__cxa_atexit@plt+0x166b0> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #32 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #56] @ 22e74 <__cxa_atexit@plt+0x1764c> │ │ │ │ + ldr r7, [pc, #56] @ 21ed4 <__cxa_atexit@plt+0x166ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 22e58 <__cxa_atexit@plt+0x17630> │ │ │ │ - ldr r7, [pc, #32] @ 22e70 <__cxa_atexit@plt+0x17648> │ │ │ │ + b 21eb8 <__cxa_atexit@plt+0x16690> │ │ │ │ + ldr r7, [pc, #32] @ 21ed0 <__cxa_atexit@plt+0x166a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - rsceq r2, r4, r8, ror #29 │ │ │ │ - rsceq r3, r4, ip, asr #1 │ │ │ │ + rsceq r3, r4, ip, lsl sl │ │ │ │ + rsceq r3, r4, r0, lsl #24 │ │ │ │ @ instruction: 0xffffdb4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 22eb0 <__cxa_atexit@plt+0x17688> │ │ │ │ + ldr r2, [pc, #36] @ 21f10 <__cxa_atexit@plt+0x166e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 22eb4 <__cxa_atexit@plt+0x1768c> │ │ │ │ + ldr r3, [pc, #32] @ 21f14 <__cxa_atexit@plt+0x166ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - smlalseq r3, r3, ip, r1 @ │ │ │ │ - smlalseq r3, r3, r8, r1 @ │ │ │ │ + rscseq r4, r3, ip, lsr r1 │ │ │ │ + rscseq r4, r3, r8, lsr r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22efc <__cxa_atexit@plt+0x176d4> │ │ │ │ - ldr r7, [pc, #52] @ 22f0c <__cxa_atexit@plt+0x176e4> │ │ │ │ + bhi 21f5c <__cxa_atexit@plt+0x16734> │ │ │ │ + ldr r7, [pc, #52] @ 21f6c <__cxa_atexit@plt+0x16744> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 22ef0 <__cxa_atexit@plt+0x176c8> │ │ │ │ + beq 21f50 <__cxa_atexit@plt+0x16728> │ │ │ │ mov r7, r9 │ │ │ │ - b 22f1c <__cxa_atexit@plt+0x176f4> │ │ │ │ + b 21f7c <__cxa_atexit@plt+0x16754> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 22f10 <__cxa_atexit@plt+0x176e8> │ │ │ │ + ldr r7, [pc, #12] @ 21f70 <__cxa_atexit@plt+0x16748> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r3, r4, r0, lsl r0 │ │ │ │ + rsceq r3, r4, r4, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ 22fb8 <__cxa_atexit@plt+0x17790> │ │ │ │ + ldr r1, [pc, #140] @ 22018 <__cxa_atexit@plt+0x167f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 22f9c <__cxa_atexit@plt+0x17774> │ │ │ │ - ldr r2, [pc, #108] @ 22fbc <__cxa_atexit@plt+0x17794> │ │ │ │ + beq 21ffc <__cxa_atexit@plt+0x167d4> │ │ │ │ + ldr r2, [pc, #108] @ 2201c <__cxa_atexit@plt+0x167f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ str r1, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 22f9c <__cxa_atexit@plt+0x17774> │ │ │ │ - ldr r1, [pc, #68] @ 22fc0 <__cxa_atexit@plt+0x17798> │ │ │ │ + beq 21ffc <__cxa_atexit@plt+0x167d4> │ │ │ │ + ldr r1, [pc, #68] @ 22020 <__cxa_atexit@plt+0x167f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r7, [r5] │ │ │ │ tst r2, #3 │ │ │ │ - beq 22fa8 <__cxa_atexit@plt+0x17780> │ │ │ │ + beq 22008 <__cxa_atexit@plt+0x167e0> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 2307c <__cxa_atexit@plt+0x17854> │ │ │ │ + b 220dc <__cxa_atexit@plt+0x168b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -24040,233 +23040,233 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 23034 <__cxa_atexit@plt+0x1780c> │ │ │ │ + ldr r1, [pc, #84] @ 22094 <__cxa_atexit@plt+0x1686c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r5, [r3, #12] │ │ │ │ str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23020 <__cxa_atexit@plt+0x177f8> │ │ │ │ - ldr r1, [pc, #52] @ 23038 <__cxa_atexit@plt+0x17810> │ │ │ │ + beq 22080 <__cxa_atexit@plt+0x16858> │ │ │ │ + ldr r1, [pc, #52] @ 22098 <__cxa_atexit@plt+0x16870> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 23028 <__cxa_atexit@plt+0x17800> │ │ │ │ + beq 22088 <__cxa_atexit@plt+0x16860> │ │ │ │ mov r7, r2 │ │ │ │ - b 2307c <__cxa_atexit@plt+0x17854> │ │ │ │ + b 220dc <__cxa_atexit@plt+0x168b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 23070 <__cxa_atexit@plt+0x17848> │ │ │ │ + ldr r2, [pc, #32] @ 220d0 <__cxa_atexit@plt+0x168a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 23068 <__cxa_atexit@plt+0x17840> │ │ │ │ - b 2307c <__cxa_atexit@plt+0x17854> │ │ │ │ + beq 220c8 <__cxa_atexit@plt+0x168a0> │ │ │ │ + b 220dc <__cxa_atexit@plt+0x168b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #200] @ 2314c <__cxa_atexit@plt+0x17924> │ │ │ │ + ldr r2, [pc, #200] @ 221ac <__cxa_atexit@plt+0x16984> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 23108 <__cxa_atexit@plt+0x178e0> │ │ │ │ + beq 22168 <__cxa_atexit@plt+0x16940> │ │ │ │ mov r1, r5 │ │ │ │ ldr sl, [r1, #8]! │ │ │ │ - ldr r2, [pc, #168] @ 23150 <__cxa_atexit@plt+0x17928> │ │ │ │ + ldr r2, [pc, #168] @ 221b0 <__cxa_atexit@plt+0x16988> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r1, #-4] │ │ │ │ ldr r8, [r1, #4] │ │ │ │ str r3, [r1] │ │ │ │ stmib r1, {r0, r2} │ │ │ │ sub r2, r1, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23114 <__cxa_atexit@plt+0x178ec> │ │ │ │ - ldr r1, [pc, #136] @ 23154 <__cxa_atexit@plt+0x1792c> │ │ │ │ + bhi 22174 <__cxa_atexit@plt+0x1694c> │ │ │ │ + ldr r1, [pc, #136] @ 221b4 <__cxa_atexit@plt+0x1698c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmda r5, {r0, r1, r8, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r1, r5, #32 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 23128 <__cxa_atexit@plt+0x17900> │ │ │ │ - ldr r2, [pc, #116] @ 23160 <__cxa_atexit@plt+0x17938> │ │ │ │ + bhi 22188 <__cxa_atexit@plt+0x16960> │ │ │ │ + ldr r2, [pc, #116] @ 221c0 <__cxa_atexit@plt+0x16998> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #32 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 2315c <__cxa_atexit@plt+0x17934> │ │ │ │ + ldr r3, [pc, #64] @ 221bc <__cxa_atexit@plt+0x16994> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b 23138 <__cxa_atexit@plt+0x17910> │ │ │ │ - ldr r3, [pc, #40] @ 23158 <__cxa_atexit@plt+0x17930> │ │ │ │ + b 22198 <__cxa_atexit@plt+0x16970> │ │ │ │ + ldr r3, [pc, #40] @ 221b8 <__cxa_atexit@plt+0x16990> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ - rsceq r2, r4, r8, lsl #24 │ │ │ │ - rsceq r2, r4, ip, ror #27 │ │ │ │ + rsceq r3, r4, ip, lsr r7 │ │ │ │ + rsceq r3, r4, r0, lsr #18 │ │ │ │ @ instruction: 0xffffd880 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ - ldr r3, [pc, #144] @ 2320c <__cxa_atexit@plt+0x179e4> │ │ │ │ + ldr r3, [pc, #144] @ 2226c <__cxa_atexit@plt+0x16a44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ ldmib r2, {r8, r9} │ │ │ │ str r7, [r2] │ │ │ │ stmib r2, {r1, r3} │ │ │ │ sub r3, r2, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231d8 <__cxa_atexit@plt+0x179b0> │ │ │ │ - ldr r2, [pc, #112] @ 23210 <__cxa_atexit@plt+0x179e8> │ │ │ │ + bhi 22238 <__cxa_atexit@plt+0x16a10> │ │ │ │ + ldr r2, [pc, #112] @ 22270 <__cxa_atexit@plt+0x16a48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmda r5, {r1, r2, r8, sl} │ │ │ │ str r9, [r5, #4] │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 231ec <__cxa_atexit@plt+0x179c4> │ │ │ │ - ldr r3, [pc, #88] @ 2321c <__cxa_atexit@plt+0x179f4> │ │ │ │ + bhi 2224c <__cxa_atexit@plt+0x16a24> │ │ │ │ + ldr r3, [pc, #88] @ 2227c <__cxa_atexit@plt+0x16a54> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #32 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #56] @ 23218 <__cxa_atexit@plt+0x179f0> │ │ │ │ + ldr r7, [pc, #56] @ 22278 <__cxa_atexit@plt+0x16a50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 231fc <__cxa_atexit@plt+0x179d4> │ │ │ │ - ldr r7, [pc, #32] @ 23214 <__cxa_atexit@plt+0x179ec> │ │ │ │ + b 2225c <__cxa_atexit@plt+0x16a34> │ │ │ │ + ldr r7, [pc, #32] @ 22274 <__cxa_atexit@plt+0x16a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff518 │ │ │ │ - rsceq r2, r4, r4, asr #22 │ │ │ │ - rsceq r2, r4, r8, lsr #26 │ │ │ │ + rsceq r3, r4, r8, ror r6 │ │ │ │ + rsceq r3, r4, ip, asr r8 │ │ │ │ @ instruction: 0xffffd7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 23254 <__cxa_atexit@plt+0x17a2c> │ │ │ │ + ldr r2, [pc, #36] @ 222b4 <__cxa_atexit@plt+0x16a8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 23258 <__cxa_atexit@plt+0x17a30> │ │ │ │ + ldr r3, [pc, #32] @ 222b8 <__cxa_atexit@plt+0x16a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r2, [r3], #220 @ 0xdc │ │ │ │ - ldrshteq r2, [r3], #208 @ 0xd0 │ │ │ │ + smlalseq r3, r3, ip, sp @ │ │ │ │ + smlalseq r3, r3, r0, sp @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 232a0 <__cxa_atexit@plt+0x17a78> │ │ │ │ - ldr r7, [pc, #52] @ 232b0 <__cxa_atexit@plt+0x17a88> │ │ │ │ + bhi 22300 <__cxa_atexit@plt+0x16ad8> │ │ │ │ + ldr r7, [pc, #52] @ 22310 <__cxa_atexit@plt+0x16ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 23294 <__cxa_atexit@plt+0x17a6c> │ │ │ │ + beq 222f4 <__cxa_atexit@plt+0x16acc> │ │ │ │ mov r7, r9 │ │ │ │ - b 232c0 <__cxa_atexit@plt+0x17a98> │ │ │ │ + b 22320 <__cxa_atexit@plt+0x16af8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 232b4 <__cxa_atexit@plt+0x17a8c> │ │ │ │ + ldr r7, [pc, #12] @ 22314 <__cxa_atexit@plt+0x16aec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r2, r4, r0, ror ip │ │ │ │ + rsceq r3, r4, r4, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #160] @ 2336c <__cxa_atexit@plt+0x17b44> │ │ │ │ + ldr r2, [pc, #160] @ 223cc <__cxa_atexit@plt+0x16ba4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23344 <__cxa_atexit@plt+0x17b1c> │ │ │ │ - ldr r1, [pc, #120] @ 23370 <__cxa_atexit@plt+0x17b48> │ │ │ │ + beq 223a4 <__cxa_atexit@plt+0x16b7c> │ │ │ │ + ldr r1, [pc, #120] @ 223d0 <__cxa_atexit@plt+0x16ba8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r5] │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-16]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 23350 <__cxa_atexit@plt+0x17b28> │ │ │ │ - ldr r1, [pc, #76] @ 23374 <__cxa_atexit@plt+0x17b4c> │ │ │ │ + beq 223b0 <__cxa_atexit@plt+0x16b88> │ │ │ │ + ldr r1, [pc, #76] @ 223d4 <__cxa_atexit@plt+0x16bac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 23360 <__cxa_atexit@plt+0x17b38> │ │ │ │ + beq 223c0 <__cxa_atexit@plt+0x16b98> │ │ │ │ mov r5, r2 │ │ │ │ - b 23434 <__cxa_atexit@plt+0x17c0c> │ │ │ │ + b 22494 <__cxa_atexit@plt+0x16c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -24276,162 +23276,162 @@ │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [pc, #92] @ 233ec <__cxa_atexit@plt+0x17bc4> │ │ │ │ + ldr r1, [pc, #92] @ 2244c <__cxa_atexit@plt+0x16c24> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ stmda r3, {r0, r5} │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 233d8 <__cxa_atexit@plt+0x17bb0> │ │ │ │ - ldr r1, [pc, #52] @ 233f0 <__cxa_atexit@plt+0x17bc8> │ │ │ │ + beq 22438 <__cxa_atexit@plt+0x16c10> │ │ │ │ + ldr r1, [pc, #52] @ 22450 <__cxa_atexit@plt+0x16c28> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r7, [r3, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 233e0 <__cxa_atexit@plt+0x17bb8> │ │ │ │ + beq 22440 <__cxa_atexit@plt+0x16c18> │ │ │ │ mov r7, r2 │ │ │ │ - b 23434 <__cxa_atexit@plt+0x17c0c> │ │ │ │ + b 22494 <__cxa_atexit@plt+0x16c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 23428 <__cxa_atexit@plt+0x17c00> │ │ │ │ + ldr r2, [pc, #32] @ 22488 <__cxa_atexit@plt+0x16c60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 23420 <__cxa_atexit@plt+0x17bf8> │ │ │ │ - b 23434 <__cxa_atexit@plt+0x17c0c> │ │ │ │ + beq 22480 <__cxa_atexit@plt+0x16c58> │ │ │ │ + b 22494 <__cxa_atexit@plt+0x16c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #200] @ 23504 <__cxa_atexit@plt+0x17cdc> │ │ │ │ + ldr r2, [pc, #200] @ 22564 <__cxa_atexit@plt+0x16d3c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 234c0 <__cxa_atexit@plt+0x17c98> │ │ │ │ + beq 22520 <__cxa_atexit@plt+0x16cf8> │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r1, #4]! │ │ │ │ - ldr r2, [pc, #168] @ 23508 <__cxa_atexit@plt+0x17ce0> │ │ │ │ + ldr r2, [pc, #168] @ 22568 <__cxa_atexit@plt+0x16d40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r1, #8] │ │ │ │ ldr r8, [r1, #16] │ │ │ │ str r3, [r1] │ │ │ │ stmib r1, {r0, r2} │ │ │ │ sub r2, r1, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 234cc <__cxa_atexit@plt+0x17ca4> │ │ │ │ - ldr r1, [pc, #136] @ 2350c <__cxa_atexit@plt+0x17ce4> │ │ │ │ + bhi 2252c <__cxa_atexit@plt+0x16d04> │ │ │ │ + ldr r1, [pc, #136] @ 2256c <__cxa_atexit@plt+0x16d44> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ sub r1, r5, #36 @ 0x24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 234e0 <__cxa_atexit@plt+0x17cb8> │ │ │ │ - ldr r2, [pc, #116] @ 23518 <__cxa_atexit@plt+0x17cf0> │ │ │ │ + bhi 22540 <__cxa_atexit@plt+0x16d18> │ │ │ │ + ldr r2, [pc, #116] @ 22578 <__cxa_atexit@plt+0x16d50> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 23514 <__cxa_atexit@plt+0x17cec> │ │ │ │ + ldr r3, [pc, #64] @ 22574 <__cxa_atexit@plt+0x16d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b 234f0 <__cxa_atexit@plt+0x17cc8> │ │ │ │ - ldr r3, [pc, #40] @ 23510 <__cxa_atexit@plt+0x17ce8> │ │ │ │ + b 22550 <__cxa_atexit@plt+0x16d28> │ │ │ │ + ldr r3, [pc, #40] @ 22570 <__cxa_atexit@plt+0x16d48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ - rsceq r2, r4, r0, asr r8 │ │ │ │ - rsceq r2, r4, r4, lsr sl │ │ │ │ + rsceq r3, r4, r4, lsl #7 │ │ │ │ + rsceq r3, r4, r8, ror #10 │ │ │ │ @ instruction: 0xffffd4c8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ - ldr r1, [pc, #148] @ 235c8 <__cxa_atexit@plt+0x17da0> │ │ │ │ + ldr r1, [pc, #148] @ 22628 <__cxa_atexit@plt+0x16e00> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r2, {r9, sl} │ │ │ │ ldr r8, [r2, #16] │ │ │ │ str r7, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ sub r3, r2, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23594 <__cxa_atexit@plt+0x17d6c> │ │ │ │ - ldr r2, [pc, #112] @ 235cc <__cxa_atexit@plt+0x17da4> │ │ │ │ + bhi 225f4 <__cxa_atexit@plt+0x16dcc> │ │ │ │ + ldr r2, [pc, #112] @ 2262c <__cxa_atexit@plt+0x16e04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r1, r2, r8, sl} │ │ │ │ str r9, [r5] │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 235a8 <__cxa_atexit@plt+0x17d80> │ │ │ │ - ldr r3, [pc, #88] @ 235d8 <__cxa_atexit@plt+0x17db0> │ │ │ │ + bhi 22608 <__cxa_atexit@plt+0x16de0> │ │ │ │ + ldr r3, [pc, #88] @ 22638 <__cxa_atexit@plt+0x16e10> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r2 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #56] @ 235d4 <__cxa_atexit@plt+0x17dac> │ │ │ │ + ldr r7, [pc, #56] @ 22634 <__cxa_atexit@plt+0x16e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 235b8 <__cxa_atexit@plt+0x17d90> │ │ │ │ - ldr r7, [pc, #32] @ 235d0 <__cxa_atexit@plt+0x17da8> │ │ │ │ + b 22618 <__cxa_atexit@plt+0x16df0> │ │ │ │ + ldr r7, [pc, #32] @ 22630 <__cxa_atexit@plt+0x16e08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff15c │ │ │ │ - rsceq r2, r4, r8, lsl #15 │ │ │ │ - rsceq r2, r4, ip, ror #18 │ │ │ │ + strhteq r3, [r4], #44 @ 0x2c │ │ │ │ + rsceq r3, r4, r0, lsr #9 │ │ │ │ @ instruction: 0xffffd3ec │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #12 │ │ │ │ @@ -24439,66 +23439,66 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23644 <__cxa_atexit@plt+0x17e1c> │ │ │ │ - ldr r7, [pc, #52] @ 23654 <__cxa_atexit@plt+0x17e2c> │ │ │ │ + bhi 226a4 <__cxa_atexit@plt+0x16e7c> │ │ │ │ + ldr r7, [pc, #52] @ 226b4 <__cxa_atexit@plt+0x16e8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 23638 <__cxa_atexit@plt+0x17e10> │ │ │ │ + beq 22698 <__cxa_atexit@plt+0x16e70> │ │ │ │ mov r7, sl │ │ │ │ - b 23664 <__cxa_atexit@plt+0x17e3c> │ │ │ │ + b 226c4 <__cxa_atexit@plt+0x16e9c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 23658 <__cxa_atexit@plt+0x17e30> │ │ │ │ + ldr r7, [pc, #12] @ 226b8 <__cxa_atexit@plt+0x16e90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r2, [r4], #128 @ 0x80 @ │ │ │ │ + rsceq r3, r4, r4, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ 23700 <__cxa_atexit@plt+0x17ed8> │ │ │ │ + ldr r1, [pc, #140] @ 22760 <__cxa_atexit@plt+0x16f38> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 236e4 <__cxa_atexit@plt+0x17ebc> │ │ │ │ - ldr r2, [pc, #108] @ 23704 <__cxa_atexit@plt+0x17edc> │ │ │ │ + beq 22744 <__cxa_atexit@plt+0x16f1c> │ │ │ │ + ldr r2, [pc, #108] @ 22764 <__cxa_atexit@plt+0x16f3c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ str r1, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 236e4 <__cxa_atexit@plt+0x17ebc> │ │ │ │ - ldr r1, [pc, #68] @ 23708 <__cxa_atexit@plt+0x17ee0> │ │ │ │ + beq 22744 <__cxa_atexit@plt+0x16f1c> │ │ │ │ + ldr r1, [pc, #68] @ 22768 <__cxa_atexit@plt+0x16f40> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r7, [r5] │ │ │ │ tst r2, #3 │ │ │ │ - beq 236f0 <__cxa_atexit@plt+0x17ec8> │ │ │ │ + beq 22750 <__cxa_atexit@plt+0x16f28> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 237c4 <__cxa_atexit@plt+0x17f9c> │ │ │ │ + b 22824 <__cxa_atexit@plt+0x16ffc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -24506,233 +23506,233 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 2377c <__cxa_atexit@plt+0x17f54> │ │ │ │ + ldr r1, [pc, #84] @ 227dc <__cxa_atexit@plt+0x16fb4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r5, [r3, #12] │ │ │ │ str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23768 <__cxa_atexit@plt+0x17f40> │ │ │ │ - ldr r1, [pc, #52] @ 23780 <__cxa_atexit@plt+0x17f58> │ │ │ │ + beq 227c8 <__cxa_atexit@plt+0x16fa0> │ │ │ │ + ldr r1, [pc, #52] @ 227e0 <__cxa_atexit@plt+0x16fb8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 23770 <__cxa_atexit@plt+0x17f48> │ │ │ │ + beq 227d0 <__cxa_atexit@plt+0x16fa8> │ │ │ │ mov r7, r2 │ │ │ │ - b 237c4 <__cxa_atexit@plt+0x17f9c> │ │ │ │ + b 22824 <__cxa_atexit@plt+0x16ffc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 237b8 <__cxa_atexit@plt+0x17f90> │ │ │ │ + ldr r2, [pc, #32] @ 22818 <__cxa_atexit@plt+0x16ff0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 237b0 <__cxa_atexit@plt+0x17f88> │ │ │ │ - b 237c4 <__cxa_atexit@plt+0x17f9c> │ │ │ │ + beq 22810 <__cxa_atexit@plt+0x16fe8> │ │ │ │ + b 22824 <__cxa_atexit@plt+0x16ffc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #200] @ 23894 <__cxa_atexit@plt+0x1806c> │ │ │ │ + ldr r2, [pc, #200] @ 228f4 <__cxa_atexit@plt+0x170cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 23850 <__cxa_atexit@plt+0x18028> │ │ │ │ + beq 228b0 <__cxa_atexit@plt+0x17088> │ │ │ │ mov r1, r5 │ │ │ │ ldr sl, [r1, #8]! │ │ │ │ - ldr r2, [pc, #168] @ 23898 <__cxa_atexit@plt+0x18070> │ │ │ │ + ldr r2, [pc, #168] @ 228f8 <__cxa_atexit@plt+0x170d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r1, #-4] │ │ │ │ ldr r8, [r1, #4] │ │ │ │ str r3, [r1] │ │ │ │ stmib r1, {r0, r2} │ │ │ │ sub r2, r1, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2385c <__cxa_atexit@plt+0x18034> │ │ │ │ - ldr r1, [pc, #136] @ 2389c <__cxa_atexit@plt+0x18074> │ │ │ │ + bhi 228bc <__cxa_atexit@plt+0x17094> │ │ │ │ + ldr r1, [pc, #136] @ 228fc <__cxa_atexit@plt+0x170d4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmda r5, {r0, r1, r8, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r1, r5, #32 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 23870 <__cxa_atexit@plt+0x18048> │ │ │ │ - ldr r2, [pc, #116] @ 238a8 <__cxa_atexit@plt+0x18080> │ │ │ │ + bhi 228d0 <__cxa_atexit@plt+0x170a8> │ │ │ │ + ldr r2, [pc, #116] @ 22908 <__cxa_atexit@plt+0x170e0> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #32 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 238a4 <__cxa_atexit@plt+0x1807c> │ │ │ │ + ldr r3, [pc, #64] @ 22904 <__cxa_atexit@plt+0x170dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b 23880 <__cxa_atexit@plt+0x18058> │ │ │ │ - ldr r3, [pc, #40] @ 238a0 <__cxa_atexit@plt+0x18078> │ │ │ │ + b 228e0 <__cxa_atexit@plt+0x170b8> │ │ │ │ + ldr r3, [pc, #40] @ 22900 <__cxa_atexit@plt+0x170d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xffffeea4 │ │ │ │ - rsceq r2, r4, r0, asr #9 │ │ │ │ - rsceq r2, r4, r4, lsr #13 │ │ │ │ + strdeq r2, [r4], #244 @ 0xf4 @ │ │ │ │ + ldrdeq r3, [r4], #24 @ │ │ │ │ @ instruction: 0xffffd138 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ - ldr r3, [pc, #144] @ 23954 <__cxa_atexit@plt+0x1812c> │ │ │ │ + ldr r3, [pc, #144] @ 229b4 <__cxa_atexit@plt+0x1718c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ ldmib r2, {r8, r9} │ │ │ │ str r7, [r2] │ │ │ │ stmib r2, {r1, r3} │ │ │ │ sub r3, r2, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23920 <__cxa_atexit@plt+0x180f8> │ │ │ │ - ldr r2, [pc, #112] @ 23958 <__cxa_atexit@plt+0x18130> │ │ │ │ + bhi 22980 <__cxa_atexit@plt+0x17158> │ │ │ │ + ldr r2, [pc, #112] @ 229b8 <__cxa_atexit@plt+0x17190> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmda r5, {r1, r2, r8, sl} │ │ │ │ str r9, [r5, #4] │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23934 <__cxa_atexit@plt+0x1810c> │ │ │ │ - ldr r3, [pc, #88] @ 23964 <__cxa_atexit@plt+0x1813c> │ │ │ │ + bhi 22994 <__cxa_atexit@plt+0x1716c> │ │ │ │ + ldr r3, [pc, #88] @ 229c4 <__cxa_atexit@plt+0x1719c> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #32 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #56] @ 23960 <__cxa_atexit@plt+0x18138> │ │ │ │ + ldr r7, [pc, #56] @ 229c0 <__cxa_atexit@plt+0x17198> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 23944 <__cxa_atexit@plt+0x1811c> │ │ │ │ - ldr r7, [pc, #32] @ 2395c <__cxa_atexit@plt+0x18134> │ │ │ │ + b 229a4 <__cxa_atexit@plt+0x1717c> │ │ │ │ + ldr r7, [pc, #32] @ 229bc <__cxa_atexit@plt+0x17194> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffedd0 │ │ │ │ - strdeq r2, [r4], #60 @ 0x3c @ │ │ │ │ - rsceq r2, r4, r0, ror #11 │ │ │ │ + rsceq r2, r4, r0, lsr pc │ │ │ │ + rsceq r3, r4, r4, lsl r1 │ │ │ │ @ instruction: 0xffffd060 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 2399c <__cxa_atexit@plt+0x18174> │ │ │ │ + ldr r2, [pc, #36] @ 229fc <__cxa_atexit@plt+0x171d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 239a0 <__cxa_atexit@plt+0x18178> │ │ │ │ + ldr r3, [pc, #32] @ 22a00 <__cxa_atexit@plt+0x171d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r2, [r3], #100 @ 0x64 │ │ │ │ - rscseq r2, r3, r8, lsr #13 │ │ │ │ + rscseq r3, r3, r4, asr r6 │ │ │ │ + rscseq r3, r3, r8, asr #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 239e8 <__cxa_atexit@plt+0x181c0> │ │ │ │ - ldr r7, [pc, #52] @ 239f8 <__cxa_atexit@plt+0x181d0> │ │ │ │ + bhi 22a48 <__cxa_atexit@plt+0x17220> │ │ │ │ + ldr r7, [pc, #52] @ 22a58 <__cxa_atexit@plt+0x17230> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 239dc <__cxa_atexit@plt+0x181b4> │ │ │ │ + beq 22a3c <__cxa_atexit@plt+0x17214> │ │ │ │ mov r7, r9 │ │ │ │ - b 23a08 <__cxa_atexit@plt+0x181e0> │ │ │ │ + b 22a68 <__cxa_atexit@plt+0x17240> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 239fc <__cxa_atexit@plt+0x181d4> │ │ │ │ + ldr r7, [pc, #12] @ 22a5c <__cxa_atexit@plt+0x17234> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r2, r4, r0, lsr r5 │ │ │ │ + rsceq r3, r4, r4, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #160] @ 23ab4 <__cxa_atexit@plt+0x1828c> │ │ │ │ + ldr r2, [pc, #160] @ 22b14 <__cxa_atexit@plt+0x172ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23a8c <__cxa_atexit@plt+0x18264> │ │ │ │ - ldr r1, [pc, #120] @ 23ab8 <__cxa_atexit@plt+0x18290> │ │ │ │ + beq 22aec <__cxa_atexit@plt+0x172c4> │ │ │ │ + ldr r1, [pc, #120] @ 22b18 <__cxa_atexit@plt+0x172f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r5] │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-16]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 23a98 <__cxa_atexit@plt+0x18270> │ │ │ │ - ldr r1, [pc, #76] @ 23abc <__cxa_atexit@plt+0x18294> │ │ │ │ + beq 22af8 <__cxa_atexit@plt+0x172d0> │ │ │ │ + ldr r1, [pc, #76] @ 22b1c <__cxa_atexit@plt+0x172f4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 23aa8 <__cxa_atexit@plt+0x18280> │ │ │ │ + beq 22b08 <__cxa_atexit@plt+0x172e0> │ │ │ │ mov r5, r2 │ │ │ │ - b 23b7c <__cxa_atexit@plt+0x18354> │ │ │ │ + b 22bdc <__cxa_atexit@plt+0x173b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -24742,162 +23742,162 @@ │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [pc, #92] @ 23b34 <__cxa_atexit@plt+0x1830c> │ │ │ │ + ldr r1, [pc, #92] @ 22b94 <__cxa_atexit@plt+0x1736c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ stmda r3, {r0, r5} │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23b20 <__cxa_atexit@plt+0x182f8> │ │ │ │ - ldr r1, [pc, #52] @ 23b38 <__cxa_atexit@plt+0x18310> │ │ │ │ + beq 22b80 <__cxa_atexit@plt+0x17358> │ │ │ │ + ldr r1, [pc, #52] @ 22b98 <__cxa_atexit@plt+0x17370> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r7, [r3, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 23b28 <__cxa_atexit@plt+0x18300> │ │ │ │ + beq 22b88 <__cxa_atexit@plt+0x17360> │ │ │ │ mov r7, r2 │ │ │ │ - b 23b7c <__cxa_atexit@plt+0x18354> │ │ │ │ + b 22bdc <__cxa_atexit@plt+0x173b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 23b70 <__cxa_atexit@plt+0x18348> │ │ │ │ + ldr r2, [pc, #32] @ 22bd0 <__cxa_atexit@plt+0x173a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 23b68 <__cxa_atexit@plt+0x18340> │ │ │ │ - b 23b7c <__cxa_atexit@plt+0x18354> │ │ │ │ + beq 22bc8 <__cxa_atexit@plt+0x173a0> │ │ │ │ + b 22bdc <__cxa_atexit@plt+0x173b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #200] @ 23c4c <__cxa_atexit@plt+0x18424> │ │ │ │ + ldr r2, [pc, #200] @ 22cac <__cxa_atexit@plt+0x17484> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 23c08 <__cxa_atexit@plt+0x183e0> │ │ │ │ + beq 22c68 <__cxa_atexit@plt+0x17440> │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r1, #4]! │ │ │ │ - ldr r2, [pc, #168] @ 23c50 <__cxa_atexit@plt+0x18428> │ │ │ │ + ldr r2, [pc, #168] @ 22cb0 <__cxa_atexit@plt+0x17488> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r1, #8] │ │ │ │ ldr r8, [r1, #16] │ │ │ │ str r3, [r1] │ │ │ │ stmib r1, {r0, r2} │ │ │ │ sub r2, r1, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23c14 <__cxa_atexit@plt+0x183ec> │ │ │ │ - ldr r1, [pc, #136] @ 23c54 <__cxa_atexit@plt+0x1842c> │ │ │ │ + bhi 22c74 <__cxa_atexit@plt+0x1744c> │ │ │ │ + ldr r1, [pc, #136] @ 22cb4 <__cxa_atexit@plt+0x1748c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ sub r1, r5, #36 @ 0x24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 23c28 <__cxa_atexit@plt+0x18400> │ │ │ │ - ldr r2, [pc, #116] @ 23c60 <__cxa_atexit@plt+0x18438> │ │ │ │ + bhi 22c88 <__cxa_atexit@plt+0x17460> │ │ │ │ + ldr r2, [pc, #116] @ 22cc0 <__cxa_atexit@plt+0x17498> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 23c5c <__cxa_atexit@plt+0x18434> │ │ │ │ + ldr r3, [pc, #64] @ 22cbc <__cxa_atexit@plt+0x17494> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b 23c38 <__cxa_atexit@plt+0x18410> │ │ │ │ - ldr r3, [pc, #40] @ 23c58 <__cxa_atexit@plt+0x18430> │ │ │ │ + b 22c98 <__cxa_atexit@plt+0x17470> │ │ │ │ + ldr r3, [pc, #40] @ 22cb8 <__cxa_atexit@plt+0x17490> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xffffeaec │ │ │ │ - rsceq r2, r4, r8, lsl #2 │ │ │ │ - rsceq r2, r4, ip, ror #5 │ │ │ │ + rsceq r2, r4, ip, lsr ip │ │ │ │ + rsceq r2, r4, r0, lsr #28 │ │ │ │ @ instruction: 0xffffcd80 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ - ldr r1, [pc, #148] @ 23d10 <__cxa_atexit@plt+0x184e8> │ │ │ │ + ldr r1, [pc, #148] @ 22d70 <__cxa_atexit@plt+0x17548> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r2, {r9, sl} │ │ │ │ ldr r8, [r2, #16] │ │ │ │ str r7, [r2] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ sub r3, r2, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23cdc <__cxa_atexit@plt+0x184b4> │ │ │ │ - ldr r2, [pc, #112] @ 23d14 <__cxa_atexit@plt+0x184ec> │ │ │ │ + bhi 22d3c <__cxa_atexit@plt+0x17514> │ │ │ │ + ldr r2, [pc, #112] @ 22d74 <__cxa_atexit@plt+0x1754c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r1, r2, r8, sl} │ │ │ │ str r9, [r5] │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23cf0 <__cxa_atexit@plt+0x184c8> │ │ │ │ - ldr r3, [pc, #88] @ 23d20 <__cxa_atexit@plt+0x184f8> │ │ │ │ + bhi 22d50 <__cxa_atexit@plt+0x17528> │ │ │ │ + ldr r3, [pc, #88] @ 22d80 <__cxa_atexit@plt+0x17558> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r2 │ │ │ │ b 19854 <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r7, [pc, #56] @ 23d1c <__cxa_atexit@plt+0x184f4> │ │ │ │ + ldr r7, [pc, #56] @ 22d7c <__cxa_atexit@plt+0x17554> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 23d00 <__cxa_atexit@plt+0x184d8> │ │ │ │ - ldr r7, [pc, #32] @ 23d18 <__cxa_atexit@plt+0x184f0> │ │ │ │ + b 22d60 <__cxa_atexit@plt+0x17538> │ │ │ │ + ldr r7, [pc, #32] @ 22d78 <__cxa_atexit@plt+0x17550> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffea14 │ │ │ │ - rsceq r2, r4, r0, asr #32 │ │ │ │ - rsceq r2, r4, r4, lsr #4 │ │ │ │ + rsceq r2, r4, r4, ror fp │ │ │ │ + rsceq r2, r4, r8, asr sp │ │ │ │ @ instruction: 0xffffcca4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #12 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #4 │ │ │ │ @@ -24908,213 +23908,213 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23d98 <__cxa_atexit@plt+0x18570> │ │ │ │ - ldr r7, [pc, #52] @ 23da8 <__cxa_atexit@plt+0x18580> │ │ │ │ + bhi 22df8 <__cxa_atexit@plt+0x175d0> │ │ │ │ + ldr r7, [pc, #52] @ 22e08 <__cxa_atexit@plt+0x175e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 23d8c <__cxa_atexit@plt+0x18564> │ │ │ │ + beq 22dec <__cxa_atexit@plt+0x175c4> │ │ │ │ mov r7, r9 │ │ │ │ - b 23a08 <__cxa_atexit@plt+0x181e0> │ │ │ │ + b 22a68 <__cxa_atexit@plt+0x17240> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 23dac <__cxa_atexit@plt+0x18584> │ │ │ │ + ldr r7, [pc, #12] @ 22e0c <__cxa_atexit@plt+0x175e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - rsceq r2, r4, r0, lsl #3 │ │ │ │ + strhteq r2, [r4], #196 @ 0xc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23e00 <__cxa_atexit@plt+0x185d8> │ │ │ │ - ldr r7, [pc, #52] @ 23e10 <__cxa_atexit@plt+0x185e8> │ │ │ │ + bhi 22e60 <__cxa_atexit@plt+0x17638> │ │ │ │ + ldr r7, [pc, #52] @ 22e70 <__cxa_atexit@plt+0x17648> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 23df4 <__cxa_atexit@plt+0x185cc> │ │ │ │ + beq 22e54 <__cxa_atexit@plt+0x1762c> │ │ │ │ mov r7, r9 │ │ │ │ - b 232c0 <__cxa_atexit@plt+0x17a98> │ │ │ │ + b 22320 <__cxa_atexit@plt+0x16af8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 23e14 <__cxa_atexit@plt+0x185ec> │ │ │ │ + ldr r7, [pc, #12] @ 22e74 <__cxa_atexit@plt+0x1764c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ - rsceq r2, r4, r0, lsl r1 │ │ │ │ + rsceq r2, r4, r4, asr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23e64 <__cxa_atexit@plt+0x1863c> │ │ │ │ - ldr r7, [pc, #52] @ 23e74 <__cxa_atexit@plt+0x1864c> │ │ │ │ + bhi 22ec4 <__cxa_atexit@plt+0x1769c> │ │ │ │ + ldr r7, [pc, #52] @ 22ed4 <__cxa_atexit@plt+0x176ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 23e58 <__cxa_atexit@plt+0x18630> │ │ │ │ + beq 22eb8 <__cxa_atexit@plt+0x17690> │ │ │ │ mov r7, r9 │ │ │ │ - b 22b78 <__cxa_atexit@plt+0x17350> │ │ │ │ + b 21bd8 <__cxa_atexit@plt+0x163b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 23e78 <__cxa_atexit@plt+0x18650> │ │ │ │ + ldr r7, [pc, #12] @ 22ed8 <__cxa_atexit@plt+0x176b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffed34 │ │ │ │ - rsceq r2, r4, r4, lsr #1 │ │ │ │ + ldrdeq r2, [r4], #184 @ 0xb8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23ecc <__cxa_atexit@plt+0x186a4> │ │ │ │ - ldr r7, [pc, #52] @ 23edc <__cxa_atexit@plt+0x186b4> │ │ │ │ + bhi 22f2c <__cxa_atexit@plt+0x17704> │ │ │ │ + ldr r7, [pc, #52] @ 22f3c <__cxa_atexit@plt+0x17714> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 23ec0 <__cxa_atexit@plt+0x18698> │ │ │ │ + beq 22f20 <__cxa_atexit@plt+0x176f8> │ │ │ │ mov r7, r9 │ │ │ │ - b 22f1c <__cxa_atexit@plt+0x176f4> │ │ │ │ + b 21f7c <__cxa_atexit@plt+0x16754> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 23ee0 <__cxa_atexit@plt+0x186b8> │ │ │ │ + ldr r7, [pc, #12] @ 22f40 <__cxa_atexit@plt+0x17718> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ - rsceq r2, r4, r0, asr #32 │ │ │ │ + rsceq r2, r4, r4, ror fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23f34 <__cxa_atexit@plt+0x1870c> │ │ │ │ - ldr r7, [pc, #52] @ 23f44 <__cxa_atexit@plt+0x1871c> │ │ │ │ + bhi 22f94 <__cxa_atexit@plt+0x1776c> │ │ │ │ + ldr r7, [pc, #52] @ 22fa4 <__cxa_atexit@plt+0x1777c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 23f28 <__cxa_atexit@plt+0x18700> │ │ │ │ + beq 22f88 <__cxa_atexit@plt+0x17760> │ │ │ │ mov r7, r9 │ │ │ │ - b 22b78 <__cxa_atexit@plt+0x17350> │ │ │ │ + b 21bd8 <__cxa_atexit@plt+0x163b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 23f48 <__cxa_atexit@plt+0x18720> │ │ │ │ + ldr r7, [pc, #12] @ 22fa8 <__cxa_atexit@plt+0x17780> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec64 │ │ │ │ - ldrdeq r1, [r4], #244 @ 0xf4 @ │ │ │ │ + rsceq r2, r4, r8, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23f9c <__cxa_atexit@plt+0x18774> │ │ │ │ - ldr r7, [pc, #52] @ 23fac <__cxa_atexit@plt+0x18784> │ │ │ │ + bhi 22ffc <__cxa_atexit@plt+0x177d4> │ │ │ │ + ldr r7, [pc, #52] @ 2300c <__cxa_atexit@plt+0x177e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 23f90 <__cxa_atexit@plt+0x18768> │ │ │ │ + beq 22ff0 <__cxa_atexit@plt+0x177c8> │ │ │ │ mov r7, sl │ │ │ │ - b 23664 <__cxa_atexit@plt+0x17e3c> │ │ │ │ + b 226c4 <__cxa_atexit@plt+0x16e9c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 23fb0 <__cxa_atexit@plt+0x18788> │ │ │ │ + ldr r7, [pc, #12] @ 23010 <__cxa_atexit@plt+0x177e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ - rsceq r1, r4, r8, ror pc │ │ │ │ + rsceq r2, r4, ip, lsr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 24004 <__cxa_atexit@plt+0x187dc> │ │ │ │ - ldr r7, [pc, #52] @ 24014 <__cxa_atexit@plt+0x187ec> │ │ │ │ + bhi 23064 <__cxa_atexit@plt+0x1783c> │ │ │ │ + ldr r7, [pc, #52] @ 23074 <__cxa_atexit@plt+0x1784c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 23ff8 <__cxa_atexit@plt+0x187d0> │ │ │ │ + beq 23058 <__cxa_atexit@plt+0x17830> │ │ │ │ mov r7, r9 │ │ │ │ - b 22824 <__cxa_atexit@plt+0x16ffc> │ │ │ │ + b 21884 <__cxa_atexit@plt+0x1605c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 24018 <__cxa_atexit@plt+0x187f0> │ │ │ │ + ldr r7, [pc, #12] @ 23078 <__cxa_atexit@plt+0x17850> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe840 │ │ │ │ - rsceq r1, r4, r0, lsl #30 │ │ │ │ + rsceq r2, r4, r4, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 24188 <__cxa_atexit@plt+0x18960> │ │ │ │ + bhi 231e8 <__cxa_atexit@plt+0x179c0> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp sl, r3 │ │ │ │ - bcc 24190 <__cxa_atexit@plt+0x18968> │ │ │ │ + bcc 231f0 <__cxa_atexit@plt+0x179c8> │ │ │ │ stm sp, {r7, fp} │ │ │ │ - ldr ip, [pc, #408] @ 241e8 <__cxa_atexit@plt+0x189c0> │ │ │ │ + ldr ip, [pc, #408] @ 23248 <__cxa_atexit@plt+0x17a20> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r0, [pc, #404] @ 241ec <__cxa_atexit@plt+0x189c4> │ │ │ │ + ldr r0, [pc, #404] @ 2324c <__cxa_atexit@plt+0x17a24> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #400] @ 241f0 <__cxa_atexit@plt+0x189c8> │ │ │ │ + ldr r2, [pc, #400] @ 23250 <__cxa_atexit@plt+0x17a28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #396] @ 241f4 <__cxa_atexit@plt+0x189cc> │ │ │ │ + ldr r9, [pc, #396] @ 23254 <__cxa_atexit@plt+0x17a2c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #392] @ 241f8 <__cxa_atexit@plt+0x189d0> │ │ │ │ + ldr r1, [pc, #392] @ 23258 <__cxa_atexit@plt+0x17a30> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #388] @ 241fc <__cxa_atexit@plt+0x189d4> │ │ │ │ + ldr r7, [pc, #388] @ 2325c <__cxa_atexit@plt+0x17a34> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #384] @ 24200 <__cxa_atexit@plt+0x189d8> │ │ │ │ + ldr lr, [pc, #384] @ 23260 <__cxa_atexit@plt+0x17a38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr fp, [pc, #380] @ 24204 <__cxa_atexit@plt+0x189dc> │ │ │ │ + ldr fp, [pc, #380] @ 23264 <__cxa_atexit@plt+0x17a3c> │ │ │ │ add fp, pc, fp │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r8, [r6, #40] @ 0x28 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ stm r2, {r0, r8, ip} │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -25135,34 +24135,34 @@ │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r9, lr} │ │ │ │ add r3, r6, #84 @ 0x54 │ │ │ │ cmp sl, r3 │ │ │ │ - bcc 241ac <__cxa_atexit@plt+0x18984> │ │ │ │ - ldr r7, [pc, #264] @ 24208 <__cxa_atexit@plt+0x189e0> │ │ │ │ + bcc 2320c <__cxa_atexit@plt+0x179e4> │ │ │ │ + ldr r7, [pc, #264] @ 23268 <__cxa_atexit@plt+0x17a40> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #260] @ 2420c <__cxa_atexit@plt+0x189e4> │ │ │ │ + ldr r2, [pc, #260] @ 2326c <__cxa_atexit@plt+0x17a44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #256] @ 24210 <__cxa_atexit@plt+0x189e8> │ │ │ │ + ldr lr, [pc, #256] @ 23270 <__cxa_atexit@plt+0x17a48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #22 │ │ │ │ sub r1, r3, #14 │ │ │ │ str r7, [r6, #60] @ 0x3c │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ add r7, r6, #68 @ 0x44 │ │ │ │ stm r7, {r2, r8, lr} │ │ │ │ str r1, [r6, #80] @ 0x50 │ │ │ │ str r0, [r6, #84] @ 0x54 │ │ │ │ sub r7, r3, #7 │ │ │ │ add r3, r6, #120 @ 0x78 │ │ │ │ cmp sl, r3 │ │ │ │ - bcc 241d0 <__cxa_atexit@plt+0x189a8> │ │ │ │ - ldr lr, [pc, #212] @ 2421c <__cxa_atexit@plt+0x189f4> │ │ │ │ + bcc 23230 <__cxa_atexit@plt+0x17a08> │ │ │ │ + ldr lr, [pc, #212] @ 2327c <__cxa_atexit@plt+0x17a54> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub fp, r5, #28 │ │ │ │ ldm fp, {r8, r9, sl, fp} │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmda r5, {r0, r1, ip} │ │ │ │ str lr, [r6, #88] @ 0x58 │ │ │ │ str r7, [r6, #92] @ 0x5c │ │ │ │ @@ -25173,23 +24173,23 @@ │ │ │ │ str r9, [r6, #116] @ 0x74 │ │ │ │ str r8, [r6, #120] @ 0x78 │ │ │ │ sub r7, r3, #31 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx ip │ │ │ │ mov r3, r6 │ │ │ │ - b 24198 <__cxa_atexit@plt+0x18970> │ │ │ │ + b 231f8 <__cxa_atexit@plt+0x179d0> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #120] @ 24218 <__cxa_atexit@plt+0x189f0> │ │ │ │ + ldr r7, [pc, #120] @ 23278 <__cxa_atexit@plt+0x17a50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 24214 <__cxa_atexit@plt+0x189ec> │ │ │ │ + ldr r7, [pc, #96] @ 23274 <__cxa_atexit@plt+0x17a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ @@ -25206,33 +24206,33 @@ │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xffffd0a4 │ │ │ │ @ instruction: 0xffffd0b8 │ │ │ │ - rscseq r1, r3, ip, ror #30 │ │ │ │ - smlaleq r1, r4, r0, fp │ │ │ │ - rsceq r1, r4, r4, lsl #27 │ │ │ │ - rscseq r1, r3, r8, lsr pc │ │ │ │ + rscseq r2, r3, ip, lsl #30 │ │ │ │ + rsceq r2, r4, r4, asr #13 │ │ │ │ + strhteq r2, [r4], #136 @ 0x88 │ │ │ │ + ldrsbteq r2, [r3], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 24290 <__cxa_atexit@plt+0x18a68> │ │ │ │ + bcc 232f0 <__cxa_atexit@plt+0x17ac8> │ │ │ │ ldr r2, [r5, #32]! │ │ │ │ str r2, [sp] │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, lr} │ │ │ │ - ldr ip, [pc, #60] @ 2429c <__cxa_atexit@plt+0x18a74> │ │ │ │ + ldr ip, [pc, #60] @ 232fc <__cxa_atexit@plt+0x17ad4> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str ip, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -25241,43 +24241,1043 @@ │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r1, r3, r0, lsr #28 │ │ │ │ + rscseq r2, r3, r0, asr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 242d8 <__cxa_atexit@plt+0x18ab0> │ │ │ │ - ldr r3, [pc, #40] @ 242f0 <__cxa_atexit@plt+0x18ac8> │ │ │ │ + bcc 23338 <__cxa_atexit@plt+0x17b10> │ │ │ │ + ldr r3, [pc, #40] @ 23350 <__cxa_atexit@plt+0x17b28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 242f4 <__cxa_atexit@plt+0x18acc> │ │ │ │ + ldr r7, [pc, #20] @ 23354 <__cxa_atexit@plt+0x17b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r3, ip, ror #27 │ │ │ │ - rsceq r1, r4, r0, lsr #26 │ │ │ │ - sbceq ip, lr, r1, lsl fp │ │ │ │ + rscseq r2, r3, r8, lsl #27 │ │ │ │ + rsceq r2, r4, r4, asr r8 │ │ │ │ + sbceq sp, lr, lr, lsr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ 23388 <__cxa_atexit@plt+0x17b60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ + rsceq r2, r4, ip, lsr #17 │ │ │ │ + ldrdeq r2, [r4], #128 @ 0x80 @ │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 233f0 <__cxa_atexit@plt+0x17bc8> │ │ │ │ + ldr r3, [pc, #80] @ 23400 <__cxa_atexit@plt+0x17bd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 233e0 <__cxa_atexit@plt+0x17bb8> │ │ │ │ + ldr r7, [pc, #60] @ 23404 <__cxa_atexit@plt+0x17bdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 23408 <__cxa_atexit@plt+0x17be0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r2, r4, r4, lsl #17 │ │ │ │ + rsceq r2, r4, r4, asr r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 23430 <__cxa_atexit@plt+0x17c08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r2, r4, ip, lsr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 2345c <__cxa_atexit@plt+0x17c34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ 23460 <__cxa_atexit@plt+0x17c38> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rscseq r2, r3, r8, ror #24 │ │ │ │ + rsceq r2, r4, r8, ror #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2348c <__cxa_atexit@plt+0x17c64> │ │ │ │ + ldr r7, [pc, #20] @ 23498 <__cxa_atexit@plt+0x17c70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ + ldrdeq r2, [r4], #112 @ 0x70 @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #20] @ 234c4 <__cxa_atexit@plt+0x17c9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 234c8 <__cxa_atexit@plt+0x17ca0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + smlaleq r2, r4, r4, r7 │ │ │ │ + rsceq r2, r4, r4, asr #15 │ │ │ │ + rsceq r2, r4, ip, lsr #15 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #20] @ 234f8 <__cxa_atexit@plt+0x17cd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 234fc <__cxa_atexit@plt+0x17cd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + rsceq r2, r4, r0, ror #14 │ │ │ │ + smlaleq r2, r4, r0, r7 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ 23518 <__cxa_atexit@plt+0x17cf0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ + rsceq r2, r4, r8, lsl #15 │ │ │ │ + rsceq r2, r4, ip, lsr #15 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 23580 <__cxa_atexit@plt+0x17d58> │ │ │ │ + ldr r3, [pc, #80] @ 23590 <__cxa_atexit@plt+0x17d68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 23570 <__cxa_atexit@plt+0x17d48> │ │ │ │ + ldr r7, [pc, #60] @ 23594 <__cxa_atexit@plt+0x17d6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 23598 <__cxa_atexit@plt+0x17d70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r2, r4, r0, ror #14 │ │ │ │ + rsceq r2, r4, r0, lsr r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 235c0 <__cxa_atexit@plt+0x17d98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r2, r4, r8, lsl #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 235ec <__cxa_atexit@plt+0x17dc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ 235f0 <__cxa_atexit@plt+0x17dc8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrsbteq r2, [r3], #168 @ 0xa8 │ │ │ │ + rsceq r2, r4, r4, asr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2361c <__cxa_atexit@plt+0x17df4> │ │ │ │ + ldr r7, [pc, #20] @ 23628 <__cxa_atexit@plt+0x17e00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ + rsceq r2, r4, ip, lsr #13 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #20] @ 23654 <__cxa_atexit@plt+0x17e2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 23658 <__cxa_atexit@plt+0x17e30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + rsceq r2, r4, r0, ror r6 │ │ │ │ + rsceq r2, r4, r0, lsr #13 │ │ │ │ + rsceq r2, r4, r8, lsl #13 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #20] @ 23688 <__cxa_atexit@plt+0x17e60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 2368c <__cxa_atexit@plt+0x17e64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + rsceq r2, r4, ip, lsr r6 │ │ │ │ + rsceq r2, r4, ip, ror #12 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ 236a8 <__cxa_atexit@plt+0x17e80> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ + rsceq r2, r4, r4, ror #12 │ │ │ │ + rsceq r2, r4, r8, lsl #13 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 23710 <__cxa_atexit@plt+0x17ee8> │ │ │ │ + ldr r3, [pc, #80] @ 23720 <__cxa_atexit@plt+0x17ef8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 23700 <__cxa_atexit@plt+0x17ed8> │ │ │ │ + ldr r7, [pc, #60] @ 23724 <__cxa_atexit@plt+0x17efc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 23728 <__cxa_atexit@plt+0x17f00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r2, r4, ip, lsr r6 │ │ │ │ + rsceq r2, r4, ip, lsl #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 23750 <__cxa_atexit@plt+0x17f28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r2, r4, r4, ror #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 2377c <__cxa_atexit@plt+0x17f54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ 23780 <__cxa_atexit@plt+0x17f58> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rscseq r2, r3, r8, asr #18 │ │ │ │ + rsceq r2, r4, r0, lsr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 237ac <__cxa_atexit@plt+0x17f84> │ │ │ │ + ldr r7, [pc, #20] @ 237b8 <__cxa_atexit@plt+0x17f90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ + rsceq r2, r4, r8, lsl #11 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #20] @ 237e4 <__cxa_atexit@plt+0x17fbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 237e8 <__cxa_atexit@plt+0x17fc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + rsceq r2, r4, ip, asr #10 │ │ │ │ + rsceq r2, r4, ip, ror r5 │ │ │ │ + rsceq r2, r4, r4, ror #10 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #20] @ 23818 <__cxa_atexit@plt+0x17ff0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 2381c <__cxa_atexit@plt+0x17ff4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + rsceq r2, r4, r8, lsl r5 │ │ │ │ + rsceq r2, r4, r8, asr #10 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ 23838 <__cxa_atexit@plt+0x18010> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ + rsceq r2, r4, r0, asr #10 │ │ │ │ + rsceq r2, r4, r4, ror #10 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 238a0 <__cxa_atexit@plt+0x18078> │ │ │ │ + ldr r3, [pc, #80] @ 238b0 <__cxa_atexit@plt+0x18088> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 23890 <__cxa_atexit@plt+0x18068> │ │ │ │ + ldr r7, [pc, #60] @ 238b4 <__cxa_atexit@plt+0x1808c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 238b8 <__cxa_atexit@plt+0x18090> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r2, r4, r8, lsl r5 │ │ │ │ + rsceq r2, r4, r8, ror #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 238e0 <__cxa_atexit@plt+0x180b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r2, r4, r0, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 2390c <__cxa_atexit@plt+0x180e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ 23910 <__cxa_atexit@plt+0x180e8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrhteq r2, [r3], #120 @ 0x78 │ │ │ │ + rsceq r2, r4, ip, ror r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2393c <__cxa_atexit@plt+0x18114> │ │ │ │ + ldr r7, [pc, #20] @ 23948 <__cxa_atexit@plt+0x18120> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ + rsceq r2, r4, r4, ror #8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #20] @ 23974 <__cxa_atexit@plt+0x1814c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 23978 <__cxa_atexit@plt+0x18150> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + rsceq r2, r4, r8, lsr #8 │ │ │ │ + rsceq r2, r4, r8, asr r4 │ │ │ │ + rsceq r2, r4, r0, asr #8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #20] @ 239a8 <__cxa_atexit@plt+0x18180> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 239ac <__cxa_atexit@plt+0x18184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + strdeq r2, [r4], #52 @ 0x34 @ │ │ │ │ + rsceq r2, r4, r4, lsr #8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ 239c8 <__cxa_atexit@plt+0x181a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ + rsceq r2, r4, ip, lsl r4 │ │ │ │ + rsceq r2, r4, r0, asr #8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 23a30 <__cxa_atexit@plt+0x18208> │ │ │ │ + ldr r3, [pc, #80] @ 23a40 <__cxa_atexit@plt+0x18218> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 23a20 <__cxa_atexit@plt+0x181f8> │ │ │ │ + ldr r7, [pc, #60] @ 23a44 <__cxa_atexit@plt+0x1821c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 23a48 <__cxa_atexit@plt+0x18220> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strdeq r2, [r4], #52 @ 0x34 @ │ │ │ │ + rsceq r2, r4, r4, asr #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 23a70 <__cxa_atexit@plt+0x18248> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + smlaleq r2, r4, ip, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 23a9c <__cxa_atexit@plt+0x18274> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ 23aa0 <__cxa_atexit@plt+0x18278> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rscseq r2, r3, r8, lsr #12 │ │ │ │ + rsceq r2, r4, r8, asr r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 23acc <__cxa_atexit@plt+0x182a4> │ │ │ │ + ldr r7, [pc, #20] @ 23ad8 <__cxa_atexit@plt+0x182b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ + rsceq r2, r4, r0, asr #6 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #20] @ 23b04 <__cxa_atexit@plt+0x182dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 23b08 <__cxa_atexit@plt+0x182e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + rsceq r2, r4, r4, lsl #6 │ │ │ │ + rsceq r2, r4, r4, lsr r3 │ │ │ │ + rsceq r2, r4, ip, lsl r3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #20] @ 23b38 <__cxa_atexit@plt+0x18310> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 23b3c <__cxa_atexit@plt+0x18314> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + ldrdeq r2, [r4], #32 @ │ │ │ │ + rsceq r2, r4, r0, lsl #6 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ 23b58 <__cxa_atexit@plt+0x18330> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b b186f8 <__cxa_atexit@plt+0xb0ced0> │ │ │ │ + strdeq r2, [r4], #40 @ 0x28 @ │ │ │ │ + rsceq r2, r4, ip, lsl r3 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 23bc0 <__cxa_atexit@plt+0x18398> │ │ │ │ + ldr r3, [pc, #80] @ 23bd0 <__cxa_atexit@plt+0x183a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 23bb0 <__cxa_atexit@plt+0x18388> │ │ │ │ + ldr r7, [pc, #60] @ 23bd4 <__cxa_atexit@plt+0x183ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 23bd8 <__cxa_atexit@plt+0x183b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrdeq r2, [r4], #32 @ │ │ │ │ + rsceq r2, r4, r0, lsr #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 23c00 <__cxa_atexit@plt+0x183d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r2, r4, r8, ror r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 23c2c <__cxa_atexit@plt+0x18404> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ 23c30 <__cxa_atexit@plt+0x18408> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + smlalseq r2, r3, r8, r4 │ │ │ │ + rsceq r2, r4, r4, lsr r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 23c5c <__cxa_atexit@plt+0x18434> │ │ │ │ + ldr r7, [pc, #20] @ 23c68 <__cxa_atexit@plt+0x18440> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ + rsceq r2, r4, ip, lsl r2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #20] @ 23c94 <__cxa_atexit@plt+0x1846c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 23c98 <__cxa_atexit@plt+0x18470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + rsceq r2, r4, r0, ror #3 │ │ │ │ + rsceq r2, r4, r0, lsl r2 │ │ │ │ + strdeq r2, [r4], #24 @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #20] @ 23cc8 <__cxa_atexit@plt+0x184a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 23ccc <__cxa_atexit@plt+0x184a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + rsceq r2, r4, ip, lsr #3 │ │ │ │ + ldrdeq r2, [r4], #28 @ │ │ │ │ + strdeq r2, [r4], #32 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 23d28 <__cxa_atexit@plt+0x18500> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 23d20 <__cxa_atexit@plt+0x184f8> │ │ │ │ + ldr r3, [pc, #44] @ 23d30 <__cxa_atexit@plt+0x18508> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 23d34 <__cxa_atexit@plt+0x1850c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b a3b8ac <__cxa_atexit@plt+0xa30084> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strhteq r2, [r4], #32 │ │ │ │ + rscseq r2, r3, ip, lsr #6 │ │ │ │ + smlaleq r2, r4, r8, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 23ddc <__cxa_atexit@plt+0x185b4> │ │ │ │ + ldr r1, [pc, #140] @ 23de8 <__cxa_atexit@plt+0x185c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #120] @ 23dec <__cxa_atexit@plt+0x185c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 23db0 <__cxa_atexit@plt+0x18588> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 23dbc <__cxa_atexit@plt+0x18594> │ │ │ │ + ldr r2, [pc, #96] @ 23df0 <__cxa_atexit@plt+0x185c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 23dd0 <__cxa_atexit@plt+0x185a8> │ │ │ │ + mov r7, r3 │ │ │ │ + b 23e60 <__cxa_atexit@plt+0x18638> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rscseq r2, r3, r4, lsl #5 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq r2, [r4], #28 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 23e34 <__cxa_atexit@plt+0x1860c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #48] @ 23e50 <__cxa_atexit@plt+0x18628> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 23e48 <__cxa_atexit@plt+0x18620> │ │ │ │ + b 23e60 <__cxa_atexit@plt+0x18638> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r2, r4, ip, ror r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ + bne 23e90 <__cxa_atexit@plt+0x18668> │ │ │ │ + ldr r2, [pc, #132] @ 23efc <__cxa_atexit@plt+0x186d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 23ec8 <__cxa_atexit@plt+0x186a0> │ │ │ │ + b 23f0c <__cxa_atexit@plt+0x186e4> │ │ │ │ + ldr r2, [pc, #92] @ 23ef4 <__cxa_atexit@plt+0x186cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 23ed0 <__cxa_atexit@plt+0x186a8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 23ee8 <__cxa_atexit@plt+0x186c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 23ef8 <__cxa_atexit@plt+0x186d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 23fb8 <__cxa_atexit@plt+0x18790> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + rsceq r2, r4, r0, lsl #2 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r2, [r4], #0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 23f48 <__cxa_atexit@plt+0x18720> │ │ │ │ + ldr r3, [pc, #80] @ 23f70 <__cxa_atexit@plt+0x18748> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 23f5c <__cxa_atexit@plt+0x18734> │ │ │ │ + cmp r3, #0 │ │ │ │ + ldreq r0, [r7] │ │ │ │ + ldrne r0, [r5, #20]! │ │ │ │ + ldrne r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #20 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 23f74 <__cxa_atexit@plt+0x1874c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 23fb8 <__cxa_atexit@plt+0x18790> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r2, r4, r4, ror r0 │ │ │ │ + rsceq r2, r4, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 23fa8 <__cxa_atexit@plt+0x18780> │ │ │ │ + ldr r3, [pc, #28] @ 23fb4 <__cxa_atexit@plt+0x1878c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 23fb8 <__cxa_atexit@plt+0x18790> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, r4, r0, asr #32 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #212] @ 24098 <__cxa_atexit@plt+0x18870> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 23ff8 <__cxa_atexit@plt+0x187d0> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 24040 <__cxa_atexit@plt+0x18818> │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + b 23fc4 <__cxa_atexit@plt+0x1879c> │ │ │ │ + ldr r3, [pc, #156] @ 2409c <__cxa_atexit@plt+0x18874> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 24040 <__cxa_atexit@plt+0x18818> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2407c <__cxa_atexit@plt+0x18854> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + bne 24048 <__cxa_atexit@plt+0x18820> │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #84] @ 240a4 <__cxa_atexit@plt+0x1887c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #80] @ 240a8 <__cxa_atexit@plt+0x18880> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #121 @ 0x79 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub sl, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ + ldr r6, [pc, #28] @ 240a0 <__cxa_atexit@plt+0x18878> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + rscseq r1, r3, ip, lsr #31 │ │ │ │ + ldrshteq r1, [r3], #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 23fb8 <__cxa_atexit@plt+0x18790> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 24138 <__cxa_atexit@plt+0x18910> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + bne 24108 <__cxa_atexit@plt+0x188e0> │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ + ldr r2, [pc, #68] @ 24154 <__cxa_atexit@plt+0x1892c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #64] @ 24158 <__cxa_atexit@plt+0x18930> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #121 @ 0x79 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ + ldr r3, [pc, #16] @ 24150 <__cxa_atexit@plt+0x18928> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rscseq r1, r3, ip, ror #29 │ │ │ │ + rscseq r1, r3, r0, lsr pc │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 241cc <__cxa_atexit@plt+0x189a4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + bne 2419c <__cxa_atexit@plt+0x18974> │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ + ldr r2, [pc, #68] @ 241e8 <__cxa_atexit@plt+0x189c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #64] @ 241ec <__cxa_atexit@plt+0x189c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #121 @ 0x79 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ + ldr r3, [pc, #16] @ 241e4 <__cxa_atexit@plt+0x189bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + rscseq r1, r3, r8, asr lr │ │ │ │ + smlalseq r1, r3, ip, lr │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 24234 <__cxa_atexit@plt+0x18a0c> │ │ │ │ + ldr r7, [pc, #52] @ 24244 <__cxa_atexit@plt+0x18a1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #48] @ 24248 <__cxa_atexit@plt+0x18a20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 2424c <__cxa_atexit@plt+0x18a24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + add r7, r2, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + ldr r7, [pc, #20] @ 24250 <__cxa_atexit@plt+0x18a28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r1, r4, r0, ror fp │ │ │ │ + rsceq r1, r4, r0, lsr #23 │ │ │ │ + rsceq r1, r4, ip, lsr #27 │ │ │ │ + rsceq r1, r4, ip, ror sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 24298 <__cxa_atexit@plt+0x18a70> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 242a4 <__cxa_atexit@plt+0x18a7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + rsceq r1, r4, r4, lsr sp │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 242f0 <__cxa_atexit@plt+0x18ac8> │ │ │ │ + ldr r7, [pc, #52] @ 24300 <__cxa_atexit@plt+0x18ad8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #48] @ 24304 <__cxa_atexit@plt+0x18adc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 24308 <__cxa_atexit@plt+0x18ae0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + add r7, r2, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + ldr r7, [pc, #20] @ 2430c <__cxa_atexit@plt+0x18ae4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + strhteq r1, [r4], #164 @ 0xa4 │ │ │ │ + rsceq r1, r4, r4, ror #21 │ │ │ │ + strdeq r1, [r4], #192 @ 0xc0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -25311,15 +25311,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 243b8 <__cxa_atexit@plt+0x18b90> │ │ │ │ ldr r5, [pc, #28] @ 243c8 <__cxa_atexit@plt+0x18ba0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r7, [pc, #12] @ 243cc <__cxa_atexit@plt+0x18ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r1, r4, r4, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -25376,15 +25376,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 244bc <__cxa_atexit@plt+0x18c94> │ │ │ │ ldr r5, [pc, #28] @ 244cc <__cxa_atexit@plt+0x18ca4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r7, [pc, #12] @ 244d0 <__cxa_atexit@plt+0x18ca8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r1, r4, r4, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -25410,15 +25410,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24544 <__cxa_atexit@plt+0x18d1c> │ │ │ │ ldr r2, [pc, #28] @ 24554 <__cxa_atexit@plt+0x18d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r7, [pc, #12] @ 24558 <__cxa_atexit@plt+0x18d30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r1, r4, r0, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -25487,15 +25487,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24678 <__cxa_atexit@plt+0x18e50> │ │ │ │ ldr r5, [pc, #28] @ 24688 <__cxa_atexit@plt+0x18e60> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r7, [pc, #12] @ 2468c <__cxa_atexit@plt+0x18e64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ smlaleq r1, r4, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -25556,15 +25556,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2478c <__cxa_atexit@plt+0x18f64> │ │ │ │ ldr r5, [pc, #28] @ 2479c <__cxa_atexit@plt+0x18f74> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r7, [pc, #12] @ 247a0 <__cxa_atexit@plt+0x18f78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r1, r4, r0, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -25623,15 +25623,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24898 <__cxa_atexit@plt+0x19070> │ │ │ │ ldr r5, [pc, #28] @ 248a8 <__cxa_atexit@plt+0x19080> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r7, [pc, #12] @ 248ac <__cxa_atexit@plt+0x19084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r1, r4, r8, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -25657,15 +25657,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24920 <__cxa_atexit@plt+0x190f8> │ │ │ │ ldr r5, [pc, #28] @ 24930 <__cxa_atexit@plt+0x19108> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r7, [pc, #12] @ 24934 <__cxa_atexit@plt+0x1910c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r1, [r4], #100 @ 0x64 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -25788,15 +25788,15 @@ │ │ │ │ beq 24b4c <__cxa_atexit@plt+0x19324> │ │ │ │ ldr r9, [r5, #-12]! │ │ │ │ ldr r3, [pc, #80] @ 24b6c <__cxa_atexit@plt+0x19344> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 21944 <__cxa_atexit@plt+0x1611c> │ │ │ │ + b 209a4 <__cxa_atexit@plt+0x1517c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ @@ -25830,15 +25830,15 @@ │ │ │ │ beq 24be4 <__cxa_atexit@plt+0x193bc> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 24bf8 <__cxa_atexit@plt+0x193d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 21944 <__cxa_atexit@plt+0x1611c> │ │ │ │ + b 209a4 <__cxa_atexit@plt+0x1517c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -25857,30 +25857,30 @@ │ │ │ │ beq 24c40 <__cxa_atexit@plt+0x19418> │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 24c4c <__cxa_atexit@plt+0x19424> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 21944 <__cxa_atexit@plt+0x1611c> │ │ │ │ + b 209a4 <__cxa_atexit@plt+0x1517c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ rsceq r1, r4, r8, asr #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 24c7c <__cxa_atexit@plt+0x19454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 21944 <__cxa_atexit@plt+0x1611c> │ │ │ │ + b 209a4 <__cxa_atexit@plt+0x1517c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ @@ -25985,15 +25985,15 @@ │ │ │ │ beq 24e60 <__cxa_atexit@plt+0x19638> │ │ │ │ ldr r9, [r5, #-12]! │ │ │ │ ldr r3, [pc, #80] @ 24e80 <__cxa_atexit@plt+0x19658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 21944 <__cxa_atexit@plt+0x1611c> │ │ │ │ + b 209a4 <__cxa_atexit@plt+0x1517c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ @@ -26027,15 +26027,15 @@ │ │ │ │ beq 24ef8 <__cxa_atexit@plt+0x196d0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 24f0c <__cxa_atexit@plt+0x196e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 21944 <__cxa_atexit@plt+0x1611c> │ │ │ │ + b 209a4 <__cxa_atexit@plt+0x1517c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -26054,30 +26054,30 @@ │ │ │ │ beq 24f54 <__cxa_atexit@plt+0x1972c> │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 24f60 <__cxa_atexit@plt+0x19738> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 21944 <__cxa_atexit@plt+0x1611c> │ │ │ │ + b 209a4 <__cxa_atexit@plt+0x1517c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strhteq r1, [r4], #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 24f90 <__cxa_atexit@plt+0x19768> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 21944 <__cxa_atexit@plt+0x1611c> │ │ │ │ + b 209a4 <__cxa_atexit@plt+0x1517c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ @@ -26629,15 +26629,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25850 <__cxa_atexit@plt+0x1a028> │ │ │ │ ldr r5, [pc, #28] @ 25860 <__cxa_atexit@plt+0x1a038> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 211e0 <__cxa_atexit@plt+0x159b8> │ │ │ │ + b 20240 <__cxa_atexit@plt+0x14a18> │ │ │ │ ldr r7, [pc, #12] @ 25864 <__cxa_atexit@plt+0x1a03c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r0, r4, r8, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -26655,15 +26655,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 258b8 <__cxa_atexit@plt+0x1a090> │ │ │ │ ldr r5, [pc, #28] @ 258c8 <__cxa_atexit@plt+0x1a0a0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 211e0 <__cxa_atexit@plt+0x159b8> │ │ │ │ + b 20240 <__cxa_atexit@plt+0x14a18> │ │ │ │ ldr r7, [pc, #12] @ 258cc <__cxa_atexit@plt+0x1a0a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r0, r4, r4, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -26688,15 +26688,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25948 <__cxa_atexit@plt+0x1a120> │ │ │ │ ldr r5, [pc, #48] @ 25960 <__cxa_atexit@plt+0x1a138> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 211e0 <__cxa_atexit@plt+0x159b8> │ │ │ │ + b 20240 <__cxa_atexit@plt+0x14a18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2595c <__cxa_atexit@plt+0x1a134> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -26716,15 +26716,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 259b8 <__cxa_atexit@plt+0x1a190> │ │ │ │ ldr r5, [pc, #48] @ 259d0 <__cxa_atexit@plt+0x1a1a8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 211e0 <__cxa_atexit@plt+0x159b8> │ │ │ │ + b 20240 <__cxa_atexit@plt+0x14a18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 259cc <__cxa_atexit@plt+0x1a1a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -26778,15 +26778,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25ab0 <__cxa_atexit@plt+0x1a288> │ │ │ │ ldr r5, [pc, #48] @ 25ac8 <__cxa_atexit@plt+0x1a2a0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25ac4 <__cxa_atexit@plt+0x1a29c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -26806,15 +26806,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25b20 <__cxa_atexit@plt+0x1a2f8> │ │ │ │ ldr r5, [pc, #48] @ 25b38 <__cxa_atexit@plt+0x1a310> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25b34 <__cxa_atexit@plt+0x1a30c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -26830,15 +26830,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25b74 <__cxa_atexit@plt+0x1a34c> │ │ │ │ ldr r2, [pc, #28] @ 25b84 <__cxa_atexit@plt+0x1a35c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r7, [pc, #12] @ 25b88 <__cxa_atexit@plt+0x1a360> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe9f8 │ │ │ │ smlaleq r0, r4, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -26854,15 +26854,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25be0 <__cxa_atexit@plt+0x1a3b8> │ │ │ │ ldr r5, [pc, #48] @ 25bf8 <__cxa_atexit@plt+0x1a3d0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25bf4 <__cxa_atexit@plt+0x1a3cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -26882,15 +26882,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25c50 <__cxa_atexit@plt+0x1a428> │ │ │ │ ldr r5, [pc, #48] @ 25c68 <__cxa_atexit@plt+0x1a440> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25c64 <__cxa_atexit@plt+0x1a43c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -26910,15 +26910,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25cc0 <__cxa_atexit@plt+0x1a498> │ │ │ │ ldr r5, [pc, #48] @ 25cd8 <__cxa_atexit@plt+0x1a4b0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25cd4 <__cxa_atexit@plt+0x1a4ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -26938,15 +26938,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25d30 <__cxa_atexit@plt+0x1a508> │ │ │ │ ldr r5, [pc, #48] @ 25d48 <__cxa_atexit@plt+0x1a520> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25d44 <__cxa_atexit@plt+0x1a51c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -27943,15 +27943,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ b 26cc4 <__cxa_atexit@plt+0x1b49c> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - rscseq pc, r2, ip, lsr r4 @ │ │ │ │ + rscseq pc, r2, r8, lsr r4 @ │ │ │ │ rscseq pc, r2, r8, ror r3 @ │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ ldrsbteq pc, [r2], #52 @ 0x34 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -28134,15 +28134,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #-4]! │ │ │ │ str r7, [r3] │ │ │ │ stm r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 22618 <__cxa_atexit@plt+0x16df0> │ │ │ │ + b 21678 <__cxa_atexit@plt+0x15e50> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -28173,15 +28173,15 @@ │ │ │ │ beq 2707c <__cxa_atexit@plt+0x1b854> │ │ │ │ ldr r3, [pc, #48] @ 2708c <__cxa_atexit@plt+0x1b864> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 22618 <__cxa_atexit@plt+0x16df0> │ │ │ │ + b 21678 <__cxa_atexit@plt+0x15e50> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @@ -28200,15 +28200,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 270e8 <__cxa_atexit@plt+0x1b8c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 22618 <__cxa_atexit@plt+0x16df0> │ │ │ │ + b 21678 <__cxa_atexit@plt+0x15e50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ @@ -28216,15 +28216,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 22618 <__cxa_atexit@plt+0x16df0> │ │ │ │ + b 21678 <__cxa_atexit@plt+0x15e50> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mvn r2, r7 │ │ │ │ tst r2, #3 │ │ │ │ @@ -30064,15 +30064,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ rscseq sp, r2, r8, lsr r2 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ muleq r0, ip, r0 │ │ │ │ rscseq sp, r2, r8, lsl #5 │ │ │ │ - rscseq sp, r2, r8, lsr r3 │ │ │ │ + rscseq sp, r2, r4, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28e30 <__cxa_atexit@plt+0x1d608> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -30124,15 +30124,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ rscseq sp, r2, r8, ror r1 │ │ │ │ - rscseq sp, r2, r8, lsr #4 │ │ │ │ + rscseq sp, r2, r4, lsr #4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub ip, r5, #4 │ │ │ │ cmp fp, ip │ │ │ │ bhi 28fd0 <__cxa_atexit@plt+0x1d7a8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -30205,15 +30205,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - rscseq sp, r2, ip, asr #2 │ │ │ │ + rscseq sp, r2, r8, asr #2 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ rscseq sp, r2, r8, asr r0 │ │ │ │ rsceq sp, r3, r4, ror r0 │ │ │ │ rsceq sp, r3, r0, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -30290,15 +30290,15 @@ │ │ │ │ rscseq ip, r2, r4, ror #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 227cc <__cxa_atexit@plt+0x16fa4> │ │ │ │ + b 2182c <__cxa_atexit@plt+0x16004> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 291d4 <__cxa_atexit@plt+0x1d9ac> │ │ │ │ @@ -30415,15 +30415,15 @@ │ │ │ │ bhi 29378 <__cxa_atexit@plt+0x1db50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 29380 <__cxa_atexit@plt+0x1db58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1e5c4 <__cxa_atexit@plt+0x12d9c> │ │ │ │ + b 1d624 <__cxa_atexit@plt+0x11dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlalseq ip, r2, r0, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -30648,15 +30648,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #124] @ 29790 <__cxa_atexit@plt+0x1df68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 1df2c <__cxa_atexit@plt+0x12704> │ │ │ │ + b 1cf8c <__cxa_atexit@plt+0x11764> │ │ │ │ ldr r2, [pc, #92] @ 29780 <__cxa_atexit@plt+0x1df58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r1, r2, r7} │ │ │ │ ldr r3, [pc, #76] @ 29784 <__cxa_atexit@plt+0x1df5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -30678,15 +30678,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ rscseq ip, r2, r4, lsl #18 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rscseq ip, r2, r8, lsr #18 │ │ │ │ ldrhteq ip, [r2], #140 @ 0x8c │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq ip, r2, r8, lsr #19 │ │ │ │ + rscseq ip, r2, r4, lsr #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 297bc <__cxa_atexit@plt+0x1df94> │ │ │ │ ldr r7, [pc, #60] @ 297ec <__cxa_atexit@plt+0x1dfc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -30719,15 +30719,15 @@ │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #44] @ 29850 <__cxa_atexit@plt+0x1e028> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 1df2c <__cxa_atexit@plt+0x12704> │ │ │ │ + b 1cf8c <__cxa_atexit@plt+0x11764> │ │ │ │ ldr r7, [pc, #12] @ 2984c <__cxa_atexit@plt+0x1e024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ rscseq ip, r2, r8, ror #15 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @@ -30767,15 +30767,15 @@ │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #44] @ 29910 <__cxa_atexit@plt+0x1e0e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 1df2c <__cxa_atexit@plt+0x12704> │ │ │ │ + b 1cf8c <__cxa_atexit@plt+0x11764> │ │ │ │ ldr r7, [pc, #12] @ 2990c <__cxa_atexit@plt+0x1e0e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ rscseq ip, r2, r8, lsr #14 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @@ -30926,15 +30926,15 @@ │ │ │ │ bhi 29b74 <__cxa_atexit@plt+0x1e34c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 29b7c <__cxa_atexit@plt+0x1e354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 205dc <__cxa_atexit@plt+0x14db4> │ │ │ │ + b 1f63c <__cxa_atexit@plt+0x13e14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlalseq ip, r2, r0, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -31396,19 +31396,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rscseq fp, r2, ip, ror #27 │ │ │ │ ldrhteq fp, [r2], #220 @ 0xdc │ │ │ │ rscseq fp, r2, ip, lsr #27 │ │ │ │ - rscseq fp, r2, r0, ror #28 │ │ │ │ - rscseq fp, r2, r0, asr lr │ │ │ │ + rscseq fp, r2, ip, asr lr │ │ │ │ + rscseq fp, r2, ip, asr #28 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ rscseq fp, r2, r8, asr #28 │ │ │ │ - ldrshteq fp, [r2], #232 @ 0xe8 │ │ │ │ + ldrshteq fp, [r2], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a30c <__cxa_atexit@plt+0x1eae4> │ │ │ │ @@ -31445,16 +31445,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ rscseq fp, r2, r0, lsl #26 │ │ │ │ ldrsbteq fp, [r2], #204 @ 0xcc │ │ │ │ rscseq fp, r2, ip, asr #25 │ │ │ │ - rscseq fp, r2, r0, lsl #27 │ │ │ │ - rscseq fp, r2, r0, ror sp │ │ │ │ + rscseq fp, r2, ip, ror sp │ │ │ │ + rscseq fp, r2, ip, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a3c4 <__cxa_atexit@plt+0x1eb9c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2a3cc <__cxa_atexit@plt+0x1eba4> │ │ │ │ @@ -31705,15 +31705,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsceq fp, r3, r4, lsr #20 │ │ │ │ rsceq fp, r3, r8, lsl sl │ │ │ │ - rscseq fp, r2, r4, ror #18 │ │ │ │ + rscseq fp, r2, r0, ror #18 │ │ │ │ smlalseq fp, r2, r4, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -31737,15 +31737,15 @@ │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ b 2a068 <__cxa_atexit@plt+0x1e840> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrsbteq fp, [r2], #136 @ 0x88 │ │ │ │ + ldrsbteq fp, [r2], #132 @ 0x84 │ │ │ │ rscseq fp, r2, r8, lsl #16 │ │ │ │ rsceq fp, r3, r8, lsr #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -32412,15 +32412,15 @@ │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ rsceq sl, r3, r0, lsr pc │ │ │ │ rsceq sl, r3, r4, lsr #30 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - rscseq sl, r2, r8, ror #28 │ │ │ │ + rscseq sl, r2, r4, ror #28 │ │ │ │ smlalseq sl, r2, ip, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -32450,15 +32450,15 @@ │ │ │ │ b 2a068 <__cxa_atexit@plt+0x1e840> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrhteq sl, [r2], #220 @ 0xdc │ │ │ │ + ldrhteq sl, [r2], #216 @ 0xd8 │ │ │ │ ldrshteq sl, [r2], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2b37c <__cxa_atexit@plt+0x1fb54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 2b380 <__cxa_atexit@plt+0x1fb58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -34712,15 +34712,15 @@ │ │ │ │ bhi 2d69c <__cxa_atexit@plt+0x21e74> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2d6a4 <__cxa_atexit@plt+0x21e7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1e5c4 <__cxa_atexit@plt+0x12d9c> │ │ │ │ + b 1d624 <__cxa_atexit@plt+0x11dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r8, r2, ip, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -34824,15 +34824,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq r8, r2, r8, lsr #16 │ │ │ │ rscseq r8, r2, r4, lsl r8 │ │ │ │ - rscseq r8, r2, r4, asr #17 │ │ │ │ + rscseq r8, r2, r0, asr #17 │ │ │ │ ldrhteq r8, [r2], #132 @ 0x84 │ │ │ │ rscseq r8, r2, r8, lsr #17 │ │ │ │ rscseq r8, r2, ip, lsr #17 │ │ │ │ rsceq r8, r3, r4, asr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -34871,15 +34871,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq r8, r2, ip, ror #14 │ │ │ │ rscseq r8, r2, r8, asr r7 │ │ │ │ - rscseq r8, r2, r8, lsl #16 │ │ │ │ + rscseq r8, r2, r4, lsl #16 │ │ │ │ ldrshteq r8, [r2], #120 @ 0x78 │ │ │ │ rscseq r8, r2, ip, ror #15 │ │ │ │ ldrshteq r8, [r2], #112 @ 0x70 │ │ │ │ rsceq r8, r3, r8, lsl #29 │ │ │ │ rsceq r8, r3, r8, ror #28 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ @@ -35491,15 +35491,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrhteq r7, [r2], #220 @ 0xdc │ │ │ │ rscseq r7, r2, r8, lsr #27 │ │ │ │ - rscseq r7, r2, r8, asr lr │ │ │ │ + rscseq r7, r2, r4, asr lr │ │ │ │ rscseq r7, r2, r8, asr #28 │ │ │ │ rscseq r7, r2, ip, lsr lr │ │ │ │ rscseq r7, r2, r4, asr #28 │ │ │ │ rsceq r8, r3, r4, asr #10 │ │ │ │ rsceq r8, r3, ip, lsl #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -35539,15 +35539,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrshteq r7, [r2], #204 @ 0xcc │ │ │ │ rscseq r7, r2, r8, ror #25 │ │ │ │ - smlalseq r7, r2, r8, sp │ │ │ │ + smlalseq r7, r2, r4, sp │ │ │ │ rscseq r7, r2, r8, lsl #27 │ │ │ │ rscseq r7, r2, ip, ror sp │ │ │ │ rscseq r7, r2, r4, lsl #27 │ │ │ │ rsceq r8, r3, r4, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ @@ -35642,15 +35642,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsceq r8, r3, ip, asr r3 │ │ │ │ rsceq r8, r3, r0, asr r3 │ │ │ │ - rscseq r7, r2, r0, ror #23 │ │ │ │ + ldrsbteq r7, [r2], #188 @ 0xbc │ │ │ │ rscseq r7, r2, r0, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -35674,15 +35674,15 @@ │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ b 2a068 <__cxa_atexit@plt+0x1e840> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r7, r2, r4, asr fp │ │ │ │ + rscseq r7, r2, r0, asr fp │ │ │ │ rscseq r7, r2, r4, lsl #21 │ │ │ │ rsceq r8, r3, r0, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -35785,15 +35785,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rsceq r8, r3, r0, lsr #2 │ │ │ │ rsceq r8, r3, r4, lsl r1 │ │ │ │ - rscseq r7, r2, r4, lsr #19 │ │ │ │ + rscseq r7, r2, r0, lsr #19 │ │ │ │ ldrsbteq r7, [r2], #132 @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -35817,15 +35817,15 @@ │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ b 2a068 <__cxa_atexit@plt+0x1e840> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r7, r2, r8, lsl r9 │ │ │ │ + rscseq r7, r2, r4, lsl r9 │ │ │ │ rscseq r7, r2, r8, asr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -35887,15 +35887,15 @@ │ │ │ │ bhi 2e8f8 <__cxa_atexit@plt+0x230d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2e900 <__cxa_atexit@plt+0x230d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1e5c4 <__cxa_atexit@plt+0x12d9c> │ │ │ │ + b 1d624 <__cxa_atexit@plt+0x11dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r7, r2, r0, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -37050,15 +37050,15 @@ │ │ │ │ bhi 2fb24 <__cxa_atexit@plt+0x242fc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2fb2c <__cxa_atexit@plt+0x24304> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1e5c4 <__cxa_atexit@plt+0x12d9c> │ │ │ │ + b 1d624 <__cxa_atexit@plt+0x11dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r6, r2, r4, ror #9 │ │ │ │ strhteq r6, [r3], #196 @ 0xc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -42906,15 +42906,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 356b8 <__cxa_atexit@plt+0x29e90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 211e0 <__cxa_atexit@plt+0x159b8> │ │ │ │ + b 20240 <__cxa_atexit@plt+0x14a18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrhteq r0, [r2], #144 @ 0x90 │ │ │ │ rscseq r0, r2, r4, asr #20 │ │ │ │ rsceq r2, r3, r8, lsr #11 │ │ │ │ @@ -42932,15 +42932,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 35720 <__cxa_atexit@plt+0x29ef8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 24028 <__cxa_atexit@plt+0x18800> │ │ │ │ + b 23088 <__cxa_atexit@plt+0x17860> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r0, r2, r8, asr #18 │ │ │ │ ldrsbteq r0, [r2], #156 @ 0x9c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -56442,15 +56442,15 @@ │ │ │ │ bne 42a14 <__cxa_atexit@plt+0x371ec> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b 1c38a4 <__cxa_atexit@plt+0x1b807c> │ │ │ │ + b 2b7128 <__cxa_atexit@plt+0x2ab900> │ │ │ │ andeq r0, r0, r7, lsr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 42a44 <__cxa_atexit@plt+0x3721c> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -56527,28 +56527,28 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ - b 1c4fe4 <__cxa_atexit@plt+0x1b97bc> │ │ │ │ + b 2b8868 <__cxa_atexit@plt+0x2ad040> │ │ │ │ ldrdeq r5, [r2], #60 @ 0x3c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42bac <__cxa_atexit@plt+0x37384> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 42bb4 <__cxa_atexit@plt+0x3738c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1caaa0 <__cxa_atexit@plt+0x1bf278> │ │ │ │ + b 2be324 <__cxa_atexit@plt+0x2b2afc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r3, r1, r8, asr r4 │ │ │ │ smlaleq r5, r2, r0, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -56556,15 +56556,15 @@ │ │ │ │ bhi 42bec <__cxa_atexit@plt+0x373c4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 42bf4 <__cxa_atexit@plt+0x373cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1cbf80 <__cxa_atexit@plt+0x1c0758> │ │ │ │ + b 2bf804 <__cxa_atexit@plt+0x2b3fdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r3, r1, r8, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -57309,15 +57309,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ - b 1caaa0 <__cxa_atexit@plt+0x1bf278> │ │ │ │ + b 2be324 <__cxa_atexit@plt+0x2b2afc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ rsceq r4, r2, r8, asr #15 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -57329,15 +57329,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r3 │ │ │ │ b caff70 <__cxa_atexit@plt+0xca4748> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r3 │ │ │ │ - b 1caaa0 <__cxa_atexit@plt+0x1bf278> │ │ │ │ + b 2be324 <__cxa_atexit@plt+0x2b2afc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rsceq r4, r2, ip, ror r7 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 43834 <__cxa_atexit@plt+0x3800c> │ │ │ │ @@ -57384,15 +57384,15 @@ │ │ │ │ b 438cc <__cxa_atexit@plt+0x380a4> │ │ │ │ ldr r1, [pc, #20] @ 438dc <__cxa_atexit@plt+0x380b4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0] │ │ │ │ str lr, [r5, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r7 │ │ │ │ - b 1cbf80 <__cxa_atexit@plt+0x1c0758> │ │ │ │ + b 2bf804 <__cxa_atexit@plt+0x2b3fdc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsceq r4, r2, ip, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -58103,15 +58103,15 @@ │ │ │ │ bne 44408 <__cxa_atexit@plt+0x38be0> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 17d1d4 <__cxa_atexit@plt+0x1719ac> │ │ │ │ + b 270a58 <__cxa_atexit@plt+0x265230> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 44438 <__cxa_atexit@plt+0x38c10> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -58215,28 +58215,28 @@ │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b 17f644 <__cxa_atexit@plt+0x173e1c> │ │ │ │ + b 272ec8 <__cxa_atexit@plt+0x2676a0> │ │ │ │ rsceq r3, r2, r8, lsl sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4460c <__cxa_atexit@plt+0x38de4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 44614 <__cxa_atexit@plt+0x38dec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrshteq r1, [r1], #152 @ 0x98 │ │ │ │ rsceq r3, r2, ip, asr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -58246,15 +58246,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 4465c <__cxa_atexit@plt+0x38e34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 191058 <__cxa_atexit@plt+0x185830> │ │ │ │ + b 2848dc <__cxa_atexit@plt+0x2790b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrhteq r1, [r1], #148 @ 0x94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -59178,15 +59178,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -59211,15 +59211,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b caff70 <__cxa_atexit@plt+0xca4748> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ rsceq r2, r2, r0, lsr #21 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -59288,15 +59288,15 @@ │ │ │ │ b 45690 <__cxa_atexit@plt+0x39e68> │ │ │ │ ldr r3, [pc, #20] @ 4569c <__cxa_atexit@plt+0x39e74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 191058 <__cxa_atexit@plt+0x185830> │ │ │ │ + b 2848dc <__cxa_atexit@plt+0x2790b4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsceq r2, r2, r8, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -64343,15 +64343,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4a598 <__cxa_atexit@plt+0x3ed70> │ │ │ │ ldr r3, [pc, #44] @ 4a5b4 <__cxa_atexit@plt+0x3ed8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 162b04 <__cxa_atexit@plt+0x1572dc> │ │ │ │ + b 256388 <__cxa_atexit@plt+0x24ab60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq fp, r0, ip, lsl #21 │ │ │ │ @@ -64359,15 +64359,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4a5d8 <__cxa_atexit@plt+0x3edb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 162b04 <__cxa_atexit@plt+0x1572dc> │ │ │ │ + b 256388 <__cxa_atexit@plt+0x24ab60> │ │ │ │ rscseq fp, r0, r8, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4a63c <__cxa_atexit@plt+0x3ee14> │ │ │ │ @@ -65154,15 +65154,15 @@ │ │ │ │ bne 4b234 <__cxa_atexit@plt+0x3fa0c> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 17d1d4 <__cxa_atexit@plt+0x1719ac> │ │ │ │ + b 270a58 <__cxa_atexit@plt+0x265230> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 4b264 <__cxa_atexit@plt+0x3fa3c> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -65266,15 +65266,15 @@ │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b 17f644 <__cxa_atexit@plt+0x173e1c> │ │ │ │ + b 272ec8 <__cxa_atexit@plt+0x2676a0> │ │ │ │ rsceq ip, r1, r4, ror #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b480 <__cxa_atexit@plt+0x3fc58> │ │ │ │ @@ -71023,77 +71023,1079 @@ │ │ │ │ bx r0 │ │ │ │ sbceq r1, ip, r8, ror #1 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 50e08 <__cxa_atexit@plt+0x455e0> │ │ │ │ + ldr sl, [sl, r7] │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 50e34 <__cxa_atexit@plt+0x4560c> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r7, #11 │ │ │ │ + cmp r9, r3 │ │ │ │ + blt 50e04 <__cxa_atexit@plt+0x455dc> │ │ │ │ + mov r7, #15 │ │ │ │ + bne 50e04 <__cxa_atexit@plt+0x455dc> │ │ │ │ + ldr r8, [sl, #7] │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r1, r4, ror #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 50ea0 <__cxa_atexit@plt+0x45678> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 50e98 <__cxa_atexit@plt+0x45670> │ │ │ │ + ldr r3, [pc, #52] @ 50ea8 <__cxa_atexit@plt+0x45680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 50eac <__cxa_atexit@plt+0x45684> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 50eb0 <__cxa_atexit@plt+0x45688> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlaleq r7, r1, r0, fp │ │ │ │ + smlaleq r7, r1, ip, fp │ │ │ │ + ldrhteq r5, [r0], #20 │ │ │ │ + rsceq r7, r1, ip, asr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 50f14 <__cxa_atexit@plt+0x456ec> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 50f0c <__cxa_atexit@plt+0x456e4> │ │ │ │ + ldr r3, [pc, #52] @ 50f1c <__cxa_atexit@plt+0x456f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 50f20 <__cxa_atexit@plt+0x456f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 50f24 <__cxa_atexit@plt+0x456fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r1, ip, lsl #23 │ │ │ │ + rsceq r7, r1, r8, lsr #22 │ │ │ │ + rscseq r5, r0, r0, asr #2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + b 22ecd8 <__cxa_atexit@plt+0x2234b0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + b 22ecd8 <__cxa_atexit@plt+0x2234b0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 50f7c <__cxa_atexit@plt+0x45754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1df074 <__cxa_atexit@plt+0x1d384c> │ │ │ │ + rsceq r7, r1, ip, lsr fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #8] @ 50f9c <__cxa_atexit@plt+0x45774> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1df074 <__cxa_atexit@plt+0x1d384c> │ │ │ │ + rsceq r7, r1, ip, lsl fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 51038 <__cxa_atexit@plt+0x45810> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 51020 <__cxa_atexit@plt+0x457f8> │ │ │ │ + ldr r2, [pc, #120] @ 51048 <__cxa_atexit@plt+0x45820> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5102c <__cxa_atexit@plt+0x45804> │ │ │ │ + ldr r1, [pc, #84] @ 5104c <__cxa_atexit@plt+0x45824> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 51050 <__cxa_atexit@plt+0x45828> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r8, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1cdf0c <__cxa_atexit@plt+0x1c26e4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 51054 <__cxa_atexit@plt+0x4582c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strhteq r7, [r1], #168 @ 0xa8 │ │ │ │ + rsceq r7, r1, ip, ror sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 51088 <__cxa_atexit@plt+0x45860> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #28] @ 5108c <__cxa_atexit@plt+0x45864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r8, r2, #3 │ │ │ │ + b 1cdf0c <__cxa_atexit@plt+0x1c26e4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r7, r1, r8, asr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #152] @ 51138 <__cxa_atexit@plt+0x45910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + ands r3, r2, #3 │ │ │ │ + beq 51114 <__cxa_atexit@plt+0x458ec> │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 51120 <__cxa_atexit@plt+0x458f8> │ │ │ │ + ldr r3, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + ldr r1, [pc, #112] @ 5113c <__cxa_atexit@plt+0x45914> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 51128 <__cxa_atexit@plt+0x45900> │ │ │ │ + ldr r1, [pc, #84] @ 51140 <__cxa_atexit@plt+0x45918> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 51144 <__cxa_atexit@plt+0x4591c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + add r8, r0, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1cdf0c <__cxa_atexit@plt+0x1c26e4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + rsceq r7, r1, r4, asr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 511c0 <__cxa_atexit@plt+0x45998> │ │ │ │ + ldr r3, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + ldr r1, [pc, #96] @ 511d8 <__cxa_atexit@plt+0x459b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 511c8 <__cxa_atexit@plt+0x459a0> │ │ │ │ + ldr r1, [pc, #68] @ 511dc <__cxa_atexit@plt+0x459b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 511e0 <__cxa_atexit@plt+0x459b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + add r8, r0, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1cdf0c <__cxa_atexit@plt+0x1c26e4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + rsceq r7, r1, r8, lsl r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 51248 <__cxa_atexit@plt+0x45a20> │ │ │ │ + ldr r2, [pc, #80] @ 51250 <__cxa_atexit@plt+0x45a28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 51254 <__cxa_atexit@plt+0x45a2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 51238 <__cxa_atexit@plt+0x45a10> │ │ │ │ + ldr r3, [pc, #44] @ 51258 <__cxa_atexit@plt+0x45a30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-12]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 512e0 <__cxa_atexit@plt+0x45ab8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rscseq r4, r0, r8, ror #27 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ 5127c <__cxa_atexit@plt+0x45a54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 512e0 <__cxa_atexit@plt+0x45ab8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 512b4 <__cxa_atexit@plt+0x45a8c> │ │ │ │ + ldr r2, [pc, #40] @ 512cc <__cxa_atexit@plt+0x45aa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 512d0 <__cxa_atexit@plt+0x45aa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + rscseq r4, r0, r0, lsl #27 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 513cc <__cxa_atexit@plt+0x45ba4> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 51394 <__cxa_atexit@plt+0x45b6c> │ │ │ │ + ldr lr, [pc, #232] @ 513ec <__cxa_atexit@plt+0x45bc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r0, [r8, #6] │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 513ac <__cxa_atexit@plt+0x45b84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 513d8 <__cxa_atexit@plt+0x45bb0> │ │ │ │ + ldr r1, [pc, #176] @ 513f0 <__cxa_atexit@plt+0x45bc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #168] @ 513f4 <__cxa_atexit@plt+0x45bcc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 513b8 <__cxa_atexit@plt+0x45b90> │ │ │ │ + ldr r7, [pc, #116] @ 513f8 <__cxa_atexit@plt+0x45bd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 233c0c <__cxa_atexit@plt+0x2283e4> │ │ │ │ + ldr r7, [pc, #96] @ 513fc <__cxa_atexit@plt+0x45bd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + rscseq r4, r0, r4, ror #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 51488 <__cxa_atexit@plt+0x45c60> │ │ │ │ + ldr r2, [pc, #112] @ 51494 <__cxa_atexit@plt+0x45c6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ 51498 <__cxa_atexit@plt+0x45c70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r2] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5147c <__cxa_atexit@plt+0x45c54> │ │ │ │ + ldr r7, [pc, #48] @ 5149c <__cxa_atexit@plt+0x45c74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 233c0c <__cxa_atexit@plt+0x2283e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 514c0 <__cxa_atexit@plt+0x45c98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 233c0c <__cxa_atexit@plt+0x2283e4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 51540 <__cxa_atexit@plt+0x45d18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 51598 <__cxa_atexit@plt+0x45d70> │ │ │ │ + ldr r7, [pc, #216] @ 515d0 <__cxa_atexit@plt+0x45da8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #204] @ 515d4 <__cxa_atexit@plt+0x45dac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [pc, #192] @ 515d8 <__cxa_atexit@plt+0x45db0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r7, #12]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 515a4 <__cxa_atexit@plt+0x45d7c> │ │ │ │ + ldr r7, [pc, #112] @ 515c4 <__cxa_atexit@plt+0x45d9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 515c8 <__cxa_atexit@plt+0x45da0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r7, [pc, #68] @ 515cc <__cxa_atexit@plt+0x45da4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #24]! │ │ │ │ + sub r8, r6, #18 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 515c0 <__cxa_atexit@plt+0x45d98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 515ac <__cxa_atexit@plt+0x45d84> │ │ │ │ + ldr r3, [pc, #16] @ 515bc <__cxa_atexit@plt+0x45d94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rscseq r4, r0, r0, ror #21 │ │ │ │ + smlalseq r4, r0, r0, sl │ │ │ │ + rscseq r4, r0, r8, lsr #21 │ │ │ │ + rscseq r4, r0, ip, lsr fp │ │ │ │ + ldrshteq r4, [r0], #164 @ 0xa4 │ │ │ │ + rscseq r4, r0, r8, lsl fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 51648 <__cxa_atexit@plt+0x45e20> │ │ │ │ + ldr r7, [pc, #92] @ 51660 <__cxa_atexit@plt+0x45e38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #80] @ 51664 <__cxa_atexit@plt+0x45e3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 51668 <__cxa_atexit@plt+0x45e40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r7, r8 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + str lr, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + str r7, [r8, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 5166c <__cxa_atexit@plt+0x45e44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rscseq r4, r0, r0, lsr sl │ │ │ │ + rscseq r4, r0, r8, ror #19 │ │ │ │ + rscseq r4, r0, ip, lsl #20 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 516dc <__cxa_atexit@plt+0x45eb4> │ │ │ │ + ldr r7, [pc, #92] @ 516f4 <__cxa_atexit@plt+0x45ecc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 516f8 <__cxa_atexit@plt+0x45ed0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r7, [pc, #48] @ 516fc <__cxa_atexit@plt+0x45ed4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #24]! │ │ │ │ + sub r8, r6, #18 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 51700 <__cxa_atexit@plt+0x45ed8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smlalseq r4, r0, ip, r9 │ │ │ │ + rscseq r4, r0, ip, asr #18 │ │ │ │ + rscseq r4, r0, r4, ror #18 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 51780 <__cxa_atexit@plt+0x45f58> │ │ │ │ + ldr r2, [pc, #124] @ 5179c <__cxa_atexit@plt+0x45f74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 517a0 <__cxa_atexit@plt+0x45f78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 51774 <__cxa_atexit@plt+0x45f4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 51788 <__cxa_atexit@plt+0x45f60> │ │ │ │ + ldr r3, [pc, #76] @ 517a4 <__cxa_atexit@plt+0x45f7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rscseq r4, r0, ip, asr #17 │ │ │ │ + ldrhteq r4, [r0], #136 @ 0x88 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 517e4 <__cxa_atexit@plt+0x45fbc> │ │ │ │ + ldr r2, [pc, #36] @ 517f0 <__cxa_atexit@plt+0x45fc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rscseq r4, r0, r4, asr #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 51878 <__cxa_atexit@plt+0x46050> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 51884 <__cxa_atexit@plt+0x4605c> │ │ │ │ + ldr r2, [pc, #132] @ 518a8 <__cxa_atexit@plt+0x46080> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #128] @ 518ac <__cxa_atexit@plt+0x46084> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 51894 <__cxa_atexit@plt+0x4606c> │ │ │ │ + ldr r7, [pc, #92] @ 518b0 <__cxa_atexit@plt+0x46088> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5186c <__cxa_atexit@plt+0x46044> │ │ │ │ + mov r7, sl │ │ │ │ + b 51b98 <__cxa_atexit@plt+0x46370> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 518b4 <__cxa_atexit@plt+0x4608c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + rscseq r4, r0, ip, asr #15 │ │ │ │ + andeq r0, r0, r0, asr #6 │ │ │ │ + rsceq r7, r1, r4, lsr #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 51918 <__cxa_atexit@plt+0x460f0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #88] @ 51934 <__cxa_atexit@plt+0x4610c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 51920 <__cxa_atexit@plt+0x460f8> │ │ │ │ + ldr r7, [pc, #68] @ 51938 <__cxa_atexit@plt+0x46110> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5190c <__cxa_atexit@plt+0x460e4> │ │ │ │ + mov r7, sl │ │ │ │ + b 51b98 <__cxa_atexit@plt+0x46370> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5193c <__cxa_atexit@plt+0x46114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + rscseq r4, r0, ip, lsl r7 │ │ │ │ + andeq r0, r0, r0, lsr #5 │ │ │ │ + smlaleq r7, r1, r8, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 51974 <__cxa_atexit@plt+0x4614c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5197c <__cxa_atexit@plt+0x46154> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 5198c <__cxa_atexit@plt+0x46164> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlalseq r4, r0, r4, r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 51a50 <__cxa_atexit@plt+0x46228> │ │ │ │ + ldr r3, [pc, #208] @ 51a70 <__cxa_atexit@plt+0x46248> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 51a30 <__cxa_atexit@plt+0x46208> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 51a40 <__cxa_atexit@plt+0x46218> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 51a58 <__cxa_atexit@plt+0x46230> │ │ │ │ + ldr lr, [pc, #152] @ 51a74 <__cxa_atexit@plt+0x4624c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #128] @ 51a78 <__cxa_atexit@plt+0x46250> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r2, r3, #19 │ │ │ │ + ldr r8, [pc, #120] @ 51a7c <__cxa_atexit@plt+0x46254> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + rscseq r4, r0, ip, lsr #12 │ │ │ │ + ldrshteq r4, [r0], #88 @ 0x58 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 51b04 <__cxa_atexit@plt+0x462dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 51b18 <__cxa_atexit@plt+0x462f0> │ │ │ │ + ldr r2, [pc, #124] @ 51b28 <__cxa_atexit@plt+0x46300> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #96] @ 51b2c <__cxa_atexit@plt+0x46304> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + ldr r9, [pc, #88] @ 51b30 <__cxa_atexit@plt+0x46308> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + rscseq r4, r0, r8, asr r5 │ │ │ │ + rscseq r4, r0, r4, lsr #10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 51b78 <__cxa_atexit@plt+0x46350> │ │ │ │ + ldr r7, [pc, #52] @ 51b88 <__cxa_atexit@plt+0x46360> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 51b6c <__cxa_atexit@plt+0x46344> │ │ │ │ + mov r7, sl │ │ │ │ + b 51b98 <__cxa_atexit@plt+0x46370> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 51b8c <__cxa_atexit@plt+0x46364> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r6, r1, r0, asr #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 51c14 <__cxa_atexit@plt+0x463ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 51c38 <__cxa_atexit@plt+0x46410> │ │ │ │ + ldr r2, [pc, #132] @ 51c44 <__cxa_atexit@plt+0x4641c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #128] @ 51c48 <__cxa_atexit@plt+0x46420> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 51c28 <__cxa_atexit@plt+0x46400> │ │ │ │ + ldr r2, [pc, #72] @ 51c4c <__cxa_atexit@plt+0x46424> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 512e0 <__cxa_atexit@plt+0x45ab8> │ │ │ │ + ldr r7, [pc, #52] @ 51c50 <__cxa_atexit@plt+0x46428> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff71c │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rscseq r4, r0, r4, ror #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ 51c74 <__cxa_atexit@plt+0x4644c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 512e0 <__cxa_atexit@plt+0x45ab8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 51ca4 <__cxa_atexit@plt+0x4647c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 51c9c <__cxa_atexit@plt+0x46474> │ │ │ │ + b 51cb0 <__cxa_atexit@plt+0x46488> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r2, lr} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 51d10 <__cxa_atexit@plt+0x464e8> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 51d6c <__cxa_atexit@plt+0x46544> │ │ │ │ + ldr r7, [pc, #176] @ 51d94 <__cxa_atexit@plt+0x4656c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #172] @ 51d98 <__cxa_atexit@plt+0x46570> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r2, r9, lr} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 5198c <__cxa_atexit@plt+0x46164> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 51d74 <__cxa_atexit@plt+0x4654c> │ │ │ │ + ldr r7, [pc, #100] @ 51d88 <__cxa_atexit@plt+0x46560> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #19 │ │ │ │ + ldr r8, [pc, #84] @ 51d8c <__cxa_atexit@plt+0x46564> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #80] @ 51d90 <__cxa_atexit@plt+0x46568> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add sl, r6, #12 │ │ │ │ + stm sl, {r0, r2, r9} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r7, #32 │ │ │ │ + b 51d78 <__cxa_atexit@plt+0x46550> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + rscseq r4, r0, r4, asr #5 │ │ │ │ + rscseq r4, r0, r4, ror #5 │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ sub r7, r5, #24 │ │ │ │ mov r1, #0 │ │ │ │ - ldr ip, [pc, #708] @ 510f8 <__cxa_atexit@plt+0x458d0> │ │ │ │ + ldr ip, [pc, #708] @ 520a0 <__cxa_atexit@plt+0x46878> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r6, [pc, #704] @ 510fc <__cxa_atexit@plt+0x458d4> │ │ │ │ + ldr r6, [pc, #704] @ 520a4 <__cxa_atexit@plt+0x4687c> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 50e5c <__cxa_atexit@plt+0x45634> │ │ │ │ + b 51e04 <__cxa_atexit@plt+0x465dc> │ │ │ │ str lr, [r2, #-24] @ 0xffffffe8 │ │ │ │ str ip, [r2, #-20] @ 0xffffffec │ │ │ │ str r8, [r2, #-16] │ │ │ │ str lr, [r2, #-12] │ │ │ │ str r0, [r2, #-8] │ │ │ │ str r3, [r2, #-4] │ │ │ │ sub r1, r1, #24 │ │ │ │ add r2, r5, r1 │ │ │ │ add r4, r7, r1 │ │ │ │ cmp fp, r4 │ │ │ │ - bhi 51090 <__cxa_atexit@plt+0x45868> │ │ │ │ + bhi 52038 <__cxa_atexit@plt+0x46810> │ │ │ │ ldr r4, [r5, r1] │ │ │ │ and r3, r4, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 50ea4 <__cxa_atexit@plt+0x4567c> │ │ │ │ + beq 51e4c <__cxa_atexit@plt+0x46624> │ │ │ │ add lr, r4, #3 │ │ │ │ ldm lr, {r3, r8, lr} │ │ │ │ ldr r0, [r4, #15] │ │ │ │ ldr sl, [r3, #3] │ │ │ │ cmp r9, sl │ │ │ │ - blt 50e40 <__cxa_atexit@plt+0x45618> │ │ │ │ - beq 50f24 <__cxa_atexit@plt+0x456fc> │ │ │ │ + blt 51de8 <__cxa_atexit@plt+0x465c0> │ │ │ │ + beq 51ecc <__cxa_atexit@plt+0x466a4> │ │ │ │ str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ str r6, [r2, #-20] @ 0xffffffec │ │ │ │ - b 50e48 <__cxa_atexit@plt+0x45620> │ │ │ │ - ldr r7, [pc, #608] @ 5110c <__cxa_atexit@plt+0x458e4> │ │ │ │ + b 51df0 <__cxa_atexit@plt+0x465c8> │ │ │ │ + ldr r7, [pc, #608] @ 520b4 <__cxa_atexit@plt+0x4688c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r3, r1]! │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [sp, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 50f84 <__cxa_atexit@plt+0x4575c> │ │ │ │ + beq 51f2c <__cxa_atexit@plt+0x46704> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [r4, #804] @ 0x324 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, r0, #24 │ │ │ │ cmp r6, r2 │ │ │ │ - bcc 510c0 <__cxa_atexit@plt+0x45898> │ │ │ │ - ldr r8, [pc, #552] @ 51110 <__cxa_atexit@plt+0x458e8> │ │ │ │ + bcc 52068 <__cxa_atexit@plt+0x46840> │ │ │ │ + ldr r8, [pc, #552] @ 520b8 <__cxa_atexit@plt+0x46890> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov lr, #1 │ │ │ │ - ldr r3, [pc, #544] @ 51114 <__cxa_atexit@plt+0x458ec> │ │ │ │ + ldr r3, [pc, #544] @ 520bc <__cxa_atexit@plt+0x46894> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r6, r3, #2 │ │ │ │ ldr r3, [r5, r1]! │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r8, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ @@ -71102,58 +72104,58 @@ │ │ │ │ str lr, [r0, #24] │ │ │ │ sub r7, r2, #19 │ │ │ │ mov r6, r2 │ │ │ │ bx r1 │ │ │ │ ldr r9, [r4, #19] │ │ │ │ ldr r7, [sp] │ │ │ │ cmp r7, r8 │ │ │ │ - bne 50f98 <__cxa_atexit@plt+0x45770> │ │ │ │ - ldr r6, [pc, #456] @ 51104 <__cxa_atexit@plt+0x458dc> │ │ │ │ + bne 51f40 <__cxa_atexit@plt+0x46718> │ │ │ │ + ldr r6, [pc, #456] @ 520ac <__cxa_atexit@plt+0x46884> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2, #-24] @ 0xffffffe8 │ │ │ │ mov r6, r5 │ │ │ │ str r7, [r6, r1]! │ │ │ │ sub r7, r6, #20 │ │ │ │ stm r7, {r4, r9, lr} │ │ │ │ stmdb r6, {r0, r3} │ │ │ │ ldr r7, [sp, #4] │ │ │ │ tst r7, #3 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ - beq 5101c <__cxa_atexit@plt+0x457f4> │ │ │ │ + beq 51fc4 <__cxa_atexit@plt+0x4679c> │ │ │ │ ldr r3, [r2, #-4] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 51034 <__cxa_atexit@plt+0x4580c> │ │ │ │ + bne 51fdc <__cxa_atexit@plt+0x467b4> │ │ │ │ ldr r7, [r2, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, r1]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #352] @ 51100 <__cxa_atexit@plt+0x458d8> │ │ │ │ + ldr r2, [pc, #352] @ 520a8 <__cxa_atexit@plt+0x46880> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, r1]! │ │ │ │ str r9, [r3, #-12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r2, [r3, #-16]! │ │ │ │ ldr r7, [sp, #4] │ │ │ │ tst r7, #3 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ - beq 51028 <__cxa_atexit@plt+0x45800> │ │ │ │ + beq 51fd0 <__cxa_atexit@plt+0x467a8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 510c0 <__cxa_atexit@plt+0x45898> │ │ │ │ - ldr lr, [pc, #312] @ 5111c <__cxa_atexit@plt+0x458f4> │ │ │ │ + bcc 52068 <__cxa_atexit@plt+0x46840> │ │ │ │ + ldr lr, [pc, #312] @ 520c4 <__cxa_atexit@plt+0x4689c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, r1]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -71173,16 +72175,16 @@ │ │ │ │ bx r0 │ │ │ │ str r7, [r2, #-4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r2, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 510d4 <__cxa_atexit@plt+0x458ac> │ │ │ │ - ldr lr, [pc, #200] @ 51120 <__cxa_atexit@plt+0x458f8> │ │ │ │ + bcc 5207c <__cxa_atexit@plt+0x46854> │ │ │ │ + ldr lr, [pc, #200] @ 520c8 <__cxa_atexit@plt+0x468a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, r1]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -71190,15 +72192,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #128] @ 51118 <__cxa_atexit@plt+0x458f0> │ │ │ │ + ldr r7, [pc, #128] @ 520c0 <__cxa_atexit@plt+0x46898> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r2, #-12]! │ │ │ │ str r9, [r2, #4] │ │ │ │ ldr r6, [sp] │ │ │ │ @@ -71208,44 +72210,44 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ sub r5, r2, #20 │ │ │ │ - ldr r7, [pc, #40] @ 51108 <__cxa_atexit@plt+0x458e0> │ │ │ │ + ldr r7, [pc, #40] @ 520b0 <__cxa_atexit@plt+0x46888> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2, #-20] @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ muleq r0, r8, r2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ - rscseq r5, r0, r8, asr #4 │ │ │ │ - rscseq r5, r0, r0, asr #4 │ │ │ │ - rsceq r7, r1, ip, ror #17 │ │ │ │ - rscseq r5, r0, ip, asr #2 │ │ │ │ - ldrsbteq r5, [r0], #8 │ │ │ │ + rscseq r4, r0, r0, lsr #5 │ │ │ │ + smlalseq r4, r0, r8, r2 │ │ │ │ + smlaleq r6, r1, ip, sl │ │ │ │ + rscseq r4, r0, r4, lsr #3 │ │ │ │ + rscseq r4, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 51180 <__cxa_atexit@plt+0x45958> │ │ │ │ - ldr r8, [pc, #68] @ 5118c <__cxa_atexit@plt+0x45964> │ │ │ │ + bcc 52128 <__cxa_atexit@plt+0x46900> │ │ │ │ + ldr r8, [pc, #68] @ 52134 <__cxa_atexit@plt+0x4690c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 51190 <__cxa_atexit@plt+0x45968> │ │ │ │ + ldr r1, [pc, #60] @ 52138 <__cxa_atexit@plt+0x46910> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ @@ -71253,10386 +72255,9995 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r4, r0, r8, ror #31 │ │ │ │ - rscseq r4, r0, r0, ror #31 │ │ │ │ - ldrdeq r7, [r1], #124 @ 0x7c @ │ │ │ │ + rscseq r4, r0, r0, asr #32 │ │ │ │ + rscseq r4, r0, r8, lsr r0 │ │ │ │ + rsceq r6, r1, ip, lsl #19 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 511b8 <__cxa_atexit@plt+0x45990> │ │ │ │ + bne 52160 <__cxa_atexit@plt+0x46938> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ - b 17f644 <__cxa_atexit@plt+0x173e1c> │ │ │ │ + b 272ec8 <__cxa_atexit@plt+0x2676a0> │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 511f4 <__cxa_atexit@plt+0x459cc> │ │ │ │ + bne 5219c <__cxa_atexit@plt+0x46974> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 5124c <__cxa_atexit@plt+0x45a24> │ │ │ │ + bcc 521f4 <__cxa_atexit@plt+0x469cc> │ │ │ │ ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #88] @ 51274 <__cxa_atexit@plt+0x45a4c> │ │ │ │ + ldr lr, [pc, #88] @ 5221c <__cxa_atexit@plt+0x469f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r2} │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #24] @ 51270 <__cxa_atexit@plt+0x45a48> │ │ │ │ + ldr r7, [pc, #24] @ 52218 <__cxa_atexit@plt+0x469f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r4, r0, r4, lsl pc │ │ │ │ + rscseq r3, r0, ip, ror #30 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 512d0 <__cxa_atexit@plt+0x45aa8> │ │ │ │ + bcc 52278 <__cxa_atexit@plt+0x46a50> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ 512e8 <__cxa_atexit@plt+0x45ac0> │ │ │ │ + ldr lr, [pc, #68] @ 52290 <__cxa_atexit@plt+0x46a68> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r2} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 512ec <__cxa_atexit@plt+0x45ac4> │ │ │ │ + ldr r3, [pc, #20] @ 52294 <__cxa_atexit@plt+0x46a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rscseq r4, r0, ip, lsl #29 │ │ │ │ + rscseq r3, r0, r4, ror #29 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 51340 <__cxa_atexit@plt+0x45b18> │ │ │ │ + bcc 522e8 <__cxa_atexit@plt+0x46ac0> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 5134c <__cxa_atexit@plt+0x45b24> │ │ │ │ + ldr r0, [pc, #36] @ 522f4 <__cxa_atexit@plt+0x46acc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r4, r0, r8, lsl #28 │ │ │ │ - rsceq r7, r1, r4, lsl r6 │ │ │ │ + rscseq r3, r0, r0, ror #28 │ │ │ │ + rsceq r6, r1, r4, asr #15 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 51374 <__cxa_atexit@plt+0x45b4c> │ │ │ │ + bne 5231c <__cxa_atexit@plt+0x46af4> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #20]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 17d1d4 <__cxa_atexit@plt+0x1719ac> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 513c4 <__cxa_atexit@plt+0x45b9c> │ │ │ │ - ldr r3, [pc, #44] @ 513dc <__cxa_atexit@plt+0x45bb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r9, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 513e0 <__cxa_atexit@plt+0x45bb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrhteq r4, [r0], #196 @ 0xc4 │ │ │ │ - rsceq r7, r1, r8, asr #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + b 270a58 <__cxa_atexit@plt+0x265230> │ │ │ │ + rsceq r6, r1, r0, asr #15 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 51418 <__cxa_atexit@plt+0x45bf0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 51420 <__cxa_atexit@plt+0x45bf8> │ │ │ │ + bhi 52364 <__cxa_atexit@plt+0x46b3c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 5236c <__cxa_atexit@plt+0x46b44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rscseq r3, r0, r0, lsr #25 │ │ │ │ + rsceq r6, r1, r4, ror r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 523ac <__cxa_atexit@plt+0x46b84> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #24] @ 523b4 <__cxa_atexit@plt+0x46b8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 2848dc <__cxa_atexit@plt+0x2790b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r4, [r0], #176 @ 0xb0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5146c <__cxa_atexit@plt+0x45c44> │ │ │ │ - ldr r3, [pc, #56] @ 5147c <__cxa_atexit@plt+0x45c54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r7, [pc, #12] @ 51480 <__cxa_atexit@plt+0x45c58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r7, r1, r4, lsr #10 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 514b8 <__cxa_atexit@plt+0x45c90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 51518 <__cxa_atexit@plt+0x45cf0> │ │ │ │ - ldr lr, [pc, #68] @ 51524 <__cxa_atexit@plt+0x45cfc> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 51528 <__cxa_atexit@plt+0x45d00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - rscseq r4, r0, r8, ror #22 │ │ │ │ + rscseq r3, r0, ip, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 51560 <__cxa_atexit@plt+0x45d38> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 51568 <__cxa_atexit@plt+0x45d40> │ │ │ │ + bhi 52458 <__cxa_atexit@plt+0x46c30> │ │ │ │ + ldr lr, [pc, #160] @ 52478 <__cxa_atexit@plt+0x46c50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #148] @ 5247c <__cxa_atexit@plt+0x46c54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5244c <__cxa_atexit@plt+0x46c24> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 52464 <__cxa_atexit@plt+0x46c3c> │ │ │ │ + ldr r8, [pc, #112] @ 52480 <__cxa_atexit@plt+0x46c58> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #104] @ 52484 <__cxa_atexit@plt+0x46c5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r0, r8, lsr #21 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, sl │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r2, [pc, #16] @ 51598 <__cxa_atexit@plt+0x45d70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldm r5, {r9, sl} │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - mov r8, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rscseq r3, r0, r0, lsl ip │ │ │ │ + rscseq r3, r0, r0, lsr #26 │ │ │ │ + rscseq r3, r0, r8, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 515f8 <__cxa_atexit@plt+0x45dd0> │ │ │ │ - ldr lr, [pc, #68] @ 51604 <__cxa_atexit@plt+0x45ddc> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 51608 <__cxa_atexit@plt+0x45de0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 524e4 <__cxa_atexit@plt+0x46cbc> │ │ │ │ + ldr r8, [pc, #68] @ 524f0 <__cxa_atexit@plt+0x46cc8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ 524f4 <__cxa_atexit@plt+0x46ccc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - rscseq r4, r0, r8, lsl #21 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 51644 <__cxa_atexit@plt+0x45e1c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 5164c <__cxa_atexit@plt+0x45e24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rscseq r4, r0, r4, asr #19 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rscseq r3, r0, r4, lsl #25 │ │ │ │ + rscseq r3, r0, ip, ror ip │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 516a0 <__cxa_atexit@plt+0x45e78> │ │ │ │ - ldr r3, [pc, #64] @ 516b0 <__cxa_atexit@plt+0x45e88> │ │ │ │ + sub r7, r5, #32 │ │ │ │ + ldr r3, [pc, #208] @ 525e0 <__cxa_atexit@plt+0x46db8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str sl, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r7, [pc, #12] @ 516b4 <__cxa_atexit@plt+0x45e8c> │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5254c <__cxa_atexit@plt+0x46d24> │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5255c <__cxa_atexit@plt+0x46d34> │ │ │ │ + cmp r8, #1 │ │ │ │ + beq 52580 <__cxa_atexit@plt+0x46d58> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + asr r1, r8, #1 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + sub r7, r7, #8 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + cmp fp, r7 │ │ │ │ + bls 52518 <__cxa_atexit@plt+0x46cf0> │ │ │ │ + ldr r7, [pc, #152] @ 525ec <__cxa_atexit@plt+0x46dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r7, [r1], #40 @ 0x28 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 516ec <__cxa_atexit@plt+0x45ec4> │ │ │ │ + ldr r7, [pc, #140] @ 525f0 <__cxa_atexit@plt+0x46dc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r3, [pc, #132] @ 525f4 <__cxa_atexit@plt+0x46dcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r9, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #92] @ 525e4 <__cxa_atexit@plt+0x46dbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 525cc <__cxa_atexit@plt+0x46da4> │ │ │ │ + ldr r3, [pc, #60] @ 525e8 <__cxa_atexit@plt+0x46dc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 525d8 <__cxa_atexit@plt+0x46db0> │ │ │ │ + b 5263c <__cxa_atexit@plt+0x46e14> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000003b8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strhteq r6, [r1], #80 @ 0x50 │ │ │ │ + ldrsbteq r3, [r0], #176 @ 0xb0 │ │ │ │ + smlalseq r3, r0, r0, sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 51758 <__cxa_atexit@plt+0x45f30> │ │ │ │ - ldr lr, [pc, #80] @ 51764 <__cxa_atexit@plt+0x45f3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - ldr lr, [pc, #52] @ 51768 <__cxa_atexit@plt+0x45f40> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - rscseq r4, r0, r0, lsr r9 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 517b4 <__cxa_atexit@plt+0x45f8c> │ │ │ │ - ldr r3, [pc, #56] @ 517c4 <__cxa_atexit@plt+0x45f9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r7, [pc, #12] @ 517c8 <__cxa_atexit@plt+0x45fa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #32] @ 52630 <__cxa_atexit@plt+0x46e08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52628 <__cxa_atexit@plt+0x46e00> │ │ │ │ + b 5263c <__cxa_atexit@plt+0x46e14> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r7, r1, r8, ror #3 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 51800 <__cxa_atexit@plt+0x45fd8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 52690 <__cxa_atexit@plt+0x46e68> │ │ │ │ + ldr r2, [pc, #160] @ 526f0 <__cxa_atexit@plt+0x46ec8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 51850 <__cxa_atexit@plt+0x46028> │ │ │ │ - ldr lr, [pc, #52] @ 5185c <__cxa_atexit@plt+0x46034> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r4, r0, ip, lsr r8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, sl │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r2, [pc, #16] @ 5188c <__cxa_atexit@plt+0x46064> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 526d8 <__cxa_atexit@plt+0x46eb0> │ │ │ │ + ldr r2, [pc, #132] @ 526f4 <__cxa_atexit@plt+0x46ecc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldm r5, {r9, sl} │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - mov r8, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 526d8 <__cxa_atexit@plt+0x46eb0> │ │ │ │ + mov r5, r3 │ │ │ │ + b 52740 <__cxa_atexit@plt+0x46f18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 518dc <__cxa_atexit@plt+0x460b4> │ │ │ │ - ldr lr, [pc, #52] @ 518e8 <__cxa_atexit@plt+0x460c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc 526e4 <__cxa_atexit@plt+0x46ebc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #72] @ 526f8 <__cxa_atexit@plt+0x46ed0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + ldr r3, [pc, #48] @ 526fc <__cxa_atexit@plt+0x46ed4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrhteq r4, [r0], #112 @ 0x70 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 51934 <__cxa_atexit@plt+0x4610c> │ │ │ │ - ldr r3, [pc, #56] @ 51944 <__cxa_atexit@plt+0x4611c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r7, [pc, #12] @ 51948 <__cxa_atexit@plt+0x46120> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r7, r1, r0, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + rscseq r3, r0, r4, lsr r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldmib r5, {r7, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 519b4 <__cxa_atexit@plt+0x4618c> │ │ │ │ - ldr r2, [pc, #52] @ 519bc <__cxa_atexit@plt+0x46194> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + ldr r3, [pc, #36] @ 52734 <__cxa_atexit@plt+0x46f0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 519a8 <__cxa_atexit@plt+0x46180> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #0 │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + beq 5272c <__cxa_atexit@plt+0x46f04> │ │ │ │ + b 52740 <__cxa_atexit@plt+0x46f18> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r6, [pc, #204] @ 5281c <__cxa_atexit@plt+0x46ff4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 51a64 <__cxa_atexit@plt+0x4623c> │ │ │ │ + str r6, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 527ec <__cxa_atexit@plt+0x46fc4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 51a6c <__cxa_atexit@plt+0x46244> │ │ │ │ - ldr lr, [pc, #112] @ 51a80 <__cxa_atexit@plt+0x46258> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 51a84 <__cxa_atexit@plt+0x4625c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #92] @ 51a88 <__cxa_atexit@plt+0x46260> │ │ │ │ + bcc 5280c <__cxa_atexit@plt+0x46fe4> │ │ │ │ + mov lr, #1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #16]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [pc, #136] @ 52820 <__cxa_atexit@plt+0x46ff8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #84] @ 51a8c <__cxa_atexit@plt+0x46264> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + add r7, r1, #2 │ │ │ │ + ldr r8, [pc, #128] @ 52824 <__cxa_atexit@plt+0x46ffc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldm r5, {r1, sl} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r5, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - ldr r3, [pc, #60] @ 51a90 <__cxa_atexit@plt+0x46268> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #14 │ │ │ │ - b abc6f8 <__cxa_atexit@plt+0xab0ed0> │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + ldr r5, [pc, #84] @ 52828 <__cxa_atexit@plt+0x47000> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + cmp r1, r9 │ │ │ │ + bge 527fc <__cxa_atexit@plt+0x46fd4> │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 51a74 <__cxa_atexit@plt+0x4624c> │ │ │ │ - mov r5, #20 │ │ │ │ + bx r0 │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, sl │ │ │ │ + bx ip │ │ │ │ + mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + smlalseq r3, r0, ip, r9 │ │ │ │ + rscseq r3, r0, ip, lsl #19 │ │ │ │ + rscseq r3, r0, ip, lsr #16 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 528a8 <__cxa_atexit@plt+0x47080> │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr r2, [pc, #88] @ 528b4 <__cxa_atexit@plt+0x4708c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #64] @ 528b8 <__cxa_atexit@plt+0x47090> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2, r7} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + ldr r3, [pc, #44] @ 528bc <__cxa_atexit@plt+0x47094> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r9, r8 │ │ │ │ + addlt r9, r3, #1 │ │ │ │ + movlt r8, sl │ │ │ │ + addge r8, r3, #1 │ │ │ │ + movge r9, sl │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrsbteq r3, [r0], #136 @ 0x88 │ │ │ │ + ldrhteq r3, [r0], #136 @ 0x88 │ │ │ │ + rscseq r3, r0, r0, ror r7 │ │ │ │ + rsceq r6, r1, ip, lsr r2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 52930 <__cxa_atexit@plt+0x47108> │ │ │ │ + ldr r2, [pc, #112] @ 52950 <__cxa_atexit@plt+0x47128> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-16]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 52938 <__cxa_atexit@plt+0x47110> │ │ │ │ + ldr r7, [pc, #72] @ 52954 <__cxa_atexit@plt+0x4712c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52948 <__cxa_atexit@plt+0x47120> │ │ │ │ + b 529a8 <__cxa_atexit@plt+0x47180> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - rscseq r4, r0, r0, ror #11 │ │ │ │ - rscseq r4, r0, r8, asr r6 │ │ │ │ - rscseq r4, r0, r4, asr #11 │ │ │ │ - rscseq r4, r0, ip, lsr #11 │ │ │ │ - rsceq r6, r1, r4, asr #30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub sl, r5, #16 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 51b40 <__cxa_atexit@plt+0x46318> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 51b4c <__cxa_atexit@plt+0x46324> │ │ │ │ - ldr lr, [pc, #148] @ 51b5c <__cxa_atexit@plt+0x46334> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r6, r1, r4, lsr #3 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ 52998 <__cxa_atexit@plt+0x47170> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52990 <__cxa_atexit@plt+0x47168> │ │ │ │ + b 529a8 <__cxa_atexit@plt+0x47180> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r6, r1, r0, ror #2 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 529d8 <__cxa_atexit@plt+0x471b0> │ │ │ │ + ldr r2, [pc, #136] @ 52a44 <__cxa_atexit@plt+0x4721c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 52a2c <__cxa_atexit@plt+0x47204> │ │ │ │ + mov r7, r3 │ │ │ │ + b 52a5c <__cxa_atexit@plt+0x47234> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52a38 <__cxa_atexit@plt+0x47210> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [pc, #80] @ 52a48 <__cxa_atexit@plt+0x47220> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #140] @ 51b60 <__cxa_atexit@plt+0x46338> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r0, [pc, #108] @ 51b64 <__cxa_atexit@plt+0x4633c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #100] @ 51b68 <__cxa_atexit@plt+0x46340> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - ldr r5, [pc, #72] @ 51b6c <__cxa_atexit@plt+0x46344> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #64] @ 51b70 <__cxa_atexit@plt+0x46348> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, #0 │ │ │ │ - b 250d4 <__cxa_atexit@plt+0x198ac> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + ldr r3, [pc, #40] @ 52a4c <__cxa_atexit@plt+0x47224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffff940 │ │ │ │ + ldrsbteq r3, [r0], #92 @ 0x5c │ │ │ │ + rsceq r6, r1, ip, lsr #1 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #152] @ 52afc <__cxa_atexit@plt+0x472d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 52ac8 <__cxa_atexit@plt+0x472a0> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [pc, #120] @ 52b00 <__cxa_atexit@plt+0x472d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52ad4 <__cxa_atexit@plt+0x472ac> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 52ae0 <__cxa_atexit@plt+0x472b8> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [pc, #76] @ 52b08 <__cxa_atexit@plt+0x472e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + asr r8, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + b 52504 <__cxa_atexit@plt+0x46cdc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - rscseq r4, r0, r4, lsr #10 │ │ │ │ - rscseq r4, r0, r0, lsr #12 │ │ │ │ - ldrshteq r4, [r0], #72 @ 0x48 │ │ │ │ - ldrhteq r4, [r0], #84 @ 0x54 │ │ │ │ - smlalseq r4, r0, r8, r6 │ │ │ │ - rsceq r6, r1, r0, ror #28 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 51bdc <__cxa_atexit@plt+0x463b4> │ │ │ │ - ldr r3, [pc, #84] @ 51bf4 <__cxa_atexit@plt+0x463cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 51bf8 <__cxa_atexit@plt+0x463d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #64] @ 51bfc <__cxa_atexit@plt+0x463d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r3, [pc, #24] @ 52b04 <__cxa_atexit@plt+0x472dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 51c00 <__cxa_atexit@plt+0x463d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + rscseq r3, r0, r4, lsl r5 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + strdeq r5, [r1], #240 @ 0xf0 @ │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #116] @ 52b98 <__cxa_atexit@plt+0x47370> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52b70 <__cxa_atexit@plt+0x47348> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 52b7c <__cxa_atexit@plt+0x47354> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [pc, #60] @ 52ba0 <__cxa_atexit@plt+0x47378> │ │ │ │ + add r2, pc, r2 │ │ │ │ + asr r8, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + b 52504 <__cxa_atexit@plt+0x46cdc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - rscseq r4, r0, r0, ror #9 │ │ │ │ - rscseq r4, r0, r0, asr #8 │ │ │ │ - rsceq r6, r1, r8, lsl #28 │ │ │ │ - ldrdeq r6, [r1], #220 @ 0xdc @ │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r3, [pc, #20] @ 52b9c <__cxa_atexit@plt+0x47374> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rscseq r3, r0, r8, ror r4 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + rsceq r5, r1, r8, asr pc │ │ │ │ + andeq r0, r0, r7, lsr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + cmp r2, r1 │ │ │ │ + bge 52be4 <__cxa_atexit@plt+0x473bc> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [pc, #44] @ 52c00 <__cxa_atexit@plt+0x473d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + asr r8, r2, #1 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 52504 <__cxa_atexit@plt+0x46cdc> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r3, [pc, #20] @ 52c04 <__cxa_atexit@plt+0x473dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rscseq r3, r0, r0, lsl r4 │ │ │ │ + ldrdeq r5, [r1], #236 @ 0xec @ │ │ │ │ + andeq r0, r0, r6, asr #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52c5c <__cxa_atexit@plt+0x47434> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [pc, #52] @ 52c68 <__cxa_atexit@plt+0x47440> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + @ instruction: 0xfffff744 │ │ │ │ + rsceq r5, r1, r4, ror #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 51ca8 <__cxa_atexit@plt+0x46480> │ │ │ │ - ldr r3, [pc, #176] @ 51cd8 <__cxa_atexit@plt+0x464b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 51c98 <__cxa_atexit@plt+0x46470> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 51cb8 <__cxa_atexit@plt+0x46490> │ │ │ │ - ldr r7, [pc, #140] @ 51ce4 <__cxa_atexit@plt+0x464bc> │ │ │ │ + bhi 52cb4 <__cxa_atexit@plt+0x4748c> │ │ │ │ + ldr r7, [pc, #52] @ 52cc4 <__cxa_atexit@plt+0x4749c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #136] @ 51ce8 <__cxa_atexit@plt+0x464c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #120] @ 51cec <__cxa_atexit@plt+0x464c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 52ca8 <__cxa_atexit@plt+0x47480> │ │ │ │ + mov r7, r8 │ │ │ │ + b 52cd8 <__cxa_atexit@plt+0x474b0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 51ce0 <__cxa_atexit@plt+0x464b8> │ │ │ │ + ldr r7, [pc, #12] @ 52cc8 <__cxa_atexit@plt+0x474a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 51cdc <__cxa_atexit@plt+0x464b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r6, r1, ip, lsr #26 │ │ │ │ - rsceq r6, r1, r4, asr #26 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - rscseq r4, r0, r8, lsr #8 │ │ │ │ - rscseq r4, r0, r8, lsl #7 │ │ │ │ - strdeq r6, [r1], #196 @ 0xc4 @ │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r5, r1, r8, asr lr │ │ │ │ + rsceq r5, r1, r8, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 52d6c <__cxa_atexit@plt+0x47544> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #168] @ 52da4 <__cxa_atexit@plt+0x4757c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52d7c <__cxa_atexit@plt+0x47554> │ │ │ │ + ldr r1, [pc, #140] @ 52da8 <__cxa_atexit@plt+0x47580> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 52d88 <__cxa_atexit@plt+0x47560> │ │ │ │ + ldr r1, [pc, #116] @ 52dac <__cxa_atexit@plt+0x47584> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 52d98 <__cxa_atexit@plt+0x47570> │ │ │ │ + ldr r2, [pc, #88] @ 52db0 <__cxa_atexit@plt+0x47588> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r7, r8 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r6, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 51d68 <__cxa_atexit@plt+0x46540> │ │ │ │ - ldr r7, [pc, #84] @ 51d80 <__cxa_atexit@plt+0x46558> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 51d84 <__cxa_atexit@plt+0x4655c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #64] @ 51d88 <__cxa_atexit@plt+0x46560> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 51d8c <__cxa_atexit@plt+0x46564> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - rscseq r4, r0, r4, asr r3 │ │ │ │ - ldrhteq r4, [r0], #36 @ 0x24 │ │ │ │ - rsceq r6, r1, ip, ror ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 51de8 <__cxa_atexit@plt+0x465c0> │ │ │ │ - ldr r2, [pc, #88] @ 51e04 <__cxa_atexit@plt+0x465dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 51df0 <__cxa_atexit@plt+0x465c8> │ │ │ │ - ldr r7, [pc, #64] @ 51e08 <__cxa_atexit@plt+0x465e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + rsceq r5, r1, r0, lsr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #116] @ 52e3c <__cxa_atexit@plt+0x47614> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 52e20 <__cxa_atexit@plt+0x475f8> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + ldr r2, [pc, #84] @ 52e40 <__cxa_atexit@plt+0x47618> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 51ddc <__cxa_atexit@plt+0x465b4> │ │ │ │ + beq 52e2c <__cxa_atexit@plt+0x47604> │ │ │ │ + ldr r2, [pc, #60] @ 52e44 <__cxa_atexit@plt+0x4761c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 51e70 <__cxa_atexit@plt+0x46648> │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 51e0c <__cxa_atexit@plt+0x465e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsceq r5, r1, ip, lsl #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #68] @ 52eac <__cxa_atexit@plt+0x47684> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52ea0 <__cxa_atexit@plt+0x47678> │ │ │ │ + ldr r2, [pc, #44] @ 52eb0 <__cxa_atexit@plt+0x47688> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r0, ip, asr #4 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r6, r1, r4, lsl #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq r5, r1, r0, lsr #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 52ee0 <__cxa_atexit@plt+0x476b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + strdeq r5, [r1], #176 @ 0xb0 @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r2, [pc, #24] @ 52f18 <__cxa_atexit@plt+0x476f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52f10 <__cxa_atexit@plt+0x476e8> │ │ │ │ + b 52cd8 <__cxa_atexit@plt+0x474b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + strhteq r5, [r1], #180 @ 0xb4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 51e50 <__cxa_atexit@plt+0x46628> │ │ │ │ - ldr r7, [pc, #48] @ 51e60 <__cxa_atexit@plt+0x46638> │ │ │ │ + bhi 52f64 <__cxa_atexit@plt+0x4773c> │ │ │ │ + ldr r7, [pc, #52] @ 52f74 <__cxa_atexit@plt+0x4774c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 51e44 <__cxa_atexit@plt+0x4661c> │ │ │ │ + beq 52f58 <__cxa_atexit@plt+0x47730> │ │ │ │ mov r7, r8 │ │ │ │ - b 51e70 <__cxa_atexit@plt+0x46648> │ │ │ │ + b 52f88 <__cxa_atexit@plt+0x47760> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 51e64 <__cxa_atexit@plt+0x4663c> │ │ │ │ + ldr r7, [pc, #12] @ 52f78 <__cxa_atexit@plt+0x47750> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r6, r1, r4, lsr #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 51ef4 <__cxa_atexit@plt+0x466cc> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strhteq r5, [r1], #176 @ 0xb0 │ │ │ │ + rsceq r5, r1, r8, asr fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5301c <__cxa_atexit@plt+0x477f4> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #152] @ 51f28 <__cxa_atexit@plt+0x46700> │ │ │ │ + ldr r1, [pc, #168] @ 53054 <__cxa_atexit@plt+0x4782c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 51f08 <__cxa_atexit@plt+0x466e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 51f14 <__cxa_atexit@plt+0x466ec> │ │ │ │ - ldr r1, [pc, #116] @ 51f30 <__cxa_atexit@plt+0x46708> │ │ │ │ + beq 5302c <__cxa_atexit@plt+0x47804> │ │ │ │ + ldr r1, [pc, #140] @ 53058 <__cxa_atexit@plt+0x47830> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #96] @ 51f34 <__cxa_atexit@plt+0x4670c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 51f2c <__cxa_atexit@plt+0x46704> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 53038 <__cxa_atexit@plt+0x47810> │ │ │ │ + ldr r1, [pc, #116] @ 5305c <__cxa_atexit@plt+0x47834> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 53048 <__cxa_atexit@plt+0x47820> │ │ │ │ + ldr r2, [pc, #88] @ 53060 <__cxa_atexit@plt+0x47838> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r7, r8 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r4, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - rscseq r4, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 51f88 <__cxa_atexit@plt+0x46760> │ │ │ │ - ldr r2, [pc, #56] @ 51f94 <__cxa_atexit@plt+0x4676c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 51f98 <__cxa_atexit@plt+0x46770> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - rscseq r4, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 51ff4 <__cxa_atexit@plt+0x467cc> │ │ │ │ - ldr r2, [pc, #88] @ 52010 <__cxa_atexit@plt+0x467e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 51ffc <__cxa_atexit@plt+0x467d4> │ │ │ │ - ldr r7, [pc, #64] @ 52014 <__cxa_atexit@plt+0x467ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 51fe8 <__cxa_atexit@plt+0x467c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 51e70 <__cxa_atexit@plt+0x46648> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + rsceq r5, r1, r0, ror sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #116] @ 530ec <__cxa_atexit@plt+0x478c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 530d0 <__cxa_atexit@plt+0x478a8> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + ldr r2, [pc, #84] @ 530f0 <__cxa_atexit@plt+0x478c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 530dc <__cxa_atexit@plt+0x478b4> │ │ │ │ + ldr r2, [pc, #60] @ 530f4 <__cxa_atexit@plt+0x478cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 52018 <__cxa_atexit@plt+0x467f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - strdeq r6, [r1], #152 @ 0x98 @ │ │ │ │ - ldrdeq r6, [r1], #144 @ 0x90 @ │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + ldrdeq r5, [r1], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5205c <__cxa_atexit@plt+0x46834> │ │ │ │ - ldr r2, [pc, #40] @ 52064 <__cxa_atexit@plt+0x4683c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #68] @ 5315c <__cxa_atexit@plt+0x47934> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ 52068 <__cxa_atexit@plt+0x46840> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r8, r2, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53150 <__cxa_atexit@plt+0x47928> │ │ │ │ + ldr r2, [pc, #44] @ 53160 <__cxa_atexit@plt+0x47938> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strhteq r6, [r1], #152 @ 0x98 │ │ │ │ - rscseq r3, r0, ip, lsr #31 │ │ │ │ - rsceq r6, r1, r0, lsl #19 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 520fc <__cxa_atexit@plt+0x468d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52104 <__cxa_atexit@plt+0x468dc> │ │ │ │ - ldr r1, [pc, #116] @ 52118 <__cxa_atexit@plt+0x468f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #112] @ 5211c <__cxa_atexit@plt+0x468f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #88] @ 52120 <__cxa_atexit@plt+0x468f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #80] @ 52124 <__cxa_atexit@plt+0x468fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - ldr r3, [pc, #56] @ 52128 <__cxa_atexit@plt+0x46900> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 5210c <__cxa_atexit@plt+0x468e4> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rscseq r3, r0, ip, asr #30 │ │ │ │ - rscseq r4, r0, ip, asr #1 │ │ │ │ - rscseq r3, r0, r8, lsr #30 │ │ │ │ - ldrsbteq r4, [r0], #12 │ │ │ │ - rsceq r6, r1, r0, asr #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 521a8 <__cxa_atexit@plt+0x46980> │ │ │ │ - ldr lr, [pc, #100] @ 521b8 <__cxa_atexit@plt+0x46990> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 521bc <__cxa_atexit@plt+0x46994> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #68] @ 521c0 <__cxa_atexit@plt+0x46998> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - ldr r3, [pc, #40] @ 521c4 <__cxa_atexit@plt+0x4699c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - rscseq r4, r0, r4, lsr #32 │ │ │ │ - rscseq r3, r0, r0, lsl #29 │ │ │ │ - rscseq r4, r0, r4, lsr r0 │ │ │ │ - rsceq r6, r1, r0, lsr #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq r5, r1, r0, ror r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 52224 <__cxa_atexit@plt+0x469fc> │ │ │ │ - ldr r2, [pc, #64] @ 52234 <__cxa_atexit@plt+0x46a0c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 53190 <__cxa_atexit@plt+0x47968> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r5, r1, r0, asr #18 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r2, [pc, #24] @ 531c8 <__cxa_atexit@plt+0x479a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 52238 <__cxa_atexit@plt+0x46a10> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r8, lr │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 531c0 <__cxa_atexit@plt+0x47998> │ │ │ │ + b 52f88 <__cxa_atexit@plt+0x47760> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - sbceq pc, fp, r9, asr sp @ │ │ │ │ - rsceq r6, r1, ip, lsr #15 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + rsceq r5, r1, ip, asr #18 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 52294 <__cxa_atexit@plt+0x46a6c> │ │ │ │ - ldr r3, [pc, #68] @ 522ac <__cxa_atexit@plt+0x46a84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 522b0 <__cxa_atexit@plt+0x46a88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r9, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 522b4 <__cxa_atexit@plt+0x46a8c> │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 531f8 <__cxa_atexit@plt+0x479d0> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5320c <__cxa_atexit@plt+0x479e4> │ │ │ │ + ldr r7, [pc, #8] @ 53208 <__cxa_atexit@plt+0x479e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - rsceq r6, r1, r4, ror #14 │ │ │ │ - rsceq r6, r1, ip, lsr r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 52344 <__cxa_atexit@plt+0x46b1c> │ │ │ │ - ldr r3, [pc, #152] @ 52374 <__cxa_atexit@plt+0x46b4c> │ │ │ │ + rsceq r5, r1, r8, lsr r9 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 5326c <__cxa_atexit@plt+0x47a44> │ │ │ │ + ldr r2, [pc, #100] @ 5328c <__cxa_atexit@plt+0x47a64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53278 <__cxa_atexit@plt+0x47a50> │ │ │ │ + ldr r3, [pc, #68] @ 53290 <__cxa_atexit@plt+0x47a68> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 52334 <__cxa_atexit@plt+0x46b0c> │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr sl, [r9, #11] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 52354 <__cxa_atexit@plt+0x46b2c> │ │ │ │ - ldr r7, [pc, #116] @ 52380 <__cxa_atexit@plt+0x46b58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #112] @ 52384 <__cxa_atexit@plt+0x46b5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r1, r3, r6, r8} │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53284 <__cxa_atexit@plt+0x47a5c> │ │ │ │ + b 532e0 <__cxa_atexit@plt+0x47ab8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 5237c <__cxa_atexit@plt+0x46b54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 52378 <__cxa_atexit@plt+0x46b50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq r5, r1, r8, lsl #17 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ 532d0 <__cxa_atexit@plt+0x47aa8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 532c8 <__cxa_atexit@plt+0x47aa0> │ │ │ │ + b 532e0 <__cxa_atexit@plt+0x47ab8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq r6, r1, r4, lsr #13 │ │ │ │ - strhteq r6, [r1], #108 @ 0x6c │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - rsceq r6, r1, r0, ror r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r5, r1, r8, asr #16 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 523e8 <__cxa_atexit@plt+0x46bc0> │ │ │ │ - ldr r7, [pc, #68] @ 52400 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #64] @ 52404 <__cxa_atexit@plt+0x46bdc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 53350 <__cxa_atexit@plt+0x47b28> │ │ │ │ + ldr r2, [pc, #148] @ 53388 <__cxa_atexit@plt+0x47b60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 52408 <__cxa_atexit@plt+0x46be0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - rsceq r6, r1, r0, lsl r6 │ │ │ │ - rsceq r6, r1, r8, ror #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 524a4 <__cxa_atexit@plt+0x46c7c> │ │ │ │ - ldr r7, [pc, #164] @ 524d8 <__cxa_atexit@plt+0x46cb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 52498 <__cxa_atexit@plt+0x46c70> │ │ │ │ - ldr r7, [pc, #148] @ 524dc <__cxa_atexit@plt+0x46cb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ str r7, [r5] │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 524b8 <__cxa_atexit@plt+0x46c90> │ │ │ │ - ldr r7, [pc, #124] @ 524e8 <__cxa_atexit@plt+0x46cc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #120] @ 524ec <__cxa_atexit@plt+0x46cc4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53364 <__cxa_atexit@plt+0x47b3c> │ │ │ │ + ldr r1, [pc, #120] @ 5338c <__cxa_atexit@plt+0x47b64> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf33fc <__cxa_atexit@plt+0xce7bd4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 53370 <__cxa_atexit@plt+0x47b48> │ │ │ │ + ldr r3, [pc, #92] @ 53390 <__cxa_atexit@plt+0x47b68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53380 <__cxa_atexit@plt+0x47b58> │ │ │ │ + b 53450 <__cxa_atexit@plt+0x47c28> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 524e4 <__cxa_atexit@plt+0x46cbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 524e0 <__cxa_atexit@plt+0x46cb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r3, r0, r4, lsl ip │ │ │ │ - rsceq r6, r1, r0, asr #10 │ │ │ │ - rsceq r6, r1, r4, ror #10 │ │ │ │ - @ instruction: 0xfffffb34 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - rsceq r6, r1, r8, lsl #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + rsceq r5, r1, r8, lsl #15 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 5256c <__cxa_atexit@plt+0x46d44> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5] │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 52554 <__cxa_atexit@plt+0x46d2c> │ │ │ │ - ldr r7, [pc, #68] @ 52570 <__cxa_atexit@plt+0x46d48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #64] @ 52574 <__cxa_atexit@plt+0x46d4c> │ │ │ │ + ldr r2, [pc, #80] @ 533f8 <__cxa_atexit@plt+0x47bd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - b cf33fc <__cxa_atexit@plt+0xce7bd4> │ │ │ │ - ldr r7, [pc, #28] @ 52578 <__cxa_atexit@plt+0x46d50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 533e4 <__cxa_atexit@plt+0x47bbc> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [pc, #48] @ 533fc <__cxa_atexit@plt+0x47bd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 533f0 <__cxa_atexit@plt+0x47bc8> │ │ │ │ + b 53450 <__cxa_atexit@plt+0x47c28> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r0, r4, asr fp │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - rsceq r6, r1, r4, lsr #9 │ │ │ │ - rsceq r6, r1, r8, lsl #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 525a4 <__cxa_atexit@plt+0x46d7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r5, r1, ip, lsl r7 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ 53440 <__cxa_atexit@plt+0x47c18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53438 <__cxa_atexit@plt+0x47c10> │ │ │ │ + b 53450 <__cxa_atexit@plt+0x47c28> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrdeq r5, [r1], #104 @ 0x68 @ │ │ │ │ + andeq r0, r0, r7, lsr #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 53478 <__cxa_atexit@plt+0x47c50> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [pc, #104] @ 534d4 <__cxa_atexit@plt+0x47cac> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - rsceq r6, r1, r4, ror r4 │ │ │ │ - rsceq r6, r1, ip, asr #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 52504 <__cxa_atexit@plt+0x46cdc> │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + add r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 52654 <__cxa_atexit@plt+0x46e2c> │ │ │ │ - ldr r3, [pc, #184] @ 52684 <__cxa_atexit@plt+0x46e5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 52644 <__cxa_atexit@plt+0x46e1c> │ │ │ │ - ldr r7, [pc, #164] @ 52688 <__cxa_atexit@plt+0x46e60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #148] @ 5268c <__cxa_atexit@plt+0x46e64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 52664 <__cxa_atexit@plt+0x46e3c> │ │ │ │ - ldr r7, [pc, #128] @ 52698 <__cxa_atexit@plt+0x46e70> │ │ │ │ + bhi 534b8 <__cxa_atexit@plt+0x47c90> │ │ │ │ + ldr r7, [pc, #56] @ 534cc <__cxa_atexit@plt+0x47ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #124] @ 5269c <__cxa_atexit@plt+0x46e74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf33fc <__cxa_atexit@plt+0xce7bd4> │ │ │ │ + str r7, [r5, #24]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 534ac <__cxa_atexit@plt+0x47c84> │ │ │ │ + mov r7, r8 │ │ │ │ + b 52cd8 <__cxa_atexit@plt+0x474b0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 52694 <__cxa_atexit@plt+0x46e6c> │ │ │ │ + ldr r7, [pc, #16] @ 534d0 <__cxa_atexit@plt+0x47ca8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 52690 <__cxa_atexit@plt+0x46e68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rscseq r3, r0, r8, ror sl │ │ │ │ - rscseq r3, r0, r8, lsl #20 │ │ │ │ - smlaleq r6, r1, r4, r3 │ │ │ │ - rsceq r6, r1, ip, asr #7 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - rsceq r6, r1, r8, asr r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffff840 │ │ │ │ + rsceq r5, r1, r4, asr r6 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r5, r1, r4, asr #12 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 52730 <__cxa_atexit@plt+0x46f08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #112] @ 52734 <__cxa_atexit@plt+0x46f0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 52714 <__cxa_atexit@plt+0x46eec> │ │ │ │ - ldr r7, [pc, #80] @ 52738 <__cxa_atexit@plt+0x46f10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ 5273c <__cxa_atexit@plt+0x46f14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b cf33fc <__cxa_atexit@plt+0xce7bd4> │ │ │ │ - ldr r7, [pc, #36] @ 52740 <__cxa_atexit@plt+0x46f18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - rscseq r3, r0, ip, asr #18 │ │ │ │ - smlalseq r3, r0, r8, r9 │ │ │ │ - @ instruction: 0xfffff8b8 │ │ │ │ - @ instruction: 0xfffffae4 │ │ │ │ - rsceq r6, r1, r4, ror #5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 52790 <__cxa_atexit@plt+0x46f68> │ │ │ │ - ldr r3, [pc, #60] @ 527a0 <__cxa_atexit@plt+0x46f78> │ │ │ │ + mov r3, r9 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + ldr r8, [r2, #4] │ │ │ │ + ldr sl, [r2, #12] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 53524 <__cxa_atexit@plt+0x47cfc> │ │ │ │ + ldr r1, [pc, #52] @ 53544 <__cxa_atexit@plt+0x47d1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + str r1, [r2, #4] │ │ │ │ + mov r1, r3 │ │ │ │ + b 53534 <__cxa_atexit@plt+0x47d0c> │ │ │ │ + ldr r3, [pc, #20] @ 53540 <__cxa_atexit@plt+0x47d18> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + b 2848dc <__cxa_atexit@plt+0x2790b4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r5, r1, ip, asr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 53590 <__cxa_atexit@plt+0x47d68> │ │ │ │ + ldr r7, [pc, #52] @ 535a4 <__cxa_atexit@plt+0x47d7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 52780 <__cxa_atexit@plt+0x46f58> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 53584 <__cxa_atexit@plt+0x47d5c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 52f88 <__cxa_atexit@plt+0x47760> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 527a4 <__cxa_atexit@plt+0x46f7c> │ │ │ │ + ldr r7, [pc, #16] @ 535a8 <__cxa_atexit@plt+0x47d80> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r6, r1, ip, lsr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffa14 │ │ │ │ + rsceq r5, r1, r4, lsl #11 │ │ │ │ + rsceq r5, r1, r0, ror r5 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + lsl r3, r3, #1 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 5320c <__cxa_atexit@plt+0x479e4> │ │ │ │ + rsceq r5, r1, r4, lsl #10 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 52810 <__cxa_atexit@plt+0x46fe8> │ │ │ │ - ldr r3, [pc, #60] @ 52820 <__cxa_atexit@plt+0x46ff8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + bhi 53614 <__cxa_atexit@plt+0x47dec> │ │ │ │ + ldr r7, [pc, #52] @ 53624 <__cxa_atexit@plt+0x47dfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 52800 <__cxa_atexit@plt+0x46fd8> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 53608 <__cxa_atexit@plt+0x47de0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 53638 <__cxa_atexit@plt+0x47e10> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 52824 <__cxa_atexit@plt+0x46ffc> │ │ │ │ + ldr r7, [pc, #12] @ 53628 <__cxa_atexit@plt+0x47e00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r6, r1, r0, lsr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r5, r1, r4, lsr #10 │ │ │ │ + rsceq r5, r1, r8, lsr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 536cc <__cxa_atexit@plt+0x47ea4> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #168] @ 53704 <__cxa_atexit@plt+0x47edc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 536dc <__cxa_atexit@plt+0x47eb4> │ │ │ │ + ldr r1, [pc, #140] @ 53708 <__cxa_atexit@plt+0x47ee0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 536e8 <__cxa_atexit@plt+0x47ec0> │ │ │ │ + ldr r1, [pc, #116] @ 5370c <__cxa_atexit@plt+0x47ee4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 536f8 <__cxa_atexit@plt+0x47ed0> │ │ │ │ + ldr r2, [pc, #88] @ 53710 <__cxa_atexit@plt+0x47ee8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r7, r8 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ + add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 52890 <__cxa_atexit@plt+0x47068> │ │ │ │ - ldr r3, [pc, #60] @ 528a0 <__cxa_atexit@plt+0x47078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 52880 <__cxa_atexit@plt+0x47058> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 528a4 <__cxa_atexit@plt+0x4707c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - strhteq r6, [r1], #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 52934 <__cxa_atexit@plt+0x4710c> │ │ │ │ - ldr r3, [pc, #56] @ 52944 <__cxa_atexit@plt+0x4711c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r7, [pc, #12] @ 52948 <__cxa_atexit@plt+0x47120> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r6, r1, ip, lsl r1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + rsceq r5, r1, r0, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 529a4 <__cxa_atexit@plt+0x4717c> │ │ │ │ - ldr r3, [pc, #40] @ 529bc <__cxa_atexit@plt+0x47194> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 529c0 <__cxa_atexit@plt+0x47198> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrsbteq r3, [r0], #96 @ 0x60 │ │ │ │ - strhteq r6, [r1], #0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 529fc <__cxa_atexit@plt+0x471d4> │ │ │ │ - ldr r3, [pc, #40] @ 52a14 <__cxa_atexit@plt+0x471ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 52a18 <__cxa_atexit@plt+0x471f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rscseq r3, r0, r8, ror r6 │ │ │ │ - rsceq r6, r1, r8, asr r0 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 52a44 <__cxa_atexit@plt+0x4721c> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 52a58 <__cxa_atexit@plt+0x47230> │ │ │ │ - ldr r7, [pc, #8] @ 52a54 <__cxa_atexit@plt+0x4722c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq r6, r1, r8, lsl r0 │ │ │ │ - mov fp, r7 │ │ │ │ - b 52a68 <__cxa_atexit@plt+0x47240> │ │ │ │ - ldr r7, [r7, r2] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 52ac8 <__cxa_atexit@plt+0x472a0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 52adc <__cxa_atexit@plt+0x472b4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - mov r2, #11 │ │ │ │ - cmp r1, r0 │ │ │ │ - blt 52a60 <__cxa_atexit@plt+0x47238> │ │ │ │ - mov r2, #15 │ │ │ │ - bne 52a60 <__cxa_atexit@plt+0x47238> │ │ │ │ - ldr r2, [pc, #72] @ 52af8 <__cxa_atexit@plt+0x472d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 52b00 <__cxa_atexit@plt+0x472d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 52afc <__cxa_atexit@plt+0x472d4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r3, r0, r0, lsr #11 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r3, r0, r4, lsl #11 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #116] @ 5379c <__cxa_atexit@plt+0x47f74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 52b7c <__cxa_atexit@plt+0x47354> │ │ │ │ - add r2, r5, #4 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - mov r1, #11 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt 52b64 <__cxa_atexit@plt+0x4733c> │ │ │ │ - mov r1, #15 │ │ │ │ - bne 52b64 <__cxa_atexit@plt+0x4733c> │ │ │ │ - ldr r0, [pc, #68] @ 52b94 <__cxa_atexit@plt+0x4736c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - stmib lr, {r0, r1} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7, r1] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, fp │ │ │ │ - b 52a58 <__cxa_atexit@plt+0x47230> │ │ │ │ - ldr r3, [pc, #20] @ 52b98 <__cxa_atexit@plt+0x47370> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r3, r0, r0, lsl #10 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - rsceq r5, r1, r0, ror #27 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 52c64 <__cxa_atexit@plt+0x4743c> │ │ │ │ - ldr lr, [pc, #196] @ 52c80 <__cxa_atexit@plt+0x47458> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #168] @ 52c84 <__cxa_atexit@plt+0x4745c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - add r1, r2, #8 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r7, [r2, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 52c44 <__cxa_atexit@plt+0x4741c> │ │ │ │ - ldr r7, [pc, #140] @ 52c88 <__cxa_atexit@plt+0x47460> │ │ │ │ - add r7, pc, r7 │ │ │ │ + beq 53780 <__cxa_atexit@plt+0x47f58> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r9, [r2, #20] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 52c54 <__cxa_atexit@plt+0x4742c> │ │ │ │ - ldr r7, [pc, #104] @ 52c8c <__cxa_atexit@plt+0x47464> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 52c6c <__cxa_atexit@plt+0x47444> │ │ │ │ - str r8, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 52a58 <__cxa_atexit@plt+0x47230> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 52c90 <__cxa_atexit@plt+0x47468> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq r3, r0, ip, lsl r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - strdeq r5, [r1], #208 @ 0xd0 @ │ │ │ │ - rsceq r5, r1, r8, ror #25 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ 52d14 <__cxa_atexit@plt+0x474ec> │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + ldr r2, [pc, #84] @ 537a0 <__cxa_atexit@plt+0x47f78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ + str sl, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 52cf0 <__cxa_atexit@plt+0x474c8> │ │ │ │ - ldr r7, [pc, #76] @ 52d18 <__cxa_atexit@plt+0x474f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 52d00 <__cxa_atexit@plt+0x474d8> │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 52a58 <__cxa_atexit@plt+0x47230> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5378c <__cxa_atexit@plt+0x47f64> │ │ │ │ + ldr r2, [pc, #60] @ 537a4 <__cxa_atexit@plt+0x47f7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 52d1c <__cxa_atexit@plt+0x474f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq r5, r1, ip, asr sp │ │ │ │ - rsceq r5, r1, ip, asr ip │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #52] @ 52d6c <__cxa_atexit@plt+0x47544> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 52d5c <__cxa_atexit@plt+0x47534> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 52a58 <__cxa_atexit@plt+0x47230> │ │ │ │ - ldr r7, [pc, #12] @ 52d70 <__cxa_atexit@plt+0x47548> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r5, r1, r0, lsl #26 │ │ │ │ - rsceq r5, r1, r8, lsl #24 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsceq r5, r1, ip, lsr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 52da8 <__cxa_atexit@plt+0x47580> │ │ │ │ - ldr r3, [pc, #40] @ 52dbc <__cxa_atexit@plt+0x47594> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #68] @ 5380c <__cxa_atexit@plt+0x47fe4> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 52db4 <__cxa_atexit@plt+0x4758c> │ │ │ │ - b 52dcc <__cxa_atexit@plt+0x475a4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 52ed0 <__cxa_atexit@plt+0x476a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strhteq r5, [r1], #188 @ 0xbc │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r9, r4 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 52e90 <__cxa_atexit@plt+0x47668> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r2, [pc, #176] @ 52ea0 <__cxa_atexit@plt+0x47678> │ │ │ │ + beq 53800 <__cxa_atexit@plt+0x47fd8> │ │ │ │ + ldr r2, [pc, #44] @ 53810 <__cxa_atexit@plt+0x47fe8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r4, [r7, #7] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, #148] @ 52ea4 <__cxa_atexit@plt+0x4767c> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #20]! │ │ │ │ - sub sl, r6, #11 │ │ │ │ - str sl, [r2] │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #112] @ 52ea8 <__cxa_atexit@plt+0x47680> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - stmib r3, {r4, lr} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - ldr r4, [pc, #88] @ 52eac <__cxa_atexit@plt+0x47684> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 52e80 <__cxa_atexit@plt+0x47658> │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r4, r9 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r4, r9 │ │ │ │ - ldr fp, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r4, #40 @ 0x28 │ │ │ │ - str r4, [r9, #828] @ 0x33c │ │ │ │ - mov r4, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r3, r0, ip, ror #3 │ │ │ │ - rscseq r3, r0, ip, ror #3 │ │ │ │ - rscseq r3, r0, r0, lsl #7 │ │ │ │ - rsceq r5, r1, ip, asr #21 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq r5, r1, r0, asr #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 52f80 <__cxa_atexit@plt+0x47758> │ │ │ │ - ldr sl, [pc, #172] @ 52f9c <__cxa_atexit@plt+0x47774> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, #168] @ 52fa0 <__cxa_atexit@plt+0x47778> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [pc, #156] @ 52fa4 <__cxa_atexit@plt+0x4777c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r0, r2, #1 │ │ │ │ - ldr r8, [pc, #148] @ 52fa8 <__cxa_atexit@plt+0x47780> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r6, #22 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - sub lr, r6, #35 @ 0x23 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #20]! │ │ │ │ - str sl, [r5] │ │ │ │ - sub sl, r6, #11 │ │ │ │ - str sl, [r2] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - add r9, r3, #12 │ │ │ │ - stm r9, {r1, r8, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [pc, #88] @ 52fac <__cxa_atexit@plt+0x47784> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 52f78 <__cxa_atexit@plt+0x47750> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 52fb0 <__cxa_atexit@plt+0x47788> │ │ │ │ + ldr r3, [pc, #24] @ 53840 <__cxa_atexit@plt+0x48018> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq r3, r0, ip, lsr #2 │ │ │ │ - ldrshteq r3, [r0], #8 │ │ │ │ - rscseq r3, r0, r8, ror #1 │ │ │ │ - rscseq r3, r0, r0, lsl #5 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r5, r1, r8, asr #19 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 52ed0 <__cxa_atexit@plt+0x476a8> │ │ │ │ - strhteq r5, [r1], #144 @ 0x90 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r8, r7 │ │ │ │ + b 51dbc <__cxa_atexit@plt+0x46594> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + smlaleq r5, r1, r0, r2 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ - rsceq r5, r1, ip, lsl #19 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5303c <__cxa_atexit@plt+0x47814> │ │ │ │ - ldr r2, [pc, #60] @ 53054 <__cxa_atexit@plt+0x4782c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r2, [pc, #24] @ 53878 <__cxa_atexit@plt+0x48050> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 53058 <__cxa_atexit@plt+0x47830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53870 <__cxa_atexit@plt+0x48048> │ │ │ │ + b 53638 <__cxa_atexit@plt+0x47e10> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb8c │ │ │ │ - rsceq r5, r1, r4, lsr #20 │ │ │ │ - rsceq r5, r1, r0, lsl #20 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + rsceq r5, r1, r0, asr #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #176] @ 53124 <__cxa_atexit@plt+0x478fc> │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 538c0 <__cxa_atexit@plt+0x48098> │ │ │ │ + ldr r7, [pc, #48] @ 538d0 <__cxa_atexit@plt+0x480a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 530f0 <__cxa_atexit@plt+0x478c8> │ │ │ │ - ldr lr, [pc, #148] @ 53128 <__cxa_atexit@plt+0x47900> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r1, r3, #36 @ 0x24 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 5310c <__cxa_atexit@plt+0x478e4> │ │ │ │ - ldr r2, [pc, #108] @ 53130 <__cxa_atexit@plt+0x47908> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #100] @ 53134 <__cxa_atexit@plt+0x4790c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 538b4 <__cxa_atexit@plt+0x4808c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 538e4 <__cxa_atexit@plt+0x480bc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 5312c <__cxa_atexit@plt+0x47904> │ │ │ │ + ldr r7, [pc, #12] @ 538d4 <__cxa_atexit@plt+0x480ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffb10 │ │ │ │ - rsceq r5, r1, r0, ror r9 │ │ │ │ - ldrshteq r3, [r0], #4 │ │ │ │ - smlalseq r2, r0, r4, pc @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5317c <__cxa_atexit@plt+0x47954> │ │ │ │ - ldr r2, [pc, #44] @ 53188 <__cxa_atexit@plt+0x47960> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #36] @ 5318c <__cxa_atexit@plt+0x47964> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7, r8} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rscseq r3, r0, ip, asr r0 │ │ │ │ - ldrshteq r2, [r0], #236 @ 0xec │ │ │ │ - ldrdeq r5, [r1], #132 @ 0x84 @ │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlaleq r5, r1, r0, r2 │ │ │ │ + rsceq r5, r1, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #176] @ 53258 <__cxa_atexit@plt+0x47a30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 53224 <__cxa_atexit@plt+0x479fc> │ │ │ │ - ldr lr, [pc, #148] @ 5325c <__cxa_atexit@plt+0x47a34> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r1, r3, #36 @ 0x24 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 53240 <__cxa_atexit@plt+0x47a18> │ │ │ │ - ldr r2, [pc, #108] @ 53264 <__cxa_atexit@plt+0x47a3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #100] @ 53268 <__cxa_atexit@plt+0x47a40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 53260 <__cxa_atexit@plt+0x47a38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ - rsceq r5, r1, ip, lsr r8 │ │ │ │ - rscseq r2, r0, r0, asr #31 │ │ │ │ - rscseq r2, r0, r0, ror #28 │ │ │ │ - rsceq r5, r1, r0, lsl r7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5332c <__cxa_atexit@plt+0x47b04> │ │ │ │ - ldr lr, [pc, #188] @ 53348 <__cxa_atexit@plt+0x47b20> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ - ldr lr, [pc, #168] @ 5334c <__cxa_atexit@plt+0x47b24> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5330c <__cxa_atexit@plt+0x47ae4> │ │ │ │ - ldr r7, [pc, #140] @ 53350 <__cxa_atexit@plt+0x47b28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r9, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5331c <__cxa_atexit@plt+0x47af4> │ │ │ │ - ldr r7, [pc, #104] @ 53354 <__cxa_atexit@plt+0x47b2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 53334 <__cxa_atexit@plt+0x47b0c> │ │ │ │ - str r8, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 52a58 <__cxa_atexit@plt+0x47230> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 53358 <__cxa_atexit@plt+0x47b30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r2, r0, r4, asr sp │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - rsceq r5, r1, r8, lsr #14 │ │ │ │ - rsceq r5, r1, r0, lsr #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ 533dc <__cxa_atexit@plt+0x47bb4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 53940 <__cxa_atexit@plt+0x48118> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #100] @ 53968 <__cxa_atexit@plt+0x48140> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 533b8 <__cxa_atexit@plt+0x47b90> │ │ │ │ - ldr r7, [pc, #76] @ 533e0 <__cxa_atexit@plt+0x47bb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 533c8 <__cxa_atexit@plt+0x47ba0> │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 52a58 <__cxa_atexit@plt+0x47230> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53954 <__cxa_atexit@plt+0x4812c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #68] @ 5396c <__cxa_atexit@plt+0x48144> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53960 <__cxa_atexit@plt+0x48138> │ │ │ │ + b 539c0 <__cxa_atexit@plt+0x48198> │ │ │ │ + ldr r7, [pc, #40] @ 53970 <__cxa_atexit@plt+0x48148> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 533e4 <__cxa_atexit@plt+0x47bbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - smlaleq r5, r1, r4, r6 │ │ │ │ - smlaleq r5, r1, r4, r5 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rscseq r2, r0, ip, ror #15 │ │ │ │ + rsceq r5, r1, ip, asr #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #52] @ 53434 <__cxa_atexit@plt+0x47c0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 53424 <__cxa_atexit@plt+0x47bfc> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 52a58 <__cxa_atexit@plt+0x47230> │ │ │ │ - ldr r7, [pc, #12] @ 53438 <__cxa_atexit@plt+0x47c10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ 539b0 <__cxa_atexit@plt+0x48188> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 539a8 <__cxa_atexit@plt+0x48180> │ │ │ │ + b 539c0 <__cxa_atexit@plt+0x48198> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r5, r1, r8, lsr r6 │ │ │ │ - rsceq r5, r1, r0, asr #10 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r5, r1, ip, lsl #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 53470 <__cxa_atexit@plt+0x47c48> │ │ │ │ - ldr r3, [pc, #228] @ 53540 <__cxa_atexit@plt+0x47d18> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne 53a30 <__cxa_atexit@plt+0x48208> │ │ │ │ + ldr r2, [pc, #256] @ 53ad4 <__cxa_atexit@plt+0x482ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53aa4 <__cxa_atexit@plt+0x4827c> │ │ │ │ + ldr r1, [pc, #228] @ 53ad8 <__cxa_atexit@plt+0x482b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 53ab0 <__cxa_atexit@plt+0x48288> │ │ │ │ + ldr r3, [pc, #200] @ 53adc <__cxa_atexit@plt+0x482b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53a9c <__cxa_atexit@plt+0x48274> │ │ │ │ + b 53ba4 <__cxa_atexit@plt+0x4837c> │ │ │ │ + ldr r3, [pc, #152] @ 53ad0 <__cxa_atexit@plt+0x482a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 534fc <__cxa_atexit@plt+0x47cd4> │ │ │ │ - b 53550 <__cxa_atexit@plt+0x47d28> │ │ │ │ - str r7, [r5] │ │ │ │ + beq 53a9c <__cxa_atexit@plt+0x48274> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 53510 <__cxa_atexit@plt+0x47ce8> │ │ │ │ - ldr r9, [pc, #160] @ 5352c <__cxa_atexit@plt+0x47d04> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #156] @ 53530 <__cxa_atexit@plt+0x47d08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #152] @ 53534 <__cxa_atexit@plt+0x47d0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr r8, [pc, #144] @ 53538 <__cxa_atexit@plt+0x47d10> │ │ │ │ + bcc 53ac0 <__cxa_atexit@plt+0x48298> │ │ │ │ + ldr r8, [pc, #128] @ 53ae0 <__cxa_atexit@plt+0x482b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #16]! │ │ │ │ - sub ip, r3, #22 │ │ │ │ - str r9, [r5] │ │ │ │ - sub sl, r3, #11 │ │ │ │ - str sl, [r2] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r8, ip} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 53504 <__cxa_atexit@plt+0x47cdc> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #120] @ 53ae4 <__cxa_atexit@plt+0x482bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 5353c <__cxa_atexit@plt+0x47d14> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - rscseq r2, r0, r8, ror #22 │ │ │ │ - rscseq r2, r0, r4, ror #22 │ │ │ │ - rscseq r2, r0, ip, lsr #26 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r5, r1, r8, lsr r4 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + ldrsbteq r2, [r0], #96 @ 0x60 │ │ │ │ + rscseq r2, r0, r8, asr #13 │ │ │ │ + rsceq r5, r1, r8, asr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 535e4 <__cxa_atexit@plt+0x47dbc> │ │ │ │ - mov ip, fp │ │ │ │ - ldr r2, [pc, #128] @ 535f0 <__cxa_atexit@plt+0x47dc8> │ │ │ │ + ldr r2, [pc, #80] @ 53b4c <__cxa_atexit@plt+0x48324> │ │ │ │ add r2, pc, r2 │ │ │ │ - add fp, r7, #3 │ │ │ │ - ldm fp, {r1, r9, fp} │ │ │ │ - ldr r8, [pc, #116] @ 535f4 <__cxa_atexit@plt+0x47dcc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #22 │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #16]! │ │ │ │ - sub sl, r6, #11 │ │ │ │ - str sl, [r2] │ │ │ │ - stmib r3, {r8, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r1, [pc, #76] @ 535f8 <__cxa_atexit@plt+0x47dd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r0, r9, fp} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 53b38 <__cxa_atexit@plt+0x48310> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [pc, #48] @ 53b50 <__cxa_atexit@plt+0x48328> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 535d8 <__cxa_atexit@plt+0x47db0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ + beq 53b44 <__cxa_atexit@plt+0x4831c> │ │ │ │ + b 53ba4 <__cxa_atexit@plt+0x4837c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov fp, ip │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rscseq r2, r0, ip, ror sl │ │ │ │ - rscseq r2, r0, r8, lsr #24 │ │ │ │ - rsceq r5, r1, r0, lsl #7 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ - rsceq r5, r1, r0, ror #6 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r4, r1, ip, ror #31 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 536bc <__cxa_atexit@plt+0x47e94> │ │ │ │ - ldr r9, [pc, #140] @ 536d4 <__cxa_atexit@plt+0x47eac> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #136] @ 536d8 <__cxa_atexit@plt+0x47eb0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #132] @ 536dc <__cxa_atexit@plt+0x47eb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr r8, [pc, #124] @ 536e0 <__cxa_atexit@plt+0x47eb8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #16]! │ │ │ │ - sub ip, r6, #22 │ │ │ │ - str r9, [r5] │ │ │ │ - sub sl, r6, #11 │ │ │ │ - str sl, [r2] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r8, ip} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ 53b94 <__cxa_atexit@plt+0x4836c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 536b4 <__cxa_atexit@plt+0x47e8c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ + beq 53b8c <__cxa_atexit@plt+0x48364> │ │ │ │ + b 53ba4 <__cxa_atexit@plt+0x4837c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 536e4 <__cxa_atexit@plt+0x47ebc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r2, r0, ip, lsr #19 │ │ │ │ - rscseq r2, r0, r8, lsr #19 │ │ │ │ - rscseq r2, r0, r0, ror fp │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - smlaleq r5, r1, r4, r2 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r4, r1, r8, lsr #31 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ - rsceq r5, r1, r0, ror r2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 53760 <__cxa_atexit@plt+0x47f38> │ │ │ │ - ldr r2, [pc, #68] @ 53778 <__cxa_atexit@plt+0x47f50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5377c <__cxa_atexit@plt+0x47f54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb40 │ │ │ │ - rsceq r5, r1, r8, lsl r3 │ │ │ │ - strdeq r5, [r1], #36 @ 0x24 @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #176] @ 53848 <__cxa_atexit@plt+0x48020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 53810 <__cxa_atexit@plt+0x47fe8> │ │ │ │ - ldr r1, [pc, #148] @ 5384c <__cxa_atexit@plt+0x48024> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - add r1, r3, #32 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 5382c <__cxa_atexit@plt+0x48004> │ │ │ │ - ldr r7, [pc, #112] @ 53854 <__cxa_atexit@plt+0x4802c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #104] @ 53858 <__cxa_atexit@plt+0x48030> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 53850 <__cxa_atexit@plt+0x48028> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r3 │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffabc │ │ │ │ - rsceq r5, r1, r8, ror #4 │ │ │ │ - ldrsbteq r2, [r0], #148 @ 0x94 │ │ │ │ - rscseq r2, r0, r4, ror r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 538a0 <__cxa_atexit@plt+0x48078> │ │ │ │ - ldr r2, [pc, #44] @ 538ac <__cxa_atexit@plt+0x48084> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #36] @ 538b0 <__cxa_atexit@plt+0x48088> │ │ │ │ + bcc 53c5c <__cxa_atexit@plt+0x48434> │ │ │ │ + mov lr, #1 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r1, [pc, #196] @ 53c98 <__cxa_atexit@plt+0x48470> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7, r8} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rscseq r2, r0, r8, lsr r9 │ │ │ │ - ldrsbteq r2, [r0], #120 @ 0x78 │ │ │ │ - rsceq r5, r1, r8, asr #3 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #176] @ 5397c <__cxa_atexit@plt+0x48154> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 53944 <__cxa_atexit@plt+0x4811c> │ │ │ │ - ldr r1, [pc, #148] @ 53980 <__cxa_atexit@plt+0x48158> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - add r1, r3, #32 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 53960 <__cxa_atexit@plt+0x48138> │ │ │ │ - ldr r7, [pc, #112] @ 53988 <__cxa_atexit@plt+0x48160> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r7, [pc, #188] @ 53c9c <__cxa_atexit@plt+0x48474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #104] @ 5398c <__cxa_atexit@plt+0x48164> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 53984 <__cxa_atexit@plt+0x4815c> │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + cmp r8, ip │ │ │ │ + bge 53c24 <__cxa_atexit@plt+0x483fc> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 53c68 <__cxa_atexit@plt+0x48440> │ │ │ │ + mov r7, #1 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5320c <__cxa_atexit@plt+0x479e4> │ │ │ │ + add r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 53c80 <__cxa_atexit@plt+0x48458> │ │ │ │ + ldr r7, [pc, #108] @ 53ca4 <__cxa_atexit@plt+0x4847c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 53c50 <__cxa_atexit@plt+0x48428> │ │ │ │ + mov r7, sl │ │ │ │ + b 53638 <__cxa_atexit@plt+0x47e10> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ - mov r8, r3 │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - rsceq r5, r1, r4, lsr r1 │ │ │ │ - rscseq r2, r0, r0, lsr #17 │ │ │ │ - rscseq r2, r0, r0, asr #14 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 539cc <__cxa_atexit@plt+0x481a4> │ │ │ │ - ldr r5, [pc, #44] @ 539e0 <__cxa_atexit@plt+0x481b8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 9d8aac <__cxa_atexit@plt+0x9cd284> │ │ │ │ - ldr r7, [pc, #16] @ 539e4 <__cxa_atexit@plt+0x481bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r1, r4, lsl #8 │ │ │ │ - strdeq r5, [r1], #56 @ 0x38 @ │ │ │ │ - ldrdeq r5, [r1], #56 @ 0x38 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 53a44 <__cxa_atexit@plt+0x4821c> │ │ │ │ - ldr r2, [pc, #64] @ 53a50 <__cxa_atexit@plt+0x48228> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 53a38 <__cxa_atexit@plt+0x48210> │ │ │ │ - mov r7, r8 │ │ │ │ - b 53a60 <__cxa_atexit@plt+0x48238> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #48] @ 53ca0 <__cxa_atexit@plt+0x48478> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r5, r1, r0, ror r3 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - cmp sl, r8 │ │ │ │ - blt 53ac0 <__cxa_atexit@plt+0x48298> │ │ │ │ - cmp sl, r9 │ │ │ │ - bgt 53ac0 <__cxa_atexit@plt+0x48298> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r2, sl, r8 │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #128] @ 53b14 <__cxa_atexit@plt+0x482ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 53ae0 <__cxa_atexit@plt+0x482b8> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 53aec <__cxa_atexit@plt+0x482c4> │ │ │ │ - ldr r5, [pc, #68] @ 53b18 <__cxa_atexit@plt+0x482f0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9d8aac <__cxa_atexit@plt+0x9cd284> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 53b10 <__cxa_atexit@plt+0x482e8> │ │ │ │ + ldr r7, [pc, #32] @ 53ca8 <__cxa_atexit@plt+0x48480> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ + add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ mov r8, sl │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r1], #40 @ 0x28 @ │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r5, r1, r4, ror #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rscseq r2, r0, r0, ror #10 │ │ │ │ + rscseq r2, r0, r0, asr r5 │ │ │ │ + rsceq r4, r1, r8, asr #29 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + strhteq r4, [r1], #232 @ 0xe8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - smlaleq r5, r1, ip, r2 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub sl, r5, #12 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 53bc4 <__cxa_atexit@plt+0x4839c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 53bd0 <__cxa_atexit@plt+0x483a8> │ │ │ │ - ldr lr, [pc, #116] @ 53be0 <__cxa_atexit@plt+0x483b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 53be4 <__cxa_atexit@plt+0x483bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [pc, #88] @ 53be8 <__cxa_atexit@plt+0x483c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 53d08 <__cxa_atexit@plt+0x484e0> │ │ │ │ + ldr r8, [pc, #68] @ 53d14 <__cxa_atexit@plt+0x484ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #84] @ 53bec <__cxa_atexit@plt+0x483c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - add r0, r2, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - mov r5, sl │ │ │ │ - b 147dc <__cxa_atexit@plt+0x8fb4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ 53d18 <__cxa_atexit@plt+0x484f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rscseq r2, r0, r0, ror #8 │ │ │ │ + rscseq r2, r0, r8, asr r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 53d94 <__cxa_atexit@plt+0x4856c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r1, [pc, #104] @ 53dac <__cxa_atexit@plt+0x48584> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 53d9c <__cxa_atexit@plt+0x48574> │ │ │ │ + ldr r2, [pc, #84] @ 53db0 <__cxa_atexit@plt+0x48588> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 53d84 <__cxa_atexit@plt+0x4855c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 53f1c <__cxa_atexit@plt+0x486f4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - rscseq r2, r0, r0, lsl #9 │ │ │ │ - rscseq r2, r0, r0, lsl #9 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53c24 <__cxa_atexit@plt+0x483fc> │ │ │ │ - ldr r2, [pc, #28] @ 53c30 <__cxa_atexit@plt+0x48408> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rscseq r2, r0, r0, lsl r4 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ + ldrhteq r2, [r0], #36 @ 0x24 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 53cb8 <__cxa_atexit@plt+0x48490> │ │ │ │ - ldr lr, [pc, #132] @ 53cd8 <__cxa_atexit@plt+0x484b0> │ │ │ │ + bhi 53e3c <__cxa_atexit@plt+0x48614> │ │ │ │ + ldr lr, [pc, #136] @ 53e5c <__cxa_atexit@plt+0x48634> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r1, [pc, #120] @ 53cdc <__cxa_atexit@plt+0x484b4> │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #124] @ 53e60 <__cxa_atexit@plt+0x48638> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 53cac <__cxa_atexit@plt+0x48484> │ │ │ │ + beq 53e30 <__cxa_atexit@plt+0x48608> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 53cc4 <__cxa_atexit@plt+0x4849c> │ │ │ │ - ldr r3, [pc, #84] @ 53ce0 <__cxa_atexit@plt+0x484b8> │ │ │ │ + bcc 53e48 <__cxa_atexit@plt+0x48620> │ │ │ │ + ldr r3, [pc, #88] @ 53e64 <__cxa_atexit@plt+0x4863c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub r8, r2, #3 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - smlalseq r2, r0, r4, r3 │ │ │ │ - rscseq r2, r0, r4, lsl #7 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rscseq r2, r0, r4, lsl r2 │ │ │ │ + ldrhteq r2, [r0], #60 @ 0x3c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 53d24 <__cxa_atexit@plt+0x484fc> │ │ │ │ - ldr r2, [pc, #40] @ 53d30 <__cxa_atexit@plt+0x48508> │ │ │ │ + bcc 53eac <__cxa_atexit@plt+0x48684> │ │ │ │ + ldr r2, [pc, #44] @ 53eb8 <__cxa_atexit@plt+0x48690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r3, #8 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r2, r0, r8, lsl #6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 53dac <__cxa_atexit@plt+0x48584> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - subs r7, r3, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - movlt r7, #0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 53d9c <__cxa_atexit@plt+0x48574> │ │ │ │ - ldr r1, [pc, #84] @ 53dc4 <__cxa_atexit@plt+0x4859c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r8, [pc, #48] @ 53dc8 <__cxa_atexit@plt+0x485a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ - ldr r7, [pc, #24] @ 53dbc <__cxa_atexit@plt+0x48594> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ + rscseq r2, r0, ip, lsr r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53f08 <__cxa_atexit@plt+0x486e0> │ │ │ │ + ldr r3, [pc, #52] @ 53f10 <__cxa_atexit@plt+0x486e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 53efc <__cxa_atexit@plt+0x486d4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 53f1c <__cxa_atexit@plt+0x486f4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 53dc0 <__cxa_atexit@plt+0x48598> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r0, r4, ror #4 │ │ │ │ - rsceq r5, r1, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rscseq r2, r0, r4, lsr #5 │ │ │ │ - rsceq r5, r1, r8 │ │ │ │ - andeq r0, r0, r7, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 53e64 <__cxa_atexit@plt+0x4863c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 53e14 <__cxa_atexit@plt+0x485ec> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - cmp r1, r0 │ │ │ │ - ble 53e28 <__cxa_atexit@plt+0x48600> │ │ │ │ - ldr r3, [pc, #92] @ 53e78 <__cxa_atexit@plt+0x48650> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r3, [sl] │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #76] @ 53e7c <__cxa_atexit@plt+0x48654> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #296] @ 54054 <__cxa_atexit@plt+0x4882c> │ │ │ │ add lr, pc, lr │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r1, r7, sl} │ │ │ │ + ldr r8, [pc, #292] @ 54058 <__cxa_atexit@plt+0x48830> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + add r6, r9, r1 │ │ │ │ + beq 53fbc <__cxa_atexit@plt+0x48794> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 53fac <__cxa_atexit@plt+0x48784> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 54034 <__cxa_atexit@plt+0x4880c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + str r7, [r6, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str r8, [r5] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r1, r1, #20 │ │ │ │ + tst r2, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + bne 53f34 <__cxa_atexit@plt+0x4870c> │ │ │ │ + add r6, r9, r1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #16 │ │ │ │ + bic r7, r0, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 54044 <__cxa_atexit@plt+0x4881c> │ │ │ │ + ldr lr, [pc, #136] @ 5405c <__cxa_atexit@plt+0x48834> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r0, [r3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + add r1, r6, #25 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + ldr lr, [pc, #100] @ 54060 <__cxa_atexit@plt+0x48838> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r6, #17 │ │ │ │ + ldr r8, [pc, #92] @ 54064 <__cxa_atexit@plt+0x4883c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #88] @ 54068 <__cxa_atexit@plt+0x48840> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r0, r2, r9} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r1, r6, lr} │ │ │ │ + add r7, r6, #38 @ 0x26 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, fp │ │ │ │ - b 53e80 <__cxa_atexit@plt+0x48658> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + bx ip │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrshteq r2, [r0], #16 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - cmp sl, r9 │ │ │ │ - blt 53ed0 <__cxa_atexit@plt+0x486a8> │ │ │ │ - cmp sl, r3 │ │ │ │ - bgt 53ed0 <__cxa_atexit@plt+0x486a8> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - sub r3, sl, r9 │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #108] @ 53f20 <__cxa_atexit@plt+0x486f8> │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xffffffe4 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + rscseq r2, r0, r0 │ │ │ │ + rscseq r2, r0, ip, lsl r0 │ │ │ │ + rscseq r2, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 540d4 <__cxa_atexit@plt+0x488ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 540f0 <__cxa_atexit@plt+0x488c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 540dc <__cxa_atexit@plt+0x488b4> │ │ │ │ + ldr r3, [pc, #76] @ 540f4 <__cxa_atexit@plt+0x488cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 53ef8 <__cxa_atexit@plt+0x486d0> │ │ │ │ - b 53f34 <__cxa_atexit@plt+0x4870c> │ │ │ │ - add r2, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 53f00 <__cxa_atexit@plt+0x486d8> │ │ │ │ - ldr r5, [pc, #64] @ 53f24 <__cxa_atexit@plt+0x486fc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 9d8aac <__cxa_atexit@plt+0x9cd284> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 540c4 <__cxa_atexit@plt+0x4889c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 54788 <__cxa_atexit@plt+0x48f60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 53f1c <__cxa_atexit@plt+0x486f4> │ │ │ │ + ldr r7, [pc, #20] @ 540f8 <__cxa_atexit@plt+0x488d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r4, r1, r4, asr #29 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r4, [r1], #228 @ 0xe4 @ │ │ │ │ - smlaleq r4, r1, ip, lr │ │ │ │ - andeq sl, r0, fp, ror #17 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5405c <__cxa_atexit@plt+0x48834> │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r2, [pc, #296] @ 5407c <__cxa_atexit@plt+0x48854> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #292] @ 54080 <__cxa_atexit@plt+0x48858> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr ip, [r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r1, [sl, #4]! │ │ │ │ - str r1, [sp, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r1, [sl, #28] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [sl, #32] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [sl, #36] @ 0x24 │ │ │ │ - ldr r2, [sl, #40] @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldmib sl, {r8, r9, fp} │ │ │ │ - ldr r2, [sl, #20] │ │ │ │ - str r2, [sp] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - ldr r1, [pc, #212] @ 54084 <__cxa_atexit@plt+0x4885c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - cmp ip, #0 │ │ │ │ - bne 54068 <__cxa_atexit@plt+0x48840> │ │ │ │ - sub r2, r6, #11 │ │ │ │ - add r3, fp, #12 │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, r3, r9, lsl #2 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r1] │ │ │ │ - strex r0, r2, [r1] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 53fd8 <__cxa_atexit@plt+0x487b0> │ │ │ │ - add r3, r3, r9, lsr #7 │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r1, [pc, #144] @ 54088 <__cxa_atexit@plt+0x48860> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [fp] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r3, r2, lsl #2] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r9, r3 │ │ │ │ - ldrne r3, [sp, #12] │ │ │ │ - cmpne r8, r3 │ │ │ │ - bne 54040 <__cxa_atexit@plt+0x48818> │ │ │ │ - ldr r7, [pc, #104] @ 5408c <__cxa_atexit@plt+0x48864> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - str r7, [fp] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - add r3, r9, #1 │ │ │ │ - add r2, r8, #1 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, sl │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - b 53e80 <__cxa_atexit@plt+0x48658> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - add r3, fp, r9, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - bl cdd470 <__cxa_atexit@plt+0xcd1c48> │ │ │ │ - b 53fc4 <__cxa_atexit@plt+0x4879c> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - rscseq r2, r0, r0, asr #1 │ │ │ │ - rscseq r2, r0, r4, lsr #4 │ │ │ │ - rscseq r2, r0, r8, lsr #32 │ │ │ │ - rscseq r1, r0, r8, ror #31 │ │ │ │ - rsceq r4, r1, r0, asr sp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 54158 <__cxa_atexit@plt+0x48930> │ │ │ │ - ldr r7, [pc, #204] @ 54180 <__cxa_atexit@plt+0x48958> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 54134 <__cxa_atexit@plt+0x4890c> │ │ │ │ - ldr r7, [pc, #184] @ 54184 <__cxa_atexit@plt+0x4895c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ + rscseq r1, r0, r8, ror #30 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + rsceq r4, r1, ip, ror sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54164 <__cxa_atexit@plt+0x4893c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 54180 <__cxa_atexit@plt+0x48958> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 54168 <__cxa_atexit@plt+0x48940> │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - subs r7, r1, r0 │ │ │ │ - add r7, r7, #1 │ │ │ │ - movlt r7, #0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 54144 <__cxa_atexit@plt+0x4891c> │ │ │ │ - ldr r2, [pc, #140] @ 54194 <__cxa_atexit@plt+0x4896c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r8, [pc, #104] @ 54198 <__cxa_atexit@plt+0x48970> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 5416c <__cxa_atexit@plt+0x48944> │ │ │ │ + ldr r3, [pc, #76] @ 54184 <__cxa_atexit@plt+0x4895c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 54154 <__cxa_atexit@plt+0x4892c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 54788 <__cxa_atexit@plt+0x48f60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 54188 <__cxa_atexit@plt+0x48960> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 54190 <__cxa_atexit@plt+0x48968> │ │ │ │ + ldr r7, [pc, #20] @ 54188 <__cxa_atexit@plt+0x48960> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsbteq r1, [r0], #232 @ 0xe8 │ │ │ │ + andeq r0, r0, ip, asr #12 │ │ │ │ + rsceq r4, r1, ip, ror #19 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54230 <__cxa_atexit@plt+0x48a08> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5423c <__cxa_atexit@plt+0x48a14> │ │ │ │ + ldr r1, [pc, #160] @ 5425c <__cxa_atexit@plt+0x48a34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #156] @ 54260 <__cxa_atexit@plt+0x48a38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5424c <__cxa_atexit@plt+0x48a24> │ │ │ │ + ldr r3, [pc, #108] @ 54264 <__cxa_atexit@plt+0x48a3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 54220 <__cxa_atexit@plt+0x489f8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 53f1c <__cxa_atexit@plt+0x486f4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5418c <__cxa_atexit@plt+0x48964> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - ldrhteq r1, [r0], #236 @ 0xec │ │ │ │ - rsceq r4, r1, ip, ror ip │ │ │ │ - rsceq r4, r1, r0, lsr #25 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - rscseq r1, r0, ip, lsl #30 │ │ │ │ - rsceq r4, r1, r8, asr #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 54238 <__cxa_atexit@plt+0x48a10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7], #-48 @ 0xffffffd0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + rscseq r1, r0, r4, lsr lr │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 542d0 <__cxa_atexit@plt+0x48aa8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 542ec <__cxa_atexit@plt+0x48ac4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 54228 <__cxa_atexit@plt+0x48a00> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - subs r7, r3, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - movlt r7, #0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 54218 <__cxa_atexit@plt+0x489f0> │ │ │ │ - ldr r1, [pc, #88] @ 54244 <__cxa_atexit@plt+0x48a1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r8, [pc, #52] @ 54248 <__cxa_atexit@plt+0x48a20> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ - ldr r7, [pc, #28] @ 5423c <__cxa_atexit@plt+0x48a14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 542d8 <__cxa_atexit@plt+0x48ab0> │ │ │ │ + ldr r3, [pc, #76] @ 542f0 <__cxa_atexit@plt+0x48ac8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 542c0 <__cxa_atexit@plt+0x48a98> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 54788 <__cxa_atexit@plt+0x48f60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 54240 <__cxa_atexit@plt+0x48a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 542f4 <__cxa_atexit@plt+0x48acc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r1, r0, r8, ror #27 │ │ │ │ - strhteq r4, [r1], #188 @ 0xbc │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - rscseq r1, r0, r8, lsr #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #168] @ 54304 <__cxa_atexit@plt+0x48adc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 542d0 <__cxa_atexit@plt+0x48aa8> │ │ │ │ - ldr r1, [pc, #140] @ 54308 <__cxa_atexit@plt+0x48ae0> │ │ │ │ + rscseq r1, r0, ip, ror #26 │ │ │ │ + andeq r0, r0, r0, ror #9 │ │ │ │ + rsceq r4, r1, r0, lsl #17 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5439c <__cxa_atexit@plt+0x48b74> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 543a8 <__cxa_atexit@plt+0x48b80> │ │ │ │ + ldr r1, [pc, #160] @ 543c8 <__cxa_atexit@plt+0x48ba0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 542dc <__cxa_atexit@plt+0x48ab4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 542ec <__cxa_atexit@plt+0x48ac4> │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r2, [pc, #88] @ 5430c <__cxa_atexit@plt+0x48ae4> │ │ │ │ + ldr r2, [pc, #156] @ 543cc <__cxa_atexit@plt+0x48ba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 543b8 <__cxa_atexit@plt+0x48b90> │ │ │ │ + ldr r3, [pc, #108] @ 543d0 <__cxa_atexit@plt+0x48ba8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5438c <__cxa_atexit@plt+0x48b64> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 53f1c <__cxa_atexit@plt+0x486f4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq r1, r0, r0, ror #26 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + rscseq r1, r0, r8, asr #25 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ 5438c <__cxa_atexit@plt+0x48b64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 54498 <__cxa_atexit@plt+0x48c70> │ │ │ │ + ldr lr, [pc, #192] @ 544b8 <__cxa_atexit@plt+0x48c90> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r3, [r3, #20] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 54374 <__cxa_atexit@plt+0x48b4c> │ │ │ │ + beq 54484 <__cxa_atexit@plt+0x48c5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5437c <__cxa_atexit@plt+0x48b54> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 54390 <__cxa_atexit@plt+0x48b68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 544a8 <__cxa_atexit@plt+0x48c80> │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + ldr lr, [pc, #140] @ 544bc <__cxa_atexit@plt+0x48c94> │ │ │ │ + add lr, pc, lr │ │ │ │ + and r8, r1, #31 │ │ │ │ + mov r0, #1 │ │ │ │ + lsl r9, r0, r8 │ │ │ │ + ldr r8, [pc, #124] @ 544c0 <__cxa_atexit@plt+0x48c98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r0, r3, #2 │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub sl, r3, #14 │ │ │ │ + ldr r0, [pc, #104] @ 544c4 <__cxa_atexit@plt+0x48c9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-16] │ │ │ │ + bic r0, r1, #31 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + str sl, [r6, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5448c <__cxa_atexit@plt+0x48c64> │ │ │ │ + mov r6, r3 │ │ │ │ + b 54568 <__cxa_atexit@plt+0x48d40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrhteq r1, [r0], #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffa94 │ │ │ │ + rscseq r1, r0, r8, lsl #27 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 543e4 <__cxa_atexit@plt+0x48bbc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 543f0 <__cxa_atexit@plt+0x48bc8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + bcc 54548 <__cxa_atexit@plt+0x48d20> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr lr, [pc, #100] @ 54554 <__cxa_atexit@plt+0x48d2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + and r0, r2, #31 │ │ │ │ + mov r1, #1 │ │ │ │ + lsl r9, r1, r0 │ │ │ │ + ldr r8, [pc, #84] @ 54558 <__cxa_atexit@plt+0x48d30> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + sub r1, r6, #14 │ │ │ │ + ldr r0, [pc, #64] @ 5455c <__cxa_atexit@plt+0x48d34> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + bic r0, r2, #31 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + add r2, r3, #8 │ │ │ │ + stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ + tst r7, #3 │ │ │ │ + beq 54540 <__cxa_atexit@plt+0x48d18> │ │ │ │ + b 54568 <__cxa_atexit@plt+0x48d40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r1, r0, r8, asr ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 54470 <__cxa_atexit@plt+0x48c48> │ │ │ │ - ldr r2, [pc, #124] @ 5448c <__cxa_atexit@plt+0x48c64> │ │ │ │ + @ instruction: 0xfffff9d4 │ │ │ │ + rscseq r1, r0, r8, asr #25 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldmib r5, {r2, sl} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 545fc <__cxa_atexit@plt+0x48dd4> │ │ │ │ + add r6, r1, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 546c4 <__cxa_atexit@plt+0x48e9c> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + ldr r0, [r9, #15] │ │ │ │ + add r8, r1, #4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi 54654 <__cxa_atexit@plt+0x48e2c> │ │ │ │ + ldr r0, [pc, #352] @ 54714 <__cxa_atexit@plt+0x48eec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str lr, [r1, #12] │ │ │ │ + str r7, [r1, #16] │ │ │ │ + str r2, [r1, #20] │ │ │ │ + str sl, [r1, #24] │ │ │ │ + str r0, [r1, #4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 546ec <__cxa_atexit@plt+0x48ec4> │ │ │ │ + ldr r2, [pc, #320] @ 54718 <__cxa_atexit@plt+0x48ef0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 54490 <__cxa_atexit@plt+0x48c68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54464 <__cxa_atexit@plt+0x48c3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 54478 <__cxa_atexit@plt+0x48c50> │ │ │ │ - ldr r3, [pc, #76] @ 54494 <__cxa_atexit@plt+0x48c6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 546ac <__cxa_atexit@plt+0x48e84> │ │ │ │ + mov r7, r3 │ │ │ │ + b 53f1c <__cxa_atexit@plt+0x486f4> │ │ │ │ + add r6, r1, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 546cc <__cxa_atexit@plt+0x48ea4> │ │ │ │ + ldr r0, [pc, #252] @ 5470c <__cxa_atexit@plt+0x48ee4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str sl, [r1, #12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 546dc <__cxa_atexit@plt+0x48eb4> │ │ │ │ + ldr r2, [pc, #228] @ 54710 <__cxa_atexit@plt+0x48ee8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 546a0 <__cxa_atexit@plt+0x48e78> │ │ │ │ + mov r7, r9 │ │ │ │ + b 53f1c <__cxa_atexit@plt+0x486f4> │ │ │ │ + ldr r0, [pc, #192] @ 5471c <__cxa_atexit@plt+0x48ef4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r1, #12] │ │ │ │ + str r7, [r1, #16] │ │ │ │ + str r2, [r1, #20] │ │ │ │ + str sl, [r1, #24] │ │ │ │ + str r0, [r1, #4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 546fc <__cxa_atexit@plt+0x48ed4> │ │ │ │ + ldr r0, [pc, #160] @ 54720 <__cxa_atexit@plt+0x48ef8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r5, {r7, r8, lr} │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r0, [r5] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst lr, #3 │ │ │ │ + beq 546b8 <__cxa_atexit@plt+0x48e90> │ │ │ │ + mov r7, lr │ │ │ │ + b 53f1c <__cxa_atexit@plt+0x486f4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrsbteq r1, [r0], #188 @ 0xbc │ │ │ │ - rscseq r1, r0, r8, asr #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 544d4 <__cxa_atexit@plt+0x48cac> │ │ │ │ - ldr r2, [pc, #36] @ 544e0 <__cxa_atexit@plt+0x48cb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #24 │ │ │ │ + b 546d0 <__cxa_atexit@plt+0x48ea8> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r1, r0, r4, asr fp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 54534 <__cxa_atexit@plt+0x48d0c> │ │ │ │ - ldr r3, [pc, #64] @ 5454c <__cxa_atexit@plt+0x48d24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #52] @ 54550 <__cxa_atexit@plt+0x48d28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r3, r7, r9} │ │ │ │ - str r8, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 54554 <__cxa_atexit@plt+0x48d2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - rscseq r1, r0, r8, asr #22 │ │ │ │ - rsceq r4, r1, r4, asr r9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 545a8 <__cxa_atexit@plt+0x48d80> │ │ │ │ - ldr r3, [pc, #64] @ 545c0 <__cxa_atexit@plt+0x48d98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #52] @ 545c4 <__cxa_atexit@plt+0x48d9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r3, r7, r9} │ │ │ │ - str r8, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 545c8 <__cxa_atexit@plt+0x48da0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - ldrsbteq r1, [r0], #164 @ 0xa4 │ │ │ │ - rsceq r4, r1, r0, ror #17 │ │ │ │ - strdeq r4, [r1], #116 @ 0x74 @ │ │ │ │ - andeq r0, r2, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 54608 <__cxa_atexit@plt+0x48de0> │ │ │ │ - ldr r5, [pc, #40] @ 54620 <__cxa_atexit@plt+0x48df8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - b 9d8aac <__cxa_atexit@plt+0x9cd284> │ │ │ │ - ldr r7, [pc, #20] @ 54624 <__cxa_atexit@plt+0x48dfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - rsceq r4, r1, r0, asr #15 │ │ │ │ - rsceq r4, r1, r8, lsl #17 │ │ │ │ - rsceq r4, r1, r4, ror #16 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r8, r4 │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - cmp sl, #0 │ │ │ │ - bmi 54700 <__cxa_atexit@plt+0x48ed8> │ │ │ │ - cmp sl, r9 │ │ │ │ - bgt 54700 <__cxa_atexit@plt+0x48ed8> │ │ │ │ - ldr r3, [pc, #320] @ 5479c <__cxa_atexit@plt+0x48f74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r4, [r2, #15] │ │ │ │ - ldr r9, [r2, #19] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 54758 <__cxa_atexit@plt+0x48f30> │ │ │ │ - add r3, r4, #12 │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, r3, sl, lsl #2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, r9, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 54690 <__cxa_atexit@plt+0x48e68> │ │ │ │ - add r3, r3, sl, lsr #7 │ │ │ │ - ldr r2, [r4, #4] │ │ │ │ - ldr r1, [pc, #240] @ 547a0 <__cxa_atexit@plt+0x48f78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r4] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r3, r2, lsl #2] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 54784 <__cxa_atexit@plt+0x48f5c> │ │ │ │ - ldr r2, [pc, #212] @ 547a4 <__cxa_atexit@plt+0x48f7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r7, ip, lr} │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - tst lr, #3 │ │ │ │ - beq 54728 <__cxa_atexit@plt+0x48f00> │ │ │ │ - mov r4, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 54820 <__cxa_atexit@plt+0x48ff8> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5473c <__cxa_atexit@plt+0x48f14> │ │ │ │ - ldr r5, [pc, #148] @ 547a8 <__cxa_atexit@plt+0x48f80> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r4, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - b 9d8aac <__cxa_atexit@plt+0x9cd284> │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r4, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 54798 <__cxa_atexit@plt+0x48f70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r8, #-8] │ │ │ │ - mov r4, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - add r3, r4, sl, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r8 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - str ip, [sp] │ │ │ │ - bl cdd470 <__cxa_atexit@plt+0xcd1c48> │ │ │ │ - ldr ip, [sp] │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 54680 <__cxa_atexit@plt+0x48e58> │ │ │ │ - ldr r0, [r8, #-8] │ │ │ │ - mov r4, r8 │ │ │ │ - mov r8, ip │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r1, r4, asr r7 │ │ │ │ - rscseq r1, r0, r0, asr #19 │ │ │ │ - rscseq r1, r0, r0, ror r9 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq r4, r1, r4, lsr #13 │ │ │ │ - rsceq r4, r1, r0, ror #13 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 54808 <__cxa_atexit@plt+0x48fe0> │ │ │ │ - ldr r3, [pc, #64] @ 54810 <__cxa_atexit@plt+0x48fe8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ + @ instruction: 0xfffffa60 │ │ │ │ + @ instruction: 0xfffff8ec │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + @ instruction: 0xfffff940 │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + @ instruction: 0xfffff898 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 54768 <__cxa_atexit@plt+0x48f40> │ │ │ │ + ldr r7, [pc, #52] @ 54778 <__cxa_atexit@plt+0x48f50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r9, #3 │ │ │ │ - beq 547fc <__cxa_atexit@plt+0x48fd4> │ │ │ │ + beq 5475c <__cxa_atexit@plt+0x48f34> │ │ │ │ mov r7, r9 │ │ │ │ - b 54820 <__cxa_atexit@plt+0x48ff8> │ │ │ │ + b 54788 <__cxa_atexit@plt+0x48f60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5477c <__cxa_atexit@plt+0x48f54> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r4, r1, ip, ror r6 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r8, [pc, #208] @ 54900 <__cxa_atexit@plt+0x490d8> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq r4, [r1], #48 @ 0x30 @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #164] @ 54838 <__cxa_atexit@plt+0x49010> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #160] @ 5483c <__cxa_atexit@plt+0x49014> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 548d8 <__cxa_atexit@plt+0x490b0> │ │ │ │ + beq 54814 <__cxa_atexit@plt+0x48fec> │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, r1 │ │ │ │ - add r3, r0, #32 │ │ │ │ + add r1, r6, r2 │ │ │ │ + add r3, r1, #24 │ │ │ │ cmp r9, r3 │ │ │ │ - bcc 548ec <__cxa_atexit@plt+0x490c4> │ │ │ │ + bcc 54828 <__cxa_atexit@plt+0x49000> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldmib r5, {ip, lr} │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ ldr r9, [r9, #3] │ │ │ │ - str r8, [r0, #4] │ │ │ │ - str r2, [r0, #8] │ │ │ │ + mov r0, r1 │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str ip, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ - str lr, [r0, #16] │ │ │ │ - str ip, [r0, #20] │ │ │ │ - str sl, [r0, #24] │ │ │ │ - str r9, [r0, #28] │ │ │ │ - str fp, [r0, #32] │ │ │ │ - add r0, r0, #5 │ │ │ │ - ldr r2, [lr, #1] │ │ │ │ - ldr r7, [lr, #5] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r0, [pc, #88] @ 54904 <__cxa_atexit@plt+0x490dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - add r1, r1, #32 │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r9, [r1, #24] │ │ │ │ + add r2, r2, #24 │ │ │ │ tst r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ - bne 54830 <__cxa_atexit@plt+0x49008> │ │ │ │ - add r6, r6, r1 │ │ │ │ + bne 5479c <__cxa_atexit@plt+0x48f74> │ │ │ │ + add r6, r6, r2 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - add r6, r6, r1 │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ - mov r6, #32 │ │ │ │ + add r6, r6, r2 │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, ip, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 54980 <__cxa_atexit@plt+0x49158> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #88] @ 54994 <__cxa_atexit@plt+0x4916c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2] │ │ │ │ - sub r9, r6, #23 │ │ │ │ - ldr r1, [pc, #76] @ 54998 <__cxa_atexit@plt+0x49170> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #129 @ 0x81 │ │ │ │ - ldr r8, [pc, #68] @ 5499c <__cxa_atexit@plt+0x49174> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #64] @ 549a0 <__cxa_atexit@plt+0x49178> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7, r8} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldrsbteq r1, [r0], #96 @ 0x60 │ │ │ │ - rscseq r1, r0, ip, asr #13 │ │ │ │ - ldrhteq r1, [r0], #108 @ 0x6c │ │ │ │ - ldrhteq r1, [r0], #96 @ 0x60 │ │ │ │ - strdeq r4, [r1], #64 @ 0x40 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r8 │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 548a8 <__cxa_atexit@plt+0x49080> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 548c4 <__cxa_atexit@plt+0x4909c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 549f4 <__cxa_atexit@plt+0x491cc> │ │ │ │ - ldr r7, [pc, #60] @ 54a08 <__cxa_atexit@plt+0x491e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #52] @ 54a0c <__cxa_atexit@plt+0x491e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #129 @ 0x81 │ │ │ │ - ldr r7, [pc, #44] @ 54a10 <__cxa_atexit@plt+0x491e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #2 │ │ │ │ + bhi 548b0 <__cxa_atexit@plt+0x49088> │ │ │ │ + ldr r3, [pc, #76] @ 548c8 <__cxa_atexit@plt+0x490a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 54898 <__cxa_atexit@plt+0x49070> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r7, [pc, #24] @ 54a14 <__cxa_atexit@plt+0x491ec> │ │ │ │ + b 54af0 <__cxa_atexit@plt+0x492c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 548cc <__cxa_atexit@plt+0x490a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r1, r0, r0, asr #12 │ │ │ │ - rscseq r1, r0, r0, asr r7 │ │ │ │ - strhteq r4, [r1], #68 @ 0x44 │ │ │ │ - rsceq r4, r1, r0, lsl #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #128] @ 54ab8 <__cxa_atexit@plt+0x49290> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54a98 <__cxa_atexit@plt+0x49270> │ │ │ │ - ldr r2, [pc, #104] @ 54abc <__cxa_atexit@plt+0x49294> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54a98 <__cxa_atexit@plt+0x49270> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - subs r3, r7, #1 │ │ │ │ - movmi r7, #0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 54aa4 <__cxa_atexit@plt+0x4927c> │ │ │ │ - ldr r2, [pc, #68] @ 54ac4 <__cxa_atexit@plt+0x4929c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #52] @ 54ac8 <__cxa_atexit@plt+0x492a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 54ac0 <__cxa_atexit@plt+0x49298> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq r1, r0, ip, asr r5 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - rscseq r1, r0, r8, lsr #11 │ │ │ │ - rsceq r4, r1, ip, asr #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 54b40 <__cxa_atexit@plt+0x49318> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + smlalseq r1, r0, r4, r7 │ │ │ │ + andeq r0, r0, r0, ror r2 │ │ │ │ + rsceq r4, r1, ip, lsr #5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 549a4 <__cxa_atexit@plt+0x4917c> │ │ │ │ + ldr lr, [pc, #212] @ 549c4 <__cxa_atexit@plt+0x4919c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 54b24 <__cxa_atexit@plt+0x492fc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - subs r3, r7, #1 │ │ │ │ - movmi r7, #0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 54b2c <__cxa_atexit@plt+0x49304> │ │ │ │ - ldr r2, [pc, #60] @ 54b48 <__cxa_atexit@plt+0x49320> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #44] @ 54b4c <__cxa_atexit@plt+0x49324> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 54b44 <__cxa_atexit@plt+0x4931c> │ │ │ │ + beq 54998 <__cxa_atexit@plt+0x49170> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 549b0 <__cxa_atexit@plt+0x49188> │ │ │ │ + ldr lr, [pc, #164] @ 549c8 <__cxa_atexit@plt+0x491a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #140] @ 549cc <__cxa_atexit@plt+0x491a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r7, r2, #19 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #128] @ 549d0 <__cxa_atexit@plt+0x491a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r2, #30 │ │ │ │ + and r1, r0, #31 │ │ │ │ + mov r3, #1 │ │ │ │ + lsl r1, r3, r1 │ │ │ │ + ldr r3, [pc, #104] @ 549d4 <__cxa_atexit@plt+0x491ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + bic r0, r0, #31 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r1, r3, r8} │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrsbteq r1, [r0], #68 @ 0x44 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r1, r0, ip, lsl r5 │ │ │ │ - rsceq r4, r1, r8, asr #6 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - subs r3, r7, #1 │ │ │ │ - movmi r7, #0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 54b90 <__cxa_atexit@plt+0x49368> │ │ │ │ - ldr r2, [pc, #44] @ 54ba4 <__cxa_atexit@plt+0x4937c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #28] @ 54ba8 <__cxa_atexit@plt+0x49380> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ - ldr r7, [pc, #20] @ 54bac <__cxa_atexit@plt+0x49384> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrhteq r1, [r0], #64 @ 0x40 │ │ │ │ - rscseq r1, r0, r0, ror r4 │ │ │ │ - rsceq r4, r1, r8, ror #5 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + rscseq r1, r0, ip, lsl #17 │ │ │ │ + rscseq r1, r0, ip, lsr #13 │ │ │ │ + ldrhteq r1, [r0], #104 @ 0x68 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 54c68 <__cxa_atexit@plt+0x49440> │ │ │ │ - ldr r8, [pc, #168] @ 54c80 <__cxa_atexit@plt+0x49458> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #164] @ 54c84 <__cxa_atexit@plt+0x4945c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #160] @ 54c88 <__cxa_atexit@plt+0x49460> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #12]! │ │ │ │ - ldmdb r2, {r0, r9} │ │ │ │ - str sl, [r2] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + bcc 54a70 <__cxa_atexit@plt+0x49248> │ │ │ │ + ldr r2, [pc, #128] @ 54a7c <__cxa_atexit@plt+0x49254> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #124] @ 54a80 <__cxa_atexit@plt+0x49258> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #100] @ 54a84 <__cxa_atexit@plt+0x4925c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + sub r9, r6, #30 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + and r2, r7, #31 │ │ │ │ + mov r0, #1 │ │ │ │ + lsl r0, r0, r2 │ │ │ │ + ldr r2, [pc, #64] @ 54a88 <__cxa_atexit@plt+0x49260> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + bic r7, r7, #31 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - sub r7, r6, #21 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - sub r3, r2, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 54c74 <__cxa_atexit@plt+0x4944c> │ │ │ │ - ldr r2, [pc, #92] @ 54c8c <__cxa_atexit@plt+0x49464> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - ldr r7, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r6, #-16] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + rscseq r1, r0, r8, asr #15 │ │ │ │ + ldrsbteq r1, [r0], #92 @ 0x5c │ │ │ │ + ldrsbteq r1, [r0], #92 @ 0x5c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 54ad0 <__cxa_atexit@plt+0x492a8> │ │ │ │ + ldr r7, [pc, #52] @ 54ae0 <__cxa_atexit@plt+0x492b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r9, #3 │ │ │ │ - beq 54c58 <__cxa_atexit@plt+0x49430> │ │ │ │ - mov r5, r3 │ │ │ │ + beq 54ac4 <__cxa_atexit@plt+0x4929c> │ │ │ │ mov r7, r9 │ │ │ │ - b 54820 <__cxa_atexit@plt+0x48ff8> │ │ │ │ + b 54af0 <__cxa_atexit@plt+0x492c8> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #12] @ 54ae4 <__cxa_atexit@plt+0x492bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - rsceq r4, r1, r4, asr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 54d44 <__cxa_atexit@plt+0x4951c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54d14 <__cxa_atexit@plt+0x494ec> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r3, r5, #4 │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 54d30 <__cxa_atexit@plt+0x49508> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - subs r7, r2, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - movlt r7, #0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 54d1c <__cxa_atexit@plt+0x494f4> │ │ │ │ - ldr r3, [pc, #100] @ 54d50 <__cxa_atexit@plt+0x49528> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r8, [pc, #68] @ 54d54 <__cxa_atexit@plt+0x4952c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r4, r1, ip, lsl #1 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #164] @ 54ba0 <__cxa_atexit@plt+0x49378> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #160] @ 54ba4 <__cxa_atexit@plt+0x4937c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 54b7c <__cxa_atexit@plt+0x49354> │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, r2 │ │ │ │ + add r3, r1, #24 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc 54b90 <__cxa_atexit@plt+0x49368> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + mov r0, r1 │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str ip, [r0, #8] │ │ │ │ + str r7, [r0, #12] │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r9, [r1, #24] │ │ │ │ + add r2, r2, #24 │ │ │ │ + tst r3, #3 │ │ │ │ + mov r7, r3 │ │ │ │ + bne 54b04 <__cxa_atexit@plt+0x492dc> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 54d48 <__cxa_atexit@plt+0x49520> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + add r6, r6, r2 │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, ip, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 54d4c <__cxa_atexit@plt+0x49524> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rscseq r1, r0, r4, ror #5 │ │ │ │ - strhteq r4, [r1], #4 │ │ │ │ - @ instruction: 0xfffff0e8 │ │ │ │ - rscseq r1, r0, ip, lsr #6 │ │ │ │ - rsceq r4, r1, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r3, r5, #4 │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 54ddc <__cxa_atexit@plt+0x495b4> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - subs r7, r2, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - movlt r7, #0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 54dc8 <__cxa_atexit@plt+0x495a0> │ │ │ │ - ldr r3, [pc, #88] @ 54df8 <__cxa_atexit@plt+0x495d0> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 54c18 <__cxa_atexit@plt+0x493f0> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r9, [r3, #12] │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + ldr r1, [pc, #92] @ 54c30 <__cxa_atexit@plt+0x49408> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54c24 <__cxa_atexit@plt+0x493fc> │ │ │ │ + ldr r3, [pc, #72] @ 54c34 <__cxa_atexit@plt+0x4940c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r8, [pc, #56] @ 54dfc <__cxa_atexit@plt+0x495d4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ - ldr r7, [pc, #32] @ 54df0 <__cxa_atexit@plt+0x495c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 54c0c <__cxa_atexit@plt+0x493e4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 54c98 <__cxa_atexit@plt+0x49470> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 54df4 <__cxa_atexit@plt+0x495cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r0, r8, lsr r2 │ │ │ │ - rsceq r4, r1, r8 │ │ │ │ - @ instruction: 0xfffff034 │ │ │ │ - rscseq r1, r0, r8, ror r2 │ │ │ │ - rsceq r4, r1, r4, lsr #1 │ │ │ │ + rscseq r1, r0, r4, lsr #8 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 54e34 <__cxa_atexit@plt+0x4960c> │ │ │ │ - ldr r7, [pc, #32] @ 54e44 <__cxa_atexit@plt+0x4961c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54c84 <__cxa_atexit@plt+0x4945c> │ │ │ │ + ldr r3, [pc, #52] @ 54c8c <__cxa_atexit@plt+0x49464> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 54c78 <__cxa_atexit@plt+0x49450> │ │ │ │ + mov r7, r9 │ │ │ │ + b 54c98 <__cxa_atexit@plt+0x49470> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ 54e48 <__cxa_atexit@plt+0x49620> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r4, r1, ip, ror r0 │ │ │ │ - rsceq r4, r1, ip, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #96] @ 54ec4 <__cxa_atexit@plt+0x4969c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #4]! │ │ │ │ - str r7, [r2] │ │ │ │ - sub r7, r2, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 54ea8 <__cxa_atexit@plt+0x49680> │ │ │ │ - ldr r7, [pc, #68] @ 54ec8 <__cxa_atexit@plt+0x496a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #60] @ 54ecc <__cxa_atexit@plt+0x496a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #129 @ 0x81 │ │ │ │ - ldr r7, [pc, #52] @ 54ed0 <__cxa_atexit@plt+0x496a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r7, [pc, #36] @ 54ed4 <__cxa_atexit@plt+0x496ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffb9c │ │ │ │ - rscseq r1, r0, r8, lsl #3 │ │ │ │ - smlalseq r1, r0, r8, r2 │ │ │ │ - rsceq r4, r1, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #168] @ 54f90 <__cxa_atexit@plt+0x49768> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54f5c <__cxa_atexit@plt+0x49734> │ │ │ │ - ldr r1, [pc, #140] @ 54f94 <__cxa_atexit@plt+0x4976c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 54f68 <__cxa_atexit@plt+0x49740> │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #256] @ 54da4 <__cxa_atexit@plt+0x4957c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #252] @ 54da8 <__cxa_atexit@plt+0x49580> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 54d38 <__cxa_atexit@plt+0x49510> │ │ │ │ + cmp r2, #3 │ │ │ │ + add r3, r6, r1 │ │ │ │ + beq 54d24 <__cxa_atexit@plt+0x494fc> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 54f78 <__cxa_atexit@plt+0x49750> │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r2, [pc, #88] @ 54f98 <__cxa_atexit@plt+0x49770> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + add r2, r3, #20 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 54d88 <__cxa_atexit@plt+0x49560> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r1, r1, #20 │ │ │ │ + tst r2, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + bne 54cac <__cxa_atexit@plt+0x49484> │ │ │ │ + add r6, r6, r1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrsbteq r1, [r0], #4 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ 55018 <__cxa_atexit@plt+0x497f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55000 <__cxa_atexit@plt+0x497d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 55008 <__cxa_atexit@plt+0x497e0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 5501c <__cxa_atexit@plt+0x497f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + add r5, r5, #16 │ │ │ │ + bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r0, [pc, #80] @ 54d98 <__cxa_atexit@plt+0x49570> │ │ │ │ + rev r2, r2 │ │ │ │ + and r3, r0, r2, lsr #4 │ │ │ │ + ldr r8, [pc, #72] @ 54d9c <__cxa_atexit@plt+0x49574> │ │ │ │ + and r0, r2, r0 │ │ │ │ + orr r0, r3, r0, lsl #4 │ │ │ │ + and r2, r8, r0, lsr #2 │ │ │ │ + ldr r3, [pc, #60] @ 54da0 <__cxa_atexit@plt+0x49578> │ │ │ │ + and r0, r0, r8 │ │ │ │ + orr r0, r2, r0, lsl #2 │ │ │ │ + and r2, r3, r0, lsr #1 │ │ │ │ + and r0, r0, r3 │ │ │ │ + orr r0, r2, r0, lsl #1 │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r5, {r0, lr} │ │ │ │ + add r6, r6, r1 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + b 54db4 <__cxa_atexit@plt+0x4958c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r1, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xffffffe8 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 55070 <__cxa_atexit@plt+0x49848> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 5507c <__cxa_atexit@plt+0x49854> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + mov fp, #0 │ │ │ │ + ldr ip, [pc, #216] @ 54e9c <__cxa_atexit@plt+0x49674> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, fp │ │ │ │ + add r2, r3, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 54e78 <__cxa_atexit@plt+0x49650> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 54e60 <__cxa_atexit@plt+0x49638> │ │ │ │ + rsb lr, r0, #0 │ │ │ │ + and r7, r0, lr │ │ │ │ + ldr r1, [pc, #160] @ 54e98 <__cxa_atexit@plt+0x49670> │ │ │ │ + mul r1, r7, r1 │ │ │ │ + ldr r2, [pc, #160] @ 54ea0 <__cxa_atexit@plt+0x49678> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r2, r1, lsr #27 │ │ │ │ + add r1, r3, #26 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + eor r0, r7, r0 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + add r0, r3, #5 │ │ │ │ + ldrsb r7, [lr] │ │ │ │ + add r1, r3, #13 │ │ │ │ + sub r7, r8, r7 │ │ │ │ + add r7, r7, #31 │ │ │ │ + ldr r2, [pc, #108] @ 54ea4 <__cxa_atexit@plt+0x4967c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [pc, #100] @ 54ea8 <__cxa_atexit@plt+0x49680> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rscseq r0, r0, ip, asr #31 │ │ │ │ - strdeq r3, [r1], #136 @ 0x88 @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 55120 <__cxa_atexit@plt+0x498f8> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r8, [r5] │ │ │ │ - cmp r7, r2 │ │ │ │ - bne 550c0 <__cxa_atexit@plt+0x49898> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r7, sl │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, ip} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + add fp, fp, #32 │ │ │ │ + b 54dc4 <__cxa_atexit@plt+0x4959c> │ │ │ │ + add r5, r5, #20 │ │ │ │ + bic r7, sl, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #136] @ 55150 <__cxa_atexit@plt+0x49928> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str sl, [r2, #4] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r3, r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 55110 <__cxa_atexit@plt+0x498e8> │ │ │ │ - ldr r7, [pc, #104] @ 55154 <__cxa_atexit@plt+0x4992c> │ │ │ │ + ldr r7, [pc, #44] @ 54eac <__cxa_atexit@plt+0x49684> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r7, r5, #32 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0x077cb531 │ │ │ │ + rscseq r1, r0, r8, lsr r2 │ │ │ │ + sbceq sp, fp, ip, lsl #2 │ │ │ │ + ldrsbteq r1, [r0], #24 │ │ │ │ + rscseq r1, r0, r0, ror #3 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54f08 <__cxa_atexit@plt+0x496e0> │ │ │ │ + ldr r2, [pc, #88] @ 54f24 <__cxa_atexit@plt+0x496fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 55134 <__cxa_atexit@plt+0x4990c> │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 52a58 <__cxa_atexit@plt+0x47230> │ │ │ │ + bhi 54f10 <__cxa_atexit@plt+0x496e8> │ │ │ │ + ldr r7, [pc, #64] @ 54f28 <__cxa_atexit@plt+0x49700> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 54efc <__cxa_atexit@plt+0x496d4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 55220 <__cxa_atexit@plt+0x499f8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 5515c <__cxa_atexit@plt+0x49934> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 55158 <__cxa_atexit@plt+0x49930> │ │ │ │ + ldr r7, [pc, #20] @ 54f2c <__cxa_atexit@plt+0x49704> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r3, r1, r8, lsr #18 │ │ │ │ - strhteq r3, [r1], #208 @ 0xd0 │ │ │ │ - rsceq r3, r1, ip, lsl r8 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #52] @ 551ac <__cxa_atexit@plt+0x49984> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #12 │ │ │ │ + rscseq r1, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r4, lsr r3 │ │ │ │ + rsceq r3, r1, r0, asr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54f88 <__cxa_atexit@plt+0x49760> │ │ │ │ + ldr r2, [pc, #88] @ 54fa4 <__cxa_atexit@plt+0x4977c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5519c <__cxa_atexit@plt+0x49974> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 52a58 <__cxa_atexit@plt+0x47230> │ │ │ │ - ldr r7, [pc, #12] @ 551b0 <__cxa_atexit@plt+0x49988> │ │ │ │ + bhi 54f90 <__cxa_atexit@plt+0x49768> │ │ │ │ + ldr r7, [pc, #64] @ 54fa8 <__cxa_atexit@plt+0x49780> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 54f7c <__cxa_atexit@plt+0x49754> │ │ │ │ + mov r7, r8 │ │ │ │ + b 55220 <__cxa_atexit@plt+0x499f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, r1, r0, asr #17 │ │ │ │ - rsceq r3, r1, r8, asr #15 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 551e8 <__cxa_atexit@plt+0x499c0> │ │ │ │ - ldr r3, [pc, #40] @ 551fc <__cxa_atexit@plt+0x499d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 551f4 <__cxa_atexit@plt+0x499cc> │ │ │ │ - b 5520c <__cxa_atexit@plt+0x499e4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 55304 <__cxa_atexit@plt+0x49adc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r3, r1, ip, ror r7 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [pc, #20] @ 54fac <__cxa_atexit@plt+0x49784> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + rscseq r1, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + ldrdeq r3, [r1], #176 @ 0xb0 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55040 <__cxa_atexit@plt+0x49818> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 552a0 <__cxa_atexit@plt+0x49a78> │ │ │ │ - ldr lr, [pc, #132] @ 552ac <__cxa_atexit@plt+0x49a84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r8, [pc, #116] @ 552b0 <__cxa_atexit@plt+0x49a88> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r6, #22 │ │ │ │ - ldr ip, [pc, #108] @ 552b4 <__cxa_atexit@plt+0x49a8c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str lr, [r5] │ │ │ │ - sub sl, r6, #11 │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - stmib r3, {r8, lr} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55298 <__cxa_atexit@plt+0x49a70> │ │ │ │ - ldr r3, [pc, #52] @ 552b8 <__cxa_atexit@plt+0x49a90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 5504c <__cxa_atexit@plt+0x49824> │ │ │ │ + ldr r1, [pc, #140] @ 5506c <__cxa_atexit@plt+0x49844> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #136] @ 55070 <__cxa_atexit@plt+0x49848> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5505c <__cxa_atexit@plt+0x49834> │ │ │ │ + ldr r7, [pc, #96] @ 55074 <__cxa_atexit@plt+0x4984c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r2, r8, r9} │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 55034 <__cxa_atexit@plt+0x4980c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 54c98 <__cxa_atexit@plt+0x49470> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rscseq r0, r0, r0, asr #27 │ │ │ │ - rscseq r0, r0, ip, lsl #31 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r3, r1, r0, asr #13 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 552e8 <__cxa_atexit@plt+0x49ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5539c <__cxa_atexit@plt+0x49b74> │ │ │ │ - ldr r9, [pc, #148] @ 553b8 <__cxa_atexit@plt+0x49b90> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #144] @ 553bc <__cxa_atexit@plt+0x49b94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [pc, #132] @ 553c0 <__cxa_atexit@plt+0x49b98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #124] @ 553c4 <__cxa_atexit@plt+0x49b9c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r6, #22 │ │ │ │ - str r9, [r5] │ │ │ │ - sub sl, r6, #11 │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55394 <__cxa_atexit@plt+0x49b6c> │ │ │ │ - ldr r3, [pc, #72] @ 553c8 <__cxa_atexit@plt+0x49ba0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 553cc <__cxa_atexit@plt+0x49ba4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrsbteq r0, [r0], #192 @ 0xc0 │ │ │ │ - rscseq r0, r0, r4, asr #25 │ │ │ │ - rscseq r0, r0, ip, lsl #29 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r3, r1, ip, lsr #11 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 55304 <__cxa_atexit@plt+0x49adc> │ │ │ │ - smlaleq r3, r1, r4, r5 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 55414 <__cxa_atexit@plt+0x49bec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 50e14 <__cxa_atexit@plt+0x455ec> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - smlaleq r3, r1, ip, sl │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rscseq r1, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 550d0 <__cxa_atexit@plt+0x498a8> │ │ │ │ + ldr r2, [pc, #88] @ 550ec <__cxa_atexit@plt+0x498c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 554b4 <__cxa_atexit@plt+0x49c8c> │ │ │ │ - ldr r3, [pc, #112] @ 554c4 <__cxa_atexit@plt+0x49c9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 55494 <__cxa_atexit@plt+0x49c6c> │ │ │ │ - ldr r3, [pc, #92] @ 554c8 <__cxa_atexit@plt+0x49ca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 554a4 <__cxa_atexit@plt+0x49c7c> │ │ │ │ - ldr r7, [pc, #68] @ 554cc <__cxa_atexit@plt+0x49ca4> │ │ │ │ + bhi 550d8 <__cxa_atexit@plt+0x498b0> │ │ │ │ + ldr r7, [pc, #64] @ 550f0 <__cxa_atexit@plt+0x498c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 550c4 <__cxa_atexit@plt+0x4989c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 55220 <__cxa_atexit@plt+0x499f8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 554d0 <__cxa_atexit@plt+0x49ca8> │ │ │ │ + ldr r7, [pc, #20] @ 550f4 <__cxa_atexit@plt+0x498cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq r3, r1, r4, lsr #20 │ │ │ │ - strdeq r3, [r1], #156 @ 0x9c @ │ │ │ │ + rscseq r0, r0, r4, ror #30 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + rsceq r3, r1, r8, lsl #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 55524 <__cxa_atexit@plt+0x49cfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55188 <__cxa_atexit@plt+0x49960> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 55194 <__cxa_atexit@plt+0x4996c> │ │ │ │ + ldr r1, [pc, #140] @ 551b4 <__cxa_atexit@plt+0x4998c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #136] @ 551b8 <__cxa_atexit@plt+0x49990> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 551a4 <__cxa_atexit@plt+0x4997c> │ │ │ │ + ldr r7, [pc, #96] @ 551bc <__cxa_atexit@plt+0x49994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r2, r8, r9} │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 55518 <__cxa_atexit@plt+0x49cf0> │ │ │ │ - ldr r3, [pc, #36] @ 55528 <__cxa_atexit@plt+0x49d00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ + beq 5517c <__cxa_atexit@plt+0x49954> │ │ │ │ + mov r7, r9 │ │ │ │ + b 54c98 <__cxa_atexit@plt+0x49470> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r3, r1, r4, lsr #19 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 55558 <__cxa_atexit@plt+0x49d30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 555a0 <__cxa_atexit@plt+0x49d78> │ │ │ │ - ldr r2, [pc, #56] @ 555b8 <__cxa_atexit@plt+0x49d90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #48] @ 555bc <__cxa_atexit@plt+0x49d94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7, r8} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 555c0 <__cxa_atexit@plt+0x49d98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rscseq r0, r0, r8, lsr ip │ │ │ │ - ldrsbteq r0, [r0], #168 @ 0xa8 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - rsceq r3, r1, r0, lsl r9 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 55440 <__cxa_atexit@plt+0x49c18> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 55638 <__cxa_atexit@plt+0x49e10> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 55630 <__cxa_atexit@plt+0x49e08> │ │ │ │ - ldr r3, [pc, #56] @ 55640 <__cxa_atexit@plt+0x49e18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 55644 <__cxa_atexit@plt+0x49e1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 55648 <__cxa_atexit@plt+0x49e20> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 29190 <__cxa_atexit@plt+0x1d968> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r1, r0, lsr #18 │ │ │ │ - rscseq r0, r0, r8, lsr #20 │ │ │ │ - ldrhteq r0, [r0], #168 @ 0xa8 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rscseq r0, r0, r8, asr #29 │ │ │ │ + @ instruction: 0xfffffb38 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 55660 <__cxa_atexit@plt+0x49e38> │ │ │ │ - mov r7, fp │ │ │ │ - b 557ac <__cxa_atexit@plt+0x49f84> │ │ │ │ - ldr r7, [pc, #8] @ 55670 <__cxa_atexit@plt+0x49e48> │ │ │ │ + bhi 55200 <__cxa_atexit@plt+0x499d8> │ │ │ │ + ldr r7, [pc, #48] @ 55210 <__cxa_atexit@plt+0x499e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 551f4 <__cxa_atexit@plt+0x499cc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 55220 <__cxa_atexit@plt+0x499f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 55214 <__cxa_atexit@plt+0x499ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r1, r0, ror #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 556f0 <__cxa_atexit@plt+0x49ec8> │ │ │ │ - ldr r2, [pc, #124] @ 5570c <__cxa_atexit@plt+0x49ee4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 55710 <__cxa_atexit@plt+0x49ee8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r3, r1, r0, ror #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 552a0 <__cxa_atexit@plt+0x49a78> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #160] @ 552e0 <__cxa_atexit@plt+0x49ab8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 556e4 <__cxa_atexit@plt+0x49ebc> │ │ │ │ + beq 552b4 <__cxa_atexit@plt+0x49a8c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 556f8 <__cxa_atexit@plt+0x49ed0> │ │ │ │ - ldr r3, [pc, #76] @ 55714 <__cxa_atexit@plt+0x49eec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 552cc <__cxa_atexit@plt+0x49aa4> │ │ │ │ + ldr r2, [pc, #120] @ 552e4 <__cxa_atexit@plt+0x49abc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #108] @ 552e8 <__cxa_atexit@plt+0x49ac0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + sub r6, r3, #2 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 552c0 <__cxa_atexit@plt+0x49a98> │ │ │ │ + mov r6, r3 │ │ │ │ + b 55368 <__cxa_atexit@plt+0x49b40> │ │ │ │ + ldr r7, [pc, #68] @ 552ec <__cxa_atexit@plt+0x49ac4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r0, r0, ip, asr r9 │ │ │ │ - rscseq r0, r0, r8, asr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff9d4 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + rscseq r0, r0, r8, asr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 55754 <__cxa_atexit@plt+0x49f2c> │ │ │ │ - ldr r2, [pc, #36] @ 55760 <__cxa_atexit@plt+0x49f38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 5534c <__cxa_atexit@plt+0x49b24> │ │ │ │ + ldr r2, [pc, #68] @ 55358 <__cxa_atexit@plt+0x49b30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr lr, [pc, #56] @ 5535c <__cxa_atexit@plt+0x49b34> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #2 │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55344 <__cxa_atexit@plt+0x49b1c> │ │ │ │ + b 55368 <__cxa_atexit@plt+0x49b40> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrsbteq r0, [r0], #132 @ 0x84 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 55798 <__cxa_atexit@plt+0x49f70> │ │ │ │ - mov r7, fp │ │ │ │ - b 557ac <__cxa_atexit@plt+0x49f84> │ │ │ │ - ldr r7, [pc, #8] @ 557a8 <__cxa_atexit@plt+0x49f80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, r1, r8, lsr #15 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 55888 <__cxa_atexit@plt+0x4a060> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r7, #4]! │ │ │ │ - ldr r8, [r5] │ │ │ │ + @ instruction: 0xfffff92c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 553fc <__cxa_atexit@plt+0x49bd4> │ │ │ │ + add r6, r1, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 554bc <__cxa_atexit@plt+0x49c94> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + ldr r2, [r9, #15] │ │ │ │ + sub r9, r5, #8 │ │ │ │ + add r8, r1, #4 │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 55450 <__cxa_atexit@plt+0x49c28> │ │ │ │ + ldr r2, [pc, #340] @ 5550c <__cxa_atexit@plt+0x49ce4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str lr, [r1, #12] │ │ │ │ + str r7, [r1, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ + str r2, [r1, #4] │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 554e4 <__cxa_atexit@plt+0x49cbc> │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #300] @ 55510 <__cxa_atexit@plt+0x49ce8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 554a4 <__cxa_atexit@plt+0x49c7c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 54c98 <__cxa_atexit@plt+0x49470> │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 554c4 <__cxa_atexit@plt+0x49c9c> │ │ │ │ + ldr r2, [pc, #244] @ 55504 <__cxa_atexit@plt+0x49cdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #4]! │ │ │ │ + str r0, [r1, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 554d4 <__cxa_atexit@plt+0x49cac> │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r1, r9} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #208] @ 55508 <__cxa_atexit@plt+0x49ce0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ cmp r3, #0 │ │ │ │ - beq 55854 <__cxa_atexit@plt+0x4a02c> │ │ │ │ - ldr lr, [pc, #240] @ 558cc <__cxa_atexit@plt+0x4a0a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #236] @ 558d0 <__cxa_atexit@plt+0x4a0a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - stm r5, {r2, lr} │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - add r3, r7, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 558a4 <__cxa_atexit@plt+0x4a07c> │ │ │ │ - ldr r1, [pc, #200] @ 558e4 <__cxa_atexit@plt+0x4a0bc> │ │ │ │ + beq 55498 <__cxa_atexit@plt+0x49c70> │ │ │ │ + mov r7, r9 │ │ │ │ + b 54c98 <__cxa_atexit@plt+0x49470> │ │ │ │ + ldr r2, [pc, #188] @ 55514 <__cxa_atexit@plt+0x49cec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r1, #12] │ │ │ │ + str r7, [r1, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ + str r2, [r1, #4] │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 554f4 <__cxa_atexit@plt+0x49ccc> │ │ │ │ + stm r5, {r7, r8, lr} │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [pc, #152] @ 55518 <__cxa_atexit@plt+0x49cf0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #196] @ 558e8 <__cxa_atexit@plt+0x4a0c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst lr, #3 │ │ │ │ + beq 554b0 <__cxa_atexit@plt+0x49c88> │ │ │ │ + mov r7, lr │ │ │ │ + b 54c98 <__cxa_atexit@plt+0x49470> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #128] @ 558dc <__cxa_atexit@plt+0x4a0b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 55878 <__cxa_atexit@plt+0x4a050> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 558e0 <__cxa_atexit@plt+0x4a0b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ + mov r7, #20 │ │ │ │ + b 554c8 <__cxa_atexit@plt+0x49ca0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 558d4 <__cxa_atexit@plt+0x4a0ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #36] @ 558d8 <__cxa_atexit@plt+0x4a0b0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r6, #24 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - strhteq r3, [r1], #28 │ │ │ │ - rsceq r3, r1, r4, lsl #13 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strhteq r3, [r1], #104 @ 0x68 │ │ │ │ - @ instruction: 0xffffd388 │ │ │ │ - rsceq r3, r1, r4, lsl r7 │ │ │ │ - rsceq r3, r1, r4, ror #11 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - rsceq r3, r1, r8, lsr r6 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 557ac <__cxa_atexit@plt+0x49f84> │ │ │ │ - rsceq r3, r1, r4, lsl #12 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffaa4 │ │ │ │ + @ instruction: 0xfffff85c │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + @ instruction: 0xfffff8b0 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 555a0 <__cxa_atexit@plt+0x49d78> │ │ │ │ + ldr r3, [pc, #144] @ 555c8 <__cxa_atexit@plt+0x49da0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #136] @ 555cc <__cxa_atexit@plt+0x49da4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 559d0 <__cxa_atexit@plt+0x4a1a8> │ │ │ │ - ldr r7, [pc, #148] @ 559f0 <__cxa_atexit@plt+0x4a1c8> │ │ │ │ + bhi 555a8 <__cxa_atexit@plt+0x49d80> │ │ │ │ + ldr r7, [pc, #108] @ 555d0 <__cxa_atexit@plt+0x49da8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stmdb r5, {r7, sl} │ │ │ │ + ldr r2, [pc, #104] @ 555d4 <__cxa_atexit@plt+0x49dac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ tst r9, #3 │ │ │ │ - beq 559b4 <__cxa_atexit@plt+0x4a18c> │ │ │ │ - ldr r1, [pc, #128] @ 559f4 <__cxa_atexit@plt+0x4a1cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 559c4 <__cxa_atexit@plt+0x4a19c> │ │ │ │ - ldr r3, [pc, #104] @ 559f8 <__cxa_atexit@plt+0x4a1d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 559e0 <__cxa_atexit@plt+0x4a1b8> │ │ │ │ - mov r7, fp │ │ │ │ - b 557ac <__cxa_atexit@plt+0x49f84> │ │ │ │ - ldr r0, [r9] │ │ │ │ + beq 55590 <__cxa_atexit@plt+0x49d68> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 54788 <__cxa_atexit@plt+0x48f60> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 55a00 <__cxa_atexit@plt+0x4a1d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 559fc <__cxa_atexit@plt+0x4a1d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - rsceq r3, r1, r0, ror #10 │ │ │ │ - rsceq r3, r1, r4, lsl #11 │ │ │ │ - rsceq r3, r1, ip, lsr r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 55a70 <__cxa_atexit@plt+0x4a248> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55a58 <__cxa_atexit@plt+0x4a230> │ │ │ │ - ldr r2, [pc, #64] @ 55a74 <__cxa_atexit@plt+0x4a24c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 55a60 <__cxa_atexit@plt+0x4a238> │ │ │ │ - mov r7, fp │ │ │ │ - b 557ac <__cxa_atexit@plt+0x49f84> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 55a78 <__cxa_atexit@plt+0x4a250> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r3, r1, r0, ror #9 │ │ │ │ - rsceq r3, r1, r4, asr #9 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 55ac8 <__cxa_atexit@plt+0x4a2a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 55ab8 <__cxa_atexit@plt+0x4a290> │ │ │ │ - mov r7, fp │ │ │ │ - b 557ac <__cxa_atexit@plt+0x49f84> │ │ │ │ - ldr r7, [pc, #12] @ 55acc <__cxa_atexit@plt+0x4a2a4> │ │ │ │ + ldr r7, [pc, #40] @ 555d8 <__cxa_atexit@plt+0x49db0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 555dc <__cxa_atexit@plt+0x49db4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, r1, r8, lsl #9 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldrhteq r0, [r0], #164 @ 0xa4 │ │ │ │ + @ instruction: 0xfffff220 │ │ │ │ + smlalseq r0, r0, r4, sl @ │ │ │ │ + strhteq r3, [r1], #80 @ 0x50 │ │ │ │ + rscseq r0, r0, r8, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 55b14 <__cxa_atexit@plt+0x4a2ec> │ │ │ │ - ldr r2, [pc, #56] @ 55b2c <__cxa_atexit@plt+0x4a304> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #48] @ 55b30 <__cxa_atexit@plt+0x4a308> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7, r8} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 55b34 <__cxa_atexit@plt+0x4a30c> │ │ │ │ + ldr r3, [pc, #24] @ 55608 <__cxa_atexit@plt+0x49de0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rscseq r0, r0, r4, asr #13 │ │ │ │ - rscseq r0, r0, r4, ror #10 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - rsceq r3, r1, r8, lsl r4 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 55948 <__cxa_atexit@plt+0x4a120> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 55b6c <__cxa_atexit@plt+0x4a344> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, r1, r4, lsr #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 55b90 <__cxa_atexit@plt+0x4a368> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, r1, ip, ror #6 │ │ │ │ - ldrdeq r3, [r1], #56 @ 0x38 @ │ │ │ │ + ldr r3, [pc, #16] @ 5560c <__cxa_atexit@plt+0x49de4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 50fac <__cxa_atexit@plt+0x45784> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrsbteq r0, [r0], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 55bec <__cxa_atexit@plt+0x4a3c4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 55be4 <__cxa_atexit@plt+0x4a3bc> │ │ │ │ - ldr r3, [pc, #44] @ 55bf4 <__cxa_atexit@plt+0x4a3cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 55bf8 <__cxa_atexit@plt+0x4a3d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 86fb30 <__cxa_atexit@plt+0x864308> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1afa4c <__cxa_atexit@plt+0x1a4224> │ │ │ │ + rsceq r3, r1, r4, ror r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55664 <__cxa_atexit@plt+0x49e3c> │ │ │ │ + ldr r2, [pc, #40] @ 5566c <__cxa_atexit@plt+0x49e44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 55670 <__cxa_atexit@plt+0x49e48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3a388 <__cxa_atexit@plt+0x2eb60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strhteq r3, [r1], #36 @ 0x24 │ │ │ │ - rscseq r0, r0, r8, ror #8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rscseq r0, r0, r8, lsr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b cb2034 <__cxa_atexit@plt+0xca680c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 55c5c <__cxa_atexit@plt+0x4a434> │ │ │ │ - ldr r2, [pc, #76] @ 55c68 <__cxa_atexit@plt+0x4a440> │ │ │ │ + bhi 556e8 <__cxa_atexit@plt+0x49ec0> │ │ │ │ + ldr r2, [pc, #76] @ 556f4 <__cxa_atexit@plt+0x49ecc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 55c6c <__cxa_atexit@plt+0x4a444> │ │ │ │ + ldr r1, [pc, #68] @ 556f8 <__cxa_atexit@plt+0x49ed0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 55c54 <__cxa_atexit@plt+0x4a42c> │ │ │ │ - ldr r3, [pc, #44] @ 55c70 <__cxa_atexit@plt+0x4a448> │ │ │ │ + beq 556e0 <__cxa_atexit@plt+0x49eb8> │ │ │ │ + ldr r3, [pc, #44] @ 556fc <__cxa_atexit@plt+0x49ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrsbteq r0, [r0], #48 @ 0x30 │ │ │ │ + rscseq r0, r0, r4, asr #18 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 55c94 <__cxa_atexit@plt+0x4a46c> │ │ │ │ + ldr r3, [pc, #16] @ 55720 <__cxa_atexit@plt+0x49ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 55ccc <__cxa_atexit@plt+0x4a4a4> │ │ │ │ - ldr r2, [pc, #40] @ 55ce4 <__cxa_atexit@plt+0x4a4bc> │ │ │ │ + bcc 55758 <__cxa_atexit@plt+0x49f30> │ │ │ │ + ldr r2, [pc, #40] @ 55770 <__cxa_atexit@plt+0x49f48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 55ce8 <__cxa_atexit@plt+0x4a4c0> │ │ │ │ + ldr r3, [pc, #20] @ 55774 <__cxa_atexit@plt+0x49f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rscseq r0, r0, r4, asr r3 │ │ │ │ + rscseq r0, r0, r8, asr #17 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 55d24 <__cxa_atexit@plt+0x4a4fc> │ │ │ │ - ldr r2, [pc, #36] @ 55d2c <__cxa_atexit@plt+0x4a504> │ │ │ │ + bhi 557e0 <__cxa_atexit@plt+0x49fb8> │ │ │ │ + ldr r2, [pc, #104] @ 557fc <__cxa_atexit@plt+0x49fd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 55d30 <__cxa_atexit@plt+0x4a508> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ 55800 <__cxa_atexit@plt+0x49fd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 557e8 <__cxa_atexit@plt+0x49fc0> │ │ │ │ + ldr r7, [pc, #68] @ 55804 <__cxa_atexit@plt+0x49fdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 557d4 <__cxa_atexit@plt+0x49fac> │ │ │ │ + mov r7, r8 │ │ │ │ + b 55220 <__cxa_atexit@plt+0x499f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r1, r8, ror #4 │ │ │ │ - rscseq r0, r0, r8, ror #5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r7, [pc, #24] @ 55808 <__cxa_atexit@plt+0x49fe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rscseq r0, r0, r8, asr r8 │ │ │ │ + @ instruction: 0xfffffa5c │ │ │ │ + rsceq r3, r1, r8, ror r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5582c <__cxa_atexit@plt+0x4a004> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a9e38 <__cxa_atexit@plt+0x19e610> │ │ │ │ + ldrhteq r0, [r0], #148 @ 0x94 │ │ │ │ + rsceq r3, r1, r0, ror #4 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55874 <__cxa_atexit@plt+0x4a04c> │ │ │ │ + ldr r3, [pc, #40] @ 5587c <__cxa_atexit@plt+0x4a054> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5586c <__cxa_atexit@plt+0x4a044> │ │ │ │ + b 5588c <__cxa_atexit@plt+0x4a064> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r3, r1, r4, lsl r2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 558ec <__cxa_atexit@plt+0x4a0c4> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 558d4 <__cxa_atexit@plt+0x4a0ac> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + rsb r0, r2, #0 │ │ │ │ + eor r0, r2, r0 │ │ │ │ + and r0, r0, r3 │ │ │ │ + cmp r0, r1 │ │ │ │ + bne 558d4 <__cxa_atexit@plt+0x4a0ac> │ │ │ │ + tst r2, r3 │ │ │ │ + mov r2, #7 │ │ │ │ + moveq r2, #3 │ │ │ │ + ldr r7, [r7, r2] │ │ │ │ + b 55890 <__cxa_atexit@plt+0x4a068> │ │ │ │ + ldr r7, [pc, #120] @ 55954 <__cxa_atexit@plt+0x4a12c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #112] @ 55958 <__cxa_atexit@plt+0x4a130> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #96] @ 5595c <__cxa_atexit@plt+0x4a134> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 55930 <__cxa_atexit@plt+0x4a108> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 55940 <__cxa_atexit@plt+0x4a118> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 55960 <__cxa_atexit@plt+0x4a138> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #20] @ 55964 <__cxa_atexit@plt+0x4a13c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r1, r0, asr #3 │ │ │ │ + strhteq r3, [r1], #20 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r3, r1, r4, asr r1 │ │ │ │ + rsceq r3, r1, ip, asr #2 │ │ │ │ + rsceq r3, r1, ip, lsr #2 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [pc, #28] @ 559a0 <__cxa_atexit@plt+0x4a178> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + mov r1, r0 │ │ │ │ + moveq r1, r5 │ │ │ │ + ldr r1, [r1] │ │ │ │ + movne r7, r0 │ │ │ │ + bx r1 │ │ │ │ + rsceq r3, r1, r8, lsl r1 │ │ │ │ + rsceq r3, r1, ip, ror #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 55e14 <__cxa_atexit@plt+0x4a5ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #56 @ 0x38 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 55e1c <__cxa_atexit@plt+0x4a5f4> │ │ │ │ - ldr r1, [pc, #200] @ 55e30 <__cxa_atexit@plt+0x4a608> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [pc, #192] @ 55e34 <__cxa_atexit@plt+0x4a60c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrb r9, [r7, #8] │ │ │ │ - str fp, [sp] │ │ │ │ - ldrb fp, [r7, #9] │ │ │ │ - add sl, r2, #1 │ │ │ │ - sub r0, r6, #19 │ │ │ │ - sub r1, r6, #43 @ 0x2b │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr ip, [pc, #160] @ 55e38 <__cxa_atexit@plt+0x4a610> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub lr, r6, #35 @ 0x23 │ │ │ │ - ldr r8, [pc, #152] @ 55e3c <__cxa_atexit@plt+0x4a614> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #128] @ 55e40 <__cxa_atexit@plt+0x4a618> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str sl, [r3, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #112] @ 55e44 <__cxa_atexit@plt+0x4a61c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r1, r6, #51 @ 0x33 │ │ │ │ - ldr r0, [pc, #104] @ 55e48 <__cxa_atexit@plt+0x4a620> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r9, #1 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ - sub r2, fp, #1 │ │ │ │ - strb r2, [r3, #8] │ │ │ │ - ldr r3, [pc, #72] @ 55e4c <__cxa_atexit@plt+0x4a624> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 29190 <__cxa_atexit@plt+0x1d968> │ │ │ │ - mov r6, r3 │ │ │ │ - b 55e24 <__cxa_atexit@plt+0x4a5fc> │ │ │ │ - mov r5, #56 @ 0x38 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi 55a20 <__cxa_atexit@plt+0x4a1f8> │ │ │ │ + ldr r2, [pc, #96] @ 55a2c <__cxa_atexit@plt+0x4a204> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 55a0c <__cxa_atexit@plt+0x4a1e4> │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + sub r2, r3, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 55a20 <__cxa_atexit@plt+0x4a1f8> │ │ │ │ + ldr r2, [pc, #56] @ 55a30 <__cxa_atexit@plt+0x4a208> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55a18 <__cxa_atexit@plt+0x4a1f0> │ │ │ │ + b 5588c <__cxa_atexit@plt+0x4a064> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, r0, r0, r2 @ │ │ │ │ - rscseq r0, r0, ip, lsl #5 │ │ │ │ - rscseq r0, r0, ip, lsl r3 │ │ │ │ - rscseq r0, r0, r8, lsl #6 │ │ │ │ - rscseq r0, r0, ip, lsr r2 │ │ │ │ - rscseq r0, r0, ip, ror #4 │ │ │ │ - rscseq r0, r0, r8, asr #5 │ │ │ │ - ldrsbteq r0, [r0], #36 @ 0x24 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + rsceq r3, r1, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55a7c <__cxa_atexit@plt+0x4a254> │ │ │ │ + ldr r3, [pc, #40] @ 55a88 <__cxa_atexit@plt+0x4a260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55a74 <__cxa_atexit@plt+0x4a24c> │ │ │ │ + b 5588c <__cxa_atexit@plt+0x4a064> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + rsceq r3, r1, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 55e88 <__cxa_atexit@plt+0x4a660> │ │ │ │ - ldr r2, [pc, #36] @ 55e90 <__cxa_atexit@plt+0x4a668> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 55e94 <__cxa_atexit@plt+0x4a66c> │ │ │ │ + bhi 55ac4 <__cxa_atexit@plt+0x4a29c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 55acc <__cxa_atexit@plt+0x4a2a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + mov r7, r2 │ │ │ │ + b 559b4 <__cxa_atexit@plt+0x4a18c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r1, r0, lsl #2 │ │ │ │ - rscseq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + rscseq r0, r0, r4, asr #10 │ │ │ │ + rsceq r2, r1, r4, asr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 55f14 <__cxa_atexit@plt+0x4a6ec> │ │ │ │ - ldr r2, [pc, #124] @ 55f30 <__cxa_atexit@plt+0x4a708> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 55f34 <__cxa_atexit@plt+0x4a70c> │ │ │ │ + bhi 55b7c <__cxa_atexit@plt+0x4a354> │ │ │ │ + ldr lr, [pc, #168] @ 55b9c <__cxa_atexit@plt+0x4a374> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #156] @ 55ba0 <__cxa_atexit@plt+0x4a378> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55f08 <__cxa_atexit@plt+0x4a6e0> │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 55b68 <__cxa_atexit@plt+0x4a340> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 55b74 <__cxa_atexit@plt+0x4a34c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 55f1c <__cxa_atexit@plt+0x4a6f4> │ │ │ │ - ldr r3, [pc, #76] @ 55f38 <__cxa_atexit@plt+0x4a710> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 55b88 <__cxa_atexit@plt+0x4a360> │ │ │ │ + ldr r3, [pc, #112] @ 55ba4 <__cxa_atexit@plt+0x4a37c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 55ba8 <__cxa_atexit@plt+0x4a380> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r0, r0, r8, lsr r1 │ │ │ │ - rscseq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrshteq r0, [r0], #68 @ 0x44 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + rscseq r0, r0, r4, asr #11 │ │ │ │ + rsceq r2, r1, r8, ror #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 55c10 <__cxa_atexit@plt+0x4a3e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 55f78 <__cxa_atexit@plt+0x4a750> │ │ │ │ - ldr r2, [pc, #36] @ 55f84 <__cxa_atexit@plt+0x4a75c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 55c18 <__cxa_atexit@plt+0x4a3f0> │ │ │ │ + ldr r2, [pc, #76] @ 55c28 <__cxa_atexit@plt+0x4a400> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ 55c2c <__cxa_atexit@plt+0x4a404> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrhteq r0, [r0], #0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rscseq r0, r0, ip, lsl r5 │ │ │ │ + rsceq r2, r1, r0, ror #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 56004 <__cxa_atexit@plt+0x4a7dc> │ │ │ │ - ldr r2, [pc, #124] @ 56020 <__cxa_atexit@plt+0x4a7f8> │ │ │ │ + bhi 55cd4 <__cxa_atexit@plt+0x4a4ac> │ │ │ │ + ldr r2, [pc, #160] @ 55cf4 <__cxa_atexit@plt+0x4a4cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 56024 <__cxa_atexit@plt+0x4a7fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55ff8 <__cxa_atexit@plt+0x4a7d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5600c <__cxa_atexit@plt+0x4a7e4> │ │ │ │ - ldr r3, [pc, #76] @ 56028 <__cxa_atexit@plt+0x4a800> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 55cc4 <__cxa_atexit@plt+0x4a49c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 55cdc <__cxa_atexit@plt+0x4a4b4> │ │ │ │ + ldr lr, [pc, #124] @ 55cf8 <__cxa_atexit@plt+0x4a4d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r0, [r8, #15] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldmda r5, {r1, ip} │ │ │ │ + ldr lr, [pc, #96] @ 55cfc <__cxa_atexit@plt+0x4a4d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + rscseq r0, r0, r0, asr #9 │ │ │ │ + smlaleq r2, r1, r4, sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 56068 <__cxa_atexit@plt+0x4a840> │ │ │ │ - ldr r2, [pc, #36] @ 56074 <__cxa_atexit@plt+0x4a84c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 55d64 <__cxa_atexit@plt+0x4a53c> │ │ │ │ + ldr lr, [pc, #72] @ 55d70 <__cxa_atexit@plt+0x4a548> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 55d74 <__cxa_atexit@plt+0x4a54c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r0, r7, lr} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, pc, r0, asr #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + rscseq r0, r0, r4, lsl r4 │ │ │ │ + rsceq r2, r1, ip, lsl sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 560f4 <__cxa_atexit@plt+0x4a8cc> │ │ │ │ - ldr r2, [pc, #124] @ 56110 <__cxa_atexit@plt+0x4a8e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 56114 <__cxa_atexit@plt+0x4a8ec> │ │ │ │ + bhi 55db0 <__cxa_atexit@plt+0x4a588> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 55db8 <__cxa_atexit@plt+0x4a590> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 560e8 <__cxa_atexit@plt+0x4a8c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 560fc <__cxa_atexit@plt+0x4a8d4> │ │ │ │ - ldr r3, [pc, #76] @ 56118 <__cxa_atexit@plt+0x4a8f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 559b4 <__cxa_atexit@plt+0x4a18c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + rscseq r0, r0, r8, asr r2 │ │ │ │ + ldrdeq r2, [r1], #196 @ 0xc4 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55e08 <__cxa_atexit@plt+0x4a5e0> │ │ │ │ + ldr r3, [pc, #48] @ 55e10 <__cxa_atexit@plt+0x4a5e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 55dfc <__cxa_atexit@plt+0x4a5d4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 55e20 <__cxa_atexit@plt+0x4a5f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r2, r1, r0, lsl #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + sub sl, r5, #28 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr lr, [pc, #272] @ 55f40 <__cxa_atexit@plt+0x4a718> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #268] @ 55f44 <__cxa_atexit@plt+0x4a71c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 55ecc <__cxa_atexit@plt+0x4a6a4> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 55eb4 <__cxa_atexit@plt+0x4a68c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, r3]! │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str lr, [r2, #-8] │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + add r0, sl, r3 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 55f20 <__cxa_atexit@plt+0x4a6f8> │ │ │ │ + add r0, r5, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r9, [r0, #-20] @ 0xffffffec │ │ │ │ + str r1, [r0, #-16] │ │ │ │ + str r7, [r0, #-12] │ │ │ │ + sub r3, r3, #20 │ │ │ │ + tst r8, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + bne 55e38 <__cxa_atexit@plt+0x4a610> │ │ │ │ + add r5, r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, r3 │ │ │ │ + ldr r7, [pc, #136] @ 55f48 <__cxa_atexit@plt+0x4a720> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 55f30 <__cxa_atexit@plt+0x4a708> │ │ │ │ + ldr r2, [pc, #100] @ 55f4c <__cxa_atexit@plt+0x4a724> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr lr, [pc, #76] @ 55f50 <__cxa_atexit@plt+0x4a728> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq pc, pc, r8, asr pc @ │ │ │ │ - rsceq pc, pc, r4, asr #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0xffffffe4 │ │ │ │ + rscseq r0, r0, r0, lsl r3 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + rscseq r0, r0, r4, asr #5 │ │ │ │ + rsceq r2, r1, r0, asr #22 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #92] @ 55fc8 <__cxa_atexit@plt+0x4a7a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r2, r3, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 55fbc <__cxa_atexit@plt+0x4a794> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #52] @ 55fcc <__cxa_atexit@plt+0x4a7a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 55fb0 <__cxa_atexit@plt+0x4a788> │ │ │ │ + mov r7, r8 │ │ │ │ + b 55e20 <__cxa_atexit@plt+0x4a5f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 56158 <__cxa_atexit@plt+0x4a930> │ │ │ │ - ldr r2, [pc, #36] @ 56164 <__cxa_atexit@plt+0x4a93c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 56020 <__cxa_atexit@plt+0x4a7f8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #52] @ 5602c <__cxa_atexit@plt+0x4a804> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq pc, [pc], #224 @ │ │ │ │ - rsceq r2, r1, r0, asr #28 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r6, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 562ac <__cxa_atexit@plt+0x4aa84> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 562b4 <__cxa_atexit@plt+0x4aa8c> │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - ldr r4, [r7, #5] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r8, [r7, #9] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr lr, [r7, #13] │ │ │ │ - ldr fp, [r7, #17] │ │ │ │ - ldr r0, [r7, #21] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r3, sl │ │ │ │ - ldr sl, [r7, #25] │ │ │ │ - ldr r0, [r7, #29] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r9, [sp] │ │ │ │ - ldr r9, [r7, #33] @ 0x21 │ │ │ │ - ldr r0, [r7, #37] @ 0x25 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldrb ip, [r7, #41] @ 0x29 │ │ │ │ - ldrb r4, [r7, #42] @ 0x2a │ │ │ │ - ldr r0, [pc, #248] @ 562f0 <__cxa_atexit@plt+0x4aac8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r7, r2 │ │ │ │ - str r0, [r7, #4]! │ │ │ │ - mov r0, r5 │ │ │ │ - str r7, [r0, #-64]! @ 0xffffffc0 │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r6, [r0, #36] @ 0x24 │ │ │ │ - str fp, [r0, #40] @ 0x28 │ │ │ │ - str lr, [r0, #44] @ 0x2c │ │ │ │ - str sl, [r0, #48] @ 0x30 │ │ │ │ - mov sl, r1 │ │ │ │ - str r9, [r0, #52] @ 0x34 │ │ │ │ - str r1, [r0, #56] @ 0x38 │ │ │ │ - str r3, [r0, #60] @ 0x3c │ │ │ │ - strb r4, [r0, #32] │ │ │ │ - strb ip, [r0, #28] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r0, #4] │ │ │ │ - ldr r6, [pc, #176] @ 562f4 <__cxa_atexit@plt+0x4aacc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r0, #8] │ │ │ │ - str r8, [r0, #12] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r0, #16] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r0, #20] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r0, #24] │ │ │ │ - add r6, r7, #32 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - cmp r4, r6 │ │ │ │ - bcc 562c8 <__cxa_atexit@plt+0x4aaa0> │ │ │ │ - ldr r4, [pc, #128] @ 562fc <__cxa_atexit@plt+0x4aad4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r0, [r5, #-56]! @ 0xffffffc8 │ │ │ │ - str r4, [r2, #16]! │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r4, [r2, #8] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r4, [r2, #12] │ │ │ │ - str sl, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - mov r8, r2 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b 562bc <__cxa_atexit@plt+0x4aa94> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 562f8 <__cxa_atexit@plt+0x4aad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #24 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r9, [sp, #20] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - smlaleq r2, r1, r8, r7 │ │ │ │ - @ instruction: 0xffffc928 │ │ │ │ - rsceq r2, r1, ip, lsr #25 │ │ │ │ - andeq r0, r0, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr lr, [pc, #128] @ 56398 <__cxa_atexit@plt+0x4ab70> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #124] @ 5639c <__cxa_atexit@plt+0x4ab74> │ │ │ │ + ldrsbteq r0, [r0], #28 │ │ │ │ + rsceq r2, r1, r4, ror #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5609c <__cxa_atexit@plt+0x4a874> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #88] @ 560b4 <__cxa_atexit@plt+0x4a88c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, lr} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56384 <__cxa_atexit@plt+0x4ab5c> │ │ │ │ - ldr r7, [pc, #64] @ 563a0 <__cxa_atexit@plt+0x4ab78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 56378 <__cxa_atexit@plt+0x4ab50> │ │ │ │ - mov r7, r9 │ │ │ │ - b 56b48 <__cxa_atexit@plt+0x4b320> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 563a4 <__cxa_atexit@plt+0x4ab7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 560a8 <__cxa_atexit@plt+0x4a880> │ │ │ │ + ldr r3, [pc, #68] @ 560b8 <__cxa_atexit@plt+0x4a890> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 56090 <__cxa_atexit@plt+0x4a868> │ │ │ │ + mov r7, r8 │ │ │ │ + b 55e20 <__cxa_atexit@plt+0x4a5f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsceq pc, pc, ip, ror #26 │ │ │ │ - andeq r0, r0, r4, ror #15 │ │ │ │ - rsceq r2, r1, r8, lsr #24 │ │ │ │ - rsceq r2, r1, r4, lsl #24 │ │ │ │ - andeq r8, r1, sp, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 56438 <__cxa_atexit@plt+0x4ac10> │ │ │ │ - ldr r6, [pc, #144] @ 56460 <__cxa_atexit@plt+0x4ac38> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #140] @ 56464 <__cxa_atexit@plt+0x4ac3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str sl, [r5, #48] @ 0x30 │ │ │ │ - stmda r5, {r0, r6} │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-8]! │ │ │ │ - add r6, r7, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 56444 <__cxa_atexit@plt+0x4ac1c> │ │ │ │ - ldr r2, [pc, #84] @ 5646c <__cxa_atexit@plt+0x4ac44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #28] @ 56468 <__cxa_atexit@plt+0x4ac40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - rsceq r2, r1, ip, lsl r6 │ │ │ │ - @ instruction: 0xffffc78c │ │ │ │ - rsceq r2, r1, ip, lsr fp │ │ │ │ - andeq ip, r0, sp, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr lr, [pc, #128] @ 56508 <__cxa_atexit@plt+0x4ace0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #124] @ 5650c <__cxa_atexit@plt+0x4ace4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, lr} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 564f4 <__cxa_atexit@plt+0x4accc> │ │ │ │ - ldr r7, [pc, #64] @ 56510 <__cxa_atexit@plt+0x4ace8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 564e8 <__cxa_atexit@plt+0x4acc0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 56b48 <__cxa_atexit@plt+0x4b320> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 56514 <__cxa_atexit@plt+0x4acec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + smlaleq pc, pc, ip, pc @ │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 560ec <__cxa_atexit@plt+0x4a8c4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 560f4 <__cxa_atexit@plt+0x4a8cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq pc, [pc], #188 @ │ │ │ │ - andeq r0, r0, r4, ror r6 │ │ │ │ - strhteq r2, [r1], #168 @ 0xa8 │ │ │ │ - rsceq r2, r1, r4, lsl #21 │ │ │ │ - andeq sp, r1, sp, lsl #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 565fc <__cxa_atexit@plt+0x4add4> │ │ │ │ - ldrb r0, [r5, #20] │ │ │ │ - ldrb r2, [r5, #24] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - uxtb r2, r2 │ │ │ │ - add r0, r0, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ - cmp r0, r2 │ │ │ │ - bls 56588 <__cxa_atexit@plt+0x4ad60> │ │ │ │ - ldr r0, [pc, #200] @ 56630 <__cxa_atexit@plt+0x4ae08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #192] @ 56634 <__cxa_atexit@plt+0x4ae0c> │ │ │ │ + rsceq pc, pc, r8, lsl pc @ │ │ │ │ + smlaleq r2, r1, ip, r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 56164 <__cxa_atexit@plt+0x4a93c> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #88] @ 5617c <__cxa_atexit@plt+0x4a954> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, sl, lr} │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [r5, #56]! @ 0x38 │ │ │ │ - sub r7, r6, #11 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56170 <__cxa_atexit@plt+0x4a948> │ │ │ │ + ldr r3, [pc, #68] @ 56180 <__cxa_atexit@plt+0x4a958> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 56158 <__cxa_atexit@plt+0x4a930> │ │ │ │ + mov r7, r8 │ │ │ │ + b 55e20 <__cxa_atexit@plt+0x4a5f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - add r7, r3, #4 │ │ │ │ - ldr r0, [pc, #144] @ 56624 <__cxa_atexit@plt+0x4adfc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #140] @ 56628 <__cxa_atexit@plt+0x4ae00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str sl, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 56608 <__cxa_atexit@plt+0x4ade0> │ │ │ │ - ldr r1, [pc, #100] @ 56638 <__cxa_atexit@plt+0x4ae10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r5, r9, sl} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #28] @ 5662c <__cxa_atexit@plt+0x4ae04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r2, r1, r8, asr r4 │ │ │ │ - rsceq pc, pc, r0, asr ip @ │ │ │ │ - strdeq pc, [pc], #160 @ │ │ │ │ - @ instruction: 0xffffc5d0 │ │ │ │ - rsceq r2, r1, r8, lsl r9 │ │ │ │ - andeq r7, r0, ip, asr #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #40]! @ 0x28 │ │ │ │ - ldr sl, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 55948 <__cxa_atexit@plt+0x4a120> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldrdeq pc, [pc], #228 @ │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 566e0 <__cxa_atexit@plt+0x4aeb8> │ │ │ │ - ldr r2, [pc, #124] @ 566fc <__cxa_atexit@plt+0x4aed4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 56700 <__cxa_atexit@plt+0x4aed8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 566d4 <__cxa_atexit@plt+0x4aeac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 566e8 <__cxa_atexit@plt+0x4aec0> │ │ │ │ - ldr r3, [pc, #76] @ 56704 <__cxa_atexit@plt+0x4aedc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 561b4 <__cxa_atexit@plt+0x4a98c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 561bc <__cxa_atexit@plt+0x4a994> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq pc, pc, ip, ror #18 │ │ │ │ - rsceq pc, pc, r8, asr r9 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 56744 <__cxa_atexit@plt+0x4af1c> │ │ │ │ - ldr r2, [pc, #36] @ 56750 <__cxa_atexit@plt+0x4af28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, pc, r4, ror #17 │ │ │ │ - rsceq r2, r1, r4, asr r8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r1, sl │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #32 │ │ │ │ + rsceq pc, pc, r0, asr lr @ │ │ │ │ + ldrdeq r2, [r1], #132 @ 0x84 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5622c <__cxa_atexit@plt+0x4aa04> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #88] @ 56244 <__cxa_atexit@plt+0x4aa1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5681c <__cxa_atexit@plt+0x4aff4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 56824 <__cxa_atexit@plt+0x4affc> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - ldr lr, [r7, #5] │ │ │ │ - ldr ip, [r7, #9] │ │ │ │ - ldr r8, [r7, #13] │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr fp, [pc, #168] @ 56858 <__cxa_atexit@plt+0x4b030> │ │ │ │ - add fp, pc, fp │ │ │ │ - mov r7, r2 │ │ │ │ - str fp, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #144] @ 5685c <__cxa_atexit@plt+0x4b034> │ │ │ │ + bhi 56238 <__cxa_atexit@plt+0x4aa10> │ │ │ │ + ldr r3, [pc, #68] @ 56248 <__cxa_atexit@plt+0x4aa20> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r6, r7, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 5683c <__cxa_atexit@plt+0x4b014> │ │ │ │ - ldr r1, [pc, #108] @ 56864 <__cxa_atexit@plt+0x4b03c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r1, [r2, #16]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - str r8, [r2, #20] │ │ │ │ - mov r8, r2 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b 5682c <__cxa_atexit@plt+0x4b004> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 56860 <__cxa_atexit@plt+0x4b038> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldm sp, {r5, fp} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 56220 <__cxa_atexit@plt+0x4a9f8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 55e20 <__cxa_atexit@plt+0x4a5f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r2, r1, r4, lsr #4 │ │ │ │ - @ instruction: 0xffffc3ac │ │ │ │ - rsceq r2, r1, r4, asr #14 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [pc, #88] @ 568e4 <__cxa_atexit@plt+0x4b0bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 568d0 <__cxa_atexit@plt+0x4b0a8> │ │ │ │ - ldr r7, [pc, #60] @ 568e8 <__cxa_atexit@plt+0x4b0c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r8, sl} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 568c4 <__cxa_atexit@plt+0x4b09c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 56b48 <__cxa_atexit@plt+0x4b320> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 568ec <__cxa_atexit@plt+0x4b0c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, pc, r0, lsl #16 │ │ │ │ - muleq r0, r8, r2 │ │ │ │ - ldrdeq r2, [r1], #108 @ 0x6c @ │ │ │ │ + rsceq pc, pc, ip, lsl #28 │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5699c <__cxa_atexit@plt+0x4b174> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 569a4 <__cxa_atexit@plt+0x4b17c> │ │ │ │ - ldr r1, [pc, #148] @ 569b8 <__cxa_atexit@plt+0x4b190> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [pc, #140] @ 569bc <__cxa_atexit@plt+0x4b194> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5627c <__cxa_atexit@plt+0x4aa54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 56284 <__cxa_atexit@plt+0x4aa5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #112] @ 569c0 <__cxa_atexit@plt+0x4b198> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r6, #35 @ 0x23 │ │ │ │ - sub r1, r6, #26 │ │ │ │ - ldr r9, [pc, #100] @ 569c4 <__cxa_atexit@plt+0x4b19c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #96] @ 569c8 <__cxa_atexit@plt+0x4b1a0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #92] @ 569cc <__cxa_atexit@plt+0x4b1a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, ip} │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - ldr r3, [pc, #64] @ 569d0 <__cxa_atexit@plt+0x4b1a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 29190 <__cxa_atexit@plt+0x1d968> │ │ │ │ - mov r6, r3 │ │ │ │ - b 569ac <__cxa_atexit@plt+0x4b184> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq pc, [pc], #100 @ │ │ │ │ - ldrdeq pc, [pc], #96 @ │ │ │ │ - rsceq pc, pc, ip, lsr #13 │ │ │ │ - rsceq pc, pc, r4, asr r7 @ │ │ │ │ - rsceq pc, pc, r4, asr #14 │ │ │ │ - rsceq pc, pc, r8, lsr r7 @ │ │ │ │ - rsceq pc, pc, r8, asr #14 │ │ │ │ - rsceq r2, r1, r8, lsl #1 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r0, r5, #12 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 56a4c <__cxa_atexit@plt+0x4b224> │ │ │ │ - ldr r6, [pc, #124] @ 56a7c <__cxa_atexit@plt+0x4b254> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add sl, r7, #1 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r6} │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 56a5c <__cxa_atexit@plt+0x4b234> │ │ │ │ - ldr r7, [pc, #92] @ 56a84 <__cxa_atexit@plt+0x4b25c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #-4]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 56a80 <__cxa_atexit@plt+0x4b258> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #24 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r2, r1, r4 │ │ │ │ - @ instruction: 0xffffc17c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 56acc <__cxa_atexit@plt+0x4b2a4> │ │ │ │ - ldr r2, [pc, #44] @ 56ad8 <__cxa_atexit@plt+0x4b2b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #36] @ 56adc <__cxa_atexit@plt+0x4b2b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7, r8} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + rsceq pc, pc, r8, lsl #27 │ │ │ │ + rsceq r2, r1, ip, ror #17 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 56314 <__cxa_atexit@plt+0x4aaec> │ │ │ │ + ldr lr, [pc, #116] @ 56320 <__cxa_atexit@plt+0x4aaf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #96] @ 56324 <__cxa_atexit@plt+0x4aafc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 56300 <__cxa_atexit@plt+0x4aad8> │ │ │ │ + ldr r3, [pc, #60] @ 56328 <__cxa_atexit@plt+0x4ab00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5630c <__cxa_atexit@plt+0x4aae4> │ │ │ │ + b 5636c <__cxa_atexit@plt+0x4ab44> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rsceq pc, pc, ip, lsl #14 │ │ │ │ - rsceq pc, pc, ip, lsr #11 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56b24 <__cxa_atexit@plt+0x4b2fc> │ │ │ │ - ldr r7, [pc, #52] @ 56b34 <__cxa_atexit@plt+0x4b30c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 56b18 <__cxa_atexit@plt+0x4b2f0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 56b48 <__cxa_atexit@plt+0x4b320> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 56b38 <__cxa_atexit@plt+0x4b310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, r1, r8, lsl #9 │ │ │ │ - rsceq r2, r1, r0, ror r4 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq pc, pc, r4, lsr sp @ │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq r2, r1, r8, asr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56b7c <__cxa_atexit@plt+0x4b354> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #120] @ 56bdc <__cxa_atexit@plt+0x4b3b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56ba0 <__cxa_atexit@plt+0x4b378> │ │ │ │ - b 56bec <__cxa_atexit@plt+0x4b3c4> │ │ │ │ - ldr r3, [pc, #76] @ 56bd0 <__cxa_atexit@plt+0x4b3a8> │ │ │ │ + ldr r3, [pc, #28] @ 5635c <__cxa_atexit@plt+0x4ab34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 56354 <__cxa_atexit@plt+0x4ab2c> │ │ │ │ + b 5636c <__cxa_atexit@plt+0x4ab44> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r2, r1, r4, lsl r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 56ba8 <__cxa_atexit@plt+0x4b380> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 56bb8 <__cxa_atexit@plt+0x4b390> │ │ │ │ + beq 56394 <__cxa_atexit@plt+0x4ab6c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5644c <__cxa_atexit@plt+0x4ac24> │ │ │ │ + ldr r7, [pc, #284] @ 564a4 <__cxa_atexit@plt+0x4ac7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 56bd8 <__cxa_atexit@plt+0x4b3b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #20] @ 56bd4 <__cxa_atexit@plt+0x4b3ac> │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r3, [pc, #228] @ 56488 <__cxa_atexit@plt+0x4ac60> │ │ │ │ + rsb r1, r7, #0 │ │ │ │ + and r7, r7, r1 │ │ │ │ + mul r7, r7, r3 │ │ │ │ + ldr r3, [pc, #220] @ 56490 <__cxa_atexit@plt+0x4ac68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsr #27 │ │ │ │ + ldr r1, [pc, #212] @ 56494 <__cxa_atexit@plt+0x4ac6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldrsb r0, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + add r2, r2, r0 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 5646c <__cxa_atexit@plt+0x4ac44> │ │ │ │ + ldr r5, [pc, #176] @ 56498 <__cxa_atexit@plt+0x4ac70> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 5641c <__cxa_atexit@plt+0x4abf4> │ │ │ │ + ldr r7, [pc, #160] @ 5649c <__cxa_atexit@plt+0x4ac74> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - andeq r0, r0, ip, lsr #10 │ │ │ │ - rsceq r2, r1, r0, lsr #6 │ │ │ │ - ldrdeq r2, [r1], #52 @ 0x34 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r2, r1, ip, asr #7 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 56c14 <__cxa_atexit@plt+0x4b3ec> │ │ │ │ - ldr r3, [pc, #60] @ 56c3c <__cxa_atexit@plt+0x4b414> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56c30 <__cxa_atexit@plt+0x4b408> │ │ │ │ - b 56d68 <__cxa_atexit@plt+0x4b540> │ │ │ │ - ldr r3, [pc, #28] @ 56c38 <__cxa_atexit@plt+0x4b410> │ │ │ │ + ldr r0, [pc, #156] @ 564a0 <__cxa_atexit@plt+0x4ac78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + and r5, r7, #3 │ │ │ │ + cmp r5, #2 │ │ │ │ + beq 563f4 <__cxa_atexit@plt+0x4abcc> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r1, [r5, #3] │ │ │ │ + mov r5, #11 │ │ │ │ + cmp r2, r1 │ │ │ │ + blt 5640c <__cxa_atexit@plt+0x4abe4> │ │ │ │ + mov r5, #15 │ │ │ │ + bne 5640c <__cxa_atexit@plt+0x4abe4> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 56474 <__cxa_atexit@plt+0x4ac4c> │ │ │ │ + ldr r3, [pc, #72] @ 564a8 <__cxa_atexit@plt+0x4ac80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56c30 <__cxa_atexit@plt+0x4b408> │ │ │ │ - b 56c4c <__cxa_atexit@plt+0x4b424> │ │ │ │ + b 248f28 <__cxa_atexit@plt+0x23d700> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - rsceq r2, r1, ip, ror #6 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56c7c <__cxa_atexit@plt+0x4b454> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #60] @ 56ca4 <__cxa_atexit@plt+0x4b47c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56c98 <__cxa_atexit@plt+0x4b470> │ │ │ │ - b 56cb4 <__cxa_atexit@plt+0x4b48c> │ │ │ │ - ldr r3, [pc, #28] @ 56ca0 <__cxa_atexit@plt+0x4b478> │ │ │ │ + ldr r3, [pc, #16] @ 5648c <__cxa_atexit@plt+0x4ac64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56c98 <__cxa_atexit@plt+0x4b470> │ │ │ │ - b 56d68 <__cxa_atexit@plt+0x4b540> │ │ │ │ + b 248f28 <__cxa_atexit@plt+0x23d700> │ │ │ │ + @ instruction: 0x077cb531 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + rsceq pc, pc, r4, lsr #28 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + rsceq r2, r1, r4, asr #12 │ │ │ │ + rsceq r2, r1, ip, lsr r6 │ │ │ │ + rsceq pc, pc, r4, asr lr @ │ │ │ │ + andeq r0, r0, ip, lsr #6 │ │ │ │ + strhteq r2, [r1], #104 @ 0x68 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #80] @ 56514 <__cxa_atexit@plt+0x4acec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r7, [pc, #72] @ 56518 <__cxa_atexit@plt+0x4acf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r5] │ │ │ │ + b 564dc <__cxa_atexit@plt+0x4acb4> │ │ │ │ + ldr r3, [r3, r1] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 5650c <__cxa_atexit@plt+0x4ace4> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + mov r1, #11 │ │ │ │ + cmp r2, r0 │ │ │ │ + blt 564d8 <__cxa_atexit@plt+0x4acb0> │ │ │ │ + mov r1, #15 │ │ │ │ + bne 564d8 <__cxa_atexit@plt+0x4acb0> │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r2, r1, r4, lsl #6 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r2, r1, r0, ror r5 │ │ │ │ + rsceq r2, r1, r8, ror r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56cdc <__cxa_atexit@plt+0x4b4b4> │ │ │ │ - ldr r7, [pc, #136] @ 56d50 <__cxa_atexit@plt+0x4b528> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56d38 <__cxa_atexit@plt+0x4b510> │ │ │ │ - b 56d68 <__cxa_atexit@plt+0x4b540> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 56d40 <__cxa_atexit@plt+0x4b518> │ │ │ │ - ldr r8, [pc, #96] @ 56d54 <__cxa_atexit@plt+0x4b52c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #88] @ 56d58 <__cxa_atexit@plt+0x4b530> │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 56598 <__cxa_atexit@plt+0x4ad70> │ │ │ │ + ldr r2, [pc, #108] @ 565b0 <__cxa_atexit@plt+0x4ad88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ 565b4 <__cxa_atexit@plt+0x4ad8c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [pc, #76] @ 565b8 <__cxa_atexit@plt+0x4ad90> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r3, [pc, #28] @ 565bc <__cxa_atexit@plt+0x4ad94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - rsceq r2, r1, r0, asr r2 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + rsceq pc, pc, ip, ror #23 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq r2, r1, r4, lsr #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56dc4 <__cxa_atexit@plt+0x4b59c> │ │ │ │ - ldr r2, [pc, #108] @ 56de8 <__cxa_atexit@plt+0x4b5c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 56dd4 <__cxa_atexit@plt+0x4b5ac> │ │ │ │ - ldrb r2, [r3, #3] │ │ │ │ - ldr r1, [pc, #64] @ 56dec <__cxa_atexit@plt+0x4b5c4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #132] @ 56660 <__cxa_atexit@plt+0x4ae38> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - strb r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56de0 <__cxa_atexit@plt+0x4b5b8> │ │ │ │ - b 56e44 <__cxa_atexit@plt+0x4b61c> │ │ │ │ - ldr r7, [pc, #36] @ 56df0 <__cxa_atexit@plt+0x4b5c8> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r1, [r2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 56654 <__cxa_atexit@plt+0x4ae2c> │ │ │ │ + ldr r2, [pc, #108] @ 56664 <__cxa_atexit@plt+0x4ae3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 56628 <__cxa_atexit@plt+0x4ae00> │ │ │ │ + ldr r7, [pc, #92] @ 56668 <__cxa_atexit@plt+0x4ae40> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [pc, #88] @ 5666c <__cxa_atexit@plt+0x4ae44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r7, r2] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 56604 <__cxa_atexit@plt+0x4addc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + mov r2, #11 │ │ │ │ + cmp r3, r1 │ │ │ │ + blt 56618 <__cxa_atexit@plt+0x4adf0> │ │ │ │ + mov r2, #15 │ │ │ │ + bne 56618 <__cxa_atexit@plt+0x4adf0> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strhteq r2, [r1], #24 │ │ │ │ - strhteq r2, [r1], #24 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 56e34 <__cxa_atexit@plt+0x4b60c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - strb r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56e2c <__cxa_atexit@plt+0x4b604> │ │ │ │ - b 56e44 <__cxa_atexit@plt+0x4b61c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r2, r1, r4, ror r1 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r2, r1, r4, lsr r4 │ │ │ │ + rsceq r2, r1, ip, lsr #8 │ │ │ │ + strdeq r2, [r1], #68 @ 0x44 @ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #176 @ 0xb0 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 57050 <__cxa_atexit@plt+0x4b828> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add ip, r5, #12 │ │ │ │ - ldm ip, {r0, r9, ip} │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldrb r8, [r7, #3] │ │ │ │ - ldrb lr, [r5, #4] │ │ │ │ - cmp lr, r8 │ │ │ │ - bne 56ef8 <__cxa_atexit@plt+0x4b6d0> │ │ │ │ - ldr r8, [pc, #528] @ 5708c <__cxa_atexit@plt+0x4b864> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #28]! │ │ │ │ - sub r1, r3, #142 @ 0x8e │ │ │ │ - str r1, [r6, #64]! @ 0x40 │ │ │ │ - ldr r1, [pc, #512] @ 57090 <__cxa_atexit@plt+0x4b868> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - sub r7, r3, #155 @ 0x9b │ │ │ │ - str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ - sub r7, r6, #24 │ │ │ │ - stm r7, {r1, r8, sl} │ │ │ │ - stmdb r6, {r0, r2, r9} │ │ │ │ - ldr r9, [pc, #484] @ 57094 <__cxa_atexit@plt+0x4b86c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r2, r3, #163 @ 0xa3 │ │ │ │ - sub r1, r3, #170 @ 0xaa │ │ │ │ - ldr r8, [pc, #472] @ 57098 <__cxa_atexit@plt+0x4b870> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [pc, #468] @ 5709c <__cxa_atexit@plt+0x4b874> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [pc, #464] @ 570a0 <__cxa_atexit@plt+0x4b878> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ - str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ - str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ - str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ - str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ - sub r0, r6, #40 @ 0x28 │ │ │ │ - stm r0, {r1, r2, r9} │ │ │ │ - sub r7, r3, #129 @ 0x81 │ │ │ │ - mov r0, lr │ │ │ │ - bx r0 │ │ │ │ - bcs 57040 <__cxa_atexit@plt+0x4b818> │ │ │ │ - ldr r1, [pc, #348] @ 57060 <__cxa_atexit@plt+0x4b838> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - strb r8, [r6, #173] @ 0xad │ │ │ │ - strb lr, [r6, #172] @ 0xac │ │ │ │ - sub r1, r3, #118 @ 0x76 │ │ │ │ - str r1, [r6, #168] @ 0xa8 │ │ │ │ - sub r1, r3, #66 @ 0x42 │ │ │ │ - str r1, [r6, #156] @ 0x9c │ │ │ │ - str r9, [r6, #140] @ 0x8c │ │ │ │ - str r2, [r6, #136] @ 0x88 │ │ │ │ - str r0, [r6, #152] @ 0x98 │ │ │ │ - ldr r1, [pc, #304] @ 57064 <__cxa_atexit@plt+0x4b83c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #80] @ 566d8 <__cxa_atexit@plt+0x4aeb0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #128] @ 0x80 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ - sub r0, r3, #79 @ 0x4f │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ - sub r0, r3, #87 @ 0x57 │ │ │ │ - str r0, [sp] │ │ │ │ - sub r9, r3, #94 @ 0x5e │ │ │ │ - ldr r2, [pc, #272] @ 57068 <__cxa_atexit@plt+0x4b840> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str sl, [r6, #160] @ 0xa0 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ - strb r8, [r6, #73] @ 0x49 │ │ │ │ - ldr r1, [pc, #252] @ 5706c <__cxa_atexit@plt+0x4b844> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - strb lr, [r6, #72] @ 0x48 │ │ │ │ - sub r0, r3, #131 @ 0x83 │ │ │ │ - ldr lr, [pc, #240] @ 57070 <__cxa_atexit@plt+0x4b848> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - sub r0, r3, #139 @ 0x8b │ │ │ │ - sub r2, r3, #146 @ 0x92 │ │ │ │ - ldr r8, [pc, #216] @ 57074 <__cxa_atexit@plt+0x4b84c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #80] @ 0x50 │ │ │ │ - str lr, [r6, #84] @ 0x54 │ │ │ │ - str r7, [r6, #88] @ 0x58 │ │ │ │ - ldr r7, [pc, #196] @ 57078 <__cxa_atexit@plt+0x4b850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #92] @ 0x5c │ │ │ │ - str r9, [r6, #96] @ 0x60 │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r1, [r6, #100] @ 0x64 │ │ │ │ - ldr r1, [pc, #176] @ 5707c <__cxa_atexit@plt+0x4b854> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #104] @ 0x68 │ │ │ │ - str sl, [r6, #20] │ │ │ │ - add r1, r6, #24 │ │ │ │ - stm r1, {r8, ip, lr} │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #8] │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #132] @ 57080 <__cxa_atexit@plt+0x4b858> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #116]! @ 0x74 │ │ │ │ - str r7, [r6, #164] @ 0xa4 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #116] @ 57084 <__cxa_atexit@plt+0x4b85c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #12]! │ │ │ │ - str r7, [r6, #148] @ 0x94 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #100] @ 57088 <__cxa_atexit@plt+0x4b860> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #64]! @ 0x40 │ │ │ │ - str r7, [r6, #144] @ 0x90 │ │ │ │ - str r6, [r6, #132] @ 0x84 │ │ │ │ - sub r7, r3, #41 @ 0x29 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 570a4 <__cxa_atexit@plt+0x4b87c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #28 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - mov r6, #176 @ 0xb0 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffecfc │ │ │ │ - @ instruction: 0xfffff240 │ │ │ │ - rsceq pc, pc, r8, lsr #1 │ │ │ │ - rsceq pc, pc, ip, lsl #1 │ │ │ │ - rsceq pc, pc, r8, lsr #2 │ │ │ │ - rsceq pc, pc, r0, lsl r1 @ │ │ │ │ - rsceq pc, pc, r0, lsl #2 │ │ │ │ - rsceq pc, pc, r0, lsr r0 @ │ │ │ │ - @ instruction: 0xffffee58 │ │ │ │ - @ instruction: 0xffffece0 │ │ │ │ - @ instruction: 0xffffed14 │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - rsceq pc, pc, r0, ror r1 @ │ │ │ │ - rsceq pc, pc, ip, asr #2 │ │ │ │ - strdeq pc, [pc], #20 @ │ │ │ │ - rsceq pc, pc, r0, ror #3 │ │ │ │ - ldrdeq pc, [pc], #28 @ │ │ │ │ - rsceq r1, r1, ip, lsr pc │ │ │ │ - rsceq r1, r1, r4, ror #29 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 570d0 <__cxa_atexit@plt+0x4b8a8> │ │ │ │ - ldr r7, [pc, #36] @ 570ec <__cxa_atexit@plt+0x4b8c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ 570e8 <__cxa_atexit@plt+0x4b8c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - rsceq r1, r1, r8, lsl #28 │ │ │ │ - strhteq r1, [r1], #236 @ 0xec │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57154 <__cxa_atexit@plt+0x4b92c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 57138 <__cxa_atexit@plt+0x4b910> │ │ │ │ - ldr r2, [pc, #64] @ 57164 <__cxa_atexit@plt+0x4b93c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ - ldr r2, [pc, #44] @ 5716c <__cxa_atexit@plt+0x4b944> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ - ldr r7, [pc, #12] @ 57168 <__cxa_atexit@plt+0x4b940> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r7, [pc, #72] @ 566dc <__cxa_atexit@plt+0x4aeb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r1, r1, r8, ror #28 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - rsceq r1, r1, ip, lsr lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 571e4 <__cxa_atexit@plt+0x4b9bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 571cc <__cxa_atexit@plt+0x4b9a4> │ │ │ │ - ldr r3, [pc, #60] @ 571e8 <__cxa_atexit@plt+0x4b9c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 571dc <__cxa_atexit@plt+0x4b9b4> │ │ │ │ - b 571f8 <__cxa_atexit@plt+0x4b9d0> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ + str r1, [r5] │ │ │ │ + b 566a0 <__cxa_atexit@plt+0x4ae78> │ │ │ │ + ldr r3, [r3, r1] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 566d0 <__cxa_atexit@plt+0x4aea8> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + mov r1, #11 │ │ │ │ + cmp r2, r0 │ │ │ │ + blt 5669c <__cxa_atexit@plt+0x4ae74> │ │ │ │ + mov r1, #15 │ │ │ │ + bne 5669c <__cxa_atexit@plt+0x4ae74> │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, pc, r4, asr r0 @ │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r1, r1, r0, asr #27 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r2, r1, ip, lsr #7 │ │ │ │ + strhteq r2, [r1], #52 @ 0x34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 572e4 <__cxa_atexit@plt+0x4babc> │ │ │ │ - ldr r2, [pc, #240] @ 57304 <__cxa_atexit@plt+0x4badc> │ │ │ │ + bcc 5675c <__cxa_atexit@plt+0x4af34> │ │ │ │ + ldr r2, [pc, #108] @ 56774 <__cxa_atexit@plt+0x4af4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr lr, [pc, #104] @ 56778 <__cxa_atexit@plt+0x4af50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r9, [pc, #224] @ 57308 <__cxa_atexit@plt+0x4bae0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr lr, [pc, #216] @ 5730c <__cxa_atexit@plt+0x4bae4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #76] @ 5677c <__cxa_atexit@plt+0x4af54> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ str r7, [r3, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #36]! @ 0x24 │ │ │ │ - ldr r9, [pc, #188] @ 57310 <__cxa_atexit@plt+0x4bae8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #48]! @ 0x30 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ - ldr r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #116] @ 57314 <__cxa_atexit@plt+0x4baec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, r7} │ │ │ │ - sub r7, r3, #24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - sub sl, r6, #42 @ 0x2a │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 572f0 <__cxa_atexit@plt+0x4bac8> │ │ │ │ - ldr r7, [pc, #88] @ 57318 <__cxa_atexit@plt+0x4baf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 572d8 <__cxa_atexit@plt+0x4bab0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 56b48 <__cxa_atexit@plt+0x4b320> │ │ │ │ - ldr r0, [r6, #-6] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 56780 <__cxa_atexit@plt+0x4af58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #36] @ 5731c <__cxa_atexit@plt+0x4baf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq lr, pc, ip, lsl #28 │ │ │ │ - rsceq lr, pc, r8, asr #27 │ │ │ │ - ldrdeq lr, [pc], #220 @ │ │ │ │ - rsceq lr, pc, ip, ror #27 │ │ │ │ - @ instruction: 0xfffff884 │ │ │ │ - strhteq r1, [r1], #204 @ 0xcc │ │ │ │ - rsceq r1, r1, ip, lsl #25 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ + @ instruction: 0xfffff9f8 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + rsceq pc, pc, r8, lsr #20 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq r2, r1, r0, ror #7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #124] @ 573b0 <__cxa_atexit@plt+0x4bb88> │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #132] @ 56824 <__cxa_atexit@plt+0x4affc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r1, [r2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 56818 <__cxa_atexit@plt+0x4aff0> │ │ │ │ + ldr r2, [pc, #108] @ 56828 <__cxa_atexit@plt+0x4b000> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 57390 <__cxa_atexit@plt+0x4bb68> │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r8, [r5, #8] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 567ec <__cxa_atexit@plt+0x4afc4> │ │ │ │ + ldr r7, [pc, #92] @ 5682c <__cxa_atexit@plt+0x4b004> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #88] @ 56830 <__cxa_atexit@plt+0x4b008> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, r2] │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 57398 <__cxa_atexit@plt+0x4bb70> │ │ │ │ - ldr r2, [pc, #68] @ 573b4 <__cxa_atexit@plt+0x4bb8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 571f8 <__cxa_atexit@plt+0x4b9d0> │ │ │ │ + beq 567c8 <__cxa_atexit@plt+0x4afa0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + mov r2, #11 │ │ │ │ + cmp r3, r1 │ │ │ │ + blt 567dc <__cxa_atexit@plt+0x4afb4> │ │ │ │ + mov r2, #15 │ │ │ │ + bne 567dc <__cxa_atexit@plt+0x4afb4> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - strdeq r1, [r1], #180 @ 0xb4 @ │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5740c <__cxa_atexit@plt+0x4bbe4> │ │ │ │ - ldr r2, [pc, #60] @ 57428 <__cxa_atexit@plt+0x4bc00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5741c <__cxa_atexit@plt+0x4bbf4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 571f8 <__cxa_atexit@plt+0x4b9d0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - rsceq r1, r1, r0, lsl #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r2, r1, r0, ror r2 │ │ │ │ + rsceq r2, r1, r8, ror #4 │ │ │ │ + rsceq r2, r1, r0, lsr r3 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 574a0 <__cxa_atexit@plt+0x4bc78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57488 <__cxa_atexit@plt+0x4bc60> │ │ │ │ - ldr r3, [pc, #60] @ 574a4 <__cxa_atexit@plt+0x4bc7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57498 <__cxa_atexit@plt+0x4bc70> │ │ │ │ - b 574b4 <__cxa_atexit@plt+0x4bc8c> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #80] @ 5689c <__cxa_atexit@plt+0x4b074> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r7, [pc, #72] @ 568a0 <__cxa_atexit@plt+0x4b078> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r5] │ │ │ │ + b 56864 <__cxa_atexit@plt+0x4b03c> │ │ │ │ + ldr r3, [r3, r1] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 56894 <__cxa_atexit@plt+0x4b06c> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + mov r1, #11 │ │ │ │ + cmp r2, r0 │ │ │ │ + blt 56860 <__cxa_atexit@plt+0x4b038> │ │ │ │ + mov r1, #15 │ │ │ │ + bne 56860 <__cxa_atexit@plt+0x4b038> │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - smlaleq lr, pc, ip, sp @ │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r1, r1, r4, lsl #22 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r2, r1, r8, ror #3 │ │ │ │ + strdeq r2, [r1], #16 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 575a0 <__cxa_atexit@plt+0x4bd78> │ │ │ │ - ldr r2, [pc, #240] @ 575c0 <__cxa_atexit@plt+0x4bd98> │ │ │ │ + bcc 56920 <__cxa_atexit@plt+0x4b0f8> │ │ │ │ + ldr r2, [pc, #108] @ 56938 <__cxa_atexit@plt+0x4b110> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr lr, [pc, #104] @ 5693c <__cxa_atexit@plt+0x4b114> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r9, [pc, #224] @ 575c4 <__cxa_atexit@plt+0x4bd9c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr lr, [pc, #216] @ 575c8 <__cxa_atexit@plt+0x4bda0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #76] @ 56940 <__cxa_atexit@plt+0x4b118> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 56944 <__cxa_atexit@plt+0x4b11c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff76c │ │ │ │ + @ instruction: 0xfffff7ec │ │ │ │ + rsceq pc, pc, r4, ror #16 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq r2, r1, r8, lsr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 569bc <__cxa_atexit@plt+0x4b194> │ │ │ │ + ldr r9, [pc, #88] @ 569cc <__cxa_atexit@plt+0x4b1a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #84] @ 569d0 <__cxa_atexit@plt+0x4b1a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r2, r7, r8} │ │ │ │ + ldr r1, [pc, #56] @ 569d4 <__cxa_atexit@plt+0x4b1ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ mov r2, r3 │ │ │ │ - str r9, [r2, #36]! @ 0x24 │ │ │ │ - ldr r9, [pc, #188] @ 575cc <__cxa_atexit@plt+0x4bda4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #48]! @ 0x30 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ - ldr r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #116] @ 575d0 <__cxa_atexit@plt+0x4bda8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, r7} │ │ │ │ - sub r7, r3, #24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - sub sl, r6, #42 @ 0x2a │ │ │ │ + str r1, [r2, #24]! │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + rsceq pc, pc, r8, lsr #13 │ │ │ │ + smlaleq pc, pc, r4, r6 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 56a50 <__cxa_atexit@plt+0x4b228> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r1, [pc, #104] @ 56a68 <__cxa_atexit@plt+0x4b240> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 575ac <__cxa_atexit@plt+0x4bd84> │ │ │ │ - ldr r7, [pc, #88] @ 575d4 <__cxa_atexit@plt+0x4bdac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ + bhi 56a58 <__cxa_atexit@plt+0x4b230> │ │ │ │ + ldr r2, [pc, #84] @ 56a6c <__cxa_atexit@plt+0x4b244> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 57594 <__cxa_atexit@plt+0x4bd6c> │ │ │ │ + beq 56a40 <__cxa_atexit@plt+0x4b218> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 56b48 <__cxa_atexit@plt+0x4b320> │ │ │ │ - ldr r0, [r6, #-6] │ │ │ │ + b 56c0c <__cxa_atexit@plt+0x4b3e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #36] @ 575d8 <__cxa_atexit@plt+0x4bdb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq pc, [pc], #88 @ │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56aa0 <__cxa_atexit@plt+0x4b278> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 56aa8 <__cxa_atexit@plt+0x4b280> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 22ecd8 <__cxa_atexit@plt+0x2234b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq lr, pc, r0, asr fp @ │ │ │ │ - rsceq lr, pc, ip, lsl #22 │ │ │ │ - rsceq lr, pc, r0, lsr #22 │ │ │ │ - rsceq lr, pc, r0, lsr fp @ │ │ │ │ - @ instruction: 0xfffff5c8 │ │ │ │ - rsceq r1, r1, r0, lsl #20 │ │ │ │ - ldrdeq r1, [r1], #144 @ 0x90 @ │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #124] @ 5766c <__cxa_atexit@plt+0x4be44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 5764c <__cxa_atexit@plt+0x4be24> │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 57654 <__cxa_atexit@plt+0x4be2c> │ │ │ │ - ldr r2, [pc, #68] @ 57670 <__cxa_atexit@plt+0x4be48> │ │ │ │ + rsceq pc, pc, r4, ror #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 56b30 <__cxa_atexit@plt+0x4b308> │ │ │ │ + ldr r3, [pc, #132] @ 56b50 <__cxa_atexit@plt+0x4b328> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 56b20 <__cxa_atexit@plt+0x4b2f8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 56b38 <__cxa_atexit@plt+0x4b310> │ │ │ │ + ldr r2, [pc, #84] @ 56b54 <__cxa_atexit@plt+0x4b32c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 57660 <__cxa_atexit@plt+0x4be38> │ │ │ │ - mov r7, r3 │ │ │ │ - b 574b4 <__cxa_atexit@plt+0x4bc8c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - rsceq r1, r1, r8, lsr r9 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 576c8 <__cxa_atexit@plt+0x4bea0> │ │ │ │ - ldr r2, [pc, #60] @ 576e4 <__cxa_atexit@plt+0x4bebc> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 56b9c <__cxa_atexit@plt+0x4b374> │ │ │ │ + ldr r2, [pc, #44] @ 56ba8 <__cxa_atexit@plt+0x4b380> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 576d8 <__cxa_atexit@plt+0x4beb0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 574b4 <__cxa_atexit@plt+0x4bc8c> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - ldrdeq r1, [r1], #128 @ 0x80 @ │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 57730 <__cxa_atexit@plt+0x4bf08> │ │ │ │ - ldr r7, [pc, #52] @ 57744 <__cxa_atexit@plt+0x4bf1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56bf8 <__cxa_atexit@plt+0x4b3d0> │ │ │ │ + ldr r3, [pc, #52] @ 56c00 <__cxa_atexit@plt+0x4b3d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r7, [r5, #12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 57724 <__cxa_atexit@plt+0x4befc> │ │ │ │ + beq 56bec <__cxa_atexit@plt+0x4b3c4> │ │ │ │ mov r7, r9 │ │ │ │ - b 57758 <__cxa_atexit@plt+0x4bf30> │ │ │ │ + b 56c0c <__cxa_atexit@plt+0x4b3e4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 57748 <__cxa_atexit@plt+0x4bf20> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r1, r1, r0, lsr #17 │ │ │ │ - rsceq r1, r1, r0, ror r8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #144] @ 577f4 <__cxa_atexit@plt+0x4bfcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 577c0 <__cxa_atexit@plt+0x4bf98> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - ldr lr, [pc, #112] @ 577f8 <__cxa_atexit@plt+0x4bfd0> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #228] @ 56cfc <__cxa_atexit@plt+0x4b4d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldmib r3, {r0, r1} │ │ │ │ - stm r3, {r0, r1, r7, lr} │ │ │ │ - sub r1, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 577e0 <__cxa_atexit@plt+0x4bfb8> │ │ │ │ + ldr r8, [pc, #224] @ 56d00 <__cxa_atexit@plt+0x4b4d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 577c8 <__cxa_atexit@plt+0x4bfa0> │ │ │ │ - ldr r3, [pc, #76] @ 577fc <__cxa_atexit@plt+0x4bfd4> │ │ │ │ + beq 56ca4 <__cxa_atexit@plt+0x4b47c> │ │ │ │ + cmp r2, #3 │ │ │ │ + add r3, r6, r1 │ │ │ │ + beq 56c94 <__cxa_atexit@plt+0x4b46c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r3, #20 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 56cec <__cxa_atexit@plt+0x4b4c4> │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r0, [r0, #2] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r1, r1, #20 │ │ │ │ + tst r2, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + bne 56c20 <__cxa_atexit@plt+0x4b3f8> │ │ │ │ + add r6, r6, r1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r3, [pc, #88] @ 56d04 <__cxa_atexit@plt+0x4b4dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r6, r6, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 56ce4 <__cxa_atexit@plt+0x4b4bc> │ │ │ │ + ldr r3, [pc, #48] @ 56d08 <__cxa_atexit@plt+0x4b4e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 233c0c <__cxa_atexit@plt+0x2283e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 57804 <__cxa_atexit@plt+0x4bfdc> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0xffffffe8 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 56d2c <__cxa_atexit@plt+0x4b504> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ - ldr r7, [pc, #24] @ 57800 <__cxa_atexit@plt+0x4bfd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xfffff9c8 │ │ │ │ - ldrdeq r1, [r1], #124 @ 0x7c @ │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - strhteq r1, [r1], #116 @ 0x74 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - ldr r2, [pc, #124] @ 578a0 <__cxa_atexit@plt+0x4c078> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - str r1, [r3] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r2, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5788c <__cxa_atexit@plt+0x4c064> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 233c0c <__cxa_atexit@plt+0x2283e4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 57874 <__cxa_atexit@plt+0x4c04c> │ │ │ │ - ldr r3, [pc, #64] @ 578a4 <__cxa_atexit@plt+0x4c07c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ - ldr r3, [pc, #48] @ 578ac <__cxa_atexit@plt+0x4c084> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ - ldr r7, [pc, #20] @ 578a8 <__cxa_atexit@plt+0x4c080> │ │ │ │ + bne 56d84 <__cxa_atexit@plt+0x4b55c> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 56d90 <__cxa_atexit@plt+0x4b568> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #80] @ 56db4 <__cxa_atexit@plt+0x4b58c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffff914 │ │ │ │ - rsceq r1, r1, r0, lsr r7 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r6, [pc, #24] @ 56db0 <__cxa_atexit@plt+0x4b588> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 578f4 <__cxa_atexit@plt+0x4c0cc> │ │ │ │ - ldr r2, [pc, #56] @ 5790c <__cxa_atexit@plt+0x4c0e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #48] @ 57910 <__cxa_atexit@plt+0x4c0e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7, r8} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 56e00 <__cxa_atexit@plt+0x4b5d8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #56] @ 56e1c <__cxa_atexit@plt+0x4b5f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 57914 <__cxa_atexit@plt+0x4c0ec> │ │ │ │ + ldr r3, [pc, #24] @ 56e20 <__cxa_atexit@plt+0x4b5f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rsceq lr, pc, r4, ror #17 │ │ │ │ - rsceq lr, pc, r4, lsl #15 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - strhteq r1, [r1], #100 @ 0x64 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 57960 <__cxa_atexit@plt+0x4c138> │ │ │ │ - ldr r7, [pc, #52] @ 57974 <__cxa_atexit@plt+0x4c14c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 56eac <__cxa_atexit@plt+0x4b684> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #132] @ 56ed0 <__cxa_atexit@plt+0x4b6a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56eb8 <__cxa_atexit@plt+0x4b690> │ │ │ │ + ldr r2, [pc, #112] @ 56ed4 <__cxa_atexit@plt+0x4b6ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + ldr r1, [pc, #104] @ 56ed8 <__cxa_atexit@plt+0x4b6b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 57954 <__cxa_atexit@plt+0x4c12c> │ │ │ │ + beq 56e9c <__cxa_atexit@plt+0x4b674> │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 57758 <__cxa_atexit@plt+0x4bf30> │ │ │ │ + b 56c0c <__cxa_atexit@plt+0x4b3e4> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 57978 <__cxa_atexit@plt+0x4c150> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 56edc <__cxa_atexit@plt+0x4b6b4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - rsceq r1, r1, r0, ror r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + rsceq pc, pc, ip, lsr #3 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + ldrdeq pc, [pc], #28 @ │ │ │ │ + rsceq pc, pc, ip, lsl #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 56f68 <__cxa_atexit@plt+0x4b740> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #132] @ 56f8c <__cxa_atexit@plt+0x4b764> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 579f8 <__cxa_atexit@plt+0x4c1d0> │ │ │ │ - ldr r2, [pc, #124] @ 57a14 <__cxa_atexit@plt+0x4c1ec> │ │ │ │ + bhi 56f74 <__cxa_atexit@plt+0x4b74c> │ │ │ │ + ldr r2, [pc, #112] @ 56f90 <__cxa_atexit@plt+0x4b768> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 57a18 <__cxa_atexit@plt+0x4c1f0> │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + ldr r1, [pc, #104] @ 56f94 <__cxa_atexit@plt+0x4b76c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 579ec <__cxa_atexit@plt+0x4c1c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 57a00 <__cxa_atexit@plt+0x4c1d8> │ │ │ │ - ldr r3, [pc, #76] @ 57a1c <__cxa_atexit@plt+0x4c1f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 56f58 <__cxa_atexit@plt+0x4b730> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 56c0c <__cxa_atexit@plt+0x4b3e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq lr, pc, r4, asr r6 @ │ │ │ │ - rsceq lr, pc, r0, asr #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r5, [pc, #28] @ 56f98 <__cxa_atexit@plt+0x4b770> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + strdeq pc, [pc], #0 @ │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + rsceq pc, pc, r0, lsr #2 │ │ │ │ + ldrdeq pc, [pc], #0 @ │ │ │ │ + rsceq r1, r1, r8, lsl #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #64 @ 0x40 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 5705c <__cxa_atexit@plt+0x4b834> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 57a5c <__cxa_atexit@plt+0x4c234> │ │ │ │ - ldr r2, [pc, #36] @ 57a68 <__cxa_atexit@plt+0x4c240> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, pc, ip, asr #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57ae8 <__cxa_atexit@plt+0x4c2c0> │ │ │ │ - ldr r2, [pc, #124] @ 57b04 <__cxa_atexit@plt+0x4c2dc> │ │ │ │ + bcc 57068 <__cxa_atexit@plt+0x4b840> │ │ │ │ + ldr r2, [pc, #200] @ 57098 <__cxa_atexit@plt+0x4b870> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 57b08 <__cxa_atexit@plt+0x4c2e0> │ │ │ │ + ldr r1, [pc, #196] @ 5709c <__cxa_atexit@plt+0x4b874> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57adc <__cxa_atexit@plt+0x4c2b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 57af0 <__cxa_atexit@plt+0x4c2c8> │ │ │ │ - ldr r3, [pc, #76] @ 57b0c <__cxa_atexit@plt+0x4c2e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq lr, pc, r4, ror #10 │ │ │ │ - rsceq lr, pc, r0, asr r5 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57b4c <__cxa_atexit@plt+0x4c324> │ │ │ │ - ldr r2, [pc, #36] @ 57b58 <__cxa_atexit@plt+0x4c330> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq lr, [pc], #76 @ │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 57b84 <__cxa_atexit@plt+0x4c35c> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r7, [pc, #8] @ 57b94 <__cxa_atexit@plt+0x4c36c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq r1, r1, ip, asr r4 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr lr, [pc, #1076] @ 57fd8 <__cxa_atexit@plt+0x4c7b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #1072] @ 57fdc <__cxa_atexit@plt+0x4c7b4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #1068] @ 57fe0 <__cxa_atexit@plt+0x4c7b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #1064] @ 57fe4 <__cxa_atexit@plt+0x4c7bc> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 57e04 <__cxa_atexit@plt+0x4c5dc> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - sub r2, r2, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - bhi 57c84 <__cxa_atexit@plt+0x4c45c> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r2, [r3, r2, lsl #2] │ │ │ │ - add pc, r3, r2 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-4]! │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 57ed0 <__cxa_atexit@plt+0x4c6a8> │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - add r7, r5, #12 │ │ │ │ - ldm r7, {r2, r3, r7} │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - b 57c60 <__cxa_atexit@plt+0x4c438> │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 57ed0 <__cxa_atexit@plt+0x4c6a8> │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - add r7, r5, #12 │ │ │ │ - ldm r7, {r2, r3, r7} │ │ │ │ - stmdb r5, {r3, r7, ip} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - sub r2, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 57fb0 <__cxa_atexit@plt+0x4c788> │ │ │ │ - str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - b 57bbc <__cxa_atexit@plt+0x4c394> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #12 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc 57f5c <__cxa_atexit@plt+0x4c734> │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - ldr r3, [pc, #860] @ 58000 <__cxa_atexit@plt+0x4c7d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [pc, #848] @ 58004 <__cxa_atexit@plt+0x4c7dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - str r6, [r7, #16] │ │ │ │ - str r8, [r7, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - tst r0, #3 │ │ │ │ - beq 57f38 <__cxa_atexit@plt+0x4c710> │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r6, [r5, #20] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - ldr r3, [pc, #784] @ 58008 <__cxa_atexit@plt+0x4c7e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r6, r5 │ │ │ │ - str r2, [r6, #-20]! @ 0xffffffec │ │ │ │ - sub r2, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 57f8c <__cxa_atexit@plt+0x4c764> │ │ │ │ - str r8, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r6, sl │ │ │ │ - ldr r0, [pc, #736] @ 5800c <__cxa_atexit@plt+0x4c7e4> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [pc, #176] @ 570a0 <__cxa_atexit@plt+0x4b878> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 57bbc <__cxa_atexit@plt+0x4c394> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r3, [pc, #732] @ 58018 <__cxa_atexit@plt+0x4c7f0> │ │ │ │ + str r0, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r2, {r3, r7} │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57078 <__cxa_atexit@plt+0x4b850> │ │ │ │ + ldr r3, [pc, #132] @ 570a4 <__cxa_atexit@plt+0x4b87c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57f2c <__cxa_atexit@plt+0x4c704> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #16 │ │ │ │ - cmp r8, sl │ │ │ │ - bcc 57f78 <__cxa_atexit@plt+0x4c750> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [pc, #684] @ 5801c <__cxa_atexit@plt+0x4c7f4> │ │ │ │ + ldr r2, [pc, #128] @ 570a8 <__cxa_atexit@plt+0x4b880> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [pc, #668] @ 58020 <__cxa_atexit@plt+0x4c7f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - sub r3, sl, #3 │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r7, [r2, #20] │ │ │ │ - add r3, r8, #2 │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r3, r8, #1 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - sub r3, sl, #11 │ │ │ │ - str r3, [r2, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57f4c <__cxa_atexit@plt+0x4c724> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [r3, #16] │ │ │ │ - ldr r9, [r3, #32] │ │ │ │ - ldr r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r6, [r3, #40] @ 0x28 │ │ │ │ - stmib r3, {r2, r6} │ │ │ │ - ldr r2, [pc, #580] @ 58024 <__cxa_atexit@plt+0x4c7fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r2, r3, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 57fa8 <__cxa_atexit@plt+0x4c780> │ │ │ │ - str r8, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r6, sl │ │ │ │ - b 57bbc <__cxa_atexit@plt+0x4c394> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 57e84 <__cxa_atexit@plt+0x4c65c> │ │ │ │ - ldr r2, [pc, #476] @ 57ff0 <__cxa_atexit@plt+0x4c7c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 57ee0 <__cxa_atexit@plt+0x4c6b8> │ │ │ │ - ldr r2, [pc, #452] @ 57ff4 <__cxa_atexit@plt+0x4c7cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 57f04 <__cxa_atexit@plt+0x4c6dc> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - sub r1, r5, #24 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 57fc4 <__cxa_atexit@plt+0x4c79c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 57f10 <__cxa_atexit@plt+0x4c6e8> │ │ │ │ - ldr r2, [pc, #392] @ 57ff8 <__cxa_atexit@plt+0x4c7d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ - ldr r7, [pc, #348] @ 57fe8 <__cxa_atexit@plt+0x4c7c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 57ef8 <__cxa_atexit@plt+0x4c6d0> │ │ │ │ - ldr r2, [pc, #328] @ 57fec <__cxa_atexit@plt+0x4c7c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #20]! │ │ │ │ - ldr r9, [r7, #-16] │ │ │ │ - str r2, [r7, #-12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ tst r9, #3 │ │ │ │ - beq 57ee0 <__cxa_atexit@plt+0x4c6b8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ + beq 5704c <__cxa_atexit@plt+0x4b824> │ │ │ │ mov r5, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + mov r7, r9 │ │ │ │ + b 54af0 <__cxa_atexit@plt+0x492c8> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, fp │ │ │ │ - b 58454 <__cxa_atexit@plt+0x4cc2c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #276] @ 5802c <__cxa_atexit@plt+0x4c804> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #176] @ 58014 <__cxa_atexit@plt+0x4c7ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #124] @ 58010 <__cxa_atexit@plt+0x4c7e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ - ldr sl, [sp] │ │ │ │ - bx r0 │ │ │ │ - mov r6, sl │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #112] @ 58028 <__cxa_atexit@plt+0x4c800> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 57ffc <__cxa_atexit@plt+0x4c7d4> │ │ │ │ + ldr r7, [pc, #44] @ 570ac <__cxa_atexit@plt+0x4b884> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r5, [pc, #40] @ 570b0 <__cxa_atexit@plt+0x4b888> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr ip │ │ │ │ - @ instruction: 0x00000cb8 │ │ │ │ - andeq r0, r0, r4, lsl #9 │ │ │ │ - andeq r0, r0, ip, ror #9 │ │ │ │ - andeq r0, r0, r4, lsr #27 │ │ │ │ - andeq r0, r0, r0, ror #27 │ │ │ │ - andeq r0, r0, r8, asr #25 │ │ │ │ - andeq r0, r0, r8, ror #26 │ │ │ │ - @ instruction: 0xfffff308 │ │ │ │ - strdeq r0, [r1], #248 @ 0xf8 @ │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - andeq r0, r0, r0, lsr #26 │ │ │ │ - andeq r0, r0, r0, asr sp │ │ │ │ - andeq r0, r0, r8, lsr fp │ │ │ │ - rsceq r1, r1, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, ror r9 │ │ │ │ - andeq r0, r0, r0, ror r4 │ │ │ │ - rsceq lr, pc, r0, lsr #5 │ │ │ │ - andeq r0, r0, r0, lsr #10 │ │ │ │ - andeq r0, r0, r8, lsr r5 │ │ │ │ - rsceq r1, r1, r0, lsr r0 │ │ │ │ - @ instruction: 0xfffff51c │ │ │ │ - strhteq r0, [r1], #240 @ 0xf0 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ + @ instruction: 0xffffe550 │ │ │ │ + rsceq pc, pc, r0, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xffffdacc │ │ │ │ + ldrdeq lr, [pc], #248 @ │ │ │ │ + rsceq r1, r1, r4, ror #21 │ │ │ │ + rsceq lr, pc, r8, ror pc @ │ │ │ │ + strdeq r1, [r1], #160 @ 0xa0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 57108 <__cxa_atexit@plt+0x4b8e0> │ │ │ │ + ldr r3, [pc, #56] @ 57114 <__cxa_atexit@plt+0x4b8ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 57118 <__cxa_atexit@plt+0x4b8f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 5711c <__cxa_atexit@plt+0x4b8f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + add r9, r1, #3 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #80] @ 58098 <__cxa_atexit@plt+0x4c870> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58084 <__cxa_atexit@plt+0x4c85c> │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r7, [pc, #16] @ 5809c <__cxa_atexit@plt+0x4c874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r0, r1, ip, asr pc │ │ │ │ - rsceq r0, r1, r0, lsr lr │ │ │ │ - andeq r0, r0, r6, lsl #15 │ │ │ │ + b 27488c <__cxa_atexit@plt+0x269064> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffe548 │ │ │ │ + rsceq r1, r1, r0, asr #19 │ │ │ │ + rsceq r1, r1, r8, ror #20 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - ldr r1, [pc, #100] @ 58124 <__cxa_atexit@plt+0x4c8fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r1, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 58104 <__cxa_atexit@plt+0x4c8dc> │ │ │ │ - ldr r3, [pc, #76] @ 58128 <__cxa_atexit@plt+0x4c900> │ │ │ │ + ldr r3, [pc, #24] @ 5714c <__cxa_atexit@plt+0x4b924> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58114 <__cxa_atexit@plt+0x4c8ec> │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq r0, r1, r4, lsr #27 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 57150 <__cxa_atexit@plt+0x4b928> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 256558 <__cxa_atexit@plt+0x24ad30> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq lr, pc, r0, asr #29 │ │ │ │ + rsceq r1, r1, r4, lsr sl │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ 5817c <__cxa_atexit@plt+0x4c954> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5816c <__cxa_atexit@plt+0x4c944> │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r7, [pc, #72] @ 571bc <__cxa_atexit@plt+0x4b994> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r7, #1 │ │ │ │ + str r1, [r5, #8]! │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 57194 <__cxa_atexit@plt+0x4b96c> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r0, r1, r0, asr sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ + mov r7, fp │ │ │ │ + b 571c4 <__cxa_atexit@plt+0x4b99c> │ │ │ │ + ldr r3, [pc, #36] @ 571c0 <__cxa_atexit@plt+0x4b998> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - rsceq r0, r1, ip, lsr lr │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + tst r1, #3 │ │ │ │ + beq 571b4 <__cxa_atexit@plt+0x4b98c> │ │ │ │ + str r1, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 583b4 <__cxa_atexit@plt+0x4cb8c> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, pc, ip, lsl #29 │ │ │ │ + andeq r1, r0, r8, lsl #4 │ │ │ │ + mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5826c <__cxa_atexit@plt+0x4ca44> │ │ │ │ - ldr lr, [pc, #192] @ 5828c <__cxa_atexit@plt+0x4ca64> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r1, [pc, #184] @ 58290 <__cxa_atexit@plt+0x4ca68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r0, r6, #11 │ │ │ │ - sub r2, r6, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - add r0, r7, #2 │ │ │ │ - add r2, r7, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ + bcc 57280 <__cxa_atexit@plt+0x4ba58> │ │ │ │ + ldr r8, [pc, #176] @ 57298 <__cxa_atexit@plt+0x4ba70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #172] @ 5729c <__cxa_atexit@plt+0x4ba74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r1, r6, #14 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + ldr sl, [pc, #140] @ 572a0 <__cxa_atexit@plt+0x4ba78> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5825c <__cxa_atexit@plt+0x4ca34> │ │ │ │ - ldr r7, [pc, #120] @ 58294 <__cxa_atexit@plt+0x4ca6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58278 <__cxa_atexit@plt+0x4ca50> │ │ │ │ - str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #24] @ 58298 <__cxa_atexit@plt+0x4ca70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str sl, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57264 <__cxa_atexit@plt+0x4ba3c> │ │ │ │ + ldr r1, [pc, #92] @ 572a4 <__cxa_atexit@plt+0x4ba7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 57270 <__cxa_atexit@plt+0x4ba48> │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq sp, pc, r8, lsr lr @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - rsceq r0, r1, r8, ror #26 │ │ │ │ - rsceq r0, r1, r4, asr #26 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #84] @ 58308 <__cxa_atexit@plt+0x4cae0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 582f4 <__cxa_atexit@plt+0x4cacc> │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r7, [pc, #16] @ 5830c <__cxa_atexit@plt+0x4cae4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 57308 <__cxa_atexit@plt+0x4bae0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsceq r0, r1, ip, ror #25 │ │ │ │ - rsceq r0, r1, r0, asr #23 │ │ │ │ - andeq r0, r0, r7, lsl #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [pc, #64] @ 58368 <__cxa_atexit@plt+0x4cb40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5835c <__cxa_atexit@plt+0x4cb34> │ │ │ │ - ldr r2, [pc, #36] @ 5836c <__cxa_atexit@plt+0x4cb44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov sl, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsceq r0, r1, r0, ror #22 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 583a0 <__cxa_atexit@plt+0x4cb78> │ │ │ │ + ldr r3, [pc, #32] @ 572a8 <__cxa_atexit@plt+0x4ba80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, r1, ip, lsr #22 │ │ │ │ - andeq r0, r0, r7, asr #26 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff9cc │ │ │ │ + rsceq lr, pc, ip, lsl #28 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrdeq r1, [r1], #140 @ 0x8c @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 571c4 <__cxa_atexit@plt+0x4b99c> │ │ │ │ + rsceq r1, r1, r4, asr #17 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 583d4 <__cxa_atexit@plt+0x4cbac> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #28] @ 572f8 <__cxa_atexit@plt+0x4bad0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 572f0 <__cxa_atexit@plt+0x4bac8> │ │ │ │ + b 57308 <__cxa_atexit@plt+0x4bae0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r0, [r1], #168 @ 0xa8 @ │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + rsceq r1, r1, ip, lsl #17 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 5842c <__cxa_atexit@plt+0x4cc04> │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5841c <__cxa_atexit@plt+0x4cbf4> │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [r3, #8]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r3] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 57350 <__cxa_atexit@plt+0x4bb28> │ │ │ │ + ldr r3, [pc, #108] @ 573a0 <__cxa_atexit@plt+0x4bb78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57394 <__cxa_atexit@plt+0x4bb6c> │ │ │ │ + b 57448 <__cxa_atexit@plt+0x4bc20> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 57370 <__cxa_atexit@plt+0x4bb48> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, fp │ │ │ │ + b 571c4 <__cxa_atexit@plt+0x4b99c> │ │ │ │ + ldr r3, [pc, #36] @ 5739c <__cxa_atexit@plt+0x4bb74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57394 <__cxa_atexit@plt+0x4bb6c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 583b4 <__cxa_atexit@plt+0x4cb8c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r0, r1, r0, lsr #21 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ + andeq r1, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #8]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 573e0 <__cxa_atexit@plt+0x4bbb8> │ │ │ │ + ldr r2, [pc, #116] @ 57438 <__cxa_atexit@plt+0x4bc10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5742c <__cxa_atexit@plt+0x4bc04> │ │ │ │ + b 57448 <__cxa_atexit@plt+0x4bc20> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57408 <__cxa_atexit@plt+0x4bbe0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 571c4 <__cxa_atexit@plt+0x4b99c> │ │ │ │ + ldr r3, [pc, #36] @ 57434 <__cxa_atexit@plt+0x4bc0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16]! │ │ │ │ str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5742c <__cxa_atexit@plt+0x4bc04> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 583b4 <__cxa_atexit@plt+0x4cb8c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, pc @ │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r1, r1, ip, asr #14 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + and r1, r9, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 57504 <__cxa_atexit@plt+0x4bcdc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 58508 <__cxa_atexit@plt+0x4cce0> │ │ │ │ - ldr r2, [pc, #168] @ 58520 <__cxa_atexit@plt+0x4ccf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #164] @ 58524 <__cxa_atexit@plt+0x4ccfc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 584e8 <__cxa_atexit@plt+0x4ccc0> │ │ │ │ - ldr r3, [pc, #116] @ 58528 <__cxa_atexit@plt+0x4cd00> │ │ │ │ + bcc 57624 <__cxa_atexit@plt+0x4bdfc> │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr r2, [r9, #15] │ │ │ │ + sub r9, r5, #24 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + add r8, r3, #4 │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 5757c <__cxa_atexit@plt+0x4bd54> │ │ │ │ + ldr ip, [pc, #496] @ 57688 <__cxa_atexit@plt+0x4be60> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #492] @ 5768c <__cxa_atexit@plt+0x4be64> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r0, [pc, #480] @ 57690 <__cxa_atexit@plt+0x4be68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr r2, [pc, #472] @ 57694 <__cxa_atexit@plt+0x4be6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, sl} │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 57650 <__cxa_atexit@plt+0x4be28> │ │ │ │ + ldr r3, [pc, #448] @ 57698 <__cxa_atexit@plt+0x4be70> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 584f8 <__cxa_atexit@plt+0x4ccd0> │ │ │ │ - ldr r3, [pc, #88] @ 5852c <__cxa_atexit@plt+0x4cd04> │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r1, #3 │ │ │ │ + beq 57604 <__cxa_atexit@plt+0x4bddc> │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r1 │ │ │ │ + b 56c0c <__cxa_atexit@plt+0x4b3e4> │ │ │ │ + ldr r6, [pc, #356] @ 57670 <__cxa_atexit@plt+0x4be48> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [pc, #352] @ 57674 <__cxa_atexit@plt+0x4be4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + stmda r5, {r2, r6} │ │ │ │ + ldr r6, [pc, #340] @ 57678 <__cxa_atexit@plt+0x4be50> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + mov r2, r5 │ │ │ │ + str r6, [r2, #-8]! │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 57634 <__cxa_atexit@plt+0x4be0c> │ │ │ │ + ldr r2, [pc, #316] @ 5767c <__cxa_atexit@plt+0x4be54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + ldr r0, [pc, #308] @ 57680 <__cxa_atexit@plt+0x4be58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 575f0 <__cxa_atexit@plt+0x4bdc8> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 56c0c <__cxa_atexit@plt+0x4b3e4> │ │ │ │ + ldr ip, [pc, #280] @ 5769c <__cxa_atexit@plt+0x4be74> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #276] @ 576a0 <__cxa_atexit@plt+0x4be78> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r1, [pc, #264] @ 576a4 <__cxa_atexit@plt+0x4be7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr r2, [pc, #256] @ 576a8 <__cxa_atexit@plt+0x4be80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, sl} │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 57660 <__cxa_atexit@plt+0x4be38> │ │ │ │ + ldr r3, [pc, #232] @ 576ac <__cxa_atexit@plt+0x4be84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - mov r5, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r0, #3 │ │ │ │ + beq 57614 <__cxa_atexit@plt+0x4bdec> │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r0 │ │ │ │ + b 56c0c <__cxa_atexit@plt+0x4b3e4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 58530 <__cxa_atexit@plt+0x4cd08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffff5f8 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r0, r1, ip, lsr #21 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ + ldr r6, [pc, #72] @ 57684 <__cxa_atexit@plt+0x4be5c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + mov r9, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + mov r9, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, ip, lsl #5 │ │ │ │ + rsceq lr, pc, ip, asr #25 │ │ │ │ + rsceq lr, pc, r8, lsr fp @ │ │ │ │ + @ instruction: 0xfffff6c8 │ │ │ │ + rsceq lr, pc, r0, lsl #22 │ │ │ │ + rsceq lr, pc, r0, lsl sl @ │ │ │ │ + @ instruction: 0xfffff990 │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + rsceq lr, pc, r0, lsr sp @ │ │ │ │ + rsceq lr, pc, r0, lsr #23 │ │ │ │ + @ instruction: 0xfffff730 │ │ │ │ + @ instruction: 0xfffff960 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + rsceq lr, pc, r4, asr #24 │ │ │ │ + strhteq lr, [pc], #164 │ │ │ │ + @ instruction: 0xfffff644 │ │ │ │ + ldrdeq r1, [r1], #72 @ 0x48 @ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 576ec <__cxa_atexit@plt+0x4bec4> │ │ │ │ + ldr r3, [pc, #48] @ 57700 <__cxa_atexit@plt+0x4bed8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 576f8 <__cxa_atexit@plt+0x4bed0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 57800 <__cxa_atexit@plt+0x4bfd8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r1, r1, r4, lsl #9 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 58454 <__cxa_atexit@plt+0x4cc2c> │ │ │ │ - smlaleq r0, r1, r0, sl │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ + rsceq r1, r1, r8, ror #8 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #60] @ 585a4 <__cxa_atexit@plt+0x4cd7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 5775c <__cxa_atexit@plt+0x4bf34> │ │ │ │ + ldr r3, [pc, #48] @ 57770 <__cxa_atexit@plt+0x4bf48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57768 <__cxa_atexit@plt+0x4bf40> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ str r7, [r5] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58598 <__cxa_atexit@plt+0x4cd70> │ │ │ │ - ldr r7, [pc, #36] @ 585a8 <__cxa_atexit@plt+0x4cd80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r3] │ │ │ │ - ldr sl, [r3, #12] │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ - stmda r3, {r2, r7} │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, fp │ │ │ │ + b 57800 <__cxa_atexit@plt+0x4bfd8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r0, r1, r4, lsr sl │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r1, r1, r4, lsl r4 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ + strdeq r1, [r1], #56 @ 0x38 @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 585d8 <__cxa_atexit@plt+0x4cdb0> │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 577cc <__cxa_atexit@plt+0x4bfa4> │ │ │ │ + ldr r3, [pc, #48] @ 577e0 <__cxa_atexit@plt+0x4bfb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r0, r1, r4, lsl #20 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 577d8 <__cxa_atexit@plt+0x4bfb0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 57800 <__cxa_atexit@plt+0x4bfd8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r1, r1, r4, lsr #7 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #128] @ 58678 <__cxa_atexit@plt+0x4ce50> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #132] @ 57890 <__cxa_atexit@plt+0x4c068> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 57860 <__cxa_atexit@plt+0x4c038> │ │ │ │ + ldr r3, [pc, #104] @ 57894 <__cxa_atexit@plt+0x4c06c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r3, #1 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 57868 <__cxa_atexit@plt+0x4c040> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #76] @ 5789c <__cxa_atexit@plt+0x4c074> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 58650 <__cxa_atexit@plt+0x4ce28> │ │ │ │ - ldr r7, [pc, #104] @ 5867c <__cxa_atexit@plt+0x4ce54> │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 57898 <__cxa_atexit@plt+0x4c070> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58660 <__cxa_atexit@plt+0x4ce38> │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq 57884 <__cxa_atexit@plt+0x4c05c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 57eb8 <__cxa_atexit@plt+0x4c690> │ │ │ │ + ldr r0, [r3, #1]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 58680 <__cxa_atexit@plt+0x4ce58> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrdeq lr, [pc], #116 @ │ │ │ │ + andeq r0, r0, r4, asr #12 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq r1, r1, r8, ror #5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #96] @ 57914 <__cxa_atexit@plt+0x4c0ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 578f0 <__cxa_atexit@plt+0x4c0c8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #64] @ 5791c <__cxa_atexit@plt+0x4c0f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r7, [pc, #32] @ 57918 <__cxa_atexit@plt+0x4c0f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5790c <__cxa_atexit@plt+0x4c0e4> │ │ │ │ + b 57eb8 <__cxa_atexit@plt+0x4c690> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq r0, r1, r0, lsl #19 │ │ │ │ - rsceq r0, r1, ip, asr r9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + rsceq lr, pc, ip, asr #14 │ │ │ │ + @ instruction: 0x000005bc │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r1, r1, r8, ror #4 │ │ │ │ + andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #84] @ 586f0 <__cxa_atexit@plt+0x4cec8> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 579c4 <__cxa_atexit@plt+0x4c19c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 57a0c <__cxa_atexit@plt+0x4c1e4> │ │ │ │ + ldr r7, [pc, #192] @ 57a18 <__cxa_atexit@plt+0x4c1f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ + ldr lr, [pc, #188] @ 57a1c <__cxa_atexit@plt+0x4c1f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 586d8 <__cxa_atexit@plt+0x4ceb0> │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r7, [pc, #20] @ 586f4 <__cxa_atexit@plt+0x4cecc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 579dc <__cxa_atexit@plt+0x4c1b4> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 579e8 <__cxa_atexit@plt+0x4c1c0> │ │ │ │ + ldr r3, [pc, #124] @ 57a24 <__cxa_atexit@plt+0x4c1fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r3, [pc, #92] @ 57a28 <__cxa_atexit@plt+0x4c200> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 235014 <__cxa_atexit@plt+0x2297ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsceq r0, r1, r8, lsl #18 │ │ │ │ - ldrdeq r0, [r1], #120 @ 0x78 @ │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + ldr r7, [pc, #48] @ 57a20 <__cxa_atexit@plt+0x4c1f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57a04 <__cxa_atexit@plt+0x4c1dc> │ │ │ │ + b 57eb8 <__cxa_atexit@plt+0x4c690> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + smlaleq lr, pc, ip, r6 @ │ │ │ │ + andeq r0, r0, r4, asr #9 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + rsceq r1, r1, ip, asr r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [pc, #92] @ 5876c <__cxa_atexit@plt+0x4cf44> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57a74 <__cxa_atexit@plt+0x4c24c> │ │ │ │ + ldr r3, [pc, #68] @ 57a9c <__cxa_atexit@plt+0x4c274> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #16] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #20]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 58754 <__cxa_atexit@plt+0x4cf2c> │ │ │ │ - ldr r1, [pc, #60] @ 58770 <__cxa_atexit@plt+0x4cf48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #8]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58760 <__cxa_atexit@plt+0x4cf38> │ │ │ │ - str r3, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r7, [pc, #28] @ 57a98 <__cxa_atexit@plt+0x4c270> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57a90 <__cxa_atexit@plt+0x4c268> │ │ │ │ + b 57eb8 <__cxa_atexit@plt+0x4c690> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsceq r0, r1, ip, asr r7 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr r4 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + rsceq r1, r1, r8, ror #1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ 587c4 <__cxa_atexit@plt+0x4cf9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 57b44 <__cxa_atexit@plt+0x4c31c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 57b90 <__cxa_atexit@plt+0x4c368> │ │ │ │ + ldr r7, [pc, #200] @ 57b9c <__cxa_atexit@plt+0x4c374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #196] @ 57ba0 <__cxa_atexit@plt+0x4c378> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 587b4 <__cxa_atexit@plt+0x4cf8c> │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r8, #4] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 57b60 <__cxa_atexit@plt+0x4c338> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 57b6c <__cxa_atexit@plt+0x4c344> │ │ │ │ + ldr r3, [pc, #128] @ 57ba8 <__cxa_atexit@plt+0x4c380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + str r8, [r5, #16] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r3, [pc, #96] @ 57bac <__cxa_atexit@plt+0x4c384> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + b 23300c <__cxa_atexit@plt+0x2277e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r0, r1, r8, lsl #14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #48] @ 57ba4 <__cxa_atexit@plt+0x4c37c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57b88 <__cxa_atexit@plt+0x4c360> │ │ │ │ + b 57eb8 <__cxa_atexit@plt+0x4c690> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsceq lr, pc, r0, lsr #10 │ │ │ │ + andeq r0, r0, r0, asr #6 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + ldrdeq r0, [r1], #248 @ 0xf8 @ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - strdeq r0, [r1], #116 @ 0x74 @ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #80] @ 58854 <__cxa_atexit@plt+0x4d02c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57bf8 <__cxa_atexit@plt+0x4c3d0> │ │ │ │ + ldr r3, [pc, #68] @ 57c20 <__cxa_atexit@plt+0x4c3f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #16] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r7, [pc, #28] @ 57c1c <__cxa_atexit@plt+0x4c3f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57c14 <__cxa_atexit@plt+0x4c3ec> │ │ │ │ + b 57eb8 <__cxa_atexit@plt+0x4c690> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + rsceq r0, r1, r4, ror #30 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 57c4c <__cxa_atexit@plt+0x4c424> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + b 23300c <__cxa_atexit@plt+0x2277e4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r0, r1, r8, lsr pc │ │ │ │ + andeq r0, r0, sp, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 57d98 <__cxa_atexit@plt+0x4c570> │ │ │ │ + stm sp, {r4, fp} │ │ │ │ + ldr r7, [pc, #296] @ 57da8 <__cxa_atexit@plt+0x4c580> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58840 <__cxa_atexit@plt+0x4d018> │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r7, [pc, #16] @ 58858 <__cxa_atexit@plt+0x4d030> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr ip, [r3, #16]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r4, [r3, #-12] │ │ │ │ + ldmdb r3, {r1, r7} │ │ │ │ + ldmib r3, {r9, fp} │ │ │ │ + sub r0, r6, #6 │ │ │ │ + and sl, r7, #3 │ │ │ │ + cmp r4, r8 │ │ │ │ + ble 57cd8 <__cxa_atexit@plt+0x4c4b0> │ │ │ │ + ldr r8, [pc, #248] @ 57dac <__cxa_atexit@plt+0x4c584> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str fp, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + ldr r4, [pc, #236] @ 57db0 <__cxa_atexit@plt+0x4c588> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r2, #16] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + b 57cfc <__cxa_atexit@plt+0x4c4d4> │ │ │ │ + ldr r4, [pc, #216] @ 57db8 <__cxa_atexit@plt+0x4c590> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + ldr r1, [pc, #204] @ 57dbc <__cxa_atexit@plt+0x4c594> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #16 │ │ │ │ + stm r2, {r1, fp, ip} │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 57d54 <__cxa_atexit@plt+0x4c52c> │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + cmp sl, #2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bne 57d68 <__cxa_atexit@plt+0x4c540> │ │ │ │ + ldr r4, [pc, #140] @ 57dc0 <__cxa_atexit@plt+0x4c598> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + str r4, [r5, #8]! │ │ │ │ + str r8, [r5, #16] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r4, [sp] │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r5, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r0, r1, r0, lsr #15 │ │ │ │ - rsceq r0, r1, r4, lsl #15 │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ + ldr r7, [pc, #68] @ 57db4 <__cxa_atexit@plt+0x4c58c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 57d88 <__cxa_atexit@plt+0x4c560> │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r7, r3 │ │ │ │ + b 57eb8 <__cxa_atexit@plt+0x4c690> │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + rsceq lr, pc, ip, ror r3 @ │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + rsceq lr, pc, r8, lsr r3 @ │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + rsceq lr, pc, ip, lsl #6 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + rsceq r0, r1, r4, asr #27 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 588a8 <__cxa_atexit@plt+0x4d080> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 57e08 <__cxa_atexit@plt+0x4c5e0> │ │ │ │ + ldr r3, [pc, #72] @ 57e34 <__cxa_atexit@plt+0x4c60c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r7, [pc, #32] @ 57e30 <__cxa_atexit@plt+0x4c608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 5889c <__cxa_atexit@plt+0x4d074> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ + beq 57e24 <__cxa_atexit@plt+0x4c5fc> │ │ │ │ + mov r7, r3 │ │ │ │ + b 57eb8 <__cxa_atexit@plt+0x4c690> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, r1, r4, lsr r7 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + rsceq r0, r1, r0, asr sp │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - rsceq r0, r1, r8, lsl #14 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 57e7c <__cxa_atexit@plt+0x4c654> │ │ │ │ + ldr r3, [pc, #72] @ 57ea8 <__cxa_atexit@plt+0x4c680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #16] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r7, [pc, #32] @ 57ea4 <__cxa_atexit@plt+0x4c67c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 57e98 <__cxa_atexit@plt+0x4c670> │ │ │ │ + mov r7, r3 │ │ │ │ + b 57eb8 <__cxa_atexit@plt+0x4c690> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + ldrdeq r0, [r1], #204 @ 0xcc @ │ │ │ │ + andeq r0, r0, sl, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5898c <__cxa_atexit@plt+0x4d164> │ │ │ │ - ldr r2, [pc, #180] @ 589b8 <__cxa_atexit@plt+0x4d190> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #176] @ 589bc <__cxa_atexit@plt+0x4d194> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r1, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 57f00 <__cxa_atexit@plt+0x4c6d8> │ │ │ │ + ldr r3, [pc, #100] @ 57f48 <__cxa_atexit@plt+0x4c720> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r1, [pc, #60] @ 57f44 <__cxa_atexit@plt+0x4c71c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r9, [r3, #8] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 57f34 <__cxa_atexit@plt+0x4c70c> │ │ │ │ + ldr r3, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5897c <__cxa_atexit@plt+0x4d154> │ │ │ │ - ldr r7, [pc, #128] @ 589c0 <__cxa_atexit@plt+0x4d198> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-16]! │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - ldr r3, [r2, #36] @ 0x24 │ │ │ │ - ldr r1, [r2, #40] @ 0x28 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - sub r7, r2, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 589a4 <__cxa_atexit@plt+0x4d17c> │ │ │ │ - str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 589c8 <__cxa_atexit@plt+0x4d1a0> │ │ │ │ + andeq r0, r0, ip, ror r4 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsceq r0, r1, ip, lsr ip │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 57ff4 <__cxa_atexit@plt+0x4c7cc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 58044 <__cxa_atexit@plt+0x4c81c> │ │ │ │ + ldr r9, [pc, #204] @ 58050 <__cxa_atexit@plt+0x4c828> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #200] @ 58054 <__cxa_atexit@plt+0x4c82c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldr r0, [r3, #-4] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r9, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 58038 <__cxa_atexit@plt+0x4c810> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #12]! │ │ │ │ + stmda r3, {r2, r7} │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 5800c <__cxa_atexit@plt+0x4c7e4> │ │ │ │ + ldr r3, [pc, #136] @ 5805c <__cxa_atexit@plt+0x4c834> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #24] @ 589c4 <__cxa_atexit@plt+0x4d19c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff07c │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - rsceq r0, r1, ip, lsr r6 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - rsceq r0, r1, r4, lsl r6 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #84] @ 58a38 <__cxa_atexit@plt+0x4d210> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r3, [pc, #100] @ 58060 <__cxa_atexit@plt+0x4c838> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58a24 <__cxa_atexit@plt+0x4d1fc> │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 235014 <__cxa_atexit@plt+0x2297ec> │ │ │ │ + ldr r1, [pc, #68] @ 58058 <__cxa_atexit@plt+0x4c830> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 58038 <__cxa_atexit@plt+0x4c810> │ │ │ │ + ldr r3, [r5, #16]! │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r7, [pc, #16] @ 58a3c <__cxa_atexit@plt+0x4d214> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - strhteq r0, [r1], #92 @ 0x5c │ │ │ │ - rsceq r0, r1, r0, lsr #11 │ │ │ │ - andeq r0, r0, r7, asr #10 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + rsceq lr, pc, r0, ror r0 @ │ │ │ │ + andeq r0, r0, r0, ror r3 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + rsceq r0, r1, r4, lsr #22 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #68] @ 58aa0 <__cxa_atexit@plt+0x4d278> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + str r2, [r5] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 580b0 <__cxa_atexit@plt+0x4c888> │ │ │ │ + ldr r3, [pc, #88] @ 580ec <__cxa_atexit@plt+0x4c8c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r1, [pc, #48] @ 580e8 <__cxa_atexit@plt+0x4c8c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ - str r8, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 58a98 <__cxa_atexit@plt+0x4d270> │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ - ldr r1, [r3, #20] │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ + beq 580dc <__cxa_atexit@plt+0x4c8b4> │ │ │ │ + ldr r3, [r5, #8]! │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r0, r1, ip, lsr r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + smlaleq r0, r1, r8, sl │ │ │ │ + andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r3, #-4] │ │ │ │ + mvn r6, r2 │ │ │ │ + tst r6, #3 │ │ │ │ + bne 58164 <__cxa_atexit@plt+0x4c93c> │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 58234 <__cxa_atexit@plt+0x4ca0c> │ │ │ │ + ldr r9, [pc, #292] @ 58258 <__cxa_atexit@plt+0x4ca30> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #288] @ 5825c <__cxa_atexit@plt+0x4ca34> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r8, [r1, #4] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str lr, [r1, #12] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + bne 581b4 <__cxa_atexit@plt+0x4c98c> │ │ │ │ + b 58228 <__cxa_atexit@plt+0x4ca00> │ │ │ │ + add r6, r1, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 5823c <__cxa_atexit@plt+0x4ca14> │ │ │ │ + ldr r8, [pc, #212] @ 5824c <__cxa_atexit@plt+0x4ca24> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #208] @ 58250 <__cxa_atexit@plt+0x4ca28> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + sub sl, r6, #18 │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r9, [r1, #4] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str lr, [r1, #12] │ │ │ │ + str r9, [r1, #16] │ │ │ │ + str ip, [r1, #20] │ │ │ │ + str sl, [r1, #24] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 58228 <__cxa_atexit@plt+0x4ca00> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #16]! │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 581f4 <__cxa_atexit@plt+0x4c9cc> │ │ │ │ + ldr r3, [pc, #140] @ 58260 <__cxa_atexit@plt+0x4ca38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r1, [pc, #88] @ 58254 <__cxa_atexit@plt+0x4ca2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 58228 <__cxa_atexit@plt+0x4ca00> │ │ │ │ + ldr r3, [r5, #20]! │ │ │ │ str r2, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - rsceq r0, r1, r8, ror #9 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #148] @ 58b80 <__cxa_atexit@plt+0x4d358> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 58b44 <__cxa_atexit@plt+0x4d31c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - sub r1, r3, #28 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 58b6c <__cxa_atexit@plt+0x4d344> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 58b4c <__cxa_atexit@plt+0x4d324> │ │ │ │ - ldr r2, [pc, #88] @ 58b84 <__cxa_atexit@plt+0x4d35c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #56] @ 58b8c <__cxa_atexit@plt+0x4d364> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ - ldr r7, [pc, #20] @ 58b88 <__cxa_atexit@plt+0x4d360> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffe64c │ │ │ │ - rsceq r0, r1, r0, asr r4 │ │ │ │ - @ instruction: 0xffffe8e0 │ │ │ │ - rsceq r0, r1, ip, lsr #8 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ + mov r7, #12 │ │ │ │ + b 58240 <__cxa_atexit@plt+0x4ca18> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + rsceq sp, pc, ip, ror lr @ │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + rsceq sp, pc, r0, asr #29 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + rsceq r0, r1, r4, lsr #18 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 58c08 <__cxa_atexit@plt+0x4d3e0> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 58be8 <__cxa_atexit@plt+0x4d3c0> │ │ │ │ - ldr r2, [pc, #76] @ 58c1c <__cxa_atexit@plt+0x4d3f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ - ldr r2, [pc, #52] @ 58c24 <__cxa_atexit@plt+0x4d3fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + str r2, [r5] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 582b0 <__cxa_atexit@plt+0x4ca88> │ │ │ │ + ldr r3, [pc, #88] @ 582ec <__cxa_atexit@plt+0x4cac4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r1, [pc, #48] @ 582e8 <__cxa_atexit@plt+0x4cac0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 582dc <__cxa_atexit@plt+0x4cab4> │ │ │ │ + ldr r3, [r5, #8]! │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ - ldr r7, [pc, #16] @ 58c20 <__cxa_atexit@plt+0x4d3f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe5a8 │ │ │ │ - strhteq r0, [r1], #52 @ 0x34 │ │ │ │ - @ instruction: 0xffffe844 │ │ │ │ - rsceq r0, r1, r8, lsr #5 │ │ │ │ - andeq r0, r0, r5, asr #4 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + smlaleq r0, r1, r8, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ 58c78 <__cxa_atexit@plt+0x4d450> │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58c68 <__cxa_atexit@plt+0x4d440> │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + str r2, [r5] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 5833c <__cxa_atexit@plt+0x4cb14> │ │ │ │ + ldr r3, [pc, #88] @ 58378 <__cxa_atexit@plt+0x4cb50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 236264 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + ldr r1, [pc, #48] @ 58374 <__cxa_atexit@plt+0x4cb4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 58368 <__cxa_atexit@plt+0x4cb40> │ │ │ │ + ldr r3, [r5, #8]! │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r0, r1, r4, asr r2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + rsceq r0, r1, ip, lsl #16 │ │ │ │ + andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - rsceq r0, r1, ip, lsr r3 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58d28 <__cxa_atexit@plt+0x4d500> │ │ │ │ - ldr r3, [pc, #136] @ 58d4c <__cxa_atexit@plt+0x4d524> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 58d18 <__cxa_atexit@plt+0x4d4f0> │ │ │ │ - ldr r7, [pc, #120] @ 58d50 <__cxa_atexit@plt+0x4d528> │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 573a4 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ + rsceq r0, r1, ip, ror #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 583b4 <__cxa_atexit@plt+0x4cb8c> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5842c <__cxa_atexit@plt+0x4cc04> │ │ │ │ + ldr r7, [pc, #132] @ 5845c <__cxa_atexit@plt+0x4cc34> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #-4]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, r7} │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r2, [pc, #120] @ 58460 <__cxa_atexit@plt+0x4cc38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r9, [r8, #8] │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 58d38 <__cxa_atexit@plt+0x4d510> │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ + bhi 58448 <__cxa_atexit@plt+0x4cc20> │ │ │ │ + ldr r7, [pc, #92] @ 58464 <__cxa_atexit@plt+0x4cc3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r8, r9} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 58420 <__cxa_atexit@plt+0x4cbf8> │ │ │ │ + mov r7, sl │ │ │ │ + b 51b98 <__cxa_atexit@plt+0x46370> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 58d58 <__cxa_atexit@plt+0x4d530> │ │ │ │ + ldr r7, [pc, #56] @ 5846c <__cxa_atexit@plt+0x4cc44> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 58d54 <__cxa_atexit@plt+0x4d52c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, sl │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #24] @ 58468 <__cxa_atexit@plt+0x4cc40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - rsceq r0, r1, r8, lsr #5 │ │ │ │ - rsceq r0, r1, r8, asr #5 │ │ │ │ - rsceq r0, r1, r4, lsl #5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffd2a4 │ │ │ │ + @ instruction: 0xffff978c │ │ │ │ + rsceq r0, r1, r0, ror r6 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r0, r1, r8, lsl r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - ldr r7, [pc, #80] @ 58dcc <__cxa_atexit@plt+0x4d5a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r3, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58db8 <__cxa_atexit@plt+0x4d590> │ │ │ │ - stm r5, {r9, sl} │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r7, [pc, #16] @ 58dd0 <__cxa_atexit@plt+0x4d5a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r0, r1, r8, lsr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 583b4 <__cxa_atexit@plt+0x4cb8c> │ │ │ │ + rsceq r0, r1, r0, lsl #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 58e18 <__cxa_atexit@plt+0x4d5f0> │ │ │ │ - ldr r2, [pc, #56] @ 58e30 <__cxa_atexit@plt+0x4d608> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #48] @ 58e34 <__cxa_atexit@plt+0x4d60c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7, r8} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 58e38 <__cxa_atexit@plt+0x4d610> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rsceq sp, pc, r0, asr #7 │ │ │ │ - rsceq sp, pc, r0, ror #4 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - strhteq r0, [r1], #16 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 58cb0 <__cxa_atexit@plt+0x4d488> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 58e98 <__cxa_atexit@plt+0x4d670> │ │ │ │ - ldr r3, [pc, #56] @ 58eb0 <__cxa_atexit@plt+0x4d688> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #48] @ 58eb4 <__cxa_atexit@plt+0x4d68c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - str r3, [r7, #16] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 58eb8 <__cxa_atexit@plt+0x4d690> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 58544 <__cxa_atexit@plt+0x4cd1c> │ │ │ │ + ldr r2, [pc, #160] @ 58550 <__cxa_atexit@plt+0x4cd28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #156] @ 58554 <__cxa_atexit@plt+0x4cd2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #152] @ 58558 <__cxa_atexit@plt+0x4cd30> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov sl, fp │ │ │ │ + ldr fp, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #19 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr r8, [pc, #124] @ 5855c <__cxa_atexit@plt+0x4cd34> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [pc, #120] @ 58560 <__cxa_atexit@plt+0x4cd38> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r6, #35 @ 0x23 │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str fp, [r3, #56] @ 0x38 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r0, [pc, #68] @ 58564 <__cxa_atexit@plt+0x4cd3c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + ldr r2, [pc, #56] @ 58568 <__cxa_atexit@plt+0x4cd40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + mov fp, sl │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, pc, r8, lsl #3 │ │ │ │ - rsceq sp, pc, r0, ror #3 │ │ │ │ - rsceq r0, r1, r8, ror #2 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58f58 <__cxa_atexit@plt+0x4d730> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ 58f80 <__cxa_atexit@plt+0x4d758> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ - bne 58f00 <__cxa_atexit@plt+0x4d6d8> │ │ │ │ - ldr r7, [pc, #144] @ 58f88 <__cxa_atexit@plt+0x4d760> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 58f64 <__cxa_atexit@plt+0x4d73c> │ │ │ │ - ldr r7, [pc, #112] @ 58f8c <__cxa_atexit@plt+0x4d764> │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xffffd2c4 │ │ │ │ + @ instruction: 0xffffe494 │ │ │ │ + @ instruction: 0xffffd4d0 │ │ │ │ + @ instruction: 0xffffd354 │ │ │ │ + @ instruction: 0xffffd71c │ │ │ │ + @ instruction: 0xffffd898 │ │ │ │ + rsceq r0, r1, r4, ror #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 585b0 <__cxa_atexit@plt+0x4cd88> │ │ │ │ + ldr r7, [pc, #52] @ 585c4 <__cxa_atexit@plt+0x4cd9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r2, [pc, #100] @ 58f90 <__cxa_atexit@plt+0x4d768> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #96] @ 58f94 <__cxa_atexit@plt+0x4d76c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 585a4 <__cxa_atexit@plt+0x4cd7c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 538e4 <__cxa_atexit@plt+0x480bc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 58f84 <__cxa_atexit@plt+0x4d75c> │ │ │ │ + ldr r7, [pc, #16] @ 585c8 <__cxa_atexit@plt+0x4cda0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, pc, r4, lsl r1 @ │ │ │ │ - rsceq r0, r1, r0, lsr #1 │ │ │ │ - rsceq sp, pc, r8, lsl #2 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldrdeq sp, [pc], #0 @ │ │ │ │ - ldrdeq sp, [pc], #12 @ │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + @ instruction: 0xffffb350 │ │ │ │ + rsceq r0, r1, r0, lsr #11 │ │ │ │ + ldrdeq r0, [r1], #84 @ 0x54 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 58ff8 <__cxa_atexit@plt+0x4d7d0> │ │ │ │ - ldr r3, [pc, #80] @ 59010 <__cxa_atexit@plt+0x4d7e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 58618 <__cxa_atexit@plt+0x4cdf0> │ │ │ │ + ldr r7, [pc, #56] @ 58630 <__cxa_atexit@plt+0x4ce08> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #15 │ │ │ │ - ldr r2, [pc, #64] @ 59014 <__cxa_atexit@plt+0x4d7ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #60] @ 59018 <__cxa_atexit@plt+0x4d7f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5901c <__cxa_atexit@plt+0x4d7f4> │ │ │ │ + ldr r7, [pc, #20] @ 58634 <__cxa_atexit@plt+0x4ce0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - rsceq sp, pc, r8, lsr #32 │ │ │ │ - rsceq sp, pc, r4, lsr r0 @ │ │ │ │ - rsceq r0, r1, ip │ │ │ │ + @ instruction: 0xffffe9ac │ │ │ │ + rsceq r0, r1, r0, lsr #11 │ │ │ │ + rsceq r0, r1, ip, ror r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 590b8 <__cxa_atexit@plt+0x4d890> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 590ac <__cxa_atexit@plt+0x4d884> │ │ │ │ - ldr r7, [pc, #144] @ 590e4 <__cxa_atexit@plt+0x4d8bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #-8] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 586f4 <__cxa_atexit@plt+0x4cecc> │ │ │ │ + ldr r3, [pc, #228] @ 58740 <__cxa_atexit@plt+0x4cf18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 586e4 <__cxa_atexit@plt+0x4cebc> │ │ │ │ + ldr r3, [pc, #212] @ 58744 <__cxa_atexit@plt+0x4cf1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r1, #-4]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + str r3, [r1] │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 590c4 <__cxa_atexit@plt+0x4d89c> │ │ │ │ - ldr r7, [pc, #120] @ 590ec <__cxa_atexit@plt+0x4d8c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r2, [pc, #108] @ 590f0 <__cxa_atexit@plt+0x4d8c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #100] @ 590f4 <__cxa_atexit@plt+0x4d8cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b cf1aa4 <__cxa_atexit@plt+0xce627c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + bcc 58704 <__cxa_atexit@plt+0x4cedc> │ │ │ │ + ldr r2, [pc, #168] @ 58748 <__cxa_atexit@plt+0x4cf20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + add r2, r3, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 58724 <__cxa_atexit@plt+0x4cefc> │ │ │ │ + ldr r7, [pc, #140] @ 58754 <__cxa_atexit@plt+0x4cf2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 590e8 <__cxa_atexit@plt+0x4d8c0> │ │ │ │ + ldr r7, [pc, #84] @ 58750 <__cxa_atexit@plt+0x4cf28> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 5874c <__cxa_atexit@plt+0x4cf24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, pc, r4, ror #31 │ │ │ │ - rsceq pc, r0, r0, asr #30 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - rsceq ip, pc, r8, ror pc @ │ │ │ │ - rsceq ip, pc, r0, lsl #31 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + @ instruction: 0xffffe904 │ │ │ │ + strhteq r0, [r1], #68 @ 0x44 │ │ │ │ + rsceq r0, r1, ip, asr #9 │ │ │ │ + rsceq sp, pc, ip, lsl #21 │ │ │ │ + rsceq r0, r1, r0, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 59174 <__cxa_atexit@plt+0x4d94c> │ │ │ │ - ldr r2, [pc, #124] @ 59190 <__cxa_atexit@plt+0x4d968> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #172] @ 58818 <__cxa_atexit@plt+0x4cff0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r1, #4]! │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r1] │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 587dc <__cxa_atexit@plt+0x4cfb4> │ │ │ │ + ldr r2, [pc, #132] @ 5881c <__cxa_atexit@plt+0x4cff4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 59194 <__cxa_atexit@plt+0x4d96c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59168 <__cxa_atexit@plt+0x4d940> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5917c <__cxa_atexit@plt+0x4d954> │ │ │ │ - ldr r3, [pc, #76] @ 59198 <__cxa_atexit@plt+0x4d970> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + add r2, r3, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 587fc <__cxa_atexit@plt+0x4cfd4> │ │ │ │ + ldr r7, [pc, #100] @ 58824 <__cxa_atexit@plt+0x4cffc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #60] @ 58820 <__cxa_atexit@plt+0x4cff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq ip, [pc], #232 @ │ │ │ │ - rsceq ip, pc, r4, asr #29 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xffffe80c │ │ │ │ + ldrdeq r0, [r1], #60 @ 0x3c @ │ │ │ │ + smlaleq sp, pc, r4, r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 591d8 <__cxa_atexit@plt+0x4d9b0> │ │ │ │ - ldr r2, [pc, #36] @ 591e4 <__cxa_atexit@plt+0x4d9bc> │ │ │ │ + bcc 5885c <__cxa_atexit@plt+0x4d034> │ │ │ │ + ldr r2, [pc, #28] @ 58868 <__cxa_atexit@plt+0x4d040> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, pc, r0, asr lr @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 59264 <__cxa_atexit@plt+0x4da3c> │ │ │ │ - ldr r2, [pc, #124] @ 59280 <__cxa_atexit@plt+0x4da58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 59284 <__cxa_atexit@plt+0x4da5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + rsceq sp, pc, r8, lsl #18 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + str sl, [sp] │ │ │ │ + str r8, [sp, #4] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr ip, [pc, #708] @ 58b70 <__cxa_atexit@plt+0x4d348> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r6, [pc, #704] @ 58b74 <__cxa_atexit@plt+0x4d34c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 588d4 <__cxa_atexit@plt+0x4d0ac> │ │ │ │ + str lr, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r2, #-20] @ 0xffffffec │ │ │ │ + str r8, [r2, #-16] │ │ │ │ + str lr, [r2, #-12] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + sub r1, r1, #24 │ │ │ │ + add r2, r5, r1 │ │ │ │ + add r4, r7, r1 │ │ │ │ + cmp fp, r4 │ │ │ │ + bhi 58b08 <__cxa_atexit@plt+0x4d2e0> │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ + and r3, r4, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5891c <__cxa_atexit@plt+0x4d0f4> │ │ │ │ + add lr, r4, #3 │ │ │ │ + ldm lr, {r3, r8, lr} │ │ │ │ + ldr r0, [r4, #15] │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + cmp r9, sl │ │ │ │ + blt 588b8 <__cxa_atexit@plt+0x4d090> │ │ │ │ + beq 5899c <__cxa_atexit@plt+0x4d174> │ │ │ │ + str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r2, #-20] @ 0xffffffec │ │ │ │ + b 588c0 <__cxa_atexit@plt+0x4d098> │ │ │ │ + ldr r7, [pc, #608] @ 58b84 <__cxa_atexit@plt+0x4d35c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r6, [r3, r1]! │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 59258 <__cxa_atexit@plt+0x4da30> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5926c <__cxa_atexit@plt+0x4da44> │ │ │ │ - ldr r3, [pc, #76] @ 59288 <__cxa_atexit@plt+0x4da60> │ │ │ │ + beq 589fc <__cxa_atexit@plt+0x4d1d4> │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + add r2, r0, #24 │ │ │ │ + cmp r6, r2 │ │ │ │ + bcc 58b38 <__cxa_atexit@plt+0x4d310> │ │ │ │ + ldr r8, [pc, #552] @ 58b88 <__cxa_atexit@plt+0x4d360> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r3, [pc, #544] @ 58b8c <__cxa_atexit@plt+0x4d364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + add r6, r3, #2 │ │ │ │ + ldr r3, [r5, r1]! │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r8, [r0, #4] │ │ │ │ + str r7, [r0, #8] │ │ │ │ + str r3, [r0, #12] │ │ │ │ + str r6, [r0, #16] │ │ │ │ + str r6, [r0, #20] │ │ │ │ + str lr, [r0, #24] │ │ │ │ + sub r7, r2, #19 │ │ │ │ mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + ldr r9, [r4, #19] │ │ │ │ + ldr r7, [sp] │ │ │ │ + cmp r7, r8 │ │ │ │ + bne 58a10 <__cxa_atexit@plt+0x4d1e8> │ │ │ │ + ldr r6, [pc, #456] @ 58b7c <__cxa_atexit@plt+0x4d354> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2, #-24] @ 0xffffffe8 │ │ │ │ + mov r6, r5 │ │ │ │ + str r7, [r6, r1]! │ │ │ │ + sub r7, r6, #20 │ │ │ │ + stm r7, {r4, r9, lr} │ │ │ │ + stmdb r6, {r0, r3} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + beq 58a94 <__cxa_atexit@plt+0x4d26c> │ │ │ │ + ldr r3, [r2, #-4] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 58aac <__cxa_atexit@plt+0x4d284> │ │ │ │ + ldr r7, [r2, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, r1]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ mov r5, r3 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq ip, pc, r8, ror #27 │ │ │ │ - ldrdeq ip, [pc], #212 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 592c8 <__cxa_atexit@plt+0x4daa0> │ │ │ │ - ldr r2, [pc, #36] @ 592d4 <__cxa_atexit@plt+0x4daac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, pc, r0, ror #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 59354 <__cxa_atexit@plt+0x4db2c> │ │ │ │ - ldr r2, [pc, #124] @ 59370 <__cxa_atexit@plt+0x4db48> │ │ │ │ + ldr r2, [pc, #352] @ 58b78 <__cxa_atexit@plt+0x4d350> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 59374 <__cxa_atexit@plt+0x4db4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, r1]! │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 59348 <__cxa_atexit@plt+0x4db20> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5935c <__cxa_atexit@plt+0x4db34> │ │ │ │ - ldr r3, [pc, #76] @ 59378 <__cxa_atexit@plt+0x4db50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + beq 58aa0 <__cxa_atexit@plt+0x4d278> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 58b38 <__cxa_atexit@plt+0x4d310> │ │ │ │ + ldr lr, [pc, #312] @ 58b94 <__cxa_atexit@plt+0x4d36c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, r1]! │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r7, r2, #19 │ │ │ │ mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + sub r5, r2, #24 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r2, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 58b4c <__cxa_atexit@plt+0x4d324> │ │ │ │ + ldr lr, [pc, #200] @ 58b98 <__cxa_atexit@plt+0x4d370> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, r1]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #128] @ 58b90 <__cxa_atexit@plt+0x4d368> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + str r6, [r2, #-12]! │ │ │ │ + str r9, [r2, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r6, [r2, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq ip, [pc], #200 @ │ │ │ │ - rsceq ip, pc, r4, ror #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + sub r5, r2, #20 │ │ │ │ + ldr r7, [pc, #40] @ 58b80 <__cxa_atexit@plt+0x4d358> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r2, #-20] @ 0xffffffec │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + andeq r0, r0, r8, ror #6 │ │ │ │ + andeq r0, r0, ip, lsl r5 │ │ │ │ + andeq r0, r0, r4, asr r3 │ │ │ │ + muleq r0, r8, r2 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, ip, ror r2 │ │ │ │ + ldrdeq sp, [pc], #112 @ │ │ │ │ + rsceq sp, pc, r8, asr #15 │ │ │ │ + ldrdeq r0, [r1], #8 @ │ │ │ │ + ldrdeq sp, [pc], #100 @ │ │ │ │ + rsceq sp, pc, r0, ror #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 593b8 <__cxa_atexit@plt+0x4db90> │ │ │ │ - ldr r2, [pc, #36] @ 593c4 <__cxa_atexit@plt+0x4db9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 58bf8 <__cxa_atexit@plt+0x4d3d0> │ │ │ │ + ldr r8, [pc, #68] @ 58c04 <__cxa_atexit@plt+0x4d3dc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ 58c08 <__cxa_atexit@plt+0x4d3e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, pc, r0, ror ip @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 59444 <__cxa_atexit@plt+0x4dc1c> │ │ │ │ - ldr r2, [pc, #124] @ 59460 <__cxa_atexit@plt+0x4dc38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 59464 <__cxa_atexit@plt+0x4dc3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59438 <__cxa_atexit@plt+0x4dc10> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5944c <__cxa_atexit@plt+0x4dc24> │ │ │ │ - ldr r3, [pc, #76] @ 59468 <__cxa_atexit@plt+0x4dc40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + rsceq sp, pc, r0, ror r5 @ │ │ │ │ + rsceq sp, pc, r8, ror #10 │ │ │ │ + rsceq pc, r0, r8, asr #31 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 58c30 <__cxa_atexit@plt+0x4d408> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq ip, pc, r8, lsl #24 │ │ │ │ - strdeq ip, [pc], #180 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [r5, #20]! │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov sl, r7 │ │ │ │ + b 272ec8 <__cxa_atexit@plt+0x2676a0> │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 594a8 <__cxa_atexit@plt+0x4dc80> │ │ │ │ - ldr r2, [pc, #36] @ 594b4 <__cxa_atexit@plt+0x4dc8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 58c6c <__cxa_atexit@plt+0x4d444> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 58cc4 <__cxa_atexit@plt+0x4d49c> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [pc, #88] @ 58cec <__cxa_atexit@plt+0x4d4c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #24] @ 58ce8 <__cxa_atexit@plt+0x4d4c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + smlaleq sp, pc, ip, r4 @ │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 58d48 <__cxa_atexit@plt+0x4d520> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #68] @ 58d60 <__cxa_atexit@plt+0x4d538> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 58d64 <__cxa_atexit@plt+0x4d53c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + rsceq sp, pc, r4, lsl r4 @ │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 58db8 <__cxa_atexit@plt+0x4d590> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ 58dc4 <__cxa_atexit@plt+0x4d59c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r0, r3, #16 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, pc, r0, lsl #23 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + smlaleq sp, pc, r0, r3 @ │ │ │ │ + rsceq pc, r0, r0, lsl #28 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 58dec <__cxa_atexit@plt+0x4d5c4> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + b 270a58 <__cxa_atexit@plt+0x265230> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5959c <__cxa_atexit@plt+0x4dd74> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5953c <__cxa_atexit@plt+0x4dd14> │ │ │ │ - ldr r3, [pc, #200] @ 595ac <__cxa_atexit@plt+0x4dd84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 5955c <__cxa_atexit@plt+0x4dd34> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5956c <__cxa_atexit@plt+0x4dd44> │ │ │ │ - ldr r7, [pc, #152] @ 595b0 <__cxa_atexit@plt+0x4dd88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59594 <__cxa_atexit@plt+0x4dd6c> │ │ │ │ - b 59640 <__cxa_atexit@plt+0x4de18> │ │ │ │ - str sl, [r5, #4] │ │ │ │ - ldr r7, [pc, #112] @ 595b8 <__cxa_atexit@plt+0x4dd90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 58e3c <__cxa_atexit@plt+0x4d614> │ │ │ │ + ldr r3, [pc, #44] @ 58e54 <__cxa_atexit@plt+0x4d62c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r9, sl} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #20] @ 58e58 <__cxa_atexit@plt+0x4d630> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r8, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r5, [pc, #52] @ 595bc <__cxa_atexit@plt+0x4dd94> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + rsceq sp, pc, ip, lsr r2 @ │ │ │ │ + strhteq pc, [r0], #212 @ 0xd4 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 58e90 <__cxa_atexit@plt+0x4d668> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 58e98 <__cxa_atexit@plt+0x4d670> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 595b4 <__cxa_atexit@plt+0x4dd8c> │ │ │ │ + rsceq sp, pc, r8, ror r1 @ │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58ee4 <__cxa_atexit@plt+0x4d6bc> │ │ │ │ + ldr r3, [pc, #56] @ 58ef4 <__cxa_atexit@plt+0x4d6cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #12] @ 58ef8 <__cxa_atexit@plt+0x4d6d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - rsceq pc, r0, ip, ror sl @ │ │ │ │ - strhteq ip, [pc], #168 │ │ │ │ - rsceq ip, pc, r8, ror sl @ │ │ │ │ - rsceq pc, r0, r8, asr sl @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 59604 <__cxa_atexit@plt+0x4dddc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #68] @ 5962c <__cxa_atexit@plt+0x4de04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq pc, r0, r0, lsl sp @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 58f30 <__cxa_atexit@plt+0x4d708> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59624 <__cxa_atexit@plt+0x4ddfc> │ │ │ │ - b 59640 <__cxa_atexit@plt+0x4de18> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #20] @ 59630 <__cxa_atexit@plt+0x4de08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq ip, pc, r4, ror #19 │ │ │ │ - rsceq pc, r0, r4, ror #19 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59710 <__cxa_atexit@plt+0x4dee8> │ │ │ │ - ldr lr, [pc, #212] @ 59730 <__cxa_atexit@plt+0x4df08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - ldr lr, [pc, #184] @ 59734 <__cxa_atexit@plt+0x4df0c> │ │ │ │ + bcc 58f90 <__cxa_atexit@plt+0x4d768> │ │ │ │ + ldr lr, [pc, #68] @ 58f9c <__cxa_atexit@plt+0x4d774> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r1, #8] │ │ │ │ - ldr r2, [pc, #176] @ 59738 <__cxa_atexit@plt+0x4df10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r1 │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - str r1, [r1, #20] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst sl, #3 │ │ │ │ - beq 59700 <__cxa_atexit@plt+0x4ded8> │ │ │ │ - ldr r7, [pc, #128] @ 5973c <__cxa_atexit@plt+0x4df14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - sub r7, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5971c <__cxa_atexit@plt+0x4def4> │ │ │ │ - str r8, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 58fa0 <__cxa_atexit@plt+0x4d778> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + strdeq sp, [pc], #0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 58fd8 <__cxa_atexit@plt+0x4d7b0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 58fe0 <__cxa_atexit@plt+0x4d7b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + rsceq sp, pc, r0, lsr r0 @ │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, sl │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r2, [pc, #16] @ 59010 <__cxa_atexit@plt+0x4d7e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldm r5, {r9, sl} │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 59070 <__cxa_atexit@plt+0x4d848> │ │ │ │ + ldr lr, [pc, #68] @ 5907c <__cxa_atexit@plt+0x4d854> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 59080 <__cxa_atexit@plt+0x4d858> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #28] @ 59740 <__cxa_atexit@plt+0x4df18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + rsceq sp, pc, r0, lsl r0 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 590bc <__cxa_atexit@plt+0x4d894> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 590c4 <__cxa_atexit@plt+0x4d89c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffaa0 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq pc, r0, r4, asr #17 │ │ │ │ - ldrdeq pc, [r0], #132 @ 0x84 @ │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #84] @ 597b0 <__cxa_atexit@plt+0x4df88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + rsceq ip, pc, ip, asr #30 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5979c <__cxa_atexit@plt+0x4df74> │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r7, [pc, #16] @ 597b4 <__cxa_atexit@plt+0x4df8c> │ │ │ │ + bhi 59118 <__cxa_atexit@plt+0x4d8f0> │ │ │ │ + ldr r3, [pc, #64] @ 59128 <__cxa_atexit@plt+0x4d900> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str sl, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #12] @ 5912c <__cxa_atexit@plt+0x4d904> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsceq pc, r0, r4, asr #16 │ │ │ │ - rsceq pc, r0, r0, ror #16 │ │ │ │ - andeq r2, r0, sl │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 597f0 <__cxa_atexit@plt+0x4dfc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 597e8 <__cxa_atexit@plt+0x4dfc0> │ │ │ │ - b 59800 <__cxa_atexit@plt+0x4dfd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq pc, r0, r4, lsr #16 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr ip, [r3, #12]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r1, [r3, #24] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 59854 <__cxa_atexit@plt+0x4e02c> │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - ldr lr, [r3, #16] │ │ │ │ - cmp r2, #3 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str sl, [sp] │ │ │ │ - add r2, r6, #20 │ │ │ │ - bne 598f0 <__cxa_atexit@plt+0x4e0c8> │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 59980 <__cxa_atexit@plt+0x4e158> │ │ │ │ - ldr r1, [pc, #440] @ 59a08 <__cxa_atexit@plt+0x4e1e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 5990c <__cxa_atexit@plt+0x4e0e4> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 599b4 <__cxa_atexit@plt+0x4e18c> │ │ │ │ - ldr r2, [pc, #396] @ 599f4 <__cxa_atexit@plt+0x4e1cc> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq pc, r0, r4, ror #21 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 59164 <__cxa_atexit@plt+0x4d93c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #392] @ 599f8 <__cxa_atexit@plt+0x4e1d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #388] @ 599fc <__cxa_atexit@plt+0x4e1d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [r2, #12]! │ │ │ │ - stmda r5, {r2, r6} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - mov r6, r5 │ │ │ │ - str lr, [r6, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59970 <__cxa_atexit@plt+0x4e148> │ │ │ │ - ldr r6, [pc, #340] @ 59a00 <__cxa_atexit@plt+0x4e1d8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldmda r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - mov r6, r5 │ │ │ │ - str r2, [r6, #-16]! │ │ │ │ - sub r2, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 599c4 <__cxa_atexit@plt+0x4e19c> │ │ │ │ - str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r9, [r5, #4] │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 59980 <__cxa_atexit@plt+0x4e158> │ │ │ │ - ldr r1, [pc, #228] @ 599e4 <__cxa_atexit@plt+0x4e1bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #224] @ 599e8 <__cxa_atexit@plt+0x4e1c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr sl, [pc, #216] @ 599ec <__cxa_atexit@plt+0x4e1c4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - sub r9, r2, #15 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 59990 <__cxa_atexit@plt+0x4e168> │ │ │ │ - ldr r1, [pc, #196] @ 59a0c <__cxa_atexit@plt+0x4e1e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 591d0 <__cxa_atexit@plt+0x4d9a8> │ │ │ │ + ldr lr, [pc, #80] @ 591dc <__cxa_atexit@plt+0x4d9b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + ldr lr, [pc, #52] @ 591e0 <__cxa_atexit@plt+0x4d9b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #88] @ 599f0 <__cxa_atexit@plt+0x4e1c8> │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + strhteq ip, [pc], #232 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5922c <__cxa_atexit@plt+0x4da04> │ │ │ │ + ldr r3, [pc, #56] @ 5923c <__cxa_atexit@plt+0x4da14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #12] @ 59240 <__cxa_atexit@plt+0x4da18> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - ldm sp, {r8, sl} │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r2, [pc, #56] @ 59a04 <__cxa_atexit@plt+0x4e1dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r6 │ │ │ │ - rsceq ip, pc, r0, lsl #16 │ │ │ │ - rsceq ip, pc, r8, asr #16 │ │ │ │ - rsceq pc, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq pc, r0, ip, lsl r6 @ │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - @ instruction: 0xffff992c │ │ │ │ - rsceq pc, r0, r8, lsl #12 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [pc, #68] @ 59a6c <__cxa_atexit@plt+0x4e244> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrdeq pc, [r0], #148 @ 0x94 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 59278 <__cxa_atexit@plt+0x4da50> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 59a60 <__cxa_atexit@plt+0x4e238> │ │ │ │ - ldr r2, [pc, #40] @ 59a70 <__cxa_atexit@plt+0x4e248> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov sl, r7 │ │ │ │ - b 594c4 <__cxa_atexit@plt+0x4dc9c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 592c8 <__cxa_atexit@plt+0x4daa0> │ │ │ │ + ldr lr, [pc, #52] @ 592d4 <__cxa_atexit@plt+0x4daac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq pc, r0, r4, lsr #11 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 59aa8 <__cxa_atexit@plt+0x4e280> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 594c4 <__cxa_atexit@plt+0x4dc9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, pc, r4, asr #27 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, sl │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r2, [pc, #16] @ 59304 <__cxa_atexit@plt+0x4dadc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldm r5, {r9, sl} │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59aec <__cxa_atexit@plt+0x4e2c4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [pc, #48] @ 59b04 <__cxa_atexit@plt+0x4e2dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r3, #4] │ │ │ │ + bcc 59354 <__cxa_atexit@plt+0x4db2c> │ │ │ │ + ldr lr, [pc, #52] @ 59360 <__cxa_atexit@plt+0x4db38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 59b08 <__cxa_atexit@plt+0x4e2e0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, pc, r8, lsr sp @ │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 593ac <__cxa_atexit@plt+0x4db84> │ │ │ │ + ldr r3, [pc, #56] @ 593bc <__cxa_atexit@plt+0x4db94> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ - rsceq ip, pc, r8, lsr #10 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - rsceq pc, r0, ip, lsl #10 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #80] @ 59b74 <__cxa_atexit@plt+0x4e34c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r1, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 59b60 <__cxa_atexit@plt+0x4e338> │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 57b98 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r7, [pc, #16] @ 59b78 <__cxa_atexit@plt+0x4e350> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #12] @ 593c0 <__cxa_atexit@plt+0x4db98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq pc, r0, ip, ror #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldmib r5, {r7, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5942c <__cxa_atexit@plt+0x4dc04> │ │ │ │ + ldr r2, [pc, #52] @ 59434 <__cxa_atexit@plt+0x4dc0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 59420 <__cxa_atexit@plt+0x4dbf8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #0 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq pc, r0, r0, lsl #9 │ │ │ │ - smlaleq pc, r0, ip, r4 @ │ │ │ │ - andeq r0, r0, fp, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #336] @ 59ce8 <__cxa_atexit@plt+0x4e4c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r7] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 594dc <__cxa_atexit@plt+0x4dcb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 59c8c <__cxa_atexit@plt+0x4e464> │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r6, [pc, #296] @ 59cec <__cxa_atexit@plt+0x4e4c4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr lr, [pc, #292] @ 59cf0 <__cxa_atexit@plt+0x4e4c8> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 594e4 <__cxa_atexit@plt+0x4dcbc> │ │ │ │ + ldr lr, [pc, #112] @ 594f8 <__cxa_atexit@plt+0x4dcd0> │ │ │ │ add lr, pc, lr │ │ │ │ - mov r8, r3 │ │ │ │ - str r6, [r8, #4]! │ │ │ │ - add r6, lr, #1 │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - add r6, r8, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 59cb4 <__cxa_atexit@plt+0x4e48c> │ │ │ │ - stmib sp, {sl, fp} │ │ │ │ - ldr r7, [pc, #248] @ 59cf4 <__cxa_atexit@plt+0x4e4cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #244] @ 59cf8 <__cxa_atexit@plt+0x4e4d0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [r1, #16]! │ │ │ │ - sub fp, r6, #22 │ │ │ │ - str r8, [r1] │ │ │ │ - ldr lr, [r1, #-8] │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r1, #16] │ │ │ │ - ldr ip, [r1, #24] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr r7, [pc, #192] @ 59cfc <__cxa_atexit@plt+0x4e4d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r7, r3, #36 @ 0x24 │ │ │ │ - stm r7, {r2, sl, lr} │ │ │ │ - str fp, [r3, #48] @ 0x30 │ │ │ │ - sub r9, r6, #15 │ │ │ │ - add r6, r3, #68 @ 0x44 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 59cc8 <__cxa_atexit@plt+0x4e4a0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [pc, #164] @ 59d0c <__cxa_atexit@plt+0x4e4e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #52]! @ 0x34 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + ldr r0, [pc, #108] @ 594fc <__cxa_atexit@plt+0x4dcd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #92] @ 59500 <__cxa_atexit@plt+0x4dcd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #84] @ 59504 <__cxa_atexit@plt+0x4dcdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r3, [pc, #60] @ 59508 <__cxa_atexit@plt+0x4dce0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b abc6f8 <__cxa_atexit@plt+0xab0ed0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 594ec <__cxa_atexit@plt+0x4dcc4> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + rsceq ip, pc, r8, ror #22 │ │ │ │ + rsceq ip, pc, r0, ror #23 │ │ │ │ + rsceq ip, pc, ip, asr #22 │ │ │ │ + rsceq ip, pc, r4, lsr fp @ │ │ │ │ + rsceq pc, r0, r0, lsr r7 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 595b8 <__cxa_atexit@plt+0x4dd90> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 595c4 <__cxa_atexit@plt+0x4dd9c> │ │ │ │ + ldr lr, [pc, #148] @ 595d4 <__cxa_atexit@plt+0x4ddac> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 595d8 <__cxa_atexit@plt+0x4ddb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r0, [pc, #108] @ 595dc <__cxa_atexit@plt+0x4ddb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #100] @ 595e0 <__cxa_atexit@plt+0x4ddb8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str lr, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + ldr r5, [pc, #72] @ 595e4 <__cxa_atexit@plt+0x4ddbc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #64] @ 595e8 <__cxa_atexit@plt+0x4ddc0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + mov sl, #0 │ │ │ │ + b 250d4 <__cxa_atexit@plt+0x198ac> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #112] @ 59d04 <__cxa_atexit@plt+0x4e4dc> │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + rsceq ip, pc, ip, lsr #21 │ │ │ │ + rsceq ip, pc, r8, lsr #23 │ │ │ │ + rsceq ip, pc, r0, lsl #21 │ │ │ │ + rsceq ip, pc, ip, lsr fp @ │ │ │ │ + rsceq ip, pc, ip, lsr ip @ │ │ │ │ + rsceq pc, r0, ip, asr #12 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 59654 <__cxa_atexit@plt+0x4de2c> │ │ │ │ + ldr r3, [pc, #84] @ 5966c <__cxa_atexit@plt+0x4de44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #108] @ 59d08 <__cxa_atexit@plt+0x4e4e0> │ │ │ │ + ldr r2, [pc, #80] @ 59670 <__cxa_atexit@plt+0x4de48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #64] @ 59674 <__cxa_atexit@plt+0x4de4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 59678 <__cxa_atexit@plt+0x4de50> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + rsceq ip, pc, r8, ror #20 │ │ │ │ + rsceq ip, pc, r8, asr #19 │ │ │ │ + strdeq pc, [r0], #84 @ 0x54 @ │ │ │ │ + rsceq pc, r0, r8, asr #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59720 <__cxa_atexit@plt+0x4def8> │ │ │ │ + ldr r3, [pc, #176] @ 59750 <__cxa_atexit@plt+0x4df28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59710 <__cxa_atexit@plt+0x4dee8> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 59730 <__cxa_atexit@plt+0x4df08> │ │ │ │ + ldr r7, [pc, #140] @ 5975c <__cxa_atexit@plt+0x4df34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #136] @ 59760 <__cxa_atexit@plt+0x4df38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #120] @ 59764 <__cxa_atexit@plt+0x4df3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - ldr r7, [pc, #48] @ 59d00 <__cxa_atexit@plt+0x4e4d8> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 59758 <__cxa_atexit@plt+0x4df30> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - ldm sp, {r8, sl, fp} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0xffff96b0 │ │ │ │ - rsceq lr, r0, ip, asr #29 │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - rsceq ip, pc, ip, lsl #10 │ │ │ │ - rsceq ip, pc, r0, lsr #10 │ │ │ │ - strhteq lr, [r0], #208 @ 0xd0 │ │ │ │ - rsceq lr, r0, r4, lsl #28 │ │ │ │ - rsceq lr, r0, r4, ror #27 │ │ │ │ - @ instruction: 0xffff960c │ │ │ │ - rsceq pc, r0, r8, lsl #6 │ │ │ │ - andeq r0, r0, sl, asr #32 │ │ │ │ + ldr r7, [pc, #28] @ 59754 <__cxa_atexit@plt+0x4df2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq pc, r0, r8, lsl r5 @ │ │ │ │ + rsceq pc, r0, r0, lsr r5 @ │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + strhteq ip, [pc], #144 │ │ │ │ + rsceq ip, pc, r0, lsl r9 @ │ │ │ │ + rsceq pc, r0, r0, ror #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 59dd0 <__cxa_atexit@plt+0x4e5a8> │ │ │ │ - stmib sp, {r7, fp} │ │ │ │ - ldr r9, [pc, #192] @ 59dfc <__cxa_atexit@plt+0x4e5d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r1, #12]! │ │ │ │ - sub sl, r6, #22 │ │ │ │ - str r8, [r1] │ │ │ │ - ldr fp, [r1, #-8] │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr lr, [r1, #16] │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ - ldr r7, [pc, #152] @ 59e00 <__cxa_atexit@plt+0x4e5d8> │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 597e0 <__cxa_atexit@plt+0x4dfb8> │ │ │ │ + ldr r7, [pc, #84] @ 597f8 <__cxa_atexit@plt+0x4dfd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #136] @ 59e04 <__cxa_atexit@plt+0x4e5dc> │ │ │ │ + ldr r2, [pc, #80] @ 597fc <__cxa_atexit@plt+0x4dfd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - sub r9, r6, #15 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 59ddc <__cxa_atexit@plt+0x4e5b4> │ │ │ │ - ldr r7, [pc, #100] @ 59e0c <__cxa_atexit@plt+0x4e5e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #32]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #64] @ 59800 <__cxa_atexit@plt+0x4dfd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - ldr r7, [pc, #36] @ 59e08 <__cxa_atexit@plt+0x4e5e0> │ │ │ │ + ldr r7, [pc, #28] @ 59804 <__cxa_atexit@plt+0x4dfdc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #20 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - ldm sp, {r8, sl, fp} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [pc], #52 @ │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq ip, pc, r0, ror #7 │ │ │ │ - smlaleq lr, r0, ip, ip │ │ │ │ - @ instruction: 0xffff94cc │ │ │ │ - rsceq pc, r0, r8, lsl #4 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [pc, #68] @ 59e6c <__cxa_atexit@plt+0x4e644> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + ldrdeq ip, [pc], #140 @ │ │ │ │ + rsceq ip, pc, ip, lsr r8 @ │ │ │ │ + rsceq pc, r0, r8, ror #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59860 <__cxa_atexit@plt+0x4e038> │ │ │ │ + ldr r2, [pc, #88] @ 5987c <__cxa_atexit@plt+0x4e054> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59868 <__cxa_atexit@plt+0x4e040> │ │ │ │ + ldr r7, [pc, #64] @ 59880 <__cxa_atexit@plt+0x4e058> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 59e60 <__cxa_atexit@plt+0x4e638> │ │ │ │ - ldr r2, [pc, #40] @ 59e70 <__cxa_atexit@plt+0x4e648> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov sl, r7 │ │ │ │ - b 594c4 <__cxa_atexit@plt+0x4dc9c> │ │ │ │ + beq 59854 <__cxa_atexit@plt+0x4e02c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 598e8 <__cxa_atexit@plt+0x4e0c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq pc, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 59ea8 <__cxa_atexit@plt+0x4e680> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 594c4 <__cxa_atexit@plt+0x4dc9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 59eec <__cxa_atexit@plt+0x4e6c4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [pc, #48] @ 59f04 <__cxa_atexit@plt+0x4e6dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 59f08 <__cxa_atexit@plt+0x4e6e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ - rsceq ip, pc, r8, lsr #2 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - rsceq pc, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [pc, #68] @ 59f68 <__cxa_atexit@plt+0x4e740> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ + ldr r7, [pc, #20] @ 59884 <__cxa_atexit@plt+0x4e05c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq ip, [pc], #116 @ │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq pc, [r0], #48 @ 0x30 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 598c8 <__cxa_atexit@plt+0x4e0a0> │ │ │ │ + ldr r7, [pc, #48] @ 598d8 <__cxa_atexit@plt+0x4e0b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 59f5c <__cxa_atexit@plt+0x4e734> │ │ │ │ - ldr r2, [pc, #40] @ 59f6c <__cxa_atexit@plt+0x4e744> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov sl, r7 │ │ │ │ - b 594c4 <__cxa_atexit@plt+0x4dc9c> │ │ │ │ + beq 598bc <__cxa_atexit@plt+0x4e094> │ │ │ │ + mov r7, r8 │ │ │ │ + b 598e8 <__cxa_atexit@plt+0x4e0c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq pc, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 59fa4 <__cxa_atexit@plt+0x4e77c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 594c4 <__cxa_atexit@plt+0x4dc9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 59fe8 <__cxa_atexit@plt+0x4e7c0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [pc, #48] @ 5a000 <__cxa_atexit@plt+0x4e7d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ + ldr r7, [pc, #12] @ 598dc <__cxa_atexit@plt+0x4e0b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5a004 <__cxa_atexit@plt+0x4e7dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlaleq pc, r0, r0, r3 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5996c <__cxa_atexit@plt+0x4e144> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #152] @ 599a0 <__cxa_atexit@plt+0x4e178> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ - rsceq ip, pc, ip, lsr #32 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5a084 <__cxa_atexit@plt+0x4e85c> │ │ │ │ - ldr r2, [pc, #124] @ 5a0a0 <__cxa_atexit@plt+0x4e878> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 5a0a4 <__cxa_atexit@plt+0x4e87c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 5a078 <__cxa_atexit@plt+0x4e850> │ │ │ │ + beq 59980 <__cxa_atexit@plt+0x4e158> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5a08c <__cxa_atexit@plt+0x4e864> │ │ │ │ - ldr r3, [pc, #76] @ 5a0a8 <__cxa_atexit@plt+0x4e880> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5998c <__cxa_atexit@plt+0x4e164> │ │ │ │ + ldr r1, [pc, #116] @ 599a8 <__cxa_atexit@plt+0x4e180> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #96] @ 599ac <__cxa_atexit@plt+0x4e184> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 599a4 <__cxa_atexit@plt+0x4e17c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq fp, pc, r8, asr #31 │ │ │ │ - strhteq fp, [pc], #244 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + rsceq ip, pc, ip, lsl #13 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + strhteq ip, [pc], #96 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5a0e8 <__cxa_atexit@plt+0x4e8c0> │ │ │ │ - ldr r2, [pc, #36] @ 5a0f4 <__cxa_atexit@plt+0x4e8cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 59a00 <__cxa_atexit@plt+0x4e1d8> │ │ │ │ + ldr r2, [pc, #56] @ 59a0c <__cxa_atexit@plt+0x4e1e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 59a10 <__cxa_atexit@plt+0x4e1e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, pc, r0, asr #30 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + rsceq ip, pc, r4, lsl r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59a6c <__cxa_atexit@plt+0x4e244> │ │ │ │ + ldr r2, [pc, #88] @ 59a88 <__cxa_atexit@plt+0x4e260> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59a74 <__cxa_atexit@plt+0x4e24c> │ │ │ │ + ldr r7, [pc, #64] @ 59a8c <__cxa_atexit@plt+0x4e264> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59a60 <__cxa_atexit@plt+0x4e238> │ │ │ │ + mov r7, r8 │ │ │ │ + b 598e8 <__cxa_atexit@plt+0x4e0c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 59a90 <__cxa_atexit@plt+0x4e268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, pc, r8, asr #11 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + rsceq pc, r0, r4, ror #3 │ │ │ │ + strhteq pc, [r0], #28 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5a174 <__cxa_atexit@plt+0x4e94c> │ │ │ │ - ldr r2, [pc, #124] @ 5a190 <__cxa_atexit@plt+0x4e968> │ │ │ │ + bhi 59ad4 <__cxa_atexit@plt+0x4e2ac> │ │ │ │ + ldr r2, [pc, #40] @ 59adc <__cxa_atexit@plt+0x4e2b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 5a194 <__cxa_atexit@plt+0x4e96c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ 59ae0 <__cxa_atexit@plt+0x4e2b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a168 <__cxa_atexit@plt+0x4e940> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r0, r4, lsr #3 │ │ │ │ + rsceq ip, pc, r4, lsr r5 @ │ │ │ │ + rsceq pc, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 59b74 <__cxa_atexit@plt+0x4e34c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5a17c <__cxa_atexit@plt+0x4e954> │ │ │ │ - ldr r3, [pc, #76] @ 5a198 <__cxa_atexit@plt+0x4e970> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 59b7c <__cxa_atexit@plt+0x4e354> │ │ │ │ + ldr r1, [pc, #116] @ 59b90 <__cxa_atexit@plt+0x4e368> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ 59b94 <__cxa_atexit@plt+0x4e36c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #88] @ 59b98 <__cxa_atexit@plt+0x4e370> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #80] @ 59b9c <__cxa_atexit@plt+0x4e374> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #56] @ 59ba0 <__cxa_atexit@plt+0x4e378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 59b84 <__cxa_atexit@plt+0x4e35c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + ldrdeq ip, [pc], #68 @ │ │ │ │ + rsceq ip, pc, r4, asr r6 @ │ │ │ │ + strhteq ip, [pc], #64 │ │ │ │ + rsceq ip, pc, r0, lsl #13 │ │ │ │ + rsceq pc, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 59c20 <__cxa_atexit@plt+0x4e3f8> │ │ │ │ + ldr lr, [pc, #100] @ 59c30 <__cxa_atexit@plt+0x4e408> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 59c34 <__cxa_atexit@plt+0x4e40c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 59c38 <__cxa_atexit@plt+0x4e410> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + ldr r3, [pc, #40] @ 59c3c <__cxa_atexit@plt+0x4e414> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + rsceq ip, pc, ip, lsr #11 │ │ │ │ + rsceq ip, pc, r8, lsl #8 │ │ │ │ + ldrdeq ip, [pc], #88 @ │ │ │ │ + rsceq pc, r0, ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 59c9c <__cxa_atexit@plt+0x4e474> │ │ │ │ + ldr r2, [pc, #64] @ 59cac <__cxa_atexit@plt+0x4e484> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 59cb0 <__cxa_atexit@plt+0x4e488> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + sbceq r8, fp, ip, ror r3 │ │ │ │ + smlaleq lr, r0, r8, pc @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 59d0c <__cxa_atexit@plt+0x4e4e4> │ │ │ │ + ldr r3, [pc, #68] @ 59d24 <__cxa_atexit@plt+0x4e4fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 59d28 <__cxa_atexit@plt+0x4e500> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 59d2c <__cxa_atexit@plt+0x4e504> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + rsceq lr, r0, r0, asr pc │ │ │ │ + rsceq lr, r0, r8, lsr #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59dbc <__cxa_atexit@plt+0x4e594> │ │ │ │ + ldr r3, [pc, #152] @ 59dec <__cxa_atexit@plt+0x4e5c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 59dac <__cxa_atexit@plt+0x4e584> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + ldr sl, [r9, #11] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 59dcc <__cxa_atexit@plt+0x4e5a4> │ │ │ │ + ldr r7, [pc, #116] @ 59df8 <__cxa_atexit@plt+0x4e5d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #112] @ 59dfc <__cxa_atexit@plt+0x4e5d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r3, r6, r8} │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #48] @ 59df4 <__cxa_atexit@plt+0x4e5cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #28] @ 59df0 <__cxa_atexit@plt+0x4e5c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq fp, [pc], #232 @ │ │ │ │ - rsceq fp, pc, r4, asr #29 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + smlaleq lr, r0, r0, lr │ │ │ │ + rsceq lr, r0, r8, lsr #29 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + rsceq lr, r0, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a1d8 <__cxa_atexit@plt+0x4e9b0> │ │ │ │ - ldr r2, [pc, #36] @ 5a1e4 <__cxa_atexit@plt+0x4e9bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 59e60 <__cxa_atexit@plt+0x4e638> │ │ │ │ + ldr r7, [pc, #68] @ 59e78 <__cxa_atexit@plt+0x4e650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #64] @ 59e7c <__cxa_atexit@plt+0x4e654> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #24] @ 59e80 <__cxa_atexit@plt+0x4e658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, pc, r0, asr lr @ │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + strdeq lr, [r0], #220 @ 0xdc @ │ │ │ │ + ldrdeq lr, [r0], #212 @ 0xd4 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr lr, [pc, #192] @ 5a2c4 <__cxa_atexit@plt+0x4ea9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #188] @ 5a2c8 <__cxa_atexit@plt+0x4eaa0> │ │ │ │ - add ip, pc, ip │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 5a25c <__cxa_atexit@plt+0x4ea34> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, r2 │ │ │ │ - add r3, r7, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5a2a8 <__cxa_atexit@plt+0x4ea80> │ │ │ │ - subs r8, r8, #1 │ │ │ │ - beq 5a264 <__cxa_atexit@plt+0x4ea3c> │ │ │ │ - sub r0, r5, #8 │ │ │ │ - str lr, [r7, #4] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - add r9, r7, #4 │ │ │ │ - add r2, r2, #12 │ │ │ │ - sub r1, r1, #8 │ │ │ │ - mov r5, r0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bls 5a214 <__cxa_atexit@plt+0x4e9ec> │ │ │ │ - add r3, r6, r2 │ │ │ │ - b 5a2b0 <__cxa_atexit@plt+0x4ea88> │ │ │ │ - ldr r6, [pc, #96] @ 5a2cc <__cxa_atexit@plt+0x4eaa4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [pc, #92] @ 5a2d0 <__cxa_atexit@plt+0x4eaa8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r6, [r7, #16]! │ │ │ │ - ldr r6, [pc, #76] @ 5a2d4 <__cxa_atexit@plt+0x4eaac> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r7, #-12] │ │ │ │ - str r9, [r7, #-8] │ │ │ │ - str r3, [r7, #-4] │ │ │ │ - mov r6, r7 │ │ │ │ - str r9, [r6, #8]! │ │ │ │ - sub r9, r7, #10 │ │ │ │ - mov r8, sl │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 59f1c <__cxa_atexit@plt+0x4e6f4> │ │ │ │ + ldr r7, [pc, #164] @ 59f50 <__cxa_atexit@plt+0x4e728> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59f10 <__cxa_atexit@plt+0x4e6e8> │ │ │ │ + ldr r7, [pc, #148] @ 59f54 <__cxa_atexit@plt+0x4e72c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5] │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 59f30 <__cxa_atexit@plt+0x4e708> │ │ │ │ + ldr r7, [pc, #124] @ 59f60 <__cxa_atexit@plt+0x4e738> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #120] @ 59f64 <__cxa_atexit@plt+0x4e73c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b cf33fc <__cxa_atexit@plt+0xce7bd4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 5a2d8 <__cxa_atexit@plt+0x4eab0> │ │ │ │ + ldr r7, [pc, #56] @ 59f5c <__cxa_atexit@plt+0x4e734> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - rsceq fp, pc, ip, lsl #27 │ │ │ │ - rsceq fp, pc, r4, ror sp @ │ │ │ │ - rsceq lr, r0, r8, ror sp │ │ │ │ + ldr r7, [pc, #32] @ 59f58 <__cxa_atexit@plt+0x4e730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + smlaleq ip, pc, ip, r1 @ │ │ │ │ + rsceq lr, r0, ip, lsr #26 │ │ │ │ + rsceq lr, r0, r0, asr sp │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + strdeq lr, [r0], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a31c <__cxa_atexit@plt+0x4eaf4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 5a328 <__cxa_atexit@plt+0x4eb00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r6, [pc, #100] @ 59fe4 <__cxa_atexit@plt+0x4e7bc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 59fcc <__cxa_atexit@plt+0x4e7a4> │ │ │ │ + ldr r7, [pc, #68] @ 59fe8 <__cxa_atexit@plt+0x4e7c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #64] @ 59fec <__cxa_atexit@plt+0x4e7c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b cf33fc <__cxa_atexit@plt+0xce7bd4> │ │ │ │ + ldr r7, [pc, #28] @ 59ff0 <__cxa_atexit@plt+0x4e7c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ - strdeq fp, [pc], #200 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5a35c <__cxa_atexit@plt+0x4eb34> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 5a364 <__cxa_atexit@plt+0x4eb3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b a38e3c <__cxa_atexit@plt+0xa2d614> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, pc, r8, lsr #25 │ │ │ │ - rsceq lr, r0, r0, asr #25 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5a3a4 <__cxa_atexit@plt+0x4eb7c> │ │ │ │ - ldr r3, [pc, #32] @ 5a3ac <__cxa_atexit@plt+0x4eb84> │ │ │ │ + ldrdeq ip, [pc], #12 @ │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + smlaleq lr, r0, r0, ip │ │ │ │ + rsceq lr, r0, r4, ror ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 5a01c <__cxa_atexit@plt+0x4e7f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2, sl} │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + rsceq lr, r0, r0, ror #24 │ │ │ │ + rsceq lr, r0, r8, lsr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a0cc <__cxa_atexit@plt+0x4e8a4> │ │ │ │ + ldr r3, [pc, #184] @ 5a0fc <__cxa_atexit@plt+0x4e8d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a0bc <__cxa_atexit@plt+0x4e894> │ │ │ │ + ldr r7, [pc, #164] @ 5a100 <__cxa_atexit@plt+0x4e8d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #148] @ 5a104 <__cxa_atexit@plt+0x4e8dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5a0dc <__cxa_atexit@plt+0x4e8b4> │ │ │ │ + ldr r7, [pc, #128] @ 5a110 <__cxa_atexit@plt+0x4e8e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #124] @ 5a114 <__cxa_atexit@plt+0x4e8ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b cf33fc <__cxa_atexit@plt+0xce7bd4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 5a10c <__cxa_atexit@plt+0x4e8e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq lr, r0, ip, ror ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #36] @ 5a108 <__cxa_atexit@plt+0x4e8e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + rsceq ip, pc, r0 │ │ │ │ + smlaleq fp, pc, r0, pc @ │ │ │ │ + rsceq lr, r0, r0, lsl #23 │ │ │ │ + strhteq lr, [r0], #184 @ 0xb8 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + rsceq lr, r0, r4, asr #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #172] @ 5a470 <__cxa_atexit@plt+0x4ec48> │ │ │ │ + ldr r3, [pc, #124] @ 5a1a8 <__cxa_atexit@plt+0x4e980> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #112] @ 5a1ac <__cxa_atexit@plt+0x4e984> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 5a18c <__cxa_atexit@plt+0x4e964> │ │ │ │ + ldr r7, [pc, #80] @ 5a1b0 <__cxa_atexit@plt+0x4e988> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ 5a1b4 <__cxa_atexit@plt+0x4e98c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b cf33fc <__cxa_atexit@plt+0xce7bd4> │ │ │ │ + ldr r7, [pc, #36] @ 5a1b8 <__cxa_atexit@plt+0x4e990> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq fp, [pc], #228 @ │ │ │ │ + rsceq fp, pc, r0, lsr #30 │ │ │ │ + @ instruction: 0xfffff8b8 │ │ │ │ + @ instruction: 0xfffffae4 │ │ │ │ + ldrdeq lr, [r0], #160 @ 0xa0 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a208 <__cxa_atexit@plt+0x4e9e0> │ │ │ │ + ldr r3, [pc, #60] @ 5a218 <__cxa_atexit@plt+0x4e9f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a1f8 <__cxa_atexit@plt+0x4e9d0> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5a21c <__cxa_atexit@plt+0x4e9f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + smlaleq lr, r0, r8, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - sub r7, r5, #60 @ 0x3c │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5a454 <__cxa_atexit@plt+0x4ec2c> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5a434 <__cxa_atexit@plt+0x4ec0c> │ │ │ │ - ldr r3, [pc, #108] @ 5a474 <__cxa_atexit@plt+0x4ec4c> │ │ │ │ + bhi 5a288 <__cxa_atexit@plt+0x4ea60> │ │ │ │ + ldr r3, [pc, #60] @ 5a298 <__cxa_atexit@plt+0x4ea70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 5a478 <__cxa_atexit@plt+0x4ec50> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a278 <__cxa_atexit@plt+0x4ea50> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5a29c <__cxa_atexit@plt+0x4ea74> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #76] @ 5a47c <__cxa_atexit@plt+0x4ec54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [pc, #72] @ 5a488 <__cxa_atexit@plt+0x4ec60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq lr, r0, ip, lsl sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a308 <__cxa_atexit@plt+0x4eae0> │ │ │ │ + ldr r3, [pc, #60] @ 5a318 <__cxa_atexit@plt+0x4eaf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a2f8 <__cxa_atexit@plt+0x4ead0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5a31c <__cxa_atexit@plt+0x4eaf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq lr, r0, r0, lsr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a3ac <__cxa_atexit@plt+0x4eb84> │ │ │ │ + ldr r3, [pc, #56] @ 5a3bc <__cxa_atexit@plt+0x4eb94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #12] @ 5a3c0 <__cxa_atexit@plt+0x4eb98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq lr, r0, r8, lsl #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5a41c <__cxa_atexit@plt+0x4ebf4> │ │ │ │ + ldr r3, [pc, #40] @ 5a434 <__cxa_atexit@plt+0x4ec0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r3 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5a480 <__cxa_atexit@plt+0x4ec58> │ │ │ │ + ldr r7, [pc, #20] @ 5a438 <__cxa_atexit@plt+0x4ec10> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #32] @ 5a484 <__cxa_atexit@plt+0x4ec5c> │ │ │ │ - add r9, pc, r9 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff1c0 │ │ │ │ - rsceq lr, r0, r0, lsl #24 │ │ │ │ - rsceq lr, r0, r0, ror #23 │ │ │ │ - rsceq lr, r0, r4, asr #23 │ │ │ │ - rsceq lr, r0, ip, lsr #23 │ │ │ │ - rsceq fp, pc, r0, asr #23 │ │ │ │ - rsceq lr, r0, r4, asr #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + rsceq fp, pc, r8, asr ip @ │ │ │ │ + smlaleq lr, r0, ip, r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a4e0 <__cxa_atexit@plt+0x4ecb8> │ │ │ │ - ldr r2, [pc, #56] @ 5a4ec <__cxa_atexit@plt+0x4ecc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 5a4f0 <__cxa_atexit@plt+0x4ecc8> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5a474 <__cxa_atexit@plt+0x4ec4c> │ │ │ │ + ldr r3, [pc, #40] @ 5a48c <__cxa_atexit@plt+0x4ec64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5a490 <__cxa_atexit@plt+0x4ec68> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, pc, r0, lsl #24 │ │ │ │ + rsceq lr, r0, r4, asr #16 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a4bc <__cxa_atexit@plt+0x4ec94> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 5a4d0 <__cxa_atexit@plt+0x4eca8> │ │ │ │ + ldr r7, [pc, #8] @ 5a4cc <__cxa_atexit@plt+0x4eca4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r0, r4, lsl #16 │ │ │ │ mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + b 5a4e0 <__cxa_atexit@plt+0x4ecb8> │ │ │ │ + ldr r7, [r7, r2] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5a530 <__cxa_atexit@plt+0x4ed08> │ │ │ │ - ldr r3, [pc, #152] @ 5a5a4 <__cxa_atexit@plt+0x4ed7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a57c <__cxa_atexit@plt+0x4ed54> │ │ │ │ - b 5a5bc <__cxa_atexit@plt+0x4ed94> │ │ │ │ - str r7, [r5, #16] │ │ │ │ + beq 5a540 <__cxa_atexit@plt+0x4ed18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 5a584 <__cxa_atexit@plt+0x4ed5c> │ │ │ │ - ldr lr, [pc, #92] @ 5a5a8 <__cxa_atexit@plt+0x4ed80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #80] @ 5a5ac <__cxa_atexit@plt+0x4ed84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r3, #11 │ │ │ │ + bcc 5a554 <__cxa_atexit@plt+0x4ed2c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + mov r2, #11 │ │ │ │ + cmp r1, r0 │ │ │ │ + blt 5a4d8 <__cxa_atexit@plt+0x4ecb0> │ │ │ │ + mov r2, #15 │ │ │ │ + bne 5a4d8 <__cxa_atexit@plt+0x4ecb0> │ │ │ │ + ldr r2, [pc, #72] @ 5a570 <__cxa_atexit@plt+0x4ed48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #48] @ 5a578 <__cxa_atexit@plt+0x4ed50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 5a5a0 <__cxa_atexit@plt+0x4ed78> │ │ │ │ + ldr r6, [pc, #24] @ 5a574 <__cxa_atexit@plt+0x4ed4c> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r8 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq fp, pc, r8, lsl fp @ │ │ │ │ - rsceq fp, pc, ip, asr ip @ │ │ │ │ - rsceq lr, r0, r0, lsr #18 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + rsceq fp, pc, r8, lsr #22 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq fp, pc, ip, lsl #22 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov lr, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5a5f4 <__cxa_atexit@plt+0x4edcc> │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr r3, [r1, #3] │ │ │ │ + mov r1, #11 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt 5a5dc <__cxa_atexit@plt+0x4edb4> │ │ │ │ + mov r1, #15 │ │ │ │ + bne 5a5dc <__cxa_atexit@plt+0x4edb4> │ │ │ │ + ldr r0, [pc, #68] @ 5a60c <__cxa_atexit@plt+0x4ede4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + stmib lr, {r0, r1} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r7, r1] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, fp │ │ │ │ + b 5a4d0 <__cxa_atexit@plt+0x4eca8> │ │ │ │ + ldr r3, [pc, #20] @ 5a610 <__cxa_atexit@plt+0x4ede8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq fp, pc, r8, lsl #21 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq lr, r0, ip, asr #11 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a6dc <__cxa_atexit@plt+0x4eeb4> │ │ │ │ + ldr lr, [pc, #196] @ 5a6f8 <__cxa_atexit@plt+0x4eed0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + ldr lr, [pc, #168] @ 5a6fc <__cxa_atexit@plt+0x4eed4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + add r1, r2, #8 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r7, [r2, #20] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5a6bc <__cxa_atexit@plt+0x4ee94> │ │ │ │ + ldr r7, [pc, #140] @ 5a700 <__cxa_atexit@plt+0x4eed8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r9, [r2, #20] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5a6cc <__cxa_atexit@plt+0x4eea4> │ │ │ │ + ldr r7, [pc, #104] @ 5a704 <__cxa_atexit@plt+0x4eedc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a6e4 <__cxa_atexit@plt+0x4eebc> │ │ │ │ + str r8, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 5a4d0 <__cxa_atexit@plt+0x4eca8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5a708 <__cxa_atexit@plt+0x4eee0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsceq fp, pc, r4, lsr #19 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + ldrdeq lr, [r0], #92 @ 0x5c @ │ │ │ │ + ldrdeq lr, [r0], #68 @ 0x44 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5a60c <__cxa_atexit@plt+0x4ede4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #156] @ 5a674 <__cxa_atexit@plt+0x4ee4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ + ldr r2, [pc, #108] @ 5a78c <__cxa_atexit@plt+0x4ef64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a658 <__cxa_atexit@plt+0x4ee30> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5a768 <__cxa_atexit@plt+0x4ef40> │ │ │ │ + ldr r7, [pc, #76] @ 5a790 <__cxa_atexit@plt+0x4ef68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a778 <__cxa_atexit@plt+0x4ef50> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ - b 5a6a8 <__cxa_atexit@plt+0x4ee80> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5a664 <__cxa_atexit@plt+0x4ee3c> │ │ │ │ - ldr lr, [pc, #84] @ 5a678 <__cxa_atexit@plt+0x4ee50> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [pc, #76] @ 5a67c <__cxa_atexit@plt+0x4ee54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + b 5a4d0 <__cxa_atexit@plt+0x4eca8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 5a794 <__cxa_atexit@plt+0x4ef6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rsceq fp, pc, r0, asr #20 │ │ │ │ - rsceq fp, pc, r8, lsl #23 │ │ │ │ - rsceq lr, r0, r0, asr r8 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + rsceq lr, r0, r8, asr #10 │ │ │ │ + rsceq lr, r0, r8, asr #8 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #52] @ 5a7e4 <__cxa_atexit@plt+0x4efbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a7d4 <__cxa_atexit@plt+0x4efac> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ - b 5a6a8 <__cxa_atexit@plt+0x4ee80> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + b 5a4d0 <__cxa_atexit@plt+0x4eca8> │ │ │ │ + ldr r7, [pc, #12] @ 5a7e8 <__cxa_atexit@plt+0x4efc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq lr, r0, ip, ror #9 │ │ │ │ + strdeq lr, [r0], #52 @ 0x34 @ │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5a704 <__cxa_atexit@plt+0x4eedc> │ │ │ │ - ldr r2, [pc, #168] @ 5a76c <__cxa_atexit@plt+0x4ef44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - str r1, [r7, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5a758 <__cxa_atexit@plt+0x4ef30> │ │ │ │ - ldr r2, [pc, #136] @ 5a770 <__cxa_atexit@plt+0x4ef48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a750 <__cxa_atexit@plt+0x4ef28> │ │ │ │ - b 5a7c0 <__cxa_atexit@plt+0x4ef98> │ │ │ │ - ldr r0, [pc, #92] @ 5a768 <__cxa_atexit@plt+0x4ef40> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #12]! │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #24] │ │ │ │ + bne 5a820 <__cxa_atexit@plt+0x4eff8> │ │ │ │ + ldr r3, [pc, #40] @ 5a834 <__cxa_atexit@plt+0x4f00c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5a750 <__cxa_atexit@plt+0x4ef28> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 5a82c <__cxa_atexit@plt+0x4f004> │ │ │ │ + b 5a844 <__cxa_atexit@plt+0x4f01c> │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 5a4f0 <__cxa_atexit@plt+0x4ecc8> │ │ │ │ + b 5a948 <__cxa_atexit@plt+0x4f120> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror #12 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq lr, r0, ip, asr r7 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq lr, r0, r8, lsr #7 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 5a7b0 <__cxa_atexit@plt+0x4ef88> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5a908 <__cxa_atexit@plt+0x4f0e0> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r2, [pc, #176] @ 5a918 <__cxa_atexit@plt+0x4f0f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r4, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + sub r7, r6, #22 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldr fp, [pc, #148] @ 5a91c <__cxa_atexit@plt+0x4f0f4> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #20]! │ │ │ │ + sub sl, r6, #11 │ │ │ │ + str sl, [r2] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [pc, #112] @ 5a920 <__cxa_atexit@plt+0x4f0f8> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + stmib r3, {r4, lr} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + ldr r4, [pc, #88] @ 5a924 <__cxa_atexit@plt+0x4f0fc> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5a7a8 <__cxa_atexit@plt+0x4ef80> │ │ │ │ - b 5a7c0 <__cxa_atexit@plt+0x4ef98> │ │ │ │ + beq 5a8f8 <__cxa_atexit@plt+0x4f0d0> │ │ │ │ + ldmib r5, {r3, r8} │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r4, r9 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r4, r9 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq lr, r0, ip, lsl r7 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r4, #40 @ 0x28 │ │ │ │ + str r4, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + rsceq fp, pc, r4, ror r7 @ │ │ │ │ + rsceq fp, pc, r4, ror r7 @ │ │ │ │ + rsceq fp, pc, r4, lsr #18 │ │ │ │ + strhteq lr, [r0], #40 @ 0x28 │ │ │ │ + andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ 5a860 <__cxa_atexit@plt+0x4f038> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 5a7ec <__cxa_atexit@plt+0x4efc4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5a7f4 <__cxa_atexit@plt+0x4efcc> │ │ │ │ + ldr sl, [r5, #20]! │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 5a90c <__cxa_atexit@plt+0x4f0e4> │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5a9f8 <__cxa_atexit@plt+0x4f1d0> │ │ │ │ + ldr sl, [pc, #172] @ 5aa14 <__cxa_atexit@plt+0x4f1ec> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #168] @ 5aa18 <__cxa_atexit@plt+0x4f1f0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [pc, #156] @ 5aa1c <__cxa_atexit@plt+0x4f1f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r0, r2, #1 │ │ │ │ + ldr r8, [pc, #148] @ 5aa20 <__cxa_atexit@plt+0x4f1f8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #22 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + sub lr, r6, #35 @ 0x23 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #20]! │ │ │ │ + str sl, [r5] │ │ │ │ + sub sl, r6, #11 │ │ │ │ + str sl, [r2] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + add r9, r3, #12 │ │ │ │ + stm r9, {r1, r8, lr} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r1, [pc, #88] @ 5aa24 <__cxa_atexit@plt+0x4f1fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5a9f0 <__cxa_atexit@plt+0x4f1c8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #104] @ 5a864 <__cxa_atexit@plt+0x4f03c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a848 <__cxa_atexit@plt+0x4f020> │ │ │ │ - ldr r3, [pc, #84] @ 5a868 <__cxa_atexit@plt+0x4f040> │ │ │ │ + ldr r3, [pc, #40] @ 5aa28 <__cxa_atexit@plt+0x4f200> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7, #4]! │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - str r8, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5a854 <__cxa_atexit@plt+0x4f02c> │ │ │ │ - ldr r3, [pc, #56] @ 5a86c <__cxa_atexit@plt+0x4f044> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - mov r5, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #8 │ │ │ │ - @ instruction: 0x000004b4 │ │ │ │ - andeq r0, r0, r4, asr #9 │ │ │ │ - rsceq lr, r0, r0, ror #12 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + strhteq fp, [pc], #100 │ │ │ │ + rsceq fp, pc, r0, lsl #13 │ │ │ │ + rsceq fp, pc, r0, ror r6 @ │ │ │ │ + rsceq fp, pc, r4, lsr #16 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strhteq lr, [r0], #20 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5a894 <__cxa_atexit@plt+0x4f06c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 5a90c <__cxa_atexit@plt+0x4f0e4> │ │ │ │ - ldr r7, [pc, #100] @ 5a900 <__cxa_atexit@plt+0x4f0d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + b 5a948 <__cxa_atexit@plt+0x4f120> │ │ │ │ + smlaleq lr, r0, ip, r1 │ │ │ │ + andeq r0, r0, r5, lsr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #20]! │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a8e8 <__cxa_atexit@plt+0x4f0c0> │ │ │ │ - ldr r3, [pc, #80] @ 5a904 <__cxa_atexit@plt+0x4f0dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5a8f4 <__cxa_atexit@plt+0x4f0cc> │ │ │ │ - ldr r3, [pc, #52] @ 5a908 <__cxa_atexit@plt+0x4f0e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - mov r5, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + rsceq lr, r0, r8, ror r1 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5aab4 <__cxa_atexit@plt+0x4f28c> │ │ │ │ + ldr r2, [pc, #60] @ 5aacc <__cxa_atexit@plt+0x4f2a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r9, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #20] @ 5aad0 <__cxa_atexit@plt+0x4f2a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #7 │ │ │ │ - andeq r0, r0, r4, lsl r4 │ │ │ │ - andeq r0, r0, r4, lsr #8 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5a988 <__cxa_atexit@plt+0x4f160> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #148] @ 5a9c4 <__cxa_atexit@plt+0x4f19c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a9b4 <__cxa_atexit@plt+0x4f18c> │ │ │ │ - ldr r2, [pc, #120] @ 5a9c8 <__cxa_atexit@plt+0x4f1a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + @ instruction: 0xfffffb8c │ │ │ │ + rsceq lr, r0, r0, lsl r2 │ │ │ │ + rsceq lr, r0, ip, ror #3 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #176] @ 5ab9c <__cxa_atexit@plt+0x4f374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #8]! │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 5ab68 <__cxa_atexit@plt+0x4f340> │ │ │ │ + ldr lr, [pc, #148] @ 5aba0 <__cxa_atexit@plt+0x4f378> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r7, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a9b4 <__cxa_atexit@plt+0x4f18c> │ │ │ │ - ldr r5, [pc, #92] @ 5a9cc <__cxa_atexit@plt+0x4f1a4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r5, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a9b4 <__cxa_atexit@plt+0x4f18c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 5aa68 <__cxa_atexit@plt+0x4f240> │ │ │ │ - ldr r7, [pc, #48] @ 5a9c0 <__cxa_atexit@plt+0x4f198> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r9, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + add r1, r3, #36 @ 0x24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 5ab84 <__cxa_atexit@plt+0x4f35c> │ │ │ │ + ldr r2, [pc, #108] @ 5aba8 <__cxa_atexit@plt+0x4f380> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #100] @ 5abac <__cxa_atexit@plt+0x4f384> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 5aba4 <__cxa_atexit@plt+0x4f37c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a9b4 <__cxa_atexit@plt+0x4f18c> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 5a6a8 <__cxa_atexit@plt+0x4ee80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000002bc │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - rsceq lr, r0, r0, lsl #10 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 5aa20 <__cxa_atexit@plt+0x4f1f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5aa18 <__cxa_atexit@plt+0x4f1f0> │ │ │ │ - ldr r3, [pc, #32] @ 5aa24 <__cxa_atexit@plt+0x4f1fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5aa18 <__cxa_atexit@plt+0x4f1f0> │ │ │ │ - b 5aa68 <__cxa_atexit@plt+0x4f240> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffb10 │ │ │ │ + rsceq lr, r0, ip, asr r1 │ │ │ │ + rsceq fp, pc, ip, ror r6 @ │ │ │ │ + rsceq fp, pc, ip, lsl r5 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5abf4 <__cxa_atexit@plt+0x4f3cc> │ │ │ │ + ldr r2, [pc, #44] @ 5ac00 <__cxa_atexit@plt+0x4f3d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #36] @ 5ac04 <__cxa_atexit@plt+0x4f3dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq lr, r0, r8, lsr #9 │ │ │ │ - andeq r0, r0, fp, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5aa58 <__cxa_atexit@plt+0x4f230> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5aa50 <__cxa_atexit@plt+0x4f228> │ │ │ │ - b 5aa68 <__cxa_atexit@plt+0x4f240> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + rsceq fp, pc, r4, ror #11 │ │ │ │ + rsceq fp, pc, r4, lsl #9 │ │ │ │ + rsceq lr, r0, r0, asr #1 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #176] @ 5acd0 <__cxa_atexit@plt+0x4f4a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #8]! │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 5ac9c <__cxa_atexit@plt+0x4f474> │ │ │ │ + ldr lr, [pc, #148] @ 5acd4 <__cxa_atexit@plt+0x4f4ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r9, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + add r1, r3, #36 @ 0x24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 5acb8 <__cxa_atexit@plt+0x4f490> │ │ │ │ + ldr r2, [pc, #108] @ 5acdc <__cxa_atexit@plt+0x4f4b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #100] @ 5ace0 <__cxa_atexit@plt+0x4f4b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq lr, r0, r4, ror r4 │ │ │ │ - andeq r0, r0, fp, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 5aad0 <__cxa_atexit@plt+0x4f2a8> │ │ │ │ - ldr r7, [pc, #148] @ 5ab18 <__cxa_atexit@plt+0x4f2f0> │ │ │ │ + ldr r7, [pc, #52] @ 5acd8 <__cxa_atexit@plt+0x4f4b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r3, #24] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5aaf4 <__cxa_atexit@plt+0x4f2cc> │ │ │ │ - ldr r2, [pc, #128] @ 5ab1c <__cxa_atexit@plt+0x4f2f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r7, #12]! │ │ │ │ - stmda r7, {r2, r8} │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + rsceq lr, r0, r8, lsr #32 │ │ │ │ + rsceq fp, pc, r8, asr #10 │ │ │ │ + rsceq fp, pc, r8, ror #7 │ │ │ │ + strdeq sp, [r0], #236 @ 0xec @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ada4 <__cxa_atexit@plt+0x4f57c> │ │ │ │ + ldr lr, [pc, #188] @ 5adc0 <__cxa_atexit@plt+0x4f598> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ + ldr lr, [pc, #168] @ 5adc4 <__cxa_atexit@plt+0x4f59c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5ad84 <__cxa_atexit@plt+0x4f55c> │ │ │ │ + ldr r7, [pc, #140] @ 5adc8 <__cxa_atexit@plt+0x4f5a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r9, [r2, #16] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r3, [r2, #8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 5ab08 <__cxa_atexit@plt+0x4f2e0> │ │ │ │ - ldr r5, [pc, #104] @ 5ab20 <__cxa_atexit@plt+0x4f2f8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ - ldr sl, [r3, #28] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r2, [pc, #60] @ 5ab14 <__cxa_atexit@plt+0x4f2ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5ab00 <__cxa_atexit@plt+0x4f2d8> │ │ │ │ - str r7, [r5] │ │ │ │ + beq 5ad94 <__cxa_atexit@plt+0x4f56c> │ │ │ │ + ldr r7, [pc, #104] @ 5adcc <__cxa_atexit@plt+0x4f5a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5adac <__cxa_atexit@plt+0x4f584> │ │ │ │ + str r8, [r5, #-36]! @ 0xffffffdc │ │ │ │ + str r9, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ - b 5a90c <__cxa_atexit@plt+0x4f0e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 5a4d0 <__cxa_atexit@plt+0x4eca8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq lr, r0, ip, lsr #7 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5add0 <__cxa_atexit@plt+0x4f5a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrdeq fp, [pc], #44 @ │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + rsceq sp, r0, r4, lsl pc │ │ │ │ + rsceq sp, r0, ip, lsl #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 5ab7c <__cxa_atexit@plt+0x4f354> │ │ │ │ + ldr r2, [pc, #108] @ 5ae54 <__cxa_atexit@plt+0x4f62c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 5ab70 <__cxa_atexit@plt+0x4f348> │ │ │ │ - ldr r2, [pc, #40] @ 5ab80 <__cxa_atexit@plt+0x4f358> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ + beq 5ae30 <__cxa_atexit@plt+0x4f608> │ │ │ │ + ldr r7, [pc, #76] @ 5ae58 <__cxa_atexit@plt+0x4f630> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5ae40 <__cxa_atexit@plt+0x4f618> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 5a4d0 <__cxa_atexit@plt+0x4eca8> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsceq lr, r0, ip, asr #6 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r7, [pc, #20] @ 5ae5c <__cxa_atexit@plt+0x4f634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + rsceq sp, r0, r0, lsl #29 │ │ │ │ + rsceq sp, r0, r0, lsl #27 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ 5abb0 <__cxa_atexit@plt+0x4f388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq lr, r0, ip, lsl r3 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #52] @ 5ac00 <__cxa_atexit@plt+0x4f3d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5abf8 <__cxa_atexit@plt+0x4f3d0> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r8, [r5] │ │ │ │ + ldr r7, [pc, #52] @ 5aeac <__cxa_atexit@plt+0x4f684> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5ae9c <__cxa_atexit@plt+0x4f674> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ - b 5a6a8 <__cxa_atexit@plt+0x4ee80> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 5a4d0 <__cxa_atexit@plt+0x4eca8> │ │ │ │ + ldr r7, [pc, #12] @ 5aeb0 <__cxa_atexit@plt+0x4f688> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq lr, r0, ip, asr #5 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq sp, r0, r4, lsr #28 │ │ │ │ + rsceq sp, r0, ip, lsr #26 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5aee8 <__cxa_atexit@plt+0x4f6c0> │ │ │ │ + ldr r3, [pc, #228] @ 5afb8 <__cxa_atexit@plt+0x4f790> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 5a6a8 <__cxa_atexit@plt+0x4ee80> │ │ │ │ - rsceq lr, r0, r4, lsr #5 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5af74 <__cxa_atexit@plt+0x4f74c> │ │ │ │ + b 5afc8 <__cxa_atexit@plt+0x4f7a0> │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 5a90c <__cxa_atexit@plt+0x4f0e4> │ │ │ │ - rsceq lr, r0, ip, lsl #5 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 5a6a8 <__cxa_atexit@plt+0x4ee80> │ │ │ │ - rsceq lr, r0, r0, ror r2 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 5acb8 <__cxa_atexit@plt+0x4f490> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5acac <__cxa_atexit@plt+0x4f484> │ │ │ │ - ldr r2, [pc, #40] @ 5acbc <__cxa_atexit@plt+0x4f494> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5af88 <__cxa_atexit@plt+0x4f760> │ │ │ │ + ldr r9, [pc, #160] @ 5afa4 <__cxa_atexit@plt+0x4f77c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #156] @ 5afa8 <__cxa_atexit@plt+0x4f780> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [pc, #152] @ 5afac <__cxa_atexit@plt+0x4f784> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldr r8, [pc, #144] @ 5afb0 <__cxa_atexit@plt+0x4f788> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #16]! │ │ │ │ + sub ip, r3, #22 │ │ │ │ + str r9, [r5] │ │ │ │ + sub sl, r3, #11 │ │ │ │ + str sl, [r2] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r8, ip} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5af7c <__cxa_atexit@plt+0x4f754> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsceq lr, r0, r0, lsl r2 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ 5acec <__cxa_atexit@plt+0x4f4c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - b 55090 <__cxa_atexit@plt+0x49868> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq lr, r0, r0, ror #3 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ 5afb4 <__cxa_atexit@plt+0x4f78c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + strdeq fp, [pc], #0 @ │ │ │ │ + rsceq fp, pc, ip, ror #1 │ │ │ │ + ldrdeq fp, [pc], #32 @ │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + rsceq sp, r0, r4, lsr #24 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #52] @ 5ad3c <__cxa_atexit@plt+0x4f514> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5b05c <__cxa_atexit@plt+0x4f834> │ │ │ │ + mov ip, fp │ │ │ │ + ldr r2, [pc, #128] @ 5b068 <__cxa_atexit@plt+0x4f840> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + add fp, r7, #3 │ │ │ │ + ldm fp, {r1, r9, fp} │ │ │ │ + ldr r8, [pc, #116] @ 5b06c <__cxa_atexit@plt+0x4f844> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r6, #22 │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #16]! │ │ │ │ + sub sl, r6, #11 │ │ │ │ + str sl, [r2] │ │ │ │ + stmib r3, {r8, lr} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r1, [pc, #76] @ 5b070 <__cxa_atexit@plt+0x4f848> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, r9, fp} │ │ │ │ tst r7, #3 │ │ │ │ - beq 5ad34 <__cxa_atexit@plt+0x4f50c> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + beq 5b050 <__cxa_atexit@plt+0x4f828> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #16] │ │ │ │ - str r8, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 5a6a8 <__cxa_atexit@plt+0x4ee80> │ │ │ │ + mov r5, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smlaleq lr, r0, r0, r1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq fp, pc, r4 │ │ │ │ + rsceq fp, pc, ip, asr #3 │ │ │ │ + rsceq sp, r0, ip, ror #22 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 5a6a8 <__cxa_atexit@plt+0x4ee80> │ │ │ │ - rsceq lr, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r7, asr #3 │ │ │ │ + ldr sl, [r5, #16]! │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + rsceq sp, r0, ip, asr #22 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 5a4f0 <__cxa_atexit@plt+0x4ecc8> │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5adf8 <__cxa_atexit@plt+0x4f5d0> │ │ │ │ - ldr lr, [pc, #76] @ 5ae14 <__cxa_atexit@plt+0x4f5ec> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5b134 <__cxa_atexit@plt+0x4f90c> │ │ │ │ + ldr r9, [pc, #140] @ 5b14c <__cxa_atexit@plt+0x4f924> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #136] @ 5b150 <__cxa_atexit@plt+0x4f928> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [pc, #68] @ 5ae18 <__cxa_atexit@plt+0x4f5f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r7, [pc, #132] @ 5b154 <__cxa_atexit@plt+0x4f92c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldr r8, [pc, #124] @ 5b158 <__cxa_atexit@plt+0x4f930> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #16]! │ │ │ │ + sub ip, r6, #22 │ │ │ │ + str r9, [r5] │ │ │ │ + sub sl, r6, #11 │ │ │ │ + str sl, [r2] │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r8, ip} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5b12c <__cxa_atexit@plt+0x4f904> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 5ae1c <__cxa_atexit@plt+0x4f5f4> │ │ │ │ + ldr r3, [pc, #32] @ 5b15c <__cxa_atexit@plt+0x4f934> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq fp, pc, ip, r2 @ │ │ │ │ - rsceq fp, pc, r4, ror #7 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5ae5c <__cxa_atexit@plt+0x4f634> │ │ │ │ - ldr r2, [pc, #36] @ 5ae70 <__cxa_atexit@plt+0x4f648> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + rsceq sl, pc, r4, lsr pc @ │ │ │ │ + rsceq sl, pc, r0, lsr pc @ │ │ │ │ + rsceq fp, pc, r4, lsl r1 @ │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + rsceq sp, r0, r0, lsl #21 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #16]! │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + rsceq sp, r0, ip, asr sl │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5b1d8 <__cxa_atexit@plt+0x4f9b0> │ │ │ │ + ldr r2, [pc, #68] @ 5b1f0 <__cxa_atexit@plt+0x4f9c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - str r2, [r5] │ │ │ │ - mov sl, r3 │ │ │ │ - b 5a1f4 <__cxa_atexit@plt+0x4e9cc> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r0, [r7, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r5, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5b1f4 <__cxa_atexit@plt+0x4f9cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffffb40 │ │ │ │ + rsceq sp, r0, r4, lsl #22 │ │ │ │ + rsceq sp, r0, r0, ror #21 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #176] @ 5b2c0 <__cxa_atexit@plt+0x4fa98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 5b288 <__cxa_atexit@plt+0x4fa60> │ │ │ │ + ldr r1, [pc, #148] @ 5b2c4 <__cxa_atexit@plt+0x4fa9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + add r1, r3, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 5b2a4 <__cxa_atexit@plt+0x4fa7c> │ │ │ │ + ldr r7, [pc, #112] @ 5b2cc <__cxa_atexit@plt+0x4faa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #104] @ 5b2d0 <__cxa_atexit@plt+0x4faa8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 5b2c8 <__cxa_atexit@plt+0x4faa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffabc │ │ │ │ + rsceq sp, r0, r4, asr sl │ │ │ │ + rsceq sl, pc, ip, asr pc @ │ │ │ │ + strdeq sl, [pc], #220 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5aea8 <__cxa_atexit@plt+0x4f680> │ │ │ │ - ldr r2, [pc, #28] @ 5aeb4 <__cxa_atexit@plt+0x4f68c> │ │ │ │ + bcc 5b318 <__cxa_atexit@plt+0x4faf0> │ │ │ │ + ldr r2, [pc, #44] @ 5b324 <__cxa_atexit@plt+0x4fafc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8, r9} │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #36] @ 5b328 <__cxa_atexit@plt+0x4fb00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ - rsceq fp, pc, ip, asr #3 │ │ │ │ - rsceq lr, r0, r0, lsl #3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + rsceq sl, pc, r0, asr #29 │ │ │ │ + rsceq sl, pc, r0, ror #26 │ │ │ │ + strhteq sp, [r0], #148 @ 0x94 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5aef0 <__cxa_atexit@plt+0x4f6c8> │ │ │ │ - ldr r2, [pc, #36] @ 5af00 <__cxa_atexit@plt+0x4f6d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, #0 │ │ │ │ - b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ - ldr r7, [pc, #12] @ 5af04 <__cxa_atexit@plt+0x4f6dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq lr, r0, ip, asr r1 │ │ │ │ - rsceq lr, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5afc4 <__cxa_atexit@plt+0x4f79c> │ │ │ │ - cmp r7, #0 │ │ │ │ - ble 5af48 <__cxa_atexit@plt+0x4f720> │ │ │ │ - ldr r1, [pc, #224] @ 5b018 <__cxa_atexit@plt+0x4f7f0> │ │ │ │ + ldr r3, [pc, #176] @ 5b3f4 <__cxa_atexit@plt+0x4fbcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 5b3bc <__cxa_atexit@plt+0x4fb94> │ │ │ │ + ldr r1, [pc, #148] @ 5b3f8 <__cxa_atexit@plt+0x4fbd0> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ mov r3, r6 │ │ │ │ - b 5af54 <__cxa_atexit@plt+0x4f72c> │ │ │ │ - ldr r7, [pc, #184] @ 5b008 <__cxa_atexit@plt+0x4f7e0> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + add r1, r3, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 5b3d8 <__cxa_atexit@plt+0x4fbb0> │ │ │ │ + ldr r7, [pc, #112] @ 5b400 <__cxa_atexit@plt+0x4fbd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #104] @ 5b404 <__cxa_atexit@plt+0x4fbdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 5b3fc <__cxa_atexit@plt+0x4fbd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5afd0 <__cxa_atexit@plt+0x4f7a8> │ │ │ │ - ldr lr, [pc, #160] @ 5b00c <__cxa_atexit@plt+0x4f7e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #12]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5afe8 <__cxa_atexit@plt+0x4f7c0> │ │ │ │ - ldr r5, [pc, #124] @ 5b01c <__cxa_atexit@plt+0x4f7f4> │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + rsceq sp, r0, r0, lsr #18 │ │ │ │ + rsceq sl, pc, r8, lsr #28 │ │ │ │ + rsceq sl, pc, r8, asr #25 │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b444 <__cxa_atexit@plt+0x4fc1c> │ │ │ │ + ldr r5, [pc, #44] @ 5b458 <__cxa_atexit@plt+0x4fc30> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ - ldr r5, [pc, #116] @ 5b020 <__cxa_atexit@plt+0x4f7f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ - ldr r5, [pc, #108] @ 5b024 <__cxa_atexit@plt+0x4f7fc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r3, [pc, #60] @ 5b014 <__cxa_atexit@plt+0x4f7ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r3, [pc, #32] @ 5b010 <__cxa_atexit@plt+0x4f7e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 9d8aac <__cxa_atexit@plt+0x9cd284> │ │ │ │ + ldr r7, [pc, #16] @ 5b45c <__cxa_atexit@plt+0x4fc34> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strhteq lr, [r0], #8 │ │ │ │ - @ instruction: 0xfffff408 │ │ │ │ - rsceq sp, r0, r0, asr #29 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xffff9a80 │ │ │ │ - rsceq fp, pc, ip, rrx │ │ │ │ - rsceq fp, pc, ip, ror r1 @ │ │ │ │ - rsceq lr, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5b0ac <__cxa_atexit@plt+0x4f884> │ │ │ │ - ldr lr, [pc, #144] @ 5b0e4 <__cxa_atexit@plt+0x4f8bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ + strdeq sp, [r0], #176 @ 0xb0 @ │ │ │ │ + rsceq sp, r0, r4, ror #23 │ │ │ │ + rsceq sp, r0, r4, asr #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r3, #12]! │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - sub r7, r6, #9 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5b0c4 <__cxa_atexit@plt+0x4f89c> │ │ │ │ - ldr r5, [pc, #104] @ 5b0f0 <__cxa_atexit@plt+0x4f8c8> │ │ │ │ + bhi 5b4bc <__cxa_atexit@plt+0x4fc94> │ │ │ │ + ldr r2, [pc, #64] @ 5b4c8 <__cxa_atexit@plt+0x4fca0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5b4b0 <__cxa_atexit@plt+0x4fc88> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5b4d8 <__cxa_atexit@plt+0x4fcb0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq sp, r0, ip, asr fp │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #12]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + cmp sl, r8 │ │ │ │ + blt 5b538 <__cxa_atexit@plt+0x4fd10> │ │ │ │ + cmp sl, r9 │ │ │ │ + bgt 5b538 <__cxa_atexit@plt+0x4fd10> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, sl, r8 │ │ │ │ + add r7, r7, r2, lsl #2 │ │ │ │ + ldr r2, [pc, #128] @ 5b58c <__cxa_atexit@plt+0x4fd64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5b558 <__cxa_atexit@plt+0x4fd30> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b564 <__cxa_atexit@plt+0x4fd3c> │ │ │ │ + ldr r5, [pc, #68] @ 5b590 <__cxa_atexit@plt+0x4fd68> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - ldr r5, [pc, #96] @ 5b0f4 <__cxa_atexit@plt+0x4f8cc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ - ldr r5, [pc, #88] @ 5b0f8 <__cxa_atexit@plt+0x4f8d0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r3, [pc, #56] @ 5b0ec <__cxa_atexit@plt+0x4f8c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r3, [pc, #28] @ 5b0e8 <__cxa_atexit@plt+0x4f8c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + b 9d8aac <__cxa_atexit@plt+0x9cd284> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5b588 <__cxa_atexit@plt+0x4fd60> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, r8 │ │ │ │ mov r8, sl │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff320 │ │ │ │ - rsceq sp, r0, r4, ror #27 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffff9998 │ │ │ │ - rsceq sl, pc, r4, lsl #31 │ │ │ │ - smlaleq fp, pc, r4, r0 @ │ │ │ │ - rsceq sp, r0, ip, asr #30 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + rsceq sp, r0, r4, asr #21 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq sp, [r0], #160 @ 0xa0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r0, r8, lsl #21 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5b63c <__cxa_atexit@plt+0x4fe14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5b648 <__cxa_atexit@plt+0x4fe20> │ │ │ │ + ldr lr, [pc, #116] @ 5b658 <__cxa_atexit@plt+0x4fe30> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 5b65c <__cxa_atexit@plt+0x4fe34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [pc, #88] @ 5b660 <__cxa_atexit@plt+0x4fe38> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #84] @ 5b664 <__cxa_atexit@plt+0x4fe3c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + add r0, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #19 │ │ │ │ + mov r5, sl │ │ │ │ + b 147dc <__cxa_atexit@plt+0x8fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + rsceq sl, pc, r8, lsl #20 │ │ │ │ + rsceq sl, pc, r8, lsl #20 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5b69c <__cxa_atexit@plt+0x4fe74> │ │ │ │ + ldr r2, [pc, #28] @ 5b6a8 <__cxa_atexit@plt+0x4fe80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + smlaleq sl, pc, r8, r9 @ │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b730 <__cxa_atexit@plt+0x4ff08> │ │ │ │ + ldr lr, [pc, #132] @ 5b750 <__cxa_atexit@plt+0x4ff28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + ldr r1, [pc, #120] @ 5b754 <__cxa_atexit@plt+0x4ff2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5b724 <__cxa_atexit@plt+0x4fefc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5b73c <__cxa_atexit@plt+0x4ff14> │ │ │ │ + ldr r3, [pc, #84] @ 5b758 <__cxa_atexit@plt+0x4ff30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r8, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq sl, pc, ip, lsl r9 @ │ │ │ │ + rsceq sl, pc, ip, lsl #18 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5b79c <__cxa_atexit@plt+0x4ff74> │ │ │ │ + ldr r2, [pc, #40] @ 5b7a8 <__cxa_atexit@plt+0x4ff80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smlaleq sl, pc, r0, r8 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5b144 <__cxa_atexit@plt+0x4f91c> │ │ │ │ - ldr r7, [pc, #52] @ 5b154 <__cxa_atexit@plt+0x4f92c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5b138 <__cxa_atexit@plt+0x4f910> │ │ │ │ - mov r7, r9 │ │ │ │ - b 5b168 <__cxa_atexit@plt+0x4f940> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 5b824 <__cxa_atexit@plt+0x4fffc> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + subs r7, r3, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + movlt r7, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 5b814 <__cxa_atexit@plt+0x4ffec> │ │ │ │ + ldr r1, [pc, #84] @ 5b83c <__cxa_atexit@plt+0x50014> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r8, [pc, #48] @ 5b840 <__cxa_atexit@plt+0x50018> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ + ldr r7, [pc, #24] @ 5b834 <__cxa_atexit@plt+0x5000c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5b158 <__cxa_atexit@plt+0x4f930> │ │ │ │ + ldr r7, [pc, #12] @ 5b838 <__cxa_atexit@plt+0x50010> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, r0, r0, lsl pc │ │ │ │ - strdeq sp, [r0], #224 @ 0xe0 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + rsceq sl, pc, ip, ror #15 │ │ │ │ + rsceq sp, r0, r4, lsr #16 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq sl, pc, ip, lsr #16 │ │ │ │ + strdeq sp, [r0], #116 @ 0x74 @ │ │ │ │ + andeq r0, r0, r7, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 5b20c <__cxa_atexit@plt+0x4f9e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5b1e0 <__cxa_atexit@plt+0x4f9b8> │ │ │ │ - ldr r7, [pc, #136] @ 5b210 <__cxa_atexit@plt+0x4f9e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r2] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5b1ec <__cxa_atexit@plt+0x4f9c4> │ │ │ │ - ldr r7, [pc, #108] @ 5b214 <__cxa_atexit@plt+0x4f9ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b1f8 <__cxa_atexit@plt+0x4f9d0> │ │ │ │ - ldr r7, [pc, #88] @ 5b21c <__cxa_atexit@plt+0x4f9f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - stm lr, {r7, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, #0 │ │ │ │ - b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 5b8dc <__cxa_atexit@plt+0x500b4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 5b88c <__cxa_atexit@plt+0x50064> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + cmp r1, r0 │ │ │ │ + ble 5b8a0 <__cxa_atexit@plt+0x50078> │ │ │ │ + ldr r3, [pc, #92] @ 5b8f0 <__cxa_atexit@plt+0x500c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r3, [sl] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr lr, [pc, #76] @ 5b8f4 <__cxa_atexit@plt+0x500cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r7, #0 │ │ │ │ + stmda r5, {r1, r7, sl} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b 5b8f8 <__cxa_atexit@plt+0x500d0> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq sl, pc, r8, ror r7 @ │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + cmp sl, r9 │ │ │ │ + blt 5b948 <__cxa_atexit@plt+0x50120> │ │ │ │ + cmp sl, r3 │ │ │ │ + bgt 5b948 <__cxa_atexit@plt+0x50120> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + sub r3, sl, r9 │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + ldr r3, [pc, #108] @ 5b998 <__cxa_atexit@plt+0x50170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5b970 <__cxa_atexit@plt+0x50148> │ │ │ │ + b 5b9ac <__cxa_atexit@plt+0x50184> │ │ │ │ + add r2, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b978 <__cxa_atexit@plt+0x50150> │ │ │ │ + ldr r5, [pc, #64] @ 5b99c <__cxa_atexit@plt+0x50174> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 9d8aac <__cxa_atexit@plt+0x9cd284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5b218 <__cxa_atexit@plt+0x4f9f0> │ │ │ │ + ldr r7, [pc, #20] @ 5b994 <__cxa_atexit@plt+0x5016c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - rsceq sp, r0, r4, asr lr │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - rsceq sp, r0, ip, lsr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strhteq sp, [r0], #96 @ 0x60 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq sp, r0, r0, asr #13 │ │ │ │ + rsceq sp, r0, r8, lsl #13 │ │ │ │ + andeq sl, r0, fp, ror #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #120] @ 5b2b0 <__cxa_atexit@plt+0x4fa88> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5bad4 <__cxa_atexit@plt+0x502ac> │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr r2, [pc, #296] @ 5baf4 <__cxa_atexit@plt+0x502cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #292] @ 5baf8 <__cxa_atexit@plt+0x502d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr ip, [r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r1, [sl, #4]! │ │ │ │ + str r1, [sp, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r1, [sl, #28] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [sl, #32] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [sl, #36] @ 0x24 │ │ │ │ + ldr r2, [sl, #40] @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldmib sl, {r8, r9, fp} │ │ │ │ + ldr r2, [sl, #20] │ │ │ │ + str r2, [sp] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + ldr r1, [pc, #212] @ 5bafc <__cxa_atexit@plt+0x502d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r0, r3, lr} │ │ │ │ + cmp ip, #0 │ │ │ │ + bne 5bae0 <__cxa_atexit@plt+0x502b8> │ │ │ │ + sub r2, r6, #11 │ │ │ │ + add r3, fp, #12 │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, r3, r9, lsl #2 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r1] │ │ │ │ + strex r0, r2, [r1] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 5ba50 <__cxa_atexit@plt+0x50228> │ │ │ │ + add r3, r3, r9, lsr #7 │ │ │ │ + ldr r2, [fp, #4] │ │ │ │ + ldr r1, [pc, #144] @ 5bb00 <__cxa_atexit@plt+0x502d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [fp] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r3, r2, lsl #2] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r9, r3 │ │ │ │ + ldrne r3, [sp, #12] │ │ │ │ + cmpne r8, r3 │ │ │ │ + bne 5bab8 <__cxa_atexit@plt+0x50290> │ │ │ │ + ldr r7, [pc, #104] @ 5bb04 <__cxa_atexit@plt+0x502dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + str r7, [fp] │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldm sp, {r7, r9} │ │ │ │ + mov sl, fp │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + bx r0 │ │ │ │ + add r3, r9, #1 │ │ │ │ + add r2, r8, #1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r5, sl │ │ │ │ + ldr r8, [sp, #20] │ │ │ │ + b 5b8f8 <__cxa_atexit@plt+0x500d0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + add r3, fp, r9, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + bl cdd470 <__cxa_atexit@plt+0xcd1c48> │ │ │ │ + b 5ba3c <__cxa_atexit@plt+0x50214> │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + rsceq sl, pc, r8, asr #12 │ │ │ │ + rsceq sl, pc, r8, asr #15 │ │ │ │ + strhteq sl, [pc], #80 │ │ │ │ + rsceq sl, pc, r0, ror r5 @ │ │ │ │ + rsceq sp, r0, ip, lsr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5bbd0 <__cxa_atexit@plt+0x503a8> │ │ │ │ + ldr r7, [pc, #204] @ 5bbf8 <__cxa_atexit@plt+0x503d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ - ldr sl, [r2, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r2] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5b290 <__cxa_atexit@plt+0x4fa68> │ │ │ │ - ldr r7, [pc, #92] @ 5b2b4 <__cxa_atexit@plt+0x4fa8c> │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5bbac <__cxa_atexit@plt+0x50384> │ │ │ │ + ldr r7, [pc, #184] @ 5bbfc <__cxa_atexit@plt+0x503d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b29c <__cxa_atexit@plt+0x4fa74> │ │ │ │ - ldr r7, [pc, #72] @ 5b2bc <__cxa_atexit@plt+0x4fa94> │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5bbe0 <__cxa_atexit@plt+0x503b8> │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + subs r7, r1, r0 │ │ │ │ + add r7, r7, #1 │ │ │ │ + movlt r7, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 5bbbc <__cxa_atexit@plt+0x50394> │ │ │ │ + ldr r2, [pc, #140] @ 5bc0c <__cxa_atexit@plt+0x503e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r8, [pc, #104] @ 5bc10 <__cxa_atexit@plt+0x503e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 5bc00 <__cxa_atexit@plt+0x503d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 5bc08 <__cxa_atexit@plt+0x503e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - stm lr, {r7, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, #0 │ │ │ │ - b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5b2b8 <__cxa_atexit@plt+0x4fa90> │ │ │ │ + ldr r7, [pc, #28] @ 5bc04 <__cxa_atexit@plt+0x503dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - strhteq sp, [r0], #208 @ 0xd0 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - rsceq sp, r0, ip, lsl #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + rsceq sl, pc, r4, asr #8 │ │ │ │ + rsceq sp, r0, r8, ror #8 │ │ │ │ + rsceq sp, r0, ip, lsl #9 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + smlaleq sl, pc, r4, r4 @ │ │ │ │ + rsceq sp, r0, r4, lsr r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #84] @ 5b32c <__cxa_atexit@plt+0x4fb04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #8]! │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - sub r3, r2, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b318 <__cxa_atexit@plt+0x4faf0> │ │ │ │ - ldr r7, [pc, #52] @ 5b330 <__cxa_atexit@plt+0x4fb08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - stm lr, {r7, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, #0 │ │ │ │ - b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ - ldr r7, [pc, #20] @ 5b334 <__cxa_atexit@plt+0x4fb0c> │ │ │ │ + ldr r3, [pc, #136] @ 5bcb0 <__cxa_atexit@plt+0x50488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7], #-48 @ 0xffffffd0 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5bca0 <__cxa_atexit@plt+0x50478> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + subs r7, r3, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + movlt r7, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 5bc90 <__cxa_atexit@plt+0x50468> │ │ │ │ + ldr r1, [pc, #88] @ 5bcbc <__cxa_atexit@plt+0x50494> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r8, [pc, #52] @ 5bcc0 <__cxa_atexit@plt+0x50498> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ + ldr r7, [pc, #28] @ 5bcb4 <__cxa_atexit@plt+0x5048c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5bcb8 <__cxa_atexit@plt+0x50490> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffc14 │ │ │ │ - rsceq sp, r0, r4, lsr sp │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq sl, pc, r0, ror r3 @ │ │ │ │ + rsceq sp, r0, r8, lsr #7 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + strhteq sl, [pc], #48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #168] @ 5b3f0 <__cxa_atexit@plt+0x4fbc8> │ │ │ │ + ldr r3, [pc, #168] @ 5bd7c <__cxa_atexit@plt+0x50554> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 5b3bc <__cxa_atexit@plt+0x4fb94> │ │ │ │ - ldr r1, [pc, #140] @ 5b3f4 <__cxa_atexit@plt+0x4fbcc> │ │ │ │ + beq 5bd48 <__cxa_atexit@plt+0x50520> │ │ │ │ + ldr r1, [pc, #140] @ 5bd80 <__cxa_atexit@plt+0x50558> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 5b3c8 <__cxa_atexit@plt+0x4fba0> │ │ │ │ + beq 5bd54 <__cxa_atexit@plt+0x5052c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #20 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 5b3d8 <__cxa_atexit@plt+0x4fbb0> │ │ │ │ + bcc 5bd64 <__cxa_atexit@plt+0x5053c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ - ldr r2, [pc, #88] @ 5b3f8 <__cxa_atexit@plt+0x4fbd0> │ │ │ │ + ldr r2, [pc, #88] @ 5bd84 <__cxa_atexit@plt+0x5055c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r3, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ sub r7, r1, #15 │ │ │ │ mov r6, r1 │ │ │ │ @@ -81648,700 +82259,92 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rsceq sl, pc, r4, ror ip @ │ │ │ │ + rsceq sl, pc, r8, ror #5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ 5b478 <__cxa_atexit@plt+0x4fc50> │ │ │ │ + ldr r2, [pc, #104] @ 5be04 <__cxa_atexit@plt+0x505dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5b460 <__cxa_atexit@plt+0x4fc38> │ │ │ │ + beq 5bdec <__cxa_atexit@plt+0x505c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 5b468 <__cxa_atexit@plt+0x4fc40> │ │ │ │ + bcc 5bdf4 <__cxa_atexit@plt+0x505cc> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 5b47c <__cxa_atexit@plt+0x4fc54> │ │ │ │ + ldr r1, [pc, #52] @ 5be08 <__cxa_atexit@plt+0x505e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq sl, pc, ip, asr #23 │ │ │ │ + rsceq sl, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5b4d0 <__cxa_atexit@plt+0x4fca8> │ │ │ │ + bcc 5be5c <__cxa_atexit@plt+0x50634> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 5b4dc <__cxa_atexit@plt+0x4fcb4> │ │ │ │ + ldr lr, [pc, #52] @ 5be68 <__cxa_atexit@plt+0x50640> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, pc, ip, ror #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5b518 <__cxa_atexit@plt+0x4fcf0> │ │ │ │ - ldr r3, [pc, #40] @ 5b530 <__cxa_atexit@plt+0x4fd08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5b534 <__cxa_atexit@plt+0x4fd0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq sl, pc, ip, asr #25 │ │ │ │ - rsceq sp, r0, r4, asr #22 │ │ │ │ - sbceq r6, fp, r6, lsr #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 5b564 <__cxa_atexit@plt+0x4fd3c> │ │ │ │ - ldr sl, [sl, r7] │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 5b590 <__cxa_atexit@plt+0x4fd68> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r7, #11 │ │ │ │ - cmp r9, r3 │ │ │ │ - blt 5b560 <__cxa_atexit@plt+0x4fd38> │ │ │ │ - mov r7, #15 │ │ │ │ - bne 5b560 <__cxa_atexit@plt+0x4fd38> │ │ │ │ - ldr r8, [sl, #7] │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r0, r4, lsl #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 5b5fc <__cxa_atexit@plt+0x4fdd4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5b5f4 <__cxa_atexit@plt+0x4fdcc> │ │ │ │ - ldr r3, [pc, #52] @ 5b604 <__cxa_atexit@plt+0x4fddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 5b608 <__cxa_atexit@plt+0x4fde0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 5b60c <__cxa_atexit@plt+0x4fde4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r0, r0, lsr fp │ │ │ │ - rsceq sp, r0, ip, lsr fp │ │ │ │ - rsceq sl, pc, r8, asr sl @ │ │ │ │ - rsceq sp, r0, ip, ror #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 5b670 <__cxa_atexit@plt+0x4fe48> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5b668 <__cxa_atexit@plt+0x4fe40> │ │ │ │ - ldr r3, [pc, #52] @ 5b678 <__cxa_atexit@plt+0x4fe50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 5b67c <__cxa_atexit@plt+0x4fe54> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 5b680 <__cxa_atexit@plt+0x4fe58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r0, ip, lsr #22 │ │ │ │ - rsceq sp, r0, r8, asr #21 │ │ │ │ - rsceq sl, pc, r4, ror #19 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 13b454 <__cxa_atexit@plt+0x12fc2c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 13b454 <__cxa_atexit@plt+0x12fc2c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 5b6d8 <__cxa_atexit@plt+0x4feb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #3 │ │ │ │ - b eb7f0 <__cxa_atexit@plt+0xdffc8> │ │ │ │ - ldrdeq sp, [r0], #172 @ 0xac @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #8] @ 5b6f8 <__cxa_atexit@plt+0x4fed0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #3 │ │ │ │ - b eb7f0 <__cxa_atexit@plt+0xdffc8> │ │ │ │ - strhteq sp, [r0], #172 @ 0xac │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5b794 <__cxa_atexit@plt+0x4ff6c> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5b77c <__cxa_atexit@plt+0x4ff54> │ │ │ │ - ldr r2, [pc, #120] @ 5b7a4 <__cxa_atexit@plt+0x4ff7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5b788 <__cxa_atexit@plt+0x4ff60> │ │ │ │ - ldr r1, [pc, #84] @ 5b7a8 <__cxa_atexit@plt+0x4ff80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 5b7ac <__cxa_atexit@plt+0x4ff84> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r8, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b da688 <__cxa_atexit@plt+0xcee60> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5b7b0 <__cxa_atexit@plt+0x4ff88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsceq sp, r0, r8, asr sl │ │ │ │ - rsceq sp, r0, ip, lsl sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 5b7e4 <__cxa_atexit@plt+0x4ffbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 5b7e8 <__cxa_atexit@plt+0x4ffc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - add r8, r2, #3 │ │ │ │ - b da688 <__cxa_atexit@plt+0xcee60> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sp, r0, r8, ror #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ 5b894 <__cxa_atexit@plt+0x5006c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ands r3, r2, #3 │ │ │ │ - beq 5b870 <__cxa_atexit@plt+0x50048> │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5b87c <__cxa_atexit@plt+0x50054> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #112] @ 5b898 <__cxa_atexit@plt+0x50070> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5b884 <__cxa_atexit@plt+0x5005c> │ │ │ │ - ldr r1, [pc, #84] @ 5b89c <__cxa_atexit@plt+0x50074> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 5b8a0 <__cxa_atexit@plt+0x50078> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - add r8, r0, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b da688 <__cxa_atexit@plt+0xcee60> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - rsceq sp, r0, r4, ror #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5b91c <__cxa_atexit@plt+0x500f4> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #96] @ 5b934 <__cxa_atexit@plt+0x5010c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5b924 <__cxa_atexit@plt+0x500fc> │ │ │ │ - ldr r1, [pc, #68] @ 5b938 <__cxa_atexit@plt+0x50110> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 5b93c <__cxa_atexit@plt+0x50114> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - add r8, r0, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b da688 <__cxa_atexit@plt+0xcee60> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - strhteq sp, [r0], #136 @ 0x88 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b9a4 <__cxa_atexit@plt+0x5017c> │ │ │ │ - ldr r2, [pc, #80] @ 5b9ac <__cxa_atexit@plt+0x50184> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 5b9b0 <__cxa_atexit@plt+0x50188> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5b994 <__cxa_atexit@plt+0x5016c> │ │ │ │ - ldr r3, [pc, #44] @ 5b9b4 <__cxa_atexit@plt+0x5018c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-12]! │ │ │ │ - str r3, [r5] │ │ │ │ - b 5ba3c <__cxa_atexit@plt+0x50214> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq sl, pc, ip, lsl #13 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 5b9d8 <__cxa_atexit@plt+0x501b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - b 5ba3c <__cxa_atexit@plt+0x50214> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5ba10 <__cxa_atexit@plt+0x501e8> │ │ │ │ - ldr r2, [pc, #40] @ 5ba28 <__cxa_atexit@plt+0x50200> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5ba2c <__cxa_atexit@plt+0x50204> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rsceq sl, pc, r4, lsr #12 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5bb28 <__cxa_atexit@plt+0x50300> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5baf0 <__cxa_atexit@plt+0x502c8> │ │ │ │ - ldr lr, [pc, #232] @ 5bb48 <__cxa_atexit@plt+0x50320> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bb08 <__cxa_atexit@plt+0x502e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5bb34 <__cxa_atexit@plt+0x5030c> │ │ │ │ - ldr r1, [pc, #176] @ 5bb4c <__cxa_atexit@plt+0x50324> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #-12]! │ │ │ │ - ldr r0, [pc, #168] @ 5bb50 <__cxa_atexit@plt+0x50328> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5bb14 <__cxa_atexit@plt+0x502ec> │ │ │ │ - ldr r7, [pc, #116] @ 5bb54 <__cxa_atexit@plt+0x5032c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - ldr r7, [pc, #96] @ 5bb58 <__cxa_atexit@plt+0x50330> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - rsceq sl, pc, r8, lsl #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5bbe4 <__cxa_atexit@plt+0x503bc> │ │ │ │ - ldr r2, [pc, #112] @ 5bbf0 <__cxa_atexit@plt+0x503c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ 5bbf4 <__cxa_atexit@plt+0x503cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r2] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5bbd8 <__cxa_atexit@plt+0x503b0> │ │ │ │ - ldr r7, [pc, #48] @ 5bbf8 <__cxa_atexit@plt+0x503d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5bc1c <__cxa_atexit@plt+0x503f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5bc9c <__cxa_atexit@plt+0x50474> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5bcf4 <__cxa_atexit@plt+0x504cc> │ │ │ │ - ldr r7, [pc, #216] @ 5bd2c <__cxa_atexit@plt+0x50504> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #204] @ 5bd30 <__cxa_atexit@plt+0x50508> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [pc, #192] @ 5bd34 <__cxa_atexit@plt+0x5050c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #12]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5bd00 <__cxa_atexit@plt+0x504d8> │ │ │ │ - ldr r7, [pc, #112] @ 5bd20 <__cxa_atexit@plt+0x504f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 5bd24 <__cxa_atexit@plt+0x504fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r7, [pc, #68] @ 5bd28 <__cxa_atexit@plt+0x50500> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #24]! │ │ │ │ - sub r8, r6, #18 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 5bd1c <__cxa_atexit@plt+0x504f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 5bd08 <__cxa_atexit@plt+0x504e0> │ │ │ │ - ldr r3, [pc, #16] @ 5bd18 <__cxa_atexit@plt+0x504f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sl, pc, r4, lsl #7 │ │ │ │ - rsceq sl, pc, r4, lsr r3 @ │ │ │ │ - rsceq sl, pc, ip, asr #6 │ │ │ │ - rsceq sl, pc, r0, ror #7 │ │ │ │ - smlaleq sl, pc, r8, r3 @ │ │ │ │ - strhteq sl, [pc], #60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5bda4 <__cxa_atexit@plt+0x5057c> │ │ │ │ - ldr r7, [pc, #92] @ 5bdbc <__cxa_atexit@plt+0x50594> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #80] @ 5bdc0 <__cxa_atexit@plt+0x50598> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 5bdc4 <__cxa_atexit@plt+0x5059c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r7, r8 │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str lr, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - str r7, [r8, #32] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 5bdc8 <__cxa_atexit@plt+0x505a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq sl, [pc], #36 @ │ │ │ │ - rsceq sl, pc, ip, lsl #5 │ │ │ │ - strhteq sl, [pc], #32 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5be38 <__cxa_atexit@plt+0x50610> │ │ │ │ - ldr r7, [pc, #92] @ 5be50 <__cxa_atexit@plt+0x50628> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 5be54 <__cxa_atexit@plt+0x5062c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r7, [pc, #48] @ 5be58 <__cxa_atexit@plt+0x50630> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #24]! │ │ │ │ - sub r8, r6, #18 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 5be5c <__cxa_atexit@plt+0x50634> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, pc, r0, asr #4 │ │ │ │ - strdeq sl, [pc], #16 @ │ │ │ │ - rsceq sl, pc, r8, lsl #4 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ + rsceq sl, pc, r0, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5bedc <__cxa_atexit@plt+0x506b4> │ │ │ │ - ldr r2, [pc, #124] @ 5bef8 <__cxa_atexit@plt+0x506d0> │ │ │ │ + bhi 5bee8 <__cxa_atexit@plt+0x506c0> │ │ │ │ + ldr r2, [pc, #124] @ 5bf04 <__cxa_atexit@plt+0x506dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 5befc <__cxa_atexit@plt+0x506d4> │ │ │ │ + ldr r1, [pc, #116] @ 5bf08 <__cxa_atexit@plt+0x506e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5bed0 <__cxa_atexit@plt+0x506a8> │ │ │ │ + beq 5bedc <__cxa_atexit@plt+0x506b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 5bee4 <__cxa_atexit@plt+0x506bc> │ │ │ │ - ldr r3, [pc, #76] @ 5bf00 <__cxa_atexit@plt+0x506d8> │ │ │ │ + bcc 5bef0 <__cxa_atexit@plt+0x506c8> │ │ │ │ + ldr r3, [pc, #76] @ 5bf0c <__cxa_atexit@plt+0x506e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -82353,7233 +82356,7230 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq sl, pc, r0, ror r1 @ │ │ │ │ - rsceq sl, pc, ip, asr r1 @ │ │ │ │ + rsceq sl, pc, r4, ror #2 │ │ │ │ + rsceq sl, pc, r0, asr r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5bf40 <__cxa_atexit@plt+0x50718> │ │ │ │ - ldr r2, [pc, #36] @ 5bf4c <__cxa_atexit@plt+0x50724> │ │ │ │ + bcc 5bf4c <__cxa_atexit@plt+0x50724> │ │ │ │ + ldr r2, [pc, #36] @ 5bf58 <__cxa_atexit@plt+0x50730> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, pc, r8, ror #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5bfd4 <__cxa_atexit@plt+0x507ac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5bfe0 <__cxa_atexit@plt+0x507b8> │ │ │ │ - ldr r2, [pc, #132] @ 5c004 <__cxa_atexit@plt+0x507dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 5c008 <__cxa_atexit@plt+0x507e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r1, r9, sl} │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5bff0 <__cxa_atexit@plt+0x507c8> │ │ │ │ - ldr r7, [pc, #92] @ 5c00c <__cxa_atexit@plt+0x507e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5bfc8 <__cxa_atexit@plt+0x507a0> │ │ │ │ - mov r7, sl │ │ │ │ - b 5c2f4 <__cxa_atexit@plt+0x50acc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrdeq sl, [pc], #12 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5bfac <__cxa_atexit@plt+0x50784> │ │ │ │ + ldr r3, [pc, #64] @ 5bfc4 <__cxa_atexit@plt+0x5079c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #52] @ 5bfc8 <__cxa_atexit@plt+0x507a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + str r8, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5c010 <__cxa_atexit@plt+0x507e8> │ │ │ │ + ldr r7, [pc, #24] @ 5bfcc <__cxa_atexit@plt+0x507a4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - rsceq sl, pc, r0, ror r0 @ │ │ │ │ - andeq r0, r0, r0, asr #6 │ │ │ │ - rsceq sp, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c074 <__cxa_atexit@plt+0x5084c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 5c090 <__cxa_atexit@plt+0x50868> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c07c <__cxa_atexit@plt+0x50854> │ │ │ │ - ldr r7, [pc, #68] @ 5c094 <__cxa_atexit@plt+0x5086c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5c068 <__cxa_atexit@plt+0x50840> │ │ │ │ - mov r7, sl │ │ │ │ - b 5c2f4 <__cxa_atexit@plt+0x50acc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + ldrdeq sl, [pc], #0 @ │ │ │ │ + rsceq sp, r0, r0, asr #2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5c020 <__cxa_atexit@plt+0x507f8> │ │ │ │ + ldr r3, [pc, #64] @ 5c038 <__cxa_atexit@plt+0x50810> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #52] @ 5c03c <__cxa_atexit@plt+0x50814> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + str r8, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5c098 <__cxa_atexit@plt+0x50870> │ │ │ │ + ldr r7, [pc, #24] @ 5c040 <__cxa_atexit@plt+0x50818> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r9, pc, r0, asr #31 │ │ │ │ - andeq r0, r0, r0, lsr #5 │ │ │ │ - rsceq sp, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + rsceq sl, pc, ip, asr r0 @ │ │ │ │ + rsceq sp, r0, ip, asr #1 │ │ │ │ + rsceq ip, r0, r0, ror #31 │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5c0d0 <__cxa_atexit@plt+0x508a8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5c0d8 <__cxa_atexit@plt+0x508b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 5c080 <__cxa_atexit@plt+0x50858> │ │ │ │ + ldr r5, [pc, #40] @ 5c098 <__cxa_atexit@plt+0x50870> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 5c0e8 <__cxa_atexit@plt+0x508c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, #0 │ │ │ │ + b 9d8aac <__cxa_atexit@plt+0x9cd284> │ │ │ │ + ldr r7, [pc, #20] @ 5c09c <__cxa_atexit@plt+0x50874> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - rsceq r9, pc, r8, lsr pc @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5c1ac <__cxa_atexit@plt+0x50984> │ │ │ │ - ldr r3, [pc, #208] @ 5c1cc <__cxa_atexit@plt+0x509a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 5c18c <__cxa_atexit@plt+0x50964> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5c19c <__cxa_atexit@plt+0x50974> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5c1b4 <__cxa_atexit@plt+0x5098c> │ │ │ │ - ldr lr, [pc, #152] @ 5c1d0 <__cxa_atexit@plt+0x509a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #128] @ 5c1d4 <__cxa_atexit@plt+0x509ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r2, r3, #19 │ │ │ │ - ldr r8, [pc, #120] @ 5c1d8 <__cxa_atexit@plt+0x509b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + rsceq ip, r0, ip, lsr #31 │ │ │ │ + rsceq sp, r0, r4, ror r0 │ │ │ │ + rsceq sp, r0, r0, asr r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r8, r4 │ │ │ │ + ldr sl, [r7, #23] │ │ │ │ + ldr r9, [r7, #27] │ │ │ │ + cmp sl, #0 │ │ │ │ + bmi 5c178 <__cxa_atexit@plt+0x50950> │ │ │ │ + cmp sl, r9 │ │ │ │ + bgt 5c178 <__cxa_atexit@plt+0x50950> │ │ │ │ + ldr r3, [pc, #320] @ 5c214 <__cxa_atexit@plt+0x509ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r4, [r2, #15] │ │ │ │ + ldr r9, [r2, #19] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 5c1d0 <__cxa_atexit@plt+0x509a8> │ │ │ │ + add r3, r4, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, sl, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r9, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 5c108 <__cxa_atexit@plt+0x508e0> │ │ │ │ + add r3, r3, sl, lsr #7 │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ + ldr r1, [pc, #240] @ 5c218 <__cxa_atexit@plt+0x509f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r4] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r3, r2, lsl #2] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c1fc <__cxa_atexit@plt+0x509d4> │ │ │ │ + ldr r2, [pc, #212] @ 5c21c <__cxa_atexit@plt+0x509f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r7, ip, lr} │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + tst lr, #3 │ │ │ │ + beq 5c1a0 <__cxa_atexit@plt+0x50978> │ │ │ │ + mov r4, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, lr │ │ │ │ + b 5c298 <__cxa_atexit@plt+0x50a70> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c1b4 <__cxa_atexit@plt+0x5098c> │ │ │ │ + ldr r5, [pc, #148] @ 5c220 <__cxa_atexit@plt+0x509f8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r4, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b 9d8aac <__cxa_atexit@plt+0x9cd284> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r4, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #84] @ 5c210 <__cxa_atexit@plt+0x509e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r8, #-8] │ │ │ │ + mov r4, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + add r3, r4, sl, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r8 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + str ip, [sp] │ │ │ │ + bl cdd470 <__cxa_atexit@plt+0xcd1c48> │ │ │ │ + ldr ip, [sp] │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 5c0f8 <__cxa_atexit@plt+0x508d0> │ │ │ │ + ldr r0, [r8, #-8] │ │ │ │ + mov r4, r8 │ │ │ │ + mov r8, ip │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r0, r0, asr #30 │ │ │ │ + rsceq r9, pc, r8, asr #30 │ │ │ │ + strdeq r9, [pc], #232 @ │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + smlaleq ip, r0, r0, lr │ │ │ │ + rsceq ip, r0, ip, asr #29 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, ip │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c280 <__cxa_atexit@plt+0x50a58> │ │ │ │ + ldr r3, [pc, #64] @ 5c288 <__cxa_atexit@plt+0x50a60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5c274 <__cxa_atexit@plt+0x50a4c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5c298 <__cxa_atexit@plt+0x50a70> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - ldrdeq r9, [pc], #224 @ │ │ │ │ - smlaleq r9, pc, ip, lr @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5c260 <__cxa_atexit@plt+0x50a38> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5c274 <__cxa_atexit@plt+0x50a4c> │ │ │ │ - ldr r2, [pc, #124] @ 5c284 <__cxa_atexit@plt+0x50a5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #96] @ 5c288 <__cxa_atexit@plt+0x50a60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #19 │ │ │ │ - ldr r9, [pc, #88] @ 5c28c <__cxa_atexit@plt+0x50a64> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq ip, r0, r8, ror #28 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r8, [pc, #208] @ 5c378 <__cxa_atexit@plt+0x50b50> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 5c350 <__cxa_atexit@plt+0x50b28> │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, r1 │ │ │ │ + add r3, r0, #32 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc 5c364 <__cxa_atexit@plt+0x50b3c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldmib r5, {ip, lr} │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + str r8, [r0, #4] │ │ │ │ + str r2, [r0, #8] │ │ │ │ + str r7, [r0, #12] │ │ │ │ + str lr, [r0, #16] │ │ │ │ + str ip, [r0, #20] │ │ │ │ + str sl, [r0, #24] │ │ │ │ + str r9, [r0, #28] │ │ │ │ + str fp, [r0, #32] │ │ │ │ + add r0, r0, #5 │ │ │ │ + ldr r2, [lr, #1] │ │ │ │ + ldr r7, [lr, #5] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + ldr r0, [pc, #88] @ 5c37c <__cxa_atexit@plt+0x50b54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + add r1, r1, #32 │ │ │ │ + tst r3, #3 │ │ │ │ + mov r7, r3 │ │ │ │ + bne 5c2a8 <__cxa_atexit@plt+0x50a80> │ │ │ │ + add r6, r6, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + add r6, r6, r1 │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - strdeq r9, [pc], #220 @ │ │ │ │ - rsceq r9, pc, r8, asr #27 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5c3f8 <__cxa_atexit@plt+0x50bd0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #88] @ 5c40c <__cxa_atexit@plt+0x50be4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2] │ │ │ │ + sub r9, r6, #23 │ │ │ │ + ldr r1, [pc, #76] @ 5c410 <__cxa_atexit@plt+0x50be8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + ldr r8, [pc, #68] @ 5c414 <__cxa_atexit@plt+0x50bec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #64] @ 5c418 <__cxa_atexit@plt+0x50bf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7, r8} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, pc, r8, asr ip @ │ │ │ │ + rsceq r9, pc, r4, asr ip @ │ │ │ │ + rsceq r9, pc, r4, asr #24 │ │ │ │ + rsceq r9, pc, r8, lsr ip @ │ │ │ │ + ldrdeq ip, [r0], #204 @ 0xcc @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5c2d4 <__cxa_atexit@plt+0x50aac> │ │ │ │ - ldr r7, [pc, #52] @ 5c2e4 <__cxa_atexit@plt+0x50abc> │ │ │ │ + bhi 5c46c <__cxa_atexit@plt+0x50c44> │ │ │ │ + ldr r7, [pc, #60] @ 5c480 <__cxa_atexit@plt+0x50c58> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5c2c8 <__cxa_atexit@plt+0x50aa0> │ │ │ │ - mov r7, sl │ │ │ │ - b 5c2f4 <__cxa_atexit@plt+0x50acc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5c2e8 <__cxa_atexit@plt+0x50ac0> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #52] @ 5c484 <__cxa_atexit@plt+0x50c5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #129 @ 0x81 │ │ │ │ + ldr r7, [pc, #44] @ 5c488 <__cxa_atexit@plt+0x50c60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #24] @ 5c48c <__cxa_atexit@plt+0x50c64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq ip, r0, r0, ror #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5c370 <__cxa_atexit@plt+0x50b48> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5c394 <__cxa_atexit@plt+0x50b6c> │ │ │ │ - ldr r2, [pc, #132] @ 5c3a0 <__cxa_atexit@plt+0x50b78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #128] @ 5c3a4 <__cxa_atexit@plt+0x50b7c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub r1, r6, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq r9, pc, r8, asr #23 │ │ │ │ + ldrdeq r9, [pc], #200 @ │ │ │ │ + rsceq ip, r0, r0, lsr #25 │ │ │ │ + rsceq ip, r0, ip, ror #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #128] @ 5c530 <__cxa_atexit@plt+0x50d08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5c384 <__cxa_atexit@plt+0x50b5c> │ │ │ │ - ldr r2, [pc, #72] @ 5c3a8 <__cxa_atexit@plt+0x50b80> │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5c510 <__cxa_atexit@plt+0x50ce8> │ │ │ │ + ldr r2, [pc, #104] @ 5c534 <__cxa_atexit@plt+0x50d0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5] │ │ │ │ str r2, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5c510 <__cxa_atexit@plt+0x50ce8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + subs r3, r7, #1 │ │ │ │ + movmi r7, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 5c51c <__cxa_atexit@plt+0x50cf4> │ │ │ │ + ldr r2, [pc, #68] @ 5c53c <__cxa_atexit@plt+0x50d14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #52] @ 5c540 <__cxa_atexit@plt+0x50d18> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 5ba3c <__cxa_atexit@plt+0x50214> │ │ │ │ - ldr r7, [pc, #52] @ 5c3ac <__cxa_atexit@plt+0x50b84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #20] @ 5c538 <__cxa_atexit@plt+0x50d10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r9, pc, r8, lsl #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 5c3d0 <__cxa_atexit@plt+0x50ba8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5ba3c <__cxa_atexit@plt+0x50214> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5c400 <__cxa_atexit@plt+0x50bd8> │ │ │ │ + rsceq r9, pc, r4, ror #21 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + rsceq r9, pc, r0, lsr fp @ │ │ │ │ + strhteq ip, [r0], #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #96] @ 5c5b8 <__cxa_atexit@plt+0x50d90> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5c3f8 <__cxa_atexit@plt+0x50bd0> │ │ │ │ - b 5c40c <__cxa_atexit@plt+0x50be4> │ │ │ │ + beq 5c59c <__cxa_atexit@plt+0x50d74> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + subs r3, r7, #1 │ │ │ │ + movmi r7, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 5c5a4 <__cxa_atexit@plt+0x50d7c> │ │ │ │ + ldr r2, [pc, #60] @ 5c5c0 <__cxa_atexit@plt+0x50d98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #44] @ 5c5c4 <__cxa_atexit@plt+0x50d9c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r2, lr} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5c46c <__cxa_atexit@plt+0x50c44> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5c4c8 <__cxa_atexit@plt+0x50ca0> │ │ │ │ - ldr r7, [pc, #176] @ 5c4f0 <__cxa_atexit@plt+0x50cc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #172] @ 5c4f4 <__cxa_atexit@plt+0x50ccc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #12 │ │ │ │ - stm r1, {r0, r2, r9, lr} │ │ │ │ - str r6, [r6, #28] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 5c0e8 <__cxa_atexit@plt+0x508c0> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5c4d0 <__cxa_atexit@plt+0x50ca8> │ │ │ │ - ldr r7, [pc, #100] @ 5c4e4 <__cxa_atexit@plt+0x50cbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #19 │ │ │ │ - ldr r8, [pc, #84] @ 5c4e8 <__cxa_atexit@plt+0x50cc0> │ │ │ │ + ldr r7, [pc, #16] @ 5c5bc <__cxa_atexit@plt+0x50d94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq r9, pc, ip, asr sl @ │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + rsceq r9, pc, r4, lsr #21 │ │ │ │ + rsceq ip, r0, r4, lsr fp │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + subs r3, r7, #1 │ │ │ │ + movmi r7, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 5c608 <__cxa_atexit@plt+0x50de0> │ │ │ │ + ldr r2, [pc, #44] @ 5c61c <__cxa_atexit@plt+0x50df4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #28] @ 5c620 <__cxa_atexit@plt+0x50df8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #80] @ 5c4ec <__cxa_atexit@plt+0x50cc4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r2, r9} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r7, #32 │ │ │ │ - b 5c4d4 <__cxa_atexit@plt+0x50cac> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ + ldr r7, [pc, #20] @ 5c624 <__cxa_atexit@plt+0x50dfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r9, pc, r8, lsr sl @ │ │ │ │ + strdeq r9, [pc], #152 @ │ │ │ │ + ldrdeq ip, [r0], #164 @ 0xa4 @ │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5c6e0 <__cxa_atexit@plt+0x50eb8> │ │ │ │ + ldr r8, [pc, #168] @ 5c6f8 <__cxa_atexit@plt+0x50ed0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #164] @ 5c6fc <__cxa_atexit@plt+0x50ed4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #160] @ 5c700 <__cxa_atexit@plt+0x50ed8> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #12]! │ │ │ │ + ldmdb r2, {r0, r9} │ │ │ │ + str sl, [r2] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + sub r7, r6, #21 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + sub r3, r2, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c6ec <__cxa_atexit@plt+0x50ec4> │ │ │ │ + ldr r2, [pc, #92] @ 5c704 <__cxa_atexit@plt+0x50edc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + ldr r7, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r6, #-16] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5c6d0 <__cxa_atexit@plt+0x50ea8> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 5c298 <__cxa_atexit@plt+0x50a70> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffad4 │ │ │ │ - rsceq r9, pc, r8, ror #22 │ │ │ │ - rsceq r9, pc, r8, lsl #23 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + rsceq ip, r0, r0, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - str sl, [sp] │ │ │ │ - str r8, [sp, #4] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr ip, [pc, #708] @ 5c7fc <__cxa_atexit@plt+0x50fd4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r6, [pc, #704] @ 5c800 <__cxa_atexit@plt+0x50fd8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 5c560 <__cxa_atexit@plt+0x50d38> │ │ │ │ - str lr, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r2, #-20] @ 0xffffffec │ │ │ │ - str r8, [r2, #-16] │ │ │ │ - str lr, [r2, #-12] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - sub r1, r1, #24 │ │ │ │ - add r2, r5, r1 │ │ │ │ - add r4, r7, r1 │ │ │ │ - cmp fp, r4 │ │ │ │ - bhi 5c794 <__cxa_atexit@plt+0x50f6c> │ │ │ │ - ldr r4, [r5, r1] │ │ │ │ - and r3, r4, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 5c5a8 <__cxa_atexit@plt+0x50d80> │ │ │ │ - add lr, r4, #3 │ │ │ │ - ldm lr, {r3, r8, lr} │ │ │ │ - ldr r0, [r4, #15] │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - cmp r9, sl │ │ │ │ - blt 5c544 <__cxa_atexit@plt+0x50d1c> │ │ │ │ - beq 5c628 <__cxa_atexit@plt+0x50e00> │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r2, #-20] @ 0xffffffec │ │ │ │ - b 5c54c <__cxa_atexit@plt+0x50d24> │ │ │ │ - ldr r7, [pc, #608] @ 5c810 <__cxa_atexit@plt+0x50fe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r3, r1]! │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #160] @ 5c7bc <__cxa_atexit@plt+0x50f94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5c688 <__cxa_atexit@plt+0x50e60> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - add r2, r0, #24 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 5c7c4 <__cxa_atexit@plt+0x50f9c> │ │ │ │ - ldr r8, [pc, #552] @ 5c814 <__cxa_atexit@plt+0x50fec> │ │ │ │ + beq 5c78c <__cxa_atexit@plt+0x50f64> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + add r3, r5, #4 │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c7a8 <__cxa_atexit@plt+0x50f80> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + subs r7, r2, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + movlt r7, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 5c794 <__cxa_atexit@plt+0x50f6c> │ │ │ │ + ldr r3, [pc, #100] @ 5c7c8 <__cxa_atexit@plt+0x50fa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r8, [pc, #68] @ 5c7cc <__cxa_atexit@plt+0x50fa4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r3, [pc, #544] @ 5c818 <__cxa_atexit@plt+0x50ff0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r6, r3, #2 │ │ │ │ - ldr r3, [r5, r1]! │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r8, [r0, #4] │ │ │ │ - str r7, [r0, #8] │ │ │ │ - str r3, [r0, #12] │ │ │ │ - str r6, [r0, #16] │ │ │ │ - str r6, [r0, #20] │ │ │ │ - str lr, [r0, #24] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r1 │ │ │ │ - ldr r9, [r4, #19] │ │ │ │ - ldr r7, [sp] │ │ │ │ - cmp r7, r8 │ │ │ │ - bne 5c69c <__cxa_atexit@plt+0x50e74> │ │ │ │ - ldr r6, [pc, #456] @ 5c808 <__cxa_atexit@plt+0x50fe0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2, #-24] @ 0xffffffe8 │ │ │ │ - mov r6, r5 │ │ │ │ - str r7, [r6, r1]! │ │ │ │ - sub r7, r6, #20 │ │ │ │ - stm r7, {r4, r9, lr} │ │ │ │ - stmdb r6, {r0, r3} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - beq 5c720 <__cxa_atexit@plt+0x50ef8> │ │ │ │ - ldr r3, [r2, #-4] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 5c738 <__cxa_atexit@plt+0x50f10> │ │ │ │ - ldr r7, [r2, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, r1]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 5c7c0 <__cxa_atexit@plt+0x50f98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #352] @ 5c804 <__cxa_atexit@plt+0x50fdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, r1]! │ │ │ │ - str r9, [r3, #-12] │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ + ldr r7, [pc, #20] @ 5c7c4 <__cxa_atexit@plt+0x50f9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq r9, pc, ip, ror #16 │ │ │ │ + rsceq ip, r0, r0, lsr #17 │ │ │ │ + @ instruction: 0xfffff0e8 │ │ │ │ + strhteq r9, [pc], #132 │ │ │ │ + rsceq ip, r0, r8, ror r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + add r3, r5, #4 │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c854 <__cxa_atexit@plt+0x5102c> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + subs r7, r2, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + movlt r7, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 5c840 <__cxa_atexit@plt+0x51018> │ │ │ │ + ldr r3, [pc, #88] @ 5c870 <__cxa_atexit@plt+0x51048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r8, [pc, #56] @ 5c874 <__cxa_atexit@plt+0x5104c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b ce9248 <__cxa_atexit@plt+0xcdda20> │ │ │ │ + ldr r7, [pc, #32] @ 5c868 <__cxa_atexit@plt+0x51040> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5c86c <__cxa_atexit@plt+0x51044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, pc, r0, asr #15 │ │ │ │ + strdeq ip, [r0], #116 @ 0x74 @ │ │ │ │ + @ instruction: 0xfffff034 │ │ │ │ + rsceq r9, pc, r0, lsl #16 │ │ │ │ + smlaleq ip, r0, r0, r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c8ac <__cxa_atexit@plt+0x51084> │ │ │ │ + ldr r7, [pc, #32] @ 5c8bc <__cxa_atexit@plt+0x51094> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #12] @ 5c8c0 <__cxa_atexit@plt+0x51098> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq ip, r0, r8, ror #16 │ │ │ │ + rsceq ip, r0, r8, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #96] @ 5c93c <__cxa_atexit@plt+0x51114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #4]! │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c920 <__cxa_atexit@plt+0x510f8> │ │ │ │ + ldr r7, [pc, #68] @ 5c940 <__cxa_atexit@plt+0x51118> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #60] @ 5c944 <__cxa_atexit@plt+0x5111c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #129 @ 0x81 │ │ │ │ + ldr r7, [pc, #52] @ 5c948 <__cxa_atexit@plt+0x51120> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #36] @ 5c94c <__cxa_atexit@plt+0x51124> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + rsceq r9, pc, r0, lsl r7 @ │ │ │ │ + rsceq r9, pc, r0, lsr #16 │ │ │ │ + rsceq ip, r0, ip, ror #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #168] @ 5ca08 <__cxa_atexit@plt+0x511e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r8, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - beq 5c72c <__cxa_atexit@plt+0x50f04> │ │ │ │ + beq 5c9d4 <__cxa_atexit@plt+0x511ac> │ │ │ │ + ldr r1, [pc, #140] @ 5ca0c <__cxa_atexit@plt+0x511e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5c9e0 <__cxa_atexit@plt+0x511b8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 5c7c4 <__cxa_atexit@plt+0x50f9c> │ │ │ │ - ldr lr, [pc, #312] @ 5c820 <__cxa_atexit@plt+0x50ff8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, r1]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + add r1, r6, #20 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 5c9f0 <__cxa_atexit@plt+0x511c8> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r2, [pc, #88] @ 5ca10 <__cxa_atexit@plt+0x511e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + sub r7, r1, #15 │ │ │ │ + mov r6, r1 │ │ │ │ bx ip │ │ │ │ - sub r5, r2, #24 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + rsceq r9, pc, ip, asr r6 @ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #104] @ 5ca90 <__cxa_atexit@plt+0x51268> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5ca78 <__cxa_atexit@plt+0x51250> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5ca80 <__cxa_atexit@plt+0x51258> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r1, [pc, #52] @ 5ca94 <__cxa_atexit@plt+0x5126c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r3, r7} │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5c7d8 <__cxa_atexit@plt+0x50fb0> │ │ │ │ - ldr lr, [pc, #200] @ 5c824 <__cxa_atexit@plt+0x50ffc> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strhteq r9, [pc], #84 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5cae8 <__cxa_atexit@plt+0x512c0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #52] @ 5caf4 <__cxa_atexit@plt+0x512cc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, r1]! │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #128] @ 5c81c <__cxa_atexit@plt+0x50ff4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r9, pc, r4, asr r5 @ │ │ │ │ + rsceq ip, r0, r4, ror #1 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r8 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5cb98 <__cxa_atexit@plt+0x51370> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r8, [r5] │ │ │ │ + cmp r7, r2 │ │ │ │ + bne 5cb38 <__cxa_atexit@plt+0x51310> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #136] @ 5cbc8 <__cxa_atexit@plt+0x513a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5cb88 <__cxa_atexit@plt+0x51360> │ │ │ │ + ldr r7, [pc, #104] @ 5cbcc <__cxa_atexit@plt+0x513a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5cbac <__cxa_atexit@plt+0x51384> │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 5a4d0 <__cxa_atexit@plt+0x4eca8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 5cbd4 <__cxa_atexit@plt+0x513ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5cbd0 <__cxa_atexit@plt+0x513a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r2, #-12]! │ │ │ │ - str r9, [r2, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r2, #8] │ │ │ │ mov r5, r2 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - sub r5, r2, #20 │ │ │ │ - ldr r7, [pc, #40] @ 5c80c <__cxa_atexit@plt+0x50fe4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq ip, r0, r4, lsl r1 │ │ │ │ + smlaleq ip, r0, ip, r5 │ │ │ │ + rsceq ip, r0, r8 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #52] @ 5cc24 <__cxa_atexit@plt+0x513fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-20] @ 0xffffffec │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r8, ror #6 │ │ │ │ - andeq r0, r0, ip, lsl r5 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - muleq r0, r8, r2 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, ip, ror r2 │ │ │ │ - rsceq r9, pc, r4, asr #22 │ │ │ │ - rsceq r9, pc, ip, lsr fp @ │ │ │ │ - rsceq ip, r0, ip, lsr sl │ │ │ │ - rsceq r9, pc, r8, asr #20 │ │ │ │ - ldrdeq r9, [pc], #148 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5cc14 <__cxa_atexit@plt+0x513ec> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 5a4d0 <__cxa_atexit@plt+0x4eca8> │ │ │ │ + ldr r7, [pc, #12] @ 5cc28 <__cxa_atexit@plt+0x51400> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq ip, r0, ip, lsr #1 │ │ │ │ + strhteq fp, [r0], #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5cc60 <__cxa_atexit@plt+0x51438> │ │ │ │ + ldr r3, [pc, #40] @ 5cc74 <__cxa_atexit@plt+0x5144c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5cc6c <__cxa_atexit@plt+0x51444> │ │ │ │ + b 5cc84 <__cxa_atexit@plt+0x5145c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 5cd7c <__cxa_atexit@plt+0x51554> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq fp, r0, r8, ror #30 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5c884 <__cxa_atexit@plt+0x5105c> │ │ │ │ - ldr r8, [pc, #68] @ 5c890 <__cxa_atexit@plt+0x51068> │ │ │ │ + bcc 5cd18 <__cxa_atexit@plt+0x514f0> │ │ │ │ + ldr lr, [pc, #132] @ 5cd24 <__cxa_atexit@plt+0x514fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r8, [pc, #116] @ 5cd28 <__cxa_atexit@plt+0x51500> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 5c894 <__cxa_atexit@plt+0x5106c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ + sub r1, r6, #22 │ │ │ │ + ldr ip, [pc, #108] @ 5cd2c <__cxa_atexit@plt+0x51504> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r5] │ │ │ │ + sub sl, r6, #11 │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str sl, [r5, #20] │ │ │ │ + stmib r3, {r8, lr} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5cd10 <__cxa_atexit@plt+0x514e8> │ │ │ │ + ldr r3, [pc, #52] @ 5cd30 <__cxa_atexit@plt+0x51508> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, pc, r4, ror #17 │ │ │ │ - ldrdeq r9, [pc], #140 @ │ │ │ │ - rsceq ip, r0, ip, lsr #18 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsceq r9, pc, r8, asr #6 │ │ │ │ + rsceq r9, pc, r0, lsr r5 @ │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + rsceq fp, r0, ip, lsr #29 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 5c8bc <__cxa_atexit@plt+0x51094> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov sl, r7 │ │ │ │ - b 17f644 <__cxa_atexit@plt+0x173e1c> │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + ldr r3, [pc, #24] @ 5cd60 <__cxa_atexit@plt+0x51538> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 5c8f8 <__cxa_atexit@plt+0x510d0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #4] │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5c950 <__cxa_atexit@plt+0x51128> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #88] @ 5c978 <__cxa_atexit@plt+0x51150> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5ce14 <__cxa_atexit@plt+0x515ec> │ │ │ │ + ldr r9, [pc, #148] @ 5ce30 <__cxa_atexit@plt+0x51608> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #144] @ 5ce34 <__cxa_atexit@plt+0x5160c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #24] @ 5c974 <__cxa_atexit@plt+0x5114c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r1, [pc, #132] @ 5ce38 <__cxa_atexit@plt+0x51610> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #124] @ 5ce3c <__cxa_atexit@plt+0x51614> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #22 │ │ │ │ + str r9, [r5] │ │ │ │ + sub sl, r6, #11 │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5ce0c <__cxa_atexit@plt+0x515e4> │ │ │ │ + ldr r3, [pc, #72] @ 5ce40 <__cxa_atexit@plt+0x51618> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 5ce44 <__cxa_atexit@plt+0x5161c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsceq r9, pc, r8, asr r2 @ │ │ │ │ + rsceq r9, pc, ip, asr #4 │ │ │ │ + rsceq r9, pc, r0, lsr r4 @ │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + smlaleq fp, r0, r8, sp │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r9, pc, r0, lsl r8 @ │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + mov r7, fp │ │ │ │ + b 5cd7c <__cxa_atexit@plt+0x51554> │ │ │ │ + rsceq fp, r0, r0, lsl #27 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 5ce8c <__cxa_atexit@plt+0x51664> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 5888c <__cxa_atexit@plt+0x4d064> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5c9d4 <__cxa_atexit@plt+0x511ac> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ 5c9ec <__cxa_atexit@plt+0x511c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 5c9f0 <__cxa_atexit@plt+0x511c8> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r0, r8, lsl #5 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5cf2c <__cxa_atexit@plt+0x51704> │ │ │ │ + ldr r3, [pc, #112] @ 5cf3c <__cxa_atexit@plt+0x51714> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r9, [r5, #4] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5cf0c <__cxa_atexit@plt+0x516e4> │ │ │ │ + ldr r3, [pc, #92] @ 5cf40 <__cxa_atexit@plt+0x51718> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5cf1c <__cxa_atexit@plt+0x516f4> │ │ │ │ + ldr r7, [pc, #68] @ 5cf44 <__cxa_atexit@plt+0x5171c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5cf48 <__cxa_atexit@plt+0x51720> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq ip, r0, r0, lsl r2 │ │ │ │ + rsceq ip, r0, r8, ror #3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 5cf9c <__cxa_atexit@plt+0x51774> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, pc, r8, lsl #15 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5cf90 <__cxa_atexit@plt+0x51768> │ │ │ │ + ldr r3, [pc, #36] @ 5cfa0 <__cxa_atexit@plt+0x51778> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smlaleq ip, r0, r0, r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 5cfd0 <__cxa_atexit@plt+0x517a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5ca44 <__cxa_atexit@plt+0x5121c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 5ca50 <__cxa_atexit@plt+0x51228> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, pc, r4, lsl #14 │ │ │ │ - rsceq ip, r0, r4, ror #14 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 5ca78 <__cxa_atexit@plt+0x51250> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bcc 5d018 <__cxa_atexit@plt+0x517f0> │ │ │ │ + ldr r2, [pc, #56] @ 5d030 <__cxa_atexit@plt+0x51808> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #48] @ 5d034 <__cxa_atexit@plt+0x5180c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - b 17d1d4 <__cxa_atexit@plt+0x1719ac> │ │ │ │ - rsceq ip, r0, r0, ror #14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5cac0 <__cxa_atexit@plt+0x51298> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 5cac8 <__cxa_atexit@plt+0x512a0> │ │ │ │ + ldr r3, [pc, #24] @ 5d038 <__cxa_atexit@plt+0x51810> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + rsceq r9, pc, r0, asr #3 │ │ │ │ + rsceq r9, pc, r0, rrx │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + strdeq ip, [r0], #12 @ │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 5ceb8 <__cxa_atexit@plt+0x51690> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5d0b0 <__cxa_atexit@plt+0x51888> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5d0a8 <__cxa_atexit@plt+0x51880> │ │ │ │ + ldr r3, [pc, #56] @ 5d0b8 <__cxa_atexit@plt+0x51890> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 5d0bc <__cxa_atexit@plt+0x51894> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 5d0c0 <__cxa_atexit@plt+0x51898> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 29190 <__cxa_atexit@plt+0x1d968> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, pc, r4, asr #10 │ │ │ │ - rsceq ip, r0, r4, lsl r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + rsceq ip, r0, ip, lsl #2 │ │ │ │ + strhteq r8, [pc], #240 │ │ │ │ + rsceq r9, pc, r0, asr #32 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5d0d8 <__cxa_atexit@plt+0x518b0> │ │ │ │ + mov r7, fp │ │ │ │ + b 5d224 <__cxa_atexit@plt+0x519fc> │ │ │ │ + ldr r7, [pc, #8] @ 5d0e8 <__cxa_atexit@plt+0x518c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ 5cb10 <__cxa_atexit@plt+0x512e8> │ │ │ │ + bhi 5d168 <__cxa_atexit@plt+0x51940> │ │ │ │ + ldr r2, [pc, #124] @ 5d184 <__cxa_atexit@plt+0x5195c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 5d188 <__cxa_atexit@plt+0x51960> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 191058 <__cxa_atexit@plt+0x185830> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r9, pc, r0, lsl #10 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5cbb4 <__cxa_atexit@plt+0x5138c> │ │ │ │ - ldr lr, [pc, #160] @ 5cbd4 <__cxa_atexit@plt+0x513ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #148] @ 5cbd8 <__cxa_atexit@plt+0x513b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 5cba8 <__cxa_atexit@plt+0x51380> │ │ │ │ + beq 5d15c <__cxa_atexit@plt+0x51934> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 5cbc0 <__cxa_atexit@plt+0x51398> │ │ │ │ - ldr r8, [pc, #112] @ 5cbdc <__cxa_atexit@plt+0x513b4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #104] @ 5cbe0 <__cxa_atexit@plt+0x513b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bcc 5d170 <__cxa_atexit@plt+0x51948> │ │ │ │ + ldr r3, [pc, #76] @ 5d18c <__cxa_atexit@plt+0x51964> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r2, #19 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strhteq r9, [pc], #68 │ │ │ │ - rsceq r9, pc, r4, asr #11 │ │ │ │ - strhteq r9, [pc], #92 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r8, pc, r4, ror #29 │ │ │ │ + ldrdeq r8, [pc], #224 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5cc40 <__cxa_atexit@plt+0x51418> │ │ │ │ - ldr r8, [pc, #68] @ 5cc4c <__cxa_atexit@plt+0x51424> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 5cc50 <__cxa_atexit@plt+0x51428> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ + bcc 5d1cc <__cxa_atexit@plt+0x519a4> │ │ │ │ + ldr r2, [pc, #36] @ 5d1d8 <__cxa_atexit@plt+0x519b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, pc, r8, lsr #10 │ │ │ │ - rsceq r9, pc, r0, lsr #10 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + rsceq r8, pc, ip, asr lr @ │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - ldr r3, [pc, #208] @ 5cd3c <__cxa_atexit@plt+0x51514> │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5cca8 <__cxa_atexit@plt+0x51480> │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5ccb8 <__cxa_atexit@plt+0x51490> │ │ │ │ - cmp r8, #1 │ │ │ │ - beq 5ccdc <__cxa_atexit@plt+0x514b4> │ │ │ │ - sub r2, r5, #8 │ │ │ │ - asr r1, r8, #1 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - sub r7, r7, #8 │ │ │ │ + bhi 5d210 <__cxa_atexit@plt+0x519e8> │ │ │ │ + mov r7, fp │ │ │ │ + b 5d224 <__cxa_atexit@plt+0x519fc> │ │ │ │ + ldr r7, [pc, #8] @ 5d220 <__cxa_atexit@plt+0x519f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + smlaleq fp, r0, r4, pc @ │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5d300 <__cxa_atexit@plt+0x51ad8> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + ldr r8, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 5d2cc <__cxa_atexit@plt+0x51aa4> │ │ │ │ + ldr lr, [pc, #240] @ 5d344 <__cxa_atexit@plt+0x51b1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #236] @ 5d348 <__cxa_atexit@plt+0x51b20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + stm r5, {r2, lr} │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + add r3, r7, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5d31c <__cxa_atexit@plt+0x51af4> │ │ │ │ + ldr r1, [pc, #200] @ 5d35c <__cxa_atexit@plt+0x51b34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #196] @ 5d360 <__cxa_atexit@plt+0x51b38> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r1, [r6, #16]! │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 5cc74 <__cxa_atexit@plt+0x5144c> │ │ │ │ - ldr r7, [pc, #152] @ 5cd48 <__cxa_atexit@plt+0x51520> │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #128] @ 5d354 <__cxa_atexit@plt+0x51b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5d2f0 <__cxa_atexit@plt+0x51ac8> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 5d358 <__cxa_atexit@plt+0x51b30> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #140] @ 5cd4c <__cxa_atexit@plt+0x51524> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #132] @ 5cd50 <__cxa_atexit@plt+0x51528> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r9, r8 │ │ │ │ + ldr r7, [pc, #40] @ 5d34c <__cxa_atexit@plt+0x51b24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #36] @ 5d350 <__cxa_atexit@plt+0x51b28> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 5cd40 <__cxa_atexit@plt+0x51518> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq fp, r0, r8, lsr #19 │ │ │ │ + rsceq fp, r0, r0, ror lr │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq fp, r0, r4, lsr #29 │ │ │ │ + @ instruction: 0xffffd388 │ │ │ │ + rsceq fp, r0, r0, lsl #30 │ │ │ │ + ldrdeq fp, [r0], #208 @ 0xd0 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + rsceq fp, r0, r4, lsr #28 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 5d224 <__cxa_atexit@plt+0x519fc> │ │ │ │ + strdeq fp, [r0], #208 @ 0xd0 @ │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5d448 <__cxa_atexit@plt+0x51c20> │ │ │ │ + ldr r7, [pc, #148] @ 5d468 <__cxa_atexit@plt+0x51c40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + stmdb r5, {r7, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5d42c <__cxa_atexit@plt+0x51c04> │ │ │ │ + ldr r1, [pc, #128] @ 5d46c <__cxa_atexit@plt+0x51c44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 5cd28 <__cxa_atexit@plt+0x51500> │ │ │ │ - ldr r3, [pc, #60] @ 5cd44 <__cxa_atexit@plt+0x5151c> │ │ │ │ + beq 5d43c <__cxa_atexit@plt+0x51c14> │ │ │ │ + ldr r3, [pc, #104] @ 5d470 <__cxa_atexit@plt+0x51c48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5cd34 <__cxa_atexit@plt+0x5150c> │ │ │ │ - b 5cd98 <__cxa_atexit@plt+0x51570> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5d458 <__cxa_atexit@plt+0x51c30> │ │ │ │ + mov r7, fp │ │ │ │ + b 5d224 <__cxa_atexit@plt+0x519fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000003b8 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq ip, r0, r0, asr r5 │ │ │ │ - rsceq r9, pc, r4, ror r4 @ │ │ │ │ - rsceq r9, pc, r4, lsr r3 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #40] @ 5d478 <__cxa_atexit@plt+0x51c50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5d474 <__cxa_atexit@plt+0x51c4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + rsceq fp, r0, ip, asr #26 │ │ │ │ + rsceq fp, r0, r0, ror sp │ │ │ │ + rsceq fp, r0, r8, lsr #26 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #88] @ 5d4e8 <__cxa_atexit@plt+0x51cc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 5cd8c <__cxa_atexit@plt+0x51564> │ │ │ │ - add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 5cd84 <__cxa_atexit@plt+0x5155c> │ │ │ │ - b 5cd98 <__cxa_atexit@plt+0x51570> │ │ │ │ + beq 5d4d0 <__cxa_atexit@plt+0x51ca8> │ │ │ │ + ldr r2, [pc, #64] @ 5d4ec <__cxa_atexit@plt+0x51cc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #16] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5d4d8 <__cxa_atexit@plt+0x51cb0> │ │ │ │ + mov r7, fp │ │ │ │ + b 5d224 <__cxa_atexit@plt+0x519fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #16] @ 5d4f0 <__cxa_atexit@plt+0x51cc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq fp, r0, ip, asr #25 │ │ │ │ + strhteq fp, [r0], #192 @ 0xc0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ 5d540 <__cxa_atexit@plt+0x51d18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5d530 <__cxa_atexit@plt+0x51d08> │ │ │ │ + mov r7, fp │ │ │ │ + b 5d224 <__cxa_atexit@plt+0x519fc> │ │ │ │ + ldr r7, [pc, #12] @ 5d544 <__cxa_atexit@plt+0x51d1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq fp, r0, r4, ror ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5cdec <__cxa_atexit@plt+0x515c4> │ │ │ │ - ldr r2, [pc, #160] @ 5ce4c <__cxa_atexit@plt+0x51624> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5ce34 <__cxa_atexit@plt+0x5160c> │ │ │ │ - ldr r2, [pc, #132] @ 5ce50 <__cxa_atexit@plt+0x51628> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5ce34 <__cxa_atexit@plt+0x5160c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 5ce9c <__cxa_atexit@plt+0x51674> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5ce40 <__cxa_atexit@plt+0x51618> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #72] @ 5ce54 <__cxa_atexit@plt+0x5162c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #4]! │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - ldr r3, [pc, #48] @ 5ce58 <__cxa_atexit@plt+0x51630> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r8 │ │ │ │ + bcc 5d58c <__cxa_atexit@plt+0x51d64> │ │ │ │ + ldr r2, [pc, #56] @ 5d5a4 <__cxa_atexit@plt+0x51d7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #48] @ 5d5a8 <__cxa_atexit@plt+0x51d80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5d5ac <__cxa_atexit@plt+0x51d84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + rsceq r8, pc, ip, asr #24 │ │ │ │ + rsceq r8, pc, ip, ror #21 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq fp, r0, r4, lsl #24 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 5d3c0 <__cxa_atexit@plt+0x51b98> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 5d5e4 <__cxa_atexit@plt+0x51dbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + smlaleq fp, r0, r0, fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 5d608 <__cxa_atexit@plt+0x51de0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + rsceq fp, r0, r8, asr fp │ │ │ │ + rsceq fp, r0, r4, asr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5d664 <__cxa_atexit@plt+0x51e3c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5d65c <__cxa_atexit@plt+0x51e34> │ │ │ │ + ldr r3, [pc, #44] @ 5d66c <__cxa_atexit@plt+0x51e44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 5d670 <__cxa_atexit@plt+0x51e48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 86fb30 <__cxa_atexit@plt+0x864308> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - ldrdeq r9, [pc], #24 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 5ce90 <__cxa_atexit@plt+0x51668> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r0, r0, lsr #21 │ │ │ │ + strdeq r8, [pc], #144 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5d6d4 <__cxa_atexit@plt+0x51eac> │ │ │ │ + ldr r2, [pc, #76] @ 5d6e0 <__cxa_atexit@plt+0x51eb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 5d6e4 <__cxa_atexit@plt+0x51ebc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5d6cc <__cxa_atexit@plt+0x51ea4> │ │ │ │ + ldr r3, [pc, #44] @ 5d6e8 <__cxa_atexit@plt+0x51ec0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5ce88 <__cxa_atexit@plt+0x51660> │ │ │ │ - b 5ce9c <__cxa_atexit@plt+0x51674> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r8, pc, r8, asr r9 @ │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5d70c <__cxa_atexit@plt+0x51ee4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #204] @ 5cf78 <__cxa_atexit@plt+0x51750> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5d744 <__cxa_atexit@plt+0x51f1c> │ │ │ │ + ldr r2, [pc, #40] @ 5d75c <__cxa_atexit@plt+0x51f34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 5d760 <__cxa_atexit@plt+0x51f38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + ldrdeq r8, [pc], #140 @ │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5d79c <__cxa_atexit@plt+0x51f74> │ │ │ │ + ldr r2, [pc, #36] @ 5d7a4 <__cxa_atexit@plt+0x51f7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 5d7a8 <__cxa_atexit@plt+0x51f80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r0, r4, asr sl │ │ │ │ + rsceq r8, pc, r0, ror r8 @ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5cf48 <__cxa_atexit@plt+0x51720> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5d88c <__cxa_atexit@plt+0x52064> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 5cf68 <__cxa_atexit@plt+0x51740> │ │ │ │ - mov lr, #1 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr ip, [r2, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [pc, #136] @ 5cf7c <__cxa_atexit@plt+0x51754> │ │ │ │ + bcc 5d894 <__cxa_atexit@plt+0x5206c> │ │ │ │ + ldr r1, [pc, #200] @ 5d8a8 <__cxa_atexit@plt+0x52080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r7, r1, #2 │ │ │ │ - ldr r8, [pc, #128] @ 5cf80 <__cxa_atexit@plt+0x51758> │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [pc, #192] @ 5d8ac <__cxa_atexit@plt+0x52084> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r9, [r7, #8] │ │ │ │ + str fp, [sp] │ │ │ │ + ldrb fp, [r7, #9] │ │ │ │ + add sl, r2, #1 │ │ │ │ + sub r0, r6, #19 │ │ │ │ + sub r1, r6, #43 @ 0x2b │ │ │ │ + sub r2, r6, #26 │ │ │ │ + ldr ip, [pc, #160] @ 5d8b0 <__cxa_atexit@plt+0x52088> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub lr, r6, #35 @ 0x23 │ │ │ │ + ldr r8, [pc, #152] @ 5d8b4 <__cxa_atexit@plt+0x5208c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r5, [r5, #12] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - ldr r5, [pc, #84] @ 5cf84 <__cxa_atexit@plt+0x5175c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - cmp r1, r9 │ │ │ │ - bge 5cf58 <__cxa_atexit@plt+0x51730> │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #128] @ 5d8b8 <__cxa_atexit@plt+0x52090> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str sl, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #112] @ 5d8bc <__cxa_atexit@plt+0x52094> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r6, #51 @ 0x33 │ │ │ │ + ldr r0, [pc, #104] @ 5d8c0 <__cxa_atexit@plt+0x52098> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r2, r9, #1 │ │ │ │ + strb r2, [r3, #24] │ │ │ │ + sub r2, fp, #1 │ │ │ │ + strb r2, [r3, #8] │ │ │ │ + ldr r3, [pc, #72] @ 5d8c4 <__cxa_atexit@plt+0x5209c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 29190 <__cxa_atexit@plt+0x1d968> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, sl │ │ │ │ - bx ip │ │ │ │ - mov r5, #24 │ │ │ │ + b 5d89c <__cxa_atexit@plt+0x52074> │ │ │ │ + mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + rsceq r8, pc, r8, lsl r8 @ │ │ │ │ + rsceq r8, pc, r4, lsl r8 @ │ │ │ │ + rsceq r8, pc, r0, lsr #17 │ │ │ │ + smlaleq r8, pc, r0, r8 @ │ │ │ │ + rsceq r8, pc, r4, asr #15 │ │ │ │ + strdeq r8, [pc], #116 @ │ │ │ │ + rsceq r8, pc, r0, asr r8 @ │ │ │ │ + rsceq r8, pc, ip, asr r8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5d900 <__cxa_atexit@plt+0x520d8> │ │ │ │ + ldr r2, [pc, #36] @ 5d908 <__cxa_atexit@plt+0x520e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 5d90c <__cxa_atexit@plt+0x520e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r0, ip, ror #17 │ │ │ │ + rsceq r8, pc, ip, lsl #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5d98c <__cxa_atexit@plt+0x52164> │ │ │ │ + ldr r2, [pc, #124] @ 5d9a8 <__cxa_atexit@plt+0x52180> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 5d9ac <__cxa_atexit@plt+0x52184> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5d980 <__cxa_atexit@plt+0x52158> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5d994 <__cxa_atexit@plt+0x5216c> │ │ │ │ + ldr r3, [pc, #76] @ 5d9b0 <__cxa_atexit@plt+0x52188> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r9, pc, r0, asr #4 │ │ │ │ - rsceq r9, pc, r0, lsr r2 @ │ │ │ │ - ldrdeq r9, [pc], #0 @ │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r8, pc, r0, asr #13 │ │ │ │ + rsceq r8, pc, ip, lsr #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5d004 <__cxa_atexit@plt+0x517dc> │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 5d010 <__cxa_atexit@plt+0x517e8> │ │ │ │ + bcc 5d9f0 <__cxa_atexit@plt+0x521c8> │ │ │ │ + ldr r2, [pc, #36] @ 5d9fc <__cxa_atexit@plt+0x521d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #64] @ 5d014 <__cxa_atexit@plt+0x517ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, r7} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - ldr r3, [pc, #44] @ 5d018 <__cxa_atexit@plt+0x517f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r9, r8 │ │ │ │ - addlt r9, r3, #1 │ │ │ │ - movlt r8, sl │ │ │ │ - addge r8, r3, #1 │ │ │ │ - movge r9, sl │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, pc, ip, ror r1 @ │ │ │ │ - rsceq r9, pc, ip, asr r1 @ │ │ │ │ - rsceq r9, pc, r4, lsl r0 @ │ │ │ │ - ldrdeq ip, [r0], #28 @ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5d08c <__cxa_atexit@plt+0x51864> │ │ │ │ - ldr r2, [pc, #112] @ 5d0ac <__cxa_atexit@plt+0x51884> │ │ │ │ + rsceq r8, pc, r8, lsr r6 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5da7c <__cxa_atexit@plt+0x52254> │ │ │ │ + ldr r2, [pc, #124] @ 5da98 <__cxa_atexit@plt+0x52270> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5d094 <__cxa_atexit@plt+0x5186c> │ │ │ │ - ldr r7, [pc, #72] @ 5d0b0 <__cxa_atexit@plt+0x51888> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 5da9c <__cxa_atexit@plt+0x52274> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5d0a4 <__cxa_atexit@plt+0x5187c> │ │ │ │ - b 5d104 <__cxa_atexit@plt+0x518dc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + beq 5da70 <__cxa_atexit@plt+0x52248> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5da84 <__cxa_atexit@plt+0x5225c> │ │ │ │ + ldr r3, [pc, #76] @ 5daa0 <__cxa_atexit@plt+0x52278> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsceq ip, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 5d0f4 <__cxa_atexit@plt+0x518cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d0ec <__cxa_atexit@plt+0x518c4> │ │ │ │ - b 5d104 <__cxa_atexit@plt+0x518dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq ip, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5d134 <__cxa_atexit@plt+0x5190c> │ │ │ │ - ldr r2, [pc, #136] @ 5d1a0 <__cxa_atexit@plt+0x51978> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5d188 <__cxa_atexit@plt+0x51960> │ │ │ │ - mov r7, r3 │ │ │ │ - b 5d1b8 <__cxa_atexit@plt+0x51990> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r8, [pc], #80 @ │ │ │ │ + strhteq r8, [pc], #92 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5d194 <__cxa_atexit@plt+0x5196c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #80] @ 5d1a4 <__cxa_atexit@plt+0x5197c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #4]! │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - ldr r3, [pc, #40] @ 5d1a8 <__cxa_atexit@plt+0x51980> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bcc 5dae0 <__cxa_atexit@plt+0x522b8> │ │ │ │ + ldr r2, [pc, #36] @ 5daec <__cxa_atexit@plt+0x522c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - rsceq r8, pc, r0, lsl #29 │ │ │ │ - rsceq ip, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #152] @ 5d258 <__cxa_atexit@plt+0x51a30> │ │ │ │ + rsceq r8, pc, r8, asr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5db6c <__cxa_atexit@plt+0x52344> │ │ │ │ + ldr r2, [pc, #124] @ 5db88 <__cxa_atexit@plt+0x52360> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5d224 <__cxa_atexit@plt+0x519fc> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [pc, #120] @ 5d25c <__cxa_atexit@plt+0x51a34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 5db8c <__cxa_atexit@plt+0x52364> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5d230 <__cxa_atexit@plt+0x51a08> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 5d23c <__cxa_atexit@plt+0x51a14> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [pc, #76] @ 5d264 <__cxa_atexit@plt+0x51a3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - asr r8, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - b 5cc60 <__cxa_atexit@plt+0x51438> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r3, [pc, #24] @ 5d260 <__cxa_atexit@plt+0x51a38> │ │ │ │ + beq 5db60 <__cxa_atexit@plt+0x52338> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5db74 <__cxa_atexit@plt+0x5234c> │ │ │ │ + ldr r3, [pc, #76] @ 5db90 <__cxa_atexit@plt+0x52368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - strhteq r8, [pc], #216 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - smlaleq fp, r0, r0, pc @ │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 5d2f4 <__cxa_atexit@plt+0x51acc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d2cc <__cxa_atexit@plt+0x51aa4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 5d2d8 <__cxa_atexit@plt+0x51ab0> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [pc, #60] @ 5d2fc <__cxa_atexit@plt+0x51ad4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - asr r8, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - b 5cc60 <__cxa_atexit@plt+0x51438> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r3, [pc, #20] @ 5d2f8 <__cxa_atexit@plt+0x51ad0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r8, pc, ip, lsl sp @ │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq fp, [r0], #232 @ 0xe8 @ │ │ │ │ - andeq r0, r0, r7, lsr #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 5d340 <__cxa_atexit@plt+0x51b18> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r1, [pc, #44] @ 5d35c <__cxa_atexit@plt+0x51b34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - asr r8, r2, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 5cc60 <__cxa_atexit@plt+0x51438> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r3, [pc, #20] @ 5d360 <__cxa_atexit@plt+0x51b38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strhteq r8, [pc], #196 │ │ │ │ - rsceq fp, r0, ip, ror lr │ │ │ │ - andeq r0, r0, r6, asr #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r8, pc, r0, ror #9 │ │ │ │ + rsceq r8, pc, ip, asr #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5d3b8 <__cxa_atexit@plt+0x51b90> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #52] @ 5d3c4 <__cxa_atexit@plt+0x51b9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + bcc 5dbd0 <__cxa_atexit@plt+0x523a8> │ │ │ │ + ldr r2, [pc, #36] @ 5dbdc <__cxa_atexit@plt+0x523b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ - @ instruction: 0xfffff744 │ │ │ │ - rsceq fp, r0, r4, lsl #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5d410 <__cxa_atexit@plt+0x51be8> │ │ │ │ - ldr r7, [pc, #52] @ 5d420 <__cxa_atexit@plt+0x51bf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5d404 <__cxa_atexit@plt+0x51bdc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5d434 <__cxa_atexit@plt+0x51c0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r8, pc, r8, asr r4 @ │ │ │ │ + rsceq fp, r0, ip, lsr #12 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r6, r5, #76 @ 0x4c │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 5dd24 <__cxa_atexit@plt+0x524fc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5dd2c <__cxa_atexit@plt+0x52504> │ │ │ │ + str r4, [sp, #24] │ │ │ │ + str fp, [sp, #28] │ │ │ │ + ldr r6, [r7, #1] │ │ │ │ + ldr r4, [r7, #5] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r8, [r7, #9] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr lr, [r7, #13] │ │ │ │ + ldr fp, [r7, #17] │ │ │ │ + ldr r0, [r7, #21] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + mov r3, sl │ │ │ │ + ldr sl, [r7, #25] │ │ │ │ + ldr r0, [r7, #29] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str r9, [sp] │ │ │ │ + ldr r9, [r7, #33] @ 0x21 │ │ │ │ + ldr r0, [r7, #37] @ 0x25 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldrb ip, [r7, #41] @ 0x29 │ │ │ │ + ldrb r4, [r7, #42] @ 0x2a │ │ │ │ + ldr r0, [pc, #248] @ 5dd68 <__cxa_atexit@plt+0x52540> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r7, r2 │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + mov r0, r5 │ │ │ │ + str r7, [r0, #-64]! @ 0xffffffc0 │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ + str fp, [r0, #40] @ 0x28 │ │ │ │ + str lr, [r0, #44] @ 0x2c │ │ │ │ + str sl, [r0, #48] @ 0x30 │ │ │ │ + mov sl, r1 │ │ │ │ + str r9, [r0, #52] @ 0x34 │ │ │ │ + str r1, [r0, #56] @ 0x38 │ │ │ │ + str r3, [r0, #60] @ 0x3c │ │ │ │ + strb r4, [r0, #32] │ │ │ │ + strb ip, [r0, #28] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r6, [r0, #4] │ │ │ │ + ldr r6, [pc, #176] @ 5dd6c <__cxa_atexit@plt+0x52544> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r0, #8] │ │ │ │ + str r8, [r0, #12] │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + str r6, [r0, #16] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + str r6, [r0, #20] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + str r6, [r0, #24] │ │ │ │ + add r6, r7, #32 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + cmp r4, r6 │ │ │ │ + bcc 5dd40 <__cxa_atexit@plt+0x52518> │ │ │ │ + ldr r4, [pc, #128] @ 5dd74 <__cxa_atexit@plt+0x5254c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r0, [r5, #-56]! @ 0xffffffc8 │ │ │ │ + str r4, [r2, #16]! │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r4, [r2, #8] │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + mov r8, r2 │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5d424 <__cxa_atexit@plt+0x51bfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 5dd34 <__cxa_atexit@plt+0x5250c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strdeq fp, [r0], #216 @ 0xd8 @ │ │ │ │ - rsceq fp, r0, r8, lsr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #40] @ 5dd70 <__cxa_atexit@plt+0x52548> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #24 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq sl, r0, r4, lsl #31 │ │ │ │ + @ instruction: 0xffffc928 │ │ │ │ + smlaleq fp, r0, r8, r4 │ │ │ │ + andeq r0, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5d4c8 <__cxa_atexit@plt+0x51ca0> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #168] @ 5d500 <__cxa_atexit@plt+0x51cd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + mov r3, r8 │ │ │ │ + ldr lr, [pc, #128] @ 5de10 <__cxa_atexit@plt+0x525e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #124] @ 5de14 <__cxa_atexit@plt+0x525ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #44] @ 0x2c │ │ │ │ + ldr r8, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r5, #52] @ 0x34 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r2, lr} │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d4d8 <__cxa_atexit@plt+0x51cb0> │ │ │ │ - ldr r1, [pc, #140] @ 5d504 <__cxa_atexit@plt+0x51cdc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 5d4e4 <__cxa_atexit@plt+0x51cbc> │ │ │ │ - ldr r1, [pc, #116] @ 5d508 <__cxa_atexit@plt+0x51ce0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr sl, [r2, #7] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5d4f4 <__cxa_atexit@plt+0x51ccc> │ │ │ │ - ldr r2, [pc, #88] @ 5d50c <__cxa_atexit@plt+0x51ce4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r7, r8 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5ddfc <__cxa_atexit@plt+0x525d4> │ │ │ │ + ldr r7, [pc, #64] @ 5de18 <__cxa_atexit@plt+0x525f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5ddf0 <__cxa_atexit@plt+0x525c8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e5c0 <__cxa_atexit@plt+0x52d98> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r7, [pc, #24] @ 5de1c <__cxa_atexit@plt+0x525f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - rsceq fp, r0, r0, asr #25 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strdeq r8, [pc], #36 @ │ │ │ │ + andeq r0, r0, r4, ror #15 │ │ │ │ + rsceq fp, r0, r4, lsl r4 │ │ │ │ + strdeq fp, [r0], #48 @ 0x30 @ │ │ │ │ + andeq r8, r1, sp, lsl #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 5d598 <__cxa_atexit@plt+0x51d70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5d57c <__cxa_atexit@plt+0x51d54> │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r2, [pc, #84] @ 5d59c <__cxa_atexit@plt+0x51d74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5d588 <__cxa_atexit@plt+0x51d60> │ │ │ │ - ldr r2, [pc, #60] @ 5d5a0 <__cxa_atexit@plt+0x51d78> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5deb0 <__cxa_atexit@plt+0x52688> │ │ │ │ + ldr r6, [pc, #144] @ 5ded8 <__cxa_atexit@plt+0x526b0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [pc, #140] @ 5dedc <__cxa_atexit@plt+0x526b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ mov r7, r3 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str sl, [r5, #48] @ 0x30 │ │ │ │ + stmda r5, {r0, r6} │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + add r6, r7, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5debc <__cxa_atexit@plt+0x52694> │ │ │ │ + ldr r2, [pc, #84] @ 5dee4 <__cxa_atexit@plt+0x526bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r9, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #28] @ 5dee0 <__cxa_atexit@plt+0x526b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq fp, r0, ip, lsr #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + rsceq sl, r0, r8, lsl #28 │ │ │ │ + @ instruction: 0xffffc78c │ │ │ │ + rsceq fp, r0, r8, lsr #6 │ │ │ │ + andeq ip, r0, sp, lsl #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #68] @ 5d608 <__cxa_atexit@plt+0x51de0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, r8 │ │ │ │ + ldr lr, [pc, #128] @ 5df80 <__cxa_atexit@plt+0x52758> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #124] @ 5df84 <__cxa_atexit@plt+0x5275c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + ldr r8, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r5, #52] @ 0x34 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r2, lr} │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d5fc <__cxa_atexit@plt+0x51dd4> │ │ │ │ - ldr r2, [pc, #44] @ 5d60c <__cxa_atexit@plt+0x51de4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5df6c <__cxa_atexit@plt+0x52744> │ │ │ │ + ldr r7, [pc, #64] @ 5df88 <__cxa_atexit@plt+0x52760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5df60 <__cxa_atexit@plt+0x52738> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e5c0 <__cxa_atexit@plt+0x52d98> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 5df8c <__cxa_atexit@plt+0x52764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq fp, r0, r0, asr #23 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5d63c <__cxa_atexit@plt+0x51e14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - smlaleq fp, r0, r0, fp │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r8, pc, r4, lsl #3 │ │ │ │ + andeq r0, r0, r4, ror r6 │ │ │ │ + rsceq fp, r0, r4, lsr #5 │ │ │ │ + rsceq fp, r0, r0, ror r2 │ │ │ │ + andeq sp, r1, sp, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #24] @ 5d674 <__cxa_atexit@plt+0x51e4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d66c <__cxa_atexit@plt+0x51e44> │ │ │ │ - b 5d434 <__cxa_atexit@plt+0x51c0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5e074 <__cxa_atexit@plt+0x5284c> │ │ │ │ + ldrb r0, [r5, #20] │ │ │ │ + ldrb r2, [r5, #24] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + uxtb r2, r2 │ │ │ │ + add r0, r0, #1 │ │ │ │ + uxtb r0, r0 │ │ │ │ + cmp r0, r2 │ │ │ │ + bls 5e000 <__cxa_atexit@plt+0x527d8> │ │ │ │ + ldr r0, [pc, #200] @ 5e0a8 <__cxa_atexit@plt+0x52880> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #192] @ 5e0ac <__cxa_atexit@plt+0x52884> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, sl, lr} │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - rsceq fp, r0, r4, asr fp │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5d6c0 <__cxa_atexit@plt+0x51e98> │ │ │ │ - ldr r7, [pc, #52] @ 5d6d0 <__cxa_atexit@plt+0x51ea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5d6b4 <__cxa_atexit@plt+0x51e8c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5d6e4 <__cxa_atexit@plt+0x51ebc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r3, #4 │ │ │ │ + ldr r0, [pc, #144] @ 5e09c <__cxa_atexit@plt+0x52874> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #140] @ 5e0a0 <__cxa_atexit@plt+0x52878> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str sl, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5e080 <__cxa_atexit@plt+0x52858> │ │ │ │ + ldr r1, [pc, #100] @ 5e0b0 <__cxa_atexit@plt+0x52888> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r5, r9, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5d6d4 <__cxa_atexit@plt+0x51eac> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #28] @ 5e0a4 <__cxa_atexit@plt+0x5287c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq fp, r0, r0, asr fp │ │ │ │ - strdeq fp, [r0], #168 @ 0xa8 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffae8 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + rsceq sl, r0, r4, asr #24 │ │ │ │ + ldrdeq r8, [pc], #24 @ │ │ │ │ + rsceq r8, pc, r8, ror r0 @ │ │ │ │ + @ instruction: 0xffffc5d0 │ │ │ │ + rsceq fp, r0, r4, lsl #2 │ │ │ │ + andeq r7, r0, ip, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + str r7, [r5, #40]! @ 0x28 │ │ │ │ + ldr sl, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5d778 <__cxa_atexit@plt+0x51f50> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #168] @ 5d7b0 <__cxa_atexit@plt+0x51f88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d788 <__cxa_atexit@plt+0x51f60> │ │ │ │ - ldr r1, [pc, #140] @ 5d7b4 <__cxa_atexit@plt+0x51f8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 5d794 <__cxa_atexit@plt+0x51f6c> │ │ │ │ - ldr r1, [pc, #116] @ 5d7b8 <__cxa_atexit@plt+0x51f90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr sl, [r2, #7] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5d7a4 <__cxa_atexit@plt+0x51f7c> │ │ │ │ - ldr r2, [pc, #88] @ 5d7bc <__cxa_atexit@plt+0x51f94> │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 5d3c0 <__cxa_atexit@plt+0x51b98> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5e158 <__cxa_atexit@plt+0x52930> │ │ │ │ + ldr r2, [pc, #124] @ 5e174 <__cxa_atexit@plt+0x5294c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r7, r8 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 5e178 <__cxa_atexit@plt+0x52950> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5e14c <__cxa_atexit@plt+0x52924> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5e160 <__cxa_atexit@plt+0x52938> │ │ │ │ + ldr r3, [pc, #76] @ 5e17c <__cxa_atexit@plt+0x52954> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strdeq r7, [pc], #228 @ │ │ │ │ + rsceq r7, pc, r0, ror #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5e1bc <__cxa_atexit@plt+0x52994> │ │ │ │ + ldr r2, [pc, #36] @ 5e1c8 <__cxa_atexit@plt+0x529a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r7, pc, ip, ror #28 │ │ │ │ + rsceq fp, r0, r0, asr #32 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r1, sl │ │ │ │ + mov sl, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5e294 <__cxa_atexit@plt+0x52a6c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 5e29c <__cxa_atexit@plt+0x52a74> │ │ │ │ + stm sp, {r3, fp} │ │ │ │ + ldr r6, [r7, #1] │ │ │ │ + ldr lr, [r7, #5] │ │ │ │ + ldr ip, [r7, #9] │ │ │ │ + ldr r8, [r7, #13] │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r9, [r7, #17] │ │ │ │ + ldr fp, [pc, #168] @ 5e2d0 <__cxa_atexit@plt+0x52aa8> │ │ │ │ + add fp, pc, fp │ │ │ │ mov r7, r2 │ │ │ │ + str fp, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r3, [pc, #144] @ 5e2d4 <__cxa_atexit@plt+0x52aac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r6, r7, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 5e2b4 <__cxa_atexit@plt+0x52a8c> │ │ │ │ + ldr r1, [pc, #108] @ 5e2dc <__cxa_atexit@plt+0x52ab4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r1, [r2, #16]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r1, r9, sl} │ │ │ │ + str r8, [r2, #20] │ │ │ │ + mov r8, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 5e2a4 <__cxa_atexit@plt+0x52a7c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov sl, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - rsceq fp, r0, r0, lsl sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #28] @ 5e2d8 <__cxa_atexit@plt+0x52ab0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldm sp, {r5, fp} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsceq sl, r0, r0, lsl sl │ │ │ │ + @ instruction: 0xffffc3ac │ │ │ │ + rsceq sl, r0, r0, lsr pc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 5d848 <__cxa_atexit@plt+0x52020> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5d82c <__cxa_atexit@plt+0x52004> │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r2, [pc, #84] @ 5d84c <__cxa_atexit@plt+0x52024> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5d838 <__cxa_atexit@plt+0x52010> │ │ │ │ - ldr r2, [pc, #60] @ 5d850 <__cxa_atexit@plt+0x52028> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [pc, #88] @ 5e35c <__cxa_atexit@plt+0x52b34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5e348 <__cxa_atexit@plt+0x52b20> │ │ │ │ + ldr r7, [pc, #60] @ 5e360 <__cxa_atexit@plt+0x52b38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r8, sl} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5e33c <__cxa_atexit@plt+0x52b14> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e5c0 <__cxa_atexit@plt+0x52d98> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #20] @ 5e364 <__cxa_atexit@plt+0x52b3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq fp, r0, ip, ror r9 │ │ │ │ + rsceq r7, pc, r8, lsl #27 │ │ │ │ + muleq r0, r8, r2 │ │ │ │ + rsceq sl, r0, r8, asr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #68] @ 5d8b8 <__cxa_atexit@plt+0x52090> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d8ac <__cxa_atexit@plt+0x52084> │ │ │ │ - ldr r2, [pc, #44] @ 5d8bc <__cxa_atexit@plt+0x52094> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5e414 <__cxa_atexit@plt+0x52bec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5e41c <__cxa_atexit@plt+0x52bf4> │ │ │ │ + ldr r1, [pc, #148] @ 5e430 <__cxa_atexit@plt+0x52c08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [pc, #140] @ 5e434 <__cxa_atexit@plt+0x52c0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r8, [pc, #112] @ 5e438 <__cxa_atexit@plt+0x52c10> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + sub r1, r6, #26 │ │ │ │ + ldr r9, [pc, #100] @ 5e43c <__cxa_atexit@plt+0x52c14> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #96] @ 5e440 <__cxa_atexit@plt+0x52c18> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [pc, #92] @ 5e444 <__cxa_atexit@plt+0x52c1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, ip} │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + ldr r3, [pc, #64] @ 5e448 <__cxa_atexit@plt+0x52c20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 29190 <__cxa_atexit@plt+0x1d968> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5e424 <__cxa_atexit@plt+0x52bfc> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq fp, r0, r0, lsl r9 │ │ │ │ + rsceq r7, pc, ip, asr ip @ │ │ │ │ + rsceq r7, pc, r8, asr ip @ │ │ │ │ + rsceq r7, pc, r4, lsr ip @ │ │ │ │ + ldrdeq r7, [pc], #200 @ │ │ │ │ + rsceq r7, pc, ip, asr #25 │ │ │ │ + rsceq r7, pc, r0, asr #25 │ │ │ │ + ldrdeq r7, [pc], #192 @ │ │ │ │ + rsceq sl, r0, r4, ror r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5d8ec <__cxa_atexit@plt+0x520c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq fp, r0, r0, ror #17 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #24] @ 5d924 <__cxa_atexit@plt+0x520fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d91c <__cxa_atexit@plt+0x520f4> │ │ │ │ - b 5d6e4 <__cxa_atexit@plt+0x51ebc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 5e4c4 <__cxa_atexit@plt+0x52c9c> │ │ │ │ + ldr r6, [pc, #124] @ 5e4f4 <__cxa_atexit@plt+0x52ccc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + add sl, r7, #1 │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r6} │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5e4d4 <__cxa_atexit@plt+0x52cac> │ │ │ │ + ldr r7, [pc, #92] @ 5e4fc <__cxa_atexit@plt+0x52cd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #-4]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r7, r9, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - rsceq fp, r0, ip, ror #17 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5e4f8 <__cxa_atexit@plt+0x52cd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #24 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r0 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strdeq sl, [r0], #112 @ 0x70 @ │ │ │ │ + @ instruction: 0xffffc17c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5e544 <__cxa_atexit@plt+0x52d1c> │ │ │ │ + ldr r2, [pc, #44] @ 5e550 <__cxa_atexit@plt+0x52d28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #36] @ 5e554 <__cxa_atexit@plt+0x52d2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + smlaleq r7, pc, r4, ip @ │ │ │ │ + rsceq r7, pc, r4, lsr fp @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5d954 <__cxa_atexit@plt+0x5212c> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 5d968 <__cxa_atexit@plt+0x52140> │ │ │ │ - ldr r7, [pc, #8] @ 5d964 <__cxa_atexit@plt+0x5213c> │ │ │ │ + bhi 5e59c <__cxa_atexit@plt+0x52d74> │ │ │ │ + ldr r7, [pc, #52] @ 5e5ac <__cxa_atexit@plt+0x52d84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5e590 <__cxa_atexit@plt+0x52d68> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e5c0 <__cxa_atexit@plt+0x52d98> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5e5b0 <__cxa_atexit@plt+0x52d88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r0], #136 @ 0x88 @ │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5d9c8 <__cxa_atexit@plt+0x521a0> │ │ │ │ - ldr r2, [pc, #100] @ 5d9e8 <__cxa_atexit@plt+0x521c0> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq sl, r0, r4, ror ip │ │ │ │ + rsceq sl, r0, ip, asr ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5e5f4 <__cxa_atexit@plt+0x52dcc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #120] @ 5e654 <__cxa_atexit@plt+0x52e2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 5d9d4 <__cxa_atexit@plt+0x521ac> │ │ │ │ - ldr r3, [pc, #68] @ 5d9ec <__cxa_atexit@plt+0x521c4> │ │ │ │ + beq 5e618 <__cxa_atexit@plt+0x52df0> │ │ │ │ + b 5e664 <__cxa_atexit@plt+0x52e3c> │ │ │ │ + ldr r3, [pc, #76] @ 5e648 <__cxa_atexit@plt+0x52e20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d9e0 <__cxa_atexit@plt+0x521b8> │ │ │ │ - b 5da3c <__cxa_atexit@plt+0x52214> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5e620 <__cxa_atexit@plt+0x52df8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 5e630 <__cxa_atexit@plt+0x52e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsceq fp, r0, r8, lsr #16 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r7, [pc, #40] @ 5e650 <__cxa_atexit@plt+0x52e28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #20] @ 5e64c <__cxa_atexit@plt+0x52e24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + andeq r0, r0, ip, lsr #10 │ │ │ │ + rsceq sl, r0, ip, lsl #22 │ │ │ │ + rsceq sl, r0, r0, asr #23 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strhteq sl, [r0], #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 5da2c <__cxa_atexit@plt+0x52204> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 5e68c <__cxa_atexit@plt+0x52e64> │ │ │ │ + ldr r3, [pc, #60] @ 5e6b4 <__cxa_atexit@plt+0x52e8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5e6a8 <__cxa_atexit@plt+0x52e80> │ │ │ │ + b 5e7e0 <__cxa_atexit@plt+0x52fb8> │ │ │ │ + ldr r3, [pc, #28] @ 5e6b0 <__cxa_atexit@plt+0x52e88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5da24 <__cxa_atexit@plt+0x521fc> │ │ │ │ - b 5da3c <__cxa_atexit@plt+0x52214> │ │ │ │ + beq 5e6a8 <__cxa_atexit@plt+0x52e80> │ │ │ │ + b 5e6c4 <__cxa_atexit@plt+0x52e9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, r0, r8, ror #15 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + rsceq sl, r0, r8, asr fp │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5daac <__cxa_atexit@plt+0x52284> │ │ │ │ - ldr r2, [pc, #148] @ 5dae4 <__cxa_atexit@plt+0x522bc> │ │ │ │ + bne 5e6f4 <__cxa_atexit@plt+0x52ecc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #60] @ 5e71c <__cxa_atexit@plt+0x52ef4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 5dac0 <__cxa_atexit@plt+0x52298> │ │ │ │ - ldr r1, [pc, #120] @ 5dae8 <__cxa_atexit@plt+0x522c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 5dacc <__cxa_atexit@plt+0x522a4> │ │ │ │ - ldr r3, [pc, #92] @ 5daec <__cxa_atexit@plt+0x522c4> │ │ │ │ + beq 5e710 <__cxa_atexit@plt+0x52ee8> │ │ │ │ + b 5e72c <__cxa_atexit@plt+0x52f04> │ │ │ │ + ldr r3, [pc, #28] @ 5e718 <__cxa_atexit@plt+0x52ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5dadc <__cxa_atexit@plt+0x522b4> │ │ │ │ - b 5dbac <__cxa_atexit@plt+0x52384> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + beq 5e710 <__cxa_atexit@plt+0x52ee8> │ │ │ │ + b 5e7e0 <__cxa_atexit@plt+0x52fb8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strdeq sl, [r0], #160 @ 0xa0 @ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5e754 <__cxa_atexit@plt+0x52f2c> │ │ │ │ + ldr r7, [pc, #136] @ 5e7c8 <__cxa_atexit@plt+0x52fa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5e7b0 <__cxa_atexit@plt+0x52f88> │ │ │ │ + b 5e7e0 <__cxa_atexit@plt+0x52fb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5e7b8 <__cxa_atexit@plt+0x52f90> │ │ │ │ + ldr r8, [pc, #96] @ 5e7cc <__cxa_atexit@plt+0x52fa4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [pc, #88] @ 5e7d0 <__cxa_atexit@plt+0x52fa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - rsceq fp, r0, r8, lsr #14 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + rsceq sl, r0, ip, lsr sl │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 5db54 <__cxa_atexit@plt+0x5232c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5e83c <__cxa_atexit@plt+0x53014> │ │ │ │ + ldr r2, [pc, #108] @ 5e860 <__cxa_atexit@plt+0x53038> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 5db40 <__cxa_atexit@plt+0x52318> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [pc, #48] @ 5db58 <__cxa_atexit@plt+0x52330> │ │ │ │ + beq 5e84c <__cxa_atexit@plt+0x53024> │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ + ldr r1, [pc, #64] @ 5e864 <__cxa_atexit@plt+0x5303c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + strb r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 5db4c <__cxa_atexit@plt+0x52324> │ │ │ │ - b 5dbac <__cxa_atexit@plt+0x52384> │ │ │ │ + beq 5e858 <__cxa_atexit@plt+0x53030> │ │ │ │ + b 5e8bc <__cxa_atexit@plt+0x53094> │ │ │ │ + ldr r7, [pc, #36] @ 5e868 <__cxa_atexit@plt+0x53040> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strhteq fp, [r0], #108 @ 0x6c │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq sl, r0, r4, lsr #19 │ │ │ │ + rsceq sl, r0, r4, lsr #19 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 5db9c <__cxa_atexit@plt+0x52374> │ │ │ │ + ldr r2, [pc, #40] @ 5e8ac <__cxa_atexit@plt+0x53084> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + strb r1, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 5db94 <__cxa_atexit@plt+0x5236c> │ │ │ │ - b 5dbac <__cxa_atexit@plt+0x52384> │ │ │ │ + beq 5e8a4 <__cxa_atexit@plt+0x5307c> │ │ │ │ + b 5e8bc <__cxa_atexit@plt+0x53094> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq fp, r0, r8, ror r6 │ │ │ │ - andeq r0, r0, r7, lsr #4 │ │ │ │ + rsceq sl, r0, r0, ror #18 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #176 @ 0xb0 │ │ │ │ cmp r2, r3 │ │ │ │ - bge 5dbd4 <__cxa_atexit@plt+0x523ac> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #104] @ 5dc30 <__cxa_atexit@plt+0x52408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5cc60 <__cxa_atexit@plt+0x51438> │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5dc14 <__cxa_atexit@plt+0x523ec> │ │ │ │ - ldr r7, [pc, #56] @ 5dc28 <__cxa_atexit@plt+0x52400> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5dc08 <__cxa_atexit@plt+0x523e0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5d434 <__cxa_atexit@plt+0x51c0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bcc 5eac8 <__cxa_atexit@plt+0x532a0> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + add ip, r5, #12 │ │ │ │ + ldm ip, {r0, r9, ip} │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + ldrb lr, [r5, #4] │ │ │ │ + cmp lr, r8 │ │ │ │ + bne 5e970 <__cxa_atexit@plt+0x53148> │ │ │ │ + ldr r8, [pc, #528] @ 5eb04 <__cxa_atexit@plt+0x532dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [r5, #28]! │ │ │ │ + sub r1, r3, #142 @ 0x8e │ │ │ │ + str r1, [r6, #64]! @ 0x40 │ │ │ │ + ldr r1, [pc, #512] @ 5eb08 <__cxa_atexit@plt+0x532e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + sub r7, r3, #155 @ 0x9b │ │ │ │ + str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ + sub r7, r6, #24 │ │ │ │ + stm r7, {r1, r8, sl} │ │ │ │ + stmdb r6, {r0, r2, r9} │ │ │ │ + ldr r9, [pc, #484] @ 5eb0c <__cxa_atexit@plt+0x532e4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r3, #163 @ 0xa3 │ │ │ │ + sub r1, r3, #170 @ 0xaa │ │ │ │ + ldr r8, [pc, #472] @ 5eb10 <__cxa_atexit@plt+0x532e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [pc, #468] @ 5eb14 <__cxa_atexit@plt+0x532ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [pc, #464] @ 5eb18 <__cxa_atexit@plt+0x532f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ + str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ + str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ + str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ + str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ + sub r0, r6, #40 @ 0x28 │ │ │ │ + stm r0, {r1, r2, r9} │ │ │ │ + sub r7, r3, #129 @ 0x81 │ │ │ │ + mov r0, lr │ │ │ │ + bx r0 │ │ │ │ + bcs 5eab8 <__cxa_atexit@plt+0x53290> │ │ │ │ + ldr r1, [pc, #348] @ 5ead8 <__cxa_atexit@plt+0x532b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + strb r8, [r6, #173] @ 0xad │ │ │ │ + strb lr, [r6, #172] @ 0xac │ │ │ │ + sub r1, r3, #118 @ 0x76 │ │ │ │ + str r1, [r6, #168] @ 0xa8 │ │ │ │ + sub r1, r3, #66 @ 0x42 │ │ │ │ + str r1, [r6, #156] @ 0x9c │ │ │ │ + str r9, [r6, #140] @ 0x8c │ │ │ │ + str r2, [r6, #136] @ 0x88 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + ldr r1, [pc, #304] @ 5eadc <__cxa_atexit@plt+0x532b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #128] @ 0x80 │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ + sub r0, r3, #79 @ 0x4f │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ + sub r0, r3, #87 @ 0x57 │ │ │ │ + str r0, [sp] │ │ │ │ + sub r9, r3, #94 @ 0x5e │ │ │ │ + ldr r2, [pc, #272] @ 5eae0 <__cxa_atexit@plt+0x532b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str sl, [r6, #160] @ 0xa0 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ + strb r8, [r6, #73] @ 0x49 │ │ │ │ + ldr r1, [pc, #252] @ 5eae4 <__cxa_atexit@plt+0x532bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + strb lr, [r6, #72] @ 0x48 │ │ │ │ + sub r0, r3, #131 @ 0x83 │ │ │ │ + ldr lr, [pc, #240] @ 5eae8 <__cxa_atexit@plt+0x532c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + sub r0, r3, #139 @ 0x8b │ │ │ │ + sub r2, r3, #146 @ 0x92 │ │ │ │ + ldr r8, [pc, #216] @ 5eaec <__cxa_atexit@plt+0x532c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r8, [r6, #76] @ 0x4c │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + str lr, [r6, #84] @ 0x54 │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + ldr r7, [pc, #196] @ 5eaf0 <__cxa_atexit@plt+0x532c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #92] @ 0x5c │ │ │ │ + str r9, [r6, #96] @ 0x60 │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + ldr r1, [pc, #176] @ 5eaf4 <__cxa_atexit@plt+0x532cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #104] @ 0x68 │ │ │ │ + str sl, [r6, #20] │ │ │ │ + add r1, r6, #24 │ │ │ │ + stm r1, {r8, ip, lr} │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str sl, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r2, [pc, #132] @ 5eaf8 <__cxa_atexit@plt+0x532d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #116]! @ 0x74 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r2, [pc, #116] @ 5eafc <__cxa_atexit@plt+0x532d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + str r7, [r6, #148] @ 0x94 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r2, [pc, #100] @ 5eb00 <__cxa_atexit@plt+0x532d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #64]! @ 0x40 │ │ │ │ + str r7, [r6, #144] @ 0x90 │ │ │ │ + str r6, [r6, #132] @ 0x84 │ │ │ │ + sub r7, r3, #41 @ 0x29 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5dc2c <__cxa_atexit@plt+0x52404> │ │ │ │ + ldr r7, [pc, #92] @ 5eb1c <__cxa_atexit@plt+0x532f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + mov r6, #176 @ 0xb0 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xffffecfc │ │ │ │ + @ instruction: 0xfffff240 │ │ │ │ + rsceq r7, pc, r0, lsr r6 @ │ │ │ │ + rsceq r7, pc, r4, lsl r6 @ │ │ │ │ + strhteq r7, [pc], #96 │ │ │ │ + smlaleq r7, pc, r8, r6 @ │ │ │ │ + rsceq r7, pc, r4, lsl #13 │ │ │ │ + strhteq r7, [pc], #88 │ │ │ │ + @ instruction: 0xffffee58 │ │ │ │ + @ instruction: 0xffffece0 │ │ │ │ + @ instruction: 0xffffed14 │ │ │ │ + @ instruction: 0xfffff8e4 │ │ │ │ + strdeq r7, [pc], #104 @ │ │ │ │ + ldrdeq r7, [pc], #100 @ │ │ │ │ + rsceq r7, pc, r8, ror r7 @ │ │ │ │ + rsceq r7, pc, r8, ror #14 │ │ │ │ + rsceq r7, pc, r4, ror #14 │ │ │ │ + rsceq sl, r0, r8, lsr #14 │ │ │ │ + ldrdeq sl, [r0], #96 @ 0x60 @ │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 5eb48 <__cxa_atexit@plt+0x53320> │ │ │ │ + ldr r7, [pc, #36] @ 5eb64 <__cxa_atexit@plt+0x5333c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #16] @ 5eb60 <__cxa_atexit@plt+0x53338> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + strdeq sl, [r0], #84 @ 0x54 @ │ │ │ │ + rsceq sl, r0, r8, lsr #13 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ebcc <__cxa_atexit@plt+0x533a4> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5ebb0 <__cxa_atexit@plt+0x53388> │ │ │ │ + ldr r2, [pc, #64] @ 5ebdc <__cxa_atexit@plt+0x533b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ + ldr r2, [pc, #44] @ 5ebe4 <__cxa_atexit@plt+0x533bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ + ldr r7, [pc, #12] @ 5ebe0 <__cxa_atexit@plt+0x533b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff840 │ │ │ │ - strdeq fp, [r0], #84 @ 0x54 @ │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq fp, r0, r4, ror #11 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq sl, r0, r4, asr r6 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + rsceq sl, r0, r8, lsr #12 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - ldr sl, [r2, #12] │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 5dc80 <__cxa_atexit@plt+0x52458> │ │ │ │ - ldr r1, [pc, #52] @ 5dca0 <__cxa_atexit@plt+0x52478> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r1, [r2, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - b 5dc90 <__cxa_atexit@plt+0x52468> │ │ │ │ - ldr r3, [pc, #20] @ 5dc9c <__cxa_atexit@plt+0x52474> │ │ │ │ + ldr r3, [pc, #96] @ 5ec5c <__cxa_atexit@plt+0x53434> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5ec44 <__cxa_atexit@plt+0x5341c> │ │ │ │ + ldr r3, [pc, #60] @ 5ec60 <__cxa_atexit@plt+0x53438> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 191058 <__cxa_atexit@plt+0x185830> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, r0, ip, ror #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5dcec <__cxa_atexit@plt+0x524c4> │ │ │ │ - ldr r7, [pc, #52] @ 5dd00 <__cxa_atexit@plt+0x524d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5dce0 <__cxa_atexit@plt+0x524b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5d6e4 <__cxa_atexit@plt+0x51ebc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5ec54 <__cxa_atexit@plt+0x5342c> │ │ │ │ + b 5ec70 <__cxa_atexit@plt+0x53448> │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5dd04 <__cxa_atexit@plt+0x524dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa14 │ │ │ │ - rsceq fp, r0, r4, lsr #10 │ │ │ │ - rsceq fp, r0, r0, lsl r5 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + strdeq r7, [pc], #88 @ │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq sl, r0, ip, lsr #11 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - lsl r3, r3, #1 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 5d968 <__cxa_atexit@plt+0x52140> │ │ │ │ - rsceq fp, r0, r4, lsr #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5ed5c <__cxa_atexit@plt+0x53534> │ │ │ │ + ldr r2, [pc, #240] @ 5ed7c <__cxa_atexit@plt+0x53554> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r9, [pc, #224] @ 5ed80 <__cxa_atexit@plt+0x53558> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr lr, [pc, #216] @ 5ed84 <__cxa_atexit@plt+0x5355c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r9, [r2, #36]! @ 0x24 │ │ │ │ + ldr r9, [pc, #188] @ 5ed88 <__cxa_atexit@plt+0x53560> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #48]! @ 0x30 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str lr, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + mov r3, r5 │ │ │ │ + str sl, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r3, #24] │ │ │ │ + ldr r2, [r3, #28] │ │ │ │ + ldr r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #116] @ 5ed8c <__cxa_atexit@plt+0x53564> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2, r7} │ │ │ │ + sub r7, r3, #24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + sub sl, r6, #42 @ 0x2a │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5dd70 <__cxa_atexit@plt+0x52548> │ │ │ │ - ldr r7, [pc, #52] @ 5dd80 <__cxa_atexit@plt+0x52558> │ │ │ │ + bhi 5ed68 <__cxa_atexit@plt+0x53540> │ │ │ │ + ldr r7, [pc, #88] @ 5ed90 <__cxa_atexit@plt+0x53568> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5dd64 <__cxa_atexit@plt+0x5253c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5dd94 <__cxa_atexit@plt+0x5256c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5ed50 <__cxa_atexit@plt+0x53528> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e5c0 <__cxa_atexit@plt+0x52d98> │ │ │ │ + ldr r0, [r6, #-6] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5dd84 <__cxa_atexit@plt+0x5255c> │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #36] @ 5ed94 <__cxa_atexit@plt+0x5356c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq fp, r0, r4, asr #9 │ │ │ │ - rsceq fp, r0, r8, asr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + smlaleq r7, pc, r4, r3 @ │ │ │ │ + rsceq r7, pc, r0, asr r3 @ │ │ │ │ + rsceq r7, pc, r4, ror #6 │ │ │ │ + rsceq r7, pc, r4, ror r3 @ │ │ │ │ + @ instruction: 0xfffff884 │ │ │ │ + rsceq sl, r0, r8, lsr #9 │ │ │ │ + rsceq sl, r0, r8, ror r4 │ │ │ │ + andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ + ldr r2, [pc, #124] @ 5ee28 <__cxa_atexit@plt+0x53600> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5ee08 <__cxa_atexit@plt+0x535e0> │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r8, [r5, #8] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 5de28 <__cxa_atexit@plt+0x52600> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #168] @ 5de60 <__cxa_atexit@plt+0x52638> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5de38 <__cxa_atexit@plt+0x52610> │ │ │ │ - ldr r1, [pc, #140] @ 5de64 <__cxa_atexit@plt+0x5263c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 5de44 <__cxa_atexit@plt+0x5261c> │ │ │ │ - ldr r1, [pc, #116] @ 5de68 <__cxa_atexit@plt+0x52640> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr sl, [r2, #7] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5de54 <__cxa_atexit@plt+0x5262c> │ │ │ │ - ldr r2, [pc, #88] @ 5de6c <__cxa_atexit@plt+0x52644> │ │ │ │ + bne 5ee10 <__cxa_atexit@plt+0x535e8> │ │ │ │ + ldr r2, [pc, #68] @ 5ee2c <__cxa_atexit@plt+0x53604> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r7, r8 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5ee1c <__cxa_atexit@plt+0x535f4> │ │ │ │ + mov r7, r3 │ │ │ │ + b 5ec70 <__cxa_atexit@plt+0x53448> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - rsceq fp, r0, r0, ror #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + rsceq sl, r0, r0, ror #7 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 5def8 <__cxa_atexit@plt+0x526d0> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5ee84 <__cxa_atexit@plt+0x5365c> │ │ │ │ + ldr r2, [pc, #60] @ 5eea0 <__cxa_atexit@plt+0x53678> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ + str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 5dedc <__cxa_atexit@plt+0x526b4> │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r2, [pc, #84] @ 5defc <__cxa_atexit@plt+0x526d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5dee8 <__cxa_atexit@plt+0x526c0> │ │ │ │ - ldr r2, [pc, #60] @ 5df00 <__cxa_atexit@plt+0x526d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - ldr r0, [r3] │ │ │ │ + beq 5ee94 <__cxa_atexit@plt+0x5366c> │ │ │ │ mov r7, r3 │ │ │ │ + b 5ec70 <__cxa_atexit@plt+0x53448> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq fp, r0, ip, asr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + rsceq sl, r0, ip, ror #6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #68] @ 5df68 <__cxa_atexit@plt+0x52740> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r3, [pc, #96] @ 5ef18 <__cxa_atexit@plt+0x536f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5ef00 <__cxa_atexit@plt+0x536d8> │ │ │ │ + ldr r3, [pc, #60] @ 5ef1c <__cxa_atexit@plt+0x536f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5df5c <__cxa_atexit@plt+0x52734> │ │ │ │ - ldr r2, [pc, #44] @ 5df6c <__cxa_atexit@plt+0x52744> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ + beq 5ef10 <__cxa_atexit@plt+0x536e8> │ │ │ │ + b 5ef2c <__cxa_atexit@plt+0x53704> │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq fp, r0, r0, ror #4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5df9c <__cxa_atexit@plt+0x52774> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 5c518 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq fp, r0, r0, lsr r2 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + rsceq r7, pc, r0, asr #6 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strdeq sl, [r0], #32 @ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #24] @ 5dfd4 <__cxa_atexit@plt+0x527ac> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5f018 <__cxa_atexit@plt+0x537f0> │ │ │ │ + ldr r2, [pc, #240] @ 5f038 <__cxa_atexit@plt+0x53810> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5dfcc <__cxa_atexit@plt+0x527a4> │ │ │ │ - b 5dd94 <__cxa_atexit@plt+0x5256c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - rsceq fp, r0, r0, ror #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r9, [pc, #224] @ 5f03c <__cxa_atexit@plt+0x53814> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr lr, [pc, #216] @ 5f040 <__cxa_atexit@plt+0x53818> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r9, [r2, #36]! @ 0x24 │ │ │ │ + ldr r9, [pc, #188] @ 5f044 <__cxa_atexit@plt+0x5381c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #48]! @ 0x30 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str lr, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + mov r3, r5 │ │ │ │ + str sl, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r3, #24] │ │ │ │ + ldr r2, [r3, #28] │ │ │ │ + ldr r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #116] @ 5f048 <__cxa_atexit@plt+0x53820> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2, r7} │ │ │ │ + sub r7, r3, #24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + sub sl, r6, #42 @ 0x2a │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5e01c <__cxa_atexit@plt+0x527f4> │ │ │ │ - ldr r7, [pc, #48] @ 5e02c <__cxa_atexit@plt+0x52804> │ │ │ │ + bhi 5f024 <__cxa_atexit@plt+0x537fc> │ │ │ │ + ldr r7, [pc, #88] @ 5f04c <__cxa_atexit@plt+0x53824> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5e010 <__cxa_atexit@plt+0x527e8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5e040 <__cxa_atexit@plt+0x52818> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5f00c <__cxa_atexit@plt+0x537e4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e5c0 <__cxa_atexit@plt+0x52d98> │ │ │ │ + ldr r0, [r6, #-6] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5e030 <__cxa_atexit@plt+0x52808> │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #36] @ 5f050 <__cxa_atexit@plt+0x53828> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, r0, r0, lsr r2 │ │ │ │ - rsceq fp, r0, r8, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + ldrdeq r7, [pc], #8 @ │ │ │ │ + smlaleq r7, pc, r4, r0 @ │ │ │ │ + rsceq r7, pc, r8, lsr #1 │ │ │ │ + strhteq r7, [pc], #8 │ │ │ │ + @ instruction: 0xfffff5c8 │ │ │ │ + rsceq sl, r0, ip, ror #3 │ │ │ │ + strhteq sl, [r0], #28 │ │ │ │ + andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5e09c <__cxa_atexit@plt+0x52874> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #100] @ 5e0c4 <__cxa_atexit@plt+0x5289c> │ │ │ │ + ldr r2, [pc, #124] @ 5f0e4 <__cxa_atexit@plt+0x538bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5e0b0 <__cxa_atexit@plt+0x52888> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 5e0c8 <__cxa_atexit@plt+0x528a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5e0bc <__cxa_atexit@plt+0x52894> │ │ │ │ - b 5e11c <__cxa_atexit@plt+0x528f4> │ │ │ │ - ldr r7, [pc, #40] @ 5e0cc <__cxa_atexit@plt+0x528a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5f0c4 <__cxa_atexit@plt+0x5389c> │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5f0cc <__cxa_atexit@plt+0x538a4> │ │ │ │ + ldr r2, [pc, #68] @ 5f0e8 <__cxa_atexit@plt+0x538c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5f0d8 <__cxa_atexit@plt+0x538b0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 5ef2c <__cxa_atexit@plt+0x53704> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - smlaleq r8, pc, r0, r0 @ │ │ │ │ - rsceq fp, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 5e10c <__cxa_atexit@plt+0x528e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5e104 <__cxa_atexit@plt+0x528dc> │ │ │ │ - b 5e11c <__cxa_atexit@plt+0x528f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + rsceq sl, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r3, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5e18c <__cxa_atexit@plt+0x52964> │ │ │ │ - ldr r2, [pc, #256] @ 5e230 <__cxa_atexit@plt+0x52a08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5e200 <__cxa_atexit@plt+0x529d8> │ │ │ │ - ldr r1, [pc, #228] @ 5e234 <__cxa_atexit@plt+0x52a0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 5e20c <__cxa_atexit@plt+0x529e4> │ │ │ │ - ldr r3, [pc, #200] @ 5e238 <__cxa_atexit@plt+0x52a10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5e1f8 <__cxa_atexit@plt+0x529d0> │ │ │ │ - b 5e300 <__cxa_atexit@plt+0x52ad8> │ │ │ │ - ldr r3, [pc, #152] @ 5e22c <__cxa_atexit@plt+0x52a04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5e1f8 <__cxa_atexit@plt+0x529d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5e21c <__cxa_atexit@plt+0x529f4> │ │ │ │ - ldr r8, [pc, #128] @ 5e23c <__cxa_atexit@plt+0x52a14> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #120] @ 5e240 <__cxa_atexit@plt+0x52a18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - rsceq r7, pc, r4, ror pc @ │ │ │ │ - rsceq r7, pc, ip, ror #30 │ │ │ │ - strdeq sl, [r0], #248 @ 0xf8 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 5e2a8 <__cxa_atexit@plt+0x52a80> │ │ │ │ + bne 5f140 <__cxa_atexit@plt+0x53918> │ │ │ │ + ldr r2, [pc, #60] @ 5f15c <__cxa_atexit@plt+0x53934> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 5e294 <__cxa_atexit@plt+0x52a6c> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [pc, #48] @ 5e2ac <__cxa_atexit@plt+0x52a84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5e2a0 <__cxa_atexit@plt+0x52a78> │ │ │ │ - b 5e300 <__cxa_atexit@plt+0x52ad8> │ │ │ │ + beq 5f150 <__cxa_atexit@plt+0x53928> │ │ │ │ + mov r7, r3 │ │ │ │ + b 5ef2c <__cxa_atexit@plt+0x53704> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + strhteq sl, [r0], #12 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5f1a8 <__cxa_atexit@plt+0x53980> │ │ │ │ + ldr r7, [pc, #52] @ 5f1bc <__cxa_atexit@plt+0x53994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5f19c <__cxa_atexit@plt+0x53974> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5f1d0 <__cxa_atexit@plt+0x539a8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq sl, r0, ip, lsl #31 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 5e2f0 <__cxa_atexit@plt+0x52ac8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5e2e8 <__cxa_atexit@plt+0x52ac0> │ │ │ │ - b 5e300 <__cxa_atexit@plt+0x52ad8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 5f1c0 <__cxa_atexit@plt+0x53998> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sl, r0, r8, asr #30 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq sl, r0, ip, lsl #1 │ │ │ │ + rsceq sl, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5e3b8 <__cxa_atexit@plt+0x52b90> │ │ │ │ - mov lr, #1 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r1, [pc, #196] @ 5e3f4 <__cxa_atexit@plt+0x52bcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r7, [pc, #188] @ 5e3f8 <__cxa_atexit@plt+0x52bd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r9, r6, #19 │ │ │ │ - cmp r8, ip │ │ │ │ - bge 5e380 <__cxa_atexit@plt+0x52b58> │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e3c4 <__cxa_atexit@plt+0x52b9c> │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 5d968 <__cxa_atexit@plt+0x52140> │ │ │ │ - add r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e3dc <__cxa_atexit@plt+0x52bb4> │ │ │ │ - ldr r7, [pc, #108] @ 5e400 <__cxa_atexit@plt+0x52bd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5e3ac <__cxa_atexit@plt+0x52b84> │ │ │ │ - mov r7, sl │ │ │ │ - b 5dd94 <__cxa_atexit@plt+0x5256c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #144] @ 5f26c <__cxa_atexit@plt+0x53a44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5f238 <__cxa_atexit@plt+0x53a10> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr lr, [pc, #112] @ 5f270 <__cxa_atexit@plt+0x53a48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldmib r3, {r0, r1} │ │ │ │ + stm r3, {r0, r1, r7, lr} │ │ │ │ + sub r1, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 5f258 <__cxa_atexit@plt+0x53a30> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5f240 <__cxa_atexit@plt+0x53a18> │ │ │ │ + ldr r3, [pc, #76] @ 5f274 <__cxa_atexit@plt+0x53a4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #16] │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #48] @ 5e3fc <__cxa_atexit@plt+0x52bd4> │ │ │ │ + ldr r3, [pc, #52] @ 5f27c <__cxa_atexit@plt+0x53a54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #16] │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ + ldr r7, [pc, #24] @ 5f278 <__cxa_atexit@plt+0x53a50> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, #1 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 5e404 <__cxa_atexit@plt+0x52bdc> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0xfffff9c8 │ │ │ │ + rsceq r9, r0, r8, asr #31 │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + rsceq r9, r0, r0, lsr #31 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r2, [pc, #124] @ 5f318 <__cxa_atexit@plt+0x53af0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r9, [r3, #12] │ │ │ │ + str r1, [r3] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r2, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5f304 <__cxa_atexit@plt+0x53adc> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f2ec <__cxa_atexit@plt+0x53ac4> │ │ │ │ + ldr r3, [pc, #64] @ 5f31c <__cxa_atexit@plt+0x53af4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #16] │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ + ldr r3, [pc, #48] @ 5f324 <__cxa_atexit@plt+0x53afc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #16] │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ + ldr r7, [pc, #20] @ 5f320 <__cxa_atexit@plt+0x53af8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, pc, r4, lsl #28 │ │ │ │ - strdeq r7, [pc], #212 @ │ │ │ │ - rsceq sl, r0, r8, ror #28 │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ - rsceq sl, r0, r8, asr lr │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffff914 │ │ │ │ + rsceq r9, r0, ip, lsl pc │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e464 <__cxa_atexit@plt+0x52c3c> │ │ │ │ - ldr r8, [pc, #68] @ 5e470 <__cxa_atexit@plt+0x52c48> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 5e474 <__cxa_atexit@plt+0x52c4c> │ │ │ │ + bcc 5f36c <__cxa_atexit@plt+0x53b44> │ │ │ │ + ldr r2, [pc, #56] @ 5f384 <__cxa_atexit@plt+0x53b5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #48] @ 5f388 <__cxa_atexit@plt+0x53b60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, pc, r4, lsl #26 │ │ │ │ - strdeq r7, [pc], #204 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5e4f0 <__cxa_atexit@plt+0x52cc8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r1, [pc, #104] @ 5e508 <__cxa_atexit@plt+0x52ce0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e4f8 <__cxa_atexit@plt+0x52cd0> │ │ │ │ - ldr r2, [pc, #84] @ 5e50c <__cxa_atexit@plt+0x52ce4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr r3, [pc, #24] @ 5f38c <__cxa_atexit@plt+0x53b64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + rsceq r6, pc, ip, ror #28 │ │ │ │ + rsceq r6, pc, ip, lsl #26 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r9, r0, r0, lsr #29 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5f3d8 <__cxa_atexit@plt+0x53bb0> │ │ │ │ + ldr r7, [pc, #52] @ 5f3ec <__cxa_atexit@plt+0x53bc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 5e4e0 <__cxa_atexit@plt+0x52cb8> │ │ │ │ - mov r5, r7 │ │ │ │ + beq 5f3cc <__cxa_atexit@plt+0x53ba4> │ │ │ │ mov r7, r9 │ │ │ │ - b 5e678 <__cxa_atexit@plt+0x52e50> │ │ │ │ + b 5f1d0 <__cxa_atexit@plt+0x539a8> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5f3f0 <__cxa_atexit@plt+0x53bc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, pc, r8, asr fp @ │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + rsceq r9, r0, ip, asr lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5e598 <__cxa_atexit@plt+0x52d70> │ │ │ │ - ldr lr, [pc, #136] @ 5e5b8 <__cxa_atexit@plt+0x52d90> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #124] @ 5e5bc <__cxa_atexit@plt+0x52d94> │ │ │ │ + bhi 5f470 <__cxa_atexit@plt+0x53c48> │ │ │ │ + ldr r2, [pc, #124] @ 5f48c <__cxa_atexit@plt+0x53c64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 5f490 <__cxa_atexit@plt+0x53c68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5e58c <__cxa_atexit@plt+0x52d64> │ │ │ │ + beq 5f464 <__cxa_atexit@plt+0x53c3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 5e5a4 <__cxa_atexit@plt+0x52d7c> │ │ │ │ - ldr r3, [pc, #88] @ 5e5c0 <__cxa_atexit@plt+0x52d98> │ │ │ │ + bcc 5f478 <__cxa_atexit@plt+0x53c50> │ │ │ │ + ldr r3, [pc, #76] @ 5f494 <__cxa_atexit@plt+0x53c6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strhteq r7, [pc], #168 │ │ │ │ - rsceq r7, pc, r8, ror ip @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r6, [pc], #188 @ │ │ │ │ + rsceq r6, pc, r8, asr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e608 <__cxa_atexit@plt+0x52de0> │ │ │ │ - ldr r2, [pc, #44] @ 5e614 <__cxa_atexit@plt+0x52dec> │ │ │ │ + bcc 5f4d4 <__cxa_atexit@plt+0x53cac> │ │ │ │ + ldr r2, [pc, #36] @ 5f4e0 <__cxa_atexit@plt+0x53cb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r7, [pc], #184 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsceq r6, pc, r4, asr fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5e664 <__cxa_atexit@plt+0x52e3c> │ │ │ │ - ldr r3, [pc, #52] @ 5e66c <__cxa_atexit@plt+0x52e44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5e658 <__cxa_atexit@plt+0x52e30> │ │ │ │ - mov r7, r9 │ │ │ │ - b 5e678 <__cxa_atexit@plt+0x52e50> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr lr, [pc, #296] @ 5e7b0 <__cxa_atexit@plt+0x52f88> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #292] @ 5e7b4 <__cxa_atexit@plt+0x52f8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - add r6, r9, r1 │ │ │ │ - beq 5e718 <__cxa_atexit@plt+0x52ef0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 5e708 <__cxa_atexit@plt+0x52ee0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 5e790 <__cxa_atexit@plt+0x52f68> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r8, [r5] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - add r1, r1, #20 │ │ │ │ - tst r2, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - bne 5e690 <__cxa_atexit@plt+0x52e68> │ │ │ │ - add r6, r9, r1 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r0, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5e7a0 <__cxa_atexit@plt+0x52f78> │ │ │ │ - ldr lr, [pc, #136] @ 5e7b8 <__cxa_atexit@plt+0x52f90> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r0, [r3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - add r1, r6, #25 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #100] @ 5e7bc <__cxa_atexit@plt+0x52f94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r1, r6, #17 │ │ │ │ - ldr r8, [pc, #92] @ 5e7c0 <__cxa_atexit@plt+0x52f98> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #88] @ 5e7c4 <__cxa_atexit@plt+0x52f9c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r0, r2, r9} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r1, r6, lr} │ │ │ │ - add r7, r6, #38 @ 0x26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bhi 5f560 <__cxa_atexit@plt+0x53d38> │ │ │ │ + ldr r2, [pc, #124] @ 5f57c <__cxa_atexit@plt+0x53d54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 5f580 <__cxa_atexit@plt+0x53d58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5f554 <__cxa_atexit@plt+0x53d2c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5f568 <__cxa_atexit@plt+0x53d40> │ │ │ │ + ldr r3, [pc, #76] @ 5f584 <__cxa_atexit@plt+0x53d5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - rsceq r7, pc, r4, lsr #17 │ │ │ │ - rsceq r7, pc, r0, asr #17 │ │ │ │ - rsceq r7, pc, r4, lsr #17 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e830 <__cxa_atexit@plt+0x53008> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 5e84c <__cxa_atexit@plt+0x53024> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e838 <__cxa_atexit@plt+0x53010> │ │ │ │ - ldr r3, [pc, #76] @ 5e850 <__cxa_atexit@plt+0x53028> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5e820 <__cxa_atexit@plt+0x52ff8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 5eee4 <__cxa_atexit@plt+0x536bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e854 <__cxa_atexit@plt+0x5302c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, pc, ip, lsl #16 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq sl, r0, ip, lsl sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e8c0 <__cxa_atexit@plt+0x53098> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 5e8dc <__cxa_atexit@plt+0x530b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e8c8 <__cxa_atexit@plt+0x530a0> │ │ │ │ - ldr r3, [pc, #76] @ 5e8e0 <__cxa_atexit@plt+0x530b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5e8b0 <__cxa_atexit@plt+0x53088> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 5eee4 <__cxa_atexit@plt+0x536bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e8e4 <__cxa_atexit@plt+0x530bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r7, pc, ip, ror r7 @ │ │ │ │ - andeq r0, r0, ip, asr #12 │ │ │ │ - rsceq sl, r0, ip, lsl #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e98c <__cxa_atexit@plt+0x53164> │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r6, pc, ip, ror #21 │ │ │ │ + ldrdeq r6, [pc], #168 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e998 <__cxa_atexit@plt+0x53170> │ │ │ │ - ldr r1, [pc, #160] @ 5e9b8 <__cxa_atexit@plt+0x53190> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #156] @ 5e9bc <__cxa_atexit@plt+0x53194> │ │ │ │ + bcc 5f5c4 <__cxa_atexit@plt+0x53d9c> │ │ │ │ + ldr r2, [pc, #36] @ 5f5d0 <__cxa_atexit@plt+0x53da8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e9a8 <__cxa_atexit@plt+0x53180> │ │ │ │ - ldr r3, [pc, #108] @ 5e9c0 <__cxa_atexit@plt+0x53198> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5e97c <__cxa_atexit@plt+0x53154> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 5e678 <__cxa_atexit@plt+0x52e50> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - ldrdeq r7, [pc], #104 @ │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r6, pc, r4, ror #20 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ea2c <__cxa_atexit@plt+0x53204> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 5ea48 <__cxa_atexit@plt+0x53220> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5ea34 <__cxa_atexit@plt+0x5320c> │ │ │ │ - ldr r3, [pc, #76] @ 5ea4c <__cxa_atexit@plt+0x53224> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5ea1c <__cxa_atexit@plt+0x531f4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 5eee4 <__cxa_atexit@plt+0x536bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5ea50 <__cxa_atexit@plt+0x53228> │ │ │ │ + bhi 5f5fc <__cxa_atexit@plt+0x53dd4> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r7, [pc, #8] @ 5f60c <__cxa_atexit@plt+0x53de4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r7, pc, r0, lsl r6 @ │ │ │ │ - andeq r0, r0, r0, ror #9 │ │ │ │ - rsceq sl, r0, r0, lsr #16 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5eaf8 <__cxa_atexit@plt+0x532d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5eb04 <__cxa_atexit@plt+0x532dc> │ │ │ │ - ldr r1, [pc, #160] @ 5eb24 <__cxa_atexit@plt+0x532fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #156] @ 5eb28 <__cxa_atexit@plt+0x53300> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5eb14 <__cxa_atexit@plt+0x532ec> │ │ │ │ - ldr r3, [pc, #108] @ 5eb2c <__cxa_atexit@plt+0x53304> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5eae8 <__cxa_atexit@plt+0x532c0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 5e678 <__cxa_atexit@plt+0x52e50> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - rsceq r7, pc, ip, ror #10 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5ebf4 <__cxa_atexit@plt+0x533cc> │ │ │ │ - ldr lr, [pc, #192] @ 5ec14 <__cxa_atexit@plt+0x533ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r3, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5ebe0 <__cxa_atexit@plt+0x533b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5ec04 <__cxa_atexit@plt+0x533dc> │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr lr, [pc, #140] @ 5ec18 <__cxa_atexit@plt+0x533f0> │ │ │ │ + rsceq r9, r0, r8, asr #24 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr lr, [pc, #1076] @ 5fa50 <__cxa_atexit@plt+0x54228> │ │ │ │ add lr, pc, lr │ │ │ │ - and r8, r1, #31 │ │ │ │ - mov r0, #1 │ │ │ │ - lsl r9, r0, r8 │ │ │ │ - ldr r8, [pc, #124] @ 5ec1c <__cxa_atexit@plt+0x533f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - sub r0, r3, #2 │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - sub sl, r3, #14 │ │ │ │ - ldr r0, [pc, #104] @ 5ec20 <__cxa_atexit@plt+0x533f8> │ │ │ │ + ldr r0, [pc, #1072] @ 5fa54 <__cxa_atexit@plt+0x5422c> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r2, #-16] │ │ │ │ - bic r0, r1, #31 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - str sl, [r6, #20] │ │ │ │ + ldr r1, [pc, #1068] @ 5fa58 <__cxa_atexit@plt+0x54230> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, #1064] @ 5fa5c <__cxa_atexit@plt+0x54234> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5f87c <__cxa_atexit@plt+0x54054> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + bhi 5f6fc <__cxa_atexit@plt+0x53ed4> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r2, [r3, r2, lsl #2] │ │ │ │ + add pc, r3, r2 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5f948 <__cxa_atexit@plt+0x54120> │ │ │ │ + ldm r5, {r8, r9} │ │ │ │ + add r7, r5, #12 │ │ │ │ + ldm r7, {r2, r3, r7} │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + b 5f6d8 <__cxa_atexit@plt+0x53eb0> │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5f948 <__cxa_atexit@plt+0x54120> │ │ │ │ + ldm r5, {r8, r9} │ │ │ │ + add r7, r5, #12 │ │ │ │ + ldm r7, {r2, r3, r7} │ │ │ │ + stmdb r5, {r3, r7, ip} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + sub r2, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5fa28 <__cxa_atexit@plt+0x54200> │ │ │ │ + str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + b 5f634 <__cxa_atexit@plt+0x53e0c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #12 │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 5f9d4 <__cxa_atexit@plt+0x541ac> │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + ldr r3, [pc, #860] @ 5fa78 <__cxa_atexit@plt+0x54250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [pc, #848] @ 5fa7c <__cxa_atexit@plt+0x54254> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + str r6, [r7, #16] │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + tst r0, #3 │ │ │ │ + beq 5f9b0 <__cxa_atexit@plt+0x54188> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + ldr r3, [pc, #784] @ 5fa80 <__cxa_atexit@plt+0x54258> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r6, r5 │ │ │ │ + str r2, [r6, #-20]! @ 0xffffffec │ │ │ │ + sub r2, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5fa04 <__cxa_atexit@plt+0x541dc> │ │ │ │ + str r8, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r6, sl │ │ │ │ + ldr r0, [pc, #736] @ 5fa84 <__cxa_atexit@plt+0x5425c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 5f634 <__cxa_atexit@plt+0x53e0c> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [pc, #732] @ 5fa90 <__cxa_atexit@plt+0x54268> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + str r3, [r2, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5ebe8 <__cxa_atexit@plt+0x533c0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 5ecc4 <__cxa_atexit@plt+0x5349c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 5f9a4 <__cxa_atexit@plt+0x5417c> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #16 │ │ │ │ + cmp r8, sl │ │ │ │ + bcc 5f9f0 <__cxa_atexit@plt+0x541c8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [pc, #684] @ 5fa94 <__cxa_atexit@plt+0x5426c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [pc, #668] @ 5fa98 <__cxa_atexit@plt+0x54270> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + sub r3, sl, #3 │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + ldr r7, [r2, #20] │ │ │ │ + add r3, r8, #2 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + add r3, r8, #1 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r3, sl, #11 │ │ │ │ + str r3, [r2, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5f9c4 <__cxa_atexit@plt+0x5419c> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r8, [r3, #16] │ │ │ │ + ldr r9, [r3, #32] │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [r3, #40] @ 0x28 │ │ │ │ + stmib r3, {r2, r6} │ │ │ │ + ldr r2, [pc, #580] @ 5fa9c <__cxa_atexit@plt+0x54274> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r2, r3, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5fa20 <__cxa_atexit@plt+0x541f8> │ │ │ │ + str r8, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r6, sl │ │ │ │ + b 5f634 <__cxa_atexit@plt+0x53e0c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5f8fc <__cxa_atexit@plt+0x540d4> │ │ │ │ + ldr r2, [pc, #476] @ 5fa68 <__cxa_atexit@plt+0x54240> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5f958 <__cxa_atexit@plt+0x54130> │ │ │ │ + ldr r2, [pc, #452] @ 5fa6c <__cxa_atexit@plt+0x54244> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5f97c <__cxa_atexit@plt+0x54154> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 5fa3c <__cxa_atexit@plt+0x54214> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5f988 <__cxa_atexit@plt+0x54160> │ │ │ │ + ldr r2, [pc, #392] @ 5fa70 <__cxa_atexit@plt+0x54248> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #20] │ │ │ │ + stmib r5, {r2, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ + ldr r7, [pc, #348] @ 5fa60 <__cxa_atexit@plt+0x54238> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5f970 <__cxa_atexit@plt+0x54148> │ │ │ │ + ldr r2, [pc, #328] @ 5fa64 <__cxa_atexit@plt+0x5423c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #20]! │ │ │ │ + ldr r9, [r7, #-16] │ │ │ │ + str r2, [r7, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5f958 <__cxa_atexit@plt+0x54130> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + mov r5, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 5fecc <__cxa_atexit@plt+0x546a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #276] @ 5faa4 <__cxa_atexit@plt+0x5427c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #20] │ │ │ │ + stmib r5, {r2, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - rsceq r7, pc, r4, asr #12 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5eca4 <__cxa_atexit@plt+0x5347c> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr lr, [pc, #100] @ 5ecb0 <__cxa_atexit@plt+0x53488> │ │ │ │ - add lr, pc, lr │ │ │ │ - and r0, r2, #31 │ │ │ │ - mov r1, #1 │ │ │ │ - lsl r9, r1, r0 │ │ │ │ - ldr r8, [pc, #84] @ 5ecb4 <__cxa_atexit@plt+0x5348c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - sub r1, r6, #2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - sub r1, r6, #14 │ │ │ │ - ldr r0, [pc, #64] @ 5ecb8 <__cxa_atexit@plt+0x53490> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - bic r0, r2, #31 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5ec9c <__cxa_atexit@plt+0x53474> │ │ │ │ - b 5ecc4 <__cxa_atexit@plt+0x5349c> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r6, [pc, #176] @ 5fa8c <__cxa_atexit@plt+0x54264> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, sl │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - rsceq r7, pc, r4, lsl #11 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 5ed58 <__cxa_atexit@plt+0x53530> │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 5ee20 <__cxa_atexit@plt+0x535f8> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - add r8, r1, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi 5edb0 <__cxa_atexit@plt+0x53588> │ │ │ │ - ldr r0, [pc, #352] @ 5ee70 <__cxa_atexit@plt+0x53648> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str lr, [r1, #12] │ │ │ │ - str r7, [r1, #16] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - str sl, [r1, #24] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5ee48 <__cxa_atexit@plt+0x53620> │ │ │ │ - ldr r2, [pc, #320] @ 5ee74 <__cxa_atexit@plt+0x5364c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5ee08 <__cxa_atexit@plt+0x535e0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 5e678 <__cxa_atexit@plt+0x52e50> │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 5ee28 <__cxa_atexit@plt+0x53600> │ │ │ │ - ldr r0, [pc, #252] @ 5ee68 <__cxa_atexit@plt+0x53640> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str sl, [r1, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5ee38 <__cxa_atexit@plt+0x53610> │ │ │ │ - ldr r2, [pc, #228] @ 5ee6c <__cxa_atexit@plt+0x53644> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 5edfc <__cxa_atexit@plt+0x535d4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 5e678 <__cxa_atexit@plt+0x52e50> │ │ │ │ - ldr r0, [pc, #192] @ 5ee78 <__cxa_atexit@plt+0x53650> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r1, #12] │ │ │ │ - str r7, [r1, #16] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - str sl, [r1, #24] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5ee58 <__cxa_atexit@plt+0x53630> │ │ │ │ - ldr r0, [pc, #160] @ 5ee7c <__cxa_atexit@plt+0x53654> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r5, {r7, r8, lr} │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst lr, #3 │ │ │ │ - beq 5ee14 <__cxa_atexit@plt+0x535ec> │ │ │ │ - mov r7, lr │ │ │ │ - b 5e678 <__cxa_atexit@plt+0x52e50> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - b 5ee2c <__cxa_atexit@plt+0x53604> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, sl │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r7, [pc, #124] @ 5fa88 <__cxa_atexit@plt+0x54260> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r1 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, sl │ │ │ │ + ldr sl, [sp] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r6, sl │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #112] @ 5faa0 <__cxa_atexit@plt+0x54278> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r7, [pc, #48] @ 5fa74 <__cxa_atexit@plt+0x5424c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa60 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5eec4 <__cxa_atexit@plt+0x5369c> │ │ │ │ - ldr r7, [pc, #52] @ 5eed4 <__cxa_atexit@plt+0x536ac> │ │ │ │ + andeq r0, r0, r0, asr ip │ │ │ │ + @ instruction: 0x00000cb8 │ │ │ │ + andeq r0, r0, r4, lsl #9 │ │ │ │ + andeq r0, r0, ip, ror #9 │ │ │ │ + andeq r0, r0, r4, lsr #27 │ │ │ │ + andeq r0, r0, r0, ror #27 │ │ │ │ + andeq r0, r0, r8, asr #25 │ │ │ │ + andeq r0, r0, r8, ror #26 │ │ │ │ + @ instruction: 0xfffff308 │ │ │ │ + rsceq r9, r0, r4, ror #15 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + andeq r0, r0, r0, lsr #26 │ │ │ │ + andeq r0, r0, r0, asr sp │ │ │ │ + andeq r0, r0, r8, lsr fp │ │ │ │ + rsceq r9, r0, r0, asr #16 │ │ │ │ + andeq r0, r0, ip, ror r9 │ │ │ │ + andeq r0, r0, r0, ror r4 │ │ │ │ + rsceq r6, pc, r8, lsr #16 │ │ │ │ + andeq r0, r0, r0, lsr #10 │ │ │ │ + andeq r0, r0, r8, lsr r5 │ │ │ │ + rsceq r9, r0, ip, lsl r8 │ │ │ │ + @ instruction: 0xfffff51c │ │ │ │ + smlaleq r9, r0, ip, r7 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #80] @ 5fb10 <__cxa_atexit@plt+0x542e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5eeb8 <__cxa_atexit@plt+0x53690> │ │ │ │ - mov r7, r9 │ │ │ │ - b 5eee4 <__cxa_atexit@plt+0x536bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5eed8 <__cxa_atexit@plt+0x536b0> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5fafc <__cxa_atexit@plt+0x542d4> │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r7, [pc, #16] @ 5fb14 <__cxa_atexit@plt+0x542ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smlaleq sl, r0, r0, r3 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr lr, [pc, #164] @ 5ef94 <__cxa_atexit@plt+0x5376c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #160] @ 5ef98 <__cxa_atexit@plt+0x53770> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 5ef70 <__cxa_atexit@plt+0x53748> │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, r2 │ │ │ │ - add r3, r1, #24 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 5ef84 <__cxa_atexit@plt+0x5375c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - mov r0, r1 │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r7, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r9, [r1, #24] │ │ │ │ - add r2, r2, #24 │ │ │ │ - tst r3, #3 │ │ │ │ - mov r7, r3 │ │ │ │ - bne 5eef8 <__cxa_atexit@plt+0x536d0> │ │ │ │ - add r6, r6, r2 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - add r6, r6, r2 │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, ip, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffff0 │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f004 <__cxa_atexit@plt+0x537dc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 5f020 <__cxa_atexit@plt+0x537f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f00c <__cxa_atexit@plt+0x537e4> │ │ │ │ - ldr r3, [pc, #76] @ 5f024 <__cxa_atexit@plt+0x537fc> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r9, r0, r8, asr #14 │ │ │ │ + rsceq r9, r0, ip, lsl r6 │ │ │ │ + andeq r0, r0, r6, lsl #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + ldr r1, [pc, #100] @ 5fb9c <__cxa_atexit@plt+0x54374> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + str r1, [r2] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5fb7c <__cxa_atexit@plt+0x54354> │ │ │ │ + ldr r3, [pc, #76] @ 5fba0 <__cxa_atexit@plt+0x54378> │ │ │ │ add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r9, [r7, #-4] │ │ │ │ + str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 5eff4 <__cxa_atexit@plt+0x537cc> │ │ │ │ + beq 5fb8c <__cxa_atexit@plt+0x54364> │ │ │ │ + ldr sl, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 5f24c <__cxa_atexit@plt+0x53a24> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + smlaleq r9, r0, r0, r5 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 5fbf4 <__cxa_atexit@plt+0x543cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5fbe4 <__cxa_atexit@plt+0x543bc> │ │ │ │ + ldr sl, [r5, #20]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r9, r0, ip, lsr r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + rsceq r9, r0, r8, lsr #12 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5fce4 <__cxa_atexit@plt+0x544bc> │ │ │ │ + ldr lr, [pc, #192] @ 5fd04 <__cxa_atexit@plt+0x544dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r1, [pc, #184] @ 5fd08 <__cxa_atexit@plt+0x544e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + add r0, r7, #2 │ │ │ │ + add r2, r7, #1 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-4]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5fcd4 <__cxa_atexit@plt+0x544ac> │ │ │ │ + ldr r7, [pc, #120] @ 5fd0c <__cxa_atexit@plt+0x544e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5fcf0 <__cxa_atexit@plt+0x544c8> │ │ │ │ + str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5f028 <__cxa_atexit@plt+0x53800> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #24] @ 5fd10 <__cxa_atexit@plt+0x544e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, pc, r8, lsr r0 @ │ │ │ │ - andeq r0, r0, r0, ror r2 │ │ │ │ - rsceq sl, r0, ip, asr #4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f100 <__cxa_atexit@plt+0x538d8> │ │ │ │ - ldr lr, [pc, #212] @ 5f120 <__cxa_atexit@plt+0x538f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5f0f4 <__cxa_atexit@plt+0x538cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5f10c <__cxa_atexit@plt+0x538e4> │ │ │ │ - ldr lr, [pc, #164] @ 5f124 <__cxa_atexit@plt+0x538fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #140] @ 5f128 <__cxa_atexit@plt+0x53900> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #128] @ 5f12c <__cxa_atexit@plt+0x53904> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #30 │ │ │ │ - and r1, r0, #31 │ │ │ │ - mov r3, #1 │ │ │ │ - lsl r1, r3, r1 │ │ │ │ - ldr r3, [pc, #104] @ 5f130 <__cxa_atexit@plt+0x53908> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - bic r0, r0, #31 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r1, r3, r8} │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq r6, pc, r0, asr #7 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + rsceq r9, r0, r4, asr r5 │ │ │ │ + rsceq r9, r0, r0, lsr r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #84] @ 5fd80 <__cxa_atexit@plt+0x54558> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5fd6c <__cxa_atexit@plt+0x54544> │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r7, [pc, #16] @ 5fd84 <__cxa_atexit@plt+0x5455c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldrdeq r9, [r0], #72 @ 0x48 @ │ │ │ │ + rsceq r9, r0, ip, lsr #7 │ │ │ │ + andeq r0, r0, r7, lsl #26 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [pc, #64] @ 5fde0 <__cxa_atexit@plt+0x545b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5fdd4 <__cxa_atexit@plt+0x545ac> │ │ │ │ + ldr r2, [pc, #36] @ 5fde4 <__cxa_atexit@plt+0x545bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov sl, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq r9, r0, ip, asr #6 │ │ │ │ + andeq r0, r0, r7, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 5fe18 <__cxa_atexit@plt+0x545f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r9, r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, r7, asr #26 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #28] @ 5fe4c <__cxa_atexit@plt+0x54624> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r9, r0, r4, ror #5 │ │ │ │ + andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ 5fea4 <__cxa_atexit@plt+0x5467c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5fe94 <__cxa_atexit@plt+0x5466c> │ │ │ │ + ldr sl, [r5, #20]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - rsceq r7, pc, r8, asr #2 │ │ │ │ - rsceq r6, pc, r0, asr pc @ │ │ │ │ - rsceq r6, pc, ip, asr pc @ │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r9, r0, ip, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5f1cc <__cxa_atexit@plt+0x539a4> │ │ │ │ - ldr r2, [pc, #128] @ 5f1d8 <__cxa_atexit@plt+0x539b0> │ │ │ │ + bcc 5ff80 <__cxa_atexit@plt+0x54758> │ │ │ │ + ldr r2, [pc, #168] @ 5ff98 <__cxa_atexit@plt+0x54770> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #124] @ 5f1dc <__cxa_atexit@plt+0x539b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ + ldr r1, [pc, #164] @ 5ff9c <__cxa_atexit@plt+0x54774> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #100] @ 5f1e0 <__cxa_atexit@plt+0x539b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - sub r9, r6, #30 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - and r2, r7, #31 │ │ │ │ - mov r0, #1 │ │ │ │ - lsl r0, r0, r2 │ │ │ │ - ldr r2, [pc, #64] @ 5f1e4 <__cxa_atexit@plt+0x539bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - bic r7, r7, #31 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r8, r9} │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - rsceq r7, pc, r4, lsl #1 │ │ │ │ - rsceq r6, pc, r0, lsl #29 │ │ │ │ - rsceq r6, pc, r0, lsl #29 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f22c <__cxa_atexit@plt+0x53a04> │ │ │ │ - ldr r7, [pc, #52] @ 5f23c <__cxa_atexit@plt+0x53a14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5ff60 <__cxa_atexit@plt+0x54738> │ │ │ │ + ldr r3, [pc, #116] @ 5ffa0 <__cxa_atexit@plt+0x54778> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 5f220 <__cxa_atexit@plt+0x539f8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 5f24c <__cxa_atexit@plt+0x53a24> │ │ │ │ + beq 5ff70 <__cxa_atexit@plt+0x54748> │ │ │ │ + ldr r3, [pc, #88] @ 5ffa4 <__cxa_atexit@plt+0x5477c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f240 <__cxa_atexit@plt+0x53a18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sl, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr lr, [pc, #164] @ 5f2fc <__cxa_atexit@plt+0x53ad4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #160] @ 5f300 <__cxa_atexit@plt+0x53ad8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 5f2d8 <__cxa_atexit@plt+0x53ab0> │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, r2 │ │ │ │ - add r3, r1, #24 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 5f2ec <__cxa_atexit@plt+0x53ac4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - mov r0, r1 │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r7, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r9, [r1, #24] │ │ │ │ - add r2, r2, #24 │ │ │ │ - tst r3, #3 │ │ │ │ - mov r7, r3 │ │ │ │ - bne 5f260 <__cxa_atexit@plt+0x53a38> │ │ │ │ - add r6, r6, r2 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - add r6, r6, r2 │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, ip, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffff0 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5f374 <__cxa_atexit@plt+0x53b4c> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - ldr r1, [pc, #92] @ 5f38c <__cxa_atexit@plt+0x53b64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f380 <__cxa_atexit@plt+0x53b58> │ │ │ │ - ldr r3, [pc, #72] @ 5f390 <__cxa_atexit@plt+0x53b68> │ │ │ │ + ldr r3, [pc, #32] @ 5ffa8 <__cxa_atexit@plt+0x54780> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff5f8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smlaleq r9, r0, r8, r2 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 5fecc <__cxa_atexit@plt+0x546a4> │ │ │ │ + rsceq r9, r0, ip, ror r2 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #60] @ 6001c <__cxa_atexit@plt+0x547f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 5f368 <__cxa_atexit@plt+0x53b40> │ │ │ │ - mov r7, r9 │ │ │ │ - b 5f3f4 <__cxa_atexit@plt+0x53bcc> │ │ │ │ + beq 60010 <__cxa_atexit@plt+0x547e8> │ │ │ │ + ldr r7, [pc, #36] @ 60020 <__cxa_atexit@plt+0x547f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3] │ │ │ │ + ldr sl, [r3, #12] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ + stmda r3, {r2, r7} │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r9, r0, r0, lsr #4 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 60050 <__cxa_atexit@plt+0x54828> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r9, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + strdeq r9, [r0], #16 @ │ │ │ │ + andeq r0, r0, r6, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #128] @ 600f0 <__cxa_atexit@plt+0x548c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 600c8 <__cxa_atexit@plt+0x548a0> │ │ │ │ + ldr r7, [pc, #104] @ 600f4 <__cxa_atexit@plt+0x548cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 600d8 <__cxa_atexit@plt+0x548b0> │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 600f8 <__cxa_atexit@plt+0x548d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, pc, r8, asr #25 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f3e0 <__cxa_atexit@plt+0x53bb8> │ │ │ │ - ldr r3, [pc, #52] @ 5f3e8 <__cxa_atexit@plt+0x53bc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + rsceq r9, r0, ip, ror #2 │ │ │ │ + rsceq r9, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #84] @ 60168 <__cxa_atexit@plt+0x54940> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 60150 <__cxa_atexit@plt+0x54928> │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r7, [pc, #20] @ 6016c <__cxa_atexit@plt+0x54944> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + strdeq r9, [r0], #4 @ │ │ │ │ + rsceq r8, r0, r4, asr #31 │ │ │ │ + andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [pc, #92] @ 601e4 <__cxa_atexit@plt+0x549bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #16] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #20]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 601cc <__cxa_atexit@plt+0x549a4> │ │ │ │ + ldr r1, [pc, #60] @ 601e8 <__cxa_atexit@plt+0x549c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #8]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 5f3d4 <__cxa_atexit@plt+0x53bac> │ │ │ │ - mov r7, r9 │ │ │ │ - b 5f3f4 <__cxa_atexit@plt+0x53bcc> │ │ │ │ + beq 601d8 <__cxa_atexit@plt+0x549b0> │ │ │ │ + str r3, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsceq r8, r0, r8, asr #30 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 6023c <__cxa_atexit@plt+0x54a14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6022c <__cxa_atexit@plt+0x54a04> │ │ │ │ + ldr sl, [r5, #20]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strdeq r8, [r0], #228 @ 0xe4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr lr, [pc, #256] @ 5f500 <__cxa_atexit@plt+0x53cd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #252] @ 5f504 <__cxa_atexit@plt+0x53cdc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5f494 <__cxa_atexit@plt+0x53c6c> │ │ │ │ - cmp r2, #3 │ │ │ │ - add r3, r6, r1 │ │ │ │ - beq 5f480 <__cxa_atexit@plt+0x53c58> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 5f4e4 <__cxa_atexit@plt+0x53cbc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - add r1, r1, #20 │ │ │ │ - tst r2, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - bne 5f408 <__cxa_atexit@plt+0x53be0> │ │ │ │ - add r6, r6, r1 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + rsceq r8, r0, r0, ror #31 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #80] @ 602cc <__cxa_atexit@plt+0x54aa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 602b8 <__cxa_atexit@plt+0x54a90> │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r7, [pc, #16] @ 602d0 <__cxa_atexit@plt+0x54aa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r8, r0, ip, lsl #31 │ │ │ │ + rsceq r8, r0, r0, ror pc │ │ │ │ + andeq r0, r0, r6, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #56] @ 60320 <__cxa_atexit@plt+0x54af8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 60314 <__cxa_atexit@plt+0x54aec> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r8, [r5, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r0, [pc, #80] @ 5f4f4 <__cxa_atexit@plt+0x53ccc> │ │ │ │ - rev r2, r2 │ │ │ │ - and r3, r0, r2, lsr #4 │ │ │ │ - ldr r8, [pc, #72] @ 5f4f8 <__cxa_atexit@plt+0x53cd0> │ │ │ │ - and r0, r2, r0 │ │ │ │ - orr r0, r3, r0, lsl #4 │ │ │ │ - and r2, r8, r0, lsr #2 │ │ │ │ - ldr r3, [pc, #60] @ 5f4fc <__cxa_atexit@plt+0x53cd4> │ │ │ │ - and r0, r0, r8 │ │ │ │ - orr r0, r2, r0, lsl #2 │ │ │ │ - and r2, r3, r0, lsr #1 │ │ │ │ - and r0, r0, r3 │ │ │ │ - orr r0, r2, r0, lsl #1 │ │ │ │ - str r9, [r5] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - add r6, r6, r1 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 5f510 <__cxa_atexit@plt+0x53ce8> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xffffffe8 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - stm sp, {r7, fp} │ │ │ │ - mov fp, #0 │ │ │ │ - ldr ip, [pc, #216] @ 5f5f8 <__cxa_atexit@plt+0x53dd0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, fp │ │ │ │ - add r2, r3, #32 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 5f5d4 <__cxa_atexit@plt+0x53dac> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5f5bc <__cxa_atexit@plt+0x53d94> │ │ │ │ - rsb lr, r0, #0 │ │ │ │ - and r7, r0, lr │ │ │ │ - ldr r1, [pc, #160] @ 5f5f4 <__cxa_atexit@plt+0x53dcc> │ │ │ │ - mul r1, r7, r1 │ │ │ │ - ldr r2, [pc, #160] @ 5f5fc <__cxa_atexit@plt+0x53dd4> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r8, r0, r0, lsr #30 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + strdeq r8, [r0], #228 @ 0xe4 @ │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60404 <__cxa_atexit@plt+0x54bdc> │ │ │ │ + ldr r2, [pc, #180] @ 60430 <__cxa_atexit@plt+0x54c08> │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, r2, r1, lsr #27 │ │ │ │ - add r1, r3, #26 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + ldr r1, [pc, #176] @ 60434 <__cxa_atexit@plt+0x54c0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ - eor r0, r7, r0 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - add r0, r3, #5 │ │ │ │ - ldrsb r7, [lr] │ │ │ │ - add r1, r3, #13 │ │ │ │ - sub r7, r8, r7 │ │ │ │ - add r7, r7, #31 │ │ │ │ - ldr r2, [pc, #108] @ 5f600 <__cxa_atexit@plt+0x53dd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [pc, #100] @ 5f604 <__cxa_atexit@plt+0x53ddc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r9, ip} │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - add fp, fp, #32 │ │ │ │ - b 5f520 <__cxa_atexit@plt+0x53cf8> │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, sl, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 5f608 <__cxa_atexit@plt+0x53de0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ - @ instruction: 0x077cb531 │ │ │ │ - ldrdeq r6, [pc], #172 @ │ │ │ │ - sbceq r2, fp, r0, asr #20 │ │ │ │ - rsceq r6, pc, ip, ror sl @ │ │ │ │ - rsceq r6, pc, r4, lsl #21 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f664 <__cxa_atexit@plt+0x53e3c> │ │ │ │ - ldr r2, [pc, #88] @ 5f680 <__cxa_atexit@plt+0x53e58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f66c <__cxa_atexit@plt+0x53e44> │ │ │ │ - ldr r7, [pc, #64] @ 5f684 <__cxa_atexit@plt+0x53e5c> │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 603f4 <__cxa_atexit@plt+0x54bcc> │ │ │ │ + ldr r7, [pc, #128] @ 60438 <__cxa_atexit@plt+0x54c10> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f658 <__cxa_atexit@plt+0x53e30> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5f97c <__cxa_atexit@plt+0x54154> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-16]! │ │ │ │ + ldr r8, [r2, #20] │ │ │ │ + ldr r3, [r2, #36] @ 0x24 │ │ │ │ + ldr r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r2, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6041c <__cxa_atexit@plt+0x54bf4> │ │ │ │ + str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #52] @ 60440 <__cxa_atexit@plt+0x54c18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #24] @ 6043c <__cxa_atexit@plt+0x54c14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5f688 <__cxa_atexit@plt+0x53e60> │ │ │ │ + @ instruction: 0xfffff07c │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + rsceq r8, r0, r8, lsr #28 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsceq r8, r0, r0, lsl #28 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #84] @ 604b0 <__cxa_atexit@plt+0x54c88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6049c <__cxa_atexit@plt+0x54c74> │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r7, [pc, #16] @ 604b4 <__cxa_atexit@plt+0x54c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [pc], #144 @ │ │ │ │ - andeq r0, r0, r4, lsr r3 │ │ │ │ - strdeq r9, [r0], #176 @ 0xb0 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f6e4 <__cxa_atexit@plt+0x53ebc> │ │ │ │ - ldr r2, [pc, #88] @ 5f700 <__cxa_atexit@plt+0x53ed8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f6ec <__cxa_atexit@plt+0x53ec4> │ │ │ │ - ldr r7, [pc, #64] @ 5f704 <__cxa_atexit@plt+0x53edc> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq r8, r0, r8, lsr #27 │ │ │ │ + rsceq r8, r0, ip, lsl #27 │ │ │ │ + andeq r0, r0, r7, asr #10 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #68] @ 60518 <__cxa_atexit@plt+0x54cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f6d8 <__cxa_atexit@plt+0x53eb0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5f97c <__cxa_atexit@plt+0x54154> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 60510 <__cxa_atexit@plt+0x54ce8> │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ + ldr r1, [r3, #20] │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r8, r0, r8, lsr #26 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldrdeq r8, [r0], #196 @ 0xc4 @ │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #148] @ 605f8 <__cxa_atexit@plt+0x54dd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 605bc <__cxa_atexit@plt+0x54d94> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + sub r1, r3, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 605e4 <__cxa_atexit@plt+0x54dbc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 605c4 <__cxa_atexit@plt+0x54d9c> │ │ │ │ + ldr r2, [pc, #88] @ 605fc <__cxa_atexit@plt+0x54dd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5f708 <__cxa_atexit@plt+0x53ee0> │ │ │ │ + ldr r2, [pc, #56] @ 60604 <__cxa_atexit@plt+0x54ddc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ + ldr r7, [pc, #20] @ 60600 <__cxa_atexit@plt+0x54dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, pc, r0, asr r9 @ │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - rsceq r9, r0, r0, ror fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffe64c │ │ │ │ + rsceq r8, r0, ip, lsr ip │ │ │ │ + @ instruction: 0xffffe8e0 │ │ │ │ + rsceq r8, r0, r8, lsl ip │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5f79c <__cxa_atexit@plt+0x53f74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5f7a8 <__cxa_atexit@plt+0x53f80> │ │ │ │ - ldr r1, [pc, #140] @ 5f7c8 <__cxa_atexit@plt+0x53fa0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #136] @ 5f7cc <__cxa_atexit@plt+0x53fa4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f7b8 <__cxa_atexit@plt+0x53f90> │ │ │ │ - ldr r7, [pc, #96] @ 5f7d0 <__cxa_atexit@plt+0x53fa8> │ │ │ │ + bhi 60680 <__cxa_atexit@plt+0x54e58> │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + add r3, r5, #8 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 60660 <__cxa_atexit@plt+0x54e38> │ │ │ │ + ldr r2, [pc, #76] @ 60694 <__cxa_atexit@plt+0x54e6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 30ab8 <__cxa_atexit@plt+0x25290> │ │ │ │ + ldr r2, [pc, #52] @ 6069c <__cxa_atexit@plt+0x54e74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 30164 <__cxa_atexit@plt+0x2493c> │ │ │ │ + ldr r7, [pc, #16] @ 60698 <__cxa_atexit@plt+0x54e70> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r2, r8, r9} │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe5a8 │ │ │ │ + rsceq r8, r0, r0, lsr #23 │ │ │ │ + @ instruction: 0xffffe844 │ │ │ │ + smlaleq r8, r0, r4, sl │ │ │ │ + andeq r0, r0, r5, asr #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 606f0 <__cxa_atexit@plt+0x54ec8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 5f790 <__cxa_atexit@plt+0x53f68> │ │ │ │ - mov r7, r9 │ │ │ │ - b 5f3f4 <__cxa_atexit@plt+0x53bcc> │ │ │ │ + beq 606e0 <__cxa_atexit@plt+0x54eb8> │ │ │ │ + ldr r8, [r5, #20]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r8, r0, r0, asr #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + rsceq r8, r0, r8, lsr #22 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 607a0 <__cxa_atexit@plt+0x54f78> │ │ │ │ + ldr r3, [pc, #136] @ 607c4 <__cxa_atexit@plt+0x54f9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 60790 <__cxa_atexit@plt+0x54f68> │ │ │ │ + ldr r7, [pc, #120] @ 607c8 <__cxa_atexit@plt+0x54fa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #-4]! │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r5, {r0, r7} │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 607b0 <__cxa_atexit@plt+0x54f88> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ 607d0 <__cxa_atexit@plt+0x54fa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 607cc <__cxa_atexit@plt+0x54fa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - strhteq r6, [pc], #132 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f82c <__cxa_atexit@plt+0x54004> │ │ │ │ - ldr r2, [pc, #88] @ 5f848 <__cxa_atexit@plt+0x54020> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f834 <__cxa_atexit@plt+0x5400c> │ │ │ │ - ldr r7, [pc, #64] @ 5f84c <__cxa_atexit@plt+0x54024> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + smlaleq r8, r0, r4, sl │ │ │ │ + strhteq r8, [r0], #164 @ 0xa4 │ │ │ │ + rsceq r8, r0, r0, ror sl │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + ldr r7, [pc, #80] @ 60844 <__cxa_atexit@plt+0x5501c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f820 <__cxa_atexit@plt+0x53ff8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5f97c <__cxa_atexit@plt+0x54154> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5f850 <__cxa_atexit@plt+0x54028> │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r3, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 60830 <__cxa_atexit@plt+0x55008> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r7, [pc, #16] @ 60848 <__cxa_atexit@plt+0x55020> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, pc, r8, lsl #16 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - rsceq r9, r0, r8, lsr #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f8e4 <__cxa_atexit@plt+0x540bc> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r8, r0, r4, lsl sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5f8f0 <__cxa_atexit@plt+0x540c8> │ │ │ │ - ldr r1, [pc, #140] @ 5f910 <__cxa_atexit@plt+0x540e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #136] @ 5f914 <__cxa_atexit@plt+0x540ec> │ │ │ │ + bcc 60890 <__cxa_atexit@plt+0x55068> │ │ │ │ + ldr r2, [pc, #56] @ 608a8 <__cxa_atexit@plt+0x55080> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f900 <__cxa_atexit@plt+0x540d8> │ │ │ │ - ldr r7, [pc, #96] @ 5f918 <__cxa_atexit@plt+0x540f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r2, r8, r9} │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5f8d8 <__cxa_atexit@plt+0x540b0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 5f3f4 <__cxa_atexit@plt+0x53bcc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #48] @ 608ac <__cxa_atexit@plt+0x55084> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #24] @ 608b0 <__cxa_atexit@plt+0x55088> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + rsceq r5, pc, r8, asr #18 │ │ │ │ + rsceq r5, pc, r8, ror #15 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + smlaleq r8, r0, ip, r9 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 60728 <__cxa_atexit@plt+0x54f00> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 60910 <__cxa_atexit@plt+0x550e8> │ │ │ │ + ldr r3, [pc, #56] @ 60928 <__cxa_atexit@plt+0x55100> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #48] @ 6092c <__cxa_atexit@plt+0x55104> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r2, r8, r9} │ │ │ │ + str r3, [r7, #16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #24] @ 60930 <__cxa_atexit@plt+0x55108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, pc, r0, lsl r7 @ │ │ │ │ + rsceq r5, pc, r8, ror #14 │ │ │ │ + rsceq r8, r0, r4, asr r9 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 609d0 <__cxa_atexit@plt+0x551a8> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #156] @ 609f8 <__cxa_atexit@plt+0x551d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ + bne 60978 <__cxa_atexit@plt+0x55150> │ │ │ │ + ldr r7, [pc, #144] @ 60a00 <__cxa_atexit@plt+0x551d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 609dc <__cxa_atexit@plt+0x551b4> │ │ │ │ + ldr r7, [pc, #112] @ 60a04 <__cxa_atexit@plt+0x551dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [pc, #100] @ 60a08 <__cxa_atexit@plt+0x551e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #96] @ 60a0c <__cxa_atexit@plt+0x551e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 609fc <__cxa_atexit@plt+0x551d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - rsceq r6, pc, ip, ror #14 │ │ │ │ - @ instruction: 0xfffffb38 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + smlaleq r5, pc, ip, r6 @ │ │ │ │ + rsceq r8, r0, ip, lsl #17 │ │ │ │ + smlaleq r5, pc, r0, r6 @ │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq r5, pc, r8, asr r6 @ │ │ │ │ + rsceq r5, pc, r4, ror #12 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f95c <__cxa_atexit@plt+0x54134> │ │ │ │ - ldr r7, [pc, #48] @ 5f96c <__cxa_atexit@plt+0x54144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f950 <__cxa_atexit@plt+0x54128> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5f97c <__cxa_atexit@plt+0x54154> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 60a70 <__cxa_atexit@plt+0x55248> │ │ │ │ + ldr r3, [pc, #80] @ 60a88 <__cxa_atexit@plt+0x55260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r2, [pc, #64] @ 60a8c <__cxa_atexit@plt+0x55264> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #60] @ 60a90 <__cxa_atexit@plt+0x55268> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + add lr, r7, #20 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f970 <__cxa_atexit@plt+0x54148> │ │ │ │ + ldr r7, [pc, #28] @ 60a94 <__cxa_atexit@plt+0x5526c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r9, r0, r0, lsl #18 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + strhteq r5, [pc], #80 │ │ │ │ + strhteq r5, [pc], #92 │ │ │ │ + strdeq r8, [r0], #120 @ 0x78 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5f9fc <__cxa_atexit@plt+0x541d4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #160] @ 5fa3c <__cxa_atexit@plt+0x54214> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5fa10 <__cxa_atexit@plt+0x541e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5fa28 <__cxa_atexit@plt+0x54200> │ │ │ │ - ldr r2, [pc, #120] @ 5fa40 <__cxa_atexit@plt+0x54218> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #108] @ 5fa44 <__cxa_atexit@plt+0x5421c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 60b30 <__cxa_atexit@plt+0x55308> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 60b24 <__cxa_atexit@plt+0x552fc> │ │ │ │ + ldr r7, [pc, #144] @ 60b5c <__cxa_atexit@plt+0x55334> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 60b3c <__cxa_atexit@plt+0x55314> │ │ │ │ + ldr r7, [pc, #120] @ 60b64 <__cxa_atexit@plt+0x5533c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [pc, #108] @ 60b68 <__cxa_atexit@plt+0x55340> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r0, [pc, #100] @ 60b6c <__cxa_atexit@plt+0x55344> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - sub r6, r3, #2 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5fa1c <__cxa_atexit@plt+0x541f4> │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 5fac4 <__cxa_atexit@plt+0x5429c> │ │ │ │ - ldr r7, [pc, #68] @ 5fa48 <__cxa_atexit@plt+0x54220> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + b cf1aa4 <__cxa_atexit@plt+0xce627c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 60b60 <__cxa_atexit@plt+0x55338> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, pc, ip, ror #10 │ │ │ │ + rsceq r8, r0, ip, lsr #14 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + rsceq r5, pc, r0, lsl #10 │ │ │ │ + rsceq r5, pc, r8, lsl #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 60bec <__cxa_atexit@plt+0x553c4> │ │ │ │ + ldr r2, [pc, #124] @ 60c08 <__cxa_atexit@plt+0x553e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 60c0c <__cxa_atexit@plt+0x553e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 60be0 <__cxa_atexit@plt+0x553b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 60bf4 <__cxa_atexit@plt+0x553cc> │ │ │ │ + ldr r3, [pc, #76] @ 60c10 <__cxa_atexit@plt+0x553e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - strdeq r6, [pc], #92 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r5, pc, r0, ror #8 │ │ │ │ + rsceq r5, pc, ip, asr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5faa8 <__cxa_atexit@plt+0x54280> │ │ │ │ - ldr r2, [pc, #68] @ 5fab4 <__cxa_atexit@plt+0x5428c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #56] @ 5fab8 <__cxa_atexit@plt+0x54290> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5faa0 <__cxa_atexit@plt+0x54278> │ │ │ │ - b 5fac4 <__cxa_atexit@plt+0x5429c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 60c50 <__cxa_atexit@plt+0x55428> │ │ │ │ + ldr r2, [pc, #36] @ 60c5c <__cxa_atexit@plt+0x55434> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffff92c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 5fb58 <__cxa_atexit@plt+0x54330> │ │ │ │ - add r6, r1, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5fc18 <__cxa_atexit@plt+0x543f0> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - sub r9, r5, #8 │ │ │ │ - add r8, r1, #4 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi 5fbac <__cxa_atexit@plt+0x54384> │ │ │ │ - ldr r2, [pc, #340] @ 5fc68 <__cxa_atexit@plt+0x54440> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str lr, [r1, #12] │ │ │ │ - str r7, [r1, #16] │ │ │ │ - str r0, [r1, #20] │ │ │ │ - str r2, [r1, #4] │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 5fc40 <__cxa_atexit@plt+0x54418> │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #300] @ 5fc6c <__cxa_atexit@plt+0x54444> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5fc00 <__cxa_atexit@plt+0x543d8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 5f3f4 <__cxa_atexit@plt+0x53bcc> │ │ │ │ - add r6, r1, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5fc20 <__cxa_atexit@plt+0x543f8> │ │ │ │ - ldr r2, [pc, #244] @ 5fc60 <__cxa_atexit@plt+0x54438> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r1, #4]! │ │ │ │ - str r0, [r1, #8] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5fc30 <__cxa_atexit@plt+0x54408> │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #208] @ 5fc64 <__cxa_atexit@plt+0x5443c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 5fbf4 <__cxa_atexit@plt+0x543cc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 5f3f4 <__cxa_atexit@plt+0x53bcc> │ │ │ │ - ldr r2, [pc, #188] @ 5fc70 <__cxa_atexit@plt+0x54448> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r1, #12] │ │ │ │ - str r7, [r1, #16] │ │ │ │ - str r0, [r1, #20] │ │ │ │ - str r2, [r1, #4] │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 5fc50 <__cxa_atexit@plt+0x54428> │ │ │ │ - stm r5, {r7, r8, lr} │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [pc, #152] @ 5fc74 <__cxa_atexit@plt+0x5444c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst lr, #3 │ │ │ │ - beq 5fc0c <__cxa_atexit@plt+0x543e4> │ │ │ │ - mov r7, lr │ │ │ │ - b 5f3f4 <__cxa_atexit@plt+0x53bcc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - b 5fc24 <__cxa_atexit@plt+0x543fc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r1 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - @ instruction: 0xfffff85c │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - @ instruction: 0xfffff8b0 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - @ instruction: 0xfffff814 │ │ │ │ + ldrdeq r5, [pc], #56 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5fcfc <__cxa_atexit@plt+0x544d4> │ │ │ │ - ldr r3, [pc, #144] @ 5fd24 <__cxa_atexit@plt+0x544fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ 5fd28 <__cxa_atexit@plt+0x54500> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5fd04 <__cxa_atexit@plt+0x544dc> │ │ │ │ - ldr r7, [pc, #108] @ 5fd2c <__cxa_atexit@plt+0x54504> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 5fd30 <__cxa_atexit@plt+0x54508> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5fcec <__cxa_atexit@plt+0x544c4> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 5eee4 <__cxa_atexit@plt+0x536bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 5fd34 <__cxa_atexit@plt+0x5450c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #36] @ 5fd38 <__cxa_atexit@plt+0x54510> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq r6, pc, r8, asr r3 @ │ │ │ │ - @ instruction: 0xfffff220 │ │ │ │ - rsceq r6, pc, r8, lsr r3 @ │ │ │ │ - rsceq r9, r0, r0, asr r5 │ │ │ │ - rsceq r6, pc, ip, ror #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5fd64 <__cxa_atexit@plt+0x5453c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 5fd68 <__cxa_atexit@plt+0x54540> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 5b708 <__cxa_atexit@plt+0x4fee0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - smlaleq r6, pc, r0, r4 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b bc1c8 <__cxa_atexit@plt+0xb09a0> │ │ │ │ - rsceq r9, r0, r4, lsl r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5fdc0 <__cxa_atexit@plt+0x54598> │ │ │ │ - ldr r2, [pc, #40] @ 5fdc8 <__cxa_atexit@plt+0x545a0> │ │ │ │ + bhi 60cdc <__cxa_atexit@plt+0x554b4> │ │ │ │ + ldr r2, [pc, #124] @ 60cf8 <__cxa_atexit@plt+0x554d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 5fdcc <__cxa_atexit@plt+0x545a4> │ │ │ │ + ldr r1, [pc, #116] @ 60cfc <__cxa_atexit@plt+0x554d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 60cd0 <__cxa_atexit@plt+0x554a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 60ce4 <__cxa_atexit@plt+0x554bc> │ │ │ │ + ldr r3, [pc, #76] @ 60d00 <__cxa_atexit@plt+0x554d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3a388 <__cxa_atexit@plt+0x2eb60> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r6, pc, ip, asr #4 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r5, pc, r0, ror r3 @ │ │ │ │ + rsceq r5, pc, ip, asr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b cb2034 <__cxa_atexit@plt+0xca680c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60d40 <__cxa_atexit@plt+0x55518> │ │ │ │ + ldr r2, [pc, #36] @ 60d4c <__cxa_atexit@plt+0x55524> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r5, pc, r8, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5fe44 <__cxa_atexit@plt+0x5461c> │ │ │ │ - ldr r2, [pc, #76] @ 5fe50 <__cxa_atexit@plt+0x54628> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 60dcc <__cxa_atexit@plt+0x555a4> │ │ │ │ + ldr r2, [pc, #124] @ 60de8 <__cxa_atexit@plt+0x555c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 5fe54 <__cxa_atexit@plt+0x5462c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 60dec <__cxa_atexit@plt+0x555c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5fe3c <__cxa_atexit@plt+0x54614> │ │ │ │ - ldr r3, [pc, #44] @ 5fe58 <__cxa_atexit@plt+0x54630> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + beq 60dc0 <__cxa_atexit@plt+0x55598> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 60dd4 <__cxa_atexit@plt+0x555ac> │ │ │ │ + ldr r3, [pc, #76] @ 60df0 <__cxa_atexit@plt+0x555c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r6, pc, r8, ror #3 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5fe7c <__cxa_atexit@plt+0x54654> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r5, pc, r0, lsl #5 │ │ │ │ + rsceq r5, pc, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5feb4 <__cxa_atexit@plt+0x5468c> │ │ │ │ - ldr r2, [pc, #40] @ 5fecc <__cxa_atexit@plt+0x546a4> │ │ │ │ + bcc 60e30 <__cxa_atexit@plt+0x55608> │ │ │ │ + ldr r2, [pc, #36] @ 60e3c <__cxa_atexit@plt+0x55614> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5fed0 <__cxa_atexit@plt+0x546a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, pc, ip, ror #2 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq r5, [pc], #24 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ff3c <__cxa_atexit@plt+0x54714> │ │ │ │ - ldr r2, [pc, #104] @ 5ff58 <__cxa_atexit@plt+0x54730> │ │ │ │ + bhi 60ebc <__cxa_atexit@plt+0x55694> │ │ │ │ + ldr r2, [pc, #124] @ 60ed8 <__cxa_atexit@plt+0x556b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 5ff5c <__cxa_atexit@plt+0x54734> │ │ │ │ + ldr r1, [pc, #116] @ 60edc <__cxa_atexit@plt+0x556b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ff44 <__cxa_atexit@plt+0x5471c> │ │ │ │ - ldr r7, [pc, #68] @ 5ff60 <__cxa_atexit@plt+0x54738> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5ff30 <__cxa_atexit@plt+0x54708> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5f97c <__cxa_atexit@plt+0x54154> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 60eb0 <__cxa_atexit@plt+0x55688> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 60ec4 <__cxa_atexit@plt+0x5569c> │ │ │ │ + ldr r3, [pc, #76] @ 60ee0 <__cxa_atexit@plt+0x556b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5ff64 <__cxa_atexit@plt+0x5473c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strdeq r6, [pc], #12 @ │ │ │ │ - @ instruction: 0xfffffa5c │ │ │ │ - rsceq r9, r0, r8, lsl r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + smlaleq r5, pc, r0, r1 @ │ │ │ │ + rsceq r5, pc, ip, ror r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5ff88 <__cxa_atexit@plt+0x54760> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b b65b4 <__cxa_atexit@plt+0xaad8c> │ │ │ │ - rsceq r6, pc, r0, ror r2 @ │ │ │ │ - rsceq r9, r0, r0, lsl #4 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ffd0 <__cxa_atexit@plt+0x547a8> │ │ │ │ - ldr r3, [pc, #40] @ 5ffd8 <__cxa_atexit@plt+0x547b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60f20 <__cxa_atexit@plt+0x556f8> │ │ │ │ + ldr r2, [pc, #36] @ 60f2c <__cxa_atexit@plt+0x55704> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r5, pc, r8, lsl #2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61014 <__cxa_atexit@plt+0x557ec> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 60fb4 <__cxa_atexit@plt+0x5578c> │ │ │ │ + ldr r3, [pc, #200] @ 61024 <__cxa_atexit@plt+0x557fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-16]! │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 60fd4 <__cxa_atexit@plt+0x557ac> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 60fe4 <__cxa_atexit@plt+0x557bc> │ │ │ │ + ldr r7, [pc, #152] @ 61028 <__cxa_atexit@plt+0x55800> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + ldr r2, [r9, #6] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5ffc8 <__cxa_atexit@plt+0x547a0> │ │ │ │ - b 5ffe8 <__cxa_atexit@plt+0x547c0> │ │ │ │ + beq 6100c <__cxa_atexit@plt+0x557e4> │ │ │ │ + b 610b8 <__cxa_atexit@plt+0x55890> │ │ │ │ + str sl, [r5, #4] │ │ │ │ + ldr r7, [pc, #112] @ 61030 <__cxa_atexit@plt+0x55808> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r5, [pc, #52] @ 61034 <__cxa_atexit@plt+0x5580c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6102c <__cxa_atexit@plt+0x55804> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strhteq r9, [r0], #20 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + rsceq r8, r0, r8, ror #4 │ │ │ │ + rsceq r5, pc, r0, asr #32 │ │ │ │ + rsceq r5, pc, r0 │ │ │ │ + rsceq r8, r0, r4, asr #4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 60048 <__cxa_atexit@plt+0x54820> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 60030 <__cxa_atexit@plt+0x54808> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r3 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 60030 <__cxa_atexit@plt+0x54808> │ │ │ │ - tst r2, r3 │ │ │ │ - mov r2, #7 │ │ │ │ - moveq r2, #3 │ │ │ │ - ldr r7, [r7, r2] │ │ │ │ - b 5ffec <__cxa_atexit@plt+0x547c4> │ │ │ │ - ldr r7, [pc, #120] @ 600b0 <__cxa_atexit@plt+0x54888> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #112] @ 600b4 <__cxa_atexit@plt+0x5488c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6107c <__cxa_atexit@plt+0x55854> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #96] @ 600b8 <__cxa_atexit@plt+0x54890> │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #68] @ 610a4 <__cxa_atexit@plt+0x5587c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6109c <__cxa_atexit@plt+0x55874> │ │ │ │ + b 610b8 <__cxa_atexit@plt+0x55890> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #20] @ 610a8 <__cxa_atexit@plt+0x55880> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq r4, pc, ip, ror #30 │ │ │ │ + ldrdeq r8, [r0], #16 @ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 61188 <__cxa_atexit@plt+0x55960> │ │ │ │ + ldr lr, [pc, #212] @ 611a8 <__cxa_atexit@plt+0x55980> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + ldr lr, [pc, #184] @ 611ac <__cxa_atexit@plt+0x55984> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r1, #8] │ │ │ │ + ldr r2, [pc, #176] @ 611b0 <__cxa_atexit@plt+0x55988> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ + mov r3, r1 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + str r1, [r1, #20] │ │ │ │ mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 6008c <__cxa_atexit@plt+0x54864> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 6009c <__cxa_atexit@plt+0x54874> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r2, [r7, #-20]! @ 0xffffffec │ │ │ │ + tst sl, #3 │ │ │ │ + beq 61178 <__cxa_atexit@plt+0x55950> │ │ │ │ + ldr r7, [pc, #128] @ 611b4 <__cxa_atexit@plt+0x5598c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + sub r7, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61194 <__cxa_atexit@plt+0x5596c> │ │ │ │ + str r8, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 600bc <__cxa_atexit@plt+0x54894> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #28] @ 611b8 <__cxa_atexit@plt+0x55990> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #20] @ 600c0 <__cxa_atexit@plt+0x54898> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r0, r0, ror #2 │ │ │ │ - rsceq r9, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r9, [r0], #4 @ │ │ │ │ - rsceq r9, r0, ip, ror #1 │ │ │ │ - rsceq r9, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + @ instruction: 0xfffffaa0 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + strhteq r8, [r0], #0 │ │ │ │ + rsceq r8, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #28] @ 600fc <__cxa_atexit@plt+0x548d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - mov r1, r0 │ │ │ │ - moveq r1, r5 │ │ │ │ - ldr r1, [r1] │ │ │ │ - movne r7, r0 │ │ │ │ - bx r1 │ │ │ │ - strhteq r9, [r0], #8 │ │ │ │ - rsceq r9, r0, ip, lsl #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #84] @ 61228 <__cxa_atexit@plt+0x55a00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r3, [r5, #40] @ 0x28 │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6017c <__cxa_atexit@plt+0x54954> │ │ │ │ - ldr r2, [pc, #96] @ 60188 <__cxa_atexit@plt+0x54960> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 60168 <__cxa_atexit@plt+0x54940> │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - sub r2, r3, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6017c <__cxa_atexit@plt+0x54954> │ │ │ │ - ldr r2, [pc, #56] @ 6018c <__cxa_atexit@plt+0x54964> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60174 <__cxa_atexit@plt+0x5494c> │ │ │ │ - b 5ffe8 <__cxa_atexit@plt+0x547c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61214 <__cxa_atexit@plt+0x559ec> │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r7, [pc, #16] @ 6122c <__cxa_atexit@plt+0x55a04> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - rsceq r9, r0, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq r8, r0, r0, lsr r0 │ │ │ │ + rsceq r8, r0, ip, asr #32 │ │ │ │ + andeq r2, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 601d8 <__cxa_atexit@plt+0x549b0> │ │ │ │ - ldr r3, [pc, #40] @ 601e4 <__cxa_atexit@plt+0x549bc> │ │ │ │ + ldr r3, [pc, #36] @ 61268 <__cxa_atexit@plt+0x55a40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 601d0 <__cxa_atexit@plt+0x549a8> │ │ │ │ - b 5ffe8 <__cxa_atexit@plt+0x547c0> │ │ │ │ + beq 61260 <__cxa_atexit@plt+0x55a38> │ │ │ │ + b 61278 <__cxa_atexit@plt+0x55a50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - rsceq r8, r0, r8, lsr #31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60220 <__cxa_atexit@plt+0x549f8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 60228 <__cxa_atexit@plt+0x54a00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 60110 <__cxa_atexit@plt+0x548e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, pc, r8, ror #27 │ │ │ │ - rsceq r8, r0, r4, ror #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 602d8 <__cxa_atexit@plt+0x54ab0> │ │ │ │ - ldr lr, [pc, #168] @ 602f8 <__cxa_atexit@plt+0x54ad0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #156] @ 602fc <__cxa_atexit@plt+0x54ad4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 602c4 <__cxa_atexit@plt+0x54a9c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r8, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr ip, [r3, #12]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldr r1, [r3, #24] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 602d0 <__cxa_atexit@plt+0x54aa8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 602e4 <__cxa_atexit@plt+0x54abc> │ │ │ │ - ldr r3, [pc, #112] @ 60300 <__cxa_atexit@plt+0x54ad8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 612cc <__cxa_atexit@plt+0x55aa4> │ │ │ │ + ldr r9, [r3, #-8] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + ldr lr, [r3, #16] │ │ │ │ + cmp r2, #3 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + str sl, [sp] │ │ │ │ + add r2, r6, #20 │ │ │ │ + bne 61368 <__cxa_atexit@plt+0x55b40> │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 613f8 <__cxa_atexit@plt+0x55bd0> │ │ │ │ + ldr r1, [pc, #440] @ 61480 <__cxa_atexit@plt+0x55c58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 61384 <__cxa_atexit@plt+0x55b5c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6142c <__cxa_atexit@plt+0x55c04> │ │ │ │ + ldr r2, [pc, #396] @ 6146c <__cxa_atexit@plt+0x55c44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #392] @ 61470 <__cxa_atexit@plt+0x55c48> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #388] @ 61474 <__cxa_atexit@plt+0x55c4c> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 60304 <__cxa_atexit@plt+0x54adc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + stmda r5, {r2, r6} │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ + mov r6, r5 │ │ │ │ + str lr, [r6, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 613e8 <__cxa_atexit@plt+0x55bc0> │ │ │ │ + ldr r6, [pc, #340] @ 61478 <__cxa_atexit@plt+0x55c50> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldmda r5, {r2, r9} │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + mov r6, r5 │ │ │ │ + str r2, [r6, #-16]! │ │ │ │ + sub r2, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6143c <__cxa_atexit@plt+0x55c14> │ │ │ │ + str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 613f8 <__cxa_atexit@plt+0x55bd0> │ │ │ │ + ldr r1, [pc, #228] @ 6145c <__cxa_atexit@plt+0x55c34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #224] @ 61460 <__cxa_atexit@plt+0x55c38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr sl, [pc, #216] @ 61464 <__cxa_atexit@plt+0x55c3c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 61408 <__cxa_atexit@plt+0x55be0> │ │ │ │ + ldr r1, [pc, #196] @ 61484 <__cxa_atexit@plt+0x55c5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r1, [r6, #24]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + mov r8, r6 │ │ │ │ mov r6, r2 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - smlaleq r5, pc, r8, sp @ │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - rsceq r5, pc, r8, ror #28 │ │ │ │ - rsceq r8, r0, r8, lsl #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6036c <__cxa_atexit@plt+0x54b44> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 60374 <__cxa_atexit@plt+0x54b4c> │ │ │ │ - ldr r2, [pc, #76] @ 60384 <__cxa_atexit@plt+0x54b5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 60388 <__cxa_atexit@plt+0x54b60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #88] @ 61468 <__cxa_atexit@plt+0x55c40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + ldm sp, {r8, sl} │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - rsceq r5, pc, r0, asr #27 │ │ │ │ - rsceq r8, r0, r0, lsl #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60430 <__cxa_atexit@plt+0x54c08> │ │ │ │ - ldr r2, [pc, #160] @ 60450 <__cxa_atexit@plt+0x54c28> │ │ │ │ + ldr r2, [pc, #56] @ 6147c <__cxa_atexit@plt+0x55c54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl r6 │ │ │ │ + rsceq r4, pc, r8, lsl #27 │ │ │ │ + ldrdeq r4, [pc], #208 @ │ │ │ │ + ldrdeq r7, [r0], #132 @ 0x84 @ │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + @ instruction: 0xfffffb5c │ │ │ │ + muleq r0, ip, r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq r7, r0, r8, lsl #28 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + @ instruction: 0xffff992c │ │ │ │ + strdeq r7, [r0], #212 @ 0xd4 @ │ │ │ │ + andeq r0, r0, r6, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [pc, #68] @ 614e4 <__cxa_atexit@plt+0x55cbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 60420 <__cxa_atexit@plt+0x54bf8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 60438 <__cxa_atexit@plt+0x54c10> │ │ │ │ - ldr lr, [pc, #124] @ 60454 <__cxa_atexit@plt+0x54c2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldmda r5, {r1, ip} │ │ │ │ - ldr lr, [pc, #96] @ 60458 <__cxa_atexit@plt+0x54c30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + beq 614d8 <__cxa_atexit@plt+0x55cb0> │ │ │ │ + ldr r2, [pc, #40] @ 614e8 <__cxa_atexit@plt+0x55cc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov sl, r7 │ │ │ │ + b 60f3c <__cxa_atexit@plt+0x55714> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - rsceq r5, pc, r4, ror #26 │ │ │ │ - rsceq r8, r0, r4, lsr sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + smlaleq r7, r0, r0, sp │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 61520 <__cxa_atexit@plt+0x55cf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 60f3c <__cxa_atexit@plt+0x55714> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 604c0 <__cxa_atexit@plt+0x54c98> │ │ │ │ - ldr lr, [pc, #72] @ 604cc <__cxa_atexit@plt+0x54ca4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, r7, #3 │ │ │ │ - ldm r8, {r1, r2, r8} │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 604d0 <__cxa_atexit@plt+0x54ca8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r0, r7, lr} │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - strhteq r5, [pc], #200 │ │ │ │ - strhteq r8, [r0], #204 @ 0xcc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6050c <__cxa_atexit@plt+0x54ce4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 60514 <__cxa_atexit@plt+0x54cec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 60110 <__cxa_atexit@plt+0x548e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 61564 <__cxa_atexit@plt+0x55d3c> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [pc, #48] @ 6157c <__cxa_atexit@plt+0x55d54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [pc], #172 @ │ │ │ │ - rsceq r8, r0, r4, ror ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60564 <__cxa_atexit@plt+0x54d3c> │ │ │ │ - ldr r3, [pc, #48] @ 6056c <__cxa_atexit@plt+0x54d44> │ │ │ │ + ldr r3, [pc, #20] @ 61580 <__cxa_atexit@plt+0x55d58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 60558 <__cxa_atexit@plt+0x54d30> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6057c <__cxa_atexit@plt+0x54d54> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + strhteq r4, [pc], #160 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + strdeq r7, [r0], #200 @ 0xc8 @ │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #80] @ 615ec <__cxa_atexit@plt+0x55dc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + ldr r1, [r5, #48] @ 0x30 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 615d8 <__cxa_atexit@plt+0x55db0> │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5f610 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r7, [pc, #16] @ 615f0 <__cxa_atexit@plt+0x55dc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r8, r0, r0, lsr #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r7, r0, ip, ror #24 │ │ │ │ + rsceq r7, r0, r8, lsl #25 │ │ │ │ + andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - sub sl, r5, #28 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr lr, [pc, #272] @ 6069c <__cxa_atexit@plt+0x54e74> │ │ │ │ + mov sl, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #336] @ 61760 <__cxa_atexit@plt+0x55f38> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r2, [r7, #4]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r7] │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 61704 <__cxa_atexit@plt+0x55edc> │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r6, [pc, #296] @ 61764 <__cxa_atexit@plt+0x55f3c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr lr, [pc, #292] @ 61768 <__cxa_atexit@plt+0x55f40> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #268] @ 606a0 <__cxa_atexit@plt+0x54e78> │ │ │ │ - add r9, pc, r9 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 60628 <__cxa_atexit@plt+0x54e00> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 60610 <__cxa_atexit@plt+0x54de8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, r3]! │ │ │ │ - str r0, [r2, #4] │ │ │ │ - str lr, [r2, #-8] │ │ │ │ - str r1, [r2, #-4] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - add r0, sl, r3 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 6067c <__cxa_atexit@plt+0x54e54> │ │ │ │ - add r0, r5, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r9, [r0, #-20] @ 0xffffffec │ │ │ │ - str r1, [r0, #-16] │ │ │ │ - str r7, [r0, #-12] │ │ │ │ - sub r3, r3, #20 │ │ │ │ - tst r8, #3 │ │ │ │ - mov r7, r8 │ │ │ │ - bne 60594 <__cxa_atexit@plt+0x54d6c> │ │ │ │ - add r5, r5, r3 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, r3 │ │ │ │ - ldr r7, [pc, #136] @ 606a4 <__cxa_atexit@plt+0x54e7c> │ │ │ │ + mov r8, r3 │ │ │ │ + str r6, [r8, #4]! │ │ │ │ + add r6, lr, #1 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r6, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + add r6, r8, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 6172c <__cxa_atexit@plt+0x55f04> │ │ │ │ + stmib sp, {sl, fp} │ │ │ │ + ldr r7, [pc, #248] @ 6176c <__cxa_atexit@plt+0x55f44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #244] @ 61770 <__cxa_atexit@plt+0x55f48> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr sl, [r1, #16]! │ │ │ │ + sub fp, r6, #22 │ │ │ │ + str r8, [r1] │ │ │ │ + ldr lr, [r1, #-8] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ + ldr ip, [r1, #24] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + ldr r7, [pc, #192] @ 61774 <__cxa_atexit@plt+0x55f4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #32] │ │ │ │ + add r7, r3, #36 @ 0x24 │ │ │ │ + stm r7, {r2, sl, lr} │ │ │ │ + str fp, [r3, #48] @ 0x30 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + add r6, r3, #68 @ 0x44 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 61740 <__cxa_atexit@plt+0x55f18> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [pc, #164] @ 61784 <__cxa_atexit@plt+0x55f5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #52]! @ 0x34 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, r3 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6068c <__cxa_atexit@plt+0x54e64> │ │ │ │ - ldr r2, [pc, #100] @ 606a8 <__cxa_atexit@plt+0x54e80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr lr, [pc, #76] @ 606ac <__cxa_atexit@plt+0x54e84> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r3, [pc, #112] @ 6177c <__cxa_atexit@plt+0x55f54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #108] @ 61780 <__cxa_atexit@plt+0x55f58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, #20 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, r3 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + ldr r7, [pc, #48] @ 61778 <__cxa_atexit@plt+0x55f50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + ldm sp, {r8, sl, fp} │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - rsceq r5, pc, ip, asr #23 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - rsceq r5, pc, r0, lsl #23 │ │ │ │ - rsceq r8, r0, r0, ror #21 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + @ instruction: 0xffff96b0 │ │ │ │ + strhteq r7, [r0], #104 @ 0x68 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + smlaleq r4, pc, r4, sl @ │ │ │ │ + rsceq r4, pc, r8, lsr #21 │ │ │ │ + smlaleq r7, r0, ip, r5 │ │ │ │ + strdeq r7, [r0], #80 @ 0x50 @ │ │ │ │ + ldrdeq r7, [r0], #80 @ 0x50 @ │ │ │ │ + @ instruction: 0xffff960c │ │ │ │ + strdeq r7, [r0], #164 @ 0xa4 @ │ │ │ │ + andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #92] @ 60724 <__cxa_atexit@plt+0x54efc> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 61848 <__cxa_atexit@plt+0x56020> │ │ │ │ + stmib sp, {r7, fp} │ │ │ │ + ldr r9, [pc, #192] @ 61874 <__cxa_atexit@plt+0x5604c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r1, #12]! │ │ │ │ + sub sl, r6, #22 │ │ │ │ + str r8, [r1] │ │ │ │ + ldr fp, [r1, #-8] │ │ │ │ + ldr r7, [r1, #4] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr lr, [r1, #16] │ │ │ │ + ldr r2, [r1, #24] │ │ │ │ + ldr r7, [pc, #152] @ 61878 <__cxa_atexit@plt+0x56050> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r2, [pc, #136] @ 6187c <__cxa_atexit@plt+0x56054> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #12] │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 60718 <__cxa_atexit@plt+0x54ef0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #52] @ 60728 <__cxa_atexit@plt+0x54f00> │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str fp, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + sub r9, r6, #15 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 61854 <__cxa_atexit@plt+0x5602c> │ │ │ │ + ldr r7, [pc, #100] @ 61884 <__cxa_atexit@plt+0x5605c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r3, #32]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + ldr r7, [pc, #36] @ 61880 <__cxa_atexit@plt+0x56058> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + ldm sp, {r8, sl, fp} │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, pc, ip, asr r9 @ │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + rsceq r4, pc, r8, ror #18 │ │ │ │ + rsceq r7, r0, r8, lsl #9 │ │ │ │ + @ instruction: 0xffff94cc │ │ │ │ + strdeq r7, [r0], #148 @ 0x94 @ │ │ │ │ + andeq r0, r0, r6, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [pc, #68] @ 618e4 <__cxa_atexit@plt+0x560bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 6070c <__cxa_atexit@plt+0x54ee4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6057c <__cxa_atexit@plt+0x54d54> │ │ │ │ + beq 618d8 <__cxa_atexit@plt+0x560b0> │ │ │ │ + ldr r2, [pc, #40] @ 618e8 <__cxa_atexit@plt+0x560c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov sl, r7 │ │ │ │ + b 60f3c <__cxa_atexit@plt+0x55714> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + smlaleq r7, r0, r0, r9 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 61920 <__cxa_atexit@plt+0x560f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 60f3c <__cxa_atexit@plt+0x55714> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6077c <__cxa_atexit@plt+0x54f54> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 60788 <__cxa_atexit@plt+0x54f60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r5, pc, r8, sl @ │ │ │ │ - rsceq r8, r0, r4, lsl #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 607f8 <__cxa_atexit@plt+0x54fd0> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #88] @ 60810 <__cxa_atexit@plt+0x54fe8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60804 <__cxa_atexit@plt+0x54fdc> │ │ │ │ - ldr r3, [pc, #68] @ 60814 <__cxa_atexit@plt+0x54fec> │ │ │ │ + bcc 61964 <__cxa_atexit@plt+0x5613c> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [pc, #48] @ 6197c <__cxa_atexit@plt+0x56154> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 61980 <__cxa_atexit@plt+0x56158> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + strhteq r4, [pc], #96 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + strdeq r7, [r0], #136 @ 0x88 @ │ │ │ │ + andeq r0, r0, r6, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [pc, #68] @ 619e0 <__cxa_atexit@plt+0x561b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 607ec <__cxa_atexit@plt+0x54fc4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6057c <__cxa_atexit@plt+0x54d54> │ │ │ │ + beq 619d4 <__cxa_atexit@plt+0x561ac> │ │ │ │ + ldr r2, [pc, #40] @ 619e4 <__cxa_atexit@plt+0x561bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov sl, r7 │ │ │ │ + b 60f3c <__cxa_atexit@plt+0x55714> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + smlaleq r7, r0, r4, r8 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 61a1c <__cxa_atexit@plt+0x561f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 60f3c <__cxa_atexit@plt+0x55714> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 61a60 <__cxa_atexit@plt+0x56238> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [pc, #48] @ 61a78 <__cxa_atexit@plt+0x56250> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, pc, r0, asr #16 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r3, [pc, #20] @ 61a7c <__cxa_atexit@plt+0x56254> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + strhteq r4, [pc], #84 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60848 <__cxa_atexit@plt+0x55020> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 60850 <__cxa_atexit@plt+0x55028> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 61afc <__cxa_atexit@plt+0x562d4> │ │ │ │ + ldr r2, [pc, #124] @ 61b18 <__cxa_atexit@plt+0x562f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 61b1c <__cxa_atexit@plt+0x562f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61af0 <__cxa_atexit@plt+0x562c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 61b04 <__cxa_atexit@plt+0x562dc> │ │ │ │ + ldr r3, [pc, #76] @ 61b20 <__cxa_atexit@plt+0x562f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strhteq r5, [pc], #124 │ │ │ │ - rsceq r8, r0, ip, lsr r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 608c0 <__cxa_atexit@plt+0x55098> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #88] @ 608d8 <__cxa_atexit@plt+0x550b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r4, pc, r0, asr r5 @ │ │ │ │ + rsceq r4, pc, ip, lsr r5 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 61b60 <__cxa_atexit@plt+0x56338> │ │ │ │ + ldr r2, [pc, #36] @ 61b6c <__cxa_atexit@plt+0x56344> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r4, pc, r8, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 608cc <__cxa_atexit@plt+0x550a4> │ │ │ │ - ldr r3, [pc, #68] @ 608dc <__cxa_atexit@plt+0x550b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 608b4 <__cxa_atexit@plt+0x5508c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6057c <__cxa_atexit@plt+0x54d54> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 61bec <__cxa_atexit@plt+0x563c4> │ │ │ │ + ldr r2, [pc, #124] @ 61c08 <__cxa_atexit@plt+0x563e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 61c0c <__cxa_atexit@plt+0x563e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61be0 <__cxa_atexit@plt+0x563b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 61bf4 <__cxa_atexit@plt+0x563cc> │ │ │ │ + ldr r3, [pc, #76] @ 61c10 <__cxa_atexit@plt+0x563e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r4, pc, r0, ror #8 │ │ │ │ + rsceq r4, pc, ip, asr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 61c50 <__cxa_atexit@plt+0x56428> │ │ │ │ + ldr r2, [pc, #36] @ 61c5c <__cxa_atexit@plt+0x56434> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrdeq r4, [pc], #56 @ │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r1, r5, #8 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #192] @ 61d3c <__cxa_atexit@plt+0x56514> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #188] @ 61d40 <__cxa_atexit@plt+0x56518> │ │ │ │ + add ip, pc, ip │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 61cd4 <__cxa_atexit@plt+0x564ac> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, r2 │ │ │ │ + add r3, r7, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 61d20 <__cxa_atexit@plt+0x564f8> │ │ │ │ + subs r8, r8, #1 │ │ │ │ + beq 61cdc <__cxa_atexit@plt+0x564b4> │ │ │ │ + sub r0, r5, #8 │ │ │ │ + str lr, [r7, #4] │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add r9, r7, #4 │ │ │ │ + add r2, r2, #12 │ │ │ │ + sub r1, r1, #8 │ │ │ │ + mov r5, r0 │ │ │ │ + cmp fp, r1 │ │ │ │ + bls 61c8c <__cxa_atexit@plt+0x56464> │ │ │ │ + add r3, r6, r2 │ │ │ │ + b 61d28 <__cxa_atexit@plt+0x56500> │ │ │ │ + ldr r6, [pc, #96] @ 61d44 <__cxa_atexit@plt+0x5651c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #92] @ 61d48 <__cxa_atexit@plt+0x56520> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r6, [r7, #16]! │ │ │ │ + ldr r6, [pc, #76] @ 61d4c <__cxa_atexit@plt+0x56524> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r7, #-12] │ │ │ │ + str r9, [r7, #-8] │ │ │ │ + str r3, [r7, #-4] │ │ │ │ + mov r6, r7 │ │ │ │ + str r9, [r6, #8]! │ │ │ │ + sub r9, r7, #10 │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 61d50 <__cxa_atexit@plt+0x56528> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, pc, r8, ror r7 @ │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + rsceq r4, pc, r4, lsl r3 @ │ │ │ │ + strdeq r4, [pc], #44 @ │ │ │ │ + rsceq r7, r0, r4, ror #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 61d94 <__cxa_atexit@plt+0x5656c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 61da0 <__cxa_atexit@plt+0x56578> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + rsceq r4, pc, r0, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60910 <__cxa_atexit@plt+0x550e8> │ │ │ │ + bhi 61dd4 <__cxa_atexit@plt+0x565ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 60918 <__cxa_atexit@plt+0x550f0> │ │ │ │ + ldr r2, [pc, #20] @ 61ddc <__cxa_atexit@plt+0x565b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + b a38e3c <__cxa_atexit@plt+0xa2d614> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [pc], #100 @ │ │ │ │ - rsceq r8, r0, r4, ror r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 60988 <__cxa_atexit@plt+0x55160> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #88] @ 609a0 <__cxa_atexit@plt+0x55178> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ + rsceq r4, pc, r0, lsr r2 @ │ │ │ │ + rsceq r7, r0, ip, lsr #9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60994 <__cxa_atexit@plt+0x5516c> │ │ │ │ - ldr r3, [pc, #68] @ 609a4 <__cxa_atexit@plt+0x5517c> │ │ │ │ + bhi 61e1c <__cxa_atexit@plt+0x565f4> │ │ │ │ + ldr r3, [pc, #32] @ 61e24 <__cxa_atexit@plt+0x565fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6097c <__cxa_atexit@plt+0x55154> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6057c <__cxa_atexit@plt+0x54d54> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2, sl} │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r7, r0, r8, ror #8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #172] @ 61ee8 <__cxa_atexit@plt+0x566c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + sub r7, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61ecc <__cxa_atexit@plt+0x566a4> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 61eac <__cxa_atexit@plt+0x56684> │ │ │ │ + ldr r3, [pc, #108] @ 61eec <__cxa_atexit@plt+0x566c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #104] @ 61ef0 <__cxa_atexit@plt+0x566c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r0, [pc, #76] @ 61ef4 <__cxa_atexit@plt+0x566cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r7, [pc, #72] @ 61f00 <__cxa_atexit@plt+0x566d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 61ef8 <__cxa_atexit@plt+0x566d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #32] @ 61efc <__cxa_atexit@plt+0x566d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strhteq r5, [pc], #96 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 609d8 <__cxa_atexit@plt+0x551b0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 609e0 <__cxa_atexit@plt+0x551b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff1c0 │ │ │ │ + rsceq r7, r0, ip, ror #7 │ │ │ │ + rsceq r7, r0, ip, asr #7 │ │ │ │ + strhteq r7, [r0], #48 @ 0x30 │ │ │ │ + smlaleq r7, r0, r8, r3 │ │ │ │ + rsceq r4, pc, r8, asr #2 │ │ │ │ + rsceq r7, r0, r0, lsr r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 61f58 <__cxa_atexit@plt+0x56730> │ │ │ │ + ldr r2, [pc, #56] @ 61f64 <__cxa_atexit@plt+0x5673c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 61f68 <__cxa_atexit@plt+0x56740> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 61fa8 <__cxa_atexit@plt+0x56780> │ │ │ │ + ldr r3, [pc, #152] @ 6201c <__cxa_atexit@plt+0x567f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61ff4 <__cxa_atexit@plt+0x567cc> │ │ │ │ + b 62034 <__cxa_atexit@plt+0x5680c> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 61ffc <__cxa_atexit@plt+0x567d4> │ │ │ │ + ldr lr, [pc, #92] @ 62020 <__cxa_atexit@plt+0x567f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #80] @ 62024 <__cxa_atexit@plt+0x567fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, pc, ip, lsr #12 │ │ │ │ - rsceq r8, r0, ip, lsl #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #20] @ 62018 <__cxa_atexit@plt+0x567f0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsl r8 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + rsceq r4, pc, r0, lsr #1 │ │ │ │ + rsceq r4, pc, r4, ror #3 │ │ │ │ + rsceq r7, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 62084 <__cxa_atexit@plt+0x5685c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #156] @ 620ec <__cxa_atexit@plt+0x568c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 60a70 <__cxa_atexit@plt+0x55248> │ │ │ │ - ldr lr, [pc, #116] @ 60a7c <__cxa_atexit@plt+0x55254> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #96] @ 60a80 <__cxa_atexit@plt+0x55258> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 60a5c <__cxa_atexit@plt+0x55234> │ │ │ │ - ldr r3, [pc, #60] @ 60a84 <__cxa_atexit@plt+0x5525c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - str r3, [r5] │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 60a68 <__cxa_atexit@plt+0x55240> │ │ │ │ - b 60ac8 <__cxa_atexit@plt+0x552a0> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + beq 620d0 <__cxa_atexit@plt+0x568a8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 62120 <__cxa_atexit@plt+0x568f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 620dc <__cxa_atexit@plt+0x568b4> │ │ │ │ + ldr lr, [pc, #84] @ 620f0 <__cxa_atexit@plt+0x568c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [pc, #76] @ 620f4 <__cxa_atexit@plt+0x568cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + rsceq r3, pc, r8, asr #31 │ │ │ │ + rsceq r4, pc, r0, lsl r1 @ │ │ │ │ + rsceq r7, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, fp │ │ │ │ + b 62120 <__cxa_atexit@plt+0x568f8> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6217c <__cxa_atexit@plt+0x56954> │ │ │ │ + ldr r2, [pc, #168] @ 621e4 <__cxa_atexit@plt+0x569bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + str r1, [r7, #20] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 621d0 <__cxa_atexit@plt+0x569a8> │ │ │ │ + ldr r2, [pc, #136] @ 621e8 <__cxa_atexit@plt+0x569c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 621c8 <__cxa_atexit@plt+0x569a0> │ │ │ │ + b 62238 <__cxa_atexit@plt+0x56a10> │ │ │ │ + ldr r0, [pc, #92] @ 621e0 <__cxa_atexit@plt+0x569b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #12]! │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 621c8 <__cxa_atexit@plt+0x569a0> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 61f68 <__cxa_atexit@plt+0x56740> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r5, [pc], #88 @ │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r8, r0, r8, ror #15 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #12 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsceq r6, r0, r8, asr #30 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 60ab8 <__cxa_atexit@plt+0x55290> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 62228 <__cxa_atexit@plt+0x56a00> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 60ab0 <__cxa_atexit@plt+0x55288> │ │ │ │ - b 60ac8 <__cxa_atexit@plt+0x552a0> │ │ │ │ + beq 62220 <__cxa_atexit@plt+0x569f8> │ │ │ │ + b 62238 <__cxa_atexit@plt+0x56a10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strhteq r8, [r0], #116 @ 0x74 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + rsceq r6, r0, r8, lsl #30 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + ldr r3, [pc, #152] @ 622d8 <__cxa_atexit@plt+0x56ab0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 62264 <__cxa_atexit@plt+0x56a3c> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 60af0 <__cxa_atexit@plt+0x552c8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 60ba8 <__cxa_atexit@plt+0x55380> │ │ │ │ - ldr r7, [pc, #284] @ 60c00 <__cxa_atexit@plt+0x553d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bne 6226c <__cxa_atexit@plt+0x56a44> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 62384 <__cxa_atexit@plt+0x56b5c> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r3, [pc, #228] @ 60be4 <__cxa_atexit@plt+0x553bc> │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - and r7, r7, r1 │ │ │ │ - mul r7, r7, r3 │ │ │ │ - ldr r3, [pc, #220] @ 60bec <__cxa_atexit@plt+0x553c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r3, r7, lsr #27 │ │ │ │ - ldr r1, [pc, #212] @ 60bf0 <__cxa_atexit@plt+0x553c8> │ │ │ │ + ldr r7, [pc, #104] @ 622dc <__cxa_atexit@plt+0x56ab4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 622c0 <__cxa_atexit@plt+0x56a98> │ │ │ │ + ldr r3, [pc, #84] @ 622e0 <__cxa_atexit@plt+0x56ab8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r9, [r7, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 622cc <__cxa_atexit@plt+0x56aa4> │ │ │ │ + ldr r3, [pc, #56] @ 622e4 <__cxa_atexit@plt+0x56abc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #8 │ │ │ │ + @ instruction: 0x000004b4 │ │ │ │ + andeq r0, r0, r4, asr #9 │ │ │ │ + rsceq r6, r0, ip, asr #28 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6230c <__cxa_atexit@plt+0x56ae4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 62384 <__cxa_atexit@plt+0x56b5c> │ │ │ │ + ldr r7, [pc, #100] @ 62378 <__cxa_atexit@plt+0x56b50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 62360 <__cxa_atexit@plt+0x56b38> │ │ │ │ + ldr r3, [pc, #80] @ 6237c <__cxa_atexit@plt+0x56b54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r9, [r7, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6236c <__cxa_atexit@plt+0x56b44> │ │ │ │ + ldr r3, [pc, #52] @ 62380 <__cxa_atexit@plt+0x56b58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #7 │ │ │ │ + andeq r0, r0, r4, lsl r4 │ │ │ │ + andeq r0, r0, r4, lsr #8 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 62400 <__cxa_atexit@plt+0x56bd8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #148] @ 6243c <__cxa_atexit@plt+0x56c14> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldrsb r0, [r7] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6242c <__cxa_atexit@plt+0x56c04> │ │ │ │ + ldr r2, [pc, #120] @ 62440 <__cxa_atexit@plt+0x56c18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r1, [r5] │ │ │ │ - add r2, r2, r0 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 60bc8 <__cxa_atexit@plt+0x553a0> │ │ │ │ - ldr r5, [pc, #176] @ 60bf4 <__cxa_atexit@plt+0x553cc> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6242c <__cxa_atexit@plt+0x56c04> │ │ │ │ + ldr r5, [pc, #92] @ 62444 <__cxa_atexit@plt+0x56c1c> │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 60b78 <__cxa_atexit@plt+0x55350> │ │ │ │ - ldr r7, [pc, #160] @ 60bf8 <__cxa_atexit@plt+0x553d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #156] @ 60bfc <__cxa_atexit@plt+0x553d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6242c <__cxa_atexit@plt+0x56c04> │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - and r5, r7, #3 │ │ │ │ - cmp r5, #2 │ │ │ │ - beq 60b50 <__cxa_atexit@plt+0x55328> │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r1, [r5, #3] │ │ │ │ - mov r5, #11 │ │ │ │ - cmp r2, r1 │ │ │ │ - blt 60b68 <__cxa_atexit@plt+0x55340> │ │ │ │ - mov r5, #15 │ │ │ │ - bne 60b68 <__cxa_atexit@plt+0x55340> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + b 624e0 <__cxa_atexit@plt+0x56cb8> │ │ │ │ + ldr r7, [pc, #48] @ 62438 <__cxa_atexit@plt+0x56c10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6242c <__cxa_atexit@plt+0x56c04> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 62120 <__cxa_atexit@plt+0x568f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - cmp r3, #0 │ │ │ │ - bmi 60bd0 <__cxa_atexit@plt+0x553a8> │ │ │ │ - ldr r3, [pc, #72] @ 60c04 <__cxa_atexit@plt+0x553dc> │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + rsceq r6, r0, ip, ror #25 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 62498 <__cxa_atexit@plt+0x56c70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62490 <__cxa_atexit@plt+0x56c68> │ │ │ │ + ldr r3, [pc, #32] @ 6249c <__cxa_atexit@plt+0x56c74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1556a4 <__cxa_atexit@plt+0x149e7c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62490 <__cxa_atexit@plt+0x56c68> │ │ │ │ + b 624e0 <__cxa_atexit@plt+0x56cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 60be8 <__cxa_atexit@plt+0x553c0> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + smlaleq r6, r0, r4, ip │ │ │ │ + andeq r0, r0, fp, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 624d0 <__cxa_atexit@plt+0x56ca8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1556a4 <__cxa_atexit@plt+0x149e7c> │ │ │ │ - @ instruction: 0x077cb531 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq r5, pc, r0, ror #13 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - rsceq r8, r0, r4, ror #11 │ │ │ │ - ldrdeq r8, [r0], #92 @ 0x5c @ │ │ │ │ - rsceq r5, pc, r0, lsl r7 @ │ │ │ │ - andeq r0, r0, ip, lsr #6 │ │ │ │ - rsceq r8, r0, r8, asr r6 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 624c8 <__cxa_atexit@plt+0x56ca0> │ │ │ │ + b 624e0 <__cxa_atexit@plt+0x56cb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r6, r0, r0, ror #24 │ │ │ │ + andeq r0, r0, fp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [pc, #80] @ 60c70 <__cxa_atexit@plt+0x55448> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r7, [pc, #72] @ 60c74 <__cxa_atexit@plt+0x5544c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 62548 <__cxa_atexit@plt+0x56d20> │ │ │ │ + ldr r7, [pc, #148] @ 62590 <__cxa_atexit@plt+0x56d68> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r1, [r5] │ │ │ │ - b 60c38 <__cxa_atexit@plt+0x55410> │ │ │ │ - ldr r3, [r3, r1] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 60c68 <__cxa_atexit@plt+0x55440> │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r0, [r1, #3] │ │ │ │ - mov r1, #11 │ │ │ │ - cmp r2, r0 │ │ │ │ - blt 60c34 <__cxa_atexit@plt+0x5540c> │ │ │ │ - mov r1, #15 │ │ │ │ - bne 60c34 <__cxa_atexit@plt+0x5540c> │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r8, [r3, #24] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6256c <__cxa_atexit@plt+0x56d44> │ │ │ │ + ldr r2, [pc, #128] @ 62594 <__cxa_atexit@plt+0x56d6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r7, #12]! │ │ │ │ + stmda r7, {r2, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 62580 <__cxa_atexit@plt+0x56d58> │ │ │ │ + ldr r5, [pc, #104] @ 62598 <__cxa_atexit@plt+0x56d70> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ + ldr sl, [r3, #28] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r5, [r3, #16] │ │ │ │ + mov r5, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r2, [pc, #60] @ 6258c <__cxa_atexit@plt+0x56d64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62578 <__cxa_atexit@plt+0x56d50> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 62384 <__cxa_atexit@plt+0x56b5c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r8, r0, r0, lsl r5 │ │ │ │ - rsceq r8, r0, r8, lsl r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + smlaleq r6, r0, r8, fp │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 60cf4 <__cxa_atexit@plt+0x554cc> │ │ │ │ - ldr r2, [pc, #108] @ 60d0c <__cxa_atexit@plt+0x554e4> │ │ │ │ + ldr r2, [pc, #68] @ 625f4 <__cxa_atexit@plt+0x56dcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 60d10 <__cxa_atexit@plt+0x554e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #76] @ 60d14 <__cxa_atexit@plt+0x554ec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 60d18 <__cxa_atexit@plt+0x554f0> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 625e8 <__cxa_atexit@plt+0x56dc0> │ │ │ │ + ldr r2, [pc, #40] @ 625f8 <__cxa_atexit@plt+0x56dd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq r6, r0, r8, lsr fp │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #20] @ 62628 <__cxa_atexit@plt+0x56e00> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - smlaleq r5, pc, r0, r4 @ │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - rsceq r8, r0, r4, asr #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r9, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r6, r0, r8, lsl #22 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #132] @ 60dbc <__cxa_atexit@plt+0x55594> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r1, [r2] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 60db0 <__cxa_atexit@plt+0x55588> │ │ │ │ - ldr r2, [pc, #108] @ 60dc0 <__cxa_atexit@plt+0x55598> │ │ │ │ + ldr r2, [pc, #52] @ 62678 <__cxa_atexit@plt+0x56e50> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 60d84 <__cxa_atexit@plt+0x5555c> │ │ │ │ - ldr r7, [pc, #92] @ 60dc4 <__cxa_atexit@plt+0x5559c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #88] @ 60dc8 <__cxa_atexit@plt+0x555a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, r2] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 60d60 <__cxa_atexit@plt+0x55538> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - mov r2, #11 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt 60d74 <__cxa_atexit@plt+0x5554c> │ │ │ │ - mov r2, #15 │ │ │ │ - bne 60d74 <__cxa_atexit@plt+0x5554c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62670 <__cxa_atexit@plt+0x56e48> │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 62120 <__cxa_atexit@plt+0x568f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strhteq r6, [r0], #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 62120 <__cxa_atexit@plt+0x568f8> │ │ │ │ + smlaleq r6, r0, r0, sl │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 62384 <__cxa_atexit@plt+0x56b5c> │ │ │ │ + rsceq r6, r0, r8, ror sl │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 62120 <__cxa_atexit@plt+0x568f8> │ │ │ │ + rsceq r6, r0, ip, asr sl │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #68] @ 62730 <__cxa_atexit@plt+0x56f08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 62724 <__cxa_atexit@plt+0x56efc> │ │ │ │ + ldr r2, [pc, #40] @ 62734 <__cxa_atexit@plt+0x56f0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r8, [r0], #52 @ 0x34 @ │ │ │ │ - rsceq r8, r0, ip, asr #7 │ │ │ │ - smlaleq r8, r0, r4, r4 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + strdeq r6, [r0], #156 @ 0x9c @ │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #20] @ 62764 <__cxa_atexit@plt+0x56f3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r9, r7 │ │ │ │ + b 5cb08 <__cxa_atexit@plt+0x512e0> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r6, r0, ip, asr #19 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #80] @ 60e34 <__cxa_atexit@plt+0x5560c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r7, [pc, #72] @ 60e38 <__cxa_atexit@plt+0x55610> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r1, [r5] │ │ │ │ - b 60dfc <__cxa_atexit@plt+0x555d4> │ │ │ │ - ldr r3, [r3, r1] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 60e2c <__cxa_atexit@plt+0x55604> │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r0, [r1, #3] │ │ │ │ - mov r1, #11 │ │ │ │ - cmp r2, r0 │ │ │ │ - blt 60df8 <__cxa_atexit@plt+0x555d0> │ │ │ │ - mov r1, #15 │ │ │ │ - bne 60df8 <__cxa_atexit@plt+0x555d0> │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r2, [pc, #52] @ 627b4 <__cxa_atexit@plt+0x56f8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 627ac <__cxa_atexit@plt+0x56f84> │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 62120 <__cxa_atexit@plt+0x568f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r8, r0, ip, asr #6 │ │ │ │ - rsceq r8, r0, r4, asr r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r6, r0, ip, ror r9 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 62120 <__cxa_atexit@plt+0x568f8> │ │ │ │ + rsceq r6, r0, r4, asr r9 │ │ │ │ + andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r2, [r3, #-8] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 61f68 <__cxa_atexit@plt+0x56740> │ │ │ │ + andeq r0, r0, r5, lsl #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 60eb8 <__cxa_atexit@plt+0x55690> │ │ │ │ - ldr r2, [pc, #108] @ 60ed0 <__cxa_atexit@plt+0x556a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 60ed4 <__cxa_atexit@plt+0x556ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #76] @ 60ed8 <__cxa_atexit@plt+0x556b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 62870 <__cxa_atexit@plt+0x57048> │ │ │ │ + ldr lr, [pc, #76] @ 6288c <__cxa_atexit@plt+0x57064> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [pc, #68] @ 62890 <__cxa_atexit@plt+0x57068> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 60edc <__cxa_atexit@plt+0x556b4> │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 62894 <__cxa_atexit@plt+0x5706c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffff9f8 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - rsceq r5, pc, ip, asr #5 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - rsceq r8, r0, r0, lsl #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + rsceq r3, pc, r4, lsr #16 │ │ │ │ + rsceq r3, pc, ip, ror #18 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [pc, #132] @ 60f80 <__cxa_atexit@plt+0x55758> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r1, [r2] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 60f74 <__cxa_atexit@plt+0x5574c> │ │ │ │ - ldr r2, [pc, #108] @ 60f84 <__cxa_atexit@plt+0x5575c> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 628d4 <__cxa_atexit@plt+0x570ac> │ │ │ │ + ldr r2, [pc, #36] @ 628e8 <__cxa_atexit@plt+0x570c0> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ str r2, [r5] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 60f48 <__cxa_atexit@plt+0x55720> │ │ │ │ - ldr r7, [pc, #92] @ 60f88 <__cxa_atexit@plt+0x55760> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #88] @ 60f8c <__cxa_atexit@plt+0x55764> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, r2] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 60f24 <__cxa_atexit@plt+0x556fc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - mov r2, #11 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt 60f38 <__cxa_atexit@plt+0x55710> │ │ │ │ - mov r2, #15 │ │ │ │ - bne 60f38 <__cxa_atexit@plt+0x55710> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov sl, r3 │ │ │ │ + b 61c6c <__cxa_atexit@plt+0x56444> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r8, r0, r0, lsl r2 │ │ │ │ - rsceq r8, r0, r8, lsl #4 │ │ │ │ - ldrdeq r8, [r0], #32 @ │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [pc, #80] @ 60ff8 <__cxa_atexit@plt+0x557d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r7, [pc, #72] @ 60ffc <__cxa_atexit@plt+0x557d4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 62920 <__cxa_atexit@plt+0x570f8> │ │ │ │ + ldr r2, [pc, #28] @ 6292c <__cxa_atexit@plt+0x57104> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + rsceq r3, pc, r4, asr r7 @ │ │ │ │ + rsceq r6, r0, ip, ror #18 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62968 <__cxa_atexit@plt+0x57140> │ │ │ │ + ldr r2, [pc, #36] @ 62978 <__cxa_atexit@plt+0x57150> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r7, [pc, #12] @ 6297c <__cxa_atexit@plt+0x57154> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r1, [r5] │ │ │ │ - b 60fc0 <__cxa_atexit@plt+0x55798> │ │ │ │ - ldr r3, [r3, r1] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 60ff0 <__cxa_atexit@plt+0x557c8> │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r0, [r1, #3] │ │ │ │ - mov r1, #11 │ │ │ │ - cmp r2, r0 │ │ │ │ - blt 60fbc <__cxa_atexit@plt+0x55794> │ │ │ │ - mov r1, #15 │ │ │ │ - bne 60fbc <__cxa_atexit@plt+0x55794> │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r8, r0, r8, lsl #3 │ │ │ │ - smlaleq r8, r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r6, r0, r8, asr #18 │ │ │ │ + rsceq r6, r0, r0, lsr #18 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6107c <__cxa_atexit@plt+0x55854> │ │ │ │ - ldr r2, [pc, #108] @ 61094 <__cxa_atexit@plt+0x5586c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 61098 <__cxa_atexit@plt+0x55870> │ │ │ │ + bcc 62a3c <__cxa_atexit@plt+0x57214> │ │ │ │ + cmp r7, #0 │ │ │ │ + ble 629c0 <__cxa_atexit@plt+0x57198> │ │ │ │ + ldr r1, [pc, #224] @ 62a90 <__cxa_atexit@plt+0x57268> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + b 629cc <__cxa_atexit@plt+0x571a4> │ │ │ │ + ldr r7, [pc, #184] @ 62a80 <__cxa_atexit@plt+0x57258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 62a48 <__cxa_atexit@plt+0x57220> │ │ │ │ + ldr lr, [pc, #160] @ 62a84 <__cxa_atexit@plt+0x5725c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #76] @ 6109c <__cxa_atexit@plt+0x55874> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #12]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 610a0 <__cxa_atexit@plt+0x55878> │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 62a60 <__cxa_atexit@plt+0x57238> │ │ │ │ + ldr r5, [pc, #124] @ 62a94 <__cxa_atexit@plt+0x5726c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r5, [pc, #116] @ 62a98 <__cxa_atexit@plt+0x57270> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #108] @ 62a9c <__cxa_atexit@plt+0x57274> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + ldr r3, [pc, #60] @ 62a8c <__cxa_atexit@plt+0x57264> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffff76c │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - rsceq r5, pc, r8, lsl #2 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - rsceq r8, r0, r8, asr #3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 61118 <__cxa_atexit@plt+0x558f0> │ │ │ │ - ldr r9, [pc, #88] @ 61128 <__cxa_atexit@plt+0x55900> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #84] @ 6112c <__cxa_atexit@plt+0x55904> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r1, r2, r7, r8} │ │ │ │ - ldr r1, [pc, #56] @ 61130 <__cxa_atexit@plt+0x55908> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #24]! │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + ldr r3, [pc, #32] @ 62a88 <__cxa_atexit@plt+0x57260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff91c │ │ │ │ - rsceq r4, pc, ip, asr #30 │ │ │ │ - rsceq r4, pc, r8, lsr pc @ │ │ │ │ + rsceq r6, r0, r4, lsr #17 │ │ │ │ + @ instruction: 0xfffff408 │ │ │ │ + rsceq r6, r0, ip, lsr #13 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xffff9a80 │ │ │ │ + strdeq r3, [pc], #84 @ │ │ │ │ + rsceq r3, pc, r4, lsl #14 │ │ │ │ + rsceq r6, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 611ac <__cxa_atexit@plt+0x55984> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r1, [pc, #104] @ 611c4 <__cxa_atexit@plt+0x5599c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 62b24 <__cxa_atexit@plt+0x572fc> │ │ │ │ + ldr lr, [pc, #144] @ 62b5c <__cxa_atexit@plt+0x57334> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #12]! │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 62b3c <__cxa_atexit@plt+0x57314> │ │ │ │ + ldr r5, [pc, #104] @ 62b68 <__cxa_atexit@plt+0x57340> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #96] @ 62b6c <__cxa_atexit@plt+0x57344> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #88] @ 62b70 <__cxa_atexit@plt+0x57348> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r3, [pc, #56] @ 62b64 <__cxa_atexit@plt+0x5733c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r3, [pc, #28] @ 62b60 <__cxa_atexit@plt+0x57338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff320 │ │ │ │ + ldrdeq r6, [r0], #80 @ 0x50 @ │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffff9998 │ │ │ │ + rsceq r3, pc, ip, lsl #10 │ │ │ │ + rsceq r3, pc, ip, lsl r6 @ │ │ │ │ + rsceq r6, r0, r8, lsr r7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 611b4 <__cxa_atexit@plt+0x5598c> │ │ │ │ - ldr r2, [pc, #84] @ 611c8 <__cxa_atexit@plt+0x559a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + bhi 62bbc <__cxa_atexit@plt+0x57394> │ │ │ │ + ldr r7, [pc, #52] @ 62bcc <__cxa_atexit@plt+0x573a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 6119c <__cxa_atexit@plt+0x55974> │ │ │ │ - mov r5, r7 │ │ │ │ + beq 62bb0 <__cxa_atexit@plt+0x57388> │ │ │ │ mov r7, r9 │ │ │ │ - b 61368 <__cxa_atexit@plt+0x55b40> │ │ │ │ + b 62be0 <__cxa_atexit@plt+0x573b8> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 62bd0 <__cxa_atexit@plt+0x573a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - smlaleq r4, pc, ip, lr @ │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strdeq r6, [r0], #108 @ 0x6c @ │ │ │ │ + ldrdeq r6, [r0], #108 @ 0x6c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #156] @ 62c84 <__cxa_atexit@plt+0x5745c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 62c58 <__cxa_atexit@plt+0x57430> │ │ │ │ + ldr r7, [pc, #136] @ 62c88 <__cxa_atexit@plt+0x57460> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r9, [r2] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 62c64 <__cxa_atexit@plt+0x5743c> │ │ │ │ + ldr r7, [pc, #108] @ 62c8c <__cxa_atexit@plt+0x57464> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 611fc <__cxa_atexit@plt+0x559d4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 61204 <__cxa_atexit@plt+0x559dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 62c70 <__cxa_atexit@plt+0x57448> │ │ │ │ + ldr r7, [pc, #88] @ 62c94 <__cxa_atexit@plt+0x5746c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + stm lr, {r7, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 13b454 <__cxa_atexit@plt+0x12fc2c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, pc, r8, lsl #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6128c <__cxa_atexit@plt+0x55a64> │ │ │ │ - ldr r3, [pc, #132] @ 612ac <__cxa_atexit@plt+0x55a84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6127c <__cxa_atexit@plt+0x55a54> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 61294 <__cxa_atexit@plt+0x55a6c> │ │ │ │ - ldr r2, [pc, #84] @ 612b0 <__cxa_atexit@plt+0x55a88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 62c90 <__cxa_atexit@plt+0x57468> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + rsceq r6, r0, r0, asr #12 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + rsceq r6, r0, r8, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 612f8 <__cxa_atexit@plt+0x55ad0> │ │ │ │ - ldr r2, [pc, #44] @ 61304 <__cxa_atexit@plt+0x55adc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #120] @ 62d28 <__cxa_atexit@plt+0x57500> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r9, [r2] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 62d08 <__cxa_atexit@plt+0x574e0> │ │ │ │ + ldr r7, [pc, #92] @ 62d2c <__cxa_atexit@plt+0x57504> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61354 <__cxa_atexit@plt+0x55b2c> │ │ │ │ - ldr r3, [pc, #52] @ 6135c <__cxa_atexit@plt+0x55b34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 61348 <__cxa_atexit@plt+0x55b20> │ │ │ │ - mov r7, r9 │ │ │ │ - b 61368 <__cxa_atexit@plt+0x55b40> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 62d14 <__cxa_atexit@plt+0x574ec> │ │ │ │ + ldr r7, [pc, #72] @ 62d34 <__cxa_atexit@plt+0x5750c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + stm lr, {r7, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 62d30 <__cxa_atexit@plt+0x57508> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr lr, [pc, #228] @ 61458 <__cxa_atexit@plt+0x55c30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #224] @ 6145c <__cxa_atexit@plt+0x55c34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 61400 <__cxa_atexit@plt+0x55bd8> │ │ │ │ - cmp r2, #3 │ │ │ │ - add r3, r6, r1 │ │ │ │ - beq 613f0 <__cxa_atexit@plt+0x55bc8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 61448 <__cxa_atexit@plt+0x55c20> │ │ │ │ - ldmib r5, {r0, r9} │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r0, [r0, #2] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - add r1, r1, #20 │ │ │ │ - tst r2, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - bne 6137c <__cxa_atexit@plt+0x55b54> │ │ │ │ - add r6, r6, r1 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r3, [pc, #88] @ 61460 <__cxa_atexit@plt+0x55c38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r6, r6, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61440 <__cxa_atexit@plt+0x55c18> │ │ │ │ - ldr r3, [pc, #48] @ 61464 <__cxa_atexit@plt+0x55c3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - @ instruction: 0xffffffe8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 61488 <__cxa_atexit@plt+0x55c60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 614e0 <__cxa_atexit@plt+0x55cb8> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 614ec <__cxa_atexit@plt+0x55cc4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #80] @ 61510 <__cxa_atexit@plt+0x55ce8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r6, [pc, #24] @ 6150c <__cxa_atexit@plt+0x55ce4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6155c <__cxa_atexit@plt+0x55d34> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #56] @ 61578 <__cxa_atexit@plt+0x55d50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 6157c <__cxa_atexit@plt+0x55d54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 61608 <__cxa_atexit@plt+0x55de0> │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #132] @ 6162c <__cxa_atexit@plt+0x55e04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 61614 <__cxa_atexit@plt+0x55dec> │ │ │ │ - ldr r2, [pc, #112] @ 61630 <__cxa_atexit@plt+0x55e08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r1, [pc, #104] @ 61634 <__cxa_atexit@plt+0x55e0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 615f8 <__cxa_atexit@plt+0x55dd0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 61368 <__cxa_atexit@plt+0x55b40> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 61638 <__cxa_atexit@plt+0x55e10> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq r4, pc, r0, asr sl @ │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - rsceq r4, pc, r0, lsl #21 │ │ │ │ - rsceq r4, pc, r0, lsr sl @ │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + smlaleq r6, r0, ip, r5 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + rsceq r6, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 616c4 <__cxa_atexit@plt+0x55e9c> │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #132] @ 616e8 <__cxa_atexit@plt+0x55ec0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #84] @ 62da4 <__cxa_atexit@plt+0x5757c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #8]! │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + sub r3, r2, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 616d0 <__cxa_atexit@plt+0x55ea8> │ │ │ │ - ldr r2, [pc, #112] @ 616ec <__cxa_atexit@plt+0x55ec4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r1, [pc, #104] @ 616f0 <__cxa_atexit@plt+0x55ec8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 616b4 <__cxa_atexit@plt+0x55e8c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 61368 <__cxa_atexit@plt+0x55b40> │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 62d90 <__cxa_atexit@plt+0x57568> │ │ │ │ + ldr r7, [pc, #52] @ 62da8 <__cxa_atexit@plt+0x57580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + stm lr, {r7, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 616f4 <__cxa_atexit@plt+0x55ecc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - smlaleq r4, pc, r4, r9 @ │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - rsceq r4, pc, r4, asr #19 │ │ │ │ - rsceq r4, pc, r4, ror r9 @ │ │ │ │ - rsceq r7, r0, r8, lsr #23 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 617b8 <__cxa_atexit@plt+0x55f90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 617c4 <__cxa_atexit@plt+0x55f9c> │ │ │ │ - ldr r2, [pc, #200] @ 617f4 <__cxa_atexit@plt+0x55fcc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #196] @ 617f8 <__cxa_atexit@plt+0x55fd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #176] @ 617fc <__cxa_atexit@plt+0x55fd4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r0, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r2, {r3, r7} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - sub r7, r2, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 617d4 <__cxa_atexit@plt+0x55fac> │ │ │ │ - ldr r3, [pc, #132] @ 61800 <__cxa_atexit@plt+0x55fd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #128] @ 61804 <__cxa_atexit@plt+0x55fdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 617a8 <__cxa_atexit@plt+0x55f80> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 5f24c <__cxa_atexit@plt+0x53a24> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 61808 <__cxa_atexit@plt+0x55fe0> │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r7, [pc, #20] @ 62dac <__cxa_atexit@plt+0x57584> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #40] @ 6180c <__cxa_atexit@plt+0x55fe4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe550 │ │ │ │ - rsceq r4, pc, r4, asr #17 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffdacc │ │ │ │ - rsceq r4, pc, ip, ror r8 @ │ │ │ │ - rsceq r7, r0, r4, lsl #21 │ │ │ │ - rsceq r4, pc, ip, lsl r8 @ │ │ │ │ - smlaleq r7, r0, r0, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 61864 <__cxa_atexit@plt+0x5603c> │ │ │ │ - ldr r3, [pc, #56] @ 61870 <__cxa_atexit@plt+0x56048> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 61874 <__cxa_atexit@plt+0x5604c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 61878 <__cxa_atexit@plt+0x56050> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r0, [r8, #8] │ │ │ │ - add r9, r1, #3 │ │ │ │ - mov sl, r7 │ │ │ │ - b 181008 <__cxa_atexit@plt+0x1757e0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xffffe548 │ │ │ │ - rsceq r7, r0, r0, ror #18 │ │ │ │ - rsceq r7, r0, r8, lsl #20 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 618a8 <__cxa_atexit@plt+0x56080> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 618ac <__cxa_atexit@plt+0x56084> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 162cd4 <__cxa_atexit@plt+0x1574ac> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r4, pc, r4, ror #14 │ │ │ │ - ldrdeq r7, [r0], #148 @ 0x94 @ │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #72] @ 61918 <__cxa_atexit@plt+0x560f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str r1, [r5, #8]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 618f0 <__cxa_atexit@plt+0x560c8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 61920 <__cxa_atexit@plt+0x560f8> │ │ │ │ - ldr r3, [pc, #36] @ 6191c <__cxa_atexit@plt+0x560f4> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + rsceq r6, r0, r0, lsr #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #168] @ 62e68 <__cxa_atexit@plt+0x57640> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r1, #3 │ │ │ │ - beq 61910 <__cxa_atexit@plt+0x560e8> │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 62b10 <__cxa_atexit@plt+0x572e8> │ │ │ │ - ldr r0, [r7, #1]! │ │ │ │ - bx r0 │ │ │ │ - rsceq r4, pc, r0, lsr r7 @ │ │ │ │ - andeq r1, r0, r8, lsl #4 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 619dc <__cxa_atexit@plt+0x561b4> │ │ │ │ - ldr r8, [pc, #176] @ 619f4 <__cxa_atexit@plt+0x561cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #172] @ 619f8 <__cxa_atexit@plt+0x561d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - sub r1, r6, #14 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - ldr sl, [pc, #140] @ 619fc <__cxa_atexit@plt+0x561d4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r3, #-8]! │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r8, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 619c0 <__cxa_atexit@plt+0x56198> │ │ │ │ - ldr r1, [pc, #92] @ 61a00 <__cxa_atexit@plt+0x561d8> │ │ │ │ + beq 62e34 <__cxa_atexit@plt+0x5760c> │ │ │ │ + ldr r1, [pc, #140] @ 62e6c <__cxa_atexit@plt+0x57644> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 619cc <__cxa_atexit@plt+0x561a4> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 61a64 <__cxa_atexit@plt+0x5623c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 61a04 <__cxa_atexit@plt+0x561dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - strhteq r4, [pc], #96 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, r0, ip, ror r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 61920 <__cxa_atexit@plt+0x560f8> │ │ │ │ - rsceq r7, r0, r4, ror #16 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 61a54 <__cxa_atexit@plt+0x5622c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61a4c <__cxa_atexit@plt+0x56224> │ │ │ │ - b 61a64 <__cxa_atexit@plt+0x5623c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r7, r0, ip, lsr #16 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r3] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 61aac <__cxa_atexit@plt+0x56284> │ │ │ │ - ldr r3, [pc, #108] @ 61afc <__cxa_atexit@plt+0x562d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61af0 <__cxa_atexit@plt+0x562c8> │ │ │ │ - b 61ba4 <__cxa_atexit@plt+0x5637c> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 61acc <__cxa_atexit@plt+0x562a4> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 61920 <__cxa_atexit@plt+0x560f8> │ │ │ │ - ldr r3, [pc, #36] @ 61af8 <__cxa_atexit@plt+0x562d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61af0 <__cxa_atexit@plt+0x562c8> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 62b10 <__cxa_atexit@plt+0x572e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r1, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r7, #8]! │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 61b3c <__cxa_atexit@plt+0x56314> │ │ │ │ - ldr r2, [pc, #116] @ 61b94 <__cxa_atexit@plt+0x5636c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61b88 <__cxa_atexit@plt+0x56360> │ │ │ │ - b 61ba4 <__cxa_atexit@plt+0x5637c> │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 61b64 <__cxa_atexit@plt+0x5633c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 61920 <__cxa_atexit@plt+0x560f8> │ │ │ │ - ldr r3, [pc, #36] @ 61b90 <__cxa_atexit@plt+0x56368> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61b88 <__cxa_atexit@plt+0x56360> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 62b10 <__cxa_atexit@plt+0x572e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, pc @ │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r7, r0, ip, ror #13 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - and r1, r9, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - bne 61c60 <__cxa_atexit@plt+0x56438> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 61d80 <__cxa_atexit@plt+0x56558> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - sub r9, r5, #24 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - add r8, r3, #4 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi 61cd8 <__cxa_atexit@plt+0x564b0> │ │ │ │ - ldr ip, [pc, #496] @ 61de4 <__cxa_atexit@plt+0x565bc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #492] @ 61de8 <__cxa_atexit@plt+0x565c0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r0, [pc, #480] @ 61dec <__cxa_atexit@plt+0x565c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r2, [pc, #472] @ 61df0 <__cxa_atexit@plt+0x565c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r0, sl} │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 61dac <__cxa_atexit@plt+0x56584> │ │ │ │ - ldr r3, [pc, #448] @ 61df4 <__cxa_atexit@plt+0x565cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - tst r1, #3 │ │ │ │ - beq 61d60 <__cxa_atexit@plt+0x56538> │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r1 │ │ │ │ - b 61368 <__cxa_atexit@plt+0x55b40> │ │ │ │ - ldr r6, [pc, #356] @ 61dcc <__cxa_atexit@plt+0x565a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #352] @ 61dd0 <__cxa_atexit@plt+0x565a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - stmda r5, {r2, r6} │ │ │ │ - ldr r6, [pc, #340] @ 61dd4 <__cxa_atexit@plt+0x565ac> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-8]! │ │ │ │ - sub r6, r5, #24 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 61d90 <__cxa_atexit@plt+0x56568> │ │ │ │ - ldr r2, [pc, #316] @ 61dd8 <__cxa_atexit@plt+0x565b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r0, [pc, #308] @ 61ddc <__cxa_atexit@plt+0x565b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 61d4c <__cxa_atexit@plt+0x56524> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 61368 <__cxa_atexit@plt+0x55b40> │ │ │ │ - ldr ip, [pc, #280] @ 61df8 <__cxa_atexit@plt+0x565d0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #276] @ 61dfc <__cxa_atexit@plt+0x565d4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [pc, #264] @ 61e00 <__cxa_atexit@plt+0x565d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r2, [pc, #256] @ 61e04 <__cxa_atexit@plt+0x565dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 61dbc <__cxa_atexit@plt+0x56594> │ │ │ │ - ldr r3, [pc, #232] @ 61e08 <__cxa_atexit@plt+0x565e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - tst r0, #3 │ │ │ │ - beq 61d70 <__cxa_atexit@plt+0x56548> │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r0 │ │ │ │ - b 61368 <__cxa_atexit@plt+0x55b40> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r6, [pc, #72] @ 61de0 <__cxa_atexit@plt+0x565b8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r9, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r9, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, ip, lsl #5 │ │ │ │ - rsceq r4, pc, r8, lsl #11 │ │ │ │ - ldrdeq r4, [pc], #60 @ │ │ │ │ - @ instruction: 0xfffff6c8 │ │ │ │ - rsceq r4, pc, r4, lsr #7 │ │ │ │ - strhteq r4, [pc], #36 │ │ │ │ - @ instruction: 0xfffff990 │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ - rsceq r4, pc, ip, ror #11 │ │ │ │ - rsceq r4, pc, r4, asr #8 │ │ │ │ - @ instruction: 0xfffff730 │ │ │ │ - @ instruction: 0xfffff960 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - rsceq r4, pc, r0, lsl #10 │ │ │ │ - rsceq r4, pc, r8, asr r3 @ │ │ │ │ - @ instruction: 0xfffff644 │ │ │ │ - rsceq r7, r0, r8, ror r4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 61e48 <__cxa_atexit@plt+0x56620> │ │ │ │ - ldr r3, [pc, #48] @ 61e5c <__cxa_atexit@plt+0x56634> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61e54 <__cxa_atexit@plt+0x5662c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 61f5c <__cxa_atexit@plt+0x56734> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r7, r0, r4, lsr #8 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - rsceq r7, r0, r8, lsl #8 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 61eb8 <__cxa_atexit@plt+0x56690> │ │ │ │ - ldr r3, [pc, #48] @ 61ecc <__cxa_atexit@plt+0x566a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61ec4 <__cxa_atexit@plt+0x5669c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 61f5c <__cxa_atexit@plt+0x56734> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strhteq r7, [r0], #52 @ 0x34 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - smlaleq r7, r0, r8, r3 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 61f28 <__cxa_atexit@plt+0x56700> │ │ │ │ - ldr r3, [pc, #48] @ 61f3c <__cxa_atexit@plt+0x56714> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61f34 <__cxa_atexit@plt+0x5670c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 61f5c <__cxa_atexit@plt+0x56734> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r7, r0, r4, asr #6 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #132] @ 61fec <__cxa_atexit@plt+0x567c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 61fbc <__cxa_atexit@plt+0x56794> │ │ │ │ - ldr r3, [pc, #104] @ 61ff0 <__cxa_atexit@plt+0x567c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r3, #1 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 61fc4 <__cxa_atexit@plt+0x5679c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #76] @ 61ff8 <__cxa_atexit@plt+0x567d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 61ff4 <__cxa_atexit@plt+0x567cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r2, #3 │ │ │ │ - beq 61fe0 <__cxa_atexit@plt+0x567b8> │ │ │ │ - mov r7, r2 │ │ │ │ - b 62614 <__cxa_atexit@plt+0x56dec> │ │ │ │ - ldr r0, [r3, #1]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsceq r4, pc, r8, ror r0 @ │ │ │ │ - andeq r0, r0, r4, asr #12 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq r7, r0, r8, lsl #5 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 62070 <__cxa_atexit@plt+0x56848> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6204c <__cxa_atexit@plt+0x56824> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #64] @ 62078 <__cxa_atexit@plt+0x56850> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r7, [pc, #32] @ 62074 <__cxa_atexit@plt+0x5684c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62068 <__cxa_atexit@plt+0x56840> │ │ │ │ - b 62614 <__cxa_atexit@plt+0x56dec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strdeq r3, [pc], #240 @ │ │ │ │ - @ instruction: 0x000005bc │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r7, r0, r8, lsl #4 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 62120 <__cxa_atexit@plt+0x568f8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 62168 <__cxa_atexit@plt+0x56940> │ │ │ │ - ldr r7, [pc, #192] @ 62174 <__cxa_atexit@plt+0x5694c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #188] @ 62178 <__cxa_atexit@plt+0x56950> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 62138 <__cxa_atexit@plt+0x56910> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 62144 <__cxa_atexit@plt+0x5691c> │ │ │ │ - ldr r3, [pc, #124] @ 62180 <__cxa_atexit@plt+0x56958> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r3, [pc, #92] @ 62184 <__cxa_atexit@plt+0x5695c> │ │ │ │ - add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 141790 <__cxa_atexit@plt+0x135f68> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 6217c <__cxa_atexit@plt+0x56954> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62160 <__cxa_atexit@plt+0x56938> │ │ │ │ - b 62614 <__cxa_atexit@plt+0x56dec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r3, pc, r0, asr #30 │ │ │ │ - andeq r0, r0, r4, asr #9 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r7, [r0], #12 @ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 621d0 <__cxa_atexit@plt+0x569a8> │ │ │ │ - ldr r3, [pc, #68] @ 621f8 <__cxa_atexit@plt+0x569d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r7, [pc, #28] @ 621f4 <__cxa_atexit@plt+0x569cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 621ec <__cxa_atexit@plt+0x569c4> │ │ │ │ - b 62614 <__cxa_atexit@plt+0x56dec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - rsceq r7, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 622a0 <__cxa_atexit@plt+0x56a78> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 622ec <__cxa_atexit@plt+0x56ac4> │ │ │ │ - ldr r7, [pc, #200] @ 622f8 <__cxa_atexit@plt+0x56ad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #196] @ 622fc <__cxa_atexit@plt+0x56ad4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 622bc <__cxa_atexit@plt+0x56a94> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 622c8 <__cxa_atexit@plt+0x56aa0> │ │ │ │ - ldr r3, [pc, #128] @ 62304 <__cxa_atexit@plt+0x56adc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r3, [pc, #96] @ 62308 <__cxa_atexit@plt+0x56ae0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, #0 │ │ │ │ - b 13f788 <__cxa_atexit@plt+0x133f60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 62300 <__cxa_atexit@plt+0x56ad8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 622e4 <__cxa_atexit@plt+0x56abc> │ │ │ │ - b 62614 <__cxa_atexit@plt+0x56dec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r3, pc, r4, asr #27 │ │ │ │ - andeq r0, r0, r0, asr #6 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r6, r0, r8, ror pc │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62354 <__cxa_atexit@plt+0x56b2c> │ │ │ │ - ldr r3, [pc, #68] @ 6237c <__cxa_atexit@plt+0x56b54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r7, [pc, #28] @ 62378 <__cxa_atexit@plt+0x56b50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62370 <__cxa_atexit@plt+0x56b48> │ │ │ │ - b 62614 <__cxa_atexit@plt+0x56dec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - rsceq r6, r0, r4, lsl #30 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 623a8 <__cxa_atexit@plt+0x56b80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - b 13f788 <__cxa_atexit@plt+0x133f60> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r6, [r0], #232 @ 0xe8 @ │ │ │ │ - andeq r0, r0, sp, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 624f4 <__cxa_atexit@plt+0x56ccc> │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - ldr r7, [pc, #296] @ 62504 <__cxa_atexit@plt+0x56cdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr ip, [r3, #16]! │ │ │ │ - sub lr, r6, #18 │ │ │ │ - ldr r4, [r3, #-12] │ │ │ │ - ldmdb r3, {r1, r7} │ │ │ │ - ldmib r3, {r9, fp} │ │ │ │ - sub r0, r6, #6 │ │ │ │ - and sl, r7, #3 │ │ │ │ - cmp r4, r8 │ │ │ │ - ble 62434 <__cxa_atexit@plt+0x56c0c> │ │ │ │ - ldr r8, [pc, #248] @ 62508 <__cxa_atexit@plt+0x56ce0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str fp, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - ldr r4, [pc, #236] @ 6250c <__cxa_atexit@plt+0x56ce4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str ip, [r2, #24] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - b 62458 <__cxa_atexit@plt+0x56c30> │ │ │ │ - ldr r4, [pc, #216] @ 62514 <__cxa_atexit@plt+0x56cec> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - ldr r1, [pc, #204] @ 62518 <__cxa_atexit@plt+0x56cf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #16 │ │ │ │ - stm r2, {r1, fp, ip} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - cmp sl, #0 │ │ │ │ - beq 624b0 <__cxa_atexit@plt+0x56c88> │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - cmp sl, #2 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bne 624c4 <__cxa_atexit@plt+0x56c9c> │ │ │ │ - ldr r4, [pc, #140] @ 6251c <__cxa_atexit@plt+0x56cf4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - str r4, [r5, #8]! │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r4, [sp] │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ + beq 62e40 <__cxa_atexit@plt+0x57618> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #20 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 62e50 <__cxa_atexit@plt+0x57628> │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r2, [pc, #88] @ 62e70 <__cxa_atexit@plt+0x57648> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + sub r7, r1, #15 │ │ │ │ + mov r6, r1 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 62510 <__cxa_atexit@plt+0x56ce8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 624e4 <__cxa_atexit@plt+0x56cbc> │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ - b 62614 <__cxa_atexit@plt+0x56dec> │ │ │ │ ldr r0, [r3] │ │ │ │ - ldr r4, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ + mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, pc, r0, lsr #24 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - ldrdeq r3, [pc], #188 @ │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - strhteq r3, [pc], #176 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - rsceq r6, r0, r4, ror #26 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r2, r3} │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 62564 <__cxa_atexit@plt+0x56d3c> │ │ │ │ - ldr r3, [pc, #72] @ 62590 <__cxa_atexit@plt+0x56d68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r7, [pc, #32] @ 6258c <__cxa_atexit@plt+0x56d64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 62580 <__cxa_atexit@plt+0x56d58> │ │ │ │ - mov r7, r3 │ │ │ │ - b 62614 <__cxa_atexit@plt+0x56dec> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ - strdeq r6, [r0], #192 @ 0xc0 @ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r2, r3} │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 625d8 <__cxa_atexit@plt+0x56db0> │ │ │ │ - ldr r3, [pc, #72] @ 62604 <__cxa_atexit@plt+0x56ddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r7, [pc, #32] @ 62600 <__cxa_atexit@plt+0x56dd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 625f4 <__cxa_atexit@plt+0x56dcc> │ │ │ │ - mov r7, r3 │ │ │ │ - b 62614 <__cxa_atexit@plt+0x56dec> │ │ │ │ - ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0xfffffac8 │ │ │ │ - rsceq r6, r0, ip, ror ip │ │ │ │ - andeq r0, r0, sl, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - ldr r1, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6265c <__cxa_atexit@plt+0x56e34> │ │ │ │ - ldr r3, [pc, #100] @ 626a4 <__cxa_atexit@plt+0x56e7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r1, [pc, #60] @ 626a0 <__cxa_atexit@plt+0x56e78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 62690 <__cxa_atexit@plt+0x56e68> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrdeq r6, [r0], #188 @ 0xbc @ │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 62750 <__cxa_atexit@plt+0x56f28> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 627a0 <__cxa_atexit@plt+0x56f78> │ │ │ │ - ldr r9, [pc, #204] @ 627ac <__cxa_atexit@plt+0x56f84> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #200] @ 627b0 <__cxa_atexit@plt+0x56f88> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - ldr r0, [r3, #-4] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 62794 <__cxa_atexit@plt+0x56f6c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - stmda r3, {r2, r7} │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 62768 <__cxa_atexit@plt+0x56f40> │ │ │ │ - ldr r3, [pc, #136] @ 627b8 <__cxa_atexit@plt+0x56f90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r3, [pc, #100] @ 627bc <__cxa_atexit@plt+0x56f94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 141790 <__cxa_atexit@plt+0x135f68> │ │ │ │ - ldr r1, [pc, #68] @ 627b4 <__cxa_atexit@plt+0x56f8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62794 <__cxa_atexit@plt+0x56f6c> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - rsceq r3, pc, r4, lsl r9 @ │ │ │ │ - andeq r0, r0, r0, ror r3 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - rsceq r6, r0, r4, asr #21 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6280c <__cxa_atexit@plt+0x56fe4> │ │ │ │ - ldr r3, [pc, #88] @ 62848 <__cxa_atexit@plt+0x57020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r1, [pc, #48] @ 62844 <__cxa_atexit@plt+0x5701c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62838 <__cxa_atexit@plt+0x57010> │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - rsceq r6, r0, r8, lsr sl │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - mvn r6, r2 │ │ │ │ - tst r6, #3 │ │ │ │ - bne 628c0 <__cxa_atexit@plt+0x57098> │ │ │ │ - add r6, r1, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 62990 <__cxa_atexit@plt+0x57168> │ │ │ │ - ldr r9, [pc, #292] @ 629b4 <__cxa_atexit@plt+0x5718c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #288] @ 629b8 <__cxa_atexit@plt+0x57190> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r8, [r1, #4] │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str lr, [r1, #12] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - bne 62910 <__cxa_atexit@plt+0x570e8> │ │ │ │ - b 62984 <__cxa_atexit@plt+0x5715c> │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 62998 <__cxa_atexit@plt+0x57170> │ │ │ │ - ldr r8, [pc, #212] @ 629a8 <__cxa_atexit@plt+0x57180> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #208] @ 629ac <__cxa_atexit@plt+0x57184> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - sub sl, r6, #18 │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r9, [r1, #4] │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str lr, [r1, #12] │ │ │ │ - str r9, [r1, #16] │ │ │ │ - str ip, [r1, #20] │ │ │ │ - str sl, [r1, #24] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 62984 <__cxa_atexit@plt+0x5715c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #16]! │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 62950 <__cxa_atexit@plt+0x57128> │ │ │ │ - ldr r3, [pc, #140] @ 629bc <__cxa_atexit@plt+0x57194> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r1, [pc, #88] @ 629b0 <__cxa_atexit@plt+0x57188> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62984 <__cxa_atexit@plt+0x5715c> │ │ │ │ - ldr r3, [r5, #20]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - b 6299c <__cxa_atexit@plt+0x57174> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - rsceq r3, pc, r0, lsr #14 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - rsceq r3, pc, r4, ror #14 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - rsceq r6, r0, r4, asr #17 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 62a0c <__cxa_atexit@plt+0x571e4> │ │ │ │ - ldr r3, [pc, #88] @ 62a48 <__cxa_atexit@plt+0x57220> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r1, [pc, #48] @ 62a44 <__cxa_atexit@plt+0x5721c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62a38 <__cxa_atexit@plt+0x57210> │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - rsceq r6, r0, r8, lsr r8 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + strdeq r3, [pc], #28 @ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #104] @ 62ef0 <__cxa_atexit@plt+0x576c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 62a98 <__cxa_atexit@plt+0x57270> │ │ │ │ - ldr r3, [pc, #88] @ 62ad4 <__cxa_atexit@plt+0x572ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1429e0 <__cxa_atexit@plt+0x1371b8> │ │ │ │ - ldr r1, [pc, #48] @ 62ad0 <__cxa_atexit@plt+0x572a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 62ac4 <__cxa_atexit@plt+0x5729c> │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ + beq 62ed8 <__cxa_atexit@plt+0x576b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 62ee0 <__cxa_atexit@plt+0x576b8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r1, [pc, #52] @ 62ef4 <__cxa_atexit@plt+0x576cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r3, r7} │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - rsceq r6, r0, ip, lsr #15 │ │ │ │ - andeq r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 61b00 <__cxa_atexit@plt+0x562d8> │ │ │ │ - rsceq r6, r0, ip, lsl #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 62b10 <__cxa_atexit@plt+0x572e8> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 62b88 <__cxa_atexit@plt+0x57360> │ │ │ │ - ldr r7, [pc, #132] @ 62bb8 <__cxa_atexit@plt+0x57390> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr r2, [pc, #120] @ 62bbc <__cxa_atexit@plt+0x57394> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r9, [r8, #8] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 62ba4 <__cxa_atexit@plt+0x5737c> │ │ │ │ - ldr r7, [pc, #92] @ 62bc0 <__cxa_atexit@plt+0x57398> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 62b7c <__cxa_atexit@plt+0x57354> │ │ │ │ - mov r7, sl │ │ │ │ - b 5c2f4 <__cxa_atexit@plt+0x50acc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 62bc8 <__cxa_atexit@plt+0x573a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, sl │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #24] @ 62bc4 <__cxa_atexit@plt+0x5739c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffd2a4 │ │ │ │ - @ instruction: 0xffff978c │ │ │ │ - rsceq r6, r0, r0, lsl r6 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strhteq r6, [r0], #104 @ 0x68 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 62b10 <__cxa_atexit@plt+0x572e8> │ │ │ │ - rsceq r6, r0, r0, lsr #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r3, pc, r4, asr r1 @ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 62ca0 <__cxa_atexit@plt+0x57478> │ │ │ │ - ldr r2, [pc, #160] @ 62cac <__cxa_atexit@plt+0x57484> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #156] @ 62cb0 <__cxa_atexit@plt+0x57488> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #152] @ 62cb4 <__cxa_atexit@plt+0x5748c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr r8, [pc, #124] @ 62cb8 <__cxa_atexit@plt+0x57490> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [pc, #120] @ 62cbc <__cxa_atexit@plt+0x57494> │ │ │ │ - add ip, pc, ip │ │ │ │ - sub lr, r6, #35 @ 0x23 │ │ │ │ - sub r0, r6, #43 @ 0x2b │ │ │ │ - str lr, [r3, #40] @ 0x28 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str fp, [r3, #56] @ 0x38 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [pc, #68] @ 62cc0 <__cxa_atexit@plt+0x57498> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - ldr r2, [pc, #56] @ 62cc4 <__cxa_atexit@plt+0x5749c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - mov fp, sl │ │ │ │ - b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + bcc 62f48 <__cxa_atexit@plt+0x57720> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #52] @ 62f54 <__cxa_atexit@plt+0x5772c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xffffd2c4 │ │ │ │ - @ instruction: 0xffffe494 │ │ │ │ - @ instruction: 0xffffd4d0 │ │ │ │ - @ instruction: 0xffffd354 │ │ │ │ - @ instruction: 0xffffd71c │ │ │ │ - @ instruction: 0xffffd898 │ │ │ │ - rsceq r6, r0, r4, lsl #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 62d0c <__cxa_atexit@plt+0x574e4> │ │ │ │ - ldr r7, [pc, #52] @ 62d20 <__cxa_atexit@plt+0x574f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 62d00 <__cxa_atexit@plt+0x574d8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5e040 <__cxa_atexit@plt+0x52818> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 62d24 <__cxa_atexit@plt+0x574fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffb350 │ │ │ │ - rsceq r6, r0, r0, asr #10 │ │ │ │ - rsceq r6, r0, r4, ror r5 │ │ │ │ + strdeq r3, [pc], #4 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 62d74 <__cxa_atexit@plt+0x5754c> │ │ │ │ - ldr r7, [pc, #56] @ 62d8c <__cxa_atexit@plt+0x57564> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 62f90 <__cxa_atexit@plt+0x57768> │ │ │ │ + ldr r3, [pc, #40] @ 62fa8 <__cxa_atexit@plt+0x57780> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 62d90 <__cxa_atexit@plt+0x57568> │ │ │ │ + ldr r7, [pc, #20] @ 62fac <__cxa_atexit@plt+0x57784> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe9ac │ │ │ │ - rsceq r6, r0, r0, asr #10 │ │ │ │ - rsceq r6, r0, ip, lsl r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 62e50 <__cxa_atexit@plt+0x57628> │ │ │ │ - ldr r3, [pc, #228] @ 62e9c <__cxa_atexit@plt+0x57674> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 62e40 <__cxa_atexit@plt+0x57618> │ │ │ │ - ldr r3, [pc, #212] @ 62ea0 <__cxa_atexit@plt+0x57678> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1, #-4]! │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r1] │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 62e60 <__cxa_atexit@plt+0x57638> │ │ │ │ - ldr r2, [pc, #168] @ 62ea4 <__cxa_atexit@plt+0x5767c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - add r2, r3, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 62e80 <__cxa_atexit@plt+0x57658> │ │ │ │ - ldr r7, [pc, #140] @ 62eb0 <__cxa_atexit@plt+0x57688> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 62eac <__cxa_atexit@plt+0x57684> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 62ea8 <__cxa_atexit@plt+0x57680> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xffffe904 │ │ │ │ - rsceq r6, r0, r4, asr r4 │ │ │ │ - rsceq r6, r0, ip, ror #8 │ │ │ │ - rsceq r3, pc, r0, lsr r3 @ │ │ │ │ - rsceq r6, r0, r0, lsl #8 │ │ │ │ + rsceq r3, pc, r0, ror r2 @ │ │ │ │ + rsceq r6, r0, r0, lsr r3 │ │ │ │ + sbceq pc, sl, r9, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #172] @ 62f74 <__cxa_atexit@plt+0x5774c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1, #4]! │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r1] │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 62f38 <__cxa_atexit@plt+0x57710> │ │ │ │ - ldr r2, [pc, #132] @ 62f78 <__cxa_atexit@plt+0x57750> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - add r2, r3, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 62f58 <__cxa_atexit@plt+0x57730> │ │ │ │ - ldr r7, [pc, #100] @ 62f80 <__cxa_atexit@plt+0x57758> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 62f7c <__cxa_atexit@plt+0x57754> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xffffe80c │ │ │ │ - rsceq r6, r0, ip, ror r3 │ │ │ │ - rsceq r3, pc, r8, lsr r2 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 62fb8 <__cxa_atexit@plt+0x57790> │ │ │ │ - ldr r2, [pc, #28] @ 62fc4 <__cxa_atexit@plt+0x5779c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rsceq r3, pc, ip, lsr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63034 <__cxa_atexit@plt+0x5780c> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -90338,22 +90338,22 @@ │ │ │ │ ldr r3, [pc, #24] @ 63bc4 <__cxa_atexit@plt+0x5839c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 63bc8 <__cxa_atexit@plt+0x583a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ mov r8, r7 │ │ │ │ - b 14710c <__cxa_atexit@plt+0x13b8e4> │ │ │ │ + b 23a990 <__cxa_atexit@plt+0x22f168> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r2, pc, r0, asr #12 │ │ │ │ + rsceq r2, pc, r8, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 14e7b4 <__cxa_atexit@plt+0x142f8c> │ │ │ │ + b 242038 <__cxa_atexit@plt+0x236810> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 63c4c <__cxa_atexit@plt+0x58424> │ │ │ │ @@ -90638,15 +90638,15 @@ │ │ │ │ bne 64064 <__cxa_atexit@plt+0x5883c> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 17d1d4 <__cxa_atexit@plt+0x1719ac> │ │ │ │ + b 270a58 <__cxa_atexit@plt+0x265230> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 64094 <__cxa_atexit@plt+0x5886c> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -90750,15 +90750,15 @@ │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b 17f644 <__cxa_atexit@plt+0x173e1c> │ │ │ │ + b 272ec8 <__cxa_atexit@plt+0x2676a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6428c <__cxa_atexit@plt+0x58a64> │ │ │ │ ldr r2, [pc, #88] @ 642a8 <__cxa_atexit@plt+0x58a80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -92546,15 +92546,15 @@ │ │ │ │ bhi 65e44 <__cxa_atexit@plt+0x5a61c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 65e4c <__cxa_atexit@plt+0x5a624> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1339dc <__cxa_atexit@plt+0x1281b4> │ │ │ │ + b 227260 <__cxa_atexit@plt+0x21ba38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsceq r0, pc, r4, asr #3 │ │ │ │ rsceq r3, r0, r4, lsr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ @@ -93179,15 +93179,15 @@ │ │ │ │ bne 66828 <__cxa_atexit@plt+0x5b000> │ │ │ │ ldr r7, [pc, #44] @ 66840 <__cxa_atexit@plt+0x5b018> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ b 66620 <__cxa_atexit@plt+0x5adf8> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r8, r3 │ │ │ │ - b 182af4 <__cxa_atexit@plt+0x1772cc> │ │ │ │ + b 276378 <__cxa_atexit@plt+0x26ab50> │ │ │ │ ldr r7, [pc, #12] @ 6683c <__cxa_atexit@plt+0x5b014> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r9, r3 │ │ │ │ b 66620 <__cxa_atexit@plt+0x5adf8> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -93199,30 +93199,30 @@ │ │ │ │ bne 66868 <__cxa_atexit@plt+0x5b040> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #24]! │ │ │ │ sub sl, r5, #20 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 17f644 <__cxa_atexit@plt+0x173e1c> │ │ │ │ + b 272ec8 <__cxa_atexit@plt+0x2676a0> │ │ │ │ rsceq r2, r0, r0, ror fp │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 6689c <__cxa_atexit@plt+0x5b074> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ mov sl, r7 │ │ │ │ - b 17d1d4 <__cxa_atexit@plt+0x1719ac> │ │ │ │ + b 270a58 <__cxa_atexit@plt+0x265230> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 668d4 <__cxa_atexit@plt+0x5b0ac> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rsceq r2, r0, ip, lsr #22 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -93461,15 +93461,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ - b 17f644 <__cxa_atexit@plt+0x173e1c> │ │ │ │ + b 272ec8 <__cxa_atexit@plt+0x2676a0> │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne 66cb4 <__cxa_atexit@plt+0x5b48c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -93571,28 +93571,28 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #20]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 17d1d4 <__cxa_atexit@plt+0x1719ac> │ │ │ │ + b 270a58 <__cxa_atexit@plt+0x265230> │ │ │ │ rsceq r2, r0, r8, lsl r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66e7c <__cxa_atexit@plt+0x5b654> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 66e84 <__cxa_atexit@plt+0x5b65c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsceq pc, lr, r8, lsl #3 │ │ │ │ rsceq r2, r0, ip, asr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -93602,15 +93602,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 66ecc <__cxa_atexit@plt+0x5b6a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 191058 <__cxa_atexit@plt+0x185830> │ │ │ │ + b 2848dc <__cxa_atexit@plt+0x2790b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsceq pc, lr, r4, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -94534,15 +94534,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -94567,15 +94567,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b cb0700 <__cxa_atexit@plt+0xca4ed8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ rsceq r1, r0, r0, lsr #13 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -94644,15 +94644,15 @@ │ │ │ │ b 67f00 <__cxa_atexit@plt+0x5c6d8> │ │ │ │ ldr r3, [pc, #20] @ 67f0c <__cxa_atexit@plt+0x5c6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 191058 <__cxa_atexit@plt+0x185830> │ │ │ │ + b 2848dc <__cxa_atexit@plt+0x2790b4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsceq r1, r0, r8, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -95153,15 +95153,15 @@ │ │ │ │ bhi 68700 <__cxa_atexit@plt+0x5ced8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 68708 <__cxa_atexit@plt+0x5cee0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsceq sp, lr, r4, lsl #18 │ │ │ │ rsceq r0, r0, r8, asr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -95171,15 +95171,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 68750 <__cxa_atexit@plt+0x5cf28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 191058 <__cxa_atexit@plt+0x185830> │ │ │ │ + b 2848dc <__cxa_atexit@plt+0x2790b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsceq sp, lr, r0, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -96178,15 +96178,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 69720 <__cxa_atexit@plt+0x5def8> │ │ │ │ b 697f0 <__cxa_atexit@plt+0x5dfc8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -96297,15 +96297,15 @@ │ │ │ │ b 698d4 <__cxa_atexit@plt+0x5e0ac> │ │ │ │ ldr r3, [pc, #20] @ 698e0 <__cxa_atexit@plt+0x5e0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 191058 <__cxa_atexit@plt+0x185830> │ │ │ │ + b 2848dc <__cxa_atexit@plt+0x2790b4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrsheq pc, [pc], #176 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -97100,15 +97100,15 @@ │ │ │ │ beq 6a57c <__cxa_atexit@plt+0x5ed54> │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ ldr r3, [pc, #64] @ 6a59c <__cxa_atexit@plt+0x5ed74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 5aec8 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ + b 62940 <__cxa_atexit@plt+0x57118> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -97129,29 +97129,29 @@ │ │ │ │ beq 6a5e0 <__cxa_atexit@plt+0x5edb8> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 6a5ec <__cxa_atexit@plt+0x5edc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 5aec8 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ + b 62940 <__cxa_atexit@plt+0x57118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ sbcseq lr, pc, r4, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 6a618 <__cxa_atexit@plt+0x5edf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 5aec8 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ + b 62940 <__cxa_atexit@plt+0x57118> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 6a6d4 <__cxa_atexit@plt+0x5eeac> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r8, [r5] │ │ │ │ @@ -98140,15 +98140,15 @@ │ │ │ │ bhi 6b5ac <__cxa_atexit@plt+0x5fd84> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6b5b4 <__cxa_atexit@plt+0x5fd8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b9fd0 <__cxa_atexit@plt+0xae7a8> │ │ │ │ + b 1ad854 <__cxa_atexit@plt+0x1a202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rsceq sl, lr, r8, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -105894,15 +105894,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 72ed4 <__cxa_atexit@plt+0x676ac> │ │ │ │ ldr r3, [pc, #44] @ 72ef0 <__cxa_atexit@plt+0x676c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 162b04 <__cxa_atexit@plt+0x1572dc> │ │ │ │ + b 256388 <__cxa_atexit@plt+0x24ab60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rsceq r3, lr, r0, asr r1 │ │ │ │ @@ -105910,15 +105910,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 72f14 <__cxa_atexit@plt+0x676ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 162b04 <__cxa_atexit@plt+0x1572dc> │ │ │ │ + b 256388 <__cxa_atexit@plt+0x24ab60> │ │ │ │ strdeq r3, [lr], #12 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 72f78 <__cxa_atexit@plt+0x67750> │ │ │ │ @@ -145042,15 +145042,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 99288 <__cxa_atexit@plt+0x8da60> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rsceq ip, fp, r8, ror pc │ │ │ │ - rsceq ip, fp, r4, lsr #31 │ │ │ │ + rsceq ip, fp, r0, asr #31 │ │ │ │ rsceq ip, fp, r0, ror #27 │ │ │ │ sbcseq r4, sp, r0, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -145075,15 +145075,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 9930c <__cxa_atexit@plt+0x8dae4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strdeq ip, [fp], #228 @ 0xe4 @ │ │ │ │ - rsceq ip, fp, ip, lsl pc │ │ │ │ + rsceq ip, fp, r8, lsr pc │ │ │ │ rsceq ip, fp, ip, asr sp │ │ │ │ sbcseq r4, sp, r8, lsl r8 │ │ │ │ ldrsbeq r4, [sp], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -157648,25 +157648,25 @@ │ │ │ │ ldr r3, [pc, #24] @ a577c <__cxa_atexit@plt+0x99f54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ a5780 <__cxa_atexit@plt+0x99f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1e6300 <__cxa_atexit@plt+0x1daad8> │ │ │ │ + b bdaa8 <__cxa_atexit@plt+0xb2280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r0, fp, r0, ror fp │ │ │ │ sbcseq r9, ip, r0, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a57a4 <__cxa_atexit@plt+0x99f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1dddf4 <__cxa_atexit@plt+0x1d25cc> │ │ │ │ + b b559c <__cxa_atexit@plt+0xa9d74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ sbcseq r9, ip, r0, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 66ba54 <__cxa_atexit@plt+0x66022c> │ │ │ │ @@ -157725,25 +157725,25 @@ │ │ │ │ ldr r3, [pc, #24] @ a58b0 <__cxa_atexit@plt+0x9a088> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ a58b4 <__cxa_atexit@plt+0x9a08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1e6300 <__cxa_atexit@plt+0x1daad8> │ │ │ │ + b bdaa8 <__cxa_atexit@plt+0xb2280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r0, fp, ip, lsr sl │ │ │ │ sbcseq r9, ip, ip, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a58d8 <__cxa_atexit@plt+0x9a0b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1dddf4 <__cxa_atexit@plt+0x1d25cc> │ │ │ │ + b b559c <__cxa_atexit@plt+0xa9d74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ sbcseq r9, ip, ip, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 66ba54 <__cxa_atexit@plt+0x66022c> │ │ │ │ @@ -157871,25 +157871,25 @@ │ │ │ │ ldr r3, [pc, #24] @ a5af8 <__cxa_atexit@plt+0x9a2d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ a5afc <__cxa_atexit@plt+0x9a2d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1e6300 <__cxa_atexit@plt+0x1daad8> │ │ │ │ + b bdaa8 <__cxa_atexit@plt+0xb2280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r0, [fp], #116 @ 0x74 @ │ │ │ │ sbcseq r9, ip, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a5b20 <__cxa_atexit@plt+0x9a2f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1dddf4 <__cxa_atexit@plt+0x1d25cc> │ │ │ │ + b b559c <__cxa_atexit@plt+0xa9d74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrsheq r9, [ip], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 66ba54 <__cxa_atexit@plt+0x66022c> │ │ │ │ @@ -158976,15 +158976,15 @@ │ │ │ │ bne a6c2c <__cxa_atexit@plt+0x9b404> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 17d1d4 <__cxa_atexit@plt+0x1719ac> │ │ │ │ + b 270a58 <__cxa_atexit@plt+0x265230> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne a6c5c <__cxa_atexit@plt+0x9b434> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -159088,28 +159088,28 @@ │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b 17f644 <__cxa_atexit@plt+0x173e1c> │ │ │ │ + b 272ec8 <__cxa_atexit@plt+0x2676a0> │ │ │ │ sbcseq r8, ip, r4, ror #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6e30 <__cxa_atexit@plt+0x9b608> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ a6e38 <__cxa_atexit@plt+0x9b610> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq pc, [sl], #20 @ │ │ │ │ smullseq r8, ip, r8, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -159119,15 +159119,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ a6e80 <__cxa_atexit@plt+0x9b658> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 191058 <__cxa_atexit@plt+0x185830> │ │ │ │ + b 2848dc <__cxa_atexit@plt+0x2790b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlaleq pc, sl, r0, r1 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -160051,15 +160051,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -160084,15 +160084,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b caff70 <__cxa_atexit@plt+0xca4748> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 18ebe0 <__cxa_atexit@plt+0x1833b8> │ │ │ │ + b 282464 <__cxa_atexit@plt+0x276c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ sbcseq r7, ip, ip, ror #20 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -160161,15 +160161,15 @@ │ │ │ │ b a7eb4 <__cxa_atexit@plt+0x9c68c> │ │ │ │ ldr r3, [pc, #20] @ a7ec0 <__cxa_atexit@plt+0x9c698> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 191058 <__cxa_atexit@plt+0x185830> │ │ │ │ + b 2848dc <__cxa_atexit@plt+0x2790b4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ sbcseq r7, ip, r4, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -162963,15 +162963,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ smullseq r5, ip, r8, r6 │ │ │ │ rsceq fp, sl, r8, ror #17 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - rsceq fp, sl, r4, lsl #13 │ │ │ │ + rsceq fp, sl, r0, lsl #13 │ │ │ │ strhteq fp, [sl], #88 @ 0x58 │ │ │ │ sbcseq r5, ip, ip, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -163001,15 +163001,15 @@ │ │ │ │ b 2a068 <__cxa_atexit@plt+0x1e840> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq fp, [sl], #92 @ 0x5c @ │ │ │ │ + ldrdeq fp, [sl], #88 @ 0x58 @ │ │ │ │ rsceq fp, sl, r0, lsl r5 │ │ │ │ sbcseq r5, ip, r4, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ aab48 <__cxa_atexit@plt+0x9f320> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -163977,15 +163977,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq sl, [sl], #80 @ 0x50 @ │ │ │ │ - smlaleq sl, sl, r8, r7 @ │ │ │ │ + strhteq sl, [sl], #116 @ 0x74 │ │ │ │ rsceq sl, sl, r0, asr #11 │ │ │ │ sbcseq r4, ip, r8, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -164162,15 +164162,15 @@ │ │ │ │ beq abd44 <__cxa_atexit@plt+0xa051c> │ │ │ │ ldr r2, [pc, #52] @ abd64 <__cxa_atexit@plt+0xa053c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 5aec8 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ + b 62940 <__cxa_atexit@plt+0x57118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @@ -164195,15 +164195,15 @@ │ │ │ │ beq abdd4 <__cxa_atexit@plt+0xa05ac> │ │ │ │ ldr r2, [pc, #48] @ abde4 <__cxa_atexit@plt+0xa05bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 5aec8 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ + b 62940 <__cxa_atexit@plt+0x57118> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @@ -164222,29 +164222,29 @@ │ │ │ │ beq abe34 <__cxa_atexit@plt+0xa060c> │ │ │ │ ldr r2, [pc, #32] @ abe40 <__cxa_atexit@plt+0xa0618> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 5aec8 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ + b 62940 <__cxa_atexit@plt+0x57118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ smullseq r4, ip, r8, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ abe6c <__cxa_atexit@plt+0xa0644> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 5aec8 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ + b 62940 <__cxa_atexit@plt+0x57118> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ abf28 <__cxa_atexit@plt+0xa0700> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r8, [r5] │ │ │ │ @@ -164591,15 +164591,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ ac418 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 62d38 <__cxa_atexit@plt+0x57510> │ │ │ │ + b 585dc <__cxa_atexit@plt+0x4cdb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ rsceq r9, sl, r8, lsr ip │ │ │ │ @@ -164612,15 +164612,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ ac450 <__cxa_atexit@plt+0xa0c28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 62d38 <__cxa_atexit@plt+0x57510> │ │ │ │ + b 585dc <__cxa_atexit@plt+0x4cdb4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r9, sl, r4, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -165497,15 +165497,15 @@ │ │ │ │ add sl, r3, #2 │ │ │ │ b 99a018 <__cxa_atexit@plt+0x98e7f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ ldrsheq r2, [ip], #52 @ 0x34 │ │ │ │ - strdeq r8, [sl], #252 @ 0xfc @ │ │ │ │ + rsceq r9, sl, r8, lsl r0 │ │ │ │ rsceq r8, sl, ip, lsr #28 │ │ │ │ sbcseq r3, ip, ip, lsl #10 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ad264 <__cxa_atexit@plt+0xa1a3c> │ │ │ │ @@ -166643,25 +166643,25 @@ │ │ │ │ ldr r3, [pc, #24] @ ae408 <__cxa_atexit@plt+0xa2be0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ ae40c <__cxa_atexit@plt+0xa2be4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1e6300 <__cxa_atexit@plt+0x1daad8> │ │ │ │ + b bdaa8 <__cxa_atexit@plt+0xb2280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r7, sl, r4, ror #29 │ │ │ │ sbcseq r1, ip, r4, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ae430 <__cxa_atexit@plt+0xa2c08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1dddf4 <__cxa_atexit@plt+0x1d25cc> │ │ │ │ + b b559c <__cxa_atexit@plt+0xa9d74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ sbcseq r1, ip, r4, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 66ba54 <__cxa_atexit@plt+0x66022c> │ │ │ │ @@ -166759,25 +166759,25 @@ │ │ │ │ ldr r3, [pc, #24] @ ae5d8 <__cxa_atexit@plt+0xa2db0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ ae5dc <__cxa_atexit@plt+0xa2db4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1e6300 <__cxa_atexit@plt+0x1daad8> │ │ │ │ + b bdaa8 <__cxa_atexit@plt+0xb2280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r7, sl, r4, lsl sp │ │ │ │ sbcseq r1, ip, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ae600 <__cxa_atexit@plt+0xa2dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1dddf4 <__cxa_atexit@plt+0x1d25cc> │ │ │ │ + b b559c <__cxa_atexit@plt+0xa9d74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ sbcseq r1, ip, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 66ba54 <__cxa_atexit@plt+0x66022c> │ │ │ │ @@ -166944,25 +166944,25 @@ │ │ │ │ ldr r3, [pc, #24] @ ae8bc <__cxa_atexit@plt+0xa3094> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ ae8c0 <__cxa_atexit@plt+0xa3098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 1e6300 <__cxa_atexit@plt+0x1daad8> │ │ │ │ + b bdaa8 <__cxa_atexit@plt+0xb2280> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rsceq r7, sl, r0, lsr sl │ │ │ │ sbcseq r0, ip, r0, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ae8e4 <__cxa_atexit@plt+0xa30bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1dddf4 <__cxa_atexit@plt+0x1d25cc> │ │ │ │ + b b559c <__cxa_atexit@plt+0xa9d74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ sbcseq r0, ip, r0, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 66ba54 <__cxa_atexit@plt+0x66022c> │ │ │ │ @@ -173855,179679 +173855,178426 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ bl cc77c0 <__cxa_atexit@plt+0xcbbf98> │ │ │ │ rsceq r2, sl, r0, asr #16 │ │ │ │ @ instruction: 0xffffe708 │ │ │ │ @ instruction: 0xffffe70c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5540 <__cxa_atexit@plt+0xa9d18> │ │ │ │ - ldr r3, [pc, #148] @ b5568 <__cxa_atexit@plt+0xa9d40> │ │ │ │ + sbcseq fp, fp, r4, ror #10 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5530 <__cxa_atexit@plt+0xa9d08> │ │ │ │ + ldr r2, [pc, #96] @ b5538 <__cxa_atexit@plt+0xa9d10> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq b5520 <__cxa_atexit@plt+0xa9cf8> │ │ │ │ - ldr r3, [pc, #132] @ b556c <__cxa_atexit@plt+0xa9d44> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq b5530 <__cxa_atexit@plt+0xa9d08> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b5550 <__cxa_atexit@plt+0xa9d28> │ │ │ │ - ldr r7, [pc, #104] @ b5574 <__cxa_atexit@plt+0xa9d4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + beq b550c <__cxa_atexit@plt+0xa9ce4> │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + bl ad00 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq b551c <__cxa_atexit@plt+0xa9cf4> │ │ │ │ + ldr r7, [pc, #64] @ b5540 <__cxa_atexit@plt+0xa9d18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ - stmib r6, {r7, r8, r9} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b5570 <__cxa_atexit@plt+0xa9d48> │ │ │ │ + ldr r3, [pc, #24] @ b553c <__cxa_atexit@plt+0xa9d14> │ │ │ │ + mov r7, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + b b7654 <__cxa_atexit@plt+0xabe2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - sbcseq fp, fp, r4, asr #9 │ │ │ │ - rsceq r0, sl, ip, asr lr │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + sbcseq fp, fp, r8, ror #9 │ │ │ │ + strhteq r0, [sl], #200 @ 0xc8 │ │ │ │ + ldrsbeq fp, [fp], #72 @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ b55e0 <__cxa_atexit@plt+0xa9db8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b55c8 <__cxa_atexit@plt+0xa9da0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b55d0 <__cxa_atexit@plt+0xa9da8> │ │ │ │ - ldr r1, [pc, #48] @ b55e4 <__cxa_atexit@plt+0xa9dbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + bl ad00 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq b557c <__cxa_atexit@plt+0xa9d54> │ │ │ │ + ldr r7, [pc, #24] @ b5588 <__cxa_atexit@plt+0xa9d60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strhteq r0, [sl], #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #8] @ b558c <__cxa_atexit@plt+0xa9d64> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b b7654 <__cxa_atexit@plt+0xabe2c> │ │ │ │ + rsceq r0, sl, r8, asr #24 │ │ │ │ + sbcseq fp, fp, ip, lsl #9 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b5628 <__cxa_atexit@plt+0xa9e00> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ b5634 <__cxa_atexit@plt+0xa9e0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + bcc b55c4 <__cxa_atexit@plt+0xa9d9c> │ │ │ │ + ldr r2, [pc, #36] @ b55dc <__cxa_atexit@plt+0xa9db4> │ │ │ │ + sub r9, r6, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + b b6104 <__cxa_atexit@plt+0xaa8dc> │ │ │ │ + ldr r7, [pc, #20] @ b55e0 <__cxa_atexit@plt+0xa9db8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, sl, r8, asr sp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + sbcseq fp, fp, r0, ror #8 │ │ │ │ + sbcseq fp, fp, r4, ror r4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b567c <__cxa_atexit@plt+0xa9e54> │ │ │ │ - ldr r7, [pc, #52] @ b5690 <__cxa_atexit@plt+0xa9e68> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b5628 <__cxa_atexit@plt+0xa9e00> │ │ │ │ + ldr r7, [pc, #48] @ b5638 <__cxa_atexit@plt+0xa9e10> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq b5670 <__cxa_atexit@plt+0xa9e48> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq b561c <__cxa_atexit@plt+0xa9df4> │ │ │ │ mov r7, r8 │ │ │ │ - b b56a0 <__cxa_atexit@plt+0xa9e78> │ │ │ │ + b b564c <__cxa_atexit@plt+0xa9e24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b5694 <__cxa_atexit@plt+0xa9e6c> │ │ │ │ + ldr r7, [pc, #12] @ b563c <__cxa_atexit@plt+0xa9e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq fp, fp, r8, lsl #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ b5734 <__cxa_atexit@plt+0xa9f0c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + sbcseq fp, fp, ip, lsr r4 │ │ │ │ + sbcseq fp, fp, ip, lsl r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r3, #7] │ │ │ │ + ldr r2, [pc, #120] @ b56d8 <__cxa_atexit@plt+0xa9eb0> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b56b0 <__cxa_atexit@plt+0xa9e88> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + cmn r2, #1 │ │ │ │ + ble b56c0 <__cxa_atexit@plt+0xa9e98> │ │ │ │ + ldr r1, [pc, #84] @ b56dc <__cxa_atexit@plt+0xa9eb4> │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq b570c <__cxa_atexit@plt+0xa9ee4> │ │ │ │ - ldr r1, [pc, #112] @ b5738 <__cxa_atexit@plt+0xa9f10> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - beq b5714 <__cxa_atexit@plt+0xa9eec> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc b5720 <__cxa_atexit@plt+0xa9ef8> │ │ │ │ - ldr r0, [pc, #72] @ b573c <__cxa_atexit@plt+0xa9f14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + beq b56cc <__cxa_atexit@plt+0xa9ea4> │ │ │ │ + ldr r3, [pc, #68] @ b56e0 <__cxa_atexit@plt+0xa9eb8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, r8 │ │ │ │ + b 17aad4 <__cxa_atexit@plt+0x16f2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + sbcseq fp, fp, r8, ror r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmn r7, #1 │ │ │ │ + ble b5730 <__cxa_atexit@plt+0xa9f08> │ │ │ │ + ldr r2, [pc, #64] @ b5748 <__cxa_atexit@plt+0xa9f20> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r3, #3 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + beq b573c <__cxa_atexit@plt+0xa9f14> │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r2, [pc, #40] @ b574c <__cxa_atexit@plt+0xa9f24> │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 17aad4 <__cxa_atexit@plt+0x16f2ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - rsceq r0, sl, r8, ror ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ b57b8 <__cxa_atexit@plt+0xa9f90> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #16] @ b5774 <__cxa_atexit@plt+0xa9f4c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq b57a0 <__cxa_atexit@plt+0xa9f78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b57a8 <__cxa_atexit@plt+0xa9f80> │ │ │ │ - ldr lr, [pc, #60] @ b57bc <__cxa_atexit@plt+0xa9f94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - mov r6, r2 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - sub r7, r2, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r0, sl, ip, ror #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b5800 <__cxa_atexit@plt+0xa9fd8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b57b8 <__cxa_atexit@plt+0xa9f90> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #28] @ b57c4 <__cxa_atexit@plt+0xa9f9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #36] @ b580c <__cxa_atexit@plt+0xa9fe4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #11 │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, sl, r4, lsl #23 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + rsceq r0, sl, r0, asr #23 │ │ │ │ + smullseq fp, fp, ip, r2 @ │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b58a8 <__cxa_atexit@plt+0xaa080> │ │ │ │ - ldr r3, [pc, #160] @ b58d0 <__cxa_atexit@plt+0xaa0a8> │ │ │ │ + bhi b580c <__cxa_atexit@plt+0xa9fe4> │ │ │ │ + ldr r7, [pc, #48] @ b581c <__cxa_atexit@plt+0xa9ff4> │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - beq b5888 <__cxa_atexit@plt+0xaa060> │ │ │ │ - ldr r3, [pc, #144] @ b58d4 <__cxa_atexit@plt+0xaa0ac> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq b5898 <__cxa_atexit@plt+0xaa070> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b58b8 <__cxa_atexit@plt+0xaa090> │ │ │ │ - ldr r7, [pc, #108] @ b58dc <__cxa_atexit@plt+0xaa0b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - stmib r6, {r7, r9, sl} │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq b5800 <__cxa_atexit@plt+0xa9fd8> │ │ │ │ + mov r7, r8 │ │ │ │ + b b564c <__cxa_atexit@plt+0xa9e24> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b58d8 <__cxa_atexit@plt+0xaa0b0> │ │ │ │ + ldr r7, [pc, #12] @ b5820 <__cxa_atexit@plt+0xa9ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - sbcseq fp, fp, r4, ror #2 │ │ │ │ - rsceq r0, sl, r0, lsl #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ b595c <__cxa_atexit@plt+0xaa134> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + sbcseq fp, fp, r8, asr r2 │ │ │ │ + sbcseq fp, fp, r4, lsr r2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b58cc <__cxa_atexit@plt+0xaa0a4> │ │ │ │ + ldr r7, [pc, #172] @ b58f4 <__cxa_atexit@plt+0xaa0cc> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + beq b5898 <__cxa_atexit@plt+0xaa070> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #8 │ │ │ │ + cmp r7, r9 │ │ │ │ + bcc b58dc <__cxa_atexit@plt+0xaa0b4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + mov r0, r7 │ │ │ │ + bl ad0c │ │ │ │ + cmn r0, #1 │ │ │ │ + ble b58a8 <__cxa_atexit@plt+0xaa080> │ │ │ │ + ldr r3, [pc, #116] @ b58f8 <__cxa_atexit@plt+0xaa0d0> │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq b5944 <__cxa_atexit@plt+0xaa11c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b594c <__cxa_atexit@plt+0xaa124> │ │ │ │ - ldr lr, [pc, #64] @ b5960 <__cxa_atexit@plt+0xaa138> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, sl │ │ │ │ + mov r7, r0 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #80] @ b5900 <__cxa_atexit@plt+0xaa0d8> │ │ │ │ + sub r3, r9, #3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17aad4 <__cxa_atexit@plt+0x16f2ac> │ │ │ │ + ldr r7, [pc, #40] @ b58fc <__cxa_atexit@plt+0xaa0d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + sbcseq fp, fp, r8, lsr #3 │ │ │ │ + rsceq r0, sl, ip, asr r7 │ │ │ │ + sbcseq fp, fp, r8, asr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #8 │ │ │ │ + cmp r3, sl │ │ │ │ + bcc b596c <__cxa_atexit@plt+0xaa144> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r0, r9 │ │ │ │ + bl ad0c │ │ │ │ + cmn r0, #1 │ │ │ │ + ble b594c <__cxa_atexit@plt+0xaa124> │ │ │ │ + ldr r7, [pc, #64] @ b597c <__cxa_atexit@plt+0xaa154> │ │ │ │ + stmda r5, {r0, r9} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r0 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r3, [pc, #44] @ b5980 <__cxa_atexit@plt+0xaa158> │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, sl, #3 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + mov r6, sl │ │ │ │ + b 17aad4 <__cxa_atexit@plt+0x16f2ac> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, sl │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r0, sl, r0, asr sl │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strhteq r0, [sl], #100 @ 0x64 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b59a8 <__cxa_atexit@plt+0xaa180> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b59c8 <__cxa_atexit@plt+0xaa1a0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #28] @ b59d4 <__cxa_atexit@plt+0xaa1ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ b59b4 <__cxa_atexit@plt+0xaa18c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, sl, r4, ror #19 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + strhteq r0, [sl], #144 @ 0x90 │ │ │ │ + smullseq fp, fp, ip, r0 @ │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b5a24 <__cxa_atexit@plt+0xaa1fc> │ │ │ │ - ldr r7, [pc, #92] @ b5a38 <__cxa_atexit@plt+0xaa210> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq b5a0c <__cxa_atexit@plt+0xaa1e4> │ │ │ │ - ldr r7, [pc, #76] @ b5a3c <__cxa_atexit@plt+0xaa214> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq b5a18 <__cxa_atexit@plt+0xaa1f0> │ │ │ │ - mov r7, r9 │ │ │ │ - b b5a84 <__cxa_atexit@plt+0xaa25c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b b5834 <__cxa_atexit@plt+0xaa00c> │ │ │ │ + sbcseq fp, fp, r4, asr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r1, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b5a98 <__cxa_atexit@plt+0xaa270> │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + ldr r3, [r1, #12] │ │ │ │ + ldr r0, [pc, #140] @ b5aa4 <__cxa_atexit@plt+0xaa27c> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #124] @ b5aa8 <__cxa_atexit@plt+0xaa280> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + ands r0, r3, #3 │ │ │ │ + beq b5a58 <__cxa_atexit@plt+0xaa230> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne b5a68 <__cxa_atexit@plt+0xaa240> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + mov r5, r1 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b5a40 <__cxa_atexit@plt+0xaa218> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - sbcseq sl, fp, r8, ror #31 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b5a78 <__cxa_atexit@plt+0xaa250> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #60] @ b5aac <__cxa_atexit@plt+0xaa284> │ │ │ │ + tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq b5a70 <__cxa_atexit@plt+0xaa248> │ │ │ │ - b b5a84 <__cxa_atexit@plt+0xaa25c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ b5b28 <__cxa_atexit@plt+0xaa300> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + beq b5a90 <__cxa_atexit@plt+0xaa268> │ │ │ │ + ldr r3, [pc, #44] @ b5ab0 <__cxa_atexit@plt+0xaa288> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq b5b00 <__cxa_atexit@plt+0xaa2d8> │ │ │ │ - ldr r2, [pc, #128] @ b5b2c <__cxa_atexit@plt+0xaa304> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq b5b08 <__cxa_atexit@plt+0xaa2e0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc b5b14 <__cxa_atexit@plt+0xaa2ec> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #84] @ b5b30 <__cxa_atexit@plt+0xaa308> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - rsceq r0, sl, r0, lsl r7 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ b5bb0 <__cxa_atexit@plt+0xaa388> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r0, sl, r8, asr #11 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrsheq sl, [fp], #252 @ 0xfc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b5ae0 <__cxa_atexit@plt+0xaa2b8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #44] @ b5b14 <__cxa_atexit@plt+0xaa2ec> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq b5b98 <__cxa_atexit@plt+0xaa370> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b5ba0 <__cxa_atexit@plt+0xaa378> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #52] @ b5bb4 <__cxa_atexit@plt+0xaa38c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + str r3, [r5] │ │ │ │ + beq b5b0c <__cxa_atexit@plt+0xaa2e4> │ │ │ │ + ldr r3, [pc, #24] @ b5b18 <__cxa_atexit@plt+0xaa2f0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r0, sl, ip, ror #12 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + smullseq sl, fp, r4, pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b5b3c <__cxa_atexit@plt+0xaa314> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq sl, fp, r0, ror pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b5b64 <__cxa_atexit@plt+0xaa33c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + rsceq r0, sl, r0, lsl r8 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b5c08 <__cxa_atexit@plt+0xaa3e0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ b5c14 <__cxa_atexit@plt+0xaa3ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc b5bfc <__cxa_atexit@plt+0xaa3d4> │ │ │ │ + ldr r2, [pc, #132] @ b5c14 <__cxa_atexit@plt+0xaa3ec> │ │ │ │ + ldr r1, [pc, #132] @ b5c18 <__cxa_atexit@plt+0xaa3f0> │ │ │ │ + ldr lr, [pc, #132] @ b5c1c <__cxa_atexit@plt+0xaa3f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [pc, #124] @ b5c20 <__cxa_atexit@plt+0xaa3f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r2, r6, #30 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #92] @ b5c24 <__cxa_atexit@plt+0xaa3fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr sl, [pc, #88] @ b5c28 <__cxa_atexit@plt+0xaa400> │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [pc, #80] @ b5c2c <__cxa_atexit@plt+0xaa404> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r8, r3, #16 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stm r8, {r2, r3, sl} │ │ │ │ + sub r8, r6, #23 │ │ │ │ + add r2, r3, #28 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + b 963448 <__cxa_atexit@plt+0x957c20> │ │ │ │ + ldr r7, [pc, #44] @ b5c30 <__cxa_atexit@plt+0xaa408> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, sl, ip, lsl #12 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + sbcseq sl, fp, r0, lsl #30 │ │ │ │ + sbcseq sl, fp, r4, ror #29 │ │ │ │ + rsceq r0, sl, r4, lsr #9 │ │ │ │ + rsceq r0, sl, r8, lsr #15 │ │ │ │ + rsceq r0, sl, r0, lsr #15 │ │ │ │ + rsceq r0, sl, r4, ror r4 │ │ │ │ + ldrheq sl, [fp], #232 @ 0xe8 │ │ │ │ + smullseq sl, fp, ip, lr │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b5c88 <__cxa_atexit@plt+0xaa460> │ │ │ │ - ldr r3, [pc, #120] @ b5cb0 <__cxa_atexit@plt+0xaa488> │ │ │ │ + bhi b5ca0 <__cxa_atexit@plt+0xaa478> │ │ │ │ + ldr r2, [pc, #88] @ b5cb0 <__cxa_atexit@plt+0xaa488> │ │ │ │ + mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq b5c78 <__cxa_atexit@plt+0xaa450> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b5c98 <__cxa_atexit@plt+0xaa470> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [pc, #84] @ b5cb8 <__cxa_atexit@plt+0xaa490> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - stmib r6, {r2, r9} │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + beq b5c90 <__cxa_atexit@plt+0xaa468> │ │ │ │ + ldr r2, [pc, #68] @ b5cb4 <__cxa_atexit@plt+0xaa48c> │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b5cb4 <__cxa_atexit@plt+0xaa48c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - sbcseq sl, fp, ip, lsl #27 │ │ │ │ - rsceq r0, sl, ip, ror r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b5d00 <__cxa_atexit@plt+0xaa4d8> │ │ │ │ - ldr r2, [pc, #44] @ b5d0c <__cxa_atexit@plt+0xaa4e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, sl, r0, lsl #10 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5db4 <__cxa_atexit@plt+0xaa58c> │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [pc, #556] @ b5f60 <__cxa_atexit@plt+0xaa738> │ │ │ │ - ldr ip, [pc, #556] @ b5f64 <__cxa_atexit@plt+0xaa73c> │ │ │ │ - sub r5, r5, #12 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add ip, pc, ip │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b5e00 <__cxa_atexit@plt+0xaa5d8> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b5dc4 <__cxa_atexit@plt+0xaa59c> │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne b5e10 <__cxa_atexit@plt+0xaa5e8> │ │ │ │ - ldr lr, [sl, #3] │ │ │ │ - ldr sl, [sl, #7] │ │ │ │ - tst r0, r8 │ │ │ │ - mov r2, ip │ │ │ │ - mov r3, lr │ │ │ │ - moveq r2, r4 │ │ │ │ - moveq r3, sl │ │ │ │ - moveq sl, lr │ │ │ │ - sub r7, r7, #16 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls b5d40 <__cxa_atexit@plt+0xaa518> │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #428] @ b5f68 <__cxa_atexit@plt+0xaa740> │ │ │ │ + ldr r7, [pc, #16] @ b5cb8 <__cxa_atexit@plt+0xaa490> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b5efc <__cxa_atexit@plt+0xaa6d4> │ │ │ │ - ldr r7, [pc, #420] @ b5f88 <__cxa_atexit@plt+0xaa760> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ - b b5fec <__cxa_atexit@plt+0xaa7c4> │ │ │ │ - eor r7, r1, r8 │ │ │ │ - clz r7, r7 │ │ │ │ - mov r4, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r1, r4, r7 │ │ │ │ - ands r7, r8, r4, lsr r7 │ │ │ │ - mov r0, r9 │ │ │ │ - add r3, r5, #12 │ │ │ │ - add r2, r6, #32 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq b5e90 <__cxa_atexit@plt+0xaa668> │ │ │ │ - ldr r9, [sp] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r4, [r9, #804] @ 0x324 │ │ │ │ - cmp r4, r2 │ │ │ │ - bcc b5f1c <__cxa_atexit@plt+0xaa6f4> │ │ │ │ - ldr lr, [pc, #272] @ b5f6c <__cxa_atexit@plt+0xaa744> │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - and r7, r7, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [pc, #256] @ b5f70 <__cxa_atexit@plt+0xaa748> │ │ │ │ - sub r4, r2, #26 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr ip, [r3] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - add r5, r6, #8 │ │ │ │ - stm r5, {r0, r8, lr} │ │ │ │ - str r4, [r6, #24] │ │ │ │ - b b5ee0 <__cxa_atexit@plt+0xaa6b8> │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov r4, #0 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r7, [r9, #804] @ 0x324 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc b5f3c <__cxa_atexit@plt+0xaa714> │ │ │ │ - ldr lr, [pc, #200] @ b5f78 <__cxa_atexit@plt+0xaa750> │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - sub r4, r2, #26 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [pc, #184] @ b5f7c <__cxa_atexit@plt+0xaa754> │ │ │ │ - and r7, r7, r8 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr ip, [r3] │ │ │ │ - str r4, [r6, #20] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - add r5, r6, #8 │ │ │ │ - stm r5, {r0, r8, lr} │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r4, r9 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #128] @ b5f84 <__cxa_atexit@plt+0xaa75c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r6, [pc, #80] @ b5f74 <__cxa_atexit@plt+0xaa74c> │ │ │ │ - mov r4, #32 │ │ │ │ - str r4, [r9, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r4, r9 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #60] @ b5f80 <__cxa_atexit@plt+0xaa758> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r9, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r4, r9 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr #14 │ │ │ │ - sbcseq sl, fp, r4, ror #24 │ │ │ │ - rsceq r0, sl, r4, lsl #7 │ │ │ │ - rsceq r0, sl, ip, ror #6 │ │ │ │ - andeq r0, r0, r4, asr #8 │ │ │ │ - rsceq r0, sl, r0, lsr r3 │ │ │ │ - rsceq r0, sl, r8, lsl r3 │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq r0, [sl], #56 @ 0x38 @ │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc b5fcc <__cxa_atexit@plt+0xaa7a4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ b5fe4 <__cxa_atexit@plt+0xaa7bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ b5fe8 <__cxa_atexit@plt+0xaa7c0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + sbcseq sl, fp, r0, asr #28 │ │ │ │ + sbcseq sl, fp, r8, lsl lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ b5ce4 <__cxa_atexit@plt+0xaa4bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + sbcseq sl, fp, ip, ror #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b5d10 <__cxa_atexit@plt+0xaa4e8> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, sl, r0, lsr #4 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r9, [pc, #8] @ b5d14 <__cxa_atexit@plt+0xaa4ec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + strhteq r0, [sl], #48 @ 0x30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b5d5c <__cxa_atexit@plt+0xaa534> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc b610c <__cxa_atexit@plt+0xaa8e4> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r5] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne b603c <__cxa_atexit@plt+0xaa814> │ │ │ │ + bcc b5d68 <__cxa_atexit@plt+0xaa540> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #352] @ b6180 <__cxa_atexit@plt+0xaa958> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ b5d78 <__cxa_atexit@plt+0xaa550> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - eor r3, r0, r1 │ │ │ │ - clz r3, r3 │ │ │ │ - eor r3, r3, #31 │ │ │ │ - mov lr, #1 │ │ │ │ - lsl r0, lr, r3 │ │ │ │ - ands lr, r1, lr, lsl r3 │ │ │ │ - add r8, r6, #32 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - beq b60a8 <__cxa_atexit@plt+0xaa880> │ │ │ │ - cmp r2, r8 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - bcc b6128 <__cxa_atexit@plt+0xaa900> │ │ │ │ - ldr lr, [pc, #244] @ b6168 <__cxa_atexit@plt+0xaa940> │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r1, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [pc, #228] @ b616c <__cxa_atexit@plt+0xaa944> │ │ │ │ - sub r9, r8, #26 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r6, #4] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r1, r3, r7, r9} │ │ │ │ - str sl, [r6, #8] │ │ │ │ - b b60f8 <__cxa_atexit@plt+0xaa8d0> │ │ │ │ - mov r3, #0 │ │ │ │ - cmp r2, r8 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - bcc b6148 <__cxa_atexit@plt+0xaa920> │ │ │ │ - ldr r9, [pc, #180] @ b6174 <__cxa_atexit@plt+0xaa94c> │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - sub sl, r8, #26 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #164] @ b6178 <__cxa_atexit@plt+0xaa950> │ │ │ │ - and r2, r1, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r9, [r6, #4] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r8, #15 │ │ │ │ - mov r6, r8 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #112] @ b6184 <__cxa_atexit@plt+0xaa95c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r0, [pc, #64] @ b6170 <__cxa_atexit@plt+0xaa948> │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ b617c <__cxa_atexit@plt+0xaa954> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, sl, r0, ror #2 │ │ │ │ - rsceq r0, sl, r0, ror #2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq r0, sl, r4, lsl r1 │ │ │ │ - rsceq r0, sl, r4, lsl r1 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r0, sl, r0, asr #3 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b b5fec <__cxa_atexit@plt+0xaa7c4> │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc b6214 <__cxa_atexit@plt+0xaa9ec> │ │ │ │ - ldr r8, [pc, #100] @ b622c <__cxa_atexit@plt+0xaaa04> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #92] @ b6230 <__cxa_atexit@plt+0xaaa08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r2, r7, r9} │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ b6234 <__cxa_atexit@plt+0xaaa0c> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, sl, r4, lsl r0 │ │ │ │ - rsceq r0, sl, r8, lsl r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc b62ac <__cxa_atexit@plt+0xaaa84> │ │ │ │ - ldr r8, [pc, #100] @ b62c4 <__cxa_atexit@plt+0xaaa9c> │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #92] @ b62c8 <__cxa_atexit@plt+0xaaaa0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r2, r7, sl} │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ b62cc <__cxa_atexit@plt+0xaaaa4> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r9, ip, ror pc @ │ │ │ │ - rsceq pc, r9, r0, lsl #31 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r0, r5, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc b6348 <__cxa_atexit@plt+0xaab20> │ │ │ │ - ldr r8, [pc, #104] @ b6360 <__cxa_atexit@plt+0xaab38> │ │ │ │ - sub r7, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ b6364 <__cxa_atexit@plt+0xaab3c> │ │ │ │ + rsceq r0, sl, r8, ror #8 │ │ │ │ + sbcseq sl, fp, ip, ror #26 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5dfc <__cxa_atexit@plt+0xaa5d4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + add sl, r2, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + bl acf4 │ │ │ │ + ldr lr, [pc, #68] @ b5e0c <__cxa_atexit@plt+0xaa5e4> │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r2, r2, r1 │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ b6368 <__cxa_atexit@plt+0xaab40> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r9, r4, ror #29 │ │ │ │ - rsceq pc, r9, r8, ror #29 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r5, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [pc, #56] @ b5e10 <__cxa_atexit@plt+0xaa5e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #52] @ b5e14 <__cxa_atexit@plt+0xaa5ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + stmib r8, {r1, r9} │ │ │ │ + add r1, r8, #12 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + b cf3d8 <__cxa_atexit@plt+0xc3bb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, sl, r4, asr r2 │ │ │ │ + rsceq r0, sl, r0, lsr #11 │ │ │ │ + rsceq r0, sl, r0, lsr r2 │ │ │ │ + ldrsbeq sl, [fp], #192 @ 0xc0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, ip │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5e54 <__cxa_atexit@plt+0xaa62c> │ │ │ │ + ldr r2, [pc, #32] @ b5e5c <__cxa_atexit@plt+0xaa634> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + sbcseq sl, fp, ip, lsl #25 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc b63e4 <__cxa_atexit@plt+0xaabbc> │ │ │ │ - ldr r8, [pc, #104] @ b63fc <__cxa_atexit@plt+0xaabd4> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ b6400 <__cxa_atexit@plt+0xaabd8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub r9, r5, #20 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r7, r0, r7 │ │ │ │ - and r7, r7, r1 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ + bcc b5eb4 <__cxa_atexit@plt+0xaa68c> │ │ │ │ + ldr lr, [pc, #56] @ b5ec0 <__cxa_atexit@plt+0xaa698> │ │ │ │ + ldr r1, [pc, #56] @ b5ec4 <__cxa_atexit@plt+0xaa69c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ b6404 <__cxa_atexit@plt+0xaabdc> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r9, r8, asr #28 │ │ │ │ - rsceq pc, r9, ip, asr #28 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b6450 <__cxa_atexit@plt+0xaac28> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ b645c <__cxa_atexit@plt+0xaac34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq pc, [r9], #208 @ 0xd0 @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b64b0 <__cxa_atexit@plt+0xaac88> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ b64bc <__cxa_atexit@plt+0xaac94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc b5efc <__cxa_atexit@plt+0xaa6d4> │ │ │ │ + ldr r2, [pc, #28] @ b5f08 <__cxa_atexit@plt+0xaa6e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r9, r4, ror #26 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b652c <__cxa_atexit@plt+0xaad04> │ │ │ │ - ldr r3, [pc, #92] @ b653c <__cxa_atexit@plt+0xaad14> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - beq b650c <__cxa_atexit@plt+0xaace4> │ │ │ │ - ldr r3, [pc, #76] @ b6540 <__cxa_atexit@plt+0xaad18> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - tst sl, #3 │ │ │ │ + strhteq r0, [sl], #44 @ 0x2c │ │ │ │ + sbcseq sl, fp, r8, ror #23 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b5fe4 <__cxa_atexit@plt+0xaa7bc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5ff0 <__cxa_atexit@plt+0xaa7c8> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + add sl, r3, #8 │ │ │ │ + add r1, r8, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r7 │ │ │ │ + bl acf4 │ │ │ │ + mov r0, sl │ │ │ │ + mov r3, #0 │ │ │ │ + strb r3, [sl, r7] │ │ │ │ + bl ad0c │ │ │ │ + cmp r0, r7 │ │ │ │ + bne b5fac <__cxa_atexit@plt+0xaa784> │ │ │ │ + ldr r3, [pc, #112] @ b6000 <__cxa_atexit@plt+0xaa7d8> │ │ │ │ + add r7, r9, #8 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + stmib r9, {r3, sl} │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ + ldr r3, [pc, #80] @ b6004 <__cxa_atexit@plt+0xaa7dc> │ │ │ │ + ldr r2, [pc, #80] @ b6008 <__cxa_atexit@plt+0xaa7e0> │ │ │ │ + ldr r1, [pc, #80] @ b600c <__cxa_atexit@plt+0xaa7e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - beq b651c <__cxa_atexit@plt+0xaacf4> │ │ │ │ - b b5d1c <__cxa_atexit@plt+0xaa4f4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, fp} │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r9, {r3, r8} │ │ │ │ + str r7, [r9, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b6544 <__cxa_atexit@plt+0xaad1c> │ │ │ │ + ldrdeq r0, [sl], #60 @ 0x3c @ │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + sbcseq sl, fp, ip, lsl fp │ │ │ │ + sbcseq sl, fp, ip, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #52 @ 0x34 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b60b8 <__cxa_atexit@plt+0xaa890> │ │ │ │ + ldr r2, [pc, #140] @ b60d4 <__cxa_atexit@plt+0xaa8ac> │ │ │ │ + ldr r1, [pc, #140] @ b60d8 <__cxa_atexit@plt+0xaa8b0> │ │ │ │ + ldr lr, [pc, #140] @ b60dc <__cxa_atexit@plt+0xaa8b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r0, [pc, #132] @ b60e0 <__cxa_atexit@plt+0xaa8b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r2, r6, #30 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #100] @ b60e4 <__cxa_atexit@plt+0xaa8bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [pc, #96] @ b60e8 <__cxa_atexit@plt+0xaa8c0> │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #88] @ b60ec <__cxa_atexit@plt+0xaa8c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + add r9, r7, #16 │ │ │ │ + str r3, [r7, #12] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + add r2, r7, #28 │ │ │ │ + sub r8, r6, #23 │ │ │ │ + mov r7, r3 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + b 963448 <__cxa_atexit@plt+0x957c20> │ │ │ │ + ldr r7, [pc, #48] @ b60f0 <__cxa_atexit@plt+0xaa8c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrsheq sl, [fp], #64 @ 0x40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ b6588 <__cxa_atexit@plt+0xaad60> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst sl, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - beq b657c <__cxa_atexit@plt+0xaad54> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b b5d1c <__cxa_atexit@plt+0xaa4f4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b b5d1c <__cxa_atexit@plt+0xaa4f4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffff9a4 │ │ │ │ + sbcseq sl, fp, r8, asr #20 │ │ │ │ + sbcseq sl, fp, ip, lsr #20 │ │ │ │ + rsceq pc, r9, ip, ror #31 │ │ │ │ + strdeq r0, [sl], #32 @ │ │ │ │ + rsceq r0, sl, r8, ror #5 │ │ │ │ + strhteq pc, [r9], #252 @ 0xfc @ │ │ │ │ + ldrsheq sl, [fp], #156 @ 0x9c │ │ │ │ + sbcseq sl, fp, r0, lsl #20 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b65ec <__cxa_atexit@plt+0xaadc4> │ │ │ │ - ldr r7, [pc, #52] @ b65fc <__cxa_atexit@plt+0xaadd4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b6168 <__cxa_atexit@plt+0xaa940> │ │ │ │ + ldr r7, [pc, #96] @ b6178 <__cxa_atexit@plt+0xaa950> │ │ │ │ + mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq b65e0 <__cxa_atexit@plt+0xaadb8> │ │ │ │ - mov r7, r8 │ │ │ │ - b b660c <__cxa_atexit@plt+0xaade4> │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq b6158 <__cxa_atexit@plt+0xaa930> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #68] @ b617c <__cxa_atexit@plt+0xaa954> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + add r7, r1, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b6600 <__cxa_atexit@plt+0xaadd8> │ │ │ │ + ldr r7, [pc, #16] @ b6180 <__cxa_atexit@plt+0xaa958> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq sl, fp, r8, asr r4 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + sbcseq sl, fp, r0, lsr #19 │ │ │ │ + sbcseq sl, fp, r4, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b669c <__cxa_atexit@plt+0xaae74> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #164] @ b66d4 <__cxa_atexit@plt+0xaaeac> │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b66ac <__cxa_atexit@plt+0xaae84> │ │ │ │ - ldr r1, [pc, #136] @ b66d8 <__cxa_atexit@plt+0xaaeb0> │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq b66b8 <__cxa_atexit@plt+0xaae90> │ │ │ │ - ldr r0, [pc, #116] @ b66dc <__cxa_atexit@plt+0xaaeb4> │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq b66c8 <__cxa_atexit@plt+0xaaea0> │ │ │ │ - ldr r5, [pc, #88] @ b66e0 <__cxa_atexit@plt+0xaaeb8> │ │ │ │ - ldr r8, [r1, #3] │ │ │ │ - mov sl, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b b5d1c <__cxa_atexit@plt+0xaa4f4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ b6760 <__cxa_atexit@plt+0xaaf38> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b6744 <__cxa_atexit@plt+0xaaf1c> │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - ldr r1, [pc, #76] @ b6764 <__cxa_atexit@plt+0xaaf3c> │ │ │ │ - mov r2, r5 │ │ │ │ - str r9, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq b6750 <__cxa_atexit@plt+0xaaf28> │ │ │ │ - ldr r2, [pc, #52] @ b6768 <__cxa_atexit@plt+0xaaf40> │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - mov sl, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #24] @ b61b4 <__cxa_atexit@plt+0xaa98c> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b b5d1c <__cxa_atexit@plt+0xaa4f4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr r2, [pc, #56] @ b67c0 <__cxa_atexit@plt+0xaaf98> │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + add r7, r1, #1 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + sbcseq sl, fp, r0, asr #18 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b620c <__cxa_atexit@plt+0xaa9e4> │ │ │ │ + ldr lr, [pc, #56] @ b6218 <__cxa_atexit@plt+0xaa9f0> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldmib r5, {r1, r8} │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + sbcseq sl, fp, ip, ror #17 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b6290 <__cxa_atexit@plt+0xaaa68> │ │ │ │ + ldr r7, [pc, #96] @ b62a0 <__cxa_atexit@plt+0xaaa78> │ │ │ │ mov r3, r5 │ │ │ │ - str r9, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b67b4 <__cxa_atexit@plt+0xaaf8c> │ │ │ │ - ldr r3, [pc, #32] @ b67c4 <__cxa_atexit@plt+0xaaf9c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq b6280 <__cxa_atexit@plt+0xaaa58> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #68] @ b62a4 <__cxa_atexit@plt+0xaaa7c> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b5d1c <__cxa_atexit@plt+0xaa4f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + add r7, r1, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b67ec <__cxa_atexit@plt+0xaafc4> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b5d1c <__cxa_atexit@plt+0xaa4f4> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #24] @ b6820 <__cxa_atexit@plt+0xaaff8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - beq b6818 <__cxa_atexit@plt+0xaaff0> │ │ │ │ - b b660c <__cxa_atexit@plt+0xaade4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ b62a8 <__cxa_atexit@plt+0xaaa80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + sbcseq sl, fp, r8, ror r8 │ │ │ │ + sbcseq sl, fp, r4, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b6858 <__cxa_atexit@plt+0xab030> │ │ │ │ + bhi b62e0 <__cxa_atexit@plt+0xaaab8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b62e8 <__cxa_atexit@plt+0xaaac0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ b6860 <__cxa_atexit@plt+0xab038> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b b6338 <__cxa_atexit@plt+0xaab10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strhteq pc, [r9], #112 @ 0x70 @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b689c <__cxa_atexit@plt+0xab074> │ │ │ │ - ldr r7, [pc, #40] @ b68ac <__cxa_atexit@plt+0xab084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, sl │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ b68b0 <__cxa_atexit@plt+0xab088> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - sbcseq sl, fp, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b68e8 <__cxa_atexit@plt+0xab0c0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq b68e0 <__cxa_atexit@plt+0xab0b8> │ │ │ │ - b b68f4 <__cxa_atexit@plt+0xab0cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - beq b6924 <__cxa_atexit@plt+0xab0fc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne b696c <__cxa_atexit@plt+0xab144> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b69b8 <__cxa_atexit@plt+0xab190> │ │ │ │ - ldr r1, [pc, #172] @ b69e8 <__cxa_atexit@plt+0xab1c0> │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ldr r0, [pc, #168] @ b69ec <__cxa_atexit@plt+0xab1c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 7f1350 <__cxa_atexit@plt+0x7e5b28> │ │ │ │ - ldr r3, [pc, #104] @ b69dc <__cxa_atexit@plt+0xab1b4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b69c8 <__cxa_atexit@plt+0xab1a0> │ │ │ │ - ldr r7, [pc, #68] @ b69e4 <__cxa_atexit@plt+0xab1bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, sl │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #16] @ b69e0 <__cxa_atexit@plt+0xab1b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + rsceq pc, r9, r8, lsr #26 │ │ │ │ + sbcseq sl, fp, r4, asr #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6320 <__cxa_atexit@plt+0xaaaf8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b6328 <__cxa_atexit@plt+0xaab00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b d11b4 <__cxa_atexit@plt+0xc598c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - sbcseq sl, fp, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - rsceq pc, r9, r8, lsl r7 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b6a0c <__cxa_atexit@plt+0xab1e4> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsceq pc, r9, r8, ror #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b6a3c <__cxa_atexit@plt+0xab214> │ │ │ │ - ldr r3, [pc, #28] @ b6a4c <__cxa_atexit@plt+0xab224> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 7f1180 <__cxa_atexit@plt+0x7e5958> │ │ │ │ - ldr r7, [pc, #12] @ b6a50 <__cxa_atexit@plt+0xab228> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - sbcseq sl, fp, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #124] @ b6ae0 <__cxa_atexit@plt+0xab2b8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r3, r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq b6ab8 <__cxa_atexit@plt+0xab290> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r3, #1 │ │ │ │ - bne b6ac0 <__cxa_atexit@plt+0xab298> │ │ │ │ - ldr lr, [pc, #88] @ b6ae8 <__cxa_atexit@plt+0xab2c0> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [pc, #76] @ b6aec <__cxa_atexit@plt+0xab2c4> │ │ │ │ - cmp r3, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, r5 │ │ │ │ - movmi r0, lr │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - b b6ad0 <__cxa_atexit@plt+0xab2a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ b6ae4 <__cxa_atexit@plt+0xab2bc> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne b6b38 <__cxa_atexit@plt+0xab310> │ │ │ │ - ldr lr, [pc, #76] @ b6b5c <__cxa_atexit@plt+0xab334> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [pc, #64] @ b6b60 <__cxa_atexit@plt+0xab338> │ │ │ │ - cmp r3, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, r5 │ │ │ │ - movmi r0, lr │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - b b6b48 <__cxa_atexit@plt+0xab320> │ │ │ │ - ldr r2, [pc, #24] @ b6b58 <__cxa_atexit@plt+0xab330> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #76] @ b6bc4 <__cxa_atexit@plt+0xab39c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6bb4 <__cxa_atexit@plt+0xab38c> │ │ │ │ - ldr r7, [pc, #44] @ b6bc8 <__cxa_atexit@plt+0xab3a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, sl │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ b6bcc <__cxa_atexit@plt+0xab3a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi b63e4 <__cxa_atexit@plt+0xaabbc> │ │ │ │ + ldr r7, [pc, #192] @ b640c <__cxa_atexit@plt+0xaabe4> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - smullseq r9, fp, r4, lr │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldmdb r3, {r7, r9} │ │ │ │ str r7, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6c14 <__cxa_atexit@plt+0xab3ec> │ │ │ │ - ldr r7, [pc, #40] @ b6c28 <__cxa_atexit@plt+0xab400> │ │ │ │ - str r9, [r5] │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, sl │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ b6c2c <__cxa_atexit@plt+0xab404> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq b63c0 <__cxa_atexit@plt+0xaab98> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b63d0 <__cxa_atexit@plt+0xaaba8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc b63f4 <__cxa_atexit@plt+0xaabcc> │ │ │ │ + ldr r9, [pc, #164] @ b641c <__cxa_atexit@plt+0xaabf4> │ │ │ │ + ldr r3, [pc, #164] @ b6420 <__cxa_atexit@plt+0xaabf8> │ │ │ │ + ldr lr, [pc, #164] @ b6424 <__cxa_atexit@plt+0xaabfc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - sbcseq r9, fp, r0, lsr lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #88] @ b6c9c <__cxa_atexit@plt+0xab474> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6c88 <__cxa_atexit@plt+0xab460> │ │ │ │ - ldr r7, [pc, #48] @ b6ca0 <__cxa_atexit@plt+0xab478> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, sl │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #20] @ b6ca4 <__cxa_atexit@plt+0xab47c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - ldrheq r9, [fp], #220 @ 0xdc │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6cf0 <__cxa_atexit@plt+0xab4c8> │ │ │ │ - ldr r7, [pc, #40] @ b6d04 <__cxa_atexit@plt+0xab4dc> │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - mov r7, sl │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ b6d08 <__cxa_atexit@plt+0xab4e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #60] @ b6414 <__cxa_atexit@plt+0xaabec> │ │ │ │ + ldr r0, [pc, #60] @ b6418 <__cxa_atexit@plt+0xaabf0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - sbcseq r9, fp, r4, asr sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldmdb r3, {r7, r9} │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6d50 <__cxa_atexit@plt+0xab528> │ │ │ │ - ldr r7, [pc, #40] @ b6d64 <__cxa_atexit@plt+0xab53c> │ │ │ │ - str r9, [r5] │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, sl │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ b6d68 <__cxa_atexit@plt+0xab540> │ │ │ │ + ldr r7, [pc, #36] @ b6410 <__cxa_atexit@plt+0xaabe8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - ldrsheq r9, [fp], #196 @ 0xc4 │ │ │ │ - ldrsheq r9, [fp], #204 @ 0xcc │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + sbcseq sl, fp, r8, asr #14 │ │ │ │ + sbcseq sl, fp, r8, asr #14 │ │ │ │ + sbcseq sl, fp, r4, asr #14 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + rsceq pc, r9, r4, ror ip @ │ │ │ │ + sbcseq sl, fp, r8, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi b6dc0 <__cxa_atexit@plt+0xab598> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b6db8 <__cxa_atexit@plt+0xab590> │ │ │ │ - ldr r8, [pc, #40] @ b6dc8 <__cxa_atexit@plt+0xab5a0> │ │ │ │ - ldr r3, [pc, #40] @ b6dcc <__cxa_atexit@plt+0xab5a4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b64a0 <__cxa_atexit@plt+0xaac78> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b64b8 <__cxa_atexit@plt+0xaac90> │ │ │ │ + ldr r8, [pc, #120] @ b64d0 <__cxa_atexit@plt+0xaaca8> │ │ │ │ + ldr r1, [pc, #120] @ b64d4 <__cxa_atexit@plt+0xaacac> │ │ │ │ + ldr lr, [pc, #120] @ b64d8 <__cxa_atexit@plt+0xaacb0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 86f9b0 <__cxa_atexit@plt+0x864188> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq r9, [fp], #200 @ 0xc8 │ │ │ │ - smlaleq pc, r9, r0, r2 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - add sl, r7, #8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6e18 <__cxa_atexit@plt+0xab5f0> │ │ │ │ - ldr r7, [pc, #52] @ b6e2c <__cxa_atexit@plt+0xab604> │ │ │ │ - tst sl, #3 │ │ │ │ + ldr r7, [pc, #32] @ b64c8 <__cxa_atexit@plt+0xaaca0> │ │ │ │ + ldr r0, [pc, #32] @ b64cc <__cxa_atexit@plt+0xaaca4> │ │ │ │ + add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq b6e0c <__cxa_atexit@plt+0xab5e4> │ │ │ │ - mov r7, sl │ │ │ │ - b b6f60 <__cxa_atexit@plt+0xab738> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b6e30 <__cxa_atexit@plt+0xab608> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq sl, fp, r4, ror r6 │ │ │ │ + sbcseq sl, fp, r0, ror r6 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + smlaleq pc, r9, r4, fp @ │ │ │ │ + sbcseq sl, fp, r4, ror #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6510 <__cxa_atexit@plt+0xaace8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ b6518 <__cxa_atexit@plt+0xaacf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b b656c <__cxa_atexit@plt+0xaad44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - sbcseq r9, fp, r8, ror #24 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - mov r2, r7 │ │ │ │ + strdeq pc, [r9], #164 @ 0xa4 @ │ │ │ │ + smullseq sl, fp, r4, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b6eac <__cxa_atexit@plt+0xab684> │ │ │ │ - ldr lr, [pc, #100] @ b6eb8 <__cxa_atexit@plt+0xab690> │ │ │ │ - ldr r0, [pc, #100] @ b6ebc <__cxa_atexit@plt+0xab694> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq b6e98 <__cxa_atexit@plt+0xab670> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne b6ea4 <__cxa_atexit@plt+0xab67c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi b6550 <__cxa_atexit@plt+0xaad28> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b6558 <__cxa_atexit@plt+0xaad30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r7, r8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + b d11b4 <__cxa_atexit@plt+0xc598c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - smlaleq pc, r9, ip, r1 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b6eec <__cxa_atexit@plt+0xab6c4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + strhteq pc, [r9], #168 @ 0xa8 @ │ │ │ │ + sbcseq sl, fp, r0, asr r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6f3c <__cxa_atexit@plt+0xab714> │ │ │ │ - ldr r7, [pc, #52] @ b6f50 <__cxa_atexit@plt+0xab728> │ │ │ │ - tst sl, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6614 <__cxa_atexit@plt+0xaadec> │ │ │ │ + ldr r7, [pc, #188] @ b663c <__cxa_atexit@plt+0xaae14> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq b6f30 <__cxa_atexit@plt+0xab708> │ │ │ │ - mov r7, sl │ │ │ │ - b b6f60 <__cxa_atexit@plt+0xab738> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r7, r9, #3 │ │ │ │ + beq b65f8 <__cxa_atexit@plt+0xaadd0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b6608 <__cxa_atexit@plt+0xaade0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc b6624 <__cxa_atexit@plt+0xaadfc> │ │ │ │ + ldr sl, [pc, #152] @ b6644 <__cxa_atexit@plt+0xaae1c> │ │ │ │ + ldr r3, [pc, #152] @ b6648 <__cxa_atexit@plt+0xaae20> │ │ │ │ + ldr lr, [pc, #152] @ b664c <__cxa_atexit@plt+0xaae24> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ + ldr r7, [r9, #6] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str sl, [r3, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b6f54 <__cxa_atexit@plt+0xab72c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ b6640 <__cxa_atexit@plt+0xaae18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r9, fp, r4, asr #22 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [pc, #256] @ b7070 <__cxa_atexit@plt+0xab848> │ │ │ │ - ldr r9, [pc, #256] @ b7074 <__cxa_atexit@plt+0xab84c> │ │ │ │ - mov r0, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + sbcseq sl, fp, r8, lsr #10 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + rsceq pc, r9, r0, asr #20 │ │ │ │ + ldrsheq sl, [fp], #64 @ 0x40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b66d0 <__cxa_atexit@plt+0xaaea8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b66e0 <__cxa_atexit@plt+0xaaeb8> │ │ │ │ + ldr lr, [pc, #108] @ b66f0 <__cxa_atexit@plt+0xaaec8> │ │ │ │ + ldr r9, [pc, #108] @ b66f4 <__cxa_atexit@plt+0xaaecc> │ │ │ │ + ldr r8, [pc, #108] @ b66f8 <__cxa_atexit@plt+0xaaed0> │ │ │ │ + add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r3, r6, r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq b700c <__cxa_atexit@plt+0xab7e4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b6ff8 <__cxa_atexit@plt+0xab7d0> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #20 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc b7054 <__cxa_atexit@plt+0xab82c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add ip, r1, #20 │ │ │ │ - add r0, r0, #20 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add sl, r1, #4 │ │ │ │ - mov r1, ip │ │ │ │ - tst r2, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str lr, [r3, #8] │ │ │ │ - bne b6f80 <__cxa_atexit@plt+0xab758> │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, sl, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b7064 <__cxa_atexit@plt+0xab83c> │ │ │ │ - ldr r1, [pc, #84] @ b7078 <__cxa_atexit@plt+0xab850> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r3, [r6] │ │ │ │ - ldr r1, [pc, #64] @ b707c <__cxa_atexit@plt+0xab854> │ │ │ │ - add r7, r3, #22 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + rsceq pc, r9, r8, ror #18 │ │ │ │ + sbcseq sl, fp, ip, ror #7 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b677c <__cxa_atexit@plt+0xaaf54> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + add sl, r2, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + bl acf4 │ │ │ │ + ldr lr, [pc, #68] @ b678c <__cxa_atexit@plt+0xaaf64> │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #56] @ b6790 <__cxa_atexit@plt+0xaaf68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #52] @ b6794 <__cxa_atexit@plt+0xaaf6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + stmib r8, {r1, r9} │ │ │ │ + add r1, r8, #12 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + b cf3d8 <__cxa_atexit@plt+0xc3bb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - rsceq pc, r9, r0, lsl r0 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b b70a0 <__cxa_atexit@plt+0xab878> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b7120 <__cxa_atexit@plt+0xab8f8> │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq b70d4 <__cxa_atexit@plt+0xab8ac> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne b7110 <__cxa_atexit@plt+0xab8e8> │ │ │ │ - ldr r7, [pc, #144] @ b7158 <__cxa_atexit@plt+0xab930> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc b7130 <__cxa_atexit@plt+0xab908> │ │ │ │ - ldr r7, [pc, #108] @ b7160 <__cxa_atexit@plt+0xab938> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + ldrdeq pc, [r9], #132 @ 0x84 @ │ │ │ │ + rsceq pc, r9, r0, lsr #24 │ │ │ │ + strhteq pc, [r9], #128 @ 0x80 @ │ │ │ │ + sbcseq sl, fp, r0, asr r3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6800 <__cxa_atexit@plt+0xaafd8> │ │ │ │ + ldr r1, [pc, #76] @ b6808 <__cxa_atexit@plt+0xaafe0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b67f4 <__cxa_atexit@plt+0xaafcc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #48] @ b680c <__cxa_atexit@plt+0xaafe4> │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b b71c0 <__cxa_atexit@plt+0xab998> │ │ │ │ - ldr r7, [pc, #52] @ b715c <__cxa_atexit@plt+0xab934> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b7154 <__cxa_atexit@plt+0xab92c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldrsbeq sl, [fp], #44 @ 0x2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #16] @ b683c <__cxa_atexit@plt+0xab014> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq sl, fp, ip, lsr #5 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6894 <__cxa_atexit@plt+0xab06c> │ │ │ │ + ldr lr, [pc, #56] @ b68a0 <__cxa_atexit@plt+0xab078> │ │ │ │ + ldr r1, [pc, #56] @ b68a4 <__cxa_atexit@plt+0xab07c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq lr, r9, ip, lsl #31 │ │ │ │ - sbcseq r9, fp, r8, ror #18 │ │ │ │ - rsceq lr, r9, ip, asr pc │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc b71a0 <__cxa_atexit@plt+0xab978> │ │ │ │ - ldr r2, [pc, #44] @ b71b8 <__cxa_atexit@plt+0xab990> │ │ │ │ + bcc b68dc <__cxa_atexit@plt+0xab0b4> │ │ │ │ + ldr r2, [pc, #28] @ b68e8 <__cxa_atexit@plt+0xab0c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ b71bc <__cxa_atexit@plt+0xab994> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r9, r4, asr #29 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldrdeq pc, [r9], #140 @ 0x8c @ │ │ │ │ + ldrsheq sl, [fp], #28 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc b723c <__cxa_atexit@plt+0xaba14> │ │ │ │ - ldr r3, [pc, #132] @ b7268 <__cxa_atexit@plt+0xaba40> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ + bcc b696c <__cxa_atexit@plt+0xab144> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7], #-8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - bhi b7254 <__cxa_atexit@plt+0xaba2c> │ │ │ │ - ldr r3, [pc, #92] @ b726c <__cxa_atexit@plt+0xaba44> │ │ │ │ - sub lr, r5, #8 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b722c <__cxa_atexit@plt+0xaba04> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b6f60 <__cxa_atexit@plt+0xab738> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ b7274 <__cxa_atexit@plt+0xaba4c> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #20] @ b7270 <__cxa_atexit@plt+0xaba48> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + add sl, r2, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + bl acf4 │ │ │ │ + ldr lr, [pc, #68] @ b697c <__cxa_atexit@plt+0xab154> │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #56] @ b6980 <__cxa_atexit@plt+0xab158> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #52] @ b6984 <__cxa_atexit@plt+0xab15c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + stmib r8, {r1, r9} │ │ │ │ + add r1, r8, #12 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + b cf3d8 <__cxa_atexit@plt+0xc3bb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - sbcseq r9, fp, ip, lsr #16 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b b71c0 <__cxa_atexit@plt+0xab998> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b b70a0 <__cxa_atexit@plt+0xab878> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b b70a0 <__cxa_atexit@plt+0xab878> │ │ │ │ - ldrheq r9, [fp], #124 @ 0x7c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b7300 <__cxa_atexit@plt+0xabad8> │ │ │ │ - ldr r7, [pc, #52] @ b7314 <__cxa_atexit@plt+0xabaec> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq b72f4 <__cxa_atexit@plt+0xabacc> │ │ │ │ - mov r7, r9 │ │ │ │ - b b7328 <__cxa_atexit@plt+0xabb00> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + rsceq pc, r9, r4, ror #13 │ │ │ │ + rsceq pc, r9, r0, lsr sl @ │ │ │ │ + rsceq pc, r9, r0, asr #13 │ │ │ │ + sbcseq sl, fp, r0, ror #2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b69f0 <__cxa_atexit@plt+0xab1c8> │ │ │ │ + ldr r1, [pc, #76] @ b69f8 <__cxa_atexit@plt+0xab1d0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b69e4 <__cxa_atexit@plt+0xab1bc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #48] @ b69fc <__cxa_atexit@plt+0xab1d4> │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b7318 <__cxa_atexit@plt+0xabaf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq r9, fp, r8, lsl #15 │ │ │ │ - sbcseq r9, fp, ip, asr r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + sbcseq sl, fp, ip, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #16] @ b6a2c <__cxa_atexit@plt+0xab204> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrheq sl, [fp], #12 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #1 │ │ │ │ - bne b73b4 <__cxa_atexit@plt+0xabb8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b743c <__cxa_atexit@plt+0xabc14> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - add r9, r1, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi b73d0 <__cxa_atexit@plt+0xabba8> │ │ │ │ - ldr r0, [pc, #256] @ b7474 <__cxa_atexit@plt+0xabc4c> │ │ │ │ - ldr lr, [pc, #256] @ b7478 <__cxa_atexit@plt+0xabc50> │ │ │ │ - cmp fp, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ + bcc b6a84 <__cxa_atexit@plt+0xab25c> │ │ │ │ + ldr lr, [pc, #56] @ b6a90 <__cxa_atexit@plt+0xab268> │ │ │ │ + ldr r1, [pc, #56] @ b6a94 <__cxa_atexit@plt+0xab26c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str r2, [r1, #16] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - str lr, [r3] │ │ │ │ - bhi b7448 <__cxa_atexit@plt+0xabc20> │ │ │ │ - ldr r3, [pc, #224] @ b747c <__cxa_atexit@plt+0xabc54> │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8, r9, sl} │ │ │ │ - beq b741c <__cxa_atexit@plt+0xabbf4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b6f60 <__cxa_atexit@plt+0xab738> │ │ │ │ - ldr r6, [pc, #216] @ b7494 <__cxa_atexit@plt+0xabc6c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r6, r1 │ │ │ │ - b b70a0 <__cxa_atexit@plt+0xab878> │ │ │ │ - ldr r0, [pc, #172] @ b7484 <__cxa_atexit@plt+0xabc5c> │ │ │ │ - ldr lr, [pc, #172] @ b7488 <__cxa_atexit@plt+0xabc60> │ │ │ │ - cmp fp, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6acc <__cxa_atexit@plt+0xab2a4> │ │ │ │ + ldr r2, [pc, #28] @ b6ad8 <__cxa_atexit@plt+0xab2b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq pc, r9, ip, ror #13 │ │ │ │ + sbcseq sl, fp, r4, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r1, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi b6b80 <__cxa_atexit@plt+0xab358> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ + ldr r0, [pc, #132] @ b6b8c <__cxa_atexit@plt+0xab364> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str sl, [r1, #16] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - str lr, [r3] │ │ │ │ - bhi b745c <__cxa_atexit@plt+0xabc34> │ │ │ │ - ldr r3, [pc, #140] @ b748c <__cxa_atexit@plt+0xabc64> │ │ │ │ - tst r2, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - beq b742c <__cxa_atexit@plt+0xabc04> │ │ │ │ - mov r5, r7 │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + ands r0, r2, #3 │ │ │ │ + beq b6b38 <__cxa_atexit@plt+0xab310> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne b6b48 <__cxa_atexit@plt+0xab320> │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r9, [pc, #104] @ b6b98 <__cxa_atexit@plt+0xab370> │ │ │ │ mov r7, r2 │ │ │ │ - b b6f60 <__cxa_atexit@plt+0xab738> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #48] @ b7480 <__cxa_atexit@plt+0xabc58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [pc, #64] @ b6b90 <__cxa_atexit@plt+0xab368> │ │ │ │ + tst r7, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + beq b6b74 <__cxa_atexit@plt+0xab34c> │ │ │ │ + ldr r5, [pc, #48] @ b6b94 <__cxa_atexit@plt+0xab36c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ b7490 <__cxa_atexit@plt+0xabc68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffffbbc │ │ │ │ - sbcseq r9, fp, r8, lsr r6 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - sbcseq r9, fp, r4, lsr #12 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - sbcseq r9, fp, r0, ror #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrsheq r9, [fp], #240 @ 0xf0 │ │ │ │ + smullseq r9, fp, r4, pc @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ b74c0 <__cxa_atexit@plt+0xabc98> │ │ │ │ - add r5, r5, #4 │ │ │ │ - addne r7, pc, r7 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - sbcseq r9, fp, r4, asr #11 │ │ │ │ - ldrheq r9, [fp], #84 @ 0x54 │ │ │ │ + bne b6bc8 <__cxa_atexit@plt+0xab3a0> │ │ │ │ + ldr r9, [pc, #72] @ b6c04 <__cxa_atexit@plt+0xab3dc> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + ldr r3, [pc, #44] @ b6bfc <__cxa_atexit@plt+0xab3d4> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq b6bf4 <__cxa_atexit@plt+0xab3cc> │ │ │ │ + ldr r3, [pc, #24] @ b6c00 <__cxa_atexit@plt+0xab3d8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq r9, fp, r0, ror #30 │ │ │ │ + sbcseq r9, fp, r8, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ b74ec <__cxa_atexit@plt+0xabcc4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - addne r7, pc, r7 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - smullseq r9, fp, r8, r5 │ │ │ │ - sbcseq r9, fp, r8, lsl #11 │ │ │ │ + ldr r3, [pc, #12] @ b6c28 <__cxa_atexit@plt+0xab400> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r9, fp, r4, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ b7518 <__cxa_atexit@plt+0xabcf0> │ │ │ │ add r5, r5, #4 │ │ │ │ - addne r7, pc, r7 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - sbcseq r9, fp, ip, ror #10 │ │ │ │ - smullseq r9, fp, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi b7570 <__cxa_atexit@plt+0xabd48> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b7568 <__cxa_atexit@plt+0xabd40> │ │ │ │ - ldr r8, [pc, #40] @ b7578 <__cxa_atexit@plt+0xabd50> │ │ │ │ - ldr r3, [pc, #40] @ b757c <__cxa_atexit@plt+0xabd54> │ │ │ │ + mov r8, r7 │ │ │ │ + b b6338 <__cxa_atexit@plt+0xaab10> │ │ │ │ + sbcseq r9, fp, ip, ror #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6ca8 <__cxa_atexit@plt+0xab480> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6cb4 <__cxa_atexit@plt+0xab48c> │ │ │ │ + ldr r2, [pc, #76] @ b6cc4 <__cxa_atexit@plt+0xab49c> │ │ │ │ + ldr r1, [pc, #76] @ b6cc8 <__cxa_atexit@plt+0xab4a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ b6ccc <__cxa_atexit@plt+0xab4a4> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 86f9b0 <__cxa_atexit@plt+0x864188> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sbcseq r9, fp, ip, asr #10 │ │ │ │ - rsceq lr, r9, r0, ror #21 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - add sl, r7, #8 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq pc, r9, r8, ror r3 @ │ │ │ │ + sbceq r8, r6, ip, lsl r5 │ │ │ │ + sbcseq r9, fp, r8, ror lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b75c8 <__cxa_atexit@plt+0xabda0> │ │ │ │ - ldr r7, [pc, #52] @ b75dc <__cxa_atexit@plt+0xabdb4> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq b75bc <__cxa_atexit@plt+0xabd94> │ │ │ │ + bhi b6d98 <__cxa_atexit@plt+0xab570> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc b6da0 <__cxa_atexit@plt+0xab578> │ │ │ │ + ldr lr, [pc, #172] @ b6db8 <__cxa_atexit@plt+0xab590> │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr sl, [r2, #12] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ + ldr r1, [pc, #156] @ b6dbc <__cxa_atexit@plt+0xab594> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + ands r2, sl, #3 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + beq b6d5c <__cxa_atexit@plt+0xab534> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b6d68 <__cxa_atexit@plt+0xab540> │ │ │ │ + ldr r8, [sl, #2] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b b7710 <__cxa_atexit@plt+0xabee8> │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b75e0 <__cxa_atexit@plt+0xabdb8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - ldrsheq r9, [fp], #76 @ 0x4c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b765c <__cxa_atexit@plt+0xabe34> │ │ │ │ - ldr lr, [pc, #100] @ b7668 <__cxa_atexit@plt+0xabe40> │ │ │ │ - ldr r0, [pc, #100] @ b766c <__cxa_atexit@plt+0xabe44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - beq b7648 <__cxa_atexit@plt+0xabe20> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne b7654 <__cxa_atexit@plt+0xabe2c> │ │ │ │ + ldr r3, [pc, #80] @ b6dc0 <__cxa_atexit@plt+0xab598> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq b6d90 <__cxa_atexit@plt+0xab568> │ │ │ │ + ldr r3, [pc, #64] @ b6dc4 <__cxa_atexit@plt+0xab59c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + mov r6, r9 │ │ │ │ + b b6da8 <__cxa_atexit@plt+0xab580> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq lr, r9, ip, ror #19 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + sbcseq r9, fp, r8, ror sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b769c <__cxa_atexit@plt+0xabe74> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + bne b6df0 <__cxa_atexit@plt+0xab5c8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b76ec <__cxa_atexit@plt+0xabec4> │ │ │ │ - ldr r7, [pc, #52] @ b7700 <__cxa_atexit@plt+0xabed8> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq b76e0 <__cxa_atexit@plt+0xabeb8> │ │ │ │ - mov r7, sl │ │ │ │ - b b7710 <__cxa_atexit@plt+0xabee8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b7704 <__cxa_atexit@plt+0xabedc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsbeq r9, [fp], #56 @ 0x38 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [pc, #248] @ b7818 <__cxa_atexit@plt+0xabff0> │ │ │ │ - ldr r9, [pc, #248] @ b781c <__cxa_atexit@plt+0xabff4> │ │ │ │ - mov r0, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r3, r6, r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq b77b4 <__cxa_atexit@plt+0xabf8c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq b77a0 <__cxa_atexit@plt+0xabf78> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #20 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc b77fc <__cxa_atexit@plt+0xabfd4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add ip, r1, #20 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - add r0, r0, #20 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add sl, r1, #4 │ │ │ │ - mov r1, ip │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + ldr r3, [pc, #44] @ b6e24 <__cxa_atexit@plt+0xab5fc> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str lr, [r3, #8] │ │ │ │ - bne b7730 <__cxa_atexit@plt+0xabf08> │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, sl, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ + str r3, [r5] │ │ │ │ + beq b6e1c <__cxa_atexit@plt+0xab5f4> │ │ │ │ + ldr r3, [pc, #24] @ b6e28 <__cxa_atexit@plt+0xab600> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b780c <__cxa_atexit@plt+0xabfe4> │ │ │ │ - ldr r1, [pc, #84] @ b7820 <__cxa_atexit@plt+0xabff8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r3, [r6] │ │ │ │ - ldr r1, [pc, #64] @ b7824 <__cxa_atexit@plt+0xabffc> │ │ │ │ - add r7, r3, #22 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + sbcseq r9, fp, r4, lsl sp │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b6e4c <__cxa_atexit@plt+0xab624> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsheq r9, [fp], #192 @ 0xc0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b b656c <__cxa_atexit@plt+0xaad44> │ │ │ │ + ldrsbeq r9, [fp], #204 @ 0xcc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b6ec4 <__cxa_atexit@plt+0xab69c> │ │ │ │ + ldr lr, [pc, #64] @ b6ed4 <__cxa_atexit@plt+0xab6ac> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + ldr r8, [pc, #48] @ b6ed8 <__cxa_atexit@plt+0xab6b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + sbceq r8, r6, pc, lsl #6 │ │ │ │ + sbcseq r9, fp, ip, ror #24 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6f48 <__cxa_atexit@plt+0xab720> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6f54 <__cxa_atexit@plt+0xab72c> │ │ │ │ + ldr lr, [pc, #84] @ b6f64 <__cxa_atexit@plt+0xab73c> │ │ │ │ + ldr r1, [pc, #84] @ b6f68 <__cxa_atexit@plt+0xab740> │ │ │ │ + add r8, r7, #16 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - rsceq lr, r9, r8, ror #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b b7848 <__cxa_atexit@plt+0xac020> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b78c8 <__cxa_atexit@plt+0xac0a0> │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq b787c <__cxa_atexit@plt+0xac054> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne b78b8 <__cxa_atexit@plt+0xac090> │ │ │ │ - ldr r7, [pc, #144] @ b7900 <__cxa_atexit@plt+0xac0d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc b78d8 <__cxa_atexit@plt+0xac0b0> │ │ │ │ - ldr r7, [pc, #108] @ b7908 <__cxa_atexit@plt+0xac0e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + ldrdeq pc, [r9], #12 @ │ │ │ │ + ldrsheq r9, [fp], #184 @ 0xb8 │ │ │ │ + andeq r0, r7, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi b6fd4 <__cxa_atexit@plt+0xab7ac> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b6fdc <__cxa_atexit@plt+0xab7b4> │ │ │ │ + ldr r3, [pc, #84] @ b6ff8 <__cxa_atexit@plt+0xab7d0> │ │ │ │ + ldr r2, [pc, #84] @ b6ffc <__cxa_atexit@plt+0xab7d4> │ │ │ │ + ldr r1, [pc, #84] @ b7000 <__cxa_atexit@plt+0xab7d8> │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b b7968 <__cxa_atexit@plt+0xac140> │ │ │ │ - ldr r7, [pc, #52] @ b7904 <__cxa_atexit@plt+0xac0dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r6, r7 │ │ │ │ + b b6fe4 <__cxa_atexit@plt+0xab7bc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b6ff4 <__cxa_atexit@plt+0xab7cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b78fc <__cxa_atexit@plt+0xac0d4> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq lr, r9, r4, ror #15 │ │ │ │ - sbcseq r9, fp, r4, lsl #4 │ │ │ │ - strhteq lr, [r9], #116 @ 0x74 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + smullseq r9, fp, r4, fp │ │ │ │ + @ instruction: 0xfffff7f4 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + sbcseq r9, fp, r4, lsr fp │ │ │ │ + sbcseq r9, fp, r4, ror #22 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ + bcc b705c <__cxa_atexit@plt+0xab834> │ │ │ │ + ldr r2, [pc, #60] @ b7068 <__cxa_atexit@plt+0xab840> │ │ │ │ + ldr r1, [pc, #60] @ b706c <__cxa_atexit@plt+0xab844> │ │ │ │ + ldr lr, [pc, #60] @ b7070 <__cxa_atexit@plt+0xab848> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5] │ │ │ │ - bcc b7948 <__cxa_atexit@plt+0xac120> │ │ │ │ - ldr r2, [pc, #44] @ b7960 <__cxa_atexit@plt+0xac138> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ b7964 <__cxa_atexit@plt+0xac13c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, lr, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r9, ip, lsl r7 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + @ instruction: 0xfffff944 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrheq r9, [fp], #160 @ 0xa0 │ │ │ │ + sbcseq r9, fp, r4, ror #21 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b70dc <__cxa_atexit@plt+0xab8b4> │ │ │ │ + ldr r2, [pc, #76] @ b70e8 <__cxa_atexit@plt+0xab8c0> │ │ │ │ + ldr lr, [r5, #20]! │ │ │ │ + ldr r0, [pc, #72] @ b70ec <__cxa_atexit@plt+0xab8c4> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldm r9, {r2, r8, r9} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + b 7b8170 <__cxa_atexit@plt+0x7ac948> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + ldrdeq pc, [r9], #32 @ │ │ │ │ + sbcseq r9, fp, r8, lsl #21 │ │ │ │ + andeq r0, r7, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi b7158 <__cxa_atexit@plt+0xab930> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r7, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc b79e4 <__cxa_atexit@plt+0xac1bc> │ │ │ │ - ldr r3, [pc, #132] @ b7a10 <__cxa_atexit@plt+0xac1e8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7], #-8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - bhi b79fc <__cxa_atexit@plt+0xac1d4> │ │ │ │ - ldr r3, [pc, #92] @ b7a14 <__cxa_atexit@plt+0xac1ec> │ │ │ │ - sub lr, r5, #8 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b79d4 <__cxa_atexit@plt+0xac1ac> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b7710 <__cxa_atexit@plt+0xabee8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ b7a1c <__cxa_atexit@plt+0xac1f4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc b7160 <__cxa_atexit@plt+0xab938> │ │ │ │ + ldr r3, [pc, #84] @ b717c <__cxa_atexit@plt+0xab954> │ │ │ │ + ldr r2, [pc, #84] @ b7180 <__cxa_atexit@plt+0xab958> │ │ │ │ + ldr r1, [pc, #84] @ b7184 <__cxa_atexit@plt+0xab95c> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #20] @ b7a18 <__cxa_atexit@plt+0xac1f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r6, r7 │ │ │ │ + b b7168 <__cxa_atexit@plt+0xab940> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b7178 <__cxa_atexit@plt+0xab950> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - sbcseq r9, fp, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b b7968 <__cxa_atexit@plt+0xac140> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b b7848 <__cxa_atexit@plt+0xac020> │ │ │ │ + sbcseq r9, fp, r0, lsl sl │ │ │ │ + @ instruction: 0xfffff670 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + ldrheq r9, [fp], #144 @ 0x90 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b b73f4 <__cxa_atexit@plt+0xabbcc> │ │ │ │ + sbcseq r9, fp, r0, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b b7848 <__cxa_atexit@plt+0xac020> │ │ │ │ - sbcseq r9, fp, r8, asr r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b7aa8 <__cxa_atexit@plt+0xac280> │ │ │ │ - ldr r7, [pc, #52] @ b7abc <__cxa_atexit@plt+0xac294> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq b7a9c <__cxa_atexit@plt+0xac274> │ │ │ │ - mov r7, r9 │ │ │ │ - b b7ad0 <__cxa_atexit@plt+0xac2a8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r1, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b723c <__cxa_atexit@plt+0xaba14> │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + ldr r3, [r1, #12] │ │ │ │ + ldr r0, [pc, #140] @ b7248 <__cxa_atexit@plt+0xaba20> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #124] @ b724c <__cxa_atexit@plt+0xaba24> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + ands r0, r3, #3 │ │ │ │ + beq b71fc <__cxa_atexit@plt+0xab9d4> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne b720c <__cxa_atexit@plt+0xab9e4> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + mov r5, r1 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b7ac0 <__cxa_atexit@plt+0xac298> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq r9, fp, r4, lsr #32 │ │ │ │ - ldrsheq r8, [fp], #248 @ 0xf8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #1 │ │ │ │ - bne b7b60 <__cxa_atexit@plt+0xac338> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b7be4 <__cxa_atexit@plt+0xac3bc> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - add r9, r1, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi b7b7c <__cxa_atexit@plt+0xac354> │ │ │ │ - ldr r0, [pc, #256] @ b7c1c <__cxa_atexit@plt+0xac3f4> │ │ │ │ - ldr lr, [pc, #256] @ b7c20 <__cxa_atexit@plt+0xac3f8> │ │ │ │ - cmp fp, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str sl, [r1, #16] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - str lr, [r3] │ │ │ │ - bhi b7bf0 <__cxa_atexit@plt+0xac3c8> │ │ │ │ - ldr r3, [pc, #224] @ b7c24 <__cxa_atexit@plt+0xac3fc> │ │ │ │ - tst r2, #3 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r3, [pc, #60] @ b7250 <__cxa_atexit@plt+0xaba28> │ │ │ │ + tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - beq b7bc4 <__cxa_atexit@plt+0xac39c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b b7710 <__cxa_atexit@plt+0xabee8> │ │ │ │ - ldr r6, [pc, #212] @ b7c3c <__cxa_atexit@plt+0xac414> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r6, r1 │ │ │ │ - b b7848 <__cxa_atexit@plt+0xac020> │ │ │ │ - ldr r0, [pc, #168] @ b7c2c <__cxa_atexit@plt+0xac404> │ │ │ │ - ldr lr, [pc, #168] @ b7c30 <__cxa_atexit@plt+0xac408> │ │ │ │ - cmp fp, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str r2, [r1, #16] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - str lr, [r3] │ │ │ │ - bhi b7c08 <__cxa_atexit@plt+0xac3e0> │ │ │ │ - ldr r3, [pc, #136] @ b7c34 <__cxa_atexit@plt+0xac40c> │ │ │ │ - tst sl, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq b7234 <__cxa_atexit@plt+0xaba0c> │ │ │ │ + ldr r3, [pc, #44] @ b7254 <__cxa_atexit@plt+0xaba2c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8, r9, sl} │ │ │ │ - beq b7bd4 <__cxa_atexit@plt+0xac3ac> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b7710 <__cxa_atexit@plt+0xabee8> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #48] @ b7c28 <__cxa_atexit@plt+0xac400> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b7c38 <__cxa_atexit@plt+0xac410> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - ldrsbeq r8, [fp], #228 @ 0xe4 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - ldrheq r8, [fp], #236 @ 0xec │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - sbcseq r8, fp, ip, ror lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq lr, r9, r4, lsr #28 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + sbcseq r9, fp, r8, asr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ b7c68 <__cxa_atexit@plt+0xac440> │ │ │ │ - add r5, r5, #4 │ │ │ │ - addne r7, pc, r7 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - sbcseq r8, fp, r0, ror #28 │ │ │ │ - sbcseq r8, fp, r0, asr lr │ │ │ │ + bne b7284 <__cxa_atexit@plt+0xaba5c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #44] @ b72b8 <__cxa_atexit@plt+0xaba90> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq b72b0 <__cxa_atexit@plt+0xaba88> │ │ │ │ + ldr r3, [pc, #24] @ b72bc <__cxa_atexit@plt+0xaba94> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrsheq r9, [fp], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ b7c94 <__cxa_atexit@plt+0xac46c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - addne r7, pc, r7 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - sbcseq r8, fp, r4, lsr lr │ │ │ │ - sbcseq r8, fp, r4, lsr #28 │ │ │ │ + ldr r3, [pc, #12] @ b72e0 <__cxa_atexit@plt+0xabab8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r9, fp, ip, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ b7cc0 <__cxa_atexit@plt+0xac498> │ │ │ │ + ldr r3, [pc, #16] @ b7308 <__cxa_atexit@plt+0xabae0> │ │ │ │ add r5, r5, #4 │ │ │ │ - addne r7, pc, r7 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - sbcseq r8, fp, r8, lsl #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b7d2c <__cxa_atexit@plt+0xac504> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ b7d48 <__cxa_atexit@plt+0xac520> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + rsceq pc, r9, ip, rrx │ │ │ │ + sbcseq r9, fp, r0, lsl #17 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b73ac <__cxa_atexit@plt+0xabb84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b73b4 <__cxa_atexit@plt+0xabb8c> │ │ │ │ + ldr lr, [pc, #132] @ b73c8 <__cxa_atexit@plt+0xabba0> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #128] @ b73cc <__cxa_atexit@plt+0xabba4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #10 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #88] @ b73d0 <__cxa_atexit@plt+0xabba8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b7d34 <__cxa_atexit@plt+0xac50c> │ │ │ │ - ldr r3, [pc, #76] @ b7d4c <__cxa_atexit@plt+0xac524> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b7d1c <__cxa_atexit@plt+0xac4f4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b7dbc <__cxa_atexit@plt+0xac594> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [pc, #84] @ b73d4 <__cxa_atexit@plt+0xabbac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + ldr r3, [pc, #56] @ b73d8 <__cxa_atexit@plt+0xabbb0> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7b7954 <__cxa_atexit@plt+0x7ac12c> │ │ │ │ + mov r6, r3 │ │ │ │ + b b73bc <__cxa_atexit@plt+0xabb94> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b7d50 <__cxa_atexit@plt+0xac528> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - rsceq lr, r9, r0, lsl r3 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - sbcseq r8, fp, r0, lsr #27 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + rsceq lr, r9, r8, lsr #25 │ │ │ │ + rsceq pc, r9, r8 │ │ │ │ + ldrdeq lr, [r9], #192 @ 0xc0 @ │ │ │ │ + strhteq lr, [r9], #192 @ 0xc0 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b7d98 <__cxa_atexit@plt+0xac570> │ │ │ │ - ldr r7, [pc, #52] @ b7dac <__cxa_atexit@plt+0xac584> │ │ │ │ - tst sl, #3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b7430 <__cxa_atexit@plt+0xabc08> │ │ │ │ + ldr r2, [pc, #64] @ b7450 <__cxa_atexit@plt+0xabc28> │ │ │ │ + ldr r1, [r5], #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + b 963448 <__cxa_atexit@plt+0x957c20> │ │ │ │ + ldr r7, [pc, #28] @ b7454 <__cxa_atexit@plt+0xabc2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq b7d8c <__cxa_atexit@plt+0xac564> │ │ │ │ - mov r7, sl │ │ │ │ - b b7dbc <__cxa_atexit@plt+0xac594> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b7db0 <__cxa_atexit@plt+0xac588> │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + sbcseq r9, fp, r4, ror #14 │ │ │ │ + smullseq r9, fp, r0, r6 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b74d8 <__cxa_atexit@plt+0xabcb0> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + add sl, r2, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + bl acf4 │ │ │ │ + ldr lr, [pc, #68] @ b74e8 <__cxa_atexit@plt+0xabcc0> │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #56] @ b74ec <__cxa_atexit@plt+0xabcc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #52] @ b74f0 <__cxa_atexit@plt+0xabcc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + stmib r8, {r1, r9} │ │ │ │ + add r1, r8, #12 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + b cf3d8 <__cxa_atexit@plt+0xc3bb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r9, r8, ror fp │ │ │ │ + rsceq lr, r9, r4, asr #29 │ │ │ │ + rsceq lr, r9, r4, asr fp │ │ │ │ + ldrsheq r9, [fp], #84 @ 0x54 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b755c <__cxa_atexit@plt+0xabd34> │ │ │ │ + ldr r1, [pc, #76] @ b7564 <__cxa_atexit@plt+0xabd3c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b7550 <__cxa_atexit@plt+0xabd28> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #48] @ b7568 <__cxa_atexit@plt+0xabd40> │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r8, fp, ip, lsr sp │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - ldmib r5, {r7, sl} │ │ │ │ - ldr lr, [pc, #240] @ b7ebc <__cxa_atexit@plt+0xac694> │ │ │ │ - ldr r8, [pc, #240] @ b7ec0 <__cxa_atexit@plt+0xac698> │ │ │ │ - mov r0, #0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + sbcseq r9, fp, r0, lsl #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #16] @ b7598 <__cxa_atexit@plt+0xabd70> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r9, fp, r0, asr r5 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b75f0 <__cxa_atexit@plt+0xabdc8> │ │ │ │ + ldr lr, [pc, #56] @ b75fc <__cxa_atexit@plt+0xabdd4> │ │ │ │ + ldr r1, [pc, #56] @ b7600 <__cxa_atexit@plt+0xabdd8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - and r3, ip, #3 │ │ │ │ - add r2, r6, r0 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq b7e64 <__cxa_atexit@plt+0xac63c> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b7e54 <__cxa_atexit@plt+0xac62c> │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r2, #20 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc b7e98 <__cxa_atexit@plt+0xac670> │ │ │ │ - ldr r3, [ip, #3] │ │ │ │ - ldr ip, [ip, #7] │ │ │ │ - add r9, r1, #20 │ │ │ │ - add r0, r0, #20 │ │ │ │ - str ip, [r2, #20] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - mov ip, r3 │ │ │ │ - str sl, [r2, #12] │ │ │ │ - add sl, r1, #4 │ │ │ │ - mov r1, r9 │ │ │ │ - tst r3, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - bne b7ddc <__cxa_atexit@plt+0xac5b4> │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b7638 <__cxa_atexit@plt+0xabe10> │ │ │ │ + ldr r2, [pc, #28] @ b7644 <__cxa_atexit@plt+0xabe1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq lr, r9, r0, lsl #23 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub sl, r5, #16 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b76b0 <__cxa_atexit@plt+0xabe88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r7, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc b7eac <__cxa_atexit@plt+0xac684> │ │ │ │ - ldr r9, [ip, #2] │ │ │ │ - ldr r3, [ip, #6] │ │ │ │ - ldr r1, [pc, #64] @ b7ec4 <__cxa_atexit@plt+0xac69c> │ │ │ │ - add r8, r2, #5 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + bcc b76b8 <__cxa_atexit@plt+0xabe90> │ │ │ │ + bl 668734 <__cxa_atexit@plt+0x65cf0c> │ │ │ │ + ldr r3, [pc, #84] @ b76d4 <__cxa_atexit@plt+0xabeac> │ │ │ │ + ldr r2, [pc, #84] @ b76d8 <__cxa_atexit@plt+0xabeb0> │ │ │ │ + ldr r1, [pc, #84] @ b76dc <__cxa_atexit@plt+0xabeb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r6, r7 │ │ │ │ + b b76c0 <__cxa_atexit@plt+0xabe98> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - rsceq lr, r9, r4, lsl #3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b7f30 <__cxa_atexit@plt+0xac708> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ b7f4c <__cxa_atexit@plt+0xac724> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b7f38 <__cxa_atexit@plt+0xac710> │ │ │ │ - ldr r3, [pc, #76] @ b7f50 <__cxa_atexit@plt+0xac728> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b7f20 <__cxa_atexit@plt+0xac6f8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b7dbc <__cxa_atexit@plt+0xac594> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b7f54 <__cxa_atexit@plt+0xac72c> │ │ │ │ + ldr r7, [pc, #8] @ b76d0 <__cxa_atexit@plt+0xabea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r9, ip, lsl #2 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - smullseq r8, fp, ip, fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b7fc0 <__cxa_atexit@plt+0xac798> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ b7fdc <__cxa_atexit@plt+0xac7b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b7fc8 <__cxa_atexit@plt+0xac7a0> │ │ │ │ - ldr r3, [pc, #76] @ b7fe0 <__cxa_atexit@plt+0xac7b8> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ + sbcseq r9, fp, r8, ror #9 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + sbcseq r9, fp, r8, asr r4 │ │ │ │ + ldrheq r9, [fp], #76 @ 0x4c │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + cmp r0, r6 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + bcc b772c <__cxa_atexit@plt+0xabf04> │ │ │ │ + ldr r0, [pc, #56] @ b774c <__cxa_atexit@plt+0xabf24> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + add lr, r8, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + str r2, [r8, #20] │ │ │ │ + b 963448 <__cxa_atexit@plt+0x957c20> │ │ │ │ + ldr r3, [pc, #28] @ b7750 <__cxa_atexit@plt+0xabf28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r1, r2, r7} │ │ │ │ + mov r7, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b7fb0 <__cxa_atexit@plt+0xac788> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b7dbc <__cxa_atexit@plt+0xac594> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b7fe4 <__cxa_atexit@plt+0xac7bc> │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + sbcseq r9, fp, r4, ror #8 │ │ │ │ + sbcseq r9, fp, r4, asr r4 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub sl, r5, #16 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b77c0 <__cxa_atexit@plt+0xabf98> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b77c8 <__cxa_atexit@plt+0xabfa0> │ │ │ │ + bl 668734 <__cxa_atexit@plt+0x65cf0c> │ │ │ │ + ldr r3, [pc, #84] @ b77e4 <__cxa_atexit@plt+0xabfbc> │ │ │ │ + ldr r2, [pc, #84] @ b77e8 <__cxa_atexit@plt+0xabfc0> │ │ │ │ + ldr r1, [pc, #84] @ b77ec <__cxa_atexit@plt+0xabfc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r6, r7 │ │ │ │ + b b77d0 <__cxa_atexit@plt+0xabfa8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b77e0 <__cxa_atexit@plt+0xabfb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r9, ip, ror r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - sbcseq r8, fp, ip, lsl #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldrsbeq r9, [fp], #56 @ 0x38 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + sbcseq r9, fp, r8, asr #6 │ │ │ │ + ldrheq r9, [fp], #56 @ 0x38 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b802c <__cxa_atexit@plt+0xac804> │ │ │ │ - ldr r7, [pc, #52] @ b8040 <__cxa_atexit@plt+0xac818> │ │ │ │ - tst sl, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7828 <__cxa_atexit@plt+0xac000> │ │ │ │ + ldr r7, [pc, #36] @ b7838 <__cxa_atexit@plt+0xac010> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq b8020 <__cxa_atexit@plt+0xac7f8> │ │ │ │ - mov r7, sl │ │ │ │ - b b8050 <__cxa_atexit@plt+0xac828> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b8044 <__cxa_atexit@plt+0xac81c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #12] @ b783c <__cxa_atexit@plt+0xac014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r8, fp, ip, lsr #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - mov sl, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne b80e0 <__cxa_atexit@plt+0xac8b8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b8190 <__cxa_atexit@plt+0xac968> │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r7, [sl, #15] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi b8114 <__cxa_atexit@plt+0xac8ec> │ │ │ │ - ldr r7, [pc, #340] @ b81f4 <__cxa_atexit@plt+0xac9cc> │ │ │ │ - cmp fp, lr │ │ │ │ - str r8, [r3, #12] │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + smullseq r9, fp, ip, r3 │ │ │ │ + sbcseq r9, fp, ip, ror #6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #16] @ b7868 <__cxa_atexit@plt+0xac040> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi b81bc <__cxa_atexit@plt+0xac994> │ │ │ │ - ldr r0, [pc, #312] @ b81f8 <__cxa_atexit@plt+0xac9d0> │ │ │ │ - sub r1, r5, #4 │ │ │ │ - tst r2, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq b8170 <__cxa_atexit@plt+0xac948> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - b b7dbc <__cxa_atexit@plt+0xac594> │ │ │ │ - sub r6, r5, #4 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi b81a0 <__cxa_atexit@plt+0xac978> │ │ │ │ - ldr r2, [pc, #248] @ b81ec <__cxa_atexit@plt+0xac9c4> │ │ │ │ - cmp r7, #0 │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + sbcseq r9, fp, r0, asr #6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b78d8 <__cxa_atexit@plt+0xac0b0> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b78ec <__cxa_atexit@plt+0xac0c4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b78e4 <__cxa_atexit@plt+0xac0bc> │ │ │ │ + bl 668734 <__cxa_atexit@plt+0x65cf0c> │ │ │ │ + ldr r3, [pc, #84] @ b7904 <__cxa_atexit@plt+0xac0dc> │ │ │ │ + ldr r2, [pc, #84] @ b7908 <__cxa_atexit@plt+0xac0e0> │ │ │ │ + ldr r1, [pc, #84] @ b790c <__cxa_atexit@plt+0xac0e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - beq b815c <__cxa_atexit@plt+0xac934> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b b7dbc <__cxa_atexit@plt+0xac594> │ │ │ │ - ldr r7, [pc, #228] @ b8200 <__cxa_atexit@plt+0xac9d8> │ │ │ │ - cmp fp, lr │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi b81d4 <__cxa_atexit@plt+0xac9ac> │ │ │ │ - ldr r0, [pc, #200] @ b8204 <__cxa_atexit@plt+0xac9dc> │ │ │ │ - sub r2, r5, #4 │ │ │ │ - tst r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r2, {r0, r8, r9} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq b8180 <__cxa_atexit@plt+0xac958> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ - b b7dbc <__cxa_atexit@plt+0xac594> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #72] @ b81f0 <__cxa_atexit@plt+0xac9c8> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #56] @ b81fc <__cxa_atexit@plt+0xac9d4> │ │ │ │ + ldr r7, [pc, #12] @ b7900 <__cxa_atexit@plt+0xac0d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ b8208 <__cxa_atexit@plt+0xac9e0> │ │ │ │ + ldrheq r9, [fp], #40 @ 0x28 │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + sbcseq r9, fp, ip, lsr #4 │ │ │ │ + ldrheq r9, [fp], #36 @ 0x24 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7948 <__cxa_atexit@plt+0xac120> │ │ │ │ + ldr r7, [pc, #36] @ b7958 <__cxa_atexit@plt+0xac130> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #12] @ b795c <__cxa_atexit@plt+0xac134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - sbcseq r8, fp, r4, lsr r9 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - sbcseq r8, fp, r8, lsl r9 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - sbcseq r8, fp, r0, lsl #18 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + sbcseq r9, fp, ip, ror r2 │ │ │ │ + sbcseq r9, fp, r8, asr #4 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b823c <__cxa_atexit@plt+0xaca14> │ │ │ │ - ldr r3, [pc, #32] @ b824c <__cxa_atexit@plt+0xaca24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ b8250 <__cxa_atexit@plt+0xaca28> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7998 <__cxa_atexit@plt+0xac170> │ │ │ │ + ldr r7, [pc, #36] @ b79a8 <__cxa_atexit@plt+0xac180> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #12] @ b79ac <__cxa_atexit@plt+0xac184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbcseq r8, fp, ip, lsr #17 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b8288 <__cxa_atexit@plt+0xaca60> │ │ │ │ - mov r3, r7 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + sbcseq r9, fp, ip, lsr r2 │ │ │ │ + ldrsheq r9, [fp], #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b79d4 <__cxa_atexit@plt+0xac1ac> │ │ │ │ + mov r8, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsbeq r9, [fp], #20 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b7a44 <__cxa_atexit@plt+0xac21c> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b7a58 <__cxa_atexit@plt+0xac230> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #8 │ │ │ │ + cmp r7, sl │ │ │ │ + bcc b7a60 <__cxa_atexit@plt+0xac238> │ │ │ │ + bl 668734 <__cxa_atexit@plt+0x65cf0c> │ │ │ │ + ldr r7, [pc, #112] @ b7a88 <__cxa_atexit@plt+0xac260> │ │ │ │ + ldr r3, [pc, #112] @ b7a8c <__cxa_atexit@plt+0xac264> │ │ │ │ + ldr r2, [pc, #112] @ b7a90 <__cxa_atexit@plt+0xac268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq b8280 <__cxa_atexit@plt+0xaca58> │ │ │ │ - b b8294 <__cxa_atexit@plt+0xaca6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq b82bc <__cxa_atexit@plt+0xaca94> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne b82d0 <__cxa_atexit@plt+0xacaa8> │ │ │ │ + stmib r6, {r7, r9} │ │ │ │ + stm r5, {r3, r8, r9} │ │ │ │ + sub r7, sl, #3 │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r6, sl │ │ │ │ + str r0, [r5, #12] │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + ldr r7, [pc, #56] @ b7a84 <__cxa_atexit@plt+0xac25c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - mov r7, r8 │ │ │ │ + mov sl, r6 │ │ │ │ + b b7a68 <__cxa_atexit@plt+0xac240> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ b7a80 <__cxa_atexit@plt+0xac258> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ - mov r8, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r2, [pc, #80] @ b8328 <__cxa_atexit@plt+0xacb00> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b8314 <__cxa_atexit@plt+0xacaec> │ │ │ │ - ldr r2, [pc, #52] @ b8330 <__cxa_atexit@plt+0xacb08> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ b832c <__cxa_atexit@plt+0xacb04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, fp, ip, lsr r1 │ │ │ │ + rsceq lr, r9, ip, ror #14 │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + sbcseq r9, fp, r4, asr #1 │ │ │ │ + sbcseq r9, fp, r0, asr #2 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7acc <__cxa_atexit@plt+0xac2a4> │ │ │ │ + ldr r7, [pc, #36] @ b7adc <__cxa_atexit@plt+0xac2b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #12] @ b7ae0 <__cxa_atexit@plt+0xac2b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldrsbeq r8, [fp], #112 @ 0x70 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b8350 <__cxa_atexit@plt+0xacb28> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + sbcseq r9, fp, r8, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b8384 <__cxa_atexit@plt+0xacb5c> │ │ │ │ + bhi b7b14 <__cxa_atexit@plt+0xac2ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ b838c <__cxa_atexit@plt+0xacb64> │ │ │ │ + ldr r2, [pc, #24] @ b7b1c <__cxa_atexit@plt+0xac2f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a44bd8 <__cxa_atexit@plt+0xa393b0> │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r9, r4, lsl #25 │ │ │ │ + strdeq lr, [r9], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b83dc <__cxa_atexit@plt+0xacbb4> │ │ │ │ - ldr r2, [pc, #56] @ b83e4 <__cxa_atexit@plt+0xacbbc> │ │ │ │ + bhi b7b6c <__cxa_atexit@plt+0xac344> │ │ │ │ + ldr r2, [pc, #56] @ b7b74 <__cxa_atexit@plt+0xac34c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ b83e8 <__cxa_atexit@plt+0xacbc0> │ │ │ │ + ldr r1, [pc, #52] @ b7b78 <__cxa_atexit@plt+0xac350> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ b83ec <__cxa_atexit@plt+0xacbc4> │ │ │ │ + ldr r1, [pc, #36] @ b7b7c <__cxa_atexit@plt+0xac354> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b a44d98 <__cxa_atexit@plt+0xa39570> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r8, fp, r8, lsr r7 │ │ │ │ - rsceq sp, r9, ip, lsr ip │ │ │ │ - smlaleq sp, r9, r4, ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b8440 <__cxa_atexit@plt+0xacc18> │ │ │ │ - ldr r2, [pc, #56] @ b844c <__cxa_atexit@plt+0xacc24> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - beq b8434 <__cxa_atexit@plt+0xacc0c> │ │ │ │ - mov r7, r8 │ │ │ │ - b b8458 <__cxa_atexit@plt+0xacc30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + sbcseq r9, fp, ip, lsr #1 │ │ │ │ + rsceq lr, r9, ip, lsr #9 │ │ │ │ + rsceq lr, r9, r4, lsl #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b7be4 <__cxa_atexit@plt+0xac3bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b7bf0 <__cxa_atexit@plt+0xac3c8> │ │ │ │ + ldr r1, [pc, #80] @ b7c00 <__cxa_atexit@plt+0xac3d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b7c04 <__cxa_atexit@plt+0xac3dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #64] @ b7c08 <__cxa_atexit@plt+0xac3e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b a44c48 <__cxa_atexit@plt+0xa39420> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + rsceq lr, r9, ip, lsr r4 │ │ │ │ + smlaleq lr, r9, r4, r4 │ │ │ │ + smullseq r8, fp, ip, pc @ │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne b84a8 <__cxa_atexit@plt+0xacc80> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi b84d4 <__cxa_atexit@plt+0xaccac> │ │ │ │ - ldr r2, [pc, #200] @ b8550 <__cxa_atexit@plt+0xacd28> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi b8528 <__cxa_atexit@plt+0xacd00> │ │ │ │ - ldr r3, [pc, #180] @ b8554 <__cxa_atexit@plt+0xacd2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - b b8500 <__cxa_atexit@plt+0xaccd8> │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b850c <__cxa_atexit@plt+0xacce4> │ │ │ │ - ldr r2, [pc, #172] @ b8568 <__cxa_atexit@plt+0xacd40> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r2, [pc, #128] @ b855c <__cxa_atexit@plt+0xacd34> │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi b8538 <__cxa_atexit@plt+0xacd10> │ │ │ │ - ldr r2, [pc, #108] @ b8560 <__cxa_atexit@plt+0xacd38> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + bhi b7c4c <__cxa_atexit@plt+0xac424> │ │ │ │ + ldr r2, [pc, #36] @ b7c54 <__cxa_atexit@plt+0xac42c> │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r3, [pc, #56] @ b854c <__cxa_atexit@plt+0xacd24> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b8558 <__cxa_atexit@plt+0xacd30> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b8564 <__cxa_atexit@plt+0xacd3c> │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r8, [fp], #88 @ 0x58 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - sbcseq r8, fp, r0, asr #11 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - sbcseq r8, fp, ip, lsr #11 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b85a4 <__cxa_atexit@plt+0xacd7c> │ │ │ │ - ldr r3, [pc, #44] @ b85bc <__cxa_atexit@plt+0xacd94> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r8, fp, r4, asr pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ b7c80 <__cxa_atexit@plt+0xac458> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ b85c0 <__cxa_atexit@plt+0xacd98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - sbcseq r8, fp, ip, lsr r5 │ │ │ │ + str r3, [r5] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r8, fp, r8, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b85fc <__cxa_atexit@plt+0xacdd4> │ │ │ │ - ldr r3, [pc, #44] @ b8614 <__cxa_atexit@plt+0xacdec> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b7d08 <__cxa_atexit@plt+0xac4e0> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7d1c <__cxa_atexit@plt+0xac4f4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #8 │ │ │ │ + cmp r7, sl │ │ │ │ + bcc b7d24 <__cxa_atexit@plt+0xac4fc> │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, r3 │ │ │ │ + bl 668734 <__cxa_atexit@plt+0x65cf0c> │ │ │ │ + ldr r7, [pc, #124] @ b7d4c <__cxa_atexit@plt+0xac524> │ │ │ │ + ldr r3, [pc, #124] @ b7d50 <__cxa_atexit@plt+0xac528> │ │ │ │ + ldr r2, [pc, #124] @ b7d54 <__cxa_atexit@plt+0xac52c> │ │ │ │ sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r5, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r7, r9} │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ b8618 <__cxa_atexit@plt+0xacdf0> │ │ │ │ + sub r7, sl, #3 │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r6, sl │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + ldr r7, [pc, #56] @ b7d48 <__cxa_atexit@plt+0xac520> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov sl, r6 │ │ │ │ + b b7d2c <__cxa_atexit@plt+0xac504> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ b7d44 <__cxa_atexit@plt+0xac51c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - sbcseq r8, fp, r4, ror #9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + sbcseq r8, fp, r8, ror lr │ │ │ │ + rsceq lr, r9, r8, lsr #9 │ │ │ │ + @ instruction: 0xfffff818 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + ldrsheq r8, [fp], #220 @ 0xdc │ │ │ │ + sbcseq r8, fp, r0, asr lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ + mov r1, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc b8680 <__cxa_atexit@plt+0xace58> │ │ │ │ - ldr r3, [pc, #84] @ b8698 <__cxa_atexit@plt+0xace70> │ │ │ │ - ldr r2, [pc, #84] @ b869c <__cxa_atexit@plt+0xace74> │ │ │ │ - ldr r1, [pc, #84] @ b86a0 <__cxa_atexit@plt+0xace78> │ │ │ │ + bcc b7dc0 <__cxa_atexit@plt+0xac598> │ │ │ │ + ldr r3, [pc, #84] @ b7dd8 <__cxa_atexit@plt+0xac5b0> │ │ │ │ + ldr r2, [pc, #84] @ b7ddc <__cxa_atexit@plt+0xac5b4> │ │ │ │ + ldr lr, [pc, #84] @ b7de0 <__cxa_atexit@plt+0xac5b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - mov r3, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r3, [r1, #4]! │ │ │ │ + mov r7, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r1, #20] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r7, [r1, #28] │ │ │ │ + str r1, [r1, #32] │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b86a4 <__cxa_atexit@plt+0xace7c> │ │ │ │ + ldr r7, [pc, #28] @ b7de4 <__cxa_atexit@plt+0xac5bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - sbcseq r8, fp, r8, ror #8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + sbcseq r8, fp, r8, lsr #28 │ │ │ │ + sbcseq r8, fp, r0, asr #27 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b86d8 <__cxa_atexit@plt+0xaceb0> │ │ │ │ - ldr r3, [pc, #32] @ b86e8 <__cxa_atexit@plt+0xacec0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ b86ec <__cxa_atexit@plt+0xacec4> │ │ │ │ + bhi b7e1c <__cxa_atexit@plt+0xac5f4> │ │ │ │ + ldr r7, [pc, #32] @ b7e2c <__cxa_atexit@plt+0xac604> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, sl │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #12] @ b7e30 <__cxa_atexit@plt+0xac608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbcseq r8, fp, r0, lsr #8 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b8724 <__cxa_atexit@plt+0xacefc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrsbeq r8, [fp], #216 @ 0xd8 │ │ │ │ + sbcseq r8, fp, r8, ror sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #196] @ b7f0c <__cxa_atexit@plt+0xac6e4> │ │ │ │ + mov sl, r5 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sl, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq b871c <__cxa_atexit@plt+0xacef4> │ │ │ │ - b b8730 <__cxa_atexit@plt+0xacf08> │ │ │ │ + beq b7e70 <__cxa_atexit@plt+0xac648> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq b7e7c <__cxa_atexit@plt+0xac654> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq b8758 <__cxa_atexit@plt+0xacf30> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne b876c <__cxa_atexit@plt+0xacf44> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b7ee0 <__cxa_atexit@plt+0xac6b8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #8 │ │ │ │ + cmp r7, r9 │ │ │ │ + bcc b7ee8 <__cxa_atexit@plt+0xac6c0> │ │ │ │ mov r7, r3 │ │ │ │ + bl 668734 <__cxa_atexit@plt+0x65cf0c> │ │ │ │ + ldr r1, [pc, #104] @ b7f14 <__cxa_atexit@plt+0xac6ec> │ │ │ │ + ldr r3, [pc, #104] @ b7f18 <__cxa_atexit@plt+0xac6f0> │ │ │ │ + ldr r2, [pc, #104] @ b7f1c <__cxa_atexit@plt+0xac6f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + sub r7, r9, #3 │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r9 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r9, r6 │ │ │ │ + b b7ef0 <__cxa_atexit@plt+0xac6c8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ b7f10 <__cxa_atexit@plt+0xac6e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - mov r7, r8 │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r8, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r2, [pc, #80] @ b87c4 <__cxa_atexit@plt+0xacf9c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrheq r8, [fp], #192 @ 0xc0 │ │ │ │ + @ instruction: 0xfffff64c │ │ │ │ + @ instruction: 0xfffff830 │ │ │ │ + sbcseq r8, fp, r0, lsr ip │ │ │ │ + sbcseq r8, fp, ip, lsl #25 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq b7f44 <__cxa_atexit@plt+0xac71c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b7fa4 <__cxa_atexit@plt+0xac77c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b7f9c <__cxa_atexit@plt+0xac774> │ │ │ │ + bl 668734 <__cxa_atexit@plt+0x65cf0c> │ │ │ │ + ldr r3, [pc, #72] @ b7fbc <__cxa_atexit@plt+0xac794> │ │ │ │ + ldr r2, [pc, #72] @ b7fc0 <__cxa_atexit@plt+0xac798> │ │ │ │ + ldr r1, [pc, #72] @ b7fc4 <__cxa_atexit@plt+0xac79c> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ b7fb8 <__cxa_atexit@plt+0xac790> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r8, fp, r0, lsl #24 │ │ │ │ + @ instruction: 0xfffff584 │ │ │ │ + @ instruction: 0xfffff768 │ │ │ │ + sbcseq r8, fp, r8, ror #22 │ │ │ │ + sbcseq r8, fp, ip, lsr #24 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b87b0 <__cxa_atexit@plt+0xacf88> │ │ │ │ - ldr r2, [pc, #52] @ b87cc <__cxa_atexit@plt+0xacfa4> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ b87c8 <__cxa_atexit@plt+0xacfa0> │ │ │ │ + bhi b7ffc <__cxa_atexit@plt+0xac7d4> │ │ │ │ + ldr r7, [pc, #32] @ b800c <__cxa_atexit@plt+0xac7e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, sl │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #12] @ b8010 <__cxa_atexit@plt+0xac7e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - sbcseq r8, fp, r4, asr #6 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b87ec <__cxa_atexit@plt+0xacfc4> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + ldrsheq r8, [fp], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b8820 <__cxa_atexit@plt+0xacff8> │ │ │ │ + bhi b8044 <__cxa_atexit@plt+0xac81c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ b8828 <__cxa_atexit@plt+0xad000> │ │ │ │ + ldr r2, [pc, #24] @ b804c <__cxa_atexit@plt+0xac824> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a44af8 <__cxa_atexit@plt+0xa392d0> │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r9, r8, ror #15 │ │ │ │ + rsceq sp, r9, r4, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b8878 <__cxa_atexit@plt+0xad050> │ │ │ │ - ldr r2, [pc, #56] @ b8880 <__cxa_atexit@plt+0xad058> │ │ │ │ + bhi b809c <__cxa_atexit@plt+0xac874> │ │ │ │ + ldr r2, [pc, #56] @ b80a4 <__cxa_atexit@plt+0xac87c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ b8884 <__cxa_atexit@plt+0xad05c> │ │ │ │ + ldr r1, [pc, #52] @ b80a8 <__cxa_atexit@plt+0xac880> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ b8888 <__cxa_atexit@plt+0xad060> │ │ │ │ + ldr r1, [pc, #36] @ b80ac <__cxa_atexit@plt+0xac884> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b a44d98 <__cxa_atexit@plt+0xa39570> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r8, fp, ip, lsr #5 │ │ │ │ - rsceq sp, r9, r0, lsr #15 │ │ │ │ - strdeq sp, [r9], #120 @ 0x78 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b88dc <__cxa_atexit@plt+0xad0b4> │ │ │ │ - ldr r2, [pc, #56] @ b88e8 <__cxa_atexit@plt+0xad0c0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - beq b88d0 <__cxa_atexit@plt+0xad0a8> │ │ │ │ - mov r7, r8 │ │ │ │ - b b88f4 <__cxa_atexit@plt+0xad0cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + sbcseq r8, fp, ip, ror fp │ │ │ │ + rsceq sp, r9, ip, ror pc │ │ │ │ + ldrdeq sp, [r9], #244 @ 0xf4 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b8114 <__cxa_atexit@plt+0xac8ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b8120 <__cxa_atexit@plt+0xac8f8> │ │ │ │ + ldr r1, [pc, #80] @ b8130 <__cxa_atexit@plt+0xac908> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b8134 <__cxa_atexit@plt+0xac90c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #64] @ b8138 <__cxa_atexit@plt+0xac910> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b a44c48 <__cxa_atexit@plt+0xa39420> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + rsceq sp, r9, ip, lsl #30 │ │ │ │ + rsceq sp, r9, r4, ror #30 │ │ │ │ + sbcseq r8, fp, ip, ror #20 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne b8944 <__cxa_atexit@plt+0xad11c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi b8970 <__cxa_atexit@plt+0xad148> │ │ │ │ - ldr r2, [pc, #200] @ b89ec <__cxa_atexit@plt+0xad1c4> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi b89c4 <__cxa_atexit@plt+0xad19c> │ │ │ │ - ldr r3, [pc, #180] @ b89f0 <__cxa_atexit@plt+0xad1c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - b b899c <__cxa_atexit@plt+0xad174> │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b89a8 <__cxa_atexit@plt+0xad180> │ │ │ │ - ldr r2, [pc, #172] @ b8a04 <__cxa_atexit@plt+0xad1dc> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r2, [pc, #128] @ b89f8 <__cxa_atexit@plt+0xad1d0> │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi b89d4 <__cxa_atexit@plt+0xad1ac> │ │ │ │ - ldr r2, [pc, #108] @ b89fc <__cxa_atexit@plt+0xad1d4> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + bhi b817c <__cxa_atexit@plt+0xac954> │ │ │ │ + ldr r2, [pc, #36] @ b8184 <__cxa_atexit@plt+0xac95c> │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r3, [pc, #56] @ b89e8 <__cxa_atexit@plt+0xad1c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b89f4 <__cxa_atexit@plt+0xad1cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b8a00 <__cxa_atexit@plt+0xad1d8> │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq r8, fp, ip, asr #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - sbcseq r8, fp, r4, lsr r1 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - sbcseq r8, fp, r0, lsr #2 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b8a40 <__cxa_atexit@plt+0xad218> │ │ │ │ - ldr r3, [pc, #44] @ b8a58 <__cxa_atexit@plt+0xad230> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r8, fp, r4, lsr #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b81b4 <__cxa_atexit@plt+0xac98c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ b8a5c <__cxa_atexit@plt+0xad234> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - ldrheq r8, [fp], #0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b8a98 <__cxa_atexit@plt+0xad270> │ │ │ │ - ldr r3, [pc, #44] @ b8ab0 <__cxa_atexit@plt+0xad288> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrsheq r8, [fp], #148 @ 0x94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b8228 <__cxa_atexit@plt+0xaca00> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b823c <__cxa_atexit@plt+0xaca14> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b8234 <__cxa_atexit@plt+0xaca0c> │ │ │ │ + bl 668734 <__cxa_atexit@plt+0x65cf0c> │ │ │ │ + ldr r3, [pc, #84] @ b8254 <__cxa_atexit@plt+0xaca2c> │ │ │ │ + ldr r2, [pc, #84] @ b8258 <__cxa_atexit@plt+0xaca30> │ │ │ │ + ldr r1, [pc, #84] @ b825c <__cxa_atexit@plt+0xaca34> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ b8ab4 <__cxa_atexit@plt+0xad28c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ b8250 <__cxa_atexit@plt+0xaca28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - sbcseq r8, fp, r8, asr r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + sbcseq r8, fp, r8, ror #18 │ │ │ │ + @ instruction: 0xfffff2f8 │ │ │ │ + @ instruction: 0xfffff4dc │ │ │ │ + ldrsbeq r8, [fp], #140 @ 0x8c │ │ │ │ + sbcseq r8, fp, r8, asr #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ + mov r1, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc b8b1c <__cxa_atexit@plt+0xad2f4> │ │ │ │ - ldr r3, [pc, #84] @ b8b34 <__cxa_atexit@plt+0xad30c> │ │ │ │ - ldr r2, [pc, #84] @ b8b38 <__cxa_atexit@plt+0xad310> │ │ │ │ - ldr r1, [pc, #84] @ b8b3c <__cxa_atexit@plt+0xad314> │ │ │ │ + bcc b82c8 <__cxa_atexit@plt+0xacaa0> │ │ │ │ + ldr r3, [pc, #84] @ b82e0 <__cxa_atexit@plt+0xacab8> │ │ │ │ + ldr r2, [pc, #84] @ b82e4 <__cxa_atexit@plt+0xacabc> │ │ │ │ + ldr lr, [pc, #84] @ b82e8 <__cxa_atexit@plt+0xacac0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - mov r3, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r3, [r1, #4]! │ │ │ │ + mov r7, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r1, #20] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r7, [r1, #28] │ │ │ │ + str r1, [r1, #32] │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b8b40 <__cxa_atexit@plt+0xad318> │ │ │ │ + ldr r7, [pc, #28] @ b82ec <__cxa_atexit@plt+0xacac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - ldrsbeq r7, [fp], #252 @ 0xfc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + sbcseq r8, fp, r8, lsr r9 │ │ │ │ + ldrheq r8, [fp], #136 @ 0x88 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b8b74 <__cxa_atexit@plt+0xad34c> │ │ │ │ - ldr r3, [pc, #32] @ b8b84 <__cxa_atexit@plt+0xad35c> │ │ │ │ + bhi b8324 <__cxa_atexit@plt+0xacafc> │ │ │ │ + ldr r3, [pc, #32] @ b8334 <__cxa_atexit@plt+0xacb0c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ b8b88 <__cxa_atexit@plt+0xad360> │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #12] @ b8338 <__cxa_atexit@plt+0xacb10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbcseq r7, fp, ip, lsl #31 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b8bc0 <__cxa_atexit@plt+0xad398> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq b8bb8 <__cxa_atexit@plt+0xad390> │ │ │ │ - b b8bcc <__cxa_atexit@plt+0xad3a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq b8bf4 <__cxa_atexit@plt+0xad3cc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne b8c08 <__cxa_atexit@plt+0xad3e0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r8, fp, r8, ror #17 │ │ │ │ + sbcseq r8, fp, r0, ror r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b8364 <__cxa_atexit@plt+0xacb3c> │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r8, fp, r4, asr #16 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b83a8 <__cxa_atexit@plt+0xacb80> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bl 668734 <__cxa_atexit@plt+0x65cf0c> │ │ │ │ + cmp r0, #4 │ │ │ │ + bne b83b4 <__cxa_atexit@plt+0xacb8c> │ │ │ │ + ldr r3, [pc, #180] @ b8454 <__cxa_atexit@plt+0xacc2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - mov r7, r8 │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r8, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r2, [pc, #80] @ b8c60 <__cxa_atexit@plt+0xad438> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + str r9, [sp, #4] │ │ │ │ + add r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b841c <__cxa_atexit@plt+0xacbf4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #8 │ │ │ │ + cmp r7, sl │ │ │ │ + bcc b8428 <__cxa_atexit@plt+0xacc00> │ │ │ │ + bl 668734 <__cxa_atexit@plt+0x65cf0c> │ │ │ │ + ldr r7, [pc, #120] @ b8458 <__cxa_atexit@plt+0xacc30> │ │ │ │ + ldr r3, [pc, #120] @ b845c <__cxa_atexit@plt+0xacc34> │ │ │ │ + ldr r2, [pc, #120] @ b8460 <__cxa_atexit@plt+0xacc38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b8c4c <__cxa_atexit@plt+0xad424> │ │ │ │ - ldr r2, [pc, #52] @ b8c68 <__cxa_atexit@plt+0xad440> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ b8c64 <__cxa_atexit@plt+0xad43c> │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + sub r7, sl, #3 │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, sl │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r9, r8 │ │ │ │ + mov sl, r6 │ │ │ │ + b b8434 <__cxa_atexit@plt+0xacc0c> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ b8450 <__cxa_atexit@plt+0xacc28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r8, [sp, #4] │ │ │ │ + add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldrheq r7, [fp], #224 @ 0xe0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b8c88 <__cxa_atexit@plt+0xad460> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + sbcseq r8, fp, ip, ror #14 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + @ instruction: 0xfffff118 │ │ │ │ + @ instruction: 0xfffff2f4 │ │ │ │ + ldrsheq r8, [fp], #100 @ 0x64 │ │ │ │ + sbcseq r8, fp, r8, lsr #15 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b8cd0 <__cxa_atexit@plt+0xad4a8> │ │ │ │ - ldr r7, [pc, #52] @ b8ce4 <__cxa_atexit@plt+0xad4bc> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq b8cc4 <__cxa_atexit@plt+0xad49c> │ │ │ │ - mov r7, sl │ │ │ │ - b b8cf4 <__cxa_atexit@plt+0xad4cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b8ce8 <__cxa_atexit@plt+0xad4c0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b8498 <__cxa_atexit@plt+0xacc70> │ │ │ │ + ldr r3, [pc, #32] @ b84a8 <__cxa_atexit@plt+0xacc80> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #12] @ b84ac <__cxa_atexit@plt+0xacc84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r7, fp, r0, lsr lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne b8d44 <__cxa_atexit@plt+0xad51c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi b8d70 <__cxa_atexit@plt+0xad548> │ │ │ │ - ldr r2, [pc, #200] @ b8dec <__cxa_atexit@plt+0xad5c4> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi b8dc4 <__cxa_atexit@plt+0xad59c> │ │ │ │ - ldr r3, [pc, #180] @ b8df0 <__cxa_atexit@plt+0xad5c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - b b8d9c <__cxa_atexit@plt+0xad574> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b8da8 <__cxa_atexit@plt+0xad580> │ │ │ │ - ldr r2, [pc, #172] @ b8e04 <__cxa_atexit@plt+0xad5dc> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r2, [pc, #128] @ b8df8 <__cxa_atexit@plt+0xad5d0> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + sbcseq r8, fp, r4, ror r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi b8dd4 <__cxa_atexit@plt+0xad5ac> │ │ │ │ - ldr r2, [pc, #108] @ b8dfc <__cxa_atexit@plt+0xad5d4> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r3, [pc, #56] @ b8de8 <__cxa_atexit@plt+0xad5c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + bhi b850c <__cxa_atexit@plt+0xacce4> │ │ │ │ + ldr r3, [pc, #76] @ b851c <__cxa_atexit@plt+0xaccf4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq b84fc <__cxa_atexit@plt+0xaccd4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #56] @ b8520 <__cxa_atexit@plt+0xaccf8> │ │ │ │ + cmp r7, #0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b8df4 <__cxa_atexit@plt+0xad5cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b8e00 <__cxa_atexit@plt+0xad5d8> │ │ │ │ + ldr r7, [pc, #16] @ b8524 <__cxa_atexit@plt+0xaccfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, fp, r4, asr sp │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - sbcseq r7, fp, ip, lsr sp │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - sbcseq r7, fp, r8, lsr #26 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq sp, r9, r0, lsl #23 │ │ │ │ + sbcseq r8, fp, r0, lsl r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #20] @ b8550 <__cxa_atexit@plt+0xacd28> │ │ │ │ + cmp r7, #0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r9, ip, lsr #22 │ │ │ │ + ldrheq r8, [fp], #104 @ 0x68 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b85b0 <__cxa_atexit@plt+0xacd88> │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b8e40 <__cxa_atexit@plt+0xad618> │ │ │ │ - ldr r3, [pc, #44] @ b8e58 <__cxa_atexit@plt+0xad630> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ b8e5c <__cxa_atexit@plt+0xad634> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi b85c8 <__cxa_atexit@plt+0xacda0> │ │ │ │ + ldr r7, [pc, #104] @ b85f8 <__cxa_atexit@plt+0xacdd0> │ │ │ │ + ldr r2, [pc, #104] @ b85fc <__cxa_atexit@plt+0xacdd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r7, r2, #1 │ │ │ │ + stmib r5, {r7, r9} │ │ │ │ + mov r7, sl │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #60] @ b85f4 <__cxa_atexit@plt+0xacdcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - ldrheq r7, [fp], #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b8e98 <__cxa_atexit@plt+0xad670> │ │ │ │ - ldr r3, [pc, #44] @ b8eb0 <__cxa_atexit@plt+0xad688> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ b8eb4 <__cxa_atexit@plt+0xad68c> │ │ │ │ + ldr r5, [pc, #28] @ b85ec <__cxa_atexit@plt+0xacdc4> │ │ │ │ + ldr r7, [pc, #28] @ b85f0 <__cxa_atexit@plt+0xacdc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - sbcseq r7, fp, r0, ror #24 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b8f20 <__cxa_atexit@plt+0xad6f8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ b8f3c <__cxa_atexit@plt+0xad714> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + sbcseq r8, fp, r0, asr r6 │ │ │ │ + sbcseq r8, fp, r8, lsr r6 │ │ │ │ + sbcseq r8, fp, ip, ror #12 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + smullseq r8, fp, r0, r6 │ │ │ │ + sbcseq r8, fp, r0, lsr #12 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b865c <__cxa_atexit@plt+0xace34> │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b8f28 <__cxa_atexit@plt+0xad700> │ │ │ │ - ldr r3, [pc, #76] @ b8f40 <__cxa_atexit@plt+0xad718> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b8f10 <__cxa_atexit@plt+0xad6e8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b8fb0 <__cxa_atexit@plt+0xad788> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi b8674 <__cxa_atexit@plt+0xace4c> │ │ │ │ + ldr r7, [pc, #104] @ b86a4 <__cxa_atexit@plt+0xace7c> │ │ │ │ + ldr r2, [pc, #104] @ b86a8 <__cxa_atexit@plt+0xace80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r7, r2, #1 │ │ │ │ + stmib r5, {r7, r9} │ │ │ │ mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b8f44 <__cxa_atexit@plt+0xad71c> │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #60] @ b86a0 <__cxa_atexit@plt+0xace78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r9, ip, lsl r1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r7, [fp], #188 @ 0xbc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b8f8c <__cxa_atexit@plt+0xad764> │ │ │ │ - ldr r7, [pc, #52] @ b8fa0 <__cxa_atexit@plt+0xad778> │ │ │ │ - tst sl, #3 │ │ │ │ + ldr r5, [pc, #28] @ b8698 <__cxa_atexit@plt+0xace70> │ │ │ │ + ldr r7, [pc, #28] @ b869c <__cxa_atexit@plt+0xace74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq b8f80 <__cxa_atexit@plt+0xad758> │ │ │ │ - mov r7, sl │ │ │ │ - b b8fb0 <__cxa_atexit@plt+0xad788> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b8fa4 <__cxa_atexit@plt+0xad77c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sbcseq r8, fp, r4, lsr #11 │ │ │ │ + sbcseq r8, fp, ip, lsl #11 │ │ │ │ + sbcseq r8, fp, r0, asr #11 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + sbcseq r8, fp, r4, ror #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b86f8 <__cxa_atexit@plt+0xaced0> │ │ │ │ + ldr r2, [pc, #56] @ b8700 <__cxa_atexit@plt+0xaced8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ b8704 <__cxa_atexit@plt+0xacedc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ b8708 <__cxa_atexit@plt+0xacee0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b a44d98 <__cxa_atexit@plt+0xa39570> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r7, fp, r8, ror fp │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [pc, #180] @ b9074 <__cxa_atexit@plt+0xad84c> │ │ │ │ - ldr r9, [pc, #180] @ b9078 <__cxa_atexit@plt+0xad850> │ │ │ │ - mov r0, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ + sbcseq r8, fp, r0, lsr #10 │ │ │ │ + rsceq sp, r9, r0, lsr #18 │ │ │ │ + rsceq sp, r9, r8, ror r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - and r1, r7, #3 │ │ │ │ - add r2, r6, r0 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq b9050 <__cxa_atexit@plt+0xad828> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq b9040 <__cxa_atexit@plt+0xad818> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r1, r2, #20 │ │ │ │ - cmp ip, r1 │ │ │ │ - bcc b9064 <__cxa_atexit@plt+0xad83c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add ip, r3, #20 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r9, [r2, #4]! │ │ │ │ - add r0, r0, #20 │ │ │ │ - str r8, [r2, #12] │ │ │ │ - add r8, r3, #4 │ │ │ │ - mov r3, ip │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str sl, [r2, #8] │ │ │ │ - bne b8fd0 <__cxa_atexit@plt+0xad7a8> │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b8770 <__cxa_atexit@plt+0xacf48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b877c <__cxa_atexit@plt+0xacf54> │ │ │ │ + ldr r1, [pc, #80] @ b878c <__cxa_atexit@plt+0xacf64> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b8790 <__cxa_atexit@plt+0xacf68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #64] @ b8794 <__cxa_atexit@plt+0xacf6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b a44c48 <__cxa_atexit@plt+0xa39420> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + strhteq sp, [r9], #128 @ 0x80 │ │ │ │ + rsceq sp, r9, r8, lsl #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b90e4 <__cxa_atexit@plt+0xad8bc> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ b9100 <__cxa_atexit@plt+0xad8d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b90ec <__cxa_atexit@plt+0xad8c4> │ │ │ │ - ldr r3, [pc, #76] @ b9104 <__cxa_atexit@plt+0xad8dc> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b90d4 <__cxa_atexit@plt+0xad8ac> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b8fb0 <__cxa_atexit@plt+0xad788> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + bhi b87f0 <__cxa_atexit@plt+0xacfc8> │ │ │ │ + ldr r2, [pc, #44] @ b87f8 <__cxa_atexit@plt+0xacfd0> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ b87fc <__cxa_atexit@plt+0xacfd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b9108 <__cxa_atexit@plt+0xad8e0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq sp, r9, ip, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b884c <__cxa_atexit@plt+0xad024> │ │ │ │ + ldr r2, [pc, #52] @ b8858 <__cxa_atexit@plt+0xad030> │ │ │ │ + ldr r1, [pc, #52] @ b885c <__cxa_atexit@plt+0xad034> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + sbcseq r8, fp, ip, lsr #7 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc b88d0 <__cxa_atexit@plt+0xad0a8> │ │ │ │ + ldr r1, [pc, #120] @ b8904 <__cxa_atexit@plt+0xad0dc> │ │ │ │ + ldr r0, [pc, #120] @ b8908 <__cxa_atexit@plt+0xad0e0> │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + bhi b88e8 <__cxa_atexit@plt+0xad0c0> │ │ │ │ + ldr r1, [pc, #84] @ b8914 <__cxa_atexit@plt+0xad0ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + stmib r5, {r2, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #56] @ b8910 <__cxa_atexit@plt+0xad0e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r9, r8, asr pc │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - sbcseq r7, fp, r8, lsl sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9174 <__cxa_atexit@plt+0xad94c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ b9190 <__cxa_atexit@plt+0xad968> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b917c <__cxa_atexit@plt+0xad954> │ │ │ │ - ldr r3, [pc, #76] @ b9194 <__cxa_atexit@plt+0xad96c> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b9164 <__cxa_atexit@plt+0xad93c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b8fb0 <__cxa_atexit@plt+0xad788> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b9198 <__cxa_atexit@plt+0xad970> │ │ │ │ + ldr r7, [pc, #28] @ b890c <__cxa_atexit@plt+0xad0e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r8, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r9, r8, asr #29 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - sbcseq r7, fp, r8, lsl #19 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + sbcseq r8, fp, r0, lsr #6 │ │ │ │ + sbcseq r8, fp, ip, asr r3 │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + sbcseq r8, fp, r8, lsl #6 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b91e0 <__cxa_atexit@plt+0xad9b8> │ │ │ │ - ldr r7, [pc, #52] @ b91f4 <__cxa_atexit@plt+0xad9cc> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq b91d4 <__cxa_atexit@plt+0xad9ac> │ │ │ │ - mov r7, sl │ │ │ │ - b b9204 <__cxa_atexit@plt+0xad9dc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b91f8 <__cxa_atexit@plt+0xad9d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi b89a4 <__cxa_atexit@plt+0xad17c> │ │ │ │ + ldr r7, [pc, #104] @ b89b8 <__cxa_atexit@plt+0xad190> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r7, fp, r8, lsr #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - mov sl, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne b9294 <__cxa_atexit@plt+0xada6c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b933c <__cxa_atexit@plt+0xadb14> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r3, [sl, #15] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add r9, r2, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - bmi b92c8 <__cxa_atexit@plt+0xadaa0> │ │ │ │ - ldr r3, [pc, #336] @ b93a4 <__cxa_atexit@plt+0xadb7c> │ │ │ │ - cmp fp, lr │ │ │ │ - str r8, [r2, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - bhi b9368 <__cxa_atexit@plt+0xadb40> │ │ │ │ - ldr r0, [pc, #308] @ b93a8 <__cxa_atexit@plt+0xadb80> │ │ │ │ - sub r2, r5, #4 │ │ │ │ - tst r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r2, {r0, r8, r9} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq b9320 <__cxa_atexit@plt+0xadaf8> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ - b b8fb0 <__cxa_atexit@plt+0xad788> │ │ │ │ - sub r6, r5, #4 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi b934c <__cxa_atexit@plt+0xadb24> │ │ │ │ - ldr r3, [pc, #244] @ b939c <__cxa_atexit@plt+0xadb74> │ │ │ │ - cmp r7, #0 │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - beq b930c <__cxa_atexit@plt+0xadae4> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b b8fb0 <__cxa_atexit@plt+0xad788> │ │ │ │ - ldr r3, [pc, #224] @ b93b0 <__cxa_atexit@plt+0xadb88> │ │ │ │ - cmp fp, lr │ │ │ │ - str r8, [r2, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - bhi b9380 <__cxa_atexit@plt+0xadb58> │ │ │ │ - ldr r0, [pc, #196] @ b93b4 <__cxa_atexit@plt+0xadb8c> │ │ │ │ - sub r1, r5, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq b9330 <__cxa_atexit@plt+0xadb08> │ │ │ │ - mov r5, lr │ │ │ │ - b b8fb0 <__cxa_atexit@plt+0xad788> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ - bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #76] @ b93a0 <__cxa_atexit@plt+0xadb78> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq b898c <__cxa_atexit@plt+0xad164> │ │ │ │ + ldr r7, [pc, #88] @ b89bc <__cxa_atexit@plt+0xad194> │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #60] @ b93ac <__cxa_atexit@plt+0xadb84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + beq b8998 <__cxa_atexit@plt+0xad170> │ │ │ │ + ldr r7, [pc, #68] @ b89c0 <__cxa_atexit@plt+0xad198> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ b93b8 <__cxa_atexit@plt+0xadb90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - ldrheq r7, [fp], #120 @ 0x78 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - smullseq r7, fp, ip, r7 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - sbcseq r7, fp, r4, lsl #15 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b93ec <__cxa_atexit@plt+0xadbc4> │ │ │ │ - ldr r3, [pc, #32] @ b93fc <__cxa_atexit@plt+0xadbd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ b9400 <__cxa_atexit@plt+0xadbd8> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ b89c4 <__cxa_atexit@plt+0xad19c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbcseq r7, fp, r4, lsr #14 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b9438 <__cxa_atexit@plt+0xadc10> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + smullseq r8, fp, r0, r2 │ │ │ │ + sbcseq r8, fp, ip, ror #4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #56] @ b8a14 <__cxa_atexit@plt+0xad1ec> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq b9430 <__cxa_atexit@plt+0xadc08> │ │ │ │ - b b9444 <__cxa_atexit@plt+0xadc1c> │ │ │ │ + beq b8a0c <__cxa_atexit@plt+0xad1e4> │ │ │ │ + ldr r3, [pc, #32] @ b8a18 <__cxa_atexit@plt+0xad1f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq b946c <__cxa_atexit@plt+0xadc44> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne b947c <__cxa_atexit@plt+0xadc54> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #16 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + sbcseq r8, fp, r8, lsl r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b8a44 <__cxa_atexit@plt+0xad21c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r2, [pc, #72] @ b94cc <__cxa_atexit@plt+0xadca4> │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - bhi b94b8 <__cxa_atexit@plt+0xadc90> │ │ │ │ - ldr r2, [pc, #44] @ b94d4 <__cxa_atexit@plt+0xadcac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ b94d0 <__cxa_atexit@plt+0xadca8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + sbcseq r8, fp, ip, ror #3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r6, [pc, #168] @ b8b0c <__cxa_atexit@plt+0xad2e4> │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldmib r3, {r2, r9} │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #8] │ │ │ │ + add r6, r1, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + stm r3, {r2, r7} │ │ │ │ + bcc b8ad0 <__cxa_atexit@plt+0xad2a8> │ │ │ │ + ldr r0, [pc, #128] @ b8b10 <__cxa_atexit@plt+0xad2e8> │ │ │ │ + ldr lr, [pc, #128] @ b8b14 <__cxa_atexit@plt+0xad2ec> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r0, [r5, #12] │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + bhi b8aec <__cxa_atexit@plt+0xad2c4> │ │ │ │ + ldr r3, [pc, #96] @ b8b20 <__cxa_atexit@plt+0xad2f8> │ │ │ │ + stmda r5, {r1, sl} │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #68] @ b8b1c <__cxa_atexit@plt+0xad2f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - sbcseq r7, fp, r4, asr r6 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + ldr r7, [pc, #36] @ b8b18 <__cxa_atexit@plt+0xad2f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + mov sl, r2 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + sbcseq r8, fp, ip, lsl r1 │ │ │ │ + sbcseq r8, fp, r8, asr r1 │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b94f4 <__cxa_atexit@plt+0xadccc> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ b8b40 <__cxa_atexit@plt+0xad318> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r9, r4, lsl #13 │ │ │ │ + ldrsheq r8, [fp], #4 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b953c <__cxa_atexit@plt+0xadd14> │ │ │ │ - ldr r7, [pc, #52] @ b9550 <__cxa_atexit@plt+0xadd28> │ │ │ │ - tst sl, #3 │ │ │ │ + bhi b8bc0 <__cxa_atexit@plt+0xad398> │ │ │ │ + ldr r7, [pc, #104] @ b8bd4 <__cxa_atexit@plt+0xad3ac> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq b9530 <__cxa_atexit@plt+0xadd08> │ │ │ │ - mov r7, sl │ │ │ │ - b b9560 <__cxa_atexit@plt+0xadd38> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq b8ba8 <__cxa_atexit@plt+0xad380> │ │ │ │ + ldr r7, [pc, #88] @ b8bd8 <__cxa_atexit@plt+0xad3b0> │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + beq b8bb4 <__cxa_atexit@plt+0xad38c> │ │ │ │ + ldr r7, [pc, #68] @ b8bdc <__cxa_atexit@plt+0xad3b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b9554 <__cxa_atexit@plt+0xadd2c> │ │ │ │ + ldr r7, [pc, #24] @ b8be0 <__cxa_atexit@plt+0xad3b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsbeq r7, [fp], #84 @ 0x54 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne b95b8 <__cxa_atexit@plt+0xadd90> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi b95e4 <__cxa_atexit@plt+0xaddbc> │ │ │ │ - ldr r2, [pc, #200] @ b9658 <__cxa_atexit@plt+0xade30> │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi b9630 <__cxa_atexit@plt+0xade08> │ │ │ │ - ldr r2, [pc, #180] @ b965c <__cxa_atexit@plt+0xade34> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b b9608 <__cxa_atexit@plt+0xadde0> │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + sbcseq r8, fp, r4, ror r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b9614 <__cxa_atexit@plt+0xaddec> │ │ │ │ - ldr r2, [pc, #164] @ b9670 <__cxa_atexit@plt+0xade48> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub lr, r5, #4 │ │ │ │ + bhi b8c30 <__cxa_atexit@plt+0xad408> │ │ │ │ + ldr r2, [pc, #56] @ b8c38 <__cxa_atexit@plt+0xad410> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ b8c3c <__cxa_atexit@plt+0xad414> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ b8c40 <__cxa_atexit@plt+0xad418> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b a44d98 <__cxa_atexit@plt+0xa39570> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r7, fp, r8, ror #31 │ │ │ │ + rsceq sp, r9, r8, ror #7 │ │ │ │ + rsceq sp, r9, r0, asr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b8ca8 <__cxa_atexit@plt+0xad480> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b8cb4 <__cxa_atexit@plt+0xad48c> │ │ │ │ + ldr r1, [pc, #80] @ b8cc4 <__cxa_atexit@plt+0xad49c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b8cc8 <__cxa_atexit@plt+0xad4a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #64] @ b8ccc <__cxa_atexit@plt+0xad4a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b a44c48 <__cxa_atexit@plt+0xa39420> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + rsceq sp, r9, r8, ror r3 │ │ │ │ + ldrdeq sp, [r9], #48 @ 0x30 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b8d28 <__cxa_atexit@plt+0xad500> │ │ │ │ + ldr r2, [pc, #44] @ b8d30 <__cxa_atexit@plt+0xad508> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ b8d34 <__cxa_atexit@plt+0xad50c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r2, [pc, #120] @ b9664 <__cxa_atexit@plt+0xade3c> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq sp, r9, r4, ror #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b8d84 <__cxa_atexit@plt+0xad55c> │ │ │ │ + ldr r2, [pc, #52] @ b8d90 <__cxa_atexit@plt+0xad568> │ │ │ │ + ldr r1, [pc, #52] @ b8d94 <__cxa_atexit@plt+0xad56c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi b9644 <__cxa_atexit@plt+0xade1c> │ │ │ │ - ldr r3, [pc, #100] @ b9668 <__cxa_atexit@plt+0xade40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r3, [pc, #56] @ b9654 <__cxa_atexit@plt+0xade2c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b9660 <__cxa_atexit@plt+0xade38> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + sbcseq r7, fp, r4, ror lr │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc b8dfc <__cxa_atexit@plt+0xad5d4> │ │ │ │ + ldr r7, [pc, #112] @ b8e34 <__cxa_atexit@plt+0xad60c> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r1], #-16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + cmp fp, r1 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + bhi b8e14 <__cxa_atexit@plt+0xad5ec> │ │ │ │ + ldr r1, [pc, #88] @ b8e40 <__cxa_atexit@plt+0xad618> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #56] @ b8e3c <__cxa_atexit@plt+0xad614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b966c <__cxa_atexit@plt+0xade44> │ │ │ │ + ldr r7, [pc, #28] @ b8e38 <__cxa_atexit@plt+0xad610> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r8, r3 │ │ │ │ + mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r7, [fp], #72 @ 0x48 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - ldrsbeq r7, [fp], #76 @ 0x4c │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - sbcseq r7, fp, ip, asr #9 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b96ac <__cxa_atexit@plt+0xade84> │ │ │ │ - ldr r3, [pc, #44] @ b96c4 <__cxa_atexit@plt+0xade9c> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ b96c8 <__cxa_atexit@plt+0xadea0> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + ldrsheq r7, [fp], #208 @ 0xd0 │ │ │ │ + sbcseq r7, fp, r8, asr #28 │ │ │ │ + @ instruction: 0xfffff554 │ │ │ │ + sbcseq r7, fp, r4, lsl #28 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc b8ea4 <__cxa_atexit@plt+0xad67c> │ │ │ │ + ldr r7, [pc, #108] @ b8edc <__cxa_atexit@plt+0xad6b4> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r1], #-16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + cmp fp, r1 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + bhi b8ebc <__cxa_atexit@plt+0xad694> │ │ │ │ + ldr r7, [pc, #84] @ b8ee8 <__cxa_atexit@plt+0xad6c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r3, sl} │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #56] @ b8ee4 <__cxa_atexit@plt+0xad6bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - sbcseq r7, fp, ip, asr r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b9704 <__cxa_atexit@plt+0xadedc> │ │ │ │ - ldr r3, [pc, #44] @ b971c <__cxa_atexit@plt+0xadef4> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ b9720 <__cxa_atexit@plt+0xadef8> │ │ │ │ + ldr r7, [pc, #28] @ b8ee0 <__cxa_atexit@plt+0xad6b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r9, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r8, r3 │ │ │ │ + mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - sbcseq r7, fp, r4, lsl #8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b978c <__cxa_atexit@plt+0xadf64> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ b97a8 <__cxa_atexit@plt+0xadf80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b9794 <__cxa_atexit@plt+0xadf6c> │ │ │ │ - ldr r3, [pc, #76] @ b97ac <__cxa_atexit@plt+0xadf84> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + sbcseq r7, fp, r8, asr #26 │ │ │ │ + sbcseq r7, fp, r0, lsr #27 │ │ │ │ + @ instruction: 0xfffff4b0 │ │ │ │ + sbcseq r7, fp, r0, asr #27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b8f50 <__cxa_atexit@plt+0xad728> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b8f48 <__cxa_atexit@plt+0xad720> │ │ │ │ + ldr r3, [pc, #56] @ b8f58 <__cxa_atexit@plt+0xad730> │ │ │ │ + ldr r2, [pc, #56] @ b8f5c <__cxa_atexit@plt+0xad734> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b977c <__cxa_atexit@plt+0xadf54> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b981c <__cxa_atexit@plt+0xadff4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r5, [pc, #36] @ b8f60 <__cxa_atexit@plt+0xad738> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b b566c8 <__cxa_atexit@plt+0xb4aea0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b97b0 <__cxa_atexit@plt+0xadf88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + sbcseq r7, fp, r8, ror #26 │ │ │ │ + rsceq sp, r9, ip, lsl #2 │ │ │ │ + rsceq sp, r9, r4, asr #1 │ │ │ │ + sbcseq r7, fp, r8, asr #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b8fc8 <__cxa_atexit@plt+0xad7a0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b8fc0 <__cxa_atexit@plt+0xad798> │ │ │ │ + ldr r3, [pc, #56] @ b8fd0 <__cxa_atexit@plt+0xad7a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r5, [pc, #44] @ b8fd4 <__cxa_atexit@plt+0xad7ac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #36] @ b8fd8 <__cxa_atexit@plt+0xad7b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b b566c8 <__cxa_atexit@plt+0xb4aea0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strhteq ip, [r9], #128 @ 0x80 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - sbcseq r7, fp, r0, lsl #7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r9, r0, lsr #1 │ │ │ │ + ldrdeq sp, [r9], #60 @ 0x3c @ │ │ │ │ + rsceq sp, r9, ip, asr #32 │ │ │ │ + ldrsbeq r7, [fp], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b97f8 <__cxa_atexit@plt+0xadfd0> │ │ │ │ - ldr r7, [pc, #52] @ b980c <__cxa_atexit@plt+0xadfe4> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq b97ec <__cxa_atexit@plt+0xadfc4> │ │ │ │ - mov r7, sl │ │ │ │ - b b981c <__cxa_atexit@plt+0xadff4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b9040 <__cxa_atexit@plt+0xad818> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b9038 <__cxa_atexit@plt+0xad810> │ │ │ │ + ldr r3, [pc, #56] @ b9048 <__cxa_atexit@plt+0xad820> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r5, [pc, #44] @ b904c <__cxa_atexit@plt+0xad824> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #36] @ b9050 <__cxa_atexit@plt+0xad828> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b b566c8 <__cxa_atexit@plt+0xb4aea0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b9810 <__cxa_atexit@plt+0xadfe8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r7, fp, ip, lsl r3 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + rsceq sp, r9, r8, lsr #32 │ │ │ │ + rsceq sp, r9, r8, ror #6 │ │ │ │ + ldrdeq ip, [r9], #244 @ 0xf4 @ │ │ │ │ + sbcseq r7, fp, r8, asr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b90b8 <__cxa_atexit@plt+0xad890> │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - ldr lr, [pc, #188] @ b98e8 <__cxa_atexit@plt+0xae0c0> │ │ │ │ - ldr r8, [pc, #188] @ b98ec <__cxa_atexit@plt+0xae0c4> │ │ │ │ - mov r0, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov sl, r6 │ │ │ │ - and r3, r1, #3 │ │ │ │ - add r2, r6, r0 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq b98c4 <__cxa_atexit@plt+0xae09c> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq b98b4 <__cxa_atexit@plt+0xae08c> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r3, r2, #20 │ │ │ │ - cmp ip, r3 │ │ │ │ - bcc b98d4 <__cxa_atexit@plt+0xae0ac> │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - ldr r1, [r1, #7] │ │ │ │ - add ip, sl, #20 │ │ │ │ - add r0, r0, #20 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r2, #12] │ │ │ │ - add r9, sl, #4 │ │ │ │ - mov sl, ip │ │ │ │ - tst r3, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - bne b983c <__cxa_atexit@plt+0xae014> │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b90b0 <__cxa_atexit@plt+0xad888> │ │ │ │ + ldr r3, [pc, #56] @ b90c0 <__cxa_atexit@plt+0xad898> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r5, [pc, #44] @ b90c4 <__cxa_atexit@plt+0xad89c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #36] @ b90c8 <__cxa_atexit@plt+0xad8a0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b b566c8 <__cxa_atexit@plt+0xb4aea0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r8, [r1, #2] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9958 <__cxa_atexit@plt+0xae130> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ b9974 <__cxa_atexit@plt+0xae14c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b9960 <__cxa_atexit@plt+0xae138> │ │ │ │ - ldr r3, [pc, #76] @ b9978 <__cxa_atexit@plt+0xae150> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b9948 <__cxa_atexit@plt+0xae120> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b981c <__cxa_atexit@plt+0xadff4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strhteq ip, [r9], #240 @ 0xf0 │ │ │ │ + strdeq sp, [r9], #36 @ 0x24 @ │ │ │ │ + rsceq ip, r9, ip, asr pc │ │ │ │ + sbcseq r7, fp, r4, ror #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b9128 <__cxa_atexit@plt+0xad900> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b9120 <__cxa_atexit@plt+0xad8f8> │ │ │ │ + ldr r8, [pc, #48] @ b9130 <__cxa_atexit@plt+0xad908> │ │ │ │ + ldr r9, [pc, #48] @ b9134 <__cxa_atexit@plt+0xad90c> │ │ │ │ + ldr r3, [pc, #48] @ b9138 <__cxa_atexit@plt+0xad910> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + b b5304c <__cxa_atexit@plt+0xb47824> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b997c <__cxa_atexit@plt+0xae154> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + sbcseq r7, fp, r0, lsl ip │ │ │ │ + sbcseq r7, fp, ip, lsl ip │ │ │ │ + rsceq ip, r9, r8, lsr #30 │ │ │ │ + sbcseq r7, fp, r8, lsl ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b9198 <__cxa_atexit@plt+0xad970> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b9190 <__cxa_atexit@plt+0xad968> │ │ │ │ + ldr r8, [pc, #48] @ b91a0 <__cxa_atexit@plt+0xad978> │ │ │ │ + ldr r9, [pc, #48] @ b91a4 <__cxa_atexit@plt+0xad97c> │ │ │ │ + ldr r3, [pc, #48] @ b91a8 <__cxa_atexit@plt+0xad980> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + b b5304c <__cxa_atexit@plt+0xb47824> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r9, r4, ror #13 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - ldrheq r7, [fp], #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b99e8 <__cxa_atexit@plt+0xae1c0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ b9a04 <__cxa_atexit@plt+0xae1dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b99f0 <__cxa_atexit@plt+0xae1c8> │ │ │ │ - ldr r3, [pc, #76] @ b9a08 <__cxa_atexit@plt+0xae1e0> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq b99d8 <__cxa_atexit@plt+0xae1b0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b b981c <__cxa_atexit@plt+0xadff4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smullseq r7, fp, r0, fp │ │ │ │ + ldrsbeq r7, [fp], #176 @ 0xb0 │ │ │ │ + strhteq ip, [r9], #232 @ 0xe8 │ │ │ │ + sbcseq r7, fp, r0, lsl #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b9210 <__cxa_atexit@plt+0xad9e8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b9208 <__cxa_atexit@plt+0xad9e0> │ │ │ │ + ldr r3, [pc, #56] @ b9218 <__cxa_atexit@plt+0xad9f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r5, [pc, #44] @ b921c <__cxa_atexit@plt+0xad9f4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #36] @ b9220 <__cxa_atexit@plt+0xad9f8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b b566c8 <__cxa_atexit@plt+0xb4aea0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b9a0c <__cxa_atexit@plt+0xae1e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + rsceq ip, r9, r8, asr lr │ │ │ │ + rsceq sp, r9, r0, lsr #3 │ │ │ │ + rsceq ip, r9, r4, lsl #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #16] @ b9248 <__cxa_atexit@plt+0xada20> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 57e7b8 <__cxa_atexit@plt+0x572f90> │ │ │ │ + rsceq sp, r9, r4, asr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #12] @ b926c <__cxa_atexit@plt+0xada44> │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 57e8d4 <__cxa_atexit@plt+0x5730ac> │ │ │ │ + rsceq sp, r9, r0, lsr r1 │ │ │ │ + sbcseq r7, fp, r4, asr fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b92b4 <__cxa_atexit@plt+0xada8c> │ │ │ │ + ldr r2, [pc, #48] @ b92c4 <__cxa_atexit@plt+0xada9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + ldr r5, [pc, #40] @ b92c8 <__cxa_atexit@plt+0xadaa0> │ │ │ │ + mov r8, r9 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r2, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + ldr r7, [pc, #16] @ b92cc <__cxa_atexit@plt+0xadaa4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r9, r4, asr r6 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - sbcseq r7, fp, r4, lsr #2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strdeq sp, [r9], #4 @ │ │ │ │ + sbcseq r7, fp, r4, lsr #22 │ │ │ │ + ldrsheq r7, [fp], #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b92fc <__cxa_atexit@plt+0xadad4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #8] @ b9300 <__cxa_atexit@plt+0xadad8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq sp, r9, r4, lsr #1 │ │ │ │ + ldrheq r7, [fp], #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b9328 <__cxa_atexit@plt+0xadb00> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a83d34 <__cxa_atexit@plt+0xa7850c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r7, fp, ip, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b9a54 <__cxa_atexit@plt+0xae22c> │ │ │ │ - ldr r7, [pc, #52] @ b9a68 <__cxa_atexit@plt+0xae240> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq b9a48 <__cxa_atexit@plt+0xae220> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ b93a8 <__cxa_atexit@plt+0xadb80> │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + beq b9388 <__cxa_atexit@plt+0xadb60> │ │ │ │ + ldr r3, [pc, #76] @ b93ac <__cxa_atexit@plt+0xadb84> │ │ │ │ + mov sl, r8 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + beq b9398 <__cxa_atexit@plt+0xadb70> │ │ │ │ + ldr r7, [pc, #56] @ b93b0 <__cxa_atexit@plt+0xadb88> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r7, sl │ │ │ │ - b b9a78 <__cxa_atexit@plt+0xae250> │ │ │ │ + b aa4330 <__cxa_atexit@plt+0xa98b08> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b9a6c <__cxa_atexit@plt+0xae244> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsceq sp, r9, r4, lsr #32 │ │ │ │ + ldrsheq r7, [fp], #148 @ 0x94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ b93fc <__cxa_atexit@plt+0xadbd4> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b93f4 <__cxa_atexit@plt+0xadbcc> │ │ │ │ + ldr r3, [pc, #28] @ b9400 <__cxa_atexit@plt+0xadbd8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b aa4330 <__cxa_atexit@plt+0xa98b08> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r7, fp, r4, asr #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ + strhteq ip, [r9], #244 @ 0xf4 │ │ │ │ + sbcseq r7, fp, r4, lsr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b942c <__cxa_atexit@plt+0xadc04> │ │ │ │ mov sl, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne b9b08 <__cxa_atexit@plt+0xae2e0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b9bb8 <__cxa_atexit@plt+0xae390> │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r7, [sl, #15] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi b9b3c <__cxa_atexit@plt+0xae314> │ │ │ │ - ldr r7, [pc, #340] @ b9c1c <__cxa_atexit@plt+0xae3f4> │ │ │ │ - cmp fp, lr │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi b9be4 <__cxa_atexit@plt+0xae3bc> │ │ │ │ - ldr r0, [pc, #312] @ b9c20 <__cxa_atexit@plt+0xae3f8> │ │ │ │ - sub r1, r5, #4 │ │ │ │ - tst r2, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq b9b98 <__cxa_atexit@plt+0xae370> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - b b981c <__cxa_atexit@plt+0xadff4> │ │ │ │ - sub r6, r5, #4 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi b9bc8 <__cxa_atexit@plt+0xae3a0> │ │ │ │ - ldr r2, [pc, #248] @ b9c14 <__cxa_atexit@plt+0xae3ec> │ │ │ │ - cmp r7, #0 │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - beq b9b84 <__cxa_atexit@plt+0xae35c> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b b981c <__cxa_atexit@plt+0xadff4> │ │ │ │ - ldr r7, [pc, #228] @ b9c28 <__cxa_atexit@plt+0xae400> │ │ │ │ - cmp fp, lr │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi b9bfc <__cxa_atexit@plt+0xae3d4> │ │ │ │ - ldr r0, [pc, #200] @ b9c2c <__cxa_atexit@plt+0xae404> │ │ │ │ - sub r2, r5, #4 │ │ │ │ - tst r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r2, {r0, r8, r9} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq b9ba8 <__cxa_atexit@plt+0xae380> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ - b b981c <__cxa_atexit@plt+0xadff4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b aa4330 <__cxa_atexit@plt+0xa98b08> │ │ │ │ + rsceq ip, r9, r4, lsl #31 │ │ │ │ + sbcseq r7, fp, r8, lsr #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b94b0 <__cxa_atexit@plt+0xadc88> │ │ │ │ + ldr r3, [pc, #132] @ b94d8 <__cxa_atexit@plt+0xadcb0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq b94a0 <__cxa_atexit@plt+0xadc78> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b94c0 <__cxa_atexit@plt+0xadc98> │ │ │ │ + ldr r5, [pc, #104] @ b94e4 <__cxa_atexit@plt+0xadcbc> │ │ │ │ + str r3, [r7] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r7, [pc, #92] @ b94e8 <__cxa_atexit@plt+0xadcc0> │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #72] @ b9c18 <__cxa_atexit@plt+0xae3f0> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #56] @ b9c24 <__cxa_atexit@plt+0xae3fc> │ │ │ │ + ldr r7, [pc, #40] @ b94e0 <__cxa_atexit@plt+0xadcb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ b9c30 <__cxa_atexit@plt+0xae408> │ │ │ │ + ldr r7, [pc, #20] @ b94dc <__cxa_atexit@plt+0xadcb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r1 │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - sbcseq r6, fp, ip, asr #30 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - sbcseq r6, fp, r0, lsr pc │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - sbcseq r6, fp, r8, lsl pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + sbcseq r7, fp, r4, lsl r9 │ │ │ │ + sbcseq r7, fp, r0, lsr r9 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + rsceq ip, r9, r8, lsl #30 │ │ │ │ + ldrsheq r7, [fp], #128 @ 0x80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b9c68 <__cxa_atexit@plt+0xae440> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ b9c70 <__cxa_atexit@plt+0xae448> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi b9530 <__cxa_atexit@plt+0xadd08> │ │ │ │ + ldr r1, [pc, #52] @ b9548 <__cxa_atexit@plt+0xadd20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + ldr r5, [pc, #44] @ b954c <__cxa_atexit@plt+0xadd24> │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq ip, r9, r0, lsr #7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b9cb8 <__cxa_atexit@plt+0xae490> │ │ │ │ - ldr r7, [pc, #52] @ b9cc8 <__cxa_atexit@plt+0xae4a0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq b9cac <__cxa_atexit@plt+0xae484> │ │ │ │ - mov r7, r9 │ │ │ │ - b b9cd8 <__cxa_atexit@plt+0xae4b0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b9ccc <__cxa_atexit@plt+0xae4a4> │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + ldr r7, [pc, #24] @ b9550 <__cxa_atexit@plt+0xadd28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r6, fp, r8, ror #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [pc, #280] @ b9dfc <__cxa_atexit@plt+0xae5d4> │ │ │ │ - ldr sl, [pc, #280] @ b9e00 <__cxa_atexit@plt+0xae5d8> │ │ │ │ - mov lr, r5 │ │ │ │ - sub ip, r5, #32 │ │ │ │ - mov r2, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r5, lr, r2 │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq b9d84 <__cxa_atexit@plt+0xae55c> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq b9d6c <__cxa_atexit@plt+0xae544> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - mov r3, lr │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str r1, [r3, r2]! │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - add r0, ip, r2 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r4, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - bhi b9dd4 <__cxa_atexit@plt+0xae5ac> │ │ │ │ - sub r2, r2, #20 │ │ │ │ - mov r7, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - bne b9cf8 <__cxa_atexit@plt+0xae4d0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r5, lr, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #148] @ b9e08 <__cxa_atexit@plt+0xae5e0> │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + rsceq ip, r9, r4, ror lr │ │ │ │ + sbcseq r7, fp, r4, lsr #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi b9628 <__cxa_atexit@plt+0xade00> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #16 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc b9630 <__cxa_atexit@plt+0xade08> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b961c <__cxa_atexit@plt+0xaddf4> │ │ │ │ + ldr r7, [pc, #204] @ b9660 <__cxa_atexit@plt+0xade38> │ │ │ │ + mov r3, #0 │ │ │ │ + mov r2, #232 @ 0xe8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r3, r6, #28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b9dec <__cxa_atexit@plt+0xae5c4> │ │ │ │ - ldr r1, [pc, #108] @ b9e0c <__cxa_atexit@plt+0xae5e4> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [pc, #88] @ b9e10 <__cxa_atexit@plt+0xae5e8> │ │ │ │ - add lr, r6, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - stm lr, {r1, r6, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + strb r3, [r7, #12]! │ │ │ │ + strb r2, [r7, #4]! │ │ │ │ + ldr r2, [pc, #172] @ b9664 <__cxa_atexit@plt+0xade3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + mov r2, #8 │ │ │ │ + strb r3, [r7, #15] │ │ │ │ + strb r3, [r7, #14] │ │ │ │ + strb r3, [r7, #13] │ │ │ │ + mov r3, #212 @ 0xd4 │ │ │ │ + strb r3, [r7, #11] │ │ │ │ + mov r3, #165 @ 0xa5 │ │ │ │ + strb r3, [r7, #10] │ │ │ │ + mov r3, #16 │ │ │ │ + strb r3, [r7, #9] │ │ │ │ + add r3, r7, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bcc b9644 <__cxa_atexit@plt+0xade1c> │ │ │ │ + ldr r2, [pc, #104] @ b966c <__cxa_atexit@plt+0xade44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b9e04 <__cxa_atexit@plt+0xae5dc> │ │ │ │ - ldr r4, [sp] │ │ │ │ - sub r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r9, r6 │ │ │ │ + b b9638 <__cxa_atexit@plt+0xade10> │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ b9668 <__cxa_atexit@plt+0xade40> │ │ │ │ + mov r5, r8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8] │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0xffffffdc │ │ │ │ - sbcseq r6, fp, r8, asr #26 │ │ │ │ - rsceq ip, r9, r4, ror r4 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - rsceq ip, r9, r4, lsr #8 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + smlaleq ip, r9, ip, sl │ │ │ │ + rsceq ip, r9, ip, ror #27 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq ip, r9, r4, lsr #27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ b9e7c <__cxa_atexit@plt+0xae654> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc b96a8 <__cxa_atexit@plt+0xade80> │ │ │ │ + ldr r2, [pc, #40] @ b96c0 <__cxa_atexit@plt+0xade98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ b96c4 <__cxa_atexit@plt+0xade9c> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi b9e6c <__cxa_atexit@plt+0xae644> │ │ │ │ - ldr r7, [pc, #56] @ b9e80 <__cxa_atexit@plt+0xae658> │ │ │ │ - tst r9, #3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, r9, r0, lsl sp │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r7, fp, ip, asr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b9724 <__cxa_atexit@plt+0xadefc> │ │ │ │ + ldr r7, [pc, #72] @ b9734 <__cxa_atexit@plt+0xadf0c> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq b9e60 <__cxa_atexit@plt+0xae638> │ │ │ │ - mov r7, r9 │ │ │ │ - b b9cd8 <__cxa_atexit@plt+0xae4b0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq b9718 <__cxa_atexit@plt+0xadef0> │ │ │ │ + ldr r7, [pc, #56] @ b9738 <__cxa_atexit@plt+0xadf10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #48] @ b973c <__cxa_atexit@plt+0xadf14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b9e84 <__cxa_atexit@plt+0xae65c> │ │ │ │ + ldr r7, [pc, #20] @ b9740 <__cxa_atexit@plt+0xadf18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - ldrheq r6, [fp], #196 @ 0xc4 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq ip, r9, ip, lsl #25 │ │ │ │ + sbcseq r7, fp, r0, lsl #14 │ │ │ │ + ldrsbeq r7, [fp], #100 @ 0x64 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b9770 <__cxa_atexit@plt+0xadf48> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ b9774 <__cxa_atexit@plt+0xadf4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq ip, r9, r0, lsr ip │ │ │ │ + sbcseq r7, fp, r0, lsr #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b97a4 <__cxa_atexit@plt+0xadf7c> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ b97a8 <__cxa_atexit@plt+0xadf80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + strdeq ip, [r9], #188 @ 0xbc @ │ │ │ │ + sbcseq r7, fp, ip, asr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ b97e0 <__cxa_atexit@plt+0xadfb8> │ │ │ │ + ldr r3, [pc, #32] @ b97e4 <__cxa_atexit@plt+0xadfbc> │ │ │ │ + str r7, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #20] @ b97e8 <__cxa_atexit@plt+0xadfc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r7, fp, r0, lsr #12 │ │ │ │ + sbcseq r7, fp, r8, lsl r6 │ │ │ │ + sbcseq r7, fp, r0, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b9810 <__cxa_atexit@plt+0xadfe8> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a83d34 <__cxa_atexit@plt+0xa7850c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #136] @ b98ac <__cxa_atexit@plt+0xae084> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b9878 <__cxa_atexit@plt+0xae050> │ │ │ │ + ldr r2, [pc, #112] @ b98b0 <__cxa_atexit@plt+0xae088> │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + beq b9884 <__cxa_atexit@plt+0xae05c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc b9894 <__cxa_atexit@plt+0xae06c> │ │ │ │ + ldr r3, [pc, #80] @ b98b4 <__cxa_atexit@plt+0xae08c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r3, r7, r8} │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + rsceq ip, r9, r8, asr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #88] @ b9920 <__cxa_atexit@plt+0xae0f8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b9908 <__cxa_atexit@plt+0xae0e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc b9910 <__cxa_atexit@plt+0xae0e8> │ │ │ │ + ldr r1, [pc, #48] @ b9924 <__cxa_atexit@plt+0xae0fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r6, {r1, r3, r7} │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + strhteq ip, [r9], #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b9ed8 <__cxa_atexit@plt+0xae6b0> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #52] @ b9ee4 <__cxa_atexit@plt+0xae6bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + bcc b9968 <__cxa_atexit@plt+0xae140> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ b9974 <__cxa_atexit@plt+0xae14c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r9, ip, lsr r3 │ │ │ │ + rsceq ip, r9, ip, asr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b9f2c <__cxa_atexit@plt+0xae704> │ │ │ │ - ldr r7, [pc, #52] @ b9f3c <__cxa_atexit@plt+0xae714> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ b999c <__cxa_atexit@plt+0xae174> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 57e9f0 <__cxa_atexit@plt+0x5731c8> │ │ │ │ + rsceq ip, r9, r0, lsl #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi b9a74 <__cxa_atexit@plt+0xae24c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #16 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc b9a7c <__cxa_atexit@plt+0xae254> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b9a68 <__cxa_atexit@plt+0xae240> │ │ │ │ + ldr r7, [pc, #204] @ b9aac <__cxa_atexit@plt+0xae284> │ │ │ │ + mov r3, #0 │ │ │ │ + mov r2, #232 @ 0xe8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq b9f20 <__cxa_atexit@plt+0xae6f8> │ │ │ │ - mov r7, r9 │ │ │ │ - b b9cd8 <__cxa_atexit@plt+0xae4b0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b9f40 <__cxa_atexit@plt+0xae718> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - ldrsheq r6, [fp], #180 @ 0xb4 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b9fa0 <__cxa_atexit@plt+0xae778> │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + strb r3, [r7, #12]! │ │ │ │ + strb r2, [r7, #4]! │ │ │ │ + ldr r2, [pc, #172] @ b9ab0 <__cxa_atexit@plt+0xae288> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b9fac <__cxa_atexit@plt+0xae784> │ │ │ │ - ldr r1, [pc, #72] @ b9fbc <__cxa_atexit@plt+0xae794> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r5, [pc, #48] @ b9fc0 <__cxa_atexit@plt+0xae798> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + mov r2, #8 │ │ │ │ + strb r3, [r7, #15] │ │ │ │ + strb r3, [r7, #14] │ │ │ │ + strb r3, [r7, #13] │ │ │ │ + mov r3, #212 @ 0xd4 │ │ │ │ + strb r3, [r7, #11] │ │ │ │ + mov r3, #165 @ 0xa5 │ │ │ │ + strb r3, [r7, #10] │ │ │ │ + mov r3, #16 │ │ │ │ + strb r3, [r7, #9] │ │ │ │ + add r3, r7, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bcc b9a90 <__cxa_atexit@plt+0xae268> │ │ │ │ + ldr r2, [pc, #104] @ b9ab8 <__cxa_atexit@plt+0xae290> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r9, r6 │ │ │ │ + b b9a84 <__cxa_atexit@plt+0xae25c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r9, r0, lsl #1 │ │ │ │ - rsceq ip, r9, r0, lsl #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r6, [pc, #28] @ b9ab4 <__cxa_atexit@plt+0xae28c> │ │ │ │ + mov r5, r8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, r9, r0, asr r6 │ │ │ │ + rsceq ip, r9, r0, lsr #19 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq ip, r9, r0, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ba008 <__cxa_atexit@plt+0xae7e0> │ │ │ │ - ldr r7, [pc, #52] @ ba018 <__cxa_atexit@plt+0xae7f0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq b9ffc <__cxa_atexit@plt+0xae7d4> │ │ │ │ - mov r7, r9 │ │ │ │ - b ba028 <__cxa_atexit@plt+0xae800> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc b9af4 <__cxa_atexit@plt+0xae2cc> │ │ │ │ + ldr r2, [pc, #40] @ b9b0c <__cxa_atexit@plt+0xae2e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ba01c <__cxa_atexit@plt+0xae7f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #20] @ b9b10 <__cxa_atexit@plt+0xae2e8> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, r9, ip, asr #17 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r7, fp, r8, lsr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b9bd8 <__cxa_atexit@plt+0xae3b0> │ │ │ │ + ldr r3, [pc, #200] @ b9c00 <__cxa_atexit@plt+0xae3d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq b9b68 <__cxa_atexit@plt+0xae340> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b9b78 <__cxa_atexit@plt+0xae350> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b9b8c <__cxa_atexit@plt+0xae364> │ │ │ │ + ldr r7, [pc, #176] @ b9c0c <__cxa_atexit@plt+0xae3e4> │ │ │ │ + ldr r0, [pc, #176] @ b9c10 <__cxa_atexit@plt+0xae3e8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r6, fp, r0, lsr #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [pc, #284] @ ba150 <__cxa_atexit@plt+0xae928> │ │ │ │ - ldr sl, [pc, #284] @ ba154 <__cxa_atexit@plt+0xae92c> │ │ │ │ - mov lr, r5 │ │ │ │ - sub ip, r5, #32 │ │ │ │ - mov r2, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r5, lr, r2 │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ba0d4 <__cxa_atexit@plt+0xae8ac> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ba0bc <__cxa_atexit@plt+0xae894> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - mov r3, lr │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str r1, [r3, r2]! │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - add r0, ip, r2 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r4, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - bhi ba128 <__cxa_atexit@plt+0xae900> │ │ │ │ - sub r2, r2, #20 │ │ │ │ - mov r7, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - bne ba048 <__cxa_atexit@plt+0xae820> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r5, lr, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #152] @ ba15c <__cxa_atexit@plt+0xae934> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #132] @ b9c04 <__cxa_atexit@plt+0xae3dc> │ │ │ │ + ldr r0, [pc, #132] @ b9c08 <__cxa_atexit@plt+0xae3e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r3, r6, #32 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ba140 <__cxa_atexit@plt+0xae918> │ │ │ │ - ldr r1, [pc, #112] @ ba160 <__cxa_atexit@plt+0xae938> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [pc, #92] @ ba164 <__cxa_atexit@plt+0xae93c> │ │ │ │ - add lr, r6, #20 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - stm lr, {r1, r6, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc b9be8 <__cxa_atexit@plt+0xae3c0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [pc, #112] @ b9c18 <__cxa_atexit@plt+0xae3f0> │ │ │ │ + mov r2, #1 │ │ │ │ + asr r1, r7, #31 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r7, #0 │ │ │ │ + orrne r1, r2, r7, asr #31 │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + ldr r9, [pc, #88] @ b9c1c <__cxa_atexit@plt+0xae3f4> │ │ │ │ + sub r2, r3, #3 │ │ │ │ + mov r7, r8 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ba158 <__cxa_atexit@plt+0xae930> │ │ │ │ - ldr r4, [sp] │ │ │ │ - sub r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r2 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + ldr r7, [pc, #52] @ b9c14 <__cxa_atexit@plt+0xae3ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0xffffffdc │ │ │ │ - ldrsheq r6, [fp], #156 @ 0x9c │ │ │ │ - rsceq ip, r9, r4, lsr #2 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq ip, [r9], #4 @ │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ ba1d0 <__cxa_atexit@plt+0xae9a8> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi ba1c0 <__cxa_atexit@plt+0xae998> │ │ │ │ - ldr r7, [pc, #56] @ ba1d4 <__cxa_atexit@plt+0xae9ac> │ │ │ │ - tst r9, #3 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + sbcseq r7, fp, r0, ror r2 │ │ │ │ + sbcseq r7, fp, ip, ror #4 │ │ │ │ + sbcseq r7, fp, r8, ror #5 │ │ │ │ + sbcseq r7, fp, r4, ror #5 │ │ │ │ + sbcseq r7, fp, ip, lsl #5 │ │ │ │ + rsceq ip, r9, r4, lsl #16 │ │ │ │ + rsceq ip, r9, ip, asr #15 │ │ │ │ + sbcseq r7, fp, r0, lsr r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b9c58 <__cxa_atexit@plt+0xae430> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b9c70 <__cxa_atexit@plt+0xae448> │ │ │ │ + ldr r7, [pc, #140] @ b9cd4 <__cxa_atexit@plt+0xae4ac> │ │ │ │ + ldr r0, [pc, #140] @ b9cd8 <__cxa_atexit@plt+0xae4b0> │ │ │ │ + add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq ba1b4 <__cxa_atexit@plt+0xae98c> │ │ │ │ - mov r7, r9 │ │ │ │ - b ba028 <__cxa_atexit@plt+0xae800> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ba1d8 <__cxa_atexit@plt+0xae9b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #108] @ b9ccc <__cxa_atexit@plt+0xae4a4> │ │ │ │ + ldr r0, [pc, #108] @ b9cd0 <__cxa_atexit@plt+0xae4a8> │ │ │ │ + add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - sbcseq r6, fp, r8, ror #18 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ba22c <__cxa_atexit@plt+0xaea04> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #52] @ ba238 <__cxa_atexit@plt+0xaea10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b9cbc <__cxa_atexit@plt+0xae494> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #80] @ b9cdc <__cxa_atexit@plt+0xae4b4> │ │ │ │ + mov lr, #1 │ │ │ │ + asr r0, r2, #31 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + cmp r2, #0 │ │ │ │ + orrne r0, lr, r2, asr #31 │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r9, [pc, #52] @ b9ce0 <__cxa_atexit@plt+0xae4b8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r9, r8, ror #31 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + sbcseq r7, fp, ip, lsl #3 │ │ │ │ + sbcseq r7, fp, r8, lsl #3 │ │ │ │ + ldrsheq r7, [fp], #24 │ │ │ │ + ldrsheq r7, [fp], #20 │ │ │ │ + rsceq ip, r9, r0, lsr #14 │ │ │ │ + rsceq ip, r9, r4, ror #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r9, [pc, #4] @ b9cfc <__cxa_atexit@plt+0xae4d4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + rsceq ip, r9, r4, lsr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ba280 <__cxa_atexit@plt+0xaea58> │ │ │ │ - ldr r7, [pc, #52] @ ba290 <__cxa_atexit@plt+0xaea68> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq ba274 <__cxa_atexit@plt+0xaea4c> │ │ │ │ - mov r7, r9 │ │ │ │ - b ba2a0 <__cxa_atexit@plt+0xaea78> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi b9d50 <__cxa_atexit@plt+0xae528> │ │ │ │ + ldr r3, [pc, #64] @ b9d60 <__cxa_atexit@plt+0xae538> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq b9d40 <__cxa_atexit@plt+0xae518> │ │ │ │ + ldr r7, [pc, #48] @ b9d64 <__cxa_atexit@plt+0xae53c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ba294 <__cxa_atexit@plt+0xaea6c> │ │ │ │ + ldr r7, [pc, #16] @ b9d68 <__cxa_atexit@plt+0xae540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r6, fp, ip, lsr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq ip, r9, r4, lsl #9 │ │ │ │ + sbcseq r7, fp, ip, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [pc, #256] @ ba3ac <__cxa_atexit@plt+0xaeb84> │ │ │ │ - ldr sl, [pc, #256] @ ba3b0 <__cxa_atexit@plt+0xaeb88> │ │ │ │ - mov lr, r5 │ │ │ │ - sub ip, r5, #32 │ │ │ │ - mov r2, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r5, lr, r2 │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ba34c <__cxa_atexit@plt+0xaeb24> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ba334 <__cxa_atexit@plt+0xaeb0c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - mov r3, lr │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str r1, [r3, r2]! │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - add r0, ip, r2 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r4, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - bhi ba384 <__cxa_atexit@plt+0xaeb5c> │ │ │ │ - sub r2, r2, #20 │ │ │ │ - mov r7, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - bne ba2c0 <__cxa_atexit@plt+0xaea98> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r5, lr, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #124] @ ba3b8 <__cxa_atexit@plt+0xaeb90> │ │ │ │ + ldr r7, [pc, #12] @ b9d88 <__cxa_atexit@plt+0xae560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r3, r6, #12 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ba39c <__cxa_atexit@plt+0xaeb74> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #80] @ ba3bc <__cxa_atexit@plt+0xaeb94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ba3b4 <__cxa_atexit@plt+0xaeb8c> │ │ │ │ - ldr r4, [sp] │ │ │ │ - sub r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xffffffdc │ │ │ │ - sbcseq r6, fp, r4, lsr #15 │ │ │ │ - rsceq fp, r9, ip, lsr #29 │ │ │ │ - rsceq fp, r9, r4, ror lr │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ ba428 <__cxa_atexit@plt+0xaec00> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + rsceq ip, r9, ip, lsr r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi ba418 <__cxa_atexit@plt+0xaebf0> │ │ │ │ - ldr r7, [pc, #56] @ ba42c <__cxa_atexit@plt+0xaec04> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq ba40c <__cxa_atexit@plt+0xaebe4> │ │ │ │ - mov r7, r9 │ │ │ │ - b ba2a0 <__cxa_atexit@plt+0xaea78> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi b9ddc <__cxa_atexit@plt+0xae5b4> │ │ │ │ + ldr r3, [pc, #64] @ b9dec <__cxa_atexit@plt+0xae5c4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq b9dcc <__cxa_atexit@plt+0xae5a4> │ │ │ │ + ldr r7, [pc, #48] @ b9df0 <__cxa_atexit@plt+0xae5c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ba430 <__cxa_atexit@plt+0xaec08> │ │ │ │ + ldr r7, [pc, #16] @ b9df4 <__cxa_atexit@plt+0xae5cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - sbcseq r6, fp, r4, lsl r7 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ba484 <__cxa_atexit@plt+0xaec5c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #52] @ ba490 <__cxa_atexit@plt+0xaec68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq fp, r9, r0, sp │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + strdeq ip, [r9], #56 @ 0x38 @ │ │ │ │ + ldrsheq r7, [fp], #0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ba4f4 <__cxa_atexit@plt+0xaeccc> │ │ │ │ - ldr r3, [pc, #80] @ ba504 <__cxa_atexit@plt+0xaecdc> │ │ │ │ + bhi b9e68 <__cxa_atexit@plt+0xae640> │ │ │ │ + ldr r3, [pc, #120] @ b9e90 <__cxa_atexit@plt+0xae668> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq ba4e4 <__cxa_atexit@plt+0xaecbc> │ │ │ │ - ldr r2, [pc, #64] @ ba508 <__cxa_atexit@plt+0xaece0> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #56] @ ba50c <__cxa_atexit@plt+0xaece4> │ │ │ │ + beq b9e58 <__cxa_atexit@plt+0xae630> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b9e78 <__cxa_atexit@plt+0xae650> │ │ │ │ + ldr r7, [pc, #92] @ b9e98 <__cxa_atexit@plt+0xae670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ba510 <__cxa_atexit@plt+0xaece8> │ │ │ │ + ldr r7, [pc, #36] @ b9e94 <__cxa_atexit@plt+0xae66c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsceq fp, r9, r0, ror #22 │ │ │ │ - rsceq fp, r9, r4, asr fp │ │ │ │ - sbcseq r6, fp, ip, asr #12 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + sbcseq r7, fp, ip, rrx │ │ │ │ + rsceq ip, r9, r8, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ ba548 <__cxa_atexit@plt+0xaed20> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b9ed4 <__cxa_atexit@plt+0xae6ac> │ │ │ │ + ldr r2, [pc, #32] @ b9ee0 <__cxa_atexit@plt+0xae6b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ ba54c <__cxa_atexit@plt+0xaed24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r9, r0, lsl #22 │ │ │ │ - strdeq fp, [r9], #164 @ 0xa4 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba580 <__cxa_atexit@plt+0xaed58> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ ba588 <__cxa_atexit@plt+0xaed60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq ip, [r9], #68 @ 0x44 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b9f2c <__cxa_atexit@plt+0xae704> │ │ │ │ + ldr r3, [pc, #56] @ b9f44 <__cxa_atexit@plt+0xae71c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ b9f48 <__cxa_atexit@plt+0xae720> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #40] @ b9f4c <__cxa_atexit@plt+0xae724> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 583640 <__cxa_atexit@plt+0x577e18> │ │ │ │ + ldr r7, [pc, #28] @ b9f50 <__cxa_atexit@plt+0xae728> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r9, r8, lsl #21 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq ip, r9, ip, ror r4 │ │ │ │ + rsceq ip, r9, r8, lsl #2 │ │ │ │ + sbcseq r6, fp, r4, ror #31 │ │ │ │ + ldrheq r6, [fp], #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ b9f74 <__cxa_atexit@plt+0xae74c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + smullseq r6, fp, ip, pc @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ b9f90 <__cxa_atexit@plt+0xae768> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + sbceq r5, r6, r3, ror r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r1, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi ba608 <__cxa_atexit@plt+0xaede0> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #108] @ ba620 <__cxa_atexit@plt+0xaedf8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ + bhi ba004 <__cxa_atexit@plt+0xae7dc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc ba00c <__cxa_atexit@plt+0xae7e4> │ │ │ │ + ldr r0, [pc, #96] @ ba02c <__cxa_atexit@plt+0xae804> │ │ │ │ + ldr r3, [pc, #96] @ ba030 <__cxa_atexit@plt+0xae808> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #4]! │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str sl, [r1, #8] │ │ │ │ + ldr r0, [pc, #76] @ ba034 <__cxa_atexit@plt+0xae80c> │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr r0, [pc, #60] @ ba038 <__cxa_atexit@plt+0xae810> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #2 │ │ │ │ + b 583640 <__cxa_atexit@plt+0x577e18> │ │ │ │ + mov r6, r1 │ │ │ │ + b ba014 <__cxa_atexit@plt+0xae7ec> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ ba028 <__cxa_atexit@plt+0xae800> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r6, fp, r0, lsl pc │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + rsceq ip, r9, r4, lsr #7 │ │ │ │ + rsceq ip, r9, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ ba06c <__cxa_atexit@plt+0xae844> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + smulleq r5, r6, r7, r2 │ │ │ │ + ldrheq r6, [fp], #232 @ 0xe8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ba614 <__cxa_atexit@plt+0xaedec> │ │ │ │ - ldr r2, [pc, #88] @ ba624 <__cxa_atexit@plt+0xaedfc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq ba5f8 <__cxa_atexit@plt+0xaedd0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ba868 <__cxa_atexit@plt+0xaf040> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi ba0e0 <__cxa_atexit@plt+0xae8b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ba0e8 <__cxa_atexit@plt+0xae8c0> │ │ │ │ + ldr r1, [pc, #92] @ ba108 <__cxa_atexit@plt+0xae8e0> │ │ │ │ + ldr r0, [pc, #92] @ ba10c <__cxa_atexit@plt+0xae8e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + str r9, [r2, #8] │ │ │ │ + ldr r5, [pc, #72] @ ba110 <__cxa_atexit@plt+0xae8e8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #64] @ ba114 <__cxa_atexit@plt+0xae8ec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 583640 <__cxa_atexit@plt+0x577e18> │ │ │ │ + mov r6, r2 │ │ │ │ + b ba0f0 <__cxa_atexit@plt+0xae8c8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ ba104 <__cxa_atexit@plt+0xae8dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + sbcseq r6, fp, r4, asr #28 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq ip, r9, ip, asr #5 │ │ │ │ + rsceq fp, r9, r8, asr pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + sbcseq r6, fp, r8, lsl #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #16] @ ba158 <__cxa_atexit@plt+0xae930> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldrsheq r6, [fp], #212 @ 0xd4 │ │ │ │ + sbcseq r6, fp, r4, lsl #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi ba1b4 <__cxa_atexit@plt+0xae98c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ba1ac <__cxa_atexit@plt+0xae984> │ │ │ │ + ldr r3, [pc, #44] @ ba1bc <__cxa_atexit@plt+0xae994> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r5, [pc, #32] @ ba1c0 <__cxa_atexit@plt+0xae998> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 57ff04 <__cxa_atexit@plt+0x5746dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r9, r4, asr #20 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ba6a4 <__cxa_atexit@plt+0xaee7c> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #108] @ ba6bc <__cxa_atexit@plt+0xaee94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ + rsceq fp, r9, r8, lsr #29 │ │ │ │ + strdeq ip, [r9], #20 @ │ │ │ │ + sbcseq r6, fp, ip, lsr #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ba6b0 <__cxa_atexit@plt+0xaee88> │ │ │ │ - ldr r2, [pc, #88] @ ba6c0 <__cxa_atexit@plt+0xaee98> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + bhi ba204 <__cxa_atexit@plt+0xae9dc> │ │ │ │ + ldr r2, [pc, #40] @ ba20c <__cxa_atexit@plt+0xae9e4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ ba210 <__cxa_atexit@plt+0xae9e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq ba694 <__cxa_atexit@plt+0xaee6c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ba868 <__cxa_atexit@plt+0xaf040> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + mov r7, r2 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, r9, r8, lsr #19 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ + sbcseq r6, fp, ip, lsl #27 │ │ │ │ + rsceq fp, r9, r8, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ba740 <__cxa_atexit@plt+0xaef18> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #108] @ ba758 <__cxa_atexit@plt+0xaef30> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba248 <__cxa_atexit@plt+0xaea20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ ba250 <__cxa_atexit@plt+0xaea28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r9, r0, asr #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ba74c <__cxa_atexit@plt+0xaef24> │ │ │ │ - ldr r2, [pc, #88] @ ba75c <__cxa_atexit@plt+0xaef34> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi ba2c0 <__cxa_atexit@plt+0xaea98> │ │ │ │ + ldr r2, [pc, #84] @ ba2c8 <__cxa_atexit@plt+0xaeaa0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq ba730 <__cxa_atexit@plt+0xaef08> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ba868 <__cxa_atexit@plt+0xaf040> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + beq ba29c <__cxa_atexit@plt+0xaea74> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + cmp r3, #115 @ 0x73 │ │ │ │ + bne ba2ac <__cxa_atexit@plt+0xaea84> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #24] @ ba2cc <__cxa_atexit@plt+0xaeaa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r9, ip, lsl #18 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ba7dc <__cxa_atexit@plt+0xaefb4> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #108] @ ba7f4 <__cxa_atexit@plt+0xaefcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba7e8 <__cxa_atexit@plt+0xaefc0> │ │ │ │ - ldr r2, [pc, #88] @ ba7f8 <__cxa_atexit@plt+0xaefd0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq ba7cc <__cxa_atexit@plt+0xaefa4> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ba868 <__cxa_atexit@plt+0xaf040> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq ip, r9, r4, lsl #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #115 @ 0x73 │ │ │ │ + bne ba2f8 <__cxa_atexit@plt+0xaead0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #12] @ ba30c <__cxa_atexit@plt+0xaeae4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + strhteq ip, [r9], #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ba378 <__cxa_atexit@plt+0xaeb50> │ │ │ │ + ldr r2, [pc, #80] @ ba388 <__cxa_atexit@plt+0xaeb60> │ │ │ │ + ldr lr, [pc, #80] @ ba38c <__cxa_atexit@plt+0xaeb64> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #64] @ ba390 <__cxa_atexit@plt+0xaeb68> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r9, r0, ror r8 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + rsceq ip, r9, r4, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ba850 <__cxa_atexit@plt+0xaf028> │ │ │ │ - ldr r2, [pc, #60] @ ba85c <__cxa_atexit@plt+0xaf034> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ba3cc <__cxa_atexit@plt+0xaeba4> │ │ │ │ + ldr r2, [pc, #32] @ ba3dc <__cxa_atexit@plt+0xaebb4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - beq ba844 <__cxa_atexit@plt+0xaf01c> │ │ │ │ - mov r7, r8 │ │ │ │ - b ba868 <__cxa_atexit@plt+0xaf040> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ba888 <__cxa_atexit@plt+0xaf060> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ba894 <__cxa_atexit@plt+0xaf06c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r0, lr │ │ │ │ - bcc ba948 <__cxa_atexit@plt+0xaf120> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - add sl, r6, #20 │ │ │ │ - add r0, r6, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - bmi ba904 <__cxa_atexit@plt+0xaf0dc> │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r3, [pc, #124] @ ba958 <__cxa_atexit@plt+0xaf130> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r5, {r3, sl} │ │ │ │ - ldr r0, [pc, #104] @ ba95c <__cxa_atexit@plt+0xaf134> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r0, [pc, #96] @ ba960 <__cxa_atexit@plt+0xaf138> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b ba938 <__cxa_atexit@plt+0xaf110> │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r3, [pc, #80] @ ba964 <__cxa_atexit@plt+0xaf13c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r5, {r3, sl} │ │ │ │ - ldr r0, [pc, #60] @ ba968 <__cxa_atexit@plt+0xaf140> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r0, [pc, #52] @ ba96c <__cxa_atexit@plt+0xaf144> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ - mov r6, lr │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r9, r4, lsl #15 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - rsceq fp, r9, ip, asr #14 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + sbcseq r6, fp, ip, lsl #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc baa04 <__cxa_atexit@plt+0xaf1dc> │ │ │ │ - ldr r7, [pc, #144] @ baa28 <__cxa_atexit@plt+0xaf200> │ │ │ │ - ldr r3, [pc, #144] @ baa2c <__cxa_atexit@plt+0xaf204> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ba430 <__cxa_atexit@plt+0xaec08> │ │ │ │ + ldr r3, [pc, #60] @ ba448 <__cxa_atexit@plt+0xaec20> │ │ │ │ + ldr r2, [pc, #60] @ ba44c <__cxa_atexit@plt+0xaec24> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #12] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - bhi baa1c <__cxa_atexit@plt+0xaf1f4> │ │ │ │ - ldr r1, [pc, #100] @ baa30 <__cxa_atexit@plt+0xaf208> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r6, #-4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r9, #3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq ba9f4 <__cxa_atexit@plt+0xaf1cc> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ba868 <__cxa_atexit@plt+0xaf040> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ baa34 <__cxa_atexit@plt+0xaf20c> │ │ │ │ + ldr r7, [pc, #24] @ ba450 <__cxa_atexit@plt+0xaec28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - sbcseq r6, fp, ip, lsr r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi baa68 <__cxa_atexit@plt+0xaf240> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ baa70 <__cxa_atexit@plt+0xaf248> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, r9, r0, lsr #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi baaf4 <__cxa_atexit@plt+0xaf2cc> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ bab0c <__cxa_atexit@plt+0xaf2e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bab00 <__cxa_atexit@plt+0xaf2d8> │ │ │ │ - ldr lr, [pc, #92] @ bab10 <__cxa_atexit@plt+0xaf2e8> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + sbcseq r6, fp, r8, asr #22 │ │ │ │ + sbcseq r6, fp, ip, lsr fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi ba4d8 <__cxa_atexit@plt+0xaecb0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ba4d0 <__cxa_atexit@plt+0xaeca8> │ │ │ │ + ldr lr, [pc, #88] @ ba4e0 <__cxa_atexit@plt+0xaecb8> │ │ │ │ + ldr r8, [pc, #88] @ ba4e4 <__cxa_atexit@plt+0xaecbc> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - beq baae4 <__cxa_atexit@plt+0xaf2bc> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b bad64 <__cxa_atexit@plt+0xaf53c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, r9, ip, asr r5 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bab94 <__cxa_atexit@plt+0xaf36c> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ babac <__cxa_atexit@plt+0xaf384> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #80] @ ba4e8 <__cxa_atexit@plt+0xaecc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi baba0 <__cxa_atexit@plt+0xaf378> │ │ │ │ - ldr lr, [pc, #92] @ babb0 <__cxa_atexit@plt+0xaf388> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - beq bab84 <__cxa_atexit@plt+0xaf35c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b bad64 <__cxa_atexit@plt+0xaf53c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #76] @ ba4ec <__cxa_atexit@plt+0xaecc4> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #68] @ ba4f0 <__cxa_atexit@plt+0xaecc8> │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b a5f81c <__cxa_atexit@plt+0xa53ff4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldrsheq r6, [fp], #172 @ 0xac │ │ │ │ + rsceq fp, r9, r8, lsr #23 │ │ │ │ + strhteq fp, [r9], #232 @ 0xe8 │ │ │ │ + rsceq fp, r9, r4, ror fp │ │ │ │ + strhteq fp, [r9], #176 @ 0xb0 │ │ │ │ + sbcseq r6, fp, r8, lsr #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ ba514 <__cxa_atexit@plt+0xaecec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b b242ec <__cxa_atexit@plt+0xb18ac4> │ │ │ │ + smullseq r6, fp, r8, sl │ │ │ │ + smullseq r6, fp, r4, sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ba554 <__cxa_atexit@plt+0xaed2c> │ │ │ │ + ldr r3, [pc, #40] @ ba568 <__cxa_atexit@plt+0xaed40> │ │ │ │ + ldr r2, [pc, #40] @ ba56c <__cxa_atexit@plt+0xaed44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r7, [pc, #20] @ ba570 <__cxa_atexit@plt+0xaed48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - strhteq fp, [r9], #76 @ 0x4c │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bac34 <__cxa_atexit@plt+0xaf40c> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ bac4c <__cxa_atexit@plt+0xaf424> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bac40 <__cxa_atexit@plt+0xaf418> │ │ │ │ - ldr lr, [pc, #92] @ bac50 <__cxa_atexit@plt+0xaf428> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - beq bac24 <__cxa_atexit@plt+0xaf3fc> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b bad64 <__cxa_atexit@plt+0xaf53c> │ │ │ │ - ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + sbcseq r6, fp, r0, ror sl │ │ │ │ + sbcseq r6, fp, ip, asr sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ba5a8 <__cxa_atexit@plt+0xaed80> │ │ │ │ + ldr r2, [pc, #28] @ ba5b4 <__cxa_atexit@plt+0xaed8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r9, ip, lsl r4 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bacd4 <__cxa_atexit@plt+0xaf4ac> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ bacec <__cxa_atexit@plt+0xaf4c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strhteq fp, [r9], #220 @ 0xdc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bace0 <__cxa_atexit@plt+0xaf4b8> │ │ │ │ - ldr lr, [pc, #92] @ bacf0 <__cxa_atexit@plt+0xaf4c8> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ + bhi ba614 <__cxa_atexit@plt+0xaedec> │ │ │ │ + ldr r2, [pc, #68] @ ba61c <__cxa_atexit@plt+0xaedf4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - beq bacc4 <__cxa_atexit@plt+0xaf49c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b bad64 <__cxa_atexit@plt+0xaf53c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + beq ba604 <__cxa_atexit@plt+0xaeddc> │ │ │ │ + ldr r3, [pc, #48] @ ba620 <__cxa_atexit@plt+0xaedf8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, #115 @ 0x73 │ │ │ │ + addne r7, r3, #3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r9, ip, ror r3 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq fp, r9, r8, asr #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #115 @ 0x73 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldrne r7, [pc, #12] @ ba64c <__cxa_atexit@plt+0xaee24> │ │ │ │ + ldrne r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + addne r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r9, r8, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bad4c <__cxa_atexit@plt+0xaf524> │ │ │ │ - ldr lr, [pc, #64] @ bad58 <__cxa_atexit@plt+0xaf530> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r2, r7} │ │ │ │ - beq bad40 <__cxa_atexit@plt+0xaf518> │ │ │ │ - mov r7, r8 │ │ │ │ - b bad64 <__cxa_atexit@plt+0xaf53c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ba6c4 <__cxa_atexit@plt+0xaee9c> │ │ │ │ + ldr r9, [pc, #100] @ ba6dc <__cxa_atexit@plt+0xaeeb4> │ │ │ │ + ldr lr, [pc, #100] @ ba6e0 <__cxa_atexit@plt+0xaeeb8> │ │ │ │ + sub r3, r6, #11 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #21 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #84] @ ba6e4 <__cxa_atexit@plt+0xaeebc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr sl, [pc, #80] @ ba6e8 <__cxa_atexit@plt+0xaeec0> │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ba6ec <__cxa_atexit@plt+0xaeec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq bad84 <__cxa_atexit@plt+0xaf55c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne bad98 <__cxa_atexit@plt+0xaf570> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc bae50 <__cxa_atexit@plt+0xaf628> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add lr, r5, #8 │ │ │ │ - add ip, r6, #20 │ │ │ │ - add sl, r6, #4 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi bae08 <__cxa_atexit@plt+0xaf5e0> │ │ │ │ - ldr r2, [pc, #136] @ bae60 <__cxa_atexit@plt+0xaf638> │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r3, [pc, #128] @ bae64 <__cxa_atexit@plt+0xaf63c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r0, r1, r2} │ │ │ │ - ldr r0, [pc, #100] @ bae68 <__cxa_atexit@plt+0xaf640> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b bae40 <__cxa_atexit@plt+0xaf618> │ │ │ │ - ldr r2, [pc, #92] @ bae6c <__cxa_atexit@plt+0xaf644> │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r0, [pc, #84] @ bae70 <__cxa_atexit@plt+0xaf648> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + rsceq fp, r9, r4, lsr sp │ │ │ │ + rsceq fp, r9, r8, lsr #26 │ │ │ │ + rsceq fp, r9, r4, lsr #26 │ │ │ │ + ldrsheq r6, [fp], #132 @ 0x84 │ │ │ │ + sbcseq r6, fp, r0, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba738 <__cxa_atexit@plt+0xaef10> │ │ │ │ + ldr r1, [pc, #48] @ ba740 <__cxa_atexit@plt+0xaef18> │ │ │ │ + ldr r2, [pc, #48] @ ba744 <__cxa_atexit@plt+0xaef1c> │ │ │ │ + ldr r0, [pc, #48] @ ba748 <__cxa_atexit@plt+0xaef20> │ │ │ │ + add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ + add r9, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - ldr r0, [pc, #52] @ bae74 <__cxa_atexit@plt+0xaf64c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r9 │ │ │ │ - b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - rsceq fp, r9, r8, ror r2 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - rsceq fp, r9, r0, asr #4 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r6, [fp], #128 @ 0x80 │ │ │ │ + sbcseq r6, fp, ip, asr r8 │ │ │ │ + ldrdeq fp, [r9], #132 @ 0x84 @ │ │ │ │ + sbcseq r6, fp, r0, lsr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc baf04 <__cxa_atexit@plt+0xaf6dc> │ │ │ │ - ldr r7, [pc, #136] @ baf28 <__cxa_atexit@plt+0xaf700> │ │ │ │ - ldr r3, [pc, #136] @ baf2c <__cxa_atexit@plt+0xaf704> │ │ │ │ + bcc ba794 <__cxa_atexit@plt+0xaef6c> │ │ │ │ + ldr r7, [pc, #52] @ ba7ac <__cxa_atexit@plt+0xaef84> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, r2, #12 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - sub r3, r5, #20 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - bhi baf1c <__cxa_atexit@plt+0xaf6f4> │ │ │ │ - ldr lr, [pc, #92] @ baf30 <__cxa_atexit@plt+0xaf708> │ │ │ │ - ldmdb r6, {r0, r1} │ │ │ │ - add lr, pc, lr │ │ │ │ - tst sl, #3 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r1, r2, r7} │ │ │ │ - beq baef4 <__cxa_atexit@plt+0xaf6cc> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b bad64 <__cxa_atexit@plt+0xaf53c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ baf34 <__cxa_atexit@plt+0xaf70c> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ ba7b0 <__cxa_atexit@plt+0xaef88> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ ba7b4 <__cxa_atexit@plt+0xaef8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb98 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - sbcseq r5, fp, r0, asr #24 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsceq fp, r9, r8, lsr ip │ │ │ │ + sbcseq r6, fp, r8, lsr #16 │ │ │ │ + sbcseq r6, fp, r4, asr r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi baf68 <__cxa_atexit@plt+0xaf740> │ │ │ │ - ldr r3, [pc, #32] @ baf78 <__cxa_atexit@plt+0xaf750> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ + bhi ba820 <__cxa_atexit@plt+0xaeff8> │ │ │ │ + ldr r7, [pc, #84] @ ba830 <__cxa_atexit@plt+0xaf008> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq ba814 <__cxa_atexit@plt+0xaefec> │ │ │ │ + ldr r7, [pc, #64] @ ba834 <__cxa_atexit@plt+0xaf00c> │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #52] @ ba838 <__cxa_atexit@plt+0xaf010> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ baf7c <__cxa_atexit@plt+0xaf754> │ │ │ │ + mov r9, r3 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ba83c <__cxa_atexit@plt+0xaf014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbcseq r5, fp, r4, ror #23 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ bafb4 <__cxa_atexit@plt+0xaf78c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq bafac <__cxa_atexit@plt+0xaf784> │ │ │ │ - b bafc0 <__cxa_atexit@plt+0xaf798> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + smlaleq fp, r9, r4, fp │ │ │ │ + ldrsheq r6, [fp], #124 @ 0x7c │ │ │ │ + ldrsbeq r6, [fp], #112 @ 0x70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ ba86c <__cxa_atexit@plt+0xaf044> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ ba870 <__cxa_atexit@plt+0xaf048> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - beq baff4 <__cxa_atexit@plt+0xaf7cc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne bb014 <__cxa_atexit@plt+0xaf7ec> │ │ │ │ - ldr r7, [pc, #132] @ bb06c <__cxa_atexit@plt+0xaf844> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [pc, #100] @ bb068 <__cxa_atexit@plt+0xaf840> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ - ldr r3, [pc, #68] @ bb060 <__cxa_atexit@plt+0xaf838> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + rsceq fp, r9, r4, lsr fp │ │ │ │ + smullseq r6, fp, ip, r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ ba8a0 <__cxa_atexit@plt+0xaf078> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb050 <__cxa_atexit@plt+0xaf828> │ │ │ │ - ldr r3, [pc, #48] @ bb070 <__cxa_atexit@plt+0xaf848> │ │ │ │ + ldr r3, [pc, #12] @ ba8a4 <__cxa_atexit@plt+0xaf07c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq fp, r9, r0, lsl #22 │ │ │ │ + sbcseq r6, fp, r8, asr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ ba8dc <__cxa_atexit@plt+0xaf0b4> │ │ │ │ + ldr r3, [pc, #32] @ ba8e0 <__cxa_atexit@plt+0xaf0b8> │ │ │ │ + str r7, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #20] @ ba8e4 <__cxa_atexit@plt+0xaf0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ bb064 <__cxa_atexit@plt+0xaf83c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldrsheq r5, [fp], #172 @ 0xac │ │ │ │ - rsceq fp, r9, ip, asr r0 │ │ │ │ - rsceq fp, r9, r0, asr #32 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne bb09c <__cxa_atexit@plt+0xaf874> │ │ │ │ - ldr r7, [pc, #48] @ bb0c0 <__cxa_atexit@plt+0xaf898> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ bb0bc <__cxa_atexit@plt+0xaf894> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r6, fp, r4, lsr #10 │ │ │ │ + sbcseq r6, fp, ip, lsl r5 │ │ │ │ + sbcseq r6, fp, r8, lsl #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ ba90c <__cxa_atexit@plt+0xaf0e4> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - smlaleq sl, r9, ip, pc @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb0f4 <__cxa_atexit@plt+0xaf8cc> │ │ │ │ - ldr r3, [pc, #32] @ bb104 <__cxa_atexit@plt+0xaf8dc> │ │ │ │ + b a83d34 <__cxa_atexit@plt+0xa7850c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsbeq r6, [fp], #100 @ 0x64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ ba97c <__cxa_atexit@plt+0xaf154> │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq ba964 <__cxa_atexit@plt+0xaf13c> │ │ │ │ + ldr r3, [pc, #60] @ ba980 <__cxa_atexit@plt+0xaf158> │ │ │ │ + mov sl, r8 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r7, {r3, r9} │ │ │ │ + beq ba970 <__cxa_atexit@plt+0xaf148> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + add r5, r7, #8 │ │ │ │ + mov r7, sl │ │ │ │ + b aa4330 <__cxa_atexit@plt+0xa98b08> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ bb108 <__cxa_atexit@plt+0xaf8e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - sbcseq r5, fp, r8, asr sl │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + sbcseq r6, fp, r0, ror #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ ba9c4 <__cxa_atexit@plt+0xaf19c> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ba9bc <__cxa_atexit@plt+0xaf194> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b aa4330 <__cxa_atexit@plt+0xa98b08> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq r6, fp, ip, lsl r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b aa4330 <__cxa_atexit@plt+0xa98b08> │ │ │ │ + sbcseq r6, fp, r8, ror #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi bb13c <__cxa_atexit@plt+0xaf914> │ │ │ │ - ldr r3, [pc, #32] @ bb14c <__cxa_atexit@plt+0xaf924> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ + bhi baa50 <__cxa_atexit@plt+0xaf228> │ │ │ │ + ldr r7, [pc, #84] @ baa60 <__cxa_atexit@plt+0xaf238> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq baa44 <__cxa_atexit@plt+0xaf21c> │ │ │ │ + ldr r7, [pc, #64] @ baa64 <__cxa_atexit@plt+0xaf23c> │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #52] @ baa68 <__cxa_atexit@plt+0xaf240> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ bb150 <__cxa_atexit@plt+0xaf928> │ │ │ │ + mov r9, r3 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ baa6c <__cxa_atexit@plt+0xaf244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbcseq r5, fp, r8, lsl sl │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ bb188 <__cxa_atexit@plt+0xaf960> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq bb180 <__cxa_atexit@plt+0xaf958> │ │ │ │ - b bb194 <__cxa_atexit@plt+0xaf96c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq fp, r9, r4, ror #18 │ │ │ │ + sbcseq r6, fp, r0, lsl r6 │ │ │ │ + sbcseq r6, fp, r4, ror #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ baa9c <__cxa_atexit@plt+0xaf274> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ baaa0 <__cxa_atexit@plt+0xaf278> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - beq bb1c0 <__cxa_atexit@plt+0xaf998> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne bb1e0 <__cxa_atexit@plt+0xaf9b8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [pc, #100] @ bb234 <__cxa_atexit@plt+0xafa0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b c7852c <__cxa_atexit@plt+0xc6cd04> │ │ │ │ - ldr r3, [pc, #68] @ bb22c <__cxa_atexit@plt+0xafa04> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + rsceq fp, r9, r4, lsl #18 │ │ │ │ + ldrheq r6, [fp], #80 @ 0x50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ baad0 <__cxa_atexit@plt+0xaf2a8> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb21c <__cxa_atexit@plt+0xaf9f4> │ │ │ │ - ldr r3, [pc, #44] @ bb238 <__cxa_atexit@plt+0xafa10> │ │ │ │ + ldr r3, [pc, #12] @ baad4 <__cxa_atexit@plt+0xaf2ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrdeq fp, [r9], #128 @ 0x80 @ │ │ │ │ + sbcseq r6, fp, ip, ror #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ bab0c <__cxa_atexit@plt+0xaf2e4> │ │ │ │ + ldr r3, [pc, #32] @ bab10 <__cxa_atexit@plt+0xaf2e8> │ │ │ │ + str r7, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #20] @ bab14 <__cxa_atexit@plt+0xaf2ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ bb230 <__cxa_atexit@plt+0xafa08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - sbcseq r5, fp, r8, lsr r9 │ │ │ │ - smlaleq sl, r9, r0, lr │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ bb258 <__cxa_atexit@plt+0xafa30> │ │ │ │ - str r7, [r5, #8] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsheq r6, [fp], #36 @ 0x24 │ │ │ │ + sbcseq r6, fp, ip, ror #5 │ │ │ │ + sbcseq r6, fp, ip, lsl r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ bab3c <__cxa_atexit@plt+0xaf314> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb28c <__cxa_atexit@plt+0xafa64> │ │ │ │ - ldr r3, [pc, #32] @ bb29c <__cxa_atexit@plt+0xafa74> │ │ │ │ + b a83d34 <__cxa_atexit@plt+0xa7850c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r6, fp, r8, ror #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ babac <__cxa_atexit@plt+0xaf384> │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq bab94 <__cxa_atexit@plt+0xaf36c> │ │ │ │ + ldr r3, [pc, #60] @ babb0 <__cxa_atexit@plt+0xaf388> │ │ │ │ + mov sl, r8 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r7, {r3, r9} │ │ │ │ + beq baba0 <__cxa_atexit@plt+0xaf378> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + add r5, r7, #8 │ │ │ │ + mov r7, sl │ │ │ │ + b aa3684 <__cxa_atexit@plt+0xa97e5c> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ bb2a0 <__cxa_atexit@plt+0xafa78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - sbcseq r5, fp, r8, asr #17 │ │ │ │ - sbcseq r5, fp, r0, ror #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bb304 <__cxa_atexit@plt+0xafadc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bb2fc <__cxa_atexit@plt+0xafad4> │ │ │ │ - ldr r3, [pc, #52] @ bb30c <__cxa_atexit@plt+0xafae4> │ │ │ │ - ldr r9, [pc, #52] @ bb310 <__cxa_atexit@plt+0xafae8> │ │ │ │ - ldr r2, [pc, #52] @ bb314 <__cxa_atexit@plt+0xafaec> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + sbcseq r6, fp, r4, ror r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ babf4 <__cxa_atexit@plt+0xaf3cc> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq babec <__cxa_atexit@plt+0xaf3c4> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b aa3684 <__cxa_atexit@plt+0xa97e5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, fp, r4, lsl #18 │ │ │ │ - sbcseq r5, fp, r4, lsl r9 │ │ │ │ - rsceq sl, r9, ip, asr #26 │ │ │ │ - ldrsheq r5, [fp], #140 @ 0x8c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq r6, fp, r0, lsr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b aa3684 <__cxa_atexit@plt+0xa97e5c> │ │ │ │ + sbcseq r6, fp, ip, ror r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi bb360 <__cxa_atexit@plt+0xafb38> │ │ │ │ - ldr r7, [pc, #52] @ bb370 <__cxa_atexit@plt+0xafb48> │ │ │ │ + bhi bac80 <__cxa_atexit@plt+0xaf458> │ │ │ │ + ldr r7, [pc, #84] @ bac90 <__cxa_atexit@plt+0xaf468> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq bb354 <__cxa_atexit@plt+0xafb2c> │ │ │ │ + beq bac74 <__cxa_atexit@plt+0xaf44c> │ │ │ │ + ldr r7, [pc, #64] @ bac94 <__cxa_atexit@plt+0xaf46c> │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #52] @ bac98 <__cxa_atexit@plt+0xaf470> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b bb384 <__cxa_atexit@plt+0xafb5c> │ │ │ │ + mov r9, r3 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bb374 <__cxa_atexit@plt+0xafb4c> │ │ │ │ + ldr r7, [pc, #20] @ bac9c <__cxa_atexit@plt+0xaf474> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq r5, fp, r4, asr #17 │ │ │ │ - ldrheq r5, [fp], #128 @ 0x80 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq fp, r9, r4, lsr r7 │ │ │ │ + sbcseq r6, fp, r4, lsr #8 │ │ │ │ + ldrsheq r6, [fp], #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #236] @ bb478 <__cxa_atexit@plt+0xafc50> │ │ │ │ - ldr r1, [pc, #236] @ bb47c <__cxa_atexit@plt+0xafc54> │ │ │ │ - ldr r0, [pc, #236] @ bb480 <__cxa_atexit@plt+0xafc58> │ │ │ │ - mov r3, r7 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq bb430 <__cxa_atexit@plt+0xafc08> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq bb420 <__cxa_atexit@plt+0xafbf8> │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi bb3f4 <__cxa_atexit@plt+0xafbcc> │ │ │ │ - cmp fp, r3 │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - bhi bb448 <__cxa_atexit@plt+0xafc20> │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - mov r3, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bne bb3a0 <__cxa_atexit@plt+0xafb78> │ │ │ │ - b bb43c <__cxa_atexit@plt+0xafc14> │ │ │ │ - cmp fp, r3 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - bhi bb45c <__cxa_atexit@plt+0xafc34> │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - mov r3, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bne bb3a0 <__cxa_atexit@plt+0xafb78> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #24] @ baccc <__cxa_atexit@plt+0xaf4a4> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ bacd0 <__cxa_atexit@plt+0xaf4a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrdeq fp, [r9], #100 @ 0x64 @ │ │ │ │ + sbcseq r6, fp, r4, asr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ bad00 <__cxa_atexit@plt+0xaf4d8> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ bad04 <__cxa_atexit@plt+0xaf4dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq fp, r9, r0, lsr #13 │ │ │ │ + sbcseq r6, fp, r0, lsl #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ bad3c <__cxa_atexit@plt+0xaf514> │ │ │ │ + ldr r3, [pc, #32] @ bad40 <__cxa_atexit@plt+0xaf518> │ │ │ │ + str r7, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #20] @ bad44 <__cxa_atexit@plt+0xaf51c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ bb48c <__cxa_atexit@plt+0xafc64> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r6, fp, r4, asr #1 │ │ │ │ + ldrheq r6, [fp], #12 │ │ │ │ + sbcseq r6, fp, r0, lsr r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ bad6c <__cxa_atexit@plt+0xaf544> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a83d34 <__cxa_atexit@plt+0xa7850c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsheq r6, [fp], #44 @ 0x2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ baddc <__cxa_atexit@plt+0xaf5b4> │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq badc4 <__cxa_atexit@plt+0xaf59c> │ │ │ │ + ldr r3, [pc, #60] @ bade0 <__cxa_atexit@plt+0xaf5b8> │ │ │ │ + mov sl, r8 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r7, {r3, r9} │ │ │ │ + beq badd0 <__cxa_atexit@plt+0xaf5a8> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + add r5, r7, #8 │ │ │ │ + mov r7, sl │ │ │ │ + b aa25d4 <__cxa_atexit@plt+0xa96dac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ bb484 <__cxa_atexit@plt+0xafc5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ bb488 <__cxa_atexit@plt+0xafc60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - ldrsbeq r5, [fp], #120 @ 0x78 │ │ │ │ - sbcseq r5, fp, r4, asr #15 │ │ │ │ - ldrsheq r5, [fp], #116 @ 0x74 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + sbcseq r6, fp, r8, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ bae24 <__cxa_atexit@plt+0xaf5fc> │ │ │ │ mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb4cc <__cxa_atexit@plt+0xafca4> │ │ │ │ - ldr r3, [pc, #40] @ bb4e0 <__cxa_atexit@plt+0xafcb8> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ bb4e4 <__cxa_atexit@plt+0xafcbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq bae1c <__cxa_atexit@plt+0xaf5f4> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov sl, r7 │ │ │ │ + b aa25d4 <__cxa_atexit@plt+0xa96dac> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - sbcseq r5, fp, r4, lsl #13 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq r6, fp, r4, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb524 <__cxa_atexit@plt+0xafcfc> │ │ │ │ - ldr r3, [pc, #40] @ bb538 <__cxa_atexit@plt+0xafd10> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ bb53c <__cxa_atexit@plt+0xafd14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - sbcseq r5, fp, ip, lsr #12 │ │ │ │ - sbcseq r5, fp, r4, ror #13 │ │ │ │ + mov sl, r7 │ │ │ │ + b aa25d4 <__cxa_atexit@plt+0xa96dac> │ │ │ │ + smullseq r6, fp, r0, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi bb588 <__cxa_atexit@plt+0xafd60> │ │ │ │ - ldr r7, [pc, #52] @ bb598 <__cxa_atexit@plt+0xafd70> │ │ │ │ + bhi baeb0 <__cxa_atexit@plt+0xaf688> │ │ │ │ + ldr r7, [pc, #84] @ baec0 <__cxa_atexit@plt+0xaf698> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq bb57c <__cxa_atexit@plt+0xafd54> │ │ │ │ + beq baea4 <__cxa_atexit@plt+0xaf67c> │ │ │ │ + ldr r7, [pc, #64] @ baec4 <__cxa_atexit@plt+0xaf69c> │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #52] @ baec8 <__cxa_atexit@plt+0xaf6a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b bb384 <__cxa_atexit@plt+0xafb5c> │ │ │ │ + mov r9, r3 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bb59c <__cxa_atexit@plt+0xafd74> │ │ │ │ + ldr r7, [pc, #20] @ baecc <__cxa_atexit@plt+0xaf6a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - smullseq r5, fp, ip, r6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb5d0 <__cxa_atexit@plt+0xafda8> │ │ │ │ - ldr r3, [pc, #32] @ bb5e0 <__cxa_atexit@plt+0xafdb8> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq fp, r9, r4, lsl #10 │ │ │ │ + sbcseq r6, fp, r8, lsr r2 │ │ │ │ + sbcseq r6, fp, ip, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ baefc <__cxa_atexit@plt+0xaf6d4> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ bb5e4 <__cxa_atexit@plt+0xafdbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbcseq r5, fp, r4, ror #12 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ bb61c <__cxa_atexit@plt+0xafdf4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq bb614 <__cxa_atexit@plt+0xafdec> │ │ │ │ - b bb628 <__cxa_atexit@plt+0xafe00> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ baf00 <__cxa_atexit@plt+0xaf6d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - beq bb654 <__cxa_atexit@plt+0xafe2c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne bb674 <__cxa_atexit@plt+0xafe4c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r9 │ │ │ │ + rsceq fp, r9, r4, lsr #9 │ │ │ │ + ldrsbeq r6, [fp], #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ baf30 <__cxa_atexit@plt+0xaf708> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ baf34 <__cxa_atexit@plt+0xaf70c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b c2c1b4 <__cxa_atexit@plt+0xc2098c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq fp, r9, r0, ror r4 │ │ │ │ + smullseq r6, fp, r4, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ baf6c <__cxa_atexit@plt+0xaf744> │ │ │ │ + ldr r3, [pc, #32] @ baf70 <__cxa_atexit@plt+0xaf748> │ │ │ │ + str r7, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #20] @ baf74 <__cxa_atexit@plt+0xaf74c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [pc, #100] @ bb6c8 <__cxa_atexit@plt+0xafea0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b c7859c <__cxa_atexit@plt+0xc6cd74> │ │ │ │ - ldr r3, [pc, #68] @ bb6c0 <__cxa_atexit@plt+0xafe98> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smullseq r5, fp, r4, lr │ │ │ │ + sbcseq r5, fp, ip, lsl #29 │ │ │ │ + sbcseq r6, fp, r4, asr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ baf9c <__cxa_atexit@plt+0xaf774> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb6b0 <__cxa_atexit@plt+0xafe88> │ │ │ │ - ldr r3, [pc, #44] @ bb6cc <__cxa_atexit@plt+0xafea4> │ │ │ │ + b a83d34 <__cxa_atexit@plt+0xa7850c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r6, fp, r0, lsl r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ bb01c <__cxa_atexit@plt+0xaf7f4> │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + beq baffc <__cxa_atexit@plt+0xaf7d4> │ │ │ │ + ldr r3, [pc, #76] @ bb020 <__cxa_atexit@plt+0xaf7f8> │ │ │ │ + mov sl, r8 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + beq bb00c <__cxa_atexit@plt+0xaf7e4> │ │ │ │ + ldr r7, [pc, #56] @ bb024 <__cxa_atexit@plt+0xaf7fc> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, sl │ │ │ │ + b a985e4 <__cxa_atexit@plt+0xa8cdbc> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ bb6c4 <__cxa_atexit@plt+0xafe9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - sbcseq r5, fp, r4, lsl #11 │ │ │ │ - strdeq sl, [r9], #156 @ 0x9c @ │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ bb6ec <__cxa_atexit@plt+0xafec4> │ │ │ │ - str r7, [r5, #8] │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + sbcseq r6, fp, r8, lsl #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ bb070 <__cxa_atexit@plt+0xaf848> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq bb068 <__cxa_atexit@plt+0xaf840> │ │ │ │ + ldr r3, [pc, #28] @ bb074 <__cxa_atexit@plt+0xaf84c> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + mov sl, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a985e4 <__cxa_atexit@plt+0xa8cdbc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq r6, fp, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ bb0a0 <__cxa_atexit@plt+0xaf878> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + b a985e4 <__cxa_atexit@plt+0xa8cdbc> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + sbcseq r6, fp, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb100 <__cxa_atexit@plt+0xaf8d8> │ │ │ │ + ldr r2, [pc, #52] @ bb108 <__cxa_atexit@plt+0xaf8e0> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r1, [pc, #44] @ bb10c <__cxa_atexit@plt+0xaf8e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #28] @ bb110 <__cxa_atexit@plt+0xaf8e8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 581534 <__cxa_atexit@plt+0x575d0c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq sl, r9, r4, lsl pc │ │ │ │ + rsceq fp, r9, r0, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb720 <__cxa_atexit@plt+0xafef8> │ │ │ │ - ldr r3, [pc, #32] @ bb730 <__cxa_atexit@plt+0xaff08> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb148 <__cxa_atexit@plt+0xaf920> │ │ │ │ + ldr r2, [pc, #28] @ bb154 <__cxa_atexit@plt+0xaf92c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + rsceq sl, r9, ip, ror #29 │ │ │ │ + smullseq r5, fp, r8, pc @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bb1d8 <__cxa_atexit@plt+0xaf9b0> │ │ │ │ + ldr r3, [pc, #108] @ bb1f0 <__cxa_atexit@plt+0xaf9c8> │ │ │ │ + ldr lr, [pc, #108] @ bb1f4 <__cxa_atexit@plt+0xaf9cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ bb734 <__cxa_atexit@plt+0xaff0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + ldr r3, [pc, #84] @ bb1f8 <__cxa_atexit@plt+0xaf9d0> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r1, #16]! │ │ │ │ + ldr r3, [pc, #68] @ bb1fc <__cxa_atexit@plt+0xaf9d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + str lr, [r7, #40] @ 0x28 │ │ │ │ + str r3, [r2, #28]! │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ + str r1, [r7, #48] @ 0x30 │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ bb200 <__cxa_atexit@plt+0xaf9d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - sbcseq r5, fp, r4, lsl r5 │ │ │ │ - sbcseq r5, fp, ip, asr r5 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + smlaleq sl, r9, r8, lr │ │ │ │ + rsceq sl, r9, r8, lsl #29 │ │ │ │ + rsceq sl, r9, r8, ror lr │ │ │ │ + sbcseq r5, fp, r4, lsr #30 │ │ │ │ + sbcseq r5, fp, r8, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi bb798 <__cxa_atexit@plt+0xaff70> │ │ │ │ + bhi bb260 <__cxa_atexit@plt+0xafa38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq bb790 <__cxa_atexit@plt+0xaff68> │ │ │ │ - ldr r3, [pc, #52] @ bb7a0 <__cxa_atexit@plt+0xaff78> │ │ │ │ - ldr r9, [pc, #52] @ bb7a4 <__cxa_atexit@plt+0xaff7c> │ │ │ │ - ldr r2, [pc, #52] @ bb7a8 <__cxa_atexit@plt+0xaff80> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq bb258 <__cxa_atexit@plt+0xafa30> │ │ │ │ + ldr r8, [pc, #48] @ bb268 <__cxa_atexit@plt+0xafa40> │ │ │ │ + ldr r9, [pc, #48] @ bb26c <__cxa_atexit@plt+0xafa44> │ │ │ │ + ldr r3, [pc, #48] @ bb270 <__cxa_atexit@plt+0xafa48> │ │ │ │ + add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ + b 57d614 <__cxa_atexit@plt+0x571dec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, fp, r0, lsl #10 │ │ │ │ - sbcseq r5, fp, r0, lsl r5 │ │ │ │ - strhteq sl, [r9], #136 @ 0x88 │ │ │ │ - ldrsheq r5, [fp], #72 @ 0x48 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + sbcseq r5, fp, r0, lsr fp │ │ │ │ + sbcseq r5, fp, ip, lsr fp │ │ │ │ + strdeq sl, [r9], #208 @ 0xd0 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb2c4 <__cxa_atexit@plt+0xafa9c> │ │ │ │ + ldr r2, [pc, #36] @ bb2cc <__cxa_atexit@plt+0xafaa4> │ │ │ │ + ldr r1, [pc, #36] @ bb2d0 <__cxa_atexit@plt+0xafaa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r5, fp, ip, lsl #29 │ │ │ │ + rsceq sl, r9, r4, asr #26 │ │ │ │ + sbcseq r5, fp, r8, asr #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb7f4 <__cxa_atexit@plt+0xaffcc> │ │ │ │ - ldr r7, [pc, #52] @ bb804 <__cxa_atexit@plt+0xaffdc> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bb320 <__cxa_atexit@plt+0xafaf8> │ │ │ │ + ldr r7, [pc, #56] @ bb338 <__cxa_atexit@plt+0xafb10> │ │ │ │ + ldr r2, [pc, #56] @ bb33c <__cxa_atexit@plt+0xafb14> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq bb7e8 <__cxa_atexit@plt+0xaffc0> │ │ │ │ - mov r7, r9 │ │ │ │ - b bb818 <__cxa_atexit@plt+0xafff0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bb808 <__cxa_atexit@plt+0xaffe0> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #24] @ bb340 <__cxa_atexit@plt+0xafb18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq r5, fp, r0, asr #9 │ │ │ │ - sbcseq r5, fp, ip, lsr #9 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + sbcseq r5, fp, ip, lsl lr │ │ │ │ + sbcseq r5, fp, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #236] @ bb90c <__cxa_atexit@plt+0xb00e4> │ │ │ │ - ldr r1, [pc, #236] @ bb910 <__cxa_atexit@plt+0xb00e8> │ │ │ │ - ldr r0, [pc, #236] @ bb914 <__cxa_atexit@plt+0xb00ec> │ │ │ │ - mov r3, r7 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq bb8c4 <__cxa_atexit@plt+0xb009c> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq bb8b4 <__cxa_atexit@plt+0xb008c> │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi bb888 <__cxa_atexit@plt+0xb0060> │ │ │ │ - cmp fp, r3 │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - bhi bb8dc <__cxa_atexit@plt+0xb00b4> │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - mov r3, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bne bb834 <__cxa_atexit@plt+0xb000c> │ │ │ │ - b bb8d0 <__cxa_atexit@plt+0xb00a8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - bhi bb8f0 <__cxa_atexit@plt+0xb00c8> │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - mov r3, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bne bb834 <__cxa_atexit@plt+0xb000c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi bb37c <__cxa_atexit@plt+0xafb54> │ │ │ │ + ldr r2, [pc, #36] @ bb384 <__cxa_atexit@plt+0xafb5c> │ │ │ │ + ldr r1, [pc, #36] @ bb388 <__cxa_atexit@plt+0xafb60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ bb920 <__cxa_atexit@plt+0xb00f8> │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldrsbeq r5, [fp], #212 @ 0xd4 │ │ │ │ + rsceq sl, r9, ip, lsl #25 │ │ │ │ + smullseq r5, fp, r0, sp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bb3d8 <__cxa_atexit@plt+0xafbb0> │ │ │ │ + ldr r7, [pc, #56] @ bb3f0 <__cxa_atexit@plt+0xafbc8> │ │ │ │ + ldr r2, [pc, #56] @ bb3f4 <__cxa_atexit@plt+0xafbcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ bb918 <__cxa_atexit@plt+0xb00f0> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #24] @ bb3f8 <__cxa_atexit@plt+0xafbd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #4 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ bb91c <__cxa_atexit@plt+0xb00f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + sbcseq r5, fp, r4, ror #26 │ │ │ │ + sbcseq r5, fp, ip, asr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - ldrsbeq r5, [fp], #52 @ 0x34 │ │ │ │ - sbcseq r5, fp, r0, asr #7 │ │ │ │ - ldrsheq r5, [fp], #48 @ 0x30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb960 <__cxa_atexit@plt+0xb0138> │ │ │ │ - ldr r3, [pc, #40] @ bb974 <__cxa_atexit@plt+0xb014c> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ bb978 <__cxa_atexit@plt+0xb0150> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r5, fp, r8, ror #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ bb468 <__cxa_atexit@plt+0xafc40> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - ldrsbeq r5, [fp], #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb9b8 <__cxa_atexit@plt+0xb0190> │ │ │ │ - ldr r3, [pc, #40] @ bb9cc <__cxa_atexit@plt+0xb01a4> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ bb9d0 <__cxa_atexit@plt+0xb01a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + sbcseq r5, fp, r8, asr sp │ │ │ │ + sbcseq r5, fp, r4, lsr #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ bb490 <__cxa_atexit@plt+0xafc68> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - sbcseq r5, fp, r8, ror r2 │ │ │ │ - sbcseq r5, fp, r0, ror #5 │ │ │ │ + sbcseq r5, fp, r4, lsl sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ bb4b4 <__cxa_atexit@plt+0xafc8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r9, ip, lsr #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ bb4d8 <__cxa_atexit@plt+0xafcb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r9, r8, lsl #23 │ │ │ │ + sbcseq r5, fp, r8, lsr #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi bb534 <__cxa_atexit@plt+0xafd0c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq bb52c <__cxa_atexit@plt+0xafd04> │ │ │ │ + ldr r3, [pc, #44] @ bb53c <__cxa_atexit@plt+0xafd14> │ │ │ │ + ldr r2, [pc, #44] @ bb540 <__cxa_atexit@plt+0xafd18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 760028 <__cxa_atexit@plt+0x754800> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r5, fp, r4, ror #27 │ │ │ │ + rsceq sl, r9, ip, lsl fp │ │ │ │ + ldrsbeq r5, [fp], #220 @ 0xdc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi bba1c <__cxa_atexit@plt+0xb01f4> │ │ │ │ - ldr r7, [pc, #52] @ bba2c <__cxa_atexit@plt+0xb0204> │ │ │ │ - tst r9, #3 │ │ │ │ + bhi bb5b0 <__cxa_atexit@plt+0xafd88> │ │ │ │ + ldr r3, [pc, #88] @ bb5c0 <__cxa_atexit@plt+0xafd98> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + beq bb58c <__cxa_atexit@plt+0xafd64> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq bb59c <__cxa_atexit@plt+0xafd74> │ │ │ │ + ldr r7, [pc, #68] @ bb5cc <__cxa_atexit@plt+0xafda4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq bba10 <__cxa_atexit@plt+0xb01e8> │ │ │ │ - mov r7, r9 │ │ │ │ - b bb818 <__cxa_atexit@plt+0xafff0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bba30 <__cxa_atexit@plt+0xb0208> │ │ │ │ + ldr r8, [pc, #32] @ bb5c4 <__cxa_atexit@plt+0xafd9c> │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, sl │ │ │ │ + add r8, pc, r8 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #16] @ bb5c8 <__cxa_atexit@plt+0xafda0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - smullseq r5, fp, r8, r2 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + sbcseq r5, fp, ip, ror fp │ │ │ │ + sbcseq r5, fp, r0, lsl #27 │ │ │ │ + smullseq r5, fp, r4, sp │ │ │ │ + sbcseq r5, fp, r4, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq bb5f8 <__cxa_atexit@plt+0xafdd0> │ │ │ │ + ldr r7, [pc, #28] @ bb60c <__cxa_atexit@plt+0xafde4> │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r8, [pc, #16] @ bb610 <__cxa_atexit@plt+0xafde8> │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + sbcseq r5, fp, r8, lsr #26 │ │ │ │ + sbcseq r5, fp, r4, lsr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bba9c <__cxa_atexit@plt+0xb0274> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ bbab8 <__cxa_atexit@plt+0xb0290> │ │ │ │ + bhi bb644 <__cxa_atexit@plt+0xafe1c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bb64c <__cxa_atexit@plt+0xafe24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bbaa4 <__cxa_atexit@plt+0xb027c> │ │ │ │ - ldr r3, [pc, #76] @ bbabc <__cxa_atexit@plt+0xb0294> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - beq bba8c <__cxa_atexit@plt+0xb0264> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbb2c <__cxa_atexit@plt+0xb0304> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f15a0 <__cxa_atexit@plt+0x7e5d78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bbac0 <__cxa_atexit@plt+0xb0298> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + rsceq sl, r9, r4, asr #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bb700 <__cxa_atexit@plt+0xafed8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr lr, [pc, #140] @ bb708 <__cxa_atexit@plt+0xafee0> │ │ │ │ + str r7, [r0, #-8]! │ │ │ │ + mov r1, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + beq bb6d0 <__cxa_atexit@plt+0xafea8> │ │ │ │ + ldr sl, [pc, #112] @ bb70c <__cxa_atexit@plt+0xafee4> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr lr, [r8, #7] │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r1] │ │ │ │ + and r1, lr, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + str sl, [r2] │ │ │ │ + beq bb6e0 <__cxa_atexit@plt+0xafeb8> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne bb6fc <__cxa_atexit@plt+0xafed4> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r9, r0, lsr #11 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - sbcseq r5, fp, ip, lsl r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bbb08 <__cxa_atexit@plt+0xb02e0> │ │ │ │ - ldr r7, [pc, #52] @ bbb1c <__cxa_atexit@plt+0xb02f4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq bbafc <__cxa_atexit@plt+0xb02d4> │ │ │ │ - mov r7, r9 │ │ │ │ - b bbb2c <__cxa_atexit@plt+0xb0304> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bbb20 <__cxa_atexit@plt+0xb02f8> │ │ │ │ + ldr r1, [pc, #40] @ bb710 <__cxa_atexit@plt+0xafee8> │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + mov r5, r0 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrheq r5, [fp], #24 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsceq sl, r9, ip, ror #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr lr, [pc, #244] @ bbc2c <__cxa_atexit@plt+0xb0404> │ │ │ │ - ldr r8, [pc, #244] @ bbc30 <__cxa_atexit@plt+0xb0408> │ │ │ │ - mov r0, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r3, r6, r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq bbbd0 <__cxa_atexit@plt+0xb03a8> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bbbbc <__cxa_atexit@plt+0xb0394> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #16 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc bbc10 <__cxa_atexit@plt+0xb03e8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - add sl, r1, #16 │ │ │ │ - add r0, r0, #16 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - add r9, r1, #4 │ │ │ │ - mov r1, sl │ │ │ │ - tst r2, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bne bbb48 <__cxa_atexit@plt+0xb0320> │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r1, [pc, #80] @ bb77c <__cxa_atexit@plt+0xaff54> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq bb758 <__cxa_atexit@plt+0xaff30> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne bb770 <__cxa_atexit@plt+0xaff48> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bbc20 <__cxa_atexit@plt+0xb03f8> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #64] @ bbc34 <__cxa_atexit@plt+0xb040c> │ │ │ │ - add r2, r3, #5 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #56] @ bbc38 <__cxa_atexit@plt+0xb0410> │ │ │ │ + ldr r3, [pc, #32] @ bb780 <__cxa_atexit@plt+0xaff58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + strdeq sl, [r9], #140 @ 0x8c @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bb7b4 <__cxa_atexit@plt+0xaff8c> │ │ │ │ + ldr r3, [pc, #32] @ bb7c0 <__cxa_atexit@plt+0xaff98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + strhteq sl, [r9], #140 @ 0x8c │ │ │ │ + sbcseq r5, fp, ip, asr r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb804 <__cxa_atexit@plt+0xaffdc> │ │ │ │ + ldr r8, [pc, #40] @ bb80c <__cxa_atexit@plt+0xaffe4> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #32] @ bb810 <__cxa_atexit@plt+0xaffe8> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r1, r7, lr} │ │ │ │ - add r7, r3, #14 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe8 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - rsceq sl, r9, r4, lsl #8 │ │ │ │ - rsceq sl, r9, r0, lsl r4 │ │ │ │ + sbcseq r5, fp, r8, lsr r9 │ │ │ │ + rsceq sl, r9, r4, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bbca4 <__cxa_atexit@plt+0xb047c> │ │ │ │ + bhi bb848 <__cxa_atexit@plt+0xb0020> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ bbcc0 <__cxa_atexit@plt+0xb0498> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bb850 <__cxa_atexit@plt+0xb0028> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r9, r0, asr #15 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi bb8dc <__cxa_atexit@plt+0xb00b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bb8e8 <__cxa_atexit@plt+0xb00c0> │ │ │ │ + ldr lr, [pc, #116] @ bb8f8 <__cxa_atexit@plt+0xb00d0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ bb8fc <__cxa_atexit@plt+0xb00d4> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ bb900 <__cxa_atexit@plt+0xb00d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bbcac <__cxa_atexit@plt+0xb0484> │ │ │ │ - ldr r3, [pc, #76] @ bbcc4 <__cxa_atexit@plt+0xb049c> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - beq bbc94 <__cxa_atexit@plt+0xb046c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbd34 <__cxa_atexit@plt+0xb050c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r5, [pc, #64] @ bb904 <__cxa_atexit@plt+0xb00dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r2, [pc, #60] @ bb908 <__cxa_atexit@plt+0xb00e0> │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bbcc8 <__cxa_atexit@plt+0xb04a0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + rsceq sl, r9, r4, ror #14 │ │ │ │ + rsceq sl, r9, ip, lsr #15 │ │ │ │ + rsceq sl, r9, r4, ror #14 │ │ │ │ + rsceq sl, r9, r4, asr r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb940 <__cxa_atexit@plt+0xb0118> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bb948 <__cxa_atexit@plt+0xb0120> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlaleq sl, r9, r8, r3 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - sbcseq r5, fp, r8, lsl r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bbd10 <__cxa_atexit@plt+0xb04e8> │ │ │ │ - ldr r7, [pc, #52] @ bbd24 <__cxa_atexit@plt+0xb04fc> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq bbd04 <__cxa_atexit@plt+0xb04dc> │ │ │ │ - mov r7, r9 │ │ │ │ - b bbd34 <__cxa_atexit@plt+0xb050c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + rsceq sl, r9, r8, asr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bb9cc <__cxa_atexit@plt+0xb01a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bb9d8 <__cxa_atexit@plt+0xb01b0> │ │ │ │ + ldr lr, [pc, #104] @ bb9e8 <__cxa_atexit@plt+0xb01c0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [pc, #96] @ bb9ec <__cxa_atexit@plt+0xb01c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + ldr r5, [pc, #72] @ bb9f0 <__cxa_atexit@plt+0xb01c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [pc, #68] @ bb9f4 <__cxa_atexit@plt+0xb01cc> │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bbd28 <__cxa_atexit@plt+0xb0500> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrheq r4, [fp], #244 @ 0xf4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr lr, [pc, #276] @ bbe54 <__cxa_atexit@plt+0xb062c> │ │ │ │ - ldr r8, [pc, #276] @ bbe58 <__cxa_atexit@plt+0xb0630> │ │ │ │ - mov r9, r6 │ │ │ │ - mov r0, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq sl, r9, r8, asr #13 │ │ │ │ + rsceq sl, r9, r4, lsl #13 │ │ │ │ + rsceq sl, r9, r0, ror r6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r6, r9, r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq bbdd8 <__cxa_atexit@plt+0xb05b0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bbdc8 <__cxa_atexit@plt+0xb05a0> │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi bba70 <__cxa_atexit@plt+0xb0248> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc bbe34 <__cxa_atexit@plt+0xb060c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, r3, #16 │ │ │ │ - add r0, r0, #16 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add sl, r3, #4 │ │ │ │ - mov r3, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bne bbd54 <__cxa_atexit@plt+0xb052c> │ │ │ │ - add r6, r9, r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, sl, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bbe44 <__cxa_atexit@plt+0xb061c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str sl, [r3] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr lr, [pc, #92] @ bbe5c <__cxa_atexit@plt+0xb0634> │ │ │ │ - add r1, r6, #13 │ │ │ │ - add r0, r6, #5 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #80] @ bbe60 <__cxa_atexit@plt+0xb0638> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #76] @ bbe64 <__cxa_atexit@plt+0xb063c> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bba7c <__cxa_atexit@plt+0xb0254> │ │ │ │ + ldr lr, [pc, #100] @ bba8c <__cxa_atexit@plt+0xb0264> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ bba90 <__cxa_atexit@plt+0xb0268> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ bba94 <__cxa_atexit@plt+0xb026c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - stmib r6, {r2, r7, r8} │ │ │ │ - add r2, r6, #16 │ │ │ │ - add r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - bx ip │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r9 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - strdeq sl, [r9], #20 @ │ │ │ │ - rsceq sl, r9, r4, lsl r2 │ │ │ │ - strdeq sl, [r9], #24 @ │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + rsceq sl, r9, r0, asr #11 │ │ │ │ + rsceq sl, r9, ip, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bbed0 <__cxa_atexit@plt+0xb06a8> │ │ │ │ + bhi bbacc <__cxa_atexit@plt+0xb02a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ bbeec <__cxa_atexit@plt+0xb06c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bbed8 <__cxa_atexit@plt+0xb06b0> │ │ │ │ - ldr r3, [pc, #76] @ bbef0 <__cxa_atexit@plt+0xb06c8> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - beq bbec0 <__cxa_atexit@plt+0xb0698> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbf60 <__cxa_atexit@plt+0xb0738> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bbef4 <__cxa_atexit@plt+0xb06cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bbad4 <__cxa_atexit@plt+0xb02ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r9, ip, ror #2 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r4, [fp], #208 @ 0xd0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + rsceq sl, r9, ip, lsr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi bbf3c <__cxa_atexit@plt+0xb0714> │ │ │ │ - ldr r7, [pc, #52] @ bbf50 <__cxa_atexit@plt+0xb0728> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq bbf30 <__cxa_atexit@plt+0xb0708> │ │ │ │ - mov r7, r9 │ │ │ │ - b bbf60 <__cxa_atexit@plt+0xb0738> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi bbb5c <__cxa_atexit@plt+0xb0334> │ │ │ │ + ldr lr, [pc, #108] @ bbb68 <__cxa_atexit@plt+0xb0340> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + beq bbb44 <__cxa_atexit@plt+0xb031c> │ │ │ │ + ldr r2, [pc, #68] @ bbb6c <__cxa_atexit@plt+0xb0344> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3] │ │ │ │ + beq bbb54 <__cxa_atexit@plt+0xb032c> │ │ │ │ + b bbbb0 <__cxa_atexit@plt+0xb0388> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bbf54 <__cxa_atexit@plt+0xb072c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r4, fp, ip, lsl #27 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr lr, [pc, #228] @ bc050 <__cxa_atexit@plt+0xb0828> │ │ │ │ - ldr r8, [pc, #228] @ bc054 <__cxa_atexit@plt+0xb082c> │ │ │ │ - mov r0, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r3, r6, r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq bc004 <__cxa_atexit@plt+0xb07dc> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq bbff0 <__cxa_atexit@plt+0xb07c8> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #16 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc bc034 <__cxa_atexit@plt+0xb080c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - add sl, r1, #16 │ │ │ │ - add r0, r0, #16 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - add r9, r1, #4 │ │ │ │ - mov r1, sl │ │ │ │ - tst r2, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bne bbf7c <__cxa_atexit@plt+0xb0754> │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r2, [pc, #28] @ bbba4 <__cxa_atexit@plt+0xb037c> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq bbb9c <__cxa_atexit@plt+0xb0374> │ │ │ │ + b bbbb0 <__cxa_atexit@plt+0xb0388> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bc044 <__cxa_atexit@plt+0xb081c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r9, [r6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #48] @ bc058 <__cxa_atexit@plt+0xb0830> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r7, r3, #6 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r3, #12]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + mov ip, fp │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne bbc3c <__cxa_atexit@plt+0xb0414> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bbca0 <__cxa_atexit@plt+0xb0478> │ │ │ │ + ldr lr, [pc, #232] @ bbcd4 <__cxa_atexit@plt+0xb04ac> │ │ │ │ + ldr r0, [pc, #232] @ bbcd8 <__cxa_atexit@plt+0xb04b0> │ │ │ │ + sub r1, r3, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov fp, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r0, [r5, #16] │ │ │ │ + ldr r5, [pc, #204] @ bbcdc <__cxa_atexit@plt+0xb04b4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [pc, #200] @ bbce0 <__cxa_atexit@plt+0xb04b8> │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc bbcb4 <__cxa_atexit@plt+0xb048c> │ │ │ │ + ldr r1, [pc, #120] @ bbcc8 <__cxa_atexit@plt+0xb04a0> │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + ldr r0, [pc, #88] @ bbccc <__cxa_atexit@plt+0xb04a4> │ │ │ │ + mov r1, r6 │ │ │ │ + add lr, r5, #12 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #72] @ bbcd0 <__cxa_atexit@plt+0xb04a8> │ │ │ │ + mov r8, fp │ │ │ │ + mov r5, r3 │ │ │ │ + mov fp, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ + b 7f1610 <__cxa_atexit@plt+0x7e5de8> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe8 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - ldrdeq r9, [r9], #244 @ 0xf4 @ │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + rsceq sl, r9, ip, asr #7 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + rsceq sl, r9, r0, ror #8 │ │ │ │ + rsceq sl, r9, ip, lsl r4 │ │ │ │ + rsceq sl, r9, r8, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc0d0 <__cxa_atexit@plt+0xb08a8> │ │ │ │ - ldr r2, [pc, #128] @ bc0f8 <__cxa_atexit@plt+0xb08d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc0d8 <__cxa_atexit@plt+0xb08b0> │ │ │ │ - ldr r3, [pc, #104] @ bc0fc <__cxa_atexit@plt+0xb08d4> │ │ │ │ - ldr r2, [pc, #104] @ bc100 <__cxa_atexit@plt+0xb08d8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ + bhi bbd30 <__cxa_atexit@plt+0xb0508> │ │ │ │ + ldr r2, [pc, #56] @ bbd38 <__cxa_atexit@plt+0xb0510> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ bbd3c <__cxa_atexit@plt+0xb0514> │ │ │ │ + add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - beq bc0c0 <__cxa_atexit@plt+0xb0898> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbf60 <__cxa_atexit@plt+0xb0738> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bc104 <__cxa_atexit@plt+0xb08dc> │ │ │ │ - ldr r5, [pc, #36] @ bc108 <__cxa_atexit@plt+0xb08e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ bbd40 <__cxa_atexit@plt+0xb0518> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r9, r0, lsl #31 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - rsceq r9, r9, r0, ror #30 │ │ │ │ - ldrsheq r4, [fp], #180 @ 0xb4 │ │ │ │ - rsceq r9, r9, r8, lsl pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bc180 <__cxa_atexit@plt+0xb0958> │ │ │ │ - ldr r2, [pc, #128] @ bc1a8 <__cxa_atexit@plt+0xb0980> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc188 <__cxa_atexit@plt+0xb0960> │ │ │ │ - ldr r3, [pc, #104] @ bc1ac <__cxa_atexit@plt+0xb0984> │ │ │ │ - ldr r2, [pc, #104] @ bc1b0 <__cxa_atexit@plt+0xb0988> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ + sbcseq r5, fp, ip, lsr r6 │ │ │ │ + rsceq sl, r9, r8, ror #5 │ │ │ │ + rsceq sl, r9, r0, asr #6 │ │ │ │ + ldrsbeq r5, [fp], #60 @ 0x3c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r9, r5, #20 │ │ │ │ + mov r0, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi bbdf4 <__cxa_atexit@plt+0xb05cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bbe00 <__cxa_atexit@plt+0xb05d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #148] @ bbe10 <__cxa_atexit@plt+0xb05e8> │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr ip, [r7, #20] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #116] @ bbe14 <__cxa_atexit@plt+0xb05ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - beq bc170 <__cxa_atexit@plt+0xb0948> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbf60 <__cxa_atexit@plt+0xb0738> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #108] @ bbe18 <__cxa_atexit@plt+0xb05f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + mov r3, r0 │ │ │ │ + str r8, [r0, #44] @ 0x2c │ │ │ │ + ldr sl, [pc, #92] @ bbe1c <__cxa_atexit@plt+0xb05f4> │ │ │ │ + ldr r2, [pc, #92] @ bbe20 <__cxa_atexit@plt+0xb05f8> │ │ │ │ + str r1, [r0, #8] │ │ │ │ + add sl, pc, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + str ip, [r0, #12] │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r8, [r0, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ + str lr, [r0, #28] │ │ │ │ + str r1, [r0, #32] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bc1b4 <__cxa_atexit@plt+0xb098c> │ │ │ │ - ldr r5, [pc, #36] @ bc1b8 <__cxa_atexit@plt+0xb0990> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [r9], #224 @ 0xe0 @ │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - strhteq r9, [r9], #224 @ 0xe0 │ │ │ │ - sbcseq r4, fp, r4, asr #22 │ │ │ │ - rsceq r9, r9, r8, ror #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + rsceq sl, r9, r8, ror r2 │ │ │ │ + rsceq sl, r9, r0, asr #5 │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + ldrsheq r5, [fp], #40 @ 0x28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bc200 <__cxa_atexit@plt+0xb09d8> │ │ │ │ - ldr r7, [pc, #52] @ bc214 <__cxa_atexit@plt+0xb09ec> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq bc1f4 <__cxa_atexit@plt+0xb09cc> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc224 <__cxa_atexit@plt+0xb09fc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bc218 <__cxa_atexit@plt+0xb09f0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bbe78 <__cxa_atexit@plt+0xb0650> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bbe80 <__cxa_atexit@plt+0xb0658> │ │ │ │ + ldr r1, [pc, #64] @ bbe9c <__cxa_atexit@plt+0xb0674> │ │ │ │ + ldr r0, [pc, #64] @ bbea0 <__cxa_atexit@plt+0xb0678> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 7f1520 <__cxa_atexit@plt+0x7e5cf8> │ │ │ │ + mov r6, r3 │ │ │ │ + b bbe88 <__cxa_atexit@plt+0xb0660> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bbe98 <__cxa_atexit@plt+0xb0670> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r4, fp, ip, asr #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne bc2a0 <__cxa_atexit@plt+0xb0a78> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bc348 <__cxa_atexit@plt+0xb0b20> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - add r8, r1, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi bc2dc <__cxa_atexit@plt+0xb0ab4> │ │ │ │ - ldr r1, [pc, #332] @ bc3b8 <__cxa_atexit@plt+0xb0b90> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8] │ │ │ │ - bhi bc378 <__cxa_atexit@plt+0xb0b50> │ │ │ │ - ldr r2, [pc, #312] @ bc3bc <__cxa_atexit@plt+0xb0b94> │ │ │ │ - tst r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq bc328 <__cxa_atexit@plt+0xb0b00> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b bbf60 <__cxa_atexit@plt+0xb0738> │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc358 <__cxa_atexit@plt+0xb0b30> │ │ │ │ - ldr r2, [pc, #244] @ bc3a8 <__cxa_atexit@plt+0xb0b80> │ │ │ │ - ldr r1, [pc, #244] @ bc3ac <__cxa_atexit@plt+0xb0b84> │ │ │ │ - cmp r3, #0 │ │ │ │ + sbcseq r5, fp, r0, asr #9 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffff7b4 │ │ │ │ + sbcseq r5, fp, ip, ror r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bbf24 <__cxa_atexit@plt+0xb06fc> │ │ │ │ + ldr r2, [pc, #100] @ bbf30 <__cxa_atexit@plt+0xb0708> │ │ │ │ + ldr lr, [pc, #100] @ bbf34 <__cxa_atexit@plt+0xb070c> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ bbf38 <__cxa_atexit@plt+0xb0710> │ │ │ │ add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - beq bc318 <__cxa_atexit@plt+0xb0af0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbf60 <__cxa_atexit@plt+0xb0738> │ │ │ │ - ldr r1, [pc, #224] @ bc3c4 <__cxa_atexit@plt+0xb0b9c> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8] │ │ │ │ - bhi bc390 <__cxa_atexit@plt+0xb0b68> │ │ │ │ - ldr r3, [pc, #204] @ bc3c8 <__cxa_atexit@plt+0xb0ba0> │ │ │ │ - tst r2, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq bc338 <__cxa_atexit@plt+0xb0b10> │ │ │ │ - mov r5, r7 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffff77c │ │ │ │ + rsceq sl, r9, r0, lsl #3 │ │ │ │ + sbcseq r5, fp, r4, ror #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bbf7c <__cxa_atexit@plt+0xb0754> │ │ │ │ + ldr r8, [pc, #40] @ bbf84 <__cxa_atexit@plt+0xb075c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #32] @ bbf88 <__cxa_atexit@plt+0xb0760> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b bbf60 <__cxa_atexit@plt+0xb0738> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ + sbcseq r5, fp, r0, asr #3 │ │ │ │ + rsceq sl, r9, ip, lsl #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bbfc0 <__cxa_atexit@plt+0xb0798> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bbfc8 <__cxa_atexit@plt+0xb07a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #80] @ bc3b0 <__cxa_atexit@plt+0xb0b88> │ │ │ │ - ldr r3, [pc, #80] @ bc3b4 <__cxa_atexit@plt+0xb0b8c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + rsceq sl, r9, r8, asr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc030 <__cxa_atexit@plt+0xb0808> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc03c <__cxa_atexit@plt+0xb0814> │ │ │ │ + ldr lr, [pc, #76] @ bc04c <__cxa_atexit@plt+0xb0824> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #68] @ bc050 <__cxa_atexit@plt+0xb0828> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ bc3c0 <__cxa_atexit@plt+0xb0b98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ bc3cc <__cxa_atexit@plt+0xb0ba4> │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq sl, r9, ip, asr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc0c0 <__cxa_atexit@plt+0xb0898> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc0cc <__cxa_atexit@plt+0xb08a4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ bc0dc <__cxa_atexit@plt+0xb08b4> │ │ │ │ + ldr sl, [pc, #76] @ bc0e0 <__cxa_atexit@plt+0xb08b8> │ │ │ │ + sub r0, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - rsceq r9, r9, r0, asr #26 │ │ │ │ - sbcseq r4, fp, r0, ror r9 │ │ │ │ - smlaleq r9, r9, r4, ip @ │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - sbcseq r4, fp, r0, asr r9 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - sbcseq r4, fp, r8, lsr r9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bc414 <__cxa_atexit@plt+0xb0bec> │ │ │ │ - ldr r7, [pc, #52] @ bc428 <__cxa_atexit@plt+0xb0c00> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq bc408 <__cxa_atexit@plt+0xb0be0> │ │ │ │ - mov r7, sl │ │ │ │ - b b8050 <__cxa_atexit@plt+0xac828> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bc42c <__cxa_atexit@plt+0xb0c04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffbc54 │ │ │ │ - sbcseq r4, fp, r4, asr #13 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + rsceq r9, r9, r4, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc4a4 <__cxa_atexit@plt+0xb0c7c> │ │ │ │ - ldr r2, [pc, #128] @ bc4cc <__cxa_atexit@plt+0xb0ca4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc4ac <__cxa_atexit@plt+0xb0c84> │ │ │ │ - ldr r3, [pc, #104] @ bc4d0 <__cxa_atexit@plt+0xb0ca8> │ │ │ │ - ldr r2, [pc, #104] @ bc4d4 <__cxa_atexit@plt+0xb0cac> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ + bhi bc130 <__cxa_atexit@plt+0xb0908> │ │ │ │ + ldr r2, [pc, #56] @ bc138 <__cxa_atexit@plt+0xb0910> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ bc13c <__cxa_atexit@plt+0xb0914> │ │ │ │ + add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - beq bc494 <__cxa_atexit@plt+0xb0c6c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbd34 <__cxa_atexit@plt+0xb050c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ bc140 <__cxa_atexit@plt+0xb0918> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bc4d8 <__cxa_atexit@plt+0xb0cb0> │ │ │ │ - ldr r5, [pc, #36] @ bc4dc <__cxa_atexit@plt+0xb0cb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + sbcseq r5, fp, r0, lsr r0 │ │ │ │ + rsceq r9, r9, r8, ror #29 │ │ │ │ + rsceq r9, r9, r0, asr #30 │ │ │ │ + ldrsbeq r4, [fp], #248 @ 0xf8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc1c8 <__cxa_atexit@plt+0xb09a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc1d0 <__cxa_atexit@plt+0xb09a8> │ │ │ │ + ldr ip, [pc, #112] @ bc1ec <__cxa_atexit@plt+0xb09c4> │ │ │ │ + ldr r1, [pc, #112] @ bc1f0 <__cxa_atexit@plt+0xb09c8> │ │ │ │ + ldr r0, [pc, #112] @ bc1f4 <__cxa_atexit@plt+0xb09cc> │ │ │ │ + add ip, pc, ip │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r6, #19 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str ip, [r1, #28]! │ │ │ │ + stmdb r5, {r0, r1, lr} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r5, [pc, #68] @ bc1f8 <__cxa_atexit@plt+0xb09d0> │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r3 │ │ │ │ + b bc1d8 <__cxa_atexit@plt+0xb09b0> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bc1e8 <__cxa_atexit@plt+0xb09c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r9, ip, lsr #23 │ │ │ │ - @ instruction: 0xfffff8c0 │ │ │ │ - rsceq r9, r9, ip, lsl #23 │ │ │ │ - sbcseq r4, fp, ip, lsl r8 │ │ │ │ - rsceq r9, r9, r4, asr #22 │ │ │ │ + sbcseq r5, fp, r8, ror r1 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + ldrdeq r9, [r9], #224 @ 0xe0 @ │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc554 <__cxa_atexit@plt+0xb0d2c> │ │ │ │ - ldr r2, [pc, #128] @ bc57c <__cxa_atexit@plt+0xb0d54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc55c <__cxa_atexit@plt+0xb0d34> │ │ │ │ - ldr r3, [pc, #104] @ bc580 <__cxa_atexit@plt+0xb0d58> │ │ │ │ - ldr r2, [pc, #104] @ bc584 <__cxa_atexit@plt+0xb0d5c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi bc22c <__cxa_atexit@plt+0xb0a04> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bc234 <__cxa_atexit@plt+0xb0a0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - beq bc544 <__cxa_atexit@plt+0xb0d1c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbd34 <__cxa_atexit@plt+0xb050c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bc588 <__cxa_atexit@plt+0xb0d60> │ │ │ │ - ldr r5, [pc, #36] @ bc58c <__cxa_atexit@plt+0xb0d64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 7f15a0 <__cxa_atexit@plt+0x7e5d78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r9], #172 @ 0xac @ │ │ │ │ - @ instruction: 0xfffff810 │ │ │ │ - ldrdeq r9, [r9], #172 @ 0xac @ │ │ │ │ - sbcseq r4, fp, ip, ror #14 │ │ │ │ - smlaleq r9, r9, r4, sl @ │ │ │ │ + ldrdeq r9, [r9], #220 @ 0xdc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bc5d4 <__cxa_atexit@plt+0xb0dac> │ │ │ │ - ldr r7, [pc, #52] @ bc5e8 <__cxa_atexit@plt+0xb0dc0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc2e8 <__cxa_atexit@plt+0xb0ac0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr lr, [pc, #140] @ bc2f0 <__cxa_atexit@plt+0xb0ac8> │ │ │ │ + str r7, [r0, #-8]! │ │ │ │ + mov r1, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq bc5c8 <__cxa_atexit@plt+0xb0da0> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ + str r3, [r0, #4] │ │ │ │ + beq bc2b8 <__cxa_atexit@plt+0xb0a90> │ │ │ │ + ldr sl, [pc, #112] @ bc2f4 <__cxa_atexit@plt+0xb0acc> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr lr, [r8, #7] │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r1] │ │ │ │ + and r1, lr, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + str sl, [r2] │ │ │ │ + beq bc2c8 <__cxa_atexit@plt+0xb0aa0> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne bc2e4 <__cxa_atexit@plt+0xb0abc> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bc5ec <__cxa_atexit@plt+0xb0dc4> │ │ │ │ + ldr r1, [pc, #40] @ bc2f8 <__cxa_atexit@plt+0xb0ad0> │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + mov r5, r0 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r4, fp, r0, lsl #14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsceq r9, r9, r4, lsl #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne bc674 <__cxa_atexit@plt+0xb0e4c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bc71c <__cxa_atexit@plt+0xb0ef4> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - add r8, r1, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi bc6b0 <__cxa_atexit@plt+0xb0e88> │ │ │ │ - ldr r1, [pc, #332] @ bc78c <__cxa_atexit@plt+0xb0f64> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8] │ │ │ │ - bhi bc74c <__cxa_atexit@plt+0xb0f24> │ │ │ │ - ldr r2, [pc, #312] @ bc790 <__cxa_atexit@plt+0xb0f68> │ │ │ │ - tst r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq bc6fc <__cxa_atexit@plt+0xb0ed4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b bbd34 <__cxa_atexit@plt+0xb050c> │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc72c <__cxa_atexit@plt+0xb0f04> │ │ │ │ - ldr r2, [pc, #244] @ bc77c <__cxa_atexit@plt+0xb0f54> │ │ │ │ - ldr r1, [pc, #244] @ bc780 <__cxa_atexit@plt+0xb0f58> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - beq bc6ec <__cxa_atexit@plt+0xb0ec4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbd34 <__cxa_atexit@plt+0xb050c> │ │ │ │ - ldr r1, [pc, #224] @ bc798 <__cxa_atexit@plt+0xb0f70> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8] │ │ │ │ - bhi bc764 <__cxa_atexit@plt+0xb0f3c> │ │ │ │ - ldr r3, [pc, #204] @ bc79c <__cxa_atexit@plt+0xb0f74> │ │ │ │ - tst r2, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #80] @ bc364 <__cxa_atexit@plt+0xb0b3c> │ │ │ │ + mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq bc70c <__cxa_atexit@plt+0xb0ee4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b bbd34 <__cxa_atexit@plt+0xb050c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq bc340 <__cxa_atexit@plt+0xb0b18> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne bc358 <__cxa_atexit@plt+0xb0b30> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #80] @ bc784 <__cxa_atexit@plt+0xb0f5c> │ │ │ │ - ldr r3, [pc, #80] @ bc788 <__cxa_atexit@plt+0xb0f60> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #32] @ bc368 <__cxa_atexit@plt+0xb0b40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ bc794 <__cxa_atexit@plt+0xb0f6c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ bc7a0 <__cxa_atexit@plt+0xb0f78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff6a0 │ │ │ │ - rsceq r9, r9, ip, ror #18 │ │ │ │ - smullseq r4, fp, r8, r5 │ │ │ │ - rsceq r9, r9, r0, asr #17 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0xfffff6d0 │ │ │ │ - sbcseq r4, fp, r8, ror r5 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffff658 │ │ │ │ - sbcseq r4, fp, r0, ror #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq r9, r9, r4, lsl sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bc39c <__cxa_atexit@plt+0xb0b74> │ │ │ │ + ldr r3, [pc, #32] @ bc3a8 <__cxa_atexit@plt+0xb0b80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldrdeq r9, [r9], #196 @ 0xc4 @ │ │ │ │ + sbcseq r4, fp, r4, ror sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc818 <__cxa_atexit@plt+0xb0ff0> │ │ │ │ - ldr r2, [pc, #128] @ bc840 <__cxa_atexit@plt+0xb1018> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi bc3ec <__cxa_atexit@plt+0xb0bc4> │ │ │ │ + ldr r8, [pc, #40] @ bc3f4 <__cxa_atexit@plt+0xb0bcc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc820 <__cxa_atexit@plt+0xb0ff8> │ │ │ │ - ldr r3, [pc, #104] @ bc844 <__cxa_atexit@plt+0xb101c> │ │ │ │ - ldr r2, [pc, #104] @ bc848 <__cxa_atexit@plt+0xb1020> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - beq bc808 <__cxa_atexit@plt+0xb0fe0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbb2c <__cxa_atexit@plt+0xb0304> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bc84c <__cxa_atexit@plt+0xb1024> │ │ │ │ - ldr r5, [pc, #36] @ bc850 <__cxa_atexit@plt+0xb1028> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #32] @ bc3f8 <__cxa_atexit@plt+0xb0bd0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r9, r8, lsr r8 │ │ │ │ - @ instruction: 0xfffff344 │ │ │ │ - rsceq r9, r9, r8, lsl r8 │ │ │ │ - sbcseq r4, fp, r4, lsr #9 │ │ │ │ - ldrdeq r9, [r9], #112 @ 0x70 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + sbcseq r4, fp, r0, asr sp │ │ │ │ + rsceq r9, r9, ip, lsl ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc8c8 <__cxa_atexit@plt+0xb10a0> │ │ │ │ - ldr r2, [pc, #128] @ bc8f0 <__cxa_atexit@plt+0xb10c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc8d0 <__cxa_atexit@plt+0xb10a8> │ │ │ │ - ldr r3, [pc, #104] @ bc8f4 <__cxa_atexit@plt+0xb10cc> │ │ │ │ - ldr r2, [pc, #104] @ bc8f8 <__cxa_atexit@plt+0xb10d0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi bc430 <__cxa_atexit@plt+0xb0c08> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bc438 <__cxa_atexit@plt+0xb0c10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r9, [r9], #184 @ 0xb8 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi bc4bc <__cxa_atexit@plt+0xb0c94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc4c8 <__cxa_atexit@plt+0xb0ca0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ bc4d8 <__cxa_atexit@plt+0xb0cb0> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ bc4dc <__cxa_atexit@plt+0xb0cb4> │ │ │ │ + ldr r2, [pc, #72] @ bc4e0 <__cxa_atexit@plt+0xb0cb8> │ │ │ │ + add sl, pc, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - add r2, r2, #1 │ │ │ │ + str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ - beq bc8b8 <__cxa_atexit@plt+0xb1090> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbb2c <__cxa_atexit@plt+0xb0304> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #56] @ bc4e4 <__cxa_atexit@plt+0xb0cbc> │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bc8fc <__cxa_atexit@plt+0xb10d4> │ │ │ │ - ldr r5, [pc, #36] @ bc900 <__cxa_atexit@plt+0xb10d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + rsceq r9, r9, r4, lsl #23 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + rsceq r9, r9, r0, asr #23 │ │ │ │ + rsceq r9, r9, r4, ror fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc51c <__cxa_atexit@plt+0xb0cf4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bc524 <__cxa_atexit@plt+0xb0cfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r9, r8, lsl #15 │ │ │ │ - @ instruction: 0xfffff294 │ │ │ │ - rsceq r9, r9, r8, ror #14 │ │ │ │ - ldrsheq r4, [fp], #52 @ 0x34 │ │ │ │ - rsceq r9, r9, r0, lsr #14 │ │ │ │ + rsceq r9, r9, ip, ror #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bc948 <__cxa_atexit@plt+0xb1120> │ │ │ │ - ldr r7, [pc, #52] @ bc95c <__cxa_atexit@plt+0xb1134> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq bc93c <__cxa_atexit@plt+0xb1114> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc96c <__cxa_atexit@plt+0xb1144> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bc960 <__cxa_atexit@plt+0xb1138> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smullseq r4, fp, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne bc9e8 <__cxa_atexit@plt+0xb11c0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bca90 <__cxa_atexit@plt+0xb1268> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - add r8, r1, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi bca24 <__cxa_atexit@plt+0xb11fc> │ │ │ │ - ldr r1, [pc, #332] @ bcb00 <__cxa_atexit@plt+0xb12d8> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8] │ │ │ │ - bhi bcac0 <__cxa_atexit@plt+0xb1298> │ │ │ │ - ldr r2, [pc, #312] @ bcb04 <__cxa_atexit@plt+0xb12dc> │ │ │ │ - tst r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq bca70 <__cxa_atexit@plt+0xb1248> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b bbb2c <__cxa_atexit@plt+0xb0304> │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bcaa0 <__cxa_atexit@plt+0xb1278> │ │ │ │ - ldr r2, [pc, #244] @ bcaf0 <__cxa_atexit@plt+0xb12c8> │ │ │ │ - ldr r1, [pc, #244] @ bcaf4 <__cxa_atexit@plt+0xb12cc> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc5a8 <__cxa_atexit@plt+0xb0d80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc5b4 <__cxa_atexit@plt+0xb0d8c> │ │ │ │ + ldr lr, [pc, #104] @ bc5c4 <__cxa_atexit@plt+0xb0d9c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [pc, #96] @ bc5c8 <__cxa_atexit@plt+0xb0da0> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + ldr r5, [pc, #72] @ bc5cc <__cxa_atexit@plt+0xb0da4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [pc, #68] @ bc5d0 <__cxa_atexit@plt+0xb0da8> │ │ │ │ + add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - beq bca60 <__cxa_atexit@plt+0xb1238> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bbb2c <__cxa_atexit@plt+0xb0304> │ │ │ │ - ldr r1, [pc, #224] @ bcb0c <__cxa_atexit@plt+0xb12e4> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8] │ │ │ │ - bhi bcad8 <__cxa_atexit@plt+0xb12b0> │ │ │ │ - ldr r3, [pc, #204] @ bcb10 <__cxa_atexit@plt+0xb12e8> │ │ │ │ - tst r2, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq bca80 <__cxa_atexit@plt+0xb1258> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b bbb2c <__cxa_atexit@plt+0xb0304> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #80] @ bcaf8 <__cxa_atexit@plt+0xb12d0> │ │ │ │ - ldr r3, [pc, #80] @ bcafc <__cxa_atexit@plt+0xb12d4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ bcb08 <__cxa_atexit@plt+0xb12e0> │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ bcb14 <__cxa_atexit@plt+0xb12ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff124 │ │ │ │ - strdeq r9, [r9], #88 @ 0x58 @ │ │ │ │ - sbcseq r4, fp, r0, lsr #4 │ │ │ │ - rsceq r9, r9, ip, asr #10 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0xfffff154 │ │ │ │ - sbcseq r4, fp, r0, lsl #4 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffff0dc │ │ │ │ - sbcseq r4, fp, r8, ror #3 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq r9, r9, ip, ror #21 │ │ │ │ + rsceq r9, r9, r8, lsr #21 │ │ │ │ + smlaleq r9, r9, r4, sl @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub ip, r5, #28 │ │ │ │ + sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi bcbb8 <__cxa_atexit@plt+0xb1390> │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi bc64c <__cxa_atexit@plt+0xb0e24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc bcbc4 <__cxa_atexit@plt+0xb139c> │ │ │ │ - ldr lr, [pc, #140] @ bcbd4 <__cxa_atexit@plt+0xb13ac> │ │ │ │ + bcc bc658 <__cxa_atexit@plt+0xb0e30> │ │ │ │ + ldr lr, [pc, #100] @ bc668 <__cxa_atexit@plt+0xb0e40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #136] @ bcbd8 <__cxa_atexit@plt+0xb13b0> │ │ │ │ + ldr r0, [pc, #96] @ bc66c <__cxa_atexit@plt+0xb0e44> │ │ │ │ + sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - sub r2, r6, #6 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r9, [pc, #120] @ bcbdc <__cxa_atexit@plt+0xb13b4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r9, [pc, #100] @ bcbe0 <__cxa_atexit@plt+0xb13b8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #88] @ bcbe4 <__cxa_atexit@plt+0xb13bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #76] @ bcbe8 <__cxa_atexit@plt+0xb13c0> │ │ │ │ + ldr r2, [pc, #64] @ bc670 <__cxa_atexit@plt+0xb0e48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, ip │ │ │ │ - str r1, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r9 │ │ │ │ + str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r9, r9, r0, lsr #9 │ │ │ │ - rsceq r9, r9, r0, lsr #10 │ │ │ │ - rsceq r9, r9, r0, lsl #9 │ │ │ │ - rsceq r9, r9, r8, lsl #11 │ │ │ │ - rsceq r9, r9, r4, asr #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bcc10 <__cxa_atexit@plt+0xb13e8> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, r3, #1 │ │ │ │ - b abc6f8 <__cxa_atexit@plt+0xab0ed0> │ │ │ │ - rsceq r9, r9, r0, lsl #8 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + rsceq r9, r9, r4, ror #19 │ │ │ │ + rsceq r9, r9, r0, lsr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi bccc8 <__cxa_atexit@plt+0xb14a0> │ │ │ │ - ldr r8, [pc, #180] @ bcce8 <__cxa_atexit@plt+0xb14c0> │ │ │ │ - ldr r9, [pc, #180] @ bccec <__cxa_atexit@plt+0xb14c4> │ │ │ │ - add r7, r2, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - beq bccbc <__cxa_atexit@plt+0xb1494> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #32 │ │ │ │ - cmp r8, ip │ │ │ │ - bcc bccd4 <__cxa_atexit@plt+0xb14ac> │ │ │ │ - ldr lr, [pc, #116] @ bccf0 <__cxa_atexit@plt+0xb14c8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - sub sl, ip, #6 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi bc738 <__cxa_atexit@plt+0xb0f10> │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldm r9, {r0, r3, r9} │ │ │ │ + ldr lr, [pc, #184] @ bc758 <__cxa_atexit@plt+0xb0f30> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str r1, [r7, #-12]! │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r2, [pc, #100] @ bccf4 <__cxa_atexit@plt+0xb14cc> │ │ │ │ - mov r8, #0 │ │ │ │ + stmib r7, {r0, r3} │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r9, [r7, #-4] │ │ │ │ + beq bc728 <__cxa_atexit@plt+0xb0f00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #44 @ 0x2c │ │ │ │ + cmp r2, ip │ │ │ │ + bcc bc740 <__cxa_atexit@plt+0xb0f18> │ │ │ │ + ldr sl, [pc, #136] @ bc75c <__cxa_atexit@plt+0xb0f34> │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + ldr r2, [pc, #96] @ bc760 <__cxa_atexit@plt+0xb0f38> │ │ │ │ + mov r3, r6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + ldr r2, [pc, #84] @ bc764 <__cxa_atexit@plt+0xb0f3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #92] @ bccf8 <__cxa_atexit@plt+0xb14d0> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #12 │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ + stmdb r5, {r2, r3, r6} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f1610 <__cxa_atexit@plt+0x7e5de8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strhteq r9, [r9], #56 @ 0x38 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - rsceq r9, r9, r4, lsl #9 │ │ │ │ - rsceq r9, r9, ip, asr r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + rsceq r9, r9, r0, asr r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + mov r0, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bcd6c <__cxa_atexit@plt+0xb1544> │ │ │ │ - ldr lr, [pc, #88] @ bcd78 <__cxa_atexit@plt+0xb1550> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ + bcc bc7e8 <__cxa_atexit@plt+0xb0fc0> │ │ │ │ + ldr lr, [pc, #104] @ bc7f4 <__cxa_atexit@plt+0xb0fcc> │ │ │ │ + ldr r8, [pc, #104] @ bc7f8 <__cxa_atexit@plt+0xb0fd0> │ │ │ │ + ldr r9, [pc, #104] @ bc7fc <__cxa_atexit@plt+0xb0fd4> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [pc, #68] @ bcd7c <__cxa_atexit@plt+0xb1554> │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #56] @ bcd80 <__cxa_atexit@plt+0xb1558> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, #0 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ - mov r3, #32 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r3, r0 │ │ │ │ + str r9, [r5] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str ip, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 7f1610 <__cxa_atexit@plt+0x7e5de8> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - ldrdeq r9, [r9], #56 @ 0x38 @ │ │ │ │ - strhteq r9, [r9], #32 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bcdf4 <__cxa_atexit@plt+0xb15cc> │ │ │ │ - ldr r2, [pc, #96] @ bce0c <__cxa_atexit@plt+0xb15e4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r5] │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + rsceq r9, r9, r4, asr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc84c <__cxa_atexit@plt+0xb1024> │ │ │ │ + ldr r2, [pc, #56] @ bc854 <__cxa_atexit@plt+0xb102c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ bc858 <__cxa_atexit@plt+0xb1030> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r2, [pc, #76] @ bce10 <__cxa_atexit@plt+0xb15e8> │ │ │ │ - add lr, r7, #24 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #68] @ bce14 <__cxa_atexit@plt+0xb15ec> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r5, [r7, #16] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ bc85c <__cxa_atexit@plt+0xb1034> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bce18 <__cxa_atexit@plt+0xb15f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ + sbcseq r4, fp, r0, lsr #22 │ │ │ │ + rsceq r9, r9, ip, asr #15 │ │ │ │ + rsceq r9, r9, r4, lsr #16 │ │ │ │ + sbcseq r4, fp, r0, asr #17 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r9, r5, #20 │ │ │ │ + mov r0, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi bc910 <__cxa_atexit@plt+0xb10e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc91c <__cxa_atexit@plt+0xb10f4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #148] @ bc92c <__cxa_atexit@plt+0xb1104> │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr ip, [r7, #20] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #116] @ bc930 <__cxa_atexit@plt+0xb1108> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #108] @ bc934 <__cxa_atexit@plt+0xb110c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + mov r3, r0 │ │ │ │ + str r8, [r0, #44] @ 0x2c │ │ │ │ + ldr sl, [pc, #92] @ bc938 <__cxa_atexit@plt+0xb1110> │ │ │ │ + ldr r2, [pc, #92] @ bc93c <__cxa_atexit@plt+0xb1114> │ │ │ │ + str r1, [r0, #8] │ │ │ │ + add sl, pc, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + str ip, [r0, #12] │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r8, [r0, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ + str lr, [r0, #28] │ │ │ │ + str r1, [r0, #32] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - rsceq r9, r9, r0, asr #5 │ │ │ │ - rsceq r9, r9, r8, lsr #4 │ │ │ │ - sbcseq r3, fp, r8, ror #29 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r8 │ │ │ │ + rsceq r9, r9, ip, asr r7 │ │ │ │ + rsceq r9, r9, r4, lsr #15 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + ldrsbeq r4, [fp], #124 @ 0x7c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi bcecc <__cxa_atexit@plt+0xb16a4> │ │ │ │ - ldr r0, [pc, #188] @ bcefc <__cxa_atexit@plt+0xb16d4> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r9, [r1, #-4]! │ │ │ │ + bhi bc994 <__cxa_atexit@plt+0xb116c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc99c <__cxa_atexit@plt+0xb1174> │ │ │ │ + ldr r1, [pc, #64] @ bc9b8 <__cxa_atexit@plt+0xb1190> │ │ │ │ + ldr r0, [pc, #64] @ bc9bc <__cxa_atexit@plt+0xb1194> │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - tst r3, #3 │ │ │ │ - stmdb r1, {r0, r8} │ │ │ │ - beq bcebc <__cxa_atexit@plt+0xb1694> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bced8 <__cxa_atexit@plt+0xb16b0> │ │ │ │ - ldr r7, [pc, #140] @ bcf04 <__cxa_atexit@plt+0xb16dc> │ │ │ │ - ldr r1, [pc, #140] @ bcf08 <__cxa_atexit@plt+0xb16e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [pc, #124] @ bcf0c <__cxa_atexit@plt+0xb16e4> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bcf00 <__cxa_atexit@plt+0xb16d8> │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 7f1520 <__cxa_atexit@plt+0x7e5cf8> │ │ │ │ + mov r6, r3 │ │ │ │ + b bc9a4 <__cxa_atexit@plt+0xb117c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bc9b4 <__cxa_atexit@plt+0xb118c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - sbcseq r3, fp, r0, lsl #28 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - rsceq r9, r9, r8, lsl #4 │ │ │ │ - rsceq r9, r9, r8, ror #2 │ │ │ │ + ldrheq r4, [fp], #148 @ 0x94 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + sbcseq r4, fp, r0, ror #14 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bca40 <__cxa_atexit@plt+0xb1218> │ │ │ │ + ldr r2, [pc, #100] @ bca4c <__cxa_atexit@plt+0xb1224> │ │ │ │ + ldr lr, [pc, #100] @ bca50 <__cxa_atexit@plt+0xb1228> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ bca54 <__cxa_atexit@plt+0xb122c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffff848 │ │ │ │ + rsceq r9, r9, r4, ror #12 │ │ │ │ + sbcseq r4, fp, r8, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bca98 <__cxa_atexit@plt+0xb1270> │ │ │ │ + ldr r8, [pc, #40] @ bcaa0 <__cxa_atexit@plt+0xb1278> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #32] @ bcaa4 <__cxa_atexit@plt+0xb127c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r4, fp, r4, lsr #13 │ │ │ │ + rsceq r9, r9, r0, ror r5 │ │ │ │ + sbcseq r4, fp, r4, ror r6 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc bcf80 <__cxa_atexit@plt+0xb1758> │ │ │ │ - ldr r7, [pc, #92] @ bcf9c <__cxa_atexit@plt+0xb1774> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + bcc bcaf0 <__cxa_atexit@plt+0xb12c8> │ │ │ │ + ldr r7, [pc, #52] @ bcb08 <__cxa_atexit@plt+0xb12e0> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #76] @ bcfa0 <__cxa_atexit@plt+0xb1778> │ │ │ │ - add lr, r3, #24 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #68] @ bcfa4 <__cxa_atexit@plt+0xb177c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bcfa8 <__cxa_atexit@plt+0xb1780> │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #20] @ bcb0c <__cxa_atexit@plt+0xb12e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - rsceq r9, r9, r0, lsr r1 │ │ │ │ - smlaleq r9, r9, r8, r0 @ │ │ │ │ - sbcseq r3, fp, ip, asr sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bd010 <__cxa_atexit@plt+0xb17e8> │ │ │ │ - ldr r2, [pc, #96] @ bd02c <__cxa_atexit@plt+0xb1804> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bd01c <__cxa_atexit@plt+0xb17f4> │ │ │ │ - ldr r5, [pc, #72] @ bd030 <__cxa_atexit@plt+0xb1808> │ │ │ │ - tst r8, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq bd000 <__cxa_atexit@plt+0xb17d8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + sbcseq r4, fp, ip, ror #16 │ │ │ │ + sbcseq r4, fp, r0, lsl r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bcb50 <__cxa_atexit@plt+0xb1328> │ │ │ │ + ldr r8, [pc, #40] @ bcb58 <__cxa_atexit@plt+0xb1330> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #32] @ bcb5c <__cxa_atexit@plt+0xb1334> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bd034 <__cxa_atexit@plt+0xb180c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - rsceq r9, r9, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - ldrheq r3, [fp], #204 @ 0xcc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + sbcseq r4, fp, ip, ror #11 │ │ │ │ + strhteq r9, [r9], #72 @ 0x48 │ │ │ │ + ldrheq r4, [fp], #92 @ 0x5c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc bd09c <__cxa_atexit@plt+0xb1874> │ │ │ │ - ldr r2, [pc, #56] @ bd0ac <__cxa_atexit@plt+0xb1884> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #48] @ bd0b0 <__cxa_atexit@plt+0xb1888> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + bcc bcbc4 <__cxa_atexit@plt+0xb139c> │ │ │ │ + ldr r3, [pc, #80] @ bcbdc <__cxa_atexit@plt+0xb13b4> │ │ │ │ + ldr r2, [pc, #80] @ bcbe0 <__cxa_atexit@plt+0xb13b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - smulleq r2, r6, r0, r4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bd100 <__cxa_atexit@plt+0xb18d8> │ │ │ │ - ldr r2, [pc, #56] @ bd110 <__cxa_atexit@plt+0xb18e8> │ │ │ │ - sub sl, r6, #6 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #36] @ bd114 <__cxa_atexit@plt+0xb18ec> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #64] @ bcbe4 <__cxa_atexit@plt+0xb13bc> │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ bcbe8 <__cxa_atexit@plt+0xb13c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r9, r8, lsr #31 │ │ │ │ - rsceq r8, r9, r8, lsl #30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + rsceq r9, r9, ip, ror #8 │ │ │ │ + rsceq r9, r9, r4, asr r4 │ │ │ │ + sbcseq r4, fp, r0, lsr #15 │ │ │ │ + sbcseq r4, fp, r4, lsr r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bd180 <__cxa_atexit@plt+0xb1958> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bd18c <__cxa_atexit@plt+0xb1964> │ │ │ │ - ldr r2, [pc, #84] @ bd19c <__cxa_atexit@plt+0xb1974> │ │ │ │ - ldr r1, [pc, #84] @ bd1a0 <__cxa_atexit@plt+0xb1978> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi bcc2c <__cxa_atexit@plt+0xb1404> │ │ │ │ + ldr r8, [pc, #40] @ bcc34 <__cxa_atexit@plt+0xb140c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #32] @ bcc38 <__cxa_atexit@plt+0xb1410> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ bd1a4 <__cxa_atexit@plt+0xb197c> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - rsceq r8, r9, r8, lsr #29 │ │ │ │ - sbceq r2, r6, r8, lsr #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bd20c <__cxa_atexit@plt+0xb19e4> │ │ │ │ - ldr lr, [pc, #76] @ bd21c <__cxa_atexit@plt+0xb19f4> │ │ │ │ - ldr r1, [pc, #76] @ bd220 <__cxa_atexit@plt+0xb19f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #52] @ bd224 <__cxa_atexit@plt+0xb19fc> │ │ │ │ - add r9, r3, #8 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stm r9, {r2, r7, r8, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - strhteq r8, [r9], #224 @ 0xe0 │ │ │ │ - rsceq r8, r9, r4, lsl #28 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ + sbcseq r4, fp, r0, lsl r5 │ │ │ │ + ldrdeq r9, [r9], #60 @ 0x3c @ │ │ │ │ + sbcseq r4, fp, r0, ror #9 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc bd2a0 <__cxa_atexit@plt+0xb1a78> │ │ │ │ - ldr r7, [pc, #104] @ bd2b8 <__cxa_atexit@plt+0xb1a90> │ │ │ │ - ldr r1, [pc, #104] @ bd2bc <__cxa_atexit@plt+0xb1a94> │ │ │ │ - mov r3, r2 │ │ │ │ + bcc bcc88 <__cxa_atexit@plt+0xb1460> │ │ │ │ + ldr r7, [pc, #56] @ bcca0 <__cxa_atexit@plt+0xb1478> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #12]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r3, {r1, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r1, r6, #26 │ │ │ │ - cmp r9, #10 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - ble bd284 <__cxa_atexit@plt+0xb1a5c> │ │ │ │ - ldr lr, [pc, #68] @ bd2c4 <__cxa_atexit@plt+0xb1a9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - b bd28c <__cxa_atexit@plt+0xb1a64> │ │ │ │ - ldr lr, [pc, #52] @ bd2c0 <__cxa_atexit@plt+0xb1a98> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str r3, [r2, #32] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bd2c8 <__cxa_atexit@plt+0xb1aa0> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #20] @ bcca4 <__cxa_atexit@plt+0xb147c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - sbcseq r3, fp, r0, asr #20 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + sbcseq r4, fp, r4, ror #13 │ │ │ │ + sbcseq r4, fp, r4, ror r4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bd378 <__cxa_atexit@plt+0xb1b50> │ │ │ │ - ldr r3, [pc, #184] @ bd3a4 <__cxa_atexit@plt+0xb1b7c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq bd348 <__cxa_atexit@plt+0xb1b20> │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bd388 <__cxa_atexit@plt+0xb1b60> │ │ │ │ - ldr r7, [pc, #148] @ bd3a8 <__cxa_atexit@plt+0xb1b80> │ │ │ │ - ldr r1, [pc, #148] @ bd3ac <__cxa_atexit@plt+0xb1b84> │ │ │ │ - mov r2, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r2, {r1, r8} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - sub r1, r3, #26 │ │ │ │ - cmp r9, #10 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - ble bd358 <__cxa_atexit@plt+0xb1b30> │ │ │ │ - ldr lr, [pc, #112] @ bd3b4 <__cxa_atexit@plt+0xb1b8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - b bd360 <__cxa_atexit@plt+0xb1b38> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #80] @ bd3b0 <__cxa_atexit@plt+0xb1b88> │ │ │ │ - add lr, pc, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r8, [pc, #4] @ bccc8 <__cxa_atexit@plt+0xb14a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + sbcseq r4, fp, r4, ror #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi bcda8 <__cxa_atexit@plt+0xb1580> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #16 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc bcdb0 <__cxa_atexit@plt+0xb1588> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq bcd9c <__cxa_atexit@plt+0xb1574> │ │ │ │ + ldr r7, [pc, #212] @ bcde0 <__cxa_atexit@plt+0xb15b8> │ │ │ │ + mov r3, #0 │ │ │ │ + mov r2, #87 @ 0x57 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + strb r3, [r7, #12]! │ │ │ │ + strb r2, [r7, #4]! │ │ │ │ + ldr r2, [pc, #180] @ bcde4 <__cxa_atexit@plt+0xb15bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + mov r2, #1 │ │ │ │ + strb r2, [r7, #15] │ │ │ │ + mov r2, #50 @ 0x32 │ │ │ │ + strb r2, [r7, #14] │ │ │ │ + mov r2, #244 @ 0xf4 │ │ │ │ + strb r2, [r7, #13] │ │ │ │ + mov r2, #156 @ 0x9c │ │ │ │ + strb r2, [r7, #11] │ │ │ │ + mov r2, #152 @ 0x98 │ │ │ │ + strb r2, [r7, #10] │ │ │ │ + strb r3, [r7, #9] │ │ │ │ + mov r2, #8 │ │ │ │ + add r3, r7, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bcc bcdc4 <__cxa_atexit@plt+0xb159c> │ │ │ │ + ldr r2, [pc, #104] @ bcdec <__cxa_atexit@plt+0xb15c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ bd3bc <__cxa_atexit@plt+0xb1b94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ bd3b8 <__cxa_atexit@plt+0xb1b90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #32 │ │ │ │ + mov r9, r6 │ │ │ │ + b bcdb8 <__cxa_atexit@plt+0xb1590> │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - sbcseq r3, fp, r4, asr r9 │ │ │ │ - sbcseq r3, fp, r0, ror r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r6, [pc, #28] @ bcde8 <__cxa_atexit@plt+0xb15c0> │ │ │ │ + mov r5, r8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r9, r9, r4, lsr #6 │ │ │ │ + rsceq r9, r9, r4, ror r6 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r9, r9, r4, lsr #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - ldmib r6, {r8, sl} │ │ │ │ - add r6, r2, #32 │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bd444 <__cxa_atexit@plt+0xb1c1c> │ │ │ │ - ldr r7, [pc, #104] @ bd45c <__cxa_atexit@plt+0xb1c34> │ │ │ │ - ldr r1, [pc, #104] @ bd460 <__cxa_atexit@plt+0xb1c38> │ │ │ │ - mov r3, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #12]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r3, {r1, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r1, r6, #26 │ │ │ │ - cmp r9, #10 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - ble bd428 <__cxa_atexit@plt+0xb1c00> │ │ │ │ - ldr lr, [pc, #68] @ bd468 <__cxa_atexit@plt+0xb1c40> │ │ │ │ - add lr, pc, lr │ │ │ │ - b bd430 <__cxa_atexit@plt+0xb1c08> │ │ │ │ - ldr lr, [pc, #52] @ bd464 <__cxa_atexit@plt+0xb1c3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str r3, [r2, #32] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc bce28 <__cxa_atexit@plt+0xb1600> │ │ │ │ + ldr r2, [pc, #40] @ bce40 <__cxa_atexit@plt+0xb1618> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bd46c <__cxa_atexit@plt+0xb1c44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ bce44 <__cxa_atexit@plt+0xb161c> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smlaleq r9, r9, r0, r5 @ │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bce78 <__cxa_atexit@plt+0xb1650> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bce80 <__cxa_atexit@plt+0xb1658> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bcecc <__cxa_atexit@plt+0xb16a4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - smullseq r3, fp, ip, r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + smlaleq r9, r9, r0, r1 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bceb4 <__cxa_atexit@plt+0xb168c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bcebc <__cxa_atexit@plt+0xb1694> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bcecc <__cxa_atexit@plt+0xb16a4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r9, r4, asr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - mov sl, r9 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi bd4f8 <__cxa_atexit@plt+0xb1cd0> │ │ │ │ - ldr r7, [pc, #152] @ bd530 <__cxa_atexit@plt+0xb1d08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #148] @ bd534 <__cxa_atexit@plt+0xb1d0c> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bd510 <__cxa_atexit@plt+0xb1ce8> │ │ │ │ - ldr r7, [pc, #128] @ bd540 <__cxa_atexit@plt+0xb1d18> │ │ │ │ - ldr r2, [pc, #128] @ bd544 <__cxa_atexit@plt+0xb1d1c> │ │ │ │ - ldr r1, [pc, #128] @ bd548 <__cxa_atexit@plt+0xb1d20> │ │ │ │ + bhi bcf50 <__cxa_atexit@plt+0xb1728> │ │ │ │ + ldr r7, [pc, #128] @ bcf64 <__cxa_atexit@plt+0xb173c> │ │ │ │ + mov r3, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #12]! │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq bcf20 <__cxa_atexit@plt+0xb16f8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bcf30 <__cxa_atexit@plt+0xb1708> │ │ │ │ + ldr r2, [pc, #100] @ bcf68 <__cxa_atexit@plt+0xb1740> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r7, r3, #26 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - stmdb r6, {r1, r8} │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b cf33fc <__cxa_atexit@plt+0xce7bd4> │ │ │ │ - ldr r7, [pc, #60] @ bd53c <__cxa_atexit@plt+0xb1d14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3] │ │ │ │ + beq bcf48 <__cxa_atexit@plt+0xb1720> │ │ │ │ + b bcfdc <__cxa_atexit@plt+0xb17b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, sl │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ bcf70 <__cxa_atexit@plt+0xb1748> │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r2] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bd538 <__cxa_atexit@plt+0xb1d10> │ │ │ │ + ldr r7, [pc, #20] @ bcf6c <__cxa_atexit@plt+0xb1744> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r9, r8, ror #22 │ │ │ │ - strhteq r8, [r9], #184 @ 0xb8 │ │ │ │ - sbcseq r3, fp, ip, asr #15 │ │ │ │ - ldrsheq r3, [fp], #112 @ 0x70 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - @ instruction: 0xfffff950 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + sbcseq r4, fp, r4, lsr #9 │ │ │ │ + rsceq r9, r9, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bcfb0 <__cxa_atexit@plt+0xb1788> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ bcfcc <__cxa_atexit@plt+0xb17a4> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq bcfc4 <__cxa_atexit@plt+0xb179c> │ │ │ │ + b bcfdc <__cxa_atexit@plt+0xb17b4> │ │ │ │ + ldr r7, [pc, #24] @ bcfd0 <__cxa_atexit@plt+0xb17a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r9, r9, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bd5b4 <__cxa_atexit@plt+0xb1d8c> │ │ │ │ - ldr r7, [pc, #84] @ bd5d0 <__cxa_atexit@plt+0xb1da8> │ │ │ │ - ldr r2, [pc, #84] @ bd5d4 <__cxa_atexit@plt+0xb1dac> │ │ │ │ - ldr r1, [pc, #84] @ bd5d8 <__cxa_atexit@plt+0xb1db0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #12]! │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd0c8 <__cxa_atexit@plt+0xb18a0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r1, r3, #4 │ │ │ │ + cmp r7, #65536 @ 0x10000 │ │ │ │ + bge bd048 <__cxa_atexit@plt+0xb1820> │ │ │ │ + ldr lr, [pc, #204] @ bd0d8 <__cxa_atexit@plt+0xb18b0> │ │ │ │ + str r1, [r3, #32]! │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r0, [pc, #196] @ bd0dc <__cxa_atexit@plt+0xb18b4> │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh r7, [r3, #-12] │ │ │ │ sub r7, r6, #26 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r3, {r1, r8} │ │ │ │ - str sl, [r3, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + ldr r0, [pc, #168] @ bd0e0 <__cxa_atexit@plt+0xb18b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #148] @ bd0e4 <__cxa_atexit@plt+0xb18bc> │ │ │ │ + ldr r8, [pc, #148] @ bd0e8 <__cxa_atexit@plt+0xb18c0> │ │ │ │ + add r0, r7, #16711680 @ 0xff0000 │ │ │ │ + ldr r9, [pc, #120] @ bd0d4 <__cxa_atexit@plt+0xb18ac> │ │ │ │ + add r0, r0, #50331648 @ 0x3000000 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r0, r9, r0, lsr #10 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + ldr r9, [pc, #124] @ bd0ec <__cxa_atexit@plt+0xb18c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bd5dc <__cxa_atexit@plt+0xb1db4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ + sub r2, r6, #26 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + str r2, [r3, #28] │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + orr r2, r2, #768 @ 0x300 │ │ │ │ + and r7, r7, r2 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + orr r7, r7, #56320 @ 0xdc00 │ │ │ │ + strh r7, [r3, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ + bx ip │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xffffd800 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + ldrdeq r8, [r9], #252 @ 0xfc @ │ │ │ │ + smlaleq r9, r9, r0, r3 @ │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + smlaleq r8, r9, ip, pc @ │ │ │ │ + rsceq r9, r9, r4, asr r3 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ bd110 <__cxa_atexit@plt+0xb18e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa2c │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - @ instruction: 0xfffff884 │ │ │ │ - sbcseq r3, fp, ip, lsr #14 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + strhteq r9, [r9], #4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bd614 <__cxa_atexit@plt+0xb1dec> │ │ │ │ - ldr r2, [pc, #36] @ bd62c <__cxa_atexit@plt+0xb1e04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - ldr r7, [pc, #20] @ bd630 <__cxa_atexit@plt+0xb1e08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ bd134 <__cxa_atexit@plt+0xb190c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - ldrsbeq r3, [fp], #104 @ 0x68 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + smlaleq r9, r9, r0, r0 @ │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b bd3d4 <__cxa_atexit@plt+0xb1bac> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bd674 <__cxa_atexit@plt+0xb1e4c> │ │ │ │ - ldr r2, [pc, #36] @ bd68c <__cxa_atexit@plt+0xb1e64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - ldr r7, [pc, #20] @ bd690 <__cxa_atexit@plt+0xb1e68> │ │ │ │ + bcc bd1bc <__cxa_atexit@plt+0xb1994> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [pc, #84] @ bd1cc <__cxa_atexit@plt+0xb19a4> │ │ │ │ + sub r2, r6, #23 │ │ │ │ + sub r0, r0, r7 │ │ │ │ + mov r7, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #68] @ bd1d0 <__cxa_atexit@plt+0xb19a8> │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #60] @ bd1d4 <__cxa_atexit@plt+0xb19ac> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - sbcseq r3, fp, r8, ror r6 │ │ │ │ + rsceq r8, r9, r0, lsr #29 │ │ │ │ + rsceq r9, r9, r8, ror #3 │ │ │ │ + rsceq r8, r9, r8, ror lr │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bd720 <__cxa_atexit@plt+0xb1ef8> │ │ │ │ - ldr r7, [pc, #152] @ bd758 <__cxa_atexit@plt+0xb1f30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #148] @ bd75c <__cxa_atexit@plt+0xb1f34> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc bd738 <__cxa_atexit@plt+0xb1f10> │ │ │ │ - ldr r7, [pc, #128] @ bd768 <__cxa_atexit@plt+0xb1f40> │ │ │ │ - ldr r2, [pc, #128] @ bd76c <__cxa_atexit@plt+0xb1f44> │ │ │ │ - ldr r1, [pc, #128] @ bd770 <__cxa_atexit@plt+0xb1f48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r7, r3, #26 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd248 <__cxa_atexit@plt+0xb1a20> │ │ │ │ + ldr lr, [pc, #88] @ bd250 <__cxa_atexit@plt+0xb1a28> │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r1, [r7, #23] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r2, #8 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + ldr r5, [pc, #24] @ bd254 <__cxa_atexit@plt+0xb1a2c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq r8, r9, ip, ror #27 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bd2d8 <__cxa_atexit@plt+0xb1ab0> │ │ │ │ + ldr r3, [pc, #208] @ bd344 <__cxa_atexit@plt+0xb1b1c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq bd30c <__cxa_atexit@plt+0xb1ae4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bd330 <__cxa_atexit@plt+0xb1b08> │ │ │ │ + ldr lr, [pc, #176] @ bd34c <__cxa_atexit@plt+0xb1b24> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4] │ │ │ │ str r7, [r6, #16] │ │ │ │ - stmdb r6, {r1, r8} │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b cf33fc <__cxa_atexit@plt+0xce7bd4> │ │ │ │ - ldr r7, [pc, #60] @ bd764 <__cxa_atexit@plt+0xb1f3c> │ │ │ │ + mov r7, r9 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + add r7, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + ldm r7, {r1, r2, r3, r7} │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bhi bd314 <__cxa_atexit@plt+0xb1aec> │ │ │ │ + ldr r1, [pc, #76] @ bd348 <__cxa_atexit@plt+0xb1b20> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ bd340 <__cxa_atexit@plt+0xb1b18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bd760 <__cxa_atexit@plt+0xb1f38> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r9, #0 │ │ │ │ - bx r0 │ │ │ │ - rsceq r8, r9, r0, asr #18 │ │ │ │ - smlaleq r8, r9, r0, r9 │ │ │ │ - sbcseq r3, fp, r4, lsr #11 │ │ │ │ - sbcseq r3, fp, r8, asr #11 │ │ │ │ - @ instruction: 0xfffff8c0 │ │ │ │ - @ instruction: 0xfffff95c │ │ │ │ - @ instruction: 0xfffff728 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b bd2d8 <__cxa_atexit@plt+0xb1ab0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bd808 <__cxa_atexit@plt+0xb1fe0> │ │ │ │ - ldr sl, [pc, #104] @ bd820 <__cxa_atexit@plt+0xb1ff8> │ │ │ │ - ldr r2, [pc, #104] @ bd824 <__cxa_atexit@plt+0xb1ffc> │ │ │ │ - ldr r9, [pc, #104] @ bd828 <__cxa_atexit@plt+0xb2000> │ │ │ │ - ldr lr, [pc, #104] @ bd82c <__cxa_atexit@plt+0xb2004> │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str lr, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bd830 <__cxa_atexit@plt+0xb2008> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r4, fp, r8, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd3ac <__cxa_atexit@plt+0xb1b84> │ │ │ │ + ldr lr, [pc, #68] @ bd3b8 <__cxa_atexit@plt+0xb1b90> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r5, r5, #24 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - rsceq r8, r9, r0, asr #17 │ │ │ │ - sbcseq r3, fp, r8, ror #9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bd878 <__cxa_atexit@plt+0xb2050> │ │ │ │ - ldr r7, [pc, #52] @ bd888 <__cxa_atexit@plt+0xb2060> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq bd86c <__cxa_atexit@plt+0xb2044> │ │ │ │ - mov r7, r9 │ │ │ │ - b bd898 <__cxa_atexit@plt+0xb2070> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bd88c <__cxa_atexit@plt+0xb2064> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd3f8 <__cxa_atexit@plt+0xb1bd0> │ │ │ │ + ldr r2, [pc, #40] @ bd410 <__cxa_atexit@plt+0xb1be8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r7, [pc, #20] @ bd414 <__cxa_atexit@plt+0xb1bec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r3, fp, r0, lsl #9 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq r4, fp, r8, lsr r0 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr lr, [pc, #436] @ bda5c <__cxa_atexit@plt+0xb2234> │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - sub ip, r5, #32 │ │ │ │ - mov r1, #0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd46c <__cxa_atexit@plt+0xb1c44> │ │ │ │ + ldr lr, [pc, #60] @ bd478 <__cxa_atexit@plt+0xb1c50> │ │ │ │ + add r9, r5, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldm r9, {r0, r2, r8, r9} │ │ │ │ add lr, pc, lr │ │ │ │ - add r5, r3, r1 │ │ │ │ - and r4, r2, #3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r4, #2 │ │ │ │ - beq bd978 <__cxa_atexit@plt+0xb2150> │ │ │ │ - cmp r4, #3 │ │ │ │ - beq bd9c4 <__cxa_atexit@plt+0xb219c> │ │ │ │ - ldr r6, [r2, #11] │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r4, [r2, #15] │ │ │ │ - mov r2, r3 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r9, [r2, r1]! │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r4, [r2, #8] │ │ │ │ - str lr, [r2, #-8] │ │ │ │ - beq bd9fc <__cxa_atexit@plt+0xb21d4> │ │ │ │ - cmp r0, #1 │ │ │ │ - ldreq r0, [r7, #15] │ │ │ │ - cmpeq r4, r0 │ │ │ │ - ldreq r0, [r7, #11] │ │ │ │ - cmpeq r6, r0 │ │ │ │ - bne bd9ac <__cxa_atexit@plt+0xb2184> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r4, [pc, #312] @ bda64 <__cxa_atexit@plt+0xb223c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r0, ip, r1 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r4, [r2, #-8] │ │ │ │ - bhi bda40 <__cxa_atexit@plt+0xb2218> │ │ │ │ - ldr r0, [pc, #284] @ bda68 <__cxa_atexit@plt+0xb2240> │ │ │ │ - sub r2, r5, #24 │ │ │ │ - sub r1, r1, #24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r2, {r0, r8, r9, sl} │ │ │ │ - mov r2, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - bne bd8b8 <__cxa_atexit@plt+0xb2090> │ │ │ │ - ldr r0, [r9] │ │ │ │ - add r5, r3, r1 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [pc, #240] @ bda70 <__cxa_atexit@plt+0xb2248> │ │ │ │ - ldr r6, [r2, #6] │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, r1]! │ │ │ │ - ands r4, r7, #3 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r6, #23 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd4f8 <__cxa_atexit@plt+0xb1cd0> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [pc, #84] @ bd508 <__cxa_atexit@plt+0xb1ce0> │ │ │ │ + sub r2, r6, #23 │ │ │ │ + sub r0, r0, r7 │ │ │ │ + mov r7, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #68] @ bd50c <__cxa_atexit@plt+0xb1ce4> │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #60] @ bd510 <__cxa_atexit@plt+0xb1ce8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + str ip, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r6, [r3, #12] │ │ │ │ - beq bda0c <__cxa_atexit@plt+0xb21e4> │ │ │ │ - cmp r4, #2 │ │ │ │ - ldreq r4, [r7, #6] │ │ │ │ - cmpeq r6, r4 │ │ │ │ - beq bda20 <__cxa_atexit@plt+0xb21f8> │ │ │ │ - ldr r7, [pc, #172] @ bda60 <__cxa_atexit@plt+0xb2238> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #172] @ bda78 <__cxa_atexit@plt+0xb2250> │ │ │ │ - mov r3, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq bda0c <__cxa_atexit@plt+0xb21e4> │ │ │ │ - ldr r4, [pc, #152] @ bda7c <__cxa_atexit@plt+0xb2254> │ │ │ │ - cmp r6, #3 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr r7, [pc, #144] @ bda80 <__cxa_atexit@plt+0xb2258> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r4, #1 │ │ │ │ - b bd9b8 <__cxa_atexit@plt+0xb2190> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r6, [r3, #12] │ │ │ │ - ldr r6, [pc, #64] @ bda74 <__cxa_atexit@plt+0xb224c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - b c7867c <__cxa_atexit@plt+0xc6ce54> │ │ │ │ - ldr r7, [pc, #36] @ bda6c <__cxa_atexit@plt+0xb2244> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #4 │ │ │ │ - rsceq r8, r9, r8, ror r6 │ │ │ │ - andeq r0, r0, ip, lsr #5 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - ldrheq r3, [fp], #36 @ 0x24 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - rsceq r8, r9, ip, lsr #12 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq r8, r9, r0, asr #12 │ │ │ │ - rsceq r8, r9, ip, lsr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ bdab8 <__cxa_atexit@plt+0xb2290> │ │ │ │ - mvn r7, r7 │ │ │ │ + rsceq r8, r9, r4, ror #22 │ │ │ │ + rsceq r8, r9, ip, lsr #29 │ │ │ │ + rsceq r8, r9, ip, lsr fp │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub lr, r5, #36 @ 0x24 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi bd5b0 <__cxa_atexit@plt+0xb1d88> │ │ │ │ + ldr r8, [pc, #132] @ bd5bc <__cxa_atexit@plt+0xb1d94> │ │ │ │ + ldr r7, [r2, #15] │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + ldr r3, [r2, #11] │ │ │ │ + ldr r0, [r2, #19] │ │ │ │ + mov r2, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ bdabc <__cxa_atexit@plt+0xb2294> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + beq bd5a4 <__cxa_atexit@plt+0xb1d7c> │ │ │ │ + ldr r1, [pc, #80] @ bd5c0 <__cxa_atexit@plt+0xb1d98> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r2, r3, #8 │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r2, r5, #28 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ + stm r2, {r0, r1, r9} │ │ │ │ + ldr r0, [pc, #44] @ bd5c4 <__cxa_atexit@plt+0xb1d9c> │ │ │ │ + mov r5, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r9, ip, lsl #11 │ │ │ │ - rsceq r8, r9, r8, lsl #11 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bdb00 <__cxa_atexit@plt+0xb22d8> │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne bdb00 <__cxa_atexit@plt+0xb22d8> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [pc, #32] @ bdb14 <__cxa_atexit@plt+0xb22ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - b c7867c <__cxa_atexit@plt+0xc6ce54> │ │ │ │ - ldr r7, [pc, #16] @ bdb18 <__cxa_atexit@plt+0xb22f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r9, ip, ror #10 │ │ │ │ - rsceq r8, r9, r4, lsr #10 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r8, r9, ip, lsl #21 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne bdb9c <__cxa_atexit@plt+0xb2374> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne bdb9c <__cxa_atexit@plt+0xb2374> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne bdb9c <__cxa_atexit@plt+0xb2374> │ │ │ │ - ldr r3, [pc, #116] @ bdbcc <__cxa_atexit@plt+0xb23a4> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + ldr r3, [pc, #52] @ bd60c <__cxa_atexit@plt+0xb1de4> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + add r0, r0, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi bdbbc <__cxa_atexit@plt+0xb2394> │ │ │ │ - ldr r7, [pc, #76] @ bdbd0 <__cxa_atexit@plt+0xb23a8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq bdbb0 <__cxa_atexit@plt+0xb2388> │ │ │ │ - mov r7, r9 │ │ │ │ - b bd898 <__cxa_atexit@plt+0xb2070> │ │ │ │ - ldr r7, [pc, #52] @ bdbd8 <__cxa_atexit@plt+0xb23b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bdbd4 <__cxa_atexit@plt+0xb23ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - sbcseq r3, fp, ip, lsr r1 │ │ │ │ - rsceq r8, r9, r8, lsl #9 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + stmda r5, {r0, r1, r3, r9} │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #12] @ bd610 <__cxa_atexit@plt+0xb1de8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r8, r9, r4, lsr #20 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne bdc04 <__cxa_atexit@plt+0xb23dc> │ │ │ │ - ldr r7, [pc, #56] @ bdc30 <__cxa_atexit@plt+0xb2408> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bdc2c <__cxa_atexit@plt+0xb2404> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne bd698 <__cxa_atexit@plt+0xb1e70> │ │ │ │ + ldr r2, [pc, #232] @ bd71c <__cxa_atexit@plt+0xb1ef4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq bdc24 <__cxa_atexit@plt+0xb23fc> │ │ │ │ - b bd898 <__cxa_atexit@plt+0xb2070> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - rsceq r8, r9, r4, lsr r4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bdc78 <__cxa_atexit@plt+0xb2450> │ │ │ │ - ldr r7, [pc, #52] @ bdc88 <__cxa_atexit@plt+0xb2460> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq bdc6c <__cxa_atexit@plt+0xb2444> │ │ │ │ - mov r7, r9 │ │ │ │ - b bdc98 <__cxa_atexit@plt+0xb2470> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bdc8c <__cxa_atexit@plt+0xb2464> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r3, fp, r4, lsl #1 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr lr, [pc, #436] @ bde5c <__cxa_atexit@plt+0xb2634> │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - sub ip, r5, #32 │ │ │ │ - mov r1, #0 │ │ │ │ + str r2, [r3] │ │ │ │ + beq bd6d8 <__cxa_atexit@plt+0xb1eb0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc bd704 <__cxa_atexit@plt+0xb1edc> │ │ │ │ + ldr lr, [pc, #200] @ bd724 <__cxa_atexit@plt+0xb1efc> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ add lr, pc, lr │ │ │ │ - add r5, r3, r1 │ │ │ │ - and r4, r2, #3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r4, #2 │ │ │ │ - beq bdd78 <__cxa_atexit@plt+0xb2550> │ │ │ │ - cmp r4, #3 │ │ │ │ - beq bddc4 <__cxa_atexit@plt+0xb259c> │ │ │ │ - ldr r6, [r2, #11] │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r4, [r2, #15] │ │ │ │ - mov r2, r3 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r9, [r2, r1]! │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r4, [r2, #8] │ │ │ │ - str lr, [r2, #-8] │ │ │ │ - beq bddfc <__cxa_atexit@plt+0xb25d4> │ │ │ │ - cmp r0, #1 │ │ │ │ - ldreq r0, [r7, #15] │ │ │ │ - cmpeq r4, r0 │ │ │ │ - ldreq r0, [r7, #11] │ │ │ │ - cmpeq r6, r0 │ │ │ │ - bne bddac <__cxa_atexit@plt+0xb2584> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r4, [pc, #312] @ bde64 <__cxa_atexit@plt+0xb263c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r0, ip, r1 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r4, [r2, #-8] │ │ │ │ - bhi bde40 <__cxa_atexit@plt+0xb2618> │ │ │ │ - ldr r0, [pc, #284] @ bde68 <__cxa_atexit@plt+0xb2640> │ │ │ │ - sub r2, r5, #24 │ │ │ │ - sub r1, r1, #24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r2, {r0, r8, r9, sl} │ │ │ │ - mov r2, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - bne bdcb8 <__cxa_atexit@plt+0xb2490> │ │ │ │ - ldr r0, [r9] │ │ │ │ - add r5, r3, r1 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [pc, #240] @ bde70 <__cxa_atexit@plt+0xb2648> │ │ │ │ - ldr r6, [r2, #6] │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, r1]! │ │ │ │ - ands r4, r7, #3 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r6, [r3, #12] │ │ │ │ - beq bde0c <__cxa_atexit@plt+0xb25e4> │ │ │ │ - cmp r4, #2 │ │ │ │ - ldreq r4, [r7, #6] │ │ │ │ - cmpeq r6, r4 │ │ │ │ - beq bde20 <__cxa_atexit@plt+0xb25f8> │ │ │ │ - ldr r7, [pc, #172] @ bde60 <__cxa_atexit@plt+0xb2638> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #172] @ bde78 <__cxa_atexit@plt+0xb2650> │ │ │ │ - mov r3, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq bde0c <__cxa_atexit@plt+0xb25e4> │ │ │ │ - ldr r4, [pc, #152] @ bde7c <__cxa_atexit@plt+0xb2654> │ │ │ │ - cmp r6, #3 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr r7, [pc, #144] @ bde80 <__cxa_atexit@plt+0xb2658> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r4, #2 │ │ │ │ - b bddb8 <__cxa_atexit@plt+0xb2590> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - bx r0 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + add r7, r5, #8 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + cmp fp, r5 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bhi bd6e4 <__cxa_atexit@plt+0xb1ebc> │ │ │ │ + ldr r2, [pc, #92] @ bd720 <__cxa_atexit@plt+0xb1ef8> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r6, [r3, #12] │ │ │ │ - ldr r6, [pc, #64] @ bde74 <__cxa_atexit@plt+0xb264c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ - ldr r7, [pc, #36] @ bde6c <__cxa_atexit@plt+0xb2644> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ + ldr r7, [pc, #44] @ bd718 <__cxa_atexit@plt+0xb1ef0> │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + str r1, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r2 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r3, fp, ip, asr #26 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd784 <__cxa_atexit@plt+0xb1f5c> │ │ │ │ + ldr lr, [pc, #68] @ bd790 <__cxa_atexit@plt+0xb1f68> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd7d8 <__cxa_atexit@plt+0xb1fb0> │ │ │ │ + ldr lr, [pc, #44] @ bd7e0 <__cxa_atexit@plt+0xb1fb8> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #10] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #14] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7c6e20 <__cxa_atexit@plt+0x7bb5f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #4 │ │ │ │ - rsceq r8, r9, r4, ror r2 │ │ │ │ - andeq r0, r0, ip, lsr #5 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - ldrheq r2, [fp], #232 @ 0xe8 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - rsceq r8, r9, ip, lsr #4 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq r8, r9, r4, asr #4 │ │ │ │ - rsceq r8, r9, r8, lsr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ bdeb8 <__cxa_atexit@plt+0xb2690> │ │ │ │ - mvn r7, r7 │ │ │ │ + ldr r3, [pc, #60] @ bd830 <__cxa_atexit@plt+0xb2008> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ bdebc <__cxa_atexit@plt+0xb2694> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - smlaleq r8, r9, r0, r1 │ │ │ │ - rsceq r8, r9, r4, lsl #3 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bdf00 <__cxa_atexit@plt+0xb26d8> │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne bdf00 <__cxa_atexit@plt+0xb26d8> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [pc, #32] @ bdf14 <__cxa_atexit@plt+0xb26ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ - ldr r7, [pc, #16] @ bdf18 <__cxa_atexit@plt+0xb26f0> │ │ │ │ + str r3, [r5] │ │ │ │ + beq bd828 <__cxa_atexit@plt+0xb2000> │ │ │ │ + ldr r3, [pc, #40] @ bd834 <__cxa_atexit@plt+0xb200c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #24] @ bd838 <__cxa_atexit@plt+0xb2010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r9, ip, ror #2 │ │ │ │ - rsceq r8, r9, r0, lsr #2 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq r8, r9, ip, lsr #23 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne bdf9c <__cxa_atexit@plt+0xb2774> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne bdf9c <__cxa_atexit@plt+0xb2774> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne bdf9c <__cxa_atexit@plt+0xb2774> │ │ │ │ - ldr r3, [pc, #116] @ bdfcc <__cxa_atexit@plt+0xb27a4> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + ldr r3, [pc, #28] @ bd868 <__cxa_atexit@plt+0xb2040> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi bdfbc <__cxa_atexit@plt+0xb2794> │ │ │ │ - ldr r7, [pc, #76] @ bdfd0 <__cxa_atexit@plt+0xb27a8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq bdfb0 <__cxa_atexit@plt+0xb2788> │ │ │ │ - mov r7, r9 │ │ │ │ - b bdc98 <__cxa_atexit@plt+0xb2470> │ │ │ │ - ldr r7, [pc, #52] @ bdfd8 <__cxa_atexit@plt+0xb27b0> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #12] @ bd86c <__cxa_atexit@plt+0xb2044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bdfd4 <__cxa_atexit@plt+0xb27ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - sbcseq r2, fp, r0, asr #26 │ │ │ │ - rsceq r8, r9, r4, lsl #1 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r8, r9, ip, ror #22 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne be010 <__cxa_atexit@plt+0xb27e8> │ │ │ │ - ldr r7, [pc, #52] @ be02c <__cxa_atexit@plt+0xb2804> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq be024 <__cxa_atexit@plt+0xb27fc> │ │ │ │ - b bdc98 <__cxa_atexit@plt+0xb2470> │ │ │ │ - ldr r7, [pc, #24] @ be030 <__cxa_atexit@plt+0xb2808> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd904 <__cxa_atexit@plt+0xb20dc> │ │ │ │ + mov r8, #0 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + ldr r1, [pc, #108] @ bd910 <__cxa_atexit@plt+0xb20e8> │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + sub lr, r6, #31 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr sl, [pc, #96] @ bd914 <__cxa_atexit@plt+0xb20ec> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + ldr r9, [pc, #84] @ bd918 <__cxa_atexit@plt+0xb20f0> │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str sl, [r3, #4] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #64] @ bd91c <__cxa_atexit@plt+0xb20f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - rsceq r8, r9, r0, lsl r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be078 <__cxa_atexit@plt+0xb2850> │ │ │ │ - ldr r7, [pc, #52] @ be088 <__cxa_atexit@plt+0xb2860> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq be06c <__cxa_atexit@plt+0xb2844> │ │ │ │ - mov r7, r9 │ │ │ │ - b be098 <__cxa_atexit@plt+0xb2870> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ be08c <__cxa_atexit@plt+0xb2864> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r2, fp, r8, lsl #25 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str lr, [r5, #16] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r8, r9, r4, lsr #22 │ │ │ │ + rsceq r8, r9, ip, lsl fp │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + strdeq r8, [r9], #172 @ 0xac @ │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr lr, [pc, #424] @ be250 <__cxa_atexit@plt+0xb2a28> │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - sub ip, r5, #32 │ │ │ │ - mov r1, #0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd970 <__cxa_atexit@plt+0xb2148> │ │ │ │ + ldr lr, [pc, #56] @ bd97c <__cxa_atexit@plt+0xb2154> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldmib r5, {r1, r8} │ │ │ │ add lr, pc, lr │ │ │ │ - add r5, r3, r1 │ │ │ │ - and r4, r2, #3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r4, #2 │ │ │ │ - beq be178 <__cxa_atexit@plt+0xb2950> │ │ │ │ - cmp r4, #3 │ │ │ │ - beq be1c4 <__cxa_atexit@plt+0xb299c> │ │ │ │ - ldr r6, [r2, #11] │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r4, [r2, #15] │ │ │ │ - mov r2, r3 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r9, [r2, r1]! │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r4, [r2, #8] │ │ │ │ - str lr, [r2, #-8] │ │ │ │ - beq be1fc <__cxa_atexit@plt+0xb29d4> │ │ │ │ - cmp r0, #1 │ │ │ │ - ldreq r0, [r7, #15] │ │ │ │ - cmpeq r4, r0 │ │ │ │ - ldreq r0, [r7, #11] │ │ │ │ - cmpeq r6, r0 │ │ │ │ - bne be1ac <__cxa_atexit@plt+0xb2984> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r4, [pc, #300] @ be258 <__cxa_atexit@plt+0xb2a30> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r0, ip, r1 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r4, [r2, #-8] │ │ │ │ - bhi be234 <__cxa_atexit@plt+0xb2a0c> │ │ │ │ - ldr r0, [pc, #272] @ be25c <__cxa_atexit@plt+0xb2a34> │ │ │ │ - sub r2, r5, #24 │ │ │ │ - sub r1, r1, #24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r2, {r0, r8, r9, sl} │ │ │ │ - mov r2, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - bne be0b8 <__cxa_atexit@plt+0xb2890> │ │ │ │ - ldr r0, [r9] │ │ │ │ - add r5, r3, r1 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [pc, #228] @ be264 <__cxa_atexit@plt+0xb2a3c> │ │ │ │ - ldr r8, [r2, #2] │ │ │ │ - ldr r6, [r2, #6] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, r1]! │ │ │ │ - ands r4, r7, #3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r6, [r3, #12] │ │ │ │ - beq be20c <__cxa_atexit@plt+0xb29e4> │ │ │ │ - cmp r4, #2 │ │ │ │ - ldreq r4, [r7, #6] │ │ │ │ - cmpeq r6, r4 │ │ │ │ - beq be220 <__cxa_atexit@plt+0xb29f8> │ │ │ │ - ldr r7, [pc, #160] @ be254 <__cxa_atexit@plt+0xb2a2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #156] @ be268 <__cxa_atexit@plt+0xb2a40> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + ldrheq r3, [fp], #168 @ 0xa8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq be20c <__cxa_atexit@plt+0xb29e4> │ │ │ │ - ldr r4, [pc, #136] @ be26c <__cxa_atexit@plt+0xb2a44> │ │ │ │ - cmp r6, #3 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr r7, [pc, #128] @ be270 <__cxa_atexit@plt+0xb2a48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r4, #2 │ │ │ │ - b be1b8 <__cxa_atexit@plt+0xb2990> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - bx r0 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bd9e4 <__cxa_atexit@plt+0xb21bc> │ │ │ │ + ldr r2, [pc, #72] @ bd9f0 <__cxa_atexit@plt+0xb21c8> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ + beq bd9dc <__cxa_atexit@plt+0xb21b4> │ │ │ │ + ldr r3, [pc, #40] @ bd9f4 <__cxa_atexit@plt+0xb21cc> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #36] @ be260 <__cxa_atexit@plt+0xb2a38> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - rsceq r7, r9, r4, ror lr │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - sbcseq r2, fp, r8, asr #21 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r7, r9, r4, asr #28 │ │ │ │ - rsceq r7, r9, r8, lsr lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ be2a8 <__cxa_atexit@plt+0xb2a80> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ be2ac <__cxa_atexit@plt+0xb2a84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r7, r9, r0, lsr #27 │ │ │ │ - smlaleq r7, r9, r4, sp │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne be2e8 <__cxa_atexit@plt+0xb2ac0> │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + sbcseq r3, fp, r4, asr #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ bda1c <__cxa_atexit@plt+0xb21f4> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r3, fp, ip, lsl sl │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bda7c <__cxa_atexit@plt+0xb2254> │ │ │ │ + ldr lr, [pc, #76] @ bda94 <__cxa_atexit@plt+0xb226c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne be2e8 <__cxa_atexit@plt+0xb2ac0> │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ + lsl r8, r7, #2 │ │ │ │ add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #12] @ be2fc <__cxa_atexit@plt+0xb2ad4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - rsceq r7, r9, r8, lsr sp │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne be380 <__cxa_atexit@plt+0xb2b58> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne be380 <__cxa_atexit@plt+0xb2b58> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne be380 <__cxa_atexit@plt+0xb2b58> │ │ │ │ - ldr r3, [pc, #116] @ be3b0 <__cxa_atexit@plt+0xb2b88> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + sub sl, r6, #14 │ │ │ │ + mov r9, #4 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + b 7d50f4 <__cxa_atexit@plt+0x7c98cc> │ │ │ │ + ldr r3, [pc, #20] @ bda98 <__cxa_atexit@plt+0xb2270> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi be3a0 <__cxa_atexit@plt+0xb2b78> │ │ │ │ - ldr r7, [pc, #76] @ be3b4 <__cxa_atexit@plt+0xb2b8c> │ │ │ │ - tst r9, #3 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bdad0 <__cxa_atexit@plt+0xb22a8> │ │ │ │ + ldr r7, [pc, #36] @ bdae0 <__cxa_atexit@plt+0xb22b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq be394 <__cxa_atexit@plt+0xb2b6c> │ │ │ │ - mov r7, r9 │ │ │ │ - b be098 <__cxa_atexit@plt+0xb2870> │ │ │ │ - ldr r7, [pc, #52] @ be3bc <__cxa_atexit@plt+0xb2b94> │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ldr r7, [pc, #28] @ bdae4 <__cxa_atexit@plt+0xb22bc> │ │ │ │ + mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ be3b8 <__cxa_atexit@plt+0xb2b90> │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #16] @ bdae8 <__cxa_atexit@plt+0xb22c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - sbcseq r2, fp, r0, ror #18 │ │ │ │ - rsceq r7, r9, r0, lsr #25 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne be3f4 <__cxa_atexit@plt+0xb2bcc> │ │ │ │ - ldr r7, [pc, #52] @ be410 <__cxa_atexit@plt+0xb2be8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r8, r9, r0, lsl r9 │ │ │ │ + sbcseq r3, fp, r4, ror r9 │ │ │ │ + sbcseq r3, fp, r0, asr r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ bdb70 <__cxa_atexit@plt+0xb2348> │ │ │ │ tst r7, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq be408 <__cxa_atexit@plt+0xb2be0> │ │ │ │ - b be098 <__cxa_atexit@plt+0xb2870> │ │ │ │ - ldr r7, [pc, #24] @ be414 <__cxa_atexit@plt+0xb2bec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq bdb58 <__cxa_atexit@plt+0xb2330> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bdb60 <__cxa_atexit@plt+0xb2338> │ │ │ │ + ldr r2, [pc, #80] @ bdb74 <__cxa_atexit@plt+0xb234c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r6, [pc, #52] @ bdb78 <__cxa_atexit@plt+0xb2350> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r3, #6 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - rsceq r7, r9, ip, lsr #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be468 <__cxa_atexit@plt+0xb2c40> │ │ │ │ - ldr r7, [pc, #52] @ be478 <__cxa_atexit@plt+0xb2c50> │ │ │ │ - tst r9, #3 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + smlaleq r8, r9, r4, r8 │ │ │ │ + sbcseq r3, fp, r0, asr #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bdbd4 <__cxa_atexit@plt+0xb23ac> │ │ │ │ + ldr r2, [pc, #60] @ bdbe0 <__cxa_atexit@plt+0xb23b8> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r3, [pc, #32] @ bdbe4 <__cxa_atexit@plt+0xb23bc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + rsceq r8, r9, r4, lsl r8 │ │ │ │ + sbcseq r3, fp, ip, asr r8 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bdc20 <__cxa_atexit@plt+0xb23f8> │ │ │ │ + ldr r7, [pc, #36] @ bdc30 <__cxa_atexit@plt+0xb2408> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq be45c <__cxa_atexit@plt+0xb2c34> │ │ │ │ - mov r7, r9 │ │ │ │ - b bd898 <__cxa_atexit@plt+0xb2070> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ be47c <__cxa_atexit@plt+0xb2c54> │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ldr r7, [pc, #28] @ bdc34 <__cxa_atexit@plt+0xb240c> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #16] @ bdc38 <__cxa_atexit@plt+0xb2410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff44c │ │ │ │ - smullseq r2, fp, r0, r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be4d0 <__cxa_atexit@plt+0xb2ca8> │ │ │ │ - ldr r7, [pc, #52] @ be4e0 <__cxa_atexit@plt+0xb2cb8> │ │ │ │ - tst r9, #3 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + rsceq r8, r9, r0, asr #15 │ │ │ │ + sbcseq r3, fp, r4, lsr #16 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bdc84 <__cxa_atexit@plt+0xb245c> │ │ │ │ + ldr r7, [pc, #68] @ bdca0 <__cxa_atexit@plt+0xb2478> │ │ │ │ + ldr r2, [pc, #68] @ bdca4 <__cxa_atexit@plt+0xb247c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq be4c4 <__cxa_atexit@plt+0xb2c9c> │ │ │ │ - mov r7, r9 │ │ │ │ - b bdc98 <__cxa_atexit@plt+0xb2470> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ be4e4 <__cxa_atexit@plt+0xb2cbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #44] @ bdca8 <__cxa_atexit@plt+0xb2480> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #32] @ bdcac <__cxa_atexit@plt+0xb2484> │ │ │ │ + ldr r3, [pc, #32] @ bdcb0 <__cxa_atexit@plt+0xb2488> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff7e4 │ │ │ │ - sbcseq r2, fp, ip, lsr #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc be548 <__cxa_atexit@plt+0xb2d20> │ │ │ │ - ldr r3, [pc, #80] @ be560 <__cxa_atexit@plt+0xb2d38> │ │ │ │ - ldr r9, [pc, #80] @ be564 <__cxa_atexit@plt+0xb2d3c> │ │ │ │ - ldr lr, [pc, #80] @ be568 <__cxa_atexit@plt+0xb2d40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ be56c <__cxa_atexit@plt+0xb2d44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - rsceq r7, r9, r8, asr fp │ │ │ │ - ldrheq r2, [fp], #120 @ 0x78 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq r8, r9, r0, lsl #13 │ │ │ │ + rsceq r8, r9, ip, asr r7 │ │ │ │ + sbcseq r3, fp, r0, asr #15 │ │ │ │ + rsceq r8, r9, r0, asr r6 │ │ │ │ + sbcseq r3, fp, r8, lsr #15 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi be59c <__cxa_atexit@plt+0xb2d74> │ │ │ │ - ldr r5, [pc, #28] @ be5ac <__cxa_atexit@plt+0xb2d84> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi bdd00 <__cxa_atexit@plt+0xb24d8> │ │ │ │ + ldr r7, [pc, #68] @ bdd1c <__cxa_atexit@plt+0xb24f4> │ │ │ │ + ldr r2, [pc, #68] @ bdd20 <__cxa_atexit@plt+0xb24f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #44] @ bdd24 <__cxa_atexit@plt+0xb24fc> │ │ │ │ mov r5, r3 │ │ │ │ - b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ - ldr r7, [pc, #12] @ be5b0 <__cxa_atexit@plt+0xb2d88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #32] @ bdd28 <__cxa_atexit@plt+0xb2500> │ │ │ │ + ldr r3, [pc, #32] @ bdd2c <__cxa_atexit@plt+0xb2504> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - sbcseq r2, fp, ip, ror r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + rsceq r8, r9, r4, lsl #12 │ │ │ │ + rsceq r8, r9, r0, ror #13 │ │ │ │ + sbcseq r3, fp, r4, asr #14 │ │ │ │ + ldrdeq r8, [r9], #84 @ 0x54 @ │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b bdfcc <__cxa_atexit@plt+0xb27a4> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc be618 <__cxa_atexit@plt+0xb2df0> │ │ │ │ - ldr r3, [pc, #80] @ be630 <__cxa_atexit@plt+0xb2e08> │ │ │ │ - ldr r9, [pc, #80] @ be634 <__cxa_atexit@plt+0xb2e0c> │ │ │ │ - ldr lr, [pc, #80] @ be638 <__cxa_atexit@plt+0xb2e10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ be63c <__cxa_atexit@plt+0xb2e14> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bddb4 <__cxa_atexit@plt+0xb258c> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [pc, #84] @ bddc4 <__cxa_atexit@plt+0xb259c> │ │ │ │ + sub r2, r6, #23 │ │ │ │ + sub r0, r0, r7 │ │ │ │ + mov r7, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #68] @ bddc8 <__cxa_atexit@plt+0xb25a0> │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #60] @ bddcc <__cxa_atexit@plt+0xb25a4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - rsceq r7, r9, r8, lsl #21 │ │ │ │ - sbcseq r2, fp, r8, ror #13 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi be6a8 <__cxa_atexit@plt+0xb2e80> │ │ │ │ - ldr r2, [pc, #100] @ be6c8 <__cxa_atexit@plt+0xb2ea0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r7, r8} │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be6b4 <__cxa_atexit@plt+0xb2e8c> │ │ │ │ - ldr r5, [pc, #76] @ be6cc <__cxa_atexit@plt+0xb2ea4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq be698 <__cxa_atexit@plt+0xb2e70> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + rsceq r8, r9, r8, lsr #5 │ │ │ │ + strdeq r8, [r9], #80 @ 0x50 @ │ │ │ │ + rsceq r8, r9, r0, lsl #5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bde40 <__cxa_atexit@plt+0xb2618> │ │ │ │ + ldr lr, [pc, #88] @ bde48 <__cxa_atexit@plt+0xb2620> │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r1, [r7, #23] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r2, #8 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + ldr r5, [pc, #24] @ bde4c <__cxa_atexit@plt+0xb2624> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ be6d0 <__cxa_atexit@plt+0xb2ea8> │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffffdf70 │ │ │ │ - sbcseq r2, fp, r0, lsr #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + strdeq r8, [r9], #20 @ │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [pc, #84] @ be73c <__cxa_atexit@plt+0xb2f14> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bded0 <__cxa_atexit@plt+0xb26a8> │ │ │ │ + ldr r3, [pc, #208] @ bdf3c <__cxa_atexit@plt+0xb2714> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq bdf04 <__cxa_atexit@plt+0xb26dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bdf28 <__cxa_atexit@plt+0xb2700> │ │ │ │ + ldr lr, [pc, #176] @ bdf44 <__cxa_atexit@plt+0xb271c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + add r7, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi be728 <__cxa_atexit@plt+0xb2f00> │ │ │ │ - ldr r7, [pc, #56] @ be740 <__cxa_atexit@plt+0xb2f18> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq be71c <__cxa_atexit@plt+0xb2ef4> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldm r7, {r1, r2, r3, r7} │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bhi bdf0c <__cxa_atexit@plt+0xb26e4> │ │ │ │ + ldr r1, [pc, #76] @ bdf40 <__cxa_atexit@plt+0xb2718> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ be744 <__cxa_atexit@plt+0xb2f1c> │ │ │ │ + ldr r7, [pc, #36] @ bdf38 <__cxa_atexit@plt+0xb2710> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffdee8 │ │ │ │ - sbcseq r2, fp, ip, lsr #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r3, fp, r0, ror #10 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b cb1534 <__cxa_atexit@plt+0xca5d0c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bdfa4 <__cxa_atexit@plt+0xb277c> │ │ │ │ + ldr lr, [pc, #68] @ bdfb0 <__cxa_atexit@plt+0xb2788> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r5, r5, #24 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi be79c <__cxa_atexit@plt+0xb2f74> │ │ │ │ - ldr r3, [pc, #44] @ be7b4 <__cxa_atexit@plt+0xb2f8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ be7b8 <__cxa_atexit@plt+0xb2f90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b cadab8 <__cxa_atexit@plt+0xca2290> │ │ │ │ - ldr r7, [pc, #24] @ be7bc <__cxa_atexit@plt+0xb2f94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bdff0 <__cxa_atexit@plt+0xb27c8> │ │ │ │ + ldr r2, [pc, #40] @ be008 <__cxa_atexit@plt+0xb27e0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r7, [pc, #20] @ be00c <__cxa_atexit@plt+0xb27e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r9 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r7, r9, r0, ror #23 │ │ │ │ - sbcseq r2, fp, ip, ror r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq r3, fp, r0, lsl #9 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc be7f4 <__cxa_atexit@plt+0xb2fcc> │ │ │ │ - ldr r2, [pc, #28] @ be800 <__cxa_atexit@plt+0xb2fd8> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc be064 <__cxa_atexit@plt+0xb283c> │ │ │ │ + ldr lr, [pc, #60] @ be070 <__cxa_atexit@plt+0xb2848> │ │ │ │ + add r9, r5, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldm r9, {r0, r2, r8, r9} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r6, #23 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi be868 <__cxa_atexit@plt+0xb3040> │ │ │ │ - ldr r7, [pc, #104] @ be890 <__cxa_atexit@plt+0xb3068> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be87c <__cxa_atexit@plt+0xb3054> │ │ │ │ - ldr r5, [pc, #84] @ be894 <__cxa_atexit@plt+0xb306c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq be858 <__cxa_atexit@plt+0xb3030> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ be89c <__cxa_atexit@plt+0xb3074> │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be0f0 <__cxa_atexit@plt+0xb28c8> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [pc, #84] @ be100 <__cxa_atexit@plt+0xb28d8> │ │ │ │ + sub r2, r6, #23 │ │ │ │ + sub r0, r0, r7 │ │ │ │ + mov r7, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #68] @ be104 <__cxa_atexit@plt+0xb28dc> │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #60] @ be108 <__cxa_atexit@plt+0xb28e0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r9, ip, ror #30 │ │ │ │ + strhteq r8, [r9], #36 @ 0x24 │ │ │ │ + rsceq r7, r9, r4, asr #30 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub lr, r5, #36 @ 0x24 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi be1a8 <__cxa_atexit@plt+0xb2980> │ │ │ │ + ldr r8, [pc, #132] @ be1b4 <__cxa_atexit@plt+0xb298c> │ │ │ │ + ldr r7, [r2, #15] │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + ldr r3, [r2, #11] │ │ │ │ + ldr r0, [r2, #19] │ │ │ │ + mov r2, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + beq be19c <__cxa_atexit@plt+0xb2974> │ │ │ │ + ldr r1, [pc, #80] @ be1b8 <__cxa_atexit@plt+0xb2990> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r2, r3, #8 │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r2, r5, #28 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ + stm r2, {r0, r1, r9} │ │ │ │ + ldr r0, [pc, #44] @ be1bc <__cxa_atexit@plt+0xb2994> │ │ │ │ + mov r5, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ be898 <__cxa_atexit@plt+0xb3070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffddb0 │ │ │ │ - sbcseq r2, fp, r8, asr r4 │ │ │ │ - ldrheq r2, [fp], #68 @ 0x44 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + smlaleq r7, r9, r4, lr │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [pc, #84] @ be908 <__cxa_atexit@plt+0xb30e0> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #4 │ │ │ │ + ldr r3, [pc, #52] @ be204 <__cxa_atexit@plt+0xb29dc> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + stmda r5, {r0, r1, r3, r9} │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #12] @ be208 <__cxa_atexit@plt+0xb29e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r7, r9, ip, lsr #28 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne be290 <__cxa_atexit@plt+0xb2a68> │ │ │ │ + ldr r2, [pc, #232] @ be314 <__cxa_atexit@plt+0xb2aec> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3] │ │ │ │ + beq be2d0 <__cxa_atexit@plt+0xb2aa8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc be2fc <__cxa_atexit@plt+0xb2ad4> │ │ │ │ + ldr lr, [pc, #200] @ be31c <__cxa_atexit@plt+0xb2af4> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + add r7, r5, #8 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + lsl r7, r7, #1 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi be8f4 <__cxa_atexit@plt+0xb30cc> │ │ │ │ - ldr r7, [pc, #56] @ be90c <__cxa_atexit@plt+0xb30e4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq be8e8 <__cxa_atexit@plt+0xb30c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ be910 <__cxa_atexit@plt+0xb30e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bhi be2dc <__cxa_atexit@plt+0xb2ab4> │ │ │ │ + ldr r2, [pc, #92] @ be318 <__cxa_atexit@plt+0xb2af0> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ be310 <__cxa_atexit@plt+0xb2ae8> │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + str r1, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r2 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smullseq r3, fp, r4, r1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be37c <__cxa_atexit@plt+0xb2b54> │ │ │ │ + ldr lr, [pc, #68] @ be388 <__cxa_atexit@plt+0xb2b60> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be3d0 <__cxa_atexit@plt+0xb2ba8> │ │ │ │ + ldr lr, [pc, #44] @ be3d8 <__cxa_atexit@plt+0xb2bb0> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #10] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #14] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7c6e20 <__cxa_atexit@plt+0x7bb5f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffdd1c │ │ │ │ - sbcseq r2, fp, r0, ror #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ be940 <__cxa_atexit@plt+0xb3118> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #60] @ be428 <__cxa_atexit@plt+0xb2c00> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq be420 <__cxa_atexit@plt+0xb2bf8> │ │ │ │ + ldr r3, [pc, #40] @ be42c <__cxa_atexit@plt+0xb2c04> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ be944 <__cxa_atexit@plt+0xb311c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b cadab8 <__cxa_atexit@plt+0xca2290> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r7, r9, ip, lsr sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #24] @ be430 <__cxa_atexit@plt+0xb2c08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + strhteq r7, [r9], #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ be96c <__cxa_atexit@plt+0xb3144> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #28] @ be460 <__cxa_atexit@plt+0xb2c38> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b cb1534 <__cxa_atexit@plt+0xca5d0c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #12] @ be464 <__cxa_atexit@plt+0xb2c3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r7, r9, r4, ror pc │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ be9a4 <__cxa_atexit@plt+0xb317c> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ be9a8 <__cxa_atexit@plt+0xb3180> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r7, r9, r0, lsr #13 │ │ │ │ - smlaleq r7, r9, ip, r6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be4fc <__cxa_atexit@plt+0xb2cd4> │ │ │ │ + mov r8, #0 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + ldr r1, [pc, #108] @ be508 <__cxa_atexit@plt+0xb2ce0> │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + sub lr, r6, #31 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr sl, [pc, #96] @ be50c <__cxa_atexit@plt+0xb2ce4> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + ldr r9, [pc, #84] @ be510 <__cxa_atexit@plt+0xb2ce8> │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str sl, [r3, #4] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #64] @ be514 <__cxa_atexit@plt+0xb2cec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str lr, [r5, #16] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r7, r9, ip, lsr #30 │ │ │ │ + rsceq r7, r9, r4, lsr #30 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r7, r9, r4, lsl #30 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be568 <__cxa_atexit@plt+0xb2d40> │ │ │ │ + ldr lr, [pc, #56] @ be574 <__cxa_atexit@plt+0xb2d4c> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldmib r5, {r1, r8} │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + sbcseq r2, fp, r0, asr #29 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi be9f8 <__cxa_atexit@plt+0xb31d0> │ │ │ │ - ldr r7, [pc, #60] @ bea0c <__cxa_atexit@plt+0xb31e4> │ │ │ │ - ldr r2, [pc, #60] @ bea10 <__cxa_atexit@plt+0xb31e8> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi be5dc <__cxa_atexit@plt+0xb2db4> │ │ │ │ + ldr r2, [pc, #72] @ be5e8 <__cxa_atexit@plt+0xb2dc0> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r7, r8, r9, sl} │ │ │ │ - beq be9ec <__cxa_atexit@plt+0xb31c4> │ │ │ │ - mov r7, sl │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ + beq be5d4 <__cxa_atexit@plt+0xb2dac> │ │ │ │ + ldr r3, [pc, #40] @ be5ec <__cxa_atexit@plt+0xb2dc4> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bea14 <__cxa_atexit@plt+0xb31ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xffffdc18 │ │ │ │ - sbcseq r2, fp, r8, lsr #6 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + sbcseq r2, fp, ip, asr #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ bea80 <__cxa_atexit@plt+0xb3258> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bea6c <__cxa_atexit@plt+0xb3244> │ │ │ │ - ldr r7, [pc, #56] @ bea84 <__cxa_atexit@plt+0xb325c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq bea60 <__cxa_atexit@plt+0xb3238> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bea88 <__cxa_atexit@plt+0xb3260> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffdba4 │ │ │ │ - sbcseq r2, fp, r8, ror #4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ beab8 <__cxa_atexit@plt+0xb3290> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ be614 <__cxa_atexit@plt+0xb2dec> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ beabc <__cxa_atexit@plt+0xb3294> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b cadab8 <__cxa_atexit@plt+0xca2290> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r7, r9, r4, asr #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ beae4 <__cxa_atexit@plt+0xb32bc> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, r7 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r2, fp, r4, lsr #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be674 <__cxa_atexit@plt+0xb2e4c> │ │ │ │ + ldr lr, [pc, #76] @ be68c <__cxa_atexit@plt+0xb2e64> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + lsl r8, r7, #2 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + mov r9, #4 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + b 7d50f4 <__cxa_atexit@plt+0x7c98cc> │ │ │ │ + ldr r3, [pc, #20] @ be690 <__cxa_atexit@plt+0xb2e68> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b cb1534 <__cxa_atexit@plt+0xca5d0c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be6c8 <__cxa_atexit@plt+0xb2ea0> │ │ │ │ + ldr r7, [pc, #36] @ be6d8 <__cxa_atexit@plt+0xb2eb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ldr r7, [pc, #28] @ be6dc <__cxa_atexit@plt+0xb2eb4> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #16] @ be6e0 <__cxa_atexit@plt+0xb2eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r7, r9, r0, lsr #26 │ │ │ │ + ldrheq r2, [fp], #208 @ 0xd0 │ │ │ │ + sbcseq r2, fp, r8, asr sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ be768 <__cxa_atexit@plt+0xb2f40> │ │ │ │ tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq be750 <__cxa_atexit@plt+0xb2f28> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc be758 <__cxa_atexit@plt+0xb2f30> │ │ │ │ + ldr r2, [pc, #80] @ be76c <__cxa_atexit@plt+0xb2f44> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r6, [pc, #52] @ be770 <__cxa_atexit@plt+0xb2f48> │ │ │ │ add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + sub sl, r3, #6 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + smlaleq r7, r9, ip, ip │ │ │ │ + sbcseq r2, fp, r8, asr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be7cc <__cxa_atexit@plt+0xb2fa4> │ │ │ │ + ldr r2, [pc, #60] @ be7d8 <__cxa_atexit@plt+0xb2fb0> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r3, [pc, #32] @ be7dc <__cxa_atexit@plt+0xb2fb4> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + rsceq r7, r9, ip, lsl ip │ │ │ │ + smullseq r2, fp, r8, ip │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi beb78 <__cxa_atexit@plt+0xb3350> │ │ │ │ - ldr r7, [pc, #104] @ beba0 <__cxa_atexit@plt+0xb3378> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be818 <__cxa_atexit@plt+0xb2ff0> │ │ │ │ + ldr r7, [pc, #36] @ be828 <__cxa_atexit@plt+0xb3000> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi beb8c <__cxa_atexit@plt+0xb3364> │ │ │ │ - ldr r5, [pc, #84] @ beba4 <__cxa_atexit@plt+0xb337c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq beb68 <__cxa_atexit@plt+0xb3340> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ bebac <__cxa_atexit@plt+0xb3384> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ldr r7, [pc, #28] @ be82c <__cxa_atexit@plt+0xb3004> │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ beba8 <__cxa_atexit@plt+0xb3380> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #16] @ be830 <__cxa_atexit@plt+0xb3008> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffdaa0 │ │ │ │ - sbcseq r2, fp, r8, asr #2 │ │ │ │ - sbcseq r2, fp, ip, lsr #3 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + ldrdeq r7, [r9], #176 @ 0xb0 @ │ │ │ │ + sbcseq r2, fp, r0, ror #24 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [pc, #84] @ bec18 <__cxa_atexit@plt+0xb33f0> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bec04 <__cxa_atexit@plt+0xb33dc> │ │ │ │ - ldr r7, [pc, #56] @ bec1c <__cxa_atexit@plt+0xb33f4> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be87c <__cxa_atexit@plt+0xb3054> │ │ │ │ + ldr r7, [pc, #68] @ be898 <__cxa_atexit@plt+0xb3070> │ │ │ │ + ldr r2, [pc, #68] @ be89c <__cxa_atexit@plt+0xb3074> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq bebf8 <__cxa_atexit@plt+0xb33d0> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bec20 <__cxa_atexit@plt+0xb33f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #44] @ be8a0 <__cxa_atexit@plt+0xb3078> │ │ │ │ mov r5, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #32] @ be8a4 <__cxa_atexit@plt+0xb307c> │ │ │ │ + ldr r3, [pc, #32] @ be8a8 <__cxa_atexit@plt+0xb3080> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffda0c │ │ │ │ - ldrsbeq r2, [fp], #0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ bec50 <__cxa_atexit@plt+0xb3428> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bec54 <__cxa_atexit@plt+0xb342c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b cadab8 <__cxa_atexit@plt+0xca2290> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r7, r9, ip, lsr #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ bec7c <__cxa_atexit@plt+0xb3454> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b cb1534 <__cxa_atexit@plt+0xca5d0c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ becb4 <__cxa_atexit@plt+0xb348c> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ becb8 <__cxa_atexit@plt+0xb3490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ - smlaleq r7, r9, r4, r3 │ │ │ │ - rsceq r7, r9, r8, lsl #7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq r7, r9, r8, lsl #21 │ │ │ │ + rsceq r7, r9, ip, ror #22 │ │ │ │ + ldrsheq r2, [fp], #188 @ 0xbc │ │ │ │ + rsceq r7, r9, r8, asr sl │ │ │ │ + sbcseq r2, fp, r4, ror #23 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bed08 <__cxa_atexit@plt+0xb34e0> │ │ │ │ - ldr r7, [pc, #60] @ bed1c <__cxa_atexit@plt+0xb34f4> │ │ │ │ - ldr r2, [pc, #60] @ bed20 <__cxa_atexit@plt+0xb34f8> │ │ │ │ - tst sl, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be8f8 <__cxa_atexit@plt+0xb30d0> │ │ │ │ + ldr r7, [pc, #68] @ be914 <__cxa_atexit@plt+0xb30ec> │ │ │ │ + ldr r2, [pc, #68] @ be918 <__cxa_atexit@plt+0xb30f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r7, r8, r9, sl} │ │ │ │ - beq becfc <__cxa_atexit@plt+0xb34d4> │ │ │ │ - mov r7, sl │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bed24 <__cxa_atexit@plt+0xb34fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #44] @ be91c <__cxa_atexit@plt+0xb30f4> │ │ │ │ mov r5, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #32] @ be920 <__cxa_atexit@plt+0xb30f8> │ │ │ │ + ldr r3, [pc, #32] @ be924 <__cxa_atexit@plt+0xb30fc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xffffd908 │ │ │ │ - sbcseq r2, fp, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ bed90 <__cxa_atexit@plt+0xb3568> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bed7c <__cxa_atexit@plt+0xb3554> │ │ │ │ - ldr r7, [pc, #56] @ bed94 <__cxa_atexit@plt+0xb356c> │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + rsceq r7, r9, ip, lsl #20 │ │ │ │ + strdeq r7, [r9], #160 @ 0xa0 @ │ │ │ │ + sbcseq r2, fp, r0, lsl #23 │ │ │ │ + ldrdeq r7, [r9], #156 @ 0x9c @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi be99c <__cxa_atexit@plt+0xb3174> │ │ │ │ + ldr r3, [pc, #100] @ be9ac <__cxa_atexit@plt+0xb3184> │ │ │ │ + mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + beq be984 <__cxa_atexit@plt+0xb315c> │ │ │ │ + ldr r3, [pc, #80] @ be9b0 <__cxa_atexit@plt+0xb3188> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq be994 <__cxa_atexit@plt+0xb316c> │ │ │ │ str r7, [r5] │ │ │ │ - beq bed70 <__cxa_atexit@plt+0xb3548> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ + mov r7, fp │ │ │ │ + b bea10 <__cxa_atexit@plt+0xb31e8> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bed98 <__cxa_atexit@plt+0xb3570> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ be9b4 <__cxa_atexit@plt+0xb318c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffd894 │ │ │ │ - sbcseq r1, fp, r8, asr pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ bedc8 <__cxa_atexit@plt+0xb35a0> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bedcc <__cxa_atexit@plt+0xb35a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b cadab8 <__cxa_atexit@plt+0xca2290> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strhteq r7, [r9], #84 @ 0x54 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ bedf4 <__cxa_atexit@plt+0xb35cc> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b cb1534 <__cxa_atexit@plt+0xca5d0c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + sbcseq r2, fp, ip, lsl #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #36] @ be9f8 <__cxa_atexit@plt+0xb31d0> │ │ │ │ tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq be9f0 <__cxa_atexit@plt+0xb31c8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b bea10 <__cxa_atexit@plt+0xb31e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b bea10 <__cxa_atexit@plt+0xb31e8> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bea84 <__cxa_atexit@plt+0xb325c> │ │ │ │ + ldr r2, [pc, #180] @ beae0 <__cxa_atexit@plt+0xb32b8> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bee88 <__cxa_atexit@plt+0xb3660> │ │ │ │ - ldr r7, [pc, #104] @ beeb0 <__cxa_atexit@plt+0xb3688> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bee9c <__cxa_atexit@plt+0xb3674> │ │ │ │ - ldr r5, [pc, #84] @ beeb4 <__cxa_atexit@plt+0xb368c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq bee78 <__cxa_atexit@plt+0xb3650> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r2, #3 │ │ │ │ + beq bea6c <__cxa_atexit@plt+0xb3244> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq bea34 <__cxa_atexit@plt+0xb320c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne bea80 <__cxa_atexit@plt+0xb3258> │ │ │ │ + ldr r3, [pc, #140] @ beaec <__cxa_atexit@plt+0xb32c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ beebc <__cxa_atexit@plt+0xb3694> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ beeb8 <__cxa_atexit@plt+0xb3690> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffd790 │ │ │ │ - sbcseq r1, fp, r8, lsr lr │ │ │ │ - sbcseq r1, fp, r4, lsr #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [pc, #84] @ bef28 <__cxa_atexit@plt+0xb3700> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bef14 <__cxa_atexit@plt+0xb36ec> │ │ │ │ - ldr r7, [pc, #56] @ bef2c <__cxa_atexit@plt+0xb3704> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq bef08 <__cxa_atexit@plt+0xb36e0> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #84] @ beae4 <__cxa_atexit@plt+0xb32bc> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq bead4 <__cxa_atexit@plt+0xb32ac> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne beac0 <__cxa_atexit@plt+0xb3298> │ │ │ │ + ldr r2, [pc, #56] @ beae8 <__cxa_atexit@plt+0xb32c0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3] │ │ │ │ + beq bead4 <__cxa_atexit@plt+0xb32ac> │ │ │ │ + ldr r7, [pc, #40] @ beaf0 <__cxa_atexit@plt+0xb32c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bef30 <__cxa_atexit@plt+0xb3708> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffd6fc │ │ │ │ - sbcseq r1, fp, r0, asr #27 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + strdeq r7, [r9], #96 @ 0x60 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ bef60 <__cxa_atexit@plt+0xb3738> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #36] @ beb28 <__cxa_atexit@plt+0xb3300> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bef64 <__cxa_atexit@plt+0xb373c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b cadab8 <__cxa_atexit@plt+0xca2290> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r7, r9, ip, lsl r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + beq beb20 <__cxa_atexit@plt+0xb32f8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b bea10 <__cxa_atexit@plt+0xb31e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ bef8c <__cxa_atexit@plt+0xb3764> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b cb1534 <__cxa_atexit@plt+0xca5d0c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b bea10 <__cxa_atexit@plt+0xb31e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ befc4 <__cxa_atexit@plt+0xb379c> │ │ │ │ - mvn r7, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne beb6c <__cxa_atexit@plt+0xb3344> │ │ │ │ + ldr r3, [pc, #44] @ beb88 <__cxa_atexit@plt+0xb3360> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ befc8 <__cxa_atexit@plt+0xb37a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + beq beb80 <__cxa_atexit@plt+0xb3358> │ │ │ │ + ldr r7, [pc, #24] @ beb8c <__cxa_atexit@plt+0xb3364> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r9, r4, lsl #1 │ │ │ │ - rsceq r7, r9, r8, ror r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bf024 <__cxa_atexit@plt+0xb37fc> │ │ │ │ - ldr r7, [pc, #60] @ bf038 <__cxa_atexit@plt+0xb3810> │ │ │ │ - ldr r2, [pc, #60] @ bf03c <__cxa_atexit@plt+0xb3814> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r7, r8, r9, sl} │ │ │ │ - beq bf018 <__cxa_atexit@plt+0xb37f0> │ │ │ │ - mov r7, sl │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r7, r9, r4, asr #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ bebac <__cxa_atexit@plt+0xb3384> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bf040 <__cxa_atexit@plt+0xb3818> │ │ │ │ + rsceq r7, r9, r8, lsl r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b be934 <__cxa_atexit@plt+0xb310c> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b beeb0 <__cxa_atexit@plt+0xb3688> │ │ │ │ + sbcseq r2, fp, r8, ror #17 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bec48 <__cxa_atexit@plt+0xb3420> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bec50 <__cxa_atexit@plt+0xb3428> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + sub r1, r1, r0 │ │ │ │ + cmn r1, #1 │ │ │ │ + ble bec2c <__cxa_atexit@plt+0xb3404> │ │ │ │ + ldr r3, [pc, #84] @ bec64 <__cxa_atexit@plt+0xb343c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r2, [pc, #52] @ bec68 <__cxa_atexit@plt+0xb3440> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 17aad4 <__cxa_atexit@plt+0x16f2ac> │ │ │ │ + mov r3, r6 │ │ │ │ + b bec58 <__cxa_atexit@plt+0xb3430> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0xffffd5ec │ │ │ │ - ldrsheq r1, [fp], #204 @ 0xcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bf09c <__cxa_atexit@plt+0xb3874> │ │ │ │ - ldr r7, [pc, #60] @ bf0b0 <__cxa_atexit@plt+0xb3888> │ │ │ │ - ldr r2, [pc, #60] @ bf0b4 <__cxa_atexit@plt+0xb388c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r7, r8, r9, sl} │ │ │ │ - beq bf090 <__cxa_atexit@plt+0xb3868> │ │ │ │ - mov r7, sl │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrdeq r7, [r9], #56 @ 0x38 @ │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc becac <__cxa_atexit@plt+0xb3484> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #28] @ becb8 <__cxa_atexit@plt+0xb3490> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bf0b8 <__cxa_atexit@plt+0xb3890> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r7, r9, ip, asr #13 │ │ │ │ + sbcseq r2, fp, r0, lsl #16 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bed24 <__cxa_atexit@plt+0xb34fc> │ │ │ │ + ldr lr, [pc, #76] @ bed2c <__cxa_atexit@plt+0xb3504> │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, r0, #8 │ │ │ │ + sub sl, r5, #28 │ │ │ │ + stm sl, {r0, r2, lr} │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r5, [pc, #24] @ bed30 <__cxa_atexit@plt+0xb3508> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - @ instruction: 0xffffd574 │ │ │ │ - sbcseq r1, fp, ip, lsl #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r7, r9, r0, lsl r3 │ │ │ │ + sbcseq r2, fp, ip, lsl #15 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bedb4 <__cxa_atexit@plt+0xb358c> │ │ │ │ + ldr r3, [pc, #208] @ bee24 <__cxa_atexit@plt+0xb35fc> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bede4 <__cxa_atexit@plt+0xb35bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bee0c <__cxa_atexit@plt+0xb35e4> │ │ │ │ + ldr lr, [pc, #172] @ bee2c <__cxa_atexit@plt+0xb3604> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + add r7, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + lsl r7, r7, #1 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi bf128 <__cxa_atexit@plt+0xb3900> │ │ │ │ - ldr r7, [pc, #104] @ bf150 <__cxa_atexit@plt+0xb3928> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf13c <__cxa_atexit@plt+0xb3914> │ │ │ │ - ldr r5, [pc, #84] @ bf154 <__cxa_atexit@plt+0xb392c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq bf118 <__cxa_atexit@plt+0xb38f0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + str r7, [r5, #16] │ │ │ │ + bhi bedf0 <__cxa_atexit@plt+0xb35c8> │ │ │ │ + ldr r3, [pc, #76] @ bee28 <__cxa_atexit@plt+0xb3600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ bf15c <__cxa_atexit@plt+0xb3934> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ bee20 <__cxa_atexit@plt+0xb35f8> │ │ │ │ + ldr ip, [r4, #-8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r2, fp, r4, asr #13 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + sbcseq r2, fp, r4, lsl #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bee88 <__cxa_atexit@plt+0xb3660> │ │ │ │ + ldr lr, [pc, #60] @ bee94 <__cxa_atexit@plt+0xb366c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + sbcseq r2, fp, r0, lsl r6 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi beedc <__cxa_atexit@plt+0xb36b4> │ │ │ │ + ldr r2, [pc, #48] @ beef4 <__cxa_atexit@plt+0xb36cc> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r7, [pc, #20] @ beef8 <__cxa_atexit@plt+0xb36d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bf158 <__cxa_atexit@plt+0xb3930> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrsbeq r2, [fp], #92 @ 0x5c │ │ │ │ + sbcseq r2, fp, r4, asr #11 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bef54 <__cxa_atexit@plt+0xb372c> │ │ │ │ + ldr lr, [pc, #60] @ bef60 <__cxa_atexit@plt+0xb3738> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #19 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + sbcseq r2, fp, ip, asr #10 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi befe4 <__cxa_atexit@plt+0xb37bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc befec <__cxa_atexit@plt+0xb37c4> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + sub r1, r1, r0 │ │ │ │ + cmn r1, #1 │ │ │ │ + ble befc8 <__cxa_atexit@plt+0xb37a0> │ │ │ │ + ldr r3, [pc, #84] @ bf000 <__cxa_atexit@plt+0xb37d8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r2, [pc, #52] @ bf004 <__cxa_atexit@plt+0xb37dc> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 17aad4 <__cxa_atexit@plt+0x16f2ac> │ │ │ │ + mov r3, r6 │ │ │ │ + b beff4 <__cxa_atexit@plt+0xb37cc> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff7bc │ │ │ │ - @ instruction: 0xffffd4f0 │ │ │ │ - smullseq r1, fp, r8, fp │ │ │ │ - ldrsheq r1, [fp], #180 @ 0xb4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bf1d0 <__cxa_atexit@plt+0xb39a8> │ │ │ │ - ldr r7, [pc, #104] @ bf1f8 <__cxa_atexit@plt+0xb39d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf1e4 <__cxa_atexit@plt+0xb39bc> │ │ │ │ - ldr r5, [pc, #84] @ bf1fc <__cxa_atexit@plt+0xb39d4> │ │ │ │ - tst sl, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq bf1c0 <__cxa_atexit@plt+0xb3998> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r7, r9, ip, lsr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bf048 <__cxa_atexit@plt+0xb3820> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #28] @ bf054 <__cxa_atexit@plt+0xb382c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ bf204 <__cxa_atexit@plt+0xb39dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r7, r9, r0, lsr r3 │ │ │ │ + sbcseq r2, fp, ip, ror #8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi bf0f0 <__cxa_atexit@plt+0xb38c8> │ │ │ │ + ldr r8, [pc, #124] @ bf0fc <__cxa_atexit@plt+0xb38d4> │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r0, [r2, #15] │ │ │ │ + mov r2, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldm r7, {r1, r3, r7} │ │ │ │ + str r8, [r2, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + beq bf0e4 <__cxa_atexit@plt+0xb38bc> │ │ │ │ + ldr r2, [pc, #80] @ bf100 <__cxa_atexit@plt+0xb38d8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, r3, #8 │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + stm r1, {r0, r2, r9} │ │ │ │ + ldr r0, [pc, #44] @ bf104 <__cxa_atexit@plt+0xb38dc> │ │ │ │ + mov r5, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bf200 <__cxa_atexit@plt+0xb39d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - @ instruction: 0xffffd448 │ │ │ │ - ldrsheq r1, [fp], #160 @ 0xa0 │ │ │ │ - sbcseq r1, fp, ip, asr fp │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r6, r9, ip, asr #30 │ │ │ │ + sbcseq r2, fp, r0, asr #7 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ bf150 <__cxa_atexit@plt+0xb3928> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + stmda r5, {r0, r1, r3, r9} │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #12] @ bf154 <__cxa_atexit@plt+0xb392c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r6, r9, r0, ror #29 │ │ │ │ + sbcseq r2, fp, r0, ror r3 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bf1d8 <__cxa_atexit@plt+0xb39b0> │ │ │ │ + ldr r3, [pc, #228] @ bf25c <__cxa_atexit@plt+0xb3a34> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bf218 <__cxa_atexit@plt+0xb39f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bf244 <__cxa_atexit@plt+0xb3a1c> │ │ │ │ + ldr lr, [pc, #192] @ bf264 <__cxa_atexit@plt+0xb3a3c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + lsl r7, r7, #1 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi bf278 <__cxa_atexit@plt+0xb3a50> │ │ │ │ - ldr r7, [pc, #104] @ bf2a0 <__cxa_atexit@plt+0xb3a78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf28c <__cxa_atexit@plt+0xb3a64> │ │ │ │ - ldr r5, [pc, #84] @ bf2a4 <__cxa_atexit@plt+0xb3a7c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq bf268 <__cxa_atexit@plt+0xb3a40> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + str r7, [r5, #16] │ │ │ │ + bhi bf224 <__cxa_atexit@plt+0xb39fc> │ │ │ │ + ldr r3, [pc, #92] @ bf260 <__cxa_atexit@plt+0xb3a38> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ bf2ac <__cxa_atexit@plt+0xb3a84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #44] @ bf258 <__cxa_atexit@plt+0xb3a30> │ │ │ │ + ldr ip, [r4, #-8] │ │ │ │ + str r1, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bf2a8 <__cxa_atexit@plt+0xb3a80> │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smullseq r2, fp, r4, r2 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + sbcseq r2, fp, ip, asr #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf2c0 <__cxa_atexit@plt+0xb3a98> │ │ │ │ + ldr lr, [pc, #60] @ bf2cc <__cxa_atexit@plt+0xb3aa4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + ldrsheq r2, [fp], #20 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf314 <__cxa_atexit@plt+0xb3aec> │ │ │ │ + ldr r2, [pc, #40] @ bf31c <__cxa_atexit@plt+0xb3af4> │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7c6e20 <__cxa_atexit@plt+0x7bb5f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff66c │ │ │ │ - @ instruction: 0xffffd3a0 │ │ │ │ - sbcseq r1, fp, r8, asr #20 │ │ │ │ - sbcseq r1, fp, r4, lsr #21 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r2, fp, r8, lsr #3 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ bf370 <__cxa_atexit@plt+0xb3b48> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq bf368 <__cxa_atexit@plt+0xb3b40> │ │ │ │ + ldr r3, [pc, #40] @ bf374 <__cxa_atexit@plt+0xb3b4c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #24] @ bf378 <__cxa_atexit@plt+0xb3b50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + rsceq r7, r9, ip, rrx │ │ │ │ + sbcseq r2, fp, ip, asr #2 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ bf3ac <__cxa_atexit@plt+0xb3b84> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #12] @ bf3b0 <__cxa_atexit@plt+0xb3b88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r7, r9, r8, lsr #32 │ │ │ │ + sbcseq r2, fp, r4, lsl r1 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf44c <__cxa_atexit@plt+0xb3c24> │ │ │ │ + mov r8, #0 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r1, [pc, #108] @ bf458 <__cxa_atexit@plt+0xb3c30> │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + sub lr, r6, #31 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr sl, [pc, #96] @ bf45c <__cxa_atexit@plt+0xb3c34> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + ldr r9, [pc, #84] @ bf460 <__cxa_atexit@plt+0xb3c38> │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str sl, [r3, #4] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #64] @ bf464 <__cxa_atexit@plt+0xb3c3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrdeq r6, [r9], #252 @ 0xfc @ │ │ │ │ + ldrdeq r6, [r9], #244 @ 0xf4 @ │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + strhteq r6, [r9], #244 @ 0xf4 │ │ │ │ + sbcseq r2, fp, r0, rrx │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf4bc <__cxa_atexit@plt+0xb3c94> │ │ │ │ + ldr lr, [pc, #56] @ bf4c8 <__cxa_atexit@plt+0xb3ca0> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #15 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + sbcseq r2, fp, r8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi bf320 <__cxa_atexit@plt+0xb3af8> │ │ │ │ - ldr r7, [pc, #104] @ bf348 <__cxa_atexit@plt+0xb3b20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf334 <__cxa_atexit@plt+0xb3b0c> │ │ │ │ - ldr r5, [pc, #84] @ bf34c <__cxa_atexit@plt+0xb3b24> │ │ │ │ - tst r9, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq bf310 <__cxa_atexit@plt+0xb3ae8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi bf524 <__cxa_atexit@plt+0xb3cfc> │ │ │ │ + ldr r2, [pc, #60] @ bf530 <__cxa_atexit@plt+0xb3d08> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r3, {r2, r7, r8} │ │ │ │ + beq bf51c <__cxa_atexit@plt+0xb3cf4> │ │ │ │ + ldr r3, [pc, #40] @ bf534 <__cxa_atexit@plt+0xb3d0c> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ bf354 <__cxa_atexit@plt+0xb3b2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bf350 <__cxa_atexit@plt+0xb3b28> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8d4 │ │ │ │ - @ instruction: 0xffffd2f8 │ │ │ │ - sbcseq r1, fp, r0, lsr #19 │ │ │ │ - sbcseq r1, fp, r4, lsl #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bf3ac <__cxa_atexit@plt+0xb3b84> │ │ │ │ - ldr r2, [pc, #84] @ bf3cc <__cxa_atexit@plt+0xb3ba4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - sub r3, r3, #12 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + sbcseq r1, fp, r0, lsr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ bf55c <__cxa_atexit@plt+0xb3d34> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r1, fp, r8, ror pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf5b0 <__cxa_atexit@plt+0xb3d88> │ │ │ │ + ldr r2, [pc, #64] @ bf5c8 <__cxa_atexit@plt+0xb3da0> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + lsl r8, r7, #2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #10 │ │ │ │ + mov r9, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + b 7d50f4 <__cxa_atexit@plt+0x7c98cc> │ │ │ │ + ldr r3, [pc, #20] @ bf5cc <__cxa_atexit@plt+0xb3da4> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + sbcseq r1, fp, r4, lsl #30 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bf3b8 <__cxa_atexit@plt+0xb3b90> │ │ │ │ - ldr r5, [pc, #64] @ bf3d4 <__cxa_atexit@plt+0xb3bac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #56] @ bf3d8 <__cxa_atexit@plt+0xb3bb0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b cadab8 <__cxa_atexit@plt+0xca2290> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi bf654 <__cxa_atexit@plt+0xb3e2c> │ │ │ │ + ldr r2, [pc, #124] @ bf670 <__cxa_atexit@plt+0xb3e48> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq bf648 <__cxa_atexit@plt+0xb3e20> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc bf65c <__cxa_atexit@plt+0xb3e34> │ │ │ │ + ldr r3, [pc, #80] @ bf674 <__cxa_atexit@plt+0xb3e4c> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + ldr r6, [pc, #64] @ bf678 <__cxa_atexit@plt+0xb3e50> │ │ │ │ + sub sl, r2, #2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bf3d0 <__cxa_atexit@plt+0xb3ba8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r9, r0, lsl #25 │ │ │ │ - sbcseq r1, fp, r0, ror #18 │ │ │ │ - @ instruction: 0xfffff430 │ │ │ │ - ldrdeq r6, [r9], #244 @ 0xf4 @ │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + rsceq r6, r9, r4, lsr #27 │ │ │ │ + sbcseq r1, fp, ip, asr lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf6cc <__cxa_atexit@plt+0xb3ea4> │ │ │ │ + ldr r2, [pc, #52] @ bf6d8 <__cxa_atexit@plt+0xb3eb0> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r3, [pc, #32] @ bf6dc <__cxa_atexit@plt+0xb3eb4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub sl, r6, #2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + rsceq r6, r9, ip, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bf424 <__cxa_atexit@plt+0xb3bfc> │ │ │ │ - ldr r2, [pc, #68] @ bf440 <__cxa_atexit@plt+0xb3c18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - sub r3, r3, #12 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bf430 <__cxa_atexit@plt+0xb3c08> │ │ │ │ - ldr r5, [pc, #48] @ bf448 <__cxa_atexit@plt+0xb3c20> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi bf720 <__cxa_atexit@plt+0xb3ef8> │ │ │ │ + ldr r2, [pc, #44] @ bf728 <__cxa_atexit@plt+0xb3f00> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3] │ │ │ │ + beq bf714 <__cxa_atexit@plt+0xb3eec> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 87d8a4 <__cxa_atexit@plt+0x87207c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bf444 <__cxa_atexit@plt+0xb3c1c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r9], #188 @ 0xbc @ │ │ │ │ - sbcseq r1, fp, r8, ror #17 │ │ │ │ - @ instruction: 0xfffff1a0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 87d8a4 <__cxa_atexit@plt+0x87207c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #108 @ 0x6c │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc bf538 <__cxa_atexit@plt+0xb3d10> │ │ │ │ - ldr r3, [pc, #220] @ bf550 <__cxa_atexit@plt+0xb3d28> │ │ │ │ - ldr r1, [pc, #220] @ bf554 <__cxa_atexit@plt+0xb3d2c> │ │ │ │ - sub r0, r6, #94 @ 0x5e │ │ │ │ + bcc bf77c <__cxa_atexit@plt+0xb3f54> │ │ │ │ + ldr r3, [pc, #40] @ bf78c <__cxa_atexit@plt+0xb3f64> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #52]! @ 0x34 │ │ │ │ - sub r3, r6, #102 @ 0x66 │ │ │ │ - str r0, [r7, #52] @ 0x34 │ │ │ │ - str r3, [r7, #56] @ 0x38 │ │ │ │ - ldr ip, [pc, #196] @ bf558 <__cxa_atexit@plt+0xb3d30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r0, r6, #78 @ 0x4e │ │ │ │ - sub r3, r6, #86 @ 0x56 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #180] @ bf55c <__cxa_atexit@plt+0xb3d34> │ │ │ │ - ldr r9, [pc, #180] @ bf560 <__cxa_atexit@plt+0xb3d38> │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r1, [r7, #-16] │ │ │ │ - str r8, [r7, #-12] │ │ │ │ - ldr r1, [pc, #168] @ bf564 <__cxa_atexit@plt+0xb3d3c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r7, #-48] @ 0xffffffd0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r7, {r1, r8} │ │ │ │ - str r8, [r7, #-44] @ 0xffffffd4 │ │ │ │ - ldr r1, [pc, #148] @ bf568 <__cxa_atexit@plt+0xb3d40> │ │ │ │ - str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [pc, #132] @ bf56c <__cxa_atexit@plt+0xb3d44> │ │ │ │ - str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ - sub r2, r6, #70 @ 0x46 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [pc, #116] @ bf570 <__cxa_atexit@plt+0xb3d48> │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #-24] @ 0xffffffe8 │ │ │ │ - mov r1, r7 │ │ │ │ - str r8, [r7, #-20] @ 0xffffffec │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r9, [r1, #12]! │ │ │ │ - add r8, r7, #28 │ │ │ │ - sub lr, r6, #62 @ 0x3e │ │ │ │ - str ip, [r7, #24] │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r7, #40] @ 0x28 │ │ │ │ - str r3, [r7, #48] @ 0x30 │ │ │ │ - sub r7, r6, #31 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ bf574 <__cxa_atexit@plt+0xb3d4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #108 @ 0x6c │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + ldr r8, [pc, #24] @ bf790 <__cxa_atexit@plt+0xb3f68> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - rsceq r6, r9, r0, ror #23 │ │ │ │ - @ instruction: 0xfffffb18 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - ldrsheq r1, [fp], #120 @ 0x78 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf5ec <__cxa_atexit@plt+0xb3dc4> │ │ │ │ - ldr r2, [pc, #108] @ bf604 <__cxa_atexit@plt+0xb3ddc> │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + rsceq r6, r9, r0, ror ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf7e0 <__cxa_atexit@plt+0xb3fb8> │ │ │ │ + ldr r2, [pc, #56] @ bf7e8 <__cxa_atexit@plt+0xb3fc0> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - and r3, r9, #3 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #44] @ bf7ec <__cxa_atexit@plt+0xb3fc4> │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + beq bf7d4 <__cxa_atexit@plt+0xb3fac> │ │ │ │ + mov r7, r3 │ │ │ │ + b bf7f8 <__cxa_atexit@plt+0xb3fd0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r6, r9, r4, lsr r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - beq bf5e0 <__cxa_atexit@plt+0xb3db8> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq bf5d4 <__cxa_atexit@plt+0xb3dac> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - sub r7, r7, #8 │ │ │ │ - mov r9, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bls bf598 <__cxa_atexit@plt+0xb3d70> │ │ │ │ - b bf5f0 <__cxa_atexit@plt+0xb3dc8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ + bne bf82c <__cxa_atexit@plt+0xb4004> │ │ │ │ + ldr r1, [pc, #180] @ bf8c0 <__cxa_atexit@plt+0xb4098> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq bf894 <__cxa_atexit@plt+0xb406c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r8, #1 │ │ │ │ + ldr r3, [pc, #136] @ bf8bc <__cxa_atexit@plt+0xb4094> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq bf8a4 <__cxa_atexit@plt+0xb407c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bf8ac <__cxa_atexit@plt+0xb4084> │ │ │ │ + ldr lr, [pc, #104] @ bf8c4 <__cxa_atexit@plt+0xb409c> │ │ │ │ + ldr r1, [pc, #104] @ bf8c8 <__cxa_atexit@plt+0xb40a0> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r6, #8] │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #68] @ bf8cc <__cxa_atexit@plt+0xb40a4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 8795e4 <__cxa_atexit@plt+0x86ddbc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r7, [pc, #16] @ bf608 <__cxa_atexit@plt+0xb3de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - sbcseq r1, fp, r4, asr #14 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + ldrdeq r6, [r9], #116 @ 0x74 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf93c <__cxa_atexit@plt+0xb4114> │ │ │ │ + ldr lr, [pc, #64] @ bf948 <__cxa_atexit@plt+0xb4120> │ │ │ │ + ldr r1, [pc, #64] @ bf94c <__cxa_atexit@plt+0xb4124> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ bf950 <__cxa_atexit@plt+0xb4128> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 8795e4 <__cxa_atexit@plt+0x86ddbc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + rsceq r6, r9, r8, lsr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ bf974 <__cxa_atexit@plt+0xb414c> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq bf640 <__cxa_atexit@plt+0xb3e18> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne bf64c <__cxa_atexit@plt+0xb3e24> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r8 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b bf990 <__cxa_atexit@plt+0xb4168> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne bfa10 <__cxa_atexit@plt+0xb41e8> │ │ │ │ + ldr r2, [pc, #228] @ bfa90 <__cxa_atexit@plt+0xb4268> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r2, #3 │ │ │ │ + beq bf9f0 <__cxa_atexit@plt+0xb41c8> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq bf9b4 <__cxa_atexit@plt+0xb418c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne bfa08 <__cxa_atexit@plt+0xb41e0> │ │ │ │ + ldr r3, [pc, #184] @ bfa98 <__cxa_atexit@plt+0xb4270> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov fp, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc bfa6c <__cxa_atexit@plt+0xb4244> │ │ │ │ + ldr r9, [pc, #116] @ bfa9c <__cxa_atexit@plt+0xb4274> │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #104] @ bfaa0 <__cxa_atexit@plt+0xb4278> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #100] @ bfaa4 <__cxa_atexit@plt+0xb427c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r8, #1 │ │ │ │ + str r7, [r6, #20] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #136] @ bf6dc <__cxa_atexit@plt+0xb3eb4> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ + ldr r7, [pc, #32] @ bfa94 <__cxa_atexit@plt+0xb426c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bf6c8 <__cxa_atexit@plt+0xb3ea0> │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq bf6bc <__cxa_atexit@plt+0xb3e94> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq bf6b0 <__cxa_atexit@plt+0xb3e88> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - sub r3, r3, #8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r9 │ │ │ │ - cmp fp, r3 │ │ │ │ - bls bf670 <__cxa_atexit@plt+0xb3e48> │ │ │ │ - b bf6cc <__cxa_atexit@plt+0xb3ea4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + strhteq r6, [r9], #156 @ 0x9c │ │ │ │ + rsceq r6, r9, ip, ror r7 │ │ │ │ + rsceq r6, r9, r4, lsl r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ bfadc <__cxa_atexit@plt+0xb42b4> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq bfad4 <__cxa_atexit@plt+0xb42ac> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b bf990 <__cxa_atexit@plt+0xb4168> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r8, #1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b bf990 <__cxa_atexit@plt+0xb4168> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bfb54 <__cxa_atexit@plt+0xb432c> │ │ │ │ + ldr r8, [pc, #84] @ bfb6c <__cxa_atexit@plt+0xb4344> │ │ │ │ + sub r7, r6, #15 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #76] @ bfb70 <__cxa_atexit@plt+0xb4348> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ bfb74 <__cxa_atexit@plt+0xb434c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - mov r9, r2 │ │ │ │ - ldr r7, [pc, #12] @ bf6e0 <__cxa_atexit@plt+0xb3eb8> │ │ │ │ + ldr r3, [pc, #28] @ bfb78 <__cxa_atexit@plt+0xb4350> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldrdeq r6, [r9], #128 @ 0x80 @ │ │ │ │ + smlaleq r6, r9, r0, r6 │ │ │ │ + rsceq r6, r9, r8, lsr #10 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + sbcseq r1, fp, r8, ror #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bfbac <__cxa_atexit@plt+0xb4384> │ │ │ │ + ldr r2, [pc, #28] @ bfbbc <__cxa_atexit@plt+0xb4394> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b cec904 <__cxa_atexit@plt+0xce10dc> │ │ │ │ + ldr r7, [pc, #12] @ bfbc0 <__cxa_atexit@plt+0xb4398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - sbcseq r1, fp, ip, ror #12 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r1, fp, ip, asr #18 │ │ │ │ + sbcseq r1, fp, r4, lsr #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bfc20 <__cxa_atexit@plt+0xb43f8> │ │ │ │ + ldr lr, [pc, #64] @ bfc2c <__cxa_atexit@plt+0xb4404> │ │ │ │ + ldr r1, [pc, #64] @ bfc30 <__cxa_atexit@plt+0xb4408> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r3, [pc, #32] @ bfc34 <__cxa_atexit@plt+0xb440c> │ │ │ │ + sub r9, r6, #7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b d08f8 <__cxa_atexit@plt+0xc50d0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrdeq r6, [r9], #120 @ 0x78 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bf7b0 <__cxa_atexit@plt+0xb3f88> │ │ │ │ - ldr r7, [pc, #188] @ bf7c4 <__cxa_atexit@plt+0xb3f9c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq bf774 <__cxa_atexit@plt+0xb3f4c> │ │ │ │ - ldr r7, [pc, #172] @ bf7c8 <__cxa_atexit@plt+0xb3fa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf798 <__cxa_atexit@plt+0xb3f70> │ │ │ │ - ldr r2, [pc, #152] @ bf7cc <__cxa_atexit@plt+0xb3fa4> │ │ │ │ - mov r3, #0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bfcc0 <__cxa_atexit@plt+0xb4498> │ │ │ │ + ldr r2, [pc, #124] @ bfcd8 <__cxa_atexit@plt+0xb44b0> │ │ │ │ + ldr r1, [pc, #124] @ bfcdc <__cxa_atexit@plt+0xb44b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq bf78c <__cxa_atexit@plt+0xb3f64> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq bf780 <__cxa_atexit@plt+0xb3f58> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - sub r7, r7, #8 │ │ │ │ - mov r8, r9 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bls bf738 <__cxa_atexit@plt+0xb3f10> │ │ │ │ - b bf79c <__cxa_atexit@plt+0xb3f74> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + tst r3, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + beq bfc84 <__cxa_atexit@plt+0xb445c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r7, [pc, #44] @ bf7d0 <__cxa_atexit@plt+0xb3fa8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bfccc <__cxa_atexit@plt+0xb44a4> │ │ │ │ + ldr r2, [pc, #72] @ bfce0 <__cxa_atexit@plt+0xb44b8> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #60] @ bfce4 <__cxa_atexit@plt+0xb44bc> │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + beq bfcb8 <__cxa_atexit@plt+0xb4490> │ │ │ │ + b bf7f8 <__cxa_atexit@plt+0xb3fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bf7d4 <__cxa_atexit@plt+0xb3fac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - smullseq r1, fp, r8, r5 │ │ │ │ - sbcseq r1, fp, r8, lsl #11 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + rsceq r6, r9, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ bf874 <__cxa_atexit@plt+0xb404c> │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bfd68 <__cxa_atexit@plt+0xb4540> │ │ │ │ + ldr r3, [pc, #120] @ bfd90 <__cxa_atexit@plt+0xb4568> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2], #-8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bf85c <__cxa_atexit@plt+0xb4034> │ │ │ │ - ldr r1, [pc, #120] @ bf878 <__cxa_atexit@plt+0xb4050> │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - beq bf850 <__cxa_atexit@plt+0xb4028> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq bf844 <__cxa_atexit@plt+0xb401c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - sub r3, r3, #8 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - cmp fp, r3 │ │ │ │ - bls bf808 <__cxa_atexit@plt+0xb3fe0> │ │ │ │ - b bf860 <__cxa_atexit@plt+0xb4038> │ │ │ │ + str r3, [r7] │ │ │ │ + beq bfd58 <__cxa_atexit@plt+0xb4530> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bfd78 <__cxa_atexit@plt+0xb4550> │ │ │ │ + ldr r7, [pc, #92] @ bfd98 <__cxa_atexit@plt+0xb4570> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldrh r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, #1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #20] @ bf87c <__cxa_atexit@plt+0xb4054> │ │ │ │ + ldr r7, [pc, #36] @ bfd94 <__cxa_atexit@plt+0xb456c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - ldrsbeq r1, [fp], #68 @ 0x44 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + smullseq r1, fp, r8, r7 │ │ │ │ + ldrdeq r6, [r9], #36 @ 0x24 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bf8b4 <__cxa_atexit@plt+0xb408c> │ │ │ │ - ldr r2, [pc, #40] @ bf8cc <__cxa_atexit@plt+0xb40a4> │ │ │ │ + bcc bfdd4 <__cxa_atexit@plt+0xb45ac> │ │ │ │ + ldr r2, [pc, #32] @ bfde0 <__cxa_atexit@plt+0xb45b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ bf8d0 <__cxa_atexit@plt+0xb40a8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r9, ip, ror #14 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bf918 <__cxa_atexit@plt+0xb40f0> │ │ │ │ - ldr r7, [pc, #52] @ bf92c <__cxa_atexit@plt+0xb4104> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r6, r9, r0, asr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bfe38 <__cxa_atexit@plt+0xb4610> │ │ │ │ + ldr r2, [pc, #64] @ bfe40 <__cxa_atexit@plt+0xb4618> │ │ │ │ + ldr r1, [pc, #64] @ bfe44 <__cxa_atexit@plt+0xb461c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq bf90c <__cxa_atexit@plt+0xb40e4> │ │ │ │ - mov r7, r9 │ │ │ │ - b bf93c <__cxa_atexit@plt+0xb4114> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq bfe28 <__cxa_atexit@plt+0xb4600> │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bf930 <__cxa_atexit@plt+0xb4108> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r1, fp, r0, ror r4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strdeq r6, [r9], #16 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #164] @ bf9e8 <__cxa_atexit@plt+0xb41c0> │ │ │ │ - ldr r0, [pc, #164] @ bf9ec <__cxa_atexit@plt+0xb41c4> │ │ │ │ - sub r2, r5, #12 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq bf9c4 <__cxa_atexit@plt+0xb419c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq bf9b0 <__cxa_atexit@plt+0xb4188> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - cmp fp, r2 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bhi bf9d0 <__cxa_atexit@plt+0xb41a8> │ │ │ │ - sub r1, r5, #24 │ │ │ │ - sub r2, r2, #12 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bfeb4 <__cxa_atexit@plt+0xb468c> │ │ │ │ + ldr r2, [pc, #64] @ bfebc <__cxa_atexit@plt+0xb4694> │ │ │ │ + ldr r1, [pc, #64] @ bfec0 <__cxa_atexit@plt+0xb4698> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ - stm r1, {r0, r3, r9} │ │ │ │ - bne bf954 <__cxa_atexit@plt+0xb412c> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq bfea4 <__cxa_atexit@plt+0xb467c> │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ ldr r0, [r9] │ │ │ │ - sub r5, r5, #12 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ bf9f4 <__cxa_atexit@plt+0xb41cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r7, [pc, #24] @ bf9f0 <__cxa_atexit@plt+0xb41c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - ldrheq r1, [fp], #56 @ 0x38 │ │ │ │ - rsceq r6, r9, r0, lsl #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r6, r9, r4, ror r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ bfa24 <__cxa_atexit@plt+0xb41fc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq bfa1c <__cxa_atexit@plt+0xb41f4> │ │ │ │ - b bf93c <__cxa_atexit@plt+0xb4114> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bfa6c <__cxa_atexit@plt+0xb4244> │ │ │ │ - ldr r7, [pc, #52] @ bfa80 <__cxa_atexit@plt+0xb4258> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bff30 <__cxa_atexit@plt+0xb4708> │ │ │ │ + ldr r2, [pc, #64] @ bff38 <__cxa_atexit@plt+0xb4710> │ │ │ │ + ldr r1, [pc, #64] @ bff3c <__cxa_atexit@plt+0xb4714> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq bfa60 <__cxa_atexit@plt+0xb4238> │ │ │ │ - mov r7, r9 │ │ │ │ - b bf93c <__cxa_atexit@plt+0xb4114> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq bff20 <__cxa_atexit@plt+0xb46f8> │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bfa84 <__cxa_atexit@plt+0xb425c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strdeq r6, [r9], #8 @ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bffac <__cxa_atexit@plt+0xb4784> │ │ │ │ + ldr r2, [pc, #64] @ bffb4 <__cxa_atexit@plt+0xb478c> │ │ │ │ + ldr r1, [pc, #64] @ bffb8 <__cxa_atexit@plt+0xb4790> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq bff9c <__cxa_atexit@plt+0xb4774> │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - sbcseq r1, fp, ip, lsl r3 │ │ │ │ - ldrheq r1, [fp], #52 @ 0x34 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r6, r9, ip, ror r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bfaf4 <__cxa_atexit@plt+0xb42cc> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ bfb10 <__cxa_atexit@plt+0xb42e8> │ │ │ │ + bhi c002c <__cxa_atexit@plt+0xb4804> │ │ │ │ + ldr r2, [pc, #88] @ c0048 <__cxa_atexit@plt+0xb4820> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi bfafc <__cxa_atexit@plt+0xb42d4> │ │ │ │ - ldr r3, [pc, #76] @ bfb14 <__cxa_atexit@plt+0xb42ec> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - beq bfae4 <__cxa_atexit@plt+0xb42bc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b c02ec <__cxa_atexit@plt+0xb4ac4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + bhi c0034 <__cxa_atexit@plt+0xb480c> │ │ │ │ + ldr r7, [pc, #64] @ c004c <__cxa_atexit@plt+0xb4824> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + beq c0020 <__cxa_atexit@plt+0xb47f8> │ │ │ │ + mov r7, r8 │ │ │ │ + b c00b4 <__cxa_atexit@plt+0xb488c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bfb18 <__cxa_atexit@plt+0xb42f0> │ │ │ │ + ldr r7, [pc, #20] @ c0050 <__cxa_atexit@plt+0xb4828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r9, r8, asr #10 │ │ │ │ - andeq r0, r0, r8, lsl r8 │ │ │ │ - sbcseq r1, fp, r8, lsr r3 │ │ │ │ - sbcseq r1, fp, r0, lsr #6 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bfb88 <__cxa_atexit@plt+0xb4360> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ bfba4 <__cxa_atexit@plt+0xb437c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ + rsceq r6, r9, r8 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + sbcseq r1, fp, ip, asr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi bfb90 <__cxa_atexit@plt+0xb4368> │ │ │ │ - ldr r3, [pc, #76] @ bfba8 <__cxa_atexit@plt+0xb4380> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - beq bfb78 <__cxa_atexit@plt+0xb4350> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b c02ec <__cxa_atexit@plt+0xb4ac4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi c0094 <__cxa_atexit@plt+0xb486c> │ │ │ │ + ldr r7, [pc, #48] @ c00a4 <__cxa_atexit@plt+0xb487c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq c0088 <__cxa_atexit@plt+0xb4860> │ │ │ │ + mov r7, r8 │ │ │ │ + b c00b4 <__cxa_atexit@plt+0xb488c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bfbac <__cxa_atexit@plt+0xb4384> │ │ │ │ + ldr r7, [pc, #12] @ c00a8 <__cxa_atexit@plt+0xb4880> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq r6, [r9], #68 @ 0x44 │ │ │ │ - andeq r0, r0, r4, lsl #15 │ │ │ │ - sbcseq r1, fp, r4, lsr #5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi bfc44 <__cxa_atexit@plt+0xb441c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bfc50 <__cxa_atexit@plt+0xb4428> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + sbcseq r1, fp, r0, ror r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c0120 <__cxa_atexit@plt+0xb48f8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r0, [pc, #136] @ c015c <__cxa_atexit@plt+0xb4934> │ │ │ │ + mov r2, r5 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ bfc60 <__cxa_atexit@plt+0xb4438> │ │ │ │ - sub r9, r6, #1 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - sub sl, r6, #9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr lr, [pc, #96] @ bfc64 <__cxa_atexit@plt+0xb443c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-8]! │ │ │ │ + ands r0, r1, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq c0134 <__cxa_atexit@plt+0xb490c> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne c0144 <__cxa_atexit@plt+0xb491c> │ │ │ │ + ldr r3, [pc, #100] @ c0160 <__cxa_atexit@plt+0xb4938> │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + ldr r1, [r1, #6] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + beq c0150 <__cxa_atexit@plt+0xb4928> │ │ │ │ + mov r5, r2 │ │ │ │ + b c01c4 <__cxa_atexit@plt+0xb499c> │ │ │ │ + ldr r7, [pc, #60] @ c0164 <__cxa_atexit@plt+0xb493c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrdeq r5, [r9], #232 @ 0xe8 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c01a4 <__cxa_atexit@plt+0xb497c> │ │ │ │ + ldr r3, [pc, #52] @ c01b8 <__cxa_atexit@plt+0xb4990> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + beq c01b0 <__cxa_atexit@plt+0xb4988> │ │ │ │ + b c01c4 <__cxa_atexit@plt+0xb499c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c0260 <__cxa_atexit@plt+0xb4a38> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + cmp r0, #55296 @ 0xd800 │ │ │ │ + blt c0210 <__cxa_atexit@plt+0xb49e8> │ │ │ │ + cmp r0, #56320 @ 0xdc00 │ │ │ │ + bcs c021c <__cxa_atexit@plt+0xb49f4> │ │ │ │ + ldr r3, [pc, #136] @ c027c <__cxa_atexit@plt+0xb4a54> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq c0254 <__cxa_atexit@plt+0xb4a2c> │ │ │ │ + mov r7, r2 │ │ │ │ + b c0288 <__cxa_atexit@plt+0xb4a60> │ │ │ │ + ldr lr, [pc, #88] @ c0270 <__cxa_atexit@plt+0xb4a48> │ │ │ │ + add lr, pc, lr │ │ │ │ + b c0224 <__cxa_atexit@plt+0xb49fc> │ │ │ │ + ldr lr, [pc, #84] @ c0278 <__cxa_atexit@plt+0xb4a50> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #64] @ c0274 <__cxa_atexit@plt+0xb4a4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r2, [pc, #88] @ bfc68 <__cxa_atexit@plt+0xb4440> │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #72] @ bfc6c <__cxa_atexit@plt+0xb4444> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [pc, #60] @ bfc70 <__cxa_atexit@plt+0xb4448> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r5, [r3, #20] │ │ │ │ - mov r5, ip │ │ │ │ - b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r9, r8, lsl #8 │ │ │ │ - rsceq r6, r9, r4, ror r7 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r6, r9, r8, asr r7 │ │ │ │ - rsceq r6, r9, ip, asr #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + rsceq r5, r9, r8, asr #27 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ bfc90 <__cxa_atexit@plt+0xb4468> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - ldrdeq r6, [r9], #52 @ 0x34 @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub ip, r5, #16 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi bfd28 <__cxa_atexit@plt+0xb4500> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bfd34 <__cxa_atexit@plt+0xb450c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ bfd44 <__cxa_atexit@plt+0xb451c> │ │ │ │ - sub r9, r6, #1 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - sub sl, r6, #9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr lr, [pc, #96] @ bfd48 <__cxa_atexit@plt+0xb4520> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r2, [pc, #88] @ bfd4c <__cxa_atexit@plt+0xb4524> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c037c <__cxa_atexit@plt+0xb4b54> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + cmp r2, #56320 @ 0xdc00 │ │ │ │ + blt c0310 <__cxa_atexit@plt+0xb4ae8> │ │ │ │ + add r0, r3, #4 │ │ │ │ + cmp r2, #57344 @ 0xe000 │ │ │ │ + bcs c0344 <__cxa_atexit@plt+0xb4b1c> │ │ │ │ + ldr lr, [pc, #216] @ c039c <__cxa_atexit@plt+0xb4b74> │ │ │ │ + ldr r9, [pc, #216] @ c03a0 <__cxa_atexit@plt+0xb4b78> │ │ │ │ + ldr r8, [pc, #188] @ c0388 <__cxa_atexit@plt+0xb4b60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr sl, [pc, #196] @ c03a4 <__cxa_atexit@plt+0xb4b7c> │ │ │ │ + add r1, r2, r1, lsl #10 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + add r1, r1, r8 │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #72] @ bfd50 <__cxa_atexit@plt+0xb4528> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [pc, #60] @ bfd54 <__cxa_atexit@plt+0xb452c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ - str r5, [r3, #20] │ │ │ │ - mov r5, ip │ │ │ │ - b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #116] @ c038c <__cxa_atexit@plt+0xb4b64> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #104] @ c0390 <__cxa_atexit@plt+0xb4b68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r3, r3, #24 │ │ │ │ + b c0370 <__cxa_atexit@plt+0xb4b48> │ │ │ │ + ldr lr, [pc, #72] @ c0394 <__cxa_atexit@plt+0xb4b6c> │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r8, [pc, #64] @ c0398 <__cxa_atexit@plt+0xb4b70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub r7, r6, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq r6, r9, r4, lsr #6 │ │ │ │ - smlaleq r6, r9, r0, r6 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r6, r9, r4, ror r6 │ │ │ │ - rsceq r6, r9, r8, ror #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ bfd74 <__cxa_atexit@plt+0xb454c> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - strdeq r6, [r9], #32 @ │ │ │ │ - ldrheq r1, [fp], #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + stc2 4, cr2, [r0] │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + ldrdeq r5, [r9], #196 @ 0xc4 @ │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + rsceq r5, r9, r0, lsr #25 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + rsceq r5, r9, r0, asr #26 │ │ │ │ + rsceq r5, r9, r8, lsl sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bfdb0 <__cxa_atexit@plt+0xb4588> │ │ │ │ - ldr r3, [pc, #32] @ bfdb8 <__cxa_atexit@plt+0xb4590> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ bfdbc <__cxa_atexit@plt+0xb4594> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r6, r9, r0, asr r2 │ │ │ │ - sbcseq r1, fp, r0, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ bfde0 <__cxa_atexit@plt+0xb45b8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - sbcseq r1, fp, ip, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ bfe14 <__cxa_atexit@plt+0xb45ec> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bfe18 <__cxa_atexit@plt+0xb45f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - sbcseq r1, fp, ip, lsr r0 │ │ │ │ - rsceq r6, r9, r0, asr r2 │ │ │ │ - sbcseq r1, fp, r4, lsl r0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bfe8c <__cxa_atexit@plt+0xb4664> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bfe98 <__cxa_atexit@plt+0xb4670> │ │ │ │ - ldr r2, [pc, #88] @ bfea8 <__cxa_atexit@plt+0xb4680> │ │ │ │ - ldr r1, [pc, #88] @ bfeac <__cxa_atexit@plt+0xb4684> │ │ │ │ + bhi c03fc <__cxa_atexit@plt+0xb4bd4> │ │ │ │ + ldr r2, [pc, #64] @ c0404 <__cxa_atexit@plt+0xb4bdc> │ │ │ │ + ldr r1, [pc, #64] @ c0408 <__cxa_atexit@plt+0xb4be0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ bfeb0 <__cxa_atexit@plt+0xb4688> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [sl, #12] │ │ │ │ - str r1, [r9, #16]! │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq c03ec <__cxa_atexit@plt+0xb4bc4> │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - str r8, [sl, #24] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - rsceq r6, r9, r0, lsr #3 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - sbcseq r0, fp, ip, ror pc │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bff2c <__cxa_atexit@plt+0xb4704> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bff34 <__cxa_atexit@plt+0xb470c> │ │ │ │ - ldr r2, [pc, #92] @ bff48 <__cxa_atexit@plt+0xb4720> │ │ │ │ - ldr r1, [pc, #92] @ bff4c <__cxa_atexit@plt+0xb4724> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r5, r9, ip, lsr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0478 <__cxa_atexit@plt+0xb4c50> │ │ │ │ + ldr r2, [pc, #64] @ c0480 <__cxa_atexit@plt+0xb4c58> │ │ │ │ + ldr r1, [pc, #64] @ c0484 <__cxa_atexit@plt+0xb4c5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ bff50 <__cxa_atexit@plt+0xb4728> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #16]! │ │ │ │ - str r8, [sl, #24] │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - mov r6, sl │ │ │ │ - b bff3c <__cxa_atexit@plt+0xb4714> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq c0468 <__cxa_atexit@plt+0xb4c40> │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - rsceq r6, r9, r4, lsl #2 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - sbcseq r0, fp, r8, ror #29 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bffdc <__cxa_atexit@plt+0xb47b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bffe4 <__cxa_atexit@plt+0xb47bc> │ │ │ │ - ldr lr, [pc, #108] @ bfff8 <__cxa_atexit@plt+0xb47d0> │ │ │ │ - ldr r1, [pc, #108] @ bfffc <__cxa_atexit@plt+0xb47d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr lr, [pc, #72] @ c0000 <__cxa_atexit@plt+0xb47d8> │ │ │ │ - mov r9, sl │ │ │ │ - str r8, [sl, #28] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - str r0, [sl, #32] │ │ │ │ - str r2, [sl, #36] @ 0x24 │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - mov r6, sl │ │ │ │ - b bffec <__cxa_atexit@plt+0xb47c4> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - rsceq r6, r9, r4, rrx │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strhteq r5, [r9], #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0050 <__cxa_atexit@plt+0xb4828> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ c0058 <__cxa_atexit@plt+0xb4830> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ c005c <__cxa_atexit@plt+0xb4834> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bhi c04f4 <__cxa_atexit@plt+0xb4ccc> │ │ │ │ + ldr r2, [pc, #64] @ c04fc <__cxa_atexit@plt+0xb4cd4> │ │ │ │ + ldr r1, [pc, #64] @ c0500 <__cxa_atexit@plt+0xb4cd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq c04e4 <__cxa_atexit@plt+0xb4cbc> │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 2d2af8 <__cxa_atexit@plt+0x2c72d0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r9, ip, asr #31 │ │ │ │ - rsceq r6, r9, ip, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r5, r9, r4, lsr fp │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi c00f4 <__cxa_atexit@plt+0xb48cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0100 <__cxa_atexit@plt+0xb48d8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ c0110 <__cxa_atexit@plt+0xb48e8> │ │ │ │ - sub r9, r6, #1 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - sub sl, r6, #9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr lr, [pc, #96] @ c0114 <__cxa_atexit@plt+0xb48ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r2, [pc, #88] @ c0118 <__cxa_atexit@plt+0xb48f0> │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0570 <__cxa_atexit@plt+0xb4d48> │ │ │ │ + ldr r2, [pc, #64] @ c0578 <__cxa_atexit@plt+0xb4d50> │ │ │ │ + ldr r1, [pc, #64] @ c057c <__cxa_atexit@plt+0xb4d54> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #72] @ c011c <__cxa_atexit@plt+0xb48f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [pc, #60] @ c0120 <__cxa_atexit@plt+0xb48f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r5, [r3, #20] │ │ │ │ - mov r5, ip │ │ │ │ - b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq c0560 <__cxa_atexit@plt+0xb4d38> │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r9, r8, asr pc │ │ │ │ - rsceq r6, r9, r4, asr #5 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r6, r9, r8, lsr #5 │ │ │ │ - smlaleq r6, r9, ip, r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strhteq r5, [r9], #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c0140 <__cxa_atexit@plt+0xb4918> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - rsceq r5, r9, r4, lsr #30 │ │ │ │ - ldrheq r0, [fp], #204 @ 0xcc │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c017c <__cxa_atexit@plt+0xb4954> │ │ │ │ - ldr r3, [pc, #32] @ c0184 <__cxa_atexit@plt+0xb495c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ c0188 <__cxa_atexit@plt+0xb4960> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r5, r9, r4, lsl #29 │ │ │ │ - sbcseq r0, fp, r4, ror ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c01ac <__cxa_atexit@plt+0xb4984> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - sbcseq r0, fp, r0, asr ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ c01e0 <__cxa_atexit@plt+0xb49b8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c01e4 <__cxa_atexit@plt+0xb49bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - sbcseq r0, fp, r0, asr #24 │ │ │ │ - rsceq r5, r9, r4, lsl #29 │ │ │ │ - sbcseq r0, fp, r8, lsl ip │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0258 <__cxa_atexit@plt+0xb4a30> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c0264 <__cxa_atexit@plt+0xb4a3c> │ │ │ │ - ldr r2, [pc, #88] @ c0274 <__cxa_atexit@plt+0xb4a4c> │ │ │ │ - ldr r1, [pc, #88] @ c0278 <__cxa_atexit@plt+0xb4a50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi c05f0 <__cxa_atexit@plt+0xb4dc8> │ │ │ │ + ldr r2, [pc, #88] @ c060c <__cxa_atexit@plt+0xb4de4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ c027c <__cxa_atexit@plt+0xb4a54> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [sl, #12] │ │ │ │ - str r1, [r9, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ - str r8, [sl, #24] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c05f8 <__cxa_atexit@plt+0xb4dd0> │ │ │ │ + ldr r7, [pc, #64] @ c0610 <__cxa_atexit@plt+0xb4de8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + beq c05e4 <__cxa_atexit@plt+0xb4dbc> │ │ │ │ + mov r7, r8 │ │ │ │ + b c00b4 <__cxa_atexit@plt+0xb488c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - ldrdeq r5, [r9], #212 @ 0xd4 @ │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c02c4 <__cxa_atexit@plt+0xb4a9c> │ │ │ │ - ldr r7, [pc, #52] @ c02d8 <__cxa_atexit@plt+0xb4ab0> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq c02b8 <__cxa_atexit@plt+0xb4a90> │ │ │ │ - mov r7, sl │ │ │ │ - b c02ec <__cxa_atexit@plt+0xb4ac4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c02dc <__cxa_atexit@plt+0xb4ab4> │ │ │ │ + ldr r7, [pc, #20] @ c0614 <__cxa_atexit@plt+0xb4dec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq r0, fp, r0, ror fp │ │ │ │ - sbcseq r0, fp, ip, asr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r8, [r6, #8]! │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r3, [r6, #-4] │ │ │ │ - beq c0328 <__cxa_atexit@plt+0xb4b00> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne c0378 <__cxa_atexit@plt+0xb4b50> │ │ │ │ - ldr r5, [pc, #216] @ c03f0 <__cxa_atexit@plt+0xb4bc8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ - b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c03d8 <__cxa_atexit@plt+0xb4bb0> │ │ │ │ - ldr r2, [pc, #188] @ c03fc <__cxa_atexit@plt+0xb4bd4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr lr, [pc, #180] @ c0400 <__cxa_atexit@plt+0xb4bd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - str r8, [sl, #28] │ │ │ │ - str r0, [sl, #32] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c03e4 <__cxa_atexit@plt+0xb4bbc> │ │ │ │ - ldr lr, [pc, #100] @ c03f4 <__cxa_atexit@plt+0xb4bcc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr ip, [pc, #80] @ c03f8 <__cxa_atexit@plt+0xb4bd0> │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - mov r9, sl │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r9, #20]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - str r8, [sl, #28] │ │ │ │ - str r3, [sl, #32] │ │ │ │ - str r1, [sl, #36] @ 0x24 │ │ │ │ - str r2, [sl, #40] @ 0x28 │ │ │ │ - str r0, [sl, #44] @ 0x2c │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff6f8 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - sbcseq r0, fp, ip, asr #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c0424 <__cxa_atexit@plt+0xb4bfc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - sbcseq r0, fp, r8, lsr #19 │ │ │ │ + rsceq r5, r9, r4, asr #20 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + sbcseq r0, fp, r8, lsl #30 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ c0458 <__cxa_atexit@plt+0xb4c30> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c045c <__cxa_atexit@plt+0xb4c34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - smullseq r0, fp, r8, r9 │ │ │ │ - rsceq r5, r9, ip, lsl #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0494 <__cxa_atexit@plt+0xb4c6c> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c049c <__cxa_atexit@plt+0xb4c74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi c06a0 <__cxa_atexit@plt+0xb4e78> │ │ │ │ + mov r7, r5 │ │ │ │ + and r2, r9, #3 │ │ │ │ + str r8, [r7, #-8]! │ │ │ │ + cmp r2, #2 │ │ │ │ + str r9, [r7, #4] │ │ │ │ + bne c0654 <__cxa_atexit@plt+0xb4e2c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b c06e8 <__cxa_atexit@plt+0xb4ec0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc c06b0 <__cxa_atexit@plt+0xb4e88> │ │ │ │ + ldr r7, [pc, #112] @ c06dc <__cxa_atexit@plt+0xb4eb4> │ │ │ │ + sub r3, r2, #15 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr lr, [pc, #104] @ c06e0 <__cxa_atexit@plt+0xb4eb8> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #96] @ c06e4 <__cxa_atexit@plt+0xb4ebc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + stmib r6, {r1, r8, lr} │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r9], #184 @ 0xb8 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c04d4 <__cxa_atexit@plt+0xb4cac> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c04dc <__cxa_atexit@plt+0xb4cb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r7, [pc, #48] @ c06d8 <__cxa_atexit@plt+0xb4eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq r5, r9, r8, fp │ │ │ │ - sbcseq r0, fp, ip, asr r9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0514 <__cxa_atexit@plt+0xb4cec> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c051c <__cxa_atexit@plt+0xb4cf4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b c12b8 <__cxa_atexit@plt+0xb5a90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r5, [r9], #160 @ 0xa0 @ │ │ │ │ - sbcseq r0, fp, ip, lsl r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c05a8 <__cxa_atexit@plt+0xb4d80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c05b4 <__cxa_atexit@plt+0xb4d8c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ c05c4 <__cxa_atexit@plt+0xb4d9c> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #80] @ c05c8 <__cxa_atexit@plt+0xb4da0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #72] @ c05cc <__cxa_atexit@plt+0xb4da4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #60] @ c05d0 <__cxa_atexit@plt+0xb4da8> │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r1, r9, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - smlaleq r5, r9, r8, sl │ │ │ │ - rsceq r5, r9, r8, ror #21 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0608 <__cxa_atexit@plt+0xb4de0> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c0610 <__cxa_atexit@plt+0xb4de8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r9, r4, ror #20 │ │ │ │ - sbcseq r0, fp, r8, lsr #16 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0648 <__cxa_atexit@plt+0xb4e20> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c0650 <__cxa_atexit@plt+0xb4e28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [pc, #28] @ c06d4 <__cxa_atexit@plt+0xb4eac> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b c12b8 <__cxa_atexit@plt+0xb5a90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strhteq r5, [r9], #156 @ 0x9c │ │ │ │ - sbcseq r0, fp, r8, ror #15 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c06dc <__cxa_atexit@plt+0xb4eb4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c06e8 <__cxa_atexit@plt+0xb4ec0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ c06f8 <__cxa_atexit@plt+0xb4ed0> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #80] @ c06fc <__cxa_atexit@plt+0xb4ed4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #72] @ c0700 <__cxa_atexit@plt+0xb4ed8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #60] @ c0704 <__cxa_atexit@plt+0xb4edc> │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r1, r9, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + sbcseq r0, fp, r8, ror #28 │ │ │ │ + smlaleq r5, r9, r0, r9 │ │ │ │ + rsceq r5, r9, r0, lsl #19 │ │ │ │ + rsceq r5, r9, ip, lsl #19 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c0798 <__cxa_atexit@plt+0xb4f70> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + cmp r1, #55296 @ 0xd800 │ │ │ │ + blt c0738 <__cxa_atexit@plt+0xb4f10> │ │ │ │ + cmp r1, #56320 @ 0xdc00 │ │ │ │ + bcs c0744 <__cxa_atexit@plt+0xb4f1c> │ │ │ │ + ldr r3, [pc, #164] @ c07c8 <__cxa_atexit@plt+0xb4fa0> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq c0790 <__cxa_atexit@plt+0xb4f68> │ │ │ │ + b c07f0 <__cxa_atexit@plt+0xb4fc8> │ │ │ │ + ldr lr, [pc, #120] @ c07b8 <__cxa_atexit@plt+0xb4f90> │ │ │ │ + add lr, pc, lr │ │ │ │ + b c074c <__cxa_atexit@plt+0xb4f24> │ │ │ │ + ldr lr, [pc, #120] @ c07c4 <__cxa_atexit@plt+0xb4f9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr lr, [pc, #96] @ c07bc <__cxa_atexit@plt+0xb4f94> │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #88] @ c07c0 <__cxa_atexit@plt+0xb4f98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r9, r4, ror #18 │ │ │ │ - strhteq r5, [r9], #148 @ 0x94 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c073c <__cxa_atexit@plt+0xb4f14> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c0744 <__cxa_atexit@plt+0xb4f1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r9, r0, lsr r9 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c079c <__cxa_atexit@plt+0xb4f74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c07a8 <__cxa_atexit@plt+0xb4f80> │ │ │ │ - ldr r1, [pc, #64] @ c07b8 <__cxa_atexit@plt+0xb4f90> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ c07bc <__cxa_atexit@plt+0xb4f94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 39e748 <__cxa_atexit@plt+0x392f20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ c07cc <__cxa_atexit@plt+0xb4fa4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r9, ip, ror r8 │ │ │ │ - rsceq r5, r9, r0, lsl #17 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ + mov r7, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + smlaleq r5, r9, ip, r8 │ │ │ │ + rsceq r5, r9, r8, lsr #17 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c06e8 <__cxa_atexit@plt+0xb4ec0> │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c0844 <__cxa_atexit@plt+0xb501c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0850 <__cxa_atexit@plt+0xb5028> │ │ │ │ - ldr lr, [pc, #112] @ c0860 <__cxa_atexit@plt+0xb5038> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ c0864 <__cxa_atexit@plt+0xb503c> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c0900 <__cxa_atexit@plt+0xb50d8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldmib r5, {r2, r7} │ │ │ │ + cmp r1, #56320 @ 0xdc00 │ │ │ │ + blt c0874 <__cxa_atexit@plt+0xb504c> │ │ │ │ + add r0, r3, #4 │ │ │ │ + cmp r1, #57344 @ 0xe000 │ │ │ │ + bcs c08bc <__cxa_atexit@plt+0xb5094> │ │ │ │ + ldr lr, [pc, #232] @ c0910 <__cxa_atexit@plt+0xb50e8> │ │ │ │ + str r0, [r3, #32]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r9, [pc, #224] @ c0914 <__cxa_atexit@plt+0xb50ec> │ │ │ │ + ldr r8, [pc, #212] @ c090c <__cxa_atexit@plt+0xb50e4> │ │ │ │ + add r1, r1, r2, lsl #10 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #212] @ c0918 <__cxa_atexit@plt+0xb50f0> │ │ │ │ sub r2, r6, #19 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #76] @ c0868 <__cxa_atexit@plt+0xb5040> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #64] @ c086c <__cxa_atexit@plt+0xb5044> │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - strdeq r5, [r9], #120 @ 0x78 @ │ │ │ │ - rsceq r5, r9, r4, asr #16 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c08a4 <__cxa_atexit@plt+0xb507c> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c08ac <__cxa_atexit@plt+0xb5084> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r9, r8, asr #15 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c0904 <__cxa_atexit@plt+0xb50dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0910 <__cxa_atexit@plt+0xb50e8> │ │ │ │ - ldr r1, [pc, #64] @ c0920 <__cxa_atexit@plt+0xb50f8> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ c0924 <__cxa_atexit@plt+0xb50fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 39e748 <__cxa_atexit@plt+0x392f20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, r8 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r7, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r7, r6, #10 │ │ │ │ mov r6, r3 │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r9, r4, lsl r7 │ │ │ │ - rsceq r5, r9, r8, lsl r7 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c09ac <__cxa_atexit@plt+0xb5184> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c09b8 <__cxa_atexit@plt+0xb5190> │ │ │ │ - ldr lr, [pc, #112] @ c09c8 <__cxa_atexit@plt+0xb51a0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ c09cc <__cxa_atexit@plt+0xb51a4> │ │ │ │ - sub r2, r6, #19 │ │ │ │ + ldr lr, [pc, #160] @ c091c <__cxa_atexit@plt+0xb50f4> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r0, r6, #15 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #76] @ c09d0 <__cxa_atexit@plt+0xb51a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #64] @ c09d4 <__cxa_atexit@plt+0xb51ac> │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #144] @ c0920 <__cxa_atexit@plt+0xb50f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #140] @ c0924 <__cxa_atexit@plt+0xb50fc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #100] @ c0928 <__cxa_atexit@plt+0xb5100> │ │ │ │ + ldr r8, [pc, #100] @ c092c <__cxa_atexit@plt+0xb5104> │ │ │ │ + sub sl, r6, #15 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #88] @ c0930 <__cxa_atexit@plt+0xb5108> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r1, r3, #24 │ │ │ │ + str r9, [r3, #20] │ │ │ │ + stm r1, {r2, r8, sl} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - smlaleq r5, r9, r0, r6 │ │ │ │ - ldrdeq r5, [r9], #108 @ 0x6c @ │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - sbcseq r0, fp, r8, asr r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0a10 <__cxa_atexit@plt+0xb51e8> │ │ │ │ - ldr r3, [pc, #32] @ c0a18 <__cxa_atexit@plt+0xb51f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ c0a1c <__cxa_atexit@plt+0xb51f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r5, [r9], #80 @ 0x50 @ │ │ │ │ - sbcseq r0, fp, r0, lsl r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ c0a50 <__cxa_atexit@plt+0xb5228> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c0a54 <__cxa_atexit@plt+0xb522c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - sbcseq r0, fp, r0, lsl #8 │ │ │ │ - rsceq r5, r9, r4, lsl r6 │ │ │ │ - ldrsbeq r0, [fp], #56 @ 0x38 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c0ad0 <__cxa_atexit@plt+0xb52a8> │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + stc2 4, cr2, [r0] │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + rsceq r5, r9, r0, asr #15 │ │ │ │ + rsceq r5, r9, r0, asr #15 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + rsceq r5, r9, ip, ror #14 │ │ │ │ + rsceq r5, r9, r8, ror r7 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + rsceq r5, r9, ip, lsr #14 │ │ │ │ + rsceq r5, r9, r8, lsr r7 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #32 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c0ad8 <__cxa_atexit@plt+0xb52b0> │ │ │ │ - ldr r2, [pc, #92] @ c0aec <__cxa_atexit@plt+0xb52c4> │ │ │ │ - ldr r1, [pc, #92] @ c0af0 <__cxa_atexit@plt+0xb52c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ c0af4 <__cxa_atexit@plt+0xb52cc> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #20]! │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - mov r6, sl │ │ │ │ - b c0ae0 <__cxa_atexit@plt+0xb52b8> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc c0998 <__cxa_atexit@plt+0xb5170> │ │ │ │ + ldr lr, [pc, #84] @ c09b0 <__cxa_atexit@plt+0xb5188> │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #76] @ c09b4 <__cxa_atexit@plt+0xb518c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [pc, #72] @ c09b8 <__cxa_atexit@plt+0xb5190> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - rsceq r5, r9, r0, ror #10 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - sbcseq r0, fp, r8, lsr r3 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c0b7c <__cxa_atexit@plt+0xb5354> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c0b84 <__cxa_atexit@plt+0xb535c> │ │ │ │ - ldr r2, [pc, #104] @ c0b98 <__cxa_atexit@plt+0xb5370> │ │ │ │ - ldr r1, [pc, #104] @ c0b9c <__cxa_atexit@plt+0xb5374> │ │ │ │ + ldr r3, [pc, #28] @ c09bc <__cxa_atexit@plt+0xb5194> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strhteq r5, [r9], #96 @ 0x60 │ │ │ │ + smlaleq r5, r9, r8, r6 │ │ │ │ + rsceq r5, r9, r8, lsl #13 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0a14 <__cxa_atexit@plt+0xb51ec> │ │ │ │ + ldr r2, [pc, #64] @ c0a1c <__cxa_atexit@plt+0xb51f4> │ │ │ │ + ldr r1, [pc, #64] @ c0a20 <__cxa_atexit@plt+0xb51f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr lr, [pc, #76] @ c0ba0 <__cxa_atexit@plt+0xb5378> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - str r8, [sl, #28] │ │ │ │ - str r3, [sl, #32] │ │ │ │ - str r1, [sl, #36] @ 0x24 │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - mov r6, sl │ │ │ │ - b c0b8c <__cxa_atexit@plt+0xb5364> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - rsceq r5, r9, r0, asr #9 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - smullseq r0, fp, r8, r2 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c0c34 <__cxa_atexit@plt+0xb540c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ - ldr lr, [pc, #116] @ c0c50 <__cxa_atexit@plt+0xb5428> │ │ │ │ - ldr r1, [pc, #116] @ c0c54 <__cxa_atexit@plt+0xb542c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr lr, [pc, #76] @ c0c58 <__cxa_atexit@plt+0xb5430> │ │ │ │ - str r0, [sl, #44] @ 0x2c │ │ │ │ - add r0, sl, #8 │ │ │ │ - stm r0, {r1, r8, r9} │ │ │ │ - mov r9, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #24]! │ │ │ │ - str r8, [sl, #32] │ │ │ │ - str r3, [sl, #36] @ 0x24 │ │ │ │ - str r2, [sl, #40] @ 0x28 │ │ │ │ - str r3, [sl, #20] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - mov r6, sl │ │ │ │ - b c0c44 <__cxa_atexit@plt+0xb541c> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq c0a04 <__cxa_atexit@plt+0xb51dc> │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa7c │ │ │ │ - rsceq r5, r9, r4, lsl r4 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - sbcseq r0, fp, r0, ror #3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c0cf8 <__cxa_atexit@plt+0xb54d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c0d00 <__cxa_atexit@plt+0xb54d8> │ │ │ │ - ldr lr, [pc, #128] @ c0d14 <__cxa_atexit@plt+0xb54ec> │ │ │ │ - ldr r1, [pc, #128] @ c0d18 <__cxa_atexit@plt+0xb54f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - ldr r9, [r7, #24] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr lr, [pc, #84] @ c0d1c <__cxa_atexit@plt+0xb54f4> │ │ │ │ - str r0, [sl, #52] @ 0x34 │ │ │ │ - add r0, sl, #8 │ │ │ │ - stm r0, {r1, r8, r9} │ │ │ │ - mov r9, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #24]! │ │ │ │ - str r8, [sl, #32] │ │ │ │ - str r3, [sl, #36] @ 0x24 │ │ │ │ - str r1, [sl, #40] @ 0x28 │ │ │ │ - str ip, [sl, #44] @ 0x2c │ │ │ │ - str r2, [sl, #48] @ 0x30 │ │ │ │ - str r3, [sl, #20] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - mov r6, sl │ │ │ │ - b c0d08 <__cxa_atexit@plt+0xb54e0> │ │ │ │ - mov r5, #56 @ 0x38 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - rsceq r5, r9, ip, asr r3 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0d54 <__cxa_atexit@plt+0xb552c> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c0d5c <__cxa_atexit@plt+0xb5534> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r9, r8, lsl r3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r5, r9, r4, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0d94 <__cxa_atexit@plt+0xb556c> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c0d9c <__cxa_atexit@plt+0xb5574> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r5, [r9], #40 @ 0x28 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0dec <__cxa_atexit@plt+0xb55c4> │ │ │ │ + bhi c0a90 <__cxa_atexit@plt+0xb5268> │ │ │ │ + ldr r2, [pc, #64] @ c0a98 <__cxa_atexit@plt+0xb5270> │ │ │ │ + ldr r1, [pc, #64] @ c0a9c <__cxa_atexit@plt+0xb5274> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ c0df4 <__cxa_atexit@plt+0xb55cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ c0df8 <__cxa_atexit@plt+0xb55d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq c0a80 <__cxa_atexit@plt+0xb5258> │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 2d2b68 <__cxa_atexit@plt+0x2c7340> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r9, r0, lsr r2 │ │ │ │ - smlaleq r5, r9, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c0e80 <__cxa_atexit@plt+0xb5658> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0e8c <__cxa_atexit@plt+0xb5664> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ c0e9c <__cxa_atexit@plt+0xb5674> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #80] @ c0ea0 <__cxa_atexit@plt+0xb5678> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #72] @ c0ea4 <__cxa_atexit@plt+0xb567c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #60] @ c0ea8 <__cxa_atexit@plt+0xb5680> │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r1, r9, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r9, r0, asr #3 │ │ │ │ - rsceq r5, r9, r0, lsl r2 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + smlaleq r5, r9, r8, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0ee0 <__cxa_atexit@plt+0xb56b8> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c0ee8 <__cxa_atexit@plt+0xb56c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r9, ip, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0c3c <__cxa_atexit@plt+0xb5414> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c0f40 <__cxa_atexit@plt+0xb5718> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0f4c <__cxa_atexit@plt+0xb5724> │ │ │ │ - ldr r1, [pc, #64] @ c0f5c <__cxa_atexit@plt+0xb5734> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ c0f60 <__cxa_atexit@plt+0xb5738> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0b0c <__cxa_atexit@plt+0xb52e4> │ │ │ │ + ldr r2, [pc, #64] @ c0b14 <__cxa_atexit@plt+0xb52ec> │ │ │ │ + ldr r1, [pc, #64] @ c0b18 <__cxa_atexit@plt+0xb52f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 39e748 <__cxa_atexit@plt+0x392f20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r5, [r9], #8 @ │ │ │ │ - ldrdeq r5, [r9], #12 @ │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c0fe8 <__cxa_atexit@plt+0xb57c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0ff4 <__cxa_atexit@plt+0xb57cc> │ │ │ │ - ldr lr, [pc, #112] @ c1004 <__cxa_atexit@plt+0xb57dc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ c1008 <__cxa_atexit@plt+0xb57e0> │ │ │ │ - sub r2, r6, #19 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #76] @ c100c <__cxa_atexit@plt+0xb57e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #64] @ c1010 <__cxa_atexit@plt+0xb57e8> │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq c0afc <__cxa_atexit@plt+0xb52d4> │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - rsceq r5, r9, r4, asr r0 │ │ │ │ - rsceq r5, r9, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - sbcseq pc, sl, ip, ror #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r5, r9, ip, lsl r5 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c104c <__cxa_atexit@plt+0xb5824> │ │ │ │ - ldr r3, [pc, #32] @ c1054 <__cxa_atexit@plt+0xb582c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ c1058 <__cxa_atexit@plt+0xb5830> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strhteq r4, [r9], #244 @ 0xf4 │ │ │ │ - sbcseq pc, sl, r4, lsr #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ c108c <__cxa_atexit@plt+0xb5864> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c1090 <__cxa_atexit@plt+0xb5868> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - smullseq pc, sl, r4, sp @ │ │ │ │ - ldrdeq r4, [r9], #248 @ 0xf8 @ │ │ │ │ - sbcseq pc, sl, ip, ror #26 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c110c <__cxa_atexit@plt+0xb58e4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c1114 <__cxa_atexit@plt+0xb58ec> │ │ │ │ - ldr r2, [pc, #92] @ c1128 <__cxa_atexit@plt+0xb5900> │ │ │ │ - ldr r1, [pc, #92] @ c112c <__cxa_atexit@plt+0xb5904> │ │ │ │ + bhi c0b88 <__cxa_atexit@plt+0xb5360> │ │ │ │ + ldr r2, [pc, #64] @ c0b90 <__cxa_atexit@plt+0xb5368> │ │ │ │ + ldr r1, [pc, #64] @ c0b94 <__cxa_atexit@plt+0xb536c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ c1130 <__cxa_atexit@plt+0xb5908> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #20]! │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - mov r6, sl │ │ │ │ - b c111c <__cxa_atexit@plt+0xb58f4> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq c0b78 <__cxa_atexit@plt+0xb5350> │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - rsceq r4, r9, r4, lsr #30 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - sbcseq pc, sl, ip, asr #25 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c11c0 <__cxa_atexit@plt+0xb5998> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c11c8 <__cxa_atexit@plt+0xb59a0> │ │ │ │ - ldr lr, [pc, #112] @ c11dc <__cxa_atexit@plt+0xb59b4> │ │ │ │ - ldr r1, [pc, #112] @ c11e0 <__cxa_atexit@plt+0xb59b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr lr, [pc, #76] @ c11e4 <__cxa_atexit@plt+0xb59bc> │ │ │ │ - mov r9, sl │ │ │ │ - str r8, [sl, #32] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #24]! │ │ │ │ - str r3, [sl, #36] @ 0x24 │ │ │ │ - str r2, [sl, #40] @ 0x28 │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str r3, [sl, #20] │ │ │ │ - b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ - mov r6, sl │ │ │ │ - b c11d0 <__cxa_atexit@plt+0xb59a8> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - rsceq r4, r9, r4, lsl #29 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r5, r9, r0, lsr #9 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c0624 <__cxa_atexit@plt+0xb4dfc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c121c <__cxa_atexit@plt+0xb59f4> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c1224 <__cxa_atexit@plt+0xb59fc> │ │ │ │ + bhi c0c08 <__cxa_atexit@plt+0xb53e0> │ │ │ │ + ldr r2, [pc, #88] @ c0c24 <__cxa_atexit@plt+0xb53fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq r4, r9, r0, asr lr │ │ │ │ - sbcseq pc, sl, r8, lsr #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c1260 <__cxa_atexit@plt+0xb5a38> │ │ │ │ - ldr r3, [pc, #32] @ c1268 <__cxa_atexit@plt+0xb5a40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ c126c <__cxa_atexit@plt+0xb5a44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c0c10 <__cxa_atexit@plt+0xb53e8> │ │ │ │ + ldr r7, [pc, #64] @ c0c28 <__cxa_atexit@plt+0xb5400> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + beq c0bfc <__cxa_atexit@plt+0xb53d4> │ │ │ │ + mov r7, r8 │ │ │ │ + b c00b4 <__cxa_atexit@plt+0xb488c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r4, r9, r0, lsr #27 │ │ │ │ - sbcseq pc, sl, r0, ror #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ c12a0 <__cxa_atexit@plt+0xb5a78> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c12a4 <__cxa_atexit@plt+0xb5a7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - sbcseq pc, sl, r0, asr fp @ │ │ │ │ - rsceq r4, r9, r4, asr #27 │ │ │ │ - smullseq pc, sl, r0, fp @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c137c <__cxa_atexit@plt+0xb5b54> │ │ │ │ - ldr r7, [pc, #192] @ c138c <__cxa_atexit@plt+0xb5b64> │ │ │ │ - mov r3, r5 │ │ │ │ - ands r1, sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r9, [r7, #8]! │ │ │ │ - beq c130c <__cxa_atexit@plt+0xb5ae4> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq c131c <__cxa_atexit@plt+0xb5af4> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne c1340 <__cxa_atexit@plt+0xb5b18> │ │ │ │ - ldr r5, [pc, #152] @ c1398 <__cxa_atexit@plt+0xb5b70> │ │ │ │ - mov r2, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - b c136c <__cxa_atexit@plt+0xb5b44> │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r7, [pc, #20] @ c0c2c <__cxa_atexit@plt+0xb5404> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #112] @ c1394 <__cxa_atexit@plt+0xb5b6c> │ │ │ │ - ldr r3, [sl, #2] │ │ │ │ - ldr r2, [sl, #6] │ │ │ │ + rsceq r5, r9, ip, lsr #8 │ │ │ │ + @ instruction: 0xfffff4c4 │ │ │ │ + ldrsheq r0, [fp], #128 @ 0x80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c0ccc <__cxa_atexit@plt+0xb54a4> │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c0c80 <__cxa_atexit@plt+0xb5458> │ │ │ │ + ldr r7, [pc, #164] @ c0d00 <__cxa_atexit@plt+0xb54d8> │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + ldr r2, [r9, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - b c136c <__cxa_atexit@plt+0xb5b44> │ │ │ │ - ldr lr, [pc, #72] @ c1390 <__cxa_atexit@plt+0xb5b68> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r0, [sl, #11] │ │ │ │ - ldr r7, [sl, #15] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r9 │ │ │ │ - b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ - ldr r7, [pc, #24] @ c139c <__cxa_atexit@plt+0xb5b74> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq c0cc0 <__cxa_atexit@plt+0xb5498> │ │ │ │ + mov r7, r8 │ │ │ │ + b c0d18 <__cxa_atexit@plt+0xb54f0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c0cdc <__cxa_atexit@plt+0xb54b4> │ │ │ │ + ldr r7, [pc, #108] @ c0d08 <__cxa_atexit@plt+0xb54e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [pc, #104] @ c0d0c <__cxa_atexit@plt+0xb54e4> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + stmib r6, {r2, r8} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ c0d04 <__cxa_atexit@plt+0xb54dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrsbeq pc, [sl], #160 @ 0xa0 @ │ │ │ │ - smullseq pc, sl, ip, sl @ │ │ │ │ + ldr r7, [pc, #24] @ c0cfc <__cxa_atexit@plt+0xb54d4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + sbcseq r0, fp, r0, asr #16 │ │ │ │ + rsceq r5, r9, r4, ror #6 │ │ │ │ + rsceq r5, r9, r4, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - cmp r2, #2 │ │ │ │ - beq c13dc <__cxa_atexit@plt+0xb5bb4> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne c13fc <__cxa_atexit@plt+0xb5bd4> │ │ │ │ - ldr r5, [pc, #100] @ c1434 <__cxa_atexit@plt+0xb5c0c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #68] @ c1430 <__cxa_atexit@plt+0xb5c08> │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #24] @ c142c <__cxa_atexit@plt+0xb5c04> │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - smullseq pc, sl, r8, r9 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c1494 <__cxa_atexit@plt+0xb5c6c> │ │ │ │ - ldr r2, [pc, #64] @ c14a0 <__cxa_atexit@plt+0xb5c78> │ │ │ │ - ldr r1, [pc, #64] @ c14a4 <__cxa_atexit@plt+0xb5c7c> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [pc, #32] @ c14a8 <__cxa_atexit@plt+0xb5c80> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c0db4 <__cxa_atexit@plt+0xb558c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r0, #55296 @ 0xd800 │ │ │ │ + blt c0d64 <__cxa_atexit@plt+0xb553c> │ │ │ │ + cmp r0, #56320 @ 0xdc00 │ │ │ │ + bcs c0d70 <__cxa_atexit@plt+0xb5548> │ │ │ │ + ldr r3, [pc, #132] @ c0dd0 <__cxa_atexit@plt+0xb55a8> │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq c0da8 <__cxa_atexit@plt+0xb5580> │ │ │ │ + mov r7, r2 │ │ │ │ + b c0ddc <__cxa_atexit@plt+0xb55b4> │ │ │ │ + ldr lr, [pc, #88] @ c0dc4 <__cxa_atexit@plt+0xb559c> │ │ │ │ + add lr, pc, lr │ │ │ │ + b c0d78 <__cxa_atexit@plt+0xb5550> │ │ │ │ + ldr lr, [pc, #84] @ c0dcc <__cxa_atexit@plt+0xb55a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #64] @ c0dc8 <__cxa_atexit@plt+0xb55a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - ldrdeq r4, [r9], #180 @ 0xb4 @ │ │ │ │ - sbcseq pc, sl, r4, asr r9 @ │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + rsceq r5, r9, r4, ror r2 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c1528 <__cxa_atexit@plt+0xb5d00> │ │ │ │ - ldr r2, [pc, #96] @ c1534 <__cxa_atexit@plt+0xb5d0c> │ │ │ │ - ldr lr, [pc, #96] @ c1538 <__cxa_atexit@plt+0xb5d10> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r1, [pc, #92] @ c153c <__cxa_atexit@plt+0xb5d14> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc c0ed0 <__cxa_atexit@plt+0xb56a8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #56320 @ 0xdc00 │ │ │ │ + blt c0e64 <__cxa_atexit@plt+0xb563c> │ │ │ │ + add r0, r3, #4 │ │ │ │ + cmp r2, #57344 @ 0xe000 │ │ │ │ + bcs c0e98 <__cxa_atexit@plt+0xb5670> │ │ │ │ + ldr lr, [pc, #216] @ c0ef0 <__cxa_atexit@plt+0xb56c8> │ │ │ │ + ldr r9, [pc, #216] @ c0ef4 <__cxa_atexit@plt+0xb56cc> │ │ │ │ + ldr r8, [pc, #188] @ c0edc <__cxa_atexit@plt+0xb56b4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - sub r2, r6, #31 │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - mov r8, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr sl, [pc, #196] @ c0ef8 <__cxa_atexit@plt+0xb56d0> │ │ │ │ + add r1, r2, r1, lsl #10 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + add r1, r1, r8 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #116] @ c0ee0 <__cxa_atexit@plt+0xb56b8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #104] @ c0ee4 <__cxa_atexit@plt+0xb56bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r3, r3, #24 │ │ │ │ + b c0ec4 <__cxa_atexit@plt+0xb569c> │ │ │ │ + ldr lr, [pc, #72] @ c0ee8 <__cxa_atexit@plt+0xb56c0> │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r8, [pc, #64] @ c0eec <__cxa_atexit@plt+0xb56c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub r7, r6, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - @ instruction: 0xfffff844 │ │ │ │ - rsceq r4, r9, r8, ror fp │ │ │ │ - ldrsheq pc, [sl], #140 @ 0x8c @ │ │ │ │ - andeq r0, r0, r6, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + stc2 4, cr2, [r0] │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + rsceq r5, r9, r0, lsl #3 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + rsceq r5, r9, ip, asr #2 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + rsceq r5, r9, ip, ror #3 │ │ │ │ + rsceq r5, r9, r4, asr #3 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c15c4 <__cxa_atexit@plt+0xb5d9c> │ │ │ │ - ldr r2, [pc, #104] @ c15d0 <__cxa_atexit@plt+0xb5da8> │ │ │ │ - ldr lr, [pc, #104] @ c15d4 <__cxa_atexit@plt+0xb5dac> │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r1, [pc, #100] @ c15d8 <__cxa_atexit@plt+0xb5db0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r0, r2, r8, r9} │ │ │ │ - mov r8, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc c0f4c <__cxa_atexit@plt+0xb5724> │ │ │ │ + ldr r7, [pc, #64] @ c0f64 <__cxa_atexit@plt+0xb573c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #56] @ c0f68 <__cxa_atexit@plt+0xb5740> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ c0f6c <__cxa_atexit@plt+0xb5744> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffff6f0 │ │ │ │ - @ instruction: 0xffffeef0 │ │ │ │ - rsceq r4, r9, r4, ror #21 │ │ │ │ - sbcseq pc, sl, r0, ror r8 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b c12b8 <__cxa_atexit@plt+0xb5a90> │ │ │ │ - sbcseq pc, sl, ip, lsr r8 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + ldrdeq r5, [r9], #8 @ │ │ │ │ + ldrdeq r5, [r9], #0 @ │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + sbcseq r0, fp, r0, lsr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c1650 <__cxa_atexit@plt+0xb5e28> │ │ │ │ - ldr r7, [pc, #52] @ c1664 <__cxa_atexit@plt+0xb5e3c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq c1644 <__cxa_atexit@plt+0xb5e1c> │ │ │ │ - mov r7, sl │ │ │ │ - b c02ec <__cxa_atexit@plt+0xb4ac4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c1668 <__cxa_atexit@plt+0xb5e40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffecb4 │ │ │ │ - sbcseq pc, sl, r4, ror #15 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c16cc <__cxa_atexit@plt+0xb5ea4> │ │ │ │ - ldr r3, [pc, #80] @ c16e4 <__cxa_atexit@plt+0xb5ebc> │ │ │ │ - ldr r9, [pc, #80] @ c16e8 <__cxa_atexit@plt+0xb5ec0> │ │ │ │ - ldr lr, [pc, #80] @ c16ec <__cxa_atexit@plt+0xb5ec4> │ │ │ │ + bhi c0fb0 <__cxa_atexit@plt+0xb5788> │ │ │ │ + ldr r3, [pc, #44] @ c0fc8 <__cxa_atexit@plt+0xb57a0> │ │ │ │ + ldr r2, [pc, #44] @ c0fcc <__cxa_atexit@plt+0xb57a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c16f0 <__cxa_atexit@plt+0xb5ec8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + ldr r7, [pc, #24] @ c0fd0 <__cxa_atexit@plt+0xb57a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - ldrdeq r4, [r9], #204 @ 0xcc @ │ │ │ │ - sbcseq pc, sl, r4, lsl #15 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r0, fp, r8, ror #10 │ │ │ │ + sbcseq r0, fp, r8, ror #10 │ │ │ │ + sbcseq r0, fp, r0, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c1738 <__cxa_atexit@plt+0xb5f10> │ │ │ │ - ldr r3, [pc, #52] @ c1748 <__cxa_atexit@plt+0xb5f20> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #72] @ c1034 <__cxa_atexit@plt+0xb580c> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1024 <__cxa_atexit@plt+0xb57fc> │ │ │ │ + ldr r7, [pc, #52] @ c1038 <__cxa_atexit@plt+0xb5810> │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c1728 <__cxa_atexit@plt+0xb5f00> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq c1018 <__cxa_atexit@plt+0xb57f0> │ │ │ │ + mov r7, r8 │ │ │ │ + b c00b4 <__cxa_atexit@plt+0xb488c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c174c <__cxa_atexit@plt+0xb5f24> │ │ │ │ + ldr r7, [pc, #16] @ c103c <__cxa_atexit@plt+0xb5814> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq pc, sl, ip, lsr #14 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffff0a8 │ │ │ │ + sbcseq r0, fp, r0, ror #9 │ │ │ │ + ldrsbeq r0, [fp], #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c1064 <__cxa_atexit@plt+0xb583c> │ │ │ │ add r5, r5, #4 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + smlaleq r5, r9, r8, r3 │ │ │ │ + ldrheq r0, [fp], #76 @ 0x4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c17a8 <__cxa_atexit@plt+0xb5f80> │ │ │ │ - ldr r3, [pc, #52] @ c17b8 <__cxa_atexit@plt+0xb5f90> │ │ │ │ + bhi c10dc <__cxa_atexit@plt+0xb58b4> │ │ │ │ + ldr r3, [pc, #120] @ c1104 <__cxa_atexit@plt+0xb58dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq c1798 <__cxa_atexit@plt+0xb5f70> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + beq c10cc <__cxa_atexit@plt+0xb58a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c10ec <__cxa_atexit@plt+0xb58c4> │ │ │ │ + ldr r7, [pc, #92] @ c110c <__cxa_atexit@plt+0xb58e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldrh r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c17bc <__cxa_atexit@plt+0xb5f94> │ │ │ │ + ldr r7, [pc, #36] @ c1108 <__cxa_atexit@plt+0xb58e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq pc, sl, r0, asr #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + sbcseq r0, fp, r4, asr r4 │ │ │ │ + strdeq r4, [r9], #244 @ 0xf4 @ │ │ │ │ + sbcseq r0, fp, r8, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - smullseq pc, sl, r0, r6 @ │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c114c <__cxa_atexit@plt+0xb5924> │ │ │ │ + ldr r2, [pc, #32] @ c1158 <__cxa_atexit@plt+0xb5930> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r4, r9, ip, ror #30 │ │ │ │ + ldrsbeq r0, [fp], #52 @ 0x34 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c187c <__cxa_atexit@plt+0xb6054> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c1874 <__cxa_atexit@plt+0xb604c> │ │ │ │ - ldr r2, [pc, #84] @ c1884 <__cxa_atexit@plt+0xb605c> │ │ │ │ - ldr lr, [pc, #84] @ c1888 <__cxa_atexit@plt+0xb6060> │ │ │ │ - ldr r1, [pc, #84] @ c188c <__cxa_atexit@plt+0xb6064> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, r2, #1 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #12] @ c1180 <__cxa_atexit@plt+0xb5958> │ │ │ │ + mov r9, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + sbcseq r0, fp, r4, asr #7 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b c13d8 <__cxa_atexit@plt+0xb5bb0> │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1224 <__cxa_atexit@plt+0xb59fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c122c <__cxa_atexit@plt+0xb5a04> │ │ │ │ + ldr r1, [pc, #128] @ c1240 <__cxa_atexit@plt+0xb5a18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r3, [pc, #68] @ c1890 <__cxa_atexit@plt+0xb6068> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r5, [pc, #48] @ c1894 <__cxa_atexit@plt+0xb606c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r9, lr │ │ │ │ - b 6dc8c8 <__cxa_atexit@plt+0x6d10a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c11e0 <__cxa_atexit@plt+0xb59b8> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c1244 <__cxa_atexit@plt+0xb5a1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c1234 <__cxa_atexit@plt+0xb5a0c> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + rsceq r4, r9, r8, lsr lr │ │ │ │ + ldrdeq r5, [r9], #24 @ │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c12e0 <__cxa_atexit@plt+0xb5ab8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c12e8 <__cxa_atexit@plt+0xb5ac0> │ │ │ │ + ldr r1, [pc, #128] @ c12fc <__cxa_atexit@plt+0xb5ad4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c129c <__cxa_atexit@plt+0xb5a74> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c1300 <__cxa_atexit@plt+0xb5ad8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c12f0 <__cxa_atexit@plt+0xb5ac8> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, sl, r0, lsl #13 │ │ │ │ - ldrsheq pc, [sl], #24 @ │ │ │ │ - strdeq r4, [r9], #116 @ 0x74 @ │ │ │ │ - rsceq r4, r9, ip, lsr fp │ │ │ │ - smlaleq r4, r9, ip, r7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + rsceq r4, r9, ip, ror sp │ │ │ │ + rsceq r5, r9, ip, lsl r1 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c139c <__cxa_atexit@plt+0xb5b74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c13a4 <__cxa_atexit@plt+0xb5b7c> │ │ │ │ + ldr r1, [pc, #128] @ c13b8 <__cxa_atexit@plt+0xb5b90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c1358 <__cxa_atexit@plt+0xb5b30> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c13bc <__cxa_atexit@plt+0xb5b94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c13ac <__cxa_atexit@plt+0xb5b84> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, r9, r0, asr #25 │ │ │ │ + rsceq r5, r9, r0, rrx │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andeq r1, r0, r9, lsr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c18dc <__cxa_atexit@plt+0xb60b4> │ │ │ │ - ldr r7, [pc, #52] @ c18f0 <__cxa_atexit@plt+0xb60c8> │ │ │ │ - tst r8, #3 │ │ │ │ + mov r2, r9 │ │ │ │ + sub r1, r5, #48 @ 0x30 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c1884 <__cxa_atexit@plt+0xb605c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc c188c <__cxa_atexit@plt+0xb6064> │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + stm sp, {r1, r7} │ │ │ │ + str fp, [sp, #44] @ 0x2c │ │ │ │ + mov fp, r2 │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + add r1, r5, #4 │ │ │ │ + add r4, r3, #24 │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r7, [r2, #15] │ │ │ │ + ldr r8, [r2, #19] │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr ip, [r2, #31] │ │ │ │ + str r0, [sp, #32] │ │ │ │ + ldr r0, [r2, #11] │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #23] │ │ │ │ + str r0, [sp, #28] │ │ │ │ + ldr r0, [r2, #27] │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + str sl, [sp, #48] @ 0x30 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldrd r0, [r1] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + ldr sl, [sp, #48] @ 0x30 │ │ │ │ + strd r0, [r4] │ │ │ │ + ldr r2, [pc, #1168] @ c1908 <__cxa_atexit@plt+0xb60e0> │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + sub r9, r6, #31 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + cmp r0, r6 │ │ │ │ + str fp, [sp, #36] @ 0x24 │ │ │ │ + str fp, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + bge c1574 <__cxa_atexit@plt+0xb5d4c> │ │ │ │ + str r9, [sp, #8] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add lr, r1, r0, lsl #2 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + mov r4, r8 │ │ │ │ + add r2, r1, #3 │ │ │ │ + mov r9, r1 │ │ │ │ + add sl, r1, #1 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + add r2, r1, #2 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + b c1510 <__cxa_atexit@plt+0xb5ce8> │ │ │ │ + lsr r4, fp, #8 │ │ │ │ + strb fp, [ip, r9] │ │ │ │ + mov r2, #2 │ │ │ │ + mov r1, sl │ │ │ │ + strb r4, [r1, ip] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add ip, ip, r2 │ │ │ │ + add lr, lr, #4 │ │ │ │ + mov r4, r8 │ │ │ │ + cmp r6, r0 │ │ │ │ + beq c1674 <__cxa_atexit@plt+0xb5e4c> │ │ │ │ + sub r1, r7, ip │ │ │ │ + mov r2, r7 │ │ │ │ + cmp r1, #2 │ │ │ │ + blt c1584 <__cxa_atexit@plt+0xb5d5c> │ │ │ │ + ldr fp, [lr] │ │ │ │ + cmp fp, #65536 @ 0x10000 │ │ │ │ + blt c14e4 <__cxa_atexit@plt+0xb5cbc> │ │ │ │ + cmp r1, #4 │ │ │ │ + bcc c1784 <__cxa_atexit@plt+0xb5f5c> │ │ │ │ + sub r1, fp, #65536 @ 0x10000 │ │ │ │ + mov r2, #55296 @ 0xd800 │ │ │ │ + add r2, r2, r1, lsr #10 │ │ │ │ + lsr r1, r1, #10 │ │ │ │ + strb r1, [ip, r9] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + mov r4, #3 │ │ │ │ + lsr r2, r2, #8 │ │ │ │ + and r4, r4, fp, lsr #8 │ │ │ │ + strb r2, [sl, ip] │ │ │ │ + strb fp, [r1, ip] │ │ │ │ + mvn r1, #35 @ 0x23 │ │ │ │ + orr r4, r4, r1 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + mov r2, #4 │ │ │ │ + b c14f4 <__cxa_atexit@plt+0xb5ccc> │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [sp, #56] @ 0x38 │ │ │ │ + mov r4, r8 │ │ │ │ + b c168c <__cxa_atexit@plt+0xb5e64> │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr r8, [sp, #36] @ 0x24 │ │ │ │ + ldr lr, [sp, #48] @ 0x30 │ │ │ │ + str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r9, [sp, #32] │ │ │ │ + ldr sl, [sp, #28] │ │ │ │ + str r6, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r3, #80 @ 0x50 │ │ │ │ + cmp r6, r7 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, ip} │ │ │ │ + str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + bcc c18d0 <__cxa_atexit@plt+0xb60a8> │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r7, [sp, #24] │ │ │ │ + str ip, [r5, #20] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + ldm r4, {r2, fp} │ │ │ │ + str r6, [r4, #4] │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str sl, [r4, #8] │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r4, [r5] │ │ │ │ + str r9, [r5] │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str fp, [r1, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #740] @ c191c <__cxa_atexit@plt+0xb60f4> │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #40]! @ 0x28 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #696] @ c1920 <__cxa_atexit@plt+0xb60f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ + b c1868 <__cxa_atexit@plt+0xb6040> │ │ │ │ + mov r0, r6 │ │ │ │ + mov lr, r9 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr sl, [sp, #48] @ 0x30 │ │ │ │ + ldr r9, [sp, #8] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r8, [sp, #36] @ 0x24 │ │ │ │ + str r6, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r2, r5, #44 @ 0x2c │ │ │ │ + stm r2, {r8, sl, lr} │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + mov lr, r7 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add fp, r3, #80 @ 0x50 │ │ │ │ + str r9, [r5, #20] │ │ │ │ + cmp r2, fp │ │ │ │ + str r1, [r5, #12] │ │ │ │ + stmdb r5, {r0, ip} │ │ │ │ + str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r4, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + bcc c18ac <__cxa_atexit@plt+0xb6084> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str ip, [r5, #20] │ │ │ │ + mov ip, r1 │ │ │ │ + ldm r7, {r1, fp} │ │ │ │ + str r4, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + mov r4, r8 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + stm r5, {r6, lr} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + mov r2, r9 │ │ │ │ + mov r9, ip │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str fp, [r7, #48] @ 0x30 │ │ │ │ + ldr r7, [pc, #500] @ c192c <__cxa_atexit@plt+0xb6104> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c18d0 <__cxa_atexit@plt+0xb60a8> │ │ │ │ - mov r7, r8 │ │ │ │ - b c1900 <__cxa_atexit@plt+0xb60d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r3, #40]! @ 0x28 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r4, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #460] @ c1930 <__cxa_atexit@plt+0xb6108> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r9, [sp, #56] @ 0x38 │ │ │ │ + ldr sl, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #44] @ 0x2c │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr lr, [sp, #48] @ 0x30 │ │ │ │ + str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + ldr r9, [sp, #32] │ │ │ │ + ldr sl, [sp, #28] │ │ │ │ + str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + add r6, r3, #80 @ 0x50 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + cmp r4, r6 │ │ │ │ + stmdb r5, {r0, ip} │ │ │ │ + str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ + bcc c18fc <__cxa_atexit@plt+0xb60d4> │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + mov r6, r2 │ │ │ │ + str ip, [r5, #20] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + ldm r4, {r2, fp} │ │ │ │ + str r8, [r4, #4] │ │ │ │ + str sl, [r4, #8] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + str r9, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ + str fp, [r1, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #224] @ c1910 <__cxa_atexit@plt+0xb60e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #40]! @ 0x28 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [pc, #180] @ c1914 <__cxa_atexit@plt+0xb60ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r9, [sp, #56] @ 0x38 │ │ │ │ + ldr sl, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c18f4 <__cxa_atexit@plt+0xb60cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b c1894 <__cxa_atexit@plt+0xb606c> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #140] @ c1928 <__cxa_atexit@plt+0xb6100> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r9, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r5, {r2, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq pc, [sl], #88 @ 0x58 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #88] @ c190c <__cxa_atexit@plt+0xb60e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r7, [r5] │ │ │ │ + b c18f0 <__cxa_atexit@plt+0xb60c8> │ │ │ │ + ldr r6, [pc, #76] @ c1924 <__cxa_atexit@plt+0xb60fc> │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr fp, [sp, #44] @ 0x2c │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r7, [pc, #20] @ c1918 <__cxa_atexit@plt+0xb60f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c18b4 <__cxa_atexit@plt+0xb608c> │ │ │ │ + rsceq r4, r9, ip, asr pc │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff960 │ │ │ │ + smlaleq r4, r9, r8, fp │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + smlaleq r4, r9, r0, sp │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + sbcseq pc, sl, r0, lsl sp @ │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + smlaleq r4, r9, r4, ip │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #168] @ c19b0 <__cxa_atexit@plt+0xb6188> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c1a24 <__cxa_atexit@plt+0xb61fc> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c1a3c <__cxa_atexit@plt+0xb6214> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq c1948 <__cxa_atexit@plt+0xb6120> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c1934 <__cxa_atexit@plt+0xb610c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - bne c1908 <__cxa_atexit@plt+0xb60e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #120] @ c19b4 <__cxa_atexit@plt+0xb618c> │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c1a40 <__cxa_atexit@plt+0xb6218> │ │ │ │ + mov r4, r6 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c19a0 <__cxa_atexit@plt+0xb6178> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #76] @ c19b8 <__cxa_atexit@plt+0xb6190> │ │ │ │ - sub r1, r3, #15 │ │ │ │ - sub r0, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #64] @ c19bc <__cxa_atexit@plt+0xb6194> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #60] @ c19c0 <__cxa_atexit@plt+0xb6198> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - stmib r6, {r2, r7, r8} │ │ │ │ - add r2, r6, #16 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - bx ip │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffff4 │ │ │ │ - rsceq r4, r9, r8, lsl r7 │ │ │ │ - ldrdeq r4, [r9], #108 @ 0x6c @ │ │ │ │ - rsceq r4, r9, r8, lsr #13 │ │ │ │ - rsceq r4, r9, ip, lsl #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c1a08 <__cxa_atexit@plt+0xb61e0> │ │ │ │ - ldr r7, [pc, #52] @ c1a1c <__cxa_atexit@plt+0xb61f4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c19fc <__cxa_atexit@plt+0xb61d4> │ │ │ │ - mov r7, r8 │ │ │ │ - b c1a2c <__cxa_atexit@plt+0xb6204> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c1a20 <__cxa_atexit@plt+0xb61f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsbeq pc, [sl], #64 @ 0x40 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #168] @ c1adc <__cxa_atexit@plt+0xb62b4> │ │ │ │ + ldr r3, [pc, #24] @ c1a44 <__cxa_atexit@plt+0xb621c> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq c1a74 <__cxa_atexit@plt+0xb624c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c1a60 <__cxa_atexit@plt+0xb6238> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - bne c1a34 <__cxa_atexit@plt+0xb620c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff9a4 │ │ │ │ + strdeq r4, [r9], #144 @ 0x90 @ │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c1b38 <__cxa_atexit@plt+0xb6310> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c1b50 <__cxa_atexit@plt+0xb6328> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c1b54 <__cxa_atexit@plt+0xb632c> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #120] @ c1ae0 <__cxa_atexit@plt+0xb62b8> │ │ │ │ + ldr r3, [pc, #24] @ c1b58 <__cxa_atexit@plt+0xb6330> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff7d4 │ │ │ │ + ldrdeq r4, [r9], #136 @ 0x88 @ │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c1c4c <__cxa_atexit@plt+0xb6424> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c1c64 <__cxa_atexit@plt+0xb643c> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c1c68 <__cxa_atexit@plt+0xb6440> │ │ │ │ + mov r4, r6 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c1acc <__cxa_atexit@plt+0xb62a4> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #76] @ c1ae4 <__cxa_atexit@plt+0xb62bc> │ │ │ │ - sub r1, r3, #15 │ │ │ │ - sub r0, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #64] @ c1ae8 <__cxa_atexit@plt+0xb62c0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #60] @ c1aec <__cxa_atexit@plt+0xb62c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - stmib r6, {r2, r7, r8} │ │ │ │ - add r2, r6, #16 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - bx ip │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffff4 │ │ │ │ - rsceq r4, r9, ip, ror #11 │ │ │ │ - strhteq r4, [r9], #80 @ 0x50 │ │ │ │ - rsceq r4, r9, ip, ror r5 │ │ │ │ - rsceq r4, r9, r0, ror #10 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #24] @ c1c6c <__cxa_atexit@plt+0xb6444> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff604 │ │ │ │ + rsceq r4, r9, r4, asr #15 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c1b60 <__cxa_atexit@plt+0xb6338> │ │ │ │ - ldr r3, [pc, #120] @ c1b88 <__cxa_atexit@plt+0xb6360> │ │ │ │ + bhi c1d44 <__cxa_atexit@plt+0xb651c> │ │ │ │ + ldr r3, [pc, #196] @ c1d54 <__cxa_atexit@plt+0xb652c> │ │ │ │ + mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq c1b50 <__cxa_atexit@plt+0xb6328> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c1b70 <__cxa_atexit@plt+0xb6348> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [pc, #84] @ c1b90 <__cxa_atexit@plt+0xb6368> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - stmib r6, {r2, r9} │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq c1d24 <__cxa_atexit@plt+0xb64fc> │ │ │ │ + ldr r1, [r8, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r0, [r8, #23] │ │ │ │ + ldr r3, [r8, #19] │ │ │ │ + str r1, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r0, [r8, #31] │ │ │ │ + ldr r3, [pc, #124] @ c1d58 <__cxa_atexit@plt+0xb6530> │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str sl, [r7, #-4] │ │ │ │ + beq c1d34 <__cxa_atexit@plt+0xb650c> │ │ │ │ + ldr r0, [pc, #84] @ c1d5c <__cxa_atexit@plt+0xb6534> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, lr │ │ │ │ + b c13d8 <__cxa_atexit@plt+0xb5bb0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c1b8c <__cxa_atexit@plt+0xb6364> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c1d60 <__cxa_atexit@plt+0xb6538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffff41ac │ │ │ │ - ldrheq lr, [sl], #228 @ 0xe4 │ │ │ │ - rsceq r4, r9, r4, lsr #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c1bdc <__cxa_atexit@plt+0xb63b4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c1be4 <__cxa_atexit@plt+0xb63bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + sbcseq pc, sl, r8, ror #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #84] @ c1df0 <__cxa_atexit@plt+0xb65c8> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq c1de4 <__cxa_atexit@plt+0xb65bc> │ │ │ │ + ldr r3, [pc, #32] @ c1df4 <__cxa_atexit@plt+0xb65cc> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b c13d8 <__cxa_atexit@plt+0xb5bb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r9, ip, lsr #8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r1, r0, r8, asr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ c1e24 <__cxa_atexit@plt+0xb65fc> │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b c13d8 <__cxa_atexit@plt+0xb5bb0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c1c3c <__cxa_atexit@plt+0xb6414> │ │ │ │ - ldr r7, [pc, #68] @ c1c54 <__cxa_atexit@plt+0xb642c> │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c1ec0 <__cxa_atexit@plt+0xb6698> │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, sl │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r7, [pc, #20] @ c1c58 <__cxa_atexit@plt+0xb6430> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + ldr r0, [pc, #92] @ c1ed8 <__cxa_atexit@plt+0xb66b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [pc, #72] @ c1edc <__cxa_atexit@plt+0xb66b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ + stmib r3, {r7, sl} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - sbcseq pc, sl, ip, lsr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c1c90 <__cxa_atexit@plt+0xb6468> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c1c98 <__cxa_atexit@plt+0xb6470> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #24] @ c1ee0 <__cxa_atexit@plt+0xb66b8> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r4, r9, r8, ror #3 │ │ │ │ + rsceq r4, r9, r4, asr #10 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r3, r0, sl, asr #28 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + mov fp, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c1f80 <__cxa_atexit@plt+0xb6758> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add ip, r5, #20 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldm ip, {r2, r4, sl, ip} │ │ │ │ + ldr lr, [pc, #112] @ c1fa0 <__cxa_atexit@plt+0xb6778> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [pc, #96] @ c1fa4 <__cxa_atexit@plt+0xb677c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + str r8, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r7, r9} │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ + add r1, r3, #20 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + stm r1, {r2, r4, sl, ip, lr} │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r9, r8, ror r3 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r4, [pc, #32] @ c1fa8 <__cxa_atexit@plt+0xb6780> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [fp, #828] @ 0x33c │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r0 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r4, r9, r4, lsr r1 │ │ │ │ + smlaleq r4, r9, r4, r4 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c1ce8 <__cxa_atexit@plt+0xb64c0> │ │ │ │ - ldr r7, [pc, #60] @ c1d00 <__cxa_atexit@plt+0xb64d8> │ │ │ │ - ldm r5!, {r1, r2} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r7, [pc, #20] @ c1d04 <__cxa_atexit@plt+0xb64dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - sbcseq pc, sl, r4, lsl #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b c1c7c <__cxa_atexit@plt+0xb6454> │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c1d4c <__cxa_atexit@plt+0xb6524> │ │ │ │ - ldr r3, [pc, #52] @ c1d5c <__cxa_atexit@plt+0xb6534> │ │ │ │ + bhi c2090 <__cxa_atexit@plt+0xb6868> │ │ │ │ + ldr r3, [pc, #196] @ c20a0 <__cxa_atexit@plt+0xb6878> │ │ │ │ + mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c1d3c <__cxa_atexit@plt+0xb6514> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq c2070 <__cxa_atexit@plt+0xb6848> │ │ │ │ + ldr r1, [r8, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r0, [r8, #23] │ │ │ │ + ldr r3, [r8, #19] │ │ │ │ + str r1, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r0, [r8, #31] │ │ │ │ + ldr r3, [pc, #124] @ c20a4 <__cxa_atexit@plt+0xb687c> │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str sl, [r7, #-4] │ │ │ │ + beq c2080 <__cxa_atexit@plt+0xb6858> │ │ │ │ + ldr r0, [pc, #84] @ c20a8 <__cxa_atexit@plt+0xb6880> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, lr │ │ │ │ + b c13d8 <__cxa_atexit@plt+0xb5bb0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c1d60 <__cxa_atexit@plt+0xb6538> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c20ac <__cxa_atexit@plt+0xb6884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - sbcseq pc, sl, r8, lsl r1 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c1d9c <__cxa_atexit@plt+0xb6574> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c1da4 <__cxa_atexit@plt+0xb657c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + sbcseq pc, sl, r4, lsr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #84] @ c213c <__cxa_atexit@plt+0xb6914> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq c2130 <__cxa_atexit@plt+0xb6908> │ │ │ │ + ldr r3, [pc, #32] @ c2140 <__cxa_atexit@plt+0xb6918> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b c13d8 <__cxa_atexit@plt+0xb5bb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r9, ip, ror #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 7f20a8 <__cxa_atexit@plt+0x7e6880> │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r1, r0, r8, asr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ c2170 <__cxa_atexit@plt+0xb6948> │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b c13d8 <__cxa_atexit@plt+0xb5bb0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c1e4c <__cxa_atexit@plt+0xb6624> │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [pc, #96] @ c1e64 <__cxa_atexit@plt+0xb663c> │ │ │ │ - sub lr, r6, #3 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ c1e68 <__cxa_atexit@plt+0xb6640> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - ldr r2, [pc, #56] @ c1e6c <__cxa_atexit@plt+0xb6644> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c2204 <__cxa_atexit@plt+0xb69dc> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r2, #28]! │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + str r7, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r5, [r5, #20] │ │ │ │ + ldr ip, [pc, #80] @ c221c <__cxa_atexit@plt+0xb69f4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #28] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r7, [pc, #28] @ c1e70 <__cxa_atexit@plt+0xb6648> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - rsceq r4, r9, ip, asr #4 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - sbcseq pc, sl, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c1eac <__cxa_atexit@plt+0xb6684> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c1eb4 <__cxa_atexit@plt+0xb668c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + sub r9, r6, #31 │ │ │ │ + mov r5, r2 │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r9, ip, asr r1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c1f18 <__cxa_atexit@plt+0xb66f0> │ │ │ │ - ldr r2, [pc, #72] @ c1f20 <__cxa_atexit@plt+0xb66f8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #20] @ c2220 <__cxa_atexit@plt+0xb69f8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq c1f10 <__cxa_atexit@plt+0xb66e8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne c1f04 <__cxa_atexit@plt+0xb66dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c1f24 <__cxa_atexit@plt+0xb66fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r4, r9, r8, asr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r4, r9, ip, lsl #4 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r3, r0, sl, asr #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ c1f50 <__cxa_atexit@plt+0xb6728> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addne r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - rsceq r4, r9, r0, lsl r1 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - mov ip, r9 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + mov r8, r4 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c1fe0 <__cxa_atexit@plt+0xb67b8> │ │ │ │ - ldr r0, [pc, #124] @ c1ffc <__cxa_atexit@plt+0xb67d4> │ │ │ │ - mov r9, fp │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #100] @ c2000 <__cxa_atexit@plt+0xb67d8> │ │ │ │ - sub lr, r6, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - ldr r0, [pc, #84] @ c2004 <__cxa_atexit@plt+0xb67dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [r3, #12] │ │ │ │ + bcc c22ac <__cxa_atexit@plt+0xb6a84> │ │ │ │ + ldr r7, [r5, #44]! @ 0x2c │ │ │ │ + sub lr, r5, #28 │ │ │ │ + ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldm lr, {r0, r1, sl, lr} │ │ │ │ + str r7, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-12] │ │ │ │ + ldmdb r5, {r4, r7} │ │ │ │ + ldr ip, [pc, #80] @ c22c8 <__cxa_atexit@plt+0xb6aa0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + str fp, [r3, #32] │ │ │ │ + mov r4, r8 │ │ │ │ + sub r9, r6, #31 │ │ │ │ + ldm sp, {r8, fp} │ │ │ │ + str ip, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmdb r3, {r0, ip} │ │ │ │ - str sl, [r3, #20] │ │ │ │ - ldr r2, [pc, #60] @ c2008 <__cxa_atexit@plt+0xb67e0> │ │ │ │ - mov fp, r9 │ │ │ │ - sub r0, r6, #34 @ 0x22 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r7, [pc, #36] @ c200c <__cxa_atexit@plt+0xb67e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, ip │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - rsceq r4, r9, r0, asr #1 │ │ │ │ - rsceq r4, r9, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - sbcseq lr, sl, r8, lsl pc │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r4, [pc, #24] @ c22cc <__cxa_atexit@plt+0xb6aa4> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r8, #828] @ 0x33c │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r4, r9, r0, ror #2 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + sbcseq pc, sl, r8, ror #5 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c20b8 <__cxa_atexit@plt+0xb6890> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - str sl, [r5] │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc c20cc <__cxa_atexit@plt+0xb68a4> │ │ │ │ - ldr r0, [pc, #156] @ c20f0 <__cxa_atexit@plt+0xb68c8> │ │ │ │ - str fp, [sp] │ │ │ │ - ldm r1, {r3, ip} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #12]! │ │ │ │ - ldr r0, [pc, #140] @ c20f4 <__cxa_atexit@plt+0xb68cc> │ │ │ │ - mov fp, lr │ │ │ │ - mov lr, r9 │ │ │ │ - sub r9, r2, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r6, [r1, #4] │ │ │ │ - stmda r1, {r0, r9} │ │ │ │ - ldr r0, [pc, #116] @ c20f8 <__cxa_atexit@plt+0xb68d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - stmdb r6, {r0, lr} │ │ │ │ - str fp, [r6, #20] │ │ │ │ - ldr r3, [pc, #92] @ c20fc <__cxa_atexit@plt+0xb68d4> │ │ │ │ - ldr fp, [sp] │ │ │ │ - sub r0, r2, #34 @ 0x22 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r6, r2 │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + bhi c2378 <__cxa_atexit@plt+0xb6b50> │ │ │ │ + ldr r2, [pc, #140] @ c238c <__cxa_atexit@plt+0xb6b64> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + beq c2354 <__cxa_atexit@plt+0xb6b2c> │ │ │ │ + ldr r7, [pc, #112] @ c2390 <__cxa_atexit@plt+0xb6b68> │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + beq c2360 <__cxa_atexit@plt+0xb6b38> │ │ │ │ + ldr r7, [pc, #92] @ c2394 <__cxa_atexit@plt+0xb6b6c> │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + beq c236c <__cxa_atexit@plt+0xb6b44> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 943cd8 <__cxa_atexit@plt+0x9384b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, lr │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c20ec <__cxa_atexit@plt+0xb68c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + sbcseq pc, sl, r4, lsr #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #76] @ c23fc <__cxa_atexit@plt+0xb6bd4> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, lr │ │ │ │ + tst r9, #3 │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + beq c23e8 <__cxa_atexit@plt+0xb6bc0> │ │ │ │ + ldr r3, [pc, #56] @ c2400 <__cxa_atexit@plt+0xb6bd8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq c23f4 <__cxa_atexit@plt+0xb6bcc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 943cd8 <__cxa_atexit@plt+0x9384b0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, sl, r8, lsr #28 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - rsceq r3, r9, ip, ror #31 │ │ │ │ - rsceq r3, r9, ip, asr #31 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c21a0 <__cxa_atexit@plt+0xb6978> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - str sl, [r5] │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc c21b4 <__cxa_atexit@plt+0xb698c> │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r8 │ │ │ │ - mov r8, lr │ │ │ │ - ldr lr, [r1] │ │ │ │ - ldr ip, [r1, #4] │ │ │ │ - ldr r0, [pc, #132] @ c21dc <__cxa_atexit@plt+0xb69b4> │ │ │ │ - sub r9, r2, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #120] @ c21e0 <__cxa_atexit@plt+0xb69b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r1, #4] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - stmda r1, {r0, r9} │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - ldr r1, [pc, #92] @ c21e4 <__cxa_atexit@plt+0xb69bc> │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - mov r6, r2 │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, lr │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c21d8 <__cxa_atexit@plt+0xb69b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, lr │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrheq pc, [sl], #24 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ c2448 <__cxa_atexit@plt+0xb6c20> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5, #8] │ │ │ │ + beq c2440 <__cxa_atexit@plt+0xb6c18> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 943cd8 <__cxa_atexit@plt+0x9384b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, sl, ip, lsr sp │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - strdeq r3, [r9], #232 @ 0xe8 @ │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + sbcseq pc, sl, r0, ror r1 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 943cd8 <__cxa_atexit@plt+0x9384b0> │ │ │ │ + sbcseq pc, sl, r0, asr r1 @ │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c2248 <__cxa_atexit@plt+0xb6a20> │ │ │ │ - ldr r3, [pc, #80] @ c2260 <__cxa_atexit@plt+0xb6a38> │ │ │ │ - ldr r2, [pc, #80] @ c2264 <__cxa_atexit@plt+0xb6a3c> │ │ │ │ - ldr r1, [pc, #80] @ c2268 <__cxa_atexit@plt+0xb6a40> │ │ │ │ + bcc c24ec <__cxa_atexit@plt+0xb6cc4> │ │ │ │ + ldr r3, [pc, #112] @ c2504 <__cxa_atexit@plt+0xb6cdc> │ │ │ │ + ldr r2, [pc, #112] @ c2508 <__cxa_atexit@plt+0xb6ce0> │ │ │ │ + ldr sl, [pc, #112] @ c250c <__cxa_atexit@plt+0xb6ce4> │ │ │ │ + ldr lr, [pc, #112] @ c2510 <__cxa_atexit@plt+0xb6ce8> │ │ │ │ + ldr r9, [pc, #112] @ c2514 <__cxa_atexit@plt+0xb6cec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add r3, r3, #2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ - str r3, [r2, #8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c226c <__cxa_atexit@plt+0xb6a44> │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r0, sl, #3 │ │ │ │ + sub r1, r6, #25 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #36] @ c2518 <__cxa_atexit@plt+0xb6cf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - rsceq r4, r9, ip, ror #2 │ │ │ │ - ldrheq lr, [sl], #196 @ 0xc4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c22a0 <__cxa_atexit@plt+0xb6a78> │ │ │ │ - ldr r5, [pc, #32] @ c22b0 <__cxa_atexit@plt+0xb6a88> │ │ │ │ - mov r8, r9 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ - ldr r7, [pc, #12] @ c22b4 <__cxa_atexit@plt+0xb6a8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - sbcseq lr, sl, r4, ror #24 │ │ │ │ + sbcseq lr, sl, r0, lsl #31 │ │ │ │ + sbcseq lr, sl, r0, lsl #31 │ │ │ │ + sbcseq pc, sl, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + rsceq r3, r9, r0, asr pc │ │ │ │ + ldrsbeq pc, [sl], #4 @ │ │ │ │ + sbcseq pc, sl, r8, lsr #1 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c231c <__cxa_atexit@plt+0xb6af4> │ │ │ │ - ldr r3, [pc, #80] @ c2334 <__cxa_atexit@plt+0xb6b0c> │ │ │ │ - ldr r2, [pc, #80] @ c2338 <__cxa_atexit@plt+0xb6b10> │ │ │ │ - ldr r1, [pc, #80] @ c233c <__cxa_atexit@plt+0xb6b14> │ │ │ │ + bcc c25a0 <__cxa_atexit@plt+0xb6d78> │ │ │ │ + ldr r3, [pc, #112] @ c25b8 <__cxa_atexit@plt+0xb6d90> │ │ │ │ + ldr r2, [pc, #112] @ c25bc <__cxa_atexit@plt+0xb6d94> │ │ │ │ + ldr sl, [pc, #112] @ c25c0 <__cxa_atexit@plt+0xb6d98> │ │ │ │ + ldr lr, [pc, #112] @ c25c4 <__cxa_atexit@plt+0xb6d9c> │ │ │ │ + ldr r9, [pc, #112] @ c25c8 <__cxa_atexit@plt+0xb6da0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r7, #16 │ │ │ │ - str r3, [r2, #8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c2340 <__cxa_atexit@plt+0xb6b18> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - smlaleq r4, r9, r8, r0 │ │ │ │ - sbcseq lr, sl, r0, ror #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c237c <__cxa_atexit@plt+0xb6b54> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c2384 <__cxa_atexit@plt+0xb6b5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, r9, ip, lsl #25 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c23ec <__cxa_atexit@plt+0xb6bc4> │ │ │ │ - ldr lr, [pc, #84] @ c2404 <__cxa_atexit@plt+0xb6bdc> │ │ │ │ - ldr ip, [pc, #84] @ c2408 <__cxa_atexit@plt+0xb6be0> │ │ │ │ - sub r1, r6, #2 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldm r5, {r0, r2} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str ip, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r1, [pc, #56] @ c240c <__cxa_atexit@plt+0xb6be4> │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r7, [pc, #28] @ c2410 <__cxa_atexit@plt+0xb6be8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add r3, r3, #2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r0, sl, #3 │ │ │ │ + sub r1, r6, #25 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #36] @ c25cc <__cxa_atexit@plt+0xb6da4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - rsceq r3, r9, r0, lsr #25 │ │ │ │ - rsceq r3, r9, r8, ror ip │ │ │ │ - sbcseq lr, sl, r8, lsl fp │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + sbcseq lr, sl, ip, asr #29 │ │ │ │ + sbcseq lr, sl, ip, asr #29 │ │ │ │ + sbcseq pc, sl, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + smlaleq r3, r9, ip, lr │ │ │ │ + sbcseq pc, sl, r0, lsr #32 │ │ │ │ + sbcseq pc, sl, r4 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c245c <__cxa_atexit@plt+0xb6c34> │ │ │ │ - ldr r2, [pc, #56] @ c2474 <__cxa_atexit@plt+0xb6c4c> │ │ │ │ - mov r8, r9 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c2684 <__cxa_atexit@plt+0xb6e5c> │ │ │ │ + ldr r2, [pc, #184] @ c26ac <__cxa_atexit@plt+0xb6e84> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq c2664 <__cxa_atexit@plt+0xb6e3c> │ │ │ │ + ldr r3, [pc, #160] @ c26b0 <__cxa_atexit@plt+0xb6e88> │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r9, #3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + beq c2674 <__cxa_atexit@plt+0xb6e4c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c2694 <__cxa_atexit@plt+0xb6e6c> │ │ │ │ + lsl r7, r1, #2 │ │ │ │ + ldr r7, [r7, r2] │ │ │ │ + ldr r2, [pc, #104] @ c26b8 <__cxa_atexit@plt+0xb6e90> │ │ │ │ + sub r8, r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - ldr r3, [pc, #44] @ c2478 <__cxa_atexit@plt+0xb6c50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r7, [pc, #24] @ c247c <__cxa_atexit@plt+0xb6c54> │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 943224 <__cxa_atexit@plt+0x9379fc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ c26b4 <__cxa_atexit@plt+0xb6e8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r9, r0, lsl ip │ │ │ │ - rsceq r3, r9, r0, lsl ip │ │ │ │ - sbcseq lr, sl, ip, lsr #21 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + sbcseq lr, sl, ip, asr pc │ │ │ │ + rsceq r3, r9, r0, asr sl │ │ │ │ + sbcseq lr, sl, ip, lsl pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr lr, [pc, #112] @ c274c <__cxa_atexit@plt+0xb6f24> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq c272c <__cxa_atexit@plt+0xb6f04> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc c2738 <__cxa_atexit@plt+0xb6f10> │ │ │ │ + lsl r2, r0, #2 │ │ │ │ + ldr r2, [r2, r1] │ │ │ │ + ldr r1, [pc, #56] @ c2750 <__cxa_atexit@plt+0xb6f28> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 943224 <__cxa_atexit@plt+0x9379fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq r3, r9, r4, lsl #19 │ │ │ │ + sbcseq lr, sl, r4, lsl #29 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c24d0 <__cxa_atexit@plt+0xb6ca8> │ │ │ │ - ldr r2, [pc, #64] @ c24e8 <__cxa_atexit@plt+0xb6cc0> │ │ │ │ - mov r8, r9 │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #52] @ c24ec <__cxa_atexit@plt+0xb6cc4> │ │ │ │ + bcc c279c <__cxa_atexit@plt+0xb6f74> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + ldr r2, [r2, r1] │ │ │ │ + ldr r1, [pc, #24] @ c27a8 <__cxa_atexit@plt+0xb6f80> │ │ │ │ + sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r7, [pc, #24] @ c24f0 <__cxa_atexit@plt+0xb6cc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + b 943224 <__cxa_atexit@plt+0x9379fc> │ │ │ │ mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, r9, r0, lsr #23 │ │ │ │ - rsceq r3, r9, r4, lsr #23 │ │ │ │ - sbcseq lr, sl, ip, lsr sl │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r3, r9, r0, lsl r9 │ │ │ │ + sbcseq lr, sl, ip, lsr lr │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c252c <__cxa_atexit@plt+0xb6d04> │ │ │ │ - ldr r3, [pc, #40] @ c2544 <__cxa_atexit@plt+0xb6d1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ c27d0 <__cxa_atexit@plt+0xb6fa8> │ │ │ │ ldr r0, [r5] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c2548 <__cxa_atexit@plt+0xb6d20> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r9, r4, lsr fp │ │ │ │ - sbcseq lr, sl, r4, ror #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + sbcseq lr, sl, ip, lsr #28 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b c2ae4 <__cxa_atexit@plt+0xb72bc> │ │ │ │ + andeq r0, r6, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2584 <__cxa_atexit@plt+0xb6d5c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c258c <__cxa_atexit@plt+0xb6d64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, r9, r4, lsl #21 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #4 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi c25ec <__cxa_atexit@plt+0xb6dc4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c25f4 <__cxa_atexit@plt+0xb6dcc> │ │ │ │ - ldr lr, [pc, #76] @ c2610 <__cxa_atexit@plt+0xb6de8> │ │ │ │ - ldr r1, [pc, #76] @ c2614 <__cxa_atexit@plt+0xb6dec> │ │ │ │ - ldm r5, {r0, r2} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2874 <__cxa_atexit@plt+0xb704c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c287c <__cxa_atexit@plt+0xb7054> │ │ │ │ + ldr r1, [pc, #128] @ c2890 <__cxa_atexit@plt+0xb7068> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c2830 <__cxa_atexit@plt+0xb7008> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ mov r6, r3 │ │ │ │ - b c25fc <__cxa_atexit@plt+0xb6dd4> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ c260c <__cxa_atexit@plt+0xb6de4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - sbcseq lr, sl, ip, lsl r9 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ c2644 <__cxa_atexit@plt+0xb6e1c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c2648 <__cxa_atexit@plt+0xb6e20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldrsheq lr, [sl], #132 @ 0x84 │ │ │ │ - rsceq r3, r9, r4, lsr #20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2684 <__cxa_atexit@plt+0xb6e5c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c268c <__cxa_atexit@plt+0xb6e64> │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c2894 <__cxa_atexit@plt+0xb706c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c2884 <__cxa_atexit@plt+0xb705c> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r9, r4, lsl #19 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c26e0 <__cxa_atexit@plt+0xb6eb8> │ │ │ │ - ldr r2, [pc, #64] @ c26f8 <__cxa_atexit@plt+0xb6ed0> │ │ │ │ - ldr lr, [pc, #64] @ c26fc <__cxa_atexit@plt+0xb6ed4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str lr, [r5] │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r7, [pc, #24] @ c2700 <__cxa_atexit@plt+0xb6ed8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - smlaleq r3, r9, ip, r9 │ │ │ │ - sbcseq lr, sl, r8, lsr r8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, sl │ │ │ │ - ldr sl, [r5], #4 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq r3, r9, r8, ror #15 │ │ │ │ + rsceq r3, r9, r8, lsl #23 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2760 <__cxa_atexit@plt+0xb6f38> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2930 <__cxa_atexit@plt+0xb7108> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c2938 <__cxa_atexit@plt+0xb7110> │ │ │ │ + ldr r1, [pc, #128] @ c294c <__cxa_atexit@plt+0xb7124> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c28ec <__cxa_atexit@plt+0xb70c4> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c2768 <__cxa_atexit@plt+0xb6f40> │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c2950 <__cxa_atexit@plt+0xb7128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, r9, r8, lsr #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 7f20a8 <__cxa_atexit@plt+0x7e6880> │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c2810 <__cxa_atexit@plt+0xb6fe8> │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [pc, #96] @ c2828 <__cxa_atexit@plt+0xb7000> │ │ │ │ - sub lr, r6, #3 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ c282c <__cxa_atexit@plt+0xb7004> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - ldr r2, [pc, #56] @ c2830 <__cxa_atexit@plt+0xb7008> │ │ │ │ str r7, [r3, #28] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r7, [pc, #28] @ c2834 <__cxa_atexit@plt+0xb700c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - rsceq r3, r9, r8, lsl #17 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - sbcseq lr, sl, r0, lsl r7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c28d8 <__cxa_atexit@plt+0xb70b0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldm r5, {r8, ip} │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr sl, [pc, #144] @ c28f0 <__cxa_atexit@plt+0xb70c8> │ │ │ │ - ldr r1, [r5, #16]! │ │ │ │ - ldr r2, [pc, #140] @ c28f4 <__cxa_atexit@plt+0xb70cc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r6, #43 @ 0x2b │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r9, [pc, #104] @ c28f8 <__cxa_atexit@plt+0xb70d0> │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r2, #36]! @ 0x24 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str fp, [r3, #56] @ 0x38 │ │ │ │ - str ip, [r3, #8] │ │ │ │ - ldr r2, [pc, #68] @ c28fc <__cxa_atexit@plt+0xb70d4> │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #32] @ c2900 <__cxa_atexit@plt+0xb70d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r3, [r9], #116 @ 0x74 @ │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq lr, sl, ip, asr #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2950 <__cxa_atexit@plt+0xb7128> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ c2958 <__cxa_atexit@plt+0xb7130> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ c295c <__cxa_atexit@plt+0xb7134> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ c2960 <__cxa_atexit@plt+0xb7138> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c2940 <__cxa_atexit@plt+0xb7118> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r9], #100 @ 0x64 @ │ │ │ │ - rsceq r3, r9, r4, lsr #14 │ │ │ │ - rsceq r3, r9, ip, lsl r7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi c29e8 <__cxa_atexit@plt+0xb71c0> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr sl, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r7, [r2, #15] │ │ │ │ - ldr r2, [r2, #19] │ │ │ │ - ldr r3, [pc, #88] @ c29f4 <__cxa_atexit@plt+0xb71cc> │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [r1, #-4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub ip, r1, #20 │ │ │ │ - stm ip, {r3, r7, r9, sl} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - str r0, [r1, #-4] │ │ │ │ - beq c29d0 <__cxa_atexit@plt+0xb71a8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c29e0 <__cxa_atexit@plt+0xb71b8> │ │ │ │ - ldr r8, [r8, #2] │ │ │ │ - mov r5, r1 │ │ │ │ - str r0, [r1] │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c2a24 <__cxa_atexit@plt+0xb71fc> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - sub sl, r5, #16 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq r3, r9, ip, lsr #14 │ │ │ │ + rsceq r3, r9, ip, asr #21 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2a68 <__cxa_atexit@plt+0xb7240> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c2a70 <__cxa_atexit@plt+0xb7248> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, r9, r0, lsr #11 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, sl │ │ │ │ - add sl, r6, #60 @ 0x3c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc c2b38 <__cxa_atexit@plt+0xb7310> │ │ │ │ mov r2, r5 │ │ │ │ - sub lr, sl, #43 @ 0x2b │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [pc, #148] @ c2b60 <__cxa_atexit@plt+0xb7338> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #140] @ c2b64 <__cxa_atexit@plt+0xb733c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr lr, [pc, #132] @ c2b68 <__cxa_atexit@plt+0xb7340> │ │ │ │ - ldr r1, [pc, #132] @ c2b6c <__cxa_atexit@plt+0xb7344> │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - mov r3, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r8, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #24] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #48] @ c2b70 <__cxa_atexit@plt+0xb7348> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #60 @ 0x3c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, sl │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - smlaleq r3, r9, r4, r5 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - sbcseq lr, sl, r4, ror #7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc c2c48 <__cxa_atexit@plt+0xb7420> │ │ │ │ - ldm r5, {r8, ip} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr sl, [pc, #208] @ c2c64 <__cxa_atexit@plt+0xb743c> │ │ │ │ - ldr r3, [pc, #208] @ c2c68 <__cxa_atexit@plt+0xb7440> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldr fp, [r5, #16]! │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ - sub r0, r9, #39 @ 0x27 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r3, [r0, #12]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #152] @ c2c6c <__cxa_atexit@plt+0xb7444> │ │ │ │ - mov lr, r6 │ │ │ │ - str r7, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [lr, #36]! @ 0x24 │ │ │ │ - ldr r7, [pc, #136] @ c2c70 <__cxa_atexit@plt+0xb7448> │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - str fp, [r6, #76] @ 0x4c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #68]! @ 0x44 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ - str fp, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #88] @ c2c74 <__cxa_atexit@plt+0xb744c> │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #64] @ c2c78 <__cxa_atexit@plt+0xb7450> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5] │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #44] @ c2c7c <__cxa_atexit@plt+0xb7454> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r0, asr #6 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - rsceq r3, r9, r4, lsr #8 │ │ │ │ - ldrsbeq lr, [sl], #44 @ 0x2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2ccc <__cxa_atexit@plt+0xb74a4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ c2cd4 <__cxa_atexit@plt+0xb74ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ c2cd8 <__cxa_atexit@plt+0xb74b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ c2cdc <__cxa_atexit@plt+0xb74b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, r9, r8, asr r3 │ │ │ │ - rsceq r3, r9, r8, lsr #7 │ │ │ │ - rsceq r3, r9, r0, lsr #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2d18 <__cxa_atexit@plt+0xb74f0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c29ec <__cxa_atexit@plt+0xb71c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c29f4 <__cxa_atexit@plt+0xb71cc> │ │ │ │ + ldr r1, [pc, #128] @ c2a08 <__cxa_atexit@plt+0xb71e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c29a8 <__cxa_atexit@plt+0xb7180> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c2d20 <__cxa_atexit@plt+0xb74f8> │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c2a0c <__cxa_atexit@plt+0xb71e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r3, [r9], #32 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2d54 <__cxa_atexit@plt+0xb752c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c2d5c <__cxa_atexit@plt+0xb7534> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c29fc <__cxa_atexit@plt+0xb71d4> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strhteq r3, [r9], #36 @ 0x24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2d9c <__cxa_atexit@plt+0xb7574> │ │ │ │ - ldr r2, [pc, #36] @ c2da8 <__cxa_atexit@plt+0xb7580> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f20a8 <__cxa_atexit@plt+0x7e6880> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi c2e7c <__cxa_atexit@plt+0xb7654> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [pc, #164] @ c2e9c <__cxa_atexit@plt+0xb7674> │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - stmdb r2, {r9, lr} │ │ │ │ - beq c2e68 <__cxa_atexit@plt+0xb7640> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c2e78 <__cxa_atexit@plt+0xb7650> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc c2e84 <__cxa_atexit@plt+0xb765c> │ │ │ │ - ldr r9, [pc, #112] @ c2ea0 <__cxa_atexit@plt+0xb7678> │ │ │ │ - ldr r3, [pc, #112] @ c2ea4 <__cxa_atexit@plt+0xb767c> │ │ │ │ - sub r0, r7, #7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r1 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - rsceq r3, r9, r4, lsr #4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c2f08 <__cxa_atexit@plt+0xb76e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c2f14 <__cxa_atexit@plt+0xb76ec> │ │ │ │ - ldr lr, [pc, #80] @ c2f24 <__cxa_atexit@plt+0xb76fc> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [pc, #76] @ c2f28 <__cxa_atexit@plt+0xb7700> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - sub r0, r3, #7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - rsceq r3, r9, r0, lsl #3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq r3, r9, r0, ror r6 │ │ │ │ + rsceq r3, r9, r0, lsl sl │ │ │ │ + andeq r0, r6, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2f64 <__cxa_atexit@plt+0xb773c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2aa8 <__cxa_atexit@plt+0xb7280> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c2ab0 <__cxa_atexit@plt+0xb7288> │ │ │ │ + ldr r1, [pc, #128] @ c2ac4 <__cxa_atexit@plt+0xb729c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c2a64 <__cxa_atexit@plt+0xb723c> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c2f6c <__cxa_atexit@plt+0xb7744> │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c2ac8 <__cxa_atexit@plt+0xb72a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c2ab8 <__cxa_atexit@plt+0xb7290> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r9, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + strhteq r3, [r9], #84 @ 0x54 │ │ │ │ + rsceq r3, r9, r4, asr r9 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + andeq r1, r0, r9, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #92 @ 0x5c │ │ │ │ - cmp r2, ip │ │ │ │ - bcc c305c <__cxa_atexit@plt+0xb7834> │ │ │ │ - ldr r2, [pc, #224] @ c3080 <__cxa_atexit@plt+0xb7858> │ │ │ │ - sub lr, ip, #39 @ 0x27 │ │ │ │ + sub r2, r5, #48 @ 0x30 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r9, [sp, #60] @ 0x3c │ │ │ │ + bhi c304c <__cxa_atexit@plt+0xb7824> │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add r9, r3, #36 @ 0x24 │ │ │ │ + cmp r6, r9 │ │ │ │ + bcc c3054 <__cxa_atexit@plt+0xb782c> │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str fp, [sp, #28] │ │ │ │ + str r6, [sp, #32] │ │ │ │ + stmib sp, {r2, r7} │ │ │ │ + ldr r7, [r1, #3] │ │ │ │ + str r4, [sp, #24] │ │ │ │ + add r2, r5, #4 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [r1, #7] │ │ │ │ + ldr r6, [r1, #11] │ │ │ │ + ldr ip, [r1, #15] │ │ │ │ + str r7, [sp, #36] @ 0x24 │ │ │ │ + ldr r7, [r1, #23] │ │ │ │ + ldr lr, [r1, #31] │ │ │ │ + ldr fp, [r1, #19] │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [r1, #27] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + ldr r2, [r2] │ │ │ │ + add r4, r3, #24 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r2, [r4] │ │ │ │ + str r1, [r4, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #1384] @ c30dc <__cxa_atexit@plt+0xb78b4> │ │ │ │ + mov r2, #0 │ │ │ │ + cmp lr, ip │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r2, r9, #31 │ │ │ │ + mov r1, ip │ │ │ │ + str sl, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + bge c2c8c <__cxa_atexit@plt+0xb7464> │ │ │ │ + add r4, r8, #3 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + add r2, r6, lr, lsl #2 │ │ │ │ + add r9, r8, #1 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r4, fp │ │ │ │ + b c2c00 <__cxa_atexit@plt+0xb73d8> │ │ │ │ + str sl, [r2] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + add lr, lr, #1 │ │ │ │ + add r2, r2, #4 │ │ │ │ + mov r4, fp │ │ │ │ + cmp r6, lr │ │ │ │ + beq c2e48 <__cxa_atexit@plt+0xb7620> │ │ │ │ + cmp ip, r0 │ │ │ │ + ble c2c9c <__cxa_atexit@plt+0xb7474> │ │ │ │ + add r1, r0, #1 │ │ │ │ + cmp r1, ip │ │ │ │ + beq c2d50 <__cxa_atexit@plt+0xb7528> │ │ │ │ + ldrb r1, [r0, r9] │ │ │ │ + ldrb r7, [r0, r8] │ │ │ │ + orr sl, r7, r1, lsl #8 │ │ │ │ + sub r7, ip, r0 │ │ │ │ + cmp r7, #3 │ │ │ │ + ble c2c78 <__cxa_atexit@plt+0xb7450> │ │ │ │ + add r7, r0, #2 │ │ │ │ + cmp r1, #215 @ 0xd7 │ │ │ │ + bls c2be0 <__cxa_atexit@plt+0xb73b8> │ │ │ │ + cmp r1, #220 @ 0xdc │ │ │ │ + bcs c2be0 <__cxa_atexit@plt+0xb73b8> │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldrb r1, [r1, r0] │ │ │ │ + cmp r1, #219 @ 0xdb │ │ │ │ + bls c2be0 <__cxa_atexit@plt+0xb73b8> │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ + bcs c2be0 <__cxa_atexit@plt+0xb73b8> │ │ │ │ + ldrb r7, [r7, r8] │ │ │ │ + ldr r4, [pc, #1140] @ c30d8 <__cxa_atexit@plt+0xb78b0> │ │ │ │ + orr r1, r7, r1, lsl #8 │ │ │ │ + add r1, r1, sl, lsl #10 │ │ │ │ + add r1, r1, r4 │ │ │ │ + str r1, [r2] │ │ │ │ + add r0, r0, #4 │ │ │ │ + b c2be8 <__cxa_atexit@plt+0xb73c0> │ │ │ │ + cmp r7, #1 │ │ │ │ + ble c2f58 <__cxa_atexit@plt+0xb7730> │ │ │ │ + add r0, r0, #2 │ │ │ │ + str sl, [r2] │ │ │ │ + b c2be8 <__cxa_atexit@plt+0xb73c0> │ │ │ │ + ldr sl, [sp, #56] @ 0x38 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r4, fp │ │ │ │ + b c2e58 <__cxa_atexit@plt+0xb7630> │ │ │ │ + str r6, [sp] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + str r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr ip, [sp, #44] @ 0x2c │ │ │ │ + ldr r9, [sp, #60] @ 0x3c │ │ │ │ + str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr sl, [sp, #36] @ 0x24 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + stm r1, {r2, r4, r7} │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + add r1, r3, #80 @ 0x50 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + cmp r2, r1 │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [sp, #32] │ │ │ │ + bcc c3094 <__cxa_atexit@plt+0xb786c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str lr, [r5, #20] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + str ip, [r5, #16] │ │ │ │ + ldm r7, {r2, fp} │ │ │ │ + str r4, [r7, #4] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp] │ │ │ │ + str sl, [r5] │ │ │ │ + str r4, [r5, #4] │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ + str fp, [r4, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #948] @ c3100 <__cxa_atexit@plt+0xb78d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #192] @ c3084 <__cxa_atexit@plt+0xb785c> │ │ │ │ - mov r2, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [r2, #4]! │ │ │ │ - mov fp, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r7, [fp, #12]! │ │ │ │ - ldr r7, [pc, #164] @ c3088 <__cxa_atexit@plt+0xb7860> │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str lr, [r6, #76] @ 0x4c │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r1, [r6, #80] @ 0x50 │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - str sl, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [pc, #132] @ c308c <__cxa_atexit@plt+0xb7864> │ │ │ │ - mov r1, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #36]! @ 0x24 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r3, #68]! @ 0x44 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #100] @ c3090 <__cxa_atexit@plt+0xb7868> │ │ │ │ - add lr, r6, #52 @ 0x34 │ │ │ │ - stm lr, {r1, r8, fp} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #80] @ c3094 <__cxa_atexit@plt+0xb786c> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #52] @ c3098 <__cxa_atexit@plt+0xb7870> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, ip │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - rsceq r3, r9, r4, lsl r0 │ │ │ │ - sbcseq sp, sl, r4, asr #29 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c30fc <__cxa_atexit@plt+0xb78d4> │ │ │ │ - ldr r3, [pc, #80] @ c310c <__cxa_atexit@plt+0xb78e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq c30ec <__cxa_atexit@plt+0xb78c4> │ │ │ │ - ldr r2, [pc, #64] @ c3110 <__cxa_atexit@plt+0xb78e8> │ │ │ │ - ldr r7, [pc, #64] @ c3114 <__cxa_atexit@plt+0xb78ec> │ │ │ │ - cmp r3, #2 │ │ │ │ + b c2e00 <__cxa_atexit@plt+0xb75d8> │ │ │ │ + str r6, [sp] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + str r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr ip, [sp, #44] @ 0x2c │ │ │ │ + ldr r9, [sp, #60] @ 0x3c │ │ │ │ + str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr sl, [sp, #36] @ 0x24 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + stm r1, {r2, r4, r7} │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + add r1, r3, #80 @ 0x50 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + cmp r2, r1 │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [sp, #32] │ │ │ │ + bcc c30a0 <__cxa_atexit@plt+0xb7878> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str lr, [r5, #20] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + str ip, [r5, #16] │ │ │ │ + ldm r7, {r2, fp} │ │ │ │ + str r4, [r7, #4] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp] │ │ │ │ + str sl, [r5] │ │ │ │ + str r4, [r5, #4] │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ + str fp, [r4, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #756] @ c30f4 <__cxa_atexit@plt+0xb78cc> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r3, #40]! @ 0x28 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #712] @ c30f8 <__cxa_atexit@plt+0xb78d0> │ │ │ │ + mov r6, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ add r7, r7, #1 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c3118 <__cxa_atexit@plt+0xb78f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - sbcseq sp, sl, r4, ror #28 │ │ │ │ - rsceq r2, r9, r8, ror pc │ │ │ │ - sbcseq sp, sl, r0, asr #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ c3150 <__cxa_atexit@plt+0xb7928> │ │ │ │ - ldr r3, [pc, #36] @ c3154 <__cxa_atexit@plt+0xb792c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - sbcseq sp, sl, r8, lsl #28 │ │ │ │ - rsceq r2, r9, r8, lsl pc │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #96 @ 0x60 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc c322c <__cxa_atexit@plt+0xb7a04> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr sl, [pc, #200] @ c3248 <__cxa_atexit@plt+0xb7a20> │ │ │ │ - ldr r3, [pc, #200] @ c324c <__cxa_atexit@plt+0xb7a24> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ - sub r0, r9, #43 @ 0x2b │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str fp, [r6, #8] │ │ │ │ - str fp, [r6, #92] @ 0x5c │ │ │ │ - str r3, [r0, #12]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [pc, #148] @ c3250 <__cxa_atexit@plt+0xb7a28> │ │ │ │ + ldr r9, [sp, #52] @ 0x34 │ │ │ │ + mov r8, r3 │ │ │ │ + b c2f48 <__cxa_atexit@plt+0xb7720> │ │ │ │ mov lr, r6 │ │ │ │ - str r7, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [lr, #36]! @ 0x24 │ │ │ │ - ldr r7, [pc, #132] @ c3254 <__cxa_atexit@plt+0xb7a2c> │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r6, #76] @ 0x4c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #68]! @ 0x44 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r3, r6, #24 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ - str r1, [r6, #80] @ 0x50 │ │ │ │ - str ip, [r6, #20] │ │ │ │ - stm r3, {r1, r2, sl} │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #88] @ c3258 <__cxa_atexit@plt+0xb7a30> │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ + ldr sl, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr ip, [sp, #48] @ 0x30 │ │ │ │ + str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr fp, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + add r7, r3, #80 @ 0x50 │ │ │ │ + cmp r6, r7 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str ip, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r4, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [sp, #12] │ │ │ │ + bcc c307c <__cxa_atexit@plt+0xb7854> │ │ │ │ + str lr, [r5, #20] │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr sl, [r7] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r4, [r7, #4] │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + str r6, [r7, #8] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + ldr r7, [r5] │ │ │ │ + stm r5, {fp, lr} │ │ │ │ + str sl, [r4, #44] @ 0x2c │ │ │ │ + str r1, [r4, #48] @ 0x30 │ │ │ │ + ldr r4, [pc, #472] @ c30e0 <__cxa_atexit@plt+0xb78b8> │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #40]! @ 0x28 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #428] @ c30e4 <__cxa_atexit@plt+0xb78bc> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr sl, [sp, #56] @ 0x38 │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr ip, [sp, #44] @ 0x2c │ │ │ │ + ldr sl, [sp, #48] @ 0x30 │ │ │ │ + str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r9, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp] │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r1, r5, #28 │ │ │ │ + stm r1, {r4, r6, fp} │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + add r7, r3, #80 @ 0x50 │ │ │ │ + str r7, [sp, #12] │ │ │ │ + cmp r1, r7 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r8, [sp, #32] │ │ │ │ + bcc c30cc <__cxa_atexit@plt+0xb78a4> │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ + mov r8, r2 │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str fp, [r7, #4] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r4, [r5] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + str ip, [r5, #16] │ │ │ │ + str r4, [r5, #4] │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ + str r1, [r4, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #216] @ c30e8 <__cxa_atexit@plt+0xb78c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #64] @ c325c <__cxa_atexit@plt+0xb7a34> │ │ │ │ - mov r6, r9 │ │ │ │ + str r1, [r3, #40]! @ 0x28 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #172] @ c30ec <__cxa_atexit@plt+0xb78c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r5] │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #44] @ c3260 <__cxa_atexit@plt+0xb7a38> │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + b c2e38 <__cxa_atexit@plt+0xb7610> │ │ │ │ + mov r9, r3 │ │ │ │ + b c305c <__cxa_atexit@plt+0xb7834> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #168] @ c310c <__cxa_atexit@plt+0xb78e4> │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #96 @ 0x60 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r5, {r6, sl} │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r0, lsl #7 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - rsceq r2, r9, r0, asr #28 │ │ │ │ - sbcseq sp, sl, ip, lsl #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c32b0 <__cxa_atexit@plt+0xb7a88> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ c32b8 <__cxa_atexit@plt+0xb7a90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ c32bc <__cxa_atexit@plt+0xb7a94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ c32c0 <__cxa_atexit@plt+0xb7a98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #132] @ c3108 <__cxa_atexit@plt+0xb78e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + b c30b4 <__cxa_atexit@plt+0xb788c> │ │ │ │ + ldr r7, [pc, #104] @ c3104 <__cxa_atexit@plt+0xb78dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c30a8 <__cxa_atexit@plt+0xb7880> │ │ │ │ + ldr r7, [pc, #84] @ c30fc <__cxa_atexit@plt+0xb78d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + mov r6, r1 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r7, [pc, #28] @ c30f0 <__cxa_atexit@plt+0xb78c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c3084 <__cxa_atexit@plt+0xb785c> │ │ │ │ + stc2 4, cr2, [r0] │ │ │ │ + rsceq r3, r9, ip, asr r8 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + strhteq r3, [r9], #76 @ 0x4c │ │ │ │ + @ instruction: 0xfffff7d0 │ │ │ │ + strhteq r3, [r9], #60 @ 0x3c │ │ │ │ + andeq r0, r0, ip, ror r3 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + rsceq r3, r9, r8, asr #11 │ │ │ │ + muleq r0, r4, r2 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + sbcseq lr, sl, r8, lsr #11 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c3200 <__cxa_atexit@plt+0xb79d8> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c3218 <__cxa_atexit@plt+0xb79f0> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c321c <__cxa_atexit@plt+0xb79f4> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r9, r4, ror sp │ │ │ │ - rsceq r2, r9, r4, asr #27 │ │ │ │ - strhteq r2, [r9], #220 @ 0xdc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c32fc <__cxa_atexit@plt+0xb7ad4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c3304 <__cxa_atexit@plt+0xb7adc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #24] @ c3220 <__cxa_atexit@plt+0xb79f8> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff8d4 │ │ │ │ + rsceq r3, r9, r0, lsl r2 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c3314 <__cxa_atexit@plt+0xb7aec> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c332c <__cxa_atexit@plt+0xb7b04> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c3330 <__cxa_atexit@plt+0xb7b08> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r9, ip, lsl #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3338 <__cxa_atexit@plt+0xb7b10> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c3340 <__cxa_atexit@plt+0xb7b18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #24] @ c3334 <__cxa_atexit@plt+0xb7b0c> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff704 │ │ │ │ + rsceq r3, r9, r0, lsl #2 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c3428 <__cxa_atexit@plt+0xb7c00> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c3440 <__cxa_atexit@plt+0xb7c18> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c3444 <__cxa_atexit@plt+0xb7c1c> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r9], #192 @ 0xc0 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3380 <__cxa_atexit@plt+0xb7b58> │ │ │ │ - ldr r2, [pc, #36] @ c338c <__cxa_atexit@plt+0xb7b64> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f20a8 <__cxa_atexit@plt+0x7e6880> │ │ │ │ + ldr r3, [pc, #24] @ c3448 <__cxa_atexit@plt+0xb7c20> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff534 │ │ │ │ + rsceq r2, r9, ip, ror #31 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c353c <__cxa_atexit@plt+0xb7d14> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c3554 <__cxa_atexit@plt+0xb7d2c> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c3558 <__cxa_atexit@plt+0xb7d30> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ c355c <__cxa_atexit@plt+0xb7d34> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff364 │ │ │ │ + ldrdeq r2, [r9], #232 @ 0xe8 @ │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3634 <__cxa_atexit@plt+0xb7e0c> │ │ │ │ + ldr r3, [pc, #196] @ c3644 <__cxa_atexit@plt+0xb7e1c> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq c3614 <__cxa_atexit@plt+0xb7dec> │ │ │ │ + ldr r1, [r8, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r0, [r8, #23] │ │ │ │ + ldr r3, [r8, #19] │ │ │ │ + str r1, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r0, [r8, #31] │ │ │ │ + ldr r3, [pc, #124] @ c3648 <__cxa_atexit@plt+0xb7e20> │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str sl, [r7, #-4] │ │ │ │ + beq c3624 <__cxa_atexit@plt+0xb7dfc> │ │ │ │ + ldr r0, [pc, #84] @ c364c <__cxa_atexit@plt+0xb7e24> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, lr │ │ │ │ + b c2ae4 <__cxa_atexit@plt+0xb72bc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c3650 <__cxa_atexit@plt+0xb7e28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + ldrsbeq sp, [sl], #252 @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #84] @ c36e0 <__cxa_atexit@plt+0xb7eb8> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi c3460 <__cxa_atexit@plt+0xb7c38> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ + str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r9, [pc, #164] @ c3480 <__cxa_atexit@plt+0xb7c58> │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - stmdb r2, {r9, lr} │ │ │ │ - beq c344c <__cxa_atexit@plt+0xb7c24> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c345c <__cxa_atexit@plt+0xb7c34> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc c3468 <__cxa_atexit@plt+0xb7c40> │ │ │ │ - ldr r9, [pc, #112] @ c3484 <__cxa_atexit@plt+0xb7c5c> │ │ │ │ - ldr r3, [pc, #112] @ c3488 <__cxa_atexit@plt+0xb7c60> │ │ │ │ - sub r0, r7, #7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq c36d4 <__cxa_atexit@plt+0xb7eac> │ │ │ │ + ldr r3, [pc, #32] @ c36e4 <__cxa_atexit@plt+0xb7ebc> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r1 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b c2ae4 <__cxa_atexit@plt+0xb72bc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - rsceq r2, r9, r0, asr #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r1, r0, r8, asr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ c3714 <__cxa_atexit@plt+0xb7eec> │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b c2ae4 <__cxa_atexit@plt+0xb72bc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c34ec <__cxa_atexit@plt+0xb7cc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c34f8 <__cxa_atexit@plt+0xb7cd0> │ │ │ │ - ldr lr, [pc, #80] @ c3508 <__cxa_atexit@plt+0xb7ce0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [pc, #76] @ c350c <__cxa_atexit@plt+0xb7ce4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - sub r0, r3, #7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - smlaleq r2, r9, ip, fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3548 <__cxa_atexit@plt+0xb7d20> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c3550 <__cxa_atexit@plt+0xb7d28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r2, r9, r0, asr #21 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi c35c4 <__cxa_atexit@plt+0xb7d9c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c35d0 <__cxa_atexit@plt+0xb7da8> │ │ │ │ - ldr lr, [pc, #92] @ c35e0 <__cxa_atexit@plt+0xb7db8> │ │ │ │ - ldr r1, [pc, #92] @ c35e4 <__cxa_atexit@plt+0xb7dbc> │ │ │ │ - add r9, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ c35e8 <__cxa_atexit@plt+0xb7dc0> │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - stm r1, {r0, r2, r9} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c37b0 <__cxa_atexit@plt+0xb7f88> │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + ldr r0, [pc, #92] @ c37c8 <__cxa_atexit@plt+0xb7fa0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [pc, #72] @ c37cc <__cxa_atexit@plt+0xb7fa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ + stmib r3, {r7, sl} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r2, [pc, #24] @ c37d0 <__cxa_atexit@plt+0xb7fa8> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - rsceq r2, r9, r8, ror #20 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + strdeq r2, [r9], #136 @ 0x88 @ │ │ │ │ + rsceq r2, r9, r4, asr ip │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r3, r0, sl, asr #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ c3618 <__cxa_atexit@plt+0xb7df0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c361c <__cxa_atexit@plt+0xb7df4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - sbcseq sp, sl, r8, asr #18 │ │ │ │ - rsceq r2, r9, r0, asr sl │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #96 @ 0x60 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc c3710 <__cxa_atexit@plt+0xb7ee8> │ │ │ │ - ldr r2, [pc, #228] @ c3734 <__cxa_atexit@plt+0xb7f0c> │ │ │ │ - sub lr, ip, #43 @ 0x2b │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #196] @ c3738 <__cxa_atexit@plt+0xb7f10> │ │ │ │ - mov r2, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [r2, #4]! │ │ │ │ - mov fp, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r7, [fp, #12]! │ │ │ │ - ldr r7, [pc, #168] @ c373c <__cxa_atexit@plt+0xb7f14> │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str lr, [r6, #76] @ 0x4c │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r1, [r6, #80] @ 0x50 │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - str sl, [r6, #88] @ 0x58 │ │ │ │ - str r9, [r6, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #132] @ c3740 <__cxa_atexit@plt+0xb7f18> │ │ │ │ - mov r1, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #36]! @ 0x24 │ │ │ │ + mov r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r3, #68]! @ 0x44 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #100] @ c3744 <__cxa_atexit@plt+0xb7f1c> │ │ │ │ - add lr, r6, #52 @ 0x34 │ │ │ │ - stm lr, {r1, r8, fp} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #80] @ c3748 <__cxa_atexit@plt+0xb7f20> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r7, [r2] │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + mov fp, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3870 <__cxa_atexit@plt+0xb8048> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add ip, r5, #20 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldm ip, {r2, r4, sl, ip} │ │ │ │ + ldr lr, [pc, #112] @ c3890 <__cxa_atexit@plt+0xb8068> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [pc, #96] @ c3894 <__cxa_atexit@plt+0xb806c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + str r8, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r7, r9} │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ + add r1, r3, #20 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #52] @ c374c <__cxa_atexit@plt+0xb7f24> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #96 @ 0x60 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, ip │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + stm r1, {r2, r4, sl, ip, lr} │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - rsceq r2, r9, r0, ror #18 │ │ │ │ - sbcseq sp, sl, r4, lsr #16 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #100 @ 0x64 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc c382c <__cxa_atexit@plt+0xb8004> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [pc, #208] @ c3848 <__cxa_atexit@plt+0xb8020> │ │ │ │ - ldr r3, [pc, #208] @ c384c <__cxa_atexit@plt+0xb8024> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - str r1, [r6, #80] @ 0x50 │ │ │ │ - sub r1, r9, #47 @ 0x2f │ │ │ │ - str r1, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ + ldr r4, [pc, #32] @ c3898 <__cxa_atexit@plt+0xb8070> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [fp, #828] @ 0x33c │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r0 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r2, r9, r4, asr #16 │ │ │ │ + rsceq r2, r9, r4, lsr #23 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b c356c <__cxa_atexit@plt+0xb7d44> │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3980 <__cxa_atexit@plt+0xb8158> │ │ │ │ + ldr r3, [pc, #196] @ c3990 <__cxa_atexit@plt+0xb8168> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str fp, [r6, #8] │ │ │ │ - str fp, [r6, #76] @ 0x4c │ │ │ │ - str r3, [r1, #12]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [pc, #156] @ c3850 <__cxa_atexit@plt+0xb8028> │ │ │ │ - mov lr, r6 │ │ │ │ - str r7, [sp] │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq c3960 <__cxa_atexit@plt+0xb8138> │ │ │ │ + ldr r1, [r8, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r0, [r8, #23] │ │ │ │ + ldr r3, [r8, #19] │ │ │ │ + str r1, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r0, [r8, #31] │ │ │ │ + ldr r3, [pc, #124] @ c3994 <__cxa_atexit@plt+0xb816c> │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [lr, #36]! @ 0x24 │ │ │ │ - add r3, r6, #24 │ │ │ │ - ldr r7, [pc, #136] @ c3854 <__cxa_atexit@plt+0xb802c> │ │ │ │ - stm r3, {r0, r2, sl} │ │ │ │ - str ip, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #112] @ c3858 <__cxa_atexit@plt+0xb8030> │ │ │ │ - mov r3, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #68]! @ 0x44 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str sl, [r7, #-4] │ │ │ │ + beq c3970 <__cxa_atexit@plt+0xb8148> │ │ │ │ + ldr r0, [pc, #84] @ c3998 <__cxa_atexit@plt+0xb8170> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [pc, #68] @ c385c <__cxa_atexit@plt+0xb8034> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6, #96] @ 0x60 │ │ │ │ - mov r6, r9 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #44] @ c3860 <__cxa_atexit@plt+0xb8038> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, lr │ │ │ │ + b c2ae4 <__cxa_atexit@plt+0xb72bc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c399c <__cxa_atexit@plt+0xb8174> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #100 @ 0x64 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - rsceq r2, r9, r8, asr #16 │ │ │ │ - sbcseq sp, sl, r0, lsl r7 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + smullseq sp, sl, r8, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c38b0 <__cxa_atexit@plt+0xb8088> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ c38b8 <__cxa_atexit@plt+0xb8090> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ c38bc <__cxa_atexit@plt+0xb8094> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ c38c0 <__cxa_atexit@plt+0xb8098> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r2, r9, r4, ror r7 │ │ │ │ - rsceq r2, r9, r4, asr #15 │ │ │ │ - strhteq r2, [r9], #124 @ 0x7c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c38fc <__cxa_atexit@plt+0xb80d4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c3904 <__cxa_atexit@plt+0xb80dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r2, r9, ip, lsl #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3938 <__cxa_atexit@plt+0xb8110> │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #84] @ c3a2c <__cxa_atexit@plt+0xb8204> │ │ │ │ + mov r3, r5 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c3940 <__cxa_atexit@plt+0xb8118> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r2, [r9], #96 @ 0x60 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3980 <__cxa_atexit@plt+0xb8158> │ │ │ │ - ldr r2, [pc, #36] @ c398c <__cxa_atexit@plt+0xb8164> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq c3a20 <__cxa_atexit@plt+0xb81f8> │ │ │ │ + ldr r3, [pc, #32] @ c3a30 <__cxa_atexit@plt+0xb8208> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b c2ae4 <__cxa_atexit@plt+0xb72bc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 7f20a8 <__cxa_atexit@plt+0x7e6880> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r1, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ c3a60 <__cxa_atexit@plt+0xb8238> │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ add r5, r5, #8 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi c3a60 <__cxa_atexit@plt+0xb8238> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ + b c2ae4 <__cxa_atexit@plt+0xb72bc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c3af4 <__cxa_atexit@plt+0xb82cc> │ │ │ │ mov r2, r5 │ │ │ │ - ldr r9, [pc, #164] @ c3a80 <__cxa_atexit@plt+0xb8258> │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - stmdb r2, {r9, lr} │ │ │ │ - beq c3a4c <__cxa_atexit@plt+0xb8224> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c3a5c <__cxa_atexit@plt+0xb8234> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc c3a68 <__cxa_atexit@plt+0xb8240> │ │ │ │ - ldr r9, [pc, #112] @ c3a84 <__cxa_atexit@plt+0xb825c> │ │ │ │ - ldr r3, [pc, #112] @ c3a88 <__cxa_atexit@plt+0xb8260> │ │ │ │ - sub r0, r7, #7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r2, #28]! │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + str r7, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r5, [r5, #20] │ │ │ │ + ldr ip, [pc, #80] @ c3b0c <__cxa_atexit@plt+0xb82e4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + sub r9, r6, #31 │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r1 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - rsceq r2, r9, r0, asr #12 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r2, [pc, #20] @ c3b10 <__cxa_atexit@plt+0xb82e8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r2, r9, ip, lsl r9 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r3, r0, sl, asr #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c3aec <__cxa_atexit@plt+0xb82c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c3af8 <__cxa_atexit@plt+0xb82d0> │ │ │ │ - ldr lr, [pc, #80] @ c3b08 <__cxa_atexit@plt+0xb82e0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [pc, #76] @ c3b0c <__cxa_atexit@plt+0xb82e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - sub r0, r3, #7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - smlaleq r2, r9, ip, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3b48 <__cxa_atexit@plt+0xb8320> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c3b50 <__cxa_atexit@plt+0xb8328> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + mov r8, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3b9c <__cxa_atexit@plt+0xb8374> │ │ │ │ + ldr r7, [r5, #44]! @ 0x2c │ │ │ │ + sub lr, r5, #28 │ │ │ │ + ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldm lr, {r0, r1, sl, lr} │ │ │ │ + str r7, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-12] │ │ │ │ + ldmdb r5, {r4, r7} │ │ │ │ + ldr ip, [pc, #80] @ c3bb8 <__cxa_atexit@plt+0xb8390> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + str fp, [r3, #32] │ │ │ │ + mov r4, r8 │ │ │ │ + sub r9, r6, #31 │ │ │ │ + ldm sp, {r8, fp} │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r9, r0, asr #9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r4, [pc, #24] @ c3bbc <__cxa_atexit@plt+0xb8394> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r8, #828] @ 0x33c │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r2, r9, r0, ror r8 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + sbcseq sp, sl, ip, asr sl │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 7f20a8 <__cxa_atexit@plt+0x7e6880> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c3c00 <__cxa_atexit@plt+0xb83d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c3c0c <__cxa_atexit@plt+0xb83e4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ c3c1c <__cxa_atexit@plt+0xb83f4> │ │ │ │ - add sl, r7, #20 │ │ │ │ - sub r0, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr ip, [r7, #16] │ │ │ │ - ldm sl, {r1, r2, sl} │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #88] @ c3c20 <__cxa_atexit@plt+0xb83f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #80] @ c3c24 <__cxa_atexit@plt+0xb83fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #68] @ c3c28 <__cxa_atexit@plt+0xb8400> │ │ │ │ - add r5, r3, #12 │ │ │ │ - stm r5, {r1, r2, sl} │ │ │ │ - mov r5, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #72 @ 0x48 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3c0c <__cxa_atexit@plt+0xb83e4> │ │ │ │ + ldr r3, [pc, #48] @ c3c14 <__cxa_atexit@plt+0xb83ec> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r9} │ │ │ │ + beq c3c00 <__cxa_atexit@plt+0xb83d8> │ │ │ │ + mov r7, r8 │ │ │ │ + b c3c24 <__cxa_atexit@plt+0xb83fc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r9, r0, asr r4 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + sbcseq sp, sl, r8, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #12] @ c3c50 <__cxa_atexit@plt+0xb8428> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - rsceq r2, r9, r8, lsl r4 │ │ │ │ - @ instruction: 0xfffffae4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #100 @ 0x64 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc c3d44 <__cxa_atexit@plt+0xb851c> │ │ │ │ - ldr r2, [pc, #228] @ c3d68 <__cxa_atexit@plt+0xb8540> │ │ │ │ - sub lr, ip, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr fp, [pc, #196] @ c3d6c <__cxa_atexit@plt+0xb8544> │ │ │ │ - mov r2, r5 │ │ │ │ - str sl, [r6, #80] @ 0x50 │ │ │ │ - ldr sl, [r2, #8]! │ │ │ │ - mov lr, r6 │ │ │ │ - add fp, pc, fp │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ - str r1, [r6, #88] @ 0x58 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r9, [r6, #76] @ 0x4c │ │ │ │ - str fp, [lr, #12]! │ │ │ │ - ldr fp, [pc, #156] @ c3d70 <__cxa_atexit@plt+0xb8548> │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str sl, [r6, #84] @ 0x54 │ │ │ │ - ldr r1, [pc, #136] @ c3d74 <__cxa_atexit@plt+0xb854c> │ │ │ │ - mov r0, r6 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #36]! @ 0x24 │ │ │ │ - ldr r1, [pc, #120] @ c3d78 <__cxa_atexit@plt+0xb8550> │ │ │ │ - mov r3, r6 │ │ │ │ - add fp, pc, fp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add sl, r7, #23 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r1, [pc, #128] @ c3cd0 <__cxa_atexit@plt+0xb84a8> │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - str fp, [r3, #68]! @ 0x44 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r5, [pc, #80] @ c3d7c <__cxa_atexit@plt+0xb8554> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r3, [r6, #96] @ 0x60 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #52] @ c3d80 <__cxa_atexit@plt+0xb8558> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #100 @ 0x64 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, ip │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r1, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + stmda r5, {r2, r9, sl, lr} │ │ │ │ + beq c3cb8 <__cxa_atexit@plt+0xb8490> │ │ │ │ + ldr r3, [pc, #92] @ c3cd4 <__cxa_atexit@plt+0xb84ac> │ │ │ │ + add ip, r7, #15 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-60]! @ 0xffffffc4 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r5, #64] @ 0x40 │ │ │ │ + ldm ip, {r0, r1, r2, sl, ip} │ │ │ │ + str r8, [r5, #8] │ │ │ │ + add r8, r5, #12 │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + tst r3, #3 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + stm r8, {r0, r1, r2, sl, ip, lr} │ │ │ │ + str r7, [r5, #64] @ 0x40 │ │ │ │ + beq c3cc4 <__cxa_atexit@plt+0xb849c> │ │ │ │ + mov r7, r3 │ │ │ │ + b c3d40 <__cxa_atexit@plt+0xb8518> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - rsceq r2, r9, r4, lsr r3 │ │ │ │ - ldrsheq sp, [sl], #20 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b c3da4 <__cxa_atexit@plt+0xb857c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov lr, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3eac <__cxa_atexit@plt+0xb8684> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #100 @ 0x64 │ │ │ │ - str sl, [r3] │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc c3ec4 <__cxa_atexit@plt+0xb869c> │ │ │ │ - ldr r2, [pc, #308] @ c3f04 <__cxa_atexit@plt+0xb86dc> │ │ │ │ - mov ip, r7 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov fp, lr │ │ │ │ - sub lr, r8, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str ip, [sp] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + sbcseq sp, sl, r8, asr #18 │ │ │ │ + andeq r2, r0, r9, asr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + add ip, r3, #15 │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr r8, [r3, #7] │ │ │ │ + ldr lr, [r3, #11] │ │ │ │ + ldm ip, {r0, r1, r2, sl, ip} │ │ │ │ + ldr r3, [pc, #36] @ c3d30 <__cxa_atexit@plt+0xb8508> │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r0, r1, r2, sl, ip, lr} │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3d28 <__cxa_atexit@plt+0xb8500> │ │ │ │ + b c3d40 <__cxa_atexit@plt+0xb8518> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq sp, sl, ip, ror #17 │ │ │ │ + mlaeq r7, r1, pc, sp @ │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #48] @ 0x30 │ │ │ │ + add r8, r5, #36 @ 0x24 │ │ │ │ + ldr ip, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r9, [r5, #60] @ 0x3c │ │ │ │ + ldr lr, [r5, #68] @ 0x44 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + and r3, r7, #3 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + add sl, r6, #24 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq c3df4 <__cxa_atexit@plt+0xb85cc> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c3e44 <__cxa_atexit@plt+0xb861c> │ │ │ │ + add r3, sp, #28 │ │ │ │ + stm r3, {r0, r1, r2, fp} │ │ │ │ + add r1, r5, #16 │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldrd r0, [r1] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [sp, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r2, [pc, #260] @ c3f08 <__cxa_atexit@plt+0xb86e0> │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - add lr, r2, #2 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - ldr r4, [pc, #236] @ c3f0c <__cxa_atexit@plt+0xb86e4> │ │ │ │ - str lr, [r6, #80] @ 0x50 │ │ │ │ - str r3, [r6, #20] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [ip, #12]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ + ldr fp, [r5, #32] │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r1, [sp, #24] │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne c3e78 <__cxa_atexit@plt+0xb8650> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c3f40 <__cxa_atexit@plt+0xb8718> │ │ │ │ + ldrb r7, [ip, lr] │ │ │ │ + sxtb r1, r7 │ │ │ │ + cmn r1, #1 │ │ │ │ + ble c3f2c <__cxa_atexit@plt+0xb8704> │ │ │ │ + lsl r1, r2, #2 │ │ │ │ + b c3e8c <__cxa_atexit@plt+0xb8664> │ │ │ │ + str ip, [sp, #40] @ 0x28 │ │ │ │ + mov ip, r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c3f4c <__cxa_atexit@plt+0xb8724> │ │ │ │ + str r8, [sl] │ │ │ │ + ldr r0, [pc, #340] @ c3f6c <__cxa_atexit@plt+0xb8744> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + stmib r6, {r0, r9, ip, lr} │ │ │ │ + ldr r0, [r5, #72]! @ 0x48 │ │ │ │ + str r7, [sl, #4] │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ str r7, [r6, #32] │ │ │ │ - str r9, [r6, #76] @ 0x4c │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r1, [r6, #88] @ 0x58 │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ - str sl, [r6, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #188] @ c3f10 <__cxa_atexit@plt+0xb86e8> │ │ │ │ - mov r4, r6 │ │ │ │ + b c3f20 <__cxa_atexit@plt+0xb86f8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c3f54 <__cxa_atexit@plt+0xb872c> │ │ │ │ + ldrb r2, [ip, lr] │ │ │ │ + ldr r1, [pc, #264] @ c3f68 <__cxa_atexit@plt+0xb8740> │ │ │ │ + add r5, r5, #72 @ 0x48 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 942f24 <__cxa_atexit@plt+0x9376fc> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c3f40 <__cxa_atexit@plt+0xb8718> │ │ │ │ + mov r7, #253 @ 0xfd │ │ │ │ + lsl r1, r2, #2 │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + ldr r0, [r5, #72]! @ 0x48 │ │ │ │ + str r0, [sp] │ │ │ │ + str r7, [r1, fp] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r8, [sl, #36] @ 0x24 │ │ │ │ + sub r8, r3, #67 @ 0x43 │ │ │ │ + strd r0, [sl] │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + str r0, [sl, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #168] @ c3f64 <__cxa_atexit@plt+0xb873c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + str r7, [r6, #56] @ 0x38 │ │ │ │ + add r7, ip, #1 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str fp, [r6, #16] │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ str r9, [r6, #44] @ 0x2c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r4, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #172] @ c3f14 <__cxa_atexit@plt+0xb86ec> │ │ │ │ - add lr, r6, #48 @ 0x30 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r4, fp, ip} │ │ │ │ - ldr r4, [pc, #156] @ c3f18 <__cxa_atexit@plt+0xb86f0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #68]! @ 0x44 │ │ │ │ - str r6, [r5, #8] │ │ │ │ - ldr r6, [pc, #144] @ c3f1c <__cxa_atexit@plt+0xb86f4> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r6, [r2] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #76] @ c3f00 <__cxa_atexit@plt+0xb86d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #31 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #100 @ 0x64 │ │ │ │ - ldr r7, [pc, #40] @ c3ef8 <__cxa_atexit@plt+0xb86d0> │ │ │ │ + ldr r0, [r5, #72]! @ 0x48 │ │ │ │ + lsl r1, r2, #2 │ │ │ │ + str r0, [sp] │ │ │ │ + orr r7, r7, #56320 @ 0xdc00 │ │ │ │ + b c3e94 <__cxa_atexit@plt+0xb866c> │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + b c3f58 <__cxa_atexit@plt+0xb8730> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + b c3f58 <__cxa_atexit@plt+0xb8730> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - ldr r6, [pc, #32] @ c3efc <__cxa_atexit@plt+0xb86d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - sbcseq sp, sl, r4, ror r0 │ │ │ │ - strhteq r2, [r9], #64 @ 0x40 │ │ │ │ - smullseq sp, sl, r8, r0 │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - rsceq r2, r9, r8, lsl #11 │ │ │ │ - @ instruction: 0xfffffaa0 │ │ │ │ - @ instruction: 0xfffffab0 │ │ │ │ - @ instruction: 0xfffffb40 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - ldrdeq r2, [r9], #16 @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r2, r9, ip, lsl r5 │ │ │ │ + ldrdeq r2, [r9], #24 @ │ │ │ │ + rsceq r2, r9, r0, asr #11 │ │ │ │ + sbcseq sp, sl, ip, lsr #13 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi c3f58 <__cxa_atexit@plt+0xb8730> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + bhi c3fe8 <__cxa_atexit@plt+0xb87c0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c3ff0 <__cxa_atexit@plt+0xb87c8> │ │ │ │ + ldr r7, [pc, #100] @ c400c <__cxa_atexit@plt+0xb87e4> │ │ │ │ + ldr r1, [pc, #100] @ c4010 <__cxa_atexit@plt+0xb87e8> │ │ │ │ + ldr lr, [pc, #100] @ c4014 <__cxa_atexit@plt+0xb87ec> │ │ │ │ + ldr r9, [pc, #100] @ c4018 <__cxa_atexit@plt+0xb87f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, r1, #2 │ │ │ │ + add r9, r9, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + add r7, lr, #3 │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b c3da4 <__cxa_atexit@plt+0xb857c> │ │ │ │ + mov sl, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b c3ff8 <__cxa_atexit@plt+0xb87d0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ c4008 <__cxa_atexit@plt+0xb87e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov lr, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c406c <__cxa_atexit@plt+0xb8844> │ │ │ │ + sbcseq sp, sl, r4, lsr r6 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + sbcseq sp, sl, r0, ror r4 │ │ │ │ + sbcseq sp, sl, r8, asr r6 │ │ │ │ + sbcseq sp, sl, ip, ror #8 │ │ │ │ + sbcseq sp, sl, r0, lsl r6 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub lr, r5, #24 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi c40e0 <__cxa_atexit@plt+0xb88b8> │ │ │ │ + ldr r0, [pc, #248] @ c4138 <__cxa_atexit@plt+0xb8910> │ │ │ │ mov r1, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r1, #-4]! │ │ │ │ - add r0, r6, #96 @ 0x60 │ │ │ │ - ldmib r7, {r3, fp} │ │ │ │ - cmp r2, r0 │ │ │ │ - str r9, [r1, #-4] │ │ │ │ - bcc c4078 <__cxa_atexit@plt+0xb8850> │ │ │ │ - sub r2, r0, #43 @ 0x2b │ │ │ │ - str lr, [sp, #8] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r0, [pc, #220] @ c40a8 <__cxa_atexit@plt+0xb8880> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r2, [pc, #212] @ c40ac <__cxa_atexit@plt+0xb8884> │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str fp, [r6, #8] │ │ │ │ - str sl, [r6, #76] @ 0x4c │ │ │ │ - str lr, [r6, #80] @ 0x50 │ │ │ │ - str ip, [r6, #84] @ 0x54 │ │ │ │ - str r8, [r6, #88] @ 0x58 │ │ │ │ - str fp, [r6, #92] @ 0x5c │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - ldr r0, [pc, #172] @ c40b0 <__cxa_atexit@plt+0xb8888> │ │ │ │ - mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r0, #36]! @ 0x24 │ │ │ │ - ldr r7, [pc, #148] @ c40b4 <__cxa_atexit@plt+0xb888c> │ │ │ │ - mov r2, r6 │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #68]! @ 0x44 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [pc, #128] @ c40b8 <__cxa_atexit@plt+0xb8890> │ │ │ │ - ldr r8, [sp] │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - ldr r6, [pc, #100] @ c40bc <__cxa_atexit@plt+0xb8894> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldmib sp, {r7, fp} │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r9 │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov fp, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #36] @ c40a4 <__cxa_atexit@plt+0xb887c> │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r6, #96 @ 0x60 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str fp, [r5, #4] │ │ │ │ + str r0, [r1, #-4]! │ │ │ │ + sub r0, r1, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi c40f0 <__cxa_atexit@plt+0xb88c8> │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc c40f8 <__cxa_atexit@plt+0xb88d0> │ │ │ │ + ldr r0, [pc, #208] @ c413c <__cxa_atexit@plt+0xb8914> │ │ │ │ + ldr r1, [pc, #208] @ c4140 <__cxa_atexit@plt+0xb8918> │ │ │ │ + ldr r7, [pc, #208] @ c4144 <__cxa_atexit@plt+0xb891c> │ │ │ │ + ldr sl, [pc, #208] @ c4148 <__cxa_atexit@plt+0xb8920> │ │ │ │ + add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r0 │ │ │ │ - mov fp, lr │ │ │ │ - str r8, [r5, #8] │ │ │ │ - bx r1 │ │ │ │ - ldrheq ip, [sl], #232 @ 0xe8 │ │ │ │ - @ instruction: 0xfffff29c │ │ │ │ - @ instruction: 0xfffff304 │ │ │ │ - @ instruction: 0xfffff2bc │ │ │ │ - @ instruction: 0xfffff530 │ │ │ │ - @ instruction: 0xfffff370 │ │ │ │ - rsceq r2, r9, r8 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov lr, sl │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c41c4 <__cxa_atexit@plt+0xb899c> │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #100 @ 0x64 │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - cmp r0, sl │ │ │ │ - bcc c41d0 <__cxa_atexit@plt+0xb89a8> │ │ │ │ - ldr r0, [pc, #248] @ c41f8 <__cxa_atexit@plt+0xb89d0> │ │ │ │ - stm sp, {r3, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - sub fp, sl, #47 @ 0x2f │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str fp, [r5, #8] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - mov r3, lr │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r0, [pc, #208] @ c41fc <__cxa_atexit@plt+0xb89d4> │ │ │ │ - ldr fp, [pc, #208] @ c4200 <__cxa_atexit@plt+0xb89d8> │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r2, r3, #1 │ │ │ │ + stmib r6, {r0, r8} │ │ │ │ + add r0, sl, #1 │ │ │ │ + add r3, r6, #32 │ │ │ │ + add r1, r1, #2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + cmp r9, r3 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + bcc c4118 <__cxa_atexit@plt+0xb88f0> │ │ │ │ + ldr lr, [pc, #160] @ c4158 <__cxa_atexit@plt+0xb8930> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str lr, [r6, #12] │ │ │ │ str r2, [r6, #20] │ │ │ │ - mov r2, r6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #12]! │ │ │ │ - mov r0, r6 │ │ │ │ - add fp, pc, fp │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str r8, [r6, #80] @ 0x50 │ │ │ │ - str lr, [r6, #88] @ 0x58 │ │ │ │ - str ip, [r6, #92] @ 0x5c │ │ │ │ - str r9, [r6, #96] @ 0x60 │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str fp, [r0, #36]! @ 0x24 │ │ │ │ - ldr r4, [pc, #140] @ c4204 <__cxa_atexit@plt+0xb89dc> │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #68]! @ 0x44 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #120] @ c4208 <__cxa_atexit@plt+0xb89e0> │ │ │ │ - ldr r8, [sp] │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - ldr r6, [pc, #92] @ c420c <__cxa_atexit@plt+0xb89e4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #108] @ c4154 <__cxa_atexit@plt+0xb892c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c41f4 <__cxa_atexit@plt+0xb89cc> │ │ │ │ + mov r3, r6 │ │ │ │ + b c4100 <__cxa_atexit@plt+0xb88d8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ c4150 <__cxa_atexit@plt+0xb8928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #100 @ 0x64 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, sl │ │ │ │ - stmib r5, {r1, r8} │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - sbcseq ip, sl, r8, ror #26 │ │ │ │ - @ instruction: 0xfffff764 │ │ │ │ - @ instruction: 0xfffff78c │ │ │ │ - @ instruction: 0xfffff7c4 │ │ │ │ - @ instruction: 0xfffff9f0 │ │ │ │ - @ instruction: 0xfffff818 │ │ │ │ - strhteq r1, [r9], #224 @ 0xe0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov lr, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c4310 <__cxa_atexit@plt+0xb8ae8> │ │ │ │ - mov r1, r5 │ │ │ │ + ldr r0, [pc, #44] @ c414c <__cxa_atexit@plt+0xb8924> │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #24 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [lr] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xfffffb4c │ │ │ │ + sbcseq sp, sl, ip, lsr #7 │ │ │ │ + sbcseq sp, sl, r8, lsr #11 │ │ │ │ + sbcseq sp, sl, r4, lsr #7 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + sbcseq sp, sl, r8, lsr #10 │ │ │ │ + sbcseq sp, sl, r4, asr r5 │ │ │ │ + rsceq r2, r9, r8, asr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r1, #-4]! │ │ │ │ - add r0, r6, #92 @ 0x5c │ │ │ │ - ldmib r7, {r3, r9} │ │ │ │ - cmp r2, r0 │ │ │ │ - str lr, [r1, #-4] │ │ │ │ - bcc c431c <__cxa_atexit@plt+0xb8af4> │ │ │ │ - ldr r2, [pc, #244] @ c4348 <__cxa_atexit@plt+0xb8b20> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, lr │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - sub fp, r7, #39 @ 0x27 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str fp, [r5, #4] │ │ │ │ - ldr r2, [pc, #204] @ c434c <__cxa_atexit@plt+0xb8b24> │ │ │ │ - str sl, [r6, #76] @ 0x4c │ │ │ │ - str lr, [r6, #80] @ 0x50 │ │ │ │ - str ip, [r6, #84] @ 0x54 │ │ │ │ - str r8, [r6, #88] @ 0x58 │ │ │ │ - ldr fp, [pc, #188] @ c4350 <__cxa_atexit@plt+0xb8b28> │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - ldr r3, [pc, #168] @ c4354 <__cxa_atexit@plt+0xb8b2c> │ │ │ │ - mov r0, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c41a0 <__cxa_atexit@plt+0xb8978> │ │ │ │ + ldr r2, [pc, #48] @ c41b8 <__cxa_atexit@plt+0xb8990> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r1, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ c41bc <__cxa_atexit@plt+0xb8994> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r0, #12]! │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r2, r9, r8, ror r2 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add fp, pc, fp │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - mov r2, r6 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str fp, [r2, #68]! @ 0x44 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [pc, #124] @ c4358 <__cxa_atexit@plt+0xb8b30> │ │ │ │ - ldr r8, [sp] │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - ldr r6, [pc, #96] @ c435c <__cxa_atexit@plt+0xb8b34> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - ldmib sp, {r7, fp} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #32] @ c4344 <__cxa_atexit@plt+0xb8b1c> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r0 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - bx r1 │ │ │ │ - sbcseq ip, sl, r4, lsl #24 │ │ │ │ - @ instruction: 0xffffea2c │ │ │ │ - @ instruction: 0xffffea78 │ │ │ │ - @ instruction: 0xffffec70 │ │ │ │ - @ instruction: 0xffffea30 │ │ │ │ - @ instruction: 0xffffeae8 │ │ │ │ - rsceq r1, r9, r4, ror #26 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov ip, r8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi c43cc <__cxa_atexit@plt+0xb8ba4> │ │ │ │ - mov r0, r5 │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r0, #-4]! │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r9, [r0, #-4] │ │ │ │ - bcc c43d8 <__cxa_atexit@plt+0xb8bb0> │ │ │ │ - ldr r3, [pc, #96] @ c4408 <__cxa_atexit@plt+0xb8be0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, ip} │ │ │ │ - ldr r6, [pc, #88] @ c440c <__cxa_atexit@plt+0xb8be4> │ │ │ │ - sub r3, r2, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c4214 <__cxa_atexit@plt+0xb89ec> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #68] @ c422c <__cxa_atexit@plt+0xb8a04> │ │ │ │ + sub r8, r5, #16 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r8, {r1, r7, r8} │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ c4230 <__cxa_atexit@plt+0xb8a08> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c4404 <__cxa_atexit@plt+0xb8bdc> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r2, r9, r4, lsl r2 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + sbcseq sp, sl, r0, lsl #8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b c402c <__cxa_atexit@plt+0xb8804> │ │ │ │ + sbcseq sp, sl, ip, ror r3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c42d0 <__cxa_atexit@plt+0xb8aa8> │ │ │ │ + ldr r7, [pc, #112] @ c42e8 <__cxa_atexit@plt+0xb8ac0> │ │ │ │ + ldr r2, [pc, #112] @ c42ec <__cxa_atexit@plt+0xb8ac4> │ │ │ │ + ldr sl, [pc, #112] @ c42f0 <__cxa_atexit@plt+0xb8ac8> │ │ │ │ + ldr lr, [pc, #112] @ c42f4 <__cxa_atexit@plt+0xb8acc> │ │ │ │ + ldr r9, [pc, #112] @ c42f8 <__cxa_atexit@plt+0xb8ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, lr │ │ │ │ - mov sl, ip │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r3 │ │ │ │ - sbcseq ip, sl, r0, lsr fp │ │ │ │ - rsceq r1, r9, r8, lsr #25 │ │ │ │ - rsceq r1, r9, r4, lsr #25 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c4460 <__cxa_atexit@plt+0xb8c38> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #68] @ c447c <__cxa_atexit@plt+0xb8c54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c446c <__cxa_atexit@plt+0xb8c44> │ │ │ │ - ldr r5, [pc, #52] @ c4484 <__cxa_atexit@plt+0xb8c5c> │ │ │ │ - mov r8, r9 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c4480 <__cxa_atexit@plt+0xb8c58> │ │ │ │ + add r7, r7, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add sl, pc, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add r0, sl, #3 │ │ │ │ + add lr, r3, #16 │ │ │ │ + sub r1, r6, #25 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #36] @ c42fc <__cxa_atexit@plt+0xb8ad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r1, r9, r0, asr #23 │ │ │ │ - smullseq ip, sl, r8, sl │ │ │ │ - @ instruction: 0xffffde68 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + smullseq sp, sl, ip, r1 │ │ │ │ + smullseq sp, sl, r8, r1 │ │ │ │ + sbcseq sp, sl, r4, lsr #6 │ │ │ │ + @ instruction: 0xffffe03c │ │ │ │ + rsceq r2, r9, ip, ror #2 │ │ │ │ + ldrsheq sp, [sl], #32 │ │ │ │ + sbcseq sp, sl, r4, lsr r3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b c402c <__cxa_atexit@plt+0xb8804> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #104 @ 0x68 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c454c <__cxa_atexit@plt+0xb8d24> │ │ │ │ - ldr r3, [pc, #180] @ c4564 <__cxa_atexit@plt+0xb8d3c> │ │ │ │ - ldr r2, [pc, #180] @ c4568 <__cxa_atexit@plt+0xb8d40> │ │ │ │ - ldr r1, [pc, #180] @ c456c <__cxa_atexit@plt+0xb8d44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #176] @ c4570 <__cxa_atexit@plt+0xb8d48> │ │ │ │ - ldr lr, [pc, #176] @ c4574 <__cxa_atexit@plt+0xb8d4c> │ │ │ │ - ldr sl, [pc, #176] @ c4578 <__cxa_atexit@plt+0xb8d50> │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr ip, [pc, #172] @ c457c <__cxa_atexit@plt+0xb8d54> │ │ │ │ - mov r3, r7 │ │ │ │ + bcc c4380 <__cxa_atexit@plt+0xb8b58> │ │ │ │ + ldr r9, [pc, #88] @ c4398 <__cxa_atexit@plt+0xb8b70> │ │ │ │ + ldr r2, [pc, #88] @ c439c <__cxa_atexit@plt+0xb8b74> │ │ │ │ + ldr lr, [pc, #88] @ c43a0 <__cxa_atexit@plt+0xb8b78> │ │ │ │ + ldr sl, [pc, #88] @ c43a4 <__cxa_atexit@plt+0xb8b7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - mov r2, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r2, #24]! │ │ │ │ - mov r1, r7 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r1, #36]! @ 0x24 │ │ │ │ - mov r0, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r0, #48]! @ 0x30 │ │ │ │ - mov lr, r7 │ │ │ │ - str r8, [r7, #52] @ 0x34 │ │ │ │ - str sl, [lr, #60]! @ 0x3c │ │ │ │ - add sl, r7, #68 @ 0x44 │ │ │ │ - stm sl, {r8, r9, ip, lr} │ │ │ │ - add lr, r7, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r3, r7} │ │ │ │ + sub r3, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r9, [r7, #56] @ 0x38 │ │ │ │ - str r8, [r7, #40] @ 0x28 │ │ │ │ - str r9, [r7, #44] @ 0x2c │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str r9, [r7, #32] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - sub r7, r6, #23 │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r2, r8, r9} │ │ │ │ + add r2, r7, #16 │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r2, {r8, sl, lr} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ c4580 <__cxa_atexit@plt+0xb8d58> │ │ │ │ + ldr r7, [pc, #32] @ c43a8 <__cxa_atexit@plt+0xb8b80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #104 @ 0x68 │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa70 │ │ │ │ - @ instruction: 0xfffffa98 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - strhteq r1, [r9], #232 @ 0xe8 │ │ │ │ - ldrsheq ip, [sl], #156 @ 0x9c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c4630 <__cxa_atexit@plt+0xb8e08> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - ldr r9, [pc, #160] @ c4648 <__cxa_atexit@plt+0xb8e20> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [pc, #156] @ c464c <__cxa_atexit@plt+0xb8e24> │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + ldrheq sp, [sl], #4 │ │ │ │ + rsceq r2, r9, ip, lsr #1 │ │ │ │ + sbcseq sp, sl, r0, asr #5 │ │ │ │ + sbcseq sp, sl, r0, lsl #5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub lr, r5, #24 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi c447c <__cxa_atexit@plt+0xb8c54> │ │ │ │ + ldr r0, [pc, #272] @ c44e0 <__cxa_atexit@plt+0xb8cb8> │ │ │ │ + mov r2, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + sub r0, r2, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi c448c <__cxa_atexit@plt+0xb8c64> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc c4494 <__cxa_atexit@plt+0xb8c6c> │ │ │ │ + ldr r0, [pc, #232] @ c44e4 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ + ldr r7, [pc, #232] @ c44e8 <__cxa_atexit@plt+0xb8cc0> │ │ │ │ + ldr r9, [pc, #232] @ c44ec <__cxa_atexit@plt+0xb8cc4> │ │ │ │ + ldr r1, [pc, #232] @ c44f0 <__cxa_atexit@plt+0xb8cc8> │ │ │ │ + ldr r2, [pc, #232] @ c44f4 <__cxa_atexit@plt+0xb8ccc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #31 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #116] @ c4650 <__cxa_atexit@plt+0xb8e28> │ │ │ │ - mov lr, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [lr, #48]! @ 0x30 │ │ │ │ - ldr r1, [pc, #104] @ c4654 <__cxa_atexit@plt+0xb8e2c> │ │ │ │ - str lr, [r5, #4] │ │ │ │ - mov lr, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [lr, #12]! │ │ │ │ - str ip, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - str sl, [r3, #68] @ 0x44 │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - ldr r0, [pc, #56] @ c4658 <__cxa_atexit@plt+0xb8e30> │ │ │ │ - str lr, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #36] @ c465c <__cxa_atexit@plt+0xb8e34> │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + sub r1, r3, #1 │ │ │ │ + add r2, r0, #2 │ │ │ │ + add r0, r9, #1 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r8, r3 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + bcc c44c0 <__cxa_atexit@plt+0xb8c98> │ │ │ │ + ldr lr, [pc, #180] @ c4508 <__cxa_atexit@plt+0xb8ce0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #128] @ c4504 <__cxa_atexit@plt+0xb8cdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq r1, r9, ip, lsr #21 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - sbcseq ip, sl, ip, lsl r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c46ac <__cxa_atexit@plt+0xb8e84> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ c46b4 <__cxa_atexit@plt+0xb8e8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ c46b8 <__cxa_atexit@plt+0xb8e90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ c46bc <__cxa_atexit@plt+0xb8e94> │ │ │ │ + mov r3, r6 │ │ │ │ + b c449c <__cxa_atexit@plt+0xb8c74> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ c44fc <__cxa_atexit@plt+0xb8cd4> │ │ │ │ + ldr r6, [pc, #88] @ c4500 <__cxa_atexit@plt+0xb8cd8> │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #48] @ c44f8 <__cxa_atexit@plt+0xb8cd0> │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #24 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [lr] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + sbcseq sp, sl, r4, lsl r0 │ │ │ │ + sbcseq sp, sl, r8, lsl r2 │ │ │ │ + sbcseq sp, sl, r4, lsl r0 │ │ │ │ + @ instruction: 0xfffff7b0 │ │ │ │ + strdeq r1, [r9], #240 @ 0xf0 @ │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + sbcseq sp, sl, ip, lsl #3 │ │ │ │ + rsceq r1, r9, r8, asr pc │ │ │ │ + ldrsbeq sp, [sl], #28 │ │ │ │ + rsceq r1, r9, ip, lsr #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c4550 <__cxa_atexit@plt+0xb8d28> │ │ │ │ + ldr r2, [pc, #48] @ c4568 <__cxa_atexit@plt+0xb8d40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - rsceq r1, r9, r8, ror r9 │ │ │ │ - rsceq r1, r9, r8, asr #19 │ │ │ │ - rsceq r1, r9, r0, asr #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r3, [pc, #20] @ c456c <__cxa_atexit@plt+0xb8d44> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r1, r9, r8, asr #29 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c45c4 <__cxa_atexit@plt+0xb8d9c> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #68] @ c45dc <__cxa_atexit@plt+0xb8db4> │ │ │ │ + sub r8, r5, #16 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r8, {r1, r7, r8} │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ c45e0 <__cxa_atexit@plt+0xb8db8> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r1, r9, r4, ror #28 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b c4838 <__cxa_atexit@plt+0xb9010> │ │ │ │ + andeq r0, r6, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c46f8 <__cxa_atexit@plt+0xb8ed0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4684 <__cxa_atexit@plt+0xb8e5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c468c <__cxa_atexit@plt+0xb8e64> │ │ │ │ + ldr r1, [pc, #128] @ c46a0 <__cxa_atexit@plt+0xb8e78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c4640 <__cxa_atexit@plt+0xb8e18> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c4700 <__cxa_atexit@plt+0xb8ed8> │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c46a4 <__cxa_atexit@plt+0xb8e7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c4694 <__cxa_atexit@plt+0xb8e6c> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, r9, r0, lsl r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c4764 <__cxa_atexit@plt+0xb8f3c> │ │ │ │ - ldr r2, [pc, #72] @ c476c <__cxa_atexit@plt+0xb8f44> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq c4754 <__cxa_atexit@plt+0xb8f2c> │ │ │ │ - mov r2, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r2, #8 │ │ │ │ - ldr r7, [r3, r2] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldrdeq r1, [r9], #152 @ 0x98 @ │ │ │ │ + rsceq r1, r9, r8, ror sp │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4740 <__cxa_atexit@plt+0xb8f18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c4748 <__cxa_atexit@plt+0xb8f20> │ │ │ │ + ldr r1, [pc, #128] @ c475c <__cxa_atexit@plt+0xb8f34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c46fc <__cxa_atexit@plt+0xb8ed4> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c4760 <__cxa_atexit@plt+0xb8f38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c4750 <__cxa_atexit@plt+0xb8f28> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rsceq r1, r9, ip, lsl r9 │ │ │ │ + strhteq r1, [r9], #204 @ 0xcc │ │ │ │ + andeq r0, r6, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c47cc <__cxa_atexit@plt+0xb8fa4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c47fc <__cxa_atexit@plt+0xb8fd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c4804 <__cxa_atexit@plt+0xb8fdc> │ │ │ │ + ldr r1, [pc, #128] @ c4818 <__cxa_atexit@plt+0xb8ff0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c47b8 <__cxa_atexit@plt+0xb8f90> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c47d4 <__cxa_atexit@plt+0xb8fac> │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c481c <__cxa_atexit@plt+0xb8ff4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c480c <__cxa_atexit@plt+0xb8fe4> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, r9, ip, lsr r8 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + rsceq r1, r9, r0, ror #16 │ │ │ │ + rsceq r1, r9, r0, lsl #24 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andeq r1, r0, r9, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, sl │ │ │ │ - add sl, r6, #72 @ 0x48 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc c48b0 <__cxa_atexit@plt+0xb9088> │ │ │ │ - mov r2, r5 │ │ │ │ - sub lr, sl, #31 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [pc, #168] @ c48d8 <__cxa_atexit@plt+0xb90b0> │ │ │ │ + sub r2, r5, #48 @ 0x30 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ + bhi c4c60 <__cxa_atexit@plt+0xb9438> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc c4c68 <__cxa_atexit@plt+0xb9440> │ │ │ │ + str r0, [sp, #24] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + stm sp, {r2, r7} │ │ │ │ + ldr r1, [r0, #7] │ │ │ │ + str fp, [sp, #44] @ 0x2c │ │ │ │ + add r2, r5, #4 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [r0, #11] │ │ │ │ + ldr lr, [r0, #3] │ │ │ │ + ldr r7, [r0, #15] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r1, [r0, #19] │ │ │ │ + ldr ip, [r0, #31] │ │ │ │ + add fp, r3, #24 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r1, [r0, #23] │ │ │ │ + ldr sl, [r5] │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [r0, #27] │ │ │ │ + str r1, [sp, #32] │ │ │ │ + ldrd r0, [r2] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + str fp, [sp, #16] │ │ │ │ + strd r0, [fp] │ │ │ │ + ldr r1, [pc, #1060] @ c4ce8 <__cxa_atexit@plt+0xb94c0> │ │ │ │ + add r0, r3, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #160] @ c48dc <__cxa_atexit@plt+0xb90b4> │ │ │ │ + str r9, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stm r0, {r2, r8, sl} │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + str r8, [sp, #52] @ 0x34 │ │ │ │ + cmp r0, r6 │ │ │ │ + str r7, [sp, #36] @ 0x24 │ │ │ │ + bge c4978 <__cxa_atexit@plt+0xb9150> │ │ │ │ + str lr, [sp, #8] │ │ │ │ + add lr, r8, r0, lsl #2 │ │ │ │ + ldr r8, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + sub sl, r7, ip │ │ │ │ + cmp sl, #2 │ │ │ │ + blt c4a70 <__cxa_atexit@plt+0xb9248> │ │ │ │ + ldr r2, [lr] │ │ │ │ + cmp r2, #65536 @ 0x10000 │ │ │ │ + bge c4b70 <__cxa_atexit@plt+0xb9348> │ │ │ │ + mov r7, r9 │ │ │ │ + add r0, r0, #1 │ │ │ │ + strb r2, [r7, ip]! │ │ │ │ + lsr r1, r2, #8 │ │ │ │ + sub sl, sl, #2 │ │ │ │ + add lr, lr, #4 │ │ │ │ + add ip, ip, #2 │ │ │ │ + cmp r6, r0 │ │ │ │ + strb r1, [r7, #1] │ │ │ │ + bne c4924 <__cxa_atexit@plt+0xb90fc> │ │ │ │ + mov r0, r6 │ │ │ │ + ldr sl, [sp, #8] │ │ │ │ + ldr r8, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + b c4984 <__cxa_atexit@plt+0xb915c> │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + mov sl, lr │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + sub lr, r5, #40 @ 0x28 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r4, [r5, #-44] @ 0xffffffd4 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + ldr lr, [sp, #48] @ 0x30 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + add fp, r3, #80 @ 0x50 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + cmp r1, fp │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r0, ip} │ │ │ │ + str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str fp, [sp, #20] │ │ │ │ + bcc c4c90 <__cxa_atexit@plt+0xb9468> │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + str ip, [r5, #20] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + ldm r1, {r8, fp} │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str lr, [r1, #8] │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r5] │ │ │ │ + str r4, [r5, #4] │ │ │ │ + str r8, [r1, #44] @ 0x2c │ │ │ │ + str r7, [r5] │ │ │ │ + str fp, [r1, #48] @ 0x30 │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [pc, #748] @ c4d0c <__cxa_atexit@plt+0xb94e4> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - ldr lr, [pc, #148] @ c48e0 <__cxa_atexit@plt+0xb90b8> │ │ │ │ - ldr r9, [pc, #148] @ c48e4 <__cxa_atexit@plt+0xb90bc> │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str ip, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [pc, #128] @ c48e8 <__cxa_atexit@plt+0xb90c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #48]! @ 0x30 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r3, r6 │ │ │ │ + str r1, [r3, #40]! @ 0x28 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r7, [pc, #692] @ c4d10 <__cxa_atexit@plt+0xb94e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + ldr fp, [sp, #44] @ 0x2c │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + ldr sl, [sp, #32] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #28] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + add fp, r3, #80 @ 0x50 │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, ip} │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + cmp r1, fp │ │ │ │ + str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + bcc c4ca8 <__cxa_atexit@plt+0xb9480> │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str ip, [r5, #20] │ │ │ │ + ldr r8, [r4] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + str r6, [r4, #4] │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ + str lr, [r4, #8] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ + ldr ip, [sp, #16] │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r4, [r5] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r8, [ip, #44] @ 0x2c │ │ │ │ + stm r5, {r6, r7} │ │ │ │ + str r1, [ip, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #488] @ c4d04 <__cxa_atexit@plt+0xb94dc> │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + mov r6, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #52] @ c48ec <__cxa_atexit@plt+0xb90c4> │ │ │ │ + str r1, [r3, #40]! @ 0x28 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #436] @ c4d08 <__cxa_atexit@plt+0xb94e0> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr sl, [sp, #8] │ │ │ │ + ldr fp, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr lr, [sp, #28] │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + add r6, r3, #80 @ 0x50 │ │ │ │ + str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + stmdb r5, {r0, ip} │ │ │ │ + str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + bcc c4cc0 <__cxa_atexit@plt+0xb9498> │ │ │ │ + mov r8, r4 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str ip, [r5, #20] │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + ldrd sl, [r4] │ │ │ │ + str lr, [r4, #4] │ │ │ │ + str r8, [r4, #8] │ │ │ │ + ldr r4, [r5] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + strd sl, [r7, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #236] @ c4cfc <__cxa_atexit@plt+0xb94d4> │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #40]! @ 0x28 │ │ │ │ + mov r8, r3 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r4, [r3, #24] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [pc, #180] @ c4d00 <__cxa_atexit@plt+0xb94d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr sl, [sp, #8] │ │ │ │ + ldr fp, [sp, #44] @ 0x2c │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx ip │ │ │ │ + mov r6, r3 │ │ │ │ + b c4c70 <__cxa_atexit@plt+0xb9448> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #128] @ c4cf8 <__cxa_atexit@plt+0xb94d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, sl │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - rsceq r1, r9, r0, lsr r8 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - smullseq ip, sl, r4, r6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov ip, r8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi c495c <__cxa_atexit@plt+0xb9134> │ │ │ │ - mov r0, r5 │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r0, #-4]! │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r9, [r0, #-4] │ │ │ │ - bcc c4968 <__cxa_atexit@plt+0xb9140> │ │ │ │ - ldr r3, [pc, #96] @ c4998 <__cxa_atexit@plt+0xb9170> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, ip} │ │ │ │ - ldr r6, [pc, #88] @ c499c <__cxa_atexit@plt+0xb9174> │ │ │ │ - sub r3, r2, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c4994 <__cxa_atexit@plt+0xb916c> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ + ldr r7, [pc, #84] @ c4cec <__cxa_atexit@plt+0xb94c4> │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, lr │ │ │ │ - mov sl, ip │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r3 │ │ │ │ - sbcseq ip, sl, r0, lsr #11 │ │ │ │ - rsceq r1, r9, r8, lsl r7 │ │ │ │ - rsceq r1, r9, r4, lsl r7 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c4a78 <__cxa_atexit@plt+0xb9250> │ │ │ │ - mov r1, r5 │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + b c4cd0 <__cxa_atexit@plt+0xb94a8> │ │ │ │ + ldr r7, [pc, #68] @ c4cf4 <__cxa_atexit@plt+0xb94cc> │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, fp │ │ │ │ + b c4cd0 <__cxa_atexit@plt+0xb94a8> │ │ │ │ + ldr r7, [pc, #40] @ c4cf0 <__cxa_atexit@plt+0xb94c8> │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr fp, [sp, #44] @ 0x2c │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r1, r9, r0, lsl fp │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, ror r2 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + ldrsheq ip, [sl], #156 @ 0x9c │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + rsceq r1, r9, r0, asr #15 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + rsceq r1, r9, r0, lsr #17 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + rsceq r1, r9, r0, lsr #19 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r1, #-4]! │ │ │ │ - add ip, r6, #72 @ 0x48 │ │ │ │ - ldmib r7, {r0, r2} │ │ │ │ - cmp r3, ip │ │ │ │ - str r9, [r1, #-4] │ │ │ │ - bcc c4a80 <__cxa_atexit@plt+0xb9258> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #196] @ c4aa8 <__cxa_atexit@plt+0xb9280> │ │ │ │ - mov fp, r0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr lr, [r5] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub r3, ip, #31 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #168] @ c4aac <__cxa_atexit@plt+0xb9284> │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c4e04 <__cxa_atexit@plt+0xb95dc> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c4e1c <__cxa_atexit@plt+0xb95f4> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - str lr, [r6, #60] @ 0x3c │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #136] @ c4ab0 <__cxa_atexit@plt+0xb9288> │ │ │ │ - mov r8, fp │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #48]! @ 0x30 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r2, [pc, #120] @ c4ab4 <__cxa_atexit@plt+0xb928c> │ │ │ │ - mov r3, r6 │ │ │ │ - str sl, [r6, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - ldr r5, [pc, #92] @ c4ab8 <__cxa_atexit@plt+0xb9290> │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, ip │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c4aa4 <__cxa_atexit@plt+0xb927c> │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, ip │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c4e20 <__cxa_atexit@plt+0xb95f8> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sbcseq ip, sl, r4, asr #9 │ │ │ │ - rsceq r1, r9, r8, ror r6 │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov lr, fp │ │ │ │ - mov fp, r7 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bhi c4b94 <__cxa_atexit@plt+0xb936c> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr ip, [fp, #4] │ │ │ │ - ldr r0, [fp, #8] │ │ │ │ + ldr r3, [pc, #24] @ c4e24 <__cxa_atexit@plt+0xb95fc> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffffa24 │ │ │ │ + rsceq r1, r9, r0, lsl r6 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r1, #-4]! │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r2 │ │ │ │ - str r9, [r1, #-4] │ │ │ │ - bcc c4ba4 <__cxa_atexit@plt+0xb937c> │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr r3, [pc, #196] @ c4bd0 <__cxa_atexit@plt+0xb93a8> │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str ip, [sp] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub r3, r2, #43 @ 0x2b │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r3, [pc, #164] @ c4bd4 <__cxa_atexit@plt+0xb93ac> │ │ │ │ - mov ip, r4 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c4f18 <__cxa_atexit@plt+0xb96f0> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c4f30 <__cxa_atexit@plt+0xb9708> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c4f34 <__cxa_atexit@plt+0xb970c> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ c4f38 <__cxa_atexit@plt+0xb9710> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - mov r3, r6 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - ldr r4, [pc, #132] @ c4bd8 <__cxa_atexit@plt+0xb93b0> │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r7, fp │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #112] @ c4bdc <__cxa_atexit@plt+0xb93b4> │ │ │ │ - add r4, r6, #12 │ │ │ │ - str r0, [r6, #24] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff854 │ │ │ │ + strdeq r1, [r9], #72 @ 0x48 @ │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c502c <__cxa_atexit@plt+0xb9804> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c5044 <__cxa_atexit@plt+0xb981c> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r4, {r3, sl, lr} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - ldm sp, {r8, fp} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, lr │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c5048 <__cxa_atexit@plt+0xb9820> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ c4bcc <__cxa_atexit@plt+0xb93a4> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r6, #60 @ 0x3c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str ip, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, lr │ │ │ │ - stmib r5, {r0, r8} │ │ │ │ - bx r1 │ │ │ │ - sbcseq ip, sl, r8, ror r3 │ │ │ │ - rsceq r1, r9, r0, asr r5 │ │ │ │ - @ instruction: 0xffffddd4 │ │ │ │ - @ instruction: 0xffffded8 │ │ │ │ - @ instruction: 0xffffddf8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #24] @ c504c <__cxa_atexit@plt+0xb9824> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff684 │ │ │ │ + strdeq r1, [r9], #56 @ 0x38 @ │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub sl, r5, #16 │ │ │ │ - mov r2, fp │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c4d88 <__cxa_atexit@plt+0xb9560> │ │ │ │ - ldr fp, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bcc c4d90 <__cxa_atexit@plt+0xb9568> │ │ │ │ - ldr r7, [pc, #480] @ c4df4 <__cxa_atexit@plt+0xb95cc> │ │ │ │ - ldr r0, [pc, #480] @ c4df8 <__cxa_atexit@plt+0xb95d0> │ │ │ │ - mov r1, r6 │ │ │ │ - ldr ip, [pc, #476] @ c4dfc <__cxa_atexit@plt+0xb95d4> │ │ │ │ - ldr lr, [pc, #476] @ c4e00 <__cxa_atexit@plt+0xb95d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add ip, pc, ip │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - add r7, r1, #136 @ 0x88 │ │ │ │ - str ip, [r3, #24]! │ │ │ │ - str lr, [r0, #12]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - str r8, [r1, #28] │ │ │ │ - str r9, [r1, #32] │ │ │ │ - str r8, [r1, #16] │ │ │ │ - str r9, [r1, #20] │ │ │ │ - stmib r1, {r8, r9} │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - bcc c4db0 <__cxa_atexit@plt+0xb9588> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str sl, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r3, [pc, #380] @ c4e04 <__cxa_atexit@plt+0xb95dc> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr sl, [pc, #376] @ c4e08 <__cxa_atexit@plt+0xb95e0> │ │ │ │ + bhi c5124 <__cxa_atexit@plt+0xb98fc> │ │ │ │ + ldr r3, [pc, #196] @ c5134 <__cxa_atexit@plt+0xb990c> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r4, [pc, #372] @ c4e0c <__cxa_atexit@plt+0xb95e4> │ │ │ │ - ldr ip, [pc, #372] @ c4e10 <__cxa_atexit@plt+0xb95e8> │ │ │ │ - str r3, [r2, #40]! @ 0x28 │ │ │ │ - mov lr, r2 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [lr, #12]! │ │ │ │ - str r8, [r2, #52] @ 0x34 │ │ │ │ - str r9, [r2, #56] @ 0x38 │ │ │ │ - str r8, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #44] @ 0x2c │ │ │ │ - str r8, [r2, #28] │ │ │ │ - str r9, [r2, #32] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - stmib r2, {r8, r9} │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [pc, #316] @ c4e14 <__cxa_atexit@plt+0xb95ec> │ │ │ │ - mov r3, r2 │ │ │ │ - mov sl, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #24]! │ │ │ │ - mov r7, r2 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r7, #48]! @ 0x30 │ │ │ │ - str r4, [sl, #36]! @ 0x24 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [pc, #276] @ c4e18 <__cxa_atexit@plt+0xb95f0> │ │ │ │ - mov ip, r2 │ │ │ │ - str r8, [r2, #68] @ 0x44 │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [ip, #60]! @ 0x3c │ │ │ │ - str r9, [r2, #72] @ 0x48 │ │ │ │ - ldr r4, [pc, #256] @ c4e1c <__cxa_atexit@plt+0xb95f4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r7, [r2, #84] @ 0x54 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str ip, [r2, #80] @ 0x50 │ │ │ │ - str sl, [r2, #88] @ 0x58 │ │ │ │ - str r3, [r2, #92] @ 0x5c │ │ │ │ - str lr, [r2, #96] @ 0x60 │ │ │ │ - str r2, [r2, #100] @ 0x64 │ │ │ │ - add r2, r2, #120 @ 0x78 │ │ │ │ - sub r7, r7, #23 │ │ │ │ - cmp r4, r2 │ │ │ │ - bcc c4dd8 <__cxa_atexit@plt+0xb95b0> │ │ │ │ - ldr r4, [pc, #208] @ c4e28 <__cxa_atexit@plt+0xb9600> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r7, [r6, #148] @ 0x94 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r4, [r6, #144] @ 0x90 │ │ │ │ - str r0, [r6, #156] @ 0x9c │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r7, [r6, #152] @ 0x98 │ │ │ │ - str r1, [r6, #160] @ 0xa0 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq c5104 <__cxa_atexit@plt+0xb98dc> │ │ │ │ + ldr r1, [r8, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r0, [r8, #23] │ │ │ │ + ldr r3, [r8, #19] │ │ │ │ + str r1, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r0, [r8, #31] │ │ │ │ + ldr r3, [pc, #124] @ c5138 <__cxa_atexit@plt+0xb9910> │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str sl, [r7, #-4] │ │ │ │ + beq c5114 <__cxa_atexit@plt+0xb98ec> │ │ │ │ + ldr r0, [pc, #84] @ c513c <__cxa_atexit@plt+0xb9914> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, lr │ │ │ │ + b c4838 <__cxa_atexit@plt+0xb9010> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b c4d98 <__cxa_atexit@plt+0xb9570> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #132] @ c4e24 <__cxa_atexit@plt+0xb95fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c5140 <__cxa_atexit@plt+0xb9918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov fp, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #104] @ c4e20 <__cxa_atexit@plt+0xb95f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + sbcseq ip, sl, r4, asr r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #84] @ c51d0 <__cxa_atexit@plt+0xb99a8> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq c51c4 <__cxa_atexit@plt+0xb999c> │ │ │ │ + ldr r3, [pc, #32] @ c51d4 <__cxa_atexit@plt+0xb99ac> │ │ │ │ + str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b c4838 <__cxa_atexit@plt+0xb9010> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0xfffff298 │ │ │ │ - @ instruction: 0xfffff2c8 │ │ │ │ - @ instruction: 0xfffff52c │ │ │ │ - @ instruction: 0xfffff678 │ │ │ │ - @ instruction: 0xfffff3e8 │ │ │ │ - @ instruction: 0xfffff708 │ │ │ │ - rsceq r1, r9, r8, ror r6 │ │ │ │ - smullseq ip, sl, r8, r1 │ │ │ │ - ldrheq ip, [sl], #24 │ │ │ │ - rsceq r1, r9, r0, asr #12 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r1, r0, r8, asr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ c5204 <__cxa_atexit@plt+0xb99dc> │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b c4838 <__cxa_atexit@plt+0xb9010> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c4e74 <__cxa_atexit@plt+0xb964c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ c4e80 <__cxa_atexit@plt+0xb9658> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c52a0 <__cxa_atexit@plt+0xb9a78> │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + ldr r0, [pc, #92] @ c52b8 <__cxa_atexit@plt+0xb9a90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [pc, #72] @ c52bc <__cxa_atexit@plt+0xb9a94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ + stmib r3, {r7, sl} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #24] @ c52c0 <__cxa_atexit@plt+0xb9a98> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r9, r8, lsr r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r0, r9, r8, lsl #28 │ │ │ │ + rsceq r1, r9, r4, ror #2 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r3, r0, sl, asr #28 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + mov fp, r4 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c4f20 <__cxa_atexit@plt+0xb96f8> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldmib r5, {fp, ip} │ │ │ │ - ldr sl, [pc, #140] @ c4f38 <__cxa_atexit@plt+0xb9710> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r1, [pc, #136] @ c4f3c <__cxa_atexit@plt+0xb9714> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #39 @ 0x27 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r9, [pc, #100] @ c4f40 <__cxa_atexit@plt+0xb9718> │ │ │ │ - mov r1, r3 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r1, #32]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #52] @ 0x34 │ │ │ │ - str fp, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ c4f44 <__cxa_atexit@plt+0xb971c> │ │ │ │ + bcc c5360 <__cxa_atexit@plt+0xb9b38> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add ip, r5, #20 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldm ip, {r2, r4, sl, ip} │ │ │ │ + ldr lr, [pc, #112] @ c5380 <__cxa_atexit@plt+0xb9b58> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [pc, #96] @ c5384 <__cxa_atexit@plt+0xb9b5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + str r8, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r7, r9} │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ + add r1, r3, #20 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + stm r1, {r2, r4, sl, ip, lr} │ │ │ │ + mov r4, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #32] @ c4f48 <__cxa_atexit@plt+0xb9720> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsceq r1, r9, r8, lsr #3 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - sbcseq ip, sl, r4, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c4f98 <__cxa_atexit@plt+0xb9770> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ c4fa0 <__cxa_atexit@plt+0xb9778> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ c4fa4 <__cxa_atexit@plt+0xb977c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ c4fa8 <__cxa_atexit@plt+0xb9780> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, r9, ip, lsl #1 │ │ │ │ - ldrdeq r1, [r9], #12 @ │ │ │ │ - ldrdeq r1, [r9], #4 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c5020 <__cxa_atexit@plt+0xb97f8> │ │ │ │ - ldr r0, [pc, #92] @ c5028 <__cxa_atexit@plt+0xb9800> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ + ldr r4, [pc, #32] @ c5388 <__cxa_atexit@plt+0xb9b60> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [fp, #828] @ 0x33c │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r0 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r0, r9, r4, asr sp │ │ │ │ + strhteq r1, [r9], #4 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b c505c <__cxa_atexit@plt+0xb9834> │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c5470 <__cxa_atexit@plt+0xb9c48> │ │ │ │ + ldr r3, [pc, #196] @ c5480 <__cxa_atexit@plt+0xb9c58> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq c5450 <__cxa_atexit@plt+0xb9c28> │ │ │ │ + ldr r1, [r8, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r0, [r8, #23] │ │ │ │ + ldr r3, [r8, #19] │ │ │ │ + str r1, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r0, [r8, #31] │ │ │ │ + ldr r3, [pc, #124] @ c5484 <__cxa_atexit@plt+0xb9c5c> │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str sl, [r7, #-4] │ │ │ │ + beq c5460 <__cxa_atexit@plt+0xb9c38> │ │ │ │ + ldr r0, [pc, #84] @ c5488 <__cxa_atexit@plt+0xb9c60> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r0, r1, r3, r9} │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - beq c500c <__cxa_atexit@plt+0xb97e4> │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c501c <__cxa_atexit@plt+0xb97f4> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, lr │ │ │ │ + b c4838 <__cxa_atexit@plt+0xb9010> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr sl, [r8, #2] │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c548c <__cxa_atexit@plt+0xb9c64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + sbcseq ip, sl, r0, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c5054 <__cxa_atexit@plt+0xb982c> │ │ │ │ - ldmib r5, {r3, r8, r9} │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5098 <__cxa_atexit@plt+0xb9870> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ c50a0 <__cxa_atexit@plt+0xb9878> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #84] @ c551c <__cxa_atexit@plt+0xb9cf4> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq c5510 <__cxa_atexit@plt+0xb9ce8> │ │ │ │ + ldr r3, [pc, #32] @ c5520 <__cxa_atexit@plt+0xb9cf8> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b c4838 <__cxa_atexit@plt+0xb9010> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r0, r9, r0, ror pc │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r1, r0, r8, asr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ c5550 <__cxa_atexit@plt+0xb9d28> │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b c4838 <__cxa_atexit@plt+0xb9010> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #56 @ 0x38 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc c5164 <__cxa_atexit@plt+0xb993c> │ │ │ │ - mov r2, r5 │ │ │ │ - sub lr, ip, #39 @ 0x27 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r7, sl │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ c5188 <__cxa_atexit@plt+0xb9960> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2] │ │ │ │ - ldr r0, [pc, #132] @ c518c <__cxa_atexit@plt+0xb9964> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr lr, [pc, #124] @ c5190 <__cxa_atexit@plt+0xb9968> │ │ │ │ - ldr r0, [pc, #124] @ c5194 <__cxa_atexit@plt+0xb996c> │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r3, #32]! │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #28] │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c55e4 <__cxa_atexit@plt+0xb9dbc> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r2, #28]! │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + str r7, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r5, [r5, #20] │ │ │ │ + ldr ip, [pc, #80] @ c55fc <__cxa_atexit@plt+0xb9dd4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + sub r9, r6, #31 │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r7, [pc, #44] @ c5198 <__cxa_atexit@plt+0xb9970> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, ip │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - rsceq r0, r9, r4, ror #30 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - sbcseq fp, sl, r8, ror #27 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov lr, fp │ │ │ │ - mov fp, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bhi c526c <__cxa_atexit@plt+0xb9a44> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r1, #-4]! │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp r3, r2 │ │ │ │ - str fp, [r1, #-4] │ │ │ │ - bcc c527c <__cxa_atexit@plt+0xb9a54> │ │ │ │ - str lr, [sp] │ │ │ │ - ldr r3, [pc, #188] @ c52a8 <__cxa_atexit@plt+0xb9a80> │ │ │ │ - mov r9, r4 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr lr, [r5] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub r3, r2, #39 @ 0x27 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #156] @ c52ac <__cxa_atexit@plt+0xb9a84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str fp, [r6, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #132] @ c52b0 <__cxa_atexit@plt+0xb9a88> │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [r6, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r0, #32]! │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [pc, #112] @ c52b4 <__cxa_atexit@plt+0xb9a8c> │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - add r3, r6, #12 │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r4, r9 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, ip │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r3, {r0, sl, lr} │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, fp │ │ │ │ - mov fp, lr │ │ │ │ + ldr r2, [pc, #20] @ c5600 <__cxa_atexit@plt+0xb9dd8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r0, r9, ip, lsr #28 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r3, r0, sl, asr #28 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + mov r8, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c568c <__cxa_atexit@plt+0xb9e64> │ │ │ │ + ldr r7, [r5, #44]! @ 0x2c │ │ │ │ + sub lr, r5, #28 │ │ │ │ + ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldm lr, {r0, r1, sl, lr} │ │ │ │ + str r7, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-12] │ │ │ │ + ldmdb r5, {r4, r7} │ │ │ │ + ldr ip, [pc, #80] @ c56a8 <__cxa_atexit@plt+0xb9e80> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + str fp, [r3, #32] │ │ │ │ + mov r4, r8 │ │ │ │ + sub r9, r6, #31 │ │ │ │ + ldm sp, {r8, fp} │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ c52a4 <__cxa_atexit@plt+0xb9a7c> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str ip, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, lr │ │ │ │ - stmib r5, {r0, r8} │ │ │ │ - bx r1 │ │ │ │ - ldrsbeq fp, [sl], #192 @ 0xc0 │ │ │ │ - rsceq r0, r9, ip, ror #28 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + ldr r4, [pc, #24] @ c56ac <__cxa_atexit@plt+0xb9e84> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r8, #828] @ 0x33c │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r0, r9, r0, lsl #27 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + sbcseq fp, sl, r8, lsl #30 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c5318 <__cxa_atexit@plt+0xb9af0> │ │ │ │ - stmdb r3, {r9, sl} │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c5324 <__cxa_atexit@plt+0xb9afc> │ │ │ │ - ldr r1, [pc, #92] @ c5350 <__cxa_atexit@plt+0xb9b28> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, sl} │ │ │ │ - ldr r6, [pc, #80] @ c5354 <__cxa_atexit@plt+0xb9b2c> │ │ │ │ - sub r1, r2, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r6, [r3, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi c5758 <__cxa_atexit@plt+0xb9f30> │ │ │ │ + ldr r2, [pc, #140] @ c576c <__cxa_atexit@plt+0xb9f44> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + beq c5734 <__cxa_atexit@plt+0xb9f0c> │ │ │ │ + ldr r7, [pc, #112] @ c5770 <__cxa_atexit@plt+0xb9f48> │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + beq c5740 <__cxa_atexit@plt+0xb9f18> │ │ │ │ + ldr r7, [pc, #92] @ c5774 <__cxa_atexit@plt+0xb9f4c> │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + beq c574c <__cxa_atexit@plt+0xb9f24> │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 943cd8 <__cxa_atexit@plt+0x9384b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [pc, #28] @ c534c <__cxa_atexit@plt+0xb9b24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov sl, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + sbcseq fp, sl, r4, asr #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #76] @ c57dc <__cxa_atexit@plt+0xb9fb4> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + tst r9, #3 │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + beq c57c8 <__cxa_atexit@plt+0xb9fa0> │ │ │ │ + ldr r3, [pc, #56] @ c57e0 <__cxa_atexit@plt+0xb9fb8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq c57d4 <__cxa_atexit@plt+0xb9fac> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 943cd8 <__cxa_atexit@plt+0x9384b0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq fp, [sl], #188 @ 0xbc │ │ │ │ - rsceq r0, r9, r8, asr sp │ │ │ │ - rsceq r0, r9, r4, asr sp │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrsbeq fp, [sl], #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ c5828 <__cxa_atexit@plt+0xba000> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5, #8] │ │ │ │ + beq c5820 <__cxa_atexit@plt+0xb9ff8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 943cd8 <__cxa_atexit@plt+0x9384b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + smullseq fp, sl, r0, sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 943cd8 <__cxa_atexit@plt+0x9384b0> │ │ │ │ + sbcseq fp, sl, r0, ror sp │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c53b8 <__cxa_atexit@plt+0xb9b90> │ │ │ │ - ldr r3, [pc, #80] @ c53d0 <__cxa_atexit@plt+0xb9ba8> │ │ │ │ - ldr r2, [pc, #80] @ c53d4 <__cxa_atexit@plt+0xb9bac> │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc c58cc <__cxa_atexit@plt+0xba0a4> │ │ │ │ + ldr r3, [pc, #112] @ c58e4 <__cxa_atexit@plt+0xba0bc> │ │ │ │ + ldr r2, [pc, #112] @ c58e8 <__cxa_atexit@plt+0xba0c0> │ │ │ │ + ldr sl, [pc, #112] @ c58ec <__cxa_atexit@plt+0xba0c4> │ │ │ │ + ldr lr, [pc, #112] @ c58f0 <__cxa_atexit@plt+0xba0c8> │ │ │ │ + ldr r9, [pc, #112] @ c58f4 <__cxa_atexit@plt+0xba0cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r1, [pc, #68] @ c53d8 <__cxa_atexit@plt+0xb9bb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, r7, #12 │ │ │ │ - sub r3, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - add lr, r7, #24 │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c53dc <__cxa_atexit@plt+0xb9bb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add r3, r3, #2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r0, sl, #3 │ │ │ │ + sub r1, r6, #25 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #36] @ c58f8 <__cxa_atexit@plt+0xba0d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - strdeq r0, [r9], #252 @ 0xfc @ │ │ │ │ sbcseq fp, sl, r0, lsr #23 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5434 <__cxa_atexit@plt+0xb9c0c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c5440 <__cxa_atexit@plt+0xb9c18> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [pc, #56] @ c5450 <__cxa_atexit@plt+0xb9c28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - ldr r1, [pc, #48] @ c5454 <__cxa_atexit@plt+0xb9c2c> │ │ │ │ - sub r2, r6, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq r0, r9, r8, lsr ip │ │ │ │ - rsceq r0, r9, r4, lsr ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5488 <__cxa_atexit@plt+0xb9c60> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c5490 <__cxa_atexit@plt+0xb9c68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r0, r9, r0, lsl #23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + sbcseq fp, sl, r0, lsr #23 │ │ │ │ + sbcseq fp, sl, ip, ror #27 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + rsceq r0, r9, r0, ror fp │ │ │ │ + ldrheq fp, [sl], #212 @ 0xd4 │ │ │ │ + sbcseq fp, sl, r8, lsl #27 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c54f4 <__cxa_atexit@plt+0xb9ccc> │ │ │ │ - ldr r3, [pc, #80] @ c550c <__cxa_atexit@plt+0xb9ce4> │ │ │ │ - ldr r2, [pc, #80] @ c5510 <__cxa_atexit@plt+0xb9ce8> │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc c5980 <__cxa_atexit@plt+0xba158> │ │ │ │ + ldr r3, [pc, #112] @ c5998 <__cxa_atexit@plt+0xba170> │ │ │ │ + ldr r2, [pc, #112] @ c599c <__cxa_atexit@plt+0xba174> │ │ │ │ + ldr sl, [pc, #112] @ c59a0 <__cxa_atexit@plt+0xba178> │ │ │ │ + ldr lr, [pc, #112] @ c59a4 <__cxa_atexit@plt+0xba17c> │ │ │ │ + ldr r9, [pc, #112] @ c59a8 <__cxa_atexit@plt+0xba180> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - ldr r1, [pc, #68] @ c5514 <__cxa_atexit@plt+0xb9cec> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r3, r6, #26 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r2, r8} │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add r3, r3, #2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r7, #4] │ │ │ │ str r8, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c5518 <__cxa_atexit@plt+0xb9cf0> │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r0, sl, #3 │ │ │ │ + sub r1, r6, #25 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #36] @ c59ac <__cxa_atexit@plt+0xba184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - rsceq r0, r9, r8, asr #29 │ │ │ │ - sbcseq fp, sl, r8, ror #20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + sbcseq fp, sl, ip, ror #21 │ │ │ │ + sbcseq fp, sl, ip, ror #21 │ │ │ │ + sbcseq fp, sl, r8, lsr sp │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + strhteq r0, [r9], #172 @ 0xac │ │ │ │ + sbcseq fp, sl, r0, lsl #26 │ │ │ │ + sbcseq fp, sl, r4, ror #25 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c5560 <__cxa_atexit@plt+0xb9d38> │ │ │ │ - ldr r7, [pc, #52] @ c5574 <__cxa_atexit@plt+0xb9d4c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c5554 <__cxa_atexit@plt+0xb9d2c> │ │ │ │ - mov r7, r8 │ │ │ │ - b c5584 <__cxa_atexit@plt+0xb9d5c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c5578 <__cxa_atexit@plt+0xb9d50> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ c59d4 <__cxa_atexit@plt+0xba1ac> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq fp, sl, r0, lsl #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c55ac <__cxa_atexit@plt+0xb9d84> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne c5604 <__cxa_atexit@plt+0xb9ddc> │ │ │ │ - ldr r7, [pc, #252] @ c569c <__cxa_atexit@plt+0xb9e74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c566c <__cxa_atexit@plt+0xb9e44> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #208] @ c56a0 <__cxa_atexit@plt+0xb9e78> │ │ │ │ - sub r1, r3, #15 │ │ │ │ - sub r0, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #196] @ c56a4 <__cxa_atexit@plt+0xb9e7c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #192] @ c56a8 <__cxa_atexit@plt+0xb9e80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - stmib r6, {r2, r7, r8} │ │ │ │ - add r2, r6, #16 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - cmp r3, #0 │ │ │ │ - bmi c5638 <__cxa_atexit@plt+0xb9e10> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c567c <__cxa_atexit@plt+0xb9e54> │ │ │ │ - ldr r7, [pc, #108] @ c5690 <__cxa_atexit@plt+0xb9e68> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c5660 <__cxa_atexit@plt+0xb9e38> │ │ │ │ - mov r7, r8 │ │ │ │ - b c1900 <__cxa_atexit@plt+0xb60d8> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + ldrsbeq fp, [sl], #196 @ 0xc4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b c5c2c <__cxa_atexit@plt+0xba404> │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c567c <__cxa_atexit@plt+0xb9e54> │ │ │ │ - ldr r7, [pc, #72] @ c5694 <__cxa_atexit@plt+0xb9e6c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c5660 <__cxa_atexit@plt+0xb9e38> │ │ │ │ - mov r7, r8 │ │ │ │ - b c1900 <__cxa_atexit@plt+0xb60d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bhi c5a78 <__cxa_atexit@plt+0xba250> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c5a80 <__cxa_atexit@plt+0xba258> │ │ │ │ + ldr r1, [pc, #128] @ c5a94 <__cxa_atexit@plt+0xba26c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c5a34 <__cxa_atexit@plt+0xba20c> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #20] @ c5698 <__cxa_atexit@plt+0xb9e70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffc2d4 │ │ │ │ - @ instruction: 0xffffc2ac │ │ │ │ - sbcseq fp, sl, r8, asr r8 │ │ │ │ - strhteq r0, [r9], #164 @ 0xa4 │ │ │ │ - rsceq r0, r9, r8, ror sl │ │ │ │ - rsceq r0, r9, r4, asr #20 │ │ │ │ - rsceq r0, r9, r8, lsr #20 │ │ │ │ - sbcseq fp, sl, r4, lsl r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c570c <__cxa_atexit@plt+0xb9ee4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c5704 <__cxa_atexit@plt+0xb9edc> │ │ │ │ - ldr r3, [pc, #52] @ c5714 <__cxa_atexit@plt+0xb9eec> │ │ │ │ - ldr r9, [pc, #52] @ c5718 <__cxa_atexit@plt+0xb9ef0> │ │ │ │ - ldr r2, [pc, #52] @ c571c <__cxa_atexit@plt+0xb9ef4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c5a98 <__cxa_atexit@plt+0xba270> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c5a88 <__cxa_atexit@plt+0xba260> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrheq fp, [sl], #136 @ 0x88 │ │ │ │ - sbcseq fp, sl, r8, asr #17 │ │ │ │ - rsceq r0, r9, r4, asr #18 │ │ │ │ - ldrheq fp, [sl], #128 @ 0x80 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + rsceq r0, r9, r4, ror #11 │ │ │ │ + rsceq r0, r9, r4, lsl #19 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c5768 <__cxa_atexit@plt+0xb9f40> │ │ │ │ - ldr r7, [pc, #52] @ c577c <__cxa_atexit@plt+0xb9f54> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c575c <__cxa_atexit@plt+0xb9f34> │ │ │ │ - mov r7, r8 │ │ │ │ - b c5790 <__cxa_atexit@plt+0xb9f68> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c5780 <__cxa_atexit@plt+0xb9f58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq fp, sl, r4, ror r8 │ │ │ │ - sbcseq fp, sl, r0, asr r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c57bc <__cxa_atexit@plt+0xb9f94> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne c5804 <__cxa_atexit@plt+0xb9fdc> │ │ │ │ - ldr r7, [pc, #240] @ c589c <__cxa_atexit@plt+0xba074> │ │ │ │ - ldr r0, [pc, #240] @ c58a0 <__cxa_atexit@plt+0xba078> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c586c <__cxa_atexit@plt+0xba044> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #196] @ c58a4 <__cxa_atexit@plt+0xba07c> │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #188] @ c58a8 <__cxa_atexit@plt+0xba080> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - sub r7, r3, #7 │ │ │ │ + bhi c5b34 <__cxa_atexit@plt+0xba30c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c5b3c <__cxa_atexit@plt+0xba314> │ │ │ │ + ldr r1, [pc, #128] @ c5b50 <__cxa_atexit@plt+0xba328> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c5af0 <__cxa_atexit@plt+0xba2c8> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi c5824 <__cxa_atexit@plt+0xb9ffc> │ │ │ │ - ldr r2, [pc, #112] @ c588c <__cxa_atexit@plt+0xba064> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - b c5830 <__cxa_atexit@plt+0xba008> │ │ │ │ - ldr r2, [pc, #104] @ c5894 <__cxa_atexit@plt+0xba06c> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi c587c <__cxa_atexit@plt+0xba054> │ │ │ │ - ldr r7, [pc, #76] @ c5890 <__cxa_atexit@plt+0xba068> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq c585c <__cxa_atexit@plt+0xba034> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b c1900 <__cxa_atexit@plt+0xb60d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c5b54 <__cxa_atexit@plt+0xba32c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #20] @ c5898 <__cxa_atexit@plt+0xba070> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xffffc0b4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - sbcseq fp, sl, ip, asr r6 │ │ │ │ - sbcseq fp, sl, r8, lsr #16 │ │ │ │ - sbcseq fp, sl, r4, lsr #16 │ │ │ │ - rsceq r0, r9, r0, asr #16 │ │ │ │ - rsceq r0, r9, r4, lsr #16 │ │ │ │ - sbcseq fp, sl, r8, lsr #14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c58d8 <__cxa_atexit@plt+0xba0b0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b c5b44 <__cxa_atexit@plt+0xba31c> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c58f0 <__cxa_atexit@plt+0xba0c8> │ │ │ │ - ldr r0, [pc, #16] @ c58f4 <__cxa_atexit@plt+0xba0cc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + rsceq r0, r9, r8, lsr #10 │ │ │ │ + rsceq r0, r9, r8, asr #17 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c5bf0 <__cxa_atexit@plt+0xba3c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c5bf8 <__cxa_atexit@plt+0xba3d0> │ │ │ │ + ldr r1, [pc, #128] @ c5c0c <__cxa_atexit@plt+0xba3e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne c5bac <__cxa_atexit@plt+0xba384> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #68] @ c5c10 <__cxa_atexit@plt+0xba3e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c5c00 <__cxa_atexit@plt+0xba3d8> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsheq fp, [sl], #100 @ 0x64 │ │ │ │ - ldrsheq fp, [sl], #96 @ 0x60 │ │ │ │ - ldrsbeq fp, [sl], #108 @ 0x6c │ │ │ │ + rsceq r0, r9, ip, ror #8 │ │ │ │ + rsceq r0, r9, ip, lsl #16 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andeq r1, r0, r9, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c5924 <__cxa_atexit@plt+0xba0fc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c593c <__cxa_atexit@plt+0xba114> │ │ │ │ - ldr r0, [pc, #16] @ c5940 <__cxa_atexit@plt+0xba118> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - sbcseq fp, sl, r8, lsr #13 │ │ │ │ - sbcseq fp, sl, r4, lsr #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c5988 <__cxa_atexit@plt+0xba160> │ │ │ │ - ldr r7, [pc, #52] @ c599c <__cxa_atexit@plt+0xba174> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c597c <__cxa_atexit@plt+0xba154> │ │ │ │ - mov r7, r8 │ │ │ │ - b c59ac <__cxa_atexit@plt+0xba184> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c59a0 <__cxa_atexit@plt+0xba178> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq fp, sl, ip, asr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c59d4 <__cxa_atexit@plt+0xba1ac> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne c5a2c <__cxa_atexit@plt+0xba204> │ │ │ │ - ldr r7, [pc, #252] @ c5ac4 <__cxa_atexit@plt+0xba29c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c5a94 <__cxa_atexit@plt+0xba26c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #208] @ c5ac8 <__cxa_atexit@plt+0xba2a0> │ │ │ │ - sub r1, r3, #15 │ │ │ │ - sub r0, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #196] @ c5acc <__cxa_atexit@plt+0xba2a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #192] @ c5ad0 <__cxa_atexit@plt+0xba2a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - stmib r6, {r2, r7, r8} │ │ │ │ - add r2, r6, #16 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - cmp r3, #0 │ │ │ │ - bmi c5a60 <__cxa_atexit@plt+0xba238> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c5aa4 <__cxa_atexit@plt+0xba27c> │ │ │ │ - ldr r7, [pc, #108] @ c5ab8 <__cxa_atexit@plt+0xba290> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c5a88 <__cxa_atexit@plt+0xba260> │ │ │ │ - mov r7, r8 │ │ │ │ - b c1a2c <__cxa_atexit@plt+0xb6204> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c5aa4 <__cxa_atexit@plt+0xba27c> │ │ │ │ - ldr r7, [pc, #72] @ c5abc <__cxa_atexit@plt+0xba294> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c5a88 <__cxa_atexit@plt+0xba260> │ │ │ │ - mov r7, r8 │ │ │ │ - b c1a2c <__cxa_atexit@plt+0xb6204> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #20] @ c5ac0 <__cxa_atexit@plt+0xba298> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffbfd8 │ │ │ │ - @ instruction: 0xffffbfb0 │ │ │ │ - sbcseq fp, sl, r4, lsr r4 │ │ │ │ - rsceq r0, r9, ip, lsl #13 │ │ │ │ - rsceq r0, r9, r0, asr r6 │ │ │ │ - rsceq r0, r9, ip, lsl r6 │ │ │ │ - rsceq r0, r9, r0, lsl #12 │ │ │ │ - sbcseq fp, sl, r0, ror r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c5b34 <__cxa_atexit@plt+0xba30c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c5b2c <__cxa_atexit@plt+0xba304> │ │ │ │ - ldr r3, [pc, #52] @ c5b3c <__cxa_atexit@plt+0xba314> │ │ │ │ - ldr r9, [pc, #52] @ c5b40 <__cxa_atexit@plt+0xba318> │ │ │ │ - ldr r2, [pc, #52] @ c5b44 <__cxa_atexit@plt+0xba31c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ + sub r0, r5, #48 @ 0x30 │ │ │ │ + mov lr, r6 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi c6000 <__cxa_atexit@plt+0xba7d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, lr, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c6008 <__cxa_atexit@plt+0xba7e0> │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r4, [sp, #52] @ 0x34 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + str fp, [sp, #56] @ 0x38 │ │ │ │ + stmib sp, {r0, r7} │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + ldr r3, [r2, #19] │ │ │ │ + str r9, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r2, #23] │ │ │ │ + add r1, r5, #4 │ │ │ │ + ldr r4, [r2, #3] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r2, #27] │ │ │ │ + ldr r9, [r2, #11] │ │ │ │ + ldr fp, [r2, #15] │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r7, [r2, #31] │ │ │ │ + ldrd r2, [r1] │ │ │ │ + add r0, lr, #24 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + str r0, [sp, #28] │ │ │ │ + strd r2, [r0] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r2, [pc, #968] @ c6080 <__cxa_atexit@plt+0xba858> │ │ │ │ + mov r0, #0 │ │ │ │ + sub r6, r6, #31 │ │ │ │ + cmp r7, fp │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq fp, sl, r4, lsl r5 │ │ │ │ - sbcseq fp, sl, r4, lsr #10 │ │ │ │ - rsceq r0, r9, ip, lsl r5 │ │ │ │ - sbcseq fp, sl, ip, lsl #10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c5b90 <__cxa_atexit@plt+0xba368> │ │ │ │ - ldr r7, [pc, #52] @ c5ba4 <__cxa_atexit@plt+0xba37c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c5b84 <__cxa_atexit@plt+0xba35c> │ │ │ │ - mov r7, r8 │ │ │ │ - b c5bb8 <__cxa_atexit@plt+0xba390> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c5ba8 <__cxa_atexit@plt+0xba380> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsbeq fp, [sl], #64 @ 0x40 │ │ │ │ - sbcseq fp, sl, ip, lsr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c5be4 <__cxa_atexit@plt+0xba3bc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne c5c2c <__cxa_atexit@plt+0xba404> │ │ │ │ - ldr r7, [pc, #240] @ c5cc4 <__cxa_atexit@plt+0xba49c> │ │ │ │ - ldr r0, [pc, #240] @ c5cc8 <__cxa_atexit@plt+0xba4a0> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c5c94 <__cxa_atexit@plt+0xba46c> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #196] @ c5ccc <__cxa_atexit@plt+0xba4a4> │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #188] @ c5cd0 <__cxa_atexit@plt+0xba4a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi c5c4c <__cxa_atexit@plt+0xba424> │ │ │ │ - ldr r2, [pc, #112] @ c5cb4 <__cxa_atexit@plt+0xba48c> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + str r0, [lr, #32] │ │ │ │ + str r0, [lr, #36] @ 0x24 │ │ │ │ + str r2, [lr, #4] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str sl, [sp, #60] @ 0x3c │ │ │ │ + str r2, [lr, #8] │ │ │ │ + str sl, [lr, #12] │ │ │ │ + str r8, [lr, #16] │ │ │ │ + str ip, [lr, #20] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + bge c5d50 <__cxa_atexit@plt+0xba528> │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + add ip, r9, r7, lsl #2 │ │ │ │ + sub r2, r6, #1 │ │ │ │ + str r9, [sp, #16] │ │ │ │ + cmp r0, r6 │ │ │ │ + bge c5e30 <__cxa_atexit@plt+0xba608> │ │ │ │ + cmp r2, r0 │ │ │ │ + beq c5f0c <__cxa_atexit@plt+0xba6e4> │ │ │ │ + mov r3, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldrb r9, [r3, r0]! │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldrb r3, [r3, #1] │ │ │ │ + cmp fp, r7 │ │ │ │ + orr r3, r9, r3, lsl #8 │ │ │ │ + str r3, [ip], #4 │ │ │ │ + bne c5d08 <__cxa_atexit@plt+0xba4e0> │ │ │ │ + ldr r9, [sp, #16] │ │ │ │ + ldr sl, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + mov r7, fp │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + ldr ip, [sp, #40] @ 0x28 │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr sl, [sp, #36] @ 0x24 │ │ │ │ + str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + add r8, lr, #80 @ 0x50 │ │ │ │ + cmp r4, r8 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r8, [sp, #16] │ │ │ │ + bcc c6028 <__cxa_atexit@plt+0xba800> │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + ldm r4, {r2, r7} │ │ │ │ + str ip, [r4, #4] │ │ │ │ + str sl, [r4, #8] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ + ldr ip, [r5] │ │ │ │ + stm r5, {r1, fp} │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ + str r7, [r1, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #668] @ c6084 <__cxa_atexit@plt+0xba85c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [lr, #40]! @ 0x28 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + str r8, [lr, #40] @ 0x28 │ │ │ │ + str r6, [lr, #16] │ │ │ │ + str r1, [lr, #8] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str ip, [lr, #24] │ │ │ │ + str r0, [lr, #36] @ 0x24 │ │ │ │ + str r1, [lr, #12] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + mov r8, lr │ │ │ │ + str r1, [lr, #20] │ │ │ │ + ldr r7, [pc, #616] @ c6088 <__cxa_atexit@plt+0xba860> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b c5ff0 <__cxa_atexit@plt+0xba7c8> │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldr sl, [sp, #48] @ 0x30 │ │ │ │ + ldr r9, [sp, #64] @ 0x40 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + ldr ip, [sp, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ + add r4, lr, #80 @ 0x50 │ │ │ │ + cmp r2, r4 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str ip, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r4, [sp] │ │ │ │ + bcc c6040 <__cxa_atexit@plt+0xba818> │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldm r4, {r2, r7} │ │ │ │ + str r1, [r4, #4] │ │ │ │ + str r3, [r4, #8] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r4, [r5] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + stm r5, {r6, fp} │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #452] @ c6098 <__cxa_atexit@plt+0xba870> │ │ │ │ add r2, pc, r2 │ │ │ │ - b c5c58 <__cxa_atexit@plt+0xba430> │ │ │ │ - ldr r2, [pc, #104] @ c5cbc <__cxa_atexit@plt+0xba494> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + str r2, [lr, #40]! @ 0x28 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str r9, [lr, #8] │ │ │ │ + str ip, [lr, #12] │ │ │ │ + str r2, [lr, #16] │ │ │ │ + str r8, [lr, #20] │ │ │ │ + str r4, [lr, #24] │ │ │ │ + str r0, [lr, #36] @ 0x24 │ │ │ │ + str r1, [lr, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #412] @ c609c <__cxa_atexit@plt+0xba874> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #52] @ 0x34 │ │ │ │ + ldr r6, [sp] │ │ │ │ + b c5fe4 <__cxa_atexit@plt+0xba7bc> │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr ip, [sp, #60] @ 0x3c │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r9, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add r6, lr, #80 @ 0x50 │ │ │ │ + cmp r4, r6 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + str ip, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + bcc c6058 <__cxa_atexit@plt+0xba830> │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr sl, [r4] │ │ │ │ + ldr r7, [r4, #4] │ │ │ │ + str r1, [r4, #4] │ │ │ │ + str r2, [r4, #8] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r4, [r5] │ │ │ │ + stm r5, {r9, fp} │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #220] @ c608c <__cxa_atexit@plt+0xba864> │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi c5ca4 <__cxa_atexit@plt+0xba47c> │ │ │ │ - ldr r7, [pc, #76] @ c5cb8 <__cxa_atexit@plt+0xba490> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq c5c84 <__cxa_atexit@plt+0xba45c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b c1a2c <__cxa_atexit@plt+0xb6204> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str r2, [lr, #40]! @ 0x28 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str ip, [lr, #12] │ │ │ │ + str r8, [lr, #20] │ │ │ │ + str r2, [lr, #8] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str r4, [lr, #24] │ │ │ │ + str r0, [lr, #36] @ 0x24 │ │ │ │ + str r2, [lr, #16] │ │ │ │ + str r1, [lr, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #176] @ c6090 <__cxa_atexit@plt+0xba868> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #52] @ 0x34 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r9, [sp, #16] │ │ │ │ + mov r8, lr │ │ │ │ + ldr sl, [sp, #20] │ │ │ │ + ldr fp, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #20] @ c5cc0 <__cxa_atexit@plt+0xba498> │ │ │ │ + mov r6, lr │ │ │ │ + b c6010 <__cxa_atexit@plt+0xba7e8> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #144] @ c60a8 <__cxa_atexit@plt+0xba880> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xffffbdb8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - sbcseq fp, sl, r8, lsr r2 │ │ │ │ - sbcseq fp, sl, r4, lsl #9 │ │ │ │ - sbcseq fp, sl, r0, lsl #9 │ │ │ │ - rsceq r0, r9, r8, lsl r4 │ │ │ │ - strdeq r0, [r9], #60 @ 0x3c @ │ │ │ │ - sbcseq fp, sl, r4, lsl #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c5d00 <__cxa_atexit@plt+0xba4d8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c5d18 <__cxa_atexit@plt+0xba4f0> │ │ │ │ - ldr r0, [pc, #16] @ c5d1c <__cxa_atexit@plt+0xba4f4> │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #116] @ c60a4 <__cxa_atexit@plt+0xba87c> │ │ │ │ + ldr r4, [sp, #52] @ 0x34 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - sbcseq fp, sl, r0, asr r3 │ │ │ │ - sbcseq fp, sl, ip, asr #6 │ │ │ │ - sbcseq fp, sl, r8, lsr r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c5d4c <__cxa_atexit@plt+0xba524> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c5d64 <__cxa_atexit@plt+0xba53c> │ │ │ │ - ldr r0, [pc, #16] @ c5d68 <__cxa_atexit@plt+0xba540> │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + b c6068 <__cxa_atexit@plt+0xba840> │ │ │ │ + ldr r7, [pc, #88] @ c60a0 <__cxa_atexit@plt+0xba878> │ │ │ │ + ldr r4, [sp, #52] @ 0x34 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - sbcseq fp, sl, r4, lsl #6 │ │ │ │ - sbcseq fp, sl, r0, lsl #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5da0 <__cxa_atexit@plt+0xba578> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c5da8 <__cxa_atexit@plt+0xba580> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r0, r9, r8, ror #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5e24 <__cxa_atexit@plt+0xba5fc> │ │ │ │ - ldr r2, [pc, #116] @ c5e40 <__cxa_atexit@plt+0xba618> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ - beq c5e18 <__cxa_atexit@plt+0xba5f0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc c5e2c <__cxa_atexit@plt+0xba604> │ │ │ │ - ldr r3, [pc, #72] @ c5e44 <__cxa_atexit@plt+0xba61c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r6, [sp] │ │ │ │ + b c6068 <__cxa_atexit@plt+0xba840> │ │ │ │ + ldr r7, [pc, #52] @ c6094 <__cxa_atexit@plt+0xba86c> │ │ │ │ + ldr r4, [sp, #52] @ 0x34 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #56] @ 0x38 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r0, r9, r4, lsl r7 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + ldrdeq r0, [r9], #88 @ 0x58 @ │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + rsceq r0, r9, ip, lsl r4 │ │ │ │ + andeq r0, r0, r0, ror r2 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + strdeq r0, [r9], #76 @ 0x4c @ │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + sbcseq fp, sl, r4, lsr #13 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c619c <__cxa_atexit@plt+0xba974> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c61b4 <__cxa_atexit@plt+0xba98c> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c61b8 <__cxa_atexit@plt+0xba990> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #24] @ c61bc <__cxa_atexit@plt+0xba994> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + rsceq r0, r9, r4, ror r2 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c62b0 <__cxa_atexit@plt+0xbaa88> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c62c8 <__cxa_atexit@plt+0xbaaa0> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c62cc <__cxa_atexit@plt+0xbaaa4> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r3, [pc, #24] @ c62d0 <__cxa_atexit@plt+0xbaaa8> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff8b0 │ │ │ │ + rsceq r0, r9, r4, ror #2 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + mulseq pc, r1, ip @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c5e8c <__cxa_atexit@plt+0xba664> │ │ │ │ - ldr r3, [pc, #44] @ c5e98 <__cxa_atexit@plt+0xba670> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ + bcc c63c4 <__cxa_atexit@plt+0xbab9c> │ │ │ │ + add r7, r5, #28 │ │ │ │ + ldr r3, [pc, #224] @ c63dc <__cxa_atexit@plt+0xbabb4> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5efc <__cxa_atexit@plt+0xba6d4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ c5f18 <__cxa_atexit@plt+0xba6f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stm sp, {r1, r2} │ │ │ │ + ldr r2, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r3, r8, #12 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stm r3, {r1, sl, lr} │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r7] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str fp, [r8, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [pc, #56] @ c63e0 <__cxa_atexit@plt+0xbabb8> │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r9, [sp, #20] │ │ │ │ + ldr sl, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ c63e4 <__cxa_atexit@plt+0xbabbc> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff6e0 │ │ │ │ + rsceq r0, r9, r0, asr r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c5f04 <__cxa_atexit@plt+0xba6dc> │ │ │ │ - ldr r7, [pc, #68] @ c5f1c <__cxa_atexit@plt+0xba6f4> │ │ │ │ + bhi c64bc <__cxa_atexit@plt+0xbac94> │ │ │ │ + ldr r3, [pc, #196] @ c64cc <__cxa_atexit@plt+0xbaca4> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq c649c <__cxa_atexit@plt+0xbac74> │ │ │ │ + ldr r1, [r8, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r0, [r8, #23] │ │ │ │ + ldr r3, [r8, #19] │ │ │ │ + str r1, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r0, [r8, #31] │ │ │ │ + ldr r3, [pc, #124] @ c64d0 <__cxa_atexit@plt+0xbaca8> │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c5ef0 <__cxa_atexit@plt+0xba6c8> │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str sl, [r7, #-4] │ │ │ │ + beq c64ac <__cxa_atexit@plt+0xbac84> │ │ │ │ + ldr r0, [pc, #84] @ c64d4 <__cxa_atexit@plt+0xbacac> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b b9cd8 <__cxa_atexit@plt+0xae4b0> │ │ │ │ + mov r9, lr │ │ │ │ + b c5c2c <__cxa_atexit@plt+0xba404> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c5f20 <__cxa_atexit@plt+0xba6f8> │ │ │ │ + ldr r7, [pc, #20] @ c64d8 <__cxa_atexit@plt+0xbacb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r0, r9, r8, lsr r1 │ │ │ │ - @ instruction: 0xffff3df8 │ │ │ │ - sbcseq sl, sl, r8, lsl ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5f9c <__cxa_atexit@plt+0xba774> │ │ │ │ - ldr r2, [pc, #116] @ c5fb8 <__cxa_atexit@plt+0xba790> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + sbcseq fp, sl, r0, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #84] @ c6568 <__cxa_atexit@plt+0xbad40> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq c5f90 <__cxa_atexit@plt+0xba768> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc c5fa4 <__cxa_atexit@plt+0xba77c> │ │ │ │ - ldr r3, [pc, #72] @ c5fbc <__cxa_atexit@plt+0xba794> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq c655c <__cxa_atexit@plt+0xbad34> │ │ │ │ + ldr r3, [pc, #32] @ c656c <__cxa_atexit@plt+0xbad44> │ │ │ │ + str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5c2c <__cxa_atexit@plt+0xba404> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r1, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c6004 <__cxa_atexit@plt+0xba7dc> │ │ │ │ - ldr r3, [pc, #44] @ c6010 <__cxa_atexit@plt+0xba7e8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ c659c <__cxa_atexit@plt+0xbad74> │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b c5c2c <__cxa_atexit@plt+0xba404> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c6074 <__cxa_atexit@plt+0xba84c> │ │ │ │ - ldr r3, [pc, #80] @ c608c <__cxa_atexit@plt+0xba864> │ │ │ │ - ldr r2, [pc, #80] @ c6090 <__cxa_atexit@plt+0xba868> │ │ │ │ - ldr lr, [pc, #80] @ c6094 <__cxa_atexit@plt+0xba86c> │ │ │ │ - sub r1, r6, #30 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - add r3, r7, #16 │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stm r3, {r2, r8, r9, lr} │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c6638 <__cxa_atexit@plt+0xbae10> │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + ldr r0, [pc, #92] @ c6650 <__cxa_atexit@plt+0xbae28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [pc, #72] @ c6654 <__cxa_atexit@plt+0xbae2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ + stmib r3, {r7, sl} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c6098 <__cxa_atexit@plt+0xba870> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #24] @ c6658 <__cxa_atexit@plt+0xbae30> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq pc, r8, r0, ror sl @ │ │ │ │ + rsceq pc, r8, ip, asr #27 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r3, r0, sl, asr #28 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + mov fp, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c66f8 <__cxa_atexit@plt+0xbaed0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add ip, r5, #20 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldm ip, {r2, r4, sl, ip} │ │ │ │ + ldr lr, [pc, #112] @ c6718 <__cxa_atexit@plt+0xbaef0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [pc, #96] @ c671c <__cxa_atexit@plt+0xbaef4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + str r8, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r7, r9} │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ + add r1, r3, #20 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + stm r1, {r2, r4, sl, ip, lr} │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - rsceq r0, r9, r0, asr r3 │ │ │ │ - ldrsheq sl, [sl], #244 @ 0xf4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r4, [pc, #32] @ c6720 <__cxa_atexit@plt+0xbaef8> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [fp, #828] @ 0x33c │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r0 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + strhteq pc, [r8], #156 @ 0x9c @ │ │ │ │ + rsceq pc, r8, ip, lsl sp @ │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b c63f4 <__cxa_atexit@plt+0xbabcc> │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c60e8 <__cxa_atexit@plt+0xba8c0> │ │ │ │ - ldr r7, [pc, #52] @ c60f8 <__cxa_atexit@plt+0xba8d0> │ │ │ │ + bhi c6808 <__cxa_atexit@plt+0xbafe0> │ │ │ │ + ldr r3, [pc, #196] @ c6818 <__cxa_atexit@plt+0xbaff0> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq c67e8 <__cxa_atexit@plt+0xbafc0> │ │ │ │ + ldr r1, [r8, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r0, [r8, #23] │ │ │ │ + ldr r3, [r8, #19] │ │ │ │ + str r1, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r0, [r8, #31] │ │ │ │ + ldr r3, [pc, #124] @ c681c <__cxa_atexit@plt+0xbaff4> │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c60dc <__cxa_atexit@plt+0xba8b4> │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str sl, [r7, #-4] │ │ │ │ + beq c67f8 <__cxa_atexit@plt+0xbafd0> │ │ │ │ + ldr r0, [pc, #84] @ c6820 <__cxa_atexit@plt+0xbaff8> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b b9cd8 <__cxa_atexit@plt+0xae4b0> │ │ │ │ + mov r9, lr │ │ │ │ + b c5c2c <__cxa_atexit@plt+0xba404> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c60fc <__cxa_atexit@plt+0xba8d4> │ │ │ │ + ldr r7, [pc, #20] @ c6824 <__cxa_atexit@plt+0xbaffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff3c0c │ │ │ │ - sbcseq sl, sl, r8, lsr sl │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + ldrheq sl, [sl], #236 @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 7f20a8 <__cxa_atexit@plt+0x7e6880> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6174 <__cxa_atexit@plt+0xba94c> │ │ │ │ - ldr r1, [pc, #72] @ c617c <__cxa_atexit@plt+0xba954> │ │ │ │ - ldr r0, [pc, #72] @ c6180 <__cxa_atexit@plt+0xba958> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ - beq c6164 <__cxa_atexit@plt+0xba93c> │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r2] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #84] @ c68b4 <__cxa_atexit@plt+0xbb08c> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq c68a8 <__cxa_atexit@plt+0xbb080> │ │ │ │ + ldr r3, [pc, #32] @ c68b8 <__cxa_atexit@plt+0xbb090> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5c2c <__cxa_atexit@plt+0xba404> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - strhteq pc, [r8], #236 @ 0xec @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r1, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + ldr r3, [pc, #28] @ c68e8 <__cxa_atexit@plt+0xbb0c0> │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b c5c2c <__cxa_atexit@plt+0xba404> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c6208 <__cxa_atexit@plt+0xba9e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c6214 <__cxa_atexit@plt+0xba9ec> │ │ │ │ - ldr lr, [pc, #84] @ c6224 <__cxa_atexit@plt+0xba9fc> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr ip, [pc, #72] @ c6228 <__cxa_atexit@plt+0xbaa00> │ │ │ │ - add lr, pc, lr │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c697c <__cxa_atexit@plt+0xbb154> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r2, #28]! │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + str r7, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r5, [r5, #20] │ │ │ │ + ldr ip, [pc, #80] @ c6994 <__cxa_atexit@plt+0xbb16c> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + sub r9, r6, #31 │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r2, [pc, #20] @ c6998 <__cxa_atexit@plt+0xbb170> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + smlaleq pc, r8, r4, sl @ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r3, r0, sl, asr #28 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + mov r8, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c6a24 <__cxa_atexit@plt+0xbb1fc> │ │ │ │ + ldr r7, [r5, #44]! @ 0x2c │ │ │ │ + sub lr, r5, #28 │ │ │ │ + ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldm lr, {r0, r1, sl, lr} │ │ │ │ + str r7, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-12] │ │ │ │ + ldmdb r5, {r4, r7} │ │ │ │ + ldr ip, [pc, #80] @ c6a40 <__cxa_atexit@plt+0xbb218> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + str fp, [r3, #32] │ │ │ │ + mov r4, r8 │ │ │ │ + sub r9, r6, #31 │ │ │ │ + ldm sp, {r8, fp} │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - rsceq pc, r8, ip, ror lr @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r4, [pc, #24] @ c6a44 <__cxa_atexit@plt+0xbb21c> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r8, #828] @ 0x33c │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq pc, r8, r8, ror #19 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + ldrsbeq sl, [sl], #180 @ 0xb4 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c6284 <__cxa_atexit@plt+0xbaa5c> │ │ │ │ - ldr r1, [pc, #68] @ c628c <__cxa_atexit@plt+0xbaa64> │ │ │ │ - ldr r0, [pc, #68] @ c6290 <__cxa_atexit@plt+0xbaa68> │ │ │ │ + bhi c6a94 <__cxa_atexit@plt+0xbb26c> │ │ │ │ + ldr r3, [pc, #48] @ c6a9c <__cxa_atexit@plt+0xbb274> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r9} │ │ │ │ + beq c6a88 <__cxa_atexit@plt+0xbb260> │ │ │ │ + mov r7, r8 │ │ │ │ + b c6aac <__cxa_atexit@plt+0xbb284> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + sbcseq sl, sl, r0, lsl #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add sl, r7, #23 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r1, [pc, #128] @ c6b58 <__cxa_atexit@plt+0xbb330> │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq c6274 <__cxa_atexit@plt+0xbaa4c> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r1, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + stmda r5, {r2, r9, sl, lr} │ │ │ │ + beq c6b40 <__cxa_atexit@plt+0xbb318> │ │ │ │ + ldr r3, [pc, #92] @ c6b5c <__cxa_atexit@plt+0xbb334> │ │ │ │ + add ip, r7, #15 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-60]! @ 0xffffffc4 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r5, #64] @ 0x40 │ │ │ │ + ldm ip, {r0, r1, r2, sl, ip} │ │ │ │ + str r8, [r5, #8] │ │ │ │ + add r8, r5, #12 │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + tst r3, #3 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + stm r8, {r0, r1, r2, sl, ip, lr} │ │ │ │ + str r7, [r5, #64] @ 0x40 │ │ │ │ + beq c6b4c <__cxa_atexit@plt+0xbb324> │ │ │ │ + mov r7, r3 │ │ │ │ + b c6bc8 <__cxa_atexit@plt+0xbb3a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq pc, r8, r8, lsr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + sbcseq sl, sl, r0, asr #21 │ │ │ │ + andeq r2, r0, r9, asr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + add ip, r3, #15 │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr r8, [r3, #7] │ │ │ │ + ldr lr, [r3, #11] │ │ │ │ + ldm ip, {r0, r1, r2, sl, ip} │ │ │ │ + ldr r3, [pc, #36] @ c6bb8 <__cxa_atexit@plt+0xbb390> │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r0, r1, r2, sl, ip, lr} │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6bb0 <__cxa_atexit@plt+0xbb388> │ │ │ │ + b c6bc8 <__cxa_atexit@plt+0xbb3a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq sl, sl, r4, ror #20 │ │ │ │ + mlaeq r7, r1, pc, sp @ │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #48] @ 0x30 │ │ │ │ + add r8, r5, #36 @ 0x24 │ │ │ │ + ldr ip, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r9, [r5, #60] @ 0x3c │ │ │ │ + ldr lr, [r5, #68] @ 0x44 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + and r3, r7, #3 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + add sl, r6, #24 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq c6c7c <__cxa_atexit@plt+0xbb454> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c6ccc <__cxa_atexit@plt+0xbb4a4> │ │ │ │ + add r3, sp, #28 │ │ │ │ + stm r3, {r0, r1, r2, fp} │ │ │ │ + add r1, r5, #16 │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldrd r0, [r1] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr fp, [r5, #32] │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r1, [sp, #24] │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne c6d00 <__cxa_atexit@plt+0xbb4d8> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c6dc8 <__cxa_atexit@plt+0xbb5a0> │ │ │ │ + ldrb r7, [ip, lr] │ │ │ │ + sxtb r1, r7 │ │ │ │ + cmn r1, #1 │ │ │ │ + ble c6db4 <__cxa_atexit@plt+0xbb58c> │ │ │ │ + lsl r1, r2, #2 │ │ │ │ + b c6d14 <__cxa_atexit@plt+0xbb4ec> │ │ │ │ + str ip, [sp, #40] @ 0x28 │ │ │ │ + mov ip, r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c6dd4 <__cxa_atexit@plt+0xbb5ac> │ │ │ │ + str r8, [sl] │ │ │ │ + ldr r0, [pc, #340] @ c6df4 <__cxa_atexit@plt+0xbb5cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + stmib r6, {r0, r9, ip, lr} │ │ │ │ + ldr r0, [r5, #72]! @ 0x48 │ │ │ │ + str r7, [sl, #4] │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #32] │ │ │ │ + b c6da8 <__cxa_atexit@plt+0xbb580> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c6ddc <__cxa_atexit@plt+0xbb5b4> │ │ │ │ + ldrb r2, [ip, lr] │ │ │ │ + ldr r1, [pc, #264] @ c6df0 <__cxa_atexit@plt+0xbb5c8> │ │ │ │ + add r5, r5, #72 @ 0x48 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 942f24 <__cxa_atexit@plt+0x9376fc> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c6dc8 <__cxa_atexit@plt+0xbb5a0> │ │ │ │ + mov r7, #253 @ 0xfd │ │ │ │ + lsl r1, r2, #2 │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + ldr r0, [r5, #72]! @ 0x48 │ │ │ │ + str r0, [sp] │ │ │ │ + str r7, [r1, fp] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r8, [sl, #36] @ 0x24 │ │ │ │ + sub r8, r3, #67 @ 0x43 │ │ │ │ + strd r0, [sl] │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + str r0, [sl, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #168] @ c6dec <__cxa_atexit@plt+0xbb5c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + str r7, [r6, #56] @ 0x38 │ │ │ │ + add r7, ip, #1 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str fp, [r6, #16] │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #31 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #72]! @ 0x48 │ │ │ │ + lsl r1, r2, #2 │ │ │ │ + str r0, [sp] │ │ │ │ + orr r7, r7, #56320 @ 0xdc00 │ │ │ │ + b c6d1c <__cxa_atexit@plt+0xbb4f4> │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + b c6de0 <__cxa_atexit@plt+0xbb5b8> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + b c6de0 <__cxa_atexit@plt+0xbb5b8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smlaleq pc, r8, r4, r6 @ │ │ │ │ + rsceq pc, r8, r0, asr r3 @ │ │ │ │ + rsceq pc, r8, r8, lsr r7 @ │ │ │ │ + sbcseq sl, sl, r4, lsr #16 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi c6314 <__cxa_atexit@plt+0xbaaec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c6320 <__cxa_atexit@plt+0xbaaf8> │ │ │ │ - ldr lr, [pc, #80] @ c6330 <__cxa_atexit@plt+0xbab08> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr sl, [pc, #68] @ c6334 <__cxa_atexit@plt+0xbab0c> │ │ │ │ + bhi c6e70 <__cxa_atexit@plt+0xbb648> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c6e78 <__cxa_atexit@plt+0xbb650> │ │ │ │ + ldr r7, [pc, #100] @ c6e94 <__cxa_atexit@plt+0xbb66c> │ │ │ │ + ldr r1, [pc, #100] @ c6e98 <__cxa_atexit@plt+0xbb670> │ │ │ │ + ldr lr, [pc, #100] @ c6e9c <__cxa_atexit@plt+0xbb674> │ │ │ │ + ldr r9, [pc, #100] @ c6ea0 <__cxa_atexit@plt+0xbb678> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, r1, #2 │ │ │ │ + add r9, r9, #1 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + add r7, lr, #3 │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov sl, r9 │ │ │ │ bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b c6e80 <__cxa_atexit@plt+0xbb658> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ c6e90 <__cxa_atexit@plt+0xbb668> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - rsceq pc, r8, ip, ror #26 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + sbcseq sl, sl, r8, asr #16 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + sbcseq sl, sl, r8, ror #11 │ │ │ │ + sbcseq sl, sl, ip, ror r8 │ │ │ │ + sbcseq sl, sl, r4, ror #11 │ │ │ │ + sbcseq sl, sl, r4, lsr #16 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - mov ip, fp │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c63dc <__cxa_atexit@plt+0xbabb4> │ │ │ │ - ldr r3, [pc, #148] @ c63f8 <__cxa_atexit@plt+0xbabd0> │ │ │ │ - ldr fp, [pc, #148] @ c63fc <__cxa_atexit@plt+0xbabd4> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - sub lr, r6, #55 @ 0x37 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - str fp, [r7, #52] @ 0x34 │ │ │ │ - str sl, [r7, #40] @ 0x28 │ │ │ │ - str r8, [r7, #44] @ 0x2c │ │ │ │ - str lr, [r7, #48] @ 0x30 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ - str r1, [r7, #60] @ 0x3c │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [pc, #96] @ c6400 <__cxa_atexit@plt+0xbabd8> │ │ │ │ - sub r3, r6, #47 @ 0x2f │ │ │ │ - mov fp, ip │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r7, {r1, r9} │ │ │ │ - ldr r1, [pc, #80] @ c6404 <__cxa_atexit@plt+0xbabdc> │ │ │ │ - str r9, [r7, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ c6408 <__cxa_atexit@plt+0xbabe0> │ │ │ │ - str sl, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub lr, r5, #24 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi c6f68 <__cxa_atexit@plt+0xbb740> │ │ │ │ + ldr r0, [pc, #248] @ c6fc0 <__cxa_atexit@plt+0xbb798> │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-4]! │ │ │ │ + sub r0, r1, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi c6f78 <__cxa_atexit@plt+0xbb750> │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc c6f80 <__cxa_atexit@plt+0xbb758> │ │ │ │ + ldr r0, [pc, #208] @ c6fc4 <__cxa_atexit@plt+0xbb79c> │ │ │ │ + ldr r1, [pc, #208] @ c6fc8 <__cxa_atexit@plt+0xbb7a0> │ │ │ │ + ldr r7, [pc, #208] @ c6fcc <__cxa_atexit@plt+0xbb7a4> │ │ │ │ + ldr sl, [pc, #208] @ c6fd0 <__cxa_atexit@plt+0xbb7a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #40] @ c640c <__cxa_atexit@plt+0xbabe4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov fp, ip │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - rsceq r0, r9, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - smullseq sl, sl, r0, ip @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c647c <__cxa_atexit@plt+0xbac54> │ │ │ │ - ldr r2, [pc, #104] @ c649c <__cxa_atexit@plt+0xbac74> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bhi c6488 <__cxa_atexit@plt+0xbac60> │ │ │ │ - ldr r7, [pc, #72] @ c64a0 <__cxa_atexit@plt+0xbac78> │ │ │ │ - tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c6470 <__cxa_atexit@plt+0xbac48> │ │ │ │ - mov r7, r9 │ │ │ │ - b b9cd8 <__cxa_atexit@plt+0xae4b0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r2, r3, #1 │ │ │ │ + stmib r6, {r0, r8} │ │ │ │ + add r0, sl, #1 │ │ │ │ + add r3, r6, #32 │ │ │ │ + add r1, r1, #2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + cmp r9, r3 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + bcc c6fa0 <__cxa_atexit@plt+0xbb778> │ │ │ │ + ldr lr, [pc, #160] @ c6fe0 <__cxa_atexit@plt+0xbb7b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #108] @ c6fdc <__cxa_atexit@plt+0xbb7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c64a4 <__cxa_atexit@plt+0xbac7c> │ │ │ │ + mov r3, r6 │ │ │ │ + b c6f88 <__cxa_atexit@plt+0xbb760> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ c6fd8 <__cxa_atexit@plt+0xbb7b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffff3878 │ │ │ │ - smullseq sl, sl, r4, r6 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [pc, #44] @ c6fd4 <__cxa_atexit@plt+0xbb7ac> │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #24 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [lr] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xfffffb4c │ │ │ │ + sbcseq sl, sl, r4, lsr #10 │ │ │ │ + sbcseq sl, sl, ip, asr #15 │ │ │ │ + sbcseq sl, sl, ip, lsl r5 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + sbcseq sl, sl, ip, lsr r7 │ │ │ │ + sbcseq sl, sl, r8, ror #14 │ │ │ │ + rsceq pc, r8, r0, asr #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c64c8 <__cxa_atexit@plt+0xbaca0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ str r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - rsceq pc, r8, r4, lsr #23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6508 <__cxa_atexit@plt+0xbace0> │ │ │ │ - ldr r2, [pc, #36] @ c6514 <__cxa_atexit@plt+0xbacec> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f20a8 <__cxa_atexit@plt+0x7e6880> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c7028 <__cxa_atexit@plt+0xbb800> │ │ │ │ + ldr r2, [pc, #48] @ c7040 <__cxa_atexit@plt+0xbb818> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #20] @ c7044 <__cxa_atexit@plt+0xbb81c> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + strdeq pc, [r8], #48 @ 0x30 @ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c6538 <__cxa_atexit@plt+0xbad10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c709c <__cxa_atexit@plt+0xbb874> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #68] @ c70b4 <__cxa_atexit@plt+0xbb88c> │ │ │ │ + sub r8, r5, #16 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r8, {r1, r7, r8} │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ c70b8 <__cxa_atexit@plt+0xbb890> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - rsceq pc, r8, r4, lsr fp @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6598 <__cxa_atexit@plt+0xbad70> │ │ │ │ - ldr r1, [pc, #72] @ c65a0 <__cxa_atexit@plt+0xbad78> │ │ │ │ - ldr r0, [pc, #72] @ c65a4 <__cxa_atexit@plt+0xbad7c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ - beq c6588 <__cxa_atexit@plt+0xbad60> │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - smlaleq pc, r8, r8, sl @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq pc, r8, ip, lsl #7 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + sbcseq sl, sl, r4, lsl r6 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b c6eb4 <__cxa_atexit@plt+0xbb68c> │ │ │ │ + ldrheq sl, [sl], #84 @ 0x54 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c6630 <__cxa_atexit@plt+0xbae08> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c663c <__cxa_atexit@plt+0xbae14> │ │ │ │ - ldr lr, [pc, #88] @ c664c <__cxa_atexit@plt+0xbae24> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr ip, [pc, #76] @ c6650 <__cxa_atexit@plt+0xbae28> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c7158 <__cxa_atexit@plt+0xbb930> │ │ │ │ + ldr r7, [pc, #112] @ c7170 <__cxa_atexit@plt+0xbb948> │ │ │ │ + ldr r2, [pc, #112] @ c7174 <__cxa_atexit@plt+0xbb94c> │ │ │ │ + ldr sl, [pc, #112] @ c7178 <__cxa_atexit@plt+0xbb950> │ │ │ │ + ldr lr, [pc, #112] @ c717c <__cxa_atexit@plt+0xbb954> │ │ │ │ + ldr r9, [pc, #112] @ c7180 <__cxa_atexit@plt+0xbb958> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add sl, pc, sl │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add r0, sl, #3 │ │ │ │ + add lr, r3, #16 │ │ │ │ + sub r1, r6, #25 │ │ │ │ str r8, [r3, #8] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ str r9, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #36] @ c7184 <__cxa_atexit@plt+0xbb95c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - rsceq pc, r8, r8, asr sl @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c66ac <__cxa_atexit@plt+0xbae84> │ │ │ │ - ldr r1, [pc, #68] @ c66b4 <__cxa_atexit@plt+0xbae8c> │ │ │ │ - ldr r0, [pc, #68] @ c66b8 <__cxa_atexit@plt+0xbae90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq c669c <__cxa_atexit@plt+0xbae74> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq pc, r8, r0, lsl #19 │ │ │ │ + sbcseq sl, sl, r4, lsl r3 │ │ │ │ + sbcseq sl, sl, r0, lsl r3 │ │ │ │ + sbcseq sl, sl, r8, ror #10 │ │ │ │ + @ instruction: 0xffffe594 │ │ │ │ + rsceq pc, r8, r4, ror #5 │ │ │ │ + sbcseq sl, sl, r8, lsr #10 │ │ │ │ + sbcseq sl, sl, r8, asr #10 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b c6eb4 <__cxa_atexit@plt+0xbb68c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c6740 <__cxa_atexit@plt+0xbaf18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c674c <__cxa_atexit@plt+0xbaf24> │ │ │ │ - ldr lr, [pc, #84] @ c675c <__cxa_atexit@plt+0xbaf34> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr sl, [pc, #72] @ c6760 <__cxa_atexit@plt+0xbaf38> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - rsceq pc, r8, r4, asr #18 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c6808 <__cxa_atexit@plt+0xbafe0> │ │ │ │ - ldr r2, [pc, #148] @ c6820 <__cxa_atexit@plt+0xbaff8> │ │ │ │ - sub lr, r6, #51 @ 0x33 │ │ │ │ - mov r3, r5 │ │ │ │ - sub ip, r6, #38 @ 0x26 │ │ │ │ - sub r0, r6, #63 @ 0x3f │ │ │ │ - str lr, [r7, #40] @ 0x28 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, r7, #44 @ 0x2c │ │ │ │ - ldr r5, [r5] │ │ │ │ - str ip, [r7, #68] @ 0x44 │ │ │ │ - stm lr, {r2, r5, r9} │ │ │ │ - str r9, [r7, #36] @ 0x24 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - ldr r2, [pc, #96] @ c6824 <__cxa_atexit@plt+0xbaffc> │ │ │ │ - sub ip, r6, #23 │ │ │ │ - add lr, r7, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str ip, [r7, #64] @ 0x40 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #76] @ c6828 <__cxa_atexit@plt+0xbb000> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - ldr r2, [pc, #68] @ c682c <__cxa_atexit@plt+0xbb004> │ │ │ │ + bcc c7208 <__cxa_atexit@plt+0xbb9e0> │ │ │ │ + ldr r9, [pc, #88] @ c7220 <__cxa_atexit@plt+0xbb9f8> │ │ │ │ + ldr r2, [pc, #88] @ c7224 <__cxa_atexit@plt+0xbb9fc> │ │ │ │ + ldr lr, [pc, #88] @ c7228 <__cxa_atexit@plt+0xbba00> │ │ │ │ + ldr sl, [pc, #88] @ c722c <__cxa_atexit@plt+0xbba04> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - ldr r2, [pc, #60] @ c6830 <__cxa_atexit@plt+0xbb008> │ │ │ │ - str r5, [r7, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #36] @ c6834 <__cxa_atexit@plt+0xbb00c> │ │ │ │ + sub r3, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r2, r8, r9} │ │ │ │ + add r2, r7, #16 │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r2, {r8, sl, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ c7230 <__cxa_atexit@plt+0xbba08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - ldrdeq pc, [r8], #180 @ 0xb4 @ │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - sbcseq sl, sl, r8, ror #16 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + sbcseq sl, sl, r0, lsl r2 │ │ │ │ + rsceq pc, r8, r4, lsr #4 │ │ │ │ + ldrsbeq sl, [sl], #68 @ 0x44 │ │ │ │ + smullseq sl, sl, r4, r4 @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c687c <__cxa_atexit@plt+0xbb054> │ │ │ │ - ldr r7, [pc, #52] @ c688c <__cxa_atexit@plt+0xbb064> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c6870 <__cxa_atexit@plt+0xbb048> │ │ │ │ - mov r7, r9 │ │ │ │ - b c689c <__cxa_atexit@plt+0xbb074> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c6890 <__cxa_atexit@plt+0xbb068> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq sl, [sl], #124 @ 0x7c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [pc, #256] @ c69a8 <__cxa_atexit@plt+0xbb180> │ │ │ │ - ldr sl, [pc, #256] @ c69ac <__cxa_atexit@plt+0xbb184> │ │ │ │ - mov lr, r5 │ │ │ │ - sub ip, r5, #32 │ │ │ │ - mov r2, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r5, lr, r2 │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq c6948 <__cxa_atexit@plt+0xbb120> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq c6930 <__cxa_atexit@plt+0xbb108> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - mov r3, lr │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str r1, [r3, r2]! │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - add r0, ip, r2 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub lr, r5, #24 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi c7304 <__cxa_atexit@plt+0xbbadc> │ │ │ │ + ldr r0, [pc, #272] @ c7368 <__cxa_atexit@plt+0xbbb40> │ │ │ │ + mov r2, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + sub r0, r2, #4 │ │ │ │ cmp fp, r0 │ │ │ │ - str r4, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - bhi c6980 <__cxa_atexit@plt+0xbb158> │ │ │ │ - sub r2, r2, #20 │ │ │ │ - mov r7, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - bne c68bc <__cxa_atexit@plt+0xbb094> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r5, lr, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #124] @ c69b4 <__cxa_atexit@plt+0xbb18c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r3, r6, #12 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c6998 <__cxa_atexit@plt+0xbb170> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #80] @ c69b8 <__cxa_atexit@plt+0xbb190> │ │ │ │ + bhi c7314 <__cxa_atexit@plt+0xbbaec> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc c731c <__cxa_atexit@plt+0xbbaf4> │ │ │ │ + ldr r0, [pc, #232] @ c736c <__cxa_atexit@plt+0xbbb44> │ │ │ │ + ldr r7, [pc, #232] @ c7370 <__cxa_atexit@plt+0xbbb48> │ │ │ │ + ldr r9, [pc, #232] @ c7374 <__cxa_atexit@plt+0xbbb4c> │ │ │ │ + ldr r1, [pc, #232] @ c7378 <__cxa_atexit@plt+0xbbb50> │ │ │ │ + ldr r2, [pc, #232] @ c737c <__cxa_atexit@plt+0xbbb54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + sub r1, r3, #1 │ │ │ │ + add r2, r0, #2 │ │ │ │ + add r0, r9, #1 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r8, r3 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + bcc c7348 <__cxa_atexit@plt+0xbbb20> │ │ │ │ + ldr lr, [pc, #180] @ c7390 <__cxa_atexit@plt+0xbbb68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #128] @ c738c <__cxa_atexit@plt+0xbbb64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c69b0 <__cxa_atexit@plt+0xbb188> │ │ │ │ - ldr r4, [sp] │ │ │ │ - sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + b c7324 <__cxa_atexit@plt+0xbbafc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ c7384 <__cxa_atexit@plt+0xbbb5c> │ │ │ │ + ldr r6, [pc, #88] @ c7388 <__cxa_atexit@plt+0xbbb60> │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #48] @ c7380 <__cxa_atexit@plt+0xbbb58> │ │ │ │ + mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xffffffdc │ │ │ │ - ldrsheq sl, [sl], #100 @ 0x64 │ │ │ │ - strhteq pc, [r8], #128 @ 0x80 @ │ │ │ │ - rsceq pc, r8, r8, ror r8 @ │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #24 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [lr] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + sbcseq sl, sl, ip, lsl #3 │ │ │ │ + sbcseq sl, sl, ip, lsr r4 │ │ │ │ + sbcseq sl, sl, ip, lsl #3 │ │ │ │ + @ instruction: 0xfffff7b0 │ │ │ │ + rsceq pc, r8, r8, ror #2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ + sbcseq sl, sl, r0, lsr #7 │ │ │ │ + ldrdeq pc, [r8], #0 @ │ │ │ │ + ldrsheq sl, [sl], #48 @ 0x30 │ │ │ │ + rsceq pc, r8, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ c6a24 <__cxa_atexit@plt+0xbb1fc> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi c6a14 <__cxa_atexit@plt+0xbb1ec> │ │ │ │ - ldr r7, [pc, #56] @ c6a28 <__cxa_atexit@plt+0xbb200> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c6a08 <__cxa_atexit@plt+0xbb1e0> │ │ │ │ - mov r7, r9 │ │ │ │ - b c689c <__cxa_atexit@plt+0xbb074> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c6a2c <__cxa_atexit@plt+0xbb204> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bcc c73d8 <__cxa_atexit@plt+0xbbbb0> │ │ │ │ + ldr r2, [pc, #48] @ c73f0 <__cxa_atexit@plt+0xbbbc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - sbcseq sl, sl, r4, ror #12 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ + ldr r3, [pc, #20] @ c73f4 <__cxa_atexit@plt+0xbbbcc> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq pc, r8, r0, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c6a80 <__cxa_atexit@plt+0xbb258> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #52] @ c6a8c <__cxa_atexit@plt+0xbb264> │ │ │ │ + bcc c744c <__cxa_atexit@plt+0xbbc24> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #68] @ c7464 <__cxa_atexit@plt+0xbbc3c> │ │ │ │ + sub r8, r5, #16 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ + ldm r8, {r1, r7, r8} │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ str lr, [r3, #4] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq pc, r8, r4, r7 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c6afc <__cxa_atexit@plt+0xbb2d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c6b08 <__cxa_atexit@plt+0xbb2e0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ c6b18 <__cxa_atexit@plt+0xbb2f0> │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr lr, [pc, #64] @ c6b1c <__cxa_atexit@plt+0xbb2f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #56] @ c6b20 <__cxa_atexit@plt+0xbb2f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq pc, r8, r0, lsr r5 @ │ │ │ │ - rsceq pc, r8, r4, ror r5 @ │ │ │ │ - rsceq pc, r8, r4, ror r5 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6b70 <__cxa_atexit@plt+0xbb348> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ c6b78 <__cxa_atexit@plt+0xbb350> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ c6b7c <__cxa_atexit@plt+0xbb354> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ c6b80 <__cxa_atexit@plt+0xbb358> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strhteq pc, [r8], #68 @ 0x44 @ │ │ │ │ - rsceq pc, r8, r4, lsl #10 │ │ │ │ - strdeq pc, [r8], #76 @ 0x4c @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + ldr r3, [pc, #20] @ c7468 <__cxa_atexit@plt+0xbbc40> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldrdeq lr, [r8], #252 @ 0xfc @ │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + sbcseq sl, sl, r4, lsr #5 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c6be0 <__cxa_atexit@plt+0xbb3b8> │ │ │ │ - ldr r2, [pc, #68] @ c6be8 <__cxa_atexit@plt+0xbb3c0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq c6bd0 <__cxa_atexit@plt+0xbb3a8> │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r2, #4 │ │ │ │ - ldr r7, [r3, r2] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + bhi c74a0 <__cxa_atexit@plt+0xbbc78> │ │ │ │ + ldr r3, [pc, #32] @ c74b0 <__cxa_atexit@plt+0xbbc88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r9, sl │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + ldr r7, [pc, #12] @ c74b4 <__cxa_atexit@plt+0xbbc8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq sl, sl, ip, ror r2 │ │ │ │ + sbcseq sl, sl, ip, asr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6c7c <__cxa_atexit@plt+0xbb454> │ │ │ │ - ldr r2, [pc, #104] @ c6c9c <__cxa_atexit@plt+0xbb474> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + bne c750c <__cxa_atexit@plt+0xbbce4> │ │ │ │ + ldr r3, [pc, #80] @ c7528 <__cxa_atexit@plt+0xbbd00> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c7520 <__cxa_atexit@plt+0xbbcf8> │ │ │ │ + ldr r2, [pc, #60] @ c752c <__cxa_atexit@plt+0xbbd04> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bhi c6c88 <__cxa_atexit@plt+0xbb460> │ │ │ │ - ldr r7, [pc, #72] @ c6ca0 <__cxa_atexit@plt+0xbb478> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c6c70 <__cxa_atexit@plt+0xbb448> │ │ │ │ - mov r7, r9 │ │ │ │ - b c689c <__cxa_atexit@plt+0xbb074> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c7520 <__cxa_atexit@plt+0xbbcf8> │ │ │ │ + b c7584 <__cxa_atexit@plt+0xbbd5c> │ │ │ │ + ldr r7, [pc, #28] @ c7530 <__cxa_atexit@plt+0xbbd08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c6ca4 <__cxa_atexit@plt+0xbb47c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - sbcseq sl, sl, ip, ror #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c6cc8 <__cxa_atexit@plt+0xbb4a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq lr, r8, r4, lsl fp │ │ │ │ + sbcseq sl, sl, r0, ror #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ c7574 <__cxa_atexit@plt+0xbbd4c> │ │ │ │ + mov r3, r7 │ │ │ │ + and r3, r3, #3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - rsceq pc, r8, r4, lsr #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6d28 <__cxa_atexit@plt+0xbb500> │ │ │ │ - ldr r1, [pc, #72] @ c6d30 <__cxa_atexit@plt+0xbb508> │ │ │ │ - ldr r0, [pc, #72] @ c6d34 <__cxa_atexit@plt+0xbb50c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ - beq c6d18 <__cxa_atexit@plt+0xbb4f0> │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c756c <__cxa_atexit@plt+0xbbd44> │ │ │ │ + b c7584 <__cxa_atexit@plt+0xbbd5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + smullseq sl, sl, ip, r1 @ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne c75f4 <__cxa_atexit@plt+0xbbdcc> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #152] @ c763c <__cxa_atexit@plt+0xbbe14> │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c75e8 <__cxa_atexit@plt+0xbbdc0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c7608 <__cxa_atexit@plt+0xbbde0> │ │ │ │ + ldr r2, [pc, #124] @ c7640 <__cxa_atexit@plt+0xbbe18> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + beq c761c <__cxa_atexit@plt+0xbbdf4> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne c7628 <__cxa_atexit@plt+0xbbe00> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #76] @ c7648 <__cxa_atexit@plt+0xbbe20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq pc, r8, r8, lsl #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c6dc0 <__cxa_atexit@plt+0xbb598> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c6dcc <__cxa_atexit@plt+0xbb5a4> │ │ │ │ - ldr lr, [pc, #88] @ c6ddc <__cxa_atexit@plt+0xbb5b4> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr ip, [pc, #76] @ c6de0 <__cxa_atexit@plt+0xbb5b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #60] @ c764c <__cxa_atexit@plt+0xbbe24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b b054cc <__cxa_atexit@plt+0xaf9ca4> │ │ │ │ + ldr r7, [pc, #20] @ c7644 <__cxa_atexit@plt+0xbbe1c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - rsceq pc, r8, r8, asr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6e3c <__cxa_atexit@plt+0xbb614> │ │ │ │ - ldr r1, [pc, #68] @ c6e44 <__cxa_atexit@plt+0xbb61c> │ │ │ │ - ldr r0, [pc, #68] @ c6e48 <__cxa_atexit@plt+0xbb620> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq c6e2c <__cxa_atexit@plt+0xbb604> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + ldrdeq lr, [r8], #168 @ 0xa8 @ │ │ │ │ + rsceq lr, r8, ip, lsr #20 │ │ │ │ + rsceq lr, r8, ip, lsl sl │ │ │ │ + sbcseq sl, sl, r4, asr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c7698 <__cxa_atexit@plt+0xbbe70> │ │ │ │ + ldr r3, [pc, #92] @ c76cc <__cxa_atexit@plt+0xbbea4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq c76ac <__cxa_atexit@plt+0xbbe84> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne c76b8 <__cxa_atexit@plt+0xbbe90> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #52] @ c76d4 <__cxa_atexit@plt+0xbbeac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq pc, [r8], #16 @ │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b b054cc <__cxa_atexit@plt+0xaf9ca4> │ │ │ │ + ldr r7, [pc, #16] @ c76d0 <__cxa_atexit@plt+0xbbea8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq lr, r8, r8, asr #20 │ │ │ │ + rsceq lr, r8, ip, lsl #19 │ │ │ │ + sbcseq sl, sl, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c7700 <__cxa_atexit@plt+0xbbed8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c6ed0 <__cxa_atexit@plt+0xbb6a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c6edc <__cxa_atexit@plt+0xbb6b4> │ │ │ │ - ldr lr, [pc, #84] @ c6eec <__cxa_atexit@plt+0xbb6c4> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr sl, [pc, #72] @ c6ef0 <__cxa_atexit@plt+0xbb6c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - strhteq pc, [r8], #20 @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #84 @ 0x54 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c6fac <__cxa_atexit@plt+0xbb784> │ │ │ │ - ldr r3, [pc, #168] @ c6fc4 <__cxa_atexit@plt+0xbb79c> │ │ │ │ - ldr ip, [pc, #168] @ c6fc8 <__cxa_atexit@plt+0xbb7a0> │ │ │ │ - ldr r2, [pc, #168] @ c6fcc <__cxa_atexit@plt+0xbb7a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #164] @ c6fd0 <__cxa_atexit@plt+0xbb7a8> │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #39 @ 0x27 │ │ │ │ - ldr lr, [r5] │ │ │ │ - str r3, [r7, #80] @ 0x50 │ │ │ │ - mov r3, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r0, r6, #51 @ 0x33 │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - str lr, [r7, #56] @ 0x38 │ │ │ │ - str lr, [r7, #72] @ 0x48 │ │ │ │ - str r9, [r7, #60] @ 0x3c │ │ │ │ - str r0, [r7, #64] @ 0x40 │ │ │ │ - str r2, [r7, #68] @ 0x44 │ │ │ │ - str r9, [r7, #76] @ 0x4c │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str ip, [r7, #28] │ │ │ │ - str r7, [r7, #32] │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #76] @ c6fd4 <__cxa_atexit@plt+0xbb7ac> │ │ │ │ - add lr, r7, #40 @ 0x28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - ldr r3, [pc, #64] @ c6fd8 <__cxa_atexit@plt+0xbb7b0> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r8, r6, #26 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #52] @ 0x34 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c6fdc <__cxa_atexit@plt+0xbb7b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #84 @ 0x54 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b b054cc <__cxa_atexit@plt+0xaf9ca4> │ │ │ │ + ldr r7, [pc, #12] @ c7714 <__cxa_atexit@plt+0xbbeec> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - sbcseq sl, sl, ip, asr #1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + rsceq lr, r8, r0, lsl #20 │ │ │ │ + sbcseq sl, sl, r4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov ip, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c70d4 <__cxa_atexit@plt+0xbb8ac> │ │ │ │ - ldr r2, [pc, #276] @ c7118 <__cxa_atexit@plt+0xbb8f0> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, ip, #84 @ 0x54 │ │ │ │ - cmp r1, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc c70e8 <__cxa_atexit@plt+0xbb8c0> │ │ │ │ - ldr r3, [pc, #244] @ c711c <__cxa_atexit@plt+0xbb8f4> │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #240] @ c7120 <__cxa_atexit@plt+0xbb8f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - sub lr, r2, #51 @ 0x33 │ │ │ │ - sub r3, r2, #39 @ 0x27 │ │ │ │ - str lr, [r6, #64] @ 0x40 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, r6, #68 @ 0x44 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r9, [r6, #60] @ 0x3c │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - ldr r3, [pc, #188] @ c7124 <__cxa_atexit@plt+0xbb8fc> │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r6, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #16]! │ │ │ │ - ldr r3, [pc, #172] @ c7128 <__cxa_atexit@plt+0xbb900> │ │ │ │ - add lr, r6, #28 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c7794 <__cxa_atexit@plt+0xbbf6c> │ │ │ │ + ldr r3, [pc, #104] @ c77a4 <__cxa_atexit@plt+0xbbf7c> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - ldr r7, [pc, #160] @ c712c <__cxa_atexit@plt+0xbb904> │ │ │ │ - add lr, r6, #40 @ 0x28 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm lr, {r7, r8, sl} │ │ │ │ - ldr r7, [pc, #144] @ c7130 <__cxa_atexit@plt+0xbb908> │ │ │ │ - sub r8, r2, #26 │ │ │ │ - cmp r1, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq c7778 <__cxa_atexit@plt+0xbbf50> │ │ │ │ + ldr r7, [pc, #80] @ c77a8 <__cxa_atexit@plt+0xbbf80> │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - sub r7, r2, #11 │ │ │ │ - bcc c7108 <__cxa_atexit@plt+0xbb8e0> │ │ │ │ - ldr r6, [pc, #128] @ c713c <__cxa_atexit@plt+0xbb914> │ │ │ │ - add lr, ip, #88 @ 0x58 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stm lr, {r6, r7, r8} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r9, #3 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + beq c7788 <__cxa_atexit@plt+0xbbf60> │ │ │ │ + mov r7, r9 │ │ │ │ + b c77fc <__cxa_atexit@plt+0xbbfd4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ c7138 <__cxa_atexit@plt+0xbb910> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, ip │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ c7134 <__cxa_atexit@plt+0xbb90c> │ │ │ │ + ldr r7, [pc, #16] @ c77ac <__cxa_atexit@plt+0xbbf84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #84 @ 0x54 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0xfffffa64 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - @ instruction: 0xfffffb0c │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - sbcseq r9, sl, ip, lsl #31 │ │ │ │ - sbcseq r9, sl, r8, lsr #31 │ │ │ │ - rsceq pc, r8, r0, ror #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c7174 <__cxa_atexit@plt+0xbb94c> │ │ │ │ - ldr r2, [pc, #28] @ c7180 <__cxa_atexit@plt+0xbb958> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + smullseq r9, sl, r0, pc @ │ │ │ │ + sbcseq r9, sl, r0, ror pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ c77ec <__cxa_atexit@plt+0xbbfc4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c77e4 <__cxa_atexit@plt+0xbbfbc> │ │ │ │ + b c77fc <__cxa_atexit@plt+0xbbfd4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rsceq pc, r8, ip, lsr r2 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r9, sl, r0, lsr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r2, #8]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #140] @ c78a0 <__cxa_atexit@plt+0xbc078> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c71b8 <__cxa_atexit@plt+0xbb990> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c6fec <__cxa_atexit@plt+0xbb7c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str sl, [r2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq c786c <__cxa_atexit@plt+0xbc044> │ │ │ │ + ldr r1, [pc, #112] @ c78a4 <__cxa_atexit@plt+0xbc07c> │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3] │ │ │ │ + beq c787c <__cxa_atexit@plt+0xbc054> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp fp, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bhi c788c <__cxa_atexit@plt+0xbc064> │ │ │ │ + ldr r7, [pc, #80] @ c78ac <__cxa_atexit@plt+0xbc084> │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, sl │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov fp, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp r3, r2 │ │ │ │ - bhi c7290 <__cxa_atexit@plt+0xbba68> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #68 @ 0x44 │ │ │ │ - str fp, [r2] │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc c72a4 <__cxa_atexit@plt+0xbba7c> │ │ │ │ - ldr r7, [pc, #188] @ c72cc <__cxa_atexit@plt+0xbbaa4> │ │ │ │ - sub r0, r1, #38 @ 0x26 │ │ │ │ - mov r2, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r3, r1, #63 @ 0x3f │ │ │ │ - sub ip, r1, #51 @ 0x33 │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str fp, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #136] @ c72d0 <__cxa_atexit@plt+0xbbaa8> │ │ │ │ - sub lr, r1, #23 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str lr, [r6, #64] @ 0x40 │ │ │ │ - add lr, r6, #16 │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #116] @ c72d4 <__cxa_atexit@plt+0xbbaac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8, sl} │ │ │ │ - ldr r7, [pc, #108] @ c72d8 <__cxa_atexit@plt+0xbbab0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c78a8 <__cxa_atexit@plt+0xbc080> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - stm lr, {r7, r8, sl} │ │ │ │ - ldr r7, [pc, #100] @ c72dc <__cxa_atexit@plt+0xbbab4> │ │ │ │ - str fp, [r6, #32] │ │ │ │ - mov fp, r2 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + sbcseq r9, sl, ip, lsl #29 │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + sbcseq r9, sl, r0, ror lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ c7934 <__cxa_atexit@plt+0xbc10c> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + beq c7914 <__cxa_atexit@plt+0xbc0ec> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r7, #12] │ │ │ │ + bhi c7924 <__cxa_atexit@plt+0xbc0fc> │ │ │ │ + ldr r7, [pc, #60] @ c793c <__cxa_atexit@plt+0xbc114> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #28] │ │ │ │ - sub r7, r1, #7 │ │ │ │ - mov r6, r1 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, sl │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ c7938 <__cxa_atexit@plt+0xbc110> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, fp │ │ │ │ - mov r8, sl │ │ │ │ - mov fp, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c72c8 <__cxa_atexit@plt+0xbbaa0> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + ldrsheq r9, [sl], #216 @ 0xd8 │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + sbcseq r9, sl, r0, ror #27 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bhi c7988 <__cxa_atexit@plt+0xbc160> │ │ │ │ + ldr r7, [pc, #36] @ c799c <__cxa_atexit@plt+0xbc174> │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, sl │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + ldr r7, [pc, #16] @ c79a0 <__cxa_atexit@plt+0xbc178> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov fp, r3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r9, sl, r8, asr #27 │ │ │ │ - @ instruction: 0xfffff4c4 │ │ │ │ - rsceq pc, r8, r4, asr r1 @ │ │ │ │ - @ instruction: 0xfffff1b8 │ │ │ │ - @ instruction: 0xfffff268 │ │ │ │ - @ instruction: 0xfffff348 │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + smullseq r9, sl, r0, sp │ │ │ │ + sbcseq r9, sl, ip, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c7340 <__cxa_atexit@plt+0xbbb18> │ │ │ │ - ldr r3, [pc, #80] @ c7358 <__cxa_atexit@plt+0xbbb30> │ │ │ │ - ldr r2, [pc, #80] @ c735c <__cxa_atexit@plt+0xbbb34> │ │ │ │ - ldr lr, [pc, #80] @ c7360 <__cxa_atexit@plt+0xbbb38> │ │ │ │ - sub r1, r6, #30 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c7a4c <__cxa_atexit@plt+0xbc224> │ │ │ │ + ldr r3, [pc, #148] @ c7a5c <__cxa_atexit@plt+0xbc234> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq c7a2c <__cxa_atexit@plt+0xbc204> │ │ │ │ + ldr r2, [pc, #124] @ c7a60 <__cxa_atexit@plt+0xbc238> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + mov r7, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - add r3, r7, #16 │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stm r3, {r2, r8, r9, lr} │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + tst r9, #3 │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ + beq c7a3c <__cxa_atexit@plt+0xbc214> │ │ │ │ + ldr r1, [pc, #92] @ c7a64 <__cxa_atexit@plt+0xbc23c> │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c7364 <__cxa_atexit@plt+0xbbb3c> │ │ │ │ + ldr r7, [pc, #20] @ c7a68 <__cxa_atexit@plt+0xbc240> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - rsceq pc, r8, r0, ror r0 @ │ │ │ │ - sbcseq r9, sl, r0, asr #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c73a0 <__cxa_atexit@plt+0xbbb78> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ c73a8 <__cxa_atexit@plt+0xbbb80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + sbcseq r9, sl, r0, ror #25 │ │ │ │ + sbcseq r9, sl, r8, lsr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [pc, #68] @ c7acc <__cxa_atexit@plt+0xbc2a4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c7ac0 <__cxa_atexit@plt+0xbc298> │ │ │ │ + ldr r2, [pc, #40] @ c7ad0 <__cxa_atexit@plt+0xbc2a8> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r8, r8, ror #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + sbcseq r9, sl, r0, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c7420 <__cxa_atexit@plt+0xbbbf8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c742c <__cxa_atexit@plt+0xbbc04> │ │ │ │ - ldr lr, [pc, #92] @ c743c <__cxa_atexit@plt+0xbbc14> │ │ │ │ - ldr ip, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [pc, #84] @ c7440 <__cxa_atexit@plt+0xbbc18> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #60] @ c7444 <__cxa_atexit@plt+0xbbc1c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stm lr, {r8, r9, ip} │ │ │ │ - str r5, [r3, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - str r3, [r3, #24] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c7b00 <__cxa_atexit@plt+0xbc2d8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + sbcseq r9, sl, r0, lsl ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c7b58 <__cxa_atexit@plt+0xbc330> │ │ │ │ + ldr r3, [pc, #80] @ c7b74 <__cxa_atexit@plt+0xbc34c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c7b6c <__cxa_atexit@plt+0xbc344> │ │ │ │ + ldr r2, [pc, #60] @ c7b78 <__cxa_atexit@plt+0xbc350> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c7b6c <__cxa_atexit@plt+0xbc344> │ │ │ │ + b c7bd0 <__cxa_atexit@plt+0xbc3a8> │ │ │ │ + ldr r7, [pc, #28] @ c7b7c <__cxa_atexit@plt+0xbc354> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rsceq lr, r8, r8, ror #24 │ │ │ │ - rsceq lr, r8, r8, asr #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq lr, r8, ip, asr #9 │ │ │ │ + smullseq r9, sl, r4, fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c74b4 <__cxa_atexit@plt+0xbbc8c> │ │ │ │ - ldr r2, [pc, #104] @ c74d4 <__cxa_atexit@plt+0xbbcac> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ c7bc0 <__cxa_atexit@plt+0xbc398> │ │ │ │ + mov r3, r7 │ │ │ │ + and r3, r3, #3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bhi c74c0 <__cxa_atexit@plt+0xbbc98> │ │ │ │ - ldr r7, [pc, #72] @ c74d8 <__cxa_atexit@plt+0xbbcb0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c74a8 <__cxa_atexit@plt+0xbbc80> │ │ │ │ - mov r7, r9 │ │ │ │ - b ba028 <__cxa_atexit@plt+0xae800> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c7bb8 <__cxa_atexit@plt+0xbc390> │ │ │ │ + b c7bd0 <__cxa_atexit@plt+0xbc3a8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r9, sl, r0, asr fp │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne c7c30 <__cxa_atexit@plt+0xbc408> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #116] @ c7c64 <__cxa_atexit@plt+0xbc43c> │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c7c44 <__cxa_atexit@plt+0xbc41c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c7c50 <__cxa_atexit@plt+0xbc428> │ │ │ │ + ldr r2, [pc, #88] @ c7c68 <__cxa_atexit@plt+0xbc440> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + beq c7c44 <__cxa_atexit@plt+0xbc41c> │ │ │ │ + mov r5, r3 │ │ │ │ + b c7ce0 <__cxa_atexit@plt+0xbc4b8> │ │ │ │ + ldr r7, [pc, #52] @ c7c6c <__cxa_atexit@plt+0xbc444> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c74dc <__cxa_atexit@plt+0xbbcb4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffff2b90 │ │ │ │ - sbcseq r9, sl, r4, ror #12 │ │ │ │ + ldr r7, [pc, #24] @ c7c70 <__cxa_atexit@plt+0xbc448> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + strdeq lr, [r8], #52 @ 0x34 @ │ │ │ │ + ldrdeq lr, [r8], #48 @ 0x30 @ │ │ │ │ + sbcseq r9, sl, r0, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c7cb0 <__cxa_atexit@plt+0xbc488> │ │ │ │ + ldr r3, [pc, #56] @ c7ccc <__cxa_atexit@plt+0xbc4a4> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq c7cc4 <__cxa_atexit@plt+0xbc49c> │ │ │ │ + b c7ce0 <__cxa_atexit@plt+0xbc4b8> │ │ │ │ + ldr r7, [pc, #24] @ c7cd0 <__cxa_atexit@plt+0xbc4a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq lr, r8, r0, ror r3 │ │ │ │ + sbcseq r9, sl, r0, asr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c7d4c <__cxa_atexit@plt+0xbc524> │ │ │ │ + ldr r2, [pc, #128] @ c7d74 <__cxa_atexit@plt+0xbc54c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r3, #3 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + beq c7d60 <__cxa_atexit@plt+0xbc538> │ │ │ │ + ldr r2, [pc, #104] @ c7d78 <__cxa_atexit@plt+0xbc550> │ │ │ │ + ldrb r3, [r3, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + strb r3, [r5, #4] │ │ │ │ + beq c7d6c <__cxa_atexit@plt+0xbc544> │ │ │ │ + ldr r2, [pc, #80] @ c7d7c <__cxa_atexit@plt+0xbc554> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #76] @ c7d80 <__cxa_atexit@plt+0xbc558> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ + add r7, r1, #2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + cmp r3, r0 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #48] @ c7d84 <__cxa_atexit@plt+0xbc55c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + strdeq lr, [r8], #44 @ 0x2c @ │ │ │ │ + strdeq lr, [r8], #40 @ 0x28 @ │ │ │ │ + strhteq lr, [r8], #52 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c7500 <__cxa_atexit@plt+0xbbcd8> │ │ │ │ + ldr r2, [pc, #72] @ c7de0 <__cxa_atexit@plt+0xbc5b8> │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + strb r3, [r5, #4] │ │ │ │ + beq c7dd8 <__cxa_atexit@plt+0xbc5b0> │ │ │ │ + ldr r2, [pc, #44] @ c7de4 <__cxa_atexit@plt+0xbc5bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #40] @ c7de8 <__cxa_atexit@plt+0xbc5c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ + add r7, r1, #2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + cmp r3, r0 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq lr, r8, r0, ror r2 │ │ │ │ + rsceq lr, r8, ip, ror #4 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ c7e20 <__cxa_atexit@plt+0xbc5f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - rsceq lr, r8, ip, ror #22 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldrb r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ c7e24 <__cxa_atexit@plt+0xbc5fc> │ │ │ │ + cmp r1, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r8, ip, lsr #4 │ │ │ │ + rsceq lr, r8, r8, lsl r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c7568 <__cxa_atexit@plt+0xbbd40> │ │ │ │ - ldr r3, [pc, #84] @ c7580 <__cxa_atexit@plt+0xbbd58> │ │ │ │ - ldr r2, [pc, #84] @ c7584 <__cxa_atexit@plt+0xbbd5c> │ │ │ │ - ldr lr, [pc, #84] @ c7588 <__cxa_atexit@plt+0xbbd60> │ │ │ │ - sub r1, r6, #30 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr r7, [pc, #12] @ c7e48 <__cxa_atexit@plt+0xbc620> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - add r3, r7, #16 │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stm r3, {r2, r8, r9, lr} │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c758c <__cxa_atexit@plt+0xbbd64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strdeq lr, [r8], #16 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7e84 <__cxa_atexit@plt+0xbc65c> │ │ │ │ + ldr r8, [pc, #36] @ c7e8c <__cxa_atexit@plt+0xbc664> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #32] @ c7e90 <__cxa_atexit@plt+0xbc668> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - rsceq lr, r8, r0, ror #28 │ │ │ │ - sbcseq r9, sl, ip, lsl fp │ │ │ │ + sbceq r7, r5, r6, asr #10 │ │ │ │ + rsceq lr, r8, r4, lsl #3 │ │ │ │ + sbcseq r9, sl, r0, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c75fc <__cxa_atexit@plt+0xbbdd4> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7f08 <__cxa_atexit@plt+0xbc6e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c7608 <__cxa_atexit@plt+0xbbde0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ c7618 <__cxa_atexit@plt+0xbbdf0> │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bcc c7f14 <__cxa_atexit@plt+0xbc6ec> │ │ │ │ + ldr lr, [pc, #92] @ c7f24 <__cxa_atexit@plt+0xbc6fc> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr lr, [pc, #64] @ c761c <__cxa_atexit@plt+0xbbdf4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #56] @ c7620 <__cxa_atexit@plt+0xbbdf8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #80] @ c7f28 <__cxa_atexit@plt+0xbc700> │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r5, [pc, #68] @ c7f2c <__cxa_atexit@plt+0xbc704> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r9, r9, #1 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #52] @ c7f30 <__cxa_atexit@plt+0xbc708> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b b14338 <__cxa_atexit@plt+0xb08b10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r8, r0, lsr sl │ │ │ │ - rsceq lr, r8, r4, ror sl │ │ │ │ - rsceq lr, r8, r4, ror sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + sbcseq r9, sl, ip, ror #16 │ │ │ │ + rsceq lr, r8, r0, lsr #10 │ │ │ │ + rsceq lr, r8, r8, lsl r5 │ │ │ │ + sbcseq r9, sl, ip, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c76b8 <__cxa_atexit@plt+0xbbe90> │ │ │ │ - ldr r2, [pc, #104] @ c76d8 <__cxa_atexit@plt+0xbbeb0> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c7fb0 <__cxa_atexit@plt+0xbc788> │ │ │ │ + and r1, r9, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c7fa0 <__cxa_atexit@plt+0xbc778> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc c7fc4 <__cxa_atexit@plt+0xbc79c> │ │ │ │ + ldr r2, [pc, #120] @ c7ff4 <__cxa_atexit@plt+0xbc7cc> │ │ │ │ + ldr r8, [pc, #120] @ c7ff8 <__cxa_atexit@plt+0xbc7d0> │ │ │ │ + ldr r0, [r9, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bhi c76c4 <__cxa_atexit@plt+0xbbe9c> │ │ │ │ - ldr r7, [pc, #72] @ c76dc <__cxa_atexit@plt+0xbbeb4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c76ac <__cxa_atexit@plt+0xbbe84> │ │ │ │ - mov r7, r9 │ │ │ │ - b ba028 <__cxa_atexit@plt+0xae800> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c76e0 <__cxa_atexit@plt+0xbbeb8> │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r1 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r8, [pc, #72] @ c7ff0 <__cxa_atexit@plt+0xbc7c8> │ │ │ │ + mov r9, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r7, [pc, #52] @ c7fec <__cxa_atexit@plt+0xbc7c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffff298c │ │ │ │ - sbcseq r9, sl, r0, ror #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c7704 <__cxa_atexit@plt+0xbbedc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - rsceq lr, r8, r8, ror #18 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #28] @ c7fe8 <__cxa_atexit@plt+0xbc7c0> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrheq r9, [sl], #112 @ 0x70 │ │ │ │ + sbceq r7, r5, r5, lsr #8 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + sbceq r7, r5, lr, lsr #8 │ │ │ │ + sbcseq r9, sl, r8, asr r7 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c7798 <__cxa_atexit@plt+0xbbf70> │ │ │ │ - ldr r3, [pc, #128] @ c77b0 <__cxa_atexit@plt+0xbbf88> │ │ │ │ - ldr lr, [pc, #128] @ c77b4 <__cxa_atexit@plt+0xbbf8c> │ │ │ │ - ldr r9, [pc, #128] @ c77b8 <__cxa_atexit@plt+0xbbf90> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc c804c <__cxa_atexit@plt+0xbc824> │ │ │ │ + ldr r3, [pc, #60] @ c8064 <__cxa_atexit@plt+0xbc83c> │ │ │ │ + ldr r8, [pc, #60] @ c8068 <__cxa_atexit@plt+0xbc840> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [pc, #124] @ c77bc <__cxa_atexit@plt+0xbbf94> │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r1, [pc, #120] @ c77c0 <__cxa_atexit@plt+0xbbf98> │ │ │ │ - sub r0, r6, #26 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r7, #52] @ 0x34 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r3, r6, #19 │ │ │ │ - sub r2, r6, #34 @ 0x22 │ │ │ │ - str r1, [r7, #44] @ 0x2c │ │ │ │ - str r2, [r7, #40] @ 0x28 │ │ │ │ - str r3, [r7, #48] @ 0x30 │ │ │ │ - add r1, r7, #8 │ │ │ │ - str sl, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - str lr, [r7, #32] │ │ │ │ - str r8, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add ip, pc, ip │ │ │ │ - stm r1, {r8, sl, ip} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c77c4 <__cxa_atexit@plt+0xbbf9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - rsceq lr, r8, ip, asr #24 │ │ │ │ - ldrsheq r9, [sl], #128 @ 0x80 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r3, [pc, #24] @ c806c <__cxa_atexit@plt+0xbc844> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + sbceq r7, r5, lr, ror r3 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + ldrsheq r9, [sl], #100 @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c780c <__cxa_atexit@plt+0xbbfe4> │ │ │ │ - ldr r7, [pc, #52] @ c7820 <__cxa_atexit@plt+0xbbff8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c80b4 <__cxa_atexit@plt+0xbc88c> │ │ │ │ + ldr r7, [pc, #48] @ c80c4 <__cxa_atexit@plt+0xbc89c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c7800 <__cxa_atexit@plt+0xbbfd8> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq c80a8 <__cxa_atexit@plt+0xbc880> │ │ │ │ mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ + b c80d8 <__cxa_atexit@plt+0xbc8b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c7824 <__cxa_atexit@plt+0xbbffc> │ │ │ │ + ldr r7, [pc, #12] @ c80c8 <__cxa_atexit@plt+0xbc8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff4e04 │ │ │ │ - sbcseq r9, sl, r8, asr #9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrheq r9, [sl], #104 @ 0x68 │ │ │ │ + smullseq r9, sl, ip, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #196] @ c81ac <__cxa_atexit@plt+0xbc984> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c786c <__cxa_atexit@plt+0xbc044> │ │ │ │ - ldr r7, [pc, #52] @ c7880 <__cxa_atexit@plt+0xbc058> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c7860 <__cxa_atexit@plt+0xbc038> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r9, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c8158 <__cxa_atexit@plt+0xbc930> │ │ │ │ + sub r2, r3, #8 │ │ │ │ + add r5, r3, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c816c <__cxa_atexit@plt+0xbc944> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c8160 <__cxa_atexit@plt+0xbc938> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + str r7, [r3] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c818c <__cxa_atexit@plt+0xbc964> │ │ │ │ + ldr r2, [pc, #136] @ c81bc <__cxa_atexit@plt+0xbc994> │ │ │ │ + ldr r8, [pc, #136] @ c81c0 <__cxa_atexit@plt+0xbc998> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [pc, #80] @ c81b8 <__cxa_atexit@plt+0xbc990> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r3, [pc, #64] @ c81b4 <__cxa_atexit@plt+0xbc98c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r2, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c7884 <__cxa_atexit@plt+0xbc05c> │ │ │ │ + ldr r6, [pc, #28] @ c81b0 <__cxa_atexit@plt+0xbc988> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + ldrsheq r9, [sl], #84 @ 0x54 │ │ │ │ + sbceq r7, r5, r9, ror #4 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + sbceq r7, r5, r6, ror r2 │ │ │ │ + sbcseq r9, sl, r4, lsr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r3, r2, #4 │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c8244 <__cxa_atexit@plt+0xbca1c> │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c8238 <__cxa_atexit@plt+0xbca10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r9, [r2] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c8264 <__cxa_atexit@plt+0xbca3c> │ │ │ │ + ldr r3, [pc, #124] @ c8290 <__cxa_atexit@plt+0xbca68> │ │ │ │ + ldr r8, [pc, #124] @ c8294 <__cxa_atexit@plt+0xbca6c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r8, [pc, #76] @ c828c <__cxa_atexit@plt+0xbca64> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r3, [pc, #60] @ c8288 <__cxa_atexit@plt+0xbca60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r2, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #24] @ c8284 <__cxa_atexit@plt+0xbca5c> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + sbcseq r9, sl, ip, lsl r5 │ │ │ │ + smulleq r7, r5, r1, r1 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + smulleq r7, r5, r6, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c82e4 <__cxa_atexit@plt+0xbcabc> │ │ │ │ + ldr r8, [pc, #36] @ c82ec <__cxa_atexit@plt+0xbcac4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #32] @ c82f0 <__cxa_atexit@plt+0xbcac8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff4da4 │ │ │ │ - sbcseq r9, sl, r8, ror #8 │ │ │ │ + sbceq r7, r5, r6, ror #1 │ │ │ │ + rsceq sp, r8, r4, lsr #26 │ │ │ │ + sbcseq r9, sl, r0, ror #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub ip, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c78fc <__cxa_atexit@plt+0xbc0d4> │ │ │ │ + cmp fp, ip │ │ │ │ + bhi c837c <__cxa_atexit@plt+0xbcb54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c7904 <__cxa_atexit@plt+0xbc0dc> │ │ │ │ - ldr r1, [pc, #92] @ c7918 <__cxa_atexit@plt+0xbc0f0> │ │ │ │ - sub sl, r6, #6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r1, [pc, #80] @ c791c <__cxa_atexit@plt+0xbc0f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ c7920 <__cxa_atexit@plt+0xbc0f8> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ c7924 <__cxa_atexit@plt+0xbc0fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - mov r6, r2 │ │ │ │ - b c790c <__cxa_atexit@plt+0xbc0e4> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq lr, r8, r8, lsr r7 │ │ │ │ - ldrdeq lr, [r8], #168 @ 0xa8 @ │ │ │ │ - rsceq lr, r8, r8, lsl r7 │ │ │ │ - strhteq lr, [r8], #168 @ 0xa8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi c79e0 <__cxa_atexit@plt+0xbc1b8> │ │ │ │ - ldr r8, [pc, #184] @ c7a00 <__cxa_atexit@plt+0xbc1d8> │ │ │ │ - ldr r9, [pc, #184] @ c7a04 <__cxa_atexit@plt+0xbc1dc> │ │ │ │ - add r7, r2, #12 │ │ │ │ + bcc c8388 <__cxa_atexit@plt+0xbcb60> │ │ │ │ + ldr lr, [pc, #112] @ c8398 <__cxa_atexit@plt+0xbcb70> │ │ │ │ + ldr r8, [pc, #112] @ c839c <__cxa_atexit@plt+0xbcb74> │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq c79d4 <__cxa_atexit@plt+0xbc1ac> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #32 │ │ │ │ - cmp r8, ip │ │ │ │ - bcc c79ec <__cxa_atexit@plt+0xbc1c4> │ │ │ │ - ldr lr, [pc, #116] @ c7a08 <__cxa_atexit@plt+0xbc1e0> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - sub sl, ip, #6 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [pc, #96] @ c83a0 <__cxa_atexit@plt+0xbcb78> │ │ │ │ + str r8, [r2, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r2, [pc, #100] @ c7a0c <__cxa_atexit@plt+0xbc1e4> │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #92] @ c7a10 <__cxa_atexit@plt+0xbc1e8> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #12 │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r6, ip │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ + str r3, [r2, #8] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + stm r3, {r0, r2, lr} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r5, [pc, #72] @ c83a4 <__cxa_atexit@plt+0xbcb7c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r9, r9, #1 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #56] @ c83a8 <__cxa_atexit@plt+0xbcb80> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, ip │ │ │ │ + b b14338 <__cxa_atexit@plt+0xb08b10> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, ip │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsceq lr, r8, r4, lsr #13 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - rsceq lr, r8, r0, lsl #20 │ │ │ │ - rsceq lr, r8, r4, asr #12 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + ldrsheq r9, [sl], #56 @ 0x38 │ │ │ │ + rsceq lr, r8, ip, lsr #1 │ │ │ │ + rsceq lr, r8, r4, lsr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + sbcseq r9, sl, ip, lsl #7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c7a80 <__cxa_atexit@plt+0xbc258> │ │ │ │ - ldr lr, [pc, #84] @ c7a8c <__cxa_atexit@plt+0xbc264> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [pc, #64] @ c7a90 <__cxa_atexit@plt+0xbc268> │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #52] @ c7a94 <__cxa_atexit@plt+0xbc26c> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r1, r8, lr} │ │ │ │ - mov r8, #0 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - rsceq lr, r8, r4, asr r9 │ │ │ │ - smlaleq lr, r8, r8, r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c7b38 <__cxa_atexit@plt+0xbc310> │ │ │ │ - ldr r2, [pc, #160] @ c7b58 <__cxa_atexit@plt+0xbc330> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r8, #3 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c846c <__cxa_atexit@plt+0xbcc44> │ │ │ │ + and r6, r9, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + bne c8434 <__cxa_atexit@plt+0xbcc0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c8480 <__cxa_atexit@plt+0xbcc58> │ │ │ │ + ldr r1, [pc, #168] @ c84bc <__cxa_atexit@plt+0xbcc94> │ │ │ │ + ldr r2, [pc, #168] @ c84c0 <__cxa_atexit@plt+0xbcc98> │ │ │ │ + ldr r0, [r9, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ - beq c7b28 <__cxa_atexit@plt+0xbc300> │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + b c8460 <__cxa_atexit@plt+0xbcc38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c7b40 <__cxa_atexit@plt+0xbc318> │ │ │ │ - ldr lr, [pc, #124] @ c7b5c <__cxa_atexit@plt+0xbc334> │ │ │ │ - ldr r1, [pc, #124] @ c7b60 <__cxa_atexit@plt+0xbc338> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr lr, [pc, #100] @ c7b64 <__cxa_atexit@plt+0xbc33c> │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r8, r6, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stm r8, {r0, r7, r9} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c8490 <__cxa_atexit@plt+0xbcc68> │ │ │ │ + ldr r1, [pc, #100] @ c84b0 <__cxa_atexit@plt+0xbcc88> │ │ │ │ + ldr r2, [pc, #100] @ c84b4 <__cxa_atexit@plt+0xbcc8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r7, [pc, #84] @ c84c8 <__cxa_atexit@plt+0xbcca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #60] @ c84c4 <__cxa_atexit@plt+0xbcc9c> │ │ │ │ + mov r5, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c849c <__cxa_atexit@plt+0xbcc74> │ │ │ │ + ldr r7, [pc, #32] @ c84b8 <__cxa_atexit@plt+0xbcc90> │ │ │ │ + mov r5, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - rsceq lr, r8, r8, asr #17 │ │ │ │ - strdeq lr, [r8], #68 @ 0x44 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + sbceq r6, r5, r9, ror pc │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + smulleq r6, r5, r6, pc @ │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq r9, sl, r4, lsl #6 │ │ │ │ + sbcseq r9, sl, r8, lsl #5 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc c8524 <__cxa_atexit@plt+0xbccfc> │ │ │ │ + ldr r3, [pc, #68] @ c853c <__cxa_atexit@plt+0xbcd14> │ │ │ │ + ldr r8, [pc, #68] @ c8540 <__cxa_atexit@plt+0xbcd18> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r3, [pc, #24] @ c8544 <__cxa_atexit@plt+0xbcd1c> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + sbceq r6, r5, sl, lsr #29 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c7bdc <__cxa_atexit@plt+0xbc3b4> │ │ │ │ - ldr r2, [pc, #92] @ c7be8 <__cxa_atexit@plt+0xbc3c0> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #64] @ c7bec <__cxa_atexit@plt+0xbc3c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #60] @ c7bf0 <__cxa_atexit@plt+0xbc3c8> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc c8594 <__cxa_atexit@plt+0xbcd6c> │ │ │ │ + ldr r3, [pc, #60] @ c85ac <__cxa_atexit@plt+0xbcd84> │ │ │ │ + ldr r8, [pc, #60] @ c85b0 <__cxa_atexit@plt+0xbcd88> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r3, [pc, #24] @ c85b4 <__cxa_atexit@plt+0xbcd8c> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - rsceq lr, r8, r4, lsl #16 │ │ │ │ - rsceq lr, r8, r4, asr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c7c58 <__cxa_atexit@plt+0xbc430> │ │ │ │ - ldr r2, [pc, #96] @ c7c74 <__cxa_atexit@plt+0xbc44c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - sub r7, r3, #12 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + sbceq r6, r5, sp, asr #28 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + ldrheq r9, [sl], #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + mov sl, r9 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c7c64 <__cxa_atexit@plt+0xbc43c> │ │ │ │ - ldr r5, [pc, #72] @ c7c78 <__cxa_atexit@plt+0xbc450> │ │ │ │ + bhi c8640 <__cxa_atexit@plt+0xbce18> │ │ │ │ + ldr r2, [pc, #116] @ c8654 <__cxa_atexit@plt+0xbce2c> │ │ │ │ + mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq c7c48 <__cxa_atexit@plt+0xbc420> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + beq c8620 <__cxa_atexit@plt+0xbcdf8> │ │ │ │ + ldr r1, [pc, #92] @ c8658 <__cxa_atexit@plt+0xbce30> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r3] │ │ │ │ + beq c8630 <__cxa_atexit@plt+0xbce08> │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r2 │ │ │ │ + b c83d4 <__cxa_atexit@plt+0xbcbac> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c7c7c <__cxa_atexit@plt+0xbc454> │ │ │ │ + ldr r7, [pc, #20] @ c865c <__cxa_atexit@plt+0xbce34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r8, r4, ror #7 │ │ │ │ - @ instruction: 0xffff49c0 │ │ │ │ - sbcseq r9, sl, r4, ror r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + sbcseq r9, sl, r8, lsr r1 │ │ │ │ + sbcseq r9, sl, r8, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - smullseq r8, sl, r4, sp │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #48] @ c86ac <__cxa_atexit@plt+0xbce84> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c86a0 <__cxa_atexit@plt+0xbce78> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c83d4 <__cxa_atexit@plt+0xbcbac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + sbcseq r9, sl, r8, asr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b c83d4 <__cxa_atexit@plt+0xbcbac> │ │ │ │ + ldrheq r9, [sl], #0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c7d14 <__cxa_atexit@plt+0xbc4ec> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c7d1c <__cxa_atexit@plt+0xbc4f4> │ │ │ │ - ldr r1, [pc, #108] @ c7d40 <__cxa_atexit@plt+0xbc518> │ │ │ │ - ldr r0, [pc, #108] @ c7d44 <__cxa_atexit@plt+0xbc51c> │ │ │ │ - ldr r3, [pc, #108] @ c7d48 <__cxa_atexit@plt+0xbc520> │ │ │ │ - ldr r9, [pc, #108] @ c7d4c <__cxa_atexit@plt+0xbc524> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #12]! │ │ │ │ + ldr r3, [pc, #16] @ c86f4 <__cxa_atexit@plt+0xbcecc> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - stmdb r2, {r3, r8} │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r8, r6, #1 │ │ │ │ - mov sl, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r6, #22 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ - mov r6, r2 │ │ │ │ - b c7d24 <__cxa_atexit@plt+0xbc4fc> │ │ │ │ - mov r0, #28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ c7d3c <__cxa_atexit@plt+0xbc514> │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + smullseq r9, sl, ip, r0 │ │ │ │ + sbcseq r9, sl, ip, ror r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c8778 <__cxa_atexit@plt+0xbcf50> │ │ │ │ + ldr r2, [pc, #108] @ c8788 <__cxa_atexit@plt+0xbcf60> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + beq c8758 <__cxa_atexit@plt+0xbcf30> │ │ │ │ + ldr r2, [pc, #84] @ c878c <__cxa_atexit@plt+0xbcf64> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r9, [r9, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq c8768 <__cxa_atexit@plt+0xbcf40> │ │ │ │ + mov r7, r9 │ │ │ │ + b c83d4 <__cxa_atexit@plt+0xbcbac> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c8790 <__cxa_atexit@plt+0xbcf68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, lr │ │ │ │ bx r0 │ │ │ │ - sbcseq r9, sl, r0, ror r3 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - sbcseq r8, sl, r0, asr #26 │ │ │ │ - sbcseq r9, sl, r8, asr #6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + sbcseq r9, sl, r4, lsl r0 │ │ │ │ + sbcseq r8, sl, r4, ror #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #48] @ c87e0 <__cxa_atexit@plt+0xbcfb8> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c87d4 <__cxa_atexit@plt+0xbcfac> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b c83d4 <__cxa_atexit@plt+0xbcbac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + smullseq r8, sl, r4, pc @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b c83d4 <__cxa_atexit@plt+0xbcbac> │ │ │ │ + ldrsheq r8, [sl], #252 @ 0xfc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c8864 <__cxa_atexit@plt+0xbd03c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c885c <__cxa_atexit@plt+0xbd034> │ │ │ │ + ldr r3, [pc, #56] @ c886c <__cxa_atexit@plt+0xbd044> │ │ │ │ + ldr r2, [pc, #56] @ c8870 <__cxa_atexit@plt+0xbd048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r5, [pc, #36] @ c8874 <__cxa_atexit@plt+0xbd04c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b b566c8 <__cxa_atexit@plt+0xb4aea0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r8, sl, r4, lsr #31 │ │ │ │ + strdeq sp, [r8], #120 @ 0x78 @ │ │ │ │ + strhteq sp, [r8], #112 @ 0x70 │ │ │ │ + smullseq r8, sl, ip, pc @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c7e04 <__cxa_atexit@plt+0xbc5dc> │ │ │ │ - ldr r3, [pc, #208] @ c7e44 <__cxa_atexit@plt+0xbc61c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq c7df4 <__cxa_atexit@plt+0xbc5cc> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr lr, [sl, #3] │ │ │ │ - ldr r2, [r1], #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c7e14 <__cxa_atexit@plt+0xbc5ec> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #28 │ │ │ │ - cmp r7, r0 │ │ │ │ - bcc c7e1c <__cxa_atexit@plt+0xbc5f4> │ │ │ │ - ldr r7, [pc, #164] @ c7e50 <__cxa_atexit@plt+0xbc628> │ │ │ │ - ldr r1, [pc, #164] @ c7e54 <__cxa_atexit@plt+0xbc62c> │ │ │ │ - ldr r3, [pc, #164] @ c7e58 <__cxa_atexit@plt+0xbc630> │ │ │ │ - ldr r9, [pc, #164] @ c7e5c <__cxa_atexit@plt+0xbc634> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #12]! │ │ │ │ - add r1, pc, r1 │ │ │ │ + bhi c88dc <__cxa_atexit@plt+0xbd0b4> │ │ │ │ + ldr r3, [pc, #80] @ c88ec <__cxa_atexit@plt+0xbd0c4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - sub r7, r0, #22 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - stmdb r6, {r3, r8} │ │ │ │ - mov r7, sl │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r0, #1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov sl, lr │ │ │ │ - b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + beq c88d0 <__cxa_atexit@plt+0xbd0a8> │ │ │ │ + ldr r2, [pc, #64] @ c88f0 <__cxa_atexit@plt+0xbd0c8> │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ c7e4c <__cxa_atexit@plt+0xbc624> │ │ │ │ + ldr r7, [pc, #16] @ c88f4 <__cxa_atexit@plt+0xbd0cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r0, r6 │ │ │ │ - b c7e24 <__cxa_atexit@plt+0xbc5fc> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ c7e48 <__cxa_atexit@plt+0xbc620> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r2 │ │ │ │ - bx r3 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - sbcseq r9, sl, r0, ror r2 │ │ │ │ - smullseq r9, sl, ip, r2 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - sbcseq r8, sl, ip, asr ip │ │ │ │ - sbcseq r9, sl, ip, lsr r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + sbcseq r8, sl, r8, asr #30 │ │ │ │ + sbcseq r8, sl, r0, lsr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c7edc <__cxa_atexit@plt+0xbc6b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c7ee4 <__cxa_atexit@plt+0xbc6bc> │ │ │ │ - ldr r1, [pc, #112] @ c7f0c <__cxa_atexit@plt+0xbc6e4> │ │ │ │ - ldr r0, [pc, #112] @ c7f10 <__cxa_atexit@plt+0xbc6e8> │ │ │ │ - ldr lr, [pc, #112] @ c7f14 <__cxa_atexit@plt+0xbc6ec> │ │ │ │ - ldr r9, [pc, #112] @ c7f18 <__cxa_atexit@plt+0xbc6f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #12]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r2, #-4] │ │ │ │ - sub r8, r6, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #22 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str lr, [r2, #-8] │ │ │ │ - b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ - mov r6, r2 │ │ │ │ - b c7eec <__cxa_atexit@plt+0xbc6c4> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ c7f08 <__cxa_atexit@plt+0xbc6e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - sbcseq r9, sl, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - sbcseq r8, sl, r4, lsl #23 │ │ │ │ - sbcseq r9, sl, ip, ror r1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c7fa0 <__cxa_atexit@plt+0xbc778> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c7fa8 <__cxa_atexit@plt+0xbc780> │ │ │ │ - ldr r2, [pc, #108] @ c7fcc <__cxa_atexit@plt+0xbc7a4> │ │ │ │ - ldr r1, [pc, #108] @ c7fd0 <__cxa_atexit@plt+0xbc7a8> │ │ │ │ - ldr r0, [pc, #108] @ c7fd4 <__cxa_atexit@plt+0xbc7ac> │ │ │ │ - ldr r9, [pc, #108] @ c7fd8 <__cxa_atexit@plt+0xbc7b0> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ c8920 <__cxa_atexit@plt+0xbd0f8> │ │ │ │ + str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsheq r8, [sl], #228 @ 0xe4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ c894c <__cxa_atexit@plt+0xbd124> │ │ │ │ + ldr r9, [pc, #20] @ c8950 <__cxa_atexit@plt+0xbd128> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ - sub r8, r6, #1 │ │ │ │ - mov sl, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r2, r6, #22 │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + sbcseq r8, sl, ip, asr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c8998 <__cxa_atexit@plt+0xbd170> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c89ac <__cxa_atexit@plt+0xbd184> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ c89c0 <__cxa_atexit@plt+0xbd198> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b c7fb0 <__cxa_atexit@plt+0xbc788> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ c7fc8 <__cxa_atexit@plt+0xbc7a0> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c89bc <__cxa_atexit@plt+0xbd194> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strhteq sp, [r8], #100 @ 0x64 │ │ │ │ + rsceq sp, r8, r8, asr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c8a1c <__cxa_atexit@plt+0xbd1f4> │ │ │ │ + ldr r3, [pc, #72] @ c8a34 <__cxa_atexit@plt+0xbd20c> │ │ │ │ + ldr r2, [pc, #72] @ c8a38 <__cxa_atexit@plt+0xbd210> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #60] @ c8a3c <__cxa_atexit@plt+0xbd214> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c8a40 <__cxa_atexit@plt+0xbd218> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, #0 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sbcseq r9, sl, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - ldrheq r8, [sl], #164 @ 0xa4 │ │ │ │ - ldrheq r9, [sl], #12 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + sbcseq r8, sl, r8, asr #28 │ │ │ │ + rsceq sp, r8, r0, lsr #20 │ │ │ │ + rsceq sp, r8, r8, lsl sl │ │ │ │ + sbcseq r8, sl, ip, lsr #28 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c8020 <__cxa_atexit@plt+0xbc7f8> │ │ │ │ - ldr r1, [pc, #48] @ c8038 <__cxa_atexit@plt+0xbc810> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - mov r9, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov sl, r2 │ │ │ │ - b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ - ldr r7, [pc, #20] @ c803c <__cxa_atexit@plt+0xbc814> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c8a88 <__cxa_atexit@plt+0xbd260> │ │ │ │ + ldr r7, [pc, #52] @ c8a98 <__cxa_atexit@plt+0xbd270> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq c8a7c <__cxa_atexit@plt+0xbd254> │ │ │ │ + mov r7, r9 │ │ │ │ + b c8aa8 <__cxa_atexit@plt+0xbd280> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ c8a9c <__cxa_atexit@plt+0xbd274> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - sbcseq r9, sl, r4, lsl #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r8, sl, r8, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c80c0 <__cxa_atexit@plt+0xbc898> │ │ │ │ - ldr r3, [pc, #104] @ c80c8 <__cxa_atexit@plt+0xbc8a0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c8b2c <__cxa_atexit@plt+0xbd304> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - stmib r7, {r2, r9} │ │ │ │ - beq c80a4 <__cxa_atexit@plt+0xbc87c> │ │ │ │ - ldr r7, [pc, #76] @ c80cc <__cxa_atexit@plt+0xbc8a4> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [pc, #152] @ c8b5c <__cxa_atexit@plt+0xbd334> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq c80b4 <__cxa_atexit@plt+0xbc88c> │ │ │ │ - mov r7, r9 │ │ │ │ - b c8118 <__cxa_atexit@plt+0xbc8f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + beq c8b34 <__cxa_atexit@plt+0xbd30c> │ │ │ │ + ldr r0, [pc, #120] @ c8b60 <__cxa_atexit@plt+0xbd338> │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + tst r2, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq c8b44 <__cxa_atexit@plt+0xbd31c> │ │ │ │ + ldr r0, [pc, #96] @ c8b64 <__cxa_atexit@plt+0xbd33c> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + strh r2, [r1] │ │ │ │ + beq c8b54 <__cxa_atexit@plt+0xbd32c> │ │ │ │ + mov r2, #1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b c8c50 <__cxa_atexit@plt+0xbd428> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ c810c <__cxa_atexit@plt+0xbc8e4> │ │ │ │ + ldr r3, [pc, #96] @ c8bd8 <__cxa_atexit@plt+0xbd3b0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq c8bc4 <__cxa_atexit@plt+0xbd39c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #64] @ c8bdc <__cxa_atexit@plt+0xbd3b4> │ │ │ │ + ldrh r0, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq c8104 <__cxa_atexit@plt+0xbc8dc> │ │ │ │ - b c8118 <__cxa_atexit@plt+0xbc8f0> │ │ │ │ + strh r0, [r2] │ │ │ │ + beq c8bcc <__cxa_atexit@plt+0xbd3a4> │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, #1 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b c8c50 <__cxa_atexit@plt+0xbd428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr r1, [pc, #156] @ c81c8 <__cxa_atexit@plt+0xbc9a0> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [pc, #52] @ c8c30 <__cxa_atexit@plt+0xbd408> │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - beq c8184 <__cxa_atexit@plt+0xbc95c> │ │ │ │ - ldr r1, [pc, #124] @ c81cc <__cxa_atexit@plt+0xbc9a4> │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + strh r2, [r0] │ │ │ │ + beq c8c24 <__cxa_atexit@plt+0xbd3fc> │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, #1 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b c8c50 <__cxa_atexit@plt+0xbd428> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b c8c50 <__cxa_atexit@plt+0xbd428> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c8cc4 <__cxa_atexit@plt+0xbd49c> │ │ │ │ + ldr r1, [pc, #168] @ c8d14 <__cxa_atexit@plt+0xbd4ec> │ │ │ │ + sub lr, r5, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq c8194 <__cxa_atexit@plt+0xbc96c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge c81a0 <__cxa_atexit@plt+0xbc978> │ │ │ │ - ldr r7, [pc, #88] @ c81d0 <__cxa_atexit@plt+0xbc9a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r2, #3 │ │ │ │ + beq c8cd4 <__cxa_atexit@plt+0xbd4ac> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + add r3, r3, r0, lsl #1 │ │ │ │ + str r1, [r5] │ │ │ │ + strh r2, [r3] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq c8cf8 <__cxa_atexit@plt+0xbd4d0> │ │ │ │ + cmp r0, #2 │ │ │ │ + str r2, [r5] │ │ │ │ + beq c8c70 <__cxa_atexit@plt+0xbd448> │ │ │ │ + ldr r3, [pc, #96] @ c8d18 <__cxa_atexit@plt+0xbd4f0> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r1, [pc, #64] @ c8d1c <__cxa_atexit@plt+0xbd4f4> │ │ │ │ ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #32] @ c8d20 <__cxa_atexit@plt+0xbd4f8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne c81b4 <__cxa_atexit@plt+0xbc98c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #24] @ c81d4 <__cxa_atexit@plt+0xbc9ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov fp, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - strdeq sp, [r8], #236 @ 0xec @ │ │ │ │ - strhteq sp, [r8], #236 @ 0xec │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ c8254 <__cxa_atexit@plt+0xbca2c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr lr, [pc, #52] @ c8d7c <__cxa_atexit@plt+0xbd554> │ │ │ │ + add r8, r0, r1, lsl #1 │ │ │ │ + ldrh r0, [r2, #3] │ │ │ │ + add r2, r1, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq c8220 <__cxa_atexit@plt+0xbc9f8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c8228 <__cxa_atexit@plt+0xbca00> │ │ │ │ - ldr r7, [pc, #68] @ c8258 <__cxa_atexit@plt+0xbca30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + strh r0, [r8] │ │ │ │ + beq c8d74 <__cxa_atexit@plt+0xbd54c> │ │ │ │ + mov r8, fp │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + b c8c50 <__cxa_atexit@plt+0xbd428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bne c8240 <__cxa_atexit@plt+0xbca18> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #20] @ c825c <__cxa_atexit@plt+0xbca34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq sp, r8, r0, ror #28 │ │ │ │ - rsceq sp, r8, r0, lsr lr │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge c828c <__cxa_atexit@plt+0xbca64> │ │ │ │ - ldr r7, [pc, #56] @ c82b8 <__cxa_atexit@plt+0xbca90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bne c82a4 <__cxa_atexit@plt+0xbca7c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #16] @ c82bc <__cxa_atexit@plt+0xbca94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - strdeq sp, [r8], #212 @ 0xd4 @ │ │ │ │ - rsceq sp, r8, ip, asr #27 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c8324 <__cxa_atexit@plt+0xbcafc> │ │ │ │ - ldr r7, [pc, #104] @ c834c <__cxa_atexit@plt+0xbcb24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - sub r7, r3, #16 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r8, fp │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b c8c50 <__cxa_atexit@plt+0xbd428> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c8e04 <__cxa_atexit@plt+0xbd5dc> │ │ │ │ + ldr r2, [pc, #104] @ c8e20 <__cxa_atexit@plt+0xbd5f8> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r1, r7, r8} │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c8338 <__cxa_atexit@plt+0xbcb10> │ │ │ │ - ldr r5, [pc, #84] @ c8350 <__cxa_atexit@plt+0xbcb28> │ │ │ │ - tst sl, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - beq c8314 <__cxa_atexit@plt+0xbcaec> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ c8358 <__cxa_atexit@plt+0xbcb30> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + bhi c8e0c <__cxa_atexit@plt+0xbd5e4> │ │ │ │ + ldr r7, [pc, #68] @ c8e24 <__cxa_atexit@plt+0xbd5fc> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq c8df8 <__cxa_atexit@plt+0xbd5d0> │ │ │ │ + mov r7, r9 │ │ │ │ + b c8aa8 <__cxa_atexit@plt+0xbd280> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c8354 <__cxa_atexit@plt+0xbcb2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffff42f4 │ │ │ │ - smullseq r8, sl, ip, r9 │ │ │ │ - smullseq r8, sl, ip, sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [pc, #84] @ c83c4 <__cxa_atexit@plt+0xbcb9c> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c83b0 <__cxa_atexit@plt+0xbcb88> │ │ │ │ - ldr r7, [pc, #56] @ c83c8 <__cxa_atexit@plt+0xbcba0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c83a4 <__cxa_atexit@plt+0xbcb7c> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc5f8 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c83cc <__cxa_atexit@plt+0xbcba4> │ │ │ │ + ldr r7, [pc, #20] @ c8e28 <__cxa_atexit@plt+0xbd600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffff4260 │ │ │ │ - sbcseq r8, sl, r4, lsr #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + ldrheq r8, [sl], #160 @ 0xa0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8410 <__cxa_atexit@plt+0xbcbe8> │ │ │ │ - ldr r2, [pc, #40] @ c841c <__cxa_atexit@plt+0xbcbf4> │ │ │ │ - ldmib r5, {r1, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 5acf78 <__cxa_atexit@plt+0x5a1750> │ │ │ │ + bcc c8e6c <__cxa_atexit@plt+0xbd644> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r1, [pc, #28] @ c8e78 <__cxa_atexit@plt+0xbd650> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8450 <__cxa_atexit@plt+0xbcc28> │ │ │ │ - ldr r3, [pc, #32] @ c8460 <__cxa_atexit@plt+0xbcc38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ c8464 <__cxa_atexit@plt+0xbcc3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbcseq r8, sl, r8, ror ip │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ c849c <__cxa_atexit@plt+0xbcc74> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq c8494 <__cxa_atexit@plt+0xbcc6c> │ │ │ │ - b c84a8 <__cxa_atexit@plt+0xbcc80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq c84d0 <__cxa_atexit@plt+0xbcca8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne c850c <__cxa_atexit@plt+0xbcce4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc c854c <__cxa_atexit@plt+0xbcd24> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #144] @ c8580 <__cxa_atexit@plt+0xbcd58> │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r2, #3 │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r2, [pc, #96] @ c8574 <__cxa_atexit@plt+0xbcd4c> │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bhi c855c <__cxa_atexit@plt+0xbcd34> │ │ │ │ - ldr r2, [pc, #68] @ c857c <__cxa_atexit@plt+0xbcd54> │ │ │ │ - stmdb r5, {r1, r3, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #20] @ c8578 <__cxa_atexit@plt+0xbcd50> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - sbcseq r8, sl, r8, ror #22 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - rsceq sp, r8, r4, lsl fp │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c85a0 <__cxa_atexit@plt+0xbcd78> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq sp, r8, ip, lsr #3 │ │ │ │ + ldrheq r8, [sl], #92 @ 0x5c │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c85e8 <__cxa_atexit@plt+0xbcdc0> │ │ │ │ - ldr r7, [pc, #52] @ c85fc <__cxa_atexit@plt+0xbcdd4> │ │ │ │ - tst sl, #3 │ │ │ │ + bhi c8ed4 <__cxa_atexit@plt+0xbd6ac> │ │ │ │ + ldr r7, [pc, #68] @ c8ee8 <__cxa_atexit@plt+0xbd6c0> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ - beq c85dc <__cxa_atexit@plt+0xbcdb4> │ │ │ │ - mov r7, sl │ │ │ │ - b c860c <__cxa_atexit@plt+0xbcde4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + beq c8ec8 <__cxa_atexit@plt+0xbd6a0> │ │ │ │ + ldr r7, [pc, #52] @ c8eec <__cxa_atexit@plt+0xbd6c4> │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c8600 <__cxa_atexit@plt+0xbcdd8> │ │ │ │ + ldr r7, [pc, #20] @ c8ef0 <__cxa_atexit@plt+0xbd6c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r8, sl, r0, ror #21 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + sbcseq r8, sl, ip, ror #19 │ │ │ │ + sbcseq r8, sl, r8, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne c8664 <__cxa_atexit@plt+0xbce3c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi c8690 <__cxa_atexit@plt+0xbce68> │ │ │ │ - ldr r2, [pc, #200] @ c8704 <__cxa_atexit@plt+0xbcedc> │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi c86dc <__cxa_atexit@plt+0xbceb4> │ │ │ │ - ldr r2, [pc, #180] @ c8708 <__cxa_atexit@plt+0xbcee0> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b c86b4 <__cxa_atexit@plt+0xbce8c> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c86c0 <__cxa_atexit@plt+0xbce98> │ │ │ │ - ldr r2, [pc, #164] @ c871c <__cxa_atexit@plt+0xbcef4> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r2, [pc, #120] @ c8710 <__cxa_atexit@plt+0xbcee8> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi c86f0 <__cxa_atexit@plt+0xbcec8> │ │ │ │ - ldr r3, [pc, #100] @ c8714 <__cxa_atexit@plt+0xbceec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r3, [pc, #56] @ c8700 <__cxa_atexit@plt+0xbced8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c8f18 <__cxa_atexit@plt+0xbd6f0> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c870c <__cxa_atexit@plt+0xbcee4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ c8718 <__cxa_atexit@plt+0xbcef0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - sbcseq r8, sl, r4, lsl #20 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - sbcseq r8, sl, r8, ror #19 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - ldrsbeq r8, [sl], #152 @ 0x98 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ + str r3, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r8, sl, r0, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8758 <__cxa_atexit@plt+0xbcf30> │ │ │ │ - ldr r3, [pc, #44] @ c8770 <__cxa_atexit@plt+0xbcf48> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ c8774 <__cxa_atexit@plt+0xbcf4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c8f6c <__cxa_atexit@plt+0xbd744> │ │ │ │ + ldr r2, [pc, #64] @ c8f84 <__cxa_atexit@plt+0xbd75c> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + lsl r8, r7, #1 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - sbcseq r8, sl, r8, ror #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c87b0 <__cxa_atexit@plt+0xbcf88> │ │ │ │ - ldr r3, [pc, #44] @ c87c8 <__cxa_atexit@plt+0xbcfa0> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + sub sl, r6, #10 │ │ │ │ + mov r9, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + b 7d50f4 <__cxa_atexit@plt+0x7c98cc> │ │ │ │ + ldr r3, [pc, #20] @ c8f88 <__cxa_atexit@plt+0xbd760> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ c87cc <__cxa_atexit@plt+0xbcfa4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - sbcseq r8, sl, r0, lsl r9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8838 <__cxa_atexit@plt+0xbd010> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ c8854 <__cxa_atexit@plt+0xbd02c> │ │ │ │ + bhi c8fbc <__cxa_atexit@plt+0xbd794> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ c8fc4 <__cxa_atexit@plt+0xbd79c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8840 <__cxa_atexit@plt+0xbd018> │ │ │ │ - ldr r3, [pc, #76] @ c8858 <__cxa_atexit@plt+0xbd030> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq c8828 <__cxa_atexit@plt+0xbd000> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b c88c8 <__cxa_atexit@plt+0xbd0a0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bcecc <__cxa_atexit@plt+0xb16a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c885c <__cxa_atexit@plt+0xbd034> │ │ │ │ + rsceq sp, r8, ip, asr #32 │ │ │ │ + ldrsheq r8, [sl], #140 @ 0x8c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c9010 <__cxa_atexit@plt+0xbd7e8> │ │ │ │ + ldr r7, [pc, #52] @ c9028 <__cxa_atexit@plt+0xbd800> │ │ │ │ + ldr r2, [pc, #52] @ c902c <__cxa_atexit@plt+0xbd804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r7, r2, #3 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ c9030 <__cxa_atexit@plt+0xbd808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r8, r4, lsl #16 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - sbcseq r8, sl, ip, lsl #17 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + ldrsbeq r8, [sl], #128 @ 0x80 │ │ │ │ + ldrheq r8, [sl], #136 @ 0x88 │ │ │ │ + smullseq r8, sl, r8, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c88a4 <__cxa_atexit@plt+0xbd07c> │ │ │ │ - ldr r7, [pc, #52] @ c88b8 <__cxa_atexit@plt+0xbd090> │ │ │ │ - tst sl, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c907c <__cxa_atexit@plt+0xbd854> │ │ │ │ + ldr r7, [pc, #52] @ c9094 <__cxa_atexit@plt+0xbd86c> │ │ │ │ + ldr r2, [pc, #52] @ c9098 <__cxa_atexit@plt+0xbd870> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq c8898 <__cxa_atexit@plt+0xbd070> │ │ │ │ - mov r7, sl │ │ │ │ - b c88c8 <__cxa_atexit@plt+0xbd0a0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c88bc <__cxa_atexit@plt+0xbd094> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r7, r2, #3 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ c909c <__cxa_atexit@plt+0xbd874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r8, sl, r8, lsr #16 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [pc, #228] @ c89bc <__cxa_atexit@plt+0xbd194> │ │ │ │ - ldr r9, [pc, #228] @ c89c0 <__cxa_atexit@plt+0xbd198> │ │ │ │ - mov r0, #0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + sbcseq r8, sl, r4, ror #16 │ │ │ │ + sbcseq r8, sl, ip, asr #16 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c9120 <__cxa_atexit@plt+0xbd8f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c912c <__cxa_atexit@plt+0xbd904> │ │ │ │ + ldr lr, [pc, #108] @ c913c <__cxa_atexit@plt+0xbd914> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #104] @ c9140 <__cxa_atexit@plt+0xbd918> │ │ │ │ add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldrh r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [pc, #84] @ c9144 <__cxa_atexit@plt+0xbd91c> │ │ │ │ + sub r0, r6, #15 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #76] @ c9148 <__cxa_atexit@plt+0xbd920> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + strh r8, [r3, #8] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, sl │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b d838c <__cxa_atexit@plt+0xccb64> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq ip, r8, ip, lsl pc │ │ │ │ + rsceq ip, r8, r8, lsl #30 │ │ │ │ + rsceq sp, r8, ip, asr #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - and r1, r7, #3 │ │ │ │ - add r2, r6, r0 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq c8968 <__cxa_atexit@plt+0xbd140> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq c8958 <__cxa_atexit@plt+0xbd130> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r1, r2, #20 │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc c89a0 <__cxa_atexit@plt+0xbd178> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add sl, r3, #20 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r9, [r2, #4]! │ │ │ │ - add r0, r0, #20 │ │ │ │ - str r8, [r2, #12] │ │ │ │ - add r8, r3, #4 │ │ │ │ - mov r3, sl │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str ip, [r2, #8] │ │ │ │ - bne c88e8 <__cxa_atexit@plt+0xbd0c0> │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9180 <__cxa_atexit@plt+0xbd958> │ │ │ │ + ldr r2, [pc, #28] @ c918c <__cxa_atexit@plt+0xbd964> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c89b0 <__cxa_atexit@plt+0xbd188> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r3, [pc, #60] @ c89c4 <__cxa_atexit@plt+0xbd19c> │ │ │ │ - add r9, r2, #5 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6] │ │ │ │ - mov r7, ip │ │ │ │ - str r3, [r2, #4] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - rsceq sp, r8, r0, lsl #13 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + strdeq sp, [r8], #24 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8a30 <__cxa_atexit@plt+0xbd208> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ c8a4c <__cxa_atexit@plt+0xbd224> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8a38 <__cxa_atexit@plt+0xbd210> │ │ │ │ - ldr r3, [pc, #76] @ c8a50 <__cxa_atexit@plt+0xbd228> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq c8a20 <__cxa_atexit@plt+0xbd1f8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b c88c8 <__cxa_atexit@plt+0xbd0a0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c8a54 <__cxa_atexit@plt+0xbd22c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi c91d0 <__cxa_atexit@plt+0xbd9a8> │ │ │ │ + ldr r2, [pc, #44] @ c91d8 <__cxa_atexit@plt+0xbd9b0> │ │ │ │ + ldr r1, [pc, #44] @ c91dc <__cxa_atexit@plt+0xbd9b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #28] @ c91e0 <__cxa_atexit@plt+0xbd9b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r8, ip, lsl #12 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - smullseq r8, sl, r4, r6 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8ac0 <__cxa_atexit@plt+0xbd298> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ c8adc <__cxa_atexit@plt+0xbd2b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8ac8 <__cxa_atexit@plt+0xbd2a0> │ │ │ │ - ldr r3, [pc, #76] @ c8ae0 <__cxa_atexit@plt+0xbd2b8> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq c8ab0 <__cxa_atexit@plt+0xbd288> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b c88c8 <__cxa_atexit@plt+0xbd0a0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + b d838c <__cxa_atexit@plt+0xccb64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c8ae4 <__cxa_atexit@plt+0xbd2bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r8, ip, ror r5 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - sbcseq r8, sl, r4, lsl #12 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq ip, r8, r4, asr #28 │ │ │ │ + rsceq ip, r8, ip, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c8b2c <__cxa_atexit@plt+0xbd304> │ │ │ │ - ldr r7, [pc, #52] @ c8b40 <__cxa_atexit@plt+0xbd318> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq c8b20 <__cxa_atexit@plt+0xbd2f8> │ │ │ │ - mov r7, sl │ │ │ │ - b c8b50 <__cxa_atexit@plt+0xbd328> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c8b44 <__cxa_atexit@plt+0xbd31c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r8, sl, r4, lsr #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - mov sl, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne c8be0 <__cxa_atexit@plt+0xbd3b8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c8c88 <__cxa_atexit@plt+0xbd460> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r3, [sl, #15] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add r9, r2, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - bmi c8c14 <__cxa_atexit@plt+0xbd3ec> │ │ │ │ - ldr r3, [pc, #336] @ c8cf0 <__cxa_atexit@plt+0xbd4c8> │ │ │ │ - cmp fp, lr │ │ │ │ - str r8, [r2, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - bhi c8cb4 <__cxa_atexit@plt+0xbd48c> │ │ │ │ - ldr r0, [pc, #308] @ c8cf4 <__cxa_atexit@plt+0xbd4cc> │ │ │ │ - sub r2, r5, #4 │ │ │ │ - tst r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r2, {r0, r8, r9} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq c8c6c <__cxa_atexit@plt+0xbd444> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ - b c88c8 <__cxa_atexit@plt+0xbd0a0> │ │ │ │ - sub r6, r5, #4 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi c8c98 <__cxa_atexit@plt+0xbd470> │ │ │ │ - ldr r3, [pc, #244] @ c8ce8 <__cxa_atexit@plt+0xbd4c0> │ │ │ │ - cmp r7, #0 │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - beq c8c58 <__cxa_atexit@plt+0xbd430> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b c88c8 <__cxa_atexit@plt+0xbd0a0> │ │ │ │ - ldr r3, [pc, #224] @ c8cfc <__cxa_atexit@plt+0xbd4d4> │ │ │ │ - cmp fp, lr │ │ │ │ - str r8, [r2, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - bhi c8ccc <__cxa_atexit@plt+0xbd4a4> │ │ │ │ - ldr r0, [pc, #196] @ c8d00 <__cxa_atexit@plt+0xbd4d8> │ │ │ │ - sub r1, r5, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq c8c7c <__cxa_atexit@plt+0xbd454> │ │ │ │ - mov r5, lr │ │ │ │ - b c88c8 <__cxa_atexit@plt+0xbd0a0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9218 <__cxa_atexit@plt+0xbd9f0> │ │ │ │ + ldr r2, [pc, #28] @ c9224 <__cxa_atexit@plt+0xbd9fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #76] @ c8cec <__cxa_atexit@plt+0xbd4c4> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #60] @ c8cf8 <__cxa_atexit@plt+0xbd4d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ c8d04 <__cxa_atexit@plt+0xbd4dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - sbcseq r8, sl, r4, lsr r4 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - sbcseq r8, sl, r8, lsl r4 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - sbcseq r8, sl, r0, lsl #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8d70 <__cxa_atexit@plt+0xbd548> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ c8d8c <__cxa_atexit@plt+0xbd564> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ + rsceq sp, r8, r0, ror #2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c9298 <__cxa_atexit@plt+0xbda70> │ │ │ │ + ldr r1, [pc, #108] @ c92b8 <__cxa_atexit@plt+0xbda90> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c8d78 <__cxa_atexit@plt+0xbd550> │ │ │ │ - ldr r3, [pc, #76] @ c8d90 <__cxa_atexit@plt+0xbd568> │ │ │ │ - sub lr, r5, #20 │ │ │ │ + bhi c92a4 <__cxa_atexit@plt+0xbda7c> │ │ │ │ + ldr r7, [pc, #72] @ c92bc <__cxa_atexit@plt+0xbda94> │ │ │ │ tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - beq c8d60 <__cxa_atexit@plt+0xbd538> │ │ │ │ - mov r5, r7 │ │ │ │ + str r8, [r2, #-16] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #-20] @ 0xffffffec │ │ │ │ + beq c928c <__cxa_atexit@plt+0xbda64> │ │ │ │ mov r7, r9 │ │ │ │ - b c8e00 <__cxa_atexit@plt+0xbd5d8> │ │ │ │ + b c8aa8 <__cxa_atexit@plt+0xbd280> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c8d94 <__cxa_atexit@plt+0xbd56c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r8, ip, asr #5 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - sbcseq r8, sl, ip, asr r3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c8ddc <__cxa_atexit@plt+0xbd5b4> │ │ │ │ - ldr r7, [pc, #52] @ c8df0 <__cxa_atexit@plt+0xbd5c8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq c8dd0 <__cxa_atexit@plt+0xbd5a8> │ │ │ │ - mov r7, r9 │ │ │ │ - b c8e00 <__cxa_atexit@plt+0xbd5d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c8df4 <__cxa_atexit@plt+0xbd5cc> │ │ │ │ + ldr r7, [pc, #20] @ c92c0 <__cxa_atexit@plt+0xbda98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq r8, [sl], #40 @ 0x28 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + sbcseq r8, sl, r8, lsl r6 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr lr, [pc, #264] @ c8f14 <__cxa_atexit@plt+0xbd6ec> │ │ │ │ - ldr r8, [pc, #264] @ c8f18 <__cxa_atexit@plt+0xbd6f0> │ │ │ │ - mov r9, r6 │ │ │ │ - mov r0, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r6, r9, r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq c8e98 <__cxa_atexit@plt+0xbd670> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq c8e88 <__cxa_atexit@plt+0xbd660> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c8ef4 <__cxa_atexit@plt+0xbd6cc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, r3, #16 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - add r0, r0, #16 │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add sl, r3, #4 │ │ │ │ - mov r3, r1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c93e8 <__cxa_atexit@plt+0xbdbc0> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + cmp r1, #1 │ │ │ │ + blt c9344 <__cxa_atexit@plt+0xbdb1c> │ │ │ │ + bne c9360 <__cxa_atexit@plt+0xbdb38> │ │ │ │ + ldr r3, [pc, #288] @ c9414 <__cxa_atexit@plt+0xbdbec> │ │ │ │ + ldr r7, [pc, #288] @ c9418 <__cxa_atexit@plt+0xbdbf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r5] │ │ │ │ + add r1, r7, #1 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r6, r7} │ │ │ │ - bne c8e20 <__cxa_atexit@plt+0xbd5f8> │ │ │ │ - add r6, r9, r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, sl, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq c93e0 <__cxa_atexit@plt+0xbdbb8> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c93f8 <__cxa_atexit@plt+0xbdbd0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #240] @ c941c <__cxa_atexit@plt+0xbdbf4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r7, [r7] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + strh r7, [r6, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + b c9354 <__cxa_atexit@plt+0xbdb2c> │ │ │ │ + ldr r7, [pc, #212] @ c9420 <__cxa_atexit@plt+0xbdbf8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + ldr r3, [pc, #168] @ c9410 <__cxa_atexit@plt+0xbdbe8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq c93e0 <__cxa_atexit@plt+0xbdbb8> │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c8f04 <__cxa_atexit@plt+0xbd6dc> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str sl, [r3] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr lr, [pc, #92] @ c8f1c <__cxa_atexit@plt+0xbd6f4> │ │ │ │ - add r1, r6, #13 │ │ │ │ - add r0, r6, #5 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #80] @ c8f20 <__cxa_atexit@plt+0xbd6f8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #76] @ c8f24 <__cxa_atexit@plt+0xbd6fc> │ │ │ │ + bcc c9400 <__cxa_atexit@plt+0xbdbd8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + sub r8, r5, #4 │ │ │ │ + sub r0, r3, #6 │ │ │ │ + add lr, r2, r1, lsl #1 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + stm r8, {r0, r1, r2} │ │ │ │ + ldr r0, [pc, #128] @ c9424 <__cxa_atexit@plt+0xbdbfc> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrh lr, [lr, #-2] │ │ │ │ + ldr r2, [pc, #116] @ c9428 <__cxa_atexit@plt+0xbdc00> │ │ │ │ + add r1, r0, #1 │ │ │ │ + sub r0, r3, #15 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - stmib r6, {r2, r7, r8} │ │ │ │ - add r2, r6, #16 │ │ │ │ - add r7, r6, #26 │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r0, [pc, #92] @ c942c <__cxa_atexit@plt+0xbdc04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh lr, [r6, #8] │ │ │ │ + str r0, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - bx ip │ │ │ │ - mov r6, #16 │ │ │ │ + b c94c8 <__cxa_atexit@plt+0xbdca0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + mov r6, #16 │ │ │ │ + b c9404 <__cxa_atexit@plt+0xbdbdc> │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - rsceq sp, r8, r4, lsr r1 │ │ │ │ - rsceq sp, r8, r4, asr r1 │ │ │ │ - rsceq sp, r8, r8, lsr r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8f9c <__cxa_atexit@plt+0xbd774> │ │ │ │ - ldr r2, [pc, #128] @ c8fc4 <__cxa_atexit@plt+0xbd79c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8fa4 <__cxa_atexit@plt+0xbd77c> │ │ │ │ - ldr r3, [pc, #104] @ c8fc8 <__cxa_atexit@plt+0xbd7a0> │ │ │ │ - ldr r2, [pc, #104] @ c8fcc <__cxa_atexit@plt+0xbd7a4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r3 │ │ │ │ + rsceq ip, r8, r4, lsl #26 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + rsceq ip, r8, r8, asr ip │ │ │ │ + rsceq ip, r8, r0, asr #24 │ │ │ │ + strdeq ip, [r8], #248 @ 0xf8 @ │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c94a8 <__cxa_atexit@plt+0xbdc80> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + add lr, r1, r2, lsl #1 │ │ │ │ + sub r2, r2, #2 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #68] @ c94b4 <__cxa_atexit@plt+0xbdc8c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrh lr, [lr, #-2] │ │ │ │ + ldr r2, [pc, #56] @ c94b8 <__cxa_atexit@plt+0xbdc90> │ │ │ │ + add r1, r0, #1 │ │ │ │ + sub r0, r6, #15 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - beq c8f8c <__cxa_atexit@plt+0xbd764> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b c8e00 <__cxa_atexit@plt+0xbd5d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r0, [pc, #32] @ c94bc <__cxa_atexit@plt+0xbdc94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh lr, [r3, #8] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + b c94c8 <__cxa_atexit@plt+0xbdca0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, r8, ip, lsl #23 │ │ │ │ + rsceq ip, r8, r4, ror fp │ │ │ │ + rsceq ip, r8, ip, lsr #30 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc c95f8 <__cxa_atexit@plt+0xbddd0> │ │ │ │ + mov r0, r5 │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r3, [r0, #8]! │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r9, [r0, #-4] │ │ │ │ + ldr fp, [pc, #308] @ c9630 <__cxa_atexit@plt+0xbde08> │ │ │ │ + lsl r1, r3, #1 │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + mov r3, #0 │ │ │ │ + mov sl, lr │ │ │ │ + add r2, r6, r3 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq c9588 <__cxa_atexit@plt+0xbdd60> │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r4, [pc, #272] @ c9634 <__cxa_atexit@plt+0xbde0c> │ │ │ │ + add r7, r2, #14 │ │ │ │ + add r3, r3, #20 │ │ │ │ + add sl, sl, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r7, r2, #5 │ │ │ │ + str r4, [r2, #4] │ │ │ │ + add r4, r1, ip │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldrh r4, [r4] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str fp, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ + add r2, r6, r3 │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub r9, lr, #6 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + mov lr, sl │ │ │ │ + cmp r8, r2 │ │ │ │ + bcs c950c <__cxa_atexit@plt+0xbdce4> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp] │ │ │ │ + b c95fc <__cxa_atexit@plt+0xbddd4> │ │ │ │ + ldr r6, [pc, #172] @ c963c <__cxa_atexit@plt+0xbde14> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ + tst r7, #3 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + beq c95e0 <__cxa_atexit@plt+0xbddb8> │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + bcc c9618 <__cxa_atexit@plt+0xbddf0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [pc, #132] @ c9640 <__cxa_atexit@plt+0xbde18> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldrh r7, [r7] │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r2, #4]! │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + strh r7, [r6] │ │ │ │ + mov r7, r2 │ │ │ │ + str r9, [r2, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, lr │ │ │ │ + ldr r3, [pc, #52] @ c9638 <__cxa_atexit@plt+0xbde10> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r5, #16 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq ip, [r8], #168 @ 0xa8 @ │ │ │ │ + smlaleq ip, r8, r8, lr │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c968c <__cxa_atexit@plt+0xbde64> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #44] @ c9698 <__cxa_atexit@plt+0xbde70> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r7, [r7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + strh r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c8fd0 <__cxa_atexit@plt+0xbd7a8> │ │ │ │ - ldr r5, [pc, #36] @ c8fd4 <__cxa_atexit@plt+0xbd7ac> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + smullseq r7, sl, ip, sp │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c96c8 <__cxa_atexit@plt+0xbdea0> │ │ │ │ + ldr r7, [pc, #24] @ c96d8 <__cxa_atexit@plt+0xbdeb0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b bcecc <__cxa_atexit@plt+0xb16a4> │ │ │ │ + ldr r7, [pc, #12] @ c96dc <__cxa_atexit@plt+0xbdeb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq sp, [r8], #4 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - smlaleq sp, r8, r4, r0 │ │ │ │ - sbcseq r8, sl, r4, lsr r1 │ │ │ │ - rsceq sp, r8, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r8, sl, r4, lsl r2 │ │ │ │ + sbcseq r7, sl, ip, asr sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ c9708 <__cxa_atexit@plt+0xbdee0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + sbcseq r7, sl, r0, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c904c <__cxa_atexit@plt+0xbd824> │ │ │ │ - ldr r2, [pc, #128] @ c9074 <__cxa_atexit@plt+0xbd84c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9758 <__cxa_atexit@plt+0xbdf30> │ │ │ │ + ldr r2, [pc, #48] @ c9764 <__cxa_atexit@plt+0xbdf3c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + lsl r8, r7, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r9, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + b 7d50f4 <__cxa_atexit@plt+0x7c98cc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + @ instruction: 0xfffffae8 │ │ │ │ + sbcseq r8, sl, r4, ror r1 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c9054 <__cxa_atexit@plt+0xbd82c> │ │ │ │ - ldr r3, [pc, #104] @ c9078 <__cxa_atexit@plt+0xbd850> │ │ │ │ - ldr r2, [pc, #104] @ c907c <__cxa_atexit@plt+0xbd854> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - beq c903c <__cxa_atexit@plt+0xbd814> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b c8e00 <__cxa_atexit@plt+0xbd5d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c9080 <__cxa_atexit@plt+0xbd858> │ │ │ │ - ldr r5, [pc, #36] @ c9084 <__cxa_atexit@plt+0xbd85c> │ │ │ │ + bhi c9794 <__cxa_atexit@plt+0xbdf6c> │ │ │ │ + ldr r7, [pc, #24] @ c97a4 <__cxa_atexit@plt+0xbdf7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b bcecc <__cxa_atexit@plt+0xb16a4> │ │ │ │ + ldr r7, [pc, #12] @ c97a8 <__cxa_atexit@plt+0xbdf80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r8, r4 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - rsceq ip, r8, r4, ror #31 │ │ │ │ - sbcseq r8, sl, r4, lsl #1 │ │ │ │ - smlaleq ip, r8, ip, pc @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c90cc <__cxa_atexit@plt+0xbd8a4> │ │ │ │ - ldr r7, [pc, #52] @ c90e0 <__cxa_atexit@plt+0xbd8b8> │ │ │ │ - tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq c90c0 <__cxa_atexit@plt+0xbd898> │ │ │ │ - mov r7, r8 │ │ │ │ - b c90f0 <__cxa_atexit@plt+0xbd8c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c90e4 <__cxa_atexit@plt+0xbd8bc> │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + sbcseq r8, sl, r8, asr #2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c9920 <__cxa_atexit@plt+0xbe0f8> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt c98e8 <__cxa_atexit@plt+0xbe0c0> │ │ │ │ + ldr r0, [pc, #328] @ c9928 <__cxa_atexit@plt+0xbe100> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc c98fc <__cxa_atexit@plt+0xbe0d4> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ c992c <__cxa_atexit@plt+0xbe104> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq c98a8 <__cxa_atexit@plt+0xbe080> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ c9930 <__cxa_atexit@plt+0xbe108> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs c9838 <__cxa_atexit@plt+0xbe010> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b c9900 <__cxa_atexit@plt+0xbe0d8> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ c993c <__cxa_atexit@plt+0xbe114> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ c9938 <__cxa_atexit@plt+0xbe110> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ c9934 <__cxa_atexit@plt+0xbe10c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r8, sl, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsceq ip, r8, ip, lsl r8 │ │ │ │ + rsceq ip, r8, ip, ror r8 │ │ │ │ + rsceq ip, r8, ip, lsl #15 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq ip, r8, r0, lsl r7 │ │ │ │ + rsceq ip, r8, r0, lsr r7 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne c916c <__cxa_atexit@plt+0xbd944> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c9214 <__cxa_atexit@plt+0xbd9ec> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - add r8, r1, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi c91a8 <__cxa_atexit@plt+0xbd980> │ │ │ │ - ldr r1, [pc, #332] @ c9284 <__cxa_atexit@plt+0xbda5c> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8] │ │ │ │ - bhi c9244 <__cxa_atexit@plt+0xbda1c> │ │ │ │ - ldr r3, [pc, #312] @ c9288 <__cxa_atexit@plt+0xbda60> │ │ │ │ - tst r2, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq c91f4 <__cxa_atexit@plt+0xbd9cc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b c8e00 <__cxa_atexit@plt+0xbd5d8> │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c9224 <__cxa_atexit@plt+0xbd9fc> │ │ │ │ - ldr r2, [pc, #244] @ c9274 <__cxa_atexit@plt+0xbda4c> │ │ │ │ - ldr r1, [pc, #244] @ c9278 <__cxa_atexit@plt+0xbda50> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - beq c91e4 <__cxa_atexit@plt+0xbd9bc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b c8e00 <__cxa_atexit@plt+0xbd5d8> │ │ │ │ - ldr r1, [pc, #224] @ c9290 <__cxa_atexit@plt+0xbda68> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8] │ │ │ │ - bhi c925c <__cxa_atexit@plt+0xbda34> │ │ │ │ - ldr r2, [pc, #204] @ c9294 <__cxa_atexit@plt+0xbda6c> │ │ │ │ - tst r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc c99d8 <__cxa_atexit@plt+0xbe1b0> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ c9a2c <__cxa_atexit@plt+0xbe204> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ c9a30 <__cxa_atexit@plt+0xbe208> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq c99f4 <__cxa_atexit@plt+0xbe1cc> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs c997c <__cxa_atexit@plt+0xbe154> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ c9a34 <__cxa_atexit@plt+0xbe20c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq c9204 <__cxa_atexit@plt+0xbd9dc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b c8e00 <__cxa_atexit@plt+0xbd5d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ + rsceq ip, r8, r4, lsr r7 │ │ │ │ + rsceq ip, r8, r0, lsl #13 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c9a68 <__cxa_atexit@plt+0xbe240> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ c9a70 <__cxa_atexit@plt+0xbe248> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + smlaleq ip, r8, ip, r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c9be8 <__cxa_atexit@plt+0xbe3c0> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt c9bb0 <__cxa_atexit@plt+0xbe388> │ │ │ │ + ldr r0, [pc, #328] @ c9bf0 <__cxa_atexit@plt+0xbe3c8> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc c9bc4 <__cxa_atexit@plt+0xbe39c> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq c9b70 <__cxa_atexit@plt+0xbe348> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ c9bf8 <__cxa_atexit@plt+0xbe3d0> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs c9b00 <__cxa_atexit@plt+0xbe2d8> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b c9bc8 <__cxa_atexit@plt+0xbe3a0> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ c9c04 <__cxa_atexit@plt+0xbe3dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #80] @ c927c <__cxa_atexit@plt+0xbda54> │ │ │ │ - ldr r3, [pc, #80] @ c9280 <__cxa_atexit@plt+0xbda58> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr r7, [pc, #72] @ c9c00 <__cxa_atexit@plt+0xbe3d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ c928c <__cxa_atexit@plt+0xbda64> │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ c9bfc <__cxa_atexit@plt+0xbe3d4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ c9298 <__cxa_atexit@plt+0xbda70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + rsceq ip, r8, r4, asr r5 │ │ │ │ + strhteq ip, [r8], #84 @ 0x54 │ │ │ │ + rsceq ip, r8, r4, asr #9 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq ip, r8, r8, asr #8 │ │ │ │ + rsceq ip, r8, r8, ror #8 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc c9ca0 <__cxa_atexit@plt+0xbe478> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ c9cf4 <__cxa_atexit@plt+0xbe4cc> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ c9cf8 <__cxa_atexit@plt+0xbe4d0> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq c9cbc <__cxa_atexit@plt+0xbe494> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs c9c44 <__cxa_atexit@plt+0xbe41c> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ c9cfc <__cxa_atexit@plt+0xbe4d4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - rsceq ip, r8, r4, ror lr │ │ │ │ - ldrheq r7, [sl], #224 @ 0xe0 │ │ │ │ - rsceq ip, r8, r8, asr #27 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - smullseq r7, sl, r0, lr │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - sbcseq r7, sl, r8, ror lr │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + rsceq ip, r8, ip, ror #8 │ │ │ │ + strhteq ip, [r8], #56 @ 0x38 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c92e0 <__cxa_atexit@plt+0xbdab8> │ │ │ │ - ldr r7, [pc, #52] @ c92f4 <__cxa_atexit@plt+0xbdacc> │ │ │ │ - tst sl, #3 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c9d3c <__cxa_atexit@plt+0xbe514> │ │ │ │ + ldr r7, [pc, #44] @ c9d4c <__cxa_atexit@plt+0xbe524> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq c92d4 <__cxa_atexit@plt+0xbdaac> │ │ │ │ - mov r7, sl │ │ │ │ - b c8b50 <__cxa_atexit@plt+0xbd328> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c92f8 <__cxa_atexit@plt+0xbdad0> │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #12] @ c9d50 <__cxa_atexit@plt+0xbe528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff888 │ │ │ │ - ldrsheq r7, [sl], #208 @ 0xd0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c932c <__cxa_atexit@plt+0xbdb04> │ │ │ │ - ldr r3, [pc, #32] @ c933c <__cxa_atexit@plt+0xbdb14> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrheq r7, [sl], #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ c9dd4 <__cxa_atexit@plt+0xbe5ac> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + beq c9db8 <__cxa_atexit@plt+0xbe590> │ │ │ │ + ldr r7, [pc, #84] @ c9dd8 <__cxa_atexit@plt+0xbe5b0> │ │ │ │ + ldr r0, [r9, #31] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r9, #27] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r9, #11] │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + beq c9dc8 <__cxa_atexit@plt+0xbe5a0> │ │ │ │ + mov r7, r8 │ │ │ │ + b c9e38 <__cxa_atexit@plt+0xbe610> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #12] @ c9340 <__cxa_atexit@plt+0xbdb18> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrheq r7, [sl], #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ c9378 <__cxa_atexit@plt+0xbdb50> │ │ │ │ + ldr lr, [pc, #64] @ c9e2c <__cxa_atexit@plt+0xbe604> │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r8} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq c9370 <__cxa_atexit@plt+0xbdb48> │ │ │ │ - b c9384 <__cxa_atexit@plt+0xbdb5c> │ │ │ │ + beq c9e24 <__cxa_atexit@plt+0xbe5fc> │ │ │ │ + b c9e38 <__cxa_atexit@plt+0xbe610> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c93ac <__cxa_atexit@plt+0xbdb84> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne c93e8 <__cxa_atexit@plt+0xbdbc0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc c9f08 <__cxa_atexit@plt+0xbe6e0> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + ldr r3, [r8, #31] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne c9e7c <__cxa_atexit@plt+0xbe654> │ │ │ │ + ldr lr, [pc, #196] @ c9f28 <__cxa_atexit@plt+0xbe700> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + add lr, pc, lr │ │ │ │ + b c9ec8 <__cxa_atexit@plt+0xbe6a0> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #148] @ c9f1c <__cxa_atexit@plt+0xbe6f4> │ │ │ │ + ldr r7, [r3, #24]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq c9ee4 <__cxa_atexit@plt+0xbe6bc> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c9eec <__cxa_atexit@plt+0xbe6c4> │ │ │ │ + ldr r7, [pc, #116] @ c9f20 <__cxa_atexit@plt+0xbe6f8> │ │ │ │ + ldr lr, [pc, #116] @ c9f24 <__cxa_atexit@plt+0xbe6fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r0, r3} │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c942c <__cxa_atexit@plt+0xbdc04> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #144] @ c945c <__cxa_atexit@plt+0xbdc34> │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ + ldr r2, [pc, #56] @ c9f2c <__cxa_atexit@plt+0xbe704> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c9fac <__cxa_atexit@plt+0xbe784> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #20]! │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [r1, #-16]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r9, r3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + bcc c9fc8 <__cxa_atexit@plt+0xbe7a0> │ │ │ │ + ldr r1, [pc, #108] @ c9ff0 <__cxa_atexit@plt+0xbe7c8> │ │ │ │ + ldr r7, [pc, #108] @ c9ff4 <__cxa_atexit@plt+0xbe7cc> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r3, [pc, #96] @ c9450 <__cxa_atexit@plt+0xbdc28> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r7, lr │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + ldr r3, [pc, #52] @ c9fec <__cxa_atexit@plt+0xbe7c4> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c943c <__cxa_atexit@plt+0xbdc14> │ │ │ │ - ldr r3, [pc, #68] @ c9458 <__cxa_atexit@plt+0xbdc30> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r6, [pc, #24] @ c9fe8 <__cxa_atexit@plt+0xbe7c0> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #16] @ c9454 <__cxa_atexit@plt+0xbdc2c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - sbcseq r7, sl, r4, lsr #25 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - rsceq ip, r8, ip, lsr ip │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c947c <__cxa_atexit@plt+0xbdc54> │ │ │ │ - str r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #36] @ ca02c <__cxa_atexit@plt+0xbe804> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c94c4 <__cxa_atexit@plt+0xbdc9c> │ │ │ │ - ldr r7, [pc, #52] @ c94d8 <__cxa_atexit@plt+0xbdcb0> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq c94b8 <__cxa_atexit@plt+0xbdc90> │ │ │ │ - mov r7, sl │ │ │ │ - b c94e8 <__cxa_atexit@plt+0xbdcc0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c94dc <__cxa_atexit@plt+0xbdcb4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + beq ca020 <__cxa_atexit@plt+0xbe7f8> │ │ │ │ + mov r7, r8 │ │ │ │ + b ca038 <__cxa_atexit@plt+0xbe810> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r7, sl, r0, lsr #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne c9538 <__cxa_atexit@plt+0xbdd10> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi c9564 <__cxa_atexit@plt+0xbdd3c> │ │ │ │ - ldr r2, [pc, #200] @ c95e0 <__cxa_atexit@plt+0xbddb8> │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi c95b8 <__cxa_atexit@plt+0xbdd90> │ │ │ │ - ldr r3, [pc, #180] @ c95e4 <__cxa_atexit@plt+0xbddbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - b c9590 <__cxa_atexit@plt+0xbdd68> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c959c <__cxa_atexit@plt+0xbdd74> │ │ │ │ - ldr r2, [pc, #172] @ c95f8 <__cxa_atexit@plt+0xbddd0> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r2, [pc, #128] @ c95ec <__cxa_atexit@plt+0xbddc4> │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi c95c8 <__cxa_atexit@plt+0xbdda0> │ │ │ │ - ldr r2, [pc, #108] @ c95f0 <__cxa_atexit@plt+0xbddc8> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r3, [pc, #56] @ c95dc <__cxa_atexit@plt+0xbddb4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr lr, [r3, #27] │ │ │ │ + ldr r1, [r3, #31] │ │ │ │ + ldr r8, [pc, #152] @ ca0ec <__cxa_atexit@plt+0xbe8c4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #-12]! │ │ │ │ + tst r3, #3 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq ca0bc <__cxa_atexit@plt+0xbe894> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + cmp r8, r2 │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + bcc ca0cc <__cxa_atexit@plt+0xbe8a4> │ │ │ │ + ldr r3, [pc, #92] @ ca0f4 <__cxa_atexit@plt+0xbe8cc> │ │ │ │ + ldr r8, [pc, #92] @ ca0f8 <__cxa_atexit@plt+0xbe8d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov sl, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + stm r3, {r0, r1, lr} │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c95e8 <__cxa_atexit@plt+0xbddc0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c95f4 <__cxa_atexit@plt+0xbddcc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ + ldr r7, [pc, #28] @ ca0f0 <__cxa_atexit@plt+0xbe8c8> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - sbcseq r7, sl, r4, asr #22 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - sbcseq r7, sl, ip, lsr #22 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - sbcseq r7, sl, r8, lsl fp │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c9634 <__cxa_atexit@plt+0xbde0c> │ │ │ │ - ldr r3, [pc, #44] @ c964c <__cxa_atexit@plt+0xbde24> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr lr, [r1, #12]! │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r1] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + bcc ca170 <__cxa_atexit@plt+0xbe948> │ │ │ │ + ldr r8, [pc, #72] @ ca188 <__cxa_atexit@plt+0xbe960> │ │ │ │ + ldr r9, [pc, #72] @ ca18c <__cxa_atexit@plt+0xbe964> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ ca190 <__cxa_atexit@plt+0xbe968> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ c9650 <__cxa_atexit@plt+0xbde28> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - sbcseq r7, sl, r8, lsr #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff66c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c968c <__cxa_atexit@plt+0xbde64> │ │ │ │ - ldr r3, [pc, #44] @ c96a4 <__cxa_atexit@plt+0xbde7c> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca1e8 <__cxa_atexit@plt+0xbe9c0> │ │ │ │ + ldr lr, [pc, #72] @ ca200 <__cxa_atexit@plt+0xbe9d8> │ │ │ │ + ldr r8, [pc, #72] @ ca204 <__cxa_atexit@plt+0xbe9dc> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ ca208 <__cxa_atexit@plt+0xbe9e0> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ c96a8 <__cxa_atexit@plt+0xbde80> │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff5f4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + ldr r1, [pc, #80] @ ca274 <__cxa_atexit@plt+0xbea4c> │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + ldmib r2, {r3, r9} │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r7, r2, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r8, [r2] │ │ │ │ + bhi ca25c <__cxa_atexit@plt+0xbea34> │ │ │ │ + ldr r7, [pc, #48] @ ca278 <__cxa_atexit@plt+0xbea50> │ │ │ │ + str sl, [r5] │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #24] @ ca27c <__cxa_atexit@plt+0xbea54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - sbcseq r7, sl, r0, asr sl │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + sbcseq r7, sl, ip, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c96dc <__cxa_atexit@plt+0xbdeb4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c96e4 <__cxa_atexit@plt+0xbdebc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq ip, r8, ip, lsr #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c9768 <__cxa_atexit@plt+0xbdf40> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ c9780 <__cxa_atexit@plt+0xbdf58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c9774 <__cxa_atexit@plt+0xbdf4c> │ │ │ │ - ldr lr, [pc, #92] @ c9784 <__cxa_atexit@plt+0xbdf5c> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - beq c9758 <__cxa_atexit@plt+0xbdf30> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b c99d8 <__cxa_atexit@plt+0xbe1b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca2c0 <__cxa_atexit@plt+0xbea98> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ ca2cc <__cxa_atexit@plt+0xbeaa4> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq ip, r8, r8, ror #17 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c9808 <__cxa_atexit@plt+0xbdfe0> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ c9820 <__cxa_atexit@plt+0xbdff8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c9814 <__cxa_atexit@plt+0xbdfec> │ │ │ │ - ldr lr, [pc, #92] @ c9824 <__cxa_atexit@plt+0xbdffc> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff790 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi ca444 <__cxa_atexit@plt+0xbec1c> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - beq c97f8 <__cxa_atexit@plt+0xbdfd0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b c99d8 <__cxa_atexit@plt+0xbe1b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt ca40c <__cxa_atexit@plt+0xbebe4> │ │ │ │ + ldr r0, [pc, #328] @ ca44c <__cxa_atexit@plt+0xbec24> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc ca420 <__cxa_atexit@plt+0xbebf8> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ ca450 <__cxa_atexit@plt+0xbec28> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq ca3cc <__cxa_atexit@plt+0xbeba4> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ ca454 <__cxa_atexit@plt+0xbec2c> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs ca35c <__cxa_atexit@plt+0xbeb34> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b ca424 <__cxa_atexit@plt+0xbebfc> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ ca460 <__cxa_atexit@plt+0xbec38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #72] @ ca45c <__cxa_atexit@plt+0xbec34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ ca458 <__cxa_atexit@plt+0xbec30> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r8, r8, asr #16 │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ + strdeq fp, [r8], #200 @ 0xc8 @ │ │ │ │ + rsceq fp, r8, r8, asr sp │ │ │ │ + rsceq fp, r8, r8, ror #24 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq fp, r8, ip, ror #23 │ │ │ │ + rsceq fp, r8, ip, lsl #24 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc ca4fc <__cxa_atexit@plt+0xbecd4> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ ca550 <__cxa_atexit@plt+0xbed28> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ ca554 <__cxa_atexit@plt+0xbed2c> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq ca518 <__cxa_atexit@plt+0xbecf0> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs ca4a0 <__cxa_atexit@plt+0xbec78> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ ca558 <__cxa_atexit@plt+0xbed30> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r8, r0, lsl ip │ │ │ │ + rsceq fp, r8, ip, asr fp │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c98a8 <__cxa_atexit@plt+0xbe080> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ c98c0 <__cxa_atexit@plt+0xbe098> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c98b4 <__cxa_atexit@plt+0xbe08c> │ │ │ │ - ldr lr, [pc, #92] @ c98c4 <__cxa_atexit@plt+0xbe09c> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - beq c9898 <__cxa_atexit@plt+0xbe070> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b c99d8 <__cxa_atexit@plt+0xbe1b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi ca58c <__cxa_atexit@plt+0xbed64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ ca594 <__cxa_atexit@plt+0xbed6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r8, r8, lsr #15 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c9948 <__cxa_atexit@plt+0xbe120> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ c9960 <__cxa_atexit@plt+0xbe138> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c9954 <__cxa_atexit@plt+0xbe12c> │ │ │ │ - ldr lr, [pc, #92] @ c9964 <__cxa_atexit@plt+0xbe13c> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ + rsceq fp, r8, r8, ror sl │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi ca70c <__cxa_atexit@plt+0xbeee4> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - beq c9938 <__cxa_atexit@plt+0xbe110> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b c99d8 <__cxa_atexit@plt+0xbe1b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt ca6d4 <__cxa_atexit@plt+0xbeeac> │ │ │ │ + ldr r0, [pc, #328] @ ca714 <__cxa_atexit@plt+0xbeeec> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc ca6e8 <__cxa_atexit@plt+0xbeec0> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ ca718 <__cxa_atexit@plt+0xbeef0> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq ca694 <__cxa_atexit@plt+0xbee6c> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ ca71c <__cxa_atexit@plt+0xbeef4> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs ca624 <__cxa_atexit@plt+0xbedfc> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b ca6ec <__cxa_atexit@plt+0xbeec4> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ ca728 <__cxa_atexit@plt+0xbef00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #72] @ ca724 <__cxa_atexit@plt+0xbeefc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ ca720 <__cxa_atexit@plt+0xbeef8> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r8, r8, lsl #14 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c99c0 <__cxa_atexit@plt+0xbe198> │ │ │ │ - ldr lr, [pc, #64] @ c99cc <__cxa_atexit@plt+0xbe1a4> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r2, r7} │ │ │ │ - beq c99b4 <__cxa_atexit@plt+0xbe18c> │ │ │ │ - mov r7, r8 │ │ │ │ - b c99d8 <__cxa_atexit@plt+0xbe1b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + rsceq fp, r8, r0, lsr sl │ │ │ │ + smlaleq fp, r8, r0, sl │ │ │ │ + rsceq fp, r8, r0, lsr #19 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq fp, r8, r4, lsr #18 │ │ │ │ + rsceq fp, r8, r4, asr #18 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc ca7c4 <__cxa_atexit@plt+0xbef9c> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ ca818 <__cxa_atexit@plt+0xbeff0> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ ca81c <__cxa_atexit@plt+0xbeff4> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq ca7e0 <__cxa_atexit@plt+0xbefb8> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs ca768 <__cxa_atexit@plt+0xbef40> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ ca820 <__cxa_atexit@plt+0xbeff8> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + rsceq fp, r8, r8, asr #18 │ │ │ │ + smlaleq fp, r8, r4, r8 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + sbcseq r7, sl, ip, asr #1 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca870 <__cxa_atexit@plt+0xbf048> │ │ │ │ + ldr r3, [pc, #48] @ ca878 <__cxa_atexit@plt+0xbf050> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + ldr r7, [pc, #20] @ ca87c <__cxa_atexit@plt+0xbf054> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c99f8 <__cxa_atexit@plt+0xbe1d0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne c9a34 <__cxa_atexit@plt+0xbe20c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq fp, r8, r4, ror #22 │ │ │ │ + sbcseq r7, sl, r4, ror r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + cmp r3, #1 │ │ │ │ + movle r3, #1 │ │ │ │ + lsls r2, r3, #2 │ │ │ │ + bmi ca8c4 <__cxa_atexit@plt+0xbf09c> │ │ │ │ + ldr r1, [pc, #44] @ ca8d4 <__cxa_atexit@plt+0xbf0ac> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #28] @ ca8d8 <__cxa_atexit@plt+0xbf0b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r7, [pc, #16] @ ca8dc <__cxa_atexit@plt+0xbf0b4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c9aec <__cxa_atexit@plt+0xbe2c4> │ │ │ │ - ldr r2, [pc, #276] @ c9b24 <__cxa_atexit@plt+0xbe2fc> │ │ │ │ - sub r8, r3, #3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq fp, r8, r0, lsl fp │ │ │ │ + rsceq fp, r8, r0, asr fp │ │ │ │ + andeq r0, r0, r6, ror #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ca904 <__cxa_atexit@plt+0xbf0dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc caa4c <__cxa_atexit@plt+0xbf224> │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + ldr r4, [pc, #336] @ caa7c <__cxa_atexit@plt+0xbf254> │ │ │ │ + ldr r2, [pc, #336] @ caa80 <__cxa_atexit@plt+0xbf258> │ │ │ │ + mov r1, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + sub r8, r3, #41 @ 0x29 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc c9afc <__cxa_atexit@plt+0xbe2d4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add lr, r5, #8 │ │ │ │ - add ip, r6, #20 │ │ │ │ - add sl, r6, #4 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi c9aa4 <__cxa_atexit@plt+0xbe27c> │ │ │ │ - ldr r2, [pc, #152] @ c9b0c <__cxa_atexit@plt+0xbe2e4> │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r3, [pc, #144] @ c9b10 <__cxa_atexit@plt+0xbe2e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r0, r1, r2} │ │ │ │ - ldr r0, [pc, #116] @ c9b14 <__cxa_atexit@plt+0xbe2ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b c9adc <__cxa_atexit@plt+0xbe2b4> │ │ │ │ - ldr r2, [pc, #108] @ c9b18 <__cxa_atexit@plt+0xbe2f0> │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r0, [pc, #100] @ c9b1c <__cxa_atexit@plt+0xbe2f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #320] @ caa84 <__cxa_atexit@plt+0xbf25c> │ │ │ │ + add fp, r7, #8 │ │ │ │ + add r0, r2, #2 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr lr, [r1, #8]! │ │ │ │ + str r4, [r1] │ │ │ │ + sub r4, r3, #31 │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ + str r4, [sp] │ │ │ │ + str r4, [r1, #16] │ │ │ │ + ldr ip, [r1, #-4] │ │ │ │ + ldr r4, [pc, #260] @ caa88 <__cxa_atexit@plt+0xbf260> │ │ │ │ + tst r2, #3 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + stmib r6, {r4, r7, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, fp, ip} │ │ │ │ + beq caa30 <__cxa_atexit@plt+0xbf208> │ │ │ │ + add r3, r6, #92 @ 0x5c │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc caa5c <__cxa_atexit@plt+0xbf234> │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r4, [pc, #212] @ caa8c <__cxa_atexit@plt+0xbf264> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str sl, [r6, #84] @ 0x54 │ │ │ │ + ldr fp, [r5, #12]! │ │ │ │ + ldr r8, [pc, #196] @ caa90 <__cxa_atexit@plt+0xbf268> │ │ │ │ + add r4, pc, r4 │ │ │ │ + sub r1, r3, #39 @ 0x27 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #184] @ caa94 <__cxa_atexit@plt+0xbf26c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - ldr r0, [pc, #68] @ c9b20 <__cxa_atexit@plt+0xbe2f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r9 │ │ │ │ - b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ - mov r6, #8 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str sl, [r6, #88] @ 0x58 │ │ │ │ + add ip, r0, #1 │ │ │ │ + ldmib r5, {r0, lr} │ │ │ │ + str r4, [r5] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + str fp, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #148] @ caa98 <__cxa_atexit@plt+0xbf270> │ │ │ │ + sub r8, r3, #31 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r9, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + str sl, [r6, #80] @ 0x50 │ │ │ │ + mov r6, r3 │ │ │ │ + stm r2, {r1, ip, lr} │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + mov r5, r1 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - ldrdeq ip, [r8], #92 @ 0x5c @ │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - rsceq ip, r8, r4, lsr #11 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - strdeq ip, [r8], #92 @ 0x5c @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + rsceq fp, r8, r8, ror #21 │ │ │ │ + rsceq fp, r8, ip, lsl #21 │ │ │ │ + rsceq fp, r8, r0, lsr #21 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + rsceq fp, r8, r0, lsl #20 │ │ │ │ + strdeq fp, [r8], #148 @ 0x94 @ │ │ │ │ + ldrdeq fp, [r8], #144 @ 0x90 @ │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + mov sl, r4 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc c9bb4 <__cxa_atexit@plt+0xbe38c> │ │ │ │ - ldr r7, [pc, #136] @ c9bd8 <__cxa_atexit@plt+0xbe3b0> │ │ │ │ - ldr r3, [pc, #136] @ c9bdc <__cxa_atexit@plt+0xbe3b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ + bcc cab40 <__cxa_atexit@plt+0xbf318> │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r9, [pc, #136] @ cab54 <__cxa_atexit@plt+0xbf32c> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r0, [pc, #120] @ cab58 <__cxa_atexit@plt+0xbf330> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + add r4, r0, #1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r2, [pc, #76] @ cab5c <__cxa_atexit@plt+0xbf334> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, ip} │ │ │ │ + ldr r2, [pc, #68] @ cab60 <__cxa_atexit@plt+0xbf338> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r4, [r3, #20] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r8, r6, #31 │ │ │ │ + mov r4, sl │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + mov r7, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq fp, r8, r8, ror #17 │ │ │ │ + rsceq fp, r8, r4, asr #17 │ │ │ │ + strhteq fp, [r8], #140 @ 0x8c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ cabe4 <__cxa_atexit@plt+0xbf3bc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - add lr, r2, #12 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - sub r3, r5, #20 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - bhi c9bcc <__cxa_atexit@plt+0xbe3a4> │ │ │ │ - ldr lr, [pc, #92] @ c9be0 <__cxa_atexit@plt+0xbe3b8> │ │ │ │ - ldmdb r6, {r0, r1} │ │ │ │ - add lr, pc, lr │ │ │ │ - tst sl, #3 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r1, r2, r7} │ │ │ │ - beq c9ba4 <__cxa_atexit@plt+0xbe37c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b c99d8 <__cxa_atexit@plt+0xbe1b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c9be4 <__cxa_atexit@plt+0xbe3bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + beq cabc8 <__cxa_atexit@plt+0xbf3a0> │ │ │ │ + ldr r7, [pc, #84] @ cabe8 <__cxa_atexit@plt+0xbf3c0> │ │ │ │ + ldr r0, [r9, #31] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [r9, #27] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r9, #11] │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + beq cabd8 <__cxa_atexit@plt+0xbf3b0> │ │ │ │ + mov r7, r8 │ │ │ │ + b cac48 <__cxa_atexit@plt+0xbf420> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - sbcseq r7, sl, r4, lsr r5 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #64] @ cac3c <__cxa_atexit@plt+0xbf414> │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r8} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cac34 <__cxa_atexit@plt+0xbf40c> │ │ │ │ + b cac48 <__cxa_atexit@plt+0xbf420> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc cad18 <__cxa_atexit@plt+0xbf4f0> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + ldr r3, [r8, #31] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne cac8c <__cxa_atexit@plt+0xbf464> │ │ │ │ + ldr lr, [pc, #196] @ cad38 <__cxa_atexit@plt+0xbf510> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + add lr, pc, lr │ │ │ │ + b cacd8 <__cxa_atexit@plt+0xbf4b0> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c9c68 <__cxa_atexit@plt+0xbe440> │ │ │ │ - ldr r2, [pc, #112] @ c9c7c <__cxa_atexit@plt+0xbe454> │ │ │ │ - ldr r7, [r3] │ │ │ │ - stmdb r3, {r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ + ldr r1, [pc, #148] @ cad2c <__cxa_atexit@plt+0xbf504> │ │ │ │ + ldr r7, [r3, #24]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ str r8, [r3] │ │ │ │ - beq c9c34 <__cxa_atexit@plt+0xbe40c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne c9c3c <__cxa_atexit@plt+0xbe414> │ │ │ │ - bic r7, sl, #3 │ │ │ │ - add r5, r3, #4 │ │ │ │ + beq cacf4 <__cxa_atexit@plt+0xbf4cc> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne cacfc <__cxa_atexit@plt+0xbf4d4> │ │ │ │ + ldr r7, [pc, #116] @ cad30 <__cxa_atexit@plt+0xbf508> │ │ │ │ + ldr lr, [pc, #116] @ cad34 <__cxa_atexit@plt+0xbf50c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r0, r3} │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ c9c80 <__cxa_atexit@plt+0xbe458> │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #56] @ cad3c <__cxa_atexit@plt+0xbf514> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - beq c9c5c <__cxa_atexit@plt+0xbe434> │ │ │ │ - mov r7, sl │ │ │ │ - b c9ce0 <__cxa_atexit@plt+0xbe4b8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c9c84 <__cxa_atexit@plt+0xbe45c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + @ instruction: 0xfffff918 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cadbc <__cxa_atexit@plt+0xbf594> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #20]! │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [r1, #-16]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r9, r3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + bcc cadd8 <__cxa_atexit@plt+0xbf5b0> │ │ │ │ + ldr r1, [pc, #108] @ cae00 <__cxa_atexit@plt+0xbf5d8> │ │ │ │ + ldr r7, [pc, #108] @ cae04 <__cxa_atexit@plt+0xbf5dc> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - sbcseq r7, sl, r4, lsl #9 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + ldr r3, [pc, #52] @ cadfc <__cxa_atexit@plt+0xbf5d4> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r6, [pc, #24] @ cadf8 <__cxa_atexit@plt+0xbf5d0> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff53c │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne c9cb0 <__cxa_atexit@plt+0xbe488> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b c9ccc <__cxa_atexit@plt+0xbe4a4> │ │ │ │ - ldr r2, [pc, #28] @ c9cd4 <__cxa_atexit@plt+0xbe4ac> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq c9ccc <__cxa_atexit@plt+0xbe4a4> │ │ │ │ - b c9ce0 <__cxa_atexit@plt+0xbe4b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #36] @ cae3c <__cxa_atexit@plt+0xbf614> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + beq cae30 <__cxa_atexit@plt+0xbf608> │ │ │ │ + mov r7, r8 │ │ │ │ + b cae48 <__cxa_atexit@plt+0xbf620> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne c9cf8 <__cxa_atexit@plt+0xbe4d0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #148] @ c9d94 <__cxa_atexit@plt+0xbe56c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq c9d74 <__cxa_atexit@plt+0xbe54c> │ │ │ │ - ldr r2, [pc, #124] @ c9d98 <__cxa_atexit@plt+0xbe570> │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr lr, [r3, #27] │ │ │ │ + ldr r1, [r3, #31] │ │ │ │ + ldr r8, [pc, #152] @ caefc <__cxa_atexit@plt+0xbf6d4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #-12]! │ │ │ │ tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq c9d74 <__cxa_atexit@plt+0xbe54c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc c9d80 <__cxa_atexit@plt+0xbe558> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #72] @ c9d9c <__cxa_atexit@plt+0xbe574> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #12 │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq caecc <__cxa_atexit@plt+0xbf6a4> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + cmp r8, r2 │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + bcc caedc <__cxa_atexit@plt+0xbf6b4> │ │ │ │ + ldr r3, [pc, #92] @ caf04 <__cxa_atexit@plt+0xbf6dc> │ │ │ │ + ldr r8, [pc, #92] @ caf08 <__cxa_atexit@plt+0xbf6e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - bx ip │ │ │ │ + stm r3, {r0, r1, lr} │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ caf00 <__cxa_atexit@plt+0xbf6d8> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - smlaleq ip, r8, r8, r4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff42c │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ c9e20 <__cxa_atexit@plt+0xbe5f8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr lr, [r1, #12]! │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r1] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + bcc caf80 <__cxa_atexit@plt+0xbf758> │ │ │ │ + ldr r8, [pc, #72] @ caf98 <__cxa_atexit@plt+0xbf770> │ │ │ │ + ldr r9, [pc, #72] @ caf9c <__cxa_atexit@plt+0xbf774> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ cafa0 <__cxa_atexit@plt+0xbf778> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq c9e08 <__cxa_atexit@plt+0xbe5e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c9e10 <__cxa_atexit@plt+0xbe5e8> │ │ │ │ - ldr lr, [pc, #68] @ c9e24 <__cxa_atexit@plt+0xbe5fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq ip, r8, ip, lsl #8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff380 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c9e7c <__cxa_atexit@plt+0xbe654> │ │ │ │ - ldr lr, [pc, #60] @ c9e88 <__cxa_atexit@plt+0xbe660> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ + bcc caff8 <__cxa_atexit@plt+0xbf7d0> │ │ │ │ + ldr lr, [pc, #72] @ cb010 <__cxa_atexit@plt+0xbf7e8> │ │ │ │ + ldr r8, [pc, #72] @ cb014 <__cxa_atexit@plt+0xbf7ec> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r8, r0, lsr #7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ cb018 <__cxa_atexit@plt+0xbf7f0> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff308 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #8]! │ │ │ │ + ldr r1, [pc, #84] @ cb088 <__cxa_atexit@plt+0xbf860> │ │ │ │ + ldr r3, [r2, #-4] │ │ │ │ + ldr sl, [r2, #4] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r7, r2, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c9ed0 <__cxa_atexit@plt+0xbe6a8> │ │ │ │ - ldr r7, [pc, #52] @ c9ee0 <__cxa_atexit@plt+0xbe6b8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + str r3, [r2] │ │ │ │ + bhi cb074 <__cxa_atexit@plt+0xbf84c> │ │ │ │ + ldr r7, [pc, #48] @ cb08c <__cxa_atexit@plt+0xbf864> │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq c9ec4 <__cxa_atexit@plt+0xbe69c> │ │ │ │ - mov r7, r9 │ │ │ │ - b c9ef0 <__cxa_atexit@plt+0xbe6c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c9ee4 <__cxa_atexit@plt+0xbe6bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #20] @ cb090 <__cxa_atexit@plt+0xbf868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r7, sl, r4, lsr #4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffecf8 │ │ │ │ + sbcseq r6, sl, r4, ror r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [pc, #284] @ ca018 <__cxa_atexit@plt+0xbe7f0> │ │ │ │ - ldr r8, [pc, #284] @ ca01c <__cxa_atexit@plt+0xbe7f4> │ │ │ │ - mov lr, r5 │ │ │ │ - sub sl, r5, #28 │ │ │ │ - mov r1, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, lr, r1 │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq c9fa4 <__cxa_atexit@plt+0xbe77c> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq c9f8c <__cxa_atexit@plt+0xbe764> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - mov ip, lr │ │ │ │ - str r7, [ip, r1]! │ │ │ │ - str r0, [ip, #-4] │ │ │ │ - add r0, sl, r1 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r4, [ip, #-8] │ │ │ │ - str r3, [ip, #8] │ │ │ │ - bhi c9fec <__cxa_atexit@plt+0xbe7c4> │ │ │ │ - sub r1, r1, #20 │ │ │ │ - mov r7, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - bne c9f10 <__cxa_atexit@plt+0xbe6e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r5, lr, r1 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #144] @ ca024 <__cxa_atexit@plt+0xbe7fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r3, r6, #8 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc ca008 <__cxa_atexit@plt+0xbe7e0> │ │ │ │ - ldr r0, [pc, #104] @ ca028 <__cxa_atexit@plt+0xbe800> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #96] @ ca02c <__cxa_atexit@plt+0xbe804> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r8, r3, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r5, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #44] @ ca020 <__cxa_atexit@plt+0xbe7f8> │ │ │ │ - ldr r4, [sp] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb0d4 <__cxa_atexit@plt+0xbf8ac> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ cb0e0 <__cxa_atexit@plt+0xbf8b8> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - @ instruction: 0xffffffdc │ │ │ │ - sbcseq r7, sl, r4, lsl #2 │ │ │ │ - rsceq ip, r8, r4, asr r2 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq ip, r8, ip, lsr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ca07c <__cxa_atexit@plt+0xbe854> │ │ │ │ + @ instruction: 0xfffff4a0 │ │ │ │ + sbcseq r6, sl, ip, lsl #16 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi cb184 <__cxa_atexit@plt+0xbf95c> │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r9, [r3, #15] │ │ │ │ + add sl, r1, #8 │ │ │ │ + add r1, r2, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #116] @ cb1a4 <__cxa_atexit@plt+0xbf97c> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + beq cb178 <__cxa_atexit@plt+0xbf950> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ca090 <__cxa_atexit@plt+0xbe868> │ │ │ │ - ldr r2, [pc, #72] @ ca0a4 <__cxa_atexit@plt+0xbe87c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc cb190 <__cxa_atexit@plt+0xbf968> │ │ │ │ + ldr r2, [pc, #84] @ cb1a8 <__cxa_atexit@plt+0xbf980> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, sl} │ │ │ │ + ldr r6, [pc, #68] @ cb1ac <__cxa_atexit@plt+0xbf984> │ │ │ │ + sub sl, r3, #6 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ca0a0 <__cxa_atexit@plt+0xbe878> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r8, r4, ror #2 │ │ │ │ - rsceq ip, r8, r4, lsl #3 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne ca0e4 <__cxa_atexit@plt+0xbe8bc> │ │ │ │ - ldr r7, [pc, #132] @ ca150 <__cxa_atexit@plt+0xbe928> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - str r9, [r5, #8] │ │ │ │ - beq ca124 <__cxa_atexit@plt+0xbe8fc> │ │ │ │ - mov r7, r9 │ │ │ │ - b c9ef0 <__cxa_atexit@plt+0xbe6c8> │ │ │ │ - ldr r2, [pc, #88] @ ca144 <__cxa_atexit@plt+0xbe91c> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff6d4 │ │ │ │ + rsceq fp, r8, r4, ror r2 │ │ │ │ + sbcseq r6, sl, r4, asr #14 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb208 <__cxa_atexit@plt+0xbf9e0> │ │ │ │ + ldr r2, [pc, #60] @ cb214 <__cxa_atexit@plt+0xbf9ec> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - bhi ca130 <__cxa_atexit@plt+0xbe908> │ │ │ │ - ldr r7, [pc, #60] @ ca148 <__cxa_atexit@plt+0xbe920> │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq ca124 <__cxa_atexit@plt+0xbe8fc> │ │ │ │ - mov r7, r9 │ │ │ │ - b c9ef0 <__cxa_atexit@plt+0xbe6c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ca14c <__cxa_atexit@plt+0xbe924> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - sbcseq r6, sl, r0, asr #31 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ca178 <__cxa_atexit@plt+0xbe950> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ca1b8 <__cxa_atexit@plt+0xbe990> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ ca1c8 <__cxa_atexit@plt+0xbe9a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r8, r0, asr r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r8, r9 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ca24c <__cxa_atexit@plt+0xbea24> │ │ │ │ - ldr r3, [pc, #104] @ ca274 <__cxa_atexit@plt+0xbea4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca264 <__cxa_atexit@plt+0xbea3c> │ │ │ │ - ldr r7, [pc, #80] @ ca278 <__cxa_atexit@plt+0xbea50> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq ca240 <__cxa_atexit@plt+0xbea18> │ │ │ │ - mov r7, r9 │ │ │ │ - b c9ef0 <__cxa_atexit@plt+0xbe6c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ca280 <__cxa_atexit@plt+0xbea58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r3, [pc, #32] @ cb218 <__cxa_atexit@plt+0xbf9f0> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ca27c <__cxa_atexit@plt+0xbea54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - smullseq r6, sl, r0, lr │ │ │ │ - sbcseq r6, sl, r8, lsr #29 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff650 │ │ │ │ + rsceq fp, r8, r0, ror #3 │ │ │ │ + ldrsbeq r6, [sl], #100 @ 0x64 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ca2bc <__cxa_atexit@plt+0xbea94> │ │ │ │ - ldr r1, [pc, #32] @ ca2c4 <__cxa_atexit@plt+0xbea9c> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + bhi cb28c <__cxa_atexit@plt+0xbfa64> │ │ │ │ + ldr r1, [pc, #84] @ cb294 <__cxa_atexit@plt+0xbfa6c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r2, #4] │ │ │ │ + beq cb280 <__cxa_atexit@plt+0xbfa58> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #48] @ cb298 <__cxa_atexit@plt+0xbfa70> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + sbcseq r6, sl, r8, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ ca2e8 <__cxa_atexit@plt+0xbeac0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #16] @ cb2c8 <__cxa_atexit@plt+0xbfaa0> │ │ │ │ str r3, [r5] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - rsceq fp, r8, r4, lsl #27 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r6, sl, r8, lsr #12 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb320 <__cxa_atexit@plt+0xbfaf8> │ │ │ │ + ldr lr, [pc, #56] @ cb32c <__cxa_atexit@plt+0xbfb04> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #15 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ca358 <__cxa_atexit@plt+0xbeb30> │ │ │ │ - ldr r2, [pc, #104] @ ca378 <__cxa_atexit@plt+0xbeb50> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + bhi cb370 <__cxa_atexit@plt+0xbfb48> │ │ │ │ + ldr r2, [pc, #44] @ cb378 <__cxa_atexit@plt+0xbfb50> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bhi ca364 <__cxa_atexit@plt+0xbeb3c> │ │ │ │ - ldr r7, [pc, #72] @ ca37c <__cxa_atexit@plt+0xbeb54> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq ca34c <__cxa_atexit@plt+0xbeb24> │ │ │ │ - mov r7, r9 │ │ │ │ - b c9ef0 <__cxa_atexit@plt+0xbe6c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ca380 <__cxa_atexit@plt+0xbeb58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3] │ │ │ │ + beq cb364 <__cxa_atexit@plt+0xbfb3c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 87d8a4 <__cxa_atexit@plt+0x87207c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - sbcseq r6, sl, ip, lsl #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ ca3a4 <__cxa_atexit@plt+0xbeb7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - rsceq fp, r8, r8, asr #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 87d8a4 <__cxa_atexit@plt+0x87207c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ca40c <__cxa_atexit@plt+0xbebe4> │ │ │ │ - ldr r3, [pc, #84] @ ca424 <__cxa_atexit@plt+0xbebfc> │ │ │ │ - ldr r2, [pc, #84] @ ca428 <__cxa_atexit@plt+0xbec00> │ │ │ │ - ldr lr, [pc, #84] @ ca42c <__cxa_atexit@plt+0xbec04> │ │ │ │ - sub r1, r6, #30 │ │ │ │ + bcc cb3cc <__cxa_atexit@plt+0xbfba4> │ │ │ │ + ldr r3, [pc, #40] @ cb3dc <__cxa_atexit@plt+0xbfbb4> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - add r3, r7, #16 │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stm r3, {r2, r8, r9, lr} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ca430 <__cxa_atexit@plt+0xbec08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + ldr r8, [pc, #24] @ cb3e0 <__cxa_atexit@plt+0xbfbb8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - strhteq fp, [r8], #252 @ 0xfc │ │ │ │ - sbcseq r6, sl, ip, ror #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca478 <__cxa_atexit@plt+0xbec50> │ │ │ │ - ldr r7, [pc, #52] @ ca488 <__cxa_atexit@plt+0xbec60> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq ca46c <__cxa_atexit@plt+0xbec44> │ │ │ │ - mov r7, r9 │ │ │ │ - b ca498 <__cxa_atexit@plt+0xbec70> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + rsceq fp, r8, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cb430 <__cxa_atexit@plt+0xbfc08> │ │ │ │ + ldr r2, [pc, #56] @ cb438 <__cxa_atexit@plt+0xbfc10> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #44] @ cb43c <__cxa_atexit@plt+0xbfc14> │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + beq cb424 <__cxa_atexit@plt+0xbfbfc> │ │ │ │ + mov r7, r3 │ │ │ │ + b cb448 <__cxa_atexit@plt+0xbfc20> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ca48c <__cxa_atexit@plt+0xbec64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r6, sl, r8, lsl #25 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq sl, r8, r4, ror #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r1, #4]! │ │ │ │ - and r3, r2, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq ca4cc <__cxa_atexit@plt+0xbeca4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ca510 <__cxa_atexit@plt+0xbece8> │ │ │ │ - ldr r7, [pc, #196] @ ca584 <__cxa_atexit@plt+0xbed5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc ca568 <__cxa_atexit@plt+0xbed40> │ │ │ │ - ldr r8, [pc, #152] @ ca57c <__cxa_atexit@plt+0xbed54> │ │ │ │ - ldr lr, [pc, #152] @ ca580 <__cxa_atexit@plt+0xbed58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r2, #6] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc ca568 <__cxa_atexit@plt+0xbed40> │ │ │ │ - ldr lr, [pc, #96] @ ca588 <__cxa_atexit@plt+0xbed60> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r2, [r2, #15] │ │ │ │ - ldr r9, [pc, #80] @ ca58c <__cxa_atexit@plt+0xbed64> │ │ │ │ + bne cb47c <__cxa_atexit@plt+0xbfc54> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #160] @ cb500 <__cxa_atexit@plt+0xbfcd8> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cb4e4 <__cxa_atexit@plt+0xbfcbc> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b cb524 <__cxa_atexit@plt+0xbfcfc> │ │ │ │ + ldr r3, [pc, #120] @ cb4fc <__cxa_atexit@plt+0xbfcd4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq cb4e4 <__cxa_atexit@plt+0xbfcbc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cb4ec <__cxa_atexit@plt+0xbfcc4> │ │ │ │ + ldr lr, [pc, #88] @ cb504 <__cxa_atexit@plt+0xbfcdc> │ │ │ │ + ldr r1, [pc, #88] @ cb508 <__cxa_atexit@plt+0xbfce0> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - add r0, r2, r0 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r9, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - sub r8, r3, #3 │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #52] @ cb50c <__cxa_atexit@plt+0xbfce4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + b 8795e4 <__cxa_atexit@plt+0x86ddbc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq fp, r8, r4, lsr #22 │ │ │ │ - rsceq fp, r8, r8, lsr #26 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq fp, [r8], #160 @ 0xa0 @ │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + rsceq sl, r8, r4, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - ldreq r7, [pc, #12] @ ca5b8 <__cxa_atexit@plt+0xbed90> │ │ │ │ - ldreq r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, r8, ip, lsr ip │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - and r2, r2, #3 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b cb524 <__cxa_atexit@plt+0xbfcfc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq ca5f0 <__cxa_atexit@plt+0xbedc8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ + bne cb5a4 <__cxa_atexit@plt+0xbfd7c> │ │ │ │ + ldr r2, [pc, #188] @ cb5fc <__cxa_atexit@plt+0xbfdd4> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ tst r2, #3 │ │ │ │ - bne ca614 <__cxa_atexit@plt+0xbedec> │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r3, [pc, #124] @ ca674 <__cxa_atexit@plt+0xbee4c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq ca60c <__cxa_atexit@plt+0xbede4> │ │ │ │ - b ca498 <__cxa_atexit@plt+0xbec70> │ │ │ │ + beq cb584 <__cxa_atexit@plt+0xbfd5c> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq cb548 <__cxa_atexit@plt+0xbfd20> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne cb59c <__cxa_atexit@plt+0xbfd74> │ │ │ │ + ldr r3, [pc, #144] @ cb604 <__cxa_atexit@plt+0xbfddc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov fp, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r2, [pc, #88] @ ca678 <__cxa_atexit@plt+0xbee50> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bhi ca660 <__cxa_atexit@plt+0xbee38> │ │ │ │ - ldr r7, [pc, #64] @ ca67c <__cxa_atexit@plt+0xbee54> │ │ │ │ - str r8, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq ca654 <__cxa_atexit@plt+0xbee2c> │ │ │ │ - mov r7, r9 │ │ │ │ - b ca498 <__cxa_atexit@plt+0xbec70> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ ca680 <__cxa_atexit@plt+0xbee58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - smullseq r6, sl, ip, sl │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ca6a8 <__cxa_atexit@plt+0xbee80> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ca6e8 <__cxa_atexit@plt+0xbeec0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ ca6f8 <__cxa_atexit@plt+0xbeed0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc cb5d8 <__cxa_atexit@plt+0xbfdb0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #64] @ cb608 <__cxa_atexit@plt+0xbfde0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ cb600 <__cxa_atexit@plt+0xbfdd8> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r8, r0, lsr #22 │ │ │ │ - sub ip, r5, #4 │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsceq sl, r8, r0, ror #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ cb640 <__cxa_atexit@plt+0xbfe18> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq cb638 <__cxa_atexit@plt+0xbfe10> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b cb524 <__cxa_atexit@plt+0xbfcfc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b cb524 <__cxa_atexit@plt+0xbfcfc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi ca764 <__cxa_atexit@plt+0xbef3c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ca76c <__cxa_atexit@plt+0xbef44> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r9, [pc, #84] @ ca788 <__cxa_atexit@plt+0xbef60> │ │ │ │ - ldr sl, [pc, #84] @ ca78c <__cxa_atexit@plt+0xbef64> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, ip │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b ca774 <__cxa_atexit@plt+0xbef4c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ ca784 <__cxa_atexit@plt+0xbef5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb690 <__cxa_atexit@plt+0xbfe68> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ cb6a8 <__cxa_atexit@plt+0xbfe80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - smullseq r6, sl, r0, r9 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrdeq fp, [r8], #128 @ 0x80 @ │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + ldr r3, [pc, #20] @ cb6ac <__cxa_atexit@plt+0xbfe84> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq sl, r8, r4, lsr #22 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ca804 <__cxa_atexit@plt+0xbefdc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ca80c <__cxa_atexit@plt+0xbefe4> │ │ │ │ - ldr lr, [pc, #96] @ ca830 <__cxa_atexit@plt+0xbf008> │ │ │ │ - ldr ip, [pc, #96] @ ca834 <__cxa_atexit@plt+0xbf00c> │ │ │ │ - add r0, r9, r8 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb708 <__cxa_atexit@plt+0xbfee0> │ │ │ │ + ldr lr, [pc, #64] @ cb714 <__cxa_atexit@plt+0xbfeec> │ │ │ │ + ldr r1, [pc, #64] @ cb718 <__cxa_atexit@plt+0xbfef0> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - str ip, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b ca814 <__cxa_atexit@plt+0xbefec> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ ca82c <__cxa_atexit@plt+0xbf004> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - sbcseq r6, sl, ip, ror #17 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsceq fp, r8, r4, lsr r8 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ cb71c <__cxa_atexit@plt+0xbfef4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 8795e4 <__cxa_atexit@plt+0x86ddbc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + rsceq sl, r8, ip, asr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - and r7, r7, #3 │ │ │ │ - ldr r3, [r2, #12]! │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - bne ca888 <__cxa_atexit@plt+0xbf060> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ca92c <__cxa_atexit@plt+0xbf104> │ │ │ │ - ldr r7, [pc, #276] @ ca97c <__cxa_atexit@plt+0xbf154> │ │ │ │ - tst r3, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq ca900 <__cxa_atexit@plt+0xbf0d8> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b ca498 <__cxa_atexit@plt+0xbec70> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mvn r7, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - bne ca8c4 <__cxa_atexit@plt+0xbf09c> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ca944 <__cxa_atexit@plt+0xbf11c> │ │ │ │ - ldr r7, [pc, #204] @ ca974 <__cxa_atexit@plt+0xbf14c> │ │ │ │ - add lr, r5, #12 │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - beq ca910 <__cxa_atexit@plt+0xbf0e8> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b ca498 <__cxa_atexit@plt+0xbec70> │ │ │ │ - ldr r7, [pc, #156] @ ca968 <__cxa_atexit@plt+0xbf140> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca958 <__cxa_atexit@plt+0xbf130> │ │ │ │ - ldr r7, [pc, #132] @ ca96c <__cxa_atexit@plt+0xbf144> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq ca920 <__cxa_atexit@plt+0xbf0f8> │ │ │ │ - mov r7, r9 │ │ │ │ - b ca498 <__cxa_atexit@plt+0xbec70> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ ca980 <__cxa_atexit@plt+0xbf158> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ca978 <__cxa_atexit@plt+0xbf150> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ca970 <__cxa_atexit@plt+0xbf148> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - sbcseq r6, sl, r8, lsr #15 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - ldrheq r6, [sl], #120 @ 0x78 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - ldrsbeq r6, [sl], #112 @ 0x70 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + ldr r3, [pc, #16] @ cb740 <__cxa_atexit@plt+0xbff18> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b cb75c <__cxa_atexit@plt+0xbff34> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne cb7dc <__cxa_atexit@plt+0xbffb4> │ │ │ │ + ldr r2, [pc, #228] @ cb85c <__cxa_atexit@plt+0xc0034> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ tst r2, #3 │ │ │ │ - bne ca9a8 <__cxa_atexit@plt+0xbf180> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + beq cb7bc <__cxa_atexit@plt+0xbff94> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq cb780 <__cxa_atexit@plt+0xbff58> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne cb7d4 <__cxa_atexit@plt+0xbffac> │ │ │ │ + ldr r3, [pc, #184] @ cb864 <__cxa_atexit@plt+0xc003c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov fp, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ca9e8 <__cxa_atexit@plt+0xbf1c0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ ca9f8 <__cxa_atexit@plt+0xbf1d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc cb838 <__cxa_atexit@plt+0xc0010> │ │ │ │ + ldr r9, [pc, #116] @ cb868 <__cxa_atexit@plt+0xc0040> │ │ │ │ sub r7, r2, #15 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #104] @ cb86c <__cxa_atexit@plt+0xc0044> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #100] @ cb870 <__cxa_atexit@plt+0xc0048> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ cb860 <__cxa_atexit@plt+0xc0038> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r8, r0, lsr #16 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi caa40 <__cxa_atexit@plt+0xbf218> │ │ │ │ - ldr r7, [pc, #52] @ caa50 <__cxa_atexit@plt+0xbf228> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq caa34 <__cxa_atexit@plt+0xbf20c> │ │ │ │ - mov r7, r9 │ │ │ │ - b caa60 <__cxa_atexit@plt+0xbf238> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ caa54 <__cxa_atexit@plt+0xbf22c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r6, sl, r8, asr #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + strdeq sl, [r8], #176 @ 0xb0 @ │ │ │ │ + strhteq sl, [r8], #144 @ 0x90 │ │ │ │ + rsceq sl, r8, r8, asr #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne caaec <__cxa_atexit@plt+0xbf2c4> │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr lr, [r9, #3] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi cab18 <__cxa_atexit@plt+0xbf2f0> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cab68 <__cxa_atexit@plt+0xbf340> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r1, r9 │ │ │ │ - bcc cab70 <__cxa_atexit@plt+0xbf348> │ │ │ │ - ldr sl, [pc, #244] @ caba8 <__cxa_atexit@plt+0xbf380> │ │ │ │ - ldr ip, [pc, #244] @ cabac <__cxa_atexit@plt+0xbf384> │ │ │ │ - add r1, r0, r8 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - str ip, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - sub r8, r9, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cab50 <__cxa_atexit@plt+0xbf328> │ │ │ │ - ldr r3, [pc, #148] @ cab94 <__cxa_atexit@plt+0xbf36c> │ │ │ │ - stm r5, {r2, r9} │ │ │ │ + ldr r3, [pc, #36] @ cb8a8 <__cxa_atexit@plt+0xc0080> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - cmp r7, #0 │ │ │ │ - beq cab44 <__cxa_atexit@plt+0xbf31c> │ │ │ │ - mov r7, r9 │ │ │ │ - b ca498 <__cxa_atexit@plt+0xbec70> │ │ │ │ - ldr r1, [pc, #128] @ caba0 <__cxa_atexit@plt+0xbf378> │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #108] @ caba4 <__cxa_atexit@plt+0xbf37c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #129 @ 0x81 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ cab98 <__cxa_atexit@plt+0xbf370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b cab78 <__cxa_atexit@plt+0xbf350> │ │ │ │ - mov r1, #8 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ cab9c <__cxa_atexit@plt+0xbf374> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffff990 │ │ │ │ - sbcseq r6, sl, ip, lsr #11 │ │ │ │ - sbcseq r6, sl, r8, lsl #11 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq fp, r8, r0, ror #9 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - rsceq fp, r8, r0, asr r5 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne cabf4 <__cxa_atexit@plt+0xbf3cc> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cac3c <__cxa_atexit@plt+0xbf414> │ │ │ │ - ldr r7, [pc, #144] @ cac6c <__cxa_atexit@plt+0xbf444> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq cac30 <__cxa_atexit@plt+0xbf408> │ │ │ │ - mov r7, r9 │ │ │ │ - b ca498 <__cxa_atexit@plt+0xbec70> │ │ │ │ - ldr r7, [pc, #100] @ cac60 <__cxa_atexit@plt+0xbf438> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq cb8a0 <__cxa_atexit@plt+0xc0078> │ │ │ │ + mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cac50 <__cxa_atexit@plt+0xbf428> │ │ │ │ - ldr r7, [pc, #76] @ cac64 <__cxa_atexit@plt+0xbf43c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq cac30 <__cxa_atexit@plt+0xbf408> │ │ │ │ - mov r7, r9 │ │ │ │ - b ca498 <__cxa_atexit@plt+0xbec70> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ cac70 <__cxa_atexit@plt+0xbf448> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cac68 <__cxa_atexit@plt+0xbf440> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b cb75c <__cxa_atexit@plt+0xbff34> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffff878 │ │ │ │ - ldrheq r6, [sl], #64 @ 0x40 │ │ │ │ - @ instruction: 0xfffff8b4 │ │ │ │ - sbcseq r6, sl, r0, asr #9 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cac98 <__cxa_atexit@plt+0xbf470> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cacb0 <__cxa_atexit@plt+0xbf488> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc cacf8 <__cxa_atexit@plt+0xbf4d0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ cad18 <__cxa_atexit@plt+0xbf4f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ cad14 <__cxa_atexit@plt+0xbf4ec> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq fp, r8, r0, lsl r5 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b cb75c <__cxa_atexit@plt+0xbff34> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc cad68 <__cxa_atexit@plt+0xbf540> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #44] @ cad80 <__cxa_atexit@plt+0xbf558> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + bcc cb920 <__cxa_atexit@plt+0xc00f8> │ │ │ │ + ldr r8, [pc, #84] @ cb938 <__cxa_atexit@plt+0xc0110> │ │ │ │ sub r7, r6, #15 │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ cad84 <__cxa_atexit@plt+0xbf55c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #76] @ cb93c <__cxa_atexit@plt+0xc0114> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ cb940 <__cxa_atexit@plt+0xc0118> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ cb944 <__cxa_atexit@plt+0xc011c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq fp, r8, r8, r4 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq sl, r8, r4, lsl #22 │ │ │ │ + rsceq sl, r8, r4, asr #17 │ │ │ │ + rsceq sl, r8, ip, asr r7 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + ldrheq r5, [sl], #244 @ 0xf4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cadcc <__cxa_atexit@plt+0xbf5a4> │ │ │ │ - ldr r7, [pc, #52] @ caddc <__cxa_atexit@plt+0xbf5b4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq cadc0 <__cxa_atexit@plt+0xbf598> │ │ │ │ - mov r7, r9 │ │ │ │ - b cadec <__cxa_atexit@plt+0xbf5c4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cade0 <__cxa_atexit@plt+0xbf5b8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cb978 <__cxa_atexit@plt+0xc0150> │ │ │ │ + ldr r2, [pc, #28] @ cb988 <__cxa_atexit@plt+0xc0160> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b cec904 <__cxa_atexit@plt+0xce10dc> │ │ │ │ + ldr r7, [pc, #12] @ cb98c <__cxa_atexit@plt+0xc0164> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r6, sl, r0, asr #6 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r1, #4]! │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq cae20 <__cxa_atexit@plt+0xbf5f8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne cae64 <__cxa_atexit@plt+0xbf63c> │ │ │ │ - ldr r7, [pc, #196] @ caed8 <__cxa_atexit@plt+0xbf6b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc caebc <__cxa_atexit@plt+0xbf694> │ │ │ │ - ldr r8, [pc, #152] @ caed0 <__cxa_atexit@plt+0xbf6a8> │ │ │ │ - ldr lr, [pc, #152] @ caed4 <__cxa_atexit@plt+0xbf6ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r2, #6] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc caebc <__cxa_atexit@plt+0xbf694> │ │ │ │ - ldr lr, [pc, #96] @ caedc <__cxa_atexit@plt+0xbf6b4> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r2, [r2, #15] │ │ │ │ - ldr r9, [pc, #80] @ caee0 <__cxa_atexit@plt+0xbf6b8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smullseq r5, sl, r8, pc @ │ │ │ │ + sbcseq r5, sl, r0, ror pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb9ec <__cxa_atexit@plt+0xc01c4> │ │ │ │ + ldr lr, [pc, #64] @ cb9f8 <__cxa_atexit@plt+0xc01d0> │ │ │ │ + ldr r1, [pc, #64] @ cb9fc <__cxa_atexit@plt+0xc01d4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - add r0, r2, r0 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrdeq fp, [r8], #16 @ │ │ │ │ - ldrdeq fp, [r8], #52 @ 0x34 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq fp, r8, ip, ror r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r3, [pc, #32] @ cba00 <__cxa_atexit@plt+0xc01d8> │ │ │ │ + sub r9, r6, #7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b d08f8 <__cxa_atexit@plt+0xc50d0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff868 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq sl, r8, ip, lsl #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ caf0c <__cxa_atexit@plt+0xbf6e4> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addne r7, r7, #3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cba8c <__cxa_atexit@plt+0xc0264> │ │ │ │ + ldr r2, [pc, #124] @ cbaa4 <__cxa_atexit@plt+0xc027c> │ │ │ │ + ldr r1, [pc, #124] @ cbaa8 <__cxa_atexit@plt+0xc0280> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + tst r3, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + beq cba50 <__cxa_atexit@plt+0xc0228> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r8, r8, ror #5 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne caf64 <__cxa_atexit@plt+0xbf73c> │ │ │ │ - ldr r7, [pc, #128] @ cafac <__cxa_atexit@plt+0xbf784> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi caf98 <__cxa_atexit@plt+0xbf770> │ │ │ │ - ldr r7, [pc, #100] @ cafb0 <__cxa_atexit@plt+0xbf788> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq caf8c <__cxa_atexit@plt+0xbf764> │ │ │ │ - mov r7, r9 │ │ │ │ - b cadec <__cxa_atexit@plt+0xbf5c4> │ │ │ │ - ldr r7, [pc, #60] @ cafa8 <__cxa_atexit@plt+0xbf780> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + bhi cba98 <__cxa_atexit@plt+0xc0270> │ │ │ │ + ldr r2, [pc, #72] @ cbaac <__cxa_atexit@plt+0xc0284> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #60] @ cbab0 <__cxa_atexit@plt+0xc0288> │ │ │ │ tst r7, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq caf84 <__cxa_atexit@plt+0xbf75c> │ │ │ │ - b cadec <__cxa_atexit@plt+0xbf5c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + beq cba84 <__cxa_atexit@plt+0xc025c> │ │ │ │ + b cb448 <__cxa_atexit@plt+0xbfc20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cafb4 <__cxa_atexit@plt+0xbf78c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - sbcseq r6, sl, r4, ror r1 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + rsceq sl, r8, r0, lsl #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cafdc <__cxa_atexit@plt+0xbf7b4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne caff4 <__cxa_atexit@plt+0xbf7cc> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi cbc38 <__cxa_atexit@plt+0xc0410> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt cbc00 <__cxa_atexit@plt+0xc03d8> │ │ │ │ + ldr r0, [pc, #328] @ cbc40 <__cxa_atexit@plt+0xc0418> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc cbc14 <__cxa_atexit@plt+0xc03ec> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ cbc44 <__cxa_atexit@plt+0xc041c> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cbbc0 <__cxa_atexit@plt+0xc0398> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ cbc48 <__cxa_atexit@plt+0xc0420> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs cbb50 <__cxa_atexit@plt+0xc0328> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b cbc18 <__cxa_atexit@plt+0xc03f0> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ cbc54 <__cxa_atexit@plt+0xc042c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r1, #8]! │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r3, [r1, #8] │ │ │ │ - bcc cb040 <__cxa_atexit@plt+0xbf818> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #64] @ cb064 <__cxa_atexit@plt+0xbf83c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + ldr r7, [pc, #72] @ cbc50 <__cxa_atexit@plt+0xc0428> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ cbc4c <__cxa_atexit@plt+0xc0424> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #24] @ cb060 <__cxa_atexit@plt+0xbf838> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq fp, r8, r8, asr #3 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r8, r4, lsl #10 │ │ │ │ + rsceq sl, r8, r4, ror #10 │ │ │ │ + rsceq sl, r8, r4, ror r4 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strdeq sl, [r8], #56 @ 0x38 @ │ │ │ │ + rsceq sl, r8, r8, lsl r4 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc cb0b8 <__cxa_atexit@plt+0xbf890> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ cb0d0 <__cxa_atexit@plt+0xbf8a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc cbcf0 <__cxa_atexit@plt+0xc04c8> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ cbd44 <__cxa_atexit@plt+0xc051c> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ cbd48 <__cxa_atexit@plt+0xc0520> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cbd0c <__cxa_atexit@plt+0xc04e4> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ str lr, [r3, #20] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ cb0d4 <__cxa_atexit@plt+0xbf8ac> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r8, ip, asr #2 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - sub ip, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi cb140 <__cxa_atexit@plt+0xbf918> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc cb148 <__cxa_atexit@plt+0xbf920> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r9, [pc, #84] @ cb164 <__cxa_atexit@plt+0xbf93c> │ │ │ │ - ldr sl, [pc, #84] @ cb168 <__cxa_atexit@plt+0xbf940> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, ip │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs cbc94 <__cxa_atexit@plt+0xc046c> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ cbd4c <__cxa_atexit@plt+0xc0524> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b cb150 <__cxa_atexit@plt+0xbf928> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ cb160 <__cxa_atexit@plt+0xbf938> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r8, ip, lsl r4 │ │ │ │ + rsceq sl, r8, r8, ror #6 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cbd80 <__cxa_atexit@plt+0xc0558> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ cbd88 <__cxa_atexit@plt+0xc0560> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r8, r4, lsl #5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi cbf00 <__cxa_atexit@plt+0xc06d8> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt cbec8 <__cxa_atexit@plt+0xc06a0> │ │ │ │ + ldr r0, [pc, #328] @ cbf08 <__cxa_atexit@plt+0xc06e0> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc cbedc <__cxa_atexit@plt+0xc06b4> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ cbf0c <__cxa_atexit@plt+0xc06e4> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cbe88 <__cxa_atexit@plt+0xc0660> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ cbf10 <__cxa_atexit@plt+0xc06e8> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs cbe18 <__cxa_atexit@plt+0xc05f0> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b cbee0 <__cxa_atexit@plt+0xc06b8> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ cbf1c <__cxa_atexit@plt+0xc06f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ cbf18 <__cxa_atexit@plt+0xc06f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ cbf14 <__cxa_atexit@plt+0xc06ec> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, sl, r0, asr #31 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - strdeq sl, [r8], #228 @ 0xe4 @ │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + rsceq sl, r8, ip, lsr r2 │ │ │ │ + smlaleq sl, r8, ip, r2 │ │ │ │ + rsceq sl, r8, ip, lsr #3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq sl, r8, r0, lsr r1 │ │ │ │ + rsceq sl, r8, r0, asr r1 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc cbfb8 <__cxa_atexit@plt+0xc0790> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ cc00c <__cxa_atexit@plt+0xc07e4> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ cc010 <__cxa_atexit@plt+0xc07e8> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cbfd4 <__cxa_atexit@plt+0xc07ac> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs cbf5c <__cxa_atexit@plt+0xc0734> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ cc014 <__cxa_atexit@plt+0xc07ec> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r8, r4, asr r1 │ │ │ │ + rsceq sl, r8, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi cb1e0 <__cxa_atexit@plt+0xbf9b8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc cb1e8 <__cxa_atexit@plt+0xbf9c0> │ │ │ │ - ldr lr, [pc, #96] @ cb20c <__cxa_atexit@plt+0xbf9e4> │ │ │ │ - ldr ip, [pc, #96] @ cb210 <__cxa_atexit@plt+0xbf9e8> │ │ │ │ - add r0, r9, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc054 <__cxa_atexit@plt+0xc082c> │ │ │ │ + ldr r7, [pc, #44] @ cc064 <__cxa_atexit@plt+0xc083c> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ str sl, [r5, #-8] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b cb1f0 <__cxa_atexit@plt+0xbf9c8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ cb208 <__cxa_atexit@plt+0xbf9e0> │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, sl │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #12] @ cc068 <__cxa_atexit@plt+0xc0840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, sl, ip, lsl pc │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsceq sl, r8, r8, asr lr │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq r5, sl, r4, asr #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne cb268 <__cxa_atexit@plt+0xbfa40> │ │ │ │ - ldr r7, [pc, #152] @ cb2cc <__cxa_atexit@plt+0xbfaa4> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #112] @ cc0ec <__cxa_atexit@plt+0xc08c4> │ │ │ │ str r7, [r5] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb2a0 <__cxa_atexit@plt+0xbfa78> │ │ │ │ - ldr r7, [pc, #128] @ cb2d0 <__cxa_atexit@plt+0xbfaa8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq cb294 <__cxa_atexit@plt+0xbfa6c> │ │ │ │ - mov r7, r9 │ │ │ │ - b cadec <__cxa_atexit@plt+0xbf5c4> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cb2b0 <__cxa_atexit@plt+0xbfa88> │ │ │ │ - ldr r7, [pc, #72] @ cb2c4 <__cxa_atexit@plt+0xbfa9c> │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + beq cc0d0 <__cxa_atexit@plt+0xc08a8> │ │ │ │ + ldr r7, [pc, #84] @ cc0f0 <__cxa_atexit@plt+0xc08c8> │ │ │ │ + ldr r0, [r9, #31] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq cb294 <__cxa_atexit@plt+0xbfa6c> │ │ │ │ - mov r7, r9 │ │ │ │ - b cadec <__cxa_atexit@plt+0xbf5c4> │ │ │ │ + ldr r1, [r9, #27] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r9, #11] │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + beq cc0e0 <__cxa_atexit@plt+0xc08b8> │ │ │ │ + mov r7, r8 │ │ │ │ + b cc150 <__cxa_atexit@plt+0xc0928> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ cb2d4 <__cxa_atexit@plt+0xbfaac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cb2c8 <__cxa_atexit@plt+0xbfaa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - sbcseq r5, sl, r8, asr lr │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - sbcseq r5, sl, ip, ror #28 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #64] @ cc144 <__cxa_atexit@plt+0xc091c> │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cb2fc <__cxa_atexit@plt+0xbfad4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cb314 <__cxa_atexit@plt+0xbfaec> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r8} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cc13c <__cxa_atexit@plt+0xc0914> │ │ │ │ + b cc150 <__cxa_atexit@plt+0xc0928> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc cb35c <__cxa_atexit@plt+0xbfb34> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ cb37c <__cxa_atexit@plt+0xbfb54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc cc220 <__cxa_atexit@plt+0xc09f8> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + ldr r3, [r8, #31] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne cc194 <__cxa_atexit@plt+0xc096c> │ │ │ │ + ldr lr, [pc, #196] @ cc240 <__cxa_atexit@plt+0xc0a18> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + add lr, pc, lr │ │ │ │ + b cc1e0 <__cxa_atexit@plt+0xc09b8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #148] @ cc234 <__cxa_atexit@plt+0xc0a0c> │ │ │ │ + ldr r7, [r3, #24]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq cc1fc <__cxa_atexit@plt+0xc09d4> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne cc204 <__cxa_atexit@plt+0xc09dc> │ │ │ │ + ldr r7, [pc, #116] @ cc238 <__cxa_atexit@plt+0xc0a10> │ │ │ │ + ldr lr, [pc, #116] @ cc23c <__cxa_atexit@plt+0xc0a14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r0, r3} │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ cb378 <__cxa_atexit@plt+0xbfb50> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #56] @ cc244 <__cxa_atexit@plt+0xc0a1c> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq sl, r8, ip, lsr #29 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc cb3cc <__cxa_atexit@plt+0xbfba4> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #44] @ cb3e4 <__cxa_atexit@plt+0xbfbbc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ cb3e8 <__cxa_atexit@plt+0xbfbc0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cc2c4 <__cxa_atexit@plt+0xc0a9c> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #20]! │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [r1, #-16]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r9, r3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + bcc cc2e0 <__cxa_atexit@plt+0xc0ab8> │ │ │ │ + ldr r1, [pc, #108] @ cc308 <__cxa_atexit@plt+0xc0ae0> │ │ │ │ + ldr r7, [pc, #108] @ cc30c <__cxa_atexit@plt+0xc0ae4> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + ldr r3, [pc, #52] @ cc304 <__cxa_atexit@plt+0xc0adc> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r8, r4, lsr lr │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb430 <__cxa_atexit@plt+0xbfc08> │ │ │ │ - ldr r7, [pc, #52] @ cb440 <__cxa_atexit@plt+0xbfc18> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq cb424 <__cxa_atexit@plt+0xbfbfc> │ │ │ │ - mov r7, r9 │ │ │ │ - b cb450 <__cxa_atexit@plt+0xbfc28> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cb444 <__cxa_atexit@plt+0xbfc1c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r6, [pc, #24] @ cc300 <__cxa_atexit@plt+0xc0ad8> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r5, sl, r4, ror #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne cb4dc <__cxa_atexit@plt+0xbfcb4> │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr lr, [r9, #3] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi cb508 <__cxa_atexit@plt+0xbfce0> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cb558 <__cxa_atexit@plt+0xbfd30> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r1, r9 │ │ │ │ - bcc cb560 <__cxa_atexit@plt+0xbfd38> │ │ │ │ - ldr sl, [pc, #244] @ cb598 <__cxa_atexit@plt+0xbfd70> │ │ │ │ - ldr ip, [pc, #244] @ cb59c <__cxa_atexit@plt+0xbfd74> │ │ │ │ - add r1, r0, r8 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - str ip, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - sub r8, r9, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cb540 <__cxa_atexit@plt+0xbfd18> │ │ │ │ - ldr r3, [pc, #148] @ cb584 <__cxa_atexit@plt+0xbfd5c> │ │ │ │ - stm r5, {r2, r9} │ │ │ │ + ldr r3, [pc, #36] @ cc344 <__cxa_atexit@plt+0xc0b1c> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - cmp r7, #0 │ │ │ │ - beq cb534 <__cxa_atexit@plt+0xbfd0c> │ │ │ │ - mov r7, r9 │ │ │ │ - b cadec <__cxa_atexit@plt+0xbf5c4> │ │ │ │ - ldr r1, [pc, #128] @ cb590 <__cxa_atexit@plt+0xbfd68> │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #108] @ cb594 <__cxa_atexit@plt+0xbfd6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #129 @ 0x81 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ cb588 <__cxa_atexit@plt+0xbfd60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ + beq cc338 <__cxa_atexit@plt+0xc0b10> │ │ │ │ + mov r7, r8 │ │ │ │ + b cc350 <__cxa_atexit@plt+0xc0b28> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b cb568 <__cxa_atexit@plt+0xbfd40> │ │ │ │ - mov r1, #8 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ cb58c <__cxa_atexit@plt+0xbfd64> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffff8f4 │ │ │ │ - sbcseq r5, sl, r8, asr #23 │ │ │ │ - sbcseq r5, sl, r4, lsr #23 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq sl, [r8], #160 @ 0xa0 @ │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - rsceq sl, r8, r0, ror #22 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr lr, [r3, #27] │ │ │ │ + ldr r1, [r3, #31] │ │ │ │ + ldr r8, [pc, #152] @ cc404 <__cxa_atexit@plt+0xc0bdc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ - and r7, r7, #3 │ │ │ │ - ldr r3, [r2, #12]! │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - bne cb5fc <__cxa_atexit@plt+0xbfdd4> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mvn r7, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - bne cb62c <__cxa_atexit@plt+0xbfe04> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cb6ac <__cxa_atexit@plt+0xbfe84> │ │ │ │ - ldr r7, [pc, #260] @ cb6e4 <__cxa_atexit@plt+0xbfebc> │ │ │ │ - add lr, r5, #12 │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - beq cb678 <__cxa_atexit@plt+0xbfe50> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b cadec <__cxa_atexit@plt+0xbf5c4> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cb694 <__cxa_atexit@plt+0xbfe6c> │ │ │ │ - ldr r7, [pc, #196] @ cb6d0 <__cxa_atexit@plt+0xbfea8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #-12]! │ │ │ │ tst r3, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq cb668 <__cxa_atexit@plt+0xbfe40> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b cadec <__cxa_atexit@plt+0xbf5c4> │ │ │ │ - ldr r7, [pc, #164] @ cb6d8 <__cxa_atexit@plt+0xbfeb0> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb6c0 <__cxa_atexit@plt+0xbfe98> │ │ │ │ - ldr r7, [pc, #140] @ cb6dc <__cxa_atexit@plt+0xbfeb4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq cb688 <__cxa_atexit@plt+0xbfe60> │ │ │ │ - mov r7, r9 │ │ │ │ - b cadec <__cxa_atexit@plt+0xbf5c4> │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq cc3d4 <__cxa_atexit@plt+0xc0bac> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + cmp r8, r2 │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + bcc cc3e4 <__cxa_atexit@plt+0xc0bbc> │ │ │ │ + ldr r3, [pc, #92] @ cc40c <__cxa_atexit@plt+0xc0be4> │ │ │ │ + ldr r8, [pc, #92] @ cc410 <__cxa_atexit@plt+0xc0be8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + stm r3, {r0, r1, lr} │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ cb6d4 <__cxa_atexit@plt+0xbfeac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ cb6e8 <__cxa_atexit@plt+0xbfec0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ cb6e0 <__cxa_atexit@plt+0xbfeb8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff7d4 │ │ │ │ - sbcseq r5, sl, r4, ror sl │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - sbcseq r5, sl, ip, asr #20 │ │ │ │ - @ instruction: 0xfffff800 │ │ │ │ - sbcseq r5, sl, ip, asr sl │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cb710 <__cxa_atexit@plt+0xbfee8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cb750 <__cxa_atexit@plt+0xbff28> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ cb760 <__cxa_atexit@plt+0xbff38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r7, [pc, #28] @ cc408 <__cxa_atexit@plt+0xc0be0> │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq sl, [r8], #168 @ 0xa8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb7a8 <__cxa_atexit@plt+0xbff80> │ │ │ │ - ldr r7, [pc, #52] @ cb7b8 <__cxa_atexit@plt+0xbff90> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq cb79c <__cxa_atexit@plt+0xbff74> │ │ │ │ - mov r7, r9 │ │ │ │ - b cb7c8 <__cxa_atexit@plt+0xbffa0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cb7bc <__cxa_atexit@plt+0xbff94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r5, sl, r0, ror r9 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [pc, #284] @ cb8f0 <__cxa_atexit@plt+0xc00c8> │ │ │ │ - ldr r8, [pc, #284] @ cb8f4 <__cxa_atexit@plt+0xc00cc> │ │ │ │ - mov lr, r5 │ │ │ │ - sub sl, r5, #28 │ │ │ │ - mov r1, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr lr, [r1, #12]! │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r1] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + bcc cc488 <__cxa_atexit@plt+0xc0c60> │ │ │ │ + ldr r8, [pc, #72] @ cc4a0 <__cxa_atexit@plt+0xc0c78> │ │ │ │ + ldr r9, [pc, #72] @ cc4a4 <__cxa_atexit@plt+0xc0c7c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r8, pc, r8 │ │ │ │ - add r5, lr, r1 │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq cb87c <__cxa_atexit@plt+0xc0054> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq cb864 <__cxa_atexit@plt+0xc003c> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - mov ip, lr │ │ │ │ - str r7, [ip, r1]! │ │ │ │ - str r0, [ip, #-4] │ │ │ │ - add r0, sl, r1 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r4, [ip, #-8] │ │ │ │ - str r3, [ip, #8] │ │ │ │ - bhi cb8c4 <__cxa_atexit@plt+0xc009c> │ │ │ │ - sub r1, r1, #20 │ │ │ │ - mov r7, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - bne cb7e8 <__cxa_atexit@plt+0xbffc0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r5, lr, r1 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #144] @ cb8fc <__cxa_atexit@plt+0xc00d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r3, r6, #8 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cb8e0 <__cxa_atexit@plt+0xc00b8> │ │ │ │ - ldr lr, [pc, #104] @ cb900 <__cxa_atexit@plt+0xc00d8> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [pc, #96] @ cb904 <__cxa_atexit@plt+0xc00dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r8, r3, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r5, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #44] @ cb8f8 <__cxa_atexit@plt+0xc00d0> │ │ │ │ - ldr r4, [sp] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0xffffffdc │ │ │ │ - sbcseq r5, sl, r0, asr r8 │ │ │ │ - rsceq sl, r8, ip, ror r9 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq sl, r8, r4, ror #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ cc4a8 <__cxa_atexit@plt+0xc0c80> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff66c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ cb930 <__cxa_atexit@plt+0xc0108> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addne r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - rsceq sl, r8, r4, asr #17 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cc500 <__cxa_atexit@plt+0xc0cd8> │ │ │ │ + ldr lr, [pc, #72] @ cc518 <__cxa_atexit@plt+0xc0cf0> │ │ │ │ + ldr r8, [pc, #72] @ cc51c <__cxa_atexit@plt+0xc0cf4> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ cc520 <__cxa_atexit@plt+0xc0cf8> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff5f4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne cb970 <__cxa_atexit@plt+0xc0148> │ │ │ │ - ldr r7, [pc, #132] @ cb9dc <__cxa_atexit@plt+0xc01b4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - str r9, [r5, #8] │ │ │ │ - beq cb9b0 <__cxa_atexit@plt+0xc0188> │ │ │ │ - mov r7, r9 │ │ │ │ - b cb7c8 <__cxa_atexit@plt+0xbffa0> │ │ │ │ - ldr r2, [pc, #88] @ cb9d0 <__cxa_atexit@plt+0xc01a8> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r7, r5, #16 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + ldr r1, [pc, #80] @ cc58c <__cxa_atexit@plt+0xc0d64> │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + ldmib r2, {r3, r9} │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r7, r2, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - bhi cb9bc <__cxa_atexit@plt+0xc0194> │ │ │ │ - ldr r7, [pc, #60] @ cb9d4 <__cxa_atexit@plt+0xc01ac> │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ + str r8, [r2] │ │ │ │ + bhi cc574 <__cxa_atexit@plt+0xc0d4c> │ │ │ │ + ldr r7, [pc, #48] @ cc590 <__cxa_atexit@plt+0xc0d68> │ │ │ │ + str sl, [r5] │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq cb9b0 <__cxa_atexit@plt+0xc0188> │ │ │ │ - mov r7, r9 │ │ │ │ - b cb7c8 <__cxa_atexit@plt+0xbffa0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cb9d8 <__cxa_atexit@plt+0xc01b0> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #24] @ cc594 <__cxa_atexit@plt+0xc0d6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - sbcseq r5, sl, r8, asr r7 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + sbcseq r5, sl, r0, lsr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cba04 <__cxa_atexit@plt+0xc01dc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cc5d8 <__cxa_atexit@plt+0xc0db0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ cc5e4 <__cxa_atexit@plt+0xc0dbc> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cba44 <__cxa_atexit@plt+0xc021c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ cba54 <__cxa_atexit@plt+0xc022c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff790 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi cc75c <__cxa_atexit@plt+0xc0f34> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt cc724 <__cxa_atexit@plt+0xc0efc> │ │ │ │ + ldr r0, [pc, #328] @ cc764 <__cxa_atexit@plt+0xc0f3c> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc cc738 <__cxa_atexit@plt+0xc0f10> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ cc768 <__cxa_atexit@plt+0xc0f40> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cc6e4 <__cxa_atexit@plt+0xc0ebc> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ cc76c <__cxa_atexit@plt+0xc0f44> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs cc674 <__cxa_atexit@plt+0xc0e4c> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b cc73c <__cxa_atexit@plt+0xc0f14> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ cc778 <__cxa_atexit@plt+0xc0f50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ cc774 <__cxa_atexit@plt+0xc0f4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ cc770 <__cxa_atexit@plt+0xc0f48> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r8, r4, asr #15 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cba9c <__cxa_atexit@plt+0xc0274> │ │ │ │ - ldr r7, [pc, #52] @ cbaac <__cxa_atexit@plt+0xc0284> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq cba90 <__cxa_atexit@plt+0xc0268> │ │ │ │ - mov r7, r9 │ │ │ │ - b cb7c8 <__cxa_atexit@plt+0xbffa0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cbab0 <__cxa_atexit@plt+0xc0288> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - sbcseq r5, sl, ip, ror r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r8, r9 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cbb34 <__cxa_atexit@plt+0xc030c> │ │ │ │ - ldr r3, [pc, #104] @ cbb5c <__cxa_atexit@plt+0xc0334> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbb4c <__cxa_atexit@plt+0xc0324> │ │ │ │ - ldr r7, [pc, #80] @ cbb60 <__cxa_atexit@plt+0xc0338> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq cbb28 <__cxa_atexit@plt+0xc0300> │ │ │ │ - mov r7, r9 │ │ │ │ - b cb7c8 <__cxa_atexit@plt+0xbffa0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ cbb68 <__cxa_atexit@plt+0xc0340> │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cbb64 <__cxa_atexit@plt+0xc033c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + rsceq r9, r8, r0, ror #19 │ │ │ │ + rsceq r9, r8, r0, asr #20 │ │ │ │ + rsceq r9, r8, r0, asr r9 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrdeq r9, [r8], #132 @ 0x84 @ │ │ │ │ + strdeq r9, [r8], #132 @ 0x84 @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc cc814 <__cxa_atexit@plt+0xc0fec> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ cc868 <__cxa_atexit@plt+0xc1040> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ cc86c <__cxa_atexit@plt+0xc1044> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cc830 <__cxa_atexit@plt+0xc1008> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs cc7b8 <__cxa_atexit@plt+0xc0f90> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ cc870 <__cxa_atexit@plt+0xc1048> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - sbcseq r5, sl, ip, asr #11 │ │ │ │ - sbcseq r5, sl, r8, ror #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + strdeq r9, [r8], #136 @ 0x88 @ │ │ │ │ + rsceq r9, r8, r4, asr #16 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cbbb8 <__cxa_atexit@plt+0xc0390> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ cbbc0 <__cxa_atexit@plt+0xc0398> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ cbbc4 <__cxa_atexit@plt+0xc039c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ cbbc8 <__cxa_atexit@plt+0xc03a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi cc8a4 <__cxa_atexit@plt+0xc107c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ cc8ac <__cxa_atexit@plt+0xc1084> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r8, ip, ror #8 │ │ │ │ - strhteq sl, [r8], #76 @ 0x4c │ │ │ │ - strhteq sl, [r8], #68 @ 0x44 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + rsceq r9, r8, r0, ror #14 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cbc0c <__cxa_atexit@plt+0xc03e4> │ │ │ │ - ldr r2, [pc, #40] @ cbc14 <__cxa_atexit@plt+0xc03ec> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi cca24 <__cxa_atexit@plt+0xc11fc> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt cc9ec <__cxa_atexit@plt+0xc11c4> │ │ │ │ + ldr r0, [pc, #328] @ cca2c <__cxa_atexit@plt+0xc1204> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc cca00 <__cxa_atexit@plt+0xc11d8> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ cca30 <__cxa_atexit@plt+0xc1208> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cc9ac <__cxa_atexit@plt+0xc1184> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ cca34 <__cxa_atexit@plt+0xc120c> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs cc93c <__cxa_atexit@plt+0xc1114> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b cca04 <__cxa_atexit@plt+0xc11dc> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ cca40 <__cxa_atexit@plt+0xc1218> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ cca3c <__cxa_atexit@plt+0xc1214> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ cca38 <__cxa_atexit@plt+0xc1210> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + rsceq r9, r8, r8, lsl r7 │ │ │ │ + rsceq r9, r8, r8, ror r7 │ │ │ │ + rsceq r9, r8, r8, lsl #13 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r9, r8, ip, lsl #12 │ │ │ │ + rsceq r9, r8, ip, lsr #12 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cbc70 <__cxa_atexit@plt+0xc0448> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc cbc7c <__cxa_atexit@plt+0xc0454> │ │ │ │ - ldr r2, [pc, #72] @ cbc8c <__cxa_atexit@plt+0xc0464> │ │ │ │ - sub r0, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #64] @ cbc90 <__cxa_atexit@plt+0xc0468> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r5, #8]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc ccadc <__cxa_atexit@plt+0xc12b4> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ ccb30 <__cxa_atexit@plt+0xc1308> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ ccb34 <__cxa_atexit@plt+0xc130c> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq ccaf8 <__cxa_atexit@plt+0xc12d0> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs cca80 <__cxa_atexit@plt+0xc1258> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ ccb38 <__cxa_atexit@plt+0xc1310> │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r8, r8, lsl #8 │ │ │ │ - rsceq sl, r8, ip, lsl #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r8, r0, lsr r6 │ │ │ │ + rsceq r9, r8, ip, ror r5 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + ldrheq r4, [sl], #212 @ 0xd4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cbd00 <__cxa_atexit@plt+0xc04d8> │ │ │ │ - ldr r2, [pc, #104] @ cbd20 <__cxa_atexit@plt+0xc04f8> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + bhi ccbac <__cxa_atexit@plt+0xc1384> │ │ │ │ + ldr r2, [pc, #84] @ ccbb4 <__cxa_atexit@plt+0xc138c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bhi cbd0c <__cxa_atexit@plt+0xc04e4> │ │ │ │ - ldr r7, [pc, #72] @ cbd24 <__cxa_atexit@plt+0xc04fc> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq cbcf4 <__cxa_atexit@plt+0xc04cc> │ │ │ │ - mov r7, r9 │ │ │ │ - b cb7c8 <__cxa_atexit@plt+0xbffa0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cbd28 <__cxa_atexit@plt+0xc0500> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffffae4 │ │ │ │ - sbcseq r5, sl, r8, lsl #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ cbd4c <__cxa_atexit@plt+0xc0524> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ - rsceq sl, r8, r0, lsr #6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cbdcc <__cxa_atexit@plt+0xc05a4> │ │ │ │ - ldr r3, [pc, #108] @ cbde4 <__cxa_atexit@plt+0xc05bc> │ │ │ │ - ldr lr, [pc, #108] @ cbde8 <__cxa_atexit@plt+0xc05c0> │ │ │ │ - ldr sl, [pc, #108] @ cbdec <__cxa_atexit@plt+0xc05c4> │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + beq ccba0 <__cxa_atexit@plt+0xc1378> │ │ │ │ + ldr r3, [pc, #52] @ ccbb8 <__cxa_atexit@plt+0xc1390> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #96] @ cbdf0 <__cxa_atexit@plt+0xc05c8> │ │ │ │ - add ip, r7, #40 @ 0x28 │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r3, r6, #34 @ 0x22 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r7, #8] │ │ │ │ - stm ip, {r1, r2, r3} │ │ │ │ - add r1, r7, #20 │ │ │ │ - str sl, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - stm r1, {r7, r9, lr} │ │ │ │ - str r8, [r7, #32] │ │ │ │ - str r9, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ cbdf4 <__cxa_atexit@plt+0xc05cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - rsceq sl, r8, r4, lsl #12 │ │ │ │ - sbcseq r5, sl, r4, asr r3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cbe7c <__cxa_atexit@plt+0xc0654> │ │ │ │ - ldr r7, [pc, #116] @ cbe90 <__cxa_atexit@plt+0xc0668> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - ands r7, sl, #3 │ │ │ │ - beq cbe44 <__cxa_atexit@plt+0xc061c> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne cbe50 <__cxa_atexit@plt+0xc0628> │ │ │ │ - ldr r7, [r3], #4 │ │ │ │ - mov r5, r3 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #36] @ ccbbc <__cxa_atexit@plt+0xc1394> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ cbe94 <__cxa_atexit@plt+0xc066c> │ │ │ │ - tst r8, #3 │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - beq cbe70 <__cxa_atexit@plt+0xc0648> │ │ │ │ - mov r7, r8 │ │ │ │ - b cbef8 <__cxa_atexit@plt+0xc06d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cbe98 <__cxa_atexit@plt+0xc0670> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - sbcseq r5, sl, r8, lsr #5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq r9, r8, r4, lsr r8 │ │ │ │ + sbcseq r4, sl, r4, lsr sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #24] @ ccbf0 <__cxa_atexit@plt+0xc13c8> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #12] @ ccbf4 <__cxa_atexit@plt+0xc13cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r9, r8, r4, ror #15 │ │ │ │ + ldrsheq r4, [sl], #204 @ 0xcc │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #108] @ ccc78 <__cxa_atexit@plt+0xc1450> │ │ │ │ mov r3, r7 │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - bne cbec8 <__cxa_atexit@plt+0xc06a0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ cbeec <__cxa_atexit@plt+0xc06c4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - beq cbee4 <__cxa_atexit@plt+0xc06bc> │ │ │ │ - b cbef8 <__cxa_atexit@plt+0xc06d0> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq ccc60 <__cxa_atexit@plt+0xc1438> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + movle r7, #1 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ + bmi ccc68 <__cxa_atexit@plt+0xc1440> │ │ │ │ + ldr r1, [pc, #60] @ ccc80 <__cxa_atexit@plt+0xc1458> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #44] @ ccc84 <__cxa_atexit@plt+0xc145c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #12] @ ccc7c <__cxa_atexit@plt+0xc1454> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq r9, r8, ip, lsr #15 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsceq r9, r8, r4, ror r7 │ │ │ │ + sbcseq r4, sl, ip, ror #24 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + movle r7, #1 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ + bmi cccd0 <__cxa_atexit@plt+0xc14a8> │ │ │ │ + ldr r1, [pc, #44] @ ccce0 <__cxa_atexit@plt+0xc14b8> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #28] @ ccce4 <__cxa_atexit@plt+0xc14bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r7, [pc, #16] @ ccce8 <__cxa_atexit@plt+0xc14c0> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r9, r8, r4, lsl #14 │ │ │ │ + rsceq r9, r8, r4, asr #14 │ │ │ │ + andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ cbf90 <__cxa_atexit@plt+0xc0768> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq cbf78 <__cxa_atexit@plt+0xc0750> │ │ │ │ - ldr r3, [pc, #116] @ cbf94 <__cxa_atexit@plt+0xc076c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #20] @ ccd10 <__cxa_atexit@plt+0xc14e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq cbf78 <__cxa_atexit@plt+0xc0750> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc cbf80 <__cxa_atexit@plt+0xc0758> │ │ │ │ - ldr lr, [pc, #72] @ cbf98 <__cxa_atexit@plt+0xc0770> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r6, lsr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc cce58 <__cxa_atexit@plt+0xc1630> │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + ldr r4, [pc, #336] @ cce88 <__cxa_atexit@plt+0xc1660> │ │ │ │ + ldr r2, [pc, #336] @ cce8c <__cxa_atexit@plt+0xc1664> │ │ │ │ + mov r1, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + sub r8, r3, #41 @ 0x29 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [pc, #320] @ cce90 <__cxa_atexit@plt+0xc1668> │ │ │ │ + add fp, r7, #8 │ │ │ │ + add r0, r2, #2 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr lr, [r1, #8]! │ │ │ │ + str r4, [r1] │ │ │ │ + sub r4, r3, #31 │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ + str r4, [sp] │ │ │ │ + str r4, [r1, #16] │ │ │ │ + ldr ip, [r1, #-4] │ │ │ │ + ldr r4, [pc, #260] @ cce94 <__cxa_atexit@plt+0xc166c> │ │ │ │ + tst r2, #3 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + stmib r6, {r4, r7, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, fp, ip} │ │ │ │ + beq cce3c <__cxa_atexit@plt+0xc1614> │ │ │ │ + add r3, r6, #92 @ 0x5c │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc cce68 <__cxa_atexit@plt+0xc1640> │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [pc, #212] @ cce98 <__cxa_atexit@plt+0xc1670> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr ip, [r2, #7] │ │ │ │ + str sl, [r6, #84] @ 0x54 │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + ldr r8, [pc, #196] @ cce9c <__cxa_atexit@plt+0xc1674> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r4, r3, #39 @ 0x27 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #184] @ ccea0 <__cxa_atexit@plt+0xc1678> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldmib r5, {r2, lr} │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str lr, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #88] @ 0x58 │ │ │ │ + stm r5, {r9, ip} │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + add fp, r0, #1 │ │ │ │ + ldr r0, [pc, #148] @ ccea4 <__cxa_atexit@plt+0xc167c> │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + sub r8, r3, #31 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [sp] │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r1, [r6, #76] @ 0x4c │ │ │ │ + stm lr, {r0, r4, fp} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str sl, [r6, #80] @ 0x50 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - smlaleq sl, r8, ip, r2 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ cc020 <__cxa_atexit@plt+0xc07f8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq cc008 <__cxa_atexit@plt+0xc07e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cc010 <__cxa_atexit@plt+0xc07e8> │ │ │ │ - ldr lr, [pc, #72] @ cc024 <__cxa_atexit@plt+0xc07fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + mov r5, r1 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq sl, r8, r0, lsl r2 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + ldrdeq r9, [r8], #108 @ 0x6c @ │ │ │ │ + rsceq r9, r8, r0, lsl #13 │ │ │ │ + smlaleq r9, r8, r4, r6 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + strdeq r9, [r8], #84 @ 0x54 @ │ │ │ │ + rsceq r9, r8, r8, ror #11 │ │ │ │ + rsceq r9, r8, r0, asr #11 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cc078 <__cxa_atexit@plt+0xc0850> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ cc084 <__cxa_atexit@plt+0xc085c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + mov sl, r4 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ccf44 <__cxa_atexit@plt+0xc171c> │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r9, [pc, #128] @ ccf58 <__cxa_atexit@plt+0xc1730> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r4, [r2, #7] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #112] @ ccf5c <__cxa_atexit@plt+0xc1734> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + add ip, r0, #1 │ │ │ │ + ldmib r5, {r0, lr} │ │ │ │ + stmib r5, {r4, r7} │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r4, [pc, #72] @ ccf60 <__cxa_atexit@plt+0xc1738> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + stmib r3, {r4, lr} │ │ │ │ + ldr r4, [pc, #64] @ ccf64 <__cxa_atexit@plt+0xc173c> │ │ │ │ + add lr, r3, #24 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r4, [r3, #12] │ │ │ │ + sub r8, r6, #31 │ │ │ │ + mov r4, sl │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str ip, [r3, #20] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + mov r7, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq sl, r8, ip, r1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cc108 <__cxa_atexit@plt+0xc08e0> │ │ │ │ - ldr r2, [pc, #112] @ cc11c <__cxa_atexit@plt+0xc08f4> │ │ │ │ - ldr r7, [r3] │ │ │ │ - stmdb r3, {r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r8, [r3] │ │ │ │ - beq cc0d4 <__cxa_atexit@plt+0xc08ac> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne cc0dc <__cxa_atexit@plt+0xc08b4> │ │ │ │ - bic r7, sl, #3 │ │ │ │ - add r5, r3, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #60] @ cc120 <__cxa_atexit@plt+0xc08f8> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrdeq r9, [r8], #76 @ 0x4c @ │ │ │ │ + strhteq r9, [r8], #76 @ 0x4c │ │ │ │ + strhteq r9, [r8], #64 @ 0x40 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ ccfe8 <__cxa_atexit@plt+0xc17c0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + beq ccfcc <__cxa_atexit@plt+0xc17a4> │ │ │ │ + ldr r7, [pc, #84] @ ccfec <__cxa_atexit@plt+0xc17c4> │ │ │ │ + ldr r0, [r9, #31] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r9, #27] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r9, #11] │ │ │ │ tst r8, #3 │ │ │ │ - str r7, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - beq cc0fc <__cxa_atexit@plt+0xc08d4> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + beq ccfdc <__cxa_atexit@plt+0xc17b4> │ │ │ │ mov r7, r8 │ │ │ │ - b cc188 <__cxa_atexit@plt+0xc0960> │ │ │ │ + b cd04c <__cxa_atexit@plt+0xc1824> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cc124 <__cxa_atexit@plt+0xc08fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - sbcseq r5, sl, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #64] @ cd040 <__cxa_atexit@plt+0xc1818> │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - bne cc154 <__cxa_atexit@plt+0xc092c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #32] @ cc17c <__cxa_atexit@plt+0xc0954> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r8} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq cc174 <__cxa_atexit@plt+0xc094c> │ │ │ │ - b cc188 <__cxa_atexit@plt+0xc0960> │ │ │ │ + beq cd038 <__cxa_atexit@plt+0xc1810> │ │ │ │ + b cd04c <__cxa_atexit@plt+0xc1824> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ cc220 <__cxa_atexit@plt+0xc09f8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc cd11c <__cxa_atexit@plt+0xc18f4> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + ldr r3, [r8, #31] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne cd090 <__cxa_atexit@plt+0xc1868> │ │ │ │ + ldr lr, [pc, #196] @ cd13c <__cxa_atexit@plt+0xc1914> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq cc208 <__cxa_atexit@plt+0xc09e0> │ │ │ │ - ldr r3, [pc, #116] @ cc224 <__cxa_atexit@plt+0xc09fc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq cc208 <__cxa_atexit@plt+0xc09e0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc cc210 <__cxa_atexit@plt+0xc09e8> │ │ │ │ - ldr lr, [pc, #72] @ cc228 <__cxa_atexit@plt+0xc0a00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + add lr, pc, lr │ │ │ │ + b cd0dc <__cxa_atexit@plt+0xc18b4> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #148] @ cd130 <__cxa_atexit@plt+0xc1908> │ │ │ │ + ldr r7, [r3, #24]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq cd0f8 <__cxa_atexit@plt+0xc18d0> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne cd100 <__cxa_atexit@plt+0xc18d8> │ │ │ │ + ldr r7, [pc, #116] @ cd134 <__cxa_atexit@plt+0xc190c> │ │ │ │ + ldr lr, [pc, #116] @ cd138 <__cxa_atexit@plt+0xc1910> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r0, r3} │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ str lr, [r6, #4] │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r3, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r2, [pc, #56] @ cd140 <__cxa_atexit@plt+0xc1918> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + @ instruction: 0xfffff524 │ │ │ │ + @ instruction: 0xfffff82c │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rsceq sl, r8, ip │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ cc2ac <__cxa_atexit@plt+0xc0a84> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cd1c0 <__cxa_atexit@plt+0xc1998> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #20]! │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [r1, #-16]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r9, r3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + bcc cd1dc <__cxa_atexit@plt+0xc19b4> │ │ │ │ + ldr r1, [pc, #108] @ cd204 <__cxa_atexit@plt+0xc19dc> │ │ │ │ + ldr r7, [pc, #108] @ cd208 <__cxa_atexit@plt+0xc19e0> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + ldr r3, [pc, #52] @ cd200 <__cxa_atexit@plt+0xc19d8> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq cc294 <__cxa_atexit@plt+0xc0a6c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cc29c <__cxa_atexit@plt+0xc0a74> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #64] @ cc2b0 <__cxa_atexit@plt+0xc0a88> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #12 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r6, [pc, #24] @ cd1fc <__cxa_atexit@plt+0xc19d4> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r9, r8, ip, ror pc │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff450 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cc2fc <__cxa_atexit@plt+0xc0ad4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ cc308 <__cxa_atexit@plt+0xc0ae0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r8, r4, lsl #30 │ │ │ │ - sbcseq r4, sl, ip, ror lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cc36c <__cxa_atexit@plt+0xc0b44> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cc364 <__cxa_atexit@plt+0xc0b3c> │ │ │ │ - ldr r3, [pc, #52] @ cc374 <__cxa_atexit@plt+0xc0b4c> │ │ │ │ - ldr r9, [pc, #52] @ cc378 <__cxa_atexit@plt+0xc0b50> │ │ │ │ - ldr r2, [pc, #52] @ cc37c <__cxa_atexit@plt+0xc0b54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r4, sl, r0, lsr #28 │ │ │ │ - sbcseq r4, sl, r0, lsr lr │ │ │ │ - rsceq r9, r8, r4, ror #25 │ │ │ │ - sbcseq r4, sl, r0, lsl #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cc3e0 <__cxa_atexit@plt+0xc0bb8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cc3d8 <__cxa_atexit@plt+0xc0bb0> │ │ │ │ - ldr r3, [pc, #52] @ cc3e8 <__cxa_atexit@plt+0xc0bc0> │ │ │ │ - ldr r9, [pc, #52] @ cc3ec <__cxa_atexit@plt+0xc0bc4> │ │ │ │ - ldr r2, [pc, #52] @ cc3f0 <__cxa_atexit@plt+0xc0bc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r4, sl, r4, lsr #28 │ │ │ │ - sbcseq r4, sl, r4, lsr lr │ │ │ │ - rsceq r9, r8, r0, ror ip │ │ │ │ - sbcseq r4, sl, r4, lsl #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cc454 <__cxa_atexit@plt+0xc0c2c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cc44c <__cxa_atexit@plt+0xc0c24> │ │ │ │ - ldr r3, [pc, #52] @ cc45c <__cxa_atexit@plt+0xc0c34> │ │ │ │ - ldr r9, [pc, #52] @ cc460 <__cxa_atexit@plt+0xc0c38> │ │ │ │ - ldr r2, [pc, #52] @ cc464 <__cxa_atexit@plt+0xc0c3c> │ │ │ │ + ldr r3, [pc, #36] @ cd240 <__cxa_atexit@plt+0xc1a18> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + beq cd234 <__cxa_atexit@plt+0xc1a0c> │ │ │ │ + mov r7, r8 │ │ │ │ + b cd24c <__cxa_atexit@plt+0xc1a24> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - sbcseq r4, sl, r8, lsr #28 │ │ │ │ - sbcseq r4, sl, r8, lsr lr │ │ │ │ - strdeq r9, [r8], #188 @ 0xbc @ │ │ │ │ - sbcseq r4, sl, r8, lsl #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cc4c8 <__cxa_atexit@plt+0xc0ca0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cc4c0 <__cxa_atexit@plt+0xc0c98> │ │ │ │ - ldr r3, [pc, #52] @ cc4d0 <__cxa_atexit@plt+0xc0ca8> │ │ │ │ - ldr r9, [pc, #52] @ cc4d4 <__cxa_atexit@plt+0xc0cac> │ │ │ │ - ldr r2, [pc, #52] @ cc4d8 <__cxa_atexit@plt+0xc0cb0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr lr, [r3, #27] │ │ │ │ + ldr r1, [r3, #31] │ │ │ │ + ldr r8, [pc, #152] @ cd300 <__cxa_atexit@plt+0xc1ad8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #-12]! │ │ │ │ + tst r3, #3 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq cd2d0 <__cxa_atexit@plt+0xc1aa8> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + cmp r8, r2 │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + bcc cd2e0 <__cxa_atexit@plt+0xc1ab8> │ │ │ │ + ldr r3, [pc, #92] @ cd308 <__cxa_atexit@plt+0xc1ae0> │ │ │ │ + ldr r8, [pc, #92] @ cd30c <__cxa_atexit@plt+0xc1ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + stm r3, {r0, r1, lr} │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r4, sl, ip, lsr #28 │ │ │ │ - sbcseq r4, sl, ip, lsr lr │ │ │ │ - rsceq r9, r8, r8, lsl #23 │ │ │ │ - sbcseq r4, sl, ip, lsl #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cc53c <__cxa_atexit@plt+0xc0d14> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cc534 <__cxa_atexit@plt+0xc0d0c> │ │ │ │ - ldr r3, [pc, #52] @ cc544 <__cxa_atexit@plt+0xc0d1c> │ │ │ │ - ldr r9, [pc, #52] @ cc548 <__cxa_atexit@plt+0xc0d20> │ │ │ │ - ldr r2, [pc, #52] @ cc54c <__cxa_atexit@plt+0xc0d24> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ cd304 <__cxa_atexit@plt+0xc1adc> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff340 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr lr, [r1, #12]! │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r1] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + bcc cd384 <__cxa_atexit@plt+0xc1b5c> │ │ │ │ + ldr r8, [pc, #72] @ cd39c <__cxa_atexit@plt+0xc1b74> │ │ │ │ + ldr r9, [pc, #72] @ cd3a0 <__cxa_atexit@plt+0xc1b78> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r4, sl, r0, lsr lr │ │ │ │ - sbcseq r4, sl, r0, asr #28 │ │ │ │ - rsceq r9, r8, r4, lsl fp │ │ │ │ - smullseq r4, sl, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cc5b0 <__cxa_atexit@plt+0xc0d88> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cc5a8 <__cxa_atexit@plt+0xc0d80> │ │ │ │ - ldr r3, [pc, #52] @ cc5b8 <__cxa_atexit@plt+0xc0d90> │ │ │ │ - ldr r9, [pc, #52] @ cc5bc <__cxa_atexit@plt+0xc0d94> │ │ │ │ - ldr r2, [pc, #52] @ cc5c0 <__cxa_atexit@plt+0xc0d98> │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ cd3a4 <__cxa_atexit@plt+0xc1b7c> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r4, sl, r4, lsr lr │ │ │ │ - sbcseq r4, sl, r4, asr #28 │ │ │ │ - rsceq r9, r8, r0, lsr #21 │ │ │ │ - smullseq r4, sl, r4, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cc624 <__cxa_atexit@plt+0xc0dfc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cc61c <__cxa_atexit@plt+0xc0df4> │ │ │ │ - ldr r3, [pc, #52] @ cc62c <__cxa_atexit@plt+0xc0e04> │ │ │ │ - ldr r9, [pc, #52] @ cc630 <__cxa_atexit@plt+0xc0e08> │ │ │ │ - ldr r2, [pc, #52] @ cc634 <__cxa_atexit@plt+0xc0e0c> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff294 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd3fc <__cxa_atexit@plt+0xc1bd4> │ │ │ │ + ldr lr, [pc, #72] @ cd414 <__cxa_atexit@plt+0xc1bec> │ │ │ │ + ldr r8, [pc, #72] @ cd418 <__cxa_atexit@plt+0xc1bf0> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ cd41c <__cxa_atexit@plt+0xc1bf4> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r4, sl, r8, lsr lr │ │ │ │ - sbcseq r4, sl, r8, asr #28 │ │ │ │ - rsceq r9, r8, ip, lsr #20 │ │ │ │ - sbcseq r4, sl, r0, lsr lr │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff21c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #8]! │ │ │ │ + ldr r1, [pc, #84] @ cd48c <__cxa_atexit@plt+0xc1c64> │ │ │ │ + ldr r3, [r2, #-4] │ │ │ │ + ldr sl, [r2, #4] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r7, r2, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cc680 <__cxa_atexit@plt+0xc0e58> │ │ │ │ - ldr r7, [pc, #52] @ cc690 <__cxa_atexit@plt+0xc0e68> │ │ │ │ - tst r9, #3 │ │ │ │ + str r3, [r2] │ │ │ │ + bhi cd478 <__cxa_atexit@plt+0xc1c50> │ │ │ │ + ldr r7, [pc, #48] @ cd490 <__cxa_atexit@plt+0xc1c68> │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq cc674 <__cxa_atexit@plt+0xc0e4c> │ │ │ │ - mov r7, r9 │ │ │ │ - b cc6a4 <__cxa_atexit@plt+0xc0e7c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cc694 <__cxa_atexit@plt+0xc0e6c> │ │ │ │ + str sl, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #20] @ cd494 <__cxa_atexit@plt+0xc1c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsheq r4, [sl], #216 @ 0xd8 │ │ │ │ - sbcseq r4, sl, r4, ror #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #264] @ cc7b4 <__cxa_atexit@plt+0xc0f8c> │ │ │ │ - ldr r8, [pc, #264] @ cc7b8 <__cxa_atexit@plt+0xc0f90> │ │ │ │ - sub r3, r5, #24 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq cc73c <__cxa_atexit@plt+0xc0f14> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cc728 <__cxa_atexit@plt+0xc0f00> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - cmp fp, r3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - bhi cc788 <__cxa_atexit@plt+0xc0f60> │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r3, r3, #16 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r7, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - bne cc6bc <__cxa_atexit@plt+0xc0e94> │ │ │ │ - ldr r0, [r9] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #144] @ cc7c0 <__cxa_atexit@plt+0xc0f98> │ │ │ │ - ldr r0, [pc, #144] @ cc7c4 <__cxa_atexit@plt+0xc0f9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc cc7a0 <__cxa_atexit@plt+0xc0f78> │ │ │ │ - ldr lr, [pc, #112] @ cc7c8 <__cxa_atexit@plt+0xc0fa0> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #104] @ cc7cc <__cxa_atexit@plt+0xc0fa4> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r8, r3, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #44] @ cc7bc <__cxa_atexit@plt+0xc0f94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - sbcseq r4, sl, ip, ror #25 │ │ │ │ - sbcseq r4, sl, r0, asr #26 │ │ │ │ - sbcseq r4, sl, ip, lsr sp │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r9, r8, r4, lsr #17 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffec0c │ │ │ │ + smullseq r4, sl, ip, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cc81c <__cxa_atexit@plt+0xc0ff4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc cc830 <__cxa_atexit@plt+0xc1008> │ │ │ │ - ldr r2, [pc, #72] @ cc844 <__cxa_atexit@plt+0xc101c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd4d8 <__cxa_atexit@plt+0xc1cb0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #36] @ cd4e4 <__cxa_atexit@plt+0xc1cbc> │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ cc840 <__cxa_atexit@plt+0xc1018> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r8, r4, asr #19 │ │ │ │ - rsceq r9, r8, r4, ror #19 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cc86c <__cxa_atexit@plt+0xc1044> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cc8a8 <__cxa_atexit@plt+0xc1080> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ cc8b8 <__cxa_atexit@plt+0xc1090> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r8, ip, asr r9 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b cc8dc <__cxa_atexit@plt+0xc10b4> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - sbcseq r4, sl, ip, lsr #23 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xfffff3b4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r2, r8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cc934 <__cxa_atexit@plt+0xc110c> │ │ │ │ - ldr r7, [pc, #116] @ cc968 <__cxa_atexit@plt+0xc1140> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, sl} │ │ │ │ - ldm r5, {r7, r8} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r9, [r5] │ │ │ │ - bhi cc94c <__cxa_atexit@plt+0xc1124> │ │ │ │ - ldr r3, [pc, #84] @ cc96c <__cxa_atexit@plt+0xc1144> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq cc92c <__cxa_atexit@plt+0xc1104> │ │ │ │ - b cc6a4 <__cxa_atexit@plt+0xc0e7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ cc974 <__cxa_atexit@plt+0xc114c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ + bhi cd51c <__cxa_atexit@plt+0xc1cf4> │ │ │ │ + ldr r7, [pc, #36] @ cd52c <__cxa_atexit@plt+0xc1d04> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ cc970 <__cxa_atexit@plt+0xc1148> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ldr r7, [pc, #28] @ cd530 <__cxa_atexit@plt+0xc1d08> │ │ │ │ mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - sbcseq r4, sl, r8, lsr #22 │ │ │ │ - sbcseq r4, sl, r8, asr #22 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cc99c <__cxa_atexit@plt+0xc1174> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cc9d8 <__cxa_atexit@plt+0xc11b0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ cc9e8 <__cxa_atexit@plt+0xc11c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r8, ip, lsr #16 │ │ │ │ - smullseq r4, sl, ip, sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cca34 <__cxa_atexit@plt+0xc120c> │ │ │ │ - ldr r7, [pc, #52] @ cca44 <__cxa_atexit@plt+0xc121c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq cca28 <__cxa_atexit@plt+0xc1200> │ │ │ │ - mov r7, r9 │ │ │ │ - b cca58 <__cxa_atexit@plt+0xc1230> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cca48 <__cxa_atexit@plt+0xc1220> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #16] @ cd534 <__cxa_atexit@plt+0xc1d0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq r4, sl, r4, ror #20 │ │ │ │ - sbcseq r4, sl, r0, asr #20 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r8, r8, ip, asr #29 │ │ │ │ + sbcseq r4, sl, r0, lsl #8 │ │ │ │ + ldrheq r4, [sl], #60 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne cca8c <__cxa_atexit@plt+0xc1264> │ │ │ │ - ldr sl, [r9, #3] │ │ │ │ - add r9, r9, #7 │ │ │ │ - ldm r9, {r3, r7, r9} │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi ccab4 <__cxa_atexit@plt+0xc128c> │ │ │ │ - mov r8, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - b cc8dc <__cxa_atexit@plt+0xc10b4> │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ccb10 <__cxa_atexit@plt+0xc12e8> │ │ │ │ - ldr r3, [pc, #156] @ ccb3c <__cxa_atexit@plt+0xc1314> │ │ │ │ - cmp r7, #0 │ │ │ │ + ldr r3, [pc, #136] @ cd5d4 <__cxa_atexit@plt+0xc1dac> │ │ │ │ + tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq ccaf8 <__cxa_atexit@plt+0xc12d0> │ │ │ │ - mov r7, r9 │ │ │ │ - b cc6a4 <__cxa_atexit@plt+0xc0e7c> │ │ │ │ - ldr r2, [pc, #136] @ ccb44 <__cxa_atexit@plt+0xc131c> │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ccb24 <__cxa_atexit@plt+0xc12fc> │ │ │ │ - ldr r7, [pc, #104] @ ccb48 <__cxa_atexit@plt+0xc1320> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq ccb04 <__cxa_atexit@plt+0xc12dc> │ │ │ │ - mov r7, sl │ │ │ │ - b cc6a4 <__cxa_atexit@plt+0xc0e7c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ccb40 <__cxa_atexit@plt+0xc1318> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ ccb4c <__cxa_atexit@plt+0xc1324> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - sbcseq r4, sl, r4, ror #18 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffbbc │ │ │ │ - sbcseq r4, sl, r0, asr r9 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ccb74 <__cxa_atexit@plt+0xc134c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ccbb4 <__cxa_atexit@plt+0xc138c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ ccbc4 <__cxa_atexit@plt+0xc139c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r8, r4, asr r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldrheq r4, [sl], #140 @ 0x8c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ccc48 <__cxa_atexit@plt+0xc1420> │ │ │ │ - ldr r3, [pc, #104] @ ccc70 <__cxa_atexit@plt+0xc1448> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ccc60 <__cxa_atexit@plt+0xc1438> │ │ │ │ - ldr r7, [pc, #80] @ ccc74 <__cxa_atexit@plt+0xc144c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq ccc3c <__cxa_atexit@plt+0xc1414> │ │ │ │ - mov r7, r9 │ │ │ │ - b cca58 <__cxa_atexit@plt+0xc1230> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ccc7c <__cxa_atexit@plt+0xc1454> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ccc78 <__cxa_atexit@plt+0xc1450> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - sbcseq r4, sl, r8, lsr r8 │ │ │ │ - sbcseq r4, sl, r4, asr r8 │ │ │ │ - sbcseq r4, sl, r0, lsl #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi ccce0 <__cxa_atexit@plt+0xc14b8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cccd8 <__cxa_atexit@plt+0xc14b0> │ │ │ │ - ldr r3, [pc, #52] @ ccce8 <__cxa_atexit@plt+0xc14c0> │ │ │ │ - ldr r9, [pc, #52] @ cccec <__cxa_atexit@plt+0xc14c4> │ │ │ │ - ldr r2, [pc, #52] @ cccf0 <__cxa_atexit@plt+0xc14c8> │ │ │ │ + beq cd5bc <__cxa_atexit@plt+0xc1d94> │ │ │ │ + ldr r3, [pc, #120] @ cd5d8 <__cxa_atexit@plt+0xc1db0> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r4, sl, r4, lsr #16 │ │ │ │ - sbcseq r4, sl, r4, lsr r8 │ │ │ │ - rsceq r9, r8, r0, ror r3 │ │ │ │ - sbcseq r4, sl, ip, lsl r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ccd3c <__cxa_atexit@plt+0xc1514> │ │ │ │ - ldr r7, [pc, #52] @ ccd4c <__cxa_atexit@plt+0xc1524> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq ccd30 <__cxa_atexit@plt+0xc1508> │ │ │ │ - mov r7, r9 │ │ │ │ - b ccd60 <__cxa_atexit@plt+0xc1538> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ccd50 <__cxa_atexit@plt+0xc1528> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq r4, sl, r4, ror #15 │ │ │ │ - ldrsbeq r4, [sl], #112 @ 0x70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #264] @ cce70 <__cxa_atexit@plt+0xc1648> │ │ │ │ - ldr r8, [pc, #264] @ cce74 <__cxa_atexit@plt+0xc164c> │ │ │ │ - sub r3, r5, #24 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd5bc <__cxa_atexit@plt+0xc1d94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cd5c4 <__cxa_atexit@plt+0xc1d9c> │ │ │ │ + ldr r2, [pc, #80] @ cd5dc <__cxa_atexit@plt+0xc1db4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r6, [pc, #56] @ cd5e0 <__cxa_atexit@plt+0xc1db8> │ │ │ │ add r5, r5, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq ccdf8 <__cxa_atexit@plt+0xc15d0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ccde4 <__cxa_atexit@plt+0xc15bc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - cmp fp, r3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - bhi cce44 <__cxa_atexit@plt+0xc161c> │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r3, r3, #16 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r7, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - bne ccd78 <__cxa_atexit@plt+0xc1550> │ │ │ │ - ldr r0, [r9] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #144] @ cce7c <__cxa_atexit@plt+0xc1654> │ │ │ │ - ldr r0, [pc, #144] @ cce80 <__cxa_atexit@plt+0xc1658> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc cce5c <__cxa_atexit@plt+0xc1634> │ │ │ │ - ldr lr, [pc, #112] @ cce84 <__cxa_atexit@plt+0xc165c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #104] @ cce88 <__cxa_atexit@plt+0xc1660> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r8, r3, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ + sub sl, r3, #6 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #44] @ cce78 <__cxa_atexit@plt+0xc1650> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r1 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - ldrsbeq r4, [sl], #104 @ 0x68 │ │ │ │ - sbcseq r4, sl, ip, lsr #14 │ │ │ │ - sbcseq r4, sl, r8, lsr #14 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r9, r8, r8, ror #3 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cced8 <__cxa_atexit@plt+0xc16b0> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffff5b4 │ │ │ │ + rsceq r8, r8, r0, lsr lr │ │ │ │ + sbcseq r4, sl, r0, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ cd66c <__cxa_atexit@plt+0xc1e44> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd654 <__cxa_atexit@plt+0xc1e2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc cceec <__cxa_atexit@plt+0xc16c4> │ │ │ │ - ldr r2, [pc, #72] @ ccf00 <__cxa_atexit@plt+0xc16d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ + bcc cd65c <__cxa_atexit@plt+0xc1e34> │ │ │ │ + ldr r2, [pc, #76] @ cd670 <__cxa_atexit@plt+0xc1e48> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r6, [pc, #52] @ cd674 <__cxa_atexit@plt+0xc1e4c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub sl, r3, #6 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ccefc <__cxa_atexit@plt+0xc16d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r8, r8, lsl #6 │ │ │ │ - rsceq r9, r8, r8, lsr #6 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ccf28 <__cxa_atexit@plt+0xc1700> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ccf68 <__cxa_atexit@plt+0xc1740> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ ccf78 <__cxa_atexit@plt+0xc1750> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffff51c │ │ │ │ + smlaleq r8, r8, r8, sp @ │ │ │ │ + sbcseq r4, sl, ip, ror r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd6d0 <__cxa_atexit@plt+0xc1ea8> │ │ │ │ + ldr lr, [pc, #60] @ cd6dc <__cxa_atexit@plt+0xc1eb4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [pc, #52] @ cd6e0 <__cxa_atexit@plt+0xc1eb8> │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r9, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r8, r0, lsr #5 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b ccf9c <__cxa_atexit@plt+0xc1774> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - smullseq r4, sl, r4, r5 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + @ instruction: 0xfffff498 │ │ │ │ + rsceq r8, r8, ip, lsr #26 │ │ │ │ + sbcseq r4, sl, r8, lsr r2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ccffc <__cxa_atexit@plt+0xc17d4> │ │ │ │ - ldr r7, [pc, #120] @ cd02c <__cxa_atexit@plt+0xc1804> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldm r5, {r7, r8} │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bhi cd014 <__cxa_atexit@plt+0xc17ec> │ │ │ │ - ldr r7, [pc, #88] @ cd030 <__cxa_atexit@plt+0xc1808> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq ccff0 <__cxa_atexit@plt+0xc17c8> │ │ │ │ - mov r7, sl │ │ │ │ - b ccd60 <__cxa_atexit@plt+0xc1538> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ cd038 <__cxa_atexit@plt+0xc1810> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cd71c <__cxa_atexit@plt+0xc1ef4> │ │ │ │ + ldr r7, [pc, #36] @ cd72c <__cxa_atexit@plt+0xc1f04> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ cd034 <__cxa_atexit@plt+0xc180c> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ldr r7, [pc, #28] @ cd730 <__cxa_atexit@plt+0xc1f08> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #16] @ cd734 <__cxa_atexit@plt+0xc1f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - sbcseq r4, sl, r8, lsl #10 │ │ │ │ - sbcseq r4, sl, r8, lsr #10 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cd060 <__cxa_atexit@plt+0xc1838> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cd0a0 <__cxa_atexit@plt+0xc1878> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ cd0b0 <__cxa_atexit@plt+0xc1888> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + rsceq r8, r8, ip, asr #25 │ │ │ │ + sbcseq r4, sl, r0, lsl #4 │ │ │ │ + sbcseq r4, sl, r4, ror #3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cd7dc <__cxa_atexit@plt+0xc1fb4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r9, r2, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, r9 │ │ │ │ + mov r2, r7 │ │ │ │ + bl acf4 │ │ │ │ + ldr lr, [pc, #120] @ cd7fc <__cxa_atexit@plt+0xc1fd4> │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #108] @ cd800 <__cxa_atexit@plt+0xc1fd8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #104] @ cd804 <__cxa_atexit@plt+0xc1fdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r8, r8, ror #2 │ │ │ │ - sbcseq r4, sl, ip, ror r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cd0fc <__cxa_atexit@plt+0xc18d4> │ │ │ │ - ldr r7, [pc, #52] @ cd10c <__cxa_atexit@plt+0xc18e4> │ │ │ │ - tst r9, #3 │ │ │ │ + str r3, [r8, #28] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + str r2, [r8, #24] │ │ │ │ + stmib r8, {r1, r7} │ │ │ │ + add r1, r8, #12 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + cmp fp, r3 │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + bhi cd7ec <__cxa_atexit@plt+0xc1fc4> │ │ │ │ + ldr r7, [pc, #68] @ cd80c <__cxa_atexit@plt+0xc1fe4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq cd0f0 <__cxa_atexit@plt+0xc18c8> │ │ │ │ - mov r7, r9 │ │ │ │ - b cd120 <__cxa_atexit@plt+0xc18f8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ldr r7, [pc, #60] @ cd810 <__cxa_atexit@plt+0xc1fe8> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cd110 <__cxa_atexit@plt+0xc18e8> │ │ │ │ + ldr r7, [pc, #20] @ cd808 <__cxa_atexit@plt+0xc1fe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq r4, sl, r4, asr #8 │ │ │ │ - sbcseq r4, sl, r0, lsr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne cd150 <__cxa_atexit@plt+0xc1928> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r9, r7, #7 │ │ │ │ - ldm r9, {r2, r3, r9} │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi cd174 <__cxa_atexit@plt+0xc194c> │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b ccf9c <__cxa_atexit@plt+0xc1774> │ │ │ │ - sub r2, r5, #8 │ │ │ │ + smlaleq r8, r8, r8, r8 @ │ │ │ │ + rsceq r8, r8, r4, ror #23 │ │ │ │ + rsceq r8, r8, r4, ror r8 │ │ │ │ + sbcseq r4, sl, r0, lsr r1 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + rsceq r8, r8, ip, lsl #24 │ │ │ │ + sbcseq r4, sl, r8, lsl #2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi cd1d0 <__cxa_atexit@plt+0xc19a8> │ │ │ │ - ldr r2, [pc, #160] @ cd204 <__cxa_atexit@plt+0xc19dc> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq cd1bc <__cxa_atexit@plt+0xc1994> │ │ │ │ - b ccd60 <__cxa_atexit@plt+0xc1538> │ │ │ │ - ldr r7, [pc, #144] @ cd20c <__cxa_atexit@plt+0xc19e4> │ │ │ │ - str r3, [r5, #4] │ │ │ │ + bhi cd87c <__cxa_atexit@plt+0xc2054> │ │ │ │ + ldr r7, [pc, #84] @ cd88c <__cxa_atexit@plt+0xc2064> │ │ │ │ mov r3, r5 │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - bhi cd1ec <__cxa_atexit@plt+0xc19c4> │ │ │ │ - ldr r7, [pc, #108] @ cd210 <__cxa_atexit@plt+0xc19e8> │ │ │ │ - tst r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq cd1c4 <__cxa_atexit@plt+0xc199c> │ │ │ │ - mov r7, r2 │ │ │ │ - b ccd60 <__cxa_atexit@plt+0xc1538> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ cd208 <__cxa_atexit@plt+0xc19e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + beq cd86c <__cxa_atexit@plt+0xc2044> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [pc, #60] @ cd890 <__cxa_atexit@plt+0xc2068> │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ cd214 <__cxa_atexit@plt+0xc19ec> │ │ │ │ + ldr r7, [pc, #16] @ cd894 <__cxa_atexit@plt+0xc206c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - sbcseq r4, sl, ip, asr #6 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - sbcseq r4, sl, r0, lsr r3 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cd23c <__cxa_atexit@plt+0xc1a14> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cd278 <__cxa_atexit@plt+0xc1a50> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ cd288 <__cxa_atexit@plt+0xc1a60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r8, ip, lsl #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - sbcseq r4, sl, r0, lsr #5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrheq r4, [sl], #8 │ │ │ │ + sbcseq r4, sl, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cd30c <__cxa_atexit@plt+0xc1ae4> │ │ │ │ - ldr r3, [pc, #104] @ cd334 <__cxa_atexit@plt+0xc1b0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cd324 <__cxa_atexit@plt+0xc1afc> │ │ │ │ - ldr r7, [pc, #80] @ cd338 <__cxa_atexit@plt+0xc1b10> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq cd300 <__cxa_atexit@plt+0xc1ad8> │ │ │ │ - mov r7, r9 │ │ │ │ - b cd120 <__cxa_atexit@plt+0xc18f8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ cd340 <__cxa_atexit@plt+0xc1b18> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #16] @ cd8c4 <__cxa_atexit@plt+0xc209c> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r4, sl, r8, asr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd914 <__cxa_atexit@plt+0xc20ec> │ │ │ │ + ldr r2, [pc, #48] @ cd920 <__cxa_atexit@plt+0xc20f8> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cd33c <__cxa_atexit@plt+0xc1b14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - sbcseq r4, sl, ip, lsl r2 │ │ │ │ - sbcseq r4, sl, r8, lsr r2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + sbcseq r4, sl, r0, lsl r0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cd98c <__cxa_atexit@plt+0xc2164> │ │ │ │ + ldr r7, [pc, #84] @ cd99c <__cxa_atexit@plt+0xc2174> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cd388 <__cxa_atexit@plt+0xc1b60> │ │ │ │ - ldr r7, [pc, #52] @ cd39c <__cxa_atexit@plt+0xc1b74> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq cd37c <__cxa_atexit@plt+0xc1b54> │ │ │ │ - mov r7, r8 │ │ │ │ - b cd3ac <__cxa_atexit@plt+0xc1b84> │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + beq cd97c <__cxa_atexit@plt+0xc2154> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [pc, #60] @ cd9a0 <__cxa_atexit@plt+0xc2178> │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cd3a0 <__cxa_atexit@plt+0xc1b78> │ │ │ │ + ldr r7, [pc, #16] @ cd9a4 <__cxa_atexit@plt+0xc217c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r4, sl, r4, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq cd3d4 <__cxa_atexit@plt+0xc1bac> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne cd410 <__cxa_atexit@plt+0xc1be8> │ │ │ │ - ldr r7, [pc, #244] @ cd4bc <__cxa_atexit@plt+0xc1c94> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + sbcseq r3, sl, r8, lsr #31 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi cdb1c <__cxa_atexit@plt+0xc22f4> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt cdae4 <__cxa_atexit@plt+0xc22bc> │ │ │ │ + ldr r0, [pc, #328] @ cdb24 <__cxa_atexit@plt+0xc22fc> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc cdaf8 <__cxa_atexit@plt+0xc22d0> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ cdb28 <__cxa_atexit@plt+0xc2300> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cdaa4 <__cxa_atexit@plt+0xc227c> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ cdb2c <__cxa_atexit@plt+0xc2304> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs cda34 <__cxa_atexit@plt+0xc220c> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b cdafc <__cxa_atexit@plt+0xc22d4> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ cdb38 <__cxa_atexit@plt+0xc2310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc cd498 <__cxa_atexit@plt+0xc1c70> │ │ │ │ - ldr r2, [pc, #212] @ cd4c0 <__cxa_atexit@plt+0xc1c98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #208] @ cd4c4 <__cxa_atexit@plt+0xc1c9c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #72] @ cdb34 <__cxa_atexit@plt+0xc230c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc cd4a0 <__cxa_atexit@plt+0xc1c78> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #124] @ cd4b0 <__cxa_atexit@plt+0xc1c88> │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - sub r0, r3, #18 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - cmp r2, #0 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - bmi cd46c <__cxa_atexit@plt+0xc1c44> │ │ │ │ - ldr r2, [pc, #96] @ cd4b4 <__cxa_atexit@plt+0xc1c8c> │ │ │ │ - add r9, r6, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stm r9, {r1, r2, lr} │ │ │ │ - b cd48c <__cxa_atexit@plt+0xc1c64> │ │ │ │ - ldr r2, [pc, #68] @ cd4b8 <__cxa_atexit@plt+0xc1c90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - b cd4a4 <__cxa_atexit@plt+0xc1c7c> │ │ │ │ - mov r6, #24 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ cdb30 <__cxa_atexit@plt+0xc2308> │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r8, [r8], #188 @ 0xbc │ │ │ │ - rsceq r8, r8, r8, lsr #23 │ │ │ │ - rsceq r8, r8, ip, lsl #23 │ │ │ │ - rsceq r8, r8, r8, lsr ip │ │ │ │ - rsceq r8, r8, r4, lsl ip │ │ │ │ - rsceq r8, r8, r4, lsl #24 │ │ │ │ - sbcseq r4, sl, r8, asr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cd52c <__cxa_atexit@plt+0xc1d04> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cd524 <__cxa_atexit@plt+0xc1cfc> │ │ │ │ - ldr r3, [pc, #56] @ cd534 <__cxa_atexit@plt+0xc1d0c> │ │ │ │ - ldr r2, [pc, #56] @ cd538 <__cxa_atexit@plt+0xc1d10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ cd53c <__cxa_atexit@plt+0xc1d14> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b b566c8 <__cxa_atexit@plt+0xb4aea0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r4, sl, r0, lsr #4 │ │ │ │ - rsceq r8, r8, r0, lsr fp │ │ │ │ - rsceq r8, r8, r8, ror #21 │ │ │ │ - sbcseq r4, sl, r8, ror #6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cd570 <__cxa_atexit@plt+0xc1d48> │ │ │ │ - ldr r5, [pc, #28] @ cd580 <__cxa_atexit@plt+0xc1d58> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 671b74 <__cxa_atexit@plt+0x66634c> │ │ │ │ - ldr r7, [pc, #12] @ cd584 <__cxa_atexit@plt+0xc1d5c> │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbcseq r4, sl, r8, asr #6 │ │ │ │ - sbcseq r4, sl, r4, lsr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ cd5a8 <__cxa_atexit@plt+0xc1d80> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b b5304c <__cxa_atexit@plt+0xb47824> │ │ │ │ - sbcseq r4, sl, r0, lsl #6 │ │ │ │ - sbcseq r4, sl, r8, lsl r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cd5e8 <__cxa_atexit@plt+0xc1dc0> │ │ │ │ - ldr r9, [pc, #36] @ cd5f0 <__cxa_atexit@plt+0xc1dc8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ cd5f4 <__cxa_atexit@plt+0xc1dcc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + rsceq r8, r8, r0, lsr #12 │ │ │ │ + rsceq r8, r8, r0, lsl #13 │ │ │ │ + smlaleq r8, r8, r0, r5 @ │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r8, r8, r4, lsl r5 │ │ │ │ + rsceq r8, r8, r4, lsr r5 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc cdbd4 <__cxa_atexit@plt+0xc23ac> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ cdc28 <__cxa_atexit@plt+0xc2400> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ cdc2c <__cxa_atexit@plt+0xc2404> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cdbf0 <__cxa_atexit@plt+0xc23c8> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs cdb78 <__cxa_atexit@plt+0xc2350> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ cdc30 <__cxa_atexit@plt+0xc2408> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r4, [sl], #32 │ │ │ │ - rsceq r8, r8, r0, lsr #20 │ │ │ │ + rsceq r8, r8, r8, lsr r5 │ │ │ │ + rsceq r8, r8, r4, lsl #9 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cd62c <__cxa_atexit@plt+0xc1e04> │ │ │ │ + bhi cdc64 <__cxa_atexit@plt+0xc243c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ cd634 <__cxa_atexit@plt+0xc1e0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ cdc6c <__cxa_atexit@plt+0xc2444> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r8], #156 @ 0x9c @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cd6dc <__cxa_atexit@plt+0xc1eb4> │ │ │ │ - ldr r2, [pc, #160] @ cd6f8 <__cxa_atexit@plt+0xc1ed0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq cd6bc <__cxa_atexit@plt+0xc1e94> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne cd6c8 <__cxa_atexit@plt+0xc1ea0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc cd6e4 <__cxa_atexit@plt+0xc1ebc> │ │ │ │ - ldr r7, [pc, #112] @ cd700 <__cxa_atexit@plt+0xc1ed8> │ │ │ │ - ldr r3, [pc, #112] @ cd704 <__cxa_atexit@plt+0xc1edc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ + rsceq r8, r8, r0, lsr #7 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi cdde4 <__cxa_atexit@plt+0xc25bc> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt cddac <__cxa_atexit@plt+0xc2584> │ │ │ │ + ldr r0, [pc, #328] @ cddec <__cxa_atexit@plt+0xc25c4> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc cddc0 <__cxa_atexit@plt+0xc2598> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ cddf0 <__cxa_atexit@plt+0xc25c8> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cdd6c <__cxa_atexit@plt+0xc2544> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ cddf4 <__cxa_atexit@plt+0xc25cc> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs cdcfc <__cxa_atexit@plt+0xc24d4> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b cddc4 <__cxa_atexit@plt+0xc259c> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ cde00 <__cxa_atexit@plt+0xc25d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ cd6fc <__cxa_atexit@plt+0xc1ed4> │ │ │ │ + ldr r7, [pc, #72] @ cddfc <__cxa_atexit@plt+0xc25d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ cddf8 <__cxa_atexit@plt+0xc25d0> │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq r8, r8, r4, lsl #19 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - strhteq r8, [r8], #152 @ 0x98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cd768 <__cxa_atexit@plt+0xc1f40> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc cd77c <__cxa_atexit@plt+0xc1f54> │ │ │ │ - ldr r7, [pc, #92] @ cd790 <__cxa_atexit@plt+0xc1f68> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ cd794 <__cxa_atexit@plt+0xc1f6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ cd78c <__cxa_atexit@plt+0xc1f64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + rsceq r8, r8, r8, asr r3 │ │ │ │ + strhteq r8, [r8], #56 @ 0x38 │ │ │ │ + rsceq r8, r8, r8, asr #5 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r8, r8, ip, asr #4 │ │ │ │ + rsceq r8, r8, ip, ror #4 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc cde9c <__cxa_atexit@plt+0xc2674> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ cdef0 <__cxa_atexit@plt+0xc26c8> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ cdef4 <__cxa_atexit@plt+0xc26cc> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq cdeb8 <__cxa_atexit@plt+0xc2690> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs cde40 <__cxa_atexit@plt+0xc2618> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ cdef8 <__cxa_atexit@plt+0xc26d0> │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r8, r4, ror #17 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - rsceq r8, r8, r4, lsl #18 │ │ │ │ - sbcseq r4, sl, r8, lsr #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cd7ec <__cxa_atexit@plt+0xc1fc4> │ │ │ │ - ldr r3, [pc, #64] @ cd804 <__cxa_atexit@plt+0xc1fdc> │ │ │ │ - ldr r2, [pc, #64] @ cd808 <__cxa_atexit@plt+0xc1fe0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ cd80c <__cxa_atexit@plt+0xc1fe4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - sbcseq r4, sl, r0, ror #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + rsceq r8, r8, r0, ror r2 │ │ │ │ + strhteq r8, [r8], #28 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cd880 <__cxa_atexit@plt+0xc2058> │ │ │ │ - ldr r3, [pc, #120] @ cd8a8 <__cxa_atexit@plt+0xc2080> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq cd870 <__cxa_atexit@plt+0xc2048> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc cd890 <__cxa_atexit@plt+0xc2068> │ │ │ │ - ldr r7, [pc, #92] @ cd8b0 <__cxa_atexit@plt+0xc2088> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ cd8ac <__cxa_atexit@plt+0xc2084> │ │ │ │ + bhi cdf38 <__cxa_atexit@plt+0xc2710> │ │ │ │ + ldr r7, [pc, #44] @ cdf48 <__cxa_atexit@plt+0xc2720> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, sl │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #12] @ cdf4c <__cxa_atexit@plt+0xc2724> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - sbcseq r4, sl, ip, lsr r4 │ │ │ │ - rsceq r8, r8, r0, ror #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq r3, sl, ip, lsl #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cd8ec <__cxa_atexit@plt+0xc20c4> │ │ │ │ - ldr r2, [pc, #32] @ cd8f8 <__cxa_atexit@plt+0xc20d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r8, [r8], #172 @ 0xac @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cd980 <__cxa_atexit@plt+0xc2158> │ │ │ │ - ldr r3, [pc, #116] @ cd990 <__cxa_atexit@plt+0xc2168> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #112] @ cdfd0 <__cxa_atexit@plt+0xc27a8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq cd960 <__cxa_atexit@plt+0xc2138> │ │ │ │ - ldr r2, [pc, #100] @ cd994 <__cxa_atexit@plt+0xc216c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - beq cd970 <__cxa_atexit@plt+0xc2148> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [pc, #76] @ cd998 <__cxa_atexit@plt+0xc2170> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addhi r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cd99c <__cxa_atexit@plt+0xc2174> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + beq cdfb4 <__cxa_atexit@plt+0xc278c> │ │ │ │ + ldr r7, [pc, #84] @ cdfd4 <__cxa_atexit@plt+0xc27ac> │ │ │ │ + ldr r0, [r9, #31] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r8, r8, ip, lsl r7 │ │ │ │ - sbcseq r4, sl, r0, asr #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ cd9ec <__cxa_atexit@plt+0xc21c4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cd9e4 <__cxa_atexit@plt+0xc21bc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #32] @ cd9f0 <__cxa_atexit@plt+0xc21c8> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addhi r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smlaleq r8, r8, r8, r6 @ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [pc, #16] @ cda20 <__cxa_atexit@plt+0xc21f8> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - addhi r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - rsceq r8, r8, r8, asr r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cdab0 <__cxa_atexit@plt+0xc2288> │ │ │ │ - ldr r3, [pc, #124] @ cdac0 <__cxa_atexit@plt+0xc2298> │ │ │ │ + ldr r1, [r9, #27] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r9, #11] │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq cda90 <__cxa_atexit@plt+0xc2268> │ │ │ │ - ldr r2, [pc, #108] @ cdac4 <__cxa_atexit@plt+0xc229c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - beq cdaa0 <__cxa_atexit@plt+0xc2278> │ │ │ │ - ldr r2, [pc, #88] @ cdac8 <__cxa_atexit@plt+0xc22a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #84] @ cdacc <__cxa_atexit@plt+0xc22a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - tst r1, r3 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + beq cdfc4 <__cxa_atexit@plt+0xc279c> │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b ce034 <__cxa_atexit@plt+0xc280c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ cdad0 <__cxa_atexit@plt+0xc22a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strhteq r8, [r8], #92 @ 0x5c │ │ │ │ - strhteq r8, [r8], #80 @ 0x50 │ │ │ │ - sbcseq r4, sl, r4, lsl r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ cdb28 <__cxa_atexit@plt+0xc2300> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cdb20 <__cxa_atexit@plt+0xc22f8> │ │ │ │ - ldr r2, [pc, #44] @ cdb2c <__cxa_atexit@plt+0xc2304> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #40] @ cdb30 <__cxa_atexit@plt+0xc2308> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - add r7, r1, #1 │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - tst r0, r3 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r8, r8, ip, lsr #10 │ │ │ │ - rsceq r8, r8, r0, lsr #10 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ cdb68 <__cxa_atexit@plt+0xc2340> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ cdb6c <__cxa_atexit@plt+0xc2344> │ │ │ │ - tst r2, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - rsceq r8, r8, r8, ror #9 │ │ │ │ - rsceq r8, r8, ip, asr #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cdbe4 <__cxa_atexit@plt+0xc23bc> │ │ │ │ - ldr r7, [pc, #100] @ cdbf8 <__cxa_atexit@plt+0xc23d0> │ │ │ │ - mov r5, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq cdbcc <__cxa_atexit@plt+0xc23a4> │ │ │ │ - ldr r7, [pc, #76] @ cdbfc <__cxa_atexit@plt+0xc23d4> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq cdbd8 <__cxa_atexit@plt+0xc23b0> │ │ │ │ - mov r7, r9 │ │ │ │ - b cdc44 <__cxa_atexit@plt+0xc241c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cdc00 <__cxa_atexit@plt+0xc23d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - sbcseq r4, sl, r0, ror #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ cdc38 <__cxa_atexit@plt+0xc2410> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr lr, [pc, #64] @ ce028 <__cxa_atexit@plt+0xc2800> │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r8} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq cdc30 <__cxa_atexit@plt+0xc2408> │ │ │ │ - b cdc44 <__cxa_atexit@plt+0xc241c> │ │ │ │ + beq ce020 <__cxa_atexit@plt+0xc27f8> │ │ │ │ + b ce034 <__cxa_atexit@plt+0xc280c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r3, r7 │ │ │ │ - and r1, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc ce104 <__cxa_atexit@plt+0xc28dc> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + ldr r3, [r8, #31] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne ce078 <__cxa_atexit@plt+0xc2850> │ │ │ │ + ldr lr, [pc, #196] @ ce124 <__cxa_atexit@plt+0xc28fc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + add lr, pc, lr │ │ │ │ + b ce0c4 <__cxa_atexit@plt+0xc289c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #148] @ ce118 <__cxa_atexit@plt+0xc28f0> │ │ │ │ + ldr r7, [r3, #24]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq ce0e0 <__cxa_atexit@plt+0xc28b8> │ │ │ │ cmp r1, #2 │ │ │ │ - beq cdc78 <__cxa_atexit@plt+0xc2450> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cdcbc <__cxa_atexit@plt+0xc2494> │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - tst r1, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - moveq r1, #3 │ │ │ │ - ldr r3, [r3, r1] │ │ │ │ - b cdc4c <__cxa_atexit@plt+0xc2424> │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r0, [r3, #6] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - cmp r3, lr │ │ │ │ - str r0, [r5] │ │ │ │ - bcc cdcd0 <__cxa_atexit@plt+0xc24a8> │ │ │ │ - cmp r2, r0 │ │ │ │ - bne cdcbc <__cxa_atexit@plt+0xc2494> │ │ │ │ - ldr r0, [pc, #68] @ cdcec <__cxa_atexit@plt+0xc24c4> │ │ │ │ - sub r7, lr, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ cdcf4 <__cxa_atexit@plt+0xc24cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + bne ce0e8 <__cxa_atexit@plt+0xc28c0> │ │ │ │ + ldr r7, [pc, #116] @ ce11c <__cxa_atexit@plt+0xc28f4> │ │ │ │ + ldr lr, [pc, #116] @ ce120 <__cxa_atexit@plt+0xc28f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r0, r3} │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #24] @ cdcf0 <__cxa_atexit@plt+0xc24c8> │ │ │ │ - mov r6, lr │ │ │ │ - mov r1, #8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ - rsceq r8, r8, r4, lsr #7 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - smlaleq r8, r8, r0, r3 @ │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r2, [pc, #56] @ ce128 <__cxa_atexit@plt+0xc2900> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cdd58 <__cxa_atexit@plt+0xc2530> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne cdd40 <__cxa_atexit@plt+0xc2518> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #60] @ cdd70 <__cxa_atexit@plt+0xc2548> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ cdd78 <__cxa_atexit@plt+0xc2550> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ce1a8 <__cxa_atexit@plt+0xc2980> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #20]! │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [r1, #-16]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r9, r3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + bcc ce1c4 <__cxa_atexit@plt+0xc299c> │ │ │ │ + ldr r1, [pc, #108] @ ce1ec <__cxa_atexit@plt+0xc29c4> │ │ │ │ + ldr r7, [pc, #108] @ ce1f0 <__cxa_atexit@plt+0xc29c8> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ cdd74 <__cxa_atexit@plt+0xc254c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, lr │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + ldr r3, [pc, #52] @ ce1e8 <__cxa_atexit@plt+0xc29c0> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r6, [pc, #24] @ ce1e4 <__cxa_atexit@plt+0xc29bc> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ - rsceq r8, r8, ip, lsl r3 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - rsceq r8, r8, r8, lsl #6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cddf0 <__cxa_atexit@plt+0xc25c8> │ │ │ │ - ldr r7, [pc, #112] @ cde10 <__cxa_atexit@plt+0xc25e8> │ │ │ │ - mov r5, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq cddd8 <__cxa_atexit@plt+0xc25b0> │ │ │ │ - ldr r7, [pc, #88] @ cde14 <__cxa_atexit@plt+0xc25ec> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ ce228 <__cxa_atexit@plt+0xc2a00> │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq cdde4 <__cxa_atexit@plt+0xc25bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + beq ce21c <__cxa_atexit@plt+0xc29f4> │ │ │ │ mov r7, r8 │ │ │ │ - b cdc44 <__cxa_atexit@plt+0xc241c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b ce234 <__cxa_atexit@plt+0xc2a0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ cde18 <__cxa_atexit@plt+0xc25f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - sbcseq r3, sl, ip, asr #29 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cde64 <__cxa_atexit@plt+0xc263c> │ │ │ │ - ldr r3, [pc, #48] @ cde6c <__cxa_atexit@plt+0xc2644> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq cde58 <__cxa_atexit@plt+0xc2630> │ │ │ │ - mov r7, r9 │ │ │ │ - b cde78 <__cxa_atexit@plt+0xc2650> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r3, r5, #4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq cdeb0 <__cxa_atexit@plt+0xc2688> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cdef4 <__cxa_atexit@plt+0xc26cc> │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - tst r1, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - moveq r1, #3 │ │ │ │ - add r3, r3, r1 │ │ │ │ - b cde80 <__cxa_atexit@plt+0xc2658> │ │ │ │ - ldr lr, [r3, #2] │ │ │ │ - ldr r0, [r3, #6] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr lr, [r3, #27] │ │ │ │ + ldr r1, [r3, #31] │ │ │ │ + ldr r8, [pc, #152] @ ce2e8 <__cxa_atexit@plt+0xc2ac0> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #-12]! │ │ │ │ + tst r3, #3 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq ce2b8 <__cxa_atexit@plt+0xc2a90> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + cmp r8, r2 │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + bcc ce2c8 <__cxa_atexit@plt+0xc2aa0> │ │ │ │ + ldr r3, [pc, #92] @ ce2f0 <__cxa_atexit@plt+0xc2ac8> │ │ │ │ + ldr r8, [pc, #92] @ ce2f4 <__cxa_atexit@plt+0xc2acc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - cmp r1, r3 │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - bcc cdf08 <__cxa_atexit@plt+0xc26e0> │ │ │ │ - cmp r2, r0 │ │ │ │ - bne cdef4 <__cxa_atexit@plt+0xc26cc> │ │ │ │ - ldr r0, [pc, #68] @ cdf24 <__cxa_atexit@plt+0xc26fc> │ │ │ │ - sub r7, r3, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, lr} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ cdf2c <__cxa_atexit@plt+0xc2704> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + stm r3, {r0, r1, lr} │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ cdf28 <__cxa_atexit@plt+0xc2700> │ │ │ │ - mov r2, #8 │ │ │ │ + ldr r7, [pc, #28] @ ce2ec <__cxa_atexit@plt+0xc2ac4> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr lr, [r1, #12]! │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r1] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + bcc ce36c <__cxa_atexit@plt+0xc2b44> │ │ │ │ + ldr r8, [pc, #72] @ ce384 <__cxa_atexit@plt+0xc2b5c> │ │ │ │ + ldr r9, [pc, #72] @ ce388 <__cxa_atexit@plt+0xc2b60> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ ce38c <__cxa_atexit@plt+0xc2b64> │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - mov r6, r3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ - rsceq r8, r8, ip, ror #2 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r8, r8, r8, asr r1 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + @ instruction: 0xfffff66c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cdf90 <__cxa_atexit@plt+0xc2768> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne cdf78 <__cxa_atexit@plt+0xc2750> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #60] @ cdfa8 <__cxa_atexit@plt+0xc2780> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ cdfb0 <__cxa_atexit@plt+0xc2788> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bcc ce3e4 <__cxa_atexit@plt+0xc2bbc> │ │ │ │ + ldr lr, [pc, #72] @ ce3fc <__cxa_atexit@plt+0xc2bd4> │ │ │ │ + ldr r8, [pc, #72] @ ce400 <__cxa_atexit@plt+0xc2bd8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ cdfac <__cxa_atexit@plt+0xc2784> │ │ │ │ - mov r2, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ ce404 <__cxa_atexit@plt+0xc2bdc> │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ - rsceq r8, r8, r4, ror #1 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - ldrdeq r8, [r8], #0 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ce018 <__cxa_atexit@plt+0xc27f0> │ │ │ │ - ldr r7, [pc, #84] @ ce02c <__cxa_atexit@plt+0xc2804> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq ce000 <__cxa_atexit@plt+0xc27d8> │ │ │ │ - ldr r7, [pc, #68] @ ce030 <__cxa_atexit@plt+0xc2808> │ │ │ │ - tst r8, #3 │ │ │ │ + @ instruction: 0xfffff5f4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + ldr r1, [pc, #80] @ ce470 <__cxa_atexit@plt+0xc2c48> │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + ldmib r2, {r3, r9} │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r7, r2, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r8, [r2] │ │ │ │ + bhi ce458 <__cxa_atexit@plt+0xc2c30> │ │ │ │ + ldr r7, [pc, #48] @ ce474 <__cxa_atexit@plt+0xc2c4c> │ │ │ │ + str sl, [r5] │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq ce00c <__cxa_atexit@plt+0xc27e4> │ │ │ │ - mov r7, r8 │ │ │ │ - b ce074 <__cxa_atexit@plt+0xc284c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ce034 <__cxa_atexit@plt+0xc280c> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #24] @ ce478 <__cxa_atexit@plt+0xc2c50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrheq r3, [sl], #196 @ 0xc4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ ce068 <__cxa_atexit@plt+0xc2840> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ce060 <__cxa_atexit@plt+0xc2838> │ │ │ │ - b ce074 <__cxa_atexit@plt+0xc284c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + sbcseq r3, sl, r8, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne ce094 <__cxa_atexit@plt+0xc286c> │ │ │ │ - ldr r7, [pc, #152] @ ce120 <__cxa_atexit@plt+0xc28f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ce0f4 <__cxa_atexit@plt+0xc28cc> │ │ │ │ - ldr r2, [pc, #100] @ ce114 <__cxa_atexit@plt+0xc28ec> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r8, r6, #2 │ │ │ │ + bcc ce4bc <__cxa_atexit@plt+0xc2c94> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ ce4c8 <__cxa_atexit@plt+0xc2ca0> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ce100 <__cxa_atexit@plt+0xc28d8> │ │ │ │ - ldr r7, [pc, #72] @ ce118 <__cxa_atexit@plt+0xc28f0> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq ce0e8 <__cxa_atexit@plt+0xc28c0> │ │ │ │ - mov r7, r9 │ │ │ │ - b c9ef0 <__cxa_atexit@plt+0xbe6c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #20] @ ce11c <__cxa_atexit@plt+0xc28f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0xffffbe18 │ │ │ │ - ldrsheq r2, [sl], #240 @ 0xf0 │ │ │ │ - rsceq r8, r8, r0, ror #2 │ │ │ │ - ldrsheq r3, [sl], #180 @ 0xb4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ce160 <__cxa_atexit@plt+0xc2938> │ │ │ │ - ldr r3, [pc, #36] @ ce16c <__cxa_atexit@plt+0xc2944> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ ce170 <__cxa_atexit@plt+0xc2948> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b aba1b0 <__cxa_atexit@plt+0xaae988> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r7, r8, r8, lsr #29 │ │ │ │ - sbcseq r3, sl, r4, lsr #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ ce194 <__cxa_atexit@plt+0xc296c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - smullseq r3, sl, r0, fp │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ce1f4 <__cxa_atexit@plt+0xc29cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ce1fc <__cxa_atexit@plt+0xc29d4> │ │ │ │ - ldr r5, [pc, #76] @ ce218 <__cxa_atexit@plt+0xc29f0> │ │ │ │ - ldr r1, [pc, #76] @ ce21c <__cxa_atexit@plt+0xc29f4> │ │ │ │ - ldr r2, [pc, #76] @ ce220 <__cxa_atexit@plt+0xc29f8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - mov r6, r9 │ │ │ │ - b ce204 <__cxa_atexit@plt+0xc29dc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ ce214 <__cxa_atexit@plt+0xc29ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - sbcseq r3, sl, r4, lsr fp │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - sbceq r1, r5, r2, lsr #2 │ │ │ │ - sbcseq r3, sl, r8, lsl #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ ce248 <__cxa_atexit@plt+0xc2a20> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - sbcseq r3, sl, ip, asr #21 │ │ │ │ - sbcseq r3, sl, ip, ror #21 │ │ │ │ - andeq r0, r2, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xfffff790 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi ce640 <__cxa_atexit@plt+0xc2e18> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt ce608 <__cxa_atexit@plt+0xc2de0> │ │ │ │ + ldr r0, [pc, #328] @ ce648 <__cxa_atexit@plt+0xc2e20> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc ce61c <__cxa_atexit@plt+0xc2df4> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ ce64c <__cxa_atexit@plt+0xc2e24> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq ce5c8 <__cxa_atexit@plt+0xc2da0> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ ce650 <__cxa_atexit@plt+0xc2e28> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs ce558 <__cxa_atexit@plt+0xc2d30> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b ce620 <__cxa_atexit@plt+0xc2df8> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ ce65c <__cxa_atexit@plt+0xc2e34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ ce658 <__cxa_atexit@plt+0xc2e30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ ce654 <__cxa_atexit@plt+0xc2e2c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strdeq r7, [r8], #172 @ 0xac @ │ │ │ │ + rsceq r7, r8, ip, asr fp │ │ │ │ + rsceq r7, r8, ip, ror #20 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strdeq r7, [r8], #144 @ 0x90 @ │ │ │ │ + rsceq r7, r8, r0, lsl sl │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc ce6f8 <__cxa_atexit@plt+0xc2ed0> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ ce74c <__cxa_atexit@plt+0xc2f24> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ ce750 <__cxa_atexit@plt+0xc2f28> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq ce714 <__cxa_atexit@plt+0xc2eec> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs ce69c <__cxa_atexit@plt+0xc2e74> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ ce754 <__cxa_atexit@plt+0xc2f2c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r8, r4, lsl sl │ │ │ │ + rsceq r7, r8, r0, ror #18 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ce30c <__cxa_atexit@plt+0xc2ae4> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq ce2e8 <__cxa_atexit@plt+0xc2ac0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ce294 <__cxa_atexit@plt+0xc2a6c> │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - tst r2, r9 │ │ │ │ - mov r2, #7 │ │ │ │ - moveq r2, #3 │ │ │ │ - ldr r8, [r8, r2] │ │ │ │ - b ce268 <__cxa_atexit@plt+0xc2a40> │ │ │ │ - mov r2, r5 │ │ │ │ - str r9, [r2, #-4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ce31c <__cxa_atexit@plt+0xc2af4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc ce324 <__cxa_atexit@plt+0xc2afc> │ │ │ │ - ldr r5, [pc, #148] @ ce350 <__cxa_atexit@plt+0xc2b28> │ │ │ │ - ldr r1, [pc, #148] @ ce354 <__cxa_atexit@plt+0xc2b2c> │ │ │ │ - ldr r8, [pc, #148] @ ce358 <__cxa_atexit@plt+0xc2b30> │ │ │ │ + bhi ce788 <__cxa_atexit@plt+0xc2f60> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ ce790 <__cxa_atexit@plt+0xc2f68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r8, ip, ror r8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi ce908 <__cxa_atexit@plt+0xc30e0> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt ce8d0 <__cxa_atexit@plt+0xc30a8> │ │ │ │ + ldr r0, [pc, #328] @ ce910 <__cxa_atexit@plt+0xc30e8> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc ce8e4 <__cxa_atexit@plt+0xc30bc> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ ce914 <__cxa_atexit@plt+0xc30ec> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq ce890 <__cxa_atexit@plt+0xc3068> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ ce918 <__cxa_atexit@plt+0xc30f0> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs ce820 <__cxa_atexit@plt+0xc2ff8> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b ce8e8 <__cxa_atexit@plt+0xc30c0> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ ce924 <__cxa_atexit@plt+0xc30fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ ce920 <__cxa_atexit@plt+0xc30f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ ce91c <__cxa_atexit@plt+0xc30f4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r5, [r2] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r9, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r2 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r8, r4, lsr r8 │ │ │ │ + smlaleq r7, r8, r4, r8 │ │ │ │ + rsceq r7, r8, r4, lsr #15 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r7, r8, r8, lsr #14 │ │ │ │ + rsceq r7, r8, r8, asr #14 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc ce9c0 <__cxa_atexit@plt+0xc3198> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ cea14 <__cxa_atexit@plt+0xc31ec> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ cea18 <__cxa_atexit@plt+0xc31f0> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq ce9dc <__cxa_atexit@plt+0xc31b4> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs ce964 <__cxa_atexit@plt+0xc313c> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ cea1c <__cxa_atexit@plt+0xc31f4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r7, [pc, #84] @ ce344 <__cxa_atexit@plt+0xc2b1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r8, ip, asr #14 │ │ │ │ + smlaleq r7, r8, r8, r6 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + ldrsbeq r2, [sl], #224 @ 0xe0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cea90 <__cxa_atexit@plt+0xc3268> │ │ │ │ + ldr r2, [pc, #84] @ cea98 <__cxa_atexit@plt+0xc3270> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + beq cea84 <__cxa_atexit@plt+0xc325c> │ │ │ │ + ldr r3, [pc, #52] @ cea9c <__cxa_atexit@plt+0xc3274> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #36] @ ceaa0 <__cxa_atexit@plt+0xc3278> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #56] @ ce34c <__cxa_atexit@plt+0xc2b24> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b ce32c <__cxa_atexit@plt+0xc2b04> │ │ │ │ - mov r7, #12 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq r7, r8, r0, asr r9 │ │ │ │ + sbcseq r2, sl, r0, asr lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #24] @ cead4 <__cxa_atexit@plt+0xc32ac> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #12] @ cead8 <__cxa_atexit@plt+0xc32b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r7, r8, r0, lsl #18 │ │ │ │ + sbcseq r2, sl, r8, lsl lr │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #108] @ ceb5c <__cxa_atexit@plt+0xc3334> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq ceb44 <__cxa_atexit@plt+0xc331c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + movle r7, #1 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ + bmi ceb4c <__cxa_atexit@plt+0xc3324> │ │ │ │ + ldr r1, [pc, #60] @ ceb64 <__cxa_atexit@plt+0xc333c> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #44] @ ceb68 <__cxa_atexit@plt+0xc3340> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ ceb60 <__cxa_atexit@plt+0xc3338> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq r7, r8, r8, asr #17 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + smlaleq r7, r8, r0, r8 │ │ │ │ + sbcseq r2, sl, r8, lsl #27 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + movle r7, #1 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ + bmi cebb4 <__cxa_atexit@plt+0xc338c> │ │ │ │ + ldr r1, [pc, #44] @ cebc4 <__cxa_atexit@plt+0xc339c> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #28] @ cebc8 <__cxa_atexit@plt+0xc33a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r7, [pc, #16] @ cebcc <__cxa_atexit@plt+0xc33a4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r7, r8, r0, lsr #16 │ │ │ │ + rsceq r7, r8, r0, ror #16 │ │ │ │ + andeq r0, r0, r6, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ cebf4 <__cxa_atexit@plt+0xc33cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r6, lsr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc ced3c <__cxa_atexit@plt+0xc3514> │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + ldr r4, [pc, #336] @ ced6c <__cxa_atexit@plt+0xc3544> │ │ │ │ + ldr r2, [pc, #336] @ ced70 <__cxa_atexit@plt+0xc3548> │ │ │ │ + mov r1, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + sub r8, r3, #41 @ 0x29 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [pc, #320] @ ced74 <__cxa_atexit@plt+0xc354c> │ │ │ │ + add fp, r7, #8 │ │ │ │ + add r0, r2, #2 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr lr, [r1, #8]! │ │ │ │ + str r4, [r1] │ │ │ │ + sub r4, r3, #31 │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ + str r4, [sp] │ │ │ │ + str r4, [r1, #16] │ │ │ │ + ldr ip, [r1, #-4] │ │ │ │ + ldr r4, [pc, #260] @ ced78 <__cxa_atexit@plt+0xc3550> │ │ │ │ + tst r2, #3 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + stmib r6, {r4, r7, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, fp, ip} │ │ │ │ + beq ced20 <__cxa_atexit@plt+0xc34f8> │ │ │ │ + add r3, r6, #92 @ 0x5c │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc ced4c <__cxa_atexit@plt+0xc3524> │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [pc, #212] @ ced7c <__cxa_atexit@plt+0xc3554> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr ip, [r2, #7] │ │ │ │ + str sl, [r6, #84] @ 0x54 │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + ldr r8, [pc, #196] @ ced80 <__cxa_atexit@plt+0xc3558> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r4, r3, #39 @ 0x27 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #184] @ ced84 <__cxa_atexit@plt+0xc355c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldmib r5, {r2, lr} │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str lr, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #88] @ 0x58 │ │ │ │ + stm r5, {r9, ip} │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + add fp, r0, #1 │ │ │ │ + ldr r0, [pc, #148] @ ced88 <__cxa_atexit@plt+0xc3560> │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + sub r8, r3, #31 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [sp] │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r1, [r6, #76] @ 0x4c │ │ │ │ + stm lr, {r0, r4, fp} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str sl, [r6, #80] @ 0x50 │ │ │ │ + mov r6, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + mov r5, r1 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ ce348 <__cxa_atexit@plt+0xc2b20> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + strdeq r7, [r8], #120 @ 0x78 @ │ │ │ │ + smlaleq r7, r8, ip, r7 │ │ │ │ + strhteq r7, [r8], #112 @ 0x70 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + rsceq r7, r8, r0, lsl r7 │ │ │ │ + rsceq r7, r8, r4, lsl #14 │ │ │ │ + ldrdeq r7, [r8], #108 @ 0x6c @ │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + mov sl, r4 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc cee28 <__cxa_atexit@plt+0xc3600> │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r9, [pc, #128] @ cee3c <__cxa_atexit@plt+0xc3614> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r4, [r2, #7] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #112] @ cee40 <__cxa_atexit@plt+0xc3618> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + add ip, r0, #1 │ │ │ │ + ldmib r5, {r0, lr} │ │ │ │ + stmib r5, {r4, r7} │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r4, [pc, #72] @ cee44 <__cxa_atexit@plt+0xc361c> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + stmib r3, {r4, lr} │ │ │ │ + ldr r4, [pc, #64] @ cee48 <__cxa_atexit@plt+0xc3620> │ │ │ │ + add lr, r3, #24 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r4, [r3, #12] │ │ │ │ + sub r8, r6, #31 │ │ │ │ + mov r4, sl │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + mov r7, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strdeq r7, [r8], #88 @ 0x58 @ │ │ │ │ + ldrdeq r7, [r8], #88 @ 0x58 @ │ │ │ │ + rsceq r7, r8, ip, asr #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ ceecc <__cxa_atexit@plt+0xc36a4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + beq ceeb0 <__cxa_atexit@plt+0xc3688> │ │ │ │ + ldr r7, [pc, #84] @ ceed0 <__cxa_atexit@plt+0xc36a8> │ │ │ │ + ldr r0, [r9, #31] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r1, [r9, #27] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r9, #11] │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + beq ceec0 <__cxa_atexit@plt+0xc3698> │ │ │ │ + mov r7, r8 │ │ │ │ + b cef30 <__cxa_atexit@plt+0xc3708> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - sbcseq r3, sl, r8, lsl #20 │ │ │ │ - sbcseq r3, sl, ip, lsr sl │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - sbceq r1, r5, r6, lsr #32 │ │ │ │ - sbcseq r3, sl, r0, ror #19 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [r3, #8]! │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - cmp r8, r6 │ │ │ │ - bne ce38c <__cxa_atexit@plt+0xc2b64> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r6, r9 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #64] @ cef24 <__cxa_atexit@plt+0xc36fc> │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r8} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cef1c <__cxa_atexit@plt+0xc36f4> │ │ │ │ + b cef30 <__cxa_atexit@plt+0xc3708> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - bhi ce3d8 <__cxa_atexit@plt+0xc2bb0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ce3e0 <__cxa_atexit@plt+0xc2bb8> │ │ │ │ - ldr r5, [pc, #80] @ ce400 <__cxa_atexit@plt+0xc2bd8> │ │ │ │ - ldr r1, [pc, #80] @ ce404 <__cxa_atexit@plt+0xc2bdc> │ │ │ │ - ldr r2, [pc, #80] @ ce408 <__cxa_atexit@plt+0xc2be0> │ │ │ │ - add r5, pc, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc cf000 <__cxa_atexit@plt+0xc37d8> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + ldr r3, [r8, #31] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne cef74 <__cxa_atexit@plt+0xc374c> │ │ │ │ + ldr lr, [pc, #196] @ cf020 <__cxa_atexit@plt+0xc37f8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + add lr, pc, lr │ │ │ │ + b cefc0 <__cxa_atexit@plt+0xc3798> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #148] @ cf014 <__cxa_atexit@plt+0xc37ec> │ │ │ │ + ldr r7, [r3, #24]! │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq cefdc <__cxa_atexit@plt+0xc37b4> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne cefe4 <__cxa_atexit@plt+0xc37bc> │ │ │ │ + ldr r7, [pc, #116] @ cf018 <__cxa_atexit@plt+0xc37f0> │ │ │ │ + ldr lr, [pc, #116] @ cf01c <__cxa_atexit@plt+0xc37f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r0, r3} │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #56] @ cf024 <__cxa_atexit@plt+0xc37fc> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + str r2, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - mov r6, r9 │ │ │ │ - b ce3e8 <__cxa_atexit@plt+0xc2bc0> │ │ │ │ - mov r7, #12 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ ce3fc <__cxa_atexit@plt+0xc2bd4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + @ instruction: 0xfffff524 │ │ │ │ + @ instruction: 0xfffff82c │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cf0a4 <__cxa_atexit@plt+0xc387c> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #20]! │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [r1, #-16]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r9, r3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + bcc cf0c0 <__cxa_atexit@plt+0xc3898> │ │ │ │ + ldr r1, [pc, #108] @ cf0e8 <__cxa_atexit@plt+0xc38c0> │ │ │ │ + ldr r7, [pc, #108] @ cf0ec <__cxa_atexit@plt+0xc38c4> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - sbcseq r3, sl, ip, asr #18 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - sbceq r0, r5, lr, lsr pc │ │ │ │ - sbcseq r3, sl, ip, lsr r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ce47c <__cxa_atexit@plt+0xc2c54> │ │ │ │ - ldr r3, [pc, #92] @ ce48c <__cxa_atexit@plt+0xc2c64> │ │ │ │ - tst r9, #3 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + ldr r3, [pc, #52] @ cf0e4 <__cxa_atexit@plt+0xc38bc> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq ce45c <__cxa_atexit@plt+0xc2c34> │ │ │ │ - ldr r3, [pc, #76] @ ce490 <__cxa_atexit@plt+0xc2c68> │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r6, [pc, #24] @ cf0e0 <__cxa_atexit@plt+0xc38b8> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff450 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ cf124 <__cxa_atexit@plt+0xc38fc> │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq ce46c <__cxa_atexit@plt+0xc2c44> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + beq cf118 <__cxa_atexit@plt+0xc38f0> │ │ │ │ mov r7, r8 │ │ │ │ - b ce25c <__cxa_atexit@plt+0xc2a34> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b cf130 <__cxa_atexit@plt+0xc3908> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ce494 <__cxa_atexit@plt+0xc2c6c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr lr, [r3, #27] │ │ │ │ + ldr r1, [r3, #31] │ │ │ │ + ldr r8, [pc, #152] @ cf1e4 <__cxa_atexit@plt+0xc39bc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #-12]! │ │ │ │ + tst r3, #3 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq cf1b4 <__cxa_atexit@plt+0xc398c> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + cmp r8, r2 │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + bcc cf1c4 <__cxa_atexit@plt+0xc399c> │ │ │ │ + ldr r3, [pc, #92] @ cf1ec <__cxa_atexit@plt+0xc39c4> │ │ │ │ + ldr r8, [pc, #92] @ cf1f0 <__cxa_atexit@plt+0xc39c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + stm r3, {r0, r1, lr} │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ cf1e8 <__cxa_atexit@plt+0xc39c0> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff340 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr lr, [r1, #12]! │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r1] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + bcc cf268 <__cxa_atexit@plt+0xc3a40> │ │ │ │ + ldr r8, [pc, #72] @ cf280 <__cxa_atexit@plt+0xc3a58> │ │ │ │ + ldr r9, [pc, #72] @ cf284 <__cxa_atexit@plt+0xc3a5c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ cf288 <__cxa_atexit@plt+0xc3a60> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff294 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cf2e0 <__cxa_atexit@plt+0xc3ab8> │ │ │ │ + ldr lr, [pc, #72] @ cf2f8 <__cxa_atexit@plt+0xc3ad0> │ │ │ │ + ldr r8, [pc, #72] @ cf2fc <__cxa_atexit@plt+0xc3ad4> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ cf300 <__cxa_atexit@plt+0xc3ad8> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff21c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #8]! │ │ │ │ + ldr r1, [pc, #84] @ cf370 <__cxa_atexit@plt+0xc3b48> │ │ │ │ + ldr r3, [r2, #-4] │ │ │ │ + ldr sl, [r2, #4] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r7, r2, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r2] │ │ │ │ + bhi cf35c <__cxa_atexit@plt+0xc3b34> │ │ │ │ + ldr r7, [pc, #48] @ cf374 <__cxa_atexit@plt+0xc3b4c> │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #20] @ cf378 <__cxa_atexit@plt+0xc3b50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffec0c │ │ │ │ + sbcseq r2, sl, r4, ror #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cf3bc <__cxa_atexit@plt+0xc3b94> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ cf3c8 <__cxa_atexit@plt+0xc3ba0> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff3b4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cf400 <__cxa_atexit@plt+0xc3bd8> │ │ │ │ + ldr r7, [pc, #36] @ cf410 <__cxa_atexit@plt+0xc3be8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ldr r7, [pc, #28] @ cf414 <__cxa_atexit@plt+0xc3bec> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #16] @ cf418 <__cxa_atexit@plt+0xc3bf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrsbeq r3, [sl], #132 @ 0x84 │ │ │ │ - ldrheq r3, [sl], #132 @ 0x84 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r6, r8, r0, ror #31 │ │ │ │ + sbcseq r2, sl, r8, asr #10 │ │ │ │ + ldrsbeq r2, [sl], #72 @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ ce4d4 <__cxa_atexit@plt+0xc2cac> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r3, [pc, #136] @ cf4b8 <__cxa_atexit@plt+0xc3c90> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq cf4a0 <__cxa_atexit@plt+0xc3c78> │ │ │ │ + ldr r3, [pc, #120] @ cf4bc <__cxa_atexit@plt+0xc3c94> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq ce4cc <__cxa_atexit@plt+0xc2ca4> │ │ │ │ + beq cf4a0 <__cxa_atexit@plt+0xc3c78> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cf4a8 <__cxa_atexit@plt+0xc3c80> │ │ │ │ + ldr r2, [pc, #80] @ cf4c0 <__cxa_atexit@plt+0xc3c98> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r6, [pc, #56] @ cf4c4 <__cxa_atexit@plt+0xc3c9c> │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b ce25c <__cxa_atexit@plt+0xc2a34> │ │ │ │ + sub sl, r3, #6 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbcseq r3, sl, r4, ror r8 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffff5b4 │ │ │ │ + rsceq r6, r8, ip, asr #30 │ │ │ │ + sbcseq r2, sl, ip, lsr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r3, [pc, #116] @ cf550 <__cxa_atexit@plt+0xc3d28> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq cf538 <__cxa_atexit@plt+0xc3d10> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cf540 <__cxa_atexit@plt+0xc3d18> │ │ │ │ + ldr r2, [pc, #76] @ cf554 <__cxa_atexit@plt+0xc3d2c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r6, [pc, #52] @ cf558 <__cxa_atexit@plt+0xc3d30> │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b ce25c <__cxa_atexit@plt+0xc2a34> │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ce550 <__cxa_atexit@plt+0xc2d28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ce55c <__cxa_atexit@plt+0xc2d34> │ │ │ │ - ldr r1, [pc, #72] @ ce56c <__cxa_atexit@plt+0xc2d44> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r5, [pc, #48] @ ce570 <__cxa_atexit@plt+0xc2d48> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub sl, r3, #6 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffff51c │ │ │ │ + strhteq r6, [r8], #228 @ 0xe4 │ │ │ │ + smullseq r2, sl, r8, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cf5b4 <__cxa_atexit@plt+0xc3d8c> │ │ │ │ + ldr lr, [pc, #60] @ cf5c0 <__cxa_atexit@plt+0xc3d98> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [pc, #52] @ cf5c4 <__cxa_atexit@plt+0xc3d9c> │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r9, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r7, [r8], #160 @ 0xa0 @ │ │ │ │ - ldrdeq r7, [r8], #160 @ 0xa0 @ │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff498 │ │ │ │ + rsceq r6, r8, r8, asr #28 │ │ │ │ + sbcseq r2, sl, r0, lsl #7 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r9, [sp] │ │ │ │ - bhi ce5f8 <__cxa_atexit@plt+0xc2dd0> │ │ │ │ - ldr r9, [pc, #284] @ ce6b4 <__cxa_atexit@plt+0xc2e8c> │ │ │ │ - ldr lr, [pc, #284] @ ce6b8 <__cxa_atexit@plt+0xc2e90> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq ce620 <__cxa_atexit@plt+0xc2df8> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq ce60c <__cxa_atexit@plt+0xc2de4> │ │ │ │ - ldr r2, [sl, #15] │ │ │ │ - ldr r0, [sl, #7] │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - tst r2, r8 │ │ │ │ - mov ip, lr │ │ │ │ - ldr r3, [sl, #11] │ │ │ │ - mov sl, r0 │ │ │ │ - moveq ip, r9 │ │ │ │ - str ip, [r5, #-16]! │ │ │ │ - moveq sl, r1 │ │ │ │ - sub r7, r7, #16 │ │ │ │ - moveq r1, r0 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - bls ce5a0 <__cxa_atexit@plt+0xc2d78> │ │ │ │ - ldr r7, [pc, #188] @ ce6bc <__cxa_atexit@plt+0xc2e94> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cf600 <__cxa_atexit@plt+0xc3dd8> │ │ │ │ + ldr r7, [pc, #36] @ cf610 <__cxa_atexit@plt+0xc3de8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ldr r7, [pc, #28] @ cf614 <__cxa_atexit@plt+0xc3dec> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r7, [pc, #16] @ cf618 <__cxa_atexit@plt+0xc3df0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r9, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #184] @ ce6cc <__cxa_atexit@plt+0xc2ea4> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + rsceq r6, r8, r0, ror #27 │ │ │ │ + sbcseq r2, sl, r8, asr #6 │ │ │ │ + sbcseq r2, sl, ip, lsr #6 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cf6c0 <__cxa_atexit@plt+0xc3e98> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r9, r2, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, r9 │ │ │ │ + mov r2, r7 │ │ │ │ + bl acf4 │ │ │ │ + ldr lr, [pc, #120] @ cf6e0 <__cxa_atexit@plt+0xc3eb8> │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #108] @ cf6e4 <__cxa_atexit@plt+0xc3ebc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #104] @ cf6e8 <__cxa_atexit@plt+0xc3ec0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + str r2, [r8, #24] │ │ │ │ + stmib r8, {r1, r7} │ │ │ │ + add r1, r8, #12 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + cmp fp, r3 │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + bhi cf6d0 <__cxa_atexit@plt+0xc3ea8> │ │ │ │ + ldr r7, [pc, #68] @ cf6f0 <__cxa_atexit@plt+0xc3ec8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ldr r7, [pc, #60] @ cf6f4 <__cxa_atexit@plt+0xc3ecc> │ │ │ │ + mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [sp] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - cmp r7, r3 │ │ │ │ - stmdb r5, {r1, sl} │ │ │ │ - bcc ce694 <__cxa_atexit@plt+0xc2e6c> │ │ │ │ - ldr r7, [sl, #6] │ │ │ │ - cmp r8, r7 │ │ │ │ - bne ce688 <__cxa_atexit@plt+0xc2e60> │ │ │ │ - ldr r7, [pc, #112] @ ce6c0 <__cxa_atexit@plt+0xc2e98> │ │ │ │ - ldr r2, [sl, #2] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #20] @ cf6ec <__cxa_atexit@plt+0xc3ec4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #96] @ ce6c4 <__cxa_atexit@plt+0xc2e9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, sl │ │ │ │ + strhteq r6, [r8], #148 @ 0x94 │ │ │ │ + rsceq r6, r8, r0, lsl #26 │ │ │ │ + smlaleq r6, r8, r0, r9 │ │ │ │ + sbcseq r2, sl, r8, ror r2 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + rsceq r6, r8, r0, lsr #26 │ │ │ │ + sbcseq r2, sl, r0, asr r2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cf760 <__cxa_atexit@plt+0xc3f38> │ │ │ │ + ldr r7, [pc, #84] @ cf770 <__cxa_atexit@plt+0xc3f48> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + beq cf750 <__cxa_atexit@plt+0xc3f28> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [pc, #60] @ cf774 <__cxa_atexit@plt+0xc3f4c> │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ce6c8 <__cxa_atexit@plt+0xc2ea0> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ cf778 <__cxa_atexit@plt+0xc3f50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsr #4 │ │ │ │ - sbcseq r3, sl, ip, asr r7 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - rsceq r7, r8, ip, ror fp │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r7, [r8], #180 @ 0xb4 @ │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + sbcseq r2, sl, r0, lsl #4 │ │ │ │ + ldrsbeq r2, [sl], #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #16] @ cf7a8 <__cxa_atexit@plt+0xc3f80> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r2, sl, r0, lsr #3 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc ce748 <__cxa_atexit@plt+0xc2f20> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne ce73c <__cxa_atexit@plt+0xc2f14> │ │ │ │ - ldr r1, [pc, #88] @ ce760 <__cxa_atexit@plt+0xc2f38> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + bcc cf7f8 <__cxa_atexit@plt+0xc3fd0> │ │ │ │ + ldr r2, [pc, #48] @ cf804 <__cxa_atexit@plt+0xc3fdc> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + sbcseq r2, sl, r8, asr r1 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cf870 <__cxa_atexit@plt+0xc4048> │ │ │ │ + ldr r7, [pc, #84] @ cf880 <__cxa_atexit@plt+0xc4058> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + beq cf860 <__cxa_atexit@plt+0xc4038> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [pc, #60] @ cf884 <__cxa_atexit@plt+0xc405c> │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ ce764 <__cxa_atexit@plt+0xc2f3c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r7, r3, #12 │ │ │ │ - stm r7, {r1, r2, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #16] @ cf888 <__cxa_atexit@plt+0xc4060> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ ce768 <__cxa_atexit@plt+0xc2f40> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + ldrsheq r2, [sl], #0 │ │ │ │ + andeq r0, r3, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cf9f0 <__cxa_atexit@plt+0xc41c8> │ │ │ │ + cmp r8, #1 │ │ │ │ + blt cf948 <__cxa_atexit@plt+0xc4120> │ │ │ │ + and r0, r9, #3 │ │ │ │ + subs r1, r8, #1 │ │ │ │ + beq cf95c <__cxa_atexit@plt+0xc4134> │ │ │ │ + ldr r3, [pc, #368] @ cfa30 <__cxa_atexit@plt+0xc4208> │ │ │ │ + mov r2, r5 │ │ │ │ + cmp r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r3, [r2, #-12]! │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + beq cf9d0 <__cxa_atexit@plt+0xc41a8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc cfa00 <__cxa_atexit@plt+0xc41d8> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + sub r0, r8, #2 │ │ │ │ + add lr, r2, r1, lsl #1 │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r0, [pc, #312] @ cfa44 <__cxa_atexit@plt+0xc421c> │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrh r5, [lr] │ │ │ │ + add lr, r6, #12 │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [pc, #292] @ cfa48 <__cxa_atexit@plt+0xc4220> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + ldr r2, [pc, #284] @ cfa4c <__cxa_atexit@plt+0xc4224> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + strh r5, [r6, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b cfaec <__cxa_atexit@plt+0xc42c4> │ │ │ │ + ldr r7, [pc, #236] @ cfa3c <__cxa_atexit@plt+0xc4214> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #208] @ cfa34 <__cxa_atexit@plt+0xc420c> │ │ │ │ + mov r3, r5 │ │ │ │ + cmp r0, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + ldr r7, [pc, #192] @ cfa38 <__cxa_atexit@plt+0xc4210> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + beq cf9e0 <__cxa_atexit@plt+0xc41b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc cfa18 <__cxa_atexit@plt+0xc41f0> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add lr, r6, #12 │ │ │ │ + sub r1, r2, #15 │ │ │ │ + ldrh r3, [r3] │ │ │ │ + ldr r0, [pc, #160] @ cfa50 <__cxa_atexit@plt+0xc4228> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + ldr r7, [pc, #152] @ cfa54 <__cxa_atexit@plt+0xc422c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + strh r3, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ cfa40 <__cxa_atexit@plt+0xc4218> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - rsceq r7, r8, r0, asr #21 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + rsceq r6, r8, r8, lsl #13 │ │ │ │ + strhteq r6, [r8], #96 @ 0x60 │ │ │ │ + sbcseq r1, sl, r0, lsl #31 │ │ │ │ + strdeq r6, [r8], #96 @ 0x60 @ │ │ │ │ + ldrdeq r6, [r8], #104 @ 0x68 @ │ │ │ │ + smlaleq r6, r8, r8, sl │ │ │ │ + rsceq r6, r8, ip, asr #12 │ │ │ │ + rsceq r6, r8, ip, lsl #20 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ce7b4 <__cxa_atexit@plt+0xc2f8c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ ce7c0 <__cxa_atexit@plt+0xc2f98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ + bcc cfacc <__cxa_atexit@plt+0xc42a4> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + add lr, r1, r2, lsl #1 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + sub r1, r2, #1 │ │ │ │ + stmda r5!, {r0, r1} │ │ │ │ + ldr r0, [pc, #64] @ cfad8 <__cxa_atexit@plt+0xc42b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrh lr, [lr] │ │ │ │ + ldr r2, [pc, #56] @ cfadc <__cxa_atexit@plt+0xc42b4> │ │ │ │ + add r1, r0, #1 │ │ │ │ + sub r0, r6, #15 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r0, [pc, #32] @ cfae0 <__cxa_atexit@plt+0xc42b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh lr, [r3, #8] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + b cfaec <__cxa_atexit@plt+0xc42c4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r8, ip, asr #20 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + rsceq r6, r8, r8, ror #10 │ │ │ │ + rsceq r6, r8, r0, asr r5 │ │ │ │ + rsceq r6, r8, r8, lsl #18 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r9, lr │ │ │ │ + bcc cfc10 <__cxa_atexit@plt+0xc43e8> │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [pc, #284] @ cfc30 <__cxa_atexit@plt+0xc4408> │ │ │ │ + lsl r2, r0, #1 │ │ │ │ + sub r1, r0, #1 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #0 │ │ │ │ + mov ip, lr │ │ │ │ + add r3, r6, r0 │ │ │ │ + cmn r1, #1 │ │ │ │ + beq cfb9c <__cxa_atexit@plt+0xc4374> │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r4, [pc, #248] @ cfc34 <__cxa_atexit@plt+0xc440c> │ │ │ │ + add r0, r0, #20 │ │ │ │ + add r7, r2, fp │ │ │ │ + add ip, ip, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + sub r1, r1, #1 │ │ │ │ + str r4, [r3, #4] │ │ │ │ + ldrh r7, [r7] │ │ │ │ + add r4, r3, #14 │ │ │ │ + str r4, [r5, #4] │ │ │ │ + add r4, r3, #5 │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + add r3, r6, r0 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub sl, lr, #6 │ │ │ │ + sub r2, r2, #2 │ │ │ │ + mov lr, ip │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs cfb24 <__cxa_atexit@plt+0xc42fc> │ │ │ │ + ldr r7, [sp] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + b cfc14 <__cxa_atexit@plt+0xc43ec> │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r2, [r6, #12]! │ │ │ │ + ldr r7, [pc, #144] @ cfc3c <__cxa_atexit@plt+0xc4414> │ │ │ │ + tst r2, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r6, {r7, sl} │ │ │ │ + beq cfbf4 <__cxa_atexit@plt+0xc43cc> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + add r4, r3, #5 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r6, r3, #20 │ │ │ │ + ldrh r7, [r7] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + ldr r4, [pc, #100] @ cfc40 <__cxa_atexit@plt+0xc4418> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + add r7, r3, #14 │ │ │ │ + str r4, [r3, #4] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + str sl, [r6] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, lr │ │ │ │ + ldr r2, [pc, #28] @ cfc38 <__cxa_atexit@plt+0xc4410> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r6, r8, r0, ror #9 │ │ │ │ + rsceq r6, r8, r0, lsl #17 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r6, r8, ip, ror #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ce814 <__cxa_atexit@plt+0xc2fec> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ ce820 <__cxa_atexit@plt+0xc2ff8> │ │ │ │ + bcc cfca0 <__cxa_atexit@plt+0xc4478> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldrh r7, [r7] │ │ │ │ + ldr lr, [pc, #48] @ cfcac <__cxa_atexit@plt+0xc4484> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ + ldr r0, [pc, #44] @ cfcb0 <__cxa_atexit@plt+0xc4488> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r8, r0, lsl #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq r6, r8, r0, lsl #7 │ │ │ │ + rsceq r6, r8, r4, asr #14 │ │ │ │ + sbcseq r1, sl, r0, ror #16 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi cfd44 <__cxa_atexit@plt+0xc451c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cfd50 <__cxa_atexit@plt+0xc4528> │ │ │ │ + ldr lr, [pc, #120] @ cfd60 <__cxa_atexit@plt+0xc4538> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ cfd64 <__cxa_atexit@plt+0xc453c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldrh r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [pc, #96] @ cfd68 <__cxa_atexit@plt+0xc4540> │ │ │ │ + sub r0, r6, #15 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #88] @ cfd6c <__cxa_atexit@plt+0xc4544> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #80] @ cfd70 <__cxa_atexit@plt+0xc4548> │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + strh r8, [r3, #8] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, sl │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r6, r8, r4, lsl #6 │ │ │ │ + strdeq r6, [r8], #32 @ │ │ │ │ + strhteq r6, [r8], #100 @ 0x64 │ │ │ │ + sbcseq r1, sl, r4, ror #15 │ │ │ │ + sbcseq r1, sl, r0, lsr #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #72] @ cfdd4 <__cxa_atexit@plt+0xc45ac> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ce85c <__cxa_atexit@plt+0xc3034> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ ce864 <__cxa_atexit@plt+0xc303c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi cfdc4 <__cxa_atexit@plt+0xc459c> │ │ │ │ + ldr r7, [pc, #52] @ cfdd8 <__cxa_atexit@plt+0xc45b0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq cfdb8 <__cxa_atexit@plt+0xc4590> │ │ │ │ + mov r7, r8 │ │ │ │ + b c00b4 <__cxa_atexit@plt+0xb488c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ cfddc <__cxa_atexit@plt+0xc45b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffff0308 │ │ │ │ + sbcseq r1, sl, r0, asr #14 │ │ │ │ + sbcseq r1, sl, r4, lsr r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ cfe04 <__cxa_atexit@plt+0xc45dc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + strdeq r6, [r8], #88 @ 0x58 @ │ │ │ │ + sbcseq r1, sl, ip, lsl #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cfe58 <__cxa_atexit@plt+0xc4630> │ │ │ │ + ldr r2, [pc, #56] @ cfe60 <__cxa_atexit@plt+0xc4638> │ │ │ │ + ldr r1, [pc, #56] @ cfe64 <__cxa_atexit@plt+0xc463c> │ │ │ │ + ldr r0, [pc, #56] @ cfe68 <__cxa_atexit@plt+0xc4640> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #32] @ cfe6c <__cxa_atexit@plt+0xc4644> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r8, ip, lsr #15 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsbeq r1, [sl], #104 @ 0x68 │ │ │ │ + strhteq r6, [r8], #28 │ │ │ │ + strhteq r6, [r8], #20 │ │ │ │ + sbcseq r1, sl, r4, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #72] @ cfed0 <__cxa_atexit@plt+0xc46a8> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ce8e4 <__cxa_atexit@plt+0xc30bc> │ │ │ │ - ldr r2, [pc, #108] @ ce8f8 <__cxa_atexit@plt+0xc30d0> │ │ │ │ - mov r7, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - beq ce8c8 <__cxa_atexit@plt+0xc30a0> │ │ │ │ - ldr r7, [pc, #84] @ ce8fc <__cxa_atexit@plt+0xc30d4> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - beq ce8d8 <__cxa_atexit@plt+0xc30b0> │ │ │ │ - mov r7, sl │ │ │ │ - b ce94c <__cxa_atexit@plt+0xc3124> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cfec0 <__cxa_atexit@plt+0xc4698> │ │ │ │ + ldr r7, [pc, #52] @ cfed4 <__cxa_atexit@plt+0xc46ac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq cfeb4 <__cxa_atexit@plt+0xc468c> │ │ │ │ + mov r7, r8 │ │ │ │ + b c00b4 <__cxa_atexit@plt+0xb488c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ cfed8 <__cxa_atexit@plt+0xc46b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffff020c │ │ │ │ + sbcseq r1, sl, r4, asr #12 │ │ │ │ + sbcseq r1, sl, r8, lsr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ cff00 <__cxa_atexit@plt+0xc46d8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + strdeq r6, [r8], #76 @ 0x4c @ │ │ │ │ + sbcseq r1, sl, ip, lsl #12 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cff74 <__cxa_atexit@plt+0xc474c> │ │ │ │ + ldr r3, [pc, #92] @ cff84 <__cxa_atexit@plt+0xc475c> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + beq cff5c <__cxa_atexit@plt+0xc4734> │ │ │ │ + ldr r3, [pc, #72] @ cff88 <__cxa_atexit@plt+0xc4760> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq cff6c <__cxa_atexit@plt+0xc4744> │ │ │ │ + b cffd8 <__cxa_atexit@plt+0xc47b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ce900 <__cxa_atexit@plt+0xc30d8> │ │ │ │ + ldr r7, [pc, #16] @ cff8c <__cxa_atexit@plt+0xc4764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - sbcseq r3, sl, r4, ror r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ ce940 <__cxa_atexit@plt+0xc3118> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + sbcseq r1, sl, r0, lsl #20 │ │ │ │ + sbcseq r1, sl, r4, lsl #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ cffc8 <__cxa_atexit@plt+0xc47a0> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ce938 <__cxa_atexit@plt+0xc3110> │ │ │ │ - b ce94c <__cxa_atexit@plt+0xc3124> │ │ │ │ + beq cffc0 <__cxa_atexit@plt+0xc4798> │ │ │ │ + b cffd8 <__cxa_atexit@plt+0xc47b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce978 <__cxa_atexit@plt+0xc3150> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ce9d0 <__cxa_atexit@plt+0xc31a8> │ │ │ │ - ldr r7, [pc, #208] @ cea3c <__cxa_atexit@plt+0xc3214> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + sbcseq r1, sl, r8, asr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d0110 <__cxa_atexit@plt+0xc48e8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + cmp r0, #1 │ │ │ │ + blt d0084 <__cxa_atexit@plt+0xc485c> │ │ │ │ + subs r3, r0, #1 │ │ │ │ + beq d00a0 <__cxa_atexit@plt+0xc4878> │ │ │ │ + ldr lr, [pc, #324] @ d0148 <__cxa_atexit@plt+0xc4920> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq d0104 <__cxa_atexit@plt+0xc48dc> │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc d0120 <__cxa_atexit@plt+0xc48f8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r0, r0, #2 │ │ │ │ + add r2, r1, r3, lsl #1 │ │ │ │ + sub r3, lr, #6 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + ldr r0, [pc, #272] @ d0158 <__cxa_atexit@plt+0xc4930> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrh r1, [r2] │ │ │ │ + ldr r3, [pc, #260] @ d015c <__cxa_atexit@plt+0xc4934> │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, lr, #15 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + ldr r0, [pc, #236] @ d0160 <__cxa_atexit@plt+0xc4938> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh r1, [r6, #8] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b d0208 <__cxa_atexit@plt+0xc49e0> │ │ │ │ + ldr r7, [pc, #200] @ d0154 <__cxa_atexit@plt+0xc492c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc cea20 <__cxa_atexit@plt+0xc31f8> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne cea04 <__cxa_atexit@plt+0xc31dc> │ │ │ │ - ldr r2, [pc, #152] @ cea34 <__cxa_atexit@plt+0xc320c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #164] @ d014c <__cxa_atexit@plt+0xc4924> │ │ │ │ + ldr r7, [pc, #164] @ d0150 <__cxa_atexit@plt+0xc4928> │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d0104 <__cxa_atexit@plt+0xc48dc> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d0134 <__cxa_atexit@plt+0xc490c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #128] @ d0164 <__cxa_atexit@plt+0xc493c> │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ + ldrh r7, [r7] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #132] @ cea38 <__cxa_atexit@plt+0xc3210> │ │ │ │ - add lr, r6, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r6, r8} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + strh r7, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - tst r7, r8 │ │ │ │ - beq cea0c <__cxa_atexit@plt+0xc31e4> │ │ │ │ - ldr r1, [pc, #80] @ cea40 <__cxa_atexit@plt+0xc3218> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, sl} │ │ │ │ - mov sl, r3 │ │ │ │ - b ce580 <__cxa_atexit@plt+0xc2d58> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #28] @ cea30 <__cxa_atexit@plt+0xc3208> │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r3, r7} │ │ │ │ - b ce580 <__cxa_atexit@plt+0xc2d58> │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - rsceq r7, r8, r8, lsr #16 │ │ │ │ - rsceq r7, r8, ip, ror r8 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + rsceq r5, r8, ip, asr #30 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + strhteq r5, [r8], #244 @ 0xf4 │ │ │ │ + smlaleq r5, r8, ip, pc @ │ │ │ │ + rsceq r6, r8, r4, asr r3 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + sbcseq r1, sl, ip, lsr #7 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cea90 <__cxa_atexit@plt+0xc3268> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ cea9c <__cxa_atexit@plt+0xc3274> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ + bcc d01e4 <__cxa_atexit@plt+0xc49bc> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + add lr, r1, r2, lsl #1 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #68] @ d01f0 <__cxa_atexit@plt+0xc49c8> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrh lr, [lr] │ │ │ │ + ldr r2, [pc, #56] @ d01f4 <__cxa_atexit@plt+0xc49cc> │ │ │ │ + add r1, r0, #1 │ │ │ │ + sub r0, r6, #15 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r0, [pc, #32] @ d01f8 <__cxa_atexit@plt+0xc49d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh lr, [r3, #8] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + b d0208 <__cxa_atexit@plt+0xc49e0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r8, r4, ror r7 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + rsceq r5, r8, r0, asr lr │ │ │ │ + rsceq r5, r8, r8, lsr lr │ │ │ │ + strdeq r6, [r8], #16 @ │ │ │ │ + sbcseq r1, sl, r8, lsl r3 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc d0338 <__cxa_atexit@plt+0xc4b10> │ │ │ │ + mov r0, r5 │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r3, [r0, #8]! │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r9, [r0, #-4] │ │ │ │ + ldr fp, [pc, #308] @ d0370 <__cxa_atexit@plt+0xc4b48> │ │ │ │ + lsl r1, r3, #1 │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + mov r3, #0 │ │ │ │ + mov sl, lr │ │ │ │ + add r2, r6, r3 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq d02c8 <__cxa_atexit@plt+0xc4aa0> │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r4, [pc, #272] @ d0374 <__cxa_atexit@plt+0xc4b4c> │ │ │ │ + add r7, r2, #14 │ │ │ │ + add r3, r3, #20 │ │ │ │ + add sl, sl, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r7, r2, #5 │ │ │ │ + str r4, [r2, #4] │ │ │ │ + add r4, r1, ip │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldrh r4, [r4] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str fp, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ + add r2, r6, r3 │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub r9, lr, #6 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + mov lr, sl │ │ │ │ + cmp r8, r2 │ │ │ │ + bcs d024c <__cxa_atexit@plt+0xc4a24> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp] │ │ │ │ + b d033c <__cxa_atexit@plt+0xc4b14> │ │ │ │ + ldr r6, [pc, #172] @ d037c <__cxa_atexit@plt+0xc4b54> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ + tst r7, #3 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + beq d0320 <__cxa_atexit@plt+0xc4af8> │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + bcc d0358 <__cxa_atexit@plt+0xc4b30> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [pc, #132] @ d0380 <__cxa_atexit@plt+0xc4b58> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldrh r7, [r7] │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r2, #4]! │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + strh r7, [r6] │ │ │ │ + mov r7, r2 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, lr │ │ │ │ + ldr r3, [pc, #52] @ d0378 <__cxa_atexit@plt+0xc4b50> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r5, #16 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strhteq r5, [r8], #216 @ 0xd8 │ │ │ │ + rsceq r6, r8, r8, asr r1 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff9b4 │ │ │ │ + smullseq r1, sl, r0, r1 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ceaf0 <__cxa_atexit@plt+0xc32c8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ ceafc <__cxa_atexit@plt+0xc32d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc d03d0 <__cxa_atexit@plt+0xc4ba8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #44] @ d03dc <__cxa_atexit@plt+0xc4bb4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r7, [r7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + strh r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r8, r4, lsr #14 │ │ │ │ + @ instruction: 0xfffff908 │ │ │ │ + smullseq r1, sl, r4, r5 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b cff14 <__cxa_atexit@plt+0xc46ec> │ │ │ │ + smullseq r1, sl, r0, r5 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d0450 <__cxa_atexit@plt+0xc4c28> │ │ │ │ + ldr r3, [pc, #72] @ d0460 <__cxa_atexit@plt+0xc4c38> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq d0440 <__cxa_atexit@plt+0xc4c18> │ │ │ │ + ldr r7, [pc, #56] @ d0464 <__cxa_atexit@plt+0xc4c3c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b deedc <__cxa_atexit@plt+0xd36b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ d0468 <__cxa_atexit@plt+0xc4c40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + sbcseq r1, sl, r0, asr r5 │ │ │ │ + sbcseq r1, sl, r4, asr #10 │ │ │ │ + sbcseq r1, sl, ip, lsl r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d0490 <__cxa_atexit@plt+0xc4c68> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, r3, #2 │ │ │ │ + b deedc <__cxa_atexit@plt+0xd36b4> │ │ │ │ + ldrsheq r1, [sl], #72 @ 0x48 │ │ │ │ + sbcseq r1, sl, r0, lsl #10 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d04f0 <__cxa_atexit@plt+0xc4cc8> │ │ │ │ + ldr r3, [pc, #72] @ d0500 <__cxa_atexit@plt+0xc4cd8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq d04e0 <__cxa_atexit@plt+0xc4cb8> │ │ │ │ + ldr r7, [pc, #56] @ d0504 <__cxa_atexit@plt+0xc4cdc> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b deedc <__cxa_atexit@plt+0xd36b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ d0508 <__cxa_atexit@plt+0xc4ce0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + ldrheq r1, [sl], #64 @ 0x40 │ │ │ │ + sbcseq r1, sl, r4, lsr #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r8, r9 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ceb4c <__cxa_atexit@plt+0xc3324> │ │ │ │ - ldr r3, [pc, #36] @ ceb64 <__cxa_atexit@plt+0xc333c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b ce874 <__cxa_atexit@plt+0xc304c> │ │ │ │ - ldr r7, [pc, #20] @ ceb68 <__cxa_atexit@plt+0xc3340> │ │ │ │ + bcc d0544 <__cxa_atexit@plt+0xc4d1c> │ │ │ │ + ldr r3, [pc, #40] @ d055c <__cxa_atexit@plt+0xc4d34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d0560 <__cxa_atexit@plt+0xc4d38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - sbcseq r3, sl, r0, lsl r2 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + strhteq r5, [r8], #232 @ 0xe8 │ │ │ │ + sbcseq r1, sl, ip, asr r4 │ │ │ │ + smulleq lr, r4, sp, lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, sl, ip, lsr #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cebf4 <__cxa_atexit@plt+0xc33cc> │ │ │ │ - ldr lr, [pc, #276] @ ceca0 <__cxa_atexit@plt+0xc3478> │ │ │ │ - ldr ip, [pc, #276] @ ceca4 <__cxa_atexit@plt+0xc347c> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, pc, ip │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq cec18 <__cxa_atexit@plt+0xc33f0> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cec04 <__cxa_atexit@plt+0xc33dc> │ │ │ │ - ldr r2, [sl, #15] │ │ │ │ - ldr r0, [sl, #7] │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - ldr r3, [sl, #11] │ │ │ │ - tst r2, r8 │ │ │ │ - mov sl, r0 │ │ │ │ - moveq sl, r1 │ │ │ │ - moveq r1, r0 │ │ │ │ - mov r0, ip │ │ │ │ - moveq r0, lr │ │ │ │ - sub r7, r7, #16 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls ceb98 <__cxa_atexit@plt+0xc3370> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #172] @ ceca8 <__cxa_atexit@plt+0xc3480> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d05bc <__cxa_atexit@plt+0xc4d94> │ │ │ │ + ldr r2, [pc, #44] @ d05cc <__cxa_atexit@plt+0xc4da4> │ │ │ │ + ldr r1, [pc, #44] @ d05d0 <__cxa_atexit@plt+0xc4da8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 879504 <__cxa_atexit@plt+0x86dcdc> │ │ │ │ + ldr r7, [pc, #16] @ d05d4 <__cxa_atexit@plt+0xc4dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #172] @ cecb8 <__cxa_atexit@plt+0xc3490> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strhteq r5, [r8], #164 @ 0xa4 │ │ │ │ + ldrsheq r1, [sl], #60 @ 0x3c │ │ │ │ + ldrsbeq r1, [sl], #52 @ 0x34 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ d0600 <__cxa_atexit@plt+0xc4dd8> │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r1, sl, r8, lsr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d062c <__cxa_atexit@plt+0xc4e04> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #8] @ d0630 <__cxa_atexit@plt+0xc4e08> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r5, r8, r4, lsl #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne d065c <__cxa_atexit@plt+0xc4e34> │ │ │ │ + ldr r3, [pc, #36] @ d0674 <__cxa_atexit@plt+0xc4e4c> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #12] @ d0670 <__cxa_atexit@plt+0xc4e48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #8 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - cmp r3, r7 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - bcc cec80 <__cxa_atexit@plt+0xc3458> │ │ │ │ - ldr r3, [sl, #6] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne cec70 <__cxa_atexit@plt+0xc3448> │ │ │ │ - ldr r2, [pc, #104] @ cecac <__cxa_atexit@plt+0xc3484> │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r3, [sl, #2] │ │ │ │ - ldr r1, [pc, #96] @ cecb0 <__cxa_atexit@plt+0xc3488> │ │ │ │ + rsceq r5, r8, r4, asr #19 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ d0694 <__cxa_atexit@plt+0xc4e6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, r8, r4, lsr #19 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #12] @ d06b8 <__cxa_atexit@plt+0xc4e90> │ │ │ │ + mov sl, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + smullseq r1, sl, r0, r3 │ │ │ │ + smullseq r1, sl, ip, r3 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d0708 <__cxa_atexit@plt+0xc4ee0> │ │ │ │ + ldr r2, [pc, #48] @ d0710 <__cxa_atexit@plt+0xc4ee8> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + ldr r1, [pc, #40] @ d0714 <__cxa_atexit@plt+0xc4eec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r6, {r1, r8} │ │ │ │ - sub r8, r7, #3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, sl │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #44] @ cecb4 <__cxa_atexit@plt+0xc348c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #4 │ │ │ │ - andeq r0, r0, r0, lsr #5 │ │ │ │ - sbcseq r3, sl, r0, ror r1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - strhteq r7, [r8], #60 @ 0x3c │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r7, [r8], #92 @ 0x5c @ │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc ced20 <__cxa_atexit@plt+0xc34f8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne ced14 <__cxa_atexit@plt+0xc34ec> │ │ │ │ - ldr r1, [pc, #68] @ ced38 <__cxa_atexit@plt+0xc3510> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r0, [pc, #60] @ ced3c <__cxa_atexit@plt+0xc3514> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 879574 <__cxa_atexit@plt+0x86dd4c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ ced40 <__cxa_atexit@plt+0xc3518> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, r8, ip, ror #18 │ │ │ │ + sbcseq r1, sl, r4, asr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d0758 <__cxa_atexit@plt+0xc4f30> │ │ │ │ + ldr r3, [pc, #44] @ d0764 <__cxa_atexit@plt+0xc4f3c> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #24] @ d0768 <__cxa_atexit@plt+0xc4f40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 879504 <__cxa_atexit@plt+0x86dcdc> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, r8, ip, lsl #18 │ │ │ │ + ldrsheq r1, [sl], #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ d0794 <__cxa_atexit@plt+0xc4f6c> │ │ │ │ str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r7, r8, r8, lsl #6 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 879404 <__cxa_atexit@plt+0x86dbdc> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r1, sl, r4, asr #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d07c0 <__cxa_atexit@plt+0xc4f98> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #8] @ d07c4 <__cxa_atexit@plt+0xc4f9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b b57690 <__cxa_atexit@plt+0xb4be68> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r5, r8, r0, ror ip │ │ │ │ + sbcseq r1, sl, r4, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ced90 <__cxa_atexit@plt+0xc3568> │ │ │ │ + bne d07f4 <__cxa_atexit@plt+0xc4fcc> │ │ │ │ + ldr r3, [pc, #76] @ d0834 <__cxa_atexit@plt+0xc500c> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ceda4 <__cxa_atexit@plt+0xc357c> │ │ │ │ - ldr r2, [pc, #72] @ cedb8 <__cxa_atexit@plt+0xc3590> │ │ │ │ + bcc d0824 <__cxa_atexit@plt+0xc4ffc> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ d0838 <__cxa_atexit@plt+0xc5010> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ cedb4 <__cxa_atexit@plt+0xc358c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r8, r0, asr r4 │ │ │ │ - rsceq r7, r8, r0, ror r4 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cede0 <__cxa_atexit@plt+0xc35b8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r5, r8, r0, lsr #19 │ │ │ │ + sbcseq r1, sl, r0, lsl r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d0860 <__cxa_atexit@plt+0xc5038> │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + sbcseq r1, sl, ip, ror #3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d0894 <__cxa_atexit@plt+0xc506c> │ │ │ │ + ldr r3, [pc, #24] @ d08a0 <__cxa_atexit@plt+0xc5078> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cee20 <__cxa_atexit@plt+0xc35f8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ cee30 <__cxa_atexit@plt+0xc3608> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r8, r8, ror #7 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cee58 <__cxa_atexit@plt+0xc3630> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d08d8 <__cxa_atexit@plt+0xc50b0> │ │ │ │ + ldr r2, [pc, #28] @ d08e4 <__cxa_atexit@plt+0xc50bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cee94 <__cxa_atexit@plt+0xc366c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ ceea4 <__cxa_atexit@plt+0xc367c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r8, r0, ror r3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + rsceq r5, r8, r0, ror #17 │ │ │ │ + sbcseq r1, sl, r0, ror r1 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d0934 <__cxa_atexit@plt+0xc510c> │ │ │ │ + ldr r3, [pc, #56] @ d094c <__cxa_atexit@plt+0xc5124> │ │ │ │ + ldr r2, [pc, #56] @ d0950 <__cxa_atexit@plt+0xc5128> │ │ │ │ + str r9, [r7, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #10 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + ldr r7, [pc, #24] @ d0954 <__cxa_atexit@plt+0xc512c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + sbcseq r1, sl, r4, lsr r1 │ │ │ │ + sbcseq r1, sl, r4, lsl r1 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d09a4 <__cxa_atexit@plt+0xc517c> │ │ │ │ + ldr r3, [pc, #56] @ d09bc <__cxa_atexit@plt+0xc5194> │ │ │ │ + ldr r2, [pc, #56] @ d09c0 <__cxa_atexit@plt+0xc5198> │ │ │ │ + str r9, [r7, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #10 │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + ldr r7, [pc, #24] @ d09c4 <__cxa_atexit@plt+0xc519c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + sbcseq r1, sl, r4, asr #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cef24 <__cxa_atexit@plt+0xc36fc> │ │ │ │ - ldr r2, [pc, #108] @ cef38 <__cxa_atexit@plt+0xc3710> │ │ │ │ - mov r7, r3 │ │ │ │ + b 186230 <__cxa_atexit@plt+0x17aa08> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 185550 <__cxa_atexit@plt+0x179d28> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17a4e4 <__cxa_atexit@plt+0x16ecbc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1865c8 <__cxa_atexit@plt+0x17ada0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17a330 <__cxa_atexit@plt+0x16eb08> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1768a8 <__cxa_atexit@plt+0x16b080> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1768a8 <__cxa_atexit@plt+0x16b080> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 185350 <__cxa_atexit@plt+0x179b28> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 184a94 <__cxa_atexit@plt+0x17926c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 185b24 <__cxa_atexit@plt+0x17a2fc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17a1c0 <__cxa_atexit@plt+0x16e998> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 19178c <__cxa_atexit@plt+0x185f64> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1844f4 <__cxa_atexit@plt+0x178ccc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 18436c <__cxa_atexit@plt+0x178b44> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 192368 <__cxa_atexit@plt+0x186b40> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 179660 <__cxa_atexit@plt+0x16de38> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 18499c <__cxa_atexit@plt+0x179174> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1893ec <__cxa_atexit@plt+0x17dbc4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1895ac <__cxa_atexit@plt+0x17dd84> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 175ba4 <__cxa_atexit@plt+0x16a37c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 187388 <__cxa_atexit@plt+0x17bb60> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1889a4 <__cxa_atexit@plt+0x17d17c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 187b70 <__cxa_atexit@plt+0x17c348> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 186f2c <__cxa_atexit@plt+0x17b704> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17516c <__cxa_atexit@plt+0x169944> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 188478 <__cxa_atexit@plt+0x17cc50> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1756d0 <__cxa_atexit@plt+0x169ea8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 175520 <__cxa_atexit@plt+0x169cf8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 187fb0 <__cxa_atexit@plt+0x17c788> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 186ad0 <__cxa_atexit@plt+0x17b2a8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 175384 <__cxa_atexit@plt+0x169b5c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 174b50 <__cxa_atexit@plt+0x169328> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 174980 <__cxa_atexit@plt+0x169158> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 184220 <__cxa_atexit@plt+0x1789f8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 183e0c <__cxa_atexit@plt+0x1785e4> │ │ │ │ + sbcseq r1, sl, r8, rrx │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d0c58 <__cxa_atexit@plt+0xc5430> │ │ │ │ + ldr r2, [pc, #76] @ d0c6c <__cxa_atexit@plt+0xc5444> │ │ │ │ tst r9, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - beq cef08 <__cxa_atexit@plt+0xc36e0> │ │ │ │ - ldr r7, [pc, #84] @ cef3c <__cxa_atexit@plt+0xc3714> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - tst sl, #3 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq d0c48 <__cxa_atexit@plt+0xc5420> │ │ │ │ + ldr r7, [pc, #60] @ d0c70 <__cxa_atexit@plt+0xc5448> │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - beq cef18 <__cxa_atexit@plt+0xc36f0> │ │ │ │ - mov r7, sl │ │ │ │ - b cef8c <__cxa_atexit@plt+0xc3764> │ │ │ │ + add r8, r7, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 17ea3c <__cxa_atexit@plt+0x173214> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cef40 <__cxa_atexit@plt+0xc3718> │ │ │ │ + ldr r7, [pc, #20] @ d0c74 <__cxa_atexit@plt+0xc544c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - sbcseq r2, sl, r0, asr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ cef80 <__cxa_atexit@plt+0xc3758> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + sbcseq r1, sl, r0, lsr #32 │ │ │ │ + sbcseq r1, sl, r4, lsl r0 │ │ │ │ + sbcseq r0, sl, ip, ror #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d0ca0 <__cxa_atexit@plt+0xc5478> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 17ea3c <__cxa_atexit@plt+0x173214> │ │ │ │ + sbcseq r0, sl, r4, asr #31 │ │ │ │ + sbcseq r0, sl, ip, asr #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d0d04 <__cxa_atexit@plt+0xc54dc> │ │ │ │ + ldr r2, [pc, #76] @ d0d18 <__cxa_atexit@plt+0xc54f0> │ │ │ │ + tst r9, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cef78 <__cxa_atexit@plt+0xc3750> │ │ │ │ - b cef8c <__cxa_atexit@plt+0xc3764> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq d0cf4 <__cxa_atexit@plt+0xc54cc> │ │ │ │ + ldr r7, [pc, #60] @ d0d1c <__cxa_atexit@plt+0xc54f4> │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r7, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 17ea3c <__cxa_atexit@plt+0x173214> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ d0d20 <__cxa_atexit@plt+0xc54f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + sbcseq r0, sl, r4, ror pc │ │ │ │ + sbcseq r0, sl, r8, ror #30 │ │ │ │ + sbcseq r0, sl, ip, asr pc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - beq cefc0 <__cxa_atexit@plt+0xc3798> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne ceff8 <__cxa_atexit@plt+0xc37d0> │ │ │ │ - ldr r7, [pc, #156] @ cf050 <__cxa_atexit@plt+0xc3828> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d0d7c <__cxa_atexit@plt+0xc5554> │ │ │ │ + ldr r7, [pc, #68] @ d0d90 <__cxa_atexit@plt+0xc5568> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq d0d70 <__cxa_atexit@plt+0xc5548> │ │ │ │ + ldr r7, [pc, #52] @ d0d94 <__cxa_atexit@plt+0xc556c> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne cf02c <__cxa_atexit@plt+0xc3804> │ │ │ │ - ldr r1, [pc, #120] @ cf04c <__cxa_atexit@plt+0xc3824> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ + ldr r7, [pc, #20] @ d0d98 <__cxa_atexit@plt+0xc5570> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + sbcseq r0, sl, ip, lsl #30 │ │ │ │ + sbcseq r0, sl, r8, ror #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d0dbc <__cxa_atexit@plt+0xc5594> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r0, sl, r4, asr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 7210c8 <__cxa_atexit@plt+0x7158a0> │ │ │ │ + ldrheq r0, [sl], #224 @ 0xe0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d0e34 <__cxa_atexit@plt+0xc560c> │ │ │ │ + ldr r7, [pc, #68] @ d0e48 <__cxa_atexit@plt+0xc5620> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq d0e28 <__cxa_atexit@plt+0xc5600> │ │ │ │ + ldr r7, [pc, #52] @ d0e4c <__cxa_atexit@plt+0xc5624> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d0e50 <__cxa_atexit@plt+0xc5628> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - tst r7, r8 │ │ │ │ - beq cf034 <__cxa_atexit@plt+0xc380c> │ │ │ │ - ldr r1, [pc, #60] @ cf054 <__cxa_atexit@plt+0xc382c> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, sl} │ │ │ │ - mov sl, r3 │ │ │ │ - b ceb78 <__cxa_atexit@plt+0xc3350> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #12] @ cf048 <__cxa_atexit@plt+0xc3820> │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r3, r7} │ │ │ │ - b ceb78 <__cxa_atexit@plt+0xc3350> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r7, r8, r4, lsr r2 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cf0a4 <__cxa_atexit@plt+0xc387c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc cf0b8 <__cxa_atexit@plt+0xc3890> │ │ │ │ - ldr r2, [pc, #72] @ cf0cc <__cxa_atexit@plt+0xc38a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + sbcseq r0, sl, r4, asr lr │ │ │ │ + smullseq r0, sl, ip, lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d0eb4 <__cxa_atexit@plt+0xc568c> │ │ │ │ + ldr r2, [pc, #76] @ d0ec8 <__cxa_atexit@plt+0xc56a0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq d0ea4 <__cxa_atexit@plt+0xc567c> │ │ │ │ + ldr r7, [pc, #60] @ d0ecc <__cxa_atexit@plt+0xc56a4> │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r7, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 182044 <__cxa_atexit@plt+0x17681c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ cf0c8 <__cxa_atexit@plt+0xc38a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #20] @ d0ed0 <__cxa_atexit@plt+0xc56a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r8, ip, lsr r1 │ │ │ │ - rsceq r7, r8, ip, asr r1 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cf0f4 <__cxa_atexit@plt+0xc38cc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + sbcseq r0, sl, r4, asr lr │ │ │ │ + sbcseq r0, sl, r8, asr #28 │ │ │ │ + sbcseq r0, sl, r0, lsr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d0efc <__cxa_atexit@plt+0xc56d4> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 182044 <__cxa_atexit@plt+0x17681c> │ │ │ │ + ldrsheq r0, [sl], #216 @ 0xd8 │ │ │ │ + sbcseq r0, sl, r0, lsl #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d0f60 <__cxa_atexit@plt+0xc5738> │ │ │ │ + ldr r2, [pc, #76] @ d0f74 <__cxa_atexit@plt+0xc574c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq d0f50 <__cxa_atexit@plt+0xc5728> │ │ │ │ + ldr r7, [pc, #60] @ d0f78 <__cxa_atexit@plt+0xc5750> │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r7, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 182044 <__cxa_atexit@plt+0x17681c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cf134 <__cxa_atexit@plt+0xc390c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ cf144 <__cxa_atexit@plt+0xc391c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r7, [r8], #4 @ │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne cf16c <__cxa_atexit@plt+0xc3944> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ d0f7c <__cxa_atexit@plt+0xc5754> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cf1a8 <__cxa_atexit@plt+0xc3980> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ cf1b8 <__cxa_atexit@plt+0xc3990> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r8, ip, asr r0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + sbcseq r0, sl, r8, lsr #27 │ │ │ │ + smullseq r0, sl, ip, sp │ │ │ │ + smullseq r0, sl, r0, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r8, r9 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cf208 <__cxa_atexit@plt+0xc39e0> │ │ │ │ - ldr r3, [pc, #36] @ cf220 <__cxa_atexit@plt+0xc39f8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d0fd8 <__cxa_atexit@plt+0xc57b0> │ │ │ │ + ldr r7, [pc, #68] @ d0fec <__cxa_atexit@plt+0xc57c4> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq d0fcc <__cxa_atexit@plt+0xc57a4> │ │ │ │ + ldr r7, [pc, #52] @ d0ff0 <__cxa_atexit@plt+0xc57c8> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d0ff4 <__cxa_atexit@plt+0xc57cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + sbcseq r0, sl, r0, asr #26 │ │ │ │ + sbcseq r0, sl, ip, lsl sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d1018 <__cxa_atexit@plt+0xc57f0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b ceeb4 <__cxa_atexit@plt+0xc368c> │ │ │ │ - ldr r7, [pc, #20] @ cf224 <__cxa_atexit@plt+0xc39fc> │ │ │ │ + str r3, [r5] │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsheq r0, [sl], #200 @ 0xc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d1048 <__cxa_atexit@plt+0xc5820> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b a33908 <__cxa_atexit@plt+0xa280e0> │ │ │ │ + ldr r7, [pc, #8] @ d1058 <__cxa_atexit@plt+0xc5830> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + rsceq r5, r8, r8, lsl r2 │ │ │ │ + sbcseq r0, sl, r0, asr #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d10b4 <__cxa_atexit@plt+0xc588c> │ │ │ │ + ldr r7, [pc, #68] @ d10c8 <__cxa_atexit@plt+0xc58a0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq d10a8 <__cxa_atexit@plt+0xc5880> │ │ │ │ + ldr r7, [pc, #52] @ d10cc <__cxa_atexit@plt+0xc58a4> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + b 180d0c <__cxa_atexit@plt+0x1754e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d10d0 <__cxa_atexit@plt+0xc58a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - sbcseq r2, sl, r0, ror #22 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + sbcseq r0, sl, r4, ror #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17f758 <__cxa_atexit@plt+0x173f30> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17f3ac <__cxa_atexit@plt+0x173b84> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17f0f0 <__cxa_atexit@plt+0x1738c8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 174184 <__cxa_atexit@plt+0x16895c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1796d4 <__cxa_atexit@plt+0x16deac> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 183954 <__cxa_atexit@plt+0x17812c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 18355c <__cxa_atexit@plt+0x177d34> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17e150 <__cxa_atexit@plt+0x172928> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17def8 <__cxa_atexit@plt+0x1726d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17c1bc <__cxa_atexit@plt+0x170994> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + b 17c55c <__cxa_atexit@plt+0x170d34> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1813e4 <__cxa_atexit@plt+0x175bbc> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 174528 <__cxa_atexit@plt+0x168d00> │ │ │ │ + sbcseq r0, sl, ip, ror #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cf298 <__cxa_atexit@plt+0xc3a70> │ │ │ │ - ldr r3, [pc, #120] @ cf2c0 <__cxa_atexit@plt+0xc3a98> │ │ │ │ + bhi d1218 <__cxa_atexit@plt+0xc59f0> │ │ │ │ + ldr r3, [pc, #120] @ d1240 <__cxa_atexit@plt+0xc5a18> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq cf288 <__cxa_atexit@plt+0xc3a60> │ │ │ │ + beq d1208 <__cxa_atexit@plt+0xc59e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc cf2a8 <__cxa_atexit@plt+0xc3a80> │ │ │ │ - ldr r7, [pc, #92] @ cf2c8 <__cxa_atexit@plt+0xc3aa0> │ │ │ │ + bcc d1228 <__cxa_atexit@plt+0xc5a00> │ │ │ │ + ldr r7, [pc, #92] @ d1248 <__cxa_atexit@plt+0xc5a20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + ldrb r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ cf2c4 <__cxa_atexit@plt+0xc3a9c> │ │ │ │ + ldr r7, [pc, #36] @ d1244 <__cxa_atexit@plt+0xc5a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsbeq r2, [sl], #168 @ 0xa8 │ │ │ │ - rsceq r6, r8, r4, lsr #27 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + sbcseq r0, sl, r4, lsl #23 │ │ │ │ + strhteq r4, [r8], #232 @ 0xe8 │ │ │ │ + sbcseq r0, sl, r8, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cf304 <__cxa_atexit@plt+0xc3adc> │ │ │ │ - ldr r2, [pc, #32] @ cf310 <__cxa_atexit@plt+0xc3ae8> │ │ │ │ + bcc d1288 <__cxa_atexit@plt+0xc5a60> │ │ │ │ + ldr r2, [pc, #32] @ d1294 <__cxa_atexit@plt+0xc5a6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r8, r0, lsr #26 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsceq r4, r8, r0, lsr lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cf3bc <__cxa_atexit@plt+0xc3b94> │ │ │ │ - ldr r3, [pc, #176] @ cf3e4 <__cxa_atexit@plt+0xc3bbc> │ │ │ │ + bhi d1308 <__cxa_atexit@plt+0xc5ae0> │ │ │ │ + ldr r3, [pc, #120] @ d1330 <__cxa_atexit@plt+0xc5b08> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq cf39c <__cxa_atexit@plt+0xc3b74> │ │ │ │ - ldr r3, [pc, #160] @ cf3e8 <__cxa_atexit@plt+0xc3bc0> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq cf3ac <__cxa_atexit@plt+0xc3b84> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r7] │ │ │ │ + beq d12f8 <__cxa_atexit@plt+0xc5ad0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cf3cc <__cxa_atexit@plt+0xc3ba4> │ │ │ │ - ldr lr, [pc, #124] @ cf3f0 <__cxa_atexit@plt+0xc3bc8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d1318 <__cxa_atexit@plt+0xc5af0> │ │ │ │ + ldr r7, [pc, #92] @ d1338 <__cxa_atexit@plt+0xc5b10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r1, r1, r7 │ │ │ │ - and r1, r1, r2 │ │ │ │ - str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ cf3ec <__cxa_atexit@plt+0xc3bc4> │ │ │ │ + ldr r7, [pc, #36] @ d1334 <__cxa_atexit@plt+0xc5b0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrheq r2, [sl], #152 @ 0x98 │ │ │ │ - smlaleq r6, r8, ip, ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ cf474 <__cxa_atexit@plt+0xc3c4c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq cf45c <__cxa_atexit@plt+0xc3c34> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cf464 <__cxa_atexit@plt+0xc3c3c> │ │ │ │ - ldr lr, [pc, #68] @ cf478 <__cxa_atexit@plt+0xc3c50> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r6, #4] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - and r1, r1, r2 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq r6, [r8], #188 @ 0xbc @ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + smullseq r0, sl, ip, sl │ │ │ │ + rsceq r4, r8, r4, ror #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cf4c8 <__cxa_atexit@plt+0xc3ca0> │ │ │ │ - ldr lr, [pc, #52] @ cf4d4 <__cxa_atexit@plt+0xc3cac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc d1378 <__cxa_atexit@plt+0xc5b50> │ │ │ │ + ldr r2, [pc, #36] @ d1384 <__cxa_atexit@plt+0xc5b5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ - and r1, r1, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r8, r0, ror fp │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsceq r4, r8, r0, ror #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cf580 <__cxa_atexit@plt+0xc3d58> │ │ │ │ - ldr r3, [pc, #176] @ cf5a8 <__cxa_atexit@plt+0xc3d80> │ │ │ │ + bhi d13f8 <__cxa_atexit@plt+0xc5bd0> │ │ │ │ + ldr r3, [pc, #120] @ d1420 <__cxa_atexit@plt+0xc5bf8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq cf560 <__cxa_atexit@plt+0xc3d38> │ │ │ │ - ldr r3, [pc, #160] @ cf5ac <__cxa_atexit@plt+0xc3d84> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq cf570 <__cxa_atexit@plt+0xc3d48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r7] │ │ │ │ + beq d13e8 <__cxa_atexit@plt+0xc5bc0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cf590 <__cxa_atexit@plt+0xc3d68> │ │ │ │ - ldr lr, [pc, #124] @ cf5b4 <__cxa_atexit@plt+0xc3d8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d1408 <__cxa_atexit@plt+0xc5be0> │ │ │ │ + ldr r7, [pc, #92] @ d1428 <__cxa_atexit@plt+0xc5c00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r1, r1, r7 │ │ │ │ - and r1, r1, r2 │ │ │ │ - str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ cf5b0 <__cxa_atexit@plt+0xc3d88> │ │ │ │ + ldr r7, [pc, #36] @ d1424 <__cxa_atexit@plt+0xc5bfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrsheq r2, [sl], #120 @ 0x78 │ │ │ │ - ldrdeq r6, [r8], #168 @ 0xa8 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ cf638 <__cxa_atexit@plt+0xc3e10> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + sbcseq r0, sl, ip, lsr #19 │ │ │ │ + rsceq r4, r8, r4, ror ip │ │ │ │ + sbcseq r0, sl, r0, lsr sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d1488 <__cxa_atexit@plt+0xc5c60> │ │ │ │ + ldr r3, [pc, #72] @ d1498 <__cxa_atexit@plt+0xc5c70> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq cf620 <__cxa_atexit@plt+0xc3df8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cf628 <__cxa_atexit@plt+0xc3e00> │ │ │ │ - ldr lr, [pc, #68] @ cf63c <__cxa_atexit@plt+0xc3e14> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r6, #4] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - and r1, r1, r2 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq d1478 <__cxa_atexit@plt+0xc5c50> │ │ │ │ + ldr r7, [pc, #48] @ d149c <__cxa_atexit@plt+0xc5c74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + b c7f44 <__cxa_atexit@plt+0xbc71c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ d14a0 <__cxa_atexit@plt+0xc5c78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r6, r8, r8, lsl sl │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + sbcseq r0, sl, r4, ror #19 │ │ │ │ + ldrheq r0, [sl], #156 @ 0x9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d14c8 <__cxa_atexit@plt+0xc5ca0> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c7f44 <__cxa_atexit@plt+0xbc71c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r0, sl, r0, lsl #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cf68c <__cxa_atexit@plt+0xc3e64> │ │ │ │ - ldr lr, [pc, #52] @ cf698 <__cxa_atexit@plt+0xc3e70> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - and r1, r1, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc d1528 <__cxa_atexit@plt+0xc5d00> │ │ │ │ + ldr r2, [pc, #76] @ d1540 <__cxa_atexit@plt+0xc5d18> │ │ │ │ + ldr lr, [pc, #76] @ d1544 <__cxa_atexit@plt+0xc5d1c> │ │ │ │ + ldr r0, [pc, #76] @ d1548 <__cxa_atexit@plt+0xc5d20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r8, r6, #10 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r2, r2, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ + ldr r3, [pc, #28] @ d154c <__cxa_atexit@plt+0xc5d24> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r8, ip, lsr #19 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + sbcseq r0, sl, r0, lsr #18 │ │ │ │ + sbcseq r0, sl, r8, lsr #18 │ │ │ │ + rsceq r4, r8, r8, lsr #30 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + sbcseq r0, sl, r0, lsr r9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi cf708 <__cxa_atexit@plt+0xc3ee0> │ │ │ │ - ldr r7, [pc, #92] @ cf71c <__cxa_atexit@plt+0xc3ef4> │ │ │ │ - tst r9, #3 │ │ │ │ + bhi d15ac <__cxa_atexit@plt+0xc5d84> │ │ │ │ + ldr r7, [pc, #72] @ d15c0 <__cxa_atexit@plt+0xc5d98> │ │ │ │ + tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - beq cf6f0 <__cxa_atexit@plt+0xc3ec8> │ │ │ │ - ldr r7, [pc, #76] @ cf720 <__cxa_atexit@plt+0xc3ef8> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - tst r8, #3 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq d15a0 <__cxa_atexit@plt+0xc5d78> │ │ │ │ + ldr r7, [pc, #56] @ d15c4 <__cxa_atexit@plt+0xc5d9c> │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq cf6fc <__cxa_atexit@plt+0xc3ed4> │ │ │ │ - mov r7, r8 │ │ │ │ - b cf768 <__cxa_atexit@plt+0xc3f40> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, sl │ │ │ │ + b c7f44 <__cxa_atexit@plt+0xbc71c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cf724 <__cxa_atexit@plt+0xc3efc> │ │ │ │ + ldr r7, [pc, #20] @ d15c8 <__cxa_atexit@plt+0xc5da0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - sbcseq r2, sl, r0, ror r6 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ cf75c <__cxa_atexit@plt+0xc3f34> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + sbcseq r0, sl, r0, ror #17 │ │ │ │ + ldrheq r0, [sl], #136 @ 0x88 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d15f0 <__cxa_atexit@plt+0xc5dc8> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq cf754 <__cxa_atexit@plt+0xc3f2c> │ │ │ │ - b cf768 <__cxa_atexit@plt+0xc3f40> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b c7f44 <__cxa_atexit@plt+0xbc71c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r0, sl, r4, lsl #17 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ + sbcseq r0, sl, r8, lsl #17 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d1658 <__cxa_atexit@plt+0xc5e30> │ │ │ │ + ldr r7, [pc, #52] @ d166c <__cxa_atexit@plt+0xc5e44> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq d164c <__cxa_atexit@plt+0xc5e24> │ │ │ │ + mov r7, sl │ │ │ │ + b d1680 <__cxa_atexit@plt+0xc5e58> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - tst r0, r1 │ │ │ │ - beq cf7a8 <__cxa_atexit@plt+0xc3f80> │ │ │ │ - ldr r3, [pc, #208] @ cf850 <__cxa_atexit@plt+0xc4028> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #12] │ │ │ │ + ldr r7, [pc, #16] @ d1670 <__cxa_atexit@plt+0xc5e48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + sbcseq r0, sl, ip, asr #16 │ │ │ │ + sbcseq r0, sl, r8, lsr #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mvn r1, r7 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + tst r1, #3 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + bne d16c4 <__cxa_atexit@plt+0xc5e9c> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d1710 <__cxa_atexit@plt+0xc5ee8> │ │ │ │ + ldr r3, [pc, #184] @ d1760 <__cxa_atexit@plt+0xc5f38> │ │ │ │ + tst r2, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq cf828 <__cxa_atexit@plt+0xc4000> │ │ │ │ - ldr r2, [pc, #184] @ cf854 <__cxa_atexit@plt+0xc402c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + stm r5, {r3, r7, r9} │ │ │ │ + beq d1704 <__cxa_atexit@plt+0xc5edc> │ │ │ │ + ldr r7, [pc, #168] @ d1764 <__cxa_atexit@plt+0xc5f3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b d16f4 <__cxa_atexit@plt+0xc5ecc> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d1730 <__cxa_atexit@plt+0xc5f08> │ │ │ │ + ldr r1, [pc, #128] @ d1754 <__cxa_atexit@plt+0xc5f2c> │ │ │ │ + tst r2, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - b cf7d4 <__cxa_atexit@plt+0xc3fac> │ │ │ │ - ldr r3, [pc, #168] @ cf858 <__cxa_atexit@plt+0xc4030> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq cf828 <__cxa_atexit@plt+0xc4000> │ │ │ │ - ldr r2, [pc, #144] @ cf85c <__cxa_atexit@plt+0xc4034> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq cf830 <__cxa_atexit@plt+0xc4008> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #20 │ │ │ │ - cmp lr, r8 │ │ │ │ - bcc cf83c <__cxa_atexit@plt+0xc4014> │ │ │ │ - ldr lr, [pc, #104] @ cf860 <__cxa_atexit@plt+0xc4038> │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r8, #15 │ │ │ │ - mov r6, r8 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + beq d1704 <__cxa_atexit@plt+0xc5edc> │ │ │ │ + ldr r7, [pc, #108] @ d1758 <__cxa_atexit@plt+0xc5f30> │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r2 │ │ │ │ + b c7f44 <__cxa_atexit@plt+0xbc71c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r3, [pc, #80] @ d1768 <__cxa_atexit@plt+0xc5f40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ + mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r3, [pc, #36] @ d175c <__cxa_atexit@plt+0xc5f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - rsceq r6, r8, r8, ror #19 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #128] @ cf8f4 <__cxa_atexit@plt+0xc40cc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq cf8dc <__cxa_atexit@plt+0xc40b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cf8e4 <__cxa_atexit@plt+0xc40bc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr lr, [pc, #72] @ cf8f8 <__cxa_atexit@plt+0xc40d0> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r8, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r6, r8, r0, lsr r9 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cf950 <__cxa_atexit@plt+0xc4128> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ cf95c <__cxa_atexit@plt+0xc4134> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2, r8} │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r1, r0 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r8, r8, asr #17 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #128] @ cf9f0 <__cxa_atexit@plt+0xc41c8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq cf9d8 <__cxa_atexit@plt+0xc41b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cf9e0 <__cxa_atexit@plt+0xc41b8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr lr, [pc, #72] @ cf9f4 <__cxa_atexit@plt+0xc41cc> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r8, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r6, r8, r4, lsr r8 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cfa54 <__cxa_atexit@plt+0xc422c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #64] @ cfa60 <__cxa_atexit@plt+0xc4238> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r1, r1, r2 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r8, ip, asr #15 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + sbcseq r0, sl, r8, lsr r7 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + sbcseq r0, sl, ip, ror r7 │ │ │ │ + sbcseq r0, sl, ip, lsr r7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + mov sl, r9 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cfb24 <__cxa_atexit@plt+0xc42fc> │ │ │ │ - ldr r3, [pc, #176] @ cfb34 <__cxa_atexit@plt+0xc430c> │ │ │ │ + bhi d17f4 <__cxa_atexit@plt+0xc5fcc> │ │ │ │ + ldr r3, [pc, #136] @ d181c <__cxa_atexit@plt+0xc5ff4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - beq cfaf4 <__cxa_atexit@plt+0xc42cc> │ │ │ │ - ldr r2, [pc, #160] @ cfb38 <__cxa_atexit@plt+0xc4310> │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + beq d17d4 <__cxa_atexit@plt+0xc5fac> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d1808 <__cxa_atexit@plt+0xc5fe0> │ │ │ │ + ldr r2, [pc, #100] @ d1820 <__cxa_atexit@plt+0xc5ff8> │ │ │ │ tst sl, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq cfb04 <__cxa_atexit@plt+0xc42dc> │ │ │ │ - ldr r1, [pc, #136] @ cfb3c <__cxa_atexit@plt+0xc4314> │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - beq cfb14 <__cxa_atexit@plt+0xc42ec> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r2, r2, r1 │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - and r3, r2, r3 │ │ │ │ - ldr r2, [pc, #96] @ cfb40 <__cxa_atexit@plt+0xc4318> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addne r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r2, r3, r9} │ │ │ │ + beq d17e4 <__cxa_atexit@plt+0xc5fbc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b d1680 <__cxa_atexit@plt+0xc5e58> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #44] @ d1828 <__cxa_atexit@plt+0xc6000> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ cfb44 <__cxa_atexit@plt+0xc431c> │ │ │ │ + ldr r7, [pc, #20] @ d1824 <__cxa_atexit@plt+0xc5ffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - rsceq r6, r8, r8, lsl #11 │ │ │ │ - sbcseq r2, sl, ip, asr r2 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + smullseq r0, sl, ip, r6 │ │ │ │ + ldrheq r0, [sl], #104 @ 0x68 │ │ │ │ + sbcseq r0, sl, r0, lsl #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d1880 <__cxa_atexit@plt+0xc6058> │ │ │ │ + ldr r7, [pc, #56] @ d1894 <__cxa_atexit@plt+0xc606c> │ │ │ │ + sub lr, r3, #4 │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + beq d1874 <__cxa_atexit@plt+0xc604c> │ │ │ │ + mov r7, sl │ │ │ │ + b d1680 <__cxa_atexit@plt+0xc5e58> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ d1898 <__cxa_atexit@plt+0xc6070> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + sbcseq r0, sl, r4, lsr #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ cfbc0 <__cxa_atexit@plt+0xc4398> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq cfbb8 <__cxa_atexit@plt+0xc4390> │ │ │ │ - ldr r1, [pc, #76] @ cfbc4 <__cxa_atexit@plt+0xc439c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cfbb8 <__cxa_atexit@plt+0xc4390> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r2, r2, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - and r3, r2, r3 │ │ │ │ - ldr r2, [pc, #36] @ cfbc8 <__cxa_atexit@plt+0xc43a0> │ │ │ │ - cmp r3, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ d18b8 <__cxa_atexit@plt+0xc6090> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 2dd128 <__cxa_atexit@plt+0x2d1900> │ │ │ │ + sbcseq r0, sl, r0, lsl r6 │ │ │ │ + sbcseq r0, sl, r0, lsl r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r8, [pc, #4] @ d18d8 <__cxa_atexit@plt+0xc60b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 2dd128 <__cxa_atexit@plt+0x2d1900> │ │ │ │ + ldrsheq r0, [sl], #80 @ 0x50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ d18f8 <__cxa_atexit@plt+0xc60d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 2dd128 <__cxa_atexit@plt+0x2d1900> │ │ │ │ + ldrsheq r0, [sl], #92 @ 0x5c │ │ │ │ + ldrsheq r0, [sl], #92 @ 0x5c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r8, [pc, #4] @ d1918 <__cxa_atexit@plt+0xc60f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 2dd128 <__cxa_atexit@plt+0x2d1900> │ │ │ │ + ldrsbeq r0, [sl], #92 @ 0x5c │ │ │ │ + sbcseq r0, sl, r8, asr #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d1994 <__cxa_atexit@plt+0xc616c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d198c <__cxa_atexit@plt+0xc6164> │ │ │ │ + ldr r3, [pc, #76] @ d199c <__cxa_atexit@plt+0xc6174> │ │ │ │ + ldr r2, [pc, #76] @ d19a0 <__cxa_atexit@plt+0xc6178> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - addne r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [pc, #64] @ d19a4 <__cxa_atexit@plt+0xc617c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add sl, r1, #1 │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + ldr r5, [pc, #44] @ d19a8 <__cxa_atexit@plt+0xc6180> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r2, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4dcb44 <__cxa_atexit@plt+0x4d131c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq r6, r8, r4, asr #9 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ cfc28 <__cxa_atexit@plt+0xc4400> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cfc20 <__cxa_atexit@plt+0xc43f8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - rsb r1, r3, #0 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - eor r3, r3, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - and r3, r2, r3 │ │ │ │ - ldr r2, [pc, #28] @ cfc2c <__cxa_atexit@plt+0xc4404> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - addne r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sbcseq r0, sl, r8, lsl r6 │ │ │ │ + ldrdeq r4, [r8], #108 @ 0x6c @ │ │ │ │ + smlaleq r4, r8, ip, r6 │ │ │ │ + strhteq r4, [r8], #168 @ 0xa8 │ │ │ │ + ldrsbeq r0, [sl], #84 @ 0x54 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d19d8 <__cxa_atexit@plt+0xc61b0> │ │ │ │ + ldr r3, [pc, #24] @ d19e8 <__cxa_atexit@plt+0xc61c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 2d1e28 <__cxa_atexit@plt+0x2c6600> │ │ │ │ + ldr r7, [pc, #12] @ d19ec <__cxa_atexit@plt+0xc61c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r6, r8, r8, asr r4 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - rsb r1, r3, #0 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - and r3, r2, r3 │ │ │ │ - ldr r2, [pc, #16] @ cfc6c <__cxa_atexit@plt+0xc4444> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - addne r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrheq r0, [sl], #84 @ 0x54 │ │ │ │ + smullseq r0, sl, r4, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d1a10 <__cxa_atexit@plt+0xc61e8> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r0, sl, r0, ror r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d1a34 <__cxa_atexit@plt+0xc620c> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r0, sl, ip, asr #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ d1a68 <__cxa_atexit@plt+0xc6240> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ d1a6c <__cxa_atexit@plt+0xc6244> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + rsceq r4, r8, r8, ror #19 │ │ │ │ + strdeq r4, [r8], #92 @ 0x5c @ │ │ │ │ + sbcseq r0, sl, r8, asr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d1a9c <__cxa_atexit@plt+0xc6274> │ │ │ │ + ldr r3, [pc, #24] @ d1aac <__cxa_atexit@plt+0xc6284> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 2d1e28 <__cxa_atexit@plt+0x2c6600> │ │ │ │ + ldr r7, [pc, #12] @ d1ab0 <__cxa_atexit@plt+0xc6288> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r8, ip, lsl #8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r0, sl, r8, lsr #10 │ │ │ │ + sbcseq r0, sl, r8, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d1ad4 <__cxa_atexit@plt+0xc62ac> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r0, sl, r4, ror #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d1af8 <__cxa_atexit@plt+0xc62d0> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r0, sl, r0, asr #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ d1b2c <__cxa_atexit@plt+0xc6304> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ d1b30 <__cxa_atexit@plt+0xc6308> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + ldrheq r0, [sl], #64 @ 0x40 │ │ │ │ + rsceq r4, r8, r8, lsr r5 │ │ │ │ + smullseq r0, sl, r8, r4 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cfd44 <__cxa_atexit@plt+0xc451c> │ │ │ │ - ldr r3, [pc, #196] @ cfd54 <__cxa_atexit@plt+0xc452c> │ │ │ │ + bhi d1be8 <__cxa_atexit@plt+0xc63c0> │ │ │ │ + ldr r2, [pc, #184] @ d1c10 <__cxa_atexit@plt+0xc63e8> │ │ │ │ + mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq d1bc8 <__cxa_atexit@plt+0xc63a0> │ │ │ │ + ldr r3, [pc, #160] @ d1c14 <__cxa_atexit@plt+0xc63ec> │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq cfd04 <__cxa_atexit@plt+0xc44dc> │ │ │ │ - ldr r2, [pc, #180] @ cfd58 <__cxa_atexit@plt+0xc4530> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - beq cfd14 <__cxa_atexit@plt+0xc44ec> │ │ │ │ - ldr lr, [pc, #160] @ cfd5c <__cxa_atexit@plt+0xc4534> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - and r1, r9, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq cfd24 <__cxa_atexit@plt+0xc44fc> │ │ │ │ - add r7, lr, #1 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cfd3c <__cxa_atexit@plt+0xc4514> │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - and r2, r2, r3 │ │ │ │ - cmp r2, r0 │ │ │ │ - bne cfd3c <__cxa_atexit@plt+0xc4514> │ │ │ │ - tst r1, r3 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r9, [r0, r9] │ │ │ │ - b cfcbc <__cxa_atexit@plt+0xc4494> │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + beq d1bd8 <__cxa_atexit@plt+0xc63b0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d1bf8 <__cxa_atexit@plt+0xc63d0> │ │ │ │ + lsl r7, r1, #2 │ │ │ │ + ldr r7, [r7, r2] │ │ │ │ + ldr r2, [pc, #104] @ d1c1c <__cxa_atexit@plt+0xc63f4> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 943224 <__cxa_atexit@plt+0x9379fc> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ - ldr r2, [pc, #48] @ cfd60 <__cxa_atexit@plt+0xc4538> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ cfd64 <__cxa_atexit@plt+0xc453c> │ │ │ │ + ldr r7, [pc, #40] @ d1c18 <__cxa_atexit@plt+0xc63f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - rsceq r6, r8, ip, ror #6 │ │ │ │ - rsceq r6, r8, r8, lsr r3 │ │ │ │ - sbcseq r2, sl, r0, asr #32 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + ldrsheq r0, [sl], #48 @ 0x30 │ │ │ │ + rsceq r4, r8, ip, ror #9 │ │ │ │ + ldrheq r0, [sl], #48 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ cfe08 <__cxa_atexit@plt+0xc45e0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr lr, [pc, #112] @ d1cb0 <__cxa_atexit@plt+0xc6488> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + mov r2, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq cfddc <__cxa_atexit@plt+0xc45b4> │ │ │ │ - ldr lr, [pc, #120] @ cfe0c <__cxa_atexit@plt+0xc45e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq cfde4 <__cxa_atexit@plt+0xc45bc> │ │ │ │ - add r3, lr, #1 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq cfdfc <__cxa_atexit@plt+0xc45d4> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r2, r8 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne cfdfc <__cxa_atexit@plt+0xc45d4> │ │ │ │ - tst r0, r8 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r7, [r0, r7] │ │ │ │ - b cfd94 <__cxa_atexit@plt+0xc456c> │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq d1c90 <__cxa_atexit@plt+0xc6468> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc d1c9c <__cxa_atexit@plt+0xc6474> │ │ │ │ + lsl r2, r0, #2 │ │ │ │ + ldr r2, [r2, r1] │ │ │ │ + ldr r1, [pc, #56] @ d1cb4 <__cxa_atexit@plt+0xc648c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 943224 <__cxa_atexit@plt+0x9379fc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r3, [pc, #32] @ cfe10 <__cxa_atexit@plt+0xc45e8> │ │ │ │ - cmp r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - smlaleq r6, r8, r4, r2 │ │ │ │ - rsceq r6, r8, r8, ror r2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr lr, [pc, #108] @ cfe94 <__cxa_atexit@plt+0xc466c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq cfe70 <__cxa_atexit@plt+0xc4648> │ │ │ │ - add r3, lr, #1 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq cfe88 <__cxa_atexit@plt+0xc4660> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r2, r8 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne cfe88 <__cxa_atexit@plt+0xc4660> │ │ │ │ - tst r0, r8 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r7, [r7, r0] │ │ │ │ - b cfe28 <__cxa_atexit@plt+0xc4600> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r3, [pc, #28] @ cfe98 <__cxa_atexit@plt+0xc4670> │ │ │ │ - cmp r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq r4, r8, r0, lsr #8 │ │ │ │ + sbcseq r0, sl, r8, lsl r3 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d1d00 <__cxa_atexit@plt+0xc64d8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + ldr r2, [r2, r1] │ │ │ │ + ldr r1, [pc, #24] @ d1d0c <__cxa_atexit@plt+0xc64e4> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + b 943224 <__cxa_atexit@plt+0x9379fc> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r4, r8, ip, lsr #7 │ │ │ │ + ldrsbeq r0, [sl], #32 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ d1d34 <__cxa_atexit@plt+0xc650c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r8, r0, lsl #4 │ │ │ │ - rsceq r6, r8, ip, ror #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + sbcseq r0, sl, r0, asr #5 │ │ │ │ + sbcseq r0, sl, ip, asr #5 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cff70 <__cxa_atexit@plt+0xc4748> │ │ │ │ - ldr r3, [pc, #196] @ cff80 <__cxa_atexit@plt+0xc4758> │ │ │ │ + bhi d1dec <__cxa_atexit@plt+0xc65c4> │ │ │ │ + ldr r2, [pc, #184] @ d1e14 <__cxa_atexit@plt+0xc65ec> │ │ │ │ + mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq d1dcc <__cxa_atexit@plt+0xc65a4> │ │ │ │ + ldr r3, [pc, #160] @ d1e18 <__cxa_atexit@plt+0xc65f0> │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq cff30 <__cxa_atexit@plt+0xc4708> │ │ │ │ - ldr r2, [pc, #180] @ cff84 <__cxa_atexit@plt+0xc475c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - beq cff40 <__cxa_atexit@plt+0xc4718> │ │ │ │ - ldr lr, [pc, #160] @ cff88 <__cxa_atexit@plt+0xc4760> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - and r1, r9, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq cff50 <__cxa_atexit@plt+0xc4728> │ │ │ │ - add r7, lr, #2 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq cff68 <__cxa_atexit@plt+0xc4740> │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - and r2, r2, r3 │ │ │ │ - cmp r2, r0 │ │ │ │ - bne cff68 <__cxa_atexit@plt+0xc4740> │ │ │ │ - tst r1, r3 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r9, [r0, r9] │ │ │ │ - b cfee8 <__cxa_atexit@plt+0xc46c0> │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + beq d1ddc <__cxa_atexit@plt+0xc65b4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d1dfc <__cxa_atexit@plt+0xc65d4> │ │ │ │ + ldrb r7, [r1, r2] │ │ │ │ + ldr r2, [pc, #108] @ d1e20 <__cxa_atexit@plt+0xc65f8> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + mov r7, r9 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 942f24 <__cxa_atexit@plt+0x9376fc> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #52] @ cff8c <__cxa_atexit@plt+0xc4764> │ │ │ │ - add r7, lr, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - cmp r3, r1 │ │ │ │ - addeq r7, r0, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ cff90 <__cxa_atexit@plt+0xc4768> │ │ │ │ + ldr r7, [pc, #40] @ d1e1c <__cxa_atexit@plt+0xc65f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - rsceq r6, r8, r4, asr #2 │ │ │ │ - rsceq r6, r8, ip, asr #1 │ │ │ │ - sbcseq r1, sl, r8, lsl lr │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + sbcseq r0, sl, r4, lsr #4 │ │ │ │ + rsceq r4, r8, r8, lsl #5 │ │ │ │ + sbcseq r0, sl, r4, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ d0034 <__cxa_atexit@plt+0xc480c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r2, [pc, #112] @ d1eb4 <__cxa_atexit@plt+0xc668c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq d0008 <__cxa_atexit@plt+0xc47e0> │ │ │ │ - ldr lr, [pc, #120] @ d0038 <__cxa_atexit@plt+0xc4810> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq d0010 <__cxa_atexit@plt+0xc47e8> │ │ │ │ - add r3, lr, #2 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq d0028 <__cxa_atexit@plt+0xc4800> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r2, r8 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne d0028 <__cxa_atexit@plt+0xc4800> │ │ │ │ - tst r0, r8 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r7, [r0, r7] │ │ │ │ - b cffc0 <__cxa_atexit@plt+0xc4798> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq d1e94 <__cxa_atexit@plt+0xc666c> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc d1ea0 <__cxa_atexit@plt+0xc6678> │ │ │ │ + ldrb r3, [r0, r1] │ │ │ │ + ldr r1, [pc, #60] @ d1eb8 <__cxa_atexit@plt+0xc6690> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r2, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + strb r3, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 942f24 <__cxa_atexit@plt+0x9376fc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #36] @ d003c <__cxa_atexit@plt+0xc4814> │ │ │ │ - add r3, lr, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - cmp r8, r1 │ │ │ │ - addeq r3, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsceq r6, r8, ip, rrx │ │ │ │ - rsceq r6, r8, ip │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr lr, [pc, #108] @ d00c0 <__cxa_atexit@plt+0xc4898> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq d009c <__cxa_atexit@plt+0xc4874> │ │ │ │ - add r3, lr, #2 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq d00b4 <__cxa_atexit@plt+0xc488c> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r2, r8 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne d00b4 <__cxa_atexit@plt+0xc488c> │ │ │ │ - tst r0, r8 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r7, [r7, r0] │ │ │ │ - b d0054 <__cxa_atexit@plt+0xc482c> │ │ │ │ - ldr r0, [pc, #32] @ d00c4 <__cxa_atexit@plt+0xc489c> │ │ │ │ - add r3, lr, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - cmp r8, r1 │ │ │ │ - addeq r3, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r5, [r8], #248 @ 0xf8 @ │ │ │ │ - rsceq r5, r8, r0, lsl #31 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strhteq r4, [r8], #28 │ │ │ │ + sbcseq r0, sl, ip, asr #2 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d1f04 <__cxa_atexit@plt+0xc66dc> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ + ldr r1, [pc, #24] @ d1f10 <__cxa_atexit@plt+0xc66e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 942f24 <__cxa_atexit@plt+0x9376fc> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r4, r8, r8, asr #2 │ │ │ │ + sbcseq r0, sl, r4, lsl #2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d0188 <__cxa_atexit@plt+0xc4960> │ │ │ │ - ldr r3, [pc, #176] @ d0198 <__cxa_atexit@plt+0xc4970> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq d0154 <__cxa_atexit@plt+0xc492c> │ │ │ │ - ldr r2, [pc, #160] @ d019c <__cxa_atexit@plt+0xc4974> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - tst sl, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq d0164 <__cxa_atexit@plt+0xc493c> │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq d0174 <__cxa_atexit@plt+0xc494c> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq d0180 <__cxa_atexit@plt+0xc4958> │ │ │ │ - ldr r7, [sl, #15] │ │ │ │ - ldr r2, [sl, #11] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - and r1, r1, r3 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne d0180 <__cxa_atexit@plt+0xc4958> │ │ │ │ - tst r7, r3 │ │ │ │ - mov r7, #7 │ │ │ │ - moveq r7, #3 │ │ │ │ - ldr sl, [r7, sl] │ │ │ │ - b d0110 <__cxa_atexit@plt+0xc48e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ d1f38 <__cxa_atexit@plt+0xc6710> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [sl, #6] │ │ │ │ - cmp r3, r7 │ │ │ │ - ldreq r8, [sl, #2] │ │ │ │ - mov r7, r8 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r7, [pc, #16] @ d01a0 <__cxa_atexit@plt+0xc4978> │ │ │ │ + ldrsheq r0, [sl], #4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b d222c <__cxa_atexit@plt+0xc6a04> │ │ │ │ + sbcseq r0, sl, ip, lsl #2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d1fc4 <__cxa_atexit@plt+0xc679c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d1fcc <__cxa_atexit@plt+0xc67a4> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + sub r1, r1, r0 │ │ │ │ + cmn r1, #1 │ │ │ │ + ble d1fa8 <__cxa_atexit@plt+0xc6780> │ │ │ │ + ldr r3, [pc, #84] @ d1fe0 <__cxa_atexit@plt+0xc67b8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r2, [pc, #52] @ d1fe4 <__cxa_atexit@plt+0xc67bc> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 17aad4 <__cxa_atexit@plt+0x16f2ac> │ │ │ │ + mov r3, r6 │ │ │ │ + b d1fd4 <__cxa_atexit@plt+0xc67ac> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - sbcseq r1, sl, r4, lsl #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r4, r8, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #128] @ d0234 <__cxa_atexit@plt+0xc4a0c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - beq d0214 <__cxa_atexit@plt+0xc49ec> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d0220 <__cxa_atexit@plt+0xc49f8> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d022c <__cxa_atexit@plt+0xc4a04> │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - and r2, r2, lr │ │ │ │ - cmp r2, r0 │ │ │ │ - bne d022c <__cxa_atexit@plt+0xc4a04> │ │ │ │ - tst r1, lr │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - b d01d0 <__cxa_atexit@plt+0xc49a8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d2028 <__cxa_atexit@plt+0xc6800> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #28] @ d2034 <__cxa_atexit@plt+0xc680c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3, #6] │ │ │ │ - cmp lr, r0 │ │ │ │ - ldreq r7, [r3, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldmib r5, {r7, lr} │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d028c <__cxa_atexit@plt+0xc4a64> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d0298 <__cxa_atexit@plt+0xc4a70> │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - and r2, r2, lr │ │ │ │ - cmp r2, r0 │ │ │ │ - bne d0298 <__cxa_atexit@plt+0xc4a70> │ │ │ │ - tst r1, lr │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r3, [r3, r0] │ │ │ │ - b d0248 <__cxa_atexit@plt+0xc4a20> │ │ │ │ - ldr r0, [r3, #6] │ │ │ │ - cmp lr, r0 │ │ │ │ - ldreq r7, [r3, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub ip, r5, #16 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi d0334 <__cxa_atexit@plt+0xc4b0c> │ │ │ │ - ldr lr, [pc, #176] @ d0370 <__cxa_atexit@plt+0xc4b48> │ │ │ │ - ldr sl, [pc, #176] @ d0374 <__cxa_atexit@plt+0xc4b4c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r4, r8, r0, asr r3 │ │ │ │ + sbcseq r0, sl, r4, lsr #32 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d20a0 <__cxa_atexit@plt+0xc6878> │ │ │ │ + ldr lr, [pc, #76] @ d20a8 <__cxa_atexit@plt+0xc6880> │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ add lr, pc, lr │ │ │ │ - add sl, pc, sl │ │ │ │ - and r1, r9, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d0344 <__cxa_atexit@plt+0xc4b1c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d0350 <__cxa_atexit@plt+0xc4b28> │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne d0364 <__cxa_atexit@plt+0xc4b3c> │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - tst r0, r8 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, r2 │ │ │ │ - moveq r7, lr │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - moveq r9, r3 │ │ │ │ - sub ip, ip, #16 │ │ │ │ - moveq r3, r2 │ │ │ │ - cmp fp, ip │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - bls d02c8 <__cxa_atexit@plt+0xc4aa0> │ │ │ │ - ldr r7, [pc, #60] @ d0378 <__cxa_atexit@plt+0xc4b50> │ │ │ │ + add r0, r0, #8 │ │ │ │ + sub sl, r5, #28 │ │ │ │ + stm sl, {r0, r2, lr} │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r5, [pc, #24] @ d20ac <__cxa_atexit@plt+0xc6884> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ - cmp r8, r7 │ │ │ │ - bne d0364 <__cxa_atexit@plt+0xc4b3c> │ │ │ │ - ldr r7, [pc, #36] @ d037c <__cxa_atexit@plt+0xc4b54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - sbcseq r1, sl, ip, asr sl │ │ │ │ - smlaleq r5, r8, r0, lr │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne d03a4 <__cxa_atexit@plt+0xc4b7c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + smlaleq r3, r8, r4, pc @ │ │ │ │ + ldrheq pc, [r9], #240 @ 0xf0 @ │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2130 <__cxa_atexit@plt+0xc6908> │ │ │ │ + ldr r3, [pc, #208] @ d21a0 <__cxa_atexit@plt+0xc6978> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d2160 <__cxa_atexit@plt+0xc6938> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc d03e4 <__cxa_atexit@plt+0xc4bbc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ d03f4 <__cxa_atexit@plt+0xc4bcc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d2188 <__cxa_atexit@plt+0xc6960> │ │ │ │ + ldr lr, [pc, #172] @ d21a8 <__cxa_atexit@plt+0xc6980> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r8, r4, lsr #28 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne d041c <__cxa_atexit@plt+0xc4bf4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + add r7, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + cmp fp, r5 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + bhi d216c <__cxa_atexit@plt+0xc6944> │ │ │ │ + ldr r3, [pc, #76] @ d21a4 <__cxa_atexit@plt+0xc697c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc d0458 <__cxa_atexit@plt+0xc4c30> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ d0468 <__cxa_atexit@plt+0xc4c40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #40] @ d219c <__cxa_atexit@plt+0xc6974> │ │ │ │ + ldr ip, [r4, #-8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r8, ip, lsr #27 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + sbcseq pc, r9, r8, ror #29 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + sbcseq pc, r9, r8, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d04d4 <__cxa_atexit@plt+0xc4cac> │ │ │ │ - ldr r3, [pc, #88] @ d04e4 <__cxa_atexit@plt+0xc4cbc> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq d04b4 <__cxa_atexit@plt+0xc4c8c> │ │ │ │ - ldr r3, [pc, #72] @ d04e8 <__cxa_atexit@plt+0xc4cc0> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq d04c4 <__cxa_atexit@plt+0xc4c9c> │ │ │ │ - b d02ac <__cxa_atexit@plt+0xc4a84> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d04ec <__cxa_atexit@plt+0xc4cc4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - sbcseq r1, sl, r0, asr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ d0528 <__cxa_atexit@plt+0xc4d00> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2204 <__cxa_atexit@plt+0xc69dc> │ │ │ │ + ldr lr, [pc, #60] @ d2210 <__cxa_atexit@plt+0xc69e8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + sbcseq pc, r9, r4, lsr lr @ │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2258 <__cxa_atexit@plt+0xc6a30> │ │ │ │ + ldr r2, [pc, #48] @ d2270 <__cxa_atexit@plt+0xc6a48> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r7, [pc, #20] @ d2274 <__cxa_atexit@plt+0xc6a4c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + sbcseq pc, r9, r0, lsl #28 │ │ │ │ + sbcseq pc, r9, r8, ror #27 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d22d0 <__cxa_atexit@plt+0xc6aa8> │ │ │ │ + ldr lr, [pc, #60] @ d22dc <__cxa_atexit@plt+0xc6ab4> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #19 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + sbcseq pc, r9, r0, ror sp @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d2360 <__cxa_atexit@plt+0xc6b38> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d2368 <__cxa_atexit@plt+0xc6b40> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + sub r1, r1, r0 │ │ │ │ + cmn r1, #1 │ │ │ │ + ble d2344 <__cxa_atexit@plt+0xc6b1c> │ │ │ │ + ldr r3, [pc, #84] @ d237c <__cxa_atexit@plt+0xc6b54> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - beq d051c <__cxa_atexit@plt+0xc4cf4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b d02ac <__cxa_atexit@plt+0xc4a84> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r2, [pc, #52] @ d2380 <__cxa_atexit@plt+0xc6b58> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 17aad4 <__cxa_atexit@plt+0x16f2ac> │ │ │ │ + mov r3, r6 │ │ │ │ + b d2370 <__cxa_atexit@plt+0xc6b48> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r3, r8, r0, asr #25 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b d02ac <__cxa_atexit@plt+0xc4a84> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d0564 <__cxa_atexit@plt+0xc4d3c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov lr, r5 │ │ │ │ - ldr ip, [lr], #-4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d23c4 <__cxa_atexit@plt+0xc6b9c> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #28] @ d23d0 <__cxa_atexit@plt+0xc6ba8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strhteq r3, [r8], #244 @ 0xf4 │ │ │ │ + smullseq pc, r9, r0, ip @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, lr │ │ │ │ - bhi d0750 <__cxa_atexit@plt+0xc4f28> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str sl, [sp] │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq d05d4 <__cxa_atexit@plt+0xc4dac> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq d06ec <__cxa_atexit@plt+0xc4ec4> │ │ │ │ - ldr sl, [r1, #3] │ │ │ │ - ldr r2, [r1, #7] │ │ │ │ - ldr r0, [r1, #11] │ │ │ │ - ldr r1, [r1, #15] │ │ │ │ - cmp r1, r9 │ │ │ │ - bls d063c <__cxa_atexit@plt+0xc4e14> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r0 │ │ │ │ - bne d06ec <__cxa_atexit@plt+0xc4ec4> │ │ │ │ - tst r1, r8 │ │ │ │ - moveq r2, sl │ │ │ │ - str ip, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r1, r2 │ │ │ │ - b d057c <__cxa_atexit@plt+0xc4d54> │ │ │ │ - ldr r7, [r1, #6] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r7, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne d06ec <__cxa_atexit@plt+0xc4ec4> │ │ │ │ - ldr r3, [sp] │ │ │ │ - tst r7, r9 │ │ │ │ - moveq ip, r3 │ │ │ │ - and r3, ip, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq d06cc <__cxa_atexit@plt+0xc4ea4> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d06ec <__cxa_atexit@plt+0xc4ec4> │ │ │ │ - ldr r3, [ip, #15] │ │ │ │ - ldr r2, [ip, #11] │ │ │ │ - rsb r1, r3, #0 │ │ │ │ - eor r1, r3, r1 │ │ │ │ - and r1, r1, r7 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne d06ec <__cxa_atexit@plt+0xc4ec4> │ │ │ │ - tst r3, r7 │ │ │ │ - mov r3, #7 │ │ │ │ - moveq r3, #3 │ │ │ │ - ldr ip, [r3, ip] │ │ │ │ - b d05f8 <__cxa_atexit@plt+0xc4dd0> │ │ │ │ - cmp r9, r1 │ │ │ │ - bls d066c <__cxa_atexit@plt+0xc4e44> │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r0, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne d06ec <__cxa_atexit@plt+0xc4ec4> │ │ │ │ - tst r0, r9 │ │ │ │ - str r2, [r5] │ │ │ │ - beq d0700 <__cxa_atexit@plt+0xc4ed8> │ │ │ │ - str ip, [r5, #4] │ │ │ │ - b d0708 <__cxa_atexit@plt+0xc4ee0> │ │ │ │ - cmp r0, r8 │ │ │ │ - bne d06ec <__cxa_atexit@plt+0xc4ec4> │ │ │ │ - ldr r0, [pc, #264] @ d0784 <__cxa_atexit@plt+0xc4f5c> │ │ │ │ - sub r1, r5, #4 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - sub r0, r5, #16 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi d0768 <__cxa_atexit@plt+0xc4f40> │ │ │ │ - ldr r0, [pc, #240] @ d0788 <__cxa_atexit@plt+0xc4f60> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-12]! │ │ │ │ - ands r0, sl, #3 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - beq d0714 <__cxa_atexit@plt+0xc4eec> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne d0724 <__cxa_atexit@plt+0xc4efc> │ │ │ │ - ldr r0, [pc, #208] @ d0790 <__cxa_atexit@plt+0xc4f68> │ │ │ │ + bhi d246c <__cxa_atexit@plt+0xc6c44> │ │ │ │ + ldr r8, [pc, #124] @ d2478 <__cxa_atexit@plt+0xc6c50> │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r0, [r2, #15] │ │ │ │ + mov r2, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldm r7, {r1, r3, r7} │ │ │ │ + str r8, [r2, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + beq d2460 <__cxa_atexit@plt+0xc6c38> │ │ │ │ + ldr r2, [pc, #80] @ d247c <__cxa_atexit@plt+0xc6c54> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, r3, #8 │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + stm r1, {r0, r2, r9} │ │ │ │ + ldr r0, [pc, #44] @ d2480 <__cxa_atexit@plt+0xc6c58> │ │ │ │ mov r5, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #2 │ │ │ │ - b d07ac <__cxa_atexit@plt+0xc4f84> │ │ │ │ - ldr r3, [ip, #6] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne d06ec <__cxa_atexit@plt+0xc4ec4> │ │ │ │ - ldr r7, [pc, #184] @ d0798 <__cxa_atexit@plt+0xc4f70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #172] @ d07a0 <__cxa_atexit@plt+0xc4f78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + add sl, r0, #1 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r8, r0 │ │ │ │ - mov r9, r1 │ │ │ │ - b d0c24 <__cxa_atexit@plt+0xc53fc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ d078c <__cxa_atexit@plt+0xc4f64> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrdeq r3, [r8], #176 @ 0xb0 @ │ │ │ │ + sbcseq pc, r9, r4, ror #23 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ d24cc <__cxa_atexit@plt+0xc6ca4> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + stmda r5, {r0, r1, r3, r9} │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #12] @ d24d0 <__cxa_atexit@plt+0xc6ca8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7c2764 <__cxa_atexit@plt+0x7b6f3c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r3, r8, r4, ror #22 │ │ │ │ + smullseq pc, r9, r4, fp @ │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2554 <__cxa_atexit@plt+0xc6d2c> │ │ │ │ + ldr r3, [pc, #228] @ d25d8 <__cxa_atexit@plt+0xc6db0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #16]! │ │ │ │ tst r7, #3 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - beq d0744 <__cxa_atexit@plt+0xc4f1c> │ │ │ │ - mov r5, r1 │ │ │ │ - b d0988 <__cxa_atexit@plt+0xc5160> │ │ │ │ + beq d2594 <__cxa_atexit@plt+0xc6d6c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d25c0 <__cxa_atexit@plt+0xc6d98> │ │ │ │ + ldr lr, [pc, #192] @ d25e0 <__cxa_atexit@plt+0xc6db8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + cmp fp, r5 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + bhi d25a0 <__cxa_atexit@plt+0xc6d78> │ │ │ │ + ldr r3, [pc, #92] @ d25dc <__cxa_atexit@plt+0xc6db4> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ d079c <__cxa_atexit@plt+0xc4f74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #44] @ d25d4 <__cxa_atexit@plt+0xc6dac> │ │ │ │ + ldr ip, [r4, #-8] │ │ │ │ + str r1, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d0794 <__cxa_atexit@plt+0xc4f6c> │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrheq pc, [r9], #168 @ 0xa8 @ │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + sbcseq pc, r9, r0, ror sl @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d263c <__cxa_atexit@plt+0xc6e14> │ │ │ │ + ldr lr, [pc, #60] @ d2648 <__cxa_atexit@plt+0xc6e20> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + sbcseq pc, r9, r8, lsl sl @ │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2690 <__cxa_atexit@plt+0xc6e68> │ │ │ │ + ldr r2, [pc, #40] @ d2698 <__cxa_atexit@plt+0xc6e70> │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7c6e20 <__cxa_atexit@plt+0x7bb5f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r9, [sp] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsl #5 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - rsceq r5, r8, r8, ror #18 │ │ │ │ - sbcseq r1, sl, r0, lsr r6 │ │ │ │ - rsceq r5, r8, r8, asr #18 │ │ │ │ - sbcseq r1, sl, r4, asr #12 │ │ │ │ - rsceq r5, r8, r8, lsr r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d07fc <__cxa_atexit@plt+0xc4fd4> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d0850 <__cxa_atexit@plt+0xc5028> │ │ │ │ - ldr r3, [pc, #144] @ d0864 <__cxa_atexit@plt+0xc503c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq pc, r9, ip, asr #19 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ d26ec <__cxa_atexit@plt+0xc6ec4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq d0810 <__cxa_atexit@plt+0xc4fe8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne d0820 <__cxa_atexit@plt+0xc4ff8> │ │ │ │ - ldr r7, [pc, #124] @ d086c <__cxa_atexit@plt+0xc5044> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq d26e4 <__cxa_atexit@plt+0xc6ebc> │ │ │ │ + ldr r3, [pc, #40] @ d26f0 <__cxa_atexit@plt+0xc6ec8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #24] @ d26f4 <__cxa_atexit@plt+0xc6ecc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #112] @ d0874 <__cxa_atexit@plt+0xc504c> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strdeq r3, [r8], #192 @ 0xc0 @ │ │ │ │ + sbcseq pc, r9, r0, ror r9 @ │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #12] @ d272c <__cxa_atexit@plt+0xc6f04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #64] @ d0868 <__cxa_atexit@plt+0xc5040> │ │ │ │ - tst r9, #3 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r3, r8, ip, lsr #25 │ │ │ │ + sbcseq pc, r9, r8, lsr r9 @ │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d27c8 <__cxa_atexit@plt+0xc6fa0> │ │ │ │ + mov r8, #0 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r1, [pc, #108] @ d27d4 <__cxa_atexit@plt+0xc6fac> │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + sub lr, r6, #31 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr sl, [pc, #96] @ d27d8 <__cxa_atexit@plt+0xc6fb0> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + ldr r9, [pc, #84] @ d27dc <__cxa_atexit@plt+0xc6fb4> │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str sl, [r3, #4] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #64] @ d27e0 <__cxa_atexit@plt+0xc6fb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r3, r8, r0, ror #24 │ │ │ │ + rsceq r3, r8, r8, asr ip │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r3, r8, r8, lsr ip │ │ │ │ + sbcseq pc, r9, r4, lsl #17 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2838 <__cxa_atexit@plt+0xc7010> │ │ │ │ + ldr lr, [pc, #56] @ d2844 <__cxa_atexit@plt+0xc701c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #15 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + sbcseq pc, r9, ip, lsr #16 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d28a0 <__cxa_atexit@plt+0xc7078> │ │ │ │ + ldr r2, [pc, #60] @ d28ac <__cxa_atexit@plt+0xc7084> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r3, {r2, r7, r8} │ │ │ │ + beq d2898 <__cxa_atexit@plt+0xc7070> │ │ │ │ + ldr r3, [pc, #40] @ d28b0 <__cxa_atexit@plt+0xc7088> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - beq d0840 <__cxa_atexit@plt+0xc5018> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d0988 <__cxa_atexit@plt+0xc5160> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d0870 <__cxa_atexit@plt+0xc5048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - rsceq r5, r8, ip, lsr r8 │ │ │ │ - sbcseq r1, sl, r8, asr #10 │ │ │ │ - rsceq r5, r8, r4, lsr #16 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d0908 <__cxa_atexit@plt+0xc50e0> │ │ │ │ - ldr r3, [pc, #128] @ d0918 <__cxa_atexit@plt+0xc50f0> │ │ │ │ - mov r7, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + sbcseq pc, r9, r4, asr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d28d8 <__cxa_atexit@plt+0xc70b0> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq d08c8 <__cxa_atexit@plt+0xc50a0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne d08d8 <__cxa_atexit@plt+0xc50b0> │ │ │ │ - ldr r7, [pc, #100] @ d0920 <__cxa_atexit@plt+0xc50f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #60] @ d091c <__cxa_atexit@plt+0xc50f4> │ │ │ │ - tst r9, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + smullseq pc, r9, ip, r7 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d292c <__cxa_atexit@plt+0xc7104> │ │ │ │ + ldr r2, [pc, #64] @ d2944 <__cxa_atexit@plt+0xc711c> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + lsl r8, r7, #2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #10 │ │ │ │ + mov r9, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + b 7d50f4 <__cxa_atexit@plt+0x7c98cc> │ │ │ │ + ldr r3, [pc, #20] @ d2948 <__cxa_atexit@plt+0xc7120> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq d08f8 <__cxa_atexit@plt+0xc50d0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d0988 <__cxa_atexit@plt+0xc5160> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + sbcseq pc, r9, r8, lsr #14 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d29d0 <__cxa_atexit@plt+0xc71a8> │ │ │ │ + ldr r2, [pc, #124] @ d29ec <__cxa_atexit@plt+0xc71c4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq d29c4 <__cxa_atexit@plt+0xc719c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc d29d8 <__cxa_atexit@plt+0xc71b0> │ │ │ │ + ldr r3, [pc, #80] @ d29f0 <__cxa_atexit@plt+0xc71c8> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + ldr r6, [pc, #64] @ d29f4 <__cxa_atexit@plt+0xc71cc> │ │ │ │ + sub sl, r2, #2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d0924 <__cxa_atexit@plt+0xc50fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r5, r8, r0, ror r7 │ │ │ │ - smullseq r1, sl, r4, r4 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + rsceq r3, r8, r8, lsr #20 │ │ │ │ + sbcseq pc, r9, r0, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - bne d0954 <__cxa_atexit@plt+0xc512c> │ │ │ │ - ldr r7, [pc, #52] @ d097c <__cxa_atexit@plt+0xc5154> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ d0978 <__cxa_atexit@plt+0xc5150> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2a48 <__cxa_atexit@plt+0xc7220> │ │ │ │ + ldr r2, [pc, #52] @ d2a54 <__cxa_atexit@plt+0xc722c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r3, [pc, #32] @ d2a58 <__cxa_atexit@plt+0xc7230> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub sl, r6, #2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + rsceq r3, r8, r0, lsr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2a9c <__cxa_atexit@plt+0xc7274> │ │ │ │ + ldr r2, [pc, #44] @ d2aa4 <__cxa_atexit@plt+0xc727c> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - beq d0970 <__cxa_atexit@plt+0xc5148> │ │ │ │ - b d0988 <__cxa_atexit@plt+0xc5160> │ │ │ │ + str r2, [r3] │ │ │ │ + beq d2a90 <__cxa_atexit@plt+0xc7268> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 87d8a4 <__cxa_atexit@plt+0x87207c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r5, r8, r4, ror #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne d09a8 <__cxa_atexit@plt+0xc5180> │ │ │ │ - ldr r7, [pc, #440] @ d0b54 <__cxa_atexit@plt+0xc532c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d0a00 <__cxa_atexit@plt+0xc51d8> │ │ │ │ - ldr r3, [r1, #6] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq d0ac0 <__cxa_atexit@plt+0xc5298> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d0994 <__cxa_atexit@plt+0xc516c> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r3 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne d0994 <__cxa_atexit@plt+0xc516c> │ │ │ │ - tst r2, r3 │ │ │ │ - mov r2, #7 │ │ │ │ - moveq r2, #3 │ │ │ │ - ldr r7, [r7, r2] │ │ │ │ - b d09bc <__cxa_atexit@plt+0xc5194> │ │ │ │ - add r9, r1, #7 │ │ │ │ - ldr ip, [r1, #3] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d0a78 <__cxa_atexit@plt+0xc5250> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r7, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne d0994 <__cxa_atexit@plt+0xc516c> │ │ │ │ - tst r7, r9 │ │ │ │ - moveq r0, ip │ │ │ │ - and r3, r0, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq d0b3c <__cxa_atexit@plt+0xc5314> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d0994 <__cxa_atexit@plt+0xc516c> │ │ │ │ - ldr r3, [r0, #15] │ │ │ │ - ldr r2, [r0, #11] │ │ │ │ - rsb r1, r3, #0 │ │ │ │ - eor r1, r3, r1 │ │ │ │ - and r1, r1, r7 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne d0994 <__cxa_atexit@plt+0xc516c> │ │ │ │ - tst r3, r7 │ │ │ │ - mov r3, #7 │ │ │ │ - moveq r3, #3 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ - b d0a34 <__cxa_atexit@plt+0xc520c> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r9, r2 │ │ │ │ - bls d0ae0 <__cxa_atexit@plt+0xc52b8> │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r1, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne d0994 <__cxa_atexit@plt+0xc516c> │ │ │ │ - tst r1, r9 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r2 │ │ │ │ - strne r0, [r5, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - streq ip, [r5, #4] │ │ │ │ - b d0564 <__cxa_atexit@plt+0xc4d3c> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne d0994 <__cxa_atexit@plt+0xc516c> │ │ │ │ - ldr r7, [pc, #124] @ d0b50 <__cxa_atexit@plt+0xc5328> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmp r2, r9 │ │ │ │ - bls d0b14 <__cxa_atexit@plt+0xc52ec> │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne d0994 <__cxa_atexit@plt+0xc516c> │ │ │ │ - tst r2, r8 │ │ │ │ - strne lr, [r5, #4] │ │ │ │ - streq sl, [r5, #4] │ │ │ │ - mov sl, ip │ │ │ │ - str r0, [r5] │ │ │ │ - b d0c24 <__cxa_atexit@plt+0xc53fc> │ │ │ │ - cmp r8, r1 │ │ │ │ - bne d0994 <__cxa_atexit@plt+0xc516c> │ │ │ │ - ldr r1, [pc, #40] @ d0b4c <__cxa_atexit@plt+0xc5324> │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, sl │ │ │ │ - b d0884 <__cxa_atexit@plt+0xc505c> │ │ │ │ - ldr r3, [r0, #6] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne d0994 <__cxa_atexit@plt+0xc516c> │ │ │ │ - b d0acc <__cxa_atexit@plt+0xc52a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r5, r8, r4, asr r5 │ │ │ │ - smlaleq r5, r8, r0, r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d0ba8 <__cxa_atexit@plt+0xc5380> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [pc, #120] @ d0bf4 <__cxa_atexit@plt+0xc53cc> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r3, {r1, r7} │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq d0bbc <__cxa_atexit@plt+0xc5394> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne d0bcc <__cxa_atexit@plt+0xc53a4> │ │ │ │ - ldr r7, [pc, #96] @ d0bfc <__cxa_atexit@plt+0xc53d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 87d8a4 <__cxa_atexit@plt+0x87207c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d2af8 <__cxa_atexit@plt+0xc72d0> │ │ │ │ + ldr r3, [pc, #40] @ d2b08 <__cxa_atexit@plt+0xc72e0> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + ldr r8, [pc, #24] @ d2b0c <__cxa_atexit@plt+0xc72e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ d0c00 <__cxa_atexit@plt+0xc53d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + strdeq r3, [r8], #132 @ 0x84 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2b5c <__cxa_atexit@plt+0xc7334> │ │ │ │ + ldr r2, [pc, #56] @ d2b64 <__cxa_atexit@plt+0xc733c> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #44] @ d2b68 <__cxa_atexit@plt+0xc7340> │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + beq d2b50 <__cxa_atexit@plt+0xc7328> │ │ │ │ + mov r7, r3 │ │ │ │ + b d2b74 <__cxa_atexit@plt+0xc734c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strhteq r3, [r8], #72 @ 0x48 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2ba8 <__cxa_atexit@plt+0xc7380> │ │ │ │ + ldr r1, [pc, #180] @ d2c3c <__cxa_atexit@plt+0xc7414> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq d2c10 <__cxa_atexit@plt+0xc73e8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #36] @ d0bf8 <__cxa_atexit@plt+0xc53d0> │ │ │ │ + ldr r3, [pc, #136] @ d2c38 <__cxa_atexit@plt+0xc7410> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq d2c20 <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d2c28 <__cxa_atexit@plt+0xc7400> │ │ │ │ + ldr lr, [pc, #104] @ d2c40 <__cxa_atexit@plt+0xc7418> │ │ │ │ + ldr r1, [pc, #104] @ d2c44 <__cxa_atexit@plt+0xc741c> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - beq d0be8 <__cxa_atexit@plt+0xc53c0> │ │ │ │ - mov r5, r3 │ │ │ │ - b d0988 <__cxa_atexit@plt+0xc5160> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r6, #8] │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #68] @ d2c48 <__cxa_atexit@plt+0xc7420> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 8795e4 <__cxa_atexit@plt+0x86ddbc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - smlaleq r5, r8, r0, r4 │ │ │ │ - rsceq r5, r8, r8, ror r4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d0c24 <__cxa_atexit@plt+0xc53fc> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + rsceq r3, r8, r8, asr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2cb8 <__cxa_atexit@plt+0xc7490> │ │ │ │ + ldr lr, [pc, #64] @ d2cc4 <__cxa_atexit@plt+0xc749c> │ │ │ │ + ldr r1, [pc, #64] @ d2cc8 <__cxa_atexit@plt+0xc74a0> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d2ccc <__cxa_atexit@plt+0xc74a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 8795e4 <__cxa_atexit@plt+0x86ddbc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + rsceq r3, r8, ip, lsr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d2cf0 <__cxa_atexit@plt+0xc74c8> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [ip], #-4 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi d0e34 <__cxa_atexit@plt+0xc560c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - stm sp, {r3, sl} │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d0ca0 <__cxa_atexit@plt+0xc5478> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d0de4 <__cxa_atexit@plt+0xc55bc> │ │ │ │ - ldr sl, [r0, #3] │ │ │ │ - ldr r1, [r0, #7] │ │ │ │ - ldr r2, [r0, #11] │ │ │ │ - ldr r0, [r0, #15] │ │ │ │ - cmp r9, r0 │ │ │ │ - bhi d0d08 <__cxa_atexit@plt+0xc54e0> │ │ │ │ - cmp r0, r9 │ │ │ │ - bls d0d3c <__cxa_atexit@plt+0xc5514> │ │ │ │ - rsb lr, r0, #0 │ │ │ │ - eor r3, r0, lr │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne d0de4 <__cxa_atexit@plt+0xc55bc> │ │ │ │ - tst r0, r8 │ │ │ │ - moveq r1, sl │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r0, r1 │ │ │ │ - b d0c40 <__cxa_atexit@plt+0xc5418> │ │ │ │ - ldr r3, [r0, #6] │ │ │ │ - rsb r2, r9, #0 │ │ │ │ - eor r2, r9, r2 │ │ │ │ - and r2, r3, r2 │ │ │ │ - cmp r2, r8 │ │ │ │ - bne d0de4 <__cxa_atexit@plt+0xc55bc> │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - tst r3, r9 │ │ │ │ - moveq r7, r2 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b d2d0c <__cxa_atexit@plt+0xc74e4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq d0dc4 <__cxa_atexit@plt+0xc559c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d0de4 <__cxa_atexit@plt+0xc55bc> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r3 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne d0de4 <__cxa_atexit@plt+0xc55bc> │ │ │ │ - tst r2, r3 │ │ │ │ - mov r2, #7 │ │ │ │ - moveq r2, #3 │ │ │ │ - ldr r7, [r2, r7] │ │ │ │ - b d0cc4 <__cxa_atexit@plt+0xc549c> │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r2, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne d0de4 <__cxa_atexit@plt+0xc55bc> │ │ │ │ - tst r2, r9 │ │ │ │ - ldreq r7, [sp, #4] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r0 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r1, [r5] │ │ │ │ - b d0564 <__cxa_atexit@plt+0xc4d3c> │ │ │ │ - cmp r8, r2 │ │ │ │ - bne d0de4 <__cxa_atexit@plt+0xc55bc> │ │ │ │ - ldr r2, [pc, #284] @ d0e68 <__cxa_atexit@plt+0xc5640> │ │ │ │ - stm r5, {r1, r7} │ │ │ │ + bne d2d8c <__cxa_atexit@plt+0xc7564> │ │ │ │ + ldr r2, [pc, #228] @ d2e0c <__cxa_atexit@plt+0xc75e4> │ │ │ │ + mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d0e4c <__cxa_atexit@plt+0xc5624> │ │ │ │ - ldr lr, [pc, #260] @ d0e6c <__cxa_atexit@plt+0xc5644> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #-12]! │ │ │ │ - ands r0, r3, #3 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - beq d0db4 <__cxa_atexit@plt+0xc558c> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne d0df8 <__cxa_atexit@plt+0xc55d0> │ │ │ │ - ldr r0, [pc, #228] @ d0e74 <__cxa_atexit@plt+0xc564c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - and r0, r0, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne d0dd0 <__cxa_atexit@plt+0xc55a8> │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq d0e2c <__cxa_atexit@plt+0xc5604> │ │ │ │ - b d0930 <__cxa_atexit@plt+0xc5108> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne d0de4 <__cxa_atexit@plt+0xc55bc> │ │ │ │ - ldr r7, [pc, #168] @ d0e80 <__cxa_atexit@plt+0xc5658> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #144] @ d0e7c <__cxa_atexit@plt+0xc5654> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ d0e70 <__cxa_atexit@plt+0xc5648> │ │ │ │ - tst sl, #3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq d0e1c <__cxa_atexit@plt+0xc55f4> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b d0988 <__cxa_atexit@plt+0xc5160> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + tst r2, #3 │ │ │ │ + beq d2d6c <__cxa_atexit@plt+0xc7544> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq d2d30 <__cxa_atexit@plt+0xc7508> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne d2d84 <__cxa_atexit@plt+0xc755c> │ │ │ │ + ldr r3, [pc, #184] @ d2e14 <__cxa_atexit@plt+0xc75ec> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov fp, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ d0e84 <__cxa_atexit@plt+0xc565c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d0e78 <__cxa_atexit@plt+0xc5650> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, ip │ │ │ │ - mov r9, sl │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d2de8 <__cxa_atexit@plt+0xc75c0> │ │ │ │ + ldr r9, [pc, #116] @ d2e18 <__cxa_atexit@plt+0xc75f0> │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #104] @ d2e1c <__cxa_atexit@plt+0xc75f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #100] @ d2e20 <__cxa_atexit@plt+0xc75f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0xfffffbbc │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - smlaleq r5, r8, ip, r2 │ │ │ │ - sbcseq r0, sl, ip, asr #30 │ │ │ │ - rsceq r5, r8, r0, asr #4 │ │ │ │ - rsceq r5, r8, r0, asr r2 │ │ │ │ - sbcseq r0, sl, r8, ror #30 │ │ │ │ + ldr r7, [pc, #32] @ d2e10 <__cxa_atexit@plt+0xc75e8> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + rsceq r3, r8, r0, asr #12 │ │ │ │ + rsceq r3, r8, r0, lsl #8 │ │ │ │ + smlaleq r3, r8, r8, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d0ee0 <__cxa_atexit@plt+0xc56b8> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r7, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d0f34 <__cxa_atexit@plt+0xc570c> │ │ │ │ - ldr r3, [pc, #144] @ d0f48 <__cxa_atexit@plt+0xc5720> │ │ │ │ + ldr r3, [pc, #36] @ d2e58 <__cxa_atexit@plt+0xc7630> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq d0ef4 <__cxa_atexit@plt+0xc56cc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne d0f04 <__cxa_atexit@plt+0xc56dc> │ │ │ │ - ldr r7, [pc, #124] @ d0f50 <__cxa_atexit@plt+0xc5728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ d0f58 <__cxa_atexit@plt+0xc5730> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq d2e50 <__cxa_atexit@plt+0xc7628> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b d2d0c <__cxa_atexit@plt+0xc74e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b d2d0c <__cxa_atexit@plt+0xc74e4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2ed0 <__cxa_atexit@plt+0xc76a8> │ │ │ │ + ldr r8, [pc, #84] @ d2ee8 <__cxa_atexit@plt+0xc76c0> │ │ │ │ + sub r7, r6, #15 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #76] @ d2eec <__cxa_atexit@plt+0xc76c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ d2ef0 <__cxa_atexit@plt+0xc76c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ d0f4c <__cxa_atexit@plt+0xc5724> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r3, [pc, #28] @ d2ef4 <__cxa_atexit@plt+0xc76cc> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - beq d0f24 <__cxa_atexit@plt+0xc56fc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d0988 <__cxa_atexit@plt+0xc5160> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d0f54 <__cxa_atexit@plt+0xc572c> │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r3, r8, r4, asr r5 │ │ │ │ + rsceq r3, r8, r4, lsl r3 │ │ │ │ + rsceq r3, r8, ip, lsr #3 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + sbcseq pc, r9, ip, lsl #3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2f28 <__cxa_atexit@plt+0xc7700> │ │ │ │ + ldr r2, [pc, #28] @ d2f38 <__cxa_atexit@plt+0xc7710> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b cec904 <__cxa_atexit@plt+0xce10dc> │ │ │ │ + ldr r7, [pc, #12] @ d2f3c <__cxa_atexit@plt+0xc7714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - rsceq r5, r8, r8, asr r1 │ │ │ │ - sbcseq r0, sl, r4, ror #28 │ │ │ │ - rsceq r5, r8, r0, asr #2 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d0f7c <__cxa_atexit@plt+0xc5754> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq pc, r9, r0, ror r1 @ │ │ │ │ + sbcseq pc, r9, r8, asr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2f9c <__cxa_atexit@plt+0xc7774> │ │ │ │ + ldr lr, [pc, #64] @ d2fa8 <__cxa_atexit@plt+0xc7780> │ │ │ │ + ldr r1, [pc, #64] @ d2fac <__cxa_atexit@plt+0xc7784> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r3, [pc, #32] @ d2fb0 <__cxa_atexit@plt+0xc7788> │ │ │ │ + sub r9, r6, #7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b d08f8 <__cxa_atexit@plt+0xc50d0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r3, r8, ip, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d303c <__cxa_atexit@plt+0xc7814> │ │ │ │ + ldr r2, [pc, #124] @ d3054 <__cxa_atexit@plt+0xc782c> │ │ │ │ + ldr r1, [pc, #124] @ d3058 <__cxa_atexit@plt+0xc7830> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + tst r3, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + beq d3000 <__cxa_atexit@plt+0xc77d8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d1074 <__cxa_atexit@plt+0xc584c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - stm sp, {r7, sl} │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - bne d1050 <__cxa_atexit@plt+0xc5828> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r0, #15] │ │ │ │ - cmp r9, r7 │ │ │ │ - bhi d1050 <__cxa_atexit@plt+0xc5828> │ │ │ │ - ldr r2, [r0, #3] │ │ │ │ - ldr r1, [r0, #7] │ │ │ │ - ldr r0, [r0, #11] │ │ │ │ - cmp r7, r9 │ │ │ │ - bls d1004 <__cxa_atexit@plt+0xc57dc> │ │ │ │ - rsb lr, r7, #0 │ │ │ │ - eor r3, r7, lr │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r0 │ │ │ │ - bne d1050 <__cxa_atexit@plt+0xc5828> │ │ │ │ - tst r7, r8 │ │ │ │ - moveq r1, r2 │ │ │ │ - mov r0, r1 │ │ │ │ - and r7, r1, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - str ip, [r5] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq d0fa8 <__cxa_atexit@plt+0xc5780> │ │ │ │ - b d1050 <__cxa_atexit@plt+0xc5828> │ │ │ │ - cmp r8, r0 │ │ │ │ - bne d1050 <__cxa_atexit@plt+0xc5828> │ │ │ │ - ldr r0, [pc, #156] @ d10b0 <__cxa_atexit@plt+0xc5888> │ │ │ │ - str ip, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - sub r0, r5, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi d108c <__cxa_atexit@plt+0xc5864> │ │ │ │ - ldr r7, [pc, #132] @ d10b4 <__cxa_atexit@plt+0xc588c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + bhi d3048 <__cxa_atexit@plt+0xc7820> │ │ │ │ + ldr r2, [pc, #72] @ d305c <__cxa_atexit@plt+0xc7834> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #60] @ d3060 <__cxa_atexit@plt+0xc7838> │ │ │ │ tst r7, #3 │ │ │ │ - beq d1068 <__cxa_atexit@plt+0xc5840> │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - b d121c <__cxa_atexit@plt+0xc59f4> │ │ │ │ - ldr r7, [pc, #100] @ d10bc <__cxa_atexit@plt+0xc5894> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + beq d3034 <__cxa_atexit@plt+0xc780c> │ │ │ │ + b d2b74 <__cxa_atexit@plt+0xc734c> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ d10c0 <__cxa_atexit@plt+0xc5898> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d10b8 <__cxa_atexit@plt+0xc5890> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - sbcseq r0, sl, ip, lsl #26 │ │ │ │ - rsceq r5, r8, r0, lsr #32 │ │ │ │ - sbcseq r0, sl, ip, lsr #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + ldrdeq r2, [r8], #240 @ 0xf0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne d10ec <__cxa_atexit@plt+0xc58c4> │ │ │ │ - ldr r7, [pc, #132] @ d1164 <__cxa_atexit@plt+0xc593c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #96] @ d1158 <__cxa_atexit@plt+0xc5930> │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr sl, [r3, #-4] │ │ │ │ + sbcseq pc, r9, ip, asr r0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d30a8 <__cxa_atexit@plt+0xc7880> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ d30b0 <__cxa_atexit@plt+0xc7888> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c8080 <__cxa_atexit@plt+0xbc858> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, r8, r0, ror #30 │ │ │ │ + sbcseq pc, r9, r8, lsr r0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3120 <__cxa_atexit@plt+0xc78f8> │ │ │ │ + ldr r2, [pc, #116] @ d3148 <__cxa_atexit@plt+0xc7920> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ d314c <__cxa_atexit@plt+0xc7924> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r3, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r3] │ │ │ │ - bhi d1144 <__cxa_atexit@plt+0xc591c> │ │ │ │ - ldr r7, [pc, #60] @ d115c <__cxa_atexit@plt+0xc5934> │ │ │ │ - stm r5, {r8, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq d1138 <__cxa_atexit@plt+0xc5910> │ │ │ │ - mov r7, r9 │ │ │ │ - b d121c <__cxa_atexit@plt+0xc59f4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + bhi d3128 <__cxa_atexit@plt+0xc7900> │ │ │ │ + ldr r3, [pc, #88] @ d3158 <__cxa_atexit@plt+0xc7930> │ │ │ │ + ldr r1, [pc, #88] @ d315c <__cxa_atexit@plt+0xc7934> │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b cec904 <__cxa_atexit@plt+0xce10dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d1160 <__cxa_atexit@plt+0xc5938> │ │ │ │ + ldr r5, [pc, #32] @ d3150 <__cxa_atexit@plt+0xc7928> │ │ │ │ + ldr r7, [pc, #32] @ d3154 <__cxa_atexit@plt+0xc792c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - sbcseq r0, sl, r0, ror #24 │ │ │ │ - smlaleq r4, r8, r8, pc @ │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r2, r8, r8, lsl pc │ │ │ │ + sbcseq lr, r9, r0, lsl pc │ │ │ │ + sbcseq lr, r9, r4, ror #30 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + sbcseq lr, r9, ip, lsr pc │ │ │ │ + sbcseq lr, r9, ip, ror pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d3194 <__cxa_atexit@plt+0xc796c> │ │ │ │ + ldr r3, [pc, #92] @ d31dc <__cxa_atexit@plt+0xc79b4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r3, r3, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d31d0 <__cxa_atexit@plt+0xc79a8> │ │ │ │ + ldr r3, [pc, #48] @ d31e0 <__cxa_atexit@plt+0xc79b8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + ldr r7, [pc, #28] @ d31e4 <__cxa_atexit@plt+0xc79bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strhteq r3, [r8], #40 @ 0x28 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + rsceq r3, r8, r8, ror r2 │ │ │ │ + ldrheq lr, [r9], #236 @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d3250 <__cxa_atexit@plt+0xc7a28> │ │ │ │ + ldr r1, [pc, #80] @ d3258 <__cxa_atexit@plt+0xc7a30> │ │ │ │ + ldr r3, [pc, #80] @ d325c <__cxa_atexit@plt+0xc7a34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ - bne d1190 <__cxa_atexit@plt+0xc5968> │ │ │ │ - ldr r7, [pc, #48] @ d11b4 <__cxa_atexit@plt+0xc598c> │ │ │ │ + beq d3240 <__cxa_atexit@plt+0xc7a18> │ │ │ │ + ldr r7, [pc, #48] @ d3260 <__cxa_atexit@plt+0xc7a38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 424e14 <__cxa_atexit@plt+0x4195ec> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r7, [pc, #8] @ d11b0 <__cxa_atexit@plt+0xc5988> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - addne r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, ip, asr #29 │ │ │ │ - strdeq r4, [r8], #228 @ 0xe4 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r2, r8, r8, ror #27 │ │ │ │ + rsceq r3, r8, r4, lsl #4 │ │ │ │ + sbcseq lr, r9, r0, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d11fc <__cxa_atexit@plt+0xc59d4> │ │ │ │ - ldr r7, [pc, #52] @ d120c <__cxa_atexit@plt+0xc59e4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - beq d11f0 <__cxa_atexit@plt+0xc59c8> │ │ │ │ - mov r7, r9 │ │ │ │ - b d121c <__cxa_atexit@plt+0xc59f4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d3288 <__cxa_atexit@plt+0xc7a60> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 424e14 <__cxa_atexit@plt+0x4195ec> │ │ │ │ + strhteq r3, [r8], #24 │ │ │ │ + sbcseq lr, r9, r4, lsr #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3310 <__cxa_atexit@plt+0xc7ae8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d331c <__cxa_atexit@plt+0xc7af4> │ │ │ │ + ldr r8, [pc, #108] @ d332c <__cxa_atexit@plt+0xc7b04> │ │ │ │ + ldr lr, [pc, #108] @ d3330 <__cxa_atexit@plt+0xc7b08> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #104] @ d3334 <__cxa_atexit@plt+0xc7b0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, lr, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [pc, #76] @ d3338 <__cxa_atexit@plt+0xc7b10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [sl, #4]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + ldr r0, [pc, #56] @ d333c <__cxa_atexit@plt+0xc7b14> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d1210 <__cxa_atexit@plt+0xc59e8> │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + sbcseq lr, r9, r8, asr #25 │ │ │ │ + rsceq r2, r8, r0, lsr #26 │ │ │ │ + rsceq r2, r8, r0, ror sp │ │ │ │ + rsceq r3, r8, ip, lsr #2 │ │ │ │ + sbcseq lr, r9, ip, ror sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d33b4 <__cxa_atexit@plt+0xc7b8c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d33c0 <__cxa_atexit@plt+0xc7b98> │ │ │ │ + ldr lr, [pc, #88] @ d33d0 <__cxa_atexit@plt+0xc7ba8> │ │ │ │ + ldr r9, [pc, #88] @ d33d4 <__cxa_atexit@plt+0xc7bac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r1, r9, #1 │ │ │ │ + ldr r9, [pc, #68] @ d33d8 <__cxa_atexit@plt+0xc7bb0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r0, sl, ip, lsr #23 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + rsceq r3, r8, r4, asr #1 │ │ │ │ + rsceq r2, r8, ip, asr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d1274 <__cxa_atexit@plt+0xc5a4c> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne d129c <__cxa_atexit@plt+0xc5a74> │ │ │ │ - ldr r3, [pc, #168] @ d12ec <__cxa_atexit@plt+0xc5ac4> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3410 <__cxa_atexit@plt+0xc7be8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ d3418 <__cxa_atexit@plt+0xc7bf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq r2, [r8], #184 @ 0xb8 @ │ │ │ │ + sbcseq lr, r9, r0, lsr #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3450 <__cxa_atexit@plt+0xc7c28> │ │ │ │ + ldr r3, [pc, #24] @ d3458 <__cxa_atexit@plt+0xc7c30> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq d12d8 <__cxa_atexit@plt+0xc5ab0> │ │ │ │ - ldr r2, [pc, #152] @ d12f0 <__cxa_atexit@plt+0xc5ac8> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #144] @ d12f4 <__cxa_atexit@plt+0xc5acc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r8} │ │ │ │ + b 2d1e28 <__cxa_atexit@plt+0x2c6600> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #100] @ d12e8 <__cxa_atexit@plt+0xc5ac0> │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d12d0 <__cxa_atexit@plt+0xc5aa8> │ │ │ │ - b d133c <__cxa_atexit@plt+0xc5b14> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr lr, [pc, #48] @ d12e4 <__cxa_atexit@plt+0xc5abc> │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + sbcseq lr, r9, r4, ror #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d347c <__cxa_atexit@plt+0xc7c54> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq lr, r9, r0, asr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d34a4 <__cxa_atexit@plt+0xc7c7c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq lr, r9, r8, lsl ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d34c8 <__cxa_atexit@plt+0xc7ca0> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsheq lr, [r9], #180 @ 0xb4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3534 <__cxa_atexit@plt+0xc7d0c> │ │ │ │ + ldr r2, [pc, #76] @ d3540 <__cxa_atexit@plt+0xc7d18> │ │ │ │ + ldr lr, [pc, #76] @ d3544 <__cxa_atexit@plt+0xc7d1c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r0, [pc, #72] @ d3548 <__cxa_atexit@plt+0xc7d20> │ │ │ │ + add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d12d0 <__cxa_atexit@plt+0xc5aa8> │ │ │ │ - b d1464 <__cxa_atexit@plt+0xc5c3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r0, [r5] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + rsceq r2, r8, r8, asr fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d3598 <__cxa_atexit@plt+0xc7d70> │ │ │ │ + ldr r3, [pc, #60] @ d35b0 <__cxa_atexit@plt+0xc7d88> │ │ │ │ + ldr r2, [pc, #60] @ d35b4 <__cxa_atexit@plt+0xc7d8c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #24] @ d35b8 <__cxa_atexit@plt+0xc7d90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq r4, r8, r4, lsl lr │ │ │ │ - rsceq r4, r8, r0, lsl lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d132c <__cxa_atexit@plt+0xc5b04> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ + @ instruction: 0xfffffb40 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + sbcseq lr, r9, r0, ror #22 │ │ │ │ + sbcseq lr, r9, r4, lsl fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d35f0 <__cxa_atexit@plt+0xc7dc8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ d35f8 <__cxa_atexit@plt+0xc7dd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ d1330 <__cxa_atexit@plt+0xc5b08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c8080 <__cxa_atexit@plt+0xbc858> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, r0, ror #26 │ │ │ │ - rsceq r4, r8, ip, asr sp │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne d1374 <__cxa_atexit@plt+0xc5b4c> │ │ │ │ - ldr r0, [r3, #6] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne d13c0 <__cxa_atexit@plt+0xc5b98> │ │ │ │ - ldr r2, [pc, #108] @ d13dc <__cxa_atexit@plt+0xc5bb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b d13b4 <__cxa_atexit@plt+0xc5b8c> │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq d13a0 <__cxa_atexit@plt+0xc5b78> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq d13c0 <__cxa_atexit@plt+0xc5b98> │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - tst r0, r1 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r3, [r3, r0] │ │ │ │ - b d1374 <__cxa_atexit@plt+0xc5b4c> │ │ │ │ - ldr r0, [r3, #6] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne d13c0 <__cxa_atexit@plt+0xc5b98> │ │ │ │ - ldr r2, [pc, #36] @ d13d8 <__cxa_atexit@plt+0xc5bb0> │ │ │ │ + rsceq r2, r8, r8, lsl sl │ │ │ │ + ldrsheq lr, [r9], #160 @ 0xa0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3668 <__cxa_atexit@plt+0xc7e40> │ │ │ │ + ldr r2, [pc, #116] @ d3690 <__cxa_atexit@plt+0xc7e68> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ d3694 <__cxa_atexit@plt+0xc7e6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #24] @ d13e0 <__cxa_atexit@plt+0xc5bb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + bhi d3670 <__cxa_atexit@plt+0xc7e48> │ │ │ │ + ldr r3, [pc, #88] @ d36a0 <__cxa_atexit@plt+0xc7e78> │ │ │ │ + ldr r1, [pc, #88] @ d36a4 <__cxa_atexit@plt+0xc7e7c> │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ + b cec904 <__cxa_atexit@plt+0xce10dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strhteq r4, [r8], #192 @ 0xc0 │ │ │ │ + ldr r5, [pc, #32] @ d3698 <__cxa_atexit@plt+0xc7e70> │ │ │ │ + ldr r7, [pc, #32] @ d369c <__cxa_atexit@plt+0xc7e74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r2, [r8], #144 @ 0x90 @ │ │ │ │ + sbcseq lr, r9, r8, asr #19 │ │ │ │ + sbcseq lr, r9, ip, lsl sl │ │ │ │ + @ instruction: 0xfffff8f8 │ │ │ │ + ldrsheq lr, [r9], #148 @ 0x94 │ │ │ │ + sbcseq lr, r9, r4, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d1418 <__cxa_atexit@plt+0xc5bf0> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ d141c <__cxa_atexit@plt+0xc5bf4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d36dc <__cxa_atexit@plt+0xc7eb4> │ │ │ │ + ldr r3, [pc, #92] @ d3724 <__cxa_atexit@plt+0xc7efc> │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r3, r3, #2 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r4, r8, r4, ror ip │ │ │ │ - rsceq r4, r8, r4, ror ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d1454 <__cxa_atexit@plt+0xc5c2c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ d1458 <__cxa_atexit@plt+0xc5c30> │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d3718 <__cxa_atexit@plt+0xc7ef0> │ │ │ │ + ldr r3, [pc, #48] @ d3728 <__cxa_atexit@plt+0xc7f00> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + ldr r7, [pc, #28] @ d372c <__cxa_atexit@plt+0xc7f04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r2, r8, r0, ror sp │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + rsceq r2, r8, r0, lsr sp │ │ │ │ + sbcseq lr, r9, r4, ror r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d3798 <__cxa_atexit@plt+0xc7f70> │ │ │ │ + ldr r1, [pc, #80] @ d37a0 <__cxa_atexit@plt+0xc7f78> │ │ │ │ + ldr r3, [pc, #80] @ d37a4 <__cxa_atexit@plt+0xc7f7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d3788 <__cxa_atexit@plt+0xc7f60> │ │ │ │ + ldr r7, [pc, #48] @ d37a8 <__cxa_atexit@plt+0xc7f80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 424e14 <__cxa_atexit@plt+0x4195ec> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, ip, lsr ip │ │ │ │ - rsceq r4, r8, r8, lsr ip │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne d1484 <__cxa_atexit@plt+0xc5c5c> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r9, [r1, #12]! │ │ │ │ - cmp r9, r3 │ │ │ │ - bls d1498 <__cxa_atexit@plt+0xc5c70> │ │ │ │ - ldr r7, [pc, #216] @ d1564 <__cxa_atexit@plt+0xc5d3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr sl, [r2, #4]! │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r8, [r2, #16] │ │ │ │ - cmp r3, r9 │ │ │ │ - bls d14e8 <__cxa_atexit@plt+0xc5cc0> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r2, r8, r2 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne d1484 <__cxa_atexit@plt+0xc5c5c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - tst r8, r3 │ │ │ │ - strne r0, [r5, #20] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - streq lr, [r5, #20] │ │ │ │ - mov r5, r1 │ │ │ │ - b d0f7c <__cxa_atexit@plt+0xc5754> │ │ │ │ - cmp r8, r7 │ │ │ │ - bne d1484 <__cxa_atexit@plt+0xc5c5c> │ │ │ │ - ldr r1, [pc, #96] @ d1558 <__cxa_atexit@plt+0xc5d30> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r2, r8, r0, lsr #17 │ │ │ │ + strhteq r2, [r8], #204 @ 0xcc │ │ │ │ + ldrsheq lr, [r9], #136 @ 0x88 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d37d0 <__cxa_atexit@plt+0xc7fa8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 424e14 <__cxa_atexit@plt+0x4195ec> │ │ │ │ + rsceq r2, r8, r0, ror ip │ │ │ │ + ldrsbeq lr, [r9], #140 @ 0x8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3840 <__cxa_atexit@plt+0xc8018> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d384c <__cxa_atexit@plt+0xc8024> │ │ │ │ + ldr r2, [pc, #84] @ d385c <__cxa_atexit@plt+0xc8034> │ │ │ │ + ldr r1, [pc, #84] @ d3860 <__cxa_atexit@plt+0xc8038> │ │ │ │ + ldr r0, [pc, #84] @ d3864 <__cxa_atexit@plt+0xc803c> │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bhi d153c <__cxa_atexit@plt+0xc5d14> │ │ │ │ - ldr r0, [pc, #68] @ d155c <__cxa_atexit@plt+0xc5d34> │ │ │ │ - stmda r5, {r8, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq d1530 <__cxa_atexit@plt+0xc5d08> │ │ │ │ - mov r7, sl │ │ │ │ - b d121c <__cxa_atexit@plt+0xc59f4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r5, [sl, #8] │ │ │ │ + ldr r5, [pc, #52] @ d3868 <__cxa_atexit@plt+0xc8040> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d1560 <__cxa_atexit@plt+0xc5d38> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - sbcseq r0, sl, r8, ror #16 │ │ │ │ - rsceq r4, r8, ip, ror #23 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne d1590 <__cxa_atexit@plt+0xc5d68> │ │ │ │ - ldr r7, [pc, #128] @ d1604 <__cxa_atexit@plt+0xc5ddc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + sbcseq lr, r9, r4, lsl #15 │ │ │ │ + ldrdeq r2, [r8], #124 @ 0x7c @ │ │ │ │ + rsceq r2, r8, r0, lsl #24 │ │ │ │ + sbcseq lr, r9, r0, lsr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r3, [pc, #16] @ d3894 <__cxa_atexit@plt+0xc806c> │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3578b0 <__cxa_atexit@plt+0x34c088> │ │ │ │ + strhteq r2, [r8], #188 @ 0xbc │ │ │ │ + sbcseq lr, r9, r4, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3918 <__cxa_atexit@plt+0xc80f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d3924 <__cxa_atexit@plt+0xc80fc> │ │ │ │ + ldr r1, [pc, #104] @ d3934 <__cxa_atexit@plt+0xc810c> │ │ │ │ + ldr r8, [pc, #104] @ d3938 <__cxa_atexit@plt+0xc8110> │ │ │ │ + ldr lr, [pc, #104] @ d393c <__cxa_atexit@plt+0xc8114> │ │ │ │ + ldr r0, [pc, #104] @ d3940 <__cxa_atexit@plt+0xc8118> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub sl, r6, #3 │ │ │ │ + add r9, lr, #1 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r2, [r2, #16] │ │ │ │ + ldr r0, [pc, #52] @ d3944 <__cxa_atexit@plt+0xc811c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + b 4bb924 <__cxa_atexit@plt+0x4b00fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ d15f8 <__cxa_atexit@plt+0xc5dd0> │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + ldrsheq lr, [r9], #96 @ 0x60 │ │ │ │ + rsceq r2, r8, r4, lsl r7 │ │ │ │ + rsceq r2, r8, r4, lsr #22 │ │ │ │ + sbcseq lr, r9, r4, ror #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d39b8 <__cxa_atexit@plt+0xc8190> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d39c4 <__cxa_atexit@plt+0xc819c> │ │ │ │ + ldr sl, [pc, #84] @ d39d4 <__cxa_atexit@plt+0xc81ac> │ │ │ │ + ldr r2, [pc, #84] @ d39d8 <__cxa_atexit@plt+0xc81b0> │ │ │ │ + ldr r1, [pc, #84] @ d39dc <__cxa_atexit@plt+0xc81b4> │ │ │ │ + add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r3, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r3] │ │ │ │ - bhi d15e4 <__cxa_atexit@plt+0xc5dbc> │ │ │ │ - ldr r7, [pc, #56] @ d15fc <__cxa_atexit@plt+0xc5dd4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, sl} │ │ │ │ - beq d15d8 <__cxa_atexit@plt+0xc5db0> │ │ │ │ - mov r7, r9 │ │ │ │ - b d121c <__cxa_atexit@plt+0xc59f4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ d39e0 <__cxa_atexit@plt+0xc81b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4ba3a4 <__cxa_atexit@plt+0x4aeb7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d1600 <__cxa_atexit@plt+0xc5dd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrsheq lr, [r9], #84 @ 0x54 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + rsceq r2, r8, ip, asr #13 │ │ │ │ + rsceq r2, r8, r8, lsl #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3a18 <__cxa_atexit@plt+0xc81f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ d3a20 <__cxa_atexit@plt+0xc81f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffc50 │ │ │ │ - sbcseq r0, sl, r0, asr #15 │ │ │ │ - strdeq r4, [r8], #164 @ 0xa4 @ │ │ │ │ + strdeq r2, [r8], #80 @ 0x50 @ │ │ │ │ + sbcseq lr, r9, r8, lsl #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne d1630 <__cxa_atexit@plt+0xc5e08> │ │ │ │ - ldr r7, [pc, #48] @ d1654 <__cxa_atexit@plt+0xc5e2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d3a98 <__cxa_atexit@plt+0xc8270> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d3aa4 <__cxa_atexit@plt+0xc827c> │ │ │ │ + ldr r9, [pc, #88] @ d3ab4 <__cxa_atexit@plt+0xc828c> │ │ │ │ + ldr sl, [pc, #88] @ d3ab8 <__cxa_atexit@plt+0xc8290> │ │ │ │ + ldr lr, [pc, #88] @ d3abc <__cxa_atexit@plt+0xc8294> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str sl, [r3, #12]! │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + b 2d1e28 <__cxa_atexit@plt+0x2c6600> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r7, [pc, #8] @ d1650 <__cxa_atexit@plt+0xc5e28> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - addne r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, ip, lsr #20 │ │ │ │ - rsceq r4, r8, r4, asr sl │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d3adc <__cxa_atexit@plt+0xc82b4> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #12] @ d3b04 <__cxa_atexit@plt+0xc82dc> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + rsceq r2, r8, r4, ror #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d16b4 <__cxa_atexit@plt+0xc5e8c> │ │ │ │ - ldr r7, [pc, #96] @ d16d8 <__cxa_atexit@plt+0xc5eb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d16c4 <__cxa_atexit@plt+0xc5e9c> │ │ │ │ - ldr r7, [pc, #76] @ d16dc <__cxa_atexit@plt+0xc5eb4> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d3b54 <__cxa_atexit@plt+0xc832c> │ │ │ │ + ldr r3, [pc, #60] @ d3b6c <__cxa_atexit@plt+0xc8344> │ │ │ │ + ldr r2, [pc, #60] @ d3b70 <__cxa_atexit@plt+0xc8348> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ d3b74 <__cxa_atexit@plt+0xc834c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - beq d16a8 <__cxa_atexit@plt+0xc5e80> │ │ │ │ - mov r7, r9 │ │ │ │ - b d121c <__cxa_atexit@plt+0xc59f4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ d16e4 <__cxa_atexit@plt+0xc5ebc> │ │ │ │ + @ instruction: 0xfffffacc │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + sbcseq lr, r9, r4, ror #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3bd0 <__cxa_atexit@plt+0xc83a8> │ │ │ │ + ldr r2, [pc, #104] @ d3c00 <__cxa_atexit@plt+0xc83d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d3be0 <__cxa_atexit@plt+0xc83b8> │ │ │ │ + ldr r3, [pc, #96] @ d3c10 <__cxa_atexit@plt+0xc83e8> │ │ │ │ + ldr r1, [pc, #96] @ d3c14 <__cxa_atexit@plt+0xc83ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b cec904 <__cxa_atexit@plt+0xce10dc> │ │ │ │ + ldr r7, [pc, #52] @ d3c0c <__cxa_atexit@plt+0xc83e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d16e0 <__cxa_atexit@plt+0xc5eb8> │ │ │ │ + ldr r7, [pc, #28] @ d3c04 <__cxa_atexit@plt+0xc83dc> │ │ │ │ + ldr r5, [pc, #28] @ d3c08 <__cxa_atexit@plt+0xc83e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - sbcseq r0, sl, r0, ror #13 │ │ │ │ - ldrsheq r0, [sl], #104 @ 0x68 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d171c <__cxa_atexit@plt+0xc5ef4> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ d1720 <__cxa_atexit@plt+0xc5ef8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrheq lr, [r9], #72 @ 0x48 │ │ │ │ + strdeq r2, [r8], #108 @ 0x6c @ │ │ │ │ + smullseq lr, r9, r4, r5 │ │ │ │ + @ instruction: 0xfffff394 │ │ │ │ + rsceq r2, r8, r4, lsr r7 │ │ │ │ + smullseq lr, r9, ip, r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d3c44 <__cxa_atexit@plt+0xc841c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b d177c <__cxa_atexit@plt+0xc5f54> │ │ │ │ + sbcseq lr, r9, r8, lsr r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3cb4 <__cxa_atexit@plt+0xc848c> │ │ │ │ + ldr r2, [pc, #72] @ d3cbc <__cxa_atexit@plt+0xc8494> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ d3cc0 <__cxa_atexit@plt+0xc8498> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #52] @ d3cc4 <__cxa_atexit@plt+0xc849c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #40] @ d3cc8 <__cxa_atexit@plt+0xc84a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r3 │ │ │ │ + b e4550 <__cxa_atexit@plt+0xd8d28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, ip, lsr #18 │ │ │ │ - rsceq r4, r8, r0, lsr #18 │ │ │ │ + sbcseq lr, r9, ip, lsl #3 │ │ │ │ + rsceq r2, r8, r4, ror r3 │ │ │ │ + strhteq r2, [r8], #120 @ 0x78 │ │ │ │ + rsceq r2, r8, r0, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d1754 <__cxa_atexit@plt+0xc5f2c> │ │ │ │ + bhi d3cfc <__cxa_atexit@plt+0xc84d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ d175c <__cxa_atexit@plt+0xc5f34> │ │ │ │ + ldr r2, [pc, #24] @ d3d04 <__cxa_atexit@plt+0xc84dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strhteq r4, [r8], #132 @ 0x84 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsceq r2, r8, ip, lsl #6 │ │ │ │ + sbcseq lr, r9, r0, ror r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3d74 <__cxa_atexit@plt+0xc854c> │ │ │ │ + ldr r2, [pc, #112] @ d3da0 <__cxa_atexit@plt+0xc8578> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + bhi d3d80 <__cxa_atexit@plt+0xc8558> │ │ │ │ + ldr r3, [pc, #88] @ d3dac <__cxa_atexit@plt+0xc8584> │ │ │ │ + ldr r1, [pc, #88] @ d3db0 <__cxa_atexit@plt+0xc8588> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b cec904 <__cxa_atexit@plt+0xce10dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ d3da4 <__cxa_atexit@plt+0xc857c> │ │ │ │ + ldr r5, [pc, #28] @ d3da8 <__cxa_atexit@plt+0xc8580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + sbcseq lr, r9, r8, lsl r3 │ │ │ │ + rsceq r2, r8, ip, asr r5 │ │ │ │ + @ instruction: 0xfffff1f0 │ │ │ │ + smlaleq r2, r8, r0, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r3, #4 │ │ │ │ + moveq r3, #8 │ │ │ │ + movne r2, #3 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi d17e0 <__cxa_atexit@plt+0xc5fb8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + bhi d3e34 <__cxa_atexit@plt+0xc860c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d17e8 <__cxa_atexit@plt+0xc5fc0> │ │ │ │ - ldr r7, [pc, #132] @ d1818 <__cxa_atexit@plt+0xc5ff0> │ │ │ │ - ldr r1, [pc, #132] @ d181c <__cxa_atexit@plt+0xc5ff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d3e3c <__cxa_atexit@plt+0xc8614> │ │ │ │ + ldr r1, [pc, #64] @ d3e58 <__cxa_atexit@plt+0xc8630> │ │ │ │ + ldr r0, [pc, #64] @ d3e5c <__cxa_atexit@plt+0xc8634> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - bhi d1800 <__cxa_atexit@plt+0xc5fd8> │ │ │ │ - ldr r7, [pc, #100] @ d1820 <__cxa_atexit@plt+0xc5ff8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r3, sl} │ │ │ │ - beq d17d4 <__cxa_atexit@plt+0xc5fac> │ │ │ │ - mov r7, r9 │ │ │ │ - b d121c <__cxa_atexit@plt+0xc59f4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b e44d0 <__cxa_atexit@plt+0xd8ca8> │ │ │ │ mov r6, r3 │ │ │ │ - b d17f0 <__cxa_atexit@plt+0xc5fc8> │ │ │ │ + b d3e44 <__cxa_atexit@plt+0xc861c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ d1828 <__cxa_atexit@plt+0xc6000> │ │ │ │ + ldr r7, [pc, #8] @ d3e54 <__cxa_atexit@plt+0xc862c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d1824 <__cxa_atexit@plt+0xc5ffc> │ │ │ │ + sbcseq lr, r9, r4, asr r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + sbcseq lr, r9, ip, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d3e80 <__cxa_atexit@plt+0xc8658> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsheq lr, [r9], #40 @ 0x28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3ed8 <__cxa_atexit@plt+0xc86b0> │ │ │ │ + ldr r2, [pc, #56] @ d3ee4 <__cxa_atexit@plt+0xc86bc> │ │ │ │ + ldr r1, [pc, #56] @ d3ee8 <__cxa_atexit@plt+0xc86c0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d3f24 <__cxa_atexit@plt+0xc86fc> │ │ │ │ + ldr r3, [pc, #40] @ d3f38 <__cxa_atexit@plt+0xc8710> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ d3f3c <__cxa_atexit@plt+0xc8714> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b bdaa8 <__cxa_atexit@plt+0xb2280> │ │ │ │ + ldr r7, [pc, #20] @ d3f40 <__cxa_atexit@plt+0xc8718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - sbcseq r0, sl, r4, lsr #11 │ │ │ │ - sbcseq r0, sl, r0, asr #11 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r2, r8, r8, asr #7 │ │ │ │ + sbcseq lr, r9, r0, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d1860 <__cxa_atexit@plt+0xc6038> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ d1864 <__cxa_atexit@plt+0xc603c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + smullseq lr, r9, r4, r2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d3f90 <__cxa_atexit@plt+0xc8768> │ │ │ │ + ldr r3, [pc, #40] @ d3fa4 <__cxa_atexit@plt+0xc877c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ d3fa8 <__cxa_atexit@plt+0xc8780> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b bdaa8 <__cxa_atexit@plt+0xb2280> │ │ │ │ + ldr r7, [pc, #20] @ d3fac <__cxa_atexit@plt+0xc8784> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + rsceq r2, r8, ip, asr r3 │ │ │ │ + sbcseq lr, r9, r4, asr r2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d3fe8 <__cxa_atexit@plt+0xc87c0> │ │ │ │ + ldr r3, [pc, #40] @ d3ffc <__cxa_atexit@plt+0xc87d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ d4000 <__cxa_atexit@plt+0xc87d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b be6a0 <__cxa_atexit@plt+0xb2e78> │ │ │ │ + ldr r7, [pc, #20] @ d4004 <__cxa_atexit@plt+0xc87dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r2, r8, r4, lsl #6 │ │ │ │ + sbcseq lr, r9, r4, lsl r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, r8, ror #15 │ │ │ │ - ldrdeq r4, [r8], #124 @ 0x7c @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + sbcseq lr, r9, r8, ror #3 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d4054 <__cxa_atexit@plt+0xc882c> │ │ │ │ + ldr r3, [pc, #40] @ d4068 <__cxa_atexit@plt+0xc8840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ d406c <__cxa_atexit@plt+0xc8844> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b be6a0 <__cxa_atexit@plt+0xb2e78> │ │ │ │ + ldr r7, [pc, #20] @ d4070 <__cxa_atexit@plt+0xc8848> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + smlaleq r2, r8, r8, r2 │ │ │ │ + sbcseq lr, r9, r8, lsr #3 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d40cc <__cxa_atexit@plt+0xc88a4> │ │ │ │ + ldr lr, [pc, #72] @ d40e8 <__cxa_atexit@plt+0xc88c0> │ │ │ │ + ldr r0, [pc, #72] @ d40ec <__cxa_atexit@plt+0xc88c4> │ │ │ │ + ldr r1, [pc, #72] @ d40f0 <__cxa_atexit@plt+0xc88c8> │ │ │ │ + sub r8, r6, #10 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + mov sl, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + stmib r2, {r1, lr} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + b 17b39c <__cxa_atexit@plt+0x16fb74> │ │ │ │ + ldr r7, [pc, #32] @ d40f4 <__cxa_atexit@plt+0xc88cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrheq lr, [r9], #16 │ │ │ │ + sbcseq lr, r9, r0, lsr #3 │ │ │ │ + rsceq r2, r8, ip, ror r3 │ │ │ │ + sbcseq lr, r9, r8, lsr #3 │ │ │ │ + sbcseq lr, r9, r0, lsl #3 │ │ │ │ + andeq r0, r3, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ + mov r3, r9 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d1928 <__cxa_atexit@plt+0xc6100> │ │ │ │ - ldr r3, [pc, #176] @ d1938 <__cxa_atexit@plt+0xc6110> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - beq d18f8 <__cxa_atexit@plt+0xc60d0> │ │ │ │ - ldr r2, [pc, #160] @ d193c <__cxa_atexit@plt+0xc6114> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - tst sl, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq d1908 <__cxa_atexit@plt+0xc60e0> │ │ │ │ - ldr r1, [pc, #136] @ d1940 <__cxa_atexit@plt+0xc6118> │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - beq d1918 <__cxa_atexit@plt+0xc60f0> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r2, r2, r1 │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - and r3, r2, r3 │ │ │ │ - ldr r2, [pc, #96] @ d1944 <__cxa_atexit@plt+0xc611c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi d41dc <__cxa_atexit@plt+0xc89b4> │ │ │ │ + cmn sl, #1 │ │ │ │ + ble d413c <__cxa_atexit@plt+0xc8914> │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + cmp sl, r2 │ │ │ │ + bge d4148 <__cxa_atexit@plt+0xc8920> │ │ │ │ + add r7, r3, sl │ │ │ │ ldr r0, [r5] │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldrb r7, [r7, #8] │ │ │ │ bx r0 │ │ │ │ + ldr r2, [pc, #216] @ d421c <__cxa_atexit@plt+0xc89f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b d4150 <__cxa_atexit@plt+0xc8928> │ │ │ │ + ldr r2, [pc, #220] @ d422c <__cxa_atexit@plt+0xc8a04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + beq d4174 <__cxa_atexit@plt+0xc894c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne d4184 <__cxa_atexit@plt+0xc895c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d41d0 <__cxa_atexit@plt+0xc89a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc d41f0 <__cxa_atexit@plt+0xc89c8> │ │ │ │ + ldr r7, [pc, #132] @ d4220 <__cxa_atexit@plt+0xc89f8> │ │ │ │ + ldr r2, [pc, #132] @ d4224 <__cxa_atexit@plt+0xc89fc> │ │ │ │ + ldr r0, [pc, #132] @ d4228 <__cxa_atexit@plt+0xc8a00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r2, r1, #10 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 17b39c <__cxa_atexit@plt+0x16fb74> │ │ │ │ + ldr r7, [pc, #80] @ d4234 <__cxa_atexit@plt+0xc8a0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ d4230 <__cxa_atexit@plt+0xc8a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + mov r2, r8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + sbcseq lr, r9, ip, asr #1 │ │ │ │ + sbcseq lr, r9, r4, lsr #1 │ │ │ │ + rsceq r2, r8, r0, lsl #5 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + sbcseq lr, r9, r8, ror r0 │ │ │ │ + sbcseq lr, r9, ip, lsr #1 │ │ │ │ + sbcseq lr, r9, r4, asr #32 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne d4264 <__cxa_atexit@plt+0xc8a3c> │ │ │ │ + mov r8, r7 │ │ │ │ + b 17b39c <__cxa_atexit@plt+0x16fb74> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d42a8 <__cxa_atexit@plt+0xc8a80> │ │ │ │ + ldr r2, [pc, #92] @ d42d8 <__cxa_atexit@plt+0xc8ab0> │ │ │ │ + ldr r1, [pc, #92] @ d42dc <__cxa_atexit@plt+0xc8ab4> │ │ │ │ + ldr r0, [pc, #92] @ d42e0 <__cxa_atexit@plt+0xc8ab8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r8, r3, #10 │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 17b39c <__cxa_atexit@plt+0x16fb74> │ │ │ │ + ldr r2, [pc, #36] @ d42d4 <__cxa_atexit@plt+0xc8aac> │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, sl │ │ │ │ + mov r7, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq sp, r9, r4, asr #31 │ │ │ │ + sbcseq sp, r9, ip, ror #31 │ │ │ │ + sbcseq sp, r9, r4, asr #31 │ │ │ │ + rsceq r2, r8, r0, lsr #3 │ │ │ │ + smullseq sp, r9, r8, pc @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne d4310 <__cxa_atexit@plt+0xc8ae8> │ │ │ │ + mov r8, r7 │ │ │ │ + b 17b39c <__cxa_atexit@plt+0x16fb74> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d4354 <__cxa_atexit@plt+0xc8b2c> │ │ │ │ + ldr r2, [pc, #92] @ d4384 <__cxa_atexit@plt+0xc8b5c> │ │ │ │ + ldr r1, [pc, #92] @ d4388 <__cxa_atexit@plt+0xc8b60> │ │ │ │ + ldr r0, [pc, #92] @ d438c <__cxa_atexit@plt+0xc8b64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r8, r3, #10 │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 17b39c <__cxa_atexit@plt+0x16fb74> │ │ │ │ + ldr r2, [pc, #36] @ d4380 <__cxa_atexit@plt+0xc8b58> │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, sl │ │ │ │ + mov r7, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ + sbcseq sp, r9, r8, lsl pc │ │ │ │ + sbcseq sp, r9, r0, asr #30 │ │ │ │ + sbcseq sp, r9, r8, lsl pc │ │ │ │ + strdeq r2, [r8], #4 @ │ │ │ │ + ldrsheq sp, [r9], #236 @ 0xec │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d4414 <__cxa_atexit@plt+0xc8bec> │ │ │ │ + ldr r3, [pc, #112] @ d4424 <__cxa_atexit@plt+0xc8bfc> │ │ │ │ + str sl, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq d43f4 <__cxa_atexit@plt+0xc8bcc> │ │ │ │ + ldr r3, [pc, #92] @ d4428 <__cxa_atexit@plt+0xc8c00> │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + str r9, [r5] │ │ │ │ + beq d4404 <__cxa_atexit@plt+0xc8bdc> │ │ │ │ + ldr r7, [pc, #68] @ d442c <__cxa_atexit@plt+0xc8c04> │ │ │ │ + ldr sl, [sl, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b d4108 <__cxa_atexit@plt+0xc88e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d1948 <__cxa_atexit@plt+0xc6120> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d4430 <__cxa_atexit@plt+0xc8c08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - rsceq r4, r8, r4, lsl #15 │ │ │ │ - sbcseq r0, sl, ip, lsl #9 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + sbcseq sp, r9, r0, lsl #29 │ │ │ │ + sbcseq sp, r9, ip, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ d19c4 <__cxa_atexit@plt+0xc619c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #60] @ d4488 <__cxa_atexit@plt+0xc8c60> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq d19bc <__cxa_atexit@plt+0xc6194> │ │ │ │ - ldr r1, [pc, #76] @ d19c8 <__cxa_atexit@plt+0xc61a0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d19bc <__cxa_atexit@plt+0xc6194> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r2, r2, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - and r3, r2, r3 │ │ │ │ - ldr r2, [pc, #36] @ d19cc <__cxa_atexit@plt+0xc61a4> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + str r9, [r3] │ │ │ │ + beq d4480 <__cxa_atexit@plt+0xc8c58> │ │ │ │ + ldr r2, [pc, #32] @ d448c <__cxa_atexit@plt+0xc8c64> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b d4108 <__cxa_atexit@plt+0xc88e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq r4, r8, r0, asr #13 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + sbcseq sp, r9, r0, lsl #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d44b8 <__cxa_atexit@plt+0xc8c90> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b d4108 <__cxa_atexit@plt+0xc88e0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ d1a2c <__cxa_atexit@plt+0xc6204> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d1a24 <__cxa_atexit@plt+0xc61fc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - rsb r1, r3, #0 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - eor r3, r3, r1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - and r3, r2, r3 │ │ │ │ - ldr r2, [pc, #28] @ d1a30 <__cxa_atexit@plt+0xc6208> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + strb r7, [r5] │ │ │ │ + bcc d44f8 <__cxa_atexit@plt+0xc8cd0> │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ d4510 <__cxa_atexit@plt+0xc8ce8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r4, r8, r4, asr r6 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + ldr r3, [pc, #20] @ d4514 <__cxa_atexit@plt+0xc8cec> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r1, r8, r8, asr fp │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - rsb r1, r3, #0 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - and r3, r2, r3 │ │ │ │ - ldr r2, [pc, #16] @ d1a70 <__cxa_atexit@plt+0xc6248> │ │ │ │ - cmp r3, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d4554 <__cxa_atexit@plt+0xc8d2c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldrb r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #40] @ d456c <__cxa_atexit@plt+0xc8d44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, r8, lsl #12 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d1a94 <__cxa_atexit@plt+0xc626c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ + ldr r3, [pc, #20] @ d4570 <__cxa_atexit@plt+0xc8d48> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + strdeq r1, [r8], #172 @ 0xac @ │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + sbcseq sp, r9, r0, lsr #26 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b d43a0 <__cxa_atexit@plt+0xc8b78> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17d6ac <__cxa_atexit@plt+0x171e84> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d1b90 <__cxa_atexit@plt+0xc6368> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - stm sp, {r7, sl} │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - bne d1b6c <__cxa_atexit@plt+0xc6344> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r0, #15] │ │ │ │ - cmp r9, r7 │ │ │ │ - bhi d1b6c <__cxa_atexit@plt+0xc6344> │ │ │ │ - ldr r2, [r0, #3] │ │ │ │ - ldr r1, [r0, #7] │ │ │ │ - ldr r0, [r0, #11] │ │ │ │ - cmp r7, r9 │ │ │ │ - bls d1b1c <__cxa_atexit@plt+0xc62f4> │ │ │ │ - rsb lr, r7, #0 │ │ │ │ - eor r3, r7, lr │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r0 │ │ │ │ - bne d1b6c <__cxa_atexit@plt+0xc6344> │ │ │ │ - tst r7, r8 │ │ │ │ - moveq r1, r2 │ │ │ │ - mov r0, r1 │ │ │ │ - and r7, r1, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - str ip, [r5] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq d1ac0 <__cxa_atexit@plt+0xc6298> │ │ │ │ - b d1b6c <__cxa_atexit@plt+0xc6344> │ │ │ │ - cmp r8, r0 │ │ │ │ - bne d1b6c <__cxa_atexit@plt+0xc6344> │ │ │ │ - ldr r0, [pc, #160] @ d1bcc <__cxa_atexit@plt+0xc63a4> │ │ │ │ - str ip, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - sub r0, r5, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi d1ba8 <__cxa_atexit@plt+0xc6380> │ │ │ │ - ldr r7, [pc, #136] @ d1bd0 <__cxa_atexit@plt+0xc63a8> │ │ │ │ + b 17d5cc <__cxa_atexit@plt+0x171da4> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17bf3c <__cxa_atexit@plt+0x170714> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17bd7c <__cxa_atexit@plt+0x170554> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 181cc0 <__cxa_atexit@plt+0x176498> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 18177c <__cxa_atexit@plt+0x175f54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d4638 <__cxa_atexit@plt+0xc8e10> │ │ │ │ + ldr r2, [pc, #64] @ d4650 <__cxa_atexit@plt+0xc8e28> │ │ │ │ + ldr r1, [pc, #64] @ d4654 <__cxa_atexit@plt+0xc8e2c> │ │ │ │ + ldr r0, [pc, #64] @ d4658 <__cxa_atexit@plt+0xc8e30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #10 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 17e5d4 <__cxa_atexit@plt+0x172dac> │ │ │ │ + ldr r7, [pc, #28] @ d465c <__cxa_atexit@plt+0xc8e34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq d1b84 <__cxa_atexit@plt+0xc635c> │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - b d1ccc <__cxa_atexit@plt+0xc64a4> │ │ │ │ - ldr r7, [pc, #100] @ d1bd8 <__cxa_atexit@plt+0xc63b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + sbcseq sp, r9, r4, ror #25 │ │ │ │ + ldrheq sp, [r9], #204 @ 0xcc │ │ │ │ + rsceq r1, r8, ip, lsl #28 │ │ │ │ + sbcseq sp, r9, r8, asr #25 │ │ │ │ + sbcseq sp, r9, r4, lsr #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d46fc <__cxa_atexit@plt+0xc8ed4> │ │ │ │ + ldr r3, [pc, #164] @ d4728 <__cxa_atexit@plt+0xc8f00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq d46a0 <__cxa_atexit@plt+0xc8e78> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne d46b0 <__cxa_atexit@plt+0xc8e88> │ │ │ │ + mov r7, r8 │ │ │ │ + b 17e5d4 <__cxa_atexit@plt+0x172dac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ d1bdc <__cxa_atexit@plt+0xc63b4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d470c <__cxa_atexit@plt+0xc8ee4> │ │ │ │ + ldr r7, [pc, #108] @ d4734 <__cxa_atexit@plt+0xc8f0c> │ │ │ │ + ldr r3, [pc, #108] @ d4738 <__cxa_atexit@plt+0xc8f10> │ │ │ │ + ldr r1, [pc, #108] @ d473c <__cxa_atexit@plt+0xc8f14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r3, r2, #10 │ │ │ │ + str r8, [r6, #16] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17e5d4 <__cxa_atexit@plt+0x172dac> │ │ │ │ + ldr r7, [pc, #44] @ d4730 <__cxa_atexit@plt+0xc8f08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d1bd4 <__cxa_atexit@plt+0xc63ac> │ │ │ │ + ldr r7, [pc, #24] @ d472c <__cxa_atexit@plt+0xc8f04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov r8, sl │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - sbcseq r0, sl, r4, lsl #4 │ │ │ │ - strhteq r4, [r8], #68 @ 0x44 │ │ │ │ - sbcseq r0, sl, r4, lsr #4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d1c28 <__cxa_atexit@plt+0xc6400> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d1c48 <__cxa_atexit@plt+0xc6420> │ │ │ │ - ldr r7, [pc, #72] @ d1c5c <__cxa_atexit@plt+0xc6434> │ │ │ │ - tst r9, #3 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrsheq sp, [r9], #176 @ 0xb0 │ │ │ │ + sbcseq sp, r9, ip, lsl ip │ │ │ │ + sbcseq sp, r9, ip, lsr #24 │ │ │ │ + sbcseq sp, r9, r4, lsl #24 │ │ │ │ + rsceq r1, r8, r4, asr sp │ │ │ │ + sbcseq sp, r9, r8, asr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne d476c <__cxa_atexit@plt+0xc8f44> │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17e5d4 <__cxa_atexit@plt+0x172dac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d47b4 <__cxa_atexit@plt+0xc8f8c> │ │ │ │ + ldr r7, [pc, #84] @ d47d8 <__cxa_atexit@plt+0xc8fb0> │ │ │ │ + ldr r1, [pc, #84] @ d47dc <__cxa_atexit@plt+0xc8fb4> │ │ │ │ + ldr r0, [pc, #84] @ d47e0 <__cxa_atexit@plt+0xc8fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9, sl} │ │ │ │ - beq d1c3c <__cxa_atexit@plt+0xc6414> │ │ │ │ - mov r7, r9 │ │ │ │ - b d1ccc <__cxa_atexit@plt+0xc64a4> │ │ │ │ - ldr r7, [pc, #52] @ d1c64 <__cxa_atexit@plt+0xc643c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d1c60 <__cxa_atexit@plt+0xc6438> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + sub r8, r2, #10 │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 17e5d4 <__cxa_atexit@plt+0x172dac> │ │ │ │ + ldr r7, [pc, #24] @ d47d4 <__cxa_atexit@plt+0xc8fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - sbcseq r0, sl, r0, ror r1 │ │ │ │ - strdeq r4, [r8], #56 @ 0x38 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + sbcseq sp, r9, r8, asr #22 │ │ │ │ + sbcseq sp, r9, r0, ror fp │ │ │ │ + sbcseq sp, r9, r8, asr #22 │ │ │ │ + smlaleq r1, r8, r8, ip │ │ │ │ + sbcseq sp, r9, r4, lsr fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d1cac <__cxa_atexit@plt+0xc6484> │ │ │ │ - ldr r7, [pc, #52] @ d1cbc <__cxa_atexit@plt+0xc6494> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d4860 <__cxa_atexit@plt+0xc9038> │ │ │ │ + ldr r7, [pc, #104] @ d4870 <__cxa_atexit@plt+0xc9048> │ │ │ │ + mov r3, r5 │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq d1ca0 <__cxa_atexit@plt+0xc6478> │ │ │ │ - mov r7, r9 │ │ │ │ - b d1ccc <__cxa_atexit@plt+0xc64a4> │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + beq d484c <__cxa_atexit@plt+0xc9024> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d485c <__cxa_atexit@plt+0xc9034> │ │ │ │ + ldr r1, [pc, #68] @ d4878 <__cxa_atexit@plt+0xc9050> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d1cc0 <__cxa_atexit@plt+0xc6498> │ │ │ │ + b d4670 <__cxa_atexit@plt+0xc8e48> │ │ │ │ + ldr r7, [pc, #12] @ d4874 <__cxa_atexit@plt+0xc904c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r0, sl, r0, lsl r1 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + sbcseq sp, r9, r0, asr #21 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + sbcseq sp, r9, r0, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d48b4 <__cxa_atexit@plt+0xc908c> │ │ │ │ + ldr r2, [pc, #32] @ d48c0 <__cxa_atexit@plt+0xc9098> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b d4670 <__cxa_atexit@plt+0xc8e48> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq d1cfc <__cxa_atexit@plt+0xc64d4> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne d1d50 <__cxa_atexit@plt+0xc6528> │ │ │ │ - ldr r7, [pc, #212] @ d1dc4 <__cxa_atexit@plt+0xc659c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4908 <__cxa_atexit@plt+0xc90e0> │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #28] @ d4914 <__cxa_atexit@plt+0xc90ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #188] @ d1dc0 <__cxa_atexit@plt+0xc6598> │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r1, r8, r0, ror sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d4968 <__cxa_atexit@plt+0xc9140> │ │ │ │ + ldr r2, [pc, #64] @ d4980 <__cxa_atexit@plt+0xc9158> │ │ │ │ + ldr r1, [pc, #64] @ d4984 <__cxa_atexit@plt+0xc915c> │ │ │ │ + ldr r0, [pc, #64] @ d4988 <__cxa_atexit@plt+0xc9160> │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq d1d84 <__cxa_atexit@plt+0xc655c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d1d8c <__cxa_atexit@plt+0xc6564> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d1da8 <__cxa_atexit@plt+0xc6580> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - tst r1, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - moveq r1, #3 │ │ │ │ - ldr r7, [r1, r7] │ │ │ │ - b d1d24 <__cxa_atexit@plt+0xc64fc> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr lr, [pc, #84] @ d1dbc <__cxa_atexit@plt+0xc6594> │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d1d84 <__cxa_atexit@plt+0xc655c> │ │ │ │ - b d1e44 <__cxa_atexit@plt+0xc661c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne d1da8 <__cxa_atexit@plt+0xc6580> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #24] @ d1dc8 <__cxa_atexit@plt+0xc65a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - rsceq r4, r8, ip, lsr r3 │ │ │ │ - rsceq r4, r8, r8, ror r2 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d1e0c <__cxa_atexit@plt+0xc65e4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d1e24 <__cxa_atexit@plt+0xc65fc> │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - tst r1, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - moveq r1, #3 │ │ │ │ - ldr r3, [r3, r1] │ │ │ │ - b d1de0 <__cxa_atexit@plt+0xc65b8> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne d1e24 <__cxa_atexit@plt+0xc65fc> │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r7, [pc, #12] @ d1e38 <__cxa_atexit@plt+0xc6610> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - strdeq r4, [r8], #28 @ │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne d1e60 <__cxa_atexit@plt+0xc6638> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - cmp r9, r3 │ │ │ │ - bls d1e74 <__cxa_atexit@plt+0xc664c> │ │ │ │ - ldr r7, [pc, #220] @ d1f44 <__cxa_atexit@plt+0xc671c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #10 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 17979c <__cxa_atexit@plt+0x16df74> │ │ │ │ + ldr r7, [pc, #28] @ d498c <__cxa_atexit@plt+0xc9164> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r8, [r1, #12]! │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr sl, [r1, #-4] │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ - cmp r3, r9 │ │ │ │ - bls d1ed0 <__cxa_atexit@plt+0xc66a8> │ │ │ │ - rsb r0, r3, #0 │ │ │ │ - eor r0, r3, r0 │ │ │ │ - and r0, r2, r0 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne d1e60 <__cxa_atexit@plt+0xc6638> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - tst r2, r3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - strne ip, [r5, #20] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - streq lr, [r5, #20] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - b d1a94 <__cxa_atexit@plt+0xc626c> │ │ │ │ - cmp r2, r7 │ │ │ │ - bne d1e60 <__cxa_atexit@plt+0xc6638> │ │ │ │ - ldr r1, [pc, #88] @ d1f38 <__cxa_atexit@plt+0xc6710> │ │ │ │ - sub r0, r5, #24 │ │ │ │ - cmp fp, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str ip, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - bhi d1f20 <__cxa_atexit@plt+0xc66f8> │ │ │ │ - ldr r0, [pc, #64] @ d1f3c <__cxa_atexit@plt+0xc6714> │ │ │ │ - tst sl, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl, lr} │ │ │ │ - beq d1f14 <__cxa_atexit@plt+0xc66ec> │ │ │ │ - mov r7, sl │ │ │ │ - b d1ccc <__cxa_atexit@plt+0xc64a4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + sbcseq sp, r9, r8, lsl sl │ │ │ │ + ldrsheq sp, [r9], #144 @ 0x90 │ │ │ │ + ldrdeq r1, [r8], #172 @ 0xac @ │ │ │ │ + ldrsheq sp, [r9], #156 @ 0x9c │ │ │ │ + ldrsbeq sp, [r9], #152 @ 0x98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d4a2c <__cxa_atexit@plt+0xc9204> │ │ │ │ + ldr r3, [pc, #164] @ d4a58 <__cxa_atexit@plt+0xc9230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq d49d0 <__cxa_atexit@plt+0xc91a8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne d49e0 <__cxa_atexit@plt+0xc91b8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 17979c <__cxa_atexit@plt+0x16df74> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d1f40 <__cxa_atexit@plt+0xc6718> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d4a3c <__cxa_atexit@plt+0xc9214> │ │ │ │ + ldr r7, [pc, #108] @ d4a64 <__cxa_atexit@plt+0xc923c> │ │ │ │ + ldr r3, [pc, #108] @ d4a68 <__cxa_atexit@plt+0xc9240> │ │ │ │ + ldr r1, [pc, #108] @ d4a6c <__cxa_atexit@plt+0xc9244> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r3, r2, #10 │ │ │ │ + str r8, [r6, #16] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17979c <__cxa_atexit@plt+0x16df74> │ │ │ │ + ldr r7, [pc, #44] @ d4a60 <__cxa_atexit@plt+0xc9238> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - smullseq pc, r9, r8, lr @ │ │ │ │ - rsceq r4, r8, r0, asr #3 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d1f7c <__cxa_atexit@plt+0xc6754> │ │ │ │ - ldr r7, [pc, #52] @ d1f98 <__cxa_atexit@plt+0xc6770> │ │ │ │ + ldr r7, [pc, #24] @ d4a5c <__cxa_atexit@plt+0xc9234> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq d1f90 <__cxa_atexit@plt+0xc6768> │ │ │ │ - b d1ccc <__cxa_atexit@plt+0xc64a4> │ │ │ │ - ldr r7, [pc, #24] @ d1f9c <__cxa_atexit@plt+0xc6774> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - rsceq r4, r8, r4, lsr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1fd0 <__cxa_atexit@plt+0xc67a8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ d1fd8 <__cxa_atexit@plt+0xc67b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, r8, lsr r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + sbcseq sp, r9, r4, lsr #18 │ │ │ │ + sbcseq sp, r9, r0, asr r9 │ │ │ │ + sbcseq sp, r9, r0, ror #18 │ │ │ │ + sbcseq sp, r9, r8, lsr r9 │ │ │ │ + rsceq r1, r8, r4, lsr #20 │ │ │ │ + ldrsheq sp, [r9], #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne d4a9c <__cxa_atexit@plt+0xc9274> │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17979c <__cxa_atexit@plt+0x16df74> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d2044 <__cxa_atexit@plt+0xc681c> │ │ │ │ - ldr r7, [pc, #108] @ d2070 <__cxa_atexit@plt+0xc6848> │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d4ae4 <__cxa_atexit@plt+0xc92bc> │ │ │ │ + ldr r7, [pc, #84] @ d4b08 <__cxa_atexit@plt+0xc92e0> │ │ │ │ + ldr r1, [pc, #84] @ d4b0c <__cxa_atexit@plt+0xc92e4> │ │ │ │ + ldr r0, [pc, #84] @ d4b10 <__cxa_atexit@plt+0xc92e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi d205c <__cxa_atexit@plt+0xc6834> │ │ │ │ - ldr r7, [pc, #84] @ d2074 <__cxa_atexit@plt+0xc684c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + sub r8, r2, #10 │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 17979c <__cxa_atexit@plt+0x16df74> │ │ │ │ + ldr r7, [pc, #24] @ d4b04 <__cxa_atexit@plt+0xc92dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq sp, r9, ip, ror r8 │ │ │ │ + sbcseq sp, r9, r4, lsr #17 │ │ │ │ + sbcseq sp, r9, ip, ror r8 │ │ │ │ + rsceq r1, r8, r8, ror #18 │ │ │ │ + sbcseq sp, r9, r8, ror #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d4ba4 <__cxa_atexit@plt+0xc937c> │ │ │ │ + ldr r7, [pc, #156] @ d4bd4 <__cxa_atexit@plt+0xc93ac> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r3, r9, sl} │ │ │ │ - beq d2038 <__cxa_atexit@plt+0xc6810> │ │ │ │ - mov r7, r9 │ │ │ │ - b d1ccc <__cxa_atexit@plt+0xc64a4> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + beq d4b90 <__cxa_atexit@plt+0xc9368> │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r7, [r1, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d4ba0 <__cxa_atexit@plt+0xc9378> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + cmp r0, r3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + bcc d4bb4 <__cxa_atexit@plt+0xc938c> │ │ │ │ + ldr r7, [pc, #108] @ d4be0 <__cxa_atexit@plt+0xc93b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldrb r7, [r1, #8] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ d207c <__cxa_atexit@plt+0xc6854> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d2078 <__cxa_atexit@plt+0xc6850> │ │ │ │ + b d49a0 <__cxa_atexit@plt+0xc9178> │ │ │ │ + ldr r7, [pc, #48] @ d4bdc <__cxa_atexit@plt+0xc93b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - sbcseq pc, r9, ip, asr sp @ │ │ │ │ - sbcseq pc, r9, r8, ror sp @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d211c <__cxa_atexit@plt+0xc68f4> │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d20e0 <__cxa_atexit@plt+0xc68b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d20ec <__cxa_atexit@plt+0xc68c4> │ │ │ │ - ldr r1, [pc, #68] @ d20fc <__cxa_atexit@plt+0xc68d4> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #48] @ d2100 <__cxa_atexit@plt+0xc68d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ + ldr r6, [pc, #28] @ d4bd8 <__cxa_atexit@plt+0xc93b0> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + sbcseq sp, r9, r0, ror #15 │ │ │ │ + rsceq r1, r8, ip, asr #9 │ │ │ │ + smullseq sp, r9, ip, r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d4c3c <__cxa_atexit@plt+0xc9414> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r7, [r5] │ │ │ │ + cmp r1, r3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + bcc d4c48 <__cxa_atexit@plt+0xc9420> │ │ │ │ + ldr r7, [pc, #72] @ d4c68 <__cxa_atexit@plt+0xc9440> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldrb r7, [r2, #8] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b d49a0 <__cxa_atexit@plt+0xc9178> │ │ │ │ + ldr r6, [pc, #20] @ d4c64 <__cxa_atexit@plt+0xc943c> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r1, r8, r0, lsr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc d4cb0 <__cxa_atexit@plt+0xc9488> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #44] @ d4cc8 <__cxa_atexit@plt+0xc94a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldrb r7, [r7, #8] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r8, ip, lsr pc │ │ │ │ - rsceq r3, r8, r0, asr #30 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #20] @ d4ccc <__cxa_atexit@plt+0xc94a4> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + rsceq r1, r8, r4, lsr #7 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - str r9, [sp, #12] │ │ │ │ - bhi d224c <__cxa_atexit@plt+0xc6a24> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [pc, #304] @ d226c <__cxa_atexit@plt+0xc6a44> │ │ │ │ - add r9, r6, #28 │ │ │ │ - mvn r1, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r8 │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - cmp lr, r9 │ │ │ │ - bcc d2238 <__cxa_atexit@plt+0xc6a10> │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r5, [r3] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq d21fc <__cxa_atexit@plt+0xc69d4> │ │ │ │ - lsr ip, r5, #1 │ │ │ │ - mvn r8, r1, lsl ip │ │ │ │ - tst r0, r8 │ │ │ │ - beq d219c <__cxa_atexit@plt+0xc6974> │ │ │ │ - tst r8, r0, lsr ip │ │ │ │ - bne d21b8 <__cxa_atexit@plt+0xc6990> │ │ │ │ - cmp r5, #2 │ │ │ │ - mov r5, ip │ │ │ │ - str ip, [r3] │ │ │ │ - bcs d2170 <__cxa_atexit@plt+0xc6948> │ │ │ │ - b d21fc <__cxa_atexit@plt+0xc69d4> │ │ │ │ - lsr r0, r0, ip │ │ │ │ - cmp r5, #1 │ │ │ │ - add r2, ip, r2 │ │ │ │ - mov r5, ip │ │ │ │ - str ip, [r3] │ │ │ │ - bhi d2170 <__cxa_atexit@plt+0xc6948> │ │ │ │ - b d21fc <__cxa_atexit@plt+0xc69d4> │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r5, sl │ │ │ │ - str r2, [r3] │ │ │ │ - str ip, [r5], #-20 @ 0xffffffec │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r0, ip} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r3, sl │ │ │ │ - cmp fp, r5 │ │ │ │ - bls d2158 <__cxa_atexit@plt+0xc6930> │ │ │ │ - mov r3, sl │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r6 │ │ │ │ - mov sl, r0 │ │ │ │ - b d2250 <__cxa_atexit@plt+0xc6a28> │ │ │ │ - ldr r5, [pc, #108] @ d2270 <__cxa_atexit@plt+0xc6a48> │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - ldr r5, [pc, #96] @ d2274 <__cxa_atexit@plt+0xc6a4c> │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - stm lr, {r2, r5, r6} │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - sub r7, r9, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldm sp, {r8, sl} │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - b d2250 <__cxa_atexit@plt+0xc6a28> │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [pc, #32] @ d2278 <__cxa_atexit@plt+0xc6a50> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r3, {r6, sl} │ │ │ │ - b d222c <__cxa_atexit@plt+0xc6a04> │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - rsceq r3, r8, r8, asr #31 │ │ │ │ - sbcseq pc, r9, ip, ror #22 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [pc, #20] @ d22b0 <__cxa_atexit@plt+0xc6a88> │ │ │ │ - lsr sl, r3, r2 │ │ │ │ - add r8, r1, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r7} │ │ │ │ - b d211c <__cxa_atexit@plt+0xc68f4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d2304 <__cxa_atexit@plt+0xc6adc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ d2310 <__cxa_atexit@plt+0xc6ae8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc d4d20 <__cxa_atexit@plt+0xc94f8> │ │ │ │ + ldr r2, [pc, #64] @ d4d38 <__cxa_atexit@plt+0xc9510> │ │ │ │ + ldr r1, [pc, #64] @ d4d3c <__cxa_atexit@plt+0xc9514> │ │ │ │ + ldr r0, [pc, #64] @ d4d40 <__cxa_atexit@plt+0xc9518> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #10 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 17e33c <__cxa_atexit@plt+0x172b14> │ │ │ │ + ldr r7, [pc, #28] @ d4d44 <__cxa_atexit@plt+0xc951c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r8, r0, lsl pc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bx r0 │ │ │ │ + sbcseq sp, r9, r4, asr #13 │ │ │ │ + smullseq sp, r9, ip, r6 │ │ │ │ + rsceq r1, r8, r4, lsr #14 │ │ │ │ + sbcseq sp, r9, r8, lsr #13 │ │ │ │ + sbcseq sp, r9, r4, lsl #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d2358 <__cxa_atexit@plt+0xc6b30> │ │ │ │ - ldr r7, [pc, #52] @ d2368 <__cxa_atexit@plt+0xc6b40> │ │ │ │ - tst r9, #3 │ │ │ │ + bhi d4de4 <__cxa_atexit@plt+0xc95bc> │ │ │ │ + ldr r3, [pc, #164] @ d4e10 <__cxa_atexit@plt+0xc95e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq d4d88 <__cxa_atexit@plt+0xc9560> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne d4d98 <__cxa_atexit@plt+0xc9570> │ │ │ │ + mov r7, r8 │ │ │ │ + b 17e33c <__cxa_atexit@plt+0x172b14> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d4df4 <__cxa_atexit@plt+0xc95cc> │ │ │ │ + ldr r7, [pc, #108] @ d4e1c <__cxa_atexit@plt+0xc95f4> │ │ │ │ + ldr r3, [pc, #108] @ d4e20 <__cxa_atexit@plt+0xc95f8> │ │ │ │ + ldr r1, [pc, #108] @ d4e24 <__cxa_atexit@plt+0xc95fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r3, r2, #10 │ │ │ │ + str r8, [r6, #16] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17e33c <__cxa_atexit@plt+0x172b14> │ │ │ │ + ldr r7, [pc, #44] @ d4e18 <__cxa_atexit@plt+0xc95f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq d234c <__cxa_atexit@plt+0xc6b24> │ │ │ │ - mov r7, r9 │ │ │ │ - b d2378 <__cxa_atexit@plt+0xc6b50> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d236c <__cxa_atexit@plt+0xc6b44> │ │ │ │ + ldr r7, [pc, #24] @ d4e14 <__cxa_atexit@plt+0xc95ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq pc, r9, r0, ror sl @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [pc, #220] @ d2460 <__cxa_atexit@plt+0xc6c38> │ │ │ │ - ldr r8, [pc, #220] @ d2464 <__cxa_atexit@plt+0xc6c3c> │ │ │ │ - mov lr, r5 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - mov r1, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r2, lr, r1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq d2424 <__cxa_atexit@plt+0xc6bfc> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d2408 <__cxa_atexit@plt+0xc6be0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - mov r5, lr │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str r0, [r5, r1]! │ │ │ │ - add r0, sl, r1 │ │ │ │ - cmp fp, r0 │ │ │ │ - stmdb r5, {r6, r7, ip} │ │ │ │ - bhi d2440 <__cxa_atexit@plt+0xc6c18> │ │ │ │ - sub r1, r1, #20 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrsbeq sp, [r9], #80 @ 0x50 │ │ │ │ + ldrsheq sp, [r9], #92 @ 0x5c │ │ │ │ + sbcseq sp, r9, ip, lsl #12 │ │ │ │ + sbcseq sp, r9, r4, ror #11 │ │ │ │ + rsceq r1, r8, ip, ror #12 │ │ │ │ + sbcseq sp, r9, r8, lsr #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne d4e54 <__cxa_atexit@plt+0xc962c> │ │ │ │ mov r7, r3 │ │ │ │ - tst r3, #3 │ │ │ │ - str r8, [r2, #-20] @ 0xffffffec │ │ │ │ - str r9, [r2, #-16] │ │ │ │ - bne d2398 <__cxa_atexit@plt+0xc6b70> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r6, [sp] │ │ │ │ - add r5, lr, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17e33c <__cxa_atexit@plt+0x172b14> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d4e9c <__cxa_atexit@plt+0xc9674> │ │ │ │ + ldr r7, [pc, #84] @ d4ec0 <__cxa_atexit@plt+0xc9698> │ │ │ │ + ldr r1, [pc, #84] @ d4ec4 <__cxa_atexit@plt+0xc969c> │ │ │ │ + ldr r0, [pc, #84] @ d4ec8 <__cxa_atexit@plt+0xc96a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + sub r8, r2, #10 │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #92] @ d246c <__cxa_atexit@plt+0xc6c44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r6, [sp] │ │ │ │ - add r7, r7, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r2, #4]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - b d211c <__cxa_atexit@plt+0xc68f4> │ │ │ │ - ldr r7, [pc, #32] @ d2468 <__cxa_atexit@plt+0xc6c40> │ │ │ │ + b 17e33c <__cxa_atexit@plt+0x172b14> │ │ │ │ + ldr r7, [pc, #24] @ d4ebc <__cxa_atexit@plt+0xc9694> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, r9 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r2, #12 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xffffffdc │ │ │ │ - sbcseq pc, r9, r0, lsl #19 │ │ │ │ - ldrdeq r3, [r8], #216 @ 0xd8 @ │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ d24d8 <__cxa_atexit@plt+0xc6cb0> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi d24c8 <__cxa_atexit@plt+0xc6ca0> │ │ │ │ - ldr r7, [pc, #56] @ d24dc <__cxa_atexit@plt+0xc6cb4> │ │ │ │ + sbcseq sp, r9, r8, lsr #10 │ │ │ │ + sbcseq sp, r9, r0, asr r5 │ │ │ │ + sbcseq sp, r9, r8, lsr #10 │ │ │ │ + strhteq r1, [r8], #80 @ 0x50 │ │ │ │ + sbcseq sp, r9, r4, lsl r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d4f48 <__cxa_atexit@plt+0xc9720> │ │ │ │ + ldr r7, [pc, #104] @ d4f58 <__cxa_atexit@plt+0xc9730> │ │ │ │ + mov r3, r5 │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq d24bc <__cxa_atexit@plt+0xc6c94> │ │ │ │ - mov r7, r9 │ │ │ │ - b d2378 <__cxa_atexit@plt+0xc6b50> │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + beq d4f34 <__cxa_atexit@plt+0xc970c> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d4f44 <__cxa_atexit@plt+0xc971c> │ │ │ │ + ldr r1, [pc, #68] @ d4f60 <__cxa_atexit@plt+0xc9738> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d24e0 <__cxa_atexit@plt+0xc6cb8> │ │ │ │ + b d4d58 <__cxa_atexit@plt+0xc9530> │ │ │ │ + ldr r7, [pc, #12] @ d4f5c <__cxa_atexit@plt+0xc9734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - sbcseq pc, r9, r0, lsl #18 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + sbcseq sp, r9, r0, lsr #9 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + sbcseq sp, r9, r0, lsl #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d4f9c <__cxa_atexit@plt+0xc9774> │ │ │ │ + ldr r2, [pc, #32] @ d4fa8 <__cxa_atexit@plt+0xc9780> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b d4d58 <__cxa_atexit@plt+0xc9530> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d4ff0 <__cxa_atexit@plt+0xc97c8> │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r3, #9 │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #28] @ d4ffc <__cxa_atexit@plt+0xc97d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r1, r8, r8, lsl #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d2534 <__cxa_atexit@plt+0xc6d0c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #52] @ d2540 <__cxa_atexit@plt+0xc6d18> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc d5050 <__cxa_atexit@plt+0xc9828> │ │ │ │ + ldr r2, [pc, #64] @ d5068 <__cxa_atexit@plt+0xc9840> │ │ │ │ + ldr r1, [pc, #64] @ d506c <__cxa_atexit@plt+0xc9844> │ │ │ │ + ldr r0, [pc, #64] @ d5070 <__cxa_atexit@plt+0xc9848> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #10 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 179a88 <__cxa_atexit@plt+0x16e260> │ │ │ │ + ldr r7, [pc, #28] @ d5074 <__cxa_atexit@plt+0xc984c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r8, r0, ror #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bx r0 │ │ │ │ + ldrsheq sp, [r9], #56 @ 0x38 │ │ │ │ + ldrsbeq sp, [r9], #48 @ 0x30 │ │ │ │ + strdeq r1, [r8], #52 @ 0x34 @ │ │ │ │ + ldrsbeq sp, [r9], #60 @ 0x3c │ │ │ │ + ldrheq sp, [r9], #56 @ 0x38 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d25ec <__cxa_atexit@plt+0xc6dc4> │ │ │ │ - ldr r3, [pc, #176] @ d2614 <__cxa_atexit@plt+0xc6dec> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq d25cc <__cxa_atexit@plt+0xc6da4> │ │ │ │ - ldr r3, [pc, #160] @ d2618 <__cxa_atexit@plt+0xc6df0> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ + bhi d5114 <__cxa_atexit@plt+0xc98ec> │ │ │ │ + ldr r3, [pc, #164] @ d5140 <__cxa_atexit@plt+0xc9918> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq d25dc <__cxa_atexit@plt+0xc6db4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d25fc <__cxa_atexit@plt+0xc6dd4> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - eor r7, r7, r2 │ │ │ │ - clz r7, r7 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r7, r2, r7 │ │ │ │ - ldr r2, [pc, #104] @ d2620 <__cxa_atexit@plt+0xc6df8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq d50b8 <__cxa_atexit@plt+0xc9890> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne d50c8 <__cxa_atexit@plt+0xc98a0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 179a88 <__cxa_atexit@plt+0x16e260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d5124 <__cxa_atexit@plt+0xc98fc> │ │ │ │ + ldr r7, [pc, #108] @ d514c <__cxa_atexit@plt+0xc9924> │ │ │ │ + ldr r3, [pc, #108] @ d5150 <__cxa_atexit@plt+0xc9928> │ │ │ │ + ldr r1, [pc, #108] @ d5154 <__cxa_atexit@plt+0xc992c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r3, r2, #10 │ │ │ │ + str r8, [r6, #16] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 179a88 <__cxa_atexit@plt+0x16e260> │ │ │ │ + ldr r7, [pc, #44] @ d5148 <__cxa_atexit@plt+0xc9920> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ d261c <__cxa_atexit@plt+0xc6df4> │ │ │ │ + ldr r7, [pc, #24] @ d5144 <__cxa_atexit@plt+0xc991c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + sbcseq sp, r9, r4, lsl #6 │ │ │ │ + sbcseq sp, r9, r0, lsr r3 │ │ │ │ + sbcseq sp, r9, r0, asr #6 │ │ │ │ + sbcseq sp, r9, r8, lsl r3 │ │ │ │ + rsceq r1, r8, ip, lsr r3 │ │ │ │ + ldrsbeq sp, [r9], #44 @ 0x2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne d5184 <__cxa_atexit@plt+0xc995c> │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 179a88 <__cxa_atexit@plt+0x16e260> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d51cc <__cxa_atexit@plt+0xc99a4> │ │ │ │ + ldr r7, [pc, #84] @ d51f0 <__cxa_atexit@plt+0xc99c8> │ │ │ │ + ldr r1, [pc, #84] @ d51f4 <__cxa_atexit@plt+0xc99cc> │ │ │ │ + ldr r0, [pc, #84] @ d51f8 <__cxa_atexit@plt+0xc99d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + sub r8, r2, #10 │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 179a88 <__cxa_atexit@plt+0x16e260> │ │ │ │ + ldr r7, [pc, #24] @ d51ec <__cxa_atexit@plt+0xc99c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq sp, r9, ip, asr r2 │ │ │ │ + sbcseq sp, r9, r4, lsl #5 │ │ │ │ + sbcseq sp, r9, ip, asr r2 │ │ │ │ + rsceq r1, r8, r0, lsl #5 │ │ │ │ + sbcseq sp, r9, r8, asr #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d5290 <__cxa_atexit@plt+0xc9a68> │ │ │ │ + ldr r7, [pc, #160] @ d52c0 <__cxa_atexit@plt+0xc9a98> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + beq d527c <__cxa_atexit@plt+0xc9a54> │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r7, [r1, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d528c <__cxa_atexit@plt+0xc9a64> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + bcc d52a0 <__cxa_atexit@plt+0xc9a78> │ │ │ │ + ldr r3, [pc, #112] @ d52cc <__cxa_atexit@plt+0xc9aa4> │ │ │ │ + add r7, r1, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + ldrb r7, [r7, #7] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - sbcseq pc, r9, r0, ror #15 │ │ │ │ - rsceq r3, r8, r8, asr sl │ │ │ │ + bx r0 │ │ │ │ + b d5088 <__cxa_atexit@plt+0xc9860> │ │ │ │ + ldr r7, [pc, #48] @ d52c8 <__cxa_atexit@plt+0xc9aa0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ d52c4 <__cxa_atexit@plt+0xc9a9c> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrheq sp, [r9], #28 │ │ │ │ + rsceq r0, r8, r0, ror #27 │ │ │ │ + sbcseq sp, r9, r8, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ d26a4 <__cxa_atexit@plt+0xc6e7c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq d268c <__cxa_atexit@plt+0xc6e64> │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d532c <__cxa_atexit@plt+0xc9b04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ + str r7, [r5] │ │ │ │ cmp r1, r3 │ │ │ │ - bcc d2694 <__cxa_atexit@plt+0xc6e6c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - eor r7, r7, r2 │ │ │ │ - clz r7, r7 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r7, r2, r7 │ │ │ │ - ldr r2, [pc, #48] @ d26a8 <__cxa_atexit@plt+0xc6e80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + bcc d5338 <__cxa_atexit@plt+0xc9b10> │ │ │ │ + ldr r1, [pc, #76] @ d5358 <__cxa_atexit@plt+0xc9b30> │ │ │ │ + add r7, r2, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ + str r1, [r6, #4] │ │ │ │ + ldrb r7, [r7, #7] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b d5088 <__cxa_atexit@plt+0xc9860> │ │ │ │ + ldr r6, [pc, #20] @ d5354 <__cxa_atexit@plt+0xc9b2c> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - smlaleq r3, r8, r8, r9 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r0, r8, r0, lsr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d26f8 <__cxa_atexit@plt+0xc6ed0> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc d53a4 <__cxa_atexit@plt+0xc9b7c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - eor r7, r7, r2 │ │ │ │ - clz r7, r7 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r7, r2, r7 │ │ │ │ - ldr r2, [pc, #24] @ d2704 <__cxa_atexit@plt+0xc6edc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r1, [pc, #48] @ d53bc <__cxa_atexit@plt+0xc9b94> │ │ │ │ + add r7, r7, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldrb r7, [r7, #7] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d53c0 <__cxa_atexit@plt+0xc9b98> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + strhteq r0, [r8], #192 @ 0xc0 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 17a8c8 <__cxa_atexit@plt+0x16f0a0> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d5448 <__cxa_atexit@plt+0xc9c20> │ │ │ │ + ldr r0, [pc, #96] @ d5450 <__cxa_atexit@plt+0xc9c28> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + ldr r0, [pc, #80] @ d5454 <__cxa_atexit@plt+0xc9c2c> │ │ │ │ + tst r2, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r1, {r0, r7} │ │ │ │ + beq d5438 <__cxa_atexit@plt+0xc9c10> │ │ │ │ + ldr lr, [pc, #64] @ d5458 <__cxa_atexit@plt+0xc9c30> │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strdeq r0, [r8], #176 @ 0xb0 @ │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #16] @ d5488 <__cxa_atexit@plt+0xc9c60> │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d54d0 <__cxa_atexit@plt+0xc9ca8> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #28] @ d54dc <__cxa_atexit@plt+0xc9cb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r8, r4, lsr #18 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + rsceq r0, r8, r8, lsr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ - sub r7, r2, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - bhi d27ec <__cxa_atexit@plt+0xc6fc4> │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d2798 <__cxa_atexit@plt+0xc6f70> │ │ │ │ - ldr r2, [pc, #204] @ d2824 <__cxa_atexit@plt+0xc6ffc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq d27d4 <__cxa_atexit@plt+0xc6fac> │ │ │ │ - ldr r2, [pc, #172] @ d2828 <__cxa_atexit@plt+0xc7000> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d27e4 <__cxa_atexit@plt+0xc6fbc> │ │ │ │ - b d2960 <__cxa_atexit@plt+0xc7138> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d5530 <__cxa_atexit@plt+0xc9d08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d2800 <__cxa_atexit@plt+0xc6fd8> │ │ │ │ - ldr r7, [pc, #128] @ d2830 <__cxa_atexit@plt+0xc7008> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - ldr r7, [pc, #116] @ d2834 <__cxa_atexit@plt+0xc700c> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d5538 <__cxa_atexit@plt+0xc9d10> │ │ │ │ + ldr r1, [pc, #64] @ d5554 <__cxa_atexit@plt+0xc9d2c> │ │ │ │ + ldr r0, [pc, #64] @ d5558 <__cxa_atexit@plt+0xc9d30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b e44d0 <__cxa_atexit@plt+0xd8ca8> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + b d5540 <__cxa_atexit@plt+0xc9d18> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ d5550 <__cxa_atexit@plt+0xc9d28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + sbcseq ip, r9, r8, lsl pc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d5578 <__cxa_atexit@plt+0xc9d50> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d5598 <__cxa_atexit@plt+0xc9d70> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + rsceq r0, r8, ip, asr #21 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b cf708 <__cxa_atexit@plt+0xc3ee0> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b cd824 <__cxa_atexit@plt+0xc1ffc> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d5730 <__cxa_atexit@plt+0xc9f08> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt d56f8 <__cxa_atexit@plt+0xc9ed0> │ │ │ │ + ldr r0, [pc, #328] @ d5738 <__cxa_atexit@plt+0xc9f10> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc d570c <__cxa_atexit@plt+0xc9ee4> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ d573c <__cxa_atexit@plt+0xc9f14> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq d56b8 <__cxa_atexit@plt+0xc9e90> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ d5740 <__cxa_atexit@plt+0xc9f18> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs d5648 <__cxa_atexit@plt+0xc9e20> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b d5710 <__cxa_atexit@plt+0xc9ee8> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ d574c <__cxa_atexit@plt+0xc9f24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #72] @ d5748 <__cxa_atexit@plt+0xc9f20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d282c <__cxa_atexit@plt+0xc7004> │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ d5744 <__cxa_atexit@plt+0xc9f1c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ d2820 <__cxa_atexit@plt+0xc6ff8> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + rsceq r0, r8, ip, lsl #20 │ │ │ │ + rsceq r0, r8, ip, ror #20 │ │ │ │ + rsceq r0, r8, ip, ror r9 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r0, r8, r0, lsl #18 │ │ │ │ + rsceq r0, r8, r0, lsr #18 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc d57e8 <__cxa_atexit@plt+0xc9fc0> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ d583c <__cxa_atexit@plt+0xca014> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ d5840 <__cxa_atexit@plt+0xca018> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq d5804 <__cxa_atexit@plt+0xc9fdc> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs d578c <__cxa_atexit@plt+0xc9f64> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ d5844 <__cxa_atexit@plt+0xca01c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl #11 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - sbcseq pc, r9, r0, ror #11 │ │ │ │ - rsceq r3, r8, r0, lsr sl │ │ │ │ - rsceq r3, r8, ip, lsr r8 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d2894 <__cxa_atexit@plt+0xc706c> │ │ │ │ - ldr r2, [pc, #184] @ d290c <__cxa_atexit@plt+0xc70e4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq d28d4 <__cxa_atexit@plt+0xc70ac> │ │ │ │ - ldr r2, [pc, #152] @ d2910 <__cxa_atexit@plt+0xc70e8> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d28e4 <__cxa_atexit@plt+0xc70bc> │ │ │ │ - b d2960 <__cxa_atexit@plt+0xc7138> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d28ec <__cxa_atexit@plt+0xc70c4> │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #92] @ d2914 <__cxa_atexit@plt+0xc70ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - ldr r7, [pc, #84] @ d2918 <__cxa_atexit@plt+0xc70f0> │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, r8, r4, lsr #18 │ │ │ │ + rsceq r0, r8, r0, ror r8 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d5878 <__cxa_atexit@plt+0xca050> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ d5880 <__cxa_atexit@plt+0xca058> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, r8, ip, lsl #15 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d59f8 <__cxa_atexit@plt+0xca1d0> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt d59c0 <__cxa_atexit@plt+0xca198> │ │ │ │ + ldr r0, [pc, #328] @ d5a00 <__cxa_atexit@plt+0xca1d8> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc d59d4 <__cxa_atexit@plt+0xca1ac> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ d5a04 <__cxa_atexit@plt+0xca1dc> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq d5980 <__cxa_atexit@plt+0xca158> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ d5a08 <__cxa_atexit@plt+0xca1e0> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs d5910 <__cxa_atexit@plt+0xca0e8> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b d59d8 <__cxa_atexit@plt+0xca1b0> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ d5a14 <__cxa_atexit@plt+0xca1ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ d5a10 <__cxa_atexit@plt+0xca1e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ d5a0c <__cxa_atexit@plt+0xca1e4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, r8, r4, asr #14 │ │ │ │ + rsceq r0, r8, r4, lsr #15 │ │ │ │ + strhteq r0, [r8], #100 @ 0x64 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r0, r8, r8, lsr r6 │ │ │ │ + rsceq r0, r8, r8, asr r6 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc d5ab0 <__cxa_atexit@plt+0xca288> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ d5b04 <__cxa_atexit@plt+0xca2dc> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ d5b08 <__cxa_atexit@plt+0xca2e0> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq d5acc <__cxa_atexit@plt+0xca2a4> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs d5a54 <__cxa_atexit@plt+0xca22c> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ d5b0c <__cxa_atexit@plt+0xca2e4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + rsceq r0, r8, ip, asr r6 │ │ │ │ + rsceq r0, r8, r8, lsr #11 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d5b4c <__cxa_atexit@plt+0xca324> │ │ │ │ + ldr r7, [pc, #44] @ d5b5c <__cxa_atexit@plt+0xca334> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, sl │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #12] @ d5b60 <__cxa_atexit@plt+0xca338> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq ip, r9, r8, lsr #18 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ d5be4 <__cxa_atexit@plt+0xca3bc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + beq d5bc8 <__cxa_atexit@plt+0xca3a0> │ │ │ │ + ldr r7, [pc, #84] @ d5be8 <__cxa_atexit@plt+0xca3c0> │ │ │ │ + ldr r0, [r9, #31] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r9, #27] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r9, #11] │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + beq d5bd8 <__cxa_atexit@plt+0xca3b0> │ │ │ │ + mov r7, r8 │ │ │ │ + b d5c48 <__cxa_atexit@plt+0xca420> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ d2908 <__cxa_atexit@plt+0xc70e0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, ip, r4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r3, r8, r8, lsr #18 │ │ │ │ - rsceq r3, r8, r8, lsr r7 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #64] @ d5c3c <__cxa_atexit@plt+0xca414> │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d2954 <__cxa_atexit@plt+0xc712c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r8} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d294c <__cxa_atexit@plt+0xc7124> │ │ │ │ - b d2960 <__cxa_atexit@plt+0xc7138> │ │ │ │ + beq d5c34 <__cxa_atexit@plt+0xca40c> │ │ │ │ + b d5c48 <__cxa_atexit@plt+0xca420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d5d18 <__cxa_atexit@plt+0xca4f0> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + ldr r3, [r8, #31] │ │ │ │ cmp r7, r3 │ │ │ │ - bcc d2a58 <__cxa_atexit@plt+0xc7230> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - cmp r1, r9 │ │ │ │ - bne d29b8 <__cxa_atexit@plt+0xc7190> │ │ │ │ - ldr r3, [pc, #232] @ d2a78 <__cxa_atexit@plt+0xc7250> │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq d2a44 <__cxa_atexit@plt+0xc721c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b d2838 <__cxa_atexit@plt+0xc7010> │ │ │ │ + bne d5c8c <__cxa_atexit@plt+0xca464> │ │ │ │ + ldr lr, [pc, #196] @ d5d38 <__cxa_atexit@plt+0xca510> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - eor lr, r9, r1 │ │ │ │ - sub r2, r0, #1 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - cmp lr, r0 │ │ │ │ - bls d29f8 <__cxa_atexit@plt+0xc71d0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [pc, #152] @ d2a74 <__cxa_atexit@plt+0xc724c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - clz r3, lr │ │ │ │ - eor r3, r3, #31 │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r8, r2, r3 │ │ │ │ - ldr r2, [pc, #92] @ d2a6c <__cxa_atexit@plt+0xc7244> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + add lr, pc, lr │ │ │ │ + b d5cd8 <__cxa_atexit@plt+0xca4b0> │ │ │ │ mov r3, r5 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - beq d2a4c <__cxa_atexit@plt+0xc7224> │ │ │ │ - ldr r3, [pc, #60] @ d2a70 <__cxa_atexit@plt+0xc7248> │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ + ldr r1, [pc, #148] @ d5d2c <__cxa_atexit@plt+0xca504> │ │ │ │ + ldr r7, [r3, #24]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq d5cf4 <__cxa_atexit@plt+0xca4cc> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne d5cfc <__cxa_atexit@plt+0xca4d4> │ │ │ │ + ldr r7, [pc, #116] @ d5d30 <__cxa_atexit@plt+0xca508> │ │ │ │ + ldr lr, [pc, #116] @ d5d34 <__cxa_atexit@plt+0xca50c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r0, r3} │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #56] @ d5d3c <__cxa_atexit@plt+0xca514> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsceq r3, r8, r4, lsl #16 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add lr, r5, #16 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b d2838 <__cxa_atexit@plt+0xc7010> │ │ │ │ - andeq r0, r0, r7, lsr #23 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ d2ac4 <__cxa_atexit@plt+0xc729c> │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d5dbc <__cxa_atexit@plt+0xca594> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #20]! │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [r1, #-16]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r9, r3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + bcc d5dd8 <__cxa_atexit@plt+0xca5b0> │ │ │ │ + ldr r1, [pc, #108] @ d5e00 <__cxa_atexit@plt+0xca5d8> │ │ │ │ + ldr r7, [pc, #108] @ d5e04 <__cxa_atexit@plt+0xca5dc> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + ldr r3, [pc, #52] @ d5dfc <__cxa_atexit@plt+0xca5d4> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r6, [pc, #24] @ d5df8 <__cxa_atexit@plt+0xca5d0> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ d5e3c <__cxa_atexit@plt+0xca614> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + beq d5e30 <__cxa_atexit@plt+0xca608> │ │ │ │ + mov r7, r8 │ │ │ │ + b d5e48 <__cxa_atexit@plt+0xca620> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr lr, [r3, #27] │ │ │ │ + ldr r1, [r3, #31] │ │ │ │ + ldr r8, [pc, #152] @ d5efc <__cxa_atexit@plt+0xca6d4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - add r6, r6, #32 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ands r9, r0, sl │ │ │ │ - beq d2b6c <__cxa_atexit@plt+0xc7344> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str r9, [r2, #-4] │ │ │ │ - cmp r1, r6 │ │ │ │ - str r8, [r2] │ │ │ │ - bcc d2bdc <__cxa_atexit@plt+0xc73b4> │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - mov ip, fp │ │ │ │ - str r8, [r2, #28] │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - ldr r9, [r2, #20] │ │ │ │ - ldr lr, [r2, #24] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r0, r0, r2 │ │ │ │ - ldr r2, [pc, #232] @ d2c18 <__cxa_atexit@plt+0xc73f0> │ │ │ │ - sub r8, r6, #26 │ │ │ │ - and r0, r0, sl │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - ldr r2, [pc, #208] @ d2c1c <__cxa_atexit@plt+0xc73f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b d2e24 <__cxa_atexit@plt+0xc75fc> │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - str r7, [r2, #8] │ │ │ │ - cmp r9, r6 │ │ │ │ - stmda r2, {r1, r8} │ │ │ │ - bcc d2bf0 <__cxa_atexit@plt+0xc73c8> │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - str r8, [r2, #28] │ │ │ │ - ldr lr, [r2, #16] │ │ │ │ - ldr r9, [r2, #20] │ │ │ │ - ldr ip, [r2, #24] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r0, r0, r2 │ │ │ │ - ldr r2, [pc, #120] @ d2c20 <__cxa_atexit@plt+0xc73f8> │ │ │ │ - and r0, r0, sl │ │ │ │ - sub r8, r6, #26 │ │ │ │ - add sl, r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stmib r3, {r2, ip} │ │ │ │ - ldr r2, [pc, #96] @ d2c24 <__cxa_atexit@plt+0xc73fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - stm sl, {r2, r7, r8} │ │ │ │ - sub sl, r6, #15 │ │ │ │ - mov r8, lr │ │ │ │ - b d2e24 <__cxa_atexit@plt+0xc75fc> │ │ │ │ - ldr r0, [pc, #44] @ d2c10 <__cxa_atexit@plt+0xc73e8> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b d2c00 <__cxa_atexit@plt+0xc73d8> │ │ │ │ - ldr r0, [pc, #28] @ d2c14 <__cxa_atexit@plt+0xc73ec> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r3, r8, r4, lsr #13 │ │ │ │ - rsceq r3, r8, r0, lsr #13 │ │ │ │ - rsceq r3, r8, ip, lsr #12 │ │ │ │ - rsceq r3, r8, r8, lsr #12 │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #-12]! │ │ │ │ + tst r3, #3 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq d5ecc <__cxa_atexit@plt+0xca6a4> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + cmp r8, r2 │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + bcc d5edc <__cxa_atexit@plt+0xca6b4> │ │ │ │ + ldr r3, [pc, #92] @ d5f04 <__cxa_atexit@plt+0xca6dc> │ │ │ │ + ldr r8, [pc, #92] @ d5f08 <__cxa_atexit@plt+0xca6e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + stm r3, {r0, r1, lr} │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ d5f00 <__cxa_atexit@plt+0xca6d8> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr lr, [r1, #12]! │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d2cb8 <__cxa_atexit@plt+0xc7490> │ │ │ │ - ldr sl, [pc, #128] @ d2cd0 <__cxa_atexit@plt+0xc74a8> │ │ │ │ - sub ip, r6, #26 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r5, #32]! │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - str r2, [r5] │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, lr, r2 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr fp, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - and r2, r2, r1 │ │ │ │ - ldr r1, [pc, #56] @ d2cd4 <__cxa_atexit@plt+0xc74ac> │ │ │ │ - add lr, r3, #16 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - stm lr, {r1, fp, ip} │ │ │ │ - ldr fp, [sp] │ │ │ │ - b d2e24 <__cxa_atexit@plt+0xc75fc> │ │ │ │ - ldr r3, [pc, #24] @ d2cd8 <__cxa_atexit@plt+0xc74b0> │ │ │ │ - mov r2, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r1] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + bcc d5f80 <__cxa_atexit@plt+0xca758> │ │ │ │ + ldr r8, [pc, #72] @ d5f98 <__cxa_atexit@plt+0xca770> │ │ │ │ + ldr r9, [pc, #72] @ d5f9c <__cxa_atexit@plt+0xca774> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ d5fa0 <__cxa_atexit@plt+0xca778> │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r8, ip, lsl #11 │ │ │ │ - rsceq r3, r8, r8, asr #10 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff66c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d2d70 <__cxa_atexit@plt+0xc7548> │ │ │ │ - ldr sl, [pc, #132] @ d2d88 <__cxa_atexit@plt+0xc7560> │ │ │ │ - sub ip, r6, #26 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r5, #32]! │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - str r2, [r5] │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, lr, r2 │ │ │ │ - str sl, [r3, #4] │ │ │ │ + bcc d5ff8 <__cxa_atexit@plt+0xca7d0> │ │ │ │ + ldr lr, [pc, #72] @ d6010 <__cxa_atexit@plt+0xca7e8> │ │ │ │ + ldr r8, [pc, #72] @ d6014 <__cxa_atexit@plt+0xca7ec> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr fp, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - and r2, r2, r1 │ │ │ │ - ldr r1, [pc, #60] @ d2d8c <__cxa_atexit@plt+0xc7564> │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ + str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - b d2e24 <__cxa_atexit@plt+0xc75fc> │ │ │ │ - ldr r3, [pc, #24] @ d2d90 <__cxa_atexit@plt+0xc7568> │ │ │ │ - mov r2, #32 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ d6018 <__cxa_atexit@plt+0xca7f0> │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r3, [r8], #72 @ 0x48 @ │ │ │ │ - smlaleq r3, r8, r8, r4 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff5f4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + ldr r1, [pc, #80] @ d6084 <__cxa_atexit@plt+0xca85c> │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + ldmib r2, {r3, r9} │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r7, r2, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r8, [r2] │ │ │ │ + bhi d606c <__cxa_atexit@plt+0xca844> │ │ │ │ + ldr r7, [pc, #48] @ d6088 <__cxa_atexit@plt+0xca860> │ │ │ │ + str sl, [r5] │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #24] @ d608c <__cxa_atexit@plt+0xca864> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + sbcseq ip, r9, r4, lsl #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc d2de0 <__cxa_atexit@plt+0xc75b8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ d2df8 <__cxa_atexit@plt+0xc75d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r7, [pc, #40] @ d2dfc <__cxa_atexit@plt+0xc75d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc d60d0 <__cxa_atexit@plt+0xca8a8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ d60dc <__cxa_atexit@plt+0xca8b4> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ d2e00 <__cxa_atexit@plt+0xc75d8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r8, r8, lsl r4 │ │ │ │ - rsceq r3, r8, ip, lsr #4 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d2e24 <__cxa_atexit@plt+0xc75fc> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - bhi d2e90 <__cxa_atexit@plt+0xc7668> │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d2e70 <__cxa_atexit@plt+0xc7648> │ │ │ │ - ldr r2, [pc, #80] @ d2ea4 <__cxa_atexit@plt+0xc767c> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d2e88 <__cxa_atexit@plt+0xc7660> │ │ │ │ - b d2eb8 <__cxa_atexit@plt+0xc7690> │ │ │ │ - ldr r7, [pc, #52] @ d2eac <__cxa_atexit@plt+0xc7684> │ │ │ │ + @ instruction: 0xfffff790 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d6254 <__cxa_atexit@plt+0xcaa2c> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt d621c <__cxa_atexit@plt+0xca9f4> │ │ │ │ + ldr r0, [pc, #328] @ d625c <__cxa_atexit@plt+0xcaa34> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc d6230 <__cxa_atexit@plt+0xcaa08> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ d6260 <__cxa_atexit@plt+0xcaa38> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq d61dc <__cxa_atexit@plt+0xca9b4> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ d6264 <__cxa_atexit@plt+0xcaa3c> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs d616c <__cxa_atexit@plt+0xca944> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b d6234 <__cxa_atexit@plt+0xcaa0c> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ d6270 <__cxa_atexit@plt+0xcaa48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #72] @ d626c <__cxa_atexit@plt+0xcaa44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d2ea8 <__cxa_atexit@plt+0xc7680> │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ d6268 <__cxa_atexit@plt+0xcaa40> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - sbcseq lr, r9, r0, asr #30 │ │ │ │ - rsceq r3, r8, r8, lsl #3 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + rsceq pc, r7, r8, ror #29 │ │ │ │ + rsceq pc, r7, r8, asr #30 │ │ │ │ + rsceq pc, r7, r8, asr lr @ │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrdeq pc, [r7], #220 @ 0xdc @ │ │ │ │ + strdeq pc, [r7], #220 @ 0xdc @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r2, [pc, #148] @ d2f60 <__cxa_atexit@plt+0xc7738> │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d2f54 <__cxa_atexit@plt+0xc772c> │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc d630c <__cxa_atexit@plt+0xcaae4> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - eor r7, r9, r2 │ │ │ │ - sub r2, r3, #1 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls d2f0c <__cxa_atexit@plt+0xc76e4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #80] @ d2f64 <__cxa_atexit@plt+0xc773c> │ │ │ │ - clz r7, r7 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r8, r3, r7 │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r8, [pc, #196] @ d6360 <__cxa_atexit@plt+0xcab38> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ d6364 <__cxa_atexit@plt+0xcab3c> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq d6328 <__cxa_atexit@plt+0xcab00> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs d62b0 <__cxa_atexit@plt+0xcaa88> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ d6368 <__cxa_atexit@plt+0xcab40> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ str r8, [r3, #4] │ │ │ │ - beq d2f54 <__cxa_atexit@plt+0xc772c> │ │ │ │ - ldr r3, [pc, #32] @ d2f68 <__cxa_atexit@plt+0xc7740> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r7, r0, lsl #28 │ │ │ │ + rsceq pc, r7, ip, asr #26 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d639c <__cxa_atexit@plt+0xcab74> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ d63a4 <__cxa_atexit@plt+0xcab7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - eor r7, r9, r2 │ │ │ │ - sub r2, r3, #1 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls d2fa0 <__cxa_atexit@plt+0xc7778> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ + rsceq pc, r7, r8, ror #24 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d651c <__cxa_atexit@plt+0xcacf4> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + sub r1, r3, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt d64e4 <__cxa_atexit@plt+0xcacbc> │ │ │ │ + ldr r0, [pc, #328] @ d6524 <__cxa_atexit@plt+0xcacfc> │ │ │ │ + add r8, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add ip, r0, #1 │ │ │ │ + sub r0, r1, #1 │ │ │ │ + cmp r9, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc d64f8 <__cxa_atexit@plt+0xcacd0> │ │ │ │ + str sl, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr sl, [pc, #268] @ d6528 <__cxa_atexit@plt+0xcad00> │ │ │ │ + add r3, lr, r3, lsl #2 │ │ │ │ + sub r3, r3, r2, lsl #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + sub r1, r3, #4 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, r6, lr │ │ │ │ + cmn r0, #1 │ │ │ │ + beq d64a4 <__cxa_atexit@plt+0xcac7c> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r4, r2, #5 │ │ │ │ + add fp, r2, #14 │ │ │ │ + stmdb r5, {r0, fp} │ │ │ │ + ldr r7, [r1], #-4 │ │ │ │ + str r4, [r2, #16] │ │ │ │ + ldr r4, [pc, #204] @ d652c <__cxa_atexit@plt+0xcad04> │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs d6434 <__cxa_atexit@plt+0xcac0c> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + b d64fc <__cxa_atexit@plt+0xcacd4> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str ip, [r2, #20]! │ │ │ │ + sub r6, r2, #15 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + ldr r7, [pc, #112] @ d6538 <__cxa_atexit@plt+0xcad10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #80] @ d2ff8 <__cxa_atexit@plt+0xc77d0> │ │ │ │ - clz r7, r7 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r8, r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r7, [pc, #72] @ d6534 <__cxa_atexit@plt+0xcad0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [pc, #44] @ d6530 <__cxa_atexit@plt+0xcad08> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r7, r0, lsr #24 │ │ │ │ + rsceq pc, r7, r0, lsl #25 │ │ │ │ + smlaleq pc, r7, r0, fp @ │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq pc, r7, r4, lsl fp @ │ │ │ │ + rsceq pc, r7, r4, lsr fp @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc d65d4 <__cxa_atexit@plt+0xcadac> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #196] @ d6628 <__cxa_atexit@plt+0xcae00> │ │ │ │ + mov r2, #0 │ │ │ │ + lsl r1, r3, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #184] @ d662c <__cxa_atexit@plt+0xcae04> │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r3, r6, r2 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq d65f0 <__cxa_atexit@plt+0xcadc8> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + ldr ip, [r1, ip] │ │ │ │ + add r2, r2, #20 │ │ │ │ + add sl, r3, #5 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r3, r7, #20 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #4 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs d6578 <__cxa_atexit@plt+0xcad50> │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + ldr r2, [pc, #84] @ d6630 <__cxa_atexit@plt+0xcae08> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - beq d2fec <__cxa_atexit@plt+0xc77c4> │ │ │ │ - ldr r3, [pc, #32] @ d2ffc <__cxa_atexit@plt+0xc77d4> │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r6, [r5, #-4] │ │ │ │ + ldr r7, [r7] │ │ │ │ + str r6, [r3, #20]! │ │ │ │ + sub r6, r3, #15 │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r6, [r3, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r7, r8, lsr fp @ │ │ │ │ + rsceq pc, r7, r4, lsl #21 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + sbcseq fp, r9, r4, asr #28 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d6680 <__cxa_atexit@plt+0xcae58> │ │ │ │ + ldr r3, [pc, #48] @ d6688 <__cxa_atexit@plt+0xcae60> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + ldr r7, [pc, #20] @ d668c <__cxa_atexit@plt+0xcae64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r7, lsr #23 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq pc, r7, r4, asr sp @ │ │ │ │ + sbcseq fp, r9, ip, ror #27 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + cmp r3, #1 │ │ │ │ + movle r3, #1 │ │ │ │ + lsls r2, r3, #2 │ │ │ │ + bmi d66d4 <__cxa_atexit@plt+0xcaeac> │ │ │ │ + ldr r1, [pc, #44] @ d66e4 <__cxa_atexit@plt+0xcaebc> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #28] @ d66e8 <__cxa_atexit@plt+0xcaec0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b cea2ec <__cxa_atexit@plt+0xcdeac4> │ │ │ │ + ldr r7, [pc, #16] @ d66ec <__cxa_atexit@plt+0xcaec4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq pc, r7, r0, lsl #26 │ │ │ │ + rsceq pc, r7, r0, asr #26 │ │ │ │ + andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ d3024 <__cxa_atexit@plt+0xc77fc> │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ + ldr r3, [pc, #20] @ d6714 <__cxa_atexit@plt+0xcaeec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ands r2, r2, r1 │ │ │ │ - beq d3058 <__cxa_atexit@plt+0xc7830> │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, fp │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - b d3168 <__cxa_atexit@plt+0xc7940> │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r3, {r7, r8} │ │ │ │ - mov r7, fp │ │ │ │ - b d306c <__cxa_atexit@plt+0xc7844> │ │ │ │ - mov fp, r7 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc d685c <__cxa_atexit@plt+0xcb034> │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + ldr r4, [pc, #336] @ d688c <__cxa_atexit@plt+0xcb064> │ │ │ │ + ldr r2, [pc, #336] @ d6890 <__cxa_atexit@plt+0xcb068> │ │ │ │ + mov r1, #0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + sub r8, r3, #41 @ 0x29 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [pc, #320] @ d6894 <__cxa_atexit@plt+0xcb06c> │ │ │ │ + add fp, r7, #8 │ │ │ │ + add r0, r2, #2 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr lr, [r1, #8]! │ │ │ │ + str r4, [r1] │ │ │ │ + sub r4, r3, #31 │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ + str r4, [sp] │ │ │ │ + str r4, [r1, #16] │ │ │ │ + ldr ip, [r1, #-4] │ │ │ │ + ldr r4, [pc, #260] @ d6898 <__cxa_atexit@plt+0xcb070> │ │ │ │ + tst r2, #3 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + stmib r6, {r4, r7, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, fp, ip} │ │ │ │ + beq d6840 <__cxa_atexit@plt+0xcb018> │ │ │ │ + add r3, r6, #92 @ 0x5c │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc d686c <__cxa_atexit@plt+0xcb044> │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r4, [pc, #212] @ d689c <__cxa_atexit@plt+0xcb074> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str sl, [r6, #84] @ 0x54 │ │ │ │ + ldr fp, [r5, #12]! │ │ │ │ + ldr r8, [pc, #196] @ d68a0 <__cxa_atexit@plt+0xcb078> │ │ │ │ + add r4, pc, r4 │ │ │ │ + sub r1, r3, #39 @ 0x27 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #184] @ d68a4 <__cxa_atexit@plt+0xcb07c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str sl, [r6, #88] @ 0x58 │ │ │ │ + add ip, r0, #1 │ │ │ │ + ldmib r5, {r0, lr} │ │ │ │ + str r4, [r5] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + str fp, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #148] @ d68a8 <__cxa_atexit@plt+0xcb080> │ │ │ │ + sub r8, r3, #31 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r9, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + str sl, [r6, #80] @ 0x50 │ │ │ │ + mov r6, r3 │ │ │ │ + stm r2, {r1, ip, lr} │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + mov r5, r1 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + ldrdeq pc, [r7], #200 @ 0xc8 @ │ │ │ │ + rsceq pc, r7, ip, ror ip @ │ │ │ │ + smlaleq pc, r7, r0, ip @ │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + strdeq pc, [r7], #176 @ 0xb0 @ │ │ │ │ + rsceq pc, r7, r4, ror #23 │ │ │ │ + rsceq pc, r7, r0, asr #23 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + mov sl, r4 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc d3128 <__cxa_atexit@plt+0xc7900> │ │ │ │ - mov r2, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r2, #12]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - ldmdb r2, {r1, lr} │ │ │ │ - ldr ip, [r2, #20] │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - ldr sl, [r2, #16] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - and r9, r0, ip │ │ │ │ - ldr r0, [pc, #132] @ d3144 <__cxa_atexit@plt+0xc791c> │ │ │ │ + bcc d6950 <__cxa_atexit@plt+0xcb128> │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r9, [pc, #136] @ d6964 <__cxa_atexit@plt+0xcb13c> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r0, [pc, #120] @ d6968 <__cxa_atexit@plt+0xcb140> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r0, r8, sl} │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3104 <__cxa_atexit@plt+0xc78dc> │ │ │ │ - ldr r3, [pc, #104] @ d3148 <__cxa_atexit@plt+0xc7920> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + add r4, r0, #1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r2, [pc, #76] @ d696c <__cxa_atexit@plt+0xcb144> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, ip} │ │ │ │ + ldr r2, [pc, #68] @ d6970 <__cxa_atexit@plt+0xcb148> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r4, [r3, #20] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r8, r6, #31 │ │ │ │ + mov r4, sl │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + mov r7, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq pc, [r7], #168 @ 0xa8 @ │ │ │ │ + strhteq pc, [r7], #164 @ 0xa4 @ │ │ │ │ + rsceq pc, r7, ip, lsr #21 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ d69f4 <__cxa_atexit@plt+0xcb1cc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + beq d69d8 <__cxa_atexit@plt+0xcb1b0> │ │ │ │ + ldr r7, [pc, #84] @ d69f8 <__cxa_atexit@plt+0xcb1d0> │ │ │ │ + ldr r0, [r9, #31] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r9, #27] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r9, #11] │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + beq d69e8 <__cxa_atexit@plt+0xcb1c0> │ │ │ │ + mov r7, r8 │ │ │ │ + b d6a58 <__cxa_atexit@plt+0xcb230> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #64] @ d6a4c <__cxa_atexit@plt+0xcb224> │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r8} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - beq d311c <__cxa_atexit@plt+0xc78f4> │ │ │ │ - mov r5, r2 │ │ │ │ - b d2eb8 <__cxa_atexit@plt+0xc7690> │ │ │ │ - ldr r3, [pc, #68] @ d3150 <__cxa_atexit@plt+0xc7928> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r3, #1 │ │ │ │ + beq d6a44 <__cxa_atexit@plt+0xcb21c> │ │ │ │ + b d6a58 <__cxa_atexit@plt+0xcb230> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d6b28 <__cxa_atexit@plt+0xcb300> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + ldr r3, [r8, #31] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne d6a9c <__cxa_atexit@plt+0xcb274> │ │ │ │ + ldr lr, [pc, #196] @ d6b48 <__cxa_atexit@plt+0xcb320> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + add lr, pc, lr │ │ │ │ + b d6ae8 <__cxa_atexit@plt+0xcb2c0> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #148] @ d6b3c <__cxa_atexit@plt+0xcb314> │ │ │ │ + ldr r7, [r3, #24]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq d6b04 <__cxa_atexit@plt+0xcb2dc> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne d6b0c <__cxa_atexit@plt+0xcb2e4> │ │ │ │ + ldr r7, [pc, #116] @ d6b40 <__cxa_atexit@plt+0xcb318> │ │ │ │ + ldr lr, [pc, #116] @ d6b44 <__cxa_atexit@plt+0xcb31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r0, r3} │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d314c <__cxa_atexit@plt+0xc7924> │ │ │ │ + ldr r2, [pc, #56] @ d6b4c <__cxa_atexit@plt+0xcb324> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + @ instruction: 0xfffff918 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r9, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d6bcc <__cxa_atexit@plt+0xcb3a4> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #20]! │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [r1, #-16]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r9, r3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + bcc d6be8 <__cxa_atexit@plt+0xcb3c0> │ │ │ │ + ldr r1, [pc, #108] @ d6c10 <__cxa_atexit@plt+0xcb3e8> │ │ │ │ + ldr r7, [pc, #108] @ d6c14 <__cxa_atexit@plt+0xcb3ec> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + ldr r3, [pc, #52] @ d6c0c <__cxa_atexit@plt+0xcb3e4> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r8, ip, lsr #2 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strdeq r2, [r8], #228 @ 0xe4 @ │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r6, [pc, #24] @ d6c08 <__cxa_atexit@plt+0xcb3e0> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff53c │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ d6c4c <__cxa_atexit@plt+0xcb424> │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d306c <__cxa_atexit@plt+0xc7844> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d3224 <__cxa_atexit@plt+0xc79fc> │ │ │ │ - mov r2, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r2, #12]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - ldmdb r2, {r1, lr} │ │ │ │ - ldr ip, [r2, #20] │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - ldr sl, [r2, #16] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - and r9, r0, ip │ │ │ │ - ldr r0, [pc, #132] @ d3240 <__cxa_atexit@plt+0xc7a18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, sl} │ │ │ │ - add r0, r3, #12 │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - bne d3200 <__cxa_atexit@plt+0xc79d8> │ │ │ │ - ldr r3, [pc, #104] @ d3244 <__cxa_atexit@plt+0xc7a1c> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - beq d3218 <__cxa_atexit@plt+0xc79f0> │ │ │ │ - mov r5, r2 │ │ │ │ - b d2eb8 <__cxa_atexit@plt+0xc7690> │ │ │ │ - ldr r3, [pc, #68] @ d324c <__cxa_atexit@plt+0xc7a24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + beq d6c40 <__cxa_atexit@plt+0xcb418> │ │ │ │ + mov r7, r8 │ │ │ │ + b d6c58 <__cxa_atexit@plt+0xcb430> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr lr, [r3, #27] │ │ │ │ + ldr r1, [r3, #31] │ │ │ │ + ldr r8, [pc, #152] @ d6d0c <__cxa_atexit@plt+0xcb4e4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #-12]! │ │ │ │ + tst r3, #3 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq d6cdc <__cxa_atexit@plt+0xcb4b4> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + cmp r8, r2 │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + bcc d6cec <__cxa_atexit@plt+0xcb4c4> │ │ │ │ + ldr r3, [pc, #92] @ d6d14 <__cxa_atexit@plt+0xcb4ec> │ │ │ │ + ldr r8, [pc, #92] @ d6d18 <__cxa_atexit@plt+0xcb4f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + stm r3, {r0, r1, lr} │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d3248 <__cxa_atexit@plt+0xc7a20> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r7, [pc, #28] @ d6d10 <__cxa_atexit@plt+0xcb4e8> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff42c │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr lr, [r1, #12]! │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r1] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + bcc d6d90 <__cxa_atexit@plt+0xcb568> │ │ │ │ + ldr r8, [pc, #72] @ d6da8 <__cxa_atexit@plt+0xcb580> │ │ │ │ + ldr r9, [pc, #72] @ d6dac <__cxa_atexit@plt+0xcb584> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ d6db0 <__cxa_atexit@plt+0xcb588> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff380 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6e08 <__cxa_atexit@plt+0xcb5e0> │ │ │ │ + ldr lr, [pc, #72] @ d6e20 <__cxa_atexit@plt+0xcb5f8> │ │ │ │ + ldr r8, [pc, #72] @ d6e24 <__cxa_atexit@plt+0xcb5fc> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + ldr r3, [pc, #24] @ d6e28 <__cxa_atexit@plt+0xcb600> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r8, r0, lsr r0 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strdeq r2, [r8], #216 @ 0xd8 @ │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff308 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d3168 <__cxa_atexit@plt+0xc7940> │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #8]! │ │ │ │ + ldr r1, [pc, #84] @ d6e98 <__cxa_atexit@plt+0xcb670> │ │ │ │ + ldr r3, [r2, #-4] │ │ │ │ + ldr sl, [r2, #4] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r7, r2, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d32c8 <__cxa_atexit@plt+0xc7aa0> │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bne d32b4 <__cxa_atexit@plt+0xc7a8c> │ │ │ │ - ldr r3, [pc, #68] @ d32d8 <__cxa_atexit@plt+0xc7ab0> │ │ │ │ - ldr r7, [sl, #2] │ │ │ │ - ldr r2, [sl, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + str r3, [r2] │ │ │ │ + bhi d6e84 <__cxa_atexit@plt+0xcb65c> │ │ │ │ + ldr r7, [pc, #48] @ d6e9c <__cxa_atexit@plt+0xcb674> │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r7, [pc, #20] @ d6ea0 <__cxa_atexit@plt+0xcb678> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffecf8 │ │ │ │ + sbcseq fp, r9, ip, ror #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6ee4 <__cxa_atexit@plt+0xcb6bc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ d6ef0 <__cxa_atexit@plt+0xcb6c8> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff4a0 │ │ │ │ + sbcseq fp, r9, r4, lsl #11 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d6f94 <__cxa_atexit@plt+0xcb76c> │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r9, [r3, #15] │ │ │ │ + add sl, r1, #8 │ │ │ │ + add r1, r2, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #116] @ d6fb4 <__cxa_atexit@plt+0xcb78c> │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - beq d32c0 <__cxa_atexit@plt+0xc7a98> │ │ │ │ - b d32e8 <__cxa_atexit@plt+0xc7ac0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + beq d6f88 <__cxa_atexit@plt+0xcb760> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d6fa0 <__cxa_atexit@plt+0xcb778> │ │ │ │ + ldr r2, [pc, #84] @ d6fb8 <__cxa_atexit@plt+0xcb790> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, sl} │ │ │ │ + ldr r6, [pc, #68] @ d6fbc <__cxa_atexit@plt+0xcb794> │ │ │ │ + sub sl, r3, #6 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff6d4 │ │ │ │ + rsceq pc, r7, r4, ror #8 │ │ │ │ + ldrheq fp, [r9], #76 @ 0x4c │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7018 <__cxa_atexit@plt+0xcb7f0> │ │ │ │ + ldr r2, [pc, #60] @ d7024 <__cxa_atexit@plt+0xcb7fc> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r3, [pc, #32] @ d7028 <__cxa_atexit@plt+0xcb800> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 9397a4 <__cxa_atexit@plt+0x92df7c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff650 │ │ │ │ + ldrdeq pc, [r7], #48 @ 0x30 @ │ │ │ │ + sbcseq fp, r9, ip, asr #8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d709c <__cxa_atexit@plt+0xcb874> │ │ │ │ + ldr r1, [pc, #84] @ d70a4 <__cxa_atexit@plt+0xcb87c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r2, #4] │ │ │ │ + beq d7090 <__cxa_atexit@plt+0xcb868> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #48] @ d70a8 <__cxa_atexit@plt+0xcb880> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d32dc <__cxa_atexit@plt+0xc7ab4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - sbcseq lr, r9, r0, lsl fp │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldrsbeq fp, [r9], #48 @ 0x30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #16] @ d70d8 <__cxa_atexit@plt+0xcb8b0> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq fp, r9, r0, lsr #7 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r2, [pc, #116] @ d3370 <__cxa_atexit@plt+0xc7b48> │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r5] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7130 <__cxa_atexit@plt+0xcb908> │ │ │ │ + ldr lr, [pc, #56] @ d713c <__cxa_atexit@plt+0xcb914> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #15 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b cecb14 <__cxa_atexit@plt+0xce12ec> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7180 <__cxa_atexit@plt+0xcb958> │ │ │ │ + ldr r2, [pc, #44] @ d7188 <__cxa_atexit@plt+0xcb960> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq d3364 <__cxa_atexit@plt+0xc7b3c> │ │ │ │ - ldr r2, [pc, #92] @ d3374 <__cxa_atexit@plt+0xc7b4c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + beq d7174 <__cxa_atexit@plt+0xcb94c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 87d8a4 <__cxa_atexit@plt+0x87207c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 87d8a4 <__cxa_atexit@plt+0x87207c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d71dc <__cxa_atexit@plt+0xcb9b4> │ │ │ │ + ldr r3, [pc, #40] @ d71ec <__cxa_atexit@plt+0xcb9c4> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + ldr r8, [pc, #24] @ d71f0 <__cxa_atexit@plt+0xcb9c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + rsceq pc, r7, r0, lsl r2 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7240 <__cxa_atexit@plt+0xcba18> │ │ │ │ + ldr r2, [pc, #56] @ d7248 <__cxa_atexit@plt+0xcba20> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - eor r2, r2, r9 │ │ │ │ - clz r2, r2 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #44] @ d724c <__cxa_atexit@plt+0xcba24> │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + beq d7234 <__cxa_atexit@plt+0xcba0c> │ │ │ │ + mov r7, r3 │ │ │ │ + b d7258 <__cxa_atexit@plt+0xcba30> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrdeq lr, [r7], #212 @ 0xd4 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d728c <__cxa_atexit@plt+0xcba64> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #160] @ d7310 <__cxa_atexit@plt+0xcbae8> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - lsr r8, r1, r2 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - beq d3364 <__cxa_atexit@plt+0xc7b3c> │ │ │ │ - ldr r3, [pc, #32] @ d3378 <__cxa_atexit@plt+0xc7b50> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ + beq d72f4 <__cxa_atexit@plt+0xcbacc> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b d7334 <__cxa_atexit@plt+0xcbb0c> │ │ │ │ + ldr r3, [pc, #120] @ d730c <__cxa_atexit@plt+0xcbae4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq d72f4 <__cxa_atexit@plt+0xcbacc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d72fc <__cxa_atexit@plt+0xcbad4> │ │ │ │ + ldr lr, [pc, #88] @ d7314 <__cxa_atexit@plt+0xcbaec> │ │ │ │ + ldr r1, [pc, #88] @ d7318 <__cxa_atexit@plt+0xcbaf0> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r6, #8] │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #52] @ d731c <__cxa_atexit@plt+0xcbaf4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 8795e4 <__cxa_atexit@plt+0x86ddbc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + rsceq lr, r7, r4, ror sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b d7334 <__cxa_atexit@plt+0xcbb0c> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - eor r3, r2, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r8, r2, r3 │ │ │ │ - ldr r2, [pc, #64] @ d33ec <__cxa_atexit@plt+0xc7bc4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d73b4 <__cxa_atexit@plt+0xcbb8c> │ │ │ │ + ldr r2, [pc, #188] @ d740c <__cxa_atexit@plt+0xcbbe4> │ │ │ │ mov r3, r5 │ │ │ │ - str r9, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - beq d33e0 <__cxa_atexit@plt+0xc7bb8> │ │ │ │ - ldr r3, [pc, #32] @ d33f0 <__cxa_atexit@plt+0xc7bc8> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r2, #3 │ │ │ │ + beq d7394 <__cxa_atexit@plt+0xcbb6c> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq d7358 <__cxa_atexit@plt+0xcbb30> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne d73ac <__cxa_atexit@plt+0xcbb84> │ │ │ │ + ldr r3, [pc, #144] @ d7414 <__cxa_atexit@plt+0xcbbec> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov fp, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6, ror #6 │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d73e8 <__cxa_atexit@plt+0xcbbc0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #64] @ d7418 <__cxa_atexit@plt+0xcbbf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ d7410 <__cxa_atexit@plt+0xcbbe8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq lr, [r7], #208 @ 0xd0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ d341c <__cxa_atexit@plt+0xc7bf4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ + ldr r3, [pc, #36] @ d7450 <__cxa_atexit@plt+0xcbc28> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ + beq d7448 <__cxa_atexit@plt+0xcbc20> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b d7334 <__cxa_atexit@plt+0xcbb0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ands r2, r2, r1 │ │ │ │ - beq d3450 <__cxa_atexit@plt+0xc7c28> │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - b d3560 <__cxa_atexit@plt+0xc7d38> │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r3, {r7, r8} │ │ │ │ - mov r7, fp │ │ │ │ - b d3464 <__cxa_atexit@plt+0xc7c3c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d3524 <__cxa_atexit@plt+0xc7cfc> │ │ │ │ - mov r3, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr lr, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - ldr ip, [r3, #12] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - and r9, r0, sl │ │ │ │ - ldr r0, [pc, #132] @ d3540 <__cxa_atexit@plt+0xc7d18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - stmib r2, {r0, r8, ip} │ │ │ │ - and r2, r1, #3 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b d7334 <__cxa_atexit@plt+0xcbb0c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d74a0 <__cxa_atexit@plt+0xcbc78> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ d74b8 <__cxa_atexit@plt+0xcbc90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d74bc <__cxa_atexit@plt+0xcbc94> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq lr, r7, r4, lsl sp │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7518 <__cxa_atexit@plt+0xcbcf0> │ │ │ │ + ldr lr, [pc, #64] @ d7524 <__cxa_atexit@plt+0xcbcfc> │ │ │ │ + ldr r1, [pc, #64] @ d7528 <__cxa_atexit@plt+0xcbd00> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d752c <__cxa_atexit@plt+0xcbd04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 8795e4 <__cxa_atexit@plt+0x86ddbc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + rsceq lr, r7, ip, asr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d7550 <__cxa_atexit@plt+0xcbd28> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b d756c <__cxa_atexit@plt+0xcbd44> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne d3508 <__cxa_atexit@plt+0xc7ce0> │ │ │ │ - ldr r0, [pc, #104] @ d3544 <__cxa_atexit@plt+0xc7d1c> │ │ │ │ - ldr r2, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ + bne d75ec <__cxa_atexit@plt+0xcbdc4> │ │ │ │ + ldr r2, [pc, #228] @ d766c <__cxa_atexit@plt+0xcbe44> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ tst r2, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - beq d3514 <__cxa_atexit@plt+0xc7cec> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b d32e8 <__cxa_atexit@plt+0xc7ac0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr fp, [sp] │ │ │ │ + beq d75cc <__cxa_atexit@plt+0xcbda4> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq d7590 <__cxa_atexit@plt+0xcbd68> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne d75e4 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ + ldr r3, [pc, #184] @ d7674 <__cxa_atexit@plt+0xcbe4c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov fp, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ + str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d3548 <__cxa_atexit@plt+0xc7d20> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d7648 <__cxa_atexit@plt+0xcbe20> │ │ │ │ + ldr r9, [pc, #116] @ d7678 <__cxa_atexit@plt+0xcbe50> │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #104] @ d767c <__cxa_atexit@plt+0xcbe54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #100] @ d7680 <__cxa_atexit@plt+0xcbe58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ d7670 <__cxa_atexit@plt+0xcbe48> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + rsceq lr, r7, r0, ror #27 │ │ │ │ + rsceq lr, r7, r0, lsr #23 │ │ │ │ + rsceq lr, r7, r8, lsr sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ d76b8 <__cxa_atexit@plt+0xcbe90> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r8, r0, lsr sp │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r7, asr #13 │ │ │ │ + beq d76b0 <__cxa_atexit@plt+0xcbe88> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b d756c <__cxa_atexit@plt+0xcbd44> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d3464 <__cxa_atexit@plt+0xc7c3c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ + b d756c <__cxa_atexit@plt+0xcbd44> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d3620 <__cxa_atexit@plt+0xc7df8> │ │ │ │ - mov r3, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7730 <__cxa_atexit@plt+0xcbf08> │ │ │ │ + ldr r8, [pc, #84] @ d7748 <__cxa_atexit@plt+0xcbf20> │ │ │ │ sub r7, r6, #15 │ │ │ │ - ldr lr, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - ldr ip, [r3, #12] │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #76] @ d774c <__cxa_atexit@plt+0xcbf24> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ d7750 <__cxa_atexit@plt+0xcbf28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - and r9, r0, sl │ │ │ │ - ldr r0, [pc, #132] @ d363c <__cxa_atexit@plt+0xc7e14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, ip} │ │ │ │ - add r0, r2, #12 │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - bne d3604 <__cxa_atexit@plt+0xc7ddc> │ │ │ │ - ldr r0, [pc, #104] @ d3640 <__cxa_atexit@plt+0xc7e18> │ │ │ │ - ldr r2, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r2, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - beq d3610 <__cxa_atexit@plt+0xc7de8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b d32e8 <__cxa_atexit@plt+0xc7ac0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d3644 <__cxa_atexit@plt+0xc7e1c> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d7754 <__cxa_atexit@plt+0xcbf2c> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r8, r4, lsr ip │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r7, asr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d3560 <__cxa_atexit@plt+0xc7d38> │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + strdeq lr, [r7], #196 @ 0xc4 @ │ │ │ │ + strhteq lr, [r7], #164 @ 0xa4 │ │ │ │ + rsceq lr, r7, ip, asr #18 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + sbcseq sl, r9, ip, lsr #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d3684 <__cxa_atexit@plt+0xc7e5c> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b d3698 <__cxa_atexit@plt+0xc7e70> │ │ │ │ - ldr r7, [pc, #8] @ d3694 <__cxa_atexit@plt+0xc7e6c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7788 <__cxa_atexit@plt+0xcbf60> │ │ │ │ + ldr r2, [pc, #28] @ d7798 <__cxa_atexit@plt+0xcbf70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b cec904 <__cxa_atexit@plt+0xce10dc> │ │ │ │ + ldr r7, [pc, #12] @ d779c <__cxa_atexit@plt+0xcbf74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r9, r8, asr r7 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d36f4 <__cxa_atexit@plt+0xc7ecc> │ │ │ │ - ldr r2, [pc, #180] @ d3768 <__cxa_atexit@plt+0xc7f40> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq sl, r9, r0, lsl sp │ │ │ │ + sbcseq sl, r9, r8, ror #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d77fc <__cxa_atexit@plt+0xcbfd4> │ │ │ │ + ldr lr, [pc, #64] @ d7808 <__cxa_atexit@plt+0xcbfe0> │ │ │ │ + ldr r1, [pc, #64] @ d780c <__cxa_atexit@plt+0xcbfe4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r3, [pc, #32] @ d7810 <__cxa_atexit@plt+0xcbfe8> │ │ │ │ + sub r9, r6, #7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b d08f8 <__cxa_atexit@plt+0xc50d0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xfffff868 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq lr, [r7], #188 @ 0xbc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d789c <__cxa_atexit@plt+0xcc074> │ │ │ │ + ldr r2, [pc, #124] @ d78b4 <__cxa_atexit@plt+0xcc08c> │ │ │ │ + ldr r1, [pc, #124] @ d78b8 <__cxa_atexit@plt+0xcc090> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ tst r3, #3 │ │ │ │ - str r1, [r7, #12] │ │ │ │ - beq d3730 <__cxa_atexit@plt+0xc7f08> │ │ │ │ - ldr r2, [pc, #148] @ d376c <__cxa_atexit@plt+0xc7f44> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d3740 <__cxa_atexit@plt+0xc7f18> │ │ │ │ - b d37b8 <__cxa_atexit@plt+0xc7f90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d3748 <__cxa_atexit@plt+0xc7f20> │ │ │ │ - ldr r7, [pc, #100] @ d3770 <__cxa_atexit@plt+0xc7f48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + beq d7860 <__cxa_atexit@plt+0xcc038> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d78a8 <__cxa_atexit@plt+0xcc080> │ │ │ │ + ldr r2, [pc, #72] @ d78bc <__cxa_atexit@plt+0xcc094> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #60] @ d78c0 <__cxa_atexit@plt+0xcc098> │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + beq d7894 <__cxa_atexit@plt+0xcc06c> │ │ │ │ + b d7258 <__cxa_atexit@plt+0xcba30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ d3764 <__cxa_atexit@plt+0xc7f3c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #8 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r2, [r8], #164 @ 0xa4 @ │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + rsceq lr, r7, r0, ror r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d37ac <__cxa_atexit@plt+0xc7f84> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + sbcseq sl, r9, r0, ror #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7934 <__cxa_atexit@plt+0xcc10c> │ │ │ │ + ldr r2, [pc, #72] @ d793c <__cxa_atexit@plt+0xcc114> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ d7940 <__cxa_atexit@plt+0xcc118> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d37a4 <__cxa_atexit@plt+0xc7f7c> │ │ │ │ - b d37b8 <__cxa_atexit@plt+0xc7f90> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #52] @ d7944 <__cxa_atexit@plt+0xcc11c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #40] @ d7948 <__cxa_atexit@plt+0xcc120> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r3 │ │ │ │ + b e4550 <__cxa_atexit@plt+0xd8d28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - cmp r2, r9 │ │ │ │ - bne d3800 <__cxa_atexit@plt+0xc7fd8> │ │ │ │ - ldr r1, [pc, #148] @ d386c <__cxa_atexit@plt+0xc8044> │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - beq d3850 <__cxa_atexit@plt+0xc8028> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5, #12] │ │ │ │ + sbcseq sl, r9, r4, ror #17 │ │ │ │ + strdeq lr, [r7], #100 @ 0x64 @ │ │ │ │ + rsceq lr, r7, r8, lsr fp │ │ │ │ + rsceq lr, r7, r0, asr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d797c <__cxa_atexit@plt+0xcc154> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ d7984 <__cxa_atexit@plt+0xcc15c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d3698 <__cxa_atexit@plt+0xc7e70> │ │ │ │ - eor r3, r9, r2 │ │ │ │ - clz r3, r3 │ │ │ │ - eor r3, r3, #31 │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r8, r2, r3 │ │ │ │ - ldr r2, [pc, #72] @ d3864 <__cxa_atexit@plt+0xc803c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r9, [r5, #16] │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r7, ip, lsl #13 │ │ │ │ + sbcseq sl, r9, r8, lsl fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d79f4 <__cxa_atexit@plt+0xcc1cc> │ │ │ │ + ldr r2, [pc, #112] @ d7a20 <__cxa_atexit@plt+0xcc1f8> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - beq d3858 <__cxa_atexit@plt+0xc8030> │ │ │ │ - ldr r3, [pc, #40] @ d3868 <__cxa_atexit@plt+0xc8040> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + bhi d7a00 <__cxa_atexit@plt+0xcc1d8> │ │ │ │ + ldr r3, [pc, #88] @ d7a2c <__cxa_atexit@plt+0xcc204> │ │ │ │ + ldr r1, [pc, #88] @ d7a30 <__cxa_atexit@plt+0xcc208> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b cec904 <__cxa_atexit@plt+0xce10dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ d7a24 <__cxa_atexit@plt+0xcc1fc> │ │ │ │ + ldr r5, [pc, #28] @ d7a28 <__cxa_atexit@plt+0xcc200> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b d3698 <__cxa_atexit@plt+0xc7e70> │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ d38c4 <__cxa_atexit@plt+0xc809c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b d2728 <__cxa_atexit@plt+0xc6f00> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + smullseq sl, r9, r8, sl │ │ │ │ + ldrdeq lr, [r7], #140 @ 0x8c @ │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + rsceq lr, r7, r0, lsl r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - mov sl, r8 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r3, #4 │ │ │ │ + moveq r3, #8 │ │ │ │ + movne r2, #3 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ands r8, r2, r0 │ │ │ │ - beq d3960 <__cxa_atexit@plt+0xc8138> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d7ab4 <__cxa_atexit@plt+0xcc28c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - stmda r5, {r8, sl} │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc d39c8 <__cxa_atexit@plt+0xc81a0> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov ip, fp │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - rsb fp, r1, #0 │ │ │ │ - eor r2, r2, fp │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr r2, [pc, #220] @ d3a04 <__cxa_atexit@plt+0xc81dc> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov fp, ip │ │ │ │ - sub lr, r6, #26 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - ldr r2, [pc, #196] @ d3a08 <__cxa_atexit@plt+0xc81e0> │ │ │ │ - sub r9, r6, #15 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b d3270 <__cxa_atexit@plt+0xc7a48> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r8, r6 │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - bcc d39dc <__cxa_atexit@plt+0xc81b4> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - rsb lr, r1, #0 │ │ │ │ - eor r2, r2, lr │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr r0, [pc, #116] @ d3a0c <__cxa_atexit@plt+0xc81e4> │ │ │ │ - add r5, r5, #28 │ │ │ │ - add lr, r3, #16 │ │ │ │ - sub ip, r6, #26 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - stmib r3, {r0, r9} │ │ │ │ - ldr r0, [pc, #92] @ d3a10 <__cxa_atexit@plt+0xc81e8> │ │ │ │ - sub r9, r6, #15 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - stm lr, {r0, r7, ip} │ │ │ │ - b d3270 <__cxa_atexit@plt+0xc7a48> │ │ │ │ - ldr r0, [pc, #44] @ d39fc <__cxa_atexit@plt+0xc81d4> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b d39ec <__cxa_atexit@plt+0xc81c4> │ │ │ │ - ldr r0, [pc, #28] @ d3a00 <__cxa_atexit@plt+0xc81d8> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ + bcc d7abc <__cxa_atexit@plt+0xcc294> │ │ │ │ + ldr r1, [pc, #64] @ d7ad8 <__cxa_atexit@plt+0xcc2b0> │ │ │ │ + ldr r0, [pc, #64] @ d7adc <__cxa_atexit@plt+0xcc2b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r2, r8, ip, lsr #17 │ │ │ │ - rsceq r2, r8, r4, lsr #17 │ │ │ │ - rsceq r2, r8, ip, lsr r8 │ │ │ │ - rsceq r2, r8, r4, lsr r8 │ │ │ │ - andeq r0, r0, r7, asr #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d3a90 <__cxa_atexit@plt+0xc8268> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - rsb r9, r1, #0 │ │ │ │ - eor r0, r0, r9 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr r2, [pc, #68] @ d3aa8 <__cxa_atexit@plt+0xc8280> │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r9, r6, #15 │ │ │ │ - sub lr, r6, #26 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r2, [pc, #48] @ d3aac <__cxa_atexit@plt+0xc8284> │ │ │ │ - add r7, r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - stm r7, {r2, ip, lr} │ │ │ │ - b d3270 <__cxa_atexit@plt+0xc7a48> │ │ │ │ - ldr r3, [pc, #24] @ d3ab0 <__cxa_atexit@plt+0xc8288> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b e44d0 <__cxa_atexit@plt+0xd8ca8> │ │ │ │ + mov r6, r3 │ │ │ │ + b d7ac4 <__cxa_atexit@plt+0xcc29c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ d7ad4 <__cxa_atexit@plt+0xcc2ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq sl, [r9], #156 @ 0x9c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + sbcseq sl, r9, r4, asr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d7b00 <__cxa_atexit@plt+0xcc2d8> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r8, r0, ror r7 │ │ │ │ - rsceq r2, r8, ip, ror #14 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r7, asr #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq sl, r9, r0, lsr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d3b34 <__cxa_atexit@plt+0xc830c> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - rsb r9, r1, #0 │ │ │ │ - eor r0, r0, r9 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr r2, [pc, #72] @ d3b4c <__cxa_atexit@plt+0xc8324> │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r9, r6, #15 │ │ │ │ - sub lr, r6, #26 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r2, [pc, #52] @ d3b50 <__cxa_atexit@plt+0xc8328> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b d3270 <__cxa_atexit@plt+0xc7a48> │ │ │ │ - ldr r3, [pc, #24] @ d3b54 <__cxa_atexit@plt+0xc832c> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r2, [r8], #96 @ 0x60 @ │ │ │ │ - ldrdeq r2, [r8], #96 @ 0x60 @ │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bcc d7b58 <__cxa_atexit@plt+0xcc330> │ │ │ │ + ldr r2, [pc, #56] @ d7b64 <__cxa_atexit@plt+0xcc33c> │ │ │ │ + ldr r1, [pc, #56] @ d7b68 <__cxa_atexit@plt+0xcc340> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + ldrsheq sl, [r9], #152 @ 0x98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7bac <__cxa_atexit@plt+0xcc384> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ d7bb8 <__cxa_atexit@plt+0xcc390> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #24] @ d7bbc <__cxa_atexit@plt+0xcc394> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b aba1b0 <__cxa_atexit@plt+0xaae988> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq lr, r7, ip, asr r4 │ │ │ │ + sbcseq sl, r9, r4, lsr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ d7be0 <__cxa_atexit@plt+0xcc3b8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + smullseq sl, r9, r0, r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7c40 <__cxa_atexit@plt+0xcc418> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc d3b98 <__cxa_atexit@plt+0xc8370> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ d3bb0 <__cxa_atexit@plt+0xc8388> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc d7c48 <__cxa_atexit@plt+0xcc420> │ │ │ │ + ldr r5, [pc, #76] @ d7c64 <__cxa_atexit@plt+0xcc43c> │ │ │ │ + ldr r1, [pc, #76] @ d7c68 <__cxa_atexit@plt+0xcc440> │ │ │ │ + ldr r2, [pc, #76] @ d7c6c <__cxa_atexit@plt+0xcc444> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + mov r6, r9 │ │ │ │ + b d7c50 <__cxa_atexit@plt+0xcc428> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ d7c60 <__cxa_atexit@plt+0xcc438> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ d3bb4 <__cxa_atexit@plt+0xc838c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + sbcseq sl, r9, r4, lsr r9 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + ldrdeq r7, [r4], #165 @ 0xa5 │ │ │ │ + sbcseq sl, r9, r8, lsl #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d7c94 <__cxa_atexit@plt+0xcc46c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r8, r4, asr r6 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ + sbcseq sl, r9, ip, asr #17 │ │ │ │ + ldrsheq sl, [r9], #140 @ 0x8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d3c40 <__cxa_atexit@plt+0xc8418> │ │ │ │ - ldr r3, [pc, #120] @ d3c50 <__cxa_atexit@plt+0xc8428> │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq d3c14 <__cxa_atexit@plt+0xc83ec> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3c24 <__cxa_atexit@plt+0xc83fc> │ │ │ │ - ldr r3, [pc, #92] @ d3c54 <__cxa_atexit@plt+0xc842c> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ + bhi d7ce8 <__cxa_atexit@plt+0xcc4c0> │ │ │ │ + ldr r3, [pc, #60] @ d7cf8 <__cxa_atexit@plt+0xcc4d0> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq d3c38 <__cxa_atexit@plt+0xc8410> │ │ │ │ - b d3cc8 <__cxa_atexit@plt+0xc84a0> │ │ │ │ + str r3, [r7] │ │ │ │ + beq d7cd8 <__cxa_atexit@plt+0xcc4b0> │ │ │ │ + ldrh r3, [r8, #3] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b aefac8 <__cxa_atexit@plt+0xae42a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ d3c5c <__cxa_atexit@plt+0xc8434> │ │ │ │ + ldr r7, [pc, #12] @ d7cfc <__cxa_atexit@plt+0xcc4d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrheq sl, [r9], #140 @ 0x8c │ │ │ │ + smullseq sl, r9, r8, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldrh r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b aefac8 <__cxa_atexit@plt+0xae42a0> │ │ │ │ + smullseq sl, r9, r4, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d7d8c <__cxa_atexit@plt+0xcc564> │ │ │ │ + ldr r3, [pc, #120] @ d7db4 <__cxa_atexit@plt+0xcc58c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq d7d7c <__cxa_atexit@plt+0xcc554> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d7d9c <__cxa_atexit@plt+0xcc574> │ │ │ │ + ldr r7, [pc, #92] @ d7dbc <__cxa_atexit@plt+0xcc594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + ldrh r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d3c58 <__cxa_atexit@plt+0xc8430> │ │ │ │ + ldr r7, [pc, #36] @ d7db8 <__cxa_atexit@plt+0xcc590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - sbcseq lr, r9, r0, lsr #3 │ │ │ │ - strhteq r2, [r8], #92 @ 0x5c │ │ │ │ + sbcseq sl, r9, ip, lsr #16 │ │ │ │ + rsceq lr, r7, r4, asr #6 │ │ │ │ + ldrsheq sl, [r9], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3c9c <__cxa_atexit@plt+0xc8474> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ d3cb8 <__cxa_atexit@plt+0xc8490> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d3cb0 <__cxa_atexit@plt+0xc8488> │ │ │ │ - b d3cc8 <__cxa_atexit@plt+0xc84a0> │ │ │ │ - ldr r7, [pc, #24] @ d3cbc <__cxa_atexit@plt+0xc8494> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7dfc <__cxa_atexit@plt+0xcc5d4> │ │ │ │ + ldr r2, [pc, #32] @ d7e08 <__cxa_atexit@plt+0xcc5e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strhteq lr, [r7], #44 @ 0x2c │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7e34 <__cxa_atexit@plt+0xcc60c> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r8, fp │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + b d7e48 <__cxa_atexit@plt+0xcc620> │ │ │ │ + ldr r7, [pc, #8] @ d7e44 <__cxa_atexit@plt+0xcc61c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r2, r8, r4, asr #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + smullseq sl, r9, r4, r7 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d7eb8 <__cxa_atexit@plt+0xcc690> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r2, #3 │ │ │ │ + beq d7ec8 <__cxa_atexit@plt+0xcc6a0> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + lsr r3, r2, #8 │ │ │ │ + add r1, r0, r1 │ │ │ │ + strb r2, [r1, #8] │ │ │ │ + strb r3, [r1, #9] │ │ │ │ + add r2, r0, #2 │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq d7eec <__cxa_atexit@plt+0xcc6c4> │ │ │ │ + cmp r1, #2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq d7e60 <__cxa_atexit@plt+0xcc638> │ │ │ │ + ldr r3, [pc, #96] @ d7f0c <__cxa_atexit@plt+0xcc6e4> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #64] @ d7f10 <__cxa_atexit@plt+0xcc6e8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #32] @ d7f14 <__cxa_atexit@plt+0xcc6ec> │ │ │ │ + ldr r1, [r7] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, lr │ │ │ │ + mov fp, r8 │ │ │ │ + bx r1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - ldr r2, [pc, #120] @ d3d54 <__cxa_atexit@plt+0xc852c> │ │ │ │ mov r3, r5 │ │ │ │ - str r9, [r5] │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r2, [pc, #76] @ d7f7c <__cxa_atexit@plt+0xcc754> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #2 │ │ │ │ + add r0, r0, r8 │ │ │ │ + lsr lr, r1, #8 │ │ │ │ tst r7, #3 │ │ │ │ - beq d3d2c <__cxa_atexit@plt+0xc8504> │ │ │ │ - ldr r2, [pc, #96] @ d3d58 <__cxa_atexit@plt+0xc8530> │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + strb lr, [r0, #9] │ │ │ │ + strb r1, [r0, #8] │ │ │ │ + beq d7f74 <__cxa_atexit@plt+0xcc74c> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b d7e48 <__cxa_atexit@plt+0xcc620> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b d7e48 <__cxa_atexit@plt+0xcc620> │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7fe4 <__cxa_atexit@plt+0xcc7bc> │ │ │ │ + ldr r7, [pc, #52] @ d7ff8 <__cxa_atexit@plt+0xcc7d0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq d7fd8 <__cxa_atexit@plt+0xcc7b0> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8008 <__cxa_atexit@plt+0xcc7e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ d7ffc <__cxa_atexit@plt+0xcc7d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq sl, r9, r4, ror #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #140] @ d809c <__cxa_atexit@plt+0xcc874> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d8074 <__cxa_atexit@plt+0xcc84c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #112] @ d80a0 <__cxa_atexit@plt+0xcc878> │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst sl, #3 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq d3d34 <__cxa_atexit@plt+0xc850c> │ │ │ │ - sub r7, r3, #24 │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + beq d807c <__cxa_atexit@plt+0xcc854> │ │ │ │ + ldr r7, [pc, #84] @ d80a4 <__cxa_atexit@plt+0xcc87c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d3d40 <__cxa_atexit@plt+0xc8518> │ │ │ │ - mov r7, fp │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - b d3698 <__cxa_atexit@plt+0xc7e70> │ │ │ │ + bhi d8088 <__cxa_atexit@plt+0xcc860> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b d7e48 <__cxa_atexit@plt+0xcc620> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d3d5c <__cxa_atexit@plt+0xc8534> │ │ │ │ + ldr r7, [pc, #24] @ d80a8 <__cxa_atexit@plt+0xcc880> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r3, #8 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - smullseq lr, r9, r8, r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + sbcseq sl, r9, ip, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ d3dc8 <__cxa_atexit@plt+0xc85a0> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #104] @ d8128 <__cxa_atexit@plt+0xcc900> │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ tst sl, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - beq d3da4 <__cxa_atexit@plt+0xc857c> │ │ │ │ - sub r7, r5, #20 │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + beq d8108 <__cxa_atexit@plt+0xcc8e0> │ │ │ │ + ldr r7, [pc, #76] @ d812c <__cxa_atexit@plt+0xcc904> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d3db0 <__cxa_atexit@plt+0xc8588> │ │ │ │ - mov r7, fp │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - b d3698 <__cxa_atexit@plt+0xc7e70> │ │ │ │ + bhi d8114 <__cxa_atexit@plt+0xcc8ec> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b d7e48 <__cxa_atexit@plt+0xcc620> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ d3dcc <__cxa_atexit@plt+0xc85a4> │ │ │ │ + ldr r7, [pc, #20] @ d8130 <__cxa_atexit@plt+0xcc908> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - sbcseq lr, r9, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrheq sl, [r9], #64 @ 0x40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r7, [pc, #64] @ d818c <__cxa_atexit@plt+0xcc964> │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d3dfc <__cxa_atexit@plt+0xc85d4> │ │ │ │ - mov r7, fp │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - b d3698 <__cxa_atexit@plt+0xc7e70> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [pc, #12] @ d3e14 <__cxa_atexit@plt+0xc85ec> │ │ │ │ + bhi d8178 <__cxa_atexit@plt+0xcc950> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b d7e48 <__cxa_atexit@plt+0xcc620> │ │ │ │ + ldr r7, [pc, #16] @ d8190 <__cxa_atexit@plt+0xcc968> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq sp, [r9], #248 @ 0xf8 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d3e7c <__cxa_atexit@plt+0xc8654> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3e58 <__cxa_atexit@plt+0xc8630> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ d3e60 <__cxa_atexit@plt+0xc8638> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq r2, [r8], #16 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + sbcseq sl, r9, ip, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ d81b0 <__cxa_atexit@plt+0xcc988> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r7, r4, lsl r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - mov r1, r3 │ │ │ │ - sub r7, r3, #24 │ │ │ │ - str r9, [r1, #4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - bhi d3f50 <__cxa_atexit@plt+0xc8728> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3ef4 <__cxa_atexit@plt+0xc86cc> │ │ │ │ - ldr r2, [pc, #212] @ d3f88 <__cxa_atexit@plt+0xc8760> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq d3f38 <__cxa_atexit@plt+0xc8710> │ │ │ │ - ldr r2, [pc, #180] @ d3f8c <__cxa_atexit@plt+0xc8764> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d3f48 <__cxa_atexit@plt+0xc8720> │ │ │ │ - b d40c4 <__cxa_atexit@plt+0xc889c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc d3f64 <__cxa_atexit@plt+0xc873c> │ │ │ │ - ldr r7, [pc, #136] @ d3f94 <__cxa_atexit@plt+0xc876c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #132] @ d3f98 <__cxa_atexit@plt+0xc8770> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8208 <__cxa_atexit@plt+0xcc9e0> │ │ │ │ + ldr r7, [pc, #68] @ d821c <__cxa_atexit@plt+0xcc9f4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq d81fc <__cxa_atexit@plt+0xcc9d4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #48] @ d8220 <__cxa_atexit@plt+0xcc9f8> │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d3f90 <__cxa_atexit@plt+0xc8768> │ │ │ │ + ldr r7, [pc, #20] @ d8224 <__cxa_atexit@plt+0xcc9fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ d3f84 <__cxa_atexit@plt+0xc875c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsl r5 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - smullseq sp, r9, r0, lr │ │ │ │ - ldrdeq r2, [r8], #36 @ 0x24 @ │ │ │ │ - rsceq r2, r8, ip, ror #1 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3ff8 <__cxa_atexit@plt+0xc87d0> │ │ │ │ - ldr r2, [pc, #184] @ d4070 <__cxa_atexit@plt+0xc8848> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq d4038 <__cxa_atexit@plt+0xc8810> │ │ │ │ - ldr r2, [pc, #152] @ d4074 <__cxa_atexit@plt+0xc884c> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d4048 <__cxa_atexit@plt+0xc8820> │ │ │ │ - b d40c4 <__cxa_atexit@plt+0xc889c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d4050 <__cxa_atexit@plt+0xc8828> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #92] @ d4078 <__cxa_atexit@plt+0xc8850> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - ldr r7, [pc, #84] @ d407c <__cxa_atexit@plt+0xc8854> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ d406c <__cxa_atexit@plt+0xc8844> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsr #8 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r2, r8, r4, asr #3 │ │ │ │ - ldrdeq r1, [r8], #244 @ 0xf4 @ │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + sbcseq sl, r9, r4, asr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d40b8 <__cxa_atexit@plt+0xc8890> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #12] @ d8248 <__cxa_atexit@plt+0xcca20> │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d40b0 <__cxa_atexit@plt+0xc8888> │ │ │ │ - b d40c4 <__cxa_atexit@plt+0xc889c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc d41f4 <__cxa_atexit@plt+0xc89cc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r1, #3] │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr lr, [r2, #16] │ │ │ │ - cmp r0, sl │ │ │ │ - bne d414c <__cxa_atexit@plt+0xc8924> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [pc, #276] @ d4214 <__cxa_atexit@plt+0xc89ec> │ │ │ │ - ldr r8, [pc, #276] @ d4218 <__cxa_atexit@plt+0xc89f0> │ │ │ │ - ldr r3, [r1, #12]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r1, #12] │ │ │ │ - ldr r0, [r1, #-8] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r1, #16] │ │ │ │ - str r8, [r1, #-4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - beq d41d8 <__cxa_atexit@plt+0xc89b0> │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, fp │ │ │ │ - b d3f9c <__cxa_atexit@plt+0xc8774> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - eor r1, sl, r0 │ │ │ │ - sub r3, r2, #1 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - cmp r1, r2 │ │ │ │ - bls d4184 <__cxa_atexit@plt+0xc895c> │ │ │ │ - str r0, [r6, #12]! │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r1, [pc, #156] @ d4210 <__cxa_atexit@plt+0xc89e8> │ │ │ │ - sub r7, r9, #14 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - stmdb r6, {r1, lr} │ │ │ │ - bx r0 │ │ │ │ - clz r3, r1 │ │ │ │ - eor r3, r3, #31 │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r9, r2, r3 │ │ │ │ - ldr r2, [pc, #108] @ d4208 <__cxa_atexit@plt+0xc89e0> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #96] @ d82c0 <__cxa_atexit@plt+0xcca98> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + tst sl, #3 │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + beq d82a0 <__cxa_atexit@plt+0xcca78> │ │ │ │ + ldr r7, [pc, #76] @ d82c4 <__cxa_atexit@plt+0xcca9c> │ │ │ │ mov r3, r5 │ │ │ │ - str sl, [r5, #28] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r9, [r5] │ │ │ │ - beq d41e8 <__cxa_atexit@plt+0xc89c0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #72] @ d420c <__cxa_atexit@plt+0xc89e4> │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b d3e7c <__cxa_atexit@plt+0xc8654> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d82ac <__cxa_atexit@plt+0xcca84> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, #0 │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b d7e48 <__cxa_atexit@plt+0xcc620> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #20] @ d82c8 <__cxa_atexit@plt+0xccaa0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r1 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq r2, r8, r8, rrx │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + sbcseq sl, r9, r8, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b d3f9c <__cxa_atexit@plt+0xc8774> │ │ │ │ - andeq r1, r0, r8, lsr #13 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #64] @ d8320 <__cxa_atexit@plt+0xccaf8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d830c <__cxa_atexit@plt+0xccae4> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, #0 │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b d7e48 <__cxa_atexit@plt+0xcc620> │ │ │ │ + ldr r7, [pc, #16] @ d8324 <__cxa_atexit@plt+0xccafc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrheq sl, [r9], #40 @ 0x28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d4274 <__cxa_atexit@plt+0xc8a4c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8360 <__cxa_atexit@plt+0xccb38> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ d8378 <__cxa_atexit@plt+0xccb50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d837c <__cxa_atexit@plt+0xccb54> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b d3e7c <__cxa_atexit@plt+0xc8654> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r1, r0, r8, ror #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ands r2, r2, r1 │ │ │ │ - beq d42a8 <__cxa_atexit@plt+0xc8a80> │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, fp │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - b d43a0 <__cxa_atexit@plt+0xc8b78> │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r3, {r7, r8} │ │ │ │ - mov r7, fp │ │ │ │ - b d42bc <__cxa_atexit@plt+0xc8a94> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d434c <__cxa_atexit@plt+0xc8b24> │ │ │ │ - ldr r8, [pc, #160] @ d437c <__cxa_atexit@plt+0xc8b54> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldmib r5, {r2, r3, ip} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r1, r1, r2 │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - str r0, [r7, #12] │ │ │ │ - and r2, r1, lr │ │ │ │ - ldr r1, [pc, #100] @ d4380 <__cxa_atexit@plt+0xc8b58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - add r3, r5, #20 │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str ip, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d4368 <__cxa_atexit@plt+0xc8b40> │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq lr, r7, r4, lsl r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d83b0 <__cxa_atexit@plt+0xccb88> │ │ │ │ + ldr r2, [pc, #32] @ d83c0 <__cxa_atexit@plt+0xccb98> │ │ │ │ + mov r9, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d4540 <__cxa_atexit@plt+0xc8d18> │ │ │ │ - mov r7, #32 │ │ │ │ - ldr r3, [pc, #48] @ d4388 <__cxa_atexit@plt+0xc8b60> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r7, [pc, #12] @ d83c4 <__cxa_atexit@plt+0xccb9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq sl, r9, r4, lsr #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d83e4 <__cxa_atexit@plt+0xccbbc> │ │ │ │ + lsl r7, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #20] @ d4384 <__cxa_atexit@plt+0xc8b5c> │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #68] @ d8440 <__cxa_atexit@plt+0xccc18> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d842c <__cxa_atexit@plt+0xccc04> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, #0 │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, fp │ │ │ │ + b d7e48 <__cxa_atexit@plt+0xcc620> │ │ │ │ + ldr r7, [pc, #16] @ d8444 <__cxa_atexit@plt+0xccc1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + smullseq sl, r9, r8, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d84d0 <__cxa_atexit@plt+0xccca8> │ │ │ │ + ldr r7, [pc, #120] @ d84f4 <__cxa_atexit@plt+0xccccc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + beq d84c0 <__cxa_atexit@plt+0xccc98> │ │ │ │ + ldr r7, [pc, #104] @ d84f8 <__cxa_atexit@plt+0xcccd0> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bhi d84e0 <__cxa_atexit@plt+0xcccb8> │ │ │ │ + ldr r7, [pc, #92] @ d8504 <__cxa_atexit@plt+0xcccdc> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ d8500 <__cxa_atexit@plt+0xcccd8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r8], #236 @ 0xec @ │ │ │ │ - ldrdeq r1, [r8], #224 @ 0xe0 @ │ │ │ │ - sbcseq sp, r9, ip, ror sl │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r2, r0, r9, asr #26 │ │ │ │ + ldr r7, [pc, #20] @ d84fc <__cxa_atexit@plt+0xcccd4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + ldrsheq sl, [r9], #0 │ │ │ │ + sbcseq sl, r9, r8, lsl #2 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d42bc <__cxa_atexit@plt+0xc8a94> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d442c <__cxa_atexit@plt+0xc8c04> │ │ │ │ - ldr r8, [pc, #156] @ d445c <__cxa_atexit@plt+0xc8c34> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldmib r5, {r2, r3, ip} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r1, r1, r2 │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - str r0, [r7, #12] │ │ │ │ - and r2, r1, lr │ │ │ │ - ldr r1, [pc, #96] @ d4460 <__cxa_atexit@plt+0xc8c38> │ │ │ │ - add lr, r7, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - add r3, r5, #20 │ │ │ │ - str r2, [r7, #28] │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldr r3, [pc, #64] @ d8558 <__cxa_atexit@plt+0xccd30> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-8 │ │ │ │ cmp fp, r7 │ │ │ │ - stm lr, {r1, r9, ip} │ │ │ │ - bhi d4448 <__cxa_atexit@plt+0xc8c20> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d4540 <__cxa_atexit@plt+0xc8d18> │ │ │ │ - mov r7, #32 │ │ │ │ - ldr r3, [pc, #48] @ d4468 <__cxa_atexit@plt+0xc8c40> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + bhi d8548 <__cxa_atexit@plt+0xccd20> │ │ │ │ + ldr r3, [pc, #40] @ d855c <__cxa_atexit@plt+0xccd34> │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #20] @ d4464 <__cxa_atexit@plt+0xc8c3c> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r7, [pc, #16] @ d8560 <__cxa_atexit@plt+0xccd38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, r8, r8, lsl lr │ │ │ │ - rsceq r1, r8, r8, ror #27 │ │ │ │ - smullseq sp, r9, ip, r9 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r2, r0, r9, asr #26 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d43a0 <__cxa_atexit@plt+0xc8b78> │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + sbcseq sl, r9, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc d44cc <__cxa_atexit@plt+0xc8ca4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ d44e4 <__cxa_atexit@plt+0xc8cbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r7, [pc, #40] @ d44e8 <__cxa_atexit@plt+0xc8cc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc d8598 <__cxa_atexit@plt+0xccd70> │ │ │ │ + ldr r2, [pc, #40] @ d85b0 <__cxa_atexit@plt+0xccd88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ d44ec <__cxa_atexit@plt+0xc8cc4> │ │ │ │ - mov r2, #12 │ │ │ │ + ldr r3, [pc, #20] @ d85b4 <__cxa_atexit@plt+0xccd8c> │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r8, ip, lsr #26 │ │ │ │ - rsceq r1, r8, r0, asr #22 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d4510 <__cxa_atexit@plt+0xc8ce8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + rsceq sp, r7, r0, ror #27 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d85e0 <__cxa_atexit@plt+0xccdb8> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ + mov r8, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - bhi d452c <__cxa_atexit@plt+0xc8d04> │ │ │ │ - mov r7, fp │ │ │ │ - b d4540 <__cxa_atexit@plt+0xc8d18> │ │ │ │ - ldr r7, [pc, #8] @ d453c <__cxa_atexit@plt+0xc8d14> │ │ │ │ + b d85f4 <__cxa_atexit@plt+0xccdcc> │ │ │ │ + ldr r7, [pc, #8] @ d85f0 <__cxa_atexit@plt+0xccdc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrheq sp, [r9], #140 @ 0x8c │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d459c <__cxa_atexit@plt+0xc8d74> │ │ │ │ - ldr r2, [pc, #112] @ d45cc <__cxa_atexit@plt+0xc8da4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq d45b4 <__cxa_atexit@plt+0xc8d8c> │ │ │ │ - ldr r2, [pc, #80] @ d45d0 <__cxa_atexit@plt+0xc8da8> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ + ldrsheq r9, [r9], #252 @ 0xfc │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d8664 <__cxa_atexit@plt+0xcce3c> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r2, #3 │ │ │ │ + beq d8674 <__cxa_atexit@plt+0xcce4c> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + lsr r3, r2, #8 │ │ │ │ + add r1, r0, r1 │ │ │ │ + strb r2, [r1, #6] │ │ │ │ + strb r3, [r1, #7] │ │ │ │ + sub r2, r0, #2 │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq d8698 <__cxa_atexit@plt+0xcce70> │ │ │ │ + cmp r1, #2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq d860c <__cxa_atexit@plt+0xccde4> │ │ │ │ + ldr r3, [pc, #96] @ d86b8 <__cxa_atexit@plt+0xcce90> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #64] @ d86bc <__cxa_atexit@plt+0xcce94> │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #32] @ d86c0 <__cxa_atexit@plt+0xcce98> │ │ │ │ + ldr r1, [r7] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, lr │ │ │ │ + mov fp, r8 │ │ │ │ + bx r1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r2, [pc, #76] @ d8728 <__cxa_atexit@plt+0xccf00> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r0, #2 │ │ │ │ + add r0, r0, r8 │ │ │ │ + lsr lr, r1, #8 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d45c4 <__cxa_atexit@plt+0xc8d9c> │ │ │ │ - b d461c <__cxa_atexit@plt+0xc8df4> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r3, [pc, #44] @ d45d4 <__cxa_atexit@plt+0xc8dac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + strb lr, [r0, #7] │ │ │ │ + strb r1, [r0, #6] │ │ │ │ + beq d8720 <__cxa_atexit@plt+0xccef8> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b d85f4 <__cxa_atexit@plt+0xccdcc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b d85f4 <__cxa_atexit@plt+0xccdcc> │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8790 <__cxa_atexit@plt+0xccf68> │ │ │ │ + ldr r7, [pc, #52] @ d87a4 <__cxa_atexit@plt+0xccf7c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq d8784 <__cxa_atexit@plt+0xccf5c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d87b4 <__cxa_atexit@plt+0xccf8c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ d87a8 <__cxa_atexit@plt+0xccf80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsceq r1, r8, r8, asr sl │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r9, r9, ip, asr #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d4610 <__cxa_atexit@plt+0xc8de8> │ │ │ │ + ldr r3, [pc, #140] @ d8848 <__cxa_atexit@plt+0xcd020> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ + beq d8820 <__cxa_atexit@plt+0xccff8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #112] @ d884c <__cxa_atexit@plt+0xcd024> │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d4608 <__cxa_atexit@plt+0xc8de0> │ │ │ │ - b d461c <__cxa_atexit@plt+0xc8df4> │ │ │ │ + tst sl, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + beq d8828 <__cxa_atexit@plt+0xcd000> │ │ │ │ + ldr r7, [pc, #84] @ d8850 <__cxa_atexit@plt+0xcd028> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d8834 <__cxa_atexit@plt+0xcd00c> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b d85f4 <__cxa_atexit@plt+0xccdcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - eor r7, sl, r2 │ │ │ │ - sub r2, r3, #1 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls d4648 <__cxa_atexit@plt+0xc8e20> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #88] @ d46a8 <__cxa_atexit@plt+0xc8e80> │ │ │ │ - clz r7, r7 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r9, r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [pc, #24] @ d8854 <__cxa_atexit@plt+0xcd02c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + sbcseq r9, r9, r4, lsr #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ + ldr r2, [pc, #104] @ d88d4 <__cxa_atexit@plt+0xcd0ac> │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #28] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r9, [r5] │ │ │ │ - beq d469c <__cxa_atexit@plt+0xc8e74> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #36] @ d46ac <__cxa_atexit@plt+0xc8e84> │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + tst sl, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + beq d88b4 <__cxa_atexit@plt+0xcd08c> │ │ │ │ + ldr r7, [pc, #76] @ d88d8 <__cxa_atexit@plt+0xcd0b0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d88c0 <__cxa_atexit@plt+0xcd098> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b d85f4 <__cxa_atexit@plt+0xccdcc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d88dc <__cxa_atexit@plt+0xcd0b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + sbcseq r9, r9, r8, lsl sp │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #64] @ d8938 <__cxa_atexit@plt+0xcd110> │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d8924 <__cxa_atexit@plt+0xcd0fc> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b d85f4 <__cxa_atexit@plt+0xccdcc> │ │ │ │ + ldr r7, [pc, #16] @ d893c <__cxa_atexit@plt+0xcd114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrheq r9, [r9], #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ d895c <__cxa_atexit@plt+0xcd134> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r7, r8, ror #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d89b8 <__cxa_atexit@plt+0xcd190> │ │ │ │ + ldr r7, [pc, #72] @ d89c8 <__cxa_atexit@plt+0xcd1a0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + beq d89ac <__cxa_atexit@plt+0xcd184> │ │ │ │ + ldr r2, [pc, #52] @ d89cc <__cxa_atexit@plt+0xcd1a4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b d3e7c <__cxa_atexit@plt+0xc8654> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ + str r2, [r3] │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r1, r0, r8, lsr #13 │ │ │ │ + ldr r7, [pc, #16] @ d89d0 <__cxa_atexit@plt+0xcd1a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + sbcseq r9, r9, ip, lsr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d46e0 <__cxa_atexit@plt+0xc8eb8> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ d89f4 <__cxa_atexit@plt+0xcd1cc> │ │ │ │ + str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b d3e7c <__cxa_atexit@plt+0xc8654> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r1, r0, r8, ror #13 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ands r9, r2, sl │ │ │ │ - beq d4758 <__cxa_atexit@plt+0xc8f30> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - cmp r1, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - bcc d47b8 <__cxa_atexit@plt+0xc8f90> │ │ │ │ - ldr lr, [pc, #196] @ d47ec <__cxa_atexit@plt+0xc8fc4> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, sl │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - b d47a4 <__cxa_atexit@plt+0xc8f7c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - bcc d47cc <__cxa_atexit@plt+0xc8fa4> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [pc, #116] @ d47f4 <__cxa_atexit@plt+0xc8fcc> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - and r0, r0, sl │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, fp │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - b d4540 <__cxa_atexit@plt+0xc8d18> │ │ │ │ - ldr r0, [pc, #48] @ d47f0 <__cxa_atexit@plt+0xc8fc8> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b d47dc <__cxa_atexit@plt+0xc8fb4> │ │ │ │ - ldr r0, [pc, #36] @ d47f8 <__cxa_atexit@plt+0xc8fd0> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r8, r0, asr #21 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r1, r8, r8, ror #20 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r2, r0, r9, asr #26 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #104] @ d8a74 <__cxa_atexit@plt+0xcd24c> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + tst sl, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq d8a54 <__cxa_atexit@plt+0xcd22c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #76] @ d8a78 <__cxa_atexit@plt+0xcd250> │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d8a60 <__cxa_atexit@plt+0xcd238> │ │ │ │ + stmda r5, {r9, sl} │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b d85f4 <__cxa_atexit@plt+0xccdcc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d8a7c <__cxa_atexit@plt+0xcd254> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + sbcseq r9, r9, r8, ror fp │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #64] @ d8ad8 <__cxa_atexit@plt+0xcd2b0> │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d8ac4 <__cxa_atexit@plt+0xcd29c> │ │ │ │ + stmda r5, {r9, sl} │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, fp │ │ │ │ + b d85f4 <__cxa_atexit@plt+0xccdcc> │ │ │ │ + ldr r7, [pc, #16] @ d8adc <__cxa_atexit@plt+0xcd2b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + sbcseq r9, r9, r4, lsl fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d4874 <__cxa_atexit@plt+0xc904c> │ │ │ │ - ldr lr, [pc, #104] @ d488c <__cxa_atexit@plt+0xc9064> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r1, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b d4540 <__cxa_atexit@plt+0xc8d18> │ │ │ │ - ldr r3, [pc, #20] @ d4890 <__cxa_atexit@plt+0xc9068> │ │ │ │ - mov r2, #20 │ │ │ │ + bcc d8b18 <__cxa_atexit@plt+0xcd2f0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ d8b30 <__cxa_atexit@plt+0xcd308> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d8b34 <__cxa_atexit@plt+0xcd30c> │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r8, r4, asr #19 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r2, r0, r9, asr #26 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq sp, r7, ip, asr r8 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d8b68 <__cxa_atexit@plt+0xcd340> │ │ │ │ + ldr r3, [pc, #32] @ d8b78 <__cxa_atexit@plt+0xcd350> │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r7, [pc, #12] @ d8b7c <__cxa_atexit@plt+0xcd354> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r9, r9, r0, lsl #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d8ba0 <__cxa_atexit@plt+0xcd378> │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #68] @ d8c00 <__cxa_atexit@plt+0xcd3d8> │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + bhi d8bec <__cxa_atexit@plt+0xcd3c4> │ │ │ │ + stmda r5, {r9, sl} │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, fp │ │ │ │ + b d85f4 <__cxa_atexit@plt+0xccdcc> │ │ │ │ + ldr r7, [pc, #16] @ d8c04 <__cxa_atexit@plt+0xcd3dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq r9, r9, ip, ror #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d8c8c <__cxa_atexit@plt+0xcd464> │ │ │ │ + ldr r7, [pc, #116] @ d8cb0 <__cxa_atexit@plt+0xcd488> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + beq d8c7c <__cxa_atexit@plt+0xcd454> │ │ │ │ + ldr r7, [pc, #100] @ d8cb4 <__cxa_atexit@plt+0xcd48c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d8c9c <__cxa_atexit@plt+0xcd474> │ │ │ │ + ldr r7, [pc, #88] @ d8cc0 <__cxa_atexit@plt+0xcd498> │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ d8cbc <__cxa_atexit@plt+0xcd494> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d8cb8 <__cxa_atexit@plt+0xcd490> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + sbcseq r9, r9, r8, asr #18 │ │ │ │ + sbcseq r9, r9, r0, ror #18 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #60] @ d8d14 <__cxa_atexit@plt+0xcd4ec> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3], #-12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d8d04 <__cxa_atexit@plt+0xcd4dc> │ │ │ │ + ldr r7, [pc, #40] @ d8d18 <__cxa_atexit@plt+0xcd4f0> │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r7, [pc, #16] @ d8d1c <__cxa_atexit@plt+0xcd4f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + sbcseq r9, r9, r4, ror #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d490c <__cxa_atexit@plt+0xc90e4> │ │ │ │ - ldr lr, [pc, #104] @ d4924 <__cxa_atexit@plt+0xc90fc> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r1, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b d4540 <__cxa_atexit@plt+0xc8d18> │ │ │ │ - ldr r3, [pc, #20] @ d4928 <__cxa_atexit@plt+0xc9100> │ │ │ │ - mov r2, #20 │ │ │ │ + bcc d8d54 <__cxa_atexit@plt+0xcd52c> │ │ │ │ + ldr r2, [pc, #40] @ d8d6c <__cxa_atexit@plt+0xcd544> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d8d70 <__cxa_atexit@plt+0xcd548> │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r8, ip, lsr #18 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4964 <__cxa_atexit@plt+0xc913c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ d496c <__cxa_atexit@plt+0xc9144> │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq sp, r7, r4, lsr #12 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d8ddc <__cxa_atexit@plt+0xcd5b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d8de8 <__cxa_atexit@plt+0xcd5c0> │ │ │ │ + ldr r1, [pc, #84] @ d8df8 <__cxa_atexit@plt+0xcd5d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r7, r5, r7 │ │ │ │ + ldrb r5, [r7, #8] │ │ │ │ + ldrb r7, [r7, #9] │ │ │ │ + orr r7, r5, r7, lsl #8 │ │ │ │ + ldr r5, [pc, #52] @ d8dfc <__cxa_atexit@plt+0xcd5d4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r5, [r3, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r1, r8, r4, lsr #13 │ │ │ │ + rsceq sp, r7, r4, asr r2 │ │ │ │ + rsceq sp, r7, r0, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d49b4 <__cxa_atexit@plt+0xc918c> │ │ │ │ - ldr r7, [pc, #52] @ d49c4 <__cxa_atexit@plt+0xc919c> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d8ec0 <__cxa_atexit@plt+0xcd698> │ │ │ │ + ldr r2, [pc, #208] @ d8ef0 <__cxa_atexit@plt+0xcd6c8> │ │ │ │ + mov r7, r5 │ │ │ │ tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq d49a8 <__cxa_atexit@plt+0xc9180> │ │ │ │ - mov r7, r9 │ │ │ │ - b d49d4 <__cxa_atexit@plt+0xc91ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + beq d8e9c <__cxa_atexit@plt+0xcd674> │ │ │ │ + ldr r0, [r9, #3] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + cmp r2, lr │ │ │ │ + sub r7, r7, #2 │ │ │ │ + str r7, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + bcc d8ed0 <__cxa_atexit@plt+0xcd6a8> │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi d8eac <__cxa_atexit@plt+0xcd684> │ │ │ │ + ldr r1, [pc, #148] @ d8f00 <__cxa_atexit@plt+0xcd6d8> │ │ │ │ + ldr r2, [pc, #148] @ d8f04 <__cxa_atexit@plt+0xcd6dc> │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r3] │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, lr │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d49c8 <__cxa_atexit@plt+0xc91a0> │ │ │ │ + ldr r7, [pc, #64] @ d8ef4 <__cxa_atexit@plt+0xcd6cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ d8efc <__cxa_atexit@plt+0xcd6d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq sp, r9, r8, lsr r4 │ │ │ │ + ldr r0, [pc, #32] @ d8ef8 <__cxa_atexit@plt+0xcd6d0> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r1] │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsceq sp, r7, r4, ror #2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + sbcseq r9, r9, r0, lsr r7 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d4a54 <__cxa_atexit@plt+0xc922c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #164] @ d4a94 <__cxa_atexit@plt+0xc926c> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d4a68 <__cxa_atexit@plt+0xc9240> │ │ │ │ - ldr r1, [pc, #140] @ d4a98 <__cxa_atexit@plt+0xc9270> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - beq d4a78 <__cxa_atexit@plt+0xc9250> │ │ │ │ - ldr r1, [pc, #108] @ d4a9c <__cxa_atexit@plt+0xc9274> │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + add r6, r6, #16 │ │ │ │ str r2, [r5] │ │ │ │ - beq d4a88 <__cxa_atexit@plt+0xc9260> │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d4b68 <__cxa_atexit@plt+0xc9340> │ │ │ │ - ldr r7, [pc, #68] @ d4aa0 <__cxa_atexit@plt+0xc9278> │ │ │ │ + sub r7, r7, #2 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d8f88 <__cxa_atexit@plt+0xcd760> │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi d8f70 <__cxa_atexit@plt+0xcd748> │ │ │ │ + ldr r3, [pc, #96] @ d8fac <__cxa_atexit@plt+0xcd784> │ │ │ │ + ldr r1, [pc, #96] @ d8fb0 <__cxa_atexit@plt+0xcd788> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #44] @ d8fa4 <__cxa_atexit@plt+0xcd77c> │ │ │ │ + mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r5, [pc, #24] @ d8fa8 <__cxa_atexit@plt+0xcd780> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + smlaleq sp, r7, ip, r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc d9024 <__cxa_atexit@plt+0xcd7fc> │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi d900c <__cxa_atexit@plt+0xcd7e4> │ │ │ │ + ldr r3, [pc, #96] @ d9044 <__cxa_atexit@plt+0xcd81c> │ │ │ │ + ldr r2, [pc, #96] @ d9048 <__cxa_atexit@plt+0xcd820> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ mov r7, r3 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #40] @ d903c <__cxa_atexit@plt+0xcd814> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r3, [pc, #20] @ d9040 <__cxa_atexit@plt+0xcd818> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + rsceq sp, r7, r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne d909c <__cxa_atexit@plt+0xcd874> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d9104 <__cxa_atexit@plt+0xcd8dc> │ │ │ │ + ldr r3, [pc, #184] @ d913c <__cxa_atexit@plt+0xcd914> │ │ │ │ + mov r7, #1 │ │ │ │ + add r7, r7, r2, asr #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r7, r2, #2 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + str r7, [r3] │ │ │ │ + bcc d9110 <__cxa_atexit@plt+0xcd8e8> │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi d90ec <__cxa_atexit@plt+0xcd8c4> │ │ │ │ + ldr r2, [pc, #112] @ d9134 <__cxa_atexit@plt+0xcd90c> │ │ │ │ + ldr r1, [pc, #112] @ d9138 <__cxa_atexit@plt+0xcd910> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r8, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #56] @ d912c <__cxa_atexit@plt+0xcd904> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r5, [pc, #24] @ d9130 <__cxa_atexit@plt+0xcd908> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + rsceq ip, r7, r0, lsr #30 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + rsceq ip, r7, r4, lsl #31 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9184 <__cxa_atexit@plt+0xcd95c> │ │ │ │ + ldr r7, [pc, #52] @ d9198 <__cxa_atexit@plt+0xcd970> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq d9178 <__cxa_atexit@plt+0xcd950> │ │ │ │ + mov r7, r8 │ │ │ │ + b d91a8 <__cxa_atexit@plt+0xcd980> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ d919c <__cxa_atexit@plt+0xcd974> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsceq r1, r8, ip, lsl #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r9, r9, ip, asr #11 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #72] @ d4b0c <__cxa_atexit@plt+0xc92e4> │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #100] @ d9214 <__cxa_atexit@plt+0xcd9ec> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d4b04 <__cxa_atexit@plt+0xc92dc> │ │ │ │ - ldr r2, [pc, #48] @ d4b10 <__cxa_atexit@plt+0xc92e8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq d920c <__cxa_atexit@plt+0xcd9e4> │ │ │ │ + ldr r3, [pc, #72] @ d9218 <__cxa_atexit@plt+0xcd9f0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - beq d4b04 <__cxa_atexit@plt+0xc92dc> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d4b68 <__cxa_atexit@plt+0xc9340> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq d920c <__cxa_atexit@plt+0xcd9e4> │ │ │ │ + ldr r3, [pc, #44] @ d921c <__cxa_atexit@plt+0xcd9f4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq d920c <__cxa_atexit@plt+0xcd9e4> │ │ │ │ + b d92bc <__cxa_atexit@plt+0xcda94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ d4b50 <__cxa_atexit@plt+0xc9328> │ │ │ │ + ldr r3, [pc, #68] @ d9274 <__cxa_atexit@plt+0xcda4c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq d4b48 <__cxa_atexit@plt+0xc9320> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d4b68 <__cxa_atexit@plt+0xc9340> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d4b68 <__cxa_atexit@plt+0xc9340> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d4bc4 <__cxa_atexit@plt+0xc939c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #172] @ d4c38 <__cxa_atexit@plt+0xc9410> │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - beq d4c00 <__cxa_atexit@plt+0xc93d8> │ │ │ │ - ldr r2, [pc, #148] @ d4c3c <__cxa_atexit@plt+0xc9414> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + beq d926c <__cxa_atexit@plt+0xcda44> │ │ │ │ + ldr r3, [pc, #40] @ d9278 <__cxa_atexit@plt+0xcda50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d4c10 <__cxa_atexit@plt+0xc93e8> │ │ │ │ - b d4c88 <__cxa_atexit@plt+0xc9460> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d4c18 <__cxa_atexit@plt+0xc93f0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #84] @ d4c40 <__cxa_atexit@plt+0xc9418> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq d926c <__cxa_atexit@plt+0xcda44> │ │ │ │ + b d92bc <__cxa_atexit@plt+0xcda94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ d4c34 <__cxa_atexit@plt+0xc940c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, ip, r7 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r1, [r8], #84 @ 0x54 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d4c7c <__cxa_atexit@plt+0xc9454> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #36] @ d92b0 <__cxa_atexit@plt+0xcda88> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d4c74 <__cxa_atexit@plt+0xc944c> │ │ │ │ - b d4c88 <__cxa_atexit@plt+0xc9460> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq d92a8 <__cxa_atexit@plt+0xcda80> │ │ │ │ + b d92bc <__cxa_atexit@plt+0xcda94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc d4d74 <__cxa_atexit@plt+0xc954c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r1, #3] │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - cmp r1, sl │ │ │ │ - bne d4d10 <__cxa_atexit@plt+0xc94e8> │ │ │ │ - ldr lr, [pc, #212] @ d4d90 <__cxa_atexit@plt+0xc9568> │ │ │ │ - ldr r8, [pc, #212] @ d4d94 <__cxa_atexit@plt+0xc956c> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - beq d4d5c <__cxa_atexit@plt+0xc9534> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d4b68 <__cxa_atexit@plt+0xc9340> │ │ │ │ - ldr r3, [pc, #112] @ d4d88 <__cxa_atexit@plt+0xc9560> │ │ │ │ + ldr r2, [pc, #148] @ d9358 <__cxa_atexit@plt+0xcdb30> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq d4d6c <__cxa_atexit@plt+0xc9544> │ │ │ │ - eor r2, r1, sl │ │ │ │ - clz r2, r2 │ │ │ │ - ldr r3, [pc, #84] @ d4d8c <__cxa_atexit@plt+0xc9564> │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r9, r1, r2 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq d9338 <__cxa_atexit@plt+0xcdb10> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #8 │ │ │ │ + cmp r2, r8 │ │ │ │ + bcc d9340 <__cxa_atexit@plt+0xcdb18> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b d3e7c <__cxa_atexit@plt+0xc8654> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r3, r3, r0 │ │ │ │ + add r2, r2, r1 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq d9350 <__cxa_atexit@plt+0xcdb28> │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r1, r3, #8 │ │ │ │ + bl ad18 │ │ │ │ + ldr r7, [pc, #60] @ d935c <__cxa_atexit@plt+0xcdb34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r8, #3 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - b d4b68 <__cxa_atexit@plt+0xc9340> │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ + mov r0, #0 │ │ │ │ + b d9318 <__cxa_atexit@plt+0xcdaf0> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strdeq ip, [r7], #192 @ 0xc0 @ │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldmib r5, {r3, sl} │ │ │ │ - eor r2, r2, sl │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r1, [pc, #32] @ d4df8 <__cxa_atexit@plt+0xc95d0> │ │ │ │ - clz r2, r2 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r9, r0, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - str r9, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d93c8 <__cxa_atexit@plt+0xcdba0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + add r2, r2, r1 │ │ │ │ + add r3, r3, r0 │ │ │ │ + cmp r2, r3 │ │ │ │ + beq d93d4 <__cxa_atexit@plt+0xcdbac> │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r1, r3, #8 │ │ │ │ + bl ad18 │ │ │ │ + ldr r7, [pc, #40] @ d93dc <__cxa_atexit@plt+0xcdbb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + mov r0, #0 │ │ │ │ + b d93ac <__cxa_atexit@plt+0xcdb84> │ │ │ │ + rsceq ip, r7, ip, asr ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d943c <__cxa_atexit@plt+0xcdc14> │ │ │ │ + ldr r3, [pc, #76] @ d944c <__cxa_atexit@plt+0xcdc24> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq d942c <__cxa_atexit@plt+0xcdc04> │ │ │ │ + ldr r3, [pc, #52] @ d9450 <__cxa_atexit@plt+0xcdc28> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b d3e7c <__cxa_atexit@plt+0xc8654> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ands r2, r2, r1 │ │ │ │ - beq d4e28 <__cxa_atexit@plt+0xc9600> │ │ │ │ - stmda r3, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b d4f44 <__cxa_atexit@plt+0xc971c> │ │ │ │ - mov r2, #0 │ │ │ │ - stmda r3, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b d4e38 <__cxa_atexit@plt+0xc9610> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d4f00 <__cxa_atexit@plt+0xc96d8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - add sl, r5, #20 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - ldm sl, {r4, r9, sl} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - rsb r8, lr, #0 │ │ │ │ - eor r0, r0, r8 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - and r0, r0, r4 │ │ │ │ - ldr r4, [pc, #140] @ d4f1c <__cxa_atexit@plt+0xc96f4> │ │ │ │ - add r8, r2, #16 │ │ │ │ - sub ip, r6, #26 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - stmib r2, {r4, r9, sl} │ │ │ │ - ldr r4, [pc, #124] @ d4f20 <__cxa_atexit@plt+0xc96f8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str lr, [r2, #32] │ │ │ │ - stm r8, {r4, fp, ip} │ │ │ │ - and r4, r1, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - bne d4ee8 <__cxa_atexit@plt+0xc96c0> │ │ │ │ - ldr r4, [pc, #96] @ d4f24 <__cxa_atexit@plt+0xc96fc> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr r2, [r1, #6] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #16] │ │ │ │ - ldm sp, {r4, fp} │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq d4ef4 <__cxa_atexit@plt+0xc96cc> │ │ │ │ - mov r5, r3 │ │ │ │ - b d505c <__cxa_atexit@plt+0xc9834> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldm sp, {r4, fp} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ d9454 <__cxa_atexit@plt+0xcdc2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ d4f28 <__cxa_atexit@plt+0xc9700> │ │ │ │ - mov r3, #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + sbcseq r9, r9, ip, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ d9478 <__cxa_atexit@plt+0xcdc50> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d949c <__cxa_atexit@plt+0xcdc74> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d94f8 <__cxa_atexit@plt+0xcdcd0> │ │ │ │ + ldr lr, [pc, #64] @ d9504 <__cxa_atexit@plt+0xcdcdc> │ │ │ │ + ldr r0, [pc, #64] @ d9508 <__cxa_atexit@plt+0xcdce0> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + mov r7, r2 │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r8, r8, asr #6 │ │ │ │ - rsceq r1, r8, r8, asr #6 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r1, r0, r9, asr #14 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq ip, r7, r8, ror pc │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b d4e38 <__cxa_atexit@plt+0xc9610> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d5010 <__cxa_atexit@plt+0xc97e8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - add sl, r5, #20 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - ldm sl, {r4, r9, sl} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - rsb r8, lr, #0 │ │ │ │ - eor r0, r0, r8 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - and r0, r0, r4 │ │ │ │ - ldr r4, [pc, #144] @ d502c <__cxa_atexit@plt+0xc9804> │ │ │ │ - sub ip, r6, #26 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - stmib r2, {r4, r9, sl} │ │ │ │ - ldr r4, [pc, #132] @ d5030 <__cxa_atexit@plt+0xc9808> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str ip, [r2, #20] │ │ │ │ - str fp, [r2, #24] │ │ │ │ - str r4, [r2, #16] │ │ │ │ - and r4, r1, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str lr, [r2, #32] │ │ │ │ - bne d4ff8 <__cxa_atexit@plt+0xc97d0> │ │ │ │ - ldr r4, [pc, #96] @ d5034 <__cxa_atexit@plt+0xc980c> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr r2, [r1, #6] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #16] │ │ │ │ - ldm sp, {r4, fp} │ │ │ │ + ldr r3, [pc, #60] @ d9558 <__cxa_atexit@plt+0xcdd30> │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq d5004 <__cxa_atexit@plt+0xc97dc> │ │ │ │ - mov r5, r3 │ │ │ │ - b d505c <__cxa_atexit@plt+0xc9834> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldm sp, {r4, fp} │ │ │ │ - bx r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq d9550 <__cxa_atexit@plt+0xcdd28> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #32] @ d955c <__cxa_atexit@plt+0xcdd34> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq d9550 <__cxa_atexit@plt+0xcdd28> │ │ │ │ + b d95a4 <__cxa_atexit@plt+0xcdd7c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ d5038 <__cxa_atexit@plt+0xc9810> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r8, r0, asr #4 │ │ │ │ - rsceq r1, r8, r0, asr #4 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r1, r0, r9, asr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b d4f44 <__cxa_atexit@plt+0xc971c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #124] @ d50ec <__cxa_atexit@plt+0xc98c4> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d50e0 <__cxa_atexit@plt+0xc98b8> │ │ │ │ - ldr r1, [pc, #100] @ d50f0 <__cxa_atexit@plt+0xc98c8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r1, [r3, #24] │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - eor r1, r1, sl │ │ │ │ - clz r1, r1 │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ d9598 <__cxa_atexit@plt+0xcdd70> │ │ │ │ tst r7, #3 │ │ │ │ - lsr r9, r0, r1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - beq d50e0 <__cxa_atexit@plt+0xc98b8> │ │ │ │ - ldr r3, [pc, #40] @ d50f4 <__cxa_atexit@plt+0xc98cc> │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b d3e7c <__cxa_atexit@plt+0xc8654> │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq d9590 <__cxa_atexit@plt+0xcdd68> │ │ │ │ + b d95a4 <__cxa_atexit@plt+0xcdd7c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - eor r3, r2, sl │ │ │ │ - clz r3, r3 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r9, r2, r3 │ │ │ │ - ldr r2, [pc, #72] @ d5170 <__cxa_atexit@plt+0xc9948> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bge d95c8 <__cxa_atexit@plt+0xcdda0> │ │ │ │ + ldr r3, [pc, #212] @ d9690 <__cxa_atexit@plt+0xcde68> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ mov r3, r5 │ │ │ │ - str sl, [r5, #8] │ │ │ │ + ldr r2, [pc, #176] @ d9684 <__cxa_atexit@plt+0xcde5c> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - beq d5164 <__cxa_atexit@plt+0xc993c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #36] @ d5174 <__cxa_atexit@plt+0xc994c> │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + str r2, [r3] │ │ │ │ + beq d9618 <__cxa_atexit@plt+0xcddf0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc d9670 <__cxa_atexit@plt+0xcde48> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bge d9624 <__cxa_atexit@plt+0xcddfc> │ │ │ │ + ldr r2, [pc, #140] @ d9694 <__cxa_atexit@plt+0xcde6c> │ │ │ │ + str r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b d3e7c <__cxa_atexit@plt+0xc8654> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r7, ror #10 │ │ │ │ + ldr r8, [pc, #92] @ d9688 <__cxa_atexit@plt+0xcde60> │ │ │ │ + sub r1, r2, #23 │ │ │ │ + sub r0, r2, #15 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #80] @ d968c <__cxa_atexit@plt+0xcde64> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq ip, r7, r4, lsr sp │ │ │ │ + rsceq ip, r7, r8, ror #19 │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d51a8 <__cxa_atexit@plt+0xc9980> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d9720 <__cxa_atexit@plt+0xcdef8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r7, r2 │ │ │ │ + bge d96d4 <__cxa_atexit@plt+0xcdeac> │ │ │ │ + ldr r3, [pc, #112] @ d9738 <__cxa_atexit@plt+0xcdf10> │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b d3e7c <__cxa_atexit@plt+0xc8654> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r7, ror #11 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r8, [pc, #84] @ d9730 <__cxa_atexit@plt+0xcdf08> │ │ │ │ + sub r1, r3, #23 │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #72] @ d9734 <__cxa_atexit@plt+0xcdf0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, r7, r4, lsl #25 │ │ │ │ + rsceq ip, r7, r8, lsr r9 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d97b8 <__cxa_atexit@plt+0xcdf90> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ands r2, r2, r1 │ │ │ │ - beq d51dc <__cxa_atexit@plt+0xc99b4> │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - b d52d8 <__cxa_atexit@plt+0xc9ab0> │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r3, {r7, r8} │ │ │ │ - mov r7, fp │ │ │ │ - b d51f0 <__cxa_atexit@plt+0xc99c8> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d529c <__cxa_atexit@plt+0xc9a74> │ │ │ │ - mov r2, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r2, #16]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r1, [r2, #-12] │ │ │ │ - ldr r9, [r2, #-4] │ │ │ │ - ldmib r2, {sl, ip} │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - and r9, r0, sl │ │ │ │ - ldr r0, [pc, #120] @ d52b8 <__cxa_atexit@plt+0xc9a90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r0, r8, ip} │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d5284 <__cxa_atexit@plt+0xc9a5c> │ │ │ │ - ldr r3, [pc, #92] @ d52bc <__cxa_atexit@plt+0xc9a94> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq d5290 <__cxa_atexit@plt+0xc9a68> │ │ │ │ - mov r5, r2 │ │ │ │ - b d505c <__cxa_atexit@plt+0xc9834> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d977c <__cxa_atexit@plt+0xcdf54> │ │ │ │ + bl ad24 │ │ │ │ + b d9780 <__cxa_atexit@plt+0xcdf58> │ │ │ │ + bl acf4 │ │ │ │ + ldr lr, [pc, #60] @ d97c4 <__cxa_atexit@plt+0xcdf9c> │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #48] @ d97c8 <__cxa_atexit@plt+0xcdfa0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r3, [r8, #24] │ │ │ │ + str r1, [r8, #28] │ │ │ │ + stmib r8, {r2, r7} │ │ │ │ + add r7, r8, #12 │ │ │ │ + stm r7, {r2, r9, lr} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smlaleq ip, r7, r4, r8 │ │ │ │ + ldrdeq ip, [r7], #176 @ 0xb0 @ │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + add r0, r7, #8 │ │ │ │ + ldr r9, [r8, #8]! │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + ldr r2, [r8, #-4] │ │ │ │ + add r1, r3, #8 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d97fc <__cxa_atexit@plt+0xcdfd4> │ │ │ │ + bl ad24 │ │ │ │ + b d9800 <__cxa_atexit@plt+0xcdfd8> │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #188] @ d98c4 <__cxa_atexit@plt+0xce09c> │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq d9854 <__cxa_atexit@plt+0xce02c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d98ac <__cxa_atexit@plt+0xce084> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + cmp r2, r1 │ │ │ │ + bge d9864 <__cxa_atexit@plt+0xce03c> │ │ │ │ + ldr r7, [pc, #144] @ d98d0 <__cxa_atexit@plt+0xce0a8> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, r2 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d52c0 <__cxa_atexit@plt+0xc9a98> │ │ │ │ + ldr r8, [pc, #92] @ d98c8 <__cxa_atexit@plt+0xce0a0> │ │ │ │ + sub r1, r3, #23 │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #80] @ d98cc <__cxa_atexit@plt+0xce0a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + strdeq ip, [r7], #164 @ 0xa4 @ │ │ │ │ + rsceq ip, r7, r8, lsr #15 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d995c <__cxa_atexit@plt+0xce134> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r7, r2 │ │ │ │ + bge d9910 <__cxa_atexit@plt+0xce0e8> │ │ │ │ + ldr r3, [pc, #112] @ d9974 <__cxa_atexit@plt+0xce14c> │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r8, ip, lsr #31 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #21 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r8, [pc, #84] @ d996c <__cxa_atexit@plt+0xce144> │ │ │ │ + sub r1, r3, #23 │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #72] @ d9970 <__cxa_atexit@plt+0xce148> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, r7, r8, asr #20 │ │ │ │ + strdeq ip, [r7], #108 @ 0x6c @ │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d99f4 <__cxa_atexit@plt+0xce1cc> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d99b8 <__cxa_atexit@plt+0xce190> │ │ │ │ + bl ad24 │ │ │ │ + b d99bc <__cxa_atexit@plt+0xce194> │ │ │ │ + bl acf4 │ │ │ │ + ldr lr, [pc, #60] @ d9a00 <__cxa_atexit@plt+0xce1d8> │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #48] @ d9a04 <__cxa_atexit@plt+0xce1dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r3, [r8, #24] │ │ │ │ + str r1, [r8, #28] │ │ │ │ + stmib r8, {r2, r7} │ │ │ │ + add r7, r8, #12 │ │ │ │ + stm r7, {r2, r9, lr} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, r7, r8, asr r6 │ │ │ │ + smlaleq ip, r7, r4, r9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d9a60 <__cxa_atexit@plt+0xce238> │ │ │ │ + ldr r7, [pc, #72] @ d9a70 <__cxa_atexit@plt+0xce248> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + beq d9a54 <__cxa_atexit@plt+0xce22c> │ │ │ │ + ldr r2, [pc, #52] @ d9a74 <__cxa_atexit@plt+0xce24c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d51f0 <__cxa_atexit@plt+0xc99c8> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d5384 <__cxa_atexit@plt+0xc9b5c> │ │ │ │ - mov r2, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r2, #16]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r1, [r2, #-12] │ │ │ │ - ldr r9, [r2, #-4] │ │ │ │ - ldmib r2, {sl, ip} │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - and r9, r0, sl │ │ │ │ - ldr r0, [pc, #120] @ d53a0 <__cxa_atexit@plt+0xc9b78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, ip} │ │ │ │ - add r0, r3, #12 │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - bne d536c <__cxa_atexit@plt+0xc9b44> │ │ │ │ - ldr r3, [pc, #92] @ d53a4 <__cxa_atexit@plt+0xc9b7c> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq d5378 <__cxa_atexit@plt+0xc9b50> │ │ │ │ - mov r5, r2 │ │ │ │ - b d505c <__cxa_atexit@plt+0xc9834> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ + str r2, [r3] │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #16] @ d9a78 <__cxa_atexit@plt+0xce250> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d53a8 <__cxa_atexit@plt+0xc9b80> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r8, r4, asr #29 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #21 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrsheq r8, [r9], #204 @ 0xcc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ d9a9c <__cxa_atexit@plt+0xce274> │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d52d8 <__cxa_atexit@plt+0xc9ab0> │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc d5404 <__cxa_atexit@plt+0xc9bdc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ d541c <__cxa_atexit@plt+0xc9bf4> │ │ │ │ + bcc d9ae8 <__cxa_atexit@plt+0xce2c0> │ │ │ │ + ldr r2, [pc, #48] @ d9af4 <__cxa_atexit@plt+0xce2cc> │ │ │ │ + ldr r1, [pc, #48] @ d9af8 <__cxa_atexit@plt+0xce2d0> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ d5420 <__cxa_atexit@plt+0xc9bf8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq ip, r7, ip, ror r9 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ d9b80 <__cxa_atexit@plt+0xce358> │ │ │ │ + tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + beq d9b48 <__cxa_atexit@plt+0xce320> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d9b70 <__cxa_atexit@plt+0xce348> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r7, r2 │ │ │ │ + bge d9b50 <__cxa_atexit@plt+0xce328> │ │ │ │ + ldr r3, [pc, #72] @ d9b88 <__cxa_atexit@plt+0xce360> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ d9b84 <__cxa_atexit@plt+0xce35c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r8, ip, ror #27 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d548c <__cxa_atexit@plt+0xc9c64> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d5498 <__cxa_atexit@plt+0xc9c70> │ │ │ │ - ldr r1, [pc, #76] @ d54a8 <__cxa_atexit@plt+0xc9c80> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r5, [pc, #48] @ d54ac <__cxa_atexit@plt+0xc9c84> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq ip, r7, r8, lsl #16 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d9be4 <__cxa_atexit@plt+0xce3bc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r7, r2 │ │ │ │ + bge d9bc4 <__cxa_atexit@plt+0xce39c> │ │ │ │ + ldr r3, [pc, #60] @ d9bf8 <__cxa_atexit@plt+0xce3d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #32] @ d9bf4 <__cxa_atexit@plt+0xce3cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smlaleq ip, r7, r4, r7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d9c50 <__cxa_atexit@plt+0xce428> │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d9c34 <__cxa_atexit@plt+0xce40c> │ │ │ │ + bl ad24 │ │ │ │ + b d9c38 <__cxa_atexit@plt+0xce410> │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #28] @ d9c5c <__cxa_atexit@plt+0xce434> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - smlaleq r0, r8, r8, fp │ │ │ │ - smlaleq r0, r8, r4, fp │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, r7, r8, lsr #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ - sub r7, r2, #24 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - bhi d5594 <__cxa_atexit@plt+0xc9d6c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d5538 <__cxa_atexit@plt+0xc9d10> │ │ │ │ - ldr r2, [pc, #212] @ d55cc <__cxa_atexit@plt+0xc9da4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ + bhi d9cbc <__cxa_atexit@plt+0xce494> │ │ │ │ + ldr r3, [pc, #76] @ d9ccc <__cxa_atexit@plt+0xce4a4> │ │ │ │ mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq d557c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r2, [pc, #180] @ d55d0 <__cxa_atexit@plt+0xc9da8> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d558c <__cxa_atexit@plt+0xc9d64> │ │ │ │ - b d5708 <__cxa_atexit@plt+0xc9ee0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d55a8 <__cxa_atexit@plt+0xc9d80> │ │ │ │ - ldr r7, [pc, #136] @ d55d8 <__cxa_atexit@plt+0xc9db0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #132] @ d55dc <__cxa_atexit@plt+0xc9db4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq d9cac <__cxa_atexit@plt+0xce484> │ │ │ │ + ldr r3, [pc, #52] @ d9cd0 <__cxa_atexit@plt+0xce4a8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d55d4 <__cxa_atexit@plt+0xc9dac> │ │ │ │ + ldr r7, [pc, #16] @ d9cd4 <__cxa_atexit@plt+0xce4ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ d55c8 <__cxa_atexit@plt+0xc9da0> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsr #10 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - sbcseq ip, r9, r8, asr r8 │ │ │ │ - smlaleq r0, r8, r0, ip │ │ │ │ - rsceq r0, r8, r8, lsr #21 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d563c <__cxa_atexit@plt+0xc9e14> │ │ │ │ - ldr r2, [pc, #184] @ d56b4 <__cxa_atexit@plt+0xc9e8c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq d567c <__cxa_atexit@plt+0xc9e54> │ │ │ │ - ldr r2, [pc, #152] @ d56b8 <__cxa_atexit@plt+0xc9e90> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d568c <__cxa_atexit@plt+0xc9e64> │ │ │ │ - b d5708 <__cxa_atexit@plt+0xc9ee0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + sbcseq r8, r9, r4, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ d9cf8 <__cxa_atexit@plt+0xce4d0> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d5694 <__cxa_atexit@plt+0xc9e6c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #92] @ d56bc <__cxa_atexit@plt+0xc9e94> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d9d44 <__cxa_atexit@plt+0xce51c> │ │ │ │ + ldr r2, [pc, #48] @ d9d50 <__cxa_atexit@plt+0xce528> │ │ │ │ + ldr r1, [pc, #48] @ d9d54 <__cxa_atexit@plt+0xce52c> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - ldr r7, [pc, #84] @ d56c0 <__cxa_atexit@plt+0xc9e98> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ d56b0 <__cxa_atexit@plt+0xc9e88> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r0, r8, r0, lsl #23 │ │ │ │ - smlaleq r0, r8, r0, r9 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq ip, r7, r0, lsr #14 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d56fc <__cxa_atexit@plt+0xc9ed4> │ │ │ │ + ldr r3, [pc, #24] @ d9d80 <__cxa_atexit@plt+0xce558> │ │ │ │ tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d56f4 <__cxa_atexit@plt+0xc9ecc> │ │ │ │ - b d5708 <__cxa_atexit@plt+0xc9ee0> │ │ │ │ + beq d9d78 <__cxa_atexit@plt+0xce550> │ │ │ │ + b d9d8c <__cxa_atexit@plt+0xce564> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #24 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc d583c <__cxa_atexit@plt+0xca014> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r1, #3] │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr lr, [r2, #16] │ │ │ │ - cmp r0, r9 │ │ │ │ - bne d5794 <__cxa_atexit@plt+0xc9f6c> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [pc, #280] @ d585c <__cxa_atexit@plt+0xca034> │ │ │ │ - ldr r8, [pc, #280] @ d5860 <__cxa_atexit@plt+0xca038> │ │ │ │ - ldr ip, [r1, #12]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [r1, #-8] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r1, #12] │ │ │ │ - str r6, [r1, #16] │ │ │ │ - str r8, [r1, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - beq d5820 <__cxa_atexit@plt+0xc9ff8> │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, fp │ │ │ │ - b d55e0 <__cxa_atexit@plt+0xc9db8> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - eor r1, r9, r0 │ │ │ │ - sub r3, r2, #1 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - cmp r1, r2 │ │ │ │ - bls d57cc <__cxa_atexit@plt+0xc9fa4> │ │ │ │ - str r0, [r6, #12]! │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r1, [pc, #156] @ d5858 <__cxa_atexit@plt+0xca030> │ │ │ │ - sub r7, sl, #18 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - stmdb r6, {r1, lr} │ │ │ │ - bx r0 │ │ │ │ - clz r3, r1 │ │ │ │ - eor r3, r3, #31 │ │ │ │ - mov r2, #1 │ │ │ │ - lsl sl, r2, r3 │ │ │ │ - ldr r2, [pc, #108] @ d5850 <__cxa_atexit@plt+0xca028> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r2, [pc, #168] @ d9e48 <__cxa_atexit@plt+0xce620> │ │ │ │ mov r3, r5 │ │ │ │ - str r9, [r5, #28] │ │ │ │ + str r1, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - beq d5830 <__cxa_atexit@plt+0xca008> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #72] @ d5854 <__cxa_atexit@plt+0xca02c> │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ + beq d9dec <__cxa_atexit@plt+0xce5c4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc d9e34 <__cxa_atexit@plt+0xce60c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + cmp r7, r0 │ │ │ │ + bge d9df8 <__cxa_atexit@plt+0xce5d0> │ │ │ │ + ldr r2, [pc, #120] @ d9e54 <__cxa_atexit@plt+0xce62c> │ │ │ │ str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r8, [pc, #76] @ d9e4c <__cxa_atexit@plt+0xce624> │ │ │ │ + sub r7, r2, #15 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ d9e50 <__cxa_atexit@plt+0xce628> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r0, r8, r0, lsr #20 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b d55e0 <__cxa_atexit@plt+0xc9db8> │ │ │ │ - andeq r1, r0, r8, lsr #13 │ │ │ │ + rsceq ip, r7, r4, ror #10 │ │ │ │ + rsceq ip, r7, r8, lsl r2 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d58bc <__cxa_atexit@plt+0xca094> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d9ed4 <__cxa_atexit@plt+0xce6ac> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ + cmp r7, r2 │ │ │ │ + bge d9e94 <__cxa_atexit@plt+0xce66c> │ │ │ │ + ldr r3, [pc, #100] @ d9eec <__cxa_atexit@plt+0xce6c4> │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r1, r0, r8, ror #13 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r8, [pc, #72] @ d9ee4 <__cxa_atexit@plt+0xce6bc> │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #64] @ d9ee8 <__cxa_atexit@plt+0xce6c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, r7, r8, asr #9 │ │ │ │ + rsceq ip, r7, ip, ror r1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ands r2, r2, r1 │ │ │ │ - beq d58f0 <__cxa_atexit@plt+0xca0c8> │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, fp │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - b d59f0 <__cxa_atexit@plt+0xca1c8> │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r3, {r7, r8} │ │ │ │ - mov r7, fp │ │ │ │ - b d5904 <__cxa_atexit@plt+0xca0dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc d599c <__cxa_atexit@plt+0xca174> │ │ │ │ - ldr r8, [pc, #168] @ d59cc <__cxa_atexit@plt+0xca1a4> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldmib r5, {r2, r3, ip} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - str lr, [r5, #28] │ │ │ │ - stmib r7, {r8, sl, lr} │ │ │ │ - eor r1, r1, r2 │ │ │ │ - ldr r2, [pc, #104] @ d59d0 <__cxa_atexit@plt+0xca1a8> │ │ │ │ - and r0, r1, r0 │ │ │ │ + bcc d9f64 <__cxa_atexit@plt+0xce73c> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d9f30 <__cxa_atexit@plt+0xce708> │ │ │ │ + bl ad24 │ │ │ │ + b d9f34 <__cxa_atexit@plt+0xce70c> │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #52] @ d9f70 <__cxa_atexit@plt+0xce748> │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #44] @ d9f74 <__cxa_atexit@plt+0xce74c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - add r3, r5, #20 │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str ip, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r0, [r7, #28] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d59b8 <__cxa_atexit@plt+0xca190> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d5b98 <__cxa_atexit@plt+0xca370> │ │ │ │ - mov r7, #32 │ │ │ │ - ldr r3, [pc, #48] @ d59d8 <__cxa_atexit@plt+0xca1b0> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #20] @ d59d4 <__cxa_atexit@plt+0xca1ac> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r3, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + stmib r8, {r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r9, [r8, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq ip, r7, r4, ror #1 │ │ │ │ + rsceq ip, r7, r0, lsr #8 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9fe4 <__cxa_atexit@plt+0xce7bc> │ │ │ │ + ldr r7, [pc, #92] @ d9ff8 <__cxa_atexit@plt+0xce7d0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq d9fcc <__cxa_atexit@plt+0xce7a4> │ │ │ │ + ldr r7, [pc, #76] @ d9ffc <__cxa_atexit@plt+0xce7d4> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + beq d9fd8 <__cxa_atexit@plt+0xce7b0> │ │ │ │ + mov r7, r9 │ │ │ │ + b da044 <__cxa_atexit@plt+0xce81c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ da000 <__cxa_atexit@plt+0xce7d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq r0, [r8], #132 @ 0x84 │ │ │ │ - rsceq r0, r8, r0, lsl #17 │ │ │ │ - sbcseq ip, r9, r8, lsr r4 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r2, r0, r9, asr #26 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + sbcseq r8, r9, ip, ror r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d5904 <__cxa_atexit@plt+0xca0dc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d5a84 <__cxa_atexit@plt+0xca25c> │ │ │ │ - ldr r8, [pc, #164] @ d5ab4 <__cxa_atexit@plt+0xca28c> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldmib r5, {r2, r3, ip} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - str lr, [r5, #28] │ │ │ │ - stmib r7, {r8, sl, lr} │ │ │ │ - eor r1, r1, r2 │ │ │ │ - ldr r2, [pc, #100] @ d5ab8 <__cxa_atexit@plt+0xca290> │ │ │ │ - and r0, r1, r0 │ │ │ │ - add lr, r7, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - add r3, r5, #20 │ │ │ │ - str r0, [r7, #28] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - stm lr, {r2, r9, ip} │ │ │ │ - bhi d5aa0 <__cxa_atexit@plt+0xca278> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d5b98 <__cxa_atexit@plt+0xca370> │ │ │ │ - mov r7, #32 │ │ │ │ - ldr r3, [pc, #48] @ d5ac0 <__cxa_atexit@plt+0xca298> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #36] @ da038 <__cxa_atexit@plt+0xce810> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #20] @ d5abc <__cxa_atexit@plt+0xca294> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq da030 <__cxa_atexit@plt+0xce808> │ │ │ │ + b da044 <__cxa_atexit@plt+0xce81c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r0, r8, r8, asr #15 │ │ │ │ - smlaleq r0, r8, r0, r7 │ │ │ │ - sbcseq ip, r9, r0, asr r3 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r2, r0, r9, asr #26 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d59f0 <__cxa_atexit@plt+0xca1c8> │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ + ldr r2, [pc, #160] @ da0ec <__cxa_atexit@plt+0xce8c4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq da0cc <__cxa_atexit@plt+0xce8a4> │ │ │ │ + ldr r0, [pc, #132] @ da0f0 <__cxa_atexit@plt+0xce8c8> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + beq da0cc <__cxa_atexit@plt+0xce8a4> │ │ │ │ + ldr r1, [pc, #104] @ da0f4 <__cxa_atexit@plt+0xce8cc> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + beq da0cc <__cxa_atexit@plt+0xce8a4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r0, lr, r0 │ │ │ │ + add r1, r3, r8 │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + cmp r8, lr │ │ │ │ + bne da0d4 <__cxa_atexit@plt+0xce8ac> │ │ │ │ + bl ad24 │ │ │ │ + b da0d8 <__cxa_atexit@plt+0xce8b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #24] @ da0f8 <__cxa_atexit@plt+0xce8d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + ldrdeq ip, [r7], #8 @ │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc d5b24 <__cxa_atexit@plt+0xca2fc> │ │ │ │ + ldr r2, [pc, #132] @ da190 <__cxa_atexit@plt+0xce968> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + beq da170 <__cxa_atexit@plt+0xce948> │ │ │ │ + ldr r1, [pc, #104] @ da194 <__cxa_atexit@plt+0xce96c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq da170 <__cxa_atexit@plt+0xce948> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r0, r3, r2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r1, lr, r1 │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + cmp lr, r3 │ │ │ │ + bne da178 <__cxa_atexit@plt+0xce950> │ │ │ │ + bl ad24 │ │ │ │ + b da17c <__cxa_atexit@plt+0xce954> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #20] @ da198 <__cxa_atexit@plt+0xce970> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ d5b3c <__cxa_atexit@plt+0xca314> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r7, [pc, #40] @ d5b40 <__cxa_atexit@plt+0xca318> │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + rsceq ip, r7, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #104] @ da214 <__cxa_atexit@plt+0xce9ec> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq da1f4 <__cxa_atexit@plt+0xce9cc> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r0, r3, r8 │ │ │ │ + add r1, lr, r1 │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + cmp lr, r8 │ │ │ │ + bne da1fc <__cxa_atexit@plt+0xce9d4> │ │ │ │ + bl ad24 │ │ │ │ + b da200 <__cxa_atexit@plt+0xce9d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #16] @ da218 <__cxa_atexit@plt+0xce9f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ d5b44 <__cxa_atexit@plt+0xca31c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r8], #100 @ 0x64 @ │ │ │ │ - rsceq r0, r8, r8, ror #9 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d5b68 <__cxa_atexit@plt+0xca340> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strhteq fp, [r7], #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r1, lr, r1 │ │ │ │ + add r0, r3, r0 │ │ │ │ + add r1, r1, #8 │ │ │ │ + add r0, r0, #8 │ │ │ │ + cmp lr, r3 │ │ │ │ + bne da258 <__cxa_atexit@plt+0xcea30> │ │ │ │ + bl ad24 │ │ │ │ + b da25c <__cxa_atexit@plt+0xcea34> │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #12] @ da270 <__cxa_atexit@plt+0xcea48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r7, r4, asr pc │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b d9f84 <__cxa_atexit@plt+0xce75c> │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bhi d5b84 <__cxa_atexit@plt+0xca35c> │ │ │ │ - mov r7, fp │ │ │ │ - b d5b98 <__cxa_atexit@plt+0xca370> │ │ │ │ - ldr r7, [pc, #8] @ d5b94 <__cxa_atexit@plt+0xca36c> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi da2c8 <__cxa_atexit@plt+0xceaa0> │ │ │ │ + ldr r7, [pc, #52] @ da2dc <__cxa_atexit@plt+0xceab4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq da2bc <__cxa_atexit@plt+0xcea94> │ │ │ │ + mov r7, r8 │ │ │ │ + b da2ec <__cxa_atexit@plt+0xceac4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ da2e0 <__cxa_atexit@plt+0xceab8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq ip, r9, r0, ror r2 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d5bf4 <__cxa_atexit@plt+0xca3cc> │ │ │ │ - ldr r2, [pc, #112] @ d5c24 <__cxa_atexit@plt+0xca3fc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r8, r9, r0, lsr #9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #128] @ da374 <__cxa_atexit@plt+0xceb4c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq d5c0c <__cxa_atexit@plt+0xca3e4> │ │ │ │ - ldr r2, [pc, #80] @ d5c28 <__cxa_atexit@plt+0xca400> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq da36c <__cxa_atexit@plt+0xceb44> │ │ │ │ + ldr r2, [pc, #104] @ da378 <__cxa_atexit@plt+0xceb50> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d5c1c <__cxa_atexit@plt+0xca3f4> │ │ │ │ - b d5c74 <__cxa_atexit@plt+0xca44c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r3, [pc, #44] @ d5c2c <__cxa_atexit@plt+0xca404> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + beq da36c <__cxa_atexit@plt+0xceb44> │ │ │ │ + ldr r0, [pc, #76] @ da37c <__cxa_atexit@plt+0xceb54> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq da36c <__cxa_atexit@plt+0xceb44> │ │ │ │ + add r3, r3, r1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl ad30 │ │ │ │ + ldr r7, [pc, #32] @ da380 <__cxa_atexit@plt+0xceb58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsceq r0, r8, r0, lsl #8 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + rsceq fp, r7, r8, asr lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d5c68 <__cxa_atexit@plt+0xca440> │ │ │ │ + ldr r2, [pc, #104] @ da3fc <__cxa_atexit@plt+0xcebd4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq da3f4 <__cxa_atexit@plt+0xcebcc> │ │ │ │ + ldr r1, [pc, #76] @ da400 <__cxa_atexit@plt+0xcebd8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq da3f4 <__cxa_atexit@plt+0xcebcc> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r3, r0 │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl ad30 │ │ │ │ + ldr r7, [pc, #28] @ da404 <__cxa_atexit@plt+0xcebdc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq fp, [r7], #208 @ 0xd0 @ │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ da464 <__cxa_atexit@plt+0xcec3c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d5c60 <__cxa_atexit@plt+0xca438> │ │ │ │ - b d5c74 <__cxa_atexit@plt+0xca44c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq da45c <__cxa_atexit@plt+0xcec34> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r3, r0 │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl ad30 │ │ │ │ + ldr r7, [pc, #24] @ da468 <__cxa_atexit@plt+0xcec40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq fp, r7, r8, ror #26 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - eor r7, r9, r2 │ │ │ │ - sub r2, r3, #1 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls d5ca0 <__cxa_atexit@plt+0xca478> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + add r7, r3, r0 │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl ad30 │ │ │ │ + ldr r7, [pc, #12] @ da4a4 <__cxa_atexit@plt+0xcec7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #88] @ d5d00 <__cxa_atexit@plt+0xca4d8> │ │ │ │ - clz r7, r7 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr sl, r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + rsceq fp, r7, r0, lsr #26 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi da4ec <__cxa_atexit@plt+0xcecc4> │ │ │ │ + ldr r7, [pc, #52] @ da500 <__cxa_atexit@plt+0xcecd8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq da4e0 <__cxa_atexit@plt+0xcecb8> │ │ │ │ + mov r7, r8 │ │ │ │ + b da2ec <__cxa_atexit@plt+0xceac4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ da504 <__cxa_atexit@plt+0xcecdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + sbcseq r8, r9, ip, ror r2 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi da5c4 <__cxa_atexit@plt+0xced9c> │ │ │ │ + ldr r3, [pc, #172] @ da5d4 <__cxa_atexit@plt+0xcedac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + beq da594 <__cxa_atexit@plt+0xced6c> │ │ │ │ + ldr r2, [pc, #156] @ da5d8 <__cxa_atexit@plt+0xcedb0> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #28] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - beq d5cf4 <__cxa_atexit@plt+0xca4cc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #36] @ d5d04 <__cxa_atexit@plt+0xca4dc> │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + beq da5a4 <__cxa_atexit@plt+0xced7c> │ │ │ │ + ldr r1, [pc, #132] @ da5dc <__cxa_atexit@plt+0xcedb4> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq da5b4 <__cxa_atexit@plt+0xced8c> │ │ │ │ + ldrh r7, [sl, #3] │ │ │ │ + add r3, r3, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + lsr r1, r7, #8 │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + strb r1, [r3, #9] │ │ │ │ + ldr r7, [pc, #84] @ da5e0 <__cxa_atexit@plt+0xcedb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ da5e4 <__cxa_atexit@plt+0xcedbc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + rsceq fp, r7, ip, lsr #24 │ │ │ │ + ldrheq r8, [r9], #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #100] @ da65c <__cxa_atexit@plt+0xcee34> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq da654 <__cxa_atexit@plt+0xcee2c> │ │ │ │ + ldr r1, [pc, #76] @ da660 <__cxa_atexit@plt+0xcee38> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ str r2, [r5, #8] │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ + beq da654 <__cxa_atexit@plt+0xcee2c> │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + add r3, r3, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + lsr r1, r7, #8 │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + strb r1, [r3, #9] │ │ │ │ + ldr r7, [pc, #24] @ da664 <__cxa_atexit@plt+0xcee3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq fp, r7, ip, ror #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #76] @ da6c4 <__cxa_atexit@plt+0xcee9c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq da6bc <__cxa_atexit@plt+0xcee94> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + lsr r1, r7, #8 │ │ │ │ + add r3, r3, r2 │ │ │ │ + strb r1, [r3, #9] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #20] @ da6c8 <__cxa_atexit@plt+0xceea0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r1, r0, r8, lsr #13 │ │ │ │ + rsceq fp, r7, r4, lsl #22 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d5d38 <__cxa_atexit@plt+0xca510> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + lsr r1, r7, #8 │ │ │ │ + add r3, r3, r2 │ │ │ │ + strb r1, [r3, #9] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #8] @ da704 <__cxa_atexit@plt+0xceedc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + strhteq fp, [r7], #172 @ 0xac │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b da514 <__cxa_atexit@plt+0xcecec> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi da840 <__cxa_atexit@plt+0xcf018> │ │ │ │ + str r8, [r9, #-12] │ │ │ │ + ldr r3, [pc, #276] @ da854 <__cxa_atexit@plt+0xcf02c> │ │ │ │ + add ip, r6, #20 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r8, #4] │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add sl, r3, #1 │ │ │ │ + str sl, [r9, #-4] │ │ │ │ + cmp lr, ip │ │ │ │ + str r0, [r9, #-8] │ │ │ │ + bcc da820 <__cxa_atexit@plt+0xceff8> │ │ │ │ + str r4, [sp, #8] │ │ │ │ + stm sp, {r5, r7} │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr r7, [pc, #228] @ da858 <__cxa_atexit@plt+0xcf030> │ │ │ │ + add r0, r0, #6 │ │ │ │ + mov r2, #0 │ │ │ │ + mov r3, ip │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r6, r2 │ │ │ │ + sub r5, r0, #6 │ │ │ │ + cmp r5, #1 │ │ │ │ + blt da804 <__cxa_atexit@plt+0xcefdc> │ │ │ │ + sub r5, r0, #8 │ │ │ │ + str r5, [r9, #-8] │ │ │ │ + ldr r4, [pc, #188] @ da85c <__cxa_atexit@plt+0xcf034> │ │ │ │ + mov r5, r8 │ │ │ │ + add r2, r2, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r1, #4] │ │ │ │ + ldrb fp, [r5, r0]! │ │ │ │ + add r4, r1, #14 │ │ │ │ + str r4, [r9, #-4] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ + add r5, r1, #5 │ │ │ │ + str sl, [r1, #20] │ │ │ │ + orr r4, fp, r4, lsl #8 │ │ │ │ + str r7, [r1, #12] │ │ │ │ + str r5, [r1, #16] │ │ │ │ + strh r4, [r1, #8] │ │ │ │ + add r1, r6, r2 │ │ │ │ + add r1, r1, #20 │ │ │ │ + sub sl, ip, #6 │ │ │ │ + sub r0, r0, #2 │ │ │ │ + mov ip, r3 │ │ │ │ + cmp lr, r1 │ │ │ │ + bcs da780 <__cxa_atexit@plt+0xcef58> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldm sp, {r5, r7} │ │ │ │ + b da824 <__cxa_atexit@plt+0xceffc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r1, ip │ │ │ │ + ldr r3, [pc, #52] @ da860 <__cxa_atexit@plt+0xcf038> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r1, r0, r8, ror #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ands r9, r2, sl │ │ │ │ - beq d5db0 <__cxa_atexit@plt+0xca588> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - cmp r1, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - bcc d5e10 <__cxa_atexit@plt+0xca5e8> │ │ │ │ - ldr lr, [pc, #196] @ d5e44 <__cxa_atexit@plt+0xca61c> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, sl │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - b d5dfc <__cxa_atexit@plt+0xca5d4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - bcc d5e24 <__cxa_atexit@plt+0xca5fc> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [pc, #116] @ d5e4c <__cxa_atexit@plt+0xca624> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - and r0, r0, sl │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, fp │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - b d5b98 <__cxa_atexit@plt+0xca370> │ │ │ │ - ldr r0, [pc, #48] @ d5e48 <__cxa_atexit@plt+0xca620> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b d5e34 <__cxa_atexit@plt+0xca60c> │ │ │ │ - ldr r0, [pc, #36] @ d5e50 <__cxa_atexit@plt+0xca628> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r8, r8, ror #8 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r0, r8, r0, lsl r4 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r2, r0, r9, asr #26 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r7, [pc, #28] @ da864 <__cxa_atexit@plt+0xcf03c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strhteq fp, [r7], #140 @ 0x8c │ │ │ │ + rsceq fp, r7, ip, ror r8 │ │ │ │ + rsceq fp, r7, ip, lsl ip │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + sbcseq r7, r9, r8, lsr pc │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d5ecc <__cxa_atexit@plt+0xca6a4> │ │ │ │ - ldr lr, [pc, #104] @ d5ee4 <__cxa_atexit@plt+0xca6bc> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r1, [r5, #32] │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #20 │ │ │ │ + cmp lr, r8 │ │ │ │ + bcc da938 <__cxa_atexit@plt+0xcf110> │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r1, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b d5b98 <__cxa_atexit@plt+0xca370> │ │ │ │ - ldr r3, [pc, #20] @ d5ee8 <__cxa_atexit@plt+0xca6c0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r4, [pc, #192] @ da958 <__cxa_atexit@plt+0xcf130> │ │ │ │ + sub r1, r0, #2 │ │ │ │ + mov r0, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr sl, [pc, #176] @ da95c <__cxa_atexit@plt+0xcf134> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add r2, r6, r0 │ │ │ │ + add r9, r1, #2 │ │ │ │ + cmp r9, #1 │ │ │ │ + blt da920 <__cxa_atexit@plt+0xcf0f8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r7, r2, #14 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r7, r1, r9 │ │ │ │ + str r4, [r2, #4] │ │ │ │ + ldrb r9, [r7, #8] │ │ │ │ + ldrb r7, [r7, #9] │ │ │ │ + add r0, r0, #20 │ │ │ │ + add fp, r2, #5 │ │ │ │ + orr r7, r9, r7, lsl #8 │ │ │ │ + add r9, r2, #12 │ │ │ │ + strh r7, [r2, #8] │ │ │ │ + add r2, r6, r0 │ │ │ │ + add r3, r3, #20 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm r9, {sl, fp, ip} │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcs da8ac <__cxa_atexit@plt+0xcf084> │ │ │ │ + ldr r7, [sp] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + b da93c <__cxa_atexit@plt+0xcf114> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, ip │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [pc, #28] @ da960 <__cxa_atexit@plt+0xcf138> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r8, ip, ror #6 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r2, r0, r9, asr #26 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq fp, r7, r4, lsr #22 │ │ │ │ + rsceq fp, r7, r0, asr r7 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi da9a8 <__cxa_atexit@plt+0xcf180> │ │ │ │ + ldr r7, [pc, #52] @ da9bc <__cxa_atexit@plt+0xcf194> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - bcc d5f64 <__cxa_atexit@plt+0xca73c> │ │ │ │ - ldr lr, [pc, #104] @ d5f7c <__cxa_atexit@plt+0xca754> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r1, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b d5b98 <__cxa_atexit@plt+0xca370> │ │ │ │ - ldr r3, [pc, #20] @ d5f80 <__cxa_atexit@plt+0xca758> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + beq da99c <__cxa_atexit@plt+0xcf174> │ │ │ │ + mov r7, r8 │ │ │ │ + b da9cc <__cxa_atexit@plt+0xcf1a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ da9c0 <__cxa_atexit@plt+0xcf198> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrsbeq r7, [r9], #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov sl, r5 │ │ │ │ + add r1, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi daae4 <__cxa_atexit@plt+0xcf2bc> │ │ │ │ + str r8, [sl, #-8] │ │ │ │ + ldr r3, [pc, #264] @ daaf8 <__cxa_atexit@plt+0xcf2d0> │ │ │ │ + add lr, r6, #20 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r8, #4] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add ip, r3, #1 │ │ │ │ + str ip, [sl] │ │ │ │ + cmp r9, lr │ │ │ │ + str r0, [sl, #-4] │ │ │ │ + bcc daac4 <__cxa_atexit@plt+0xcf29c> │ │ │ │ + add r2, sp, #8 │ │ │ │ + stm sp, {r5, r7} │ │ │ │ + stm r2, {r1, r4, fp} │ │ │ │ + sub r3, r0, #2 │ │ │ │ + mov r1, #0 │ │ │ │ + mov r2, lr │ │ │ │ + add r0, r6, r1 │ │ │ │ + add fp, r3, #2 │ │ │ │ + cmp fp, #1 │ │ │ │ + blt daaa8 <__cxa_atexit@plt+0xcf280> │ │ │ │ + ldr r4, [pc, #188] @ daafc <__cxa_atexit@plt+0xcf2d4> │ │ │ │ + add r1, r1, #20 │ │ │ │ + add r7, r0, #5 │ │ │ │ + add fp, r0, #12 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add r2, r2, #20 │ │ │ │ + str r4, [r0, #4] │ │ │ │ + add r4, r0, #14 │ │ │ │ + stmda sl, {r3, r4} │ │ │ │ + add r4, r8, r3 │ │ │ │ + sub r3, r3, #2 │ │ │ │ + ldrb r5, [r4, #8] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ + orr r4, r5, r4, lsl #8 │ │ │ │ + ldr r5, [pc, #136] @ dab00 <__cxa_atexit@plt+0xcf2d8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + strh r4, [r0, #8] │ │ │ │ + add r0, r6, r1 │ │ │ │ + add r0, r0, #20 │ │ │ │ + stm fp, {r5, r7, ip} │ │ │ │ + sub ip, lr, #6 │ │ │ │ + mov lr, r2 │ │ │ │ + cmp r9, r0 │ │ │ │ + bcs daa28 <__cxa_atexit@plt+0xcf200> │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldm sp, {r5, r7} │ │ │ │ + b daac8 <__cxa_atexit@plt+0xcf2a0> │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r1, [r5] │ │ │ │ + mov r7, ip │ │ │ │ + bx r1 │ │ │ │ + mov r0, lr │ │ │ │ + ldr r3, [pc, #52] @ dab04 <__cxa_atexit@plt+0xcf2dc> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r7, [pc, #28] @ dab08 <__cxa_atexit@plt+0xcf2e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r7, ip, lsl #12 │ │ │ │ + rsceq fp, r7, ip, ror r9 │ │ │ │ + rsceq fp, r7, r4, lsl #11 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + smullseq r7, r9, r4, ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dabb8 <__cxa_atexit@plt+0xcf390> │ │ │ │ + ldr r3, [pc, #180] @ dabe0 <__cxa_atexit@plt+0xcf3b8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq dab98 <__cxa_atexit@plt+0xcf370> │ │ │ │ + ldr r3, [pc, #164] @ dabe4 <__cxa_atexit@plt+0xcf3bc> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq daba8 <__cxa_atexit@plt+0xcf380> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dabc8 <__cxa_atexit@plt+0xcf3a0> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + add r7, r2, r7 │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ + ldrb r7, [r7, #9] │ │ │ │ + orr r7, r2, r7, lsl #8 │ │ │ │ + ldr r2, [pc, #108] @ dabec <__cxa_atexit@plt+0xcf3c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ dabe8 <__cxa_atexit@plt+0xcf3c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + sbcseq r7, r9, ip, asr #23 │ │ │ │ + rsceq fp, r7, r8, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ dac74 <__cxa_atexit@plt+0xcf44c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r0, [r8], #36 @ 0x24 @ │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi d6010 <__cxa_atexit@plt+0xca7e8> │ │ │ │ - ldr r8, [pc, #140] @ d6030 <__cxa_atexit@plt+0xca808> │ │ │ │ - ldr r9, [pc, #140] @ d6034 <__cxa_atexit@plt+0xca80c> │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq d6004 <__cxa_atexit@plt+0xca7dc> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r8, r2 │ │ │ │ - bcc d601c <__cxa_atexit@plt+0xca7f4> │ │ │ │ - ldr r0, [pc, #72] @ d6038 <__cxa_atexit@plt+0xca810> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - stmib r6, {r0, r1, r7, sl} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ + beq dac5c <__cxa_atexit@plt+0xcf434> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dac64 <__cxa_atexit@plt+0xcf43c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r7, r2, r7 │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ + ldrb r7, [r7, #9] │ │ │ │ + orr r7, r2, r7, lsl #8 │ │ │ │ + ldr r2, [pc, #52] @ dac78 <__cxa_atexit@plt+0xcf450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsceq r0, r8, r8, asr #32 │ │ │ │ - strdeq r0, [r8], #28 @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq fp, r7, r4, lsl #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d608c <__cxa_atexit@plt+0xca864> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ d6098 <__cxa_atexit@plt+0xca870> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc daccc <__cxa_atexit@plt+0xcf4a4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r7, r2, r7 │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ + ldrb r7, [r7, #9] │ │ │ │ + orr r7, r2, r7, lsl #8 │ │ │ │ + ldr r2, [pc, #28] @ dacd8 <__cxa_atexit@plt+0xcf4b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r8, r8, lsl #3 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi d6134 <__cxa_atexit@plt+0xca90c> │ │ │ │ - ldr r8, [pc, #152] @ d6154 <__cxa_atexit@plt+0xca92c> │ │ │ │ - ldr r9, [pc, #152] @ d6158 <__cxa_atexit@plt+0xca930> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr sl, [r2, #16] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ + rsceq fp, r7, ip, lsl #14 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + uxth r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + uxth r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dadb0 <__cxa_atexit@plt+0xcf588> │ │ │ │ + ldr r3, [pc, #172] @ dadd8 <__cxa_atexit@plt+0xcf5b0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq dad90 <__cxa_atexit@plt+0xcf568> │ │ │ │ + ldr r3, [pc, #156] @ daddc <__cxa_atexit@plt+0xcf5b4> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq dada0 <__cxa_atexit@plt+0xcf578> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dadc0 <__cxa_atexit@plt+0xcf598> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + add r7, r2, r7 │ │ │ │ + ldr r2, [pc, #112] @ dade4 <__cxa_atexit@plt+0xcf5bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r7, [r7, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ dade0 <__cxa_atexit@plt+0xcf5b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + sbcseq r7, r9, r0, ror #19 │ │ │ │ + rsceq fp, r7, ip, asr #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ dae64 <__cxa_atexit@plt+0xcf63c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq d6128 <__cxa_atexit@plt+0xca900> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r8, r2 │ │ │ │ - bcc d6140 <__cxa_atexit@plt+0xca918> │ │ │ │ - ldr r0, [pc, #80] @ d615c <__cxa_atexit@plt+0xca934> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ + beq dae4c <__cxa_atexit@plt+0xcf624> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dae54 <__cxa_atexit@plt+0xcf62c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r7, r2, r7 │ │ │ │ + ldr r2, [pc, #56] @ dae68 <__cxa_atexit@plt+0xcf640> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r7, [r7, #8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq pc, r7, r4, lsr pc @ │ │ │ │ - rsceq r0, r8, r0, ror #1 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsceq fp, r7, r0, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d61a8 <__cxa_atexit@plt+0xca980> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ d61b4 <__cxa_atexit@plt+0xca98c> │ │ │ │ + bcc daeb4 <__cxa_atexit@plt+0xcf68c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r7, r2, r7 │ │ │ │ + ldrb r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #28] @ daec0 <__cxa_atexit@plt+0xcf698> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r8, r8, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d61f0 <__cxa_atexit@plt+0xca9c8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ d61f8 <__cxa_atexit@plt+0xca9d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + smlaleq fp, r7, ip, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc daf28 <__cxa_atexit@plt+0xcf700> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #72] @ daf38 <__cxa_atexit@plt+0xcf710> │ │ │ │ + sub sl, r6, #18 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #64] @ daf3c <__cxa_atexit@plt+0xcf714> │ │ │ │ + add r1, lr, #1 │ │ │ │ + add r0, lr, #209 @ 0xd1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r7, r8, lsl lr @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + rsceq fp, r7, r4, asr r1 │ │ │ │ + strdeq fp, [r7], #8 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc daf88 <__cxa_atexit@plt+0xcf760> │ │ │ │ + ldr r1, [pc, #56] @ dafa0 <__cxa_atexit@plt+0xcf778> │ │ │ │ + ldr r2, [pc, #56] @ dafa4 <__cxa_atexit@plt+0xcf77c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r7, [pc, #24] @ dafa8 <__cxa_atexit@plt+0xcf780> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + smulleq r4, r4, ip, r6 @ │ │ │ │ + sbcseq r7, r9, r4, ror #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc db010 <__cxa_atexit@plt+0xcf7e8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #72] @ db020 <__cxa_atexit@plt+0xcf7f8> │ │ │ │ + sub sl, r6, #18 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #64] @ db024 <__cxa_atexit@plt+0xcf7fc> │ │ │ │ + add r1, lr, #1 │ │ │ │ + add r0, lr, #209 @ 0xd1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r7, ip, rrx │ │ │ │ + rsceq fp, r7, r0, lsl r0 │ │ │ │ + sbcseq r7, r9, ip, asr #16 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi d625c <__cxa_atexit@plt+0xcaa34> │ │ │ │ + bhi db090 <__cxa_atexit@plt+0xcf868> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc d6268 <__cxa_atexit@plt+0xcaa40> │ │ │ │ - ldr r1, [pc, #76] @ d6278 <__cxa_atexit@plt+0xcaa50> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r5, [pc, #48] @ d627c <__cxa_atexit@plt+0xcaa54> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ + bcc db098 <__cxa_atexit@plt+0xcf870> │ │ │ │ + ldr r0, [pc, #84] @ db0b4 <__cxa_atexit@plt+0xcf88c> │ │ │ │ + ldr r1, [pc, #84] @ db0b8 <__cxa_atexit@plt+0xcf890> │ │ │ │ + ldr lr, [pc, #84] @ db0bc <__cxa_atexit@plt+0xcf894> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r3 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ mov r6, r3 │ │ │ │ + b db0a0 <__cxa_atexit@plt+0xcf878> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ db0b0 <__cxa_atexit@plt+0xcf888> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + sbcseq r7, r9, r8, ror #15 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + smulleq r4, r4, ip, r5 @ │ │ │ │ + ldrheq r7, [r9], #120 @ 0x78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc db11c <__cxa_atexit@plt+0xcf8f4> │ │ │ │ + ldr r2, [pc, #64] @ db128 <__cxa_atexit@plt+0xcf900> │ │ │ │ + ldr lr, [pc, #64] @ db12c <__cxa_atexit@plt+0xcf904> │ │ │ │ + ldr r0, [pc, #64] @ db130 <__cxa_atexit@plt+0xcf908> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r8, r6, #10 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r2, r2, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r7, r9, r8, asr r7 │ │ │ │ + ldrsbeq r7, [r9], #48 @ 0x30 │ │ │ │ + rsceq fp, r7, r4, lsr r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc db198 <__cxa_atexit@plt+0xcf970> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #72] @ db1a8 <__cxa_atexit@plt+0xcf980> │ │ │ │ + sub sl, r6, #18 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #64] @ db1ac <__cxa_atexit@plt+0xcf984> │ │ │ │ + add r1, lr, #1 │ │ │ │ + add r0, lr, #209 @ 0xd1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r7, r8, asr #27 │ │ │ │ - rsceq pc, r7, r4, asr #27 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d62b8 <__cxa_atexit@plt+0xcaa90> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ d62c0 <__cxa_atexit@plt+0xcaa98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + rsceq sl, r7, r4, ror #29 │ │ │ │ + rsceq sl, r7, r8, lsl #29 │ │ │ │ + sbcseq r7, r9, r0, ror #13 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi db218 <__cxa_atexit@plt+0xcf9f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc db220 <__cxa_atexit@plt+0xcf9f8> │ │ │ │ + ldr r0, [pc, #84] @ db23c <__cxa_atexit@plt+0xcfa14> │ │ │ │ + ldr r1, [pc, #84] @ db240 <__cxa_atexit@plt+0xcfa18> │ │ │ │ + ldr lr, [pc, #84] @ db244 <__cxa_atexit@plt+0xcfa1c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r3 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + mov r6, r3 │ │ │ │ + b db228 <__cxa_atexit@plt+0xcfa00> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ db238 <__cxa_atexit@plt+0xcfa10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r7, r0, asr sp @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ + sbcseq r7, r9, r4, ror r6 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + sbceq r4, r4, r4, lsl r4 │ │ │ │ + sbcseq r7, r9, ip, asr #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ + sbcseq r7, r9, r0, asr #12 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6308 <__cxa_atexit@plt+0xcaae0> │ │ │ │ - ldr r7, [pc, #52] @ d6318 <__cxa_atexit@plt+0xcaaf0> │ │ │ │ - tst r9, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db2ac <__cxa_atexit@plt+0xcfa84> │ │ │ │ + ldr r7, [pc, #52] @ db2c0 <__cxa_atexit@plt+0xcfa98> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq d62fc <__cxa_atexit@plt+0xcaad4> │ │ │ │ - mov r7, r9 │ │ │ │ - b d6328 <__cxa_atexit@plt+0xcab00> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq db2a0 <__cxa_atexit@plt+0xcfa78> │ │ │ │ + mov r7, r8 │ │ │ │ + b db2d4 <__cxa_atexit@plt+0xcfaac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d631c <__cxa_atexit@plt+0xcaaf4> │ │ │ │ + ldr r7, [pc, #16] @ db2c4 <__cxa_atexit@plt+0xcfa9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq fp, [r9], #160 @ 0xa0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d63a0 <__cxa_atexit@plt+0xcab78> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #152] @ d63dc <__cxa_atexit@plt+0xcabb4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + sbcseq r7, r9, r4, lsl #12 │ │ │ │ + sbcseq r7, r9, r0, ror #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d63b4 <__cxa_atexit@plt+0xcab8c> │ │ │ │ - ldr r1, [pc, #128] @ d63e0 <__cxa_atexit@plt+0xcabb8> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - beq d63c4 <__cxa_atexit@plt+0xcab9c> │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - ldr r1, [pc, #92] @ d63e4 <__cxa_atexit@plt+0xcabbc> │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + mov r1, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, r5, #8 │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - beq d63d4 <__cxa_atexit@plt+0xcabac> │ │ │ │ - b d64b0 <__cxa_atexit@plt+0xcac88> │ │ │ │ - ldr r7, [pc, #64] @ d63e8 <__cxa_atexit@plt+0xcabc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + bne db324 <__cxa_atexit@plt+0xcfafc> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db374 <__cxa_atexit@plt+0xcfb4c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc db38c <__cxa_atexit@plt+0xcfb64> │ │ │ │ + ldr r7, [pc, #188] @ db3d4 <__cxa_atexit@plt+0xcfbac> │ │ │ │ + ldr r0, [pc, #188] @ db3d8 <__cxa_atexit@plt+0xcfbb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b db34c <__cxa_atexit@plt+0xcfb24> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db384 <__cxa_atexit@plt+0xcfb5c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc db3a0 <__cxa_atexit@plt+0xcfb78> │ │ │ │ + ldr r7, [pc, #124] @ db3c0 <__cxa_atexit@plt+0xcfb98> │ │ │ │ + ldr r0, [pc, #124] @ db3c4 <__cxa_atexit@plt+0xcfb9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #116] @ db3c8 <__cxa_atexit@plt+0xcfba0> │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r7, [pc, #84] @ db3d0 <__cxa_atexit@plt+0xcfba8> │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b db3b0 <__cxa_atexit@plt+0xcfb88> │ │ │ │ + mov r6, r3 │ │ │ │ + b db3a8 <__cxa_atexit@plt+0xcfb80> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ db3dc <__cxa_atexit@plt+0xcfbb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b db3b0 <__cxa_atexit@plt+0xcfb88> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ db3cc <__cxa_atexit@plt+0xcfba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r8, r1 │ │ │ │ + bx r2 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + strheq r4, [r4], #32 │ │ │ │ + sbcseq r7, r9, r4, ror #9 │ │ │ │ + sbcseq r7, r9, r8, lsr #10 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + sbcseq r7, r9, ip, lsl #10 │ │ │ │ + ldrsbeq r7, [r9], #76 @ 0x4c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db428 <__cxa_atexit@plt+0xcfc00> │ │ │ │ + ldr r7, [pc, #52] @ db43c <__cxa_atexit@plt+0xcfc14> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq db41c <__cxa_atexit@plt+0xcfbf4> │ │ │ │ + mov r7, r8 │ │ │ │ + b db450 <__cxa_atexit@plt+0xcfc28> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r7, [pc, #16] @ db440 <__cxa_atexit@plt+0xcfc18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - rsceq pc, r7, r0, asr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #88] @ d6460 <__cxa_atexit@plt+0xcac38> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + sbcseq r7, r9, r8, lsr #9 │ │ │ │ + sbcseq r7, r9, ip, ror r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ + beq db4a4 <__cxa_atexit@plt+0xcfc7c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc db508 <__cxa_atexit@plt+0xcfce0> │ │ │ │ + ldr r3, [pc, #152] @ db518 <__cxa_atexit@plt+0xcfcf0> │ │ │ │ + ldr r2, [pc, #152] @ db51c <__cxa_atexit@plt+0xcfcf4> │ │ │ │ + ldr r1, [pc, #152] @ db520 <__cxa_atexit@plt+0xcfcf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq d6448 <__cxa_atexit@plt+0xcac20> │ │ │ │ - ldr r3, [pc, #64] @ d6464 <__cxa_atexit@plt+0xcac3c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + sub r8, r6, #10 │ │ │ │ + str r2, [r7, #12] │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi db4ec <__cxa_atexit@plt+0xcfcc4> │ │ │ │ + ldr r3, [pc, #108] @ db524 <__cxa_atexit@plt+0xcfcfc> │ │ │ │ + ldr r2, [pc, #108] @ db528 <__cxa_atexit@plt+0xcfd00> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d6454 <__cxa_atexit@plt+0xcac2c> │ │ │ │ - mov r7, r3 │ │ │ │ - b d64b0 <__cxa_atexit@plt+0xcac88> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq db4dc <__cxa_atexit@plt+0xcfcb4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b db2d4 <__cxa_atexit@plt+0xcfaac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #56] @ db52c <__cxa_atexit@plt+0xcfd04> │ │ │ │ + ldr sl, [pc, #56] @ db530 <__cxa_atexit@plt+0xcfd08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ d64a4 <__cxa_atexit@plt+0xcac7c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r7, r9, r4, lsr #7 │ │ │ │ + sbcseq r7, r9, ip, ror r3 │ │ │ │ + smlaleq sl, r7, ip, pc @ │ │ │ │ + sbcseq r7, r9, ip, lsr #6 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + sbcseq r7, r9, r4, asr #7 │ │ │ │ + sbcseq r7, r9, ip, ror #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db59c <__cxa_atexit@plt+0xcfd74> │ │ │ │ + ldr r2, [pc, #108] @ db5c4 <__cxa_atexit@plt+0xcfd9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc db5ac <__cxa_atexit@plt+0xcfd84> │ │ │ │ + ldr r1, [pc, #80] @ db5cc <__cxa_atexit@plt+0xcfda4> │ │ │ │ + ldr r2, [pc, #80] @ db5d0 <__cxa_atexit@plt+0xcfda8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d649c <__cxa_atexit@plt+0xcac74> │ │ │ │ - b d64b0 <__cxa_atexit@plt+0xcac88> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d6504 <__cxa_atexit@plt+0xcacdc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #148] @ d6560 <__cxa_atexit@plt+0xcad38> │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - beq d6538 <__cxa_atexit@plt+0xcad10> │ │ │ │ - ldr r2, [pc, #124] @ d6564 <__cxa_atexit@plt+0xcad3c> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ + ldr r7, [pc, #20] @ db5c8 <__cxa_atexit@plt+0xcfda0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r7, r0, lsr #21 │ │ │ │ + sbcseq r7, r9, r0, asr #5 │ │ │ │ + @ instruction: 0xfffff948 │ │ │ │ + sbceq r4, r4, r8, lsl #1 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc db66c <__cxa_atexit@plt+0xcfe44> │ │ │ │ + ldr r2, [pc, #136] @ db684 <__cxa_atexit@plt+0xcfe5c> │ │ │ │ + ldr lr, [pc, #136] @ db688 <__cxa_atexit@plt+0xcfe60> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d6548 <__cxa_atexit@plt+0xcad20> │ │ │ │ - b d65b0 <__cxa_atexit@plt+0xcad88> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #128] @ db68c <__cxa_atexit@plt+0xcfe64> │ │ │ │ + add ip, r3, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #108] @ db690 <__cxa_atexit@plt+0xcfe68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #104] @ db694 <__cxa_atexit@plt+0xcfe6c> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr sl, [pc, #96] @ db698 <__cxa_atexit@plt+0xcfe70> │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stm ip, {r8, r9, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #64] @ db69c <__cxa_atexit@plt+0xcfe74> │ │ │ │ + sub sl, r6, #23 │ │ │ │ + add r8, lr, #2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #44] @ db6a0 <__cxa_atexit@plt+0xcfe78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + sbcseq r7, r9, r8, asr #3 │ │ │ │ + rsceq sl, r7, r0, asr #20 │ │ │ │ + ldrdeq sl, [r7], #156 @ 0x9c @ │ │ │ │ + rsceq sl, r7, r0, lsr #28 │ │ │ │ + rsceq sl, r7, r8, lsr sp │ │ │ │ + strdeq sl, [r7], #208 @ 0xd0 @ │ │ │ │ + sbcseq r7, r9, ip, ror #4 │ │ │ │ + sbcseq r7, r9, r8, lsr r2 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d6550 <__cxa_atexit@plt+0xcad28> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #64] @ d6568 <__cxa_atexit@plt+0xcad40> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc db740 <__cxa_atexit@plt+0xcff18> │ │ │ │ + ldr r2, [pc, #136] @ db758 <__cxa_atexit@plt+0xcff30> │ │ │ │ + ldr lr, [pc, #136] @ db75c <__cxa_atexit@plt+0xcff34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #128] @ db760 <__cxa_atexit@plt+0xcff38> │ │ │ │ + add ip, r3, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #108] @ db764 <__cxa_atexit@plt+0xcff3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #104] @ db768 <__cxa_atexit@plt+0xcff40> │ │ │ │ + add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr sl, [pc, #96] @ db76c <__cxa_atexit@plt+0xcff44> │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stm ip, {r8, r9, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #64] @ db770 <__cxa_atexit@plt+0xcff48> │ │ │ │ + sub sl, r6, #23 │ │ │ │ + add r8, lr, #2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #44] @ db774 <__cxa_atexit@plt+0xcff4c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + ldrsheq r7, [r9], #4 │ │ │ │ + rsceq sl, r7, ip, ror #18 │ │ │ │ + rsceq sl, r7, r8, lsl #18 │ │ │ │ + rsceq sl, r7, ip, asr #26 │ │ │ │ + rsceq sl, r7, r4, ror #24 │ │ │ │ + rsceq sl, r7, ip, lsl sp │ │ │ │ + smullseq r7, r9, r8, r1 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db7bc <__cxa_atexit@plt+0xcff94> │ │ │ │ + ldr r7, [pc, #52] @ db7d0 <__cxa_atexit@plt+0xcffa8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq db7b0 <__cxa_atexit@plt+0xcff88> │ │ │ │ + mov r7, r8 │ │ │ │ + b db7e0 <__cxa_atexit@plt+0xcffb8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ db7d4 <__cxa_atexit@plt+0xcffac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strhteq pc, [r7], #200 @ 0xc8 @ │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r7, r9, r8, lsr r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d65a4 <__cxa_atexit@plt+0xcad7c> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #132] @ db86c <__cxa_atexit@plt+0xd0044> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d659c <__cxa_atexit@plt+0xcad74> │ │ │ │ - b d65b0 <__cxa_atexit@plt+0xcad88> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #24 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp r0, lr │ │ │ │ - bcc d6690 <__cxa_atexit@plt+0xcae68> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r3, [r1, #12]! │ │ │ │ - ldr r7, [r1, #-4] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne d6638 <__cxa_atexit@plt+0xcae10> │ │ │ │ - ldr r8, [pc, #196] @ d66a8 <__cxa_atexit@plt+0xcae80> │ │ │ │ - ldr r9, [pc, #196] @ d66ac <__cxa_atexit@plt+0xcae84> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - add r8, r6, #8 │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - stm r8, {r2, sl, ip} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - beq d6678 <__cxa_atexit@plt+0xcae50> │ │ │ │ - add r2, r5, #12 │ │ │ │ - stm r2, {r0, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, fp │ │ │ │ - b d66d0 <__cxa_atexit@plt+0xcaea8> │ │ │ │ - ldr r1, [pc, #100] @ d66a4 <__cxa_atexit@plt+0xcae7c> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq db864 <__cxa_atexit@plt+0xd003c> │ │ │ │ + ldr r2, [pc, #104] @ db870 <__cxa_atexit@plt+0xd0048> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - beq d6688 <__cxa_atexit@plt+0xcae60> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq db864 <__cxa_atexit@plt+0xd003c> │ │ │ │ + ldr r0, [pc, #76] @ db874 <__cxa_atexit@plt+0xd004c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - b d69dc <__cxa_atexit@plt+0xcb1b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq db864 <__cxa_atexit@plt+0xd003c> │ │ │ │ + add r3, r3, r2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #32] @ db878 <__cxa_atexit@plt+0xd0050> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r2 │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror #6 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + rsceq sl, r7, r0, ror #18 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b d66d0 <__cxa_atexit@plt+0xcaea8> │ │ │ │ - mov fp, r7 │ │ │ │ + ldr r2, [pc, #104] @ db8f4 <__cxa_atexit@plt+0xd00cc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d672c <__cxa_atexit@plt+0xcaf04> │ │ │ │ - ldr r2, [pc, #184] @ d67a4 <__cxa_atexit@plt+0xcaf7c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r7, #12] │ │ │ │ - beq d676c <__cxa_atexit@plt+0xcaf44> │ │ │ │ - ldr r2, [pc, #152] @ d67a8 <__cxa_atexit@plt+0xcaf80> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d677c <__cxa_atexit@plt+0xcaf54> │ │ │ │ - b d67f4 <__cxa_atexit@plt+0xcafcc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d6784 <__cxa_atexit@plt+0xcaf5c> │ │ │ │ - ldr r7, [pc, #100] @ d67ac <__cxa_atexit@plt+0xcaf84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq db8ec <__cxa_atexit@plt+0xd00c4> │ │ │ │ + ldr r1, [pc, #76] @ db8f8 <__cxa_atexit@plt+0xd00d0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq db8ec <__cxa_atexit@plt+0xd00c4> │ │ │ │ + add r3, r3, r2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #28] @ db8fc <__cxa_atexit@plt+0xd00d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ d67a0 <__cxa_atexit@plt+0xcaf78> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - smlaleq pc, r7, r8, sl @ │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq sl, [r7], #136 @ 0x88 @ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d67e8 <__cxa_atexit@plt+0xcafc0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [pc, #76] @ db95c <__cxa_atexit@plt+0xd0134> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d67e0 <__cxa_atexit@plt+0xcafb8> │ │ │ │ - b d67f4 <__cxa_atexit@plt+0xcafcc> │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + beq db954 <__cxa_atexit@plt+0xd012c> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r7, r3, r0 │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #24] @ db960 <__cxa_atexit@plt+0xd0138> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq sl, r7, r0, ror r8 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - mov lr, r7 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc d68d4 <__cxa_atexit@plt+0xcb0ac> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [lr, #3] │ │ │ │ - ldr r0, [r1, #8]! │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - cmp r0, r2 │ │ │ │ - bne d6878 <__cxa_atexit@plt+0xcb050> │ │ │ │ - ldr lr, [pc, #196] @ d68ec <__cxa_atexit@plt+0xcb0c4> │ │ │ │ - ldr r8, [pc, #196] @ d68f0 <__cxa_atexit@plt+0xcb0c8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - str lr, [r5, #8] │ │ │ │ - add lr, r6, #8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - beq d68b8 <__cxa_atexit@plt+0xcb090> │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d66d0 <__cxa_atexit@plt+0xcaea8> │ │ │ │ - ldr r1, [pc, #104] @ d68e8 <__cxa_atexit@plt+0xcb0c0> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + add r7, r3, r0 │ │ │ │ + add r0, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #12] @ db998 <__cxa_atexit@plt+0xd0170> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r7, ip, lsr #16 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq d68c8 <__cxa_atexit@plt+0xcb0a0> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - stmda r5, {r2, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db9e0 <__cxa_atexit@plt+0xd01b8> │ │ │ │ + ldr r7, [pc, #52] @ db9f4 <__cxa_atexit@plt+0xd01cc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq db9d4 <__cxa_atexit@plt+0xd01ac> │ │ │ │ + mov r7, r8 │ │ │ │ + b db7e0 <__cxa_atexit@plt+0xcffb8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ db9f8 <__cxa_atexit@plt+0xd01d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d69dc <__cxa_atexit@plt+0xcb1b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + sbcseq r6, r9, r4, lsl pc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dba4c <__cxa_atexit@plt+0xd0224> │ │ │ │ + ldr r7, [pc, #64] @ dba60 <__cxa_atexit@plt+0xd0238> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq dba40 <__cxa_atexit@plt+0xd0218> │ │ │ │ + ldr r3, [pc, #48] @ dba64 <__cxa_atexit@plt+0xd023c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ dba68 <__cxa_atexit@plt+0xd0240> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrheq r6, [r9], #224 @ 0xe0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ + ldr r3, [pc, #12] @ dba88 <__cxa_atexit@plt+0xd0260> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d66d0 <__cxa_atexit@plt+0xcaea8> │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dbad0 <__cxa_atexit@plt+0xd02a8> │ │ │ │ + ldr r2, [pc, #44] @ dbadc <__cxa_atexit@plt+0xd02b4> │ │ │ │ + ldr r1, [pc, #44] @ dbae0 <__cxa_atexit@plt+0xd02b8> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - b d69dc <__cxa_atexit@plt+0xcb1b4> │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + smlaleq sl, r7, r0, r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc d6988 <__cxa_atexit@plt+0xcb160> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #36] @ d69a0 <__cxa_atexit@plt+0xcb178> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc dbb1c <__cxa_atexit@plt+0xd02f4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ dbb28 <__cxa_atexit@plt+0xd0300> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ d69a4 <__cxa_atexit@plt+0xcb17c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r7, r4, ror #16 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stmib r5, {r0, r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - b d69dc <__cxa_atexit@plt+0xcb1b4> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - mov fp, r7 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - clz r2, r2 │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r8, [r0, #3] │ │ │ │ - lsr r1, r1, r2 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d6a68 <__cxa_atexit@plt+0xcb240> │ │ │ │ - ldr lr, [pc, #280] @ d6b30 <__cxa_atexit@plt+0xcb308> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - stmib r2, {r0, r8} │ │ │ │ - str r7, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - beq d6ad8 <__cxa_atexit@plt+0xcb2b0> │ │ │ │ - ldr r2, [pc, #232] @ d6b34 <__cxa_atexit@plt+0xcb30c> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d6b00 <__cxa_atexit@plt+0xcb2d8> │ │ │ │ - b d6b7c <__cxa_atexit@plt+0xcb354> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - add lr, r6, #12 │ │ │ │ - cmp r0, lr │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - bcc d6b08 <__cxa_atexit@plt+0xcb2e0> │ │ │ │ - ldr r9, [pc, #144] @ d6b24 <__cxa_atexit@plt+0xcb2fc> │ │ │ │ - sub r0, lr, #6 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #136] @ d6b28 <__cxa_atexit@plt+0xcb300> │ │ │ │ + rsceq sl, r7, r8, asr r8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dbb9c <__cxa_atexit@plt+0xd0374> │ │ │ │ + ldr r3, [pc, #120] @ dbbc4 <__cxa_atexit@plt+0xd039c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq dbb8c <__cxa_atexit@plt+0xd0364> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc dbbac <__cxa_atexit@plt+0xd0384> │ │ │ │ + ldr r7, [pc, #92] @ dbbcc <__cxa_atexit@plt+0xd03a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ands r0, r1, r3 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - beq d6ae8 <__cxa_atexit@plt+0xcb2c0> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, fp │ │ │ │ - str r0, [r2] │ │ │ │ - b d72dc <__cxa_atexit@plt+0xcbab4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, fp │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r2] │ │ │ │ - b d714c <__cxa_atexit@plt+0xcb924> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ d6b2c <__cxa_atexit@plt+0xcb304> │ │ │ │ - mov r6, lr │ │ │ │ - mov r1, #12 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ dbbc8 <__cxa_atexit@plt+0xd03a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r7, r8, asr #14 │ │ │ │ - rsceq pc, r7, r0, ror #10 │ │ │ │ - andeq r0, r0, r8, lsl #11 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r3, r0, fp, asr #12 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + sbcseq r6, r9, r8, ror #26 │ │ │ │ + rsceq sl, r7, r8, ror #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dbc08 <__cxa_atexit@plt+0xd03e0> │ │ │ │ + ldr r2, [pc, #32] @ dbc14 <__cxa_atexit@plt+0xd03ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d6b70 <__cxa_atexit@plt+0xcb348> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d6b68 <__cxa_atexit@plt+0xcb340> │ │ │ │ - b d6b7c <__cxa_atexit@plt+0xcb354> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r6, r0, ip, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #24 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc d6ce4 <__cxa_atexit@plt+0xcb4bc> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r1, #12]! │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - ldr sl, [r1, #20] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne d6c14 <__cxa_atexit@plt+0xcb3ec> │ │ │ │ - ldr r2, [pc, #336] @ d6d00 <__cxa_atexit@plt+0xcb4d8> │ │ │ │ - ldr r0, [pc, #336] @ d6d04 <__cxa_atexit@plt+0xcb4dc> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #16]! │ │ │ │ - str sl, [r6, #16] │ │ │ │ - ldr r8, [r2, #32] │ │ │ │ - ldr r0, [r2, #-12] │ │ │ │ - ldr r3, [r2, #-8] │ │ │ │ - str r6, [r2, #16] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - beq d6c68 <__cxa_atexit@plt+0xcb440> │ │ │ │ - ldr r3, [pc, #272] @ d6d08 <__cxa_atexit@plt+0xcb4e0> │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - str r6, [r5, #12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq sl, r7, r4, ror #16 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dbc88 <__cxa_atexit@plt+0xd0460> │ │ │ │ + ldr r3, [pc, #120] @ dbcb0 <__cxa_atexit@plt+0xd0488> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, ip │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - eor r1, r2, r9 │ │ │ │ - rsb r0, r0, #0 │ │ │ │ - eor r0, lr, r0 │ │ │ │ - tst r0, r1 │ │ │ │ - beq d6c78 <__cxa_atexit@plt+0xcb450> │ │ │ │ - str r9, [r6, #12]! │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r1, [pc, #188] @ d6cfc <__cxa_atexit@plt+0xcb4d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ands r7, lr, r2 │ │ │ │ - stmdb r6, {r1, sl} │ │ │ │ - sub r1, ip, #18 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - beq d6ccc <__cxa_atexit@plt+0xcb4a4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d72dc <__cxa_atexit@plt+0xcbab4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ + str r3, [r7] │ │ │ │ + beq dbc78 <__cxa_atexit@plt+0xd0450> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc dbc98 <__cxa_atexit@plt+0xd0470> │ │ │ │ + ldr r7, [pc, #92] @ dbcb8 <__cxa_atexit@plt+0xd0490> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - clz r1, r1 │ │ │ │ - eor r1, r1, #31 │ │ │ │ - ldr r3, [pc, #108] @ d6cf4 <__cxa_atexit@plt+0xcb4cc> │ │ │ │ - mov r0, #1 │ │ │ │ - lsl sl, r0, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - beq d6cdc <__cxa_atexit@plt+0xcb4b4> │ │ │ │ - ldr r3, [pc, #72] @ d6cf8 <__cxa_atexit@plt+0xcb4d0> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - mov r9, r2 │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d714c <__cxa_atexit@plt+0xcb924> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + ldr r7, [pc, #36] @ dbcb4 <__cxa_atexit@plt+0xd048c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq pc, r7, r0, lsr #11 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d6d3c <__cxa_atexit@plt+0xcb514> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r7, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5], #-4 │ │ │ │ - ands r7, r2, r3 │ │ │ │ - beq d6d6c <__cxa_atexit@plt+0xcb544> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d72dc <__cxa_atexit@plt+0xcbab4> │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d714c <__cxa_atexit@plt+0xcb924> │ │ │ │ - andeq r6, r0, ip, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ d6da8 <__cxa_atexit@plt+0xcb580> │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r3, r0, fp, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + sbcseq r6, r9, ip, ror ip │ │ │ │ + strdeq sl, [r7], #124 @ 0x7c @ │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ands r2, r2, r1 │ │ │ │ - beq d6dd8 <__cxa_atexit@plt+0xcb5b0> │ │ │ │ - stmda r3, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b d6f40 <__cxa_atexit@plt+0xcb718> │ │ │ │ - mov r2, #0 │ │ │ │ - stmda r3, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b d6de8 <__cxa_atexit@plt+0xcb5c0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d6ea4 <__cxa_atexit@plt+0xcb67c> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr sl, [pc, #176] @ d6ed4 <__cxa_atexit@plt+0xcb6ac> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - rsb r8, r1, #0 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r5, #24] │ │ │ │ - eor r3, r3, r8 │ │ │ │ - mov r4, fp │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [r5, #52] @ 0x34 │ │ │ │ - and r2, r3, r2 │ │ │ │ - ldr r3, [pc, #136] @ d6ed8 <__cxa_atexit@plt+0xcb6b0> │ │ │ │ - sub ip, r6, #26 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - stmib r7, {r3, lr} │ │ │ │ - ldr r3, [pc, #120] @ d6edc <__cxa_atexit@plt+0xcb6b4> │ │ │ │ - add lr, r7, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str fp, [r5, #4]! │ │ │ │ - mov fp, r4 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp r4, r7 │ │ │ │ - stm lr, {r3, r9, ip} │ │ │ │ - bhi d6ec0 <__cxa_atexit@plt+0xcb698> │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r7, fp │ │ │ │ - b d5b98 <__cxa_atexit@plt+0xca370> │ │ │ │ - ldr r7, [pc, #56] @ d6ee4 <__cxa_atexit@plt+0xcb6bc> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dbd28 <__cxa_atexit@plt+0xd0500> │ │ │ │ + ldr r7, [pc, #92] @ dbd3c <__cxa_atexit@plt+0xd0514> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #24] @ d6ee0 <__cxa_atexit@plt+0xcb6b8> │ │ │ │ - ldr r4, [sp] │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq dbd10 <__cxa_atexit@plt+0xd04e8> │ │ │ │ + ldr r7, [pc, #76] @ dbd40 <__cxa_atexit@plt+0xd0518> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + beq dbd1c <__cxa_atexit@plt+0xd04f4> │ │ │ │ + mov r7, r9 │ │ │ │ + b dbd88 <__cxa_atexit@plt+0xd0560> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq pc, r7, ip, lsl #7 │ │ │ │ - rsceq pc, r7, r4, lsl #7 │ │ │ │ - sbcseq sl, r9, r4, lsr pc │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq fp, r1, lr, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b d6de8 <__cxa_atexit@plt+0xcb5c0> │ │ │ │ - andeq r0, r0, r7, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ands r7, r2, r3 │ │ │ │ - beq d6f30 <__cxa_atexit@plt+0xcb708> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d72dc <__cxa_atexit@plt+0xcbab4> │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d714c <__cxa_atexit@plt+0xcb924> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d7000 <__cxa_atexit@plt+0xcb7d8> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr sl, [pc, #180] @ d7030 <__cxa_atexit@plt+0xcb808> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - rsb r8, r1, #0 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r5, #24] │ │ │ │ - eor r3, r3, r8 │ │ │ │ - mov r4, fp │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [r5, #52] @ 0x34 │ │ │ │ - and r2, r3, r2 │ │ │ │ - ldr r3, [pc, #140] @ d7034 <__cxa_atexit@plt+0xcb80c> │ │ │ │ - sub ip, r6, #26 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - stmib r7, {r3, lr} │ │ │ │ - ldr r3, [pc, #124] @ d7038 <__cxa_atexit@plt+0xcb810> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str ip, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str fp, [r5, #4]! │ │ │ │ - mov fp, r4 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp r4, r7 │ │ │ │ - bhi d701c <__cxa_atexit@plt+0xcb7f4> │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r7, fp │ │ │ │ - b d5b98 <__cxa_atexit@plt+0xca370> │ │ │ │ - ldr r7, [pc, #56] @ d7040 <__cxa_atexit@plt+0xcb818> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #24] @ d703c <__cxa_atexit@plt+0xcb814> │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ dbd44 <__cxa_atexit@plt+0xd051c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq pc, r7, r4, lsr r2 @ │ │ │ │ - rsceq pc, r7, r0, lsr r2 @ │ │ │ │ - ldrsbeq sl, [r9], #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq fp, r1, lr, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b d6f40 <__cxa_atexit@plt+0xcb718> │ │ │ │ - andeq r0, r0, r7, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ands r7, r2, r3 │ │ │ │ - beq d708c <__cxa_atexit@plt+0xcb864> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d72dc <__cxa_atexit@plt+0xcbab4> │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d714c <__cxa_atexit@plt+0xcb924> │ │ │ │ - andeq r0, r0, r9, ror #27 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + sbcseq r6, r9, r0, ror #23 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc d7128 <__cxa_atexit@plt+0xcb900> │ │ │ │ - ldr lr, [pc, #124] @ d7140 <__cxa_atexit@plt+0xcb918> │ │ │ │ - add r7, r5, #4 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [pc, #100] @ d7144 <__cxa_atexit@plt+0xcb91c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - ands r5, r0, r8 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - beq d7114 <__cxa_atexit@plt+0xcb8ec> │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b d72dc <__cxa_atexit@plt+0xcbab4> │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b d714c <__cxa_atexit@plt+0xcb924> │ │ │ │ - ldr r3, [pc, #24] @ d7148 <__cxa_atexit@plt+0xcb920> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #36] @ dbd7c <__cxa_atexit@plt+0xd0554> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r7, r8, lsl r1 @ │ │ │ │ - rsceq lr, r7, r0, lsr #30 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d7238 <__cxa_atexit@plt+0xcba10> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [pc, #228] @ d7254 <__cxa_atexit@plt+0xcba2c> │ │ │ │ - ldr lr, [pc, #228] @ d7258 <__cxa_atexit@plt+0xcba30> │ │ │ │ - mov r9, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r8, [r5] │ │ │ │ - ldr sl, [r9, #16]! │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr lr, [pc, #192] @ d725c <__cxa_atexit@plt+0xcba34> │ │ │ │ - sub r0, r6, #30 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - stmdb r7, {r3, fp} │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - eor r3, ip, r3 │ │ │ │ - and r3, r3, r1 │ │ │ │ - str lr, [r7, #-12] │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - beq d7218 <__cxa_atexit@plt+0xcb9f0> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add lr, r5, #20 │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - stm lr, {r1, r7, fp} │ │ │ │ - bne d7220 <__cxa_atexit@plt+0xcb9f8> │ │ │ │ - ldr r3, [pc, #108] @ d7260 <__cxa_atexit@plt+0xcba38> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r2, [r1, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq d722c <__cxa_atexit@plt+0xcba04> │ │ │ │ - mov r5, r9 │ │ │ │ - b d7464 <__cxa_atexit@plt+0xcbc3c> │ │ │ │ - ldr fp, [sp] │ │ │ │ - b d60a4 <__cxa_atexit@plt+0xca87c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq dbd74 <__cxa_atexit@plt+0xd054c> │ │ │ │ + b dbd88 <__cxa_atexit@plt+0xd0560> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - ldr r3, [pc, #32] @ d7264 <__cxa_atexit@plt+0xcba3c> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xffffef24 │ │ │ │ - rsceq pc, r7, ip, lsr r0 @ │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r8, asr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d714c <__cxa_atexit@plt+0xcb924> │ │ │ │ - andeq r0, r0, r8, asr #31 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne d72c8 <__cxa_atexit@plt+0xcbaa0> │ │ │ │ - ldr r2, [pc, #44] @ d72d8 <__cxa_atexit@plt+0xcbab0> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #144] @ dbe20 <__cxa_atexit@plt+0xd05f8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #16]! │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d72d0 <__cxa_atexit@plt+0xcbaa8> │ │ │ │ - b d7464 <__cxa_atexit@plt+0xcbc3c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d73b8 <__cxa_atexit@plt+0xcbb90> │ │ │ │ - ldr r3, [pc, #216] @ d73d4 <__cxa_atexit@plt+0xcbbac> │ │ │ │ - ldr lr, [pc, #216] @ d73d8 <__cxa_atexit@plt+0xcbbb0> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5] │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr lr, [pc, #180] @ d73dc <__cxa_atexit@plt+0xcbbb4> │ │ │ │ - mov ip, r5 │ │ │ │ - sub r3, r6, #30 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq dbe18 <__cxa_atexit@plt+0xd05f0> │ │ │ │ + ldr r1, [pc, #116] @ dbe24 <__cxa_atexit@plt+0xd05fc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [ip, #16]! │ │ │ │ - stmdb r7, {r0, sl} │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - str lr, [r7, #-12] │ │ │ │ - str r3, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - beq d73a0 <__cxa_atexit@plt+0xcbb78> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add lr, r5, #20 │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - bne d73a4 <__cxa_atexit@plt+0xcbb7c> │ │ │ │ - ldr r3, [pc, #96] @ d73e0 <__cxa_atexit@plt+0xcbbb8> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr r2, [r1, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq dbe18 <__cxa_atexit@plt+0xd05f0> │ │ │ │ + ldr r0, [pc, #88] @ dbe28 <__cxa_atexit@plt+0xd0600> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq d73ac <__cxa_atexit@plt+0xcbb84> │ │ │ │ - mov r5, ip │ │ │ │ - b d7464 <__cxa_atexit@plt+0xcbc3c> │ │ │ │ - b d5f8c <__cxa_atexit@plt+0xca764> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + beq dbe18 <__cxa_atexit@plt+0xd05f0> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + add r1, r2, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r7, r3, lr │ │ │ │ + add r0, r1, #8 │ │ │ │ + add r1, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #32] @ dbe2c <__cxa_atexit@plt+0xd0604> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - ldr r3, [pc, #32] @ d73e4 <__cxa_atexit@plt+0xcbbbc> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffec80 │ │ │ │ - rsceq lr, r7, ip, lsr #29 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r8, asr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d72dc <__cxa_atexit@plt+0xcbab4> │ │ │ │ - andeq r0, r0, r8, asr #31 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + rsceq sl, r7, ip, lsr #7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne d7448 <__cxa_atexit@plt+0xcbc20> │ │ │ │ - ldr r2, [pc, #44] @ d7458 <__cxa_atexit@plt+0xcbc30> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #116] @ dbeb4 <__cxa_atexit@plt+0xd068c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #16]! │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d7450 <__cxa_atexit@plt+0xcbc28> │ │ │ │ - b d7464 <__cxa_atexit@plt+0xcbc3c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + beq dbeac <__cxa_atexit@plt+0xd0684> │ │ │ │ + ldr r1, [pc, #88] @ dbeb8 <__cxa_atexit@plt+0xd0690> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq dbeac <__cxa_atexit@plt+0xd0684> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r0, r3, r2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r7, lr, r1 │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r1, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #28] @ dbebc <__cxa_atexit@plt+0xd0694> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsceq sl, r7, r8, lsl r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #124] @ d74f4 <__cxa_atexit@plt+0xcbccc> │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r2, [pc, #88] @ dbf28 <__cxa_atexit@plt+0xd0700> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d74e8 <__cxa_atexit@plt+0xcbcc0> │ │ │ │ - ldr r1, [pc, #100] @ d74f8 <__cxa_atexit@plt+0xcbcd0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r1, [r3, #24] │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - eor r1, r1, r9 │ │ │ │ - clz r1, r1 │ │ │ │ tst r7, #3 │ │ │ │ - lsr sl, r0, r1 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - beq d74e8 <__cxa_atexit@plt+0xcbcc0> │ │ │ │ - ldr r3, [pc, #40] @ d74fc <__cxa_atexit@plt+0xcbcd4> │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq dbf20 <__cxa_atexit@plt+0xd06f8> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r0, r3, r0 │ │ │ │ + add r7, lr, r1 │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r1, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #24] @ dbf2c <__cxa_atexit@plt+0xd0704> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq sl, r7, r4, lsr #5 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - eor r3, r2, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr sl, r2, r3 │ │ │ │ - ldr r2, [pc, #72] @ d7578 <__cxa_atexit@plt+0xcbd50> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r7, lr, r1 │ │ │ │ + add r0, r0, r3 │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r1, r7, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #12] @ dbf74 <__cxa_atexit@plt+0xd074c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r7, r0, asr r2 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b dbcc8 <__cxa_atexit@plt+0xd04a0> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str sl, [r5] │ │ │ │ - beq d756c <__cxa_atexit@plt+0xcbd44> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #36] @ d757c <__cxa_atexit@plt+0xcbd54> │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dbfd8 <__cxa_atexit@plt+0xd07b0> │ │ │ │ + ldr r7, [pc, #64] @ dbfec <__cxa_atexit@plt+0xd07c4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq dbfcc <__cxa_atexit@plt+0xd07a4> │ │ │ │ + ldr r3, [pc, #48] @ dbff0 <__cxa_atexit@plt+0xd07c8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ dbff4 <__cxa_atexit@plt+0xd07cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r7, ror #10 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + sbcseq r6, r9, r8, lsr r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d75b0 <__cxa_atexit@plt+0xcbd88> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ + ldr r3, [pc, #12] @ dc014 <__cxa_atexit@plt+0xd07ec> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b d54c8 <__cxa_atexit@plt+0xc9ca0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r7, ror #11 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dc04c <__cxa_atexit@plt+0xd0824> │ │ │ │ + ldr r2, [pc, #28] @ dc058 <__cxa_atexit@plt+0xd0830> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq sl, r7, r0, lsl r4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ - ands r2, r2, r1 │ │ │ │ - beq d75e4 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - b d76e0 <__cxa_atexit@plt+0xcbeb8> │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r3, {r7, r8} │ │ │ │ - mov r7, fp │ │ │ │ - b d75f8 <__cxa_atexit@plt+0xcbdd0> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d76a4 <__cxa_atexit@plt+0xcbe7c> │ │ │ │ - mov r2, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r2, #16]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r1, [r2, #-12] │ │ │ │ - ldr r9, [r2, #-4] │ │ │ │ - ldmib r2, {sl, ip} │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - and r9, r0, sl │ │ │ │ - ldr r0, [pc, #120] @ d76c0 <__cxa_atexit@plt+0xcbe98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r0, r8, ip} │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d768c <__cxa_atexit@plt+0xcbe64> │ │ │ │ - ldr r3, [pc, #92] @ d76c4 <__cxa_atexit@plt+0xcbe9c> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc0ac <__cxa_atexit@plt+0xd0884> │ │ │ │ + ldr r7, [pc, #64] @ dc0c0 <__cxa_atexit@plt+0xd0898> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq dc0a0 <__cxa_atexit@plt+0xd0878> │ │ │ │ + ldr r3, [pc, #48] @ dc0c4 <__cxa_atexit@plt+0xd089c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq d7698 <__cxa_atexit@plt+0xcbe70> │ │ │ │ - mov r5, r2 │ │ │ │ - b d7464 <__cxa_atexit@plt+0xcbc3c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ dc0c8 <__cxa_atexit@plt+0xd08a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d76c8 <__cxa_atexit@plt+0xcbea0> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r7, r4, lsr #23 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + sbcseq r6, r9, r4, ror #16 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc11c <__cxa_atexit@plt+0xd08f4> │ │ │ │ + ldr r7, [pc, #64] @ dc130 <__cxa_atexit@plt+0xd0908> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d75f8 <__cxa_atexit@plt+0xcbdd0> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d778c <__cxa_atexit@plt+0xcbf64> │ │ │ │ - mov r2, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r2, #16]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r1, [r2, #-12] │ │ │ │ - ldr r9, [r2, #-4] │ │ │ │ - ldmib r2, {sl, ip} │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - and r9, r0, sl │ │ │ │ - ldr r0, [pc, #120] @ d77a8 <__cxa_atexit@plt+0xcbf80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, ip} │ │ │ │ - add r0, r3, #12 │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - bne d7774 <__cxa_atexit@plt+0xcbf4c> │ │ │ │ - ldr r3, [pc, #92] @ d77ac <__cxa_atexit@plt+0xcbf84> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + beq dc110 <__cxa_atexit@plt+0xd08e8> │ │ │ │ + ldr r3, [pc, #48] @ dc134 <__cxa_atexit@plt+0xd090c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq d7780 <__cxa_atexit@plt+0xcbf58> │ │ │ │ - mov r5, r2 │ │ │ │ - b d7464 <__cxa_atexit@plt+0xcbc3c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ dc138 <__cxa_atexit@plt+0xd0910> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d77b0 <__cxa_atexit@plt+0xcbf88> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrsheq r6, [r9], #124 @ 0x7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ dc158 <__cxa_atexit@plt+0xd0930> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq lr, [r7], #172 @ 0xac │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #21 │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d76e0 <__cxa_atexit@plt+0xcbeb8> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dc190 <__cxa_atexit@plt+0xd0968> │ │ │ │ + ldr r2, [pc, #28] @ dc19c <__cxa_atexit@plt+0xd0974> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq sl, r7, ip, asr #5 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc1f0 <__cxa_atexit@plt+0xd09c8> │ │ │ │ + ldr r7, [pc, #64] @ dc204 <__cxa_atexit@plt+0xd09dc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq dc1e4 <__cxa_atexit@plt+0xd09bc> │ │ │ │ + ldr r3, [pc, #48] @ dc208 <__cxa_atexit@plt+0xd09e0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8ca8 <__cxa_atexit@plt+0xcdd480> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ dc20c <__cxa_atexit@plt+0xd09e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + sbcseq r6, r9, r8, lsr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d78b4 <__cxa_atexit@plt+0xcc08c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d7858 <__cxa_atexit@plt+0xcc030> │ │ │ │ - ldr r3, [pc, #224] @ d78ec <__cxa_atexit@plt+0xcc0c4> │ │ │ │ - mov r2, r5 │ │ │ │ + bhi dc280 <__cxa_atexit@plt+0xd0a58> │ │ │ │ + ldr r3, [pc, #120] @ dc2a8 <__cxa_atexit@plt+0xd0a80> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r3, #3 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - beq d789c <__cxa_atexit@plt+0xcc074> │ │ │ │ - ldr r2, [pc, #180] @ d78f0 <__cxa_atexit@plt+0xcc0c8> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d78ac <__cxa_atexit@plt+0xcc084> │ │ │ │ - b d7944 <__cxa_atexit@plt+0xcc11c> │ │ │ │ + str r3, [r7] │ │ │ │ + beq dc270 <__cxa_atexit@plt+0xd0a48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - bcc d78cc <__cxa_atexit@plt+0xcc0a4> │ │ │ │ - ldr r7, [pc, #128] @ d78f8 <__cxa_atexit@plt+0xcc0d0> │ │ │ │ + bcc dc290 <__cxa_atexit@plt+0xd0a68> │ │ │ │ + ldr r7, [pc, #92] @ dc2b0 <__cxa_atexit@plt+0xd0a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - ldr r7, [pc, #116] @ d78fc <__cxa_atexit@plt+0xcc0d4> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d78f4 <__cxa_atexit@plt+0xcc0cc> │ │ │ │ + ldr r7, [pc, #36] @ dc2ac <__cxa_atexit@plt+0xd0a84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ d78e8 <__cxa_atexit@plt+0xcc0c0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsr #8 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - sbcseq sl, r9, r4, asr #10 │ │ │ │ - rsceq lr, r7, r8, ror #18 │ │ │ │ - rsceq lr, r7, r4, ror r7 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + sbcseq r6, r9, r4, lsr #13 │ │ │ │ + rsceq sl, r7, r4, lsl #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dc2ec <__cxa_atexit@plt+0xd0ac4> │ │ │ │ + ldr r2, [pc, #32] @ dc2f8 <__cxa_atexit@plt+0xd0ad0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ d7938 <__cxa_atexit@plt+0xcc110> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d7930 <__cxa_atexit@plt+0xcc108> │ │ │ │ - b d7944 <__cxa_atexit@plt+0xcc11c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d79f8 <__cxa_atexit@plt+0xcc1d0> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - sub r0, r1, #1 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - eor r7, r9, r2 │ │ │ │ - cmp r7, r1 │ │ │ │ - bls d79a0 <__cxa_atexit@plt+0xcc178> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [pc, #144] @ d7a10 <__cxa_atexit@plt+0xcc1e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq sl, r7, r0, lsl #3 │ │ │ │ + andeq r0, r3, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dc460 <__cxa_atexit@plt+0xd0c38> │ │ │ │ + cmp r8, #1 │ │ │ │ + blt dc3b8 <__cxa_atexit@plt+0xd0b90> │ │ │ │ + and r0, r9, #3 │ │ │ │ + subs r1, r8, #1 │ │ │ │ + beq dc3cc <__cxa_atexit@plt+0xd0ba4> │ │ │ │ + ldr r3, [pc, #368] @ dc4a0 <__cxa_atexit@plt+0xd0c78> │ │ │ │ + mov r2, r5 │ │ │ │ + cmp r0, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-12]! │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + beq dc440 <__cxa_atexit@plt+0xd0c18> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc dc470 <__cxa_atexit@plt+0xd0c48> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + sub r0, r8, #2 │ │ │ │ + add lr, r2, r1, lsl #1 │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r0, [pc, #312] @ dc4b4 <__cxa_atexit@plt+0xd0c8c> │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrh r5, [lr] │ │ │ │ + add lr, r6, #12 │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [pc, #292] @ dc4b8 <__cxa_atexit@plt+0xd0c90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + ldr r2, [pc, #284] @ dc4bc <__cxa_atexit@plt+0xd0c94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + strh r5, [r6, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + str r2, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b dc55c <__cxa_atexit@plt+0xd0d34> │ │ │ │ + ldr r7, [pc, #236] @ dc4ac <__cxa_atexit@plt+0xd0c84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ d7a08 <__cxa_atexit@plt+0xcc1e0> │ │ │ │ - clz r7, r7 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r8, r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r7, [pc, #208] @ dc4a4 <__cxa_atexit@plt+0xd0c7c> │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r8, [r5] │ │ │ │ - beq d79ec <__cxa_atexit@plt+0xcc1c4> │ │ │ │ - ldr r3, [pc, #48] @ d7a0c <__cxa_atexit@plt+0xcc1e4> │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + ldr r7, [pc, #192] @ dc4a8 <__cxa_atexit@plt+0xd0c80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + beq dc450 <__cxa_atexit@plt+0xd0c28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc dc488 <__cxa_atexit@plt+0xd0c60> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add lr, r6, #12 │ │ │ │ + sub r1, r2, #15 │ │ │ │ + ldrh r3, [r3] │ │ │ │ + ldr r0, [pc, #160] @ dc4c0 <__cxa_atexit@plt+0xd0c98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + ldr r7, [pc, #152] @ dc4c4 <__cxa_atexit@plt+0xd0c9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + strh r3, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ dc4b0 <__cxa_atexit@plt+0xd0c88> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq lr, r7, r0, ror #16 │ │ │ │ - andeq r0, r0, r7, lsr #29 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ d7a38 <__cxa_atexit@plt+0xcc210> │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r7, ror #29 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + rsceq r9, r7, r8, lsl ip │ │ │ │ + rsceq r9, r7, r0, asr #24 │ │ │ │ + sbcseq r6, r9, r8, asr #9 │ │ │ │ + rsceq r9, r7, r0, lsl #25 │ │ │ │ + rsceq r9, r7, r8, ror #24 │ │ │ │ + rsceq sl, r7, r8, lsr #32 │ │ │ │ + ldrdeq r9, [r7], #188 @ 0xbc @ │ │ │ │ + smlaleq r9, r7, ip, pc @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - add r6, r6, #32 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ands r9, r2, r0 │ │ │ │ - beq d7ad8 <__cxa_atexit@plt+0xcc2b0> │ │ │ │ - ldr r1, [ip, #804] @ 0x324 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - cmp r1, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - bcc d7b50 <__cxa_atexit@plt+0xcc328> │ │ │ │ - ldr r4, [r5, #28]! │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [sp] │ │ │ │ - str r8, [r5] │ │ │ │ - rsb r4, lr, #0 │ │ │ │ - eor r2, r2, r4 │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr r2, [pc, #224] @ d7b8c <__cxa_atexit@plt+0xcc364> │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dc53c <__cxa_atexit@plt+0xd0d14> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + add lr, r1, r2, lsl #1 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + sub r1, r2, #1 │ │ │ │ + stmda r5!, {r0, r1} │ │ │ │ + ldr r0, [pc, #64] @ dc548 <__cxa_atexit@plt+0xd0d20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrh lr, [lr] │ │ │ │ + ldr r2, [pc, #56] @ dc54c <__cxa_atexit@plt+0xd0d24> │ │ │ │ + add r1, r0, #1 │ │ │ │ + sub r0, r6, #15 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r1, [pc, #208] @ d7b90 <__cxa_atexit@plt+0xcc368> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r0, [pc, #32] @ dc550 <__cxa_atexit@plt+0xd0d28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh lr, [r3, #8] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + b dc55c <__cxa_atexit@plt+0xd0d34> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq r9, [r7], #168 @ 0xa8 @ │ │ │ │ + rsceq r9, r7, r0, ror #21 │ │ │ │ + smlaleq r9, r7, r8, lr │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r9, lr │ │ │ │ + bcc dc680 <__cxa_atexit@plt+0xd0e58> │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [pc, #284] @ dc6a0 <__cxa_atexit@plt+0xd0e78> │ │ │ │ + lsl r2, r0, #1 │ │ │ │ + sub r1, r0, #1 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #0 │ │ │ │ + mov ip, lr │ │ │ │ + add r3, r6, r0 │ │ │ │ + cmn r1, #1 │ │ │ │ + beq dc60c <__cxa_atexit@plt+0xd0de4> │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r4, [pc, #248] @ dc6a4 <__cxa_atexit@plt+0xd0e7c> │ │ │ │ + add r0, r0, #20 │ │ │ │ + add r7, r2, fp │ │ │ │ + add ip, ip, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + sub r1, r1, #1 │ │ │ │ + str r4, [r3, #4] │ │ │ │ + ldrh r7, [r7] │ │ │ │ + add r4, r3, #14 │ │ │ │ + str r4, [r5, #4] │ │ │ │ + add r4, r3, #5 │ │ │ │ str sl, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - b d7b40 <__cxa_atexit@plt+0xcc318> │ │ │ │ - ldr r1, [ip, #804] @ 0x324 │ │ │ │ - mov r4, #0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - cmp r1, r6 │ │ │ │ - stmda r5, {r4, r8} │ │ │ │ - bcc d7b68 <__cxa_atexit@plt+0xcc340> │ │ │ │ - ldr r4, [r5, #28]! │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [sp] │ │ │ │ - str r8, [r5] │ │ │ │ - rsb r4, r1, #0 │ │ │ │ - eor r2, r2, r4 │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr r2, [pc, #120] @ d7b98 <__cxa_atexit@plt+0xcc370> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - ldr r4, [pc, #108] @ d7b9c <__cxa_atexit@plt+0xcc374> │ │ │ │ - add lr, r3, #16 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + add r3, r6, r0 │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub sl, lr, #6 │ │ │ │ + sub r2, r2, #2 │ │ │ │ + mov lr, ip │ │ │ │ + cmp r9, r3 │ │ │ │ + bcs dc594 <__cxa_atexit@plt+0xd0d6c> │ │ │ │ + ldr r7, [sp] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + b dc684 <__cxa_atexit@plt+0xd0e5c> │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r2, [r6, #12]! │ │ │ │ + ldr r7, [pc, #144] @ dc6ac <__cxa_atexit@plt+0xd0e84> │ │ │ │ + tst r2, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r6, {r7, sl} │ │ │ │ + beq dc664 <__cxa_atexit@plt+0xd0e3c> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + add r4, r3, #5 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r6, r3, #20 │ │ │ │ + ldrh r7, [r7] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + ldr r4, [pc, #100] @ dc6b0 <__cxa_atexit@plt+0xd0e88> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - stm lr, {r4, r7, sl} │ │ │ │ - ldr r8, [sp] │ │ │ │ - sub sl, r6, #15 │ │ │ │ - mov r4, ip │ │ │ │ - b d7d8c <__cxa_atexit@plt+0xcc564> │ │ │ │ - ldr r0, [pc, #60] @ d7b94 <__cxa_atexit@plt+0xcc36c> │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b d7b7c <__cxa_atexit@plt+0xcc354> │ │ │ │ - ldr r0, [pc, #48] @ d7ba0 <__cxa_atexit@plt+0xcc378> │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [ip, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r7, r4, lsr r7 │ │ │ │ - rsceq lr, r7, ip, lsr #14 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq lr, r7, r0, asr #13 │ │ │ │ - strhteq lr, [r7], #104 @ 0x68 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r1, r0, r8, asr #26 │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + add r7, r3, #14 │ │ │ │ + str r4, [r3, #4] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + str sl, [r6] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, lr │ │ │ │ + ldr r2, [pc, #28] @ dc6a8 <__cxa_atexit@plt+0xd0e80> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r9, r7, r0, ror sl │ │ │ │ + rsceq r9, r7, r0, lsl lr │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r9, r7, ip, ror sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d7c28 <__cxa_atexit@plt+0xcc400> │ │ │ │ - ldr sl, [pc, #116] @ d7c40 <__cxa_atexit@plt+0xcc418> │ │ │ │ - sub ip, r6, #26 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [r5, #32]! │ │ │ │ - sub r9, r5, #28 │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldm r9, {r1, r2, r7, r9} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #-12] │ │ │ │ - stmib r3, {sl, fp} │ │ │ │ - str r9, [r3, #12] │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr r0, [pc, #56] @ d7c44 <__cxa_atexit@plt+0xcc41c> │ │ │ │ - sub sl, r6, #15 │ │ │ │ - add lr, r3, #16 │ │ │ │ + bcc dc710 <__cxa_atexit@plt+0xd0ee8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldrh r7, [r7] │ │ │ │ + ldr lr, [pc, #48] @ dc71c <__cxa_atexit@plt+0xd0ef4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #44] @ dc720 <__cxa_atexit@plt+0xd0ef8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - stm lr, {r0, r7, ip} │ │ │ │ - b d7d8c <__cxa_atexit@plt+0xcc564> │ │ │ │ - ldr r3, [pc, #24] @ d7c48 <__cxa_atexit@plt+0xcc420> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r9, r7, r0, lsl r9 │ │ │ │ + ldrdeq r9, [r7], #196 @ 0xc4 @ │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi dc7c4 <__cxa_atexit@plt+0xd0f9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dc7d0 <__cxa_atexit@plt+0xd0fa8> │ │ │ │ + ldr lr, [pc, #160] @ dc7f4 <__cxa_atexit@plt+0xd0fcc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #156] @ dc7f8 <__cxa_atexit@plt+0xd0fd0> │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldrh sl, [r7, #12] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [pc, #132] @ dc7fc <__cxa_atexit@plt+0xd0fd4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #128] @ dc800 <__cxa_atexit@plt+0xd0fd8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + strh sl, [r2, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + cmp fp, r2 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bhi dc7e0 <__cxa_atexit@plt+0xd0fb8> │ │ │ │ + ldr r3, [pc, #88] @ dc808 <__cxa_atexit@plt+0xd0fe0> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r7, r0, lsl r6 │ │ │ │ - ldrdeq lr, [r7], #88 @ 0x58 @ │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r1, r0, r8, asr #26 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ dc804 <__cxa_atexit@plt+0xd0fdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + smlaleq r9, r7, r4, r8 │ │ │ │ + rsceq r9, r7, r4, lsl #17 │ │ │ │ + rsceq r9, r7, r8, asr #24 │ │ │ │ + ldrsheq r5, [r9], #208 @ 0xd0 │ │ │ │ + @ instruction: 0xffffbc14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d7cd4 <__cxa_atexit@plt+0xcc4ac> │ │ │ │ - ldr sl, [pc, #120] @ d7cec <__cxa_atexit@plt+0xcc4c4> │ │ │ │ - sub ip, r6, #26 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [r5, #32]! │ │ │ │ - sub r9, r5, #28 │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldm r9, {r1, r2, r7, r9} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #-12] │ │ │ │ - stmib r3, {sl, fp} │ │ │ │ - str r9, [r3, #12] │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr r0, [pc, #60] @ d7cf0 <__cxa_atexit@plt+0xcc4c8> │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - b d7d8c <__cxa_atexit@plt+0xcc564> │ │ │ │ - ldr r3, [pc, #24] @ d7cf4 <__cxa_atexit@plt+0xcc4cc> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc dc840 <__cxa_atexit@plt+0xd1018> │ │ │ │ + ldr r2, [pc, #28] @ dc84c <__cxa_atexit@plt+0xd1024> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r9, r7, r8, lsr fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dc8b0 <__cxa_atexit@plt+0xd1088> │ │ │ │ + ldr r2, [pc, #108] @ dc8d8 <__cxa_atexit@plt+0xd10b0> │ │ │ │ + ldr r1, [pc, #108] @ dc8dc <__cxa_atexit@plt+0xd10b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + bhi dc8b8 <__cxa_atexit@plt+0xd1090> │ │ │ │ + ldr r3, [pc, #88] @ dc8e8 <__cxa_atexit@plt+0xd10c0> │ │ │ │ + ldr r1, [pc, #88] @ dc8ec <__cxa_atexit@plt+0xd10c4> │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r7, r8, ror #10 │ │ │ │ - rsceq lr, r7, r4, lsr r5 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + add r8, r1, #1 │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ dc8e0 <__cxa_atexit@plt+0xd10b8> │ │ │ │ + ldr r5, [pc, #32] @ dc8e4 <__cxa_atexit@plt+0xd10bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq r9, r7, r4, lsl #15 │ │ │ │ + sbcseq r5, r9, ip, lsl sp │ │ │ │ + rsceq r9, r7, r8, lsr r7 │ │ │ │ + @ instruction: 0xffffbb34 │ │ │ │ + rsceq r9, r7, r4, ror #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc d7d48 <__cxa_atexit@plt+0xcc520> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ d7d60 <__cxa_atexit@plt+0xcc538> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ d7d64 <__cxa_atexit@plt+0xcc53c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc dc924 <__cxa_atexit@plt+0xd10fc> │ │ │ │ + ldr r2, [pc, #28] @ dc930 <__cxa_atexit@plt+0xd1108> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ d7d68 <__cxa_atexit@plt+0xcc540> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq lr, [r7], #68 @ 0x44 │ │ │ │ - rsceq lr, r7, r4, asr #5 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d7d8c <__cxa_atexit@plt+0xcc564> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + rsceq r9, r7, r4, asr sl │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - sub r7, r3, #20 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - bhi d7df8 <__cxa_atexit@plt+0xcc5d0> │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d7dd8 <__cxa_atexit@plt+0xcc5b0> │ │ │ │ - ldr r2, [pc, #80] @ d7e0c <__cxa_atexit@plt+0xcc5e4> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + bhi dc9a0 <__cxa_atexit@plt+0xd1178> │ │ │ │ + ldr r3, [pc, #92] @ dc9b0 <__cxa_atexit@plt+0xd1188> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + beq dc988 <__cxa_atexit@plt+0xd1160> │ │ │ │ + ldr r3, [pc, #72] @ dc9b4 <__cxa_atexit@plt+0xd118c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq d7df0 <__cxa_atexit@plt+0xcc5c8> │ │ │ │ - b d7e20 <__cxa_atexit@plt+0xcc5f8> │ │ │ │ - ldr r7, [pc, #52] @ d7e14 <__cxa_atexit@plt+0xcc5ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq dc998 <__cxa_atexit@plt+0xd1170> │ │ │ │ + b dc9fc <__cxa_atexit@plt+0xd11d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d7e10 <__cxa_atexit@plt+0xcc5e8> │ │ │ │ + ldr r7, [pc, #16] @ dc9b8 <__cxa_atexit@plt+0xd1190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - sbcseq sl, r9, r4 │ │ │ │ - rsceq lr, r7, r0, lsr #4 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + sbcseq r5, r9, ip, lsl #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r2, [pc, #148] @ d7ec8 <__cxa_atexit@plt+0xcc6a0> │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ dc9f0 <__cxa_atexit@plt+0xd11c8> │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d7ebc <__cxa_atexit@plt+0xcc694> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - eor r7, r9, r2 │ │ │ │ - sub r2, r3, #1 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls d7e74 <__cxa_atexit@plt+0xcc64c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #80] @ d7ecc <__cxa_atexit@plt+0xcc6a4> │ │ │ │ - clz r7, r7 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r8, r3, r7 │ │ │ │ - mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq d7ebc <__cxa_atexit@plt+0xcc694> │ │ │ │ - ldr r3, [pc, #32] @ d7ed0 <__cxa_atexit@plt+0xcc6a8> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq dc9e8 <__cxa_atexit@plt+0xd11c0> │ │ │ │ + b dc9fc <__cxa_atexit@plt+0xd11d4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - eor r7, r9, r2 │ │ │ │ - sub r2, r3, #1 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls d7f08 <__cxa_atexit@plt+0xcc6e0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #80] @ d7f60 <__cxa_atexit@plt+0xcc738> │ │ │ │ - clz r7, r7 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r8, r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dcb34 <__cxa_atexit@plt+0xd130c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + cmp r0, #1 │ │ │ │ + blt dcaa8 <__cxa_atexit@plt+0xd1280> │ │ │ │ + subs r3, r0, #1 │ │ │ │ + beq dcac4 <__cxa_atexit@plt+0xd129c> │ │ │ │ + ldr lr, [pc, #324] @ dcb6c <__cxa_atexit@plt+0xd1344> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - beq d7f54 <__cxa_atexit@plt+0xcc72c> │ │ │ │ - ldr r3, [pc, #32] @ d7f64 <__cxa_atexit@plt+0xcc73c> │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r7, lsr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ d7f8c <__cxa_atexit@plt+0xcc764> │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ands r2, r2, r1 │ │ │ │ - beq d7fc0 <__cxa_atexit@plt+0xcc798> │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, fp │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - b d80d0 <__cxa_atexit@plt+0xcc8a8> │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r3, {r7, r8} │ │ │ │ - mov r7, fp │ │ │ │ - b d7fd4 <__cxa_atexit@plt+0xcc7ac> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d8090 <__cxa_atexit@plt+0xcc868> │ │ │ │ - mov r2, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r2, #12]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - ldmdb r2, {r1, lr} │ │ │ │ - ldr ip, [r2, #20] │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - ldr sl, [r2, #16] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - and r9, r0, ip │ │ │ │ - ldr r0, [pc, #132] @ d80ac <__cxa_atexit@plt+0xcc884> │ │ │ │ + beq dcb28 <__cxa_atexit@plt+0xd1300> │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc dcb44 <__cxa_atexit@plt+0xd131c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r0, r0, #2 │ │ │ │ + add r2, r1, r3, lsl #1 │ │ │ │ + sub r3, lr, #6 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + ldr r0, [pc, #272] @ dcb7c <__cxa_atexit@plt+0xd1354> │ │ │ │ + sub r5, r5, #12 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r0, r8, sl} │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d806c <__cxa_atexit@plt+0xcc844> │ │ │ │ - ldr r3, [pc, #104] @ d80b0 <__cxa_atexit@plt+0xcc888> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - beq d8084 <__cxa_atexit@plt+0xcc85c> │ │ │ │ - mov r5, r2 │ │ │ │ - b d7e20 <__cxa_atexit@plt+0xcc5f8> │ │ │ │ - ldr r3, [pc, #68] @ d80b8 <__cxa_atexit@plt+0xcc890> │ │ │ │ + ldrh r1, [r2] │ │ │ │ + ldr r3, [pc, #260] @ dcb80 <__cxa_atexit@plt+0xd1358> │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, lr, #15 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r3, #1 │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + ldr r0, [pc, #236] @ dcb84 <__cxa_atexit@plt+0xd135c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh r1, [r6, #8] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b dcc24 <__cxa_atexit@plt+0xd13fc> │ │ │ │ + ldr r7, [pc, #200] @ dcb78 <__cxa_atexit@plt+0xd1350> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #164] @ dcb70 <__cxa_atexit@plt+0xd1348> │ │ │ │ + ldr r7, [pc, #164] @ dcb74 <__cxa_atexit@plt+0xd134c> │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dcb28 <__cxa_atexit@plt+0xd1300> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dcb58 <__cxa_atexit@plt+0xd1330> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #128] @ dcb88 <__cxa_atexit@plt+0xd1360> │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r7, [r7] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + strh r7, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d80b4 <__cxa_atexit@plt+0xcc88c> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r7, r4, asr #3 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq sp, r7, ip, lsl #31 │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r9, r7, r8, lsr #10 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + smlaleq r9, r7, r0, r5 │ │ │ │ + rsceq r9, r7, r8, ror r5 │ │ │ │ + rsceq r9, r7, r0, lsr r9 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d7fd4 <__cxa_atexit@plt+0xcc7ac> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d818c <__cxa_atexit@plt+0xcc964> │ │ │ │ - mov r2, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r2, #12]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - ldmdb r2, {r1, lr} │ │ │ │ - ldr ip, [r2, #20] │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - ldr sl, [r2, #16] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - and r9, r0, ip │ │ │ │ - ldr r0, [pc, #132] @ d81a8 <__cxa_atexit@plt+0xcc980> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dcc04 <__cxa_atexit@plt+0xd13dc> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + add lr, r1, r2, lsl #1 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #68] @ dcc10 <__cxa_atexit@plt+0xd13e8> │ │ │ │ + sub r5, r5, #8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, sl} │ │ │ │ - add r0, r3, #12 │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - bne d8168 <__cxa_atexit@plt+0xcc940> │ │ │ │ - ldr r3, [pc, #104] @ d81ac <__cxa_atexit@plt+0xcc984> │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldrh lr, [lr] │ │ │ │ + ldr r2, [pc, #56] @ dcc14 <__cxa_atexit@plt+0xd13ec> │ │ │ │ + add r1, r0, #1 │ │ │ │ + sub r0, r6, #15 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r0, [pc, #32] @ dcc18 <__cxa_atexit@plt+0xd13f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh lr, [r3, #8] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + b dcc24 <__cxa_atexit@plt+0xd13fc> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r9, r7, r0, lsr r4 │ │ │ │ + rsceq r9, r7, r8, lsl r4 │ │ │ │ + ldrdeq r9, [r7], #112 @ 0x70 @ │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc dcd54 <__cxa_atexit@plt+0xd152c> │ │ │ │ + mov r0, r5 │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r3, [r0, #8]! │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r9, [r0, #-4] │ │ │ │ + ldr fp, [pc, #308] @ dcd8c <__cxa_atexit@plt+0xd1564> │ │ │ │ + lsl r1, r3, #1 │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + mov r3, #0 │ │ │ │ + mov sl, lr │ │ │ │ + add r2, r6, r3 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq dcce4 <__cxa_atexit@plt+0xd14bc> │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r4, [pc, #272] @ dcd90 <__cxa_atexit@plt+0xd1568> │ │ │ │ + add r7, r2, #14 │ │ │ │ + add r3, r3, #20 │ │ │ │ + add sl, sl, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r7, r2, #5 │ │ │ │ + str r4, [r2, #4] │ │ │ │ + add r4, r1, ip │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldrh r4, [r4] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str fp, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ + add r2, r6, r3 │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub r9, lr, #6 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + mov lr, sl │ │ │ │ + cmp r8, r2 │ │ │ │ + bcs dcc68 <__cxa_atexit@plt+0xd1440> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp] │ │ │ │ + b dcd58 <__cxa_atexit@plt+0xd1530> │ │ │ │ + ldr r6, [pc, #172] @ dcd98 <__cxa_atexit@plt+0xd1570> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - beq d8180 <__cxa_atexit@plt+0xcc958> │ │ │ │ - mov r5, r2 │ │ │ │ - b d7e20 <__cxa_atexit@plt+0xcc5f8> │ │ │ │ - ldr r3, [pc, #68] @ d81b4 <__cxa_atexit@plt+0xcc98c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r3, #1 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + beq dcd3c <__cxa_atexit@plt+0xd1514> │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + bcc dcd74 <__cxa_atexit@plt+0xd154c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [pc, #132] @ dcd9c <__cxa_atexit@plt+0xd1574> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldrh r7, [r7] │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r2, #4]! │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + strh r7, [r6] │ │ │ │ + mov r7, r2 │ │ │ │ + str r9, [r2, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d81b0 <__cxa_atexit@plt+0xcc988> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r2, lr │ │ │ │ + ldr r3, [pc, #52] @ dcd94 <__cxa_atexit@plt+0xd156c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r7, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - smlaleq sp, r7, r0, lr │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r5, #16 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smlaleq r9, r7, ip, r3 │ │ │ │ + rsceq r9, r7, ip, lsr r7 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffa04 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d80d0 <__cxa_atexit@plt+0xcc8a8> │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dcde8 <__cxa_atexit@plt+0xd15c0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #44] @ dcdf4 <__cxa_atexit@plt+0xd15cc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r7, [r7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + strh r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d8230 <__cxa_atexit@plt+0xcca08> │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bne d821c <__cxa_atexit@plt+0xcc9f4> │ │ │ │ - ldr r3, [pc, #68] @ d8240 <__cxa_atexit@plt+0xcca18> │ │ │ │ - ldr r7, [sl, #2] │ │ │ │ - ldr r2, [sl, #6] │ │ │ │ + b dc940 <__cxa_atexit@plt+0xd1118> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi dcea8 <__cxa_atexit@plt+0xd1680> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dceb4 <__cxa_atexit@plt+0xd168c> │ │ │ │ + ldr lr, [pc, #160] @ dced8 <__cxa_atexit@plt+0xd16b0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #156] @ dcedc <__cxa_atexit@plt+0xd16b4> │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldrh sl, [r7, #12] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [pc, #132] @ dcee0 <__cxa_atexit@plt+0xd16b8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #128] @ dcee4 <__cxa_atexit@plt+0xd16bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + strh sl, [r2, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + cmp fp, r2 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bhi dcec4 <__cxa_atexit@plt+0xd169c> │ │ │ │ + ldr r3, [pc, #88] @ dceec <__cxa_atexit@plt+0xd16c4> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - beq d8228 <__cxa_atexit@plt+0xcca00> │ │ │ │ - b d8250 <__cxa_atexit@plt+0xcca28> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d8244 <__cxa_atexit@plt+0xcca1c> │ │ │ │ + ldr r7, [pc, #28] @ dcee8 <__cxa_atexit@plt+0xd16c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrsbeq r9, [r9], #180 @ 0xb4 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strhteq r9, [r7], #16 │ │ │ │ + rsceq r9, r7, r0, lsr #3 │ │ │ │ + rsceq r9, r7, r4, ror #10 │ │ │ │ + sbcseq r5, r9, ip, lsl #14 │ │ │ │ + @ instruction: 0xffffb530 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r2, [pc, #116] @ d82d8 <__cxa_atexit@plt+0xccab0> │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d82cc <__cxa_atexit@plt+0xccaa4> │ │ │ │ - ldr r2, [pc, #92] @ d82dc <__cxa_atexit@plt+0xccab4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - eor r2, r2, r9 │ │ │ │ - clz r2, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - lsr r8, r1, r2 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - beq d82cc <__cxa_atexit@plt+0xccaa4> │ │ │ │ - ldr r3, [pc, #32] @ d82e0 <__cxa_atexit@plt+0xccab8> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dcf24 <__cxa_atexit@plt+0xd16fc> │ │ │ │ + ldr r2, [pc, #28] @ dcf30 <__cxa_atexit@plt+0xd1708> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - eor r3, r2, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r8, r2, r3 │ │ │ │ - ldr r2, [pc, #64] @ d8354 <__cxa_atexit@plt+0xccb2c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r9, [r5, #12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r9, r7, r4, asr r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dcf94 <__cxa_atexit@plt+0xd176c> │ │ │ │ + ldr r2, [pc, #108] @ dcfbc <__cxa_atexit@plt+0xd1794> │ │ │ │ + ldr r1, [pc, #108] @ dcfc0 <__cxa_atexit@plt+0xd1798> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - beq d8348 <__cxa_atexit@plt+0xccb20> │ │ │ │ - ldr r3, [pc, #32] @ d8358 <__cxa_atexit@plt+0xccb30> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ d8384 <__cxa_atexit@plt+0xccb5c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + bhi dcf9c <__cxa_atexit@plt+0xd1774> │ │ │ │ + ldr r3, [pc, #88] @ dcfcc <__cxa_atexit@plt+0xd17a4> │ │ │ │ + ldr r1, [pc, #88] @ dcfd0 <__cxa_atexit@plt+0xd17a8> │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ands r2, r2, r1 │ │ │ │ - beq d83b8 <__cxa_atexit@plt+0xccb90> │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - b d84c8 <__cxa_atexit@plt+0xccca0> │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r3, {r7, r8} │ │ │ │ - mov r7, fp │ │ │ │ - b d83cc <__cxa_atexit@plt+0xccba4> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d848c <__cxa_atexit@plt+0xccc64> │ │ │ │ - mov r3, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr lr, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - ldr ip, [r3, #12] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - and r9, r0, sl │ │ │ │ - ldr r0, [pc, #132] @ d84a8 <__cxa_atexit@plt+0xccc80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - stmib r2, {r0, r8, ip} │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d8470 <__cxa_atexit@plt+0xccc48> │ │ │ │ - ldr r0, [pc, #104] @ d84ac <__cxa_atexit@plt+0xccc84> │ │ │ │ - ldr r2, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r2, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - beq d847c <__cxa_atexit@plt+0xccc54> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b d8250 <__cxa_atexit@plt+0xcca28> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr fp, [sp] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + add r8, r1, #1 │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r7, [pc, #32] @ dcfc4 <__cxa_atexit@plt+0xd179c> │ │ │ │ + ldr r5, [pc, #32] @ dcfc8 <__cxa_atexit@plt+0xd17a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d84b0 <__cxa_atexit@plt+0xccc88> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sp, r7, r8, asr #27 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r7, asr #13 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq r9, r7, r0, lsr #1 │ │ │ │ + sbcseq r5, r9, r8, lsr r6 │ │ │ │ + rsceq r9, r7, r4, asr r0 │ │ │ │ + @ instruction: 0xffffb450 │ │ │ │ + rsceq r9, r7, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d83cc <__cxa_atexit@plt+0xccba4> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d8588 <__cxa_atexit@plt+0xccd60> │ │ │ │ - mov r3, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr lr, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - rsb fp, lr, #0 │ │ │ │ - eor r0, r9, fp │ │ │ │ - ldr ip, [r3, #12] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - and r9, r0, sl │ │ │ │ - ldr r0, [pc, #132] @ d85a4 <__cxa_atexit@plt+0xccd7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, ip} │ │ │ │ - add r0, r2, #12 │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - bne d856c <__cxa_atexit@plt+0xccd44> │ │ │ │ - ldr r0, [pc, #104] @ d85a8 <__cxa_atexit@plt+0xccd80> │ │ │ │ - ldr r2, [r1, #2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r2, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - beq d8578 <__cxa_atexit@plt+0xccd50> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b d8250 <__cxa_atexit@plt+0xcca28> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd008 <__cxa_atexit@plt+0xd17e0> │ │ │ │ + ldr r2, [pc, #28] @ dd014 <__cxa_atexit@plt+0xd17ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #24] @ d85ac <__cxa_atexit@plt+0xccd84> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sp, r7, ip, asr #25 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r7, asr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d84c8 <__cxa_atexit@plt+0xccca0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r9, r7, r0, ror r3 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d8604 <__cxa_atexit@plt+0xccddc> │ │ │ │ - ldr r7, [pc, #48] @ d8614 <__cxa_atexit@plt+0xccdec> │ │ │ │ + bhi dd090 <__cxa_atexit@plt+0xd1868> │ │ │ │ + ldr r7, [pc, #104] @ dd0a0 <__cxa_atexit@plt+0xd1878> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq d85f8 <__cxa_atexit@plt+0xccdd0> │ │ │ │ - mov r7, r8 │ │ │ │ - b d8624 <__cxa_atexit@plt+0xccdfc> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq dd074 <__cxa_atexit@plt+0xd184c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldrh r3, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq dd080 <__cxa_atexit@plt+0xd1858> │ │ │ │ + add r3, r7, #2 │ │ │ │ + mov r7, #0 │ │ │ │ + ldrh r2, [r3], #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne dd060 <__cxa_atexit@plt+0xd1838> │ │ │ │ + b dd084 <__cxa_atexit@plt+0xd185c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d8618 <__cxa_atexit@plt+0xccdf0> │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b dd0ec <__cxa_atexit@plt+0xd18c4> │ │ │ │ + ldr r7, [pc, #12] @ dd0a4 <__cxa_atexit@plt+0xd187c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - sbcseq r9, r9, r4, lsl #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + sbcseq r5, r9, r4, lsr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d869c <__cxa_atexit@plt+0xcce74> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #156] @ d86dc <__cxa_atexit@plt+0xcceb4> │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrh r3, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq dd0dc <__cxa_atexit@plt+0xd18b4> │ │ │ │ + add r3, r7, #2 │ │ │ │ + mov r7, #0 │ │ │ │ + ldrh r2, [r3], #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne dd0c8 <__cxa_atexit@plt+0xd18a0> │ │ │ │ + b dd0e0 <__cxa_atexit@plt+0xd18b8> │ │ │ │ + mov r7, #0 │ │ │ │ str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d86b0 <__cxa_atexit@plt+0xcce88> │ │ │ │ - ldr r1, [pc, #132] @ d86e0 <__cxa_atexit@plt+0xcceb8> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - beq d86c0 <__cxa_atexit@plt+0xcce98> │ │ │ │ - ldr r1, [pc, #100] @ d86e4 <__cxa_atexit@plt+0xccebc> │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ + mov r7, fp │ │ │ │ + b dd0ec <__cxa_atexit@plt+0xd18c4> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + mov fp, r7 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc dd234 <__cxa_atexit@plt+0xd1a0c> │ │ │ │ + cmp r3, #1 │ │ │ │ + blt dd19c <__cxa_atexit@plt+0xd1974> │ │ │ │ + subs r2, r3, #1 │ │ │ │ + beq dd1b8 <__cxa_atexit@plt+0xd1990> │ │ │ │ + ldr lr, [pc, #352] @ dd27c <__cxa_atexit@plt+0xd1a54> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r1, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ str r2, [r5] │ │ │ │ - beq d86d0 <__cxa_atexit@plt+0xccea8> │ │ │ │ - mov r5, r3 │ │ │ │ - b d8794 <__cxa_atexit@plt+0xccf6c> │ │ │ │ - ldr r7, [pc, #68] @ d86e8 <__cxa_atexit@plt+0xccec0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq dd21c <__cxa_atexit@plt+0xd19f4> │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc dd254 <__cxa_atexit@plt+0xd1a2c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r1, r0, r2, lsl #1 │ │ │ │ + sub r2, r3, #2 │ │ │ │ + sub r3, lr, #6 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5], #-12 │ │ │ │ + ldr r0, [pc, #300] @ dd290 <__cxa_atexit@plt+0xd1a68> │ │ │ │ + sub r2, lr, #15 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrh r1, [r1] │ │ │ │ + ldr r3, [pc, #288] @ dd294 <__cxa_atexit@plt+0xd1a6c> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + ldr r0, [pc, #268] @ dd298 <__cxa_atexit@plt+0xd1a70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh r1, [r6, #8] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b dd34c <__cxa_atexit@plt+0xd1b24> │ │ │ │ + ldr r7, [pc, #228] @ dd288 <__cxa_atexit@plt+0xd1a60> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - rsceq sp, r7, r4, asr #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #64] @ d874c <__cxa_atexit@plt+0xccf24> │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #192] @ dd280 <__cxa_atexit@plt+0xd1a58> │ │ │ │ + ldr r7, [pc, #192] @ dd284 <__cxa_atexit@plt+0xd1a5c> │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + add r1, r7, #1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d8744 <__cxa_atexit@plt+0xccf1c> │ │ │ │ - ldr r2, [pc, #40] @ d8750 <__cxa_atexit@plt+0xccf28> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ + beq dd228 <__cxa_atexit@plt+0xd1a00> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc dd268 <__cxa_atexit@plt+0xd1a40> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #160] @ dd29c <__cxa_atexit@plt+0xd1a74> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - beq d8744 <__cxa_atexit@plt+0xccf1c> │ │ │ │ - b d8794 <__cxa_atexit@plt+0xccf6c> │ │ │ │ + ldrh r7, [r7] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + strh r7, [r6, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d8788 <__cxa_atexit@plt+0xccf60> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq d8780 <__cxa_atexit@plt+0xccf58> │ │ │ │ - b d8794 <__cxa_atexit@plt+0xccf6c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d87c8 <__cxa_atexit@plt+0xccfa0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #108] @ d881c <__cxa_atexit@plt+0xccff4> │ │ │ │ - tst r3, #3 │ │ │ │ + ldr r7, [pc, #80] @ dd28c <__cxa_atexit@plt+0xd1a64> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq d8800 <__cxa_atexit@plt+0xccfd8> │ │ │ │ - mov r7, r3 │ │ │ │ - b d882c <__cxa_atexit@plt+0xcd004> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d880c <__cxa_atexit@plt+0xccfe4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ d8820 <__cxa_atexit@plt+0xccff8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq sp, [r7], #148 @ 0x94 @ │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r2, [pc, #116] @ d88b4 <__cxa_atexit@plt+0xcd08c> │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d88a8 <__cxa_atexit@plt+0xcd080> │ │ │ │ - ldr r2, [pc, #92] @ d88b8 <__cxa_atexit@plt+0xcd090> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - eor r2, r2, r9 │ │ │ │ - clz r2, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - lsr r8, r1, r2 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - beq d88a8 <__cxa_atexit@plt+0xcd080> │ │ │ │ - ldr r3, [pc, #32] @ d88bc <__cxa_atexit@plt+0xcd094> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - eor r3, r2, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r8, r2, r3 │ │ │ │ - ldr r2, [pc, #64] @ d8930 <__cxa_atexit@plt+0xcd108> │ │ │ │ - mov r3, r5 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - beq d8924 <__cxa_atexit@plt+0xcd0fc> │ │ │ │ - ldr r3, [pc, #32] @ d8934 <__cxa_atexit@plt+0xcd10c> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ d8960 <__cxa_atexit@plt+0xcd138> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b d77e8 <__cxa_atexit@plt+0xcbfc0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + rsceq r8, r7, r4, lsr lr │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + smlaleq r8, r7, r8, lr │ │ │ │ + rsceq r8, r7, r4, lsl #29 │ │ │ │ + rsceq r9, r7, ip, lsr r2 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - mov sl, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ands r8, r2, r0 │ │ │ │ - beq d89fc <__cxa_atexit@plt+0xcd1d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - stmda r5, {r8, sl} │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d8a64 <__cxa_atexit@plt+0xcd23c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov ip, fp │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - rsb fp, r1, #0 │ │ │ │ - eor r2, r2, fp │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr r2, [pc, #220] @ d8aa0 <__cxa_atexit@plt+0xcd278> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov fp, ip │ │ │ │ - sub lr, r6, #26 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - ldr r2, [pc, #196] @ d8aa4 <__cxa_atexit@plt+0xcd27c> │ │ │ │ - sub r9, r6, #15 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b d81d8 <__cxa_atexit@plt+0xcc9b0> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r8, r6 │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - bcc d8a78 <__cxa_atexit@plt+0xcd250> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - rsb lr, r1, #0 │ │ │ │ - eor r2, r2, lr │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr r0, [pc, #116] @ d8aa8 <__cxa_atexit@plt+0xcd280> │ │ │ │ - add r5, r5, #28 │ │ │ │ - add lr, r3, #16 │ │ │ │ - sub ip, r6, #26 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - stmib r3, {r0, r9} │ │ │ │ - ldr r0, [pc, #92] @ d8aac <__cxa_atexit@plt+0xcd284> │ │ │ │ - sub r9, r6, #15 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - stm lr, {r0, r7, ip} │ │ │ │ - b d81d8 <__cxa_atexit@plt+0xcc9b0> │ │ │ │ - ldr r0, [pc, #44] @ d8a98 <__cxa_atexit@plt+0xcd270> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b d8a88 <__cxa_atexit@plt+0xcd260> │ │ │ │ - ldr r0, [pc, #28] @ d8a9c <__cxa_atexit@plt+0xcd274> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sp, r7, r0, lsl r8 │ │ │ │ - rsceq sp, r7, r8, lsl #16 │ │ │ │ - rsceq sp, r7, r0, lsr #15 │ │ │ │ - smlaleq sp, r7, r8, r7 │ │ │ │ - andeq r0, r0, r7, asr #21 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b dd0ec <__cxa_atexit@plt+0xd18c4> │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d8b34 <__cxa_atexit@plt+0xcd30c> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - rsb r9, r1, #0 │ │ │ │ - eor r0, r0, r9 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - and r0, r0, r7 │ │ │ │ - ldr r7, [pc, #76] @ d8b4c <__cxa_atexit@plt+0xcd324> │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r9, r6, #15 │ │ │ │ - sub lr, r6, #26 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #48] @ d8b50 <__cxa_atexit@plt+0xcd328> │ │ │ │ - add r7, r3, #16 │ │ │ │ + bcc dd32c <__cxa_atexit@plt+0xd1b04> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + add lr, r1, r2, lsl #1 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #68] @ dd338 <__cxa_atexit@plt+0xd1b10> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrh lr, [lr] │ │ │ │ + ldr r2, [pc, #56] @ dd33c <__cxa_atexit@plt+0xd1b14> │ │ │ │ + add r1, r0, #1 │ │ │ │ + sub r0, r6, #15 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - stm r7, {r2, ip, lr} │ │ │ │ - b d81d8 <__cxa_atexit@plt+0xcc9b0> │ │ │ │ - ldr r3, [pc, #24] @ d8b54 <__cxa_atexit@plt+0xcd32c> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r0, [pc, #32] @ dd340 <__cxa_atexit@plt+0xd1b18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + strh lr, [r3, #8] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + b dd34c <__cxa_atexit@plt+0xd1b24> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r8, r7, r8, lsl #26 │ │ │ │ + strdeq r8, [r7], #192 @ 0xc0 @ │ │ │ │ + rsceq r9, r7, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc dd47c <__cxa_atexit@plt+0xd1c54> │ │ │ │ + mov r0, r5 │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r3, [r0, #8]! │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r9, [r0, #-4] │ │ │ │ + ldr fp, [pc, #308] @ dd4b4 <__cxa_atexit@plt+0xd1c8c> │ │ │ │ + lsl r1, r3, #1 │ │ │ │ + sub r0, r3, #1 │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + mov r3, #0 │ │ │ │ + mov sl, lr │ │ │ │ + add r2, r6, r3 │ │ │ │ + cmn r0, #1 │ │ │ │ + beq dd40c <__cxa_atexit@plt+0xd1be4> │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r4, [pc, #272] @ dd4b8 <__cxa_atexit@plt+0xd1c90> │ │ │ │ + add r7, r2, #14 │ │ │ │ + add r3, r3, #20 │ │ │ │ + add sl, sl, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r7, r2, #5 │ │ │ │ + str r4, [r2, #4] │ │ │ │ + add r4, r1, ip │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldrh r4, [r4] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str fp, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ + add r2, r6, r3 │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub r9, lr, #6 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + mov lr, sl │ │ │ │ + cmp r8, r2 │ │ │ │ + bcs dd390 <__cxa_atexit@plt+0xd1b68> │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r7, [sp] │ │ │ │ + b dd480 <__cxa_atexit@plt+0xd1c58> │ │ │ │ + ldr r6, [pc, #172] @ dd4c0 <__cxa_atexit@plt+0xd1c98> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ + tst r7, #3 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + beq dd464 <__cxa_atexit@plt+0xd1c3c> │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r8, r6 │ │ │ │ + bcc dd49c <__cxa_atexit@plt+0xd1c74> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [pc, #132] @ dd4c4 <__cxa_atexit@plt+0xd1c9c> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldrh r7, [r7] │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r2, #4]! │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + strh r7, [r6] │ │ │ │ + mov r7, r2 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, lr │ │ │ │ + ldr r3, [pc, #52] @ dd4bc <__cxa_atexit@plt+0xd1c94> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq sp, [r7], #100 @ 0x64 @ │ │ │ │ - rsceq sp, r7, r8, asr #13 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r7, asr #21 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r5, #16 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r8, r7, r4, ror ip │ │ │ │ + rsceq r9, r7, r4, lsl r0 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff9c0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ + bcc dd510 <__cxa_atexit@plt+0xd1ce8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #44] @ dd51c <__cxa_atexit@plt+0xd1cf4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r7, [r7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + strh r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff918 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dd598 <__cxa_atexit@plt+0xd1d70> │ │ │ │ + ldr r7, [pc, #104] @ dd5a8 <__cxa_atexit@plt+0xd1d80> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq dd57c <__cxa_atexit@plt+0xd1d54> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldrh r3, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq dd588 <__cxa_atexit@plt+0xd1d60> │ │ │ │ + add r3, r7, #2 │ │ │ │ + mov r7, #0 │ │ │ │ + ldrh r2, [r3], #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne dd568 <__cxa_atexit@plt+0xd1d40> │ │ │ │ + b dd58c <__cxa_atexit@plt+0xd1d64> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #0 │ │ │ │ str r7, [r5] │ │ │ │ - bcc d8be0 <__cxa_atexit@plt+0xcd3b8> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - rsb r9, r1, #0 │ │ │ │ - eor r0, r0, r9 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - and r0, r0, r7 │ │ │ │ - ldr r7, [pc, #80] @ d8bf8 <__cxa_atexit@plt+0xcd3d0> │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r9, r6, #15 │ │ │ │ - sub lr, r6, #26 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #52] @ d8bfc <__cxa_atexit@plt+0xcd3d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b d81d8 <__cxa_atexit@plt+0xcc9b0> │ │ │ │ - ldr r3, [pc, #24] @ d8c00 <__cxa_atexit@plt+0xcd3d8> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sp, r7, ip, lsr #12 │ │ │ │ - rsceq sp, r7, r4, lsr #12 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8c6c <__cxa_atexit@plt+0xcd444> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ d8c88 <__cxa_atexit@plt+0xcd460> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ + mov r7, fp │ │ │ │ + b dd0ec <__cxa_atexit@plt+0xd18c4> │ │ │ │ + ldr r7, [pc, #12] @ dd5ac <__cxa_atexit@plt+0xd1d84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + smullseq r5, r9, ip, r3 │ │ │ │ + ldrsbeq r4, [r9], #244 @ 0xf4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + mov r9, r6 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d8c74 <__cxa_atexit@plt+0xcd44c> │ │ │ │ - ldr r3, [pc, #76] @ d8c8c <__cxa_atexit@plt+0xcd464> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq d8c5c <__cxa_atexit@plt+0xcd434> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b d8d78 <__cxa_atexit@plt+0xcd550> │ │ │ │ - ldr r0, [sl] │ │ │ │ + bhi dd65c <__cxa_atexit@plt+0xd1e34> │ │ │ │ + ldr r6, [pc, #180] @ dd68c <__cxa_atexit@plt+0xd1e64> │ │ │ │ + tst r8, #3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + beq dd604 <__cxa_atexit@plt+0xd1ddc> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ + add r2, r6, r6, lsr #31 │ │ │ │ + bic r2, r2, #1 │ │ │ │ + cmp r6, r2 │ │ │ │ + bne dd618 <__cxa_atexit@plt+0xd1df0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + b dd60c <__cxa_atexit@plt+0xd1de4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd670 <__cxa_atexit@plt+0xd1e48> │ │ │ │ + ldr r5, [pc, #104] @ dd698 <__cxa_atexit@plt+0xd1e70> │ │ │ │ + ldr r1, [pc, #104] @ dd69c <__cxa_atexit@plt+0xd1e74> │ │ │ │ + ldr r2, [pc, #104] @ dd6a0 <__cxa_atexit@plt+0xd1e78> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r7] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r7, [pc, #48] @ dd694 <__cxa_atexit@plt+0xd1e6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d8c90 <__cxa_atexit@plt+0xcd468> │ │ │ │ + ldr r7, [pc, #24] @ dd690 <__cxa_atexit@plt+0xd1e68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + sbcseq r4, r9, r0, lsl pc │ │ │ │ + ldrsbeq r5, [r9], #44 @ 0x2c │ │ │ │ + @ instruction: 0xffffa640 │ │ │ │ + @ instruction: 0xffffa538 │ │ │ │ + sbceq r2, r4, r1, asr #1 │ │ │ │ + sbcseq r4, r9, r4, ror #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r6, [r8, #4] │ │ │ │ + add r2, r6, r6, lsr #31 │ │ │ │ + bic r2, r2, #1 │ │ │ │ + cmp r6, r2 │ │ │ │ + bne dd6e0 <__cxa_atexit@plt+0xd1eb8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dd728 <__cxa_atexit@plt+0xd1f00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd730 <__cxa_atexit@plt+0xd1f08> │ │ │ │ + ldr r5, [pc, #76] @ dd74c <__cxa_atexit@plt+0xd1f24> │ │ │ │ + ldr r1, [pc, #76] @ dd750 <__cxa_atexit@plt+0xd1f28> │ │ │ │ + ldr r2, [pc, #76] @ dd754 <__cxa_atexit@plt+0xd1f2c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + mov r6, r9 │ │ │ │ + b dd738 <__cxa_atexit@plt+0xd1f10> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ dd748 <__cxa_atexit@plt+0xd1f20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r7], #48 @ 0x30 @ │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - smullseq r9, r9, r4, r1 @ │ │ │ │ + sbcseq r4, r9, ip, asr #28 │ │ │ │ + @ instruction: 0xffffa570 │ │ │ │ + @ instruction: 0xffffa468 │ │ │ │ + sbceq r1, r4, sp, ror #31 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi d8cec <__cxa_atexit@plt+0xcd4c4> │ │ │ │ + bhi dd7c0 <__cxa_atexit@plt+0xd1f98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc d8cf8 <__cxa_atexit@plt+0xcd4d0> │ │ │ │ - ldr r1, [pc, #68] @ d8d08 <__cxa_atexit@plt+0xcd4e0> │ │ │ │ - sub r8, r6, #3 │ │ │ │ + bcc dd7cc <__cxa_atexit@plt+0xd1fa4> │ │ │ │ + ldr r1, [pc, #84] @ dd7dc <__cxa_atexit@plt+0xd1fb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #48] @ d8d0c <__cxa_atexit@plt+0xcd4e4> │ │ │ │ + add r7, r5, r7 │ │ │ │ + ldrb r5, [r7, #8] │ │ │ │ + ldrb r7, [r7, #9] │ │ │ │ + orr r7, r5, r7, lsl #8 │ │ │ │ + ldr r5, [pc, #52] @ dd7e0 <__cxa_atexit@plt+0xd1fb8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r5, [r3, #4] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r7, r0, lsr r3 │ │ │ │ - rsceq sp, r7, r4, lsr r3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + rsceq r8, r7, r0, ror r8 │ │ │ │ + rsceq r8, r7, ip, lsl ip │ │ │ │ + sbcseq r4, r9, r0, lsr #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d8d54 <__cxa_atexit@plt+0xcd52c> │ │ │ │ - ldr r7, [pc, #52] @ d8d68 <__cxa_atexit@plt+0xcd540> │ │ │ │ - tst sl, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dd8b8 <__cxa_atexit@plt+0xd2090> │ │ │ │ + ldr r3, [pc, #228] @ dd8ec <__cxa_atexit@plt+0xd20c4> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + mov r2, r7 │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + beq dd850 <__cxa_atexit@plt+0xd2028> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r7, [r8, #4] │ │ │ │ + add r3, r7, r7, lsr #31 │ │ │ │ + bic r3, r3, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne dd860 <__cxa_atexit@plt+0xd2038> │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r7, #0 │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b dd9c4 <__cxa_atexit@plt+0xd219c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi dd8c8 <__cxa_atexit@plt+0xd20a0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc dd8d0 <__cxa_atexit@plt+0xd20a8> │ │ │ │ + ldr r7, [pc, #120] @ dd8f8 <__cxa_atexit@plt+0xd20d0> │ │ │ │ + ldr r5, [pc, #120] @ dd8fc <__cxa_atexit@plt+0xd20d4> │ │ │ │ + ldr r1, [pc, #120] @ dd900 <__cxa_atexit@plt+0xd20d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r7, [pc, #52] @ dd8f4 <__cxa_atexit@plt+0xd20cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq d8d48 <__cxa_atexit@plt+0xcd520> │ │ │ │ - mov r7, sl │ │ │ │ - b d8d78 <__cxa_atexit@plt+0xcd550> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d8d6c <__cxa_atexit@plt+0xcd544> │ │ │ │ + mov r3, r6 │ │ │ │ + b dd8d8 <__cxa_atexit@plt+0xd20b0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ dd8f0 <__cxa_atexit@plt+0xd20c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + sbcseq r4, r9, r8, lsr #25 │ │ │ │ + sbcseq r5, r9, ip, lsl #1 │ │ │ │ + @ instruction: 0xffffa3f0 │ │ │ │ + @ instruction: 0xffffa2e8 │ │ │ │ + sbceq r1, r4, r5, ror #28 │ │ │ │ + sbcseq r4, r9, r4, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [r8, #4] │ │ │ │ + add r3, r6, r6, lsr #31 │ │ │ │ + bic r3, r3, #1 │ │ │ │ + cmp r6, r3 │ │ │ │ + bne dd944 <__cxa_atexit@plt+0xd211c> │ │ │ │ + mov r3, #0 │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b dd9c4 <__cxa_atexit@plt+0xd219c> │ │ │ │ + add r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dd990 <__cxa_atexit@plt+0xd2168> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd998 <__cxa_atexit@plt+0xd2170> │ │ │ │ + ldr r5, [pc, #80] @ dd9b8 <__cxa_atexit@plt+0xd2190> │ │ │ │ + ldr r1, [pc, #80] @ dd9bc <__cxa_atexit@plt+0xd2194> │ │ │ │ + ldr r2, [pc, #80] @ dd9c0 <__cxa_atexit@plt+0xd2198> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + mov r6, r9 │ │ │ │ + b dd9a0 <__cxa_atexit@plt+0xd2178> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ dd9b4 <__cxa_atexit@plt+0xd218c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + sbcseq r4, r9, r0, ror #23 │ │ │ │ + @ instruction: 0xffffa308 │ │ │ │ + @ instruction: 0xffffa200 │ │ │ │ + sbceq r1, r4, r5, lsl #27 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov fp, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dda48 <__cxa_atexit@plt+0xd2220> │ │ │ │ + ldr r1, [r5] │ │ │ │ + cmp r7, r1 │ │ │ │ + bge dda20 <__cxa_atexit@plt+0xd21f8> │ │ │ │ + ldr r3, [pc, #140] @ dda84 <__cxa_atexit@plt+0xd225c> │ │ │ │ + ldr r2, [pc, #140] @ dda88 <__cxa_atexit@plt+0xd2260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + add r6, r8, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dda60 <__cxa_atexit@plt+0xd2238> │ │ │ │ + ldr r3, [pc, #88] @ dda8c <__cxa_atexit@plt+0xd2264> │ │ │ │ + asr r7, r1, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #48] @ dda80 <__cxa_atexit@plt+0xd2258> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + ldr r7, [pc, #20] @ dda7c <__cxa_atexit@plt+0xd2254> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrheq r9, [r9], #4 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + ldrdeq r8, [r7], #88 @ 0x58 @ │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r8, [pc, #292] @ d8eac <__cxa_atexit@plt+0xcd684> │ │ │ │ - ldr r9, [pc, #292] @ d8eb0 <__cxa_atexit@plt+0xcd688> │ │ │ │ - mov sl, r6 │ │ │ │ - mov r1, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b dd9c4 <__cxa_atexit@plt+0xd219c> │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r6, sl, r1 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq d8e24 <__cxa_atexit@plt+0xcd5fc> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d8e14 <__cxa_atexit@plt+0xcd5ec> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc d8e8c <__cxa_atexit@plt+0xcd664> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r0, r3, #20 │ │ │ │ - add r1, r1, #20 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - str ip, [r6, #12] │ │ │ │ - add ip, r3, #4 │ │ │ │ - mov r3, r0 │ │ │ │ - tst r2, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - bne d8d9c <__cxa_atexit@plt+0xcd574> │ │ │ │ - ldr r0, [r2] │ │ │ │ - add r6, sl, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, ip, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ddae4 <__cxa_atexit@plt+0xd22bc> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [pc, #40] @ ddafc <__cxa_atexit@plt+0xd22d4> │ │ │ │ + asr r7, r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc d8e9c <__cxa_atexit@plt+0xcd674> │ │ │ │ - ldr r0, [pc, #120] @ d8eb4 <__cxa_atexit@plt+0xcd68c> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str ip, [r3] │ │ │ │ - ldr r1, [r5, #16]! │ │ │ │ - ldr r8, [pc, #96] @ d8eb8 <__cxa_atexit@plt+0xcd690> │ │ │ │ - add r0, r6, #17 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #88] @ d8ebc <__cxa_atexit@plt+0xcd694> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - add r7, r6, #30 │ │ │ │ + ldr r3, [pc, #20] @ ddb00 <__cxa_atexit@plt+0xd22d8> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r8, r7, r8, lsr r5 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ddb4c <__cxa_atexit@plt+0xd2324> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ddb60 <__cxa_atexit@plt+0xd2338> │ │ │ │ + asr r7, r2, #1 │ │ │ │ + ldr r2, [pc, #56] @ ddb70 <__cxa_atexit@plt+0xd2348> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + bx r0 │ │ │ │ + add r3, r2, #2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b dd9c4 <__cxa_atexit@plt+0xd219c> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - rsceq sp, r7, r0, lsr #3 │ │ │ │ - rsceq sp, r7, r0, asr #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldrdeq r8, [r7], #72 @ 0x48 @ │ │ │ │ + ldrsbeq r4, [r9], #216 @ 0xd8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d8f3c <__cxa_atexit@plt+0xcd714> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #128] @ d8f64 <__cxa_atexit@plt+0xcd73c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d8f44 <__cxa_atexit@plt+0xcd71c> │ │ │ │ - ldr r3, [pc, #108] @ d8f68 <__cxa_atexit@plt+0xcd740> │ │ │ │ - ldr r2, [pc, #108] @ d8f6c <__cxa_atexit@plt+0xcd744> │ │ │ │ - tst sl, #3 │ │ │ │ + bhi ddce0 <__cxa_atexit@plt+0xd24b8> │ │ │ │ + ldr r3, [pc, #364] @ ddd04 <__cxa_atexit@plt+0xd24dc> │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - beq d8f2c <__cxa_atexit@plt+0xcd704> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b d8d78 <__cxa_atexit@plt+0xcd550> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d8f70 <__cxa_atexit@plt+0xcd748> │ │ │ │ - ldr r5, [pc, #36] @ d8f74 <__cxa_atexit@plt+0xcd74c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r7, r4, lsl r1 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - strdeq sp, [r7], #8 @ │ │ │ │ - sbcseq r8, r9, r8, asr #29 │ │ │ │ - rsceq sp, r7, ip, lsr #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + sub lr, r2, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi ddcf0 <__cxa_atexit@plt+0xd24c8> │ │ │ │ + ldr r3, [pc, #340] @ ddd08 <__cxa_atexit@plt+0xd24e0> │ │ │ │ + mov r0, r5 │ │ │ │ + add r9, r6, #20 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r8, #4] │ │ │ │ + add ip, r3, #1 │ │ │ │ + str ip, [r0, #-8]! │ │ │ │ + cmp r1, r9 │ │ │ │ + stmdb r0, {r8, sl} │ │ │ │ + bcc ddcbc <__cxa_atexit@plt+0xd2494> │ │ │ │ + str lr, [sp] │ │ │ │ + mov r3, r1 │ │ │ │ + add lr, sp, #8 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + stm lr, {r0, r2, r4, fp} │ │ │ │ + sub r1, sl, #2 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r2, r9 │ │ │ │ + mov fp, r3 │ │ │ │ + add r3, r6, lr │ │ │ │ + add sl, r1, #2 │ │ │ │ + cmp sl, #1 │ │ │ │ + blt ddc88 <__cxa_atexit@plt+0xd2460> │ │ │ │ + ldr r0, [pc, #248] @ ddd0c <__cxa_atexit@plt+0xd24e4> │ │ │ │ + add r7, r3, #14 │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r2, r2, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + add r7, r8, r1 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + ldrb r4, [r7, #8] │ │ │ │ + ldrb r7, [r7, #9] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + add r0, r3, #5 │ │ │ │ + orr r4, r4, r7, lsl #8 │ │ │ │ + ldr r7, [pc, #200] @ ddd10 <__cxa_atexit@plt+0xd24e8> │ │ │ │ + sub r1, r1, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + add r0, r6, lr │ │ │ │ + str ip, [r3, #20] │ │ │ │ + sub ip, r9, #6 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ + add r3, r0, #20 │ │ │ │ + mov r9, r2 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d8ff4 <__cxa_atexit@plt+0xcd7cc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #128] @ d901c <__cxa_atexit@plt+0xcd7f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d8ffc <__cxa_atexit@plt+0xcd7d4> │ │ │ │ - ldr r3, [pc, #108] @ d9020 <__cxa_atexit@plt+0xcd7f8> │ │ │ │ - ldr r2, [pc, #108] @ d9024 <__cxa_atexit@plt+0xcd7fc> │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - beq d8fe4 <__cxa_atexit@plt+0xcd7bc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b d8d78 <__cxa_atexit@plt+0xcd550> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d9028 <__cxa_atexit@plt+0xcd800> │ │ │ │ - ldr r5, [pc, #36] @ d902c <__cxa_atexit@plt+0xcd804> │ │ │ │ + bcs ddbfc <__cxa_atexit@plt+0xd23d4> │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr lr, [sp] │ │ │ │ + b ddcc0 <__cxa_atexit@plt+0xd2498> │ │ │ │ + ldr r7, [pc, #144] @ ddd20 <__cxa_atexit@plt+0xd24f8> │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + str ip, [r6] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, ip │ │ │ │ + mov r8, ip │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r5, [pc, #76] @ ddd14 <__cxa_atexit@plt+0xd24ec> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [lr] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r3 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r7, [pc, #52] @ ddd1c <__cxa_atexit@plt+0xd24f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r7, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - rsceq sp, r7, r0, asr #32 │ │ │ │ - sbcseq r8, r9, r0, lsl lr │ │ │ │ - strdeq ip, [r7], #244 @ 0xf4 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d9074 <__cxa_atexit@plt+0xcd84c> │ │ │ │ - ldr r7, [pc, #52] @ d9088 <__cxa_atexit@plt+0xcd860> │ │ │ │ - tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq d9068 <__cxa_atexit@plt+0xcd840> │ │ │ │ - mov r7, r9 │ │ │ │ - b d9098 <__cxa_atexit@plt+0xcd870> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d908c <__cxa_atexit@plt+0xcd864> │ │ │ │ + ldr r7, [pc, #32] @ ddd18 <__cxa_atexit@plt+0xd24f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smullseq r8, r9, r8, sp │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + rsceq r8, r7, r4, asr #8 │ │ │ │ + rsceq r8, r7, r8, lsr #15 │ │ │ │ + strhteq r8, [r7], #48 @ 0x30 │ │ │ │ + @ instruction: 0xffffcb9c │ │ │ │ + sbcseq r4, r9, r8, lsl #21 │ │ │ │ + sbcseq r4, r9, r8, ror ip │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + sbcseq r4, r9, ip, lsr #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ddd4c <__cxa_atexit@plt+0xd2524> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + sbcseq r4, r9, r0, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne d912c <__cxa_atexit@plt+0xcd904> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d91fc <__cxa_atexit@plt+0xcd9d4> │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - ldr r0, [sl, #7] │ │ │ │ - ldr r7, [sl, #15] │ │ │ │ - sub lr, r5, #12 │ │ │ │ - add r9, r2, #4 │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi d917c <__cxa_atexit@plt+0xcd954> │ │ │ │ - ldr r7, [pc, #396] @ d9274 <__cxa_atexit@plt+0xcda4c> │ │ │ │ - ldr sl, [pc, #396] @ d9278 <__cxa_atexit@plt+0xcda50> │ │ │ │ - cmp fp, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str sl, [r3] │ │ │ │ - bhi d9230 <__cxa_atexit@plt+0xcda08> │ │ │ │ - ldr r0, [pc, #364] @ d927c <__cxa_atexit@plt+0xcda54> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, #2 │ │ │ │ + add r0, r3, r7, lsl #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + bl ad3c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ddd8c <__cxa_atexit@plt+0xd2564> │ │ │ │ + mov r7, #0 │ │ │ │ + str r8, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b ddd94 <__cxa_atexit@plt+0xd256c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 7d5840 <__cxa_atexit@plt+0x7ca018> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dde08 <__cxa_atexit@plt+0xd25e0> │ │ │ │ + ldr r8, [pc, #180] @ dde64 <__cxa_atexit@plt+0xd263c> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ tst r1, #3 │ │ │ │ + beq dde28 <__cxa_atexit@plt+0xd2600> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldrh r1, [r1, #3] │ │ │ │ + add r0, r3, r2, lsl #1 │ │ │ │ + str r8, [r5] │ │ │ │ + strh r1, [r0] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dde48 <__cxa_atexit@plt+0xd2620> │ │ │ │ + cmp r2, #2 │ │ │ │ str r1, [r5] │ │ │ │ + beq dddb4 <__cxa_atexit@plt+0xd258c> │ │ │ │ + ldr r2, [pc, #100] @ dde60 <__cxa_atexit@plt+0xd2638> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + b dde10 <__cxa_atexit@plt+0xd25e8> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + add r7, r3, r1, lsl #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r2, #0 │ │ │ │ + strh r2, [r7] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #56] @ dde68 <__cxa_atexit@plt+0xd2640> │ │ │ │ + ldr r2, [r1] │ │ │ │ + str r7, [r5, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r8, r9} │ │ │ │ - beq d91dc <__cxa_atexit@plt+0xcd9b4> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r1 │ │ │ │ - b d8d78 <__cxa_atexit@plt+0xcd550> │ │ │ │ - ldr r6, [pc, #300] @ d9260 <__cxa_atexit@plt+0xcda38> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi d920c <__cxa_atexit@plt+0xcd9e4> │ │ │ │ - ldr r3, [pc, #280] @ d9264 <__cxa_atexit@plt+0xcda3c> │ │ │ │ - ldr r1, [pc, #280] @ d9268 <__cxa_atexit@plt+0xcda40> │ │ │ │ - cmp r7, #0 │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #28] @ dde6c <__cxa_atexit@plt+0xd2644> │ │ │ │ + ldr r0, [r7] │ │ │ │ + str r1, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - beq d91c8 <__cxa_atexit@plt+0xcd9a0> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b d8d78 <__cxa_atexit@plt+0xcd550> │ │ │ │ - ldr r7, [pc, #256] @ d9284 <__cxa_atexit@plt+0xcda5c> │ │ │ │ - ldr sl, [pc, #256] @ d9288 <__cxa_atexit@plt+0xcda60> │ │ │ │ - cmp fp, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str sl, [r3] │ │ │ │ - bhi d9248 <__cxa_atexit@plt+0xcda20> │ │ │ │ - ldr r1, [pc, #224] @ d928c <__cxa_atexit@plt+0xcda64> │ │ │ │ - tst r0, #3 │ │ │ │ - str r0, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ - beq d91ec <__cxa_atexit@plt+0xcd9c4> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r0 │ │ │ │ - b d8d78 <__cxa_atexit@plt+0xcd550> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #88] @ d926c <__cxa_atexit@plt+0xcda44> │ │ │ │ - ldr r6, [pc, #88] @ d9270 <__cxa_atexit@plt+0xcda48> │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ d9280 <__cxa_atexit@plt+0xcda58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr lr, [pc, #52] @ ddec8 <__cxa_atexit@plt+0xd26a0> │ │ │ │ + add r8, r0, r1, lsl #1 │ │ │ │ + ldrh r0, [r2, #3] │ │ │ │ + add r2, r1, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + strh r0, [r8] │ │ │ │ + beq ddec0 <__cxa_atexit@plt+0xd2698> │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b ddd94 <__cxa_atexit@plt+0xd256c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ d9290 <__cxa_atexit@plt+0xcda68> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - rsceq ip, r7, r8, lsr #29 │ │ │ │ - ldrsheq r8, [r9], #188 @ 0xbc │ │ │ │ - rsceq ip, r7, r0, ror #27 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - ldrsbeq r8, [r9], #184 @ 0xb8 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - sbcseq r8, r9, r0, asr #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d92d4 <__cxa_atexit@plt+0xcdaac> │ │ │ │ - ldr r7, [pc, #52] @ d92e8 <__cxa_atexit@plt+0xcdac0> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b ddd94 <__cxa_atexit@plt+0xd256c> │ │ │ │ + sbcseq r4, r9, r4, ror sl │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ddf40 <__cxa_atexit@plt+0xd2718> │ │ │ │ + ldr r7, [pc, #72] @ ddf54 <__cxa_atexit@plt+0xd272c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq d92c8 <__cxa_atexit@plt+0xcdaa0> │ │ │ │ + beq ddf34 <__cxa_atexit@plt+0xd270c> │ │ │ │ + ldr r7, [pc, #56] @ ddf58 <__cxa_atexit@plt+0xd2730> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b d8624 <__cxa_atexit@plt+0xccdfc> │ │ │ │ + mov r8, r3 │ │ │ │ + b ddb84 <__cxa_atexit@plt+0xd235c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d92ec <__cxa_atexit@plt+0xcdac4> │ │ │ │ + ldr r7, [pc, #20] @ ddf5c <__cxa_atexit@plt+0xd2734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - sbcseq r8, r9, r0, lsr fp │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + sbcseq r4, r9, ip, lsl sl │ │ │ │ + ldrsheq r4, [r9], #156 @ 0x9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ ddf80 <__cxa_atexit@plt+0xd2758> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ddb84 <__cxa_atexit@plt+0xd235c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d9330 <__cxa_atexit@plt+0xcdb08> │ │ │ │ - ldr r7, [pc, #52] @ d9344 <__cxa_atexit@plt+0xcdb1c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ddfb8 <__cxa_atexit@plt+0xd2790> │ │ │ │ + ldr r2, [pc, #28] @ ddfc4 <__cxa_atexit@plt+0xd279c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + ldrdeq r8, [r7], #48 @ 0x30 @ │ │ │ │ + smullseq r4, r9, r8, r9 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi de024 <__cxa_atexit@plt+0xd27fc> │ │ │ │ + ldr r7, [pc, #72] @ de038 <__cxa_atexit@plt+0xd2810> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq d9324 <__cxa_atexit@plt+0xcdafc> │ │ │ │ + beq de018 <__cxa_atexit@plt+0xd27f0> │ │ │ │ + ldr r7, [pc, #56] @ de03c <__cxa_atexit@plt+0xd2814> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b d8624 <__cxa_atexit@plt+0xccdfc> │ │ │ │ + mov r8, r3 │ │ │ │ + b ddb84 <__cxa_atexit@plt+0xd235c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d9348 <__cxa_atexit@plt+0xcdb20> │ │ │ │ + ldr r7, [pc, #20] @ de040 <__cxa_atexit@plt+0xd2818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff30c │ │ │ │ - ldrsbeq r8, [r9], #164 @ 0xa4 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + sbcseq r4, r9, r8, lsr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov sl, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r1, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi de1b0 <__cxa_atexit@plt+0xd2988> │ │ │ │ + ldr r3, [pc, #344] @ de1c0 <__cxa_atexit@plt+0xd2998> │ │ │ │ + ldr r7, [pc, #344] @ de1c4 <__cxa_atexit@plt+0xd299c> │ │ │ │ + mov r2, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + mov r1, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r1, #-4]! │ │ │ │ + beq de180 <__cxa_atexit@plt+0xd2958> │ │ │ │ + str r2, [sp, #8] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #292] @ de1c8 <__cxa_atexit@plt+0xd29a0> │ │ │ │ + add lr, r6, #20 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r8, #4] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add ip, r7, #1 │ │ │ │ + str ip, [sl, #-16] │ │ │ │ + cmp r9, lr │ │ │ │ + str r8, [sl, #-12] │ │ │ │ + str r0, [sl, #-20] @ 0xffffffec │ │ │ │ + bcc de18c <__cxa_atexit@plt+0xd2964> │ │ │ │ + str r5, [sp] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr fp, [pc, #240] @ de1cc <__cxa_atexit@plt+0xd29a4> │ │ │ │ + sub r2, r0, #2 │ │ │ │ + mov r1, #0 │ │ │ │ + mov r3, lr │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r0, r6, r1 │ │ │ │ + add r4, r2, #2 │ │ │ │ + cmp r4, #1 │ │ │ │ + blt de168 <__cxa_atexit@plt+0xd2940> │ │ │ │ + ldr r4, [pc, #208] @ de1d0 <__cxa_atexit@plt+0xd29a8> │ │ │ │ + add r5, r0, #5 │ │ │ │ + add r1, r1, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r2, [sl, #-20] @ 0xffffffec │ │ │ │ + str r4, [r0, #4] │ │ │ │ + add r4, r0, #14 │ │ │ │ + str r4, [sl, #-16] │ │ │ │ + add r4, r8, r2 │ │ │ │ + sub r2, r2, #2 │ │ │ │ + ldrb r7, [r4, #8] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ + str ip, [r0, #20] │ │ │ │ + str fp, [r0, #12] │ │ │ │ + orr r4, r7, r4, lsl #8 │ │ │ │ + str r5, [r0, #16] │ │ │ │ + strh r4, [r0, #8] │ │ │ │ + add r0, r6, r1 │ │ │ │ + add r0, r0, #20 │ │ │ │ + sub ip, lr, #6 │ │ │ │ + mov lr, r3 │ │ │ │ + cmp r9, r0 │ │ │ │ + bcs de0e8 <__cxa_atexit@plt+0xd28c0> │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r5, [sp] │ │ │ │ + b de190 <__cxa_atexit@plt+0xd2968> │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, ip │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r0, lr │ │ │ │ + ldr r7, [pc, #60] @ de1d4 <__cxa_atexit@plt+0xd29ac> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r6, r0 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, sl │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + rsceq r7, r7, r4, lsl #31 │ │ │ │ + rsceq r7, r7, r8, asr pc │ │ │ │ + rsceq r7, r7, r4, lsl pc │ │ │ │ + strhteq r8, [r7], #44 @ 0x2c │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [pc, #236] @ de2d8 <__cxa_atexit@plt+0xd2ab0> │ │ │ │ + add sl, r6, #20 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r0, [lr, #4] │ │ │ │ + cmp r8, sl │ │ │ │ + stmda r5, {r0, r9, lr} │ │ │ │ + bcc de2b4 <__cxa_atexit@plt+0xd2a8c> │ │ │ │ + add r1, r0, #6 │ │ │ │ + mov r3, #0 │ │ │ │ + mov r0, sl │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + add r2, r6, r3 │ │ │ │ + sub fp, r1, #6 │ │ │ │ + cmp fp, #1 │ │ │ │ + blt de29c <__cxa_atexit@plt+0xd2a74> │ │ │ │ + ldr r4, [pc, #168] @ de2dc <__cxa_atexit@plt+0xd2ab4> │ │ │ │ + sub r7, r1, #8 │ │ │ │ + add ip, r2, #14 │ │ │ │ + add r3, r3, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + stmdb r5, {r7, ip} │ │ │ │ + str r4, [r2, #4] │ │ │ │ + mov r4, lr │ │ │ │ + add r7, r2, #5 │ │ │ │ + ldrb fp, [r4, r1]! │ │ │ │ + add ip, r2, #12 │ │ │ │ + ldrb r4, [r4, #1] │ │ │ │ + add r0, r0, #20 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + orr fp, fp, r4, lsl #8 │ │ │ │ + ldr r4, [pc, #112] @ de2e0 <__cxa_atexit@plt+0xd2ab8> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + strh fp, [r2, #8] │ │ │ │ + add r2, r6, r3 │ │ │ │ + add r2, r2, #20 │ │ │ │ + stm ip, {r4, r7, r9} │ │ │ │ + sub r9, sl, #6 │ │ │ │ + mov sl, r0 │ │ │ │ + cmp r8, r2 │ │ │ │ + bcs de21c <__cxa_atexit@plt+0xd29f4> │ │ │ │ + ldr r7, [sp] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + b de2b8 <__cxa_atexit@plt+0xd2a90> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r2, sl │ │ │ │ + ldr r3, [pc, #36] @ de2e4 <__cxa_atexit@plt+0xd2abc> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r6, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r7, r7, r0, lsl lr │ │ │ │ + rsceq r8, r7, r8, lsl #3 │ │ │ │ + rsceq r7, r7, ip, lsl #27 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #20 │ │ │ │ + cmp lr, r8 │ │ │ │ + bcc de3b0 <__cxa_atexit@plt+0xd2b88> │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + ldmib r5, {r0, ip} │ │ │ │ + ldr r4, [pc, #188] @ de3d0 <__cxa_atexit@plt+0xd2ba8> │ │ │ │ + sub r1, r0, #2 │ │ │ │ + mov r0, #0 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr sl, [pc, #172] @ de3d4 <__cxa_atexit@plt+0xd2bac> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add r2, r6, r0 │ │ │ │ + add r9, r1, #2 │ │ │ │ + cmp r9, #1 │ │ │ │ + blt de398 <__cxa_atexit@plt+0xd2b70> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add r7, r2, #14 │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + add r7, r1, r9 │ │ │ │ + str r4, [r2, #4] │ │ │ │ + ldrb r9, [r7, #8] │ │ │ │ + ldrb r7, [r7, #9] │ │ │ │ + add r0, r0, #20 │ │ │ │ + add fp, r2, #5 │ │ │ │ + orr r7, r9, r7, lsl #8 │ │ │ │ + add r9, r2, #12 │ │ │ │ + strh r7, [r2, #8] │ │ │ │ + add r2, r6, r0 │ │ │ │ + add r3, r3, #20 │ │ │ │ + stm r9, {sl, fp, ip} │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub ip, r8, #6 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcs de328 <__cxa_atexit@plt+0xd2b00> │ │ │ │ + ldr r7, [sp] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + b de3b4 <__cxa_atexit@plt+0xd2b8c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, ip │ │ │ │ + bx r0 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [pc, #28] @ de3d8 <__cxa_atexit@plt+0xd2bb0> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r8, r7, r8, lsr #1 │ │ │ │ + ldrdeq r7, [r7], #196 @ 0xc4 @ │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi de43c <__cxa_atexit@plt+0xd2c14> │ │ │ │ + ldr r2, [pc, #76] @ de448 <__cxa_atexit@plt+0xd2c20> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #72] @ de44c <__cxa_atexit@plt+0xd2c24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq de434 <__cxa_atexit@plt+0xd2c0c> │ │ │ │ + ldr r3, [pc, #44] @ de450 <__cxa_atexit@plt+0xd2c28> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + strdeq r7, [r7], #176 @ 0xb0 @ │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ de474 <__cxa_atexit@plt+0xd2c4c> │ │ │ │ mov r8, r7 │ │ │ │ - sub r7, r5, #28 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc de4ac <__cxa_atexit@plt+0xd2c84> │ │ │ │ + ldr r2, [pc, #40] @ de4c4 <__cxa_atexit@plt+0xd2c9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ de4c8 <__cxa_atexit@plt+0xd2ca0> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + rsceq r7, r7, r4, ror fp │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d938c <__cxa_atexit@plt+0xcdb64> │ │ │ │ - ldr r7, [pc, #52] @ d93a0 <__cxa_atexit@plt+0xcdb78> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq d9380 <__cxa_atexit@plt+0xcdb58> │ │ │ │ - mov r7, r8 │ │ │ │ - b d8624 <__cxa_atexit@plt+0xccdfc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi de514 <__cxa_atexit@plt+0xd2cec> │ │ │ │ + ldr r2, [pc, #48] @ de520 <__cxa_atexit@plt+0xd2cf8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + stmib r5, {r3, r8} │ │ │ │ + beq de50c <__cxa_atexit@plt+0xd2ce4> │ │ │ │ + b de52c <__cxa_atexit@plt+0xd2d04> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d93a4 <__cxa_atexit@plt+0xcdb7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff2b0 │ │ │ │ - sbcseq r8, r9, r8, ror sl │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne de5b8 <__cxa_atexit@plt+0xd2d90> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #232] @ de630 <__cxa_atexit@plt+0xd2e08> │ │ │ │ mov r3, r5 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d941c <__cxa_atexit@plt+0xcdbf4> │ │ │ │ - ldr r7, [pc, #100] @ d9430 <__cxa_atexit@plt+0xcdc08> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r1, #-4]! │ │ │ │ + tst r0, #3 │ │ │ │ + beq de5f0 <__cxa_atexit@plt+0xd2dc8> │ │ │ │ + ldr lr, [pc, #196] @ de634 <__cxa_atexit@plt+0xd2e0c> │ │ │ │ + ldr r0, [r0, #3] │ │ │ │ + tst r2, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5] │ │ │ │ + beq de610 <__cxa_atexit@plt+0xd2de8> │ │ │ │ + ldr r5, [pc, #172] @ de638 <__cxa_atexit@plt+0xd2e10> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r1] │ │ │ │ + strh r2, [r0] │ │ │ │ + beq de620 <__cxa_atexit@plt+0xd2df8> │ │ │ │ + str r7, [r1] │ │ │ │ + mov r7, #1 │ │ │ │ + str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b de724 <__cxa_atexit@plt+0xd2efc> │ │ │ │ + ldr r2, [pc, #108] @ de62c <__cxa_atexit@plt+0xd2e04> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + mov r7, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, #0 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - beq d9404 <__cxa_atexit@plt+0xcdbdc> │ │ │ │ - ldr r7, [pc, #76] @ d9434 <__cxa_atexit@plt+0xcdc0c> │ │ │ │ + str r3, [r5] │ │ │ │ + beq de600 <__cxa_atexit@plt+0xd2dd8> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq d9410 <__cxa_atexit@plt+0xcdbe8> │ │ │ │ - mov r7, sl │ │ │ │ - b d947c <__cxa_atexit@plt+0xcdc54> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + strh r3, [r2] │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d9438 <__cxa_atexit@plt+0xcdc10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrsheq r8, [r9], #148 @ 0x94 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d9470 <__cxa_atexit@plt+0xcdc48> │ │ │ │ + ldr r3, [pc, #96] @ de6ac <__cxa_atexit@plt+0xd2e84> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq d9468 <__cxa_atexit@plt+0xcdc40> │ │ │ │ - b d947c <__cxa_atexit@plt+0xcdc54> │ │ │ │ + beq de698 <__cxa_atexit@plt+0xd2e70> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #64] @ de6b0 <__cxa_atexit@plt+0xd2e88> │ │ │ │ + ldrh r0, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + strh r0, [r2] │ │ │ │ + beq de6a0 <__cxa_atexit@plt+0xd2e78> │ │ │ │ + mov r3, #1 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b de724 <__cxa_atexit@plt+0xd2efc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - eor r2, r2, r1 │ │ │ │ - clz r2, r2 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r0, r3, r2 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - tst r1, r3, lsr r2 │ │ │ │ - beq d9518 <__cxa_atexit@plt+0xcdcf0> │ │ │ │ - ldr r2, [pc, #288] @ d95d4 <__cxa_atexit@plt+0xcddac> │ │ │ │ - tst r8, #3 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - beq d9594 <__cxa_atexit@plt+0xcdd6c> │ │ │ │ - ldr r2, [pc, #264] @ d95d8 <__cxa_atexit@plt+0xcddb0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq d95a4 <__cxa_atexit@plt+0xcdd7c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc d95b0 <__cxa_atexit@plt+0xcdd88> │ │ │ │ - ldr lr, [pc, #228] @ d95dc <__cxa_atexit@plt+0xcddb4> │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r1, r3, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - b d9580 <__cxa_atexit@plt+0xcdd58> │ │ │ │ - ldr r2, [pc, #192] @ d95e0 <__cxa_atexit@plt+0xcddb8> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [pc, #52] @ de704 <__cxa_atexit@plt+0xd2edc> │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + strh r2, [r0] │ │ │ │ + beq de6f8 <__cxa_atexit@plt+0xd2ed0> │ │ │ │ + mov r3, #1 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b de724 <__cxa_atexit@plt+0xd2efc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #1 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b de724 <__cxa_atexit@plt+0xd2efc> │ │ │ │ + mov r9, r5 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r9, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne de798 <__cxa_atexit@plt+0xd2f70> │ │ │ │ + ldr r0, [pc, #224] @ de824 <__cxa_atexit@plt+0xd2ffc> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r1, #3 │ │ │ │ + beq de7e4 <__cxa_atexit@plt+0xd2fbc> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldrh r1, [r1, #3] │ │ │ │ + add r3, r3, r2, lsl #1 │ │ │ │ str r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq d95a4 <__cxa_atexit@plt+0xcdd7c> │ │ │ │ - ldr r2, [pc, #168] @ d95e4 <__cxa_atexit@plt+0xcddbc> │ │ │ │ + strh r1, [r3] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq de804 <__cxa_atexit@plt+0xd2fdc> │ │ │ │ + cmp r2, #2 │ │ │ │ + str r1, [r5] │ │ │ │ + beq de748 <__cxa_atexit@plt+0xd2f20> │ │ │ │ + ldr r0, [pc, #140] @ de81c <__cxa_atexit@plt+0xd2ff4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + b de79c <__cxa_atexit@plt+0xd2f74> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [pc, #124] @ de820 <__cxa_atexit@plt+0xd2ff8> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ tst r8, #3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq d9594 <__cxa_atexit@plt+0xcdd6c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc d95bc <__cxa_atexit@plt+0xcdd94> │ │ │ │ - ldr lr, [pc, #132] @ d95e8 <__cxa_atexit@plt+0xcddc0> │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r1, r3, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + str r7, [r5, #4] │ │ │ │ + beq de7d4 <__cxa_atexit@plt+0xd2fac> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + add r3, r7, r1, lsl #1 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + strh r2, [r3] │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, lr │ │ │ │ + mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #60] @ de828 <__cxa_atexit@plt+0xd3000> │ │ │ │ + ldr r2, [r1] │ │ │ │ + str r7, [r9] │ │ │ │ mov r5, lr │ │ │ │ + mov r7, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #32] @ de82c <__cxa_atexit@plt+0xd3004> │ │ │ │ + ldr r0, [r7] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - b d95c8 <__cxa_atexit@plt+0xcdda0> │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - rsceq ip, r7, r8, ror #25 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - rsceq ip, r7, ip, ror ip │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #128] @ d967c <__cxa_atexit@plt+0xcde54> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr lr, [pc, #52] @ de888 <__cxa_atexit@plt+0xd3060> │ │ │ │ + add r8, r0, r1, lsl #1 │ │ │ │ + ldrh r0, [r2, #3] │ │ │ │ + add r2, r1, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq d9664 <__cxa_atexit@plt+0xcde3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc d966c <__cxa_atexit@plt+0xcde44> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub lr, r5, #16 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #72] @ d9680 <__cxa_atexit@plt+0xcde58> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + strh r0, [r8] │ │ │ │ + beq de880 <__cxa_atexit@plt+0xd3058> │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b de724 <__cxa_atexit@plt+0xd2efc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq ip, r7, r8, lsr #23 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d96e0 <__cxa_atexit@plt+0xcdeb8> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #64] @ d96ec <__cxa_atexit@plt+0xcdec4> │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r7, ip, lsr fp │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b de724 <__cxa_atexit@plt+0xd2efc> │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #132] @ d9784 <__cxa_atexit@plt+0xcdf5c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r3, r2, r3, lsl #1 │ │ │ │ + mov r2, #0 │ │ │ │ + strh r2, [r3] │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ + sbcseq r4, r9, r4, lsr #1 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi de958 <__cxa_atexit@plt+0xd3130> │ │ │ │ + ldr r2, [pc, #132] @ de974 <__cxa_atexit@plt+0xd314c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq d976c <__cxa_atexit@plt+0xcdf44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc d9774 <__cxa_atexit@plt+0xcdf4c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r8, [pc, #72] @ d9788 <__cxa_atexit@plt+0xcdf60> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq de94c <__cxa_atexit@plt+0xd3124> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc de960 <__cxa_atexit@plt+0xd3138> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr lr, [pc, #84] @ de978 <__cxa_atexit@plt+0xd3150> │ │ │ │ + mov r0, #2 │ │ │ │ + add r3, r0, r3, lsl #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub sl, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, #2 │ │ │ │ + b 7d50f4 <__cxa_atexit@plt+0x7c98cc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq ip, r7, r0, lsr #21 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + ldrsheq r3, [r9], #248 @ 0xf8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d97e8 <__cxa_atexit@plt+0xcdfc0> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #64] @ d97f4 <__cxa_atexit@plt+0xcdfcc> │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - eor r0, r2, r0 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r9 │ │ │ │ + bcc de9d4 <__cxa_atexit@plt+0xd31ac> │ │ │ │ + ldr lr, [pc, #60] @ de9e0 <__cxa_atexit@plt+0xd31b8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r8, #2 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r8, r8, r1, lsl #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r9, #2 │ │ │ │ + add lr, pc, lr │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7d50f4 <__cxa_atexit@plt+0x7c98cc> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r7, r4, lsr sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d9880 <__cxa_atexit@plt+0xce058> │ │ │ │ - ldr lr, [pc, #116] @ d988c <__cxa_atexit@plt+0xce064> │ │ │ │ - ldr r0, [pc, #116] @ d9890 <__cxa_atexit@plt+0xce068> │ │ │ │ - mov r3, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - beq d9868 <__cxa_atexit@plt+0xce040> │ │ │ │ - ldr r7, [pc, #72] @ d9894 <__cxa_atexit@plt+0xce06c> │ │ │ │ - ldr r8, [r1, #3] │ │ │ │ - tst r9, #3 │ │ │ │ + @ instruction: 0xfffffb10 │ │ │ │ + sbcseq r3, r9, ip, lsl #31 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dea4c <__cxa_atexit@plt+0xd3224> │ │ │ │ + ldr r3, [pc, #84] @ dea64 <__cxa_atexit@plt+0xd323c> │ │ │ │ + ldr r2, [pc, #84] @ dea68 <__cxa_atexit@plt+0xd3240> │ │ │ │ + ldr r1, [pc, #84] @ dea6c <__cxa_atexit@plt+0xd3244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + mov r3, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ dea70 <__cxa_atexit@plt+0xd3248> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-16] │ │ │ │ - str r8, [r2, #-12] │ │ │ │ - beq d9874 <__cxa_atexit@plt+0xce04c> │ │ │ │ - mov r5, r3 │ │ │ │ - b d02ac <__cxa_atexit@plt+0xc4a84> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffff630 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + sbcseq r3, r9, ip, lsr #30 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi deab8 <__cxa_atexit@plt+0xd3290> │ │ │ │ + ldr r7, [pc, #52] @ deac8 <__cxa_atexit@plt+0xd32a0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq deaac <__cxa_atexit@plt+0xd3284> │ │ │ │ + mov r7, r9 │ │ │ │ + b dead8 <__cxa_atexit@plt+0xd32b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #12] @ deacc <__cxa_atexit@plt+0xd32a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq ip, [r7], #116 @ 0x74 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r3, r9, ip, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ d98d0 <__cxa_atexit@plt+0xce0a8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - beq d98c4 <__cxa_atexit@plt+0xce09c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b d02ac <__cxa_atexit@plt+0xc4a84> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b d02ac <__cxa_atexit@plt+0xc4a84> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d9978 <__cxa_atexit@plt+0xce150> │ │ │ │ - ldr r0, [pc, #120] @ d9984 <__cxa_atexit@plt+0xce15c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne deb5c <__cxa_atexit@plt+0xd3334> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [pc, #152] @ deb8c <__cxa_atexit@plt+0xd3364> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #-16]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r0, [pc, #100] @ d9988 <__cxa_atexit@plt+0xce160> │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ tst r1, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - beq d995c <__cxa_atexit@plt+0xce134> │ │ │ │ - ldr r2, [pc, #76] @ d998c <__cxa_atexit@plt+0xce164> │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq deb64 <__cxa_atexit@plt+0xd333c> │ │ │ │ + ldr r0, [pc, #120] @ deb90 <__cxa_atexit@plt+0xd3368> │ │ │ │ ldr r1, [r1, #3] │ │ │ │ + tst r2, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq deb74 <__cxa_atexit@plt+0xd334c> │ │ │ │ + ldr r0, [pc, #96] @ deb94 <__cxa_atexit@plt+0xd336c> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - beq d996c <__cxa_atexit@plt+0xce144> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + strh r2, [r1] │ │ │ │ + beq deb84 <__cxa_atexit@plt+0xd335c> │ │ │ │ + mov r2, #1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d99d0 <__cxa_atexit@plt+0xce1a8> │ │ │ │ + mov r8, fp │ │ │ │ + b dec80 <__cxa_atexit@plt+0xd3458> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq ip, [r7], #96 @ 0x60 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d99c4 <__cxa_atexit@plt+0xce19c> │ │ │ │ + ldr r3, [pc, #96] @ dec08 <__cxa_atexit@plt+0xd33e0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq d99bc <__cxa_atexit@plt+0xce194> │ │ │ │ - b d99d0 <__cxa_atexit@plt+0xce1a8> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq debf4 <__cxa_atexit@plt+0xd33cc> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #64] @ dec0c <__cxa_atexit@plt+0xd33e4> │ │ │ │ + ldrh r0, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + strh r0, [r2] │ │ │ │ + beq debfc <__cxa_atexit@plt+0xd33d4> │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, #1 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b dec80 <__cxa_atexit@plt+0xd3458> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [pc, #52] @ dec60 <__cxa_atexit@plt+0xd3438> │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + strh r2, [r0] │ │ │ │ + beq dec54 <__cxa_atexit@plt+0xd342c> │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, #1 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b dec80 <__cxa_atexit@plt+0xd3458> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + mov r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b dec80 <__cxa_atexit@plt+0xd3458> │ │ │ │ mov r3, r7 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d9a04 <__cxa_atexit@plt+0xce1dc> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d9a48 <__cxa_atexit@plt+0xce220> │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - tst r1, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - moveq r1, #3 │ │ │ │ - ldr r3, [r3, r1] │ │ │ │ - b d99d8 <__cxa_atexit@plt+0xce1b0> │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r0, [r3, #6] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne decf4 <__cxa_atexit@plt+0xd34cc> │ │ │ │ + ldr r1, [pc, #168] @ ded44 <__cxa_atexit@plt+0xd351c> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r2, #3 │ │ │ │ + beq ded04 <__cxa_atexit@plt+0xd34dc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + add r3, r3, r0, lsl #1 │ │ │ │ + str r1, [r5] │ │ │ │ + strh r2, [r3] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq ded28 <__cxa_atexit@plt+0xd3500> │ │ │ │ + cmp r0, #2 │ │ │ │ + str r2, [r5] │ │ │ │ + beq deca0 <__cxa_atexit@plt+0xd3478> │ │ │ │ + ldr r3, [pc, #96] @ ded48 <__cxa_atexit@plt+0xd3520> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #64] @ ded4c <__cxa_atexit@plt+0xd3524> │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ - cmp r3, lr │ │ │ │ - str r0, [r5] │ │ │ │ - bcc d9a5c <__cxa_atexit@plt+0xce234> │ │ │ │ - cmp r2, r0 │ │ │ │ - bne d9a48 <__cxa_atexit@plt+0xce220> │ │ │ │ - ldr r0, [pc, #68] @ d9a78 <__cxa_atexit@plt+0xce250> │ │ │ │ - sub r7, lr, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r6, lr │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ d9a80 <__cxa_atexit@plt+0xce258> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #32] @ ded50 <__cxa_atexit@plt+0xd3528> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov fp, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #24] @ d9a7c <__cxa_atexit@plt+0xce254> │ │ │ │ - mov r6, lr │ │ │ │ - mov r1, #8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ - rsceq ip, r7, r8, lsl r6 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq ip, r7, r4, lsl #12 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr lr, [pc, #52] @ dedac <__cxa_atexit@plt+0xd3584> │ │ │ │ + add r8, r0, r1, lsl #1 │ │ │ │ + ldrh r0, [r2, #3] │ │ │ │ + add r2, r1, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + strh r0, [r8] │ │ │ │ + beq deda4 <__cxa_atexit@plt+0xd357c> │ │ │ │ + mov r8, fp │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + b dec80 <__cxa_atexit@plt+0xd3458> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r8, fp │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b dec80 <__cxa_atexit@plt+0xd3458> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dee34 <__cxa_atexit@plt+0xd360c> │ │ │ │ + ldr r2, [pc, #104] @ dee50 <__cxa_atexit@plt+0xd3628> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r1, r7, r8} │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + bhi dee3c <__cxa_atexit@plt+0xd3614> │ │ │ │ + ldr r7, [pc, #68] @ dee54 <__cxa_atexit@plt+0xd362c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq dee28 <__cxa_atexit@plt+0xd3600> │ │ │ │ + mov r7, r9 │ │ │ │ + b dead8 <__cxa_atexit@plt+0xd32b0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ dee58 <__cxa_atexit@plt+0xd3630> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + sbcseq r3, r9, r4, asr #22 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d9ae4 <__cxa_atexit@plt+0xce2bc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne d9acc <__cxa_atexit@plt+0xce2a4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #60] @ d9afc <__cxa_atexit@plt+0xce2d4> │ │ │ │ + bcc deeb8 <__cxa_atexit@plt+0xd3690> │ │ │ │ + ldr lr, [pc, #68] @ deec4 <__cxa_atexit@plt+0xd369c> │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [pc, #48] @ deec8 <__cxa_atexit@plt+0xd36a0> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r7, r7, ip, lsl #3 │ │ │ │ + rsceq r7, r7, r8, lsl #3 │ │ │ │ + sbcseq r3, r9, r4, lsr #21 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov ip, r5 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi df02c <__cxa_atexit@plt+0xd3804> │ │ │ │ + ldr r5, [pc, #352] @ df054 <__cxa_atexit@plt+0xd382c> │ │ │ │ + mov r1, ip │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r1, #-8]! │ │ │ │ + sub r5, r1, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + str r9, [r1, #4] │ │ │ │ + bhi df040 <__cxa_atexit@plt+0xd3818> │ │ │ │ + str r8, [ip, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #320] @ df058 <__cxa_atexit@plt+0xd3830> │ │ │ │ + add sl, r6, #20 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ d9b04 <__cxa_atexit@plt+0xce2dc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ d9b00 <__cxa_atexit@plt+0xce2d8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r0, r2, #1 │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + cmp r9, sl │ │ │ │ + str r0, [ip, #-12] │ │ │ │ + str r2, [ip, #-16] │ │ │ │ + bcc df00c <__cxa_atexit@plt+0xd37e4> │ │ │ │ + add lr, sp, #8 │ │ │ │ + stm sp, {r5, r7} │ │ │ │ + stm lr, {r1, r3, r4, fp} │ │ │ │ + ldr fp, [pc, #272] @ df05c <__cxa_atexit@plt+0xd3834> │ │ │ │ + sub r1, r2, #2 │ │ │ │ + mov lr, #0 │ │ │ │ + mov r3, sl │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r2, r6, lr │ │ │ │ + add r7, r1, #2 │ │ │ │ + cmp r7, #1 │ │ │ │ + blt defd8 <__cxa_atexit@plt+0xd37b0> │ │ │ │ + ldr r4, [pc, #240] @ df060 <__cxa_atexit@plt+0xd3838> │ │ │ │ + add r7, r2, #14 │ │ │ │ + add lr, lr, #20 │ │ │ │ + add r5, r2, #5 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r7, [ip, #-12] │ │ │ │ + add r7, r8, r1 │ │ │ │ + str r4, [r2, #4] │ │ │ │ + ldrb r4, [r7, #8] │ │ │ │ + ldrb r7, [r7, #9] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + add r0, r6, lr │ │ │ │ + orr r4, r4, r7, lsl #8 │ │ │ │ + add r3, r3, #20 │ │ │ │ + str r1, [ip, #-16] │ │ │ │ + str fp, [r2, #12] │ │ │ │ + str r5, [r2, #16] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ + add r2, r0, #20 │ │ │ │ + sub r0, sl, #6 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + mov sl, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcs def58 <__cxa_atexit@plt+0xd3730> │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldm sp, {r5, r7} │ │ │ │ + b df010 <__cxa_atexit@plt+0xd37e8> │ │ │ │ + ldr r7, [pc, #144] @ df070 <__cxa_atexit@plt+0xd3848> │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r6] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r0 │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + mov r2, sl │ │ │ │ + ldr r3, [pc, #76] @ df064 <__cxa_atexit@plt+0xd383c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ - smlaleq ip, r7, r0, r5 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - rsceq ip, r7, ip, ror r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d9b3c <__cxa_atexit@plt+0xce314> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ d9b44 <__cxa_atexit@plt+0xce31c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #56] @ df06c <__cxa_atexit@plt+0xd3844> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r7, ip, asr #9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi d9bf8 <__cxa_atexit@plt+0xce3d0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr lr, [pc, #132] @ d9c00 <__cxa_atexit@plt+0xce3d8> │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ands r0, r8, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - beq d9bac <__cxa_atexit@plt+0xce384> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne d9bbc <__cxa_atexit@plt+0xce394> │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - mov r8, r2 │ │ │ │ - b b64cc <__cxa_atexit@plt+0xaaca4> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r7, [pc, #32] @ df068 <__cxa_atexit@plt+0xd3840> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #64] @ d9c04 <__cxa_atexit@plt+0xce3dc> │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + rsceq r7, r7, r4, ror #1 │ │ │ │ + rsceq r7, r7, r4, lsr #1 │ │ │ │ + rsceq r7, r7, ip, asr #8 │ │ │ │ + @ instruction: 0xffffb848 │ │ │ │ + sbcseq r3, r9, r8, lsr r7 │ │ │ │ + sbcseq r3, r9, r8, asr r9 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + sbcseq r3, r9, r0, lsl #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ df09c <__cxa_atexit@plt+0xd3874> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r9, #0 │ │ │ │ + b a32f54 <__cxa_atexit@plt+0xa2772c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrsbeq r3, [r9], #132 @ 0x84 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc df0f0 <__cxa_atexit@plt+0xd38c8> │ │ │ │ + ldr r2, [pc, #52] @ df0fc <__cxa_atexit@plt+0xd38d4> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + lsl r8, r7, #1 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #10 │ │ │ │ + mov r9, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d9bec <__cxa_atexit@plt+0xce3c4> │ │ │ │ - mov r7, #4 │ │ │ │ - cmp r2, #2 │ │ │ │ - moveq r7, #8 │ │ │ │ - ldr r7, [r3, r7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + b 7d50f4 <__cxa_atexit@plt+0x7c98cc> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + sbcseq r3, r9, r8, lsl #17 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi df150 <__cxa_atexit@plt+0xd3928> │ │ │ │ + ldr r3, [pc, #60] @ df160 <__cxa_atexit@plt+0xd3938> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq df140 <__cxa_atexit@plt+0xd3918> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b deedc <__cxa_atexit@plt+0xd36b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ df164 <__cxa_atexit@plt+0xd393c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d9c2c <__cxa_atexit@plt+0xce404> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #20 │ │ │ │ - b b64cc <__cxa_atexit@plt+0xaaca4> │ │ │ │ - ldr r7, [pc, #64] @ d9c74 <__cxa_atexit@plt+0xce44c> │ │ │ │ - mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d9c68 <__cxa_atexit@plt+0xce440> │ │ │ │ - mov r7, #4 │ │ │ │ - cmp r2, #2 │ │ │ │ - moveq r7, #8 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r7, [r3, r7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq r3, r9, r0, asr #16 │ │ │ │ + sbcseq r3, r9, r4, lsr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b deedc <__cxa_atexit@plt+0xd36b4> │ │ │ │ + sbcseq r3, r9, ip, lsl #16 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi df1d4 <__cxa_atexit@plt+0xd39ac> │ │ │ │ + ldr r3, [pc, #60] @ df1e4 <__cxa_atexit@plt+0xd39bc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq df1c4 <__cxa_atexit@plt+0xd399c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b deedc <__cxa_atexit@plt+0xd36b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ df1e8 <__cxa_atexit@plt+0xd39c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + ldrheq r3, [r9], #124 @ 0x7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d9d54 <__cxa_atexit@plt+0xce52c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #68 @ 0x44 │ │ │ │ - cmp r1, ip │ │ │ │ - bcc d9d5c <__cxa_atexit@plt+0xce534> │ │ │ │ - ldr r1, [pc, #168] @ d9d7c <__cxa_atexit@plt+0xce554> │ │ │ │ - ldr lr, [pc, #168] @ d9d80 <__cxa_atexit@plt+0xce558> │ │ │ │ - sub r0, ip, #15 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc df224 <__cxa_atexit@plt+0xd39fc> │ │ │ │ + ldr r3, [pc, #40] @ df23c <__cxa_atexit@plt+0xd3a14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - ldr r1, [pc, #124] @ d9d84 <__cxa_atexit@plt+0xce55c> │ │ │ │ - mov r3, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #32]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #108] @ d9d88 <__cxa_atexit@plt+0xce560> │ │ │ │ - mov r5, r6 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - str r5, [r6, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #88] @ d9d8c <__cxa_atexit@plt+0xce564> │ │ │ │ - str r5, [r6, #64] @ 0x40 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - mov ip, r6 │ │ │ │ - b d9d64 <__cxa_atexit@plt+0xce53c> │ │ │ │ - mov r7, #68 @ 0x44 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d9d78 <__cxa_atexit@plt+0xce550> │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ df240 <__cxa_atexit@plt+0xd3a18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, ip │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq r8, [r9], #0 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - rsceq ip, r7, r0, lsl #7 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b d9e34 <__cxa_atexit@plt+0xce60c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d9df8 <__cxa_atexit@plt+0xce5d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d9e04 <__cxa_atexit@plt+0xce5dc> │ │ │ │ - ldr r1, [pc, #76] @ d9e14 <__cxa_atexit@plt+0xce5ec> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r5, [pc, #48] @ d9e18 <__cxa_atexit@plt+0xce5f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + rsceq r7, r7, r8, lsr r2 │ │ │ │ + sbcseq r3, r9, r8, ror r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc df27c <__cxa_atexit@plt+0xd3a54> │ │ │ │ + ldr r3, [pc, #40] @ df294 <__cxa_atexit@plt+0xd3a6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ df298 <__cxa_atexit@plt+0xd3a70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r7, ip, lsr #4 │ │ │ │ - rsceq ip, r7, r8, lsr #4 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + rsceq r7, r7, ip, ror #3 │ │ │ │ + sbcseq r3, r9, r4, lsr #14 │ │ │ │ + smulleq r0, r4, r9, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + sbceq r0, r4, sl, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d9edc <__cxa_atexit@plt+0xce6b4> │ │ │ │ - stm sp, {r9, sl} │ │ │ │ - ldr r9, [pc, #592] @ da09c <__cxa_atexit@plt+0xce874> │ │ │ │ - ldr lr, [pc, #592] @ da0a0 <__cxa_atexit@plt+0xce878> │ │ │ │ - mov sl, r4 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq d9f34 <__cxa_atexit@plt+0xce70c> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq d9ef4 <__cxa_atexit@plt+0xce6cc> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r1, r8 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne d9f50 <__cxa_atexit@plt+0xce728> │ │ │ │ - ldr r4, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - tst r2, r8 │ │ │ │ - mov ip, lr │ │ │ │ - moveq ip, r9 │ │ │ │ - mov r7, r4 │ │ │ │ - str ip, [r5, #-16]! │ │ │ │ - sub r3, r3, #16 │ │ │ │ - moveq r7, r1 │ │ │ │ - moveq r1, r4 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bls d9e5c <__cxa_atexit@plt+0xce634> │ │ │ │ - mov r4, sl │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ldm sp, {r9, sl} │ │ │ │ - ldr r7, [pc, #448] @ da0a4 <__cxa_atexit@plt+0xce87c> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi df35c <__cxa_atexit@plt+0xd3b34> │ │ │ │ + ldr r3, [pc, #128] @ df36c <__cxa_atexit@plt+0xd3b44> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq df33c <__cxa_atexit@plt+0xd3b14> │ │ │ │ + ldr r2, [pc, #112] @ df370 <__cxa_atexit@plt+0xd3b48> │ │ │ │ + ldrb r3, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + strb r3, [r5, #-4] │ │ │ │ + beq df34c <__cxa_atexit@plt+0xd3b24> │ │ │ │ + ldr r2, [pc, #88] @ df374 <__cxa_atexit@plt+0xd3b4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #84] @ df378 <__cxa_atexit@plt+0xd3b50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldrb r1, [r9, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r3, r1 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ df37c <__cxa_atexit@plt+0xd3b54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - ldr r4, [sl, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r4, r3 │ │ │ │ - stmdb r5, {r2, r7, r8} │ │ │ │ - bcc da034 <__cxa_atexit@plt+0xce80c> │ │ │ │ - ldr r7, [pc, #432] @ da0c4 <__cxa_atexit@plt+0xce89c> │ │ │ │ - mov r4, sl │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsceq r6, r7, ip, lsl #26 │ │ │ │ + rsceq r6, r7, r8, lsl #26 │ │ │ │ + sbcseq r3, r9, r4, asr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ df3d8 <__cxa_atexit@plt+0xd3bb0> │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + strb r3, [r5, #4] │ │ │ │ + beq df3d0 <__cxa_atexit@plt+0xd3ba8> │ │ │ │ + ldr r2, [pc, #44] @ df3dc <__cxa_atexit@plt+0xd3bb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #40] @ df3e0 <__cxa_atexit@plt+0xd3bb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ + add r7, r1, #2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + cmp r3, r0 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r6, r7, r8, ror ip │ │ │ │ + rsceq r6, r7, r4, ror ip │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ df418 <__cxa_atexit@plt+0xd3bf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldrb r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ df41c <__cxa_atexit@plt+0xd3bf4> │ │ │ │ + cmp r1, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r6, r7, r4, lsr ip │ │ │ │ + rsceq r6, r7, r0, lsr #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi df4dc <__cxa_atexit@plt+0xd3cb4> │ │ │ │ + ldr r3, [pc, #172] @ df4ec <__cxa_atexit@plt+0xd3cc4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq df484 <__cxa_atexit@plt+0xd3c5c> │ │ │ │ + ldr r2, [pc, #156] @ df4f0 <__cxa_atexit@plt+0xd3cc8> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq df494 <__cxa_atexit@plt+0xd3c6c> │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + cmp r3, r1 │ │ │ │ + bne df4a4 <__cxa_atexit@plt+0xd3c7c> │ │ │ │ + ldr r7, [pc, #128] @ df4f8 <__cxa_atexit@plt+0xd3cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r5, #-16]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - stmib r5, {r4, r7, r8} │ │ │ │ - mov r4, sl │ │ │ │ - mov r7, fp │ │ │ │ - b da12c <__cxa_atexit@plt+0xce904> │ │ │ │ - eor r4, r0, r8 │ │ │ │ - clz r4, r4 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r1, r3, r4 │ │ │ │ - ands r2, r8, r3, lsr r4 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r3, r6, #32 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - beq d9fcc <__cxa_atexit@plt+0xce7a4> │ │ │ │ - ldr r4, [sl, #804] @ 0x324 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - cmp r4, r3 │ │ │ │ - bcc da054 <__cxa_atexit@plt+0xce82c> │ │ │ │ - ldr lr, [pc, #276] @ da0a8 <__cxa_atexit@plt+0xce880> │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - and r2, r2, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #260] @ da0ac <__cxa_atexit@plt+0xce884> │ │ │ │ - sub r4, r3, #26 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - stm r9, {r0, r8, lr} │ │ │ │ - str r4, [r6, #24] │ │ │ │ - b da01c <__cxa_atexit@plt+0xce7f4> │ │ │ │ - ldr r4, [sl, #804] @ 0x324 │ │ │ │ - mov r2, #0 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - cmp r4, r3 │ │ │ │ - bcc da078 <__cxa_atexit@plt+0xce850> │ │ │ │ - ldr lr, [pc, #204] @ da0b4 <__cxa_atexit@plt+0xce88c> │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - sub r4, r3, #26 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #188] @ da0b8 <__cxa_atexit@plt+0xce890> │ │ │ │ - and r2, r2, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r8, lr} │ │ │ │ - str r4, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r4, sl │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #132] @ da0c0 <__cxa_atexit@plt+0xce898> │ │ │ │ - mov r4, #12 │ │ │ │ - str r4, [sl, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - mov r4, sl │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #84] @ da0b0 <__cxa_atexit@plt+0xce888> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [sl, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r4, sl │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #60] @ da0bc <__cxa_atexit@plt+0xce894> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [sl, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ df4f4 <__cxa_atexit@plt+0xd3ccc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r2, r0 │ │ │ │ + bne df4d4 <__cxa_atexit@plt+0xd3cac> │ │ │ │ + add r0, r3, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + bl ad48 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df470 <__cxa_atexit@plt+0xd3c48> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ df4fc <__cxa_atexit@plt+0xd3cd4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r4, sl │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r8, lsr #14 │ │ │ │ - andeq r0, r0, r0, lsl #15 │ │ │ │ - sbcseq r7, r9, ip, lsr pc │ │ │ │ - rsceq ip, r7, ip, asr #4 │ │ │ │ - rsceq ip, r7, r4, lsr r2 │ │ │ │ - andeq r0, r0, r0, lsl #9 │ │ │ │ - strdeq ip, [r7], #24 @ │ │ │ │ - rsceq ip, r7, r0, ror #3 │ │ │ │ - andeq r0, r0, r0, asr #7 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq ip, r7, r8, asr #5 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + rsceq r6, r7, r0, lsl #23 │ │ │ │ + strhteq r6, [r7], #176 @ 0xb0 │ │ │ │ + sbcseq r3, r9, r8, lsl #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc da10c <__cxa_atexit@plt+0xce8e4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ da124 <__cxa_atexit@plt+0xce8fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r2, [pc, #116] @ df584 <__cxa_atexit@plt+0xd3d5c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq df544 <__cxa_atexit@plt+0xd3d1c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + cmp r3, r1 │ │ │ │ + bne df54c <__cxa_atexit@plt+0xd3d24> │ │ │ │ + ldr r7, [pc, #84] @ df58c <__cxa_atexit@plt+0xd3d64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ da128 <__cxa_atexit@plt+0xce900> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r7, r4, ror #1 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ df588 <__cxa_atexit@plt+0xd3d60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r2, r0 │ │ │ │ + bne df57c <__cxa_atexit@plt+0xd3d54> │ │ │ │ + add r0, r3, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + bl ad48 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df530 <__cxa_atexit@plt+0xd3d08> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + ldrdeq r6, [r7], #168 @ 0xa8 @ │ │ │ │ + strdeq r6, [r7], #160 @ 0xa0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ cmp r1, r3 │ │ │ │ - bcc da278 <__cxa_atexit@plt+0xcea50> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r0, r2 │ │ │ │ - bne da1a0 <__cxa_atexit@plt+0xce978> │ │ │ │ - ldr lr, [pc, #396] @ da2e8 <__cxa_atexit@plt+0xceac0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #372] @ da2ec <__cxa_atexit@plt+0xceac4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - eor r3, r2, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - eor r3, r3, #31 │ │ │ │ - mov lr, #1 │ │ │ │ - lsl r2, lr, r3 │ │ │ │ - ands r8, r0, lr, lsl r3 │ │ │ │ - add lr, r6, #32 │ │ │ │ - sub r9, r5, #4 │ │ │ │ - beq da214 <__cxa_atexit@plt+0xce9ec> │ │ │ │ - cmp r1, lr │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - bcc da294 <__cxa_atexit@plt+0xcea6c> │ │ │ │ - ldr r3, [pc, #244] @ da2d0 <__cxa_atexit@plt+0xceaa8> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #228] @ da2d4 <__cxa_atexit@plt+0xceaac> │ │ │ │ - sub r9, lr, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - stmib r6, {r3, sl} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - b da264 <__cxa_atexit@plt+0xcea3c> │ │ │ │ - mov r3, #0 │ │ │ │ - cmp r1, lr │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - bcc da2ac <__cxa_atexit@plt+0xcea84> │ │ │ │ - ldr r9, [pc, #172] @ da2dc <__cxa_atexit@plt+0xceab4> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - sub sl, lr, #26 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #156] @ da2e0 <__cxa_atexit@plt+0xceab8> │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r9, [r6, #4] │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r0, r8, sl} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, lr, #15 │ │ │ │ - mov r6, lr │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #112] @ da2f0 <__cxa_atexit@plt+0xceac8> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r0, [pc, #60] @ da2d8 <__cxa_atexit@plt+0xceab0> │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b da2c0 <__cxa_atexit@plt+0xcea98> │ │ │ │ - ldr r0, [pc, #48] @ da2e4 <__cxa_atexit@plt+0xceabc> │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r9] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq fp, [r7], #248 @ 0xf8 @ │ │ │ │ - strdeq fp, [r7], #248 @ 0xf8 @ │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq fp, r7, r4, lsr #31 │ │ │ │ - rsceq fp, r7, r4, lsr #31 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - rsceq ip, r7, r8, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b da12c <__cxa_atexit@plt+0xce904> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc da384 <__cxa_atexit@plt+0xceb5c> │ │ │ │ - ldr r8, [pc, #104] @ da39c <__cxa_atexit@plt+0xceb74> │ │ │ │ - sub r7, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ da3a0 <__cxa_atexit@plt+0xceb78> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r2, r2, r0 │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ da3a4 <__cxa_atexit@plt+0xceb7c> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r7, r8, lsr #29 │ │ │ │ - rsceq fp, r7, ip, lsr #29 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc da420 <__cxa_atexit@plt+0xcebf8> │ │ │ │ - ldr r8, [pc, #104] @ da438 <__cxa_atexit@plt+0xcec10> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ da43c <__cxa_atexit@plt+0xcec14> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - and r7, r7, r0 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ da440 <__cxa_atexit@plt+0xcec18> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r7, ip, lsl #28 │ │ │ │ - rsceq fp, r7, r0, lsl lr │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc da4bc <__cxa_atexit@plt+0xcec94> │ │ │ │ - ldr r8, [pc, #104] @ da4d4 <__cxa_atexit@plt+0xcecac> │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ da4d8 <__cxa_atexit@plt+0xcecb0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r1, r1, r0 │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ da4dc <__cxa_atexit@plt+0xcecb4> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r7, r0, ror sp │ │ │ │ - rsceq fp, r7, r4, ror sp │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc da558 <__cxa_atexit@plt+0xced30> │ │ │ │ - ldr r8, [pc, #104] @ da570 <__cxa_atexit@plt+0xced48> │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ da574 <__cxa_atexit@plt+0xced4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r1, r1, r0 │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ da578 <__cxa_atexit@plt+0xced50> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq fp, [r7], #196 @ 0xc4 @ │ │ │ │ - ldrdeq fp, [r7], #200 @ 0xc8 @ │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc da5c8 <__cxa_atexit@plt+0xceda0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ da5d4 <__cxa_atexit@plt+0xcedac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r7, ip, lsr ip │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc da628 <__cxa_atexit@plt+0xcee00> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ da634 <__cxa_atexit@plt+0xcee0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r7, ip, ror #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da670 <__cxa_atexit@plt+0xcee48> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ da678 <__cxa_atexit@plt+0xcee50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bne df5bc <__cxa_atexit@plt+0xd3d94> │ │ │ │ + ldr r7, [pc, #72] @ df5f8 <__cxa_atexit@plt+0xd3dd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - smlaleq fp, r7, r8, r9 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r7, [pc, #48] @ df5f4 <__cxa_atexit@plt+0xd3dcc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r2, r0 │ │ │ │ + bne df5ec <__cxa_atexit@plt+0xd3dc4> │ │ │ │ + add r0, r1, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + bl ad48 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df5a8 <__cxa_atexit@plt+0xd3d80> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + rsceq r6, r7, r8, ror #20 │ │ │ │ + rsceq r6, r7, r8, ror sl │ │ │ │ + sbcseq r3, r9, r4, asr #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi da6f4 <__cxa_atexit@plt+0xceecc> │ │ │ │ - ldr r7, [pc, #104] @ da708 <__cxa_atexit@plt+0xceee0> │ │ │ │ - mov r3, r2 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi df67c <__cxa_atexit@plt+0xd3e54> │ │ │ │ + ldr r2, [pc, #140] @ df6ac <__cxa_atexit@plt+0xd3e84> │ │ │ │ + ldr r1, [pc, #140] @ df6b0 <__cxa_atexit@plt+0xd3e88> │ │ │ │ + ldr r0, [pc, #140] @ df6b4 <__cxa_atexit@plt+0xd3e8c> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne df68c <__cxa_atexit@plt+0xd3e64> │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r9, [r9, #6] │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq df698 <__cxa_atexit@plt+0xd3e70> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ tst r9, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + beq df6a0 <__cxa_atexit@plt+0xd3e78> │ │ │ │ + sub r3, r3, #12 │ │ │ │ + str r0, [r5], #-12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bls df634 <__cxa_atexit@plt+0xd3e0c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r7, [pc, #52] @ df6b8 <__cxa_atexit@plt+0xd3e90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - beq da6dc <__cxa_atexit@plt+0xceeb4> │ │ │ │ - ldr r3, [pc, #80] @ da70c <__cxa_atexit@plt+0xceee4> │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r2] │ │ │ │ - str r3, [r2, #-16] │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - beq da6ec <__cxa_atexit@plt+0xceec4> │ │ │ │ - b da75c <__cxa_atexit@plt+0xcef34> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ da710 <__cxa_atexit@plt+0xceee8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldrsbeq r3, [r9], #48 @ 0x30 │ │ │ │ + smullseq r3, r9, r4, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ df704 <__cxa_atexit@plt+0xd3edc> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r9, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + beq df6f8 <__cxa_atexit@plt+0xd3ed0> │ │ │ │ + ldr r7, [pc, #24] @ df708 <__cxa_atexit@plt+0xd3ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b df60c <__cxa_atexit@plt+0xd3de4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - sbcseq r7, r9, r8, lsr #14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ da750 <__cxa_atexit@plt+0xcef28> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + sbcseq r3, r9, r4, asr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ df730 <__cxa_atexit@plt+0xd3f08> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b df60c <__cxa_atexit@plt+0xd3de4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r3, r9, r0, lsl r3 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq da748 <__cxa_atexit@plt+0xcef20> │ │ │ │ - b da75c <__cxa_atexit@plt+0xcef34> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + adds r7, r1, r2 │ │ │ │ + bmi df770 <__cxa_atexit@plt+0xd3f48> │ │ │ │ + ldr r0, [pc, #36] @ df784 <__cxa_atexit@plt+0xd3f5c> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r7, [pc, #16] @ df788 <__cxa_atexit@plt+0xd3f60> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r6, r7, r0, ror #25 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - ldmib r5, {r8, r9, sl} │ │ │ │ - cmp r3, #2 │ │ │ │ - beq da79c <__cxa_atexit@plt+0xcef74> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne da7fc <__cxa_atexit@plt+0xcefd4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc da99c <__cxa_atexit@plt+0xcf174> │ │ │ │ - ldr r7, [pc, #664] @ daa24 <__cxa_atexit@plt+0xcf1fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - b da7f0 <__cxa_atexit@plt+0xcefc8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc da9a4 <__cxa_atexit@plt+0xcf17c> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne da87c <__cxa_atexit@plt+0xcf054> │ │ │ │ - ldr r2, [pc, #604] @ daa1c <__cxa_atexit@plt+0xcf1f4> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + add sl, r7, #8 │ │ │ │ + mov r0, sl │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r2, r9 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + bl acf4 │ │ │ │ + add r0, r9, sl │ │ │ │ + add r1, r8, #8 │ │ │ │ + mov r2, fp │ │ │ │ + bl acf4 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #584] @ daa20 <__cxa_atexit@plt+0xcf1f8> │ │ │ │ - add lr, r6, #24 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - stm lr, {r1, r6, r8} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r1, r8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne da83c <__cxa_atexit@plt+0xcf014> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - tst r2, r8 │ │ │ │ - beq da8f0 <__cxa_atexit@plt+0xcf0c8> │ │ │ │ - ldr r0, [pc, #452] @ da9f4 <__cxa_atexit@plt+0xcf1cc> │ │ │ │ - str r7, [r5] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r5, {r0, r1} │ │ │ │ - b da900 <__cxa_atexit@plt+0xcf0d8> │ │ │ │ - eor r3, r3, r8 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r1, r2, r3 │ │ │ │ - ands r2, r8, r2, lsr r3 │ │ │ │ - add r3, r6, #32 │ │ │ │ - beq da90c <__cxa_atexit@plt+0xcf0e4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - cmp r0, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - bcs da8b0 <__cxa_atexit@plt+0xcf088> │ │ │ │ - ldr r7, [pc, #396] @ daa04 <__cxa_atexit@plt+0xcf1dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b da9bc <__cxa_atexit@plt+0xcf194> │ │ │ │ - eor r3, r2, r8 │ │ │ │ - clz r3, r3 │ │ │ │ - eor r3, r3, #31 │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r1, r2, r3 │ │ │ │ - ands r2, r8, r2, lsl r3 │ │ │ │ - add r3, r6, #32 │ │ │ │ - beq da934 <__cxa_atexit@plt+0xcf10c> │ │ │ │ - cmp r0, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - bcc da9b4 <__cxa_atexit@plt+0xcf18c> │ │ │ │ - ldr lr, [pc, #324] @ da9fc <__cxa_atexit@plt+0xcf1d4> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #308] @ daa00 <__cxa_atexit@plt+0xcf1d8> │ │ │ │ - sub r2, r3, #26 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - b da988 <__cxa_atexit@plt+0xcf160> │ │ │ │ - ldr r0, [pc, #256] @ da9f8 <__cxa_atexit@plt+0xcf1d0> │ │ │ │ - str r1, [r5] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r5, {r0, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b d9e34 <__cxa_atexit@plt+0xce60c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r0, #0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - bcs da94c <__cxa_atexit@plt+0xcf124> │ │ │ │ - ldr r7, [pc, #224] @ daa10 <__cxa_atexit@plt+0xcf1e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b da9dc <__cxa_atexit@plt+0xcf1b4> │ │ │ │ - mov r2, #0 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - bcc da9d4 <__cxa_atexit@plt+0xcf1ac> │ │ │ │ - ldr lr, [pc, #180] @ daa08 <__cxa_atexit@plt+0xcf1e0> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - sub r2, r3, #26 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #164] @ daa0c <__cxa_atexit@plt+0xcf1e4> │ │ │ │ - and r0, r0, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - b da9a8 <__cxa_atexit@plt+0xcf180> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #88] @ daa14 <__cxa_atexit@plt+0xcf1ec> │ │ │ │ + sbcseq r3, r9, r4, ror r2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi df858 <__cxa_atexit@plt+0xd4030> │ │ │ │ + ldr r3, [pc, #108] @ df868 <__cxa_atexit@plt+0xd4040> │ │ │ │ + str r9, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq df838 <__cxa_atexit@plt+0xd4010> │ │ │ │ + ldr r3, [pc, #88] @ df86c <__cxa_atexit@plt+0xd4044> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + str r8, [r5] │ │ │ │ + beq df848 <__cxa_atexit@plt+0xd4020> │ │ │ │ + ldr r7, [pc, #64] @ df870 <__cxa_atexit@plt+0xd4048> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #60] @ daa18 <__cxa_atexit@plt+0xcf1f0> │ │ │ │ + b df60c <__cxa_atexit@plt+0xd3de4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ df874 <__cxa_atexit@plt+0xd404c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r4, lsr #9 │ │ │ │ - andeq r0, r0, r0, lsl #7 │ │ │ │ - rsceq fp, r7, r8, lsr #18 │ │ │ │ - rsceq fp, r7, r0, lsl r9 │ │ │ │ - andeq r0, r0, r0, ror r3 │ │ │ │ - rsceq fp, r7, ip, lsl #17 │ │ │ │ - rsceq fp, r7, r4, ror r8 │ │ │ │ - andeq r0, r0, r4, lsr #4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - rsceq fp, r7, r4, lsl #20 │ │ │ │ - rsceq fp, r7, r4, asr sl │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc daa98 <__cxa_atexit@plt+0xcf270> │ │ │ │ - ldr r8, [pc, #96] @ daab0 <__cxa_atexit@plt+0xcf288> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #88] @ daab4 <__cxa_atexit@plt+0xcf28c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2, r7, r9} │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ daab8 <__cxa_atexit@plt+0xcf290> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r7, ip, lsl #15 │ │ │ │ - smlaleq fp, r7, r0, r7 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc dab2c <__cxa_atexit@plt+0xcf304> │ │ │ │ - ldr r8, [pc, #96] @ dab44 <__cxa_atexit@plt+0xcf31c> │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #88] @ dab48 <__cxa_atexit@plt+0xcf320> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2, r7, sl} │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dab4c <__cxa_atexit@plt+0xcf324> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrsheq r3, [r9], #28 │ │ │ │ + ldrsbeq r3, [r9], #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ df8c8 <__cxa_atexit@plt+0xd40a0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq fp, [r7], #104 @ 0x68 @ │ │ │ │ - strdeq fp, [r7], #108 @ 0x6c @ │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc dabc0 <__cxa_atexit@plt+0xcf398> │ │ │ │ - ldr r8, [pc, #96] @ dabd8 <__cxa_atexit@plt+0xcf3b0> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #88] @ dabdc <__cxa_atexit@plt+0xcf3b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2, r7, r9} │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dabe0 <__cxa_atexit@plt+0xcf3b8> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq df8bc <__cxa_atexit@plt+0xd4094> │ │ │ │ + ldr r5, [pc, #28] @ df8cc <__cxa_atexit@plt+0xd40a4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + b df60c <__cxa_atexit@plt+0xd3de4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + sbcseq r3, r9, r0, lsl #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ df8f4 <__cxa_atexit@plt+0xd40cc> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r7, r4, ror #12 │ │ │ │ - rsceq fp, r7, r8, ror #12 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + b df60c <__cxa_atexit@plt+0xd3de4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc dac54 <__cxa_atexit@plt+0xcf42c> │ │ │ │ - ldr r8, [pc, #96] @ dac6c <__cxa_atexit@plt+0xcf444> │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #88] @ dac70 <__cxa_atexit@plt+0xcf448> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2, r7, sl} │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dac74 <__cxa_atexit@plt+0xcf44c> │ │ │ │ - mov r2, #32 │ │ │ │ + bcc df92c <__cxa_atexit@plt+0xd4104> │ │ │ │ + ldr r2, [pc, #40] @ df944 <__cxa_atexit@plt+0xd411c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ df948 <__cxa_atexit@plt+0xd4120> │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq fp, [r7], #80 @ 0x50 @ │ │ │ │ - ldrdeq fp, [r7], #84 @ 0x54 @ │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dacc4 <__cxa_atexit@plt+0xcf49c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ dacd0 <__cxa_atexit@plt+0xcf4a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r7, r0, asr #10 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dad24 <__cxa_atexit@plt+0xcf4fc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ dad30 <__cxa_atexit@plt+0xcf508> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq fp, [r7], #64 @ 0x40 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + rsceq r6, r7, ip, asr #20 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + sbcseq r3, r9, r8, lsl #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dad84 <__cxa_atexit@plt+0xcf55c> │ │ │ │ - ldr r3, [pc, #36] @ dad9c <__cxa_atexit@plt+0xcf574> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi df99c <__cxa_atexit@plt+0xd4174> │ │ │ │ + ldr r3, [pc, #60] @ df9ac <__cxa_atexit@plt+0xd4184> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - b da688 <__cxa_atexit@plt+0xcee60> │ │ │ │ - ldr r7, [pc, #20] @ dada0 <__cxa_atexit@plt+0xcf578> │ │ │ │ + str r3, [r7] │ │ │ │ + beq df98c <__cxa_atexit@plt+0xd4164> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + mov r8, r7 │ │ │ │ + b df7e8 <__cxa_atexit@plt+0xd3fc0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ df9b0 <__cxa_atexit@plt+0xd4188> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - smullseq r7, r9, ip, r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b db858 <__cxa_atexit@plt+0xd0030> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq r3, r9, r0, asr #1 │ │ │ │ + sbcseq r3, r9, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b df7e8 <__cxa_atexit@plt+0xd3fc0> │ │ │ │ + sbcseq r3, r9, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi dfa24 <__cxa_atexit@plt+0xd41fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq dfa1c <__cxa_atexit@plt+0xd41f4> │ │ │ │ + ldr r8, [pc, #40] @ dfa2c <__cxa_atexit@plt+0xd4204> │ │ │ │ + ldr r3, [pc, #40] @ dfa30 <__cxa_atexit@plt+0xd4208> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 86f9b0 <__cxa_atexit@plt+0x864188> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r9, r0, lsl #1 │ │ │ │ + rsceq r6, r7, ip, lsr #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dadf4 <__cxa_atexit@plt+0xcf5cc> │ │ │ │ - ldr r2, [pc, #52] @ dadfc <__cxa_atexit@plt+0xcf5d4> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r0, [pc, #36] @ dae00 <__cxa_atexit@plt+0xcf5d8> │ │ │ │ + bhi dfa68 <__cxa_atexit@plt+0xd4240> │ │ │ │ + ldr r3, [pc, #32] @ dfa70 <__cxa_atexit@plt+0xd4248> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ dfa74 <__cxa_atexit@plt+0xd424c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b a815d0 <__cxa_atexit@plt+0xa75da8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + smlaleq r6, r7, r8, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ dfaa4 <__cxa_atexit@plt+0xd427c> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ dfaa8 <__cxa_atexit@plt+0xd4280> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b a44d98 <__cxa_atexit@plt+0xa39570> │ │ │ │ + ldrsheq r2, [r9], #244 @ 0xf4 │ │ │ │ + rsceq r6, r7, r0, asr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dfaf8 <__cxa_atexit@plt+0xd42d0> │ │ │ │ + ldr r2, [pc, #56] @ dfb00 <__cxa_atexit@plt+0xd42d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ dfb04 <__cxa_atexit@plt+0xd42dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ dfb08 <__cxa_atexit@plt+0xd42e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b a44d98 <__cxa_atexit@plt+0xa39570> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r9, r0, lsr #31 │ │ │ │ + rsceq r6, r7, r0, lsr #10 │ │ │ │ + rsceq r6, r7, r8, ror r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dfb58 <__cxa_atexit@plt+0xd4330> │ │ │ │ + ldr r2, [pc, #56] @ dfb60 <__cxa_atexit@plt+0xd4338> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ dfb64 <__cxa_atexit@plt+0xd433c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ dfb68 <__cxa_atexit@plt+0xd4340> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b db858 <__cxa_atexit@plt+0xd0030> │ │ │ │ + b a44d98 <__cxa_atexit@plt+0xa39570> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, r7, r8, lsl r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dae38 <__cxa_atexit@plt+0xcf610> │ │ │ │ - ldr r2, [pc, #28] @ dae44 <__cxa_atexit@plt+0xcf61c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sbcseq r2, r9, r0, asr pc │ │ │ │ + rsceq r6, r7, r0, asr #9 │ │ │ │ + rsceq r6, r7, r8, lsl r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dfbb8 <__cxa_atexit@plt+0xd4390> │ │ │ │ + ldr r2, [pc, #56] @ dfbc0 <__cxa_atexit@plt+0xd4398> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ dfbc4 <__cxa_atexit@plt+0xd439c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ dfbc8 <__cxa_atexit@plt+0xd43a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b a44d98 <__cxa_atexit@plt+0xa39570> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - strdeq fp, [r7], #28 @ │ │ │ │ - andeq r0, r2, r2 │ │ │ │ + sbcseq r2, r9, r8, ror #29 │ │ │ │ + rsceq r6, r7, r0, ror #8 │ │ │ │ + strhteq r6, [r7], #72 @ 0x48 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi daf08 <__cxa_atexit@plt+0xcf6e0> │ │ │ │ - ldr r8, [pc, #192] @ daf24 <__cxa_atexit@plt+0xcf6fc> │ │ │ │ - ldr r9, [pc, #192] @ daf28 <__cxa_atexit@plt+0xcf700> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + bhi dfc18 <__cxa_atexit@plt+0xd43f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ dfc20 <__cxa_atexit@plt+0xd43f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ dfc24 <__cxa_atexit@plt+0xd43fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq daeec <__cxa_atexit@plt+0xcf6c4> │ │ │ │ - ldr r8, [pc, #136] @ daf2c <__cxa_atexit@plt+0xcf704> │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - add r8, pc, r8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r3] │ │ │ │ - beq daefc <__cxa_atexit@plt+0xcf6d4> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r8, r2 │ │ │ │ - bcc daf10 <__cxa_atexit@plt+0xcf6e8> │ │ │ │ - ldr r3, [pc, #100] @ daf30 <__cxa_atexit@plt+0xcf708> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b a81330 <__cxa_atexit@plt+0xa75b08> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsceq r6, r7, r4, lsl #8 │ │ │ │ + rsceq r6, r7, r4, ror #8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dfc74 <__cxa_atexit@plt+0xd444c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ dfc7c <__cxa_atexit@plt+0xd4454> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ dfc80 <__cxa_atexit@plt+0xd4458> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b a812c0 <__cxa_atexit@plt+0xa75a98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq fp, r7, ip, lsl #3 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - rsceq fp, r7, r0, lsr #6 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ dafb4 <__cxa_atexit@plt+0xcf78c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq daf9c <__cxa_atexit@plt+0xcf774> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc dafa4 <__cxa_atexit@plt+0xcf77c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #72] @ dafb8 <__cxa_atexit@plt+0xcf790> │ │ │ │ + rsceq r6, r7, r8, lsr #7 │ │ │ │ + rsceq r6, r7, r8, lsl #8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dfcd0 <__cxa_atexit@plt+0xd44a8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ dfcd8 <__cxa_atexit@plt+0xd44b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #40] @ dfcdc <__cxa_atexit@plt+0xd44b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b a812c0 <__cxa_atexit@plt+0xa75a98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq fp, r7, ip, ror r2 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc db00c <__cxa_atexit@plt+0xcf7e4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ db018 <__cxa_atexit@plt+0xcf7f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r7, r8, lsl #4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + rsceq r6, r7, ip, asr #6 │ │ │ │ + rsceq r6, r7, ip, lsr #7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi db064 <__cxa_atexit@plt+0xcf83c> │ │ │ │ - ldr r2, [pc, #52] @ db06c <__cxa_atexit@plt+0xcf844> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ + bhi dfd2c <__cxa_atexit@plt+0xd4504> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r0, [pc, #36] @ db070 <__cxa_atexit@plt+0xcf848> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #44] @ dfd34 <__cxa_atexit@plt+0xd450c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ dfd38 <__cxa_atexit@plt+0xd4510> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b db858 <__cxa_atexit@plt+0xd0030> │ │ │ │ + b a812c0 <__cxa_atexit@plt+0xa75a98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, r7, r8, lsr #31 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc db0a8 <__cxa_atexit@plt+0xcf880> │ │ │ │ - ldr r2, [pc, #28] @ db0b4 <__cxa_atexit@plt+0xcf88c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rsceq sl, r7, ip, lsl #31 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ + strdeq r6, [r7], #32 @ │ │ │ │ + rsceq r6, r7, r0, asr r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi db168 <__cxa_atexit@plt+0xcf940> │ │ │ │ - ldr r8, [pc, #176] @ db184 <__cxa_atexit@plt+0xcf95c> │ │ │ │ - ldr r9, [pc, #176] @ db188 <__cxa_atexit@plt+0xcf960> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + bhi dfd88 <__cxa_atexit@plt+0xd4560> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, lr} │ │ │ │ - beq db14c <__cxa_atexit@plt+0xcf924> │ │ │ │ - ldr r8, [pc, #128] @ db18c <__cxa_atexit@plt+0xcf964> │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - add r8, pc, r8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r3] │ │ │ │ - beq db15c <__cxa_atexit@plt+0xcf934> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r8, r2 │ │ │ │ - bcc db170 <__cxa_atexit@plt+0xcf948> │ │ │ │ - ldr r3, [pc, #92] @ db190 <__cxa_atexit@plt+0xcf968> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - stmib r6, {r3, r7, lr} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ dfd90 <__cxa_atexit@plt+0xd4568> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ dfd94 <__cxa_atexit@plt+0xd456c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b a81330 <__cxa_atexit@plt+0xa75b08> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + smlaleq r6, r7, r4, r2 │ │ │ │ + strdeq r6, [r7], #36 @ 0x24 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dfde4 <__cxa_atexit@plt+0xd45bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ dfdec <__cxa_atexit@plt+0xd45c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ dfdf0 <__cxa_atexit@plt+0xd45c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b a812c0 <__cxa_atexit@plt+0xa75a98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq sl, r7, ip, lsl pc │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - strhteq fp, [r7], #8 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ db20c <__cxa_atexit@plt+0xcf9e4> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + rsceq r6, r7, r8, lsr r2 │ │ │ │ + smlaleq r6, r7, r8, r2 │ │ │ │ + ldrheq r2, [r9], #204 @ 0xcc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dfe24 <__cxa_atexit@plt+0xd45fc> │ │ │ │ + ldr r3, [pc, #28] @ dfe34 <__cxa_atexit@plt+0xd460c> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq db1f4 <__cxa_atexit@plt+0xcf9cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc db1fc <__cxa_atexit@plt+0xcf9d4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ db210 <__cxa_atexit@plt+0xcf9e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - add r1, r6, #12 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b a811c0 <__cxa_atexit@plt+0xa75998> │ │ │ │ + ldr r7, [pc, #12] @ dfe38 <__cxa_atexit@plt+0xd4610> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq fp, r7, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smullseq r2, r9, ip, ip │ │ │ │ + sbcseq r2, r9, r8, ror ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc db25c <__cxa_atexit@plt+0xcfa34> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ db268 <__cxa_atexit@plt+0xcfa40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc dfe88 <__cxa_atexit@plt+0xd4660> │ │ │ │ + ldr r2, [pc, #48] @ dfe94 <__cxa_atexit@plt+0xd466c> │ │ │ │ + ldr r1, [pc, #48] @ dfe98 <__cxa_atexit@plt+0xd4670> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + b a81650 <__cxa_atexit@plt+0xa75e28> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r7, r4, lsr #31 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub lr, r5, #32 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi db384 <__cxa_atexit@plt+0xcfb5c> │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - ldr r3, [r1, #20] │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - ldr r9, [r1, #12] │ │ │ │ - ldr sl, [pc, #288] @ db3c0 <__cxa_atexit@plt+0xcfb98> │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r5, #-2147483648 @ 0x80000000 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ands r7, r0, r5, lsr r3 │ │ │ │ - lsr r3, r5, r3 │ │ │ │ - mov r5, r2 │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r6, #32 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - beq db324 <__cxa_atexit@plt+0xcfafc> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc db394 <__cxa_atexit@plt+0xcfb6c> │ │ │ │ - ldr lr, [pc, #212] @ db3c4 <__cxa_atexit@plt+0xcfb9c> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #196] @ db3c8 <__cxa_atexit@plt+0xcfba0> │ │ │ │ - sub r7, r1, #26 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - b db370 <__cxa_atexit@plt+0xcfb48> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc db3a0 <__cxa_atexit@plt+0xcfb78> │ │ │ │ - ldr lr, [pc, #144] @ db3d0 <__cxa_atexit@plt+0xcfba8> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - sub r7, r1, #26 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #128] @ db3d4 <__cxa_atexit@plt+0xcfbac> │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq r2, r9, r8, lsl ip │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ dfed0 <__cxa_atexit@plt+0xd46a8> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #12] @ dfed4 <__cxa_atexit@plt+0xd46ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b c783dc <__cxa_atexit@plt+0xc6cbb4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + smlaleq r6, r7, r8, r1 │ │ │ │ + ldrsbeq r2, [r9], #188 @ 0xbc │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dff08 <__cxa_atexit@plt+0xd46e0> │ │ │ │ + ldr r7, [pc, #40] @ dff20 <__cxa_atexit@plt+0xd46f8> │ │ │ │ + ldr r0, [pc, #40] @ dff24 <__cxa_atexit@plt+0xd46fc> │ │ │ │ + add r5, r5, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #48] @ db3cc <__cxa_atexit@plt+0xcfba4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b db3a8 <__cxa_atexit@plt+0xcfb80> │ │ │ │ - ldr r0, [pc, #48] @ db3d8 <__cxa_atexit@plt+0xcfbb0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r1 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r7, ip, asr #26 │ │ │ │ - strdeq sl, [r7], #224 @ 0xe0 @ │ │ │ │ - ldrdeq sl, [r7], #232 @ 0xe8 @ │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq sl, r7, r0, lsr #29 │ │ │ │ - rsceq sl, r7, r8, lsl #29 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r5, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc db454 <__cxa_atexit@plt+0xcfc2c> │ │ │ │ - ldr r8, [pc, #104] @ db46c <__cxa_atexit@plt+0xcfc44> │ │ │ │ - sub r7, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ db470 <__cxa_atexit@plt+0xcfc48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r2, r2, r1 │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ db474 <__cxa_atexit@plt+0xcfc4c> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #12] @ dff1c <__cxa_atexit@plt+0xd46f4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq sl, [r7], #216 @ 0xd8 @ │ │ │ │ - ldrdeq sl, [r7], #220 @ 0xdc @ │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r5, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc db4f0 <__cxa_atexit@plt+0xcfcc8> │ │ │ │ - ldr r8, [pc, #104] @ db508 <__cxa_atexit@plt+0xcfce0> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ db50c <__cxa_atexit@plt+0xcfce4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub r9, r5, #20 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r7, r0, r7 │ │ │ │ - and r7, r7, r1 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ db510 <__cxa_atexit@plt+0xcfce8> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b a81650 <__cxa_atexit@plt+0xa75e28> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + sbcseq r2, r9, ip, lsr #23 │ │ │ │ + sbcseq r2, r9, r8, lsr #23 │ │ │ │ + sbcseq r2, r9, ip, lsl fp │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ dff48 <__cxa_atexit@plt+0xd4720> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r7, ip, lsr sp │ │ │ │ - rsceq sl, r7, r0, asr #26 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub lr, r5, #32 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi db62c <__cxa_atexit@plt+0xcfe04> │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - ldr r3, [r1, #20] │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - ldr r9, [r1, #12] │ │ │ │ - ldr sl, [pc, #288] @ db668 <__cxa_atexit@plt+0xcfe40> │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r5, #-2147483648 @ 0x80000000 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ands r7, r0, r5, lsr r3 │ │ │ │ - lsr r3, r5, r3 │ │ │ │ - mov r5, r2 │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r6, #32 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - beq db5cc <__cxa_atexit@plt+0xcfda4> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc db63c <__cxa_atexit@plt+0xcfe14> │ │ │ │ - ldr lr, [pc, #212] @ db66c <__cxa_atexit@plt+0xcfe44> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #196] @ db670 <__cxa_atexit@plt+0xcfe48> │ │ │ │ - sub r7, r1, #26 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - b db618 <__cxa_atexit@plt+0xcfdf0> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc db648 <__cxa_atexit@plt+0xcfe20> │ │ │ │ - ldr lr, [pc, #144] @ db678 <__cxa_atexit@plt+0xcfe50> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - sub r7, r1, #26 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #128] @ db67c <__cxa_atexit@plt+0xcfe54> │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #48] @ db674 <__cxa_atexit@plt+0xcfe4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b db650 <__cxa_atexit@plt+0xcfe28> │ │ │ │ - ldr r0, [pc, #48] @ db680 <__cxa_atexit@plt+0xcfe58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r1 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r7, r4, lsr #21 │ │ │ │ - rsceq sl, r7, r8, asr #24 │ │ │ │ - rsceq sl, r7, r0, lsr ip │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq sl, [r7], #184 @ 0xb8 @ │ │ │ │ - rsceq sl, r7, r0, ror #23 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r5, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsheq r2, [r9], #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #8] @ dff6c <__cxa_atexit@plt+0xd4744> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b a815d0 <__cxa_atexit@plt+0xa75da8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsbeq r2, [r9], #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc db6fc <__cxa_atexit@plt+0xcfed4> │ │ │ │ - ldr r8, [pc, #104] @ db714 <__cxa_atexit@plt+0xcfeec> │ │ │ │ - sub r7, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ db718 <__cxa_atexit@plt+0xcfef0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r2, r2, r1 │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ db71c <__cxa_atexit@plt+0xcfef4> │ │ │ │ - mov r2, #32 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e002c <__cxa_atexit@plt+0xd4804> │ │ │ │ + ldr r1, [pc, #204] @ e0060 <__cxa_atexit@plt+0xd4838> │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r9, [pc, #200] @ e0064 <__cxa_atexit@plt+0xd483c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + mov r3, r0 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + add r9, r0, #40 @ 0x28 │ │ │ │ + str r8, [r1, #-4]! │ │ │ │ + cmp r2, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r7, [r0, #20] │ │ │ │ + str r7, [r0, #8] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + bcc e003c <__cxa_atexit@plt+0xd4814> │ │ │ │ + ldr sl, [pc, #132] @ e006c <__cxa_atexit@plt+0xd4844> │ │ │ │ + ldr lr, [pc, #132] @ e0070 <__cxa_atexit@plt+0xd4848> │ │ │ │ + ldr r2, [pc, #132] @ e0074 <__cxa_atexit@plt+0xd484c> │ │ │ │ + add sl, pc, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str sl, [r6, #28]! │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r0, [pc, #36] @ e0068 <__cxa_atexit@plt+0xd4840> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r7, r0, lsr fp │ │ │ │ - rsceq sl, r7, r4, lsr fp │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r5, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r0, [r1] │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + @ instruction: 0xfffffb5c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + rsceq r6, r7, r8, rrx │ │ │ │ + sbcseq r2, r9, ip, asr #19 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc db798 <__cxa_atexit@plt+0xcff70> │ │ │ │ - ldr r8, [pc, #104] @ db7b0 <__cxa_atexit@plt+0xcff88> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ db7b4 <__cxa_atexit@plt+0xcff8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub r9, r5, #20 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r7, r0, r7 │ │ │ │ - and r7, r7, r1 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ db7b8 <__cxa_atexit@plt+0xcff90> │ │ │ │ - mov r2, #32 │ │ │ │ + stmda r5, {r7, r8} │ │ │ │ + bcc e00e8 <__cxa_atexit@plt+0xd48c0> │ │ │ │ + ldr r9, [pc, #92] @ e0100 <__cxa_atexit@plt+0xd48d8> │ │ │ │ + ldr lr, [pc, #92] @ e0104 <__cxa_atexit@plt+0xd48dc> │ │ │ │ + ldr r2, [pc, #92] @ e0108 <__cxa_atexit@plt+0xd48e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r2, r5, #32 │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, sl │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + ldr r3, [pc, #28] @ e010c <__cxa_atexit@plt+0xd48e4> │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq sl, r7, r4, sl │ │ │ │ - smlaleq sl, r7, r8, sl │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi db81c <__cxa_atexit@plt+0xcfff4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc db828 <__cxa_atexit@plt+0xd0000> │ │ │ │ - ldr r1, [pc, #76] @ db838 <__cxa_atexit@plt+0xd0010> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r5, [pc, #48] @ db83c <__cxa_atexit@plt+0xd0014> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq sl, r7, r8, lsl #16 │ │ │ │ - rsceq sl, r7, r4, lsl #16 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi db8e8 <__cxa_atexit@plt+0xd00c0> │ │ │ │ - ldr r7, [r5] │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq r5, r7, ip, lsr #31 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + sbcseq r2, r9, r4, lsr r9 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq db8c0 <__cxa_atexit@plt+0xd0098> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne db8d4 <__cxa_atexit@plt+0xd00ac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bne e014c <__cxa_atexit@plt+0xd4924> │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bmi e01b0 <__cxa_atexit@plt+0xd4988> │ │ │ │ + ldr r2, [pc, #188] @ e01fc <__cxa_atexit@plt+0xd49d4> │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r1, #8]! │ │ │ │ add r3, r6, #12 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - cmp r2, r3 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - bcc db900 <__cxa_atexit@plt+0xd00d8> │ │ │ │ - ldr r7, [pc, #136] @ db924 <__cxa_atexit@plt+0xd00fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - ldr r7, [pc, #120] @ db928 <__cxa_atexit@plt+0xd0100> │ │ │ │ + cmp r0, r3 │ │ │ │ + str r8, [r1, #-4] │ │ │ │ + str r2, [r1] │ │ │ │ + bcc e01c4 <__cxa_atexit@plt+0xd499c> │ │ │ │ + ldr lr, [pc, #124] @ e01f0 <__cxa_atexit@plt+0xd49c8> │ │ │ │ + ldr r0, [pc, #124] @ e01f4 <__cxa_atexit@plt+0xd49cc> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r6, lr} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r6, [pc, #88] @ e01f8 <__cxa_atexit@plt+0xd49d0> │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + ldr r7, [pc, #52] @ e01ec <__cxa_atexit@plt+0xd49c4> │ │ │ │ + add r5, r5, #32 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - b db9a0 <__cxa_atexit@plt+0xd0178> │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - b dbaac <__cxa_atexit@plt+0xd0284> │ │ │ │ - ldr r7, [pc, #48] @ db920 <__cxa_atexit@plt+0xd00f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #28] @ e01e8 <__cxa_atexit@plt+0xd49c0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ db91c <__cxa_atexit@plt+0xd00f4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ + str r7, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + rsceq r6, r7, r0, lsr #5 │ │ │ │ + andeq r0, r0, r8, ror #4 │ │ │ │ + @ instruction: 0xfffff9f0 │ │ │ │ + strhteq r5, [r7], #236 @ 0xec │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + sbcseq r2, r9, r4, asr #16 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc e02fc <__cxa_atexit@plt+0xd4ad4> │ │ │ │ + mov r9, r5 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r4, [r9, #12]! │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr r2, [r9, #-4] │ │ │ │ + ldr r8, [r9, #-8] │ │ │ │ + ldr r1, [r9, #20] │ │ │ │ + add sl, r7, #8 │ │ │ │ + add fp, r2, #8 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r0, sl │ │ │ │ + mov r1, fp │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r4, [r9, #12] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + bl acf4 │ │ │ │ + add r0, r8, sl │ │ │ │ + mov r1, fp │ │ │ │ + mov r2, r8 │ │ │ │ + mov sl, r4 │ │ │ │ + bl acf4 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r3, [pc, #180] @ e0334 <__cxa_atexit@plt+0xd4b0c> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + stmda r9, {r7, r8} │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r3, r8, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + str sl, [r8, #8] │ │ │ │ + str r4, [r8, #16] │ │ │ │ + bcc e030c <__cxa_atexit@plt+0xd4ae4> │ │ │ │ + ldr lr, [pc, #136] @ e033c <__cxa_atexit@plt+0xd4b14> │ │ │ │ + ldr r1, [pc, #136] @ e0340 <__cxa_atexit@plt+0xd4b18> │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #24]! │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + stm r5, {r0, lr} │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r6, [pc, #96] @ e0344 <__cxa_atexit@plt+0xd4b1c> │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - sbcseq r6, r9, ip, lsr r5 │ │ │ │ - rsceq sl, r7, r4, asr #18 │ │ │ │ - rsceq sl, r7, r0, lsr #15 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r5, [pc, #36] @ e0338 <__cxa_atexit@plt+0xd4b10> │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r9] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + rsceq r5, r7, r8, ror sp │ │ │ │ + ldrsheq r2, [r9], #108 @ 0x6c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc db97c <__cxa_atexit@plt+0xd0154> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r8, r6, #6 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ db994 <__cxa_atexit@plt+0xd016c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #36] @ db998 <__cxa_atexit@plt+0xd0170> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ db99c <__cxa_atexit@plt+0xd0174> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc e03b4 <__cxa_atexit@plt+0xd4b8c> │ │ │ │ + ldr r1, [pc, #84] @ e03cc <__cxa_atexit@plt+0xd4ba4> │ │ │ │ + ldr lr, [pc, #84] @ e03d0 <__cxa_atexit@plt+0xd4ba8> │ │ │ │ + ldr r2, [pc, #84] @ e03d4 <__cxa_atexit@plt+0xd4bac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + ldr r3, [pc, #28] @ e03d8 <__cxa_atexit@plt+0xd4bb0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r7, ip, ror r8 │ │ │ │ - rsceq sl, r7, r0, ror #13 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - mov fp, r7 │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + @ instruction: 0xfffff7f0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrdeq r5, [r7], #200 @ 0xc8 @ │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + sbcseq r2, r9, r8, ror #12 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dba64 <__cxa_atexit@plt+0xd023c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne dba30 <__cxa_atexit@plt+0xd0208> │ │ │ │ - ldr lr, [pc, #164] @ dba7c <__cxa_atexit@plt+0xd0254> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - str r7, [r8, #40] @ 0x28 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr lr, [pc, #136] @ dba80 <__cxa_atexit@plt+0xd0258> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #132] @ dba84 <__cxa_atexit@plt+0xd025c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - str r5, [r8, #16] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str r9, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str r2, [r8, #32] │ │ │ │ - str lr, [r8, #36] @ 0x24 │ │ │ │ - sub r7, r6, #2 │ │ │ │ - sub r8, r6, #14 │ │ │ │ - mov r5, r3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e0404 <__cxa_atexit@plt+0xd4bdc> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #84] @ dba8c <__cxa_atexit@plt+0xd0264> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8, #4]! │ │ │ │ - mov r6, r8 │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - str r3, [r6, #20]! │ │ │ │ - ldr r7, [pc, #52] @ dba90 <__cxa_atexit@plt+0xd0268> │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bmi e0424 <__cxa_atexit@plt+0xd4bfc> │ │ │ │ + ldr r2, [pc, #36] @ e043c <__cxa_atexit@plt+0xd4c14> │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r7, [pc, #12] @ e0438 <__cxa_atexit@plt+0xd4c10> │ │ │ │ + add r5, r5, #32 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ dba88 <__cxa_atexit@plt+0xd0260> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - rsceq sl, r7, r8, asr r6 │ │ │ │ - rsceq sl, r7, r0, ror #15 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - strdeq sl, [r7], #88 @ 0x58 @ │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b db9a0 <__cxa_atexit@plt+0xd0178> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + rsceq r6, r7, ip, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r2, r9, r4, lsl #12 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc e0548 <__cxa_atexit@plt+0xd4d20> │ │ │ │ + mov sl, r5 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r9, [sl, #12]! │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr r4, [sl, #-4] │ │ │ │ + ldr r8, [sl, #-8] │ │ │ │ + add fp, r7, #8 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [sl, #12] │ │ │ │ + mov r0, fp │ │ │ │ + mov r2, r8 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [sl, #20] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + add r4, r9, #8 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + bl acf4 │ │ │ │ + add r0, r8, fp │ │ │ │ + mov r1, r4 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bl acf4 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + ldr r4, [pc, #188] @ e0580 <__cxa_atexit@plt+0xd4d58> │ │ │ │ mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc dbc20 <__cxa_atexit@plt+0xd03f8> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - and r3, r3, r1 │ │ │ │ - cmp r3, sl │ │ │ │ - bne dbb74 <__cxa_atexit@plt+0xd034c> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ands r7, r2, r1 │ │ │ │ - add r6, r8, #60 @ 0x3c │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ + str r9, [sl, #-8] │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r8, #4]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + add r3, r8, #36 @ 0x24 │ │ │ │ + str fp, [r8, #8] │ │ │ │ + str r4, [r8, #12] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + str r8, [sl, #-4] │ │ │ │ + cmp r4, r3 │ │ │ │ + str r7, [sl] │ │ │ │ + bcc e0558 <__cxa_atexit@plt+0xd4d30> │ │ │ │ + ldr lr, [pc, #136] @ e0588 <__cxa_atexit@plt+0xd4d60> │ │ │ │ + ldr r4, [pc, #136] @ e058c <__cxa_atexit@plt+0xd4d64> │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r6, #24]! │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str fp, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + stmda r5, {r1, lr} │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r6, [pc, #96] @ e0590 <__cxa_atexit@plt+0xd4d68> │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r5, [pc, #36] @ e0584 <__cxa_atexit@plt+0xd4d5c> │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + @ instruction: 0xfffff818 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffff6c4 │ │ │ │ + rsceq r5, r7, ip, lsr #22 │ │ │ │ + ldrheq r2, [r9], #64 @ 0x40 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ str r9, [r5, #-8] │ │ │ │ - beq dbbac <__cxa_atexit@plt+0xd0384> │ │ │ │ - cmp r0, r6 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc dbc3c <__cxa_atexit@plt+0xd0414> │ │ │ │ - ldr r3, [pc, #364] @ dbc8c <__cxa_atexit@plt+0xd0464> │ │ │ │ - ldm r5, {r7, fp} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc e060c <__cxa_atexit@plt+0xd4de4> │ │ │ │ + ldr r9, [pc, #92] @ e0624 <__cxa_atexit@plt+0xd4dfc> │ │ │ │ + ldr lr, [pc, #92] @ e0628 <__cxa_atexit@plt+0xd4e00> │ │ │ │ + ldr r2, [pc, #92] @ e062c <__cxa_atexit@plt+0xd4e04> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add r2, r5, #36 @ 0x24 │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, sl │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + ldr r3, [pc, #28] @ e0630 <__cxa_atexit@plt+0xd4e08> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str fp, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - str r8, [r8, #56] @ 0x38 │ │ │ │ - str lr, [r8, #32] │ │ │ │ - str r8, [r8, #36] @ 0x24 │ │ │ │ - str sl, [r8, #40] @ 0x28 │ │ │ │ - str r2, [r8, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #312] @ dbc90 <__cxa_atexit@plt+0xd0468> │ │ │ │ - mov r7, r8 │ │ │ │ - mov fp, ip │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #48]! @ 0x30 │ │ │ │ - ldr r3, [pc, #296] @ dbc94 <__cxa_atexit@plt+0xd046c> │ │ │ │ + str r3, [r5] │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + @ instruction: 0xfffff600 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq r5, r7, r8, lsl #21 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + sbcseq r2, r9, r0, lsl r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e0670 <__cxa_atexit@plt+0xd4e48> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bmi e069c <__cxa_atexit@plt+0xd4e74> │ │ │ │ + ldr r2, [pc, #88] @ e06bc <__cxa_atexit@plt+0xd4e94> │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r3, [pc, #60] @ e06b4 <__cxa_atexit@plt+0xd4e8c> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #24]! │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + ldr r3, [pc, #36] @ e06b8 <__cxa_atexit@plt+0xd4e90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + ldr r7, [pc, #12] @ e06b0 <__cxa_atexit@plt+0xd4e88> │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #260] @ dbc80 <__cxa_atexit@plt+0xd0458> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov fp, ip │ │ │ │ + strhteq r5, [r7], #212 @ 0xd4 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + rsceq r5, r7, ip, asr #19 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + sbcseq r2, r9, r4, lsl #7 │ │ │ │ + andeq r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc e07c4 <__cxa_atexit@plt+0xd4f9c> │ │ │ │ + mov sl, r5 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r2, [sl, #16]! │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr r4, [sl, #-8] │ │ │ │ + ldr r8, [sl, #-12] │ │ │ │ + add fp, r2, #8 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [sl, #-4] │ │ │ │ + add r9, r7, #8 │ │ │ │ + mov r0, r9 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [sl, #12] │ │ │ │ + mov r1, fp │ │ │ │ + mov r2, r8 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [sl, #20] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + bl acf4 │ │ │ │ + add r0, r8, r9 │ │ │ │ + mov r1, fp │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [pc, #188] @ e0800 <__cxa_atexit@plt+0xd4fd8> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r1, [r8, #16] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str r8, [sl, #-4] │ │ │ │ + str r7, [sl] │ │ │ │ str r3, [r8, #12] │ │ │ │ - str sl, [r8, #20] │ │ │ │ - ldr r7, [pc, #224] @ dbc84 <__cxa_atexit@plt+0xd045c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - cmp r0, r6 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - bcc dbc58 <__cxa_atexit@plt+0xd0430> │ │ │ │ - ldr fp, [pc, #208] @ dbc98 <__cxa_atexit@plt+0xd0470> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r8, #4]! │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str lr, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - str r8, [r8, #56] @ 0x38 │ │ │ │ - str r9, [r8, #32] │ │ │ │ - str r8, [r8, #36] @ 0x24 │ │ │ │ - str sl, [r8, #40] @ 0x28 │ │ │ │ - str r2, [r8, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #152] @ dbc9c <__cxa_atexit@plt+0xd0474> │ │ │ │ - mov r7, r8 │ │ │ │ - mov fp, ip │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7, #48]! @ 0x30 │ │ │ │ - ldr r2, [pc, #136] @ dbca0 <__cxa_atexit@plt+0xd0478> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #24]! │ │ │ │ - bx r3 │ │ │ │ - ldr r3, [pc, #96] @ dbc88 <__cxa_atexit@plt+0xd0460> │ │ │ │ - mov fp, ip │ │ │ │ - mov r2, #24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r3, [pc, #52] @ dbc78 <__cxa_atexit@plt+0xd0450> │ │ │ │ - mov fp, ip │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #28] @ dbc7c <__cxa_atexit@plt+0xd0454> │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, #0 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffff6ec │ │ │ │ - strhteq sl, [r7], #64 @ 0x40 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffff28c │ │ │ │ - ldrdeq sl, [r7], #64 @ 0x40 @ │ │ │ │ - @ instruction: 0xfffff2e0 │ │ │ │ - @ instruction: 0xfffff450 │ │ │ │ - rsceq sl, r7, r4, lsr #8 │ │ │ │ - @ instruction: 0xfffff4a4 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b dbaac <__cxa_atexit@plt+0xd0284> │ │ │ │ - andeq r1, r0, r8, lsr #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc dbd4c <__cxa_atexit@plt+0xd0524> │ │ │ │ - ldr r8, [pc, #128] @ dbd64 <__cxa_atexit@plt+0xd053c> │ │ │ │ - ldr lr, [pc, #128] @ dbd68 <__cxa_atexit@plt+0xd0540> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + add r3, r8, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + str r9, [r8, #8] │ │ │ │ + str r4, [r8, #16] │ │ │ │ + bcc e07d4 <__cxa_atexit@plt+0xd4fac> │ │ │ │ + ldr lr, [pc, #140] @ e0808 <__cxa_atexit@plt+0xd4fe0> │ │ │ │ + ldr r1, [pc, #140] @ e080c <__cxa_atexit@plt+0xd4fe4> │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - ldmib r5, {r9, ip} │ │ │ │ - mov r8, r3 │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r8, #24]! │ │ │ │ - ldr r7, [pc, #48] @ dbd6c <__cxa_atexit@plt+0xd0544> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #24]! │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + stm r5, {r0, lr} │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r6, [pc, #100] @ e0810 <__cxa_atexit@plt+0xd4fe8> │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + mov r6, r3 │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r5, [pc, #40] @ e0804 <__cxa_atexit@plt+0xd4fdc> │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr r9, [sp] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r5, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + @ instruction: 0xfffff53c │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xfffff448 │ │ │ │ + strhteq r5, [r7], #128 @ 0x80 │ │ │ │ + sbcseq r2, r9, r0, lsr r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e085c <__cxa_atexit@plt+0xd5034> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + adds r7, r2, r3 │ │ │ │ + bmi e087c <__cxa_atexit@plt+0xd5054> │ │ │ │ + ldr r1, [pc, #72] @ e0894 <__cxa_atexit@plt+0xd506c> │ │ │ │ + str r2, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bmi e087c <__cxa_atexit@plt+0xd5054> │ │ │ │ + ldr r2, [pc, #40] @ e0898 <__cxa_atexit@plt+0xd5070> │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r7, [pc, #12] @ e0890 <__cxa_atexit@plt+0xd5068> │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [r3, #48]! @ 0x30 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ dbd70 <__cxa_atexit@plt+0xd0548> │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff334 │ │ │ │ - @ instruction: 0xfffff3b0 │ │ │ │ - strdeq sl, [r7], #36 @ 0x24 @ │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r1, r0, r8, lsr #18 │ │ │ │ + ldrdeq r5, [r7], #180 @ 0xb4 @ │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r1, r0, r8, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc dbe04 <__cxa_atexit@plt+0xd05dc> │ │ │ │ - ldr r8, [pc, #128] @ dbe1c <__cxa_atexit@plt+0xd05f4> │ │ │ │ - ldr lr, [pc, #128] @ dbe20 <__cxa_atexit@plt+0xd05f8> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - mov r8, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r8, #24]! │ │ │ │ - ldr r7, [pc, #48] @ dbe24 <__cxa_atexit@plt+0xd05fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + add sl, r7, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r8 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + bl acf4 │ │ │ │ + add r0, r8, sl │ │ │ │ + add r1, fp, #8 │ │ │ │ + mov r2, r9 │ │ │ │ + bl acf4 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [r3, #48]! @ 0x30 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r9, ip, asr r1 │ │ │ │ + andeq r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldmib r5, {r8, fp} │ │ │ │ + add r9, r7, #8 │ │ │ │ + add sl, r3, #8 │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, sl │ │ │ │ + mov r2, r8 │ │ │ │ + bl acf4 │ │ │ │ + add r0, r8, r9 │ │ │ │ + mov r1, sl │ │ │ │ + mov r2, r8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r2, [fp, #4] │ │ │ │ + adds r3, r2, r8 │ │ │ │ + bmi e0950 <__cxa_atexit@plt+0xd5128> │ │ │ │ + ldr r1, [pc, #44] @ e0968 <__cxa_atexit@plt+0xd5140> │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r7, [pc, #20] @ e096c <__cxa_atexit@plt+0xd5144> │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ dbe28 <__cxa_atexit@plt+0xd0600> │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, r7, r0, lsl #22 │ │ │ │ + ldrsbeq r2, [r9], #4 │ │ │ │ + andeq r0, r0, fp, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc e0a90 <__cxa_atexit@plt+0xd5268> │ │ │ │ + mov sl, r5 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + ldr r2, [sl, #24]! │ │ │ │ + str fp, [sp, #28] │ │ │ │ + ldr r4, [sl, #-20] @ 0xffffffec │ │ │ │ + ldr r9, [sl, #-12] │ │ │ │ + add fp, r7, #8 │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r4, [sl, #-16] │ │ │ │ + add r1, r2, #8 │ │ │ │ + mov r0, fp │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r4, [sl, #-8] │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r8, [sl, #12] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [sl, #-4] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + ldr r4, [sl, #20] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl acf4 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + add r0, r9, fp │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov fp, r8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + ldr r3, [pc, #204] @ e0ad0 <__cxa_atexit@plt+0xd52a8> │ │ │ │ + mov r8, r6 │ │ │ │ + mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff00c │ │ │ │ - @ instruction: 0xfffff088 │ │ │ │ - rsceq sl, r7, ip, lsr r2 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dbe74 <__cxa_atexit@plt+0xd064c> │ │ │ │ - ldr r2, [pc, #52] @ dbe7c <__cxa_atexit@plt+0xd0654> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r0, [pc, #36] @ dbe80 <__cxa_atexit@plt+0xd0658> │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + stmdb sl, {r7, r8} │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + add r3, r8, #36 @ 0x24 │ │ │ │ + str r2, [sl] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str fp, [r8, #8] │ │ │ │ + str r4, [r8, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc e0aa0 <__cxa_atexit@plt+0xd5278> │ │ │ │ + ldr r7, [pc, #152] @ e0ad8 <__cxa_atexit@plt+0xd52b0> │ │ │ │ + ldr lr, [pc, #152] @ e0adc <__cxa_atexit@plt+0xd52b4> │ │ │ │ + ldr r9, [pc, #152] @ e0ae0 <__cxa_atexit@plt+0xd52b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r6, #24]! │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + str fp, [r6, #8] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #44] @ e0ad4 <__cxa_atexit@plt+0xd52ac> │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r1 │ │ │ │ + b ce8770 <__cxa_atexit@plt+0xcdcf48> │ │ │ │ + @ instruction: 0xfffff220 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffff188 │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + rsceq r5, r7, r0, lsl r6 │ │ │ │ + ldrsbeq r1, [r9], #252 @ 0xfc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0b88 <__cxa_atexit@plt+0xd5360> │ │ │ │ + ldr r2, [pc, #164] @ e0bac <__cxa_atexit@plt+0xd5384> │ │ │ │ + mov r3, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r3, #-4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + beq e0b68 <__cxa_atexit@plt+0xd5340> │ │ │ │ + ldr r2, [pc, #140] @ e0bb0 <__cxa_atexit@plt+0xd5388> │ │ │ │ + ldr sl, [sl, #3] │ │ │ │ + tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + beq e0b78 <__cxa_atexit@plt+0xd5350> │ │ │ │ + ldr r7, [pc, #116] @ e0bb4 <__cxa_atexit@plt+0xd538c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0b98 <__cxa_atexit@plt+0xd5370> │ │ │ │ + ldr r7, [pc, #104] @ e0bc0 <__cxa_atexit@plt+0xd5398> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, r8 │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b a811c0 <__cxa_atexit@plt+0xa75998> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e0bbc <__cxa_atexit@plt+0xd5394> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e0bb8 <__cxa_atexit@plt+0xd5390> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db858 <__cxa_atexit@plt+0xd0030> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smlaleq sl, r7, r8, r1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + sbcseq r1, r9, r4, lsr #30 │ │ │ │ + sbcseq r1, r9, r0, asr #30 │ │ │ │ + @ instruction: 0xfffff2ec │ │ │ │ + sbcseq r1, r9, r0, lsl #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ e0c48 <__cxa_atexit@plt+0xd5420> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r8, #3 │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + beq e0c28 <__cxa_atexit@plt+0xd5400> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #84] @ e0c4c <__cxa_atexit@plt+0xd5424> │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0c34 <__cxa_atexit@plt+0xd540c> │ │ │ │ + ldr r7, [pc, #64] @ e0c54 <__cxa_atexit@plt+0xd542c> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r8 │ │ │ │ + b a811c0 <__cxa_atexit@plt+0xa75998> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e0c50 <__cxa_atexit@plt+0xd5428> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + sbcseq r1, r9, r8, lsl #29 │ │ │ │ + @ instruction: 0xfffff228 │ │ │ │ + sbcseq r1, r9, ip, ror #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #72] @ e0cbc <__cxa_atexit@plt+0xd5494> │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + ldr sl, [r3, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0ca8 <__cxa_atexit@plt+0xd5480> │ │ │ │ + ldr r7, [pc, #44] @ e0cc0 <__cxa_atexit@plt+0xd5498> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r8 │ │ │ │ + b a811c0 <__cxa_atexit@plt+0xa75998> │ │ │ │ + ldr r7, [pc, #20] @ e0cc4 <__cxa_atexit@plt+0xd549c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff1a8 │ │ │ │ + sbcseq r1, r9, r4, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dbeb8 <__cxa_atexit@plt+0xd0690> │ │ │ │ - ldr r2, [pc, #28] @ dbec4 <__cxa_atexit@plt+0xd069c> │ │ │ │ + bcc e0cfc <__cxa_atexit@plt+0xd54d4> │ │ │ │ + ldr r2, [pc, #40] @ e0d14 <__cxa_atexit@plt+0xd54ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ e0d18 <__cxa_atexit@plt+0xd54f0> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r5, r7, ip, ror r6 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + sbcseq r1, r9, r8, lsr #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e0d64 <__cxa_atexit@plt+0xd553c> │ │ │ │ + ldr r3, [pc, #52] @ e0d7c <__cxa_atexit@plt+0xd5554> │ │ │ │ + ldr r2, [pc, #52] @ e0d80 <__cxa_atexit@plt+0xd5558> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3, r8} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e0d84 <__cxa_atexit@plt+0xd555c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rsceq sl, r7, ip, ror r1 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r9, r4, lsl #28 │ │ │ │ + rsceq r5, r7, ip, lsl #14 │ │ │ │ + sbcseq r1, r9, r8, ror #27 │ │ │ │ + ldrsbeq r1, [r9], #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dbf88 <__cxa_atexit@plt+0xd0760> │ │ │ │ - ldr r8, [pc, #192] @ dbfa4 <__cxa_atexit@plt+0xd077c> │ │ │ │ - ldr r9, [pc, #192] @ dbfa8 <__cxa_atexit@plt+0xd0780> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq dbf6c <__cxa_atexit@plt+0xd0744> │ │ │ │ - ldr r8, [pc, #136] @ dbfac <__cxa_atexit@plt+0xd0784> │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - add r8, pc, r8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r3] │ │ │ │ - beq dbf7c <__cxa_atexit@plt+0xd0754> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r8, r2 │ │ │ │ - bcc dbf90 <__cxa_atexit@plt+0xd0768> │ │ │ │ - ldr r3, [pc, #100] @ dbfb0 <__cxa_atexit@plt+0xd0788> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi e0dbc <__cxa_atexit@plt+0xd5594> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ e0dc4 <__cxa_atexit@plt+0xd559c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 17634c <__cxa_atexit@plt+0x16ab24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsceq r5, r7, r8, asr #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi e0e1c <__cxa_atexit@plt+0xd55f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e0e24 <__cxa_atexit@plt+0xd55fc> │ │ │ │ + ldr r2, [pc, #68] @ e0e40 <__cxa_atexit@plt+0xd5618> │ │ │ │ + ldr r1, [pc, #68] @ e0e44 <__cxa_atexit@plt+0xd561c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ + mov r6, r3 │ │ │ │ + b e0e2c <__cxa_atexit@plt+0xd5604> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ e0e3c <__cxa_atexit@plt+0xd5614> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r9, r8, lsr sp │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + sbcseq r1, r9, ip, lsl #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e0e68 <__cxa_atexit@plt+0xd5640> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r1, r9, r8, ror #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e0e8c <__cxa_atexit@plt+0xd5664> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r1, r9, r4, asr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ e0ec0 <__cxa_atexit@plt+0xd5698> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ e0ec4 <__cxa_atexit@plt+0xd569c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldrheq r1, [r9], #196 @ 0xc4 │ │ │ │ + rsceq r5, r7, r8, lsr #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e0efc <__cxa_atexit@plt+0xd56d4> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ e0f04 <__cxa_atexit@plt+0xd56dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + rsceq r5, r7, r0, ror r1 │ │ │ │ + sbcseq r1, r9, r0, ror #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e0f7c <__cxa_atexit@plt+0xd5754> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #124] @ e0fac <__cxa_atexit@plt+0xd5784> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e0f84 <__cxa_atexit@plt+0xd575c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e0f8c <__cxa_atexit@plt+0xd5764> │ │ │ │ + ldr r3, [pc, #92] @ e0fb4 <__cxa_atexit@plt+0xd578c> │ │ │ │ + ldr r1, [pc, #92] @ e0fb8 <__cxa_atexit@plt+0xd5790> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r2, r6 │ │ │ │ + b e0f94 <__cxa_atexit@plt+0xd576c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ e0fb0 <__cxa_atexit@plt+0xd5788> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq sl, r7, ip, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - rsceq sl, r7, r0, lsr #5 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ dc034 <__cxa_atexit@plt+0xd080c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq dc01c <__cxa_atexit@plt+0xd07f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc dc024 <__cxa_atexit@plt+0xd07fc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #72] @ dc038 <__cxa_atexit@plt+0xd0810> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq sl, [r7], #28 @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + rsceq r5, r7, r8, asr #1 │ │ │ │ + sbcseq r1, r9, ip, asr #23 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + sbcseq r1, r9, r8, lsr #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e0fec <__cxa_atexit@plt+0xd57c4> │ │ │ │ + ldr r2, [pc, #28] @ e0ffc <__cxa_atexit@plt+0xd57d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ + ldr r7, [pc, #12] @ e1000 <__cxa_atexit@plt+0xd57d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r1, r9, r8, lsl #23 │ │ │ │ + sbcseq r1, r9, r4, ror #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dc08c <__cxa_atexit@plt+0xd0864> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ dc098 <__cxa_atexit@plt+0xd0870> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc e1070 <__cxa_atexit@plt+0xd5848> │ │ │ │ + ldr lr, [pc, #80] @ e107c <__cxa_atexit@plt+0xd5854> │ │ │ │ + ldr r9, [pc, #80] @ e1080 <__cxa_atexit@plt+0xd5858> │ │ │ │ + ldr r8, [pc, #80] @ e1084 <__cxa_atexit@plt+0xd585c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r7, r8, lsl #3 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + rsceq r5, r7, r0, lsr #32 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dc0e4 <__cxa_atexit@plt+0xd08bc> │ │ │ │ - ldr r2, [pc, #52] @ dc0ec <__cxa_atexit@plt+0xd08c4> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r0, [pc, #36] @ dc0f0 <__cxa_atexit@plt+0xd08c8> │ │ │ │ + bhi e10c8 <__cxa_atexit@plt+0xd58a0> │ │ │ │ + ldr r2, [pc, #48] @ e10d8 <__cxa_atexit@plt+0xd58b0> │ │ │ │ + mov r8, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + ldr r5, [pc, #36] @ e10dc <__cxa_atexit@plt+0xd58b4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r2, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b db858 <__cxa_atexit@plt+0xd0030> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r9, r2 │ │ │ │ + b 18058c <__cxa_atexit@plt+0x174d64> │ │ │ │ + ldr r7, [pc, #16] @ e10e0 <__cxa_atexit@plt+0xd58b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, r7, r8, lsr #30 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r4, r7, r8, asr #30 │ │ │ │ + sbcseq r1, r9, r4, asr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + smullseq r1, r9, r0, sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e1138 <__cxa_atexit@plt+0xd5910> │ │ │ │ + ldr r2, [pc, #40] @ e1148 <__cxa_atexit@plt+0xd5920> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + ldr r5, [pc, #32] @ e114c <__cxa_atexit@plt+0xd5924> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 18058c <__cxa_atexit@plt+0x174d64> │ │ │ │ + ldr r7, [pc, #16] @ e1150 <__cxa_atexit@plt+0xd5928> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrdeq r4, [r7], #228 @ 0xe4 @ │ │ │ │ + sbcseq r1, r9, r0, ror #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + sbcseq r1, r9, ip, lsr #20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #16] @ e1194 <__cxa_atexit@plt+0xd596c> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + sbcseq r1, r9, r8, lsl sl │ │ │ │ + sbcseq r1, r9, r8, asr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dc128 <__cxa_atexit@plt+0xd0900> │ │ │ │ - ldr r2, [pc, #28] @ dc134 <__cxa_atexit@plt+0xd090c> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e11e0 <__cxa_atexit@plt+0xd59b8> │ │ │ │ + ldr r3, [pc, #52] @ e11f8 <__cxa_atexit@plt+0xd59d0> │ │ │ │ + ldr r2, [pc, #52] @ e11fc <__cxa_atexit@plt+0xd59d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3, r8} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e1200 <__cxa_atexit@plt+0xd59d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rsceq r9, r7, ip, lsl #30 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r9, r4, lsr #20 │ │ │ │ + smlaleq r5, r7, r0, r2 │ │ │ │ + sbcseq r1, r9, r8, lsl #20 │ │ │ │ + sbcseq r1, r9, r8, asr r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dc1e8 <__cxa_atexit@plt+0xd09c0> │ │ │ │ - ldr r8, [pc, #176] @ dc204 <__cxa_atexit@plt+0xd09dc> │ │ │ │ - ldr r9, [pc, #176] @ dc208 <__cxa_atexit@plt+0xd09e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, lr} │ │ │ │ - beq dc1cc <__cxa_atexit@plt+0xd09a4> │ │ │ │ - ldr r8, [pc, #128] @ dc20c <__cxa_atexit@plt+0xd09e4> │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - add r8, pc, r8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r3] │ │ │ │ - beq dc1dc <__cxa_atexit@plt+0xd09b4> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r8, r2 │ │ │ │ - bcc dc1f0 <__cxa_atexit@plt+0xd09c8> │ │ │ │ - ldr r3, [pc, #92] @ dc210 <__cxa_atexit@plt+0xd09e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - stmib r6, {r3, r7, lr} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi e1238 <__cxa_atexit@plt+0xd5a10> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ e1240 <__cxa_atexit@plt+0xd5a18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 17634c <__cxa_atexit@plt+0x16ab24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsceq r4, r7, ip, asr #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi e1298 <__cxa_atexit@plt+0xd5a70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e12a0 <__cxa_atexit@plt+0xd5a78> │ │ │ │ + ldr r2, [pc, #68] @ e12bc <__cxa_atexit@plt+0xd5a94> │ │ │ │ + ldr r1, [pc, #68] @ e12c0 <__cxa_atexit@plt+0xd5a98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ + mov r6, r3 │ │ │ │ + b e12a8 <__cxa_atexit@plt+0xd5a80> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ e12b8 <__cxa_atexit@plt+0xd5a90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r9, ip, asr #18 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + sbcseq r1, r9, ip, lsr #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e12e4 <__cxa_atexit@plt+0xd5abc> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r1, r9, r8, lsl #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e1308 <__cxa_atexit@plt+0xd5ae0> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq r1, r9, r4, ror #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ e133c <__cxa_atexit@plt+0xd5b14> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ e1340 <__cxa_atexit@plt+0xd5b18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldrsbeq r1, [r9], #132 @ 0x84 │ │ │ │ + rsceq r4, r7, ip, lsr #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e1378 <__cxa_atexit@plt+0xd5b50> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ e1380 <__cxa_atexit@plt+0xd5b58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + strdeq r4, [r7], #196 @ 0xc4 @ │ │ │ │ + sbcseq r1, r9, r4, ror r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e13f8 <__cxa_atexit@plt+0xd5bd0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #124] @ e1428 <__cxa_atexit@plt+0xd5c00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e1400 <__cxa_atexit@plt+0xd5bd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e1408 <__cxa_atexit@plt+0xd5be0> │ │ │ │ + ldr r3, [pc, #92] @ e1430 <__cxa_atexit@plt+0xd5c08> │ │ │ │ + ldr r1, [pc, #92] @ e1434 <__cxa_atexit@plt+0xd5c0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r2, r6 │ │ │ │ + b e1410 <__cxa_atexit@plt+0xd5be8> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ e142c <__cxa_atexit@plt+0xd5c04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - smlaleq r9, r7, ip, lr │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - rsceq sl, r7, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ dc28c <__cxa_atexit@plt+0xd0a64> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq dc274 <__cxa_atexit@plt+0xd0a4c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc dc27c <__cxa_atexit@plt+0xd0a54> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ dc290 <__cxa_atexit@plt+0xd0a68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - add r1, r6, #12 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - smlaleq r9, r7, r0, pc @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + rsceq r4, r7, ip, asr #24 │ │ │ │ + sbcseq r1, r9, r0, ror #15 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + ldrheq r1, [r9], #124 @ 0x7c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e1468 <__cxa_atexit@plt+0xd5c40> │ │ │ │ + ldr r2, [pc, #28] @ e1478 <__cxa_atexit@plt+0xd5c50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ + ldr r7, [pc, #12] @ e147c <__cxa_atexit@plt+0xd5c54> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smullseq r1, r9, ip, r7 │ │ │ │ + sbcseq r1, r9, r8, ror r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dc2dc <__cxa_atexit@plt+0xd0ab4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ dc2e8 <__cxa_atexit@plt+0xd0ac0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc e14ec <__cxa_atexit@plt+0xd5cc4> │ │ │ │ + ldr lr, [pc, #80] @ e14f8 <__cxa_atexit@plt+0xd5cd0> │ │ │ │ + ldr r9, [pc, #80] @ e14fc <__cxa_atexit@plt+0xd5cd4> │ │ │ │ + ldr r8, [pc, #80] @ e1500 <__cxa_atexit@plt+0xd5cd8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r7, r4, lsr #30 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub lr, r5, #32 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi dc404 <__cxa_atexit@plt+0xd0bdc> │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - ldr r3, [r1, #20] │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - ldr r9, [r1, #12] │ │ │ │ - ldr sl, [pc, #288] @ dc440 <__cxa_atexit@plt+0xd0c18> │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r5, #-2147483648 @ 0x80000000 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ands r7, r0, r5, lsr r3 │ │ │ │ - lsr r3, r5, r3 │ │ │ │ - mov r5, r2 │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r6, #32 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - beq dc3a4 <__cxa_atexit@plt+0xd0b7c> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc dc414 <__cxa_atexit@plt+0xd0bec> │ │ │ │ - ldr lr, [pc, #212] @ dc444 <__cxa_atexit@plt+0xd0c1c> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #196] @ dc448 <__cxa_atexit@plt+0xd0c20> │ │ │ │ - sub r7, r1, #26 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - b dc3f0 <__cxa_atexit@plt+0xd0bc8> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc dc420 <__cxa_atexit@plt+0xd0bf8> │ │ │ │ - ldr lr, [pc, #144] @ dc450 <__cxa_atexit@plt+0xd0c28> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - sub r7, r1, #26 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #128] @ dc454 <__cxa_atexit@plt+0xd0c2c> │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + rsceq r4, r7, r4, lsr #23 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e156c <__cxa_atexit@plt+0xd5d44> │ │ │ │ + ldr r7, [pc, #88] @ e1580 <__cxa_atexit@plt+0xd5d58> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, sl} │ │ │ │ + beq e1560 <__cxa_atexit@plt+0xd5d38> │ │ │ │ + ldr r7, [pc, #72] @ e1584 <__cxa_atexit@plt+0xd5d5c> │ │ │ │ + ldr r3, [pc, #72] @ e1588 <__cxa_atexit@plt+0xd5d60> │ │ │ │ + mov r8, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldrh r3, [r9, #3] │ │ │ │ + mov r9, r3 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #48] @ dc44c <__cxa_atexit@plt+0xd0c24> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b dc428 <__cxa_atexit@plt+0xd0c00> │ │ │ │ - ldr r0, [pc, #48] @ dc458 <__cxa_atexit@plt+0xd0c30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r1 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, r7, ip, asr #25 │ │ │ │ - rsceq r9, r7, r0, ror lr │ │ │ │ - rsceq r9, r7, r8, asr lr │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r9, r7, r0, lsr #28 │ │ │ │ - rsceq r9, r7, r8, lsl #28 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + ldr r7, [pc, #24] @ e158c <__cxa_atexit@plt+0xd5d64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strhteq r4, [r7], #168 @ 0xa8 │ │ │ │ + sbcseq r1, r9, ip, lsr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc dc4d4 <__cxa_atexit@plt+0xd0cac> │ │ │ │ - ldr r8, [pc, #104] @ dc4ec <__cxa_atexit@plt+0xd0cc4> │ │ │ │ - sub r7, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ dc4f0 <__cxa_atexit@plt+0xd0cc8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r1, r1, r2 │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dc4f4 <__cxa_atexit@plt+0xd0ccc> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #28] @ e15bc <__cxa_atexit@plt+0xd5d94> │ │ │ │ + ldr r2, [pc, #28] @ e15c0 <__cxa_atexit@plt+0xd5d98> │ │ │ │ + mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, r7, r8, asr sp │ │ │ │ - rsceq r9, r7, ip, asr sp │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + add sl, r2, #1 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r4, r7, r4, asr sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc dc570 <__cxa_atexit@plt+0xd0d48> │ │ │ │ - ldr r8, [pc, #104] @ dc588 <__cxa_atexit@plt+0xd0d60> │ │ │ │ - sub r7, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ dc58c <__cxa_atexit@plt+0xd0d64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [r3, #24] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r1, r1, r2 │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dc590 <__cxa_atexit@plt+0xd0d68> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e1640 <__cxa_atexit@plt+0xd5e18> │ │ │ │ + ldr r7, [pc, #84] @ e1654 <__cxa_atexit@plt+0xd5e2c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq e1634 <__cxa_atexit@plt+0xd5e0c> │ │ │ │ + ldr r7, [pc, #68] @ e1658 <__cxa_atexit@plt+0xd5e30> │ │ │ │ + ldr r3, [pc, #68] @ e165c <__cxa_atexit@plt+0xd5e34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrh r9, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e1660 <__cxa_atexit@plt+0xd5e38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq r4, r7, r4, ror #19 │ │ │ │ + ldrsbeq r1, [r9], #92 @ 0x5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ e1690 <__cxa_atexit@plt+0xd5e68> │ │ │ │ + ldr r2, [pc, #28] @ e1694 <__cxa_atexit@plt+0xd5e6c> │ │ │ │ + mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r9, [r7], #204 @ 0xcc │ │ │ │ - rsceq r9, r7, r0, asr #25 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub lr, r5, #32 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi dc6ac <__cxa_atexit@plt+0xd0e84> │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - ldr r3, [r1, #20] │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - ldr r9, [r1, #12] │ │ │ │ - ldr sl, [pc, #288] @ dc6e8 <__cxa_atexit@plt+0xd0ec0> │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r5, #-2147483648 @ 0x80000000 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ands r7, r0, r5, lsr r3 │ │ │ │ - lsr r3, r5, r3 │ │ │ │ - mov r5, r2 │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r6, #32 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - beq dc64c <__cxa_atexit@plt+0xd0e24> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc dc6bc <__cxa_atexit@plt+0xd0e94> │ │ │ │ - ldr lr, [pc, #212] @ dc6ec <__cxa_atexit@plt+0xd0ec4> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #196] @ dc6f0 <__cxa_atexit@plt+0xd0ec8> │ │ │ │ - sub r7, r1, #26 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - b dc698 <__cxa_atexit@plt+0xd0e70> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc dc6c8 <__cxa_atexit@plt+0xd0ea0> │ │ │ │ - ldr lr, [pc, #144] @ dc6f8 <__cxa_atexit@plt+0xd0ed0> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - sub r7, r1, #26 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #128] @ dc6fc <__cxa_atexit@plt+0xd0ed4> │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ + add sl, r2, #1 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r4, r7, r0, lsl #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #16] @ e16d4 <__cxa_atexit@plt+0xd5eac> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + sbcseq r1, r9, r0, ror #10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e1740 <__cxa_atexit@plt+0xd5f18> │ │ │ │ + ldr r7, [pc, #88] @ e1754 <__cxa_atexit@plt+0xd5f2c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, sl} │ │ │ │ + beq e1734 <__cxa_atexit@plt+0xd5f0c> │ │ │ │ + ldr r7, [pc, #72] @ e1758 <__cxa_atexit@plt+0xd5f30> │ │ │ │ + ldr r3, [pc, #72] @ e175c <__cxa_atexit@plt+0xd5f34> │ │ │ │ + mov r8, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldrb r3, [r9, #3] │ │ │ │ + mov r9, r3 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #48] @ dc6f4 <__cxa_atexit@plt+0xd0ecc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b dc6d0 <__cxa_atexit@plt+0xd0ea8> │ │ │ │ - ldr r0, [pc, #48] @ dc700 <__cxa_atexit@plt+0xd0ed8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r1 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, r7, r4, lsr #20 │ │ │ │ - rsceq r9, r7, r8, asr #23 │ │ │ │ - strhteq r9, [r7], #176 @ 0xb0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r9, r7, r8, ror fp │ │ │ │ - rsceq r9, r7, r0, ror #22 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + ldr r7, [pc, #24] @ e1760 <__cxa_atexit@plt+0xd5f38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq r4, r7, r4, ror #17 │ │ │ │ + ldrsheq r1, [r9], #72 @ 0x48 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc dc77c <__cxa_atexit@plt+0xd0f54> │ │ │ │ - ldr r8, [pc, #104] @ dc794 <__cxa_atexit@plt+0xd0f6c> │ │ │ │ - sub r7, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ dc798 <__cxa_atexit@plt+0xd0f70> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r1, r1, r2 │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dc79c <__cxa_atexit@plt+0xd0f74> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #28] @ e1790 <__cxa_atexit@plt+0xd5f68> │ │ │ │ + ldr r2, [pc, #28] @ e1794 <__cxa_atexit@plt+0xd5f6c> │ │ │ │ + mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r9, [r7], #160 @ 0xa0 │ │ │ │ - strhteq r9, [r7], #164 @ 0xa4 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + add sl, r2, #1 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r4, r7, r0, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc dc818 <__cxa_atexit@plt+0xd0ff0> │ │ │ │ - ldr r8, [pc, #104] @ dc830 <__cxa_atexit@plt+0xd1008> │ │ │ │ - sub r7, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #96] @ dc834 <__cxa_atexit@plt+0xd100c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [r3, #24] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r1, r1, r2 │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dc838 <__cxa_atexit@plt+0xd1010> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e1814 <__cxa_atexit@plt+0xd5fec> │ │ │ │ + ldr r7, [pc, #84] @ e1828 <__cxa_atexit@plt+0xd6000> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq e1808 <__cxa_atexit@plt+0xd5fe0> │ │ │ │ + ldr r7, [pc, #68] @ e182c <__cxa_atexit@plt+0xd6004> │ │ │ │ + ldr r3, [pc, #68] @ e1830 <__cxa_atexit@plt+0xd6008> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrb r9, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e1834 <__cxa_atexit@plt+0xd600c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq r4, r7, r0, lsl r8 │ │ │ │ + sbcseq r1, r9, r8, lsr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ e1864 <__cxa_atexit@plt+0xd603c> │ │ │ │ + ldr r2, [pc, #28] @ e1868 <__cxa_atexit@plt+0xd6040> │ │ │ │ + mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, r7, r4, lsl sl │ │ │ │ - rsceq r9, r7, r8, lsl sl │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + add sl, r2, #1 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r4, r7, ip, lsr #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #16] @ e18a8 <__cxa_atexit@plt+0xd6080> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + sbcseq r1, r9, ip, lsr #7 │ │ │ │ + sbcseq r1, r9, r0, ror #5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dc874 <__cxa_atexit@plt+0xd104c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ dc87c <__cxa_atexit@plt+0xd1054> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi e18f0 <__cxa_atexit@plt+0xd60c8> │ │ │ │ + ldr r2, [pc, #48] @ e1900 <__cxa_atexit@plt+0xd60d8> │ │ │ │ + mov r8, r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + ldr r5, [pc, #36] @ e1904 <__cxa_atexit@plt+0xd60dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r2, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r9, r2 │ │ │ │ + b 18058c <__cxa_atexit@plt+0x174d64> │ │ │ │ + ldr r7, [pc, #16] @ e1908 <__cxa_atexit@plt+0xd60e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq r9, r7, r4, r7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r4, r7, r0, lsr #14 │ │ │ │ + sbcseq r1, r9, ip, ror #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + sbcseq r1, r9, r8, ror #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dc918 <__cxa_atexit@plt+0xd10f0> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq dc8f4 <__cxa_atexit@plt+0xd10cc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne dc908 <__cxa_atexit@plt+0xd10e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - stmda r5, {r2, r7, sl} │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc dc928 <__cxa_atexit@plt+0xd1100> │ │ │ │ - ldr r7, [pc, #124] @ dc94c <__cxa_atexit@plt+0xd1124> │ │ │ │ - sub r8, r3, #6 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - ldr r7, [pc, #108] @ dc950 <__cxa_atexit@plt+0xd1128> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - stmda r5, {r2, r7, r8} │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str sl, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b dc9c4 <__cxa_atexit@plt+0xd119c> │ │ │ │ - stmda r5, {r2, r7, r8} │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - b dcac8 <__cxa_atexit@plt+0xd12a0> │ │ │ │ - ldr r7, [pc, #40] @ dc948 <__cxa_atexit@plt+0xd1120> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e1960 <__cxa_atexit@plt+0xd6138> │ │ │ │ + ldr r2, [pc, #40] @ e1970 <__cxa_atexit@plt+0xd6148> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + ldr r5, [pc, #32] @ e1974 <__cxa_atexit@plt+0xd614c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 18058c <__cxa_atexit@plt+0x174d64> │ │ │ │ + ldr r7, [pc, #16] @ e1978 <__cxa_atexit@plt+0xd6150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ dc944 <__cxa_atexit@plt+0xd111c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - sbcseq r5, r9, r4, lsl r5 │ │ │ │ - rsceq r9, r7, ip, lsl #18 │ │ │ │ - rsceq r9, r7, ip, ror #14 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r4, r7, ip, lsr #13 │ │ │ │ + sbcseq r1, r9, r4, lsl #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc dc9a0 <__cxa_atexit@plt+0xd1178> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r8, r6, #6 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ dc9b8 <__cxa_atexit@plt+0xd1190> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r7, [pc, #36] @ dc9bc <__cxa_atexit@plt+0xd1194> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ dc9c0 <__cxa_atexit@plt+0xd1198> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + ldrsbeq r1, [r9], #32 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #16] @ e19bc <__cxa_atexit@plt+0xd6194> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r7, r4, asr r8 │ │ │ │ - strhteq r9, [r7], #108 @ 0x6c │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dca80 <__cxa_atexit@plt+0xd1258> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne dca4c <__cxa_atexit@plt+0xd1224> │ │ │ │ - ldr r1, [pc, #156] @ dca98 <__cxa_atexit@plt+0xd1270> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - str r7, [r8, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #128] @ dca9c <__cxa_atexit@plt+0xd1274> │ │ │ │ - add sl, r8, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #120] @ dcaa0 <__cxa_atexit@plt+0xd1278> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - stm sl, {r1, r2, r7} │ │ │ │ - str r0, [r8, #20] │ │ │ │ - str r9, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str r3, [r8, #32] │ │ │ │ - str lr, [r8, #36] @ 0x24 │ │ │ │ - sub r7, r6, #2 │ │ │ │ - sub r8, r6, #14 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #84] @ dcaa8 <__cxa_atexit@plt+0xd1280> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8, #4]! │ │ │ │ - mov r6, r8 │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - str r1, [r6, #20]! │ │ │ │ - ldr r7, [pc, #52] @ dcaac <__cxa_atexit@plt+0xd1284> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ dcaa4 <__cxa_atexit@plt+0xd127c> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldrheq r1, [r9], #44 @ 0x2c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e1a20 <__cxa_atexit@plt+0xd61f8> │ │ │ │ + ldr r3, [pc, #112] @ e1a50 <__cxa_atexit@plt+0xd6228> │ │ │ │ + ldr r2, [pc, #112] @ e1a54 <__cxa_atexit@plt+0xd622c> │ │ │ │ + sub r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - rsceq r9, r7, r0, lsr r6 │ │ │ │ - strhteq r9, [r7], #120 @ 0x78 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0xfffffb40 │ │ │ │ - ldrdeq r9, [r7], #92 @ 0x5c @ │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b dc9c4 <__cxa_atexit@plt+0xd119c> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc dcc44 <__cxa_atexit@plt+0xd141c> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r2, r2, r1 │ │ │ │ - cmp r2, sl │ │ │ │ - bne dcb94 <__cxa_atexit@plt+0xd136c> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ands r7, r3, r1 │ │ │ │ - add r6, r8, #60 @ 0x3c │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - beq dcbd4 <__cxa_atexit@plt+0xd13ac> │ │ │ │ - cmp r0, r6 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc dcc60 <__cxa_atexit@plt+0xd1438> │ │ │ │ - ldr r2, [pc, #372] @ dccb0 <__cxa_atexit@plt+0xd1488> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str fp, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - str r8, [r8, #56] @ 0x38 │ │ │ │ - str lr, [r8, #32] │ │ │ │ - str r8, [r8, #36] @ 0x24 │ │ │ │ - str sl, [r8, #40] @ 0x28 │ │ │ │ - str r3, [r8, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #316] @ dccb4 <__cxa_atexit@plt+0xd148c> │ │ │ │ + ands r1, r8, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq e1a30 <__cxa_atexit@plt+0xd6208> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e1a3c <__cxa_atexit@plt+0xd6214> │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r8, [r8, #6] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r7, r7, #8 │ │ │ │ + str r1, [r5], #-8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bls e19ec <__cxa_atexit@plt+0xd61c4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #48] @ e1a58 <__cxa_atexit@plt+0xd6230> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - mov fp, ip │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #48]! @ 0x30 │ │ │ │ - ldr r3, [pc, #300] @ dccb8 <__cxa_atexit@plt+0xd1490> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #264] @ dcca4 <__cxa_atexit@plt+0xd147c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - str r5, [r8, #12] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str sl, [r8, #20] │ │ │ │ - ldr r7, [pc, #228] @ dcca8 <__cxa_atexit@plt+0xd1480> │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ + ldr r7, [pc, #24] @ e1a5c <__cxa_atexit@plt+0xd6234> │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r2, #0 │ │ │ │ - cmp r0, r6 │ │ │ │ - str sl, [r5, #8] │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + sbcseq r1, r9, r8, ror #4 │ │ │ │ + rsceq r4, r7, ip, lsl sl │ │ │ │ + sbcseq r1, r9, ip, lsr #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e1ae4 <__cxa_atexit@plt+0xd62bc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + ldr r7, [pc, #144] @ e1b18 <__cxa_atexit@plt+0xd62f0> │ │ │ │ + str r3, [r5] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e1ad4 <__cxa_atexit@plt+0xd62ac> │ │ │ │ + ldr r2, [pc, #120] @ e1b1c <__cxa_atexit@plt+0xd62f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ands r1, r8, #3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ - bcc dcc7c <__cxa_atexit@plt+0xd1454> │ │ │ │ - ldr fp, [pc, #204] @ dccbc <__cxa_atexit@plt+0xd1494> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r8, #4]! │ │ │ │ - add fp, r8, #8 │ │ │ │ - stm fp, {r0, r7, lr} │ │ │ │ - str r1, [r8, #20] │ │ │ │ - str r8, [r8, #56] @ 0x38 │ │ │ │ - str r9, [r8, #32] │ │ │ │ - str r8, [r8, #36] @ 0x24 │ │ │ │ - str sl, [r8, #40] @ 0x28 │ │ │ │ - str r3, [r8, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r3, [pc, #152] @ dccc0 <__cxa_atexit@plt+0xd1498> │ │ │ │ - mov r7, r8 │ │ │ │ - mov fp, ip │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #48]! @ 0x30 │ │ │ │ - ldr r3, [pc, #136] @ dccc4 <__cxa_atexit@plt+0xd149c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #24]! │ │ │ │ - bx r2 │ │ │ │ - ldr r3, [pc, #96] @ dccac <__cxa_atexit@plt+0xd1484> │ │ │ │ - mov fp, ip │ │ │ │ - mov r2, #24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r3, [pc, #52] @ dcc9c <__cxa_atexit@plt+0xd1474> │ │ │ │ - mov fp, ip │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #28] @ dcca0 <__cxa_atexit@plt+0xd1478> │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + beq e1af8 <__cxa_atexit@plt+0xd62d0> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e1b08 <__cxa_atexit@plt+0xd62e0> │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r8, [r8, #6] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + sub r3, r3, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + bls e1aa4 <__cxa_atexit@plt+0xd627c> │ │ │ │ + ldr r7, [pc, #68] @ e1b20 <__cxa_atexit@plt+0xd62f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, #0 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - rsceq r9, r7, r8, lsl #9 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffff2ec │ │ │ │ - strhteq r9, [r7], #64 @ 0x40 │ │ │ │ - @ instruction: 0xfffff340 │ │ │ │ - @ instruction: 0xfffff4a8 │ │ │ │ - rsceq r9, r7, r0, lsl #8 │ │ │ │ - @ instruction: 0xfffff500 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ e1b24 <__cxa_atexit@plt+0xd62fc> │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b dcac8 <__cxa_atexit@plt+0xd12a0> │ │ │ │ - andeq r0, r0, r8, lsr #26 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc dcd6c <__cxa_atexit@plt+0xd1544> │ │ │ │ - ldr r8, [pc, #124] @ dcd84 <__cxa_atexit@plt+0xd155c> │ │ │ │ - ldr lr, [pc, #124] @ dcd88 <__cxa_atexit@plt+0xd1560> │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r8, r3, #8 │ │ │ │ - ldmib r5, {r9, ip} │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - stm r8, {r0, r7, ip} │ │ │ │ - mov r8, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r8, #24]! │ │ │ │ - ldr r7, [pc, #48] @ dcd8c <__cxa_atexit@plt+0xd1564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [r3, #48]! @ 0x30 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ dcd90 <__cxa_atexit@plt+0xd1568> │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e1b28 <__cxa_atexit@plt+0xd6300> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + ldrheq r1, [r9], #20 │ │ │ │ + rsceq r4, r7, r4, ror r9 │ │ │ │ + rsceq r4, r7, r4, asr r9 │ │ │ │ + sbcseq r0, r9, r8, lsl pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ e1b9c <__cxa_atexit@plt+0xd6374> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - @ instruction: 0xfffff404 │ │ │ │ - ldrdeq r9, [r7], #36 @ 0x24 @ │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - andeq r0, r0, r8, lsr #26 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq e1b80 <__cxa_atexit@plt+0xd6358> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + adds r7, r2, r1 │ │ │ │ + bmi e1b88 <__cxa_atexit@plt+0xd6360> │ │ │ │ + ldr r0, [pc, #48] @ e1ba4 <__cxa_atexit@plt+0xd637c> │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e1ba0 <__cxa_atexit@plt+0xd6378> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq r4, r7, r8, asr #17 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + smullseq r0, r9, ip, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + adds r7, r1, r2 │ │ │ │ + bmi e1be4 <__cxa_atexit@plt+0xd63bc> │ │ │ │ + ldr r0, [pc, #36] @ e1bf8 <__cxa_atexit@plt+0xd63d0> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + b ce8c0c <__cxa_atexit@plt+0xcdd3e4> │ │ │ │ + ldr r7, [pc, #16] @ e1bfc <__cxa_atexit@plt+0xd63d4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r4, r7, ip, ror #16 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc dce24 <__cxa_atexit@plt+0xd15fc> │ │ │ │ - ldr r8, [pc, #128] @ dce3c <__cxa_atexit@plt+0xd1614> │ │ │ │ - ldr lr, [pc, #128] @ dce40 <__cxa_atexit@plt+0xd1618> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - mov r8, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r8, #24]! │ │ │ │ - ldr r7, [pc, #48] @ dce44 <__cxa_atexit@plt+0xd161c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e1c80 <__cxa_atexit@plt+0xd6458> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add sl, r7, #8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + add r1, r3, #8 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + bl acf4 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + add r0, r9, sl │ │ │ │ + add r1, fp, #8 │ │ │ │ + bl acf4 │ │ │ │ + ldr r7, [pc, #40] @ e1c8c <__cxa_atexit@plt+0xd6464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [r3, #48]! @ 0x30 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ dce48 <__cxa_atexit@plt+0xd1620> │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff06c │ │ │ │ - @ instruction: 0xfffff0e8 │ │ │ │ - rsceq r9, r7, ip, lsl r2 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r4, r7, r4, lsl #14 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dced0 <__cxa_atexit@plt+0xd16a8> │ │ │ │ - ldr r7, [pc, #116] @ dcee0 <__cxa_atexit@plt+0xd16b8> │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e1cf8 <__cxa_atexit@plt+0xd64d0> │ │ │ │ + ldr r7, [pc, #88] @ e1d0c <__cxa_atexit@plt+0xd64e4> │ │ │ │ tst r9, #3 │ │ │ │ - str sl, [r3, #-4]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq dceb4 <__cxa_atexit@plt+0xd168c> │ │ │ │ - ldr r1, [pc, #92] @ dcee4 <__cxa_atexit@plt+0xd16bc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - beq dcec4 <__cxa_atexit@plt+0xd169c> │ │ │ │ - ldr r2, [pc, #68] @ dcee8 <__cxa_atexit@plt+0xd16c0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b dc88c <__cxa_atexit@plt+0xd1064> │ │ │ │ + stmdb r3, {r7, sl} │ │ │ │ + beq e1cec <__cxa_atexit@plt+0xd64c4> │ │ │ │ + ldr r7, [pc, #72] @ e1d10 <__cxa_atexit@plt+0xd64e8> │ │ │ │ + ldr r3, [pc, #72] @ e1d14 <__cxa_atexit@plt+0xd64ec> │ │ │ │ + mov r8, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldrb r3, [r9, #3] │ │ │ │ + mov r9, r3 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ dceec <__cxa_atexit@plt+0xd16c4> │ │ │ │ + ldr r7, [pc, #24] @ e1d18 <__cxa_atexit@plt+0xd64f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - sbcseq r4, r9, r0, ror #30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ dcf40 <__cxa_atexit@plt+0xd1718> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq dcf34 <__cxa_atexit@plt+0xd170c> │ │ │ │ - ldr r2, [pc, #40] @ dcf44 <__cxa_atexit@plt+0xd171c> │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b dc88c <__cxa_atexit@plt+0xd1064> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq r4, r7, ip, lsr #6 │ │ │ │ + ldrheq r0, [r9], #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ dcf70 <__cxa_atexit@plt+0xd1748> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ e1d48 <__cxa_atexit@plt+0xd6520> │ │ │ │ + ldr r2, [pc, #28] @ e1d4c <__cxa_atexit@plt+0xd6524> │ │ │ │ + mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b dc88c <__cxa_atexit@plt+0xd1064> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dcfa8 <__cxa_atexit@plt+0xd1780> │ │ │ │ - ldr r2, [pc, #40] @ dcfc0 <__cxa_atexit@plt+0xd1798> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ dcfc4 <__cxa_atexit@plt+0xd179c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ - rsceq r9, r7, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ + add sl, r2, #1 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r4, r7, r8, asr #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dd06c <__cxa_atexit@plt+0xd1844> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r8, [pc, #352] @ dd14c <__cxa_atexit@plt+0xd1924> │ │ │ │ - ldr ip, [pc, #352] @ dd150 <__cxa_atexit@plt+0xd1928> │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add ip, pc, ip │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq dd08c <__cxa_atexit@plt+0xd1864> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq dd07c <__cxa_atexit@plt+0xd1854> │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, r9 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne dd0e4 <__cxa_atexit@plt+0xd18bc> │ │ │ │ - ldr lr, [sl, #3] │ │ │ │ - ldr sl, [sl, #7] │ │ │ │ - tst r0, r9 │ │ │ │ - mov r2, ip │ │ │ │ - mov r3, lr │ │ │ │ - moveq r2, r8 │ │ │ │ - moveq r3, sl │ │ │ │ - moveq sl, lr │ │ │ │ - sub r7, r7, #16 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls dcff8 <__cxa_atexit@plt+0xd17d0> │ │ │ │ - ldr r8, [sp] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #224] @ dd154 <__cxa_atexit@plt+0xd192c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e1dcc <__cxa_atexit@plt+0xd65a4> │ │ │ │ + ldr r7, [pc, #84] @ e1de0 <__cxa_atexit@plt+0xd65b8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq e1dc0 <__cxa_atexit@plt+0xd6598> │ │ │ │ + ldr r7, [pc, #68] @ e1de4 <__cxa_atexit@plt+0xd65bc> │ │ │ │ + ldr r3, [pc, #68] @ e1de8 <__cxa_atexit@plt+0xd65c0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrb r9, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #228] @ dd168 <__cxa_atexit@plt+0xd1940> │ │ │ │ + ldr r7, [pc, #24] @ e1dec <__cxa_atexit@plt+0xd65c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - b dd0f8 <__cxa_atexit@plt+0xd18d0> │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #8 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - cmp r3, r0 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - bcc dd12c <__cxa_atexit@plt+0xd1904> │ │ │ │ - ldr r3, [sl, #6] │ │ │ │ - cmp r9, r3 │ │ │ │ - bne dd10c <__cxa_atexit@plt+0xd18e4> │ │ │ │ - ldr r3, [pc, #160] @ dd15c <__cxa_atexit@plt+0xd1934> │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r2, [pc, #156] @ dd160 <__cxa_atexit@plt+0xd1938> │ │ │ │ - sub r8, r0, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq r4, r7, r8, asr r2 │ │ │ │ + sbcseq r0, r9, r4, ror #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ e1e1c <__cxa_atexit@plt+0xd65f4> │ │ │ │ + ldr r2, [pc, #28] @ e1e20 <__cxa_atexit@plt+0xd65f8> │ │ │ │ + mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [sl, #2] │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r6, r0 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r7, [pc, #108] @ dd158 <__cxa_atexit@plt+0xd1930> │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #108] @ dd16c <__cxa_atexit@plt+0xd1944> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #92] @ dd170 <__cxa_atexit@plt+0xd1948> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #80] @ dd174 <__cxa_atexit@plt+0xd194c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r6, [pc, #48] @ dd164 <__cxa_atexit@plt+0xd193c> │ │ │ │ - mov r7, sl │ │ │ │ - mov r3, #8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - mov r6, r0 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, asr r8 │ │ │ │ - andeq r0, r0, r8, asr #17 │ │ │ │ - sbcseq r4, r9, r8, asr #27 │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - rsceq r8, r7, r4, lsl #31 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq r8, r7, r4, asr pc │ │ │ │ - andeq r0, r0, r8, lsl r2 │ │ │ │ - rsceq r8, r7, r0, lsr pc │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + add sl, r2, #1 │ │ │ │ + b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + strdeq r4, [r7], #20 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dd1c4 <__cxa_atexit@plt+0xd199c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc dd1d8 <__cxa_atexit@plt+0xd19b0> │ │ │ │ - ldr r2, [pc, #72] @ dd1ec <__cxa_atexit@plt+0xd19c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #16] @ e1e60 <__cxa_atexit@plt+0xd6638> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + sbcseq r0, r9, r8, ror #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 4f3a8c <__cxa_atexit@plt+0x4e8264> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 4f3a8c <__cxa_atexit@plt+0x4e8264> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble e1f2c <__cxa_atexit@plt+0xd6704> │ │ │ │ + cmp r8, r9 │ │ │ │ + beq e1f5c <__cxa_atexit@plt+0xd6734> │ │ │ │ + add r0, r8, #8 │ │ │ │ + add r1, r9, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ad18 │ │ │ │ + cmn r0, #1 │ │ │ │ + bgt e1f5c <__cxa_atexit@plt+0xd6734> │ │ │ │ + ldr r7, [pc, #80] @ e1f70 <__cxa_atexit@plt+0xd6748> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ e1f74 <__cxa_atexit@plt+0xd674c> │ │ │ │ + cmp r8, r9 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + beq e1f54 <__cxa_atexit@plt+0xd672c> │ │ │ │ + add r0, r8, #8 │ │ │ │ + add r1, r9, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #1 │ │ │ │ + bge e1f5c <__cxa_atexit@plt+0xd6734> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e1f78 <__cxa_atexit@plt+0xd6750> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, r7, ip, lsl #2 │ │ │ │ + strdeq r4, [r7], #4 @ │ │ │ │ + rsceq r4, r7, r4, asr #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e1fc0 <__cxa_atexit@plt+0xd6798> │ │ │ │ + ldr r7, [pc, #52] @ e1fd4 <__cxa_atexit@plt+0xd67ac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq e1fb4 <__cxa_atexit@plt+0xd678c> │ │ │ │ + mov r7, r8 │ │ │ │ + b e1fe4 <__cxa_atexit@plt+0xd67bc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e1fd8 <__cxa_atexit@plt+0xd67b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r0, r9, r8, asr #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #168] @ e2094 <__cxa_atexit@plt+0xd686c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq e2048 <__cxa_atexit@plt+0xd6820> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r7, [r1, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble e2050 <__cxa_atexit@plt+0xd6828> │ │ │ │ + cmp r3, r1 │ │ │ │ + beq e2080 <__cxa_atexit@plt+0xd6858> │ │ │ │ + add r0, r3, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl e2080 <__cxa_atexit@plt+0xd6858> │ │ │ │ + ldr r7, [pc, #92] @ e2098 <__cxa_atexit@plt+0xd6870> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ dd1e8 <__cxa_atexit@plt+0xd19c0> │ │ │ │ + ldr r7, [pc, #72] @ e20a0 <__cxa_atexit@plt+0xd6878> │ │ │ │ + cmp r3, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + beq e2078 <__cxa_atexit@plt+0xd6850> │ │ │ │ + add r0, r3, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bgt e2080 <__cxa_atexit@plt+0xd6858> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r7, ip, lsl r0 │ │ │ │ - rsceq r9, r7, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r7, [pc, #20] @ e209c <__cxa_atexit@plt+0xd6874> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + strdeq r3, [r7], #240 @ 0xf0 @ │ │ │ │ + rsceq r3, r7, r0, lsr #31 │ │ │ │ + ldrdeq r3, [r7], #240 @ 0xf0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc dd280 <__cxa_atexit@plt+0xd1a58> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r2, [r1, #8]! │ │ │ │ - ldr lr, [r1, #-4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne dd25c <__cxa_atexit@plt+0xd1a34> │ │ │ │ - ldr r2, [pc, #112] @ dd29c <__cxa_atexit@plt+0xd1a74> │ │ │ │ - ldr r8, [pc, #112] @ dd2a0 <__cxa_atexit@plt+0xd1a78> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble e20f8 <__cxa_atexit@plt+0xd68d0> │ │ │ │ + cmp r1, r3 │ │ │ │ + beq e2128 <__cxa_atexit@plt+0xd6900> │ │ │ │ + add r0, r1, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl e2128 <__cxa_atexit@plt+0xd6900> │ │ │ │ + ldr r7, [pc, #80] @ e213c <__cxa_atexit@plt+0xd6914> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ e2144 <__cxa_atexit@plt+0xd691c> │ │ │ │ + cmp r1, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + beq e2120 <__cxa_atexit@plt+0xd68f8> │ │ │ │ + add r0, r1, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bgt e2128 <__cxa_atexit@plt+0xd6900> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e2140 <__cxa_atexit@plt+0xd6918> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r7, r0, asr #30 │ │ │ │ + strdeq r3, [r7], #232 @ 0xe8 @ │ │ │ │ + rsceq r3, r7, r8, lsr #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble e2198 <__cxa_atexit@plt+0xd6970> │ │ │ │ + cmp r8, r9 │ │ │ │ + beq e21c8 <__cxa_atexit@plt+0xd69a0> │ │ │ │ + add r0, r8, #8 │ │ │ │ + add r1, r9, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ad18 │ │ │ │ + cmn r0, #1 │ │ │ │ + bgt e21c8 <__cxa_atexit@plt+0xd69a0> │ │ │ │ + ldr r7, [pc, #80] @ e21dc <__cxa_atexit@plt+0xd69b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ e21e0 <__cxa_atexit@plt+0xd69b8> │ │ │ │ + cmp r8, r9 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + beq e21c0 <__cxa_atexit@plt+0xd6998> │ │ │ │ + add r0, r8, #8 │ │ │ │ + add r1, r9, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #1 │ │ │ │ + bge e21c8 <__cxa_atexit@plt+0xd69a0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e21e4 <__cxa_atexit@plt+0xd69bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + smlaleq r3, r7, ip, lr │ │ │ │ + rsceq r3, r7, r4, lsl #29 │ │ │ │ + rsceq r3, r7, ip, asr lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e222c <__cxa_atexit@plt+0xd6a04> │ │ │ │ + ldr r7, [pc, #52] @ e2240 <__cxa_atexit@plt+0xd6a18> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq e2220 <__cxa_atexit@plt+0xd69f8> │ │ │ │ + mov r7, r8 │ │ │ │ + b e2250 <__cxa_atexit@plt+0xd6a28> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e2244 <__cxa_atexit@plt+0xd6a1c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r0, r9, r4, ror #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #168] @ e2300 <__cxa_atexit@plt+0xd6ad8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #68] @ dd2a8 <__cxa_atexit@plt+0xd1a80> │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [pc, #52] @ dd2ac <__cxa_atexit@plt+0xd1a84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r6, [pc, #28] @ dd2a4 <__cxa_atexit@plt+0xd1a7c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r8, r7, ip, lsl lr │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r8, [r7], #220 @ 0xdc @ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq e22b4 <__cxa_atexit@plt+0xd6a8c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r7, [r1, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble e22bc <__cxa_atexit@plt+0xd6a94> │ │ │ │ + cmp r3, r1 │ │ │ │ + beq e22ec <__cxa_atexit@plt+0xd6ac4> │ │ │ │ + add r0, r3, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl e22ec <__cxa_atexit@plt+0xd6ac4> │ │ │ │ + ldr r7, [pc, #92] @ e2304 <__cxa_atexit@plt+0xd6adc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ e230c <__cxa_atexit@plt+0xd6ae4> │ │ │ │ + cmp r3, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + beq e22e4 <__cxa_atexit@plt+0xd6abc> │ │ │ │ + add r0, r3, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bgt e22ec <__cxa_atexit@plt+0xd6ac4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e2308 <__cxa_atexit@plt+0xd6ae0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r3, r7, r0, lsl #27 │ │ │ │ + rsceq r3, r7, r8, lsr sp │ │ │ │ + rsceq r3, r7, r0, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dd2fc <__cxa_atexit@plt+0xd1ad4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble e2364 <__cxa_atexit@plt+0xd6b3c> │ │ │ │ + cmp r1, r3 │ │ │ │ + beq e2394 <__cxa_atexit@plt+0xd6b6c> │ │ │ │ + add r0, r1, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl e2394 <__cxa_atexit@plt+0xd6b6c> │ │ │ │ + ldr r7, [pc, #80] @ e23a8 <__cxa_atexit@plt+0xd6b80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ e23b0 <__cxa_atexit@plt+0xd6b88> │ │ │ │ + cmp r1, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + beq e238c <__cxa_atexit@plt+0xd6b64> │ │ │ │ + add r0, r1, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bgt e2394 <__cxa_atexit@plt+0xd6b6c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e23ac <__cxa_atexit@plt+0xd6b84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r3, [r7], #192 @ 0xc0 @ │ │ │ │ + smlaleq r3, r7, r0, ip │ │ │ │ + strhteq r3, [r7], #200 @ 0xc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e23f8 <__cxa_atexit@plt+0xd6bd0> │ │ │ │ + ldr r7, [pc, #64] @ e2418 <__cxa_atexit@plt+0xd6bf0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq e23ec <__cxa_atexit@plt+0xd6bc4> │ │ │ │ + mov r7, r9 │ │ │ │ + b e1fe4 <__cxa_atexit@plt+0xd67bc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e241c <__cxa_atexit@plt+0xd6bf4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + sbcseq r0, r9, r8, lsl #19 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble e2464 <__cxa_atexit@plt+0xd6c3c> │ │ │ │ + cmp r8, r7 │ │ │ │ + beq e2488 <__cxa_atexit@plt+0xd6c60> │ │ │ │ + add r0, r8, #8 │ │ │ │ + add r1, r7, #8 │ │ │ │ + mov r2, r3 │ │ │ │ + bl ad18 │ │ │ │ + cmn r0, #1 │ │ │ │ + ble e2480 <__cxa_atexit@plt+0xd6c58> │ │ │ │ + b e2488 <__cxa_atexit@plt+0xd6c60> │ │ │ │ + cmp r8, r7 │ │ │ │ + beq e2480 <__cxa_atexit@plt+0xd6c58> │ │ │ │ + add r0, r8, #8 │ │ │ │ + add r1, r7, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #1 │ │ │ │ + bge e2488 <__cxa_atexit@plt+0xd6c60> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e2500 <__cxa_atexit@plt+0xd6cd8> │ │ │ │ + ldr r7, [pc, #92] @ e2514 <__cxa_atexit@plt+0xd6cec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq e24e8 <__cxa_atexit@plt+0xd6cc0> │ │ │ │ + ldr r7, [pc, #76] @ e2518 <__cxa_atexit@plt+0xd6cf0> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq e24f4 <__cxa_atexit@plt+0xd6ccc> │ │ │ │ + mov r7, r9 │ │ │ │ + b e2560 <__cxa_atexit@plt+0xd6d38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e251c <__cxa_atexit@plt+0xd6cf4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + smullseq r0, r9, ip, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ e2554 <__cxa_atexit@plt+0xd6d2c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq e254c <__cxa_atexit@plt+0xd6d24> │ │ │ │ + b e2560 <__cxa_atexit@plt+0xd6d38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r9, [r8, #4]! │ │ │ │ + ldr r1, [pc, #152] @ e260c <__cxa_atexit@plt+0xd6de4> │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r8] │ │ │ │ + cmp r2, r3 │ │ │ │ + ble e25b0 <__cxa_atexit@plt+0xd6d88> │ │ │ │ + cmp r9, r7 │ │ │ │ + beq e25a8 <__cxa_atexit@plt+0xd6d80> │ │ │ │ + add r0, r9, #8 │ │ │ │ + add r1, r7, #8 │ │ │ │ + mov r2, r3 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi e25cc <__cxa_atexit@plt+0xd6da4> │ │ │ │ + mov r7, r9 │ │ │ │ + b e25cc <__cxa_atexit@plt+0xd6da4> │ │ │ │ + cmp r9, r7 │ │ │ │ + beq e25a8 <__cxa_atexit@plt+0xd6d80> │ │ │ │ + add r0, r9, #8 │ │ │ │ + add r1, r7, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + movgt r7, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc dd310 <__cxa_atexit@plt+0xd1ae8> │ │ │ │ - ldr r2, [pc, #72] @ dd324 <__cxa_atexit@plt+0xd1afc> │ │ │ │ + bcc e25f8 <__cxa_atexit@plt+0xd6dd0> │ │ │ │ + ldr r2, [pc, #44] @ e2610 <__cxa_atexit@plt+0xd6de8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ dd320 <__cxa_atexit@plt+0xd1af8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r7, r4, ror #29 │ │ │ │ - rsceq r8, r7, r4, lsl #30 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsceq r3, r7, r4, lsl #27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne dd3c8 <__cxa_atexit@plt+0xd1ba0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r7, r7, r1 │ │ │ │ - clz r2, r7 │ │ │ │ - add r6, r6, #32 │ │ │ │ - ands r7, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - ldr r0, [r3, #2] │ │ │ │ - sub r8, r5, #4 │ │ │ │ - beq dd3d4 <__cxa_atexit@plt+0xd1bac> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r3, r6 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - bcc dd438 <__cxa_atexit@plt+0xd1c10> │ │ │ │ - ldr r8, [pc, #228] @ dd474 <__cxa_atexit@plt+0xd1c4c> │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - and r3, r3, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #212] @ dd478 <__cxa_atexit@plt+0xd1c50> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str sl, [lr, #24] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r9, [lr, #4] │ │ │ │ - add r9, lr, #8 │ │ │ │ - stm r9, {r0, r1, r8} │ │ │ │ - str r7, [lr, #20] │ │ │ │ - b dd428 <__cxa_atexit@plt+0xd1c00> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e2648 <__cxa_atexit@plt+0xd6e20> │ │ │ │ + ldr r2, [pc, #28] @ e2654 <__cxa_atexit@plt+0xd6e2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - cmp r3, r6 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - bcc dd454 <__cxa_atexit@plt+0xd1c2c> │ │ │ │ - ldr r8, [pc, #136] @ dd480 <__cxa_atexit@plt+0xd1c58> │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #120] @ dd484 <__cxa_atexit@plt+0xd1c5c> │ │ │ │ - and r3, r3, r1 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r9, [lr, #4] │ │ │ │ - add r9, lr, #8 │ │ │ │ - stm r9, {r0, r1, r8, sl} │ │ │ │ - str r7, [lr, #24] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r3, [lr, #28] │ │ │ │ - str r2, [lr, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r5, [pc, #60] @ dd47c <__cxa_atexit@plt+0xd1c54> │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ dd488 <__cxa_atexit@plt+0xd1c60> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r3, r7, r0, lsr sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r7, [r8, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble e26a8 <__cxa_atexit@plt+0xd6e80> │ │ │ │ + cmp r9, r8 │ │ │ │ + beq e26d8 <__cxa_atexit@plt+0xd6eb0> │ │ │ │ + add r0, r9, #8 │ │ │ │ + add r1, r8, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ad18 │ │ │ │ + cmn r0, #1 │ │ │ │ + bgt e26d8 <__cxa_atexit@plt+0xd6eb0> │ │ │ │ + ldr r7, [pc, #80] @ e26ec <__cxa_atexit@plt+0xd6ec4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ e26f0 <__cxa_atexit@plt+0xd6ec8> │ │ │ │ + cmp r9, r8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + beq e26d0 <__cxa_atexit@plt+0xd6ea8> │ │ │ │ + add r0, r9, #8 │ │ │ │ + add r1, r8, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #1 │ │ │ │ + bge e26d8 <__cxa_atexit@plt+0xd6eb0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e26f4 <__cxa_atexit@plt+0xd6ecc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r7, ip, lsl #19 │ │ │ │ + rsceq r3, r7, r4, ror r9 │ │ │ │ + rsceq r3, r7, ip, asr #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e273c <__cxa_atexit@plt+0xd6f14> │ │ │ │ + ldr r7, [pc, #52] @ e2750 <__cxa_atexit@plt+0xd6f28> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r7, r0, asr lr │ │ │ │ - rsceq r8, r7, r8, lsr lr │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq r8, r7, r8, ror #27 │ │ │ │ - ldrdeq r8, [r7], #208 @ 0xd0 @ │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq e2730 <__cxa_atexit@plt+0xd6f08> │ │ │ │ + mov r7, r8 │ │ │ │ + b e2760 <__cxa_atexit@plt+0xd6f38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e2754 <__cxa_atexit@plt+0xd6f2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r0, r9, r8, ror #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc dd4f8 <__cxa_atexit@plt+0xd1cd0> │ │ │ │ - ldr r8, [pc, #92] @ dd510 <__cxa_atexit@plt+0xd1ce8> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #84] @ dd514 <__cxa_atexit@plt+0xd1cec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2, r7, r9} │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - add r8, r3, #8 │ │ │ │ - and r0, r0, r7 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dd518 <__cxa_atexit@plt+0xd1cf0> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #172] @ e2814 <__cxa_atexit@plt+0xd6fec> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r7, r8, lsr #26 │ │ │ │ - rsceq r8, r7, ip, lsr #26 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq e27c4 <__cxa_atexit@plt+0xd6f9c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + cmp r3, r2 │ │ │ │ + ble e27cc <__cxa_atexit@plt+0xd6fa4> │ │ │ │ + cmp r0, r1 │ │ │ │ + beq e2800 <__cxa_atexit@plt+0xd6fd8> │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl e2800 <__cxa_atexit@plt+0xd6fd8> │ │ │ │ + ldr r7, [pc, #96] @ e2818 <__cxa_atexit@plt+0xd6ff0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ e2820 <__cxa_atexit@plt+0xd6ff8> │ │ │ │ + cmp r0, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + beq e27f8 <__cxa_atexit@plt+0xd6fd0> │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + mov r2, r3 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bgt e2800 <__cxa_atexit@plt+0xd6fd8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e281c <__cxa_atexit@plt+0xd6ff4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq r3, r7, r0, ror r8 │ │ │ │ + rsceq r3, r7, r4, lsr #16 │ │ │ │ + rsceq r3, r7, r0, asr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc dd588 <__cxa_atexit@plt+0xd1d60> │ │ │ │ - ldr r8, [pc, #92] @ dd5a0 <__cxa_atexit@plt+0xd1d78> │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #84] @ dd5a4 <__cxa_atexit@plt+0xd1d7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2, r7, sl} │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - add r8, r3, #8 │ │ │ │ - and r0, r0, r7 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dd5a8 <__cxa_atexit@plt+0xd1d80> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble e2878 <__cxa_atexit@plt+0xd7050> │ │ │ │ + cmp r1, r3 │ │ │ │ + beq e28a8 <__cxa_atexit@plt+0xd7080> │ │ │ │ + add r0, r1, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl e28a8 <__cxa_atexit@plt+0xd7080> │ │ │ │ + ldr r7, [pc, #80] @ e28bc <__cxa_atexit@plt+0xd7094> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ e28c4 <__cxa_atexit@plt+0xd709c> │ │ │ │ + cmp r1, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + beq e28a0 <__cxa_atexit@plt+0xd7078> │ │ │ │ + add r0, r1, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bgt e28a8 <__cxa_atexit@plt+0xd7080> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e28c0 <__cxa_atexit@plt+0xd7098> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + strhteq r3, [r7], #124 @ 0x7c │ │ │ │ + rsceq r3, r7, ip, ror r7 │ │ │ │ + rsceq r3, r7, r4, lsr #15 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble e290c <__cxa_atexit@plt+0xd70e4> │ │ │ │ + cmp r7, r9 │ │ │ │ + beq e2930 <__cxa_atexit@plt+0xd7108> │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r9, #8 │ │ │ │ + mov r2, r3 │ │ │ │ + bl ad18 │ │ │ │ + cmn r0, #1 │ │ │ │ + ble e2928 <__cxa_atexit@plt+0xd7100> │ │ │ │ + b e2930 <__cxa_atexit@plt+0xd7108> │ │ │ │ + cmp r7, r9 │ │ │ │ + beq e2928 <__cxa_atexit@plt+0xd7100> │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r9, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #1 │ │ │ │ + bge e2930 <__cxa_atexit@plt+0xd7108> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e29a8 <__cxa_atexit@plt+0xd7180> │ │ │ │ + ldr r7, [pc, #92] @ e29bc <__cxa_atexit@plt+0xd7194> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq e2990 <__cxa_atexit@plt+0xd7168> │ │ │ │ + ldr r7, [pc, #76] @ e29c0 <__cxa_atexit@plt+0xd7198> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq e299c <__cxa_atexit@plt+0xd7174> │ │ │ │ + mov r7, r9 │ │ │ │ + b e2a08 <__cxa_atexit@plt+0xd71e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e29c4 <__cxa_atexit@plt+0xd719c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + sbcseq r0, r9, r4, lsl #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ e29fc <__cxa_atexit@plt+0xd71d4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r8, r7, r8, ip │ │ │ │ - smlaleq r8, r7, ip, ip │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq e29f4 <__cxa_atexit@plt+0xd71cc> │ │ │ │ + b e2a08 <__cxa_atexit@plt+0xd71e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne dd64c <__cxa_atexit@plt+0xd1e24> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r7, r7, r1 │ │ │ │ - clz r2, r7 │ │ │ │ - add r6, r6, #32 │ │ │ │ - ands r7, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - ldr r0, [r3, #2] │ │ │ │ - sub r8, r5, #4 │ │ │ │ - beq dd65c <__cxa_atexit@plt+0xd1e34> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - cmp r3, r6 │ │ │ │ - str r2, [r5] │ │ │ │ - bcc dd6c0 <__cxa_atexit@plt+0xd1e98> │ │ │ │ - ldr r8, [pc, #232] @ dd6fc <__cxa_atexit@plt+0xd1ed4> │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - and r3, r3, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #216] @ dd700 <__cxa_atexit@plt+0xd1ed8> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str sl, [lr, #24] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r9, [lr, #4] │ │ │ │ - add r9, lr, #8 │ │ │ │ - stm r9, {r0, r1, r8} │ │ │ │ - str r7, [lr, #20] │ │ │ │ - b dd6b0 <__cxa_atexit@plt+0xd1e88> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr r7, [r8, #4]! │ │ │ │ + ldr r1, [pc, #152] @ e2ab8 <__cxa_atexit@plt+0xd7290> │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r8] │ │ │ │ + cmp r2, r3 │ │ │ │ + ble e2a5c <__cxa_atexit@plt+0xd7234> │ │ │ │ + cmp r7, r9 │ │ │ │ + beq e2a54 <__cxa_atexit@plt+0xd722c> │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r9, #8 │ │ │ │ + mov r2, r3 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi e2a78 <__cxa_atexit@plt+0xd7250> │ │ │ │ + mov r7, r9 │ │ │ │ + b e2a78 <__cxa_atexit@plt+0xd7250> │ │ │ │ + cmp r7, r9 │ │ │ │ + beq e2a78 <__cxa_atexit@plt+0xd7250> │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r9, #8 │ │ │ │ + bl ad18 │ │ │ │ + cmp r0, #0 │ │ │ │ + movgt r7, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e2aa4 <__cxa_atexit@plt+0xd727c> │ │ │ │ + ldr r2, [pc, #44] @ e2abc <__cxa_atexit@plt+0xd7294> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, #0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - bcc dd6dc <__cxa_atexit@plt+0xd1eb4> │ │ │ │ - ldr r8, [pc, #136] @ dd708 <__cxa_atexit@plt+0xd1ee0> │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #120] @ dd70c <__cxa_atexit@plt+0xd1ee4> │ │ │ │ - and r3, r3, r1 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r9, [lr, #4] │ │ │ │ - add r9, lr, #8 │ │ │ │ - stm r9, {r0, r1, r8, sl} │ │ │ │ - str r7, [lr, #24] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r3, [lr, #28] │ │ │ │ - str r2, [lr, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r5, [pc, #60] @ dd704 <__cxa_atexit@plt+0xd1edc> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ dd710 <__cxa_atexit@plt+0xd1ee8> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r7, ip, asr #23 │ │ │ │ - strhteq r8, [r7], #180 @ 0xb4 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r8, r7, r0, ror #22 │ │ │ │ - rsceq r8, r7, r8, asr #22 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrdeq r3, [r7], #136 @ 0x88 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc dd788 <__cxa_atexit@plt+0xd1f60> │ │ │ │ - ldr r8, [pc, #100] @ dd7a0 <__cxa_atexit@plt+0xd1f78> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #92] @ dd7a4 <__cxa_atexit@plt+0xd1f7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - stm r8, {r0, r2, lr} │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dd7a8 <__cxa_atexit@plt+0xd1f80> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc e2af4 <__cxa_atexit@plt+0xd72cc> │ │ │ │ + ldr r2, [pc, #28] @ e2b00 <__cxa_atexit@plt+0xd72d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r3, r7, r4, lsl #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2b54 <__cxa_atexit@plt+0xd732c> │ │ │ │ + ldr r3, [pc, #64] @ e2b64 <__cxa_atexit@plt+0xd733c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r7, r0, lsr #21 │ │ │ │ - rsceq r8, r7, r4, lsr #21 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + str r3, [r7] │ │ │ │ + beq e2b44 <__cxa_atexit@plt+0xd731c> │ │ │ │ + ldr r7, [pc, #48] @ e2b68 <__cxa_atexit@plt+0xd7340> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e2b6c <__cxa_atexit@plt+0xd7344> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r3, r7, r0, lsl #13 │ │ │ │ + sbcseq r0, r9, r8, lsl #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc dd820 <__cxa_atexit@plt+0xd1ff8> │ │ │ │ - ldr r8, [pc, #100] @ dd838 <__cxa_atexit@plt+0xd2010> │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #92] @ dd83c <__cxa_atexit@plt+0xd2014> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - stm r8, {r0, r2, lr} │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ dd840 <__cxa_atexit@plt+0xd2018> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e2b8c <__cxa_atexit@plt+0xd7364> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r7, r8, lsr r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2be0 <__cxa_atexit@plt+0xd73b8> │ │ │ │ + ldr r3, [pc, #64] @ e2bf0 <__cxa_atexit@plt+0xd73c8> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r7, r8, lsl #20 │ │ │ │ - rsceq r8, r7, ip, lsl #20 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne dd868 <__cxa_atexit@plt+0xd2040> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e2bd0 <__cxa_atexit@plt+0xd73a8> │ │ │ │ + ldr r7, [pc, #48] @ e2bf4 <__cxa_atexit@plt+0xd73cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc dd8a8 <__cxa_atexit@plt+0xd2080> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ dd8b8 <__cxa_atexit@plt+0xd2090> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r7, r0, ror #18 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e2bf8 <__cxa_atexit@plt+0xd73d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + strdeq r3, [r7], #84 @ 0x54 @ │ │ │ │ + ldrsheq r0, [r9], #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2c78 <__cxa_atexit@plt+0xd7450> │ │ │ │ + ldr r3, [pc, #64] @ e2c88 <__cxa_atexit@plt+0xd7460> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e2c68 <__cxa_atexit@plt+0xd7440> │ │ │ │ + ldr r7, [pc, #48] @ e2c8c <__cxa_atexit@plt+0xd7464> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e2c90 <__cxa_atexit@plt+0xd7468> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r3, r7, ip, asr r5 │ │ │ │ + sbcseq r0, r9, ip, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne dd8e0 <__cxa_atexit@plt+0xd20b8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #12] @ e2cb0 <__cxa_atexit@plt+0xd7488> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc dd91c <__cxa_atexit@plt+0xd20f4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ dd92c <__cxa_atexit@plt+0xd2104> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r7, r8, ror #17 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + rsceq r3, r7, r4, lsl r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi dd99c <__cxa_atexit@plt+0xd2174> │ │ │ │ - ldr r3, [pc, #92] @ dd9ac <__cxa_atexit@plt+0xd2184> │ │ │ │ - tst r9, #3 │ │ │ │ + bhi e2d04 <__cxa_atexit@plt+0xd74dc> │ │ │ │ + ldr r3, [pc, #64] @ e2d14 <__cxa_atexit@plt+0xd74ec> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq dd97c <__cxa_atexit@plt+0xd2154> │ │ │ │ - ldr r3, [pc, #76] @ dd9b0 <__cxa_atexit@plt+0xd2188> │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - tst sl, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e2cf4 <__cxa_atexit@plt+0xd74cc> │ │ │ │ + ldr r7, [pc, #48] @ e2d18 <__cxa_atexit@plt+0xd74f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e2d1c <__cxa_atexit@plt+0xd74f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + ldrdeq r3, [r7], #64 @ 0x40 @ │ │ │ │ + sbcseq r0, r9, r0, lsr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2ddc <__cxa_atexit@plt+0xd75b4> │ │ │ │ + ldr r3, [pc, #128] @ e2dec <__cxa_atexit@plt+0xd75c4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - beq dd98c <__cxa_atexit@plt+0xd2164> │ │ │ │ - b dcfd4 <__cxa_atexit@plt+0xd17ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq e2dbc <__cxa_atexit@plt+0xd7594> │ │ │ │ + ldr r2, [pc, #112] @ e2df0 <__cxa_atexit@plt+0xd75c8> │ │ │ │ + ldrb r3, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + strb r3, [r5, #-4] │ │ │ │ + beq e2dcc <__cxa_atexit@plt+0xd75a4> │ │ │ │ + ldr r2, [pc, #88] @ e2df4 <__cxa_atexit@plt+0xd75cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #84] @ e2df8 <__cxa_atexit@plt+0xd75d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldrb r1, [r9, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r3, r1 │ │ │ │ + addhi r7, r2, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ dd9b4 <__cxa_atexit@plt+0xd218c> │ │ │ │ + ldr r7, [pc, #24] @ e2dfc <__cxa_atexit@plt+0xd75d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smullseq r4, r9, ip, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsceq r3, r7, ip, lsl #5 │ │ │ │ + rsceq r3, r7, r8, lsl #5 │ │ │ │ + smullseq r0, r9, r0, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ dd9f8 <__cxa_atexit@plt+0xd21d0> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst sl, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - beq dd9ec <__cxa_atexit@plt+0xd21c4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b dcfd4 <__cxa_atexit@plt+0xd17ac> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [pc, #72] @ e2e58 <__cxa_atexit@plt+0xd7630> │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + strb r3, [r5, #4] │ │ │ │ + beq e2e50 <__cxa_atexit@plt+0xd7628> │ │ │ │ + ldr r2, [pc, #44] @ e2e5c <__cxa_atexit@plt+0xd7634> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #40] @ e2e60 <__cxa_atexit@plt+0xd7638> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ + add r7, r1, #2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + cmp r3, r0 │ │ │ │ + addhi r7, r2, #1 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + strdeq r3, [r7], #24 @ │ │ │ │ + strdeq r3, [r7], #20 @ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b dcfd4 <__cxa_atexit@plt+0xd17ac> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dda50 <__cxa_atexit@plt+0xd2228> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ dda58 <__cxa_atexit@plt+0xd2230> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ddb30 <__cxa_atexit@plt+0xd2308> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #36] @ e2e98 <__cxa_atexit@plt+0xd7670> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldrb r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ e2e9c <__cxa_atexit@plt+0xd7674> │ │ │ │ + cmp r1, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + addhi r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strhteq r8, [r7], #88 @ 0x58 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dda90 <__cxa_atexit@plt+0xd2268> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ dda98 <__cxa_atexit@plt+0xd2270> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strhteq r3, [r7], #20 │ │ │ │ + rsceq r3, r7, r0, lsr #3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2f30 <__cxa_atexit@plt+0xd7708> │ │ │ │ + ldr r3, [pc, #128] @ e2f40 <__cxa_atexit@plt+0xd7718> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq e2f10 <__cxa_atexit@plt+0xd76e8> │ │ │ │ + ldr r2, [pc, #112] @ e2f44 <__cxa_atexit@plt+0xd771c> │ │ │ │ + ldrb r3, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + strb r3, [r5, #-4] │ │ │ │ + beq e2f20 <__cxa_atexit@plt+0xd76f8> │ │ │ │ + ldr r2, [pc, #88] @ e2f48 <__cxa_atexit@plt+0xd7720> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #84] @ e2f4c <__cxa_atexit@plt+0xd7724> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldrb r1, [r9, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + addhi r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r7, r8, ror r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ddad0 <__cxa_atexit@plt+0xd22a8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ddad8 <__cxa_atexit@plt+0xd22b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r7, r8, lsr r5 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ddb18 <__cxa_atexit@plt+0xd22f0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ ddb20 <__cxa_atexit@plt+0xd22f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ddb30 <__cxa_atexit@plt+0xd2308> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r7], #64 @ 0x40 @ │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #44 @ 0x2c │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi ddcfc <__cxa_atexit@plt+0xd24d4> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r7, [r3, #5] │ │ │ │ - and r0, sl, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ddb6c <__cxa_atexit@plt+0xd2344> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne ddb84 <__cxa_atexit@plt+0xd235c> │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [sl, #6] │ │ │ │ - cmp r1, r8 │ │ │ │ - bne ddc54 <__cxa_atexit@plt+0xd242c> │ │ │ │ - ldr r7, [r3, #13] │ │ │ │ - mov r8, sl │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr lr, [sl, #15] │ │ │ │ - ldr ip, [sl, #11] │ │ │ │ - rsb r0, lr, #0 │ │ │ │ - eor r0, lr, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, ip │ │ │ │ - bne ddc70 <__cxa_atexit@plt+0xd2448> │ │ │ │ - ldr r0, [sl, #3] │ │ │ │ - sub r2, r5, #32 │ │ │ │ - stm r2, {r3, r8, r9, ip, lr} │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [sl, #7] │ │ │ │ - ldr r2, [r3, #9] │ │ │ │ - str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ands r2, lr, r8 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - stm sp, {r2, r6} │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - beq ddc88 <__cxa_atexit@plt+0xd2460> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [sp] │ │ │ │ - cmp r2, r6 │ │ │ │ - str sl, [r5] │ │ │ │ - bcc ddd08 <__cxa_atexit@plt+0xd24e0> │ │ │ │ - ldr r1, [pc, #324] @ ddd48 <__cxa_atexit@plt+0xd2520> │ │ │ │ - ldr r2, [pc, #324] @ ddd4c <__cxa_atexit@plt+0xd2524> │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #24] @ e2f50 <__cxa_atexit@plt+0xd7728> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsceq r3, r7, ip, lsr r1 │ │ │ │ + rsceq r3, r7, r0, lsr r1 │ │ │ │ + sbcseq pc, r8, r0, asr #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ e2fac <__cxa_atexit@plt+0xd7784> │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r1, [pc, #304] @ ddd50 <__cxa_atexit@plt+0xd2528> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [sl, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r0, [sl, #32] │ │ │ │ - str r1, [sl, #40] @ 0x28 │ │ │ │ - str lr, [sl, #44] @ 0x2c │ │ │ │ - str r1, [sl, #48] @ 0x30 │ │ │ │ - str ip, [sl, #52] @ 0x34 │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r7, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r8, [sl, #20] │ │ │ │ - str r2, [sl, #24]! │ │ │ │ - b ddcec <__cxa_atexit@plt+0xd24c4> │ │ │ │ - ldr r3, [pc, #272] @ ddd6c <__cxa_atexit@plt+0xd2544> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, r8, r9} │ │ │ │ - mov r8, sl │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #240] @ ddd68 <__cxa_atexit@plt+0xd2540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, r8, r9, ip} │ │ │ │ - mov r8, sl │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - mov r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc ddd28 <__cxa_atexit@plt+0xd2500> │ │ │ │ - ldr r1, [pc, #180] @ ddd58 <__cxa_atexit@plt+0xd2530> │ │ │ │ - ldr r2, [pc, #180] @ ddd5c <__cxa_atexit@plt+0xd2534> │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r1, [pc, #160] @ ddd60 <__cxa_atexit@plt+0xd2538> │ │ │ │ + tst r7, #3 │ │ │ │ + strb r3, [r5, #4] │ │ │ │ + beq e2fa4 <__cxa_atexit@plt+0xd777c> │ │ │ │ + ldr r2, [pc, #44] @ e2fb0 <__cxa_atexit@plt+0xd7788> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #40] @ e2fb4 <__cxa_atexit@plt+0xd778c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r9, [sl, #24] │ │ │ │ - add r9, sl, #28 │ │ │ │ - stm r9, {r0, r3, r8} │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r1, [sl, #40] @ 0x28 │ │ │ │ - str lr, [sl, #44] @ 0x2c │ │ │ │ - str r1, [sl, #48] @ 0x30 │ │ │ │ - str ip, [sl, #52] @ 0x34 │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r7, [sl, #12] │ │ │ │ - str r2, [sl, #16]! │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ + add r7, r1, #1 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + cmp r3, r0 │ │ │ │ + addhi r7, r2, #2 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ ddd54 <__cxa_atexit@plt+0xd252c> │ │ │ │ - mov r5, #56 @ 0x38 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1] │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r5, r1 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #52] @ ddd64 <__cxa_atexit@plt+0xd253c> │ │ │ │ - mov r5, #56 @ 0x38 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - strdeq r8, [r7], #48 @ 0x30 @ │ │ │ │ - andeq r0, r0, r0, lsr #12 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - rsceq r8, r7, r0, asr r3 │ │ │ │ - andeq r0, r0, ip, lsr #10 │ │ │ │ - andeq r0, r0, r8, ror r3 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - mvn r1, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - tst r1, #3 │ │ │ │ - bne ddda4 <__cxa_atexit@plt+0xd257c> │ │ │ │ - add r5, r3, #20 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #12] @ dddb8 <__cxa_atexit@plt+0xd2590> │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r3, r7, r8, lsr #1 │ │ │ │ + smlaleq r3, r7, ip, r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne ddddc <__cxa_atexit@plt+0xd25b4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + ldr r3, [pc, #36] @ e2fec <__cxa_atexit@plt+0xd77c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldrb r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ e2ff0 <__cxa_atexit@plt+0xd77c8> │ │ │ │ + cmp r1, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + addhi r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - lsr r2, r0, r3 │ │ │ │ - ands r3, r1, r0, lsr r3 │ │ │ │ + rsceq r3, r7, r4, rrx │ │ │ │ + rsceq r3, r7, r8, asr #32 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3084 <__cxa_atexit@plt+0xd785c> │ │ │ │ + ldr r3, [pc, #140] @ e30a0 <__cxa_atexit@plt+0xd7878> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq e3064 <__cxa_atexit@plt+0xd783c> │ │ │ │ + ldr r2, [pc, #124] @ e30a4 <__cxa_atexit@plt+0xd787c> │ │ │ │ + ldrb r3, [r9, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ - beq dde48 <__cxa_atexit@plt+0xd2620> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc dde98 <__cxa_atexit@plt+0xd2670> │ │ │ │ - ldr r8, [pc, #172] @ dded0 <__cxa_atexit@plt+0xd26a8> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b dde88 <__cxa_atexit@plt+0xd2660> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - cmp r0, r6 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - bcc ddeb4 <__cxa_atexit@plt+0xd268c> │ │ │ │ - ldr r8, [pc, #112] @ dded8 <__cxa_atexit@plt+0xd26b0> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ dded4 <__cxa_atexit@plt+0xd26ac> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + strb r3, [r5, #-4] │ │ │ │ + beq e3074 <__cxa_atexit@plt+0xd784c> │ │ │ │ + ldr r2, [pc, #100] @ e30a8 <__cxa_atexit@plt+0xd7880> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #96] @ e30ac <__cxa_atexit@plt+0xd7884> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldrb r1, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r3, r1 │ │ │ │ + addhi r7, r2, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ e30b0 <__cxa_atexit@plt+0xd7888> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ ddedc <__cxa_atexit@plt+0xd26b4> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + rsceq r2, r7, r4, ror #31 │ │ │ │ + rsceq r2, r7, r0, ror #31 │ │ │ │ + sbcseq pc, r8, r0, ror #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3140 <__cxa_atexit@plt+0xd7918> │ │ │ │ + ldr r2, [pc, #124] @ e3150 <__cxa_atexit@plt+0xd7928> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq e3120 <__cxa_atexit@plt+0xd78f8> │ │ │ │ + ldr r2, [pc, #100] @ e3154 <__cxa_atexit@plt+0xd792c> │ │ │ │ + ldrb r3, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + strb r3, [r5, #-8] │ │ │ │ + beq e3130 <__cxa_atexit@plt+0xd7908> │ │ │ │ + ldrb r7, [r9, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r3, r7 │ │ │ │ + movls r8, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e3158 <__cxa_atexit@plt+0xd7930> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r8, [r7], #60 @ 0x3c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r8, r7, r8, ror r3 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc ddf44 <__cxa_atexit@plt+0xd271c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #80] @ ddf5c <__cxa_atexit@plt+0xd2734> │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - and r0, r0, r7 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ddf60 <__cxa_atexit@plt+0xd2738> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r8, [r7], #44 @ 0x2c @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc ddfcc <__cxa_atexit@plt+0xd27a4> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #84] @ ddfe4 <__cxa_atexit@plt+0xd27bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r1, r1, r7 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r1, r0 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ddfe8 <__cxa_atexit@plt+0xd27c0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r7, ip, asr r2 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - mvn r1, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - tst r1, #3 │ │ │ │ - bne de020 <__cxa_atexit@plt+0xd27f8> │ │ │ │ - add r5, r3, #20 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #12] @ de034 <__cxa_atexit@plt+0xd280c> │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + sbcseq pc, r8, r8, lsr sp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne de058 <__cxa_atexit@plt+0xd2830> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [pc, #68] @ e31b0 <__cxa_atexit@plt+0xd7988> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, r6 │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r2, r0, r1, lsr r3 │ │ │ │ - lsr r1, r1, r3 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - beq de0c4 <__cxa_atexit@plt+0xd289c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc de114 <__cxa_atexit@plt+0xd28ec> │ │ │ │ - ldr lr, [pc, #168] @ de148 <__cxa_atexit@plt+0xd2920> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - b de104 <__cxa_atexit@plt+0xd28dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - cmp r2, r6 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - bcc de128 <__cxa_atexit@plt+0xd2900> │ │ │ │ - ldr lr, [pc, #108] @ de150 <__cxa_atexit@plt+0xd2928> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #48] @ de14c <__cxa_atexit@plt+0xd2924> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b de138 <__cxa_atexit@plt+0xd2910> │ │ │ │ - ldr r0, [pc, #36] @ de154 <__cxa_atexit@plt+0xd292c> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r7, r0, asr #2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strdeq r8, [r7], #12 @ │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc de1bc <__cxa_atexit@plt+0xd2994> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ de1d4 <__cxa_atexit@plt+0xd29ac> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ de1d8 <__cxa_atexit@plt+0xd29b0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r7, ip, asr #32 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + strb r1, [r5] │ │ │ │ + beq e31a0 <__cxa_atexit@plt+0xd7978> │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r1, r2 │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc de240 <__cxa_atexit@plt+0xd2a18> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ de258 <__cxa_atexit@plt+0xd2a30> │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ de25c <__cxa_atexit@plt+0xd2a34> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrhi r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3264 <__cxa_atexit@plt+0xd7a3c> │ │ │ │ + ldr r3, [pc, #128] @ e3274 <__cxa_atexit@plt+0xd7a4c> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r7, r8, asr #31 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r4, r0, sl, lsl #26 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - str r7, [r2, #40]! @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc de30c <__cxa_atexit@plt+0xd2ae4> │ │ │ │ - ldr r7, [pc, #152] @ de324 <__cxa_atexit@plt+0xd2afc> │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq e3244 <__cxa_atexit@plt+0xd7a1c> │ │ │ │ + ldr r2, [pc, #112] @ e3278 <__cxa_atexit@plt+0xd7a50> │ │ │ │ + ldrb r3, [r9, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + strb r3, [r5, #-4] │ │ │ │ + beq e3254 <__cxa_atexit@plt+0xd7a2c> │ │ │ │ + ldr r2, [pc, #88] @ e327c <__cxa_atexit@plt+0xd7a54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #84] @ e3280 <__cxa_atexit@plt+0xd7a58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldrb r1, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + addhi r7, r2, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e3284 <__cxa_atexit@plt+0xd7a5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsceq r2, r7, r8, lsl #28 │ │ │ │ + strdeq r2, [r7], #220 @ 0xdc @ │ │ │ │ + sbcseq pc, r8, r8, lsl ip @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ e32e0 <__cxa_atexit@plt+0xd7ab8> │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str fp, [sp] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr fp, [pc, #96] @ de328 <__cxa_atexit@plt+0xd2b00> │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r1, [pc, #88] @ de32c <__cxa_atexit@plt+0xd2b04> │ │ │ │ - str lr, [r3, #28] │ │ │ │ - add lr, r3, #32 │ │ │ │ - stm lr, {r8, r9, fp} │ │ │ │ - add lr, r3, #44 @ 0x2c │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r1, [sl, #16]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r2, [pc, #28] @ de330 <__cxa_atexit@plt+0xd2b08> │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - rsceq r7, r7, r4, asr #26 │ │ │ │ - @ instruction: 0xfffff7f0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r4, r0, sl, lsl #26 │ │ │ │ + tst r7, #3 │ │ │ │ + strb r3, [r5, #4] │ │ │ │ + beq e32d8 <__cxa_atexit@plt+0xd7ab0> │ │ │ │ + ldr r2, [pc, #44] @ e32e4 <__cxa_atexit@plt+0xd7abc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #40] @ e32e8 <__cxa_atexit@plt+0xd7ac0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ + add r7, r1, #1 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + cmp r3, r0 │ │ │ │ + addhi r7, r2, #2 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r2, r7, r4, ror sp │ │ │ │ + rsceq r2, r7, r8, ror #26 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - str r7, [ip, #40]! @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc de3e0 <__cxa_atexit@plt+0xd2bb8> │ │ │ │ - ldr r2, [pc, #152] @ de3f8 <__cxa_atexit@plt+0xd2bd0> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ + ldr r3, [pc, #36] @ e3320 <__cxa_atexit@plt+0xd7af8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldrb r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ e3324 <__cxa_atexit@plt+0xd7afc> │ │ │ │ + cmp r1, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + addhi r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, r7, r0, lsr sp │ │ │ │ + rsceq r2, r7, r4, lsl sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e33b4 <__cxa_atexit@plt+0xd7b8c> │ │ │ │ + ldr r2, [pc, #124] @ e33c4 <__cxa_atexit@plt+0xd7b9c> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str fp, [sp] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr r0, [pc, #92] @ de3fc <__cxa_atexit@plt+0xd2bd4> │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #84] @ de400 <__cxa_atexit@plt+0xd2bd8> │ │ │ │ - str fp, [r3, #44] @ 0x2c │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r1, [sl, #24]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - mov r5, ip │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ de404 <__cxa_atexit@plt+0xd2bdc> │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff6b0 │ │ │ │ - rsceq r7, r7, ip, ror #24 │ │ │ │ - @ instruction: 0xfffff6ac │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b de538 <__cxa_atexit@plt+0xd2d10> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de44c <__cxa_atexit@plt+0xd2c24> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ de454 <__cxa_atexit@plt+0xd2c2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ddb30 <__cxa_atexit@plt+0xd2308> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq e3394 <__cxa_atexit@plt+0xd7b6c> │ │ │ │ + ldr r2, [pc, #100] @ e33c8 <__cxa_atexit@plt+0xd7ba0> │ │ │ │ + ldrb r3, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + strb r3, [r5, #-8] │ │ │ │ + beq e33a4 <__cxa_atexit@plt+0xd7b7c> │ │ │ │ + ldrb r7, [r9, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r3, r7 │ │ │ │ + movhi r8, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - strhteq r7, [r7], #188 @ 0xbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de48c <__cxa_atexit@plt+0xd2c64> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ de494 <__cxa_atexit@plt+0xd2c6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r7, ip, ror fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de4cc <__cxa_atexit@plt+0xd2ca4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ de4d4 <__cxa_atexit@plt+0xd2cac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r7, ip, lsr fp │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de514 <__cxa_atexit@plt+0xd2cec> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ de51c <__cxa_atexit@plt+0xd2cf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ddb30 <__cxa_atexit@plt+0xd2308> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ e33cc <__cxa_atexit@plt+0xd7ba4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r7], #164 @ 0xa4 @ │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - andeq r0, r0, r6, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - str sl, [sp, #12] │ │ │ │ - sub sl, r5, #32 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi de6f4 <__cxa_atexit@plt+0xd2ecc> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp ip, r1 │ │ │ │ - bcc de6fc <__cxa_atexit@plt+0xd2ed4> │ │ │ │ - ldr lr, [r5] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + sbcseq pc, r8, ip, asr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [pc, #68] @ e3424 <__cxa_atexit@plt+0xd7bfc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - rsb r0, r9, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r3, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - bne de620 <__cxa_atexit@plt+0xd2df8> │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr fp, [r7, #12] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - stm r7, {r0, r8, r9} │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ands r7, r3, r9 │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - add r0, r6, #56 @ 0x38 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - beq de66c <__cxa_atexit@plt+0xd2e44> │ │ │ │ - cmp ip, r0 │ │ │ │ - stmda r5, {r7, fp} │ │ │ │ - bcc de720 <__cxa_atexit@plt+0xd2ef8> │ │ │ │ - ldr r1, [pc, #444] @ de77c <__cxa_atexit@plt+0xd2f54> │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [pc, #440] @ de780 <__cxa_atexit@plt+0xd2f58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr sl, [pc, #424] @ de784 <__cxa_atexit@plt+0xd2f5c> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str fp, [r6, #24]! │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov sl, r6 │ │ │ │ - b de6e4 <__cxa_atexit@plt+0xd2ebc> │ │ │ │ - ldr r0, [pc, #332] @ de774 <__cxa_atexit@plt+0xd2f4c> │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - ldr r7, [pc, #328] @ de778 <__cxa_atexit@plt+0xd2f50> │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + strb r1, [r5] │ │ │ │ + beq e3414 <__cxa_atexit@plt+0xd7bec> │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r1, r2 │ │ │ │ + movhi r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrls r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 4f3a8c <__cxa_atexit@plt+0x4e8264> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e34d4 <__cxa_atexit@plt+0xd7cac> │ │ │ │ + ldr r3, [pc, #64] @ e34e4 <__cxa_atexit@plt+0xd7cbc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e34c4 <__cxa_atexit@plt+0xd7c9c> │ │ │ │ + ldr r7, [pc, #48] @ e34e8 <__cxa_atexit@plt+0xd7cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - sub r8, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #0 │ │ │ │ - cmp ip, r0 │ │ │ │ - str r1, [sp] │ │ │ │ - stmda r5, {r7, fp} │ │ │ │ - bcc de744 <__cxa_atexit@plt+0xd2f1c> │ │ │ │ - ldr ip, [pc, #256] @ de788 <__cxa_atexit@plt+0xd2f60> │ │ │ │ - ldr sl, [pc, #256] @ de78c <__cxa_atexit@plt+0xd2f64> │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r6, [r5] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - ldr r2, [pc, #224] @ de790 <__cxa_atexit@plt+0xd2f68> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e34ec <__cxa_atexit@plt+0xd7cc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff7f0 │ │ │ │ + rsceq r2, r7, r0, lsl #26 │ │ │ │ + sbcseq pc, r8, r0, asr r9 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi e3678 <__cxa_atexit@plt+0xd7e50> │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + add r2, r3, r3, lsr #31 │ │ │ │ + bic r2, r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne e3630 <__cxa_atexit@plt+0xd7e08> │ │ │ │ + ldr r2, [pc, #264] @ e3688 <__cxa_atexit@plt+0xd7e60> │ │ │ │ + add lr, r6, #20 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #28] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r8, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - sub r8, r0, #3 │ │ │ │ - sub r9, r0, #11 │ │ │ │ - mov r6, r0 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - mov r1, r6 │ │ │ │ - b de704 <__cxa_atexit@plt+0xd2edc> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + add r9, r2, #1 │ │ │ │ + cmp sl, lr │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + bcc e3654 <__cxa_atexit@plt+0xd7e2c> │ │ │ │ + stm sp, {r0, r4, r7, fp} │ │ │ │ + ldr fp, [pc, #228] @ e368c <__cxa_atexit@plt+0xd7e64> │ │ │ │ + add r0, r3, #6 │ │ │ │ + mov r1, #0 │ │ │ │ + mov r3, lr │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r2, r6, r1 │ │ │ │ + sub ip, r0, #6 │ │ │ │ + cmp ip, #1 │ │ │ │ + blt e3634 <__cxa_atexit@plt+0xd7e0c> │ │ │ │ + sub r7, r0, #8 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r4, [pc, #188] @ e3690 <__cxa_atexit@plt+0xd7e68> │ │ │ │ + mov r7, r8 │ │ │ │ + add r1, r1, #20 │ │ │ │ + add r3, r3, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r2, #4] │ │ │ │ + ldrb ip, [r7, r0]! │ │ │ │ + add r4, r2, #14 │ │ │ │ + str r4, [r5, #-4] │ │ │ │ + ldrb r4, [r7, #1] │ │ │ │ + add r7, r2, #5 │ │ │ │ + str r9, [r2, #20] │ │ │ │ + orr r4, ip, r4, lsl #8 │ │ │ │ + str fp, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ + add r2, r6, r1 │ │ │ │ + add r2, r2, #20 │ │ │ │ + sub r9, lr, #6 │ │ │ │ + sub r0, r0, #2 │ │ │ │ + mov lr, r3 │ │ │ │ + cmp sl, r2 │ │ │ │ + bcs e35b4 <__cxa_atexit@plt+0xd7d8c> │ │ │ │ + ldm sp, {r0, r4, r7, fp} │ │ │ │ + b e3658 <__cxa_atexit@plt+0xd7e30> │ │ │ │ + b d7bf0 <__cxa_atexit@plt+0xcc3c8> │ │ │ │ + ldr r7, [pc, #96] @ e369c <__cxa_atexit@plt+0xd7e74> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + mov r2, lr │ │ │ │ + ldr r5, [pc, #52] @ e3694 <__cxa_atexit@plt+0xd7e6c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r0] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + ldr r7, [pc, #24] @ e3698 <__cxa_atexit@plt+0xd7e70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r6, r1 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #68] @ de76c <__cxa_atexit@plt+0xd2f44> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r5, #56 @ 0x38 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [sl] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #36] @ de770 <__cxa_atexit@plt+0xd2f48> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, r7, ip, ror sl │ │ │ │ + rsceq r2, r7, r8, asr #20 │ │ │ │ + rsceq r2, r7, r8, ror #27 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + sbcseq pc, r8, r0, lsl #17 │ │ │ │ + rsceq r2, r7, r8, lsr #28 │ │ │ │ + sbcseq pc, r8, r0, asr r8 @ │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #20 │ │ │ │ + cmp lr, ip │ │ │ │ + bcc e3778 <__cxa_atexit@plt+0xd7f50> │ │ │ │ + stm sp, {r4, r7, fp} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [pc, #200] @ e3798 <__cxa_atexit@plt+0xd7f70> │ │ │ │ + sub r0, r0, #2 │ │ │ │ + mov r2, #0 │ │ │ │ + mov r1, ip │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add r3, r6, r2 │ │ │ │ + add r8, r0, #2 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt e3758 <__cxa_atexit@plt+0xd7f30> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r4, [pc, #164] @ e379c <__cxa_atexit@plt+0xd7f74> │ │ │ │ + add r2, r2, #20 │ │ │ │ + add r7, r0, r8 │ │ │ │ + add r8, r3, #5 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add fp, r3, #14 │ │ │ │ + add r1, r1, #20 │ │ │ │ + str r4, [r3, #4] │ │ │ │ + ldrb r4, [r7, #8] │ │ │ │ + ldrb r7, [r7, #9] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + orr r4, r4, r7, lsl #8 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ + add r3, r6, r2 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r9, ip, #6 │ │ │ │ + sub r0, r0, #2 │ │ │ │ + mov ip, r1 │ │ │ │ + cmp lr, r3 │ │ │ │ + str fp, [r5, #12] │ │ │ │ + bcs e36dc <__cxa_atexit@plt+0xd7eb4> │ │ │ │ + ldm sp, {r4, r7, fp} │ │ │ │ + b e377c <__cxa_atexit@plt+0xd7f54> │ │ │ │ + ldr r7, [pc, #68] @ e37a4 <__cxa_atexit@plt+0xd7f7c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldmib sp, {r7, fp} │ │ │ │ + b 7f3c08 <__cxa_atexit@plt+0x7e83e0> │ │ │ │ + mov r3, ip │ │ │ │ + ldr r2, [pc, #28] @ e37a0 <__cxa_atexit@plt+0xd7f78> │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [sl] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - muleq r0, r8, r3 │ │ │ │ - @ instruction: 0x000002b0 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - strhteq r7, [r7], #184 @ 0xb8 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - rsceq r7, r7, r0, lsr sl │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - rsceq r7, r7, r0, ror #18 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne de7bc <__cxa_atexit@plt+0xd2f94> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ de7d0 <__cxa_atexit@plt+0xd2fa8> │ │ │ │ - str r3, [r5, #16] │ │ │ │ + mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne de7f4 <__cxa_atexit@plt+0xd2fcc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + rsceq r2, r7, r0, lsr #18 │ │ │ │ + rsceq r2, r7, r4, asr #25 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + rsceq r2, r7, r0, lsl #26 │ │ │ │ + sbcseq pc, r8, r0, asr r7 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e37f8 <__cxa_atexit@plt+0xd7fd0> │ │ │ │ + ldr r3, [pc, #60] @ e3808 <__cxa_atexit@plt+0xd7fe0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e37e8 <__cxa_atexit@plt+0xd7fc0> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b e3558 <__cxa_atexit@plt+0xd7d30> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq de860 <__cxa_atexit@plt+0xd3038> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ + ldr r7, [pc, #12] @ e380c <__cxa_atexit@plt+0xd7fe4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq pc, r8, r0, lsl r7 @ │ │ │ │ + sbcseq pc, r8, ip, ror #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b e3558 <__cxa_atexit@plt+0xd7d30> │ │ │ │ + ldrsheq pc, [r8], #104 @ 0x68 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e3888 <__cxa_atexit@plt+0xd8060> │ │ │ │ + ldr r2, [pc, #72] @ e3894 <__cxa_atexit@plt+0xd806c> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ e3898 <__cxa_atexit@plt+0xd8070> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e3880 <__cxa_atexit@plt+0xd8058> │ │ │ │ + ldr r3, [pc, #40] @ e389c <__cxa_atexit@plt+0xd8074> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - bcc de8b4 <__cxa_atexit@plt+0xd308c> │ │ │ │ - ldr r8, [pc, #176] @ de8ec <__cxa_atexit@plt+0xd30c4> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b de8a4 <__cxa_atexit@plt+0xd307c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + b e3558 <__cxa_atexit@plt+0xd7d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq r2, r7, r0, lsr #15 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + sbcseq pc, r8, r0, lsl #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e38c0 <__cxa_atexit@plt+0xd8098> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - bcc de8d0 <__cxa_atexit@plt+0xd30a8> │ │ │ │ - ldr r8, [pc, #112] @ de8f4 <__cxa_atexit@plt+0xd30cc> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ de8f0 <__cxa_atexit@plt+0xd30c8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b e3558 <__cxa_atexit@plt+0xd7d30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq pc, r8, r0, asr r6 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ e38e8 <__cxa_atexit@plt+0xd80c0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b abaa08 <__cxa_atexit@plt+0xaaf1e0> │ │ │ │ + rsceq r2, r7, r0, asr #19 │ │ │ │ + sbcseq pc, r8, r0, lsr r6 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e394c <__cxa_atexit@plt+0xd8124> │ │ │ │ + ldr r3, [pc, #76] @ e3964 <__cxa_atexit@plt+0xd813c> │ │ │ │ + ldr r2, [pc, #76] @ e3968 <__cxa_atexit@plt+0xd8140> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #60] @ e396c <__cxa_atexit@plt+0xd8144> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e3970 <__cxa_atexit@plt+0xd8148> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ de8f8 <__cxa_atexit@plt+0xd30d0> │ │ │ │ - mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r7, r4, lsr #19 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r7, r7, ip, asr r9 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc de960 <__cxa_atexit@plt+0xd3138> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ de978 <__cxa_atexit@plt+0xd3150> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ de97c <__cxa_atexit@plt+0xd3154> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + ldrdeq r2, [r7], #124 @ 0x7c @ │ │ │ │ + rsceq r2, r7, r8, asr #13 │ │ │ │ + ldrsbeq pc, [r8], #92 @ 0x5c @ │ │ │ │ + sbcseq pc, r8, ip, lsr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e39c4 <__cxa_atexit@plt+0xd819c> │ │ │ │ + ldr r3, [pc, #56] @ e39d0 <__cxa_atexit@plt+0xd81a8> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r7, r8, lsr #17 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc de9e0 <__cxa_atexit@plt+0xd31b8> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ de9f8 <__cxa_atexit@plt+0xd31d0> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ de9fc <__cxa_atexit@plt+0xd31d4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + beq e39bc <__cxa_atexit@plt+0xd8194> │ │ │ │ + ldr r3, [pc, #36] @ e39d4 <__cxa_atexit@plt+0xd81ac> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r7, r8, lsr #16 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r2, r0, sl, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - bcc dea9c <__cxa_atexit@plt+0xd3274> │ │ │ │ - ldr r7, [pc, #140] @ deab4 <__cxa_atexit@plt+0xd328c> │ │ │ │ - ldr lr, [pc, #140] @ deab8 <__cxa_atexit@plt+0xd3290> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r8, [pc, #128] @ deabc <__cxa_atexit@plt+0xd3294> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [sl, #16]! │ │ │ │ - add lr, r3, #44 @ 0x2c │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r3, [r5] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ deac0 <__cxa_atexit@plt+0xd3298> │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b e3558 <__cxa_atexit@plt+0xd7d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + sbcseq pc, r8, r8, asr #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e39f8 <__cxa_atexit@plt+0xd81d0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - @ instruction: 0xfffffaa0 │ │ │ │ - ldrdeq r7, [r7], #80 @ 0x50 @ │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r2, r0, sl, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b e3558 <__cxa_atexit@plt+0xd7d30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq pc, r8, r8, lsl r5 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ e3a20 <__cxa_atexit@plt+0xd81f8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b abaa08 <__cxa_atexit@plt+0xaaf1e0> │ │ │ │ + rsceq r2, r7, r8, lsl #17 │ │ │ │ + ldrsheq pc, [r8], #72 @ 0x48 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - bcc deb5c <__cxa_atexit@plt+0xd3334> │ │ │ │ - ldr r7, [pc, #136] @ deb74 <__cxa_atexit@plt+0xd334c> │ │ │ │ - ldr sl, [r5, #40]! @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r8, [pc, #124] @ deb78 <__cxa_atexit@plt+0xd3350> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add sl, r3, #12 │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - ldr ip, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #80] @ deb7c <__cxa_atexit@plt+0xd3354> │ │ │ │ - add lr, r3, #44 @ 0x2c │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + bcc e3a6c <__cxa_atexit@plt+0xd8244> │ │ │ │ + ldr r2, [pc, #52] @ e3a84 <__cxa_atexit@plt+0xd825c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - str r2, [sl, #24]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r2, [pc, #40] @ e3a88 <__cxa_atexit@plt+0xd8260> │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ + ldr r7, [pc, #24] @ e3a8c <__cxa_atexit@plt+0xd8264> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + smlaleq r2, r7, r8, r6 │ │ │ │ + sbcseq pc, r8, r4, asr #9 │ │ │ │ + smullseq pc, r8, r0, r4 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e3ae0 <__cxa_atexit@plt+0xd82b8> │ │ │ │ + ldr r3, [pc, #56] @ e3aec <__cxa_atexit@plt+0xd82c4> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ deb80 <__cxa_atexit@plt+0xd3358> │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + beq e3ad8 <__cxa_atexit@plt+0xd82b0> │ │ │ │ + ldr r3, [pc, #36] @ e3af0 <__cxa_atexit@plt+0xd82c8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff924 │ │ │ │ - rsceq r7, r7, r4, lsl r5 │ │ │ │ - @ instruction: 0xfffff920 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi debc0 <__cxa_atexit@plt+0xd3398> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ debc8 <__cxa_atexit@plt+0xd33a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b deca0 <__cxa_atexit@plt+0xd3478> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b e3558 <__cxa_atexit@plt+0xd7d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r7, r8, asr #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dec00 <__cxa_atexit@plt+0xd33d8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ dec08 <__cxa_atexit@plt+0xd33e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + sbcseq pc, r8, ip, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e3b14 <__cxa_atexit@plt+0xd82ec> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b e3558 <__cxa_atexit@plt+0xd7d30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsheq pc, [r8], #60 @ 0x3c @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ e3b3c <__cxa_atexit@plt+0xd8314> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b abaa08 <__cxa_atexit@plt+0xaaf1e0> │ │ │ │ + rsceq r2, r7, ip, ror #14 │ │ │ │ + ldrsbeq pc, [r8], #60 @ 0x3c @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e3b88 <__cxa_atexit@plt+0xd8360> │ │ │ │ + ldr r3, [pc, #52] @ e3ba4 <__cxa_atexit@plt+0xd837c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + ldr r3, [pc, #40] @ e3ba8 <__cxa_atexit@plt+0xd8380> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 7f3940 <__cxa_atexit@plt+0x7e8118> │ │ │ │ + ldr r7, [pc, #28] @ e3bac <__cxa_atexit@plt+0xd8384> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + rsceq r2, r7, ip, ror r5 │ │ │ │ + ldrheq pc, [r8], #48 @ 0x30 @ │ │ │ │ + sbcseq pc, r8, ip, lsl #7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #16] @ e3bd8 <__cxa_atexit@plt+0xd83b0> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + sbcseq pc, r8, r8, ror r3 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + sbcseq pc, r8, r8, asr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e3e6c <__cxa_atexit@plt+0xd8644> │ │ │ │ + ldr r3, [pc, #52] @ e3e84 <__cxa_atexit@plt+0xd865c> │ │ │ │ + ldr r2, [pc, #52] @ e3e88 <__cxa_atexit@plt+0xd8660> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3, r8} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e3e8c <__cxa_atexit@plt+0xd8664> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r7, r8, lsl #8 │ │ │ │ + sbcseq pc, r8, r4, lsr #10 │ │ │ │ + rsceq r2, r7, r4, lsl #12 │ │ │ │ + sbcseq pc, r8, r8, lsl #10 │ │ │ │ + sbcseq lr, r8, r8, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dec40 <__cxa_atexit@plt+0xd3418> │ │ │ │ + bhi e3f04 <__cxa_atexit@plt+0xd86dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ dec48 <__cxa_atexit@plt+0xd3420> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #124] @ e3f34 <__cxa_atexit@plt+0xd870c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e3f0c <__cxa_atexit@plt+0xd86e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e3f14 <__cxa_atexit@plt+0xd86ec> │ │ │ │ + ldr r3, [pc, #92] @ e3f3c <__cxa_atexit@plt+0xd8714> │ │ │ │ + ldr r1, [pc, #92] @ e3f40 <__cxa_atexit@plt+0xd8718> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r7, r8, asr #7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dec88 <__cxa_atexit@plt+0xd3460> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ dec90 <__cxa_atexit@plt+0xd3468> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + mov r2, r6 │ │ │ │ + b e3f1c <__cxa_atexit@plt+0xd86f4> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ e3f38 <__cxa_atexit@plt+0xd8710> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b deca0 <__cxa_atexit@plt+0xd3478> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r7, r0, lsl #7 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dee64 <__cxa_atexit@plt+0xd363c> │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq ded94 <__cxa_atexit@plt+0xd356c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq dede8 <__cxa_atexit@plt+0xd35c0> │ │ │ │ - ldr r1, [sl, #15] │ │ │ │ - ldr ip, [sl, #11] │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, ip │ │ │ │ - bne dedd0 <__cxa_atexit@plt+0xd35a8> │ │ │ │ - ldr r0, [sl, #3] │ │ │ │ - sub r3, r5, #32 │ │ │ │ - stm r3, {r7, r8, r9, ip} │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [sl, #7] │ │ │ │ - ldr r3, [r7, #9] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ands r3, r1, r8 │ │ │ │ - stm sp, {r3, r6} │ │ │ │ - str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - beq dedf4 <__cxa_atexit@plt+0xd35cc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [sp] │ │ │ │ - cmp r3, r6 │ │ │ │ - str sl, [r5] │ │ │ │ - bcc dee6c <__cxa_atexit@plt+0xd3644> │ │ │ │ - ldr r2, [pc, #352] @ deeac <__cxa_atexit@plt+0xd3684> │ │ │ │ - ldr r3, [pc, #352] @ deeb0 <__cxa_atexit@plt+0xd3688> │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ + rsceq r2, r7, r0, asr #2 │ │ │ │ + ldrsbeq lr, [r8], #196 @ 0xc4 │ │ │ │ + @ instruction: 0xffffd328 │ │ │ │ + @ instruction: 0xffffd3e4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi e3f98 <__cxa_atexit@plt+0xd8770> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e3fa0 <__cxa_atexit@plt+0xd8778> │ │ │ │ + ldr r2, [pc, #68] @ e3fbc <__cxa_atexit@plt+0xd8794> │ │ │ │ + ldr r1, [pc, #68] @ e3fc0 <__cxa_atexit@plt+0xd8798> │ │ │ │ add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ + mov r6, r3 │ │ │ │ + b e3fa8 <__cxa_atexit@plt+0xd8780> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ e3fb8 <__cxa_atexit@plt+0xd8790> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq pc, [r8], #56 @ 0x38 @ │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrheq pc, [r8], #56 @ 0x38 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e3fe4 <__cxa_atexit@plt+0xd87bc> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #332] @ deeb4 <__cxa_atexit@plt+0xd368c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [sl, #36] @ 0x24 │ │ │ │ - add lr, sl, #44 @ 0x2c │ │ │ │ - stm lr, {r1, r2, ip} │ │ │ │ - str r2, [sl, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add lr, sl, #12 │ │ │ │ - str r0, [sl, #32] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r3, [sl, #24]! │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - b dee54 <__cxa_atexit@plt+0xd362c> │ │ │ │ - ldr r2, [sl, #6] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne dedb0 <__cxa_atexit@plt+0xd3588> │ │ │ │ - ldr r7, [r7, #13] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [pc, #276] @ deecc <__cxa_atexit@plt+0xd36a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b dede8 <__cxa_atexit@plt+0xd35c0> │ │ │ │ - ldr r0, [pc, #248] @ deed0 <__cxa_atexit@plt+0xd36a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - str lr, [r5, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r8, sl, ip} │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc dee8c <__cxa_atexit@plt+0xd3664> │ │ │ │ - ldr r2, [pc, #172] @ deebc <__cxa_atexit@plt+0xd3694> │ │ │ │ - ldr r3, [pc, #172] @ deec0 <__cxa_atexit@plt+0xd3698> │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + smullseq pc, r8, r4, r3 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e4008 <__cxa_atexit@plt+0xd87e0> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #152] @ deec4 <__cxa_atexit@plt+0xd369c> │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + sbcseq pc, r8, r0, ror r3 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ e403c <__cxa_atexit@plt+0xd8814> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ e4040 <__cxa_atexit@plt+0xd8818> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + sbcseq pc, r8, r0, ror #6 │ │ │ │ + rsceq r2, r7, ip, lsr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4078 <__cxa_atexit@plt+0xd8850> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ e4080 <__cxa_atexit@plt+0xd8858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r9, [sl, #24] │ │ │ │ - add r9, sl, #28 │ │ │ │ - stm r9, {r0, r7, r8} │ │ │ │ - add r0, sl, #44 @ 0x2c │ │ │ │ - stm r0, {r1, r2, ip} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r2, [sl, #40] @ 0x28 │ │ │ │ - str lr, [sl, #12] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r3, [sl, #16]! │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ deeb8 <__cxa_atexit@plt+0xd3690> │ │ │ │ - mov r5, #56 @ 0x38 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #52] @ deec8 <__cxa_atexit@plt+0xd36a0> │ │ │ │ - mov r5, #56 @ 0x38 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - rsceq r7, r7, r8, lsr #5 │ │ │ │ - andeq r0, r0, ip, lsr #12 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - rsceq r7, r7, r4, ror #3 │ │ │ │ - andeq r0, r0, r8, lsr r5 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r0, lsl #7 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne deef8 <__cxa_atexit@plt+0xd36d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #32] @ def20 <__cxa_atexit@plt+0xd36f8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + strdeq r1, [r7], #244 @ 0xf4 @ │ │ │ │ + sbcseq pc, r8, r0, lsl #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e40f8 <__cxa_atexit@plt+0xd88d0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #124] @ e4128 <__cxa_atexit@plt+0xd8900> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e4100 <__cxa_atexit@plt+0xd88d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e4108 <__cxa_atexit@plt+0xd88e0> │ │ │ │ + ldr r3, [pc, #92] @ e4130 <__cxa_atexit@plt+0xd8908> │ │ │ │ + ldr r1, [pc, #92] @ e4134 <__cxa_atexit@plt+0xd890c> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r3, r5, #4 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne def44 <__cxa_atexit@plt+0xd371c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - lsr r2, r0, r3 │ │ │ │ - ands r3, r1, r0, lsr r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - beq defb4 <__cxa_atexit@plt+0xd378c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5] │ │ │ │ - bcc df008 <__cxa_atexit@plt+0xd37e0> │ │ │ │ - ldr r8, [pc, #176] @ df040 <__cxa_atexit@plt+0xd3818> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b deff8 <__cxa_atexit@plt+0xd37d0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - bcc df024 <__cxa_atexit@plt+0xd37fc> │ │ │ │ - ldr r8, [pc, #112] @ df048 <__cxa_atexit@plt+0xd3820> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ df044 <__cxa_atexit@plt+0xd381c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r2, r6 │ │ │ │ + b e4110 <__cxa_atexit@plt+0xd88e8> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ e412c <__cxa_atexit@plt+0xd8904> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ df04c <__cxa_atexit@plt+0xd3824> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, r7, ip, asr #30 │ │ │ │ + sbcseq pc, r8, ip, ror #4 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + sbcseq pc, r8, r8, asr #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4168 <__cxa_atexit@plt+0xd8940> │ │ │ │ + ldr r2, [pc, #28] @ e4178 <__cxa_atexit@plt+0xd8950> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 2d2bd8 <__cxa_atexit@plt+0x2c73b0> │ │ │ │ + ldr r7, [pc, #12] @ e417c <__cxa_atexit@plt+0xd8954> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r7, r0, asr r2 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r7, r7, r8, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq pc, r8, r8, lsr #4 │ │ │ │ + sbcseq pc, r8, r4, lsl #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc df0b4 <__cxa_atexit@plt+0xd388c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #80] @ df0cc <__cxa_atexit@plt+0xd38a4> │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldm r9, {r1, r7, r9} │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - eor r0, r1, r0 │ │ │ │ - and r0, r0, r7 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ df0d0 <__cxa_atexit@plt+0xd38a8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc e41ec <__cxa_atexit@plt+0xd89c4> │ │ │ │ + ldr lr, [pc, #80] @ e41f8 <__cxa_atexit@plt+0xd89d0> │ │ │ │ + ldr r9, [pc, #80] @ e41fc <__cxa_atexit@plt+0xd89d4> │ │ │ │ + ldr r8, [pc, #80] @ e4200 <__cxa_atexit@plt+0xd89d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + rsceq r1, r7, r4, lsr #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4250 <__cxa_atexit@plt+0xd8a28> │ │ │ │ + ldr r3, [pc, #60] @ e4260 <__cxa_atexit@plt+0xd8a38> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r7, ip, ror #2 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e4240 <__cxa_atexit@plt+0xd8a18> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4264 <__cxa_atexit@plt+0xd8a3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + sbcseq pc, r8, r8, asr r1 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc df134 <__cxa_atexit@plt+0xd390c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #76] @ df14c <__cxa_atexit@plt+0xd3924> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, r8, r9} │ │ │ │ - rsb r0, r7, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ df150 <__cxa_atexit@plt+0xd3928> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e42c8 <__cxa_atexit@plt+0xd8aa0> │ │ │ │ + ldr r3, [pc, #52] @ e42d8 <__cxa_atexit@plt+0xd8ab0> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r7, ip, ror #1 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e42b8 <__cxa_atexit@plt+0xd8a90> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e42dc <__cxa_atexit@plt+0xd8ab4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq pc, r8, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne df178 <__cxa_atexit@plt+0xd3950> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #32] @ df1a0 <__cxa_atexit@plt+0xd3978> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r5, #4 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4338 <__cxa_atexit@plt+0xd8b10> │ │ │ │ + ldr r3, [pc, #52] @ e4348 <__cxa_atexit@plt+0xd8b20> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e4328 <__cxa_atexit@plt+0xd8b00> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e434c <__cxa_atexit@plt+0xd8b24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq pc, r8, r8, ror r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne df1c4 <__cxa_atexit@plt+0xd399c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e43a8 <__cxa_atexit@plt+0xd8b80> │ │ │ │ + ldr r3, [pc, #52] @ e43b8 <__cxa_atexit@plt+0xd8b90> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e4398 <__cxa_atexit@plt+0xd8b70> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, r6 │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r2, r0, r1, lsr r3 │ │ │ │ - lsr r1, r1, r3 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - beq df234 <__cxa_atexit@plt+0xd3a0c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - cmp r3, r6 │ │ │ │ - str r1, [r5] │ │ │ │ - bcc df288 <__cxa_atexit@plt+0xd3a60> │ │ │ │ - ldr lr, [pc, #172] @ df2bc <__cxa_atexit@plt+0xd3a94> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - b df278 <__cxa_atexit@plt+0xd3a50> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r2, r6 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - bcc df29c <__cxa_atexit@plt+0xd3a74> │ │ │ │ - ldr lr, [pc, #108] @ df2c4 <__cxa_atexit@plt+0xd3a9c> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #48] @ df2c0 <__cxa_atexit@plt+0xd3a98> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b df2ac <__cxa_atexit@plt+0xd3a84> │ │ │ │ - ldr r0, [pc, #36] @ df2c8 <__cxa_atexit@plt+0xd3aa0> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r6, [r7], #240 @ 0xf0 @ │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq r6, r7, r8, lsl #31 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + ldr r7, [pc, #12] @ e43bc <__cxa_atexit@plt+0xd8b94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq pc, r8, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc df32c <__cxa_atexit@plt+0xd3b04> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ df344 <__cxa_atexit@plt+0xd3b1c> │ │ │ │ - rsb r0, r7, #0 │ │ │ │ - eor r0, r7, r0 │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ df348 <__cxa_atexit@plt+0xd3b20> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4420 <__cxa_atexit@plt+0xd8bf8> │ │ │ │ + ldr r3, [pc, #60] @ e4430 <__cxa_atexit@plt+0xd8c08> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r6, [r7], #236 @ 0xec @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + str r3, [r7] │ │ │ │ + beq e4410 <__cxa_atexit@plt+0xd8be8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4434 <__cxa_atexit@plt+0xd8c0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + smullseq lr, r8, r8, pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc df3b0 <__cxa_atexit@plt+0xd3b88> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ df3c8 <__cxa_atexit@plt+0xd3ba0> │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - and r1, r2, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ df3cc <__cxa_atexit@plt+0xd3ba4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4498 <__cxa_atexit@plt+0xd8c70> │ │ │ │ + ldr r3, [pc, #52] @ e44a8 <__cxa_atexit@plt+0xd8c80> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r7, r8, asr lr │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r4, r0, sl, lsl #26 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e4488 <__cxa_atexit@plt+0xd8c60> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e44ac <__cxa_atexit@plt+0xd8c84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq lr, r8, r4, lsr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - str r7, [r2, #40]! @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc df47c <__cxa_atexit@plt+0xd3c54> │ │ │ │ - ldr r7, [pc, #152] @ df494 <__cxa_atexit@plt+0xd3c6c> │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4510 <__cxa_atexit@plt+0xd8ce8> │ │ │ │ + ldr r3, [pc, #60] @ e4520 <__cxa_atexit@plt+0xd8cf8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e4500 <__cxa_atexit@plt+0xd8cd8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4524 <__cxa_atexit@plt+0xd8cfc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str fp, [sp] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr fp, [pc, #96] @ df498 <__cxa_atexit@plt+0xd3c70> │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r1, [pc, #88] @ df49c <__cxa_atexit@plt+0xd3c74> │ │ │ │ - str lr, [r3, #28] │ │ │ │ - add lr, r3, #32 │ │ │ │ - stm lr, {r8, r9, fp} │ │ │ │ - add lr, r3, #44 @ 0x2c │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r1, [sl, #16]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r2, [pc, #28] @ df4a0 <__cxa_atexit@plt+0xd3c78> │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - ldrdeq r6, [r7], #180 @ 0xb4 @ │ │ │ │ - @ instruction: 0xfffff7f0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r4, r0, sl, lsl #26 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrheq lr, [r8], #224 @ 0xe0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - str r7, [ip, #40]! @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc df550 <__cxa_atexit@plt+0xd3d28> │ │ │ │ - ldr r2, [pc, #152] @ df568 <__cxa_atexit@plt+0xd3d40> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str fp, [sp] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr r0, [pc, #92] @ df56c <__cxa_atexit@plt+0xd3d44> │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #84] @ df570 <__cxa_atexit@plt+0xd3d48> │ │ │ │ - str fp, [r3, #44] @ 0x2c │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r1, [sl, #24]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - mov r5, ip │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ df574 <__cxa_atexit@plt+0xd3d4c> │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4588 <__cxa_atexit@plt+0xd8d60> │ │ │ │ + ldr r3, [pc, #52] @ e4598 <__cxa_atexit@plt+0xd8d70> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff6b0 │ │ │ │ - strdeq r6, [r7], #172 @ 0xac @ │ │ │ │ - @ instruction: 0xfffff6ac │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df5b0 <__cxa_atexit@plt+0xd3d88> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ df5b8 <__cxa_atexit@plt+0xd3d90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b df87c <__cxa_atexit@plt+0xd4054> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r7] │ │ │ │ + beq e4578 <__cxa_atexit@plt+0xd8d50> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r7, r8, asr sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r7, [pc, #12] @ e459c <__cxa_atexit@plt+0xd8d74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq lr, r8, ip, lsr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, sl │ │ │ │ + ldr sl, [r5], #4 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 93833c <__cxa_atexit@plt+0x92cb14> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi df5f4 <__cxa_atexit@plt+0xd3dcc> │ │ │ │ + bhi e4614 <__cxa_atexit@plt+0xd8dec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ df5fc <__cxa_atexit@plt+0xd3dd4> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ e461c <__cxa_atexit@plt+0xd8df4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ e4620 <__cxa_atexit@plt+0xd8df8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b df87c <__cxa_atexit@plt+0xd4054> │ │ │ │ + b 879504 <__cxa_atexit@plt+0x86dcdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r7, r4, lsl sl │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df650 <__cxa_atexit@plt+0xd3e28> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ df658 <__cxa_atexit@plt+0xd3e30> │ │ │ │ + rsceq r1, r7, r0, lsl #20 │ │ │ │ + rsceq r1, r7, ip, asr sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e4674 <__cxa_atexit@plt+0xd8e4c> │ │ │ │ + ldr r3, [pc, #64] @ e468c <__cxa_atexit@plt+0xd8e64> │ │ │ │ + ldr r2, [pc, #64] @ e4690 <__cxa_atexit@plt+0xd8e68> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e2aa0 <__cxa_atexit@plt+0xd7278> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e4694 <__cxa_atexit@plt+0xd8e6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r7, r8, asr #19 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + rsceq r1, r7, r0, ror #22 │ │ │ │ + sbcseq lr, r8, r4, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi df690 <__cxa_atexit@plt+0xd3e68> │ │ │ │ + bhi e46d8 <__cxa_atexit@plt+0xd8eb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ df698 <__cxa_atexit@plt+0xd3e70> │ │ │ │ + ldr r1, [pc, #36] @ e46e0 <__cxa_atexit@plt+0xd8eb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ e46e4 <__cxa_atexit@plt+0xd8ebc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 879504 <__cxa_atexit@plt+0x86dcdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r7, r8, ror r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + rsceq r1, r7, ip, lsr r9 │ │ │ │ + smlaleq r1, r7, r8, r9 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi df6d0 <__cxa_atexit@plt+0xd3ea8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ df6d8 <__cxa_atexit@plt+0xd3eb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi e4714 <__cxa_atexit@plt+0xd8eec> │ │ │ │ + ldr r2, [pc, #28] @ e4724 <__cxa_atexit@plt+0xd8efc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b cc087c <__cxa_atexit@plt+0xcb5054> │ │ │ │ + ldr r7, [pc, #12] @ e4728 <__cxa_atexit@plt+0xd8f00> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r7, r8, lsr r9 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrheq lr, [r8], #204 @ 0xcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e4780 <__cxa_atexit@plt+0xd8f58> │ │ │ │ + ldr r7, [pc, #60] @ e478c <__cxa_atexit@plt+0xd8f64> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ e4790 <__cxa_atexit@plt+0xd8f68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8270 <__cxa_atexit@plt+0xcdca48> │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsceq r1, r7, ip, asr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi df72c <__cxa_atexit@plt+0xd3f04> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ df734 <__cxa_atexit@plt+0xd3f0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi e47c0 <__cxa_atexit@plt+0xd8f98> │ │ │ │ + ldr r5, [pc, #28] @ e47d0 <__cxa_atexit@plt+0xd8fa8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e2aa0 <__cxa_atexit@plt+0xd7278> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b cc087c <__cxa_atexit@plt+0xcb5054> │ │ │ │ + ldr r7, [pc, #12] @ e47d4 <__cxa_atexit@plt+0xd8fac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r7, ip, ror #17 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df788 <__cxa_atexit@plt+0xd3f60> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ df790 <__cxa_atexit@plt+0xd3f68> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq lr, r8, r4, lsl ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ e47f4 <__cxa_atexit@plt+0xd8fcc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, r7, r4, lsl #25 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e4844 <__cxa_atexit@plt+0xd901c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi e4854 <__cxa_atexit@plt+0xd902c> │ │ │ │ + ldr r2, [pc, #60] @ e4870 <__cxa_atexit@plt+0xd9048> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + b cc087c <__cxa_atexit@plt+0xcb5054> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e486c <__cxa_atexit@plt+0xd9044> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r8, r8, ror fp │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e48bc <__cxa_atexit@plt+0xd9094> │ │ │ │ + ldr r2, [pc, #68] @ e48d8 <__cxa_atexit@plt+0xd90b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e48c8 <__cxa_atexit@plt+0xd90a0> │ │ │ │ + ldr r5, [pc, #48] @ e48e0 <__cxa_atexit@plt+0xd90b8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e0ea8 <__cxa_atexit@plt+0xd5680> │ │ │ │ + b cc087c <__cxa_atexit@plt+0xcb5054> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlaleq r6, r7, r0, r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df7c8 <__cxa_atexit@plt+0xd3fa0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ df7d0 <__cxa_atexit@plt+0xd3fa8> │ │ │ │ + ldr r7, [pc, #12] @ e48dc <__cxa_atexit@plt+0xd90b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, r7, r4, ror #14 │ │ │ │ + sbcseq lr, r8, ip, lsl #22 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e4944 <__cxa_atexit@plt+0xd911c> │ │ │ │ + ldr r3, [pc, #80] @ e495c <__cxa_atexit@plt+0xd9134> │ │ │ │ + ldr r2, [pc, #80] @ e4960 <__cxa_atexit@plt+0xd9138> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ e4964 <__cxa_atexit@plt+0xd913c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #25 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e4968 <__cxa_atexit@plt+0xd9140> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + rsceq r1, r7, r8, asr #22 │ │ │ │ + sbcseq lr, r8, r0, lsr #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4998 <__cxa_atexit@plt+0xd9170> │ │ │ │ + ldr r5, [pc, #28] @ e49a8 <__cxa_atexit@plt+0xd9180> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b cc087c <__cxa_atexit@plt+0xcb5054> │ │ │ │ + ldr r7, [pc, #12] @ e49ac <__cxa_atexit@plt+0xd9184> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r7, r0, asr #16 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq lr, r8, r4, asr sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ e49cc <__cxa_atexit@plt+0xd91a4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r8, r0, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi df808 <__cxa_atexit@plt+0xd3fe0> │ │ │ │ + bhi e4a10 <__cxa_atexit@plt+0xd91e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ df810 <__cxa_atexit@plt+0xd3fe8> │ │ │ │ + ldr r1, [pc, #36] @ e4a18 <__cxa_atexit@plt+0xd91f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ e4a1c <__cxa_atexit@plt+0xd91f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 879504 <__cxa_atexit@plt+0x86dcdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r7, r0, lsl #16 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + rsceq r1, r7, r4, lsl #12 │ │ │ │ + rsceq r1, r7, r0, ror #12 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e4a58 <__cxa_atexit@plt+0xd9230> │ │ │ │ + ldr r3, [pc, #40] @ e4a70 <__cxa_atexit@plt+0xd9248> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + b ce821c <__cxa_atexit@plt+0xcdc9f4> │ │ │ │ + ldr r7, [pc, #20] @ e4a74 <__cxa_atexit@plt+0xd924c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + smullseq lr, r8, r4, r9 │ │ │ │ + sbcseq lr, r8, r4, lsl sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi df864 <__cxa_atexit@plt+0xd403c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ df86c <__cxa_atexit@plt+0xd4044> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi e4b0c <__cxa_atexit@plt+0xd92e4> │ │ │ │ + ldr r2, [pc, #144] @ e4b28 <__cxa_atexit@plt+0xd9300> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e4ab8 <__cxa_atexit@plt+0xd9290> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e4ac4 <__cxa_atexit@plt+0xd929c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e0ea8 <__cxa_atexit@plt+0xd5680> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strhteq r6, [r7], #116 @ 0x74 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df8ec <__cxa_atexit@plt+0xd40c4> │ │ │ │ - ldr lr, [pc, #100] @ df8f4 <__cxa_atexit@plt+0xd40cc> │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - ldr sl, [r7, #10] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e4b14 <__cxa_atexit@plt+0xd92ec> │ │ │ │ + ldr lr, [pc, #80] @ e4b2c <__cxa_atexit@plt+0xd9304> │ │ │ │ + ldr r1, [pc, #80] @ e4b30 <__cxa_atexit@plt+0xd9308> │ │ │ │ + ldr r3, [pc, #80] @ e4b34 <__cxa_atexit@plt+0xd930c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r0, [r7, #22] │ │ │ │ - ldr r1, [r7, #18] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #26] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - stmib r5, {sl, ip} │ │ │ │ - beq df8e0 <__cxa_atexit@plt+0xd40b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b df900 <__cxa_atexit@plt+0xd40d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq df92c <__cxa_atexit@plt+0xd4104> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne df95c <__cxa_atexit@plt+0xd4134> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - mov r8, sl │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #136] @ df9bc <__cxa_atexit@plt+0xd4194> │ │ │ │ - ldr r8, [r9, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #16]! │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - beq df99c <__cxa_atexit@plt+0xd4174> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b deca0 <__cxa_atexit@plt+0xd3478> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr r0, [pc, #68] @ df9b8 <__cxa_atexit@plt+0xd4190> │ │ │ │ - str r9, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq df9ac <__cxa_atexit@plt+0xd4184> │ │ │ │ - mov r7, sl │ │ │ │ - b df9e8 <__cxa_atexit@plt+0xd41c0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + smullseq lr, r8, ip, r9 │ │ │ │ + sbcseq lr, r8, r4, ror r9 │ │ │ │ + rsceq r1, r7, r0, asr #18 │ │ │ │ + sbcseq lr, r8, r4, asr r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne e4b58 <__cxa_atexit@plt+0xd9330> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e4ba0 <__cxa_atexit@plt+0xd9378> │ │ │ │ + ldr lr, [pc, #64] @ e4bb0 <__cxa_atexit@plt+0xd9388> │ │ │ │ + ldr r1, [pc, #64] @ e4bb4 <__cxa_atexit@plt+0xd938c> │ │ │ │ + ldr r2, [pc, #64] @ e4bb8 <__cxa_atexit@plt+0xd9390> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b deca0 <__cxa_atexit@plt+0xd3478> │ │ │ │ - andeq r1, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ - mov r1, r3 │ │ │ │ - mov lr, r5 │ │ │ │ - ldr r5, [r3, #-12] │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ - ldr sl, [r1, #-16]! │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq dfa38 <__cxa_atexit@plt+0xd4210> │ │ │ │ - str r5, [sp, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - cmp r0, #3 │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - bne dfa54 <__cxa_atexit@plt+0xd422c> │ │ │ │ - add r5, lr, #52 @ 0x34 │ │ │ │ - mov r8, ip │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - str r5, [lr, #40]! @ 0x28 │ │ │ │ - ldr r5, [r2, #6] │ │ │ │ - ldr r7, [lr, #-12] │ │ │ │ - str r2, [lr, #8] │ │ │ │ - str r5, [lr, #4] │ │ │ │ - mov r5, lr │ │ │ │ - b de538 <__cxa_atexit@plt+0xd2d10> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str sl, [sp, #4] │ │ │ │ - add sl, r6, #56 @ 0x38 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - cmp r0, sl │ │ │ │ - str r4, [sp, #16] │ │ │ │ - bcc dfdf4 <__cxa_atexit@plt+0xd45cc> │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr fp, [r2, #15] │ │ │ │ - ldr r4, [r2, #3] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - cmp r9, fp │ │ │ │ - bls dfb68 <__cxa_atexit@plt+0xd4340> │ │ │ │ - mov r1, fp │ │ │ │ - mov fp, r4 │ │ │ │ - rsb r4, r9, #0 │ │ │ │ - eor r4, r9, r4 │ │ │ │ - and r4, r0, r4 │ │ │ │ - cmp r4, r8 │ │ │ │ - bne dfc50 <__cxa_atexit@plt+0xd4428> │ │ │ │ - ands r3, r0, r9 │ │ │ │ - add r2, r6, #64 @ 0x40 │ │ │ │ - beq dfd18 <__cxa_atexit@plt+0xd44f0> │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - mov ip, r1 │ │ │ │ - str r1, [lr, #44] @ 0x2c │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r0, [sp] │ │ │ │ - str r0, [lr, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - cmp r1, r2 │ │ │ │ - str fp, [lr, #40] @ 0x28 │ │ │ │ - str r3, [lr, #24] │ │ │ │ - str r4, [lr, #28] │ │ │ │ - bcc dfe14 <__cxa_atexit@plt+0xd45ec> │ │ │ │ - ldr sl, [pc, #980] @ dfec4 <__cxa_atexit@plt+0xd469c> │ │ │ │ - ldr r3, [lr, #16] │ │ │ │ - ldr r1, [lr, #36] @ 0x24 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r6, [lr, #48] @ 0x30 │ │ │ │ - ldr lr, [pc, #960] @ dfec8 <__cxa_atexit@plt+0xd46a0> │ │ │ │ - add sl, r6, #40 @ 0x28 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stm sl, {r0, r7, lr} │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str lr, [r6, #56] @ 0x38 │ │ │ │ - str fp, [r6, #8] │ │ │ │ - str r4, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - ldr r7, [pc, #904] @ dfecc <__cxa_atexit@plt+0xd46a4> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #32]! │ │ │ │ - mov sl, r6 │ │ │ │ - sub r8, r2, #3 │ │ │ │ - sub r9, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - cmp fp, r9 │ │ │ │ - bls dfc5c <__cxa_atexit@plt+0xd4434> │ │ │ │ - mov sl, r4 │ │ │ │ - rsb r4, fp, #0 │ │ │ │ - eor r4, fp, r4 │ │ │ │ - and r4, r4, r8 │ │ │ │ - cmp r4, r0 │ │ │ │ - bne dfce4 <__cxa_atexit@plt+0xd44bc> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ands r7, fp, r8 │ │ │ │ - mov r2, fp │ │ │ │ - beq dfdcc <__cxa_atexit@plt+0xd45a4> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldr r1, [sp] │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - str r0, [lr, #48] @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - str sl, [lr, #36] @ 0x24 │ │ │ │ - str r2, [lr, #40] @ 0x28 │ │ │ │ - str fp, [lr, #28] │ │ │ │ - str r7, [lr, #20] │ │ │ │ - str r2, [sp] │ │ │ │ - bcc dfe6c <__cxa_atexit@plt+0xd4644> │ │ │ │ - ldr r4, [pc, #748] @ dfeb8 <__cxa_atexit@plt+0xd4690> │ │ │ │ - ldr r2, [lr, #44] @ 0x2c │ │ │ │ - ldr r7, [lr, #16] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #4]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r1, [lr, #24] │ │ │ │ - str r6, [lr, #48] @ 0x30 │ │ │ │ - str r4, [r6, #8] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - str r4, [r6, #12] │ │ │ │ - str fp, [r6, #16] │ │ │ │ - mov ip, sl │ │ │ │ - mov sl, r0 │ │ │ │ - ldr r0, [pc, #688] @ dfebc <__cxa_atexit@plt+0xd4694> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - sub r9, r3, #11 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp] │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str r4, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - ldr r4, [pc, #648] @ dfec0 <__cxa_atexit@plt+0xd4698> │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #32]! │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov sl, r6 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r5, [pc, #604] @ dfeb4 <__cxa_atexit@plt+0xd468c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b dfcf8 <__cxa_atexit@plt+0xd44d0> │ │ │ │ - cmp r8, r0 │ │ │ │ - bne dfcf0 <__cxa_atexit@plt+0xd44c8> │ │ │ │ - ldr r1, [pc, #556] @ dfe98 <__cxa_atexit@plt+0xd4670> │ │ │ │ - ldr r2, [pc, #556] @ dfe9c <__cxa_atexit@plt+0xd4674> │ │ │ │ - ldr r7, [lr, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [lr, #48] @ 0x30 │ │ │ │ - ldr r3, [lr, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #536] @ dfea0 <__cxa_atexit@plt+0xd4678> │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq lr, r8, r8, lsl #18 │ │ │ │ + sbcseq lr, r8, r0, ror #17 │ │ │ │ + rsceq r1, r7, ip, lsr #17 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e4bf8 <__cxa_atexit@plt+0xd93d0> │ │ │ │ + ldr r2, [pc, #44] @ e4c14 <__cxa_atexit@plt+0xd93ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r4, [r6, #32] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str r4, [r6, #8] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r8, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r4, [r6, #12] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20]! │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r3, r6 │ │ │ │ - sub r8, sl, #3 │ │ │ │ - sub r9, sl, #11 │ │ │ │ - mov r6, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r5, [pc, #444] @ dfea8 <__cxa_atexit@plt+0xd4680> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b dfcf8 <__cxa_atexit@plt+0xd44d0> │ │ │ │ - ldr r5, [pc, #412] @ dfe94 <__cxa_atexit@plt+0xd466c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r5, [lr, #20] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r9, [r8, #8] │ │ │ │ + mov r9, r3 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #24] @ e4c18 <__cxa_atexit@plt+0xd93f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + smullseq lr, r8, ip, r8 │ │ │ │ + sbcseq lr, r8, r0, ror r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4cb0 <__cxa_atexit@plt+0xd9488> │ │ │ │ + ldr r2, [pc, #144] @ e4ccc <__cxa_atexit@plt+0xd94a4> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e4c5c <__cxa_atexit@plt+0xd9434> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e4c68 <__cxa_atexit@plt+0xd9440> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, ip │ │ │ │ - str r0, [lr, #44] @ 0x2c │ │ │ │ - str r2, [lr, #48] @ 0x30 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - mov ip, r1 │ │ │ │ - str r1, [lr, #44] @ 0x2c │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov r4, #0 │ │ │ │ - str fp, [lr, #40] @ 0x28 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - str r0, [lr, #48] @ 0x30 │ │ │ │ - str r4, [lr, #24] │ │ │ │ - str r3, [lr, #28] │ │ │ │ - bcc dfe40 <__cxa_atexit@plt+0xd4618> │ │ │ │ - ldr r4, [pc, #384] @ dfed0 <__cxa_atexit@plt+0xd46a8> │ │ │ │ - ldr r1, [lr, #16] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r1, [sp] │ │ │ │ - str r4, [r6, #4]! │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r6, [lr, #48] @ 0x30 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r4, [r6, #8] │ │ │ │ - ldr r1, [lr, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #348] @ dfed4 <__cxa_atexit@plt+0xd46ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str fp, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #304] @ dfed8 <__cxa_atexit@plt+0xd46b0> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov sl, r6 │ │ │ │ - sub r8, r2, #3 │ │ │ │ - sub r9, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [lr, #20] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r0, [lr, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - str sl, [lr, #36] @ 0x24 │ │ │ │ - str r2, [lr, #40] @ 0x28 │ │ │ │ - str r0, [lr, #28] │ │ │ │ - b e0580 <__cxa_atexit@plt+0xd4d58> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r2 │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #144] @ dfeac <__cxa_atexit@plt+0xd4684> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [lr] │ │ │ │ - mov r5, lr │ │ │ │ + bcc e4cb8 <__cxa_atexit@plt+0xd9490> │ │ │ │ + ldr lr, [pc, #80] @ e4cd0 <__cxa_atexit@plt+0xd94a8> │ │ │ │ + ldr r1, [pc, #80] @ e4cd4 <__cxa_atexit@plt+0xd94ac> │ │ │ │ + ldr r3, [pc, #80] @ e4cd8 <__cxa_atexit@plt+0xd94b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + sub r7, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #104] @ dfeb0 <__cxa_atexit@plt+0xd4688> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [lr] │ │ │ │ - mov r5, lr │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r6, [pc, #48] @ dfea4 <__cxa_atexit@plt+0xd467c> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [lr] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r8, lsl fp │ │ │ │ - @ instruction: 0xfffff908 │ │ │ │ - @ instruction: 0xfffff938 │ │ │ │ - rsceq r6, r7, r4, lsl #7 │ │ │ │ - andeq r0, r0, r0, asr #17 │ │ │ │ - andeq r0, r0, r4, lsr #12 │ │ │ │ - andeq r0, r0, ip, lsl #8 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - strdeq r6, [r7], #60 @ 0x3c @ │ │ │ │ - @ instruction: 0xfffffa24 │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - rsceq r6, r7, r4, lsl #10 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffa84 │ │ │ │ - smlaleq r6, r7, r8, r2 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - andeq r0, r0, r7, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne dff00 <__cxa_atexit@plt+0xd46d8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ dff20 <__cxa_atexit@plt+0xd46f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + ldrsheq lr, [r8], #120 @ 0x78 │ │ │ │ + ldrsbeq lr, [r8], #112 @ 0x70 │ │ │ │ + smlaleq r1, r7, ip, r7 │ │ │ │ + ldrheq lr, [r8], #112 @ 0x70 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne dff44 <__cxa_atexit@plt+0xd471c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bne e4cfc <__cxa_atexit@plt+0xd94d4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq dffb0 <__cxa_atexit@plt+0xd4788> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e0004 <__cxa_atexit@plt+0xd47dc> │ │ │ │ - ldr r8, [pc, #176] @ e003c <__cxa_atexit@plt+0xd4814> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b dfff4 <__cxa_atexit@plt+0xd47cc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e0020 <__cxa_atexit@plt+0xd47f8> │ │ │ │ - ldr r8, [pc, #112] @ e0044 <__cxa_atexit@plt+0xd481c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ e0040 <__cxa_atexit@plt+0xd4818> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ e0048 <__cxa_atexit@plt+0xd4820> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r7, r4, asr r2 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r6, r7, ip, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e00b0 <__cxa_atexit@plt+0xd4888> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e00c8 <__cxa_atexit@plt+0xd48a0> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e00cc <__cxa_atexit@plt+0xd48a4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r7, r8, asr r1 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e4d44 <__cxa_atexit@plt+0xd951c> │ │ │ │ + ldr lr, [pc, #64] @ e4d54 <__cxa_atexit@plt+0xd952c> │ │ │ │ + ldr r1, [pc, #64] @ e4d58 <__cxa_atexit@plt+0xd9530> │ │ │ │ + ldr r2, [pc, #64] @ e4d5c <__cxa_atexit@plt+0xd9534> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq lr, r8, r4, ror #14 │ │ │ │ + sbcseq lr, r8, ip, lsr r7 │ │ │ │ + rsceq r1, r7, r8, lsl #14 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ + mov sl, r9 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e0130 <__cxa_atexit@plt+0xd4908> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ e0148 <__cxa_atexit@plt+0xd4920> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e014c <__cxa_atexit@plt+0xd4924> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r6, [r7], #8 @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r9, r1, ip, lsl #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bcc e4da8 <__cxa_atexit@plt+0xd9580> │ │ │ │ + ldr r2, [pc, #56] @ e4dc4 <__cxa_atexit@plt+0xd959c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r2, [pc, #44] @ e4dc8 <__cxa_atexit@plt+0xd95a0> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #28] @ e4dcc <__cxa_atexit@plt+0xd95a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + rsceq r1, r7, r0, asr r6 │ │ │ │ + ldrsheq lr, [r8], #108 @ 0x6c │ │ │ │ + sbcseq lr, r8, r8, asr #13 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e0204 <__cxa_atexit@plt+0xd49dc> │ │ │ │ - ldr r8, [pc, #164] @ e021c <__cxa_atexit@plt+0xd49f4> │ │ │ │ - ldr r9, [r5, #48]! @ 0x30 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #156] @ e0220 <__cxa_atexit@plt+0xd49f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr ip, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - mov sl, r3 │ │ │ │ - add fp, pc, fp │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [sl, #16]! │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr fp, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #64] @ e0224 <__cxa_atexit@plt+0xd49fc> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ + bcc e4e0c <__cxa_atexit@plt+0xd95e4> │ │ │ │ + ldr r2, [pc, #52] @ e4e30 <__cxa_atexit@plt+0xd9608> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #32] @ e4e34 <__cxa_atexit@plt+0xd960c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + sbcseq lr, r8, ip, ror r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ e4e58 <__cxa_atexit@plt+0xd9630> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + strhteq r1, [r7], #20 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ e4e7c <__cxa_atexit@plt+0xd9654> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, r7, r4, ror #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4ec0 <__cxa_atexit@plt+0xd9698> │ │ │ │ + ldr r2, [pc, #44] @ e4ec8 <__cxa_atexit@plt+0xd96a0> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ e4ecc <__cxa_atexit@plt+0xd96a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str fp, [r3, #52] @ 0x34 │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ e0228 <__cxa_atexit@plt+0xd4a00> │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff654 │ │ │ │ - @ instruction: 0xfffff66c │ │ │ │ - rsceq r5, r7, r4, lsr #28 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r9, r1, ip, lsl #9 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 879484 <__cxa_atexit@plt+0x86dc5c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r1, r7, ip, asr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [pc, #12] @ e4eec <__cxa_atexit@plt+0xd96c4> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b ab5d64 <__cxa_atexit@plt+0xaaa53c> │ │ │ │ + rsceq r1, r7, r8, ror r1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e02e4 <__cxa_atexit@plt+0xd4abc> │ │ │ │ - ldr r7, [pc, #168] @ e02fc <__cxa_atexit@plt+0xd4ad4> │ │ │ │ - ldr sl, [r5, #48]! @ 0x30 │ │ │ │ - str fp, [sp] │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e4f38 <__cxa_atexit@plt+0xd9710> │ │ │ │ + ldr r7, [pc, #56] @ e4f50 <__cxa_atexit@plt+0xd9728> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr fp, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ str r7, [r3, #4]! │ │ │ │ - ldr r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str fp, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #92] @ e0300 <__cxa_atexit@plt+0xd4ad8> │ │ │ │ - mov sl, r3 │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #32]! │ │ │ │ - str r3, [r5] │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #64] @ e0304 <__cxa_atexit@plt+0xd4adc> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r9, [r3, #52] @ 0x34 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ e0308 <__cxa_atexit@plt+0xd4ae0> │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff4e0 │ │ │ │ - @ instruction: 0xfffff4ec │ │ │ │ - rsceq r5, r7, r8, asr #26 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - andeq r0, r0, r7, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e0330 <__cxa_atexit@plt+0xd4b08> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ e0350 <__cxa_atexit@plt+0xd4b28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [pc, #36] @ e4f54 <__cxa_atexit@plt+0xd972c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #24] @ e4f58 <__cxa_atexit@plt+0xd9730> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + rsceq r1, r7, r0, lsl r5 │ │ │ │ + ldrsbeq lr, [r8], #80 @ 0x50 │ │ │ │ + sbcseq lr, r8, r4, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4ff0 <__cxa_atexit@plt+0xd97c8> │ │ │ │ + ldr r2, [pc, #144] @ e500c <__cxa_atexit@plt+0xd97e4> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e4f9c <__cxa_atexit@plt+0xd9774> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e4fa8 <__cxa_atexit@plt+0xd9780> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e4ff8 <__cxa_atexit@plt+0xd97d0> │ │ │ │ + ldr lr, [pc, #80] @ e5010 <__cxa_atexit@plt+0xd97e8> │ │ │ │ + ldr r1, [pc, #80] @ e5014 <__cxa_atexit@plt+0xd97ec> │ │ │ │ + ldr r3, [pc, #80] @ e5018 <__cxa_atexit@plt+0xd97f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + ldrheq lr, [r8], #72 @ 0x48 │ │ │ │ + sbcseq lr, r8, r8, ror r5 │ │ │ │ + rsceq r1, r7, ip, asr r4 │ │ │ │ + sbcseq lr, r8, r4, asr #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne e0374 <__cxa_atexit@plt+0xd4b4c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bne e503c <__cxa_atexit@plt+0xd9814> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq e03e0 <__cxa_atexit@plt+0xd4bb8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e0434 <__cxa_atexit@plt+0xd4c0c> │ │ │ │ - ldr r8, [pc, #176] @ e046c <__cxa_atexit@plt+0xd4c44> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b e0424 <__cxa_atexit@plt+0xd4bfc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e0450 <__cxa_atexit@plt+0xd4c28> │ │ │ │ - ldr r8, [pc, #112] @ e0474 <__cxa_atexit@plt+0xd4c4c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ e0470 <__cxa_atexit@plt+0xd4c48> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ e0478 <__cxa_atexit@plt+0xd4c50> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r7, r4, lsr #28 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r5, [r7], #220 @ 0xdc @ │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e04e0 <__cxa_atexit@plt+0xd4cb8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e04f8 <__cxa_atexit@plt+0xd4cd0> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e04fc <__cxa_atexit@plt+0xd4cd4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r7, r8, lsr #26 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e0560 <__cxa_atexit@plt+0xd4d38> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ e0578 <__cxa_atexit@plt+0xd4d50> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e057c <__cxa_atexit@plt+0xd4d54> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r7, r8, lsr #25 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e062c <__cxa_atexit@plt+0xd4e04> │ │ │ │ - ldr r8, [pc, #168] @ e0648 <__cxa_atexit@plt+0xd4e20> │ │ │ │ - str r4, [sp] │ │ │ │ - ldr lr, [pc, #164] @ e064c <__cxa_atexit@plt+0xd4e24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str fp, [sp, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldm r5, {r4, ip} │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr fp, [r5, #32] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #116] @ e0650 <__cxa_atexit@plt+0xd4e28> │ │ │ │ - mov sl, r3 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e5084 <__cxa_atexit@plt+0xd985c> │ │ │ │ + ldr lr, [pc, #64] @ e5094 <__cxa_atexit@plt+0xd986c> │ │ │ │ + ldr r1, [pc, #64] @ e5098 <__cxa_atexit@plt+0xd9870> │ │ │ │ + ldr r2, [pc, #64] @ e509c <__cxa_atexit@plt+0xd9874> │ │ │ │ add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [sl, #16]! │ │ │ │ - ldr lr, [r5, #44]! @ 0x2c │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r4, [r3, #24] │ │ │ │ - str fp, [r3, #32] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - ldm sp, {r4, fp} │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - add r1, r3, #52 @ 0x34 │ │ │ │ - str r3, [r5] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r7, [pc, #32] @ e0654 <__cxa_atexit@plt+0xd4e2c> │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff0f8 │ │ │ │ - @ instruction: 0xfffff100 │ │ │ │ - rsceq r5, r7, ip, lsr #20 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r5, r1, ip, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq lr, r8, r4, lsr #8 │ │ │ │ + sbcseq lr, r8, r4, ror #9 │ │ │ │ + rsceq r1, r7, r8, asr #7 │ │ │ │ + andeq r0, r5, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e0710 <__cxa_atexit@plt+0xd4ee8> │ │ │ │ - ldr r8, [pc, #168] @ e0728 <__cxa_atexit@plt+0xd4f00> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [pc, #164] @ e072c <__cxa_atexit@plt+0xd4f04> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldmib r5, {r9, ip} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #116] @ e0730 <__cxa_atexit@plt+0xd4f08> │ │ │ │ - mov sl, r3 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [sl, #16]! │ │ │ │ - ldr fp, [r5, #48]! @ 0x30 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str fp, [r3, #60] @ 0x3c │ │ │ │ - ldr r0, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - add r1, r3, #44 @ 0x2c │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str ip, [r3, #28] │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r2, [pc, #28] @ e0734 <__cxa_atexit@plt+0xd4f0c> │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc e50dc <__cxa_atexit@plt+0xd98b4> │ │ │ │ + ldr r2, [pc, #44] @ e50f8 <__cxa_atexit@plt+0xd98d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff014 │ │ │ │ - @ instruction: 0xfffff020 │ │ │ │ - rsceq r5, r7, ip, asr #18 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - andeq r5, r1, ip, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str sl, [r8, #8] │ │ │ │ + mov sl, r3 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #24] @ e50fc <__cxa_atexit@plt+0xd98d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + sbcseq lr, r8, ip, lsl #9 │ │ │ │ + sbcseq lr, r8, ip, ror #8 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e07e4 <__cxa_atexit@plt+0xd4fbc> │ │ │ │ - ldr r9, [pc, #156] @ e07fc <__cxa_atexit@plt+0xd4fd4> │ │ │ │ - ldr lr, [pc, #156] @ e0800 <__cxa_atexit@plt+0xd4fd8> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - str sl, [r3, #28] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - stm r1, {r0, r7, r9} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #96] @ e0804 <__cxa_atexit@plt+0xd4fdc> │ │ │ │ + bcc e513c <__cxa_atexit@plt+0xd9914> │ │ │ │ + ldr r2, [pc, #52] @ e5160 <__cxa_atexit@plt+0xd9938> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #32] @ e5164 <__cxa_atexit@plt+0xd993c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r9, r6, #11 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #48]! @ 0x30 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str lr, [sl, #32]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ e0808 <__cxa_atexit@plt+0xd4fe0> │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + sbcseq lr, r8, r0, lsr #8 │ │ │ │ + sbcseq lr, r8, r8, ror r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e5208 <__cxa_atexit@plt+0xd99e0> │ │ │ │ + ldr r1, [pc, #156] @ e5228 <__cxa_atexit@plt+0xd9a00> │ │ │ │ + ldr r7, [pc, #156] @ e522c <__cxa_atexit@plt+0xd9a04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e51b8 <__cxa_atexit@plt+0xd9990> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e51c4 <__cxa_atexit@plt+0xd999c> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e5214 <__cxa_atexit@plt+0xd99ec> │ │ │ │ + ldr r3, [pc, #84] @ e5230 <__cxa_atexit@plt+0xd9a08> │ │ │ │ + ldr r1, [pc, #84] @ e5234 <__cxa_atexit@plt+0xd9a0c> │ │ │ │ + ldr r0, [pc, #84] @ e5238 <__cxa_atexit@plt+0xd9a10> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffee9c │ │ │ │ - @ instruction: 0xffffeeb8 │ │ │ │ - rsceq r5, r7, r0, ror #16 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r0, r0, r7, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r0, r7, r4, ror #28 │ │ │ │ + ldrheq lr, [r8], #60 @ 0x3c │ │ │ │ + ldrsbeq lr, [r8], #60 @ 0x3c │ │ │ │ + rsceq r1, r7, r0, asr #4 │ │ │ │ + sbcseq lr, r8, r4, lsr #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne e0830 <__cxa_atexit@plt+0xd5008> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ e0850 <__cxa_atexit@plt+0xd5028> │ │ │ │ + bne e525c <__cxa_atexit@plt+0xd9a34> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e52a4 <__cxa_atexit@plt+0xd9a7c> │ │ │ │ + ldr lr, [pc, #64] @ e52b4 <__cxa_atexit@plt+0xd9a8c> │ │ │ │ + ldr r1, [pc, #64] @ e52b8 <__cxa_atexit@plt+0xd9a90> │ │ │ │ + ldr r2, [pc, #64] @ e52bc <__cxa_atexit@plt+0xd9a94> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq lr, r8, r4, lsr #6 │ │ │ │ + sbcseq lr, r8, r4, asr #6 │ │ │ │ + rsceq r1, r7, r8, lsr #3 │ │ │ │ + sbcseq lr, r8, ip, lsl r3 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e5348 <__cxa_atexit@plt+0xd9b20> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e5350 <__cxa_atexit@plt+0xd9b28> │ │ │ │ + ldr r7, [pc, #128] @ e537c <__cxa_atexit@plt+0xd9b54> │ │ │ │ + ldr r1, [pc, #128] @ e5380 <__cxa_atexit@plt+0xd9b58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r1, r3, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + bhi e536c <__cxa_atexit@plt+0xd9b44> │ │ │ │ + ldr r3, [pc, #96] @ e5384 <__cxa_atexit@plt+0xd9b5c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e0874 <__cxa_atexit@plt+0xd504c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r3, [r7] │ │ │ │ + beq e5338 <__cxa_atexit@plt+0xd9b10> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq e08e0 <__cxa_atexit@plt+0xd50b8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e0934 <__cxa_atexit@plt+0xd510c> │ │ │ │ - ldr r8, [pc, #176] @ e096c <__cxa_atexit@plt+0xd5144> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b e0924 <__cxa_atexit@plt+0xd50fc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e0950 <__cxa_atexit@plt+0xd5128> │ │ │ │ - ldr r8, [pc, #112] @ e0974 <__cxa_atexit@plt+0xd514c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ e0970 <__cxa_atexit@plt+0xd5148> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b e5358 <__cxa_atexit@plt+0xd9b30> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ e538c <__cxa_atexit@plt+0xd9b64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ e0978 <__cxa_atexit@plt+0xd5150> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e5388 <__cxa_atexit@plt+0xd9b60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r7, r4, lsr #18 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r5, [r7], #140 @ 0x8c @ │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e09e0 <__cxa_atexit@plt+0xd51b8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e09f8 <__cxa_atexit@plt+0xd51d0> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e09fc <__cxa_atexit@plt+0xd51d4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + rsceq r0, r7, r8, lsl #27 │ │ │ │ + @ instruction: 0xfffff27c │ │ │ │ + sbcseq lr, r8, r8, asr r0 │ │ │ │ + smullseq lr, r8, r0, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e53f8 <__cxa_atexit@plt+0xd9bd0> │ │ │ │ + ldr r7, [pc, #104] @ e541c <__cxa_atexit@plt+0xd9bf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e540c <__cxa_atexit@plt+0xd9be4> │ │ │ │ + ldr r3, [pc, #84] @ e5420 <__cxa_atexit@plt+0xd9bf8> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r7, r8, lsr #16 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e53e8 <__cxa_atexit@plt+0xd9bc0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e5428 <__cxa_atexit@plt+0xd9c00> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e5424 <__cxa_atexit@plt+0xd9bfc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff15c │ │ │ │ + ldrheq sp, [r8], #244 @ 0xf4 │ │ │ │ + ldrsheq lr, [r8], #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e0a60 <__cxa_atexit@plt+0xd5238> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ e0a78 <__cxa_atexit@plt+0xd5250> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e0a7c <__cxa_atexit@plt+0xd5254> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 115d20 <__cxa_atexit@plt+0x10a4f8> │ │ │ │ + sbcseq lr, r8, ip, lsr #3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e54ec <__cxa_atexit@plt+0xd9cc4> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + bhi e5504 <__cxa_atexit@plt+0xd9cdc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e550c <__cxa_atexit@plt+0xd9ce4> │ │ │ │ + ldr r7, [pc, #164] @ e553c <__cxa_atexit@plt+0xd9d14> │ │ │ │ + ldr r2, [pc, #164] @ e5540 <__cxa_atexit@plt+0xd9d18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r0, #4]! │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r9, [r0, #8] │ │ │ │ + bhi e552c <__cxa_atexit@plt+0xd9d04> │ │ │ │ + ldr r3, [pc, #124] @ e5544 <__cxa_atexit@plt+0xd9d1c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r7, r8, lsr #15 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b e0ea8 <__cxa_atexit@plt+0xd5680> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0ac0 <__cxa_atexit@plt+0xd5298> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ e0ac8 <__cxa_atexit@plt+0xd52a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r3, [r7] │ │ │ │ + beq e54dc <__cxa_atexit@plt+0xd9cb4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b df87c <__cxa_atexit@plt+0xd4054> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r9, r1 │ │ │ │ + bx r2 │ │ │ │ + mov r6, r0 │ │ │ │ + b e5514 <__cxa_atexit@plt+0xd9cec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ e554c <__cxa_atexit@plt+0xd9d24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r1 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, r8, asr #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0b04 <__cxa_atexit@plt+0xd52dc> │ │ │ │ + ldr r7, [pc, #20] @ e5548 <__cxa_atexit@plt+0xd9d20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + rsceq r0, r7, ip, ror #23 │ │ │ │ + @ instruction: 0xfffff0d8 │ │ │ │ + smullseq sp, r8, r8, lr │ │ │ │ + ldrsbeq lr, [r8], #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e55d0 <__cxa_atexit@plt+0xd9da8> │ │ │ │ + ldr r5, [pc, #144] @ e5600 <__cxa_atexit@plt+0xd9dd8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ e0b0c <__cxa_atexit@plt+0xd52e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b df87c <__cxa_atexit@plt+0xd4054> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e55dc <__cxa_atexit@plt+0xd9db4> │ │ │ │ + ldr r7, [pc, #120] @ e5604 <__cxa_atexit@plt+0xd9ddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e55f0 <__cxa_atexit@plt+0xd9dc8> │ │ │ │ + ldr r3, [pc, #100] @ e5608 <__cxa_atexit@plt+0xd9de0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e55c0 <__cxa_atexit@plt+0xd9d98> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, r4, lsl #10 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0b60 <__cxa_atexit@plt+0xd5338> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ e0b68 <__cxa_atexit@plt+0xd5340> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e2aa0 <__cxa_atexit@plt+0xd7278> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strhteq r5, [r7], #72 @ 0x48 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0ba0 <__cxa_atexit@plt+0xd5378> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e0ba8 <__cxa_atexit@plt+0xd5380> │ │ │ │ + ldr r7, [pc, #44] @ e5610 <__cxa_atexit@plt+0xd9de8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e560c <__cxa_atexit@plt+0xd9de4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, r7, r8, lsl #21 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xffffef84 │ │ │ │ + ldrsbeq sp, [r8], #208 @ 0xd0 │ │ │ │ + sbcseq lr, r8, r4, lsl r0 │ │ │ │ + ldrsbeq sp, [r8], #248 @ 0xf8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e5678 <__cxa_atexit@plt+0xd9e50> │ │ │ │ + ldr r3, [pc, #80] @ e5690 <__cxa_atexit@plt+0xd9e68> │ │ │ │ + ldr r2, [pc, #80] @ e5694 <__cxa_atexit@plt+0xd9e6c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ e5698 <__cxa_atexit@plt+0xd9e70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #25 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, r8, ror #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r7, [pc, #28] @ e569c <__cxa_atexit@plt+0xd9e74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + rsceq r0, r7, r4, lsl lr │ │ │ │ + sbcseq sp, r8, ip, ror pc │ │ │ │ + smullseq sp, r8, r0, pc @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e0be0 <__cxa_atexit@plt+0xd53b8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e0be8 <__cxa_atexit@plt+0xd53c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi e5740 <__cxa_atexit@plt+0xd9f18> │ │ │ │ + ldr r1, [pc, #156] @ e5760 <__cxa_atexit@plt+0xd9f38> │ │ │ │ + ldr r7, [pc, #156] @ e5764 <__cxa_atexit@plt+0xd9f3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e56f0 <__cxa_atexit@plt+0xd9ec8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e56fc <__cxa_atexit@plt+0xd9ed4> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e574c <__cxa_atexit@plt+0xd9f24> │ │ │ │ + ldr r3, [pc, #84] @ e5768 <__cxa_atexit@plt+0xd9f40> │ │ │ │ + ldr r1, [pc, #84] @ e576c <__cxa_atexit@plt+0xd9f44> │ │ │ │ + ldr r0, [pc, #84] @ e5770 <__cxa_atexit@plt+0xd9f48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, r8, lsr #8 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0c3c <__cxa_atexit@plt+0xd5414> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ e0c44 <__cxa_atexit@plt+0xd541c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e2aa0 <__cxa_atexit@plt+0xd7278> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r0, r7, ip, lsr #18 │ │ │ │ + sbcseq sp, r8, r4, lsl #29 │ │ │ │ + ldrsheq sp, [r8], #228 @ 0xe4 │ │ │ │ + rsceq r0, r7, r8, lsl #26 │ │ │ │ + ldrheq sp, [r8], #236 @ 0xec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne e5794 <__cxa_atexit@plt+0xd9f6c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r7], #60 @ 0x3c @ │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0c98 <__cxa_atexit@plt+0xd5470> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ e0ca0 <__cxa_atexit@plt+0xd5478> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e57dc <__cxa_atexit@plt+0xd9fb4> │ │ │ │ + ldr lr, [pc, #64] @ e57ec <__cxa_atexit@plt+0xd9fc4> │ │ │ │ + ldr r1, [pc, #64] @ e57f0 <__cxa_atexit@plt+0xd9fc8> │ │ │ │ + ldr r2, [pc, #64] @ e57f4 <__cxa_atexit@plt+0xd9fcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e0ea8 <__cxa_atexit@plt+0xd5680> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, r0, lsl #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0cd8 <__cxa_atexit@plt+0xd54b0> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq sp, r8, ip, ror #27 │ │ │ │ + sbcseq sp, r8, ip, asr lr │ │ │ │ + rsceq r0, r7, r0, ror ip │ │ │ │ + sbcseq sp, r8, r8, lsr lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e58a8 <__cxa_atexit@plt+0xda080> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e58b0 <__cxa_atexit@plt+0xda088> │ │ │ │ + ldr lr, [pc, #164] @ e58d4 <__cxa_atexit@plt+0xda0ac> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #160] @ e58d8 <__cxa_atexit@plt+0xda0b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e0ce0 <__cxa_atexit@plt+0xd54b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r0, [pc, #132] @ e58dc <__cxa_atexit@plt+0xda0b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + bhi e58c4 <__cxa_atexit@plt+0xda09c> │ │ │ │ + ldr r3, [pc, #92] @ e58e0 <__cxa_atexit@plt+0xda0b8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e5898 <__cxa_atexit@plt+0xda070> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, r0, lsr r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0d18 <__cxa_atexit@plt+0xd54f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e0d20 <__cxa_atexit@plt+0xd54f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r6, r2 │ │ │ │ + b e58b8 <__cxa_atexit@plt+0xda090> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r5, [r7], #32 @ │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0d74 <__cxa_atexit@plt+0xd554c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ e0d7c <__cxa_atexit@plt+0xd5554> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e0ea8 <__cxa_atexit@plt+0xd5680> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, r4, lsr #5 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0dbc <__cxa_atexit@plt+0xd5594> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ e0dc4 <__cxa_atexit@plt+0xd559c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b deca0 <__cxa_atexit@plt+0xd3478> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ e58e4 <__cxa_atexit@plt+0xda0bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, ip, asr #4 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + strhteq r0, [r7], #124 @ 0x7c │ │ │ │ + rsceq r0, r7, r4, lsr r8 │ │ │ │ + @ instruction: 0xffffed1c │ │ │ │ + sbcseq sp, r8, r0, lsl #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0dfc <__cxa_atexit@plt+0xd55d4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e0e04 <__cxa_atexit@plt+0xd55dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e594c <__cxa_atexit@plt+0xda124> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e5958 <__cxa_atexit@plt+0xda130> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ e5968 <__cxa_atexit@plt+0xda140> │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #60] @ e596c <__cxa_atexit@plt+0xda144> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + mov r5, r2 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, ip, lsl #4 │ │ │ │ + strdeq r0, [r7], #108 @ 0x6c @ │ │ │ │ + rsceq r0, r7, ip, lsr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e0e3c <__cxa_atexit@plt+0xd5614> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e0e44 <__cxa_atexit@plt+0xd561c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi e59dc <__cxa_atexit@plt+0xda1b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e59e8 <__cxa_atexit@plt+0xda1c0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ e59f8 <__cxa_atexit@plt+0xda1d0> │ │ │ │ + ldr sl, [pc, #76] @ e59fc <__cxa_atexit@plt+0xda1d4> │ │ │ │ + sub r0, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r1 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, ip, asr #3 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0e84 <__cxa_atexit@plt+0xd565c> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ e0e8c <__cxa_atexit@plt+0xd5664> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b deca0 <__cxa_atexit@plt+0xd3478> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r7, r4, lsl #3 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + rsceq r0, r7, r8, lsr #13 │ │ │ │ + sbcseq sp, r8, ip, lsr #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r0, r7 │ │ │ │ - mov lr, r8 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e5a6c <__cxa_atexit@plt+0xda244> │ │ │ │ + ldr r7, [pc, #104] @ e5a90 <__cxa_atexit@plt+0xda268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e10f0 <__cxa_atexit@plt+0xd58c8> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r1, #4]! │ │ │ │ - ldr r7, [r0, #4] │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ - ldr ip, [r0, #12] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq e0f38 <__cxa_atexit@plt+0xd5710> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne e1000 <__cxa_atexit@plt+0xd57d8> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - cmp r3, r2 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmda r5, {r0, r8, lr} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bcc e1104 <__cxa_atexit@plt+0xd58dc> │ │ │ │ - ldr r3, [pc, #632] @ e1190 <__cxa_atexit@plt+0xd5968> │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r2, #15 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - stmib r6, {r3, sl} │ │ │ │ - mov r6, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r8, #6] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, fp, r3 │ │ │ │ - cmp r3, lr │ │ │ │ - bne e1030 <__cxa_atexit@plt+0xd5808> │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [r0, #24] │ │ │ │ - ands r0, fp, r9 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r0, r6, #56 @ 0x38 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - beq e105c <__cxa_atexit@plt+0xd5834> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r3, r0 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - bcc e1124 <__cxa_atexit@plt+0xd58fc> │ │ │ │ - ldr r3, [pc, #440] @ e1168 <__cxa_atexit@plt+0xd5940> │ │ │ │ - ldr r5, [pc, #440] @ e116c <__cxa_atexit@plt+0xd5944> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r6, [r1] │ │ │ │ - ldr r3, [pc, #428] @ e1170 <__cxa_atexit@plt+0xd5948> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - str r5, [r6, #24]! │ │ │ │ - b e10d0 <__cxa_atexit@plt+0xd58a8> │ │ │ │ - stm r5, {r2, ip} │ │ │ │ - ldr r3, [r0, #16] │ │ │ │ - sub r2, r5, #32 │ │ │ │ - ldr r1, [r0, #20] │ │ │ │ - stm r2, {r0, r1, r3, lr} │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r7, fp │ │ │ │ - b e1674 <__cxa_atexit@plt+0xd5e4c> │ │ │ │ - ldr r0, [pc, #336] @ e1188 <__cxa_atexit@plt+0xd5960> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - stmda r5, {r1, fp, lr} │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r3, r0 │ │ │ │ - bcc e1144 <__cxa_atexit@plt+0xd591c> │ │ │ │ - ldr r5, [pc, #240] @ e1178 <__cxa_atexit@plt+0xd5950> │ │ │ │ - ldr r3, [pc, #240] @ e117c <__cxa_atexit@plt+0xd5954> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r6, [r1] │ │ │ │ - ldr r5, [pc, #228] @ e1180 <__cxa_atexit@plt+0xd5958> │ │ │ │ + bhi e5a80 <__cxa_atexit@plt+0xda258> │ │ │ │ + ldr r3, [pc, #84] @ e5a94 <__cxa_atexit@plt+0xda26c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r5, [r6, #40] @ 0x28 │ │ │ │ - str r5, [r6, #48] @ 0x30 │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str fp, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16]! │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov sl, r6 │ │ │ │ - sub r8, r0, #3 │ │ │ │ - sub r9, r0, #11 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, ip │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - mov r7, r0 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #128] @ e118c <__cxa_atexit@plt+0xd5964> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e5a5c <__cxa_atexit@plt+0xda234> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #72] @ e1174 <__cxa_atexit@plt+0xd594c> │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e5a9c <__cxa_atexit@plt+0xda274> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r7, fp} │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #56] @ e1184 <__cxa_atexit@plt+0xd595c> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e5a98 <__cxa_atexit@plt+0xda270> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - rsceq r5, r7, r8, asr #32 │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - rsceq r4, r7, r0, ror pc │ │ │ │ - andeq r0, r0, r0, lsr #7 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r5, r7, ip, asr #5 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e11f0 <__cxa_atexit@plt+0xd59c8> │ │ │ │ - ldr lr, [pc, #76] @ e1208 <__cxa_atexit@plt+0xd59e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ e120c <__cxa_atexit@plt+0xd59e4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r7, r0, lsr r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mvn r3, r7 │ │ │ │ - ldr r8, [r1, #12]! │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r1, #-8] │ │ │ │ - ldr ip, [r1, #-4] │ │ │ │ - ldr sl, [r1, #8] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e1274 <__cxa_atexit@plt+0xd5a4c> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e12ac <__cxa_atexit@plt+0xd5a84> │ │ │ │ - ldr r0, [pc, #96] @ e12bc <__cxa_atexit@plt+0xd5a94> │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, ip} │ │ │ │ - add r0, r2, #12 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e12ac <__cxa_atexit@plt+0xd5a84> │ │ │ │ - ldr r0, [pc, #60] @ e12c0 <__cxa_atexit@plt+0xd5a98> │ │ │ │ - ldr r3, [pc, #60] @ e12c4 <__cxa_atexit@plt+0xd5a9c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - stmib r2, {r3, ip} │ │ │ │ - add r2, r2, #12 │ │ │ │ - stm r2, {r8, sl, lr} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r7, ip, lsl #31 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, r7, r0, ror #30 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e12e8 <__cxa_atexit@plt+0xd5ac0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldmib r5, {r0, r3} │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - ands r2, r0, r1, lsr r3 │ │ │ │ - lsr r1, r1, r3 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - beq e1354 <__cxa_atexit@plt+0xd5b2c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - cmp r3, r6 │ │ │ │ - str r1, [r5] │ │ │ │ - bcc e13a8 <__cxa_atexit@plt+0xd5b80> │ │ │ │ - ldr lr, [pc, #172] @ e13dc <__cxa_atexit@plt+0xd5bb4> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - b e1398 <__cxa_atexit@plt+0xd5b70> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - cmp r2, r6 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - bcc e13bc <__cxa_atexit@plt+0xd5b94> │ │ │ │ - ldr lr, [pc, #108] @ e13e4 <__cxa_atexit@plt+0xd5bbc> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #48] @ e13e0 <__cxa_atexit@plt+0xd5bb8> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b e13cc <__cxa_atexit@plt+0xd5ba4> │ │ │ │ - ldr r0, [pc, #36] @ e13e8 <__cxa_atexit@plt+0xd5bc0> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r4, [r7], #224 @ 0xe0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r4, r7, r8, ror #28 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e1450 <__cxa_atexit@plt+0xd5c28> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e1468 <__cxa_atexit@plt+0xd5c40> │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - and r1, r2, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e146c <__cxa_atexit@plt+0xd5c44> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r4, [r7], #216 @ 0xd8 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffeae8 │ │ │ │ + sbcseq sp, r8, r0, asr #18 │ │ │ │ + sbcseq sp, r8, ip, asr #23 │ │ │ │ + smullseq sp, r8, r0, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e14d0 <__cxa_atexit@plt+0xd5ca8> │ │ │ │ + bcc e5b00 <__cxa_atexit@plt+0xda2d8> │ │ │ │ + ldr r2, [pc, #68] @ e5b0c <__cxa_atexit@plt+0xda2e4> │ │ │ │ + ldr lr, [pc, #68] @ e5b10 <__cxa_atexit@plt+0xda2e8> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ e14e8 <__cxa_atexit@plt+0xd5cc0> │ │ │ │ - rsb r0, r7, #0 │ │ │ │ - eor r0, r7, r0 │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e14ec <__cxa_atexit@plt+0xd5cc4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r7, r8, lsr sp │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r1, r0, sl, asr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - bcc e1584 <__cxa_atexit@plt+0xd5d5c> │ │ │ │ - ldr r9, [pc, #132] @ e159c <__cxa_atexit@plt+0xd5d74> │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldmib r5, {r1, r8, ip} │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - ldr r9, [pc, #92] @ e15a0 <__cxa_atexit@plt+0xd5d78> │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #84] @ e15a4 <__cxa_atexit@plt+0xd5d7c> │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #16]! │ │ │ │ - ldr r7, [r5, #40]! @ 0x28 │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r2, [r3, #24] │ │ │ │ - add r2, r3, #28 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r5] │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ e15a8 <__cxa_atexit@plt+0xd5d80> │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - rsceq r4, r7, r8, asr #21 │ │ │ │ - @ instruction: 0xfffff8f4 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r1, r0, sl, asr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - bcc e164c <__cxa_atexit@plt+0xd5e24> │ │ │ │ - ldr r9, [pc, #144] @ e1664 <__cxa_atexit@plt+0xd5e3c> │ │ │ │ - ldr lr, [pc, #144] @ e1668 <__cxa_atexit@plt+0xd5e40> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str sl, [r3, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #88] @ e166c <__cxa_atexit@plt+0xd5e44> │ │ │ │ - mov sl, r3 │ │ │ │ + add r2, r3, #12 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #40]! @ 0x28 │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str lr, [sl, #24]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r5] │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ e1670 <__cxa_atexit@plt+0xd5e48> │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + stm r2, {r0, r1, r8, lr} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e5b7c <__cxa_atexit@plt+0xda354> │ │ │ │ + ldr r7, [pc, #104] @ e5ba0 <__cxa_atexit@plt+0xda378> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e5b90 <__cxa_atexit@plt+0xda368> │ │ │ │ + ldr r3, [pc, #84] @ e5ba4 <__cxa_atexit@plt+0xda37c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - @ instruction: 0xfffff7b4 │ │ │ │ - strdeq r4, [r7], #148 @ 0x94 @ │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - mov fp, r7 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc e1a30 <__cxa_atexit@plt+0xd6208> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - ldr sl, [r8, #11] │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - cmp r3, r2 │ │ │ │ - bls e1768 <__cxa_atexit@plt+0xd5f40> │ │ │ │ - rsb r6, r3, #0 │ │ │ │ - eor r6, r3, r6 │ │ │ │ - and r6, r6, r9 │ │ │ │ - cmp r6, sl │ │ │ │ - bne e1830 <__cxa_atexit@plt+0xd6008> │ │ │ │ - mov r8, r0 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ands r4, r3, r9 │ │ │ │ - add r6, r1, #64 @ 0x40 │ │ │ │ - sub r0, r5, #4 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - beq e18d8 <__cxa_atexit@plt+0xd60b0> │ │ │ │ - cmp lr, r6 │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r4, ip} │ │ │ │ - bcc e1a4c <__cxa_atexit@plt+0xd6224> │ │ │ │ - ldr lr, [pc, #1024] @ e1b08 <__cxa_atexit@plt+0xd62e0> │ │ │ │ - ldr r4, [r5, #40]! @ 0x28 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr fp, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r4, [pc, #992] @ e1b0c <__cxa_atexit@plt+0xd62e4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r7, [r1, #44] @ 0x2c │ │ │ │ - add r7, r1, #52 @ 0x34 │ │ │ │ - str r8, [r1, #40] @ 0x28 │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ - stm r7, {r3, r4, sl} │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str lr, [r1, #12] │ │ │ │ - str ip, [r1, #16] │ │ │ │ - str fp, [r1, #20] │ │ │ │ - str r9, [r1, #24] │ │ │ │ - str r2, [r1, #28] │ │ │ │ - ldr r7, [pc, #944] @ e1b10 <__cxa_atexit@plt+0xd62e8> │ │ │ │ + str r3, [r7] │ │ │ │ + beq e5b6c <__cxa_atexit@plt+0xda344> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e5bac <__cxa_atexit@plt+0xda384> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1, #32]! │ │ │ │ - b e195c <__cxa_atexit@plt+0xd6134> │ │ │ │ - cmp r2, r3 │ │ │ │ - bls e183c <__cxa_atexit@plt+0xd6014> │ │ │ │ - rsb r6, r2, #0 │ │ │ │ - eor r6, r2, r6 │ │ │ │ - and r6, sl, r6 │ │ │ │ - cmp r6, r9 │ │ │ │ - bne e18b4 <__cxa_atexit@plt+0xd608c> │ │ │ │ - ands r7, sl, r2 │ │ │ │ - add r6, r1, #64 @ 0x40 │ │ │ │ - sub r8, r5, #4 │ │ │ │ - beq e1978 <__cxa_atexit@plt+0xd6150> │ │ │ │ - cmp lr, r6 │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str sl, [r5, #36] @ 0x24 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc e1a98 <__cxa_atexit@plt+0xd6270> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - ldr r7, [pc, #776] @ e1ae4 <__cxa_atexit@plt+0xd62bc> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e5ba8 <__cxa_atexit@plt+0xda380> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1, #4]! │ │ │ │ - add r7, r1, #8 │ │ │ │ - stm r7, {r0, ip, lr} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str sl, [r1, #24] │ │ │ │ - str r3, [r1, #28] │ │ │ │ - str r7, [r1, #20] │ │ │ │ - ldr r7, [pc, #744] @ e1ae8 <__cxa_atexit@plt+0xd62c0> │ │ │ │ - add lr, r1, #52 @ 0x34 │ │ │ │ - mov sl, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - str r3, [r1, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r7, [r1, #48] @ 0x30 │ │ │ │ - str r3, [r1, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #708] @ e1aec <__cxa_atexit@plt+0xd62c4> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffe9d8 │ │ │ │ + sbcseq sp, r8, r0, lsr r8 │ │ │ │ + sbcseq sp, r8, r4, asr #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 146ea4 <__cxa_atexit@plt+0x13b67c> │ │ │ │ + sbcseq sp, r8, r8, ror sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi e5c54 <__cxa_atexit@plt+0xda42c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r5, r2, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + str sl, [r2, #-4] │ │ │ │ + bhi e5c68 <__cxa_atexit@plt+0xda440> │ │ │ │ + ldr r7, [pc, #136] @ e5c90 <__cxa_atexit@plt+0xda468> │ │ │ │ + sub lr, r2, #20 │ │ │ │ + str r3, [r2, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [sl, #32]! │ │ │ │ - b e1a1c <__cxa_atexit@plt+0xd61f4> │ │ │ │ - ldr r6, [pc, #752] @ e1b28 <__cxa_atexit@plt+0xd6300> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b e18c8 <__cxa_atexit@plt+0xd60a0> │ │ │ │ - cmp sl, r9 │ │ │ │ - bne e18c0 <__cxa_atexit@plt+0xd6098> │ │ │ │ - ldr r2, [pc, #652] @ e1ad8 <__cxa_atexit@plt+0xd62b0> │ │ │ │ - ldr r7, [r5, #40]! @ 0x28 │ │ │ │ - mov sl, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r1, #4]! │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr lr, [pc, #620] @ e1adc <__cxa_atexit@plt+0xd62b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r1, #32] │ │ │ │ - str r9, [r1, #52] @ 0x34 │ │ │ │ - str ip, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - str r2, [r1, #16] │ │ │ │ - str sl, [r1, #28] │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ - str lr, [r1, #40] @ 0x28 │ │ │ │ - str r3, [r1, #44] @ 0x2c │ │ │ │ - str lr, [r1, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #576] @ e1ae0 <__cxa_atexit@plt+0xd62b8> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + sub r7, r2, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e5c80 <__cxa_atexit@plt+0xda458> │ │ │ │ + ldr r3, [pc, #108] @ e5c94 <__cxa_atexit@plt+0xda46c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r1, #20]! │ │ │ │ - mov sl, r1 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r6, [pc, #584] @ e1b04 <__cxa_atexit@plt+0xd62dc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b e18c8 <__cxa_atexit@plt+0xd60a0> │ │ │ │ - ldr r6, [pc, #524] @ e1ad4 <__cxa_atexit@plt+0xd62ac> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r1 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r0, #0 │ │ │ │ - cmp lr, r6 │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r0, ip} │ │ │ │ - bcc e1a70 <__cxa_atexit@plt+0xd6248> │ │ │ │ - ldr r0, [pc, #540] @ e1b18 <__cxa_atexit@plt+0xd62f0> │ │ │ │ - ldr r4, [r5, #40]! @ 0x28 │ │ │ │ - mov fp, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str ip, [r1, #8] │ │ │ │ - str r7, [r1, #12] │ │ │ │ - ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r7, [pc, #496] @ e1b1c <__cxa_atexit@plt+0xd62f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r1, #24] │ │ │ │ - add lr, r1, #52 @ 0x34 │ │ │ │ - str r0, [r1, #28] │ │ │ │ - str fp, [r1, #32] │ │ │ │ - str r8, [r1, #36] @ 0x24 │ │ │ │ - str r9, [r1, #40] @ 0x28 │ │ │ │ - str r2, [r1, #44] @ 0x2c │ │ │ │ - str r7, [r1, #48] @ 0x30 │ │ │ │ - stm lr, {r3, r7, sl} │ │ │ │ - ldr r7, [pc, #456] @ e1b20 <__cxa_atexit@plt+0xd62f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #16]! │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - mov sl, r1 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - mov r7, #0 │ │ │ │ - cmp lr, r6 │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str sl, [r5, #36] @ 0x24 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc e1ab4 <__cxa_atexit@plt+0xd628c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - ldr r7, [pc, #304] @ e1af4 <__cxa_atexit@plt+0xd62cc> │ │ │ │ + str r3, [r7] │ │ │ │ + beq e5c44 <__cxa_atexit@plt+0xda41c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e5c9c <__cxa_atexit@plt+0xda474> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1, #4]! │ │ │ │ - ldr r7, [sp] │ │ │ │ - str lr, [r1, #8] │ │ │ │ - str r7, [r1, #12] │ │ │ │ - ldr r7, [pc, #284] @ e1af8 <__cxa_atexit@plt+0xd62d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r1, #24] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str sl, [r1, #40] @ 0x28 │ │ │ │ - str r7, [r1, #56] @ 0x38 │ │ │ │ - str r0, [r1, #32] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r9, [r1, #60] @ 0x3c │ │ │ │ - str ip, [r1, #28] │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ - str r3, [r1, #44] @ 0x2c │ │ │ │ - str r7, [r1, #48] @ 0x30 │ │ │ │ - str r2, [r1, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #232] @ e1afc <__cxa_atexit@plt+0xd62d4> │ │ │ │ - mov sl, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e5c98 <__cxa_atexit@plt+0xda470> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [sl, #16]! │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r7, [pc, #244] @ e1b2c <__cxa_atexit@plt+0xd6304> │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xffffe900 │ │ │ │ + sbcseq sp, r8, r0, asr #14 │ │ │ │ + ldrsbeq sp, [r8], #144 @ 0x90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e5d20 <__cxa_atexit@plt+0xda4f8> │ │ │ │ + ldr r5, [pc, #144] @ e5d50 <__cxa_atexit@plt+0xda528> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e5d2c <__cxa_atexit@plt+0xda504> │ │ │ │ + ldr r7, [pc, #120] @ e5d54 <__cxa_atexit@plt+0xda52c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r3, [pc, #192] @ e1b14 <__cxa_atexit@plt+0xd62ec> │ │ │ │ - mov r7, r4 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e5d40 <__cxa_atexit@plt+0xda518> │ │ │ │ + ldr r3, [pc, #100] @ e5d58 <__cxa_atexit@plt+0xda530> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #172] @ e1b24 <__cxa_atexit@plt+0xd62fc> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + str r3, [r7] │ │ │ │ + beq e5d10 <__cxa_atexit@plt+0xda4e8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e5d60 <__cxa_atexit@plt+0xda538> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r5, [pc, #80] @ e1af0 <__cxa_atexit@plt+0xd62c8> │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #68] @ e1b00 <__cxa_atexit@plt+0xd62d8> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e5d5c <__cxa_atexit@plt+0xda534> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff238 │ │ │ │ - rsceq r4, r7, r0, lsr #15 │ │ │ │ - @ instruction: 0xfffff228 │ │ │ │ - @ instruction: 0xfffff338 │ │ │ │ - rsceq r4, r7, r8, lsl #16 │ │ │ │ - @ instruction: 0xfffff348 │ │ │ │ - andeq r0, r0, r4, lsr #18 │ │ │ │ - @ instruction: 0xfffff1ec │ │ │ │ - rsceq r4, r7, r4, lsr r6 │ │ │ │ - @ instruction: 0xfffff1d8 │ │ │ │ - andeq r0, r0, r4, lsr #16 │ │ │ │ - andeq r0, r0, ip, lsr r7 │ │ │ │ - @ instruction: 0xfffff540 │ │ │ │ - rsceq r4, r7, r4, ror #17 │ │ │ │ - @ instruction: 0xfffff548 │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - rsceq r4, r7, r4, ror #13 │ │ │ │ - @ instruction: 0xfffff3d0 │ │ │ │ - @ instruction: 0x000003b8 │ │ │ │ - andeq r0, r0, r4, lsl r3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r2, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b e1674 <__cxa_atexit@plt+0xd5e4c> │ │ │ │ - andeq lr, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, r7, r8, lsr r3 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xffffe834 │ │ │ │ + sbcseq sp, r8, r0, lsl #13 │ │ │ │ + sbcseq sp, r8, r4, lsl r9 │ │ │ │ + ldrsbeq sp, [r8], #136 @ 0x88 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r1, r9 │ │ │ │ - tst r1, #3 │ │ │ │ - bne e1bb0 <__cxa_atexit@plt+0xd6388> │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e1bec <__cxa_atexit@plt+0xd63c4> │ │ │ │ - ldr r1, [pc, #108] @ e1bfc <__cxa_atexit@plt+0xd63d4> │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + bcc e5dc8 <__cxa_atexit@plt+0xda5a0> │ │ │ │ + ldr r3, [pc, #80] @ e5de0 <__cxa_atexit@plt+0xda5b8> │ │ │ │ + ldr r2, [pc, #80] @ e5de4 <__cxa_atexit@plt+0xda5bc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ e5de8 <__cxa_atexit@plt+0xda5c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #25 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e1bec <__cxa_atexit@plt+0xd63c4> │ │ │ │ - ldr r1, [pc, #64] @ e1c00 <__cxa_atexit@plt+0xd63d8> │ │ │ │ - ldr r3, [pc, #64] @ e1c04 <__cxa_atexit@plt+0xd63dc> │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e5dec <__cxa_atexit@plt+0xda5c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + rsceq r0, r7, r4, asr #13 │ │ │ │ + sbcseq sp, r8, ip, ror r8 │ │ │ │ + smullseq sp, r8, r0, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e5e90 <__cxa_atexit@plt+0xda668> │ │ │ │ + ldr r1, [pc, #156] @ e5eb0 <__cxa_atexit@plt+0xda688> │ │ │ │ + ldr r7, [pc, #156] @ e5eb4 <__cxa_atexit@plt+0xda68c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r1, [r5, #16]! │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e5e40 <__cxa_atexit@plt+0xda618> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e5e4c <__cxa_atexit@plt+0xda624> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e5e9c <__cxa_atexit@plt+0xda674> │ │ │ │ + ldr r3, [pc, #84] @ e5eb8 <__cxa_atexit@plt+0xda690> │ │ │ │ + ldr r1, [pc, #84] @ e5ebc <__cxa_atexit@plt+0xda694> │ │ │ │ + ldr r0, [pc, #84] @ e5ec0 <__cxa_atexit@plt+0xda698> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r7, r8, asr r6 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r4, r7, r4, lsr #12 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r7], #28 @ │ │ │ │ + sbcseq sp, r8, r4, lsr r7 │ │ │ │ + ldrsheq sp, [r8], #116 @ 0x74 │ │ │ │ + strhteq r0, [r7], #88 @ 0x58 │ │ │ │ + ldrheq sp, [r8], #124 @ 0x7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne e1c28 <__cxa_atexit@plt+0xd6400> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + bne e5ee4 <__cxa_atexit@plt+0xda6bc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, r6 │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r2, r0, r1, lsr r3 │ │ │ │ - lsr r1, r1, r3 │ │ │ │ - add lr, r5, #12 │ │ │ │ - beq e1c98 <__cxa_atexit@plt+0xd6470> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e1cec <__cxa_atexit@plt+0xd64c4> │ │ │ │ - ldr lr, [pc, #172] @ e1d20 <__cxa_atexit@plt+0xd64f8> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - b e1cdc <__cxa_atexit@plt+0xd64b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r2, r6 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e1d00 <__cxa_atexit@plt+0xd64d8> │ │ │ │ - ldr lr, [pc, #108] @ e1d28 <__cxa_atexit@plt+0xd6500> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #48] @ e1d24 <__cxa_atexit@plt+0xd64fc> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b e1d10 <__cxa_atexit@plt+0xd64e8> │ │ │ │ - ldr r0, [pc, #36] @ e1d2c <__cxa_atexit@plt+0xd6504> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r7, ip, ror #10 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r4, r7, r4, lsr #10 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e1d94 <__cxa_atexit@plt+0xd656c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e1dac <__cxa_atexit@plt+0xd6584> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e1db0 <__cxa_atexit@plt+0xd6588> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e5f2c <__cxa_atexit@plt+0xda704> │ │ │ │ + ldr lr, [pc, #64] @ e5f3c <__cxa_atexit@plt+0xda714> │ │ │ │ + ldr r1, [pc, #64] @ e5f40 <__cxa_atexit@plt+0xda718> │ │ │ │ + ldr r2, [pc, #64] @ e5f44 <__cxa_atexit@plt+0xda71c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smullseq sp, r8, ip, r6 │ │ │ │ + sbcseq sp, r8, ip, asr r7 │ │ │ │ + rsceq r0, r7, r0, lsr #10 │ │ │ │ + sbcseq sp, r8, r8, lsr r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e5ff8 <__cxa_atexit@plt+0xda7d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e6000 <__cxa_atexit@plt+0xda7d8> │ │ │ │ + ldr lr, [pc, #164] @ e6024 <__cxa_atexit@plt+0xda7fc> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #160] @ e6028 <__cxa_atexit@plt+0xda800> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r0, [pc, #132] @ e602c <__cxa_atexit@plt+0xda804> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + bhi e6014 <__cxa_atexit@plt+0xda7ec> │ │ │ │ + ldr r3, [pc, #92] @ e6030 <__cxa_atexit@plt+0xda808> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r7, r4, ror r4 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e5fe8 <__cxa_atexit@plt+0xda7c0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b e6008 <__cxa_atexit@plt+0xda7e0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e6034 <__cxa_atexit@plt+0xda80c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + rsceq r0, r7, ip, rrx │ │ │ │ + rsceq r0, r7, r4, ror #1 │ │ │ │ + @ instruction: 0xffffe5cc │ │ │ │ + ldrheq sp, [r8], #48 @ 0x30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e1e18 <__cxa_atexit@plt+0xd65f0> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e1e30 <__cxa_atexit@plt+0xd6608> │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - and r0, r0, r1 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e609c <__cxa_atexit@plt+0xda874> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e60a8 <__cxa_atexit@plt+0xda880> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ e60b8 <__cxa_atexit@plt+0xda890> │ │ │ │ + sub r1, r6, #7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ + ldr r0, [pc, #60] @ e60bc <__cxa_atexit@plt+0xda894> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e1e34 <__cxa_atexit@plt+0xd660c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq r4, [r7], #48 @ 0x30 @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r2, r0, fp, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e1ef4 <__cxa_atexit@plt+0xd66cc> │ │ │ │ - ldr r7, [pc, #172] @ e1f0c <__cxa_atexit@plt+0xd66e4> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [pc, #168] @ e1f10 <__cxa_atexit@plt+0xd66e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - str r2, [sp] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r1, [pc, #120] @ e1f14 <__cxa_atexit@plt+0xd66ec> │ │ │ │ - mov sl, r3 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - str fp, [sl, #16]! │ │ │ │ - ldr fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str fp, [r3, #52] @ 0x34 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r2, [pc, #28] @ e1f18 <__cxa_atexit@plt+0xd66f0> │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + mov r5, r2 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffee80 │ │ │ │ - @ instruction: 0xffffee88 │ │ │ │ - rsceq r4, r7, ip, ror #2 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - andeq r2, r0, fp, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e1fcc <__cxa_atexit@plt+0xd67a4> │ │ │ │ - ldr r8, [pc, #160] @ e1fe4 <__cxa_atexit@plt+0xd67bc> │ │ │ │ - ldr lr, [pc, #160] @ e1fe8 <__cxa_atexit@plt+0xd67c0> │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #96] @ e1fec <__cxa_atexit@plt+0xd67c4> │ │ │ │ - mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r6, ip, lsr #31 │ │ │ │ + ldrdeq pc, [r6], #252 @ 0xfc @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e612c <__cxa_atexit@plt+0xda904> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e6138 <__cxa_atexit@plt+0xda910> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ e6148 <__cxa_atexit@plt+0xda920> │ │ │ │ + ldr sl, [pc, #76] @ e614c <__cxa_atexit@plt+0xda924> │ │ │ │ + sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str lr, [sl, #32]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ e1ff0 <__cxa_atexit@plt+0xd67c8> │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + rsceq pc, r6, r8, asr pc @ │ │ │ │ + sbcseq sp, r8, ip, lsr #10 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e61bc <__cxa_atexit@plt+0xda994> │ │ │ │ + ldr r7, [pc, #104] @ e61e0 <__cxa_atexit@plt+0xda9b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e61d0 <__cxa_atexit@plt+0xda9a8> │ │ │ │ + ldr r3, [pc, #84] @ e61e4 <__cxa_atexit@plt+0xda9bc> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffed00 │ │ │ │ - @ instruction: 0xffffed18 │ │ │ │ - rsceq r4, r7, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - andeq lr, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r1, r9 │ │ │ │ - tst r1, #3 │ │ │ │ - bne e205c <__cxa_atexit@plt+0xd6834> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e2098 <__cxa_atexit@plt+0xd6870> │ │ │ │ - ldr r1, [pc, #108] @ e20a8 <__cxa_atexit@plt+0xd6880> │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e2098 <__cxa_atexit@plt+0xd6870> │ │ │ │ - ldr r1, [pc, #64] @ e20ac <__cxa_atexit@plt+0xd6884> │ │ │ │ - ldr r3, [pc, #64] @ e20b0 <__cxa_atexit@plt+0xd6888> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r1, [r5, #16]! │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r7, ip, lsr #3 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r4, r7, r8, ror r1 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e20d4 <__cxa_atexit@plt+0xd68ac> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + str r3, [r7] │ │ │ │ + beq e61ac <__cxa_atexit@plt+0xda984> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, r6 │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r2, r0, r1, lsr r3 │ │ │ │ - lsr r1, r1, r3 │ │ │ │ - add lr, r5, #12 │ │ │ │ - beq e2144 <__cxa_atexit@plt+0xd691c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e2198 <__cxa_atexit@plt+0xd6970> │ │ │ │ - ldr lr, [pc, #172] @ e21cc <__cxa_atexit@plt+0xd69a4> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - b e2188 <__cxa_atexit@plt+0xd6960> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r2, r6 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e21ac <__cxa_atexit@plt+0xd6984> │ │ │ │ - ldr lr, [pc, #108] @ e21d4 <__cxa_atexit@plt+0xd69ac> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #48] @ e21d0 <__cxa_atexit@plt+0xd69a8> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b e21bc <__cxa_atexit@plt+0xd6994> │ │ │ │ - ldr r0, [pc, #36] @ e21d8 <__cxa_atexit@plt+0xd69b0> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r7, r0, asr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r4, r7, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e61ec <__cxa_atexit@plt+0xda9c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e61e8 <__cxa_atexit@plt+0xda9c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffe398 │ │ │ │ + ldrsheq sp, [r8], #16 │ │ │ │ + sbcseq sp, r8, ip, asr #9 │ │ │ │ + smullseq sp, r8, r0, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e2240 <__cxa_atexit@plt+0xd6a18> │ │ │ │ + bcc e6250 <__cxa_atexit@plt+0xdaa28> │ │ │ │ + ldr r2, [pc, #68] @ e625c <__cxa_atexit@plt+0xdaa34> │ │ │ │ + ldr lr, [pc, #68] @ e6260 <__cxa_atexit@plt+0xdaa38> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e2258 <__cxa_atexit@plt+0xd6a30> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e225c <__cxa_atexit@plt+0xd6a34> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r7, r8, asr #31 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e22c4 <__cxa_atexit@plt+0xd6a9c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e22dc <__cxa_atexit@plt+0xd6ab4> │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ + add r2, r3, #12 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r2, {r0, r1, r8, lr} │ │ │ │ + str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ e22e0 <__cxa_atexit@plt+0xd6ab8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r7, r4, asr #30 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r6, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e23a0 <__cxa_atexit@plt+0xd6b78> │ │ │ │ - ldr sl, [pc, #172] @ e23b8 <__cxa_atexit@plt+0xd6b90> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [pc, #168] @ e23bc <__cxa_atexit@plt+0xd6b94> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldmib r5, {r1, r9} │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #120] @ e23c0 <__cxa_atexit@plt+0xd6b98> │ │ │ │ - mov sl, r3 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - str fp, [sl, #16]! │ │ │ │ - ldr fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str fp, [r3, #60] @ 0x3c │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r2, [pc, #28] @ e23c4 <__cxa_atexit@plt+0xd6b9c> │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffe898 │ │ │ │ - @ instruction: 0xffffe8a4 │ │ │ │ - rsceq r3, r7, r0, asr #25 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - andeq r6, r0, fp, lsl #12 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e62cc <__cxa_atexit@plt+0xdaaa4> │ │ │ │ + ldr r7, [pc, #104] @ e62f0 <__cxa_atexit@plt+0xdaac8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e62e0 <__cxa_atexit@plt+0xdaab8> │ │ │ │ + ldr r3, [pc, #84] @ e62f4 <__cxa_atexit@plt+0xdaacc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e62bc <__cxa_atexit@plt+0xdaa94> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e62fc <__cxa_atexit@plt+0xdaad4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e62f8 <__cxa_atexit@plt+0xdaad0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffe288 │ │ │ │ + sbcseq sp, r8, r0, ror #1 │ │ │ │ + sbcseq sp, r8, r4, asr #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e2470 <__cxa_atexit@plt+0xd6c48> │ │ │ │ - ldr r8, [pc, #152] @ e2488 <__cxa_atexit@plt+0xd6c60> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #16 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - str sl, [r3, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr r2, [pc, #96] @ e248c <__cxa_atexit@plt+0xd6c64> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 14d084 <__cxa_atexit@plt+0x14185c> │ │ │ │ + sbcseq sp, r8, r8, ror r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi e63a4 <__cxa_atexit@plt+0xdab7c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r5, r2, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + str sl, [r2, #-4] │ │ │ │ + bhi e63b8 <__cxa_atexit@plt+0xdab90> │ │ │ │ + ldr r7, [pc, #136] @ e63e0 <__cxa_atexit@plt+0xdabb8> │ │ │ │ + sub lr, r2, #20 │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + sub r7, r2, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e63d0 <__cxa_atexit@plt+0xdaba8> │ │ │ │ + ldr r3, [pc, #108] @ e63e4 <__cxa_atexit@plt+0xdabbc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e6394 <__cxa_atexit@plt+0xdab6c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e63ec <__cxa_atexit@plt+0xdabc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #84] @ e2490 <__cxa_atexit@plt+0xd6c68> │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - sub r9, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e63e8 <__cxa_atexit@plt+0xdabc0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [sl, #32]! │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ e2494 <__cxa_atexit@plt+0xd6c6c> │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xffffe1b0 │ │ │ │ + ldrsheq ip, [r8], #240 @ 0xf0 │ │ │ │ + ldrsbeq sp, [r8], #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e6470 <__cxa_atexit@plt+0xdac48> │ │ │ │ + ldr r5, [pc, #144] @ e64a0 <__cxa_atexit@plt+0xdac78> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e647c <__cxa_atexit@plt+0xdac54> │ │ │ │ + ldr r7, [pc, #120] @ e64a4 <__cxa_atexit@plt+0xdac7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e6490 <__cxa_atexit@plt+0xdac68> │ │ │ │ + ldr r3, [pc, #100] @ e64a8 <__cxa_atexit@plt+0xdac80> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffe71c │ │ │ │ - ldrdeq r3, [r7], #188 @ 0xbc @ │ │ │ │ - @ instruction: 0xffffe72c │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq lr, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ + str r3, [r7] │ │ │ │ + beq e6460 <__cxa_atexit@plt+0xdac38> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e64b0 <__cxa_atexit@plt+0xdac88> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e64ac <__cxa_atexit@plt+0xdac84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r6, r8, ror #23 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xffffe0e4 │ │ │ │ + sbcseq ip, r8, r0, lsr pc │ │ │ │ + sbcseq sp, r8, r4, lsl r2 │ │ │ │ + ldrsbeq sp, [r8], #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r1, r9 │ │ │ │ - tst r1, #3 │ │ │ │ - bne e2500 <__cxa_atexit@plt+0xd6cd8> │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e253c <__cxa_atexit@plt+0xd6d14> │ │ │ │ - ldr r1, [pc, #108] @ e254c <__cxa_atexit@plt+0xd6d24> │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + bcc e6518 <__cxa_atexit@plt+0xdacf0> │ │ │ │ + ldr r3, [pc, #80] @ e6530 <__cxa_atexit@plt+0xdad08> │ │ │ │ + ldr r2, [pc, #80] @ e6534 <__cxa_atexit@plt+0xdad0c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ e6538 <__cxa_atexit@plt+0xdad10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #25 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e253c <__cxa_atexit@plt+0xd6d14> │ │ │ │ - ldr r1, [pc, #64] @ e2550 <__cxa_atexit@plt+0xd6d28> │ │ │ │ - ldr r3, [pc, #64] @ e2554 <__cxa_atexit@plt+0xd6d2c> │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e653c <__cxa_atexit@plt+0xdad14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + rsceq pc, r6, r4, ror pc @ │ │ │ │ + sbcseq sp, r8, ip, ror r1 │ │ │ │ + smullseq sp, r8, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e65e0 <__cxa_atexit@plt+0xdadb8> │ │ │ │ + ldr r1, [pc, #156] @ e6600 <__cxa_atexit@plt+0xdadd8> │ │ │ │ + ldr r7, [pc, #156] @ e6604 <__cxa_atexit@plt+0xdaddc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r1, [r5, #16]! │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e6590 <__cxa_atexit@plt+0xdad68> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e659c <__cxa_atexit@plt+0xdad74> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e65ec <__cxa_atexit@plt+0xdadc4> │ │ │ │ + ldr r3, [pc, #84] @ e6608 <__cxa_atexit@plt+0xdade0> │ │ │ │ + ldr r1, [pc, #84] @ e660c <__cxa_atexit@plt+0xdade4> │ │ │ │ + ldr r0, [pc, #84] @ e6610 <__cxa_atexit@plt+0xdade8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r7, r8, lsl #26 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r3, [r7], #196 @ 0xc4 @ │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq pc, r6, ip, lsl #21 │ │ │ │ + sbcseq ip, r8, r4, ror #31 │ │ │ │ + ldrsheq sp, [r8], #4 │ │ │ │ + rsceq pc, r6, r8, ror #28 │ │ │ │ + ldrheq sp, [r8], #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne e2578 <__cxa_atexit@plt+0xd6d50> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + bne e6634 <__cxa_atexit@plt+0xdae0c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, r6 │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r2, r0, r1, lsr r3 │ │ │ │ - lsr r1, r1, r3 │ │ │ │ - add lr, r5, #12 │ │ │ │ - beq e25e8 <__cxa_atexit@plt+0xd6dc0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e263c <__cxa_atexit@plt+0xd6e14> │ │ │ │ - ldr lr, [pc, #172] @ e2670 <__cxa_atexit@plt+0xd6e48> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - b e262c <__cxa_atexit@plt+0xd6e04> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r2, r6 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e2650 <__cxa_atexit@plt+0xd6e28> │ │ │ │ - ldr lr, [pc, #108] @ e2678 <__cxa_atexit@plt+0xd6e50> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #48] @ e2674 <__cxa_atexit@plt+0xd6e4c> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b e2660 <__cxa_atexit@plt+0xd6e38> │ │ │ │ - ldr r0, [pc, #36] @ e267c <__cxa_atexit@plt+0xd6e54> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r7, ip, lsl ip │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrdeq r3, [r7], #180 @ 0xb4 @ │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e26e4 <__cxa_atexit@plt+0xd6ebc> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e26fc <__cxa_atexit@plt+0xd6ed4> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e2700 <__cxa_atexit@plt+0xd6ed8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r7, r4, lsr #22 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e2768 <__cxa_atexit@plt+0xd6f40> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e2780 <__cxa_atexit@plt+0xd6f58> │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e2784 <__cxa_atexit@plt+0xd6f5c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r7, r0, lsr #21 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b e2aa0 <__cxa_atexit@plt+0xd7278> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e27c8 <__cxa_atexit@plt+0xd6fa0> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e667c <__cxa_atexit@plt+0xdae54> │ │ │ │ + ldr lr, [pc, #64] @ e668c <__cxa_atexit@plt+0xdae64> │ │ │ │ + ldr r1, [pc, #64] @ e6690 <__cxa_atexit@plt+0xdae68> │ │ │ │ + ldr r2, [pc, #64] @ e6694 <__cxa_atexit@plt+0xdae6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq ip, r8, ip, asr #30 │ │ │ │ + sbcseq sp, r8, ip, asr r0 │ │ │ │ + ldrdeq pc, [r6], #208 @ 0xd0 @ │ │ │ │ + sbcseq sp, r8, r8, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6748 <__cxa_atexit@plt+0xdaf20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e6750 <__cxa_atexit@plt+0xdaf28> │ │ │ │ + ldr lr, [pc, #164] @ e6774 <__cxa_atexit@plt+0xdaf4c> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #160] @ e6778 <__cxa_atexit@plt+0xdaf50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ e27d0 <__cxa_atexit@plt+0xd6fa8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b df87c <__cxa_atexit@plt+0xd4054> │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r0, [pc, #132] @ e677c <__cxa_atexit@plt+0xdaf54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + bhi e6764 <__cxa_atexit@plt+0xdaf3c> │ │ │ │ + ldr r3, [pc, #92] @ e6780 <__cxa_atexit@plt+0xdaf58> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e6738 <__cxa_atexit@plt+0xdaf10> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b e6758 <__cxa_atexit@plt+0xdaf30> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r7, r0, asr #16 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e280c <__cxa_atexit@plt+0xd6fe4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ e2814 <__cxa_atexit@plt+0xd6fec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #24] @ e6784 <__cxa_atexit@plt+0xdaf5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + rsceq pc, r6, ip, lsl r9 @ │ │ │ │ + smlaleq pc, r6, r4, r9 @ │ │ │ │ + @ instruction: 0xffffde7c │ │ │ │ + sbcseq ip, r8, r0, ror #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + sbcseq ip, r8, r0, lsr pc │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e6804 <__cxa_atexit@plt+0xdafdc> │ │ │ │ + ldr r2, [pc, #84] @ e681c <__cxa_atexit@plt+0xdaff4> │ │ │ │ + ldr r1, [pc, #84] @ e6820 <__cxa_atexit@plt+0xdaff8> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r7, #16] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b df87c <__cxa_atexit@plt+0xd4054> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r7], #124 @ 0x7c @ │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2868 <__cxa_atexit@plt+0xd7040> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ e2870 <__cxa_atexit@plt+0xd7048> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r7, [pc, #24] @ e6824 <__cxa_atexit@plt+0xdaffc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + ldrsbeq ip, [r8], #228 @ 0xe4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6890 <__cxa_atexit@plt+0xdb068> │ │ │ │ + ldr r7, [pc, #104] @ e68b4 <__cxa_atexit@plt+0xdb08c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e68a4 <__cxa_atexit@plt+0xdb07c> │ │ │ │ + ldr r3, [pc, #84] @ e68b8 <__cxa_atexit@plt+0xdb090> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e6880 <__cxa_atexit@plt+0xdb058> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e68c0 <__cxa_atexit@plt+0xdb098> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e2aa0 <__cxa_atexit@plt+0xd7278> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq r3, [r7], #112 @ 0x70 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e28a8 <__cxa_atexit@plt+0xd7080> │ │ │ │ + ldr r7, [pc, #16] @ e68bc <__cxa_atexit@plt+0xdb094> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffdcc4 │ │ │ │ + sbcseq ip, r8, ip, lsl fp │ │ │ │ + sbcseq ip, r8, r0, asr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 132040 <__cxa_atexit@plt+0x126818> │ │ │ │ + sbcseq ip, r8, r4, lsl #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e6950 <__cxa_atexit@plt+0xdb128> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + str sl, [r2] │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc e6960 <__cxa_atexit@plt+0xdb138> │ │ │ │ + ldr r7, [pc, #108] @ e6988 <__cxa_atexit@plt+0xdb160> │ │ │ │ + ldr r2, [pc, #108] @ e698c <__cxa_atexit@plt+0xdb164> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e6984 <__cxa_atexit@plt+0xdb15c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq ip, r8, r4, ror sp │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e6a10 <__cxa_atexit@plt+0xdb1e8> │ │ │ │ + ldr r5, [pc, #144] @ e6a40 <__cxa_atexit@plt+0xdb218> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e28b0 <__cxa_atexit@plt+0xd7088> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6a1c <__cxa_atexit@plt+0xdb1f4> │ │ │ │ + ldr r7, [pc, #120] @ e6a44 <__cxa_atexit@plt+0xdb21c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e6a30 <__cxa_atexit@plt+0xdb208> │ │ │ │ + ldr r3, [pc, #100] @ e6a48 <__cxa_atexit@plt+0xdb220> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e6a00 <__cxa_atexit@plt+0xdb1d8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r7, r0, ror #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e28e8 <__cxa_atexit@plt+0xd70c0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e28f0 <__cxa_atexit@plt+0xd70c8> │ │ │ │ + ldr r7, [pc, #44] @ e6a50 <__cxa_atexit@plt+0xdb228> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e6a4c <__cxa_atexit@plt+0xdb224> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r6, r8, asr #12 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + @ instruction: 0xffffdb44 │ │ │ │ + smullseq ip, r8, r0, r9 │ │ │ │ + sbcseq ip, r8, r4, asr #25 │ │ │ │ + sbcseq ip, r8, r8, lsl #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e6ab8 <__cxa_atexit@plt+0xdb290> │ │ │ │ + ldr r3, [pc, #80] @ e6ad0 <__cxa_atexit@plt+0xdb2a8> │ │ │ │ + ldr r2, [pc, #80] @ e6ad4 <__cxa_atexit@plt+0xdb2ac> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ e6ad8 <__cxa_atexit@plt+0xdb2b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #25 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r7, r0, lsr #14 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2944 <__cxa_atexit@plt+0xd711c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ e294c <__cxa_atexit@plt+0xd7124> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e2aa0 <__cxa_atexit@plt+0xd7278> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ e6adc <__cxa_atexit@plt+0xdb2b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r7], #100 @ 0x64 @ │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + ldrdeq pc, [r6], #148 @ 0x94 @ │ │ │ │ + sbcseq ip, r8, ip, lsr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e29a0 <__cxa_atexit@plt+0xd7178> │ │ │ │ + bhi e6b10 <__cxa_atexit@plt+0xdb2e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ e29a8 <__cxa_atexit@plt+0xd7180> │ │ │ │ + ldr r2, [pc, #24] @ e6b18 <__cxa_atexit@plt+0xdb2f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e0ea8 <__cxa_atexit@plt+0xd5680> │ │ │ │ + b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r7, r8, ror r6 │ │ │ │ + strdeq pc, [r6], #72 @ 0x48 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e29e0 <__cxa_atexit@plt+0xd71b8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e29e8 <__cxa_atexit@plt+0xd71c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e6b80 <__cxa_atexit@plt+0xdb358> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e6b8c <__cxa_atexit@plt+0xdb364> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ e6b9c <__cxa_atexit@plt+0xdb374> │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #60] @ e6ba0 <__cxa_atexit@plt+0xdb378> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + mov r5, r2 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r7, r8, lsr #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2a20 <__cxa_atexit@plt+0xd71f8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e2a28 <__cxa_atexit@plt+0xd7200> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r7, r8, ror #11 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + rsceq pc, r6, r8, asr #9 │ │ │ │ + strdeq pc, [r6], #72 @ 0x48 @ │ │ │ │ + sbcseq ip, r8, ip, ror fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e2a7c <__cxa_atexit@plt+0xd7254> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ e2a84 <__cxa_atexit@plt+0xd725c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi e6c44 <__cxa_atexit@plt+0xdb41c> │ │ │ │ + ldr r1, [pc, #156] @ e6c64 <__cxa_atexit@plt+0xdb43c> │ │ │ │ + ldr r7, [pc, #156] @ e6c68 <__cxa_atexit@plt+0xdb440> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e6bf4 <__cxa_atexit@plt+0xdb3cc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e6c00 <__cxa_atexit@plt+0xdb3d8> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b e0ea8 <__cxa_atexit@plt+0xd5680> │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e6c50 <__cxa_atexit@plt+0xdb428> │ │ │ │ + ldr r3, [pc, #84] @ e6c6c <__cxa_atexit@plt+0xdb444> │ │ │ │ + ldr r1, [pc, #84] @ e6c70 <__cxa_atexit@plt+0xdb448> │ │ │ │ + ldr r0, [pc, #84] @ e6c74 <__cxa_atexit@plt+0xdb44c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - smlaleq r3, r7, ip, r5 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq pc, r6, r8, lsr #8 │ │ │ │ + sbcseq ip, r8, r0, lsl #19 │ │ │ │ + sbcseq ip, r8, r0, ror #21 │ │ │ │ + rsceq pc, r6, r4, lsl #16 │ │ │ │ + sbcseq ip, r8, r8, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e2b68 <__cxa_atexit@plt+0xd7340> │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq e2b14 <__cxa_atexit@plt+0xd72ec> │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne e2b30 <__cxa_atexit@plt+0xd7308> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - cmp r0, r3 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmda r5, {r1, r7, r8} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - bcc e2b7c <__cxa_atexit@plt+0xd7354> │ │ │ │ - ldr r7, [pc, #168] @ e2b9c <__cxa_atexit@plt+0xd7374> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - sub r8, r3, #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne e6c98 <__cxa_atexit@plt+0xdb470> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e6ce0 <__cxa_atexit@plt+0xdb4b8> │ │ │ │ + ldr lr, [pc, #64] @ e6cf0 <__cxa_atexit@plt+0xdb4c8> │ │ │ │ + ldr r1, [pc, #64] @ e6cf4 <__cxa_atexit@plt+0xdb4cc> │ │ │ │ + ldr r2, [pc, #64] @ e6cf8 <__cxa_atexit@plt+0xdb4d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ - b de538 <__cxa_atexit@plt+0xd2d10> │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - ldr lr, [r3, #20] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr ip, [r3, #12] │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub lr, r5, #28 │ │ │ │ - stm r5, {r2, ip} │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r7, fp │ │ │ │ - stm lr, {r0, r3, r8, r9, sl} │ │ │ │ - b e2c1c <__cxa_atexit@plt+0xd73f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r3 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ e2b98 <__cxa_atexit@plt+0xd7370> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq r3, [r7], #96 @ 0x60 @ │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e2bfc <__cxa_atexit@plt+0xd73d4> │ │ │ │ - ldr lr, [pc, #76] @ e2c14 <__cxa_atexit@plt+0xd73ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ e2c18 <__cxa_atexit@plt+0xd73f0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r7, r4, lsr #12 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r8, r6 │ │ │ │ - bcc e3060 <__cxa_atexit@plt+0xd7838> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - cmp r3, r2 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - str lr, [sp, #20] │ │ │ │ - bls e2d20 <__cxa_atexit@plt+0xd74f8> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - rsb r4, r3, #0 │ │ │ │ - eor r4, r3, r4 │ │ │ │ - and r4, r1, r4 │ │ │ │ - cmp r4, fp │ │ │ │ - bne e2ddc <__cxa_atexit@plt+0xd75b4> │ │ │ │ - ands r4, r1, r3 │ │ │ │ - add r6, sl, #64 @ 0x40 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - beq e2f24 <__cxa_atexit@plt+0xd76fc> │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - cmp r8, r6 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str ip, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - bcc e307c <__cxa_atexit@plt+0xd7854> │ │ │ │ - ldr lr, [pc, #1120] @ e3124 <__cxa_atexit@plt+0xd78fc> │ │ │ │ - ldr r8, [pc, #1120] @ e3128 <__cxa_atexit@plt+0xd7900> │ │ │ │ - ldr r4, [r5, #40]! @ 0x28 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - str r4, [sp] │ │ │ │ - str sl, [r5] │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #1096] @ e312c <__cxa_atexit@plt+0xd7904> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r7, [sl, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r4, [sl, #40] @ 0x28 │ │ │ │ - add r4, sl, #52 @ 0x34 │ │ │ │ - str r9, [sl, #48] @ 0x30 │ │ │ │ - stm r4, {r3, r9, fp} │ │ │ │ - str ip, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - str r7, [sl, #16] │ │ │ │ - str lr, [sl, #20] │ │ │ │ - str r1, [sl, #24] │ │ │ │ - str r2, [sl, #28] │ │ │ │ - b e2dd4 <__cxa_atexit@plt+0xd75ac> │ │ │ │ - cmp r2, r3 │ │ │ │ - bls e2e20 <__cxa_atexit@plt+0xd75f8> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - eor r4, r2, r9 │ │ │ │ - and r4, r4, fp │ │ │ │ - cmp r4, r1 │ │ │ │ - bne e2e98 <__cxa_atexit@plt+0xd7670> │ │ │ │ - ands r7, r2, fp │ │ │ │ - add r6, sl, #64 @ 0x40 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - beq e2fc0 <__cxa_atexit@plt+0xd7798> │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - cmp r8, r6 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - stmib r5, {r0, ip} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc e30b0 <__cxa_atexit@plt+0xd7888> │ │ │ │ - ldr r9, [pc, #912] @ e3108 <__cxa_atexit@plt+0xd78e0> │ │ │ │ - ldr r8, [pc, #912] @ e310c <__cxa_atexit@plt+0xd78e4> │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldr r7, [r5, #40]! @ 0x28 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [sl, #4]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str sl, [r5] │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r7, [sl, #8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [sl, #12] │ │ │ │ - add r7, sl, #16 │ │ │ │ - stm r7, {r0, r4, fp} │ │ │ │ - ldr r4, [pc, #852] @ e3110 <__cxa_atexit@plt+0xd78e8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str ip, [sl, #40] @ 0x28 │ │ │ │ - str lr, [sl, #44] @ 0x2c │ │ │ │ - str r4, [sl, #48] @ 0x30 │ │ │ │ - str r2, [sl, #52] @ 0x34 │ │ │ │ - str r4, [sl, #56] @ 0x38 │ │ │ │ - str r1, [sl, #60] @ 0x3c │ │ │ │ - str r8, [sl, #32]! │ │ │ │ - b e2fac <__cxa_atexit@plt+0xd7784> │ │ │ │ - ldr r4, [pc, #864] @ e3144 <__cxa_atexit@plt+0xd791c> │ │ │ │ - str r3, [sl, #20]! │ │ │ │ - ldr r3, [pc, #860] @ e3148 <__cxa_atexit@plt+0xd7920> │ │ │ │ - add r4, pc, r4 │ │ │ │ - sub r8, r6, #51 @ 0x33 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r4, [r5, #-4]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r3, [sl, #-16] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str r3, [sl, #-12] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - stmdb sl, {r3, fp} │ │ │ │ - mov fp, r9 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp fp, r1 │ │ │ │ - bne e2edc <__cxa_atexit@plt+0xd76b4> │ │ │ │ - ldr r8, [pc, #716] @ e30fc <__cxa_atexit@plt+0xd78d4> │ │ │ │ - ldr r7, [r5, #40]! @ 0x28 │ │ │ │ - ldr r2, [pc, #712] @ e3100 <__cxa_atexit@plt+0xd78d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r1, sl, #4 │ │ │ │ - str r8, [sl, #24]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [sl, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #684] @ e3104 <__cxa_atexit@plt+0xd78dc> │ │ │ │ - add lr, sl, #16 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str fp, [sl, #32] │ │ │ │ - str r3, [sl, #-12] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - mov fp, r9 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str ip, [sl, #12] │ │ │ │ - str r2, [sl, #28] │ │ │ │ - str r3, [sl, #-8] │ │ │ │ - str r1, [sl, #-4] │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r4, [pc, #636] @ e311c <__cxa_atexit@plt+0xd78f4> │ │ │ │ - str r3, [sl, #20]! │ │ │ │ - ldr r3, [pc, #632] @ e3120 <__cxa_atexit@plt+0xd78f8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - sub r8, r6, #51 @ 0x33 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r4, [r5, #-4]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r3, [sl, #-16] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str r3, [sl, #-12] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - stmdb sl, {r3, fp} │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r8, [pc, #620] @ e3150 <__cxa_atexit@plt+0xd7928> │ │ │ │ - ldr r2, [pc, #620] @ e3154 <__cxa_atexit@plt+0xd792c> │ │ │ │ - add lr, sl, #20 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r2, [sl, #4] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - str fp, [sl, #16] │ │ │ │ - sub r8, r6, #51 @ 0x33 │ │ │ │ - mov r6, lr │ │ │ │ - mov fp, r9 │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r2, [sl, #12] │ │ │ │ - str r3, [sl, #20] │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - mov r4, #0 │ │ │ │ - cmp r8, r6 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str ip, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - bcc e30a4 <__cxa_atexit@plt+0xd787c> │ │ │ │ - ldr lr, [pc, #484] @ e3134 <__cxa_atexit@plt+0xd790c> │ │ │ │ - ldr r8, [pc, #484] @ e3138 <__cxa_atexit@plt+0xd7910> │ │ │ │ - ldr r4, [r5, #40]! @ 0x28 │ │ │ │ + sbcseq ip, r8, r8, ror #17 │ │ │ │ + sbcseq ip, r8, r8, asr #20 │ │ │ │ + rsceq pc, r6, ip, ror #14 │ │ │ │ + sbcseq ip, r8, r4, lsr #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6dac <__cxa_atexit@plt+0xdb584> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e6db4 <__cxa_atexit@plt+0xdb58c> │ │ │ │ + ldr lr, [pc, #164] @ e6dd8 <__cxa_atexit@plt+0xdb5b0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #160] @ e6ddc <__cxa_atexit@plt+0xdb5b4> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - str r7, [sl, #12] │ │ │ │ - str r4, [sl, #8] │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #448] @ e313c <__cxa_atexit@plt+0xd7914> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [sl, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str lr, [sl, #36] @ 0x24 │ │ │ │ - add lr, sl, #40 @ 0x28 │ │ │ │ - str r7, [sl, #56] @ 0x38 │ │ │ │ - str fp, [sl, #60] @ 0x3c │ │ │ │ - str ip, [sl, #24] │ │ │ │ - str r0, [sl, #32] │ │ │ │ - str r3, [sl, #52] @ 0x34 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r8, [sl, #16]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - mov r4, #0 │ │ │ │ - cmp r8, r6 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - stmib r5, {r0, ip} │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - bcc e30d4 <__cxa_atexit@plt+0xd78ac> │ │ │ │ - ldr r9, [pc, #368] @ e3158 <__cxa_atexit@plt+0xd7930> │ │ │ │ - ldr r8, [pc, #368] @ e315c <__cxa_atexit@plt+0xd7934> │ │ │ │ - ldr r4, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [sl, #4]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr lr, [r5, #40]! @ 0x28 │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - str r4, [sl, #12] │ │ │ │ - ldr r4, [pc, #336] @ e3160 <__cxa_atexit@plt+0xd7938> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r1, [sl, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str fp, [sl, #40] @ 0x28 │ │ │ │ - str r4, [sl, #56] @ 0x38 │ │ │ │ - str r1, [sl, #24] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r4, [sl, #48] @ 0x30 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r7, [sl, #36] @ 0x24 │ │ │ │ - str r1, [sl, #28] │ │ │ │ - str ip, [sl, #32] │ │ │ │ - str r3, [sl, #44] @ 0x2c │ │ │ │ - str r2, [sl, #52] @ 0x34 │ │ │ │ - str r8, [sl, #16]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r7, lr │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r2, [pc, #228] @ e314c <__cxa_atexit@plt+0xd7924> │ │ │ │ - mov fp, r9 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r0, [pc, #172] @ e3130 <__cxa_atexit@plt+0xd7908> │ │ │ │ - mov r7, r4 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - mov fp, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r0, [pc, #132] @ e6de0 <__cxa_atexit@plt+0xdb5b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + bhi e6dc8 <__cxa_atexit@plt+0xdb5a0> │ │ │ │ + ldr r3, [pc, #92] @ e6de4 <__cxa_atexit@plt+0xdb5bc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e6d9c <__cxa_atexit@plt+0xdb574> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b e6dbc <__cxa_atexit@plt+0xdb594> │ │ │ │ + mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, lr │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #148] @ e3140 <__cxa_atexit@plt+0xd7918> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e6de8 <__cxa_atexit@plt+0xdb5c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - b e30dc <__cxa_atexit@plt+0xd78b4> │ │ │ │ - ldr r5, [pc, #92] @ e3114 <__cxa_atexit@plt+0xd78ec> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [lr] │ │ │ │ - mov r5, lr │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #60] @ e3118 <__cxa_atexit@plt+0xd78f0> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + strhteq pc, [r6], #40 @ 0x28 @ │ │ │ │ + rsceq pc, r6, r0, lsr r3 @ │ │ │ │ + @ instruction: 0xffffd818 │ │ │ │ + ldrsheq ip, [r8], #92 @ 0x5c │ │ │ │ + sbcseq ip, r8, r0, lsr r9 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6e80 <__cxa_atexit@plt+0xdb658> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e6e88 <__cxa_atexit@plt+0xdb660> │ │ │ │ + ldr r7, [pc, #140] @ e6eb4 <__cxa_atexit@plt+0xdb68c> │ │ │ │ + ldr r1, [pc, #140] @ e6eb8 <__cxa_atexit@plt+0xdb690> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r7, [lr] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - @ instruction: 0xfffff950 │ │ │ │ - strhteq r3, [r7], #16 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - rsceq r3, r7, r4, asr r2 │ │ │ │ - andeq r0, r0, r8, lsr r8 │ │ │ │ - andeq r0, r0, r8, asr #14 │ │ │ │ - andeq r0, r0, r8, lsl #14 │ │ │ │ - rsceq r3, r7, r8, lsr r3 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - rsceq r3, r7, r8, lsr #6 │ │ │ │ - andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0xfffffa98 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - smlaleq r3, r7, r0, r0 │ │ │ │ - andeq r0, r0, r8, asr #6 │ │ │ │ - muleq r0, r4, r3 │ │ │ │ - strdeq r3, [r7], #52 @ 0x34 @ │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r3, [r7], #44 @ 0x2c @ │ │ │ │ - @ instruction: 0xfffff8c8 │ │ │ │ - @ instruction: 0xfffff8e8 │ │ │ │ - strdeq r2, [r7], #248 @ 0xf8 @ │ │ │ │ - andeq r2, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b e2c1c <__cxa_atexit@plt+0xd73f4> │ │ │ │ - andeq sp, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e31a0 <__cxa_atexit@plt+0xd7978> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ e31c0 <__cxa_atexit@plt+0xd7998> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r3, r8, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + bhi e6ea4 <__cxa_atexit@plt+0xdb67c> │ │ │ │ + ldr r3, [pc, #104] @ e6ebc <__cxa_atexit@plt+0xdb694> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e31e4 <__cxa_atexit@plt+0xd79bc> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + str r3, [r7] │ │ │ │ + beq e6e70 <__cxa_atexit@plt+0xdb648> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq e3250 <__cxa_atexit@plt+0xd7a28> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - bcc e32a4 <__cxa_atexit@plt+0xd7a7c> │ │ │ │ - ldr r8, [pc, #176] @ e32dc <__cxa_atexit@plt+0xd7ab4> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b e3294 <__cxa_atexit@plt+0xd7a6c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - bcc e32c0 <__cxa_atexit@plt+0xd7a98> │ │ │ │ - ldr r8, [pc, #112] @ e32e4 <__cxa_atexit@plt+0xd7abc> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ e32e0 <__cxa_atexit@plt+0xd7ab8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b e6e90 <__cxa_atexit@plt+0xdb668> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ e6ec4 <__cxa_atexit@plt+0xdb69c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ e32e8 <__cxa_atexit@plt+0xd7ac0> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e6ec0 <__cxa_atexit@plt+0xdb698> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r2, [r7], #244 @ 0xf4 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r2, r7, ip, ror #30 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e334c <__cxa_atexit@plt+0xd7b24> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ e3364 <__cxa_atexit@plt+0xd7b3c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e3368 <__cxa_atexit@plt+0xd7b40> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r2, [r7], #236 @ 0xec │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r7, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xffffd6d4 │ │ │ │ + sbcseq ip, r8, ip, lsl r5 │ │ │ │ + smullseq ip, r8, r8, r8 │ │ │ │ + sbcseq ip, r8, r8, asr r8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e33d0 <__cxa_atexit@plt+0xd7ba8> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ + bcc e6f40 <__cxa_atexit@plt+0xdb718> │ │ │ │ + ldr r2, [pc, #92] @ e6f4c <__cxa_atexit@plt+0xdb724> │ │ │ │ + ldr lr, [pc, #92] @ e6f50 <__cxa_atexit@plt+0xdb728> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #88] @ e6f54 <__cxa_atexit@plt+0xdb72c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e33e8 <__cxa_atexit@plt+0xd7bc0> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e33ec <__cxa_atexit@plt+0xd7bc4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + rsceq pc, r6, ip, asr r1 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6fc0 <__cxa_atexit@plt+0xdb798> │ │ │ │ + ldr r7, [pc, #104] @ e6fe4 <__cxa_atexit@plt+0xdb7bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e6fd4 <__cxa_atexit@plt+0xdb7ac> │ │ │ │ + ldr r3, [pc, #84] @ e6fe8 <__cxa_atexit@plt+0xdb7c0> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r7, r8, lsr lr │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r2, r0, fp, lsl #14 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e6fb0 <__cxa_atexit@plt+0xdb788> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e6ff0 <__cxa_atexit@plt+0xdb7c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e6fec <__cxa_atexit@plt+0xdb7c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffd594 │ │ │ │ + sbcseq ip, r8, ip, ror #7 │ │ │ │ + sbcseq ip, r8, r0, ror r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e34b0 <__cxa_atexit@plt+0xd7c88> │ │ │ │ - ldr sl, [pc, #176] @ e34c8 <__cxa_atexit@plt+0xd7ca0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #172] @ e34cc <__cxa_atexit@plt+0xd7ca4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16e898 <__cxa_atexit@plt+0x163070> │ │ │ │ + sbcseq ip, r8, r0, lsr #14 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e7048 <__cxa_atexit@plt+0xdb820> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r7 │ │ │ │ mov sl, r3 │ │ │ │ - add fp, pc, fp │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str fp, [sl, #16]! │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - ldr fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #72] @ e34d0 <__cxa_atexit@plt+0xd7ca8> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #52] @ e34d4 <__cxa_atexit@plt+0xd7cac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r3, #60] @ 0x3c │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #32] @ e34d8 <__cxa_atexit@plt+0xd7cb0> │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b e6dfc <__cxa_atexit@plt+0xdb5d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e70dc <__cxa_atexit@plt+0xdb8b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ e710c <__cxa_atexit@plt+0xdb8e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e70e8 <__cxa_atexit@plt+0xdb8c0> │ │ │ │ + ldr r7, [pc, #124] @ e7110 <__cxa_atexit@plt+0xdb8e8> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e70fc <__cxa_atexit@plt+0xdb8d4> │ │ │ │ + ldr r3, [pc, #100] @ e7114 <__cxa_atexit@plt+0xdb8ec> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff5d0 │ │ │ │ - @ instruction: 0xfffff5dc │ │ │ │ - rsceq r2, r7, r0, lsl #23 │ │ │ │ - rsceq r2, r7, r0, ror fp │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - andeq r2, r0, fp, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e70cc <__cxa_atexit@plt+0xdb8a4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e711c <__cxa_atexit@plt+0xdb8f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e7118 <__cxa_atexit@plt+0xdb8f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r6, ip, ror pc │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffd478 │ │ │ │ + sbcseq ip, r8, r4, asr #5 │ │ │ │ + sbcseq ip, r8, r8, asr #12 │ │ │ │ + sbcseq ip, r8, ip, lsl #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e7188 <__cxa_atexit@plt+0xdb960> │ │ │ │ + ldr r3, [pc, #84] @ e71a0 <__cxa_atexit@plt+0xdb978> │ │ │ │ + ldr r2, [pc, #84] @ e71a4 <__cxa_atexit@plt+0xdb97c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ e71a8 <__cxa_atexit@plt+0xdb980> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #33 @ 0x21 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e71ac <__cxa_atexit@plt+0xdb984> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq pc, r6, r8, lsl #6 │ │ │ │ + sbcseq ip, r8, ip, lsr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e71e0 <__cxa_atexit@plt+0xdb9b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ e71e8 <__cxa_atexit@plt+0xdb9c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r6, r8, lsr #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e3584 <__cxa_atexit@plt+0xd7d5c> │ │ │ │ - ldr r8, [pc, #152] @ e359c <__cxa_atexit@plt+0xd7d74> │ │ │ │ - add lr, r5, #32 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldmib r5, {r1, sl} │ │ │ │ - ldm lr, {r0, r7, lr} │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r0, [pc, #96] @ e35a0 <__cxa_atexit@plt+0xd7d78> │ │ │ │ - mov sl, r3 │ │ │ │ - sub r8, r6, #3 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e7250 <__cxa_atexit@plt+0xdba28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e725c <__cxa_atexit@plt+0xdba34> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ e726c <__cxa_atexit@plt+0xdba44> │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #60] @ e7270 <__cxa_atexit@plt+0xdba48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #84] @ e35a4 <__cxa_atexit@plt+0xd7d7c> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + mov r5, r2 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strdeq lr, [r6], #216 @ 0xd8 @ │ │ │ │ + rsceq lr, r6, r8, lsr #28 │ │ │ │ + ldrsheq ip, [r8], #76 @ 0x4c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e7314 <__cxa_atexit@plt+0xdbaec> │ │ │ │ + ldr r1, [pc, #156] @ e7334 <__cxa_atexit@plt+0xdbb0c> │ │ │ │ + ldr r7, [pc, #156] @ e7338 <__cxa_atexit@plt+0xdbb10> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [sl, #32]! │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r3, [r5] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ e35a8 <__cxa_atexit@plt+0xd7d80> │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e72c4 <__cxa_atexit@plt+0xdba9c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e72d0 <__cxa_atexit@plt+0xdbaa8> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e7320 <__cxa_atexit@plt+0xdbaf8> │ │ │ │ + ldr r3, [pc, #84] @ e733c <__cxa_atexit@plt+0xdbb14> │ │ │ │ + ldr r1, [pc, #84] @ e7340 <__cxa_atexit@plt+0xdbb18> │ │ │ │ + ldr r0, [pc, #84] @ e7344 <__cxa_atexit@plt+0xdbb1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff448 │ │ │ │ - rsceq r2, r7, r8, asr #21 │ │ │ │ - @ instruction: 0xfffff458 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq sp, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq lr, r6, r8, asr sp │ │ │ │ + ldrheq ip, [r8], #32 │ │ │ │ + sbcseq ip, r8, r0, ror #8 │ │ │ │ + rsceq pc, r6, r4, lsr r1 @ │ │ │ │ + sbcseq ip, r8, r8, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne e35d0 <__cxa_atexit@plt+0xd7da8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ e35f0 <__cxa_atexit@plt+0xd7dc8> │ │ │ │ + bne e7368 <__cxa_atexit@plt+0xdbb40> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e73b0 <__cxa_atexit@plt+0xdbb88> │ │ │ │ + ldr lr, [pc, #64] @ e73c0 <__cxa_atexit@plt+0xdbb98> │ │ │ │ + ldr r1, [pc, #64] @ e73c4 <__cxa_atexit@plt+0xdbb9c> │ │ │ │ + ldr r2, [pc, #64] @ e73c8 <__cxa_atexit@plt+0xdbba0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq ip, r8, r8, lsl r2 │ │ │ │ + sbcseq ip, r8, r8, asr #7 │ │ │ │ + smlaleq pc, r6, ip, r0 @ │ │ │ │ + sbcseq ip, r8, r4, lsr #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e747c <__cxa_atexit@plt+0xdbc54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e7484 <__cxa_atexit@plt+0xdbc5c> │ │ │ │ + ldr lr, [pc, #164] @ e74a8 <__cxa_atexit@plt+0xdbc80> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #160] @ e74ac <__cxa_atexit@plt+0xdbc84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r0, [pc, #132] @ e74b0 <__cxa_atexit@plt+0xdbc88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + bhi e7498 <__cxa_atexit@plt+0xdbc70> │ │ │ │ + ldr r3, [pc, #92] @ e74b4 <__cxa_atexit@plt+0xdbc8c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e3614 <__cxa_atexit@plt+0xd7dec> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + str r3, [r7] │ │ │ │ + beq e746c <__cxa_atexit@plt+0xdbc44> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq e3680 <__cxa_atexit@plt+0xd7e58> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - bcc e36d4 <__cxa_atexit@plt+0xd7eac> │ │ │ │ - ldr r8, [pc, #176] @ e370c <__cxa_atexit@plt+0xd7ee4> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b e36c4 <__cxa_atexit@plt+0xd7e9c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - bcc e36f0 <__cxa_atexit@plt+0xd7ec8> │ │ │ │ - ldr r8, [pc, #112] @ e3714 <__cxa_atexit@plt+0xd7eec> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ e3710 <__cxa_atexit@plt+0xd7ee8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ e3718 <__cxa_atexit@plt+0xd7ef0> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b e748c <__cxa_atexit@plt+0xdbc64> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e74b8 <__cxa_atexit@plt+0xdbc90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r7, r4, lsl #23 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r2, r7, ip, lsr fp │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + rsceq lr, r6, r8, ror #23 │ │ │ │ + rsceq lr, r6, r0, ror #24 │ │ │ │ + @ instruction: 0xffffd148 │ │ │ │ + sbcseq fp, r8, ip, lsr #30 │ │ │ │ + ldrheq ip, [r8], #32 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e377c <__cxa_atexit@plt+0xd7f54> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ e3794 <__cxa_atexit@plt+0xd7f6c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e3798 <__cxa_atexit@plt+0xd7f70> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e7550 <__cxa_atexit@plt+0xdbd28> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e7558 <__cxa_atexit@plt+0xdbd30> │ │ │ │ + ldr r7, [pc, #140] @ e7584 <__cxa_atexit@plt+0xdbd5c> │ │ │ │ + ldr r1, [pc, #140] @ e7588 <__cxa_atexit@plt+0xdbd60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r3, r8, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + bhi e7574 <__cxa_atexit@plt+0xdbd4c> │ │ │ │ + ldr r3, [pc, #104] @ e758c <__cxa_atexit@plt+0xdbd64> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r7, ip, lsl #21 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r7, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e7540 <__cxa_atexit@plt+0xdbd18> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b e7560 <__cxa_atexit@plt+0xdbd38> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ e7594 <__cxa_atexit@plt+0xdbd6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e7590 <__cxa_atexit@plt+0xdbd68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xffffd004 │ │ │ │ + sbcseq fp, r8, ip, asr #28 │ │ │ │ + sbcseq ip, r8, r8, lsl r2 │ │ │ │ + ldrsbeq ip, [r8], #24 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e3800 <__cxa_atexit@plt+0xd7fd8> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ + bcc e7610 <__cxa_atexit@plt+0xdbde8> │ │ │ │ + ldr r2, [pc, #92] @ e761c <__cxa_atexit@plt+0xdbdf4> │ │ │ │ + ldr lr, [pc, #92] @ e7620 <__cxa_atexit@plt+0xdbdf8> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #88] @ e7624 <__cxa_atexit@plt+0xdbdfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e3818 <__cxa_atexit@plt+0xd7ff0> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e381c <__cxa_atexit@plt+0xd7ff4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + rsceq lr, r6, ip, lsl #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e7690 <__cxa_atexit@plt+0xdbe68> │ │ │ │ + ldr r7, [pc, #104] @ e76b4 <__cxa_atexit@plt+0xdbe8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e76a4 <__cxa_atexit@plt+0xdbe7c> │ │ │ │ + ldr r3, [pc, #84] @ e76b8 <__cxa_atexit@plt+0xdbe90> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r7, r8, lsl #20 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r6, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e38cc <__cxa_atexit@plt+0xd80a4> │ │ │ │ - ldr r7, [pc, #156] @ e38e4 <__cxa_atexit@plt+0xd80bc> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ + str r3, [r7] │ │ │ │ + beq e7680 <__cxa_atexit@plt+0xdbe58> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e76c0 <__cxa_atexit@plt+0xdbe98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - add lr, r5, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldm lr, {r8, r9, ip, lr} │ │ │ │ - ldr r0, [pc, #112] @ e38e8 <__cxa_atexit@plt+0xd80c0> │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r2, [sp] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - mov sl, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str lr, [r3, #24] │ │ │ │ - add lr, r3, #32 │ │ │ │ - stm lr, {r2, r8, r9, ip} │ │ │ │ - str r0, [sl, #16]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r0, fp │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr fp, [r5, #-4] │ │ │ │ - ldr r2, [pc, #60] @ e38ec <__cxa_atexit@plt+0xd80c4> │ │ │ │ - add lr, r3, #52 @ 0x34 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r1, r2, fp} │ │ │ │ - mov fp, r0 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r2, [pc, #28] @ e38f0 <__cxa_atexit@plt+0xd80c8> │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xfffff068 │ │ │ │ - @ instruction: 0xfffff070 │ │ │ │ - rsceq r2, r7, r4, asr r7 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r6, r0, fp, lsl #12 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e76bc <__cxa_atexit@plt+0xdbe94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffcec4 │ │ │ │ + sbcseq fp, r8, ip, lsl sp │ │ │ │ + ldrsheq ip, [r8], #0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e399c <__cxa_atexit@plt+0xd8174> │ │ │ │ - ldr r8, [pc, #152] @ e39b4 <__cxa_atexit@plt+0xd818c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldmib r5, {r9, sl, ip} │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r2, [pc, #96] @ e39b8 <__cxa_atexit@plt+0xd8190> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 15cc90 <__cxa_atexit@plt+0x151468> │ │ │ │ + sbcseq ip, r8, r0, lsr #1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e7718 <__cxa_atexit@plt+0xdbef0> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r7 │ │ │ │ mov sl, r3 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #84] @ e39bc <__cxa_atexit@plt+0xd8194> │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - sub r9, r6, #11 │ │ │ │ + b e74cc <__cxa_atexit@plt+0xdbca4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e77ac <__cxa_atexit@plt+0xdbf84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ e77dc <__cxa_atexit@plt+0xdbfb4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e77b8 <__cxa_atexit@plt+0xdbf90> │ │ │ │ + ldr r7, [pc, #124] @ e77e0 <__cxa_atexit@plt+0xdbfb8> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [sl, #32]! │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ - ldr r3, [pc, #28] @ e39c0 <__cxa_atexit@plt+0xd8198> │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e77cc <__cxa_atexit@plt+0xdbfa4> │ │ │ │ + ldr r3, [pc, #100] @ e77e4 <__cxa_atexit@plt+0xdbfbc> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffeef8 │ │ │ │ - strhteq r2, [r7], #96 @ 0x60 │ │ │ │ - @ instruction: 0xffffef08 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq sp, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e39e8 <__cxa_atexit@plt+0xd81c0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ e3a08 <__cxa_atexit@plt+0xd81e0> │ │ │ │ + str r3, [r7] │ │ │ │ + beq e779c <__cxa_atexit@plt+0xdbf74> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e77ec <__cxa_atexit@plt+0xdbfc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e77e8 <__cxa_atexit@plt+0xdbfc0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r6, ip, lsr #17 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffcda8 │ │ │ │ + ldrsheq fp, [r8], #180 @ 0xb4 │ │ │ │ + sbcseq fp, r8, r8, asr #31 │ │ │ │ + sbcseq fp, r8, ip, lsl #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e7858 <__cxa_atexit@plt+0xdc030> │ │ │ │ + ldr r3, [pc, #84] @ e7870 <__cxa_atexit@plt+0xdc048> │ │ │ │ + ldr r2, [pc, #84] @ e7874 <__cxa_atexit@plt+0xdc04c> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ e7878 <__cxa_atexit@plt+0xdc050> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #33 @ 0x21 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e787c <__cxa_atexit@plt+0xdc054> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq lr, r6, r8, lsr ip │ │ │ │ + sbcseq fp, r8, ip, lsr #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e78b0 <__cxa_atexit@plt+0xdc088> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ e78b8 <__cxa_atexit@plt+0xdc090> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r6, r8, asr r7 │ │ │ │ + sbcseq fp, r8, r4, lsl #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e795c <__cxa_atexit@plt+0xdc134> │ │ │ │ + ldr r1, [pc, #156] @ e797c <__cxa_atexit@plt+0xdc154> │ │ │ │ + ldr r7, [pc, #156] @ e7980 <__cxa_atexit@plt+0xdc158> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e790c <__cxa_atexit@plt+0xdc0e4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e7918 <__cxa_atexit@plt+0xdc0f0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e7968 <__cxa_atexit@plt+0xdc140> │ │ │ │ + ldr r3, [pc, #84] @ e7984 <__cxa_atexit@plt+0xdc15c> │ │ │ │ + ldr r1, [pc, #84] @ e7988 <__cxa_atexit@plt+0xdc160> │ │ │ │ + ldr r0, [pc, #84] @ e798c <__cxa_atexit@plt+0xdc164> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq lr, r6, r0, lsl r7 │ │ │ │ + sbcseq fp, r8, r8, ror #24 │ │ │ │ + sbcseq fp, r8, r8, ror #28 │ │ │ │ + rsceq lr, r6, ip, ror #21 │ │ │ │ + sbcseq fp, r8, r0, lsr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne e3a2c <__cxa_atexit@plt+0xd8204> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + bne e79b0 <__cxa_atexit@plt+0xdc188> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq e3a98 <__cxa_atexit@plt+0xd8270> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - bcc e3aec <__cxa_atexit@plt+0xd82c4> │ │ │ │ - ldr r8, [pc, #176] @ e3b24 <__cxa_atexit@plt+0xd82fc> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b e3adc <__cxa_atexit@plt+0xd82b4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - bcc e3b08 <__cxa_atexit@plt+0xd82e0> │ │ │ │ - ldr r8, [pc, #112] @ e3b2c <__cxa_atexit@plt+0xd8304> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ e3b28 <__cxa_atexit@plt+0xd8300> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e79f8 <__cxa_atexit@plt+0xdc1d0> │ │ │ │ + ldr lr, [pc, #64] @ e7a08 <__cxa_atexit@plt+0xdc1e0> │ │ │ │ + ldr r1, [pc, #64] @ e7a0c <__cxa_atexit@plt+0xdc1e4> │ │ │ │ + ldr r2, [pc, #64] @ e7a10 <__cxa_atexit@plt+0xdc1e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrsbeq fp, [r8], #176 @ 0xb0 │ │ │ │ + ldrsbeq fp, [r8], #208 @ 0xd0 │ │ │ │ + rsceq lr, r6, r4, asr sl │ │ │ │ + sbcseq fp, r8, ip, lsr #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e7ac4 <__cxa_atexit@plt+0xdc29c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e7acc <__cxa_atexit@plt+0xdc2a4> │ │ │ │ + ldr lr, [pc, #164] @ e7af0 <__cxa_atexit@plt+0xdc2c8> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #160] @ e7af4 <__cxa_atexit@plt+0xdc2cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r0, [pc, #132] @ e7af8 <__cxa_atexit@plt+0xdc2d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + bhi e7ae0 <__cxa_atexit@plt+0xdc2b8> │ │ │ │ + ldr r3, [pc, #92] @ e7afc <__cxa_atexit@plt+0xdc2d4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e7ab4 <__cxa_atexit@plt+0xdc28c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b e7ad4 <__cxa_atexit@plt+0xdc2ac> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e7b00 <__cxa_atexit@plt+0xdc2d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ e3b30 <__cxa_atexit@plt+0xd8308> │ │ │ │ - mov r3, #20 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + rsceq lr, r6, r0, lsr #11 │ │ │ │ + rsceq lr, r6, r8, lsl r6 │ │ │ │ + @ instruction: 0xffffcb00 │ │ │ │ + sbcseq fp, r8, r4, ror #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e7b6c <__cxa_atexit@plt+0xdc344> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e7b78 <__cxa_atexit@plt+0xdc350> │ │ │ │ + add lr, r7, #3 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + ldr r9, [pc, #68] @ e7b88 <__cxa_atexit@plt+0xdc360> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #64] @ e7b8c <__cxa_atexit@plt+0xdc364> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stm r0, {r8, sl, ip} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + str r9, [r3, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r7, ip, ror #14 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r2, r7, r4, lsr #14 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r6, r0, lsr #10 │ │ │ │ + rsceq lr, r6, r0, lsl r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e7bfc <__cxa_atexit@plt+0xdc3d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e7c08 <__cxa_atexit@plt+0xdc3e0> │ │ │ │ + add sl, r7, #2 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr lr, [pc, #72] @ e7c18 <__cxa_atexit@plt+0xdc3f0> │ │ │ │ + ldr ip, [pc, #72] @ e7c1c <__cxa_atexit@plt+0xdc3f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + rsceq lr, r6, r8, lsl #9 │ │ │ │ + smullseq fp, r8, ip, fp │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e3b94 <__cxa_atexit@plt+0xd836c> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ e3bac <__cxa_atexit@plt+0xd8384> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e3bb0 <__cxa_atexit@plt+0xd8388> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e7cb4 <__cxa_atexit@plt+0xdc48c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e7cbc <__cxa_atexit@plt+0xdc494> │ │ │ │ + ldr r7, [pc, #140] @ e7ce8 <__cxa_atexit@plt+0xdc4c0> │ │ │ │ + ldr r1, [pc, #140] @ e7cec <__cxa_atexit@plt+0xdc4c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r3, r8, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + bhi e7cd8 <__cxa_atexit@plt+0xdc4b0> │ │ │ │ + ldr r3, [pc, #104] @ e7cf0 <__cxa_atexit@plt+0xdc4c8> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r7, r4, ror r6 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r7, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e7ca4 <__cxa_atexit@plt+0xdc47c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b e7cc4 <__cxa_atexit@plt+0xdc49c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ e7cf8 <__cxa_atexit@plt+0xdc4d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e7cf4 <__cxa_atexit@plt+0xdc4cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xffffc8a0 │ │ │ │ + sbcseq fp, r8, r8, ror #13 │ │ │ │ + sbcseq fp, r8, r4, lsl #22 │ │ │ │ + sbcseq fp, r8, r4, asr #21 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e3c18 <__cxa_atexit@plt+0xd83f0> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ + bcc e7d6c <__cxa_atexit@plt+0xdc544> │ │ │ │ + ldr r2, [pc, #84] @ e7d78 <__cxa_atexit@plt+0xdc550> │ │ │ │ + ldr lr, [pc, #84] @ e7d7c <__cxa_atexit@plt+0xdc554> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e3c30 <__cxa_atexit@plt+0xd8408> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #16 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ e3c34 <__cxa_atexit@plt+0xd840c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq r2, [r7], #80 @ 0x50 @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #148 @ 0x94 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e3d3c <__cxa_atexit@plt+0xd8514> │ │ │ │ - ldr r7, [pc, #244] @ e3d54 <__cxa_atexit@plt+0xd852c> │ │ │ │ - ldr r0, [pc, #244] @ e3d58 <__cxa_atexit@plt+0xd8530> │ │ │ │ - ldr lr, [pc, #244] @ e3d5c <__cxa_atexit@plt+0xd8534> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e7de8 <__cxa_atexit@plt+0xdc5c0> │ │ │ │ + ldr r7, [pc, #104] @ e7e0c <__cxa_atexit@plt+0xdc5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #240] @ e3d60 <__cxa_atexit@plt+0xd8538> │ │ │ │ - ldr r1, [pc, #240] @ e3d64 <__cxa_atexit@plt+0xd853c> │ │ │ │ - str r7, [r3, #24]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - sub r0, r6, #101 @ 0x65 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ - sub r0, r6, #141 @ 0x8d │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov r0, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r2, [r0, #72]! @ 0x48 │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r7, r6, #82 @ 0x52 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r2, #100]! @ 0x64 │ │ │ │ - str r7, [r3, #116] @ 0x74 │ │ │ │ - str r8, [r3, #112] @ 0x70 │ │ │ │ - str sl, [r3, #108] @ 0x6c │ │ │ │ - str ip, [r3, #104] @ 0x68 │ │ │ │ - str r7, [r3, #92] @ 0x5c │ │ │ │ - str r8, [r3, #84] @ 0x54 │ │ │ │ - str sl, [r3, #80] @ 0x50 │ │ │ │ - str ip, [r3, #76] @ 0x4c │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - stmdb r3, {r8, r9} │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str ip, [r3, #-16] │ │ │ │ - str r0, [r3, #120] @ 0x78 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r3, [r3, #124] @ 0x7c │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #84] @ e3d68 <__cxa_atexit@plt+0xd8540> │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str sl, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #64] @ 0x40 │ │ │ │ - b df87c <__cxa_atexit@plt+0xd4054> │ │ │ │ - ldr r7, [pc, #40] @ e3d6c <__cxa_atexit@plt+0xd8544> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e7dfc <__cxa_atexit@plt+0xdc5d4> │ │ │ │ + ldr r3, [pc, #84] @ e7e10 <__cxa_atexit@plt+0xdc5e8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e7dd8 <__cxa_atexit@plt+0xdc5b0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e7e18 <__cxa_atexit@plt+0xdc5f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #148 @ 0x94 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffa8cc │ │ │ │ - @ instruction: 0xffff9eb4 │ │ │ │ - @ instruction: 0xffffafec │ │ │ │ - @ instruction: 0xffffd20c │ │ │ │ - @ instruction: 0xffffedf4 │ │ │ │ - @ instruction: 0xffffbb58 │ │ │ │ - ldrsheq lr, [r8], #12 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r4, [sp] │ │ │ │ - bhi e3e08 <__cxa_atexit@plt+0xd85e0> │ │ │ │ - ldr r4, [pc, #704] @ e4054 <__cxa_atexit@plt+0xd882c> │ │ │ │ - ldr lr, [pc, #704] @ e4058 <__cxa_atexit@plt+0xd8830> │ │ │ │ - add r4, pc, r4 │ │ │ │ - add lr, pc, lr │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq e3e1c <__cxa_atexit@plt+0xd85f4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq e3e28 <__cxa_atexit@plt+0xd8600> │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne e3e38 <__cxa_atexit@plt+0xd8610> │ │ │ │ - ldr r2, [sl, #7] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - tst r0, r8 │ │ │ │ - mov ip, lr │ │ │ │ - mov sl, r2 │ │ │ │ - moveq ip, r4 │ │ │ │ - str ip, [r5, #-16]! │ │ │ │ - moveq sl, r3 │ │ │ │ - sub r7, r7, #16 │ │ │ │ - moveq r3, r2 │ │ │ │ + ldr r7, [pc, #16] @ e7e14 <__cxa_atexit@plt+0xdc5ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffc76c │ │ │ │ + sbcseq fp, r8, r4, asr #11 │ │ │ │ + sbcseq fp, r8, r8, ror #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 138160 <__cxa_atexit@plt+0x12c938> │ │ │ │ + smullseq fp, r8, r8, r9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e7e70 <__cxa_atexit@plt+0xdc648> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + b e7c30 <__cxa_atexit@plt+0xdc408> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e7f04 <__cxa_atexit@plt+0xdc6dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ e7f34 <__cxa_atexit@plt+0xdc70c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e7f10 <__cxa_atexit@plt+0xdc6e8> │ │ │ │ + ldr r7, [pc, #124] @ e7f38 <__cxa_atexit@plt+0xdc710> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - bls e3d9c <__cxa_atexit@plt+0xd8574> │ │ │ │ - ldr r7, [pc, #588] @ e405c <__cxa_atexit@plt+0xd8834> │ │ │ │ - ldr r4, [sp] │ │ │ │ + bhi e7f24 <__cxa_atexit@plt+0xdc6fc> │ │ │ │ + ldr r3, [pc, #100] @ e7f3c <__cxa_atexit@plt+0xdc714> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e7ef4 <__cxa_atexit@plt+0xdc6cc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e7f44 <__cxa_atexit@plt+0xdc71c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e7f40 <__cxa_atexit@plt+0xdc718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [sl, #6] │ │ │ │ - cmp r8, r7 │ │ │ │ - bne e3eac <__cxa_atexit@plt+0xd8684> │ │ │ │ + rsceq lr, r6, r4, asr r1 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffc650 │ │ │ │ + smullseq fp, r8, ip, r4 │ │ │ │ + sbcseq fp, r8, r0, asr #17 │ │ │ │ + sbcseq fp, r8, r4, lsl #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e7fb0 <__cxa_atexit@plt+0xdc788> │ │ │ │ + ldr r3, [pc, #84] @ e7fc8 <__cxa_atexit@plt+0xdc7a0> │ │ │ │ + ldr r2, [pc, #84] @ e7fcc <__cxa_atexit@plt+0xdc7a4> │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ e7fd0 <__cxa_atexit@plt+0xdc7a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #33 @ 0x21 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mvn r7, r9 │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3eb8 <__cxa_atexit@plt+0xd8690> │ │ │ │ - eor r7, r1, r8 │ │ │ │ - clz r7, r7 │ │ │ │ - mov r4, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r2, r4, r7 │ │ │ │ - ands r7, r8, r4, lsr r7 │ │ │ │ - mov r0, r9 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - beq e3f38 <__cxa_atexit@plt+0xd8710> │ │ │ │ - ldr r9, [sp] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r4, [r9, #804] @ 0x324 │ │ │ │ - cmp r4, r3 │ │ │ │ - bcc e3fe0 <__cxa_atexit@plt+0xd87b8> │ │ │ │ - ldr r7, [pc, #464] @ e4060 <__cxa_atexit@plt+0xd8838> │ │ │ │ - rsb r4, r2, #0 │ │ │ │ - eor r4, r2, r4 │ │ │ │ - and r4, r4, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - b e3f74 <__cxa_atexit@plt+0xd874c> │ │ │ │ - mvn r4, r9 │ │ │ │ - tst r4, #3 │ │ │ │ - bne e3ec8 <__cxa_atexit@plt+0xd86a0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [pc, #28] @ e7fd4 <__cxa_atexit@plt+0xdc7ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - eor r7, r7, r8 │ │ │ │ - clz r7, r7 │ │ │ │ - eor r7, r7, #31 │ │ │ │ - mov r4, #1 │ │ │ │ - lsl r2, r4, r7 │ │ │ │ - ands r7, r8, r4, lsl r7 │ │ │ │ - mov r1, r9 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - beq e3f8c <__cxa_atexit@plt+0xd8764> │ │ │ │ - ldr r9, [sp] │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq lr, r6, r0, ror #9 │ │ │ │ + sbcseq fp, r8, r4, lsr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e8008 <__cxa_atexit@plt+0xdc7e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r4, [r9, #804] @ 0x324 │ │ │ │ - cmp r4, r3 │ │ │ │ - bcc e4010 <__cxa_atexit@plt+0xd87e8> │ │ │ │ - ldr r7, [pc, #340] @ e4070 <__cxa_atexit@plt+0xd8848> │ │ │ │ - rsb r4, r2, #0 │ │ │ │ - eor r4, r2, r4 │ │ │ │ - and r4, r4, r8 │ │ │ │ + ldr r2, [pc, #24] @ e8010 <__cxa_atexit@plt+0xdc7e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r6, r0 │ │ │ │ + ldrsheq fp, [r8], #124 @ 0x7c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e80b4 <__cxa_atexit@plt+0xdc88c> │ │ │ │ + ldr r1, [pc, #156] @ e80d4 <__cxa_atexit@plt+0xdc8ac> │ │ │ │ + ldr r7, [pc, #156] @ e80d8 <__cxa_atexit@plt+0xdc8b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e8064 <__cxa_atexit@plt+0xdc83c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e8070 <__cxa_atexit@plt+0xdc848> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e80c0 <__cxa_atexit@plt+0xdc898> │ │ │ │ + ldr r3, [pc, #84] @ e80dc <__cxa_atexit@plt+0xdc8b4> │ │ │ │ + ldr r1, [pc, #84] @ e80e0 <__cxa_atexit@plt+0xdc8b8> │ │ │ │ + ldr r0, [pc, #84] @ e80e4 <__cxa_atexit@plt+0xdc8bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r1, [r6, #12] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - b e3fc8 <__cxa_atexit@plt+0xd87a0> │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov r4, #0 │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - ldr r7, [r9, #804] @ 0x324 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc e3ff8 <__cxa_atexit@plt+0xd87d0> │ │ │ │ - ldr r7, [pc, #272] @ e4068 <__cxa_atexit@plt+0xd8840> │ │ │ │ - rsb r4, r2, #0 │ │ │ │ - eor r4, r2, r4 │ │ │ │ - and r4, r4, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r4, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r4, r9 │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + strhteq sp, [r6], #248 @ 0xf8 │ │ │ │ + sbcseq fp, r8, r0, lsl r5 │ │ │ │ + sbcseq fp, r8, r0, ror #14 │ │ │ │ + smlaleq lr, r6, r4, r3 │ │ │ │ + sbcseq fp, r8, r8, lsr #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne e8108 <__cxa_atexit@plt+0xdc8e0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e8150 <__cxa_atexit@plt+0xdc928> │ │ │ │ + ldr lr, [pc, #64] @ e8160 <__cxa_atexit@plt+0xdc938> │ │ │ │ + ldr r1, [pc, #64] @ e8164 <__cxa_atexit@plt+0xdc93c> │ │ │ │ + ldr r2, [pc, #64] @ e8168 <__cxa_atexit@plt+0xdc940> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov r4, #0 │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - ldr r7, [r9, #804] @ 0x324 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc e4030 <__cxa_atexit@plt+0xd8808> │ │ │ │ - ldr r7, [pc, #204] @ e4078 <__cxa_atexit@plt+0xd8850> │ │ │ │ - rsb r4, r2, #0 │ │ │ │ - eor r4, r2, r4 │ │ │ │ - and r4, r4, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r4, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r4, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq fp, r8, r8, ror r4 │ │ │ │ + sbcseq fp, r8, r8, asr #13 │ │ │ │ + strdeq lr, [r6], #44 @ 0x2c @ │ │ │ │ + sbcseq fp, r8, r4, lsr #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e821c <__cxa_atexit@plt+0xdc9f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e8224 <__cxa_atexit@plt+0xdc9fc> │ │ │ │ + ldr lr, [pc, #164] @ e8248 <__cxa_atexit@plt+0xdca20> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #160] @ e824c <__cxa_atexit@plt+0xdca24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r0, [pc, #132] @ e8250 <__cxa_atexit@plt+0xdca28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + bhi e8238 <__cxa_atexit@plt+0xdca10> │ │ │ │ + ldr r3, [pc, #92] @ e8254 <__cxa_atexit@plt+0xdca2c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e820c <__cxa_atexit@plt+0xdc9e4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #124] @ e4064 <__cxa_atexit@plt+0xd883c> │ │ │ │ - mov r4, #20 │ │ │ │ - str r4, [r9, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b e4024 <__cxa_atexit@plt+0xd87fc> │ │ │ │ - ldr r7, [pc, #108] @ e406c <__cxa_atexit@plt+0xd8844> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r9, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b e822c <__cxa_atexit@plt+0xdca04> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e8258 <__cxa_atexit@plt+0xdca30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b e4044 <__cxa_atexit@plt+0xd881c> │ │ │ │ - ldr r6, [pc, #92] @ e4074 <__cxa_atexit@plt+0xd884c> │ │ │ │ - mov r4, #20 │ │ │ │ - str r4, [r9, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r4, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + rsceq sp, r6, r8, asr #28 │ │ │ │ + rsceq sp, r6, r0, asr #29 │ │ │ │ + @ instruction: 0xffffc3a8 │ │ │ │ + sbcseq fp, r8, ip, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e82c4 <__cxa_atexit@plt+0xdca9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e82d0 <__cxa_atexit@plt+0xdcaa8> │ │ │ │ + add lr, r7, #3 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + ldr r9, [pc, #68] @ e82e0 <__cxa_atexit@plt+0xdcab8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #64] @ e82e4 <__cxa_atexit@plt+0xdcabc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stm r0, {r8, sl, ip} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + str r9, [r3, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #68] @ e407c <__cxa_atexit@plt+0xd8854> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r9, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r6, r8, asr #27 │ │ │ │ + strhteq sp, [r6], #216 @ 0xd8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e8354 <__cxa_atexit@plt+0xdcb2c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e8360 <__cxa_atexit@plt+0xdcb38> │ │ │ │ + add sl, r7, #2 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr lr, [pc, #72] @ e8370 <__cxa_atexit@plt+0xdcb48> │ │ │ │ + ldr ip, [pc, #72] @ e8374 <__cxa_atexit@plt+0xdcb4c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + rsceq sp, r6, r0, lsr sp │ │ │ │ + smullseq fp, r8, r4, r4 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e840c <__cxa_atexit@plt+0xdcbe4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e8414 <__cxa_atexit@plt+0xdcbec> │ │ │ │ + ldr r7, [pc, #140] @ e8440 <__cxa_atexit@plt+0xdcc18> │ │ │ │ + ldr r1, [pc, #140] @ e8444 <__cxa_atexit@plt+0xdcc1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r4, r9 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r3, r8, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + bhi e8430 <__cxa_atexit@plt+0xdcc08> │ │ │ │ + ldr r3, [pc, #104] @ e8448 <__cxa_atexit@plt+0xdcc20> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e83fc <__cxa_atexit@plt+0xdcbd4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, lsl #10 │ │ │ │ - andeq r0, r0, r4, asr r5 │ │ │ │ - sbcseq lr, r8, r8, lsr r0 │ │ │ │ - rsceq r2, r7, r0, asr r3 │ │ │ │ - andeq r0, r0, r4, lsr #4 │ │ │ │ - rsceq r2, r7, r8, lsl #5 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - rsceq r2, r7, r4, asr #5 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq r2, r7, r4, lsr r2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r6, lsr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b e841c <__cxa_atexit@plt+0xdcbf4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ e8450 <__cxa_atexit@plt+0xdcc28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e844c <__cxa_atexit@plt+0xdcc24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xffffc148 │ │ │ │ + smullseq sl, r8, r0, pc @ │ │ │ │ + ldrsheq fp, [r8], #60 @ 0x3c │ │ │ │ + ldrheq fp, [r8], #60 @ 0x3c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e40e8 <__cxa_atexit@plt+0xd88c0> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #84] @ e4100 <__cxa_atexit@plt+0xd88d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ + bcc e84c4 <__cxa_atexit@plt+0xdcc9c> │ │ │ │ + ldr r2, [pc, #84] @ e84d0 <__cxa_atexit@plt+0xdcca8> │ │ │ │ + ldr lr, [pc, #84] @ e84d4 <__cxa_atexit@plt+0xdccac> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r0, r0, r2 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #16 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ e4104 <__cxa_atexit@plt+0xd88dc> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e8540 <__cxa_atexit@plt+0xdcd18> │ │ │ │ + ldr r7, [pc, #104] @ e8564 <__cxa_atexit@plt+0xdcd3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e8554 <__cxa_atexit@plt+0xdcd2c> │ │ │ │ + ldr r3, [pc, #84] @ e8568 <__cxa_atexit@plt+0xdcd40> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r7, r0, asr #2 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r6, lsr #14 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e8530 <__cxa_atexit@plt+0xdcd08> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e8570 <__cxa_atexit@plt+0xdcd48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e856c <__cxa_atexit@plt+0xdcd44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffc014 │ │ │ │ + sbcseq sl, r8, ip, ror #28 │ │ │ │ + sbcseq fp, r8, r0, ror #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e416c <__cxa_atexit@plt+0xd8944> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #80] @ e4184 <__cxa_atexit@plt+0xd895c> │ │ │ │ - sub r9, r5, #24 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldm r9, {r2, r8, r9} │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r0, r0, r7 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r2 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e4188 <__cxa_atexit@plt+0xd8960> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 140318 <__cxa_atexit@plt+0x134af0> │ │ │ │ + smullseq fp, r8, r0, r2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e85c8 <__cxa_atexit@plt+0xdcda0> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + b e8388 <__cxa_atexit@plt+0xdcb60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e865c <__cxa_atexit@plt+0xdce34> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ e868c <__cxa_atexit@plt+0xdce64> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e8668 <__cxa_atexit@plt+0xdce40> │ │ │ │ + ldr r7, [pc, #124] @ e8690 <__cxa_atexit@plt+0xdce68> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e867c <__cxa_atexit@plt+0xdce54> │ │ │ │ + ldr r3, [pc, #100] @ e8694 <__cxa_atexit@plt+0xdce6c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r2, [r7], #4 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r5, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e41f0 <__cxa_atexit@plt+0xd89c8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #64] @ e4208 <__cxa_atexit@plt+0xd89e0> │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r7, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e420c <__cxa_atexit@plt+0xd89e4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r7] │ │ │ │ + beq e864c <__cxa_atexit@plt+0xdce24> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e869c <__cxa_atexit@plt+0xdce74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e8698 <__cxa_atexit@plt+0xdce70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq sp, [r6], #156 @ 0x9c @ │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffbef8 │ │ │ │ + sbcseq sl, r8, r4, asr #26 │ │ │ │ + ldrheq fp, [r8], #24 │ │ │ │ + sbcseq fp, r8, ip, ror r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e8708 <__cxa_atexit@plt+0xdcee0> │ │ │ │ + ldr r3, [pc, #84] @ e8720 <__cxa_atexit@plt+0xdcef8> │ │ │ │ + ldr r2, [pc, #84] @ e8724 <__cxa_atexit@plt+0xdcefc> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r7, r8, lsl r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r5, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e4274 <__cxa_atexit@plt+0xd8a4c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr lr, [pc, #64] @ e428c <__cxa_atexit@plt+0xd8a64> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e4290 <__cxa_atexit@plt+0xd8a68> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ e8728 <__cxa_atexit@plt+0xdcf00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #33 @ 0x21 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e872c <__cxa_atexit@plt+0xdcf04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq sp, r6, r8, lsl #27 │ │ │ │ + sbcseq fp, r8, ip, lsl r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e8788 <__cxa_atexit@plt+0xdcf60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e8794 <__cxa_atexit@plt+0xdcf6c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ e87a4 <__cxa_atexit@plt+0xdcf7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + ldr r0, [pc, #52] @ e87a8 <__cxa_atexit@plt+0xdcf80> │ │ │ │ + sub r2, r6, #2 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r6, r8, ror #17 │ │ │ │ + rsceq sp, r6, r0, ror #17 │ │ │ │ + sbcseq fp, r8, r4, asr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e884c <__cxa_atexit@plt+0xdd024> │ │ │ │ + ldr r1, [pc, #156] @ e886c <__cxa_atexit@plt+0xdd044> │ │ │ │ + ldr r7, [pc, #156] @ e8870 <__cxa_atexit@plt+0xdd048> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e87fc <__cxa_atexit@plt+0xdcfd4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e8808 <__cxa_atexit@plt+0xdcfe0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e8858 <__cxa_atexit@plt+0xdd030> │ │ │ │ + ldr r3, [pc, #84] @ e8874 <__cxa_atexit@plt+0xdd04c> │ │ │ │ + ldr r1, [pc, #84] @ e8878 <__cxa_atexit@plt+0xdd050> │ │ │ │ + ldr r0, [pc, #84] @ e887c <__cxa_atexit@plt+0xdd054> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r1, r7, r4, pc @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq sp, r6, r0, lsr #16 │ │ │ │ + sbcseq sl, r8, r8, ror sp │ │ │ │ + sbcseq fp, r8, r8, lsr #32 │ │ │ │ + strdeq sp, [r6], #188 @ 0xbc @ │ │ │ │ + ldrsheq sl, [r8], #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne e88a0 <__cxa_atexit@plt+0xdd078> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e42dc <__cxa_atexit@plt+0xd8ab4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ e42e8 <__cxa_atexit@plt+0xd8ac0> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e88e8 <__cxa_atexit@plt+0xdd0c0> │ │ │ │ + ldr lr, [pc, #64] @ e88f8 <__cxa_atexit@plt+0xdd0d0> │ │ │ │ + ldr r1, [pc, #64] @ e88fc <__cxa_atexit@plt+0xdd0d4> │ │ │ │ + ldr r2, [pc, #64] @ e8900 <__cxa_atexit@plt+0xdd0d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq sl, r8, r0, ror #25 │ │ │ │ + smullseq sl, r8, r0, pc @ │ │ │ │ + rsceq sp, r6, r4, ror #22 │ │ │ │ + sbcseq sl, r8, ip, ror #30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e89ac <__cxa_atexit@plt+0xdd184> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e89b4 <__cxa_atexit@plt+0xdd18c> │ │ │ │ + ldr lr, [pc, #156] @ e89d8 <__cxa_atexit@plt+0xdd1b0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #152] @ e89dc <__cxa_atexit@plt+0xdd1b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #128] @ e89e0 <__cxa_atexit@plt+0xdd1b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + bhi e89c8 <__cxa_atexit@plt+0xdd1a0> │ │ │ │ + ldr r3, [pc, #92] @ e89e4 <__cxa_atexit@plt+0xdd1bc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e899c <__cxa_atexit@plt+0xdd174> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b e89bc <__cxa_atexit@plt+0xdd194> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e89e8 <__cxa_atexit@plt+0xdd1c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + strhteq sp, [r6], #96 @ 0x60 │ │ │ │ + rsceq sp, r6, r0, lsl #14 │ │ │ │ + @ instruction: 0xffffbc18 │ │ │ │ + ldrsheq sl, [r8], #156 @ 0x9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e8a20 <__cxa_atexit@plt+0xdd1f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ e8a28 <__cxa_atexit@plt+0xdd200> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r6, r8, ror #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e8a98 <__cxa_atexit@plt+0xdd270> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e8aa4 <__cxa_atexit@plt+0xdd27c> │ │ │ │ + ldr lr, [pc, #84] @ e8ab4 <__cxa_atexit@plt+0xdd28c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #72] @ e8ab8 <__cxa_atexit@plt+0xdd290> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r7, r4, lsr #30 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsceq sp, r6, ip, ror #11 │ │ │ │ + ldrheq sl, [r8], #208 @ 0xd0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e8b28 <__cxa_atexit@plt+0xdd300> │ │ │ │ + ldr r7, [pc, #104] @ e8b4c <__cxa_atexit@plt+0xdd324> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e8b3c <__cxa_atexit@plt+0xdd314> │ │ │ │ + ldr r3, [pc, #84] @ e8b50 <__cxa_atexit@plt+0xdd328> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e8b18 <__cxa_atexit@plt+0xdd2f0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e8b58 <__cxa_atexit@plt+0xdd330> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e8b54 <__cxa_atexit@plt+0xdd32c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffba2c │ │ │ │ + sbcseq sl, r8, r4, lsl #17 │ │ │ │ + sbcseq sl, r8, r0, asr sp │ │ │ │ + sbcseq sl, r8, r4, lsl sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e433c <__cxa_atexit@plt+0xd8b14> │ │ │ │ + bcc e8bcc <__cxa_atexit@plt+0xdd3a4> │ │ │ │ + ldr r2, [pc, #84] @ e8bd8 <__cxa_atexit@plt+0xdd3b0> │ │ │ │ + ldr r8, [pc, #84] @ e8bdc <__cxa_atexit@plt+0xdd3b4> │ │ │ │ + ldr lr, [pc, #84] @ e8be0 <__cxa_atexit@plt+0xdd3b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e4348 <__cxa_atexit@plt+0xd8b20> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + sub r9, r6, #39 @ 0x27 │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + add r8, r3, #8 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r1, [r7], #232 @ 0xe8 @ │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e8c4c <__cxa_atexit@plt+0xdd424> │ │ │ │ + ldr r7, [pc, #104] @ e8c70 <__cxa_atexit@plt+0xdd448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e43f4 <__cxa_atexit@plt+0xd8bcc> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [pc, #296] @ e4498 <__cxa_atexit@plt+0xd8c70> │ │ │ │ - ldr ip, [pc, #296] @ e449c <__cxa_atexit@plt+0xd8c74> │ │ │ │ - sub r5, r5, #16 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add ip, pc, ip │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq e4418 <__cxa_atexit@plt+0xd8bf0> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq e4404 <__cxa_atexit@plt+0xd8bdc> │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne e4440 <__cxa_atexit@plt+0xd8c18> │ │ │ │ - ldr lr, [sl, #3] │ │ │ │ - ldr sl, [sl, #7] │ │ │ │ - tst r0, r8 │ │ │ │ - mov r2, ip │ │ │ │ - mov r3, lr │ │ │ │ - moveq r3, sl │ │ │ │ - moveq r2, r6 │ │ │ │ - moveq sl, lr │ │ │ │ - sub r7, r7, #16 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + bhi e8c60 <__cxa_atexit@plt+0xdd438> │ │ │ │ + ldr r3, [pc, #84] @ e8c74 <__cxa_atexit@plt+0xdd44c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e8c3c <__cxa_atexit@plt+0xdd414> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e8c7c <__cxa_atexit@plt+0xdd454> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e8c78 <__cxa_atexit@plt+0xdd450> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffb908 │ │ │ │ + sbcseq sl, r8, r0, ror #14 │ │ │ │ + sbcseq sl, r8, r4, lsr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 122870 <__cxa_atexit@plt+0x117048> │ │ │ │ + sbcseq sl, r8, r8, ror #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e8d0c <__cxa_atexit@plt+0xdd4e4> │ │ │ │ + ldr r7, [pc, #104] @ e8d30 <__cxa_atexit@plt+0xdd508> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bls e437c <__cxa_atexit@plt+0xd8b54> │ │ │ │ - ldr r6, [sp] │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #164] @ e44a0 <__cxa_atexit@plt+0xd8c78> │ │ │ │ + bhi e8d20 <__cxa_atexit@plt+0xdd4f8> │ │ │ │ + ldr r3, [pc, #84] @ e8d34 <__cxa_atexit@plt+0xdd50c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e8cfc <__cxa_atexit@plt+0xdd4d4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e8d3c <__cxa_atexit@plt+0xdd514> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r6, [sp] │ │ │ │ + ldr r7, [pc, #16] @ e8d38 <__cxa_atexit@plt+0xdd510> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xffffb848 │ │ │ │ + sbcseq sl, r8, r0, lsr #13 │ │ │ │ + sbcseq sl, r8, ip, ror #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e8dc0 <__cxa_atexit@plt+0xdd598> │ │ │ │ + ldr r5, [pc, #144] @ e8df0 <__cxa_atexit@plt+0xdd5c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e8dcc <__cxa_atexit@plt+0xdd5a4> │ │ │ │ + ldr r7, [pc, #120] @ e8df4 <__cxa_atexit@plt+0xdd5cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e8de0 <__cxa_atexit@plt+0xdd5b8> │ │ │ │ + ldr r3, [pc, #100] @ e8df8 <__cxa_atexit@plt+0xdd5d0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e8db0 <__cxa_atexit@plt+0xdd588> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [sl, #6] │ │ │ │ - cmp r7, r8 │ │ │ │ - bne e4464 <__cxa_atexit@plt+0xd8c3c> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - add r7, r5, #16 │ │ │ │ - str sl, [r5, #12] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ e44a4 <__cxa_atexit@plt+0xd8c7c> │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e8e00 <__cxa_atexit@plt+0xdd5d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, sl} │ │ │ │ - beq e4488 <__cxa_atexit@plt+0xd8c60> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b e46e8 <__cxa_atexit@plt+0xd8ec0> │ │ │ │ - ldr r6, [pc, #60] @ e44a8 <__cxa_atexit@plt+0xd8c80> │ │ │ │ - tst r9, #3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - stm r5, {r6, r8, sl} │ │ │ │ - beq e4488 <__cxa_atexit@plt+0xd8c60> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b e44b4 <__cxa_atexit@plt+0xd8c8c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r5 │ │ │ │ - andeq r0, r0, ip, ror #11 │ │ │ │ - sbcseq sp, r8, r0, asr sl │ │ │ │ - muleq r0, r4, r2 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e44d0 <__cxa_atexit@plt+0xd8ca8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ e8dfc <__cxa_atexit@plt+0xdd5d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - lsr r2, r0, r3 │ │ │ │ - ands r3, r1, r0, lsr r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - beq e453c <__cxa_atexit@plt+0xd8d14> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e458c <__cxa_atexit@plt+0xd8d64> │ │ │ │ - ldr r8, [pc, #172] @ e45c4 <__cxa_atexit@plt+0xd8d9c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b e457c <__cxa_atexit@plt+0xd8d54> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - cmp r0, r6 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - bcc e45a8 <__cxa_atexit@plt+0xd8d80> │ │ │ │ - ldr r8, [pc, #112] @ e45cc <__cxa_atexit@plt+0xd8da4> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ e45c8 <__cxa_atexit@plt+0xd8da0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + smlaleq sp, r6, r8, r2 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xffffb794 │ │ │ │ + sbcseq sl, r8, r0, ror #11 │ │ │ │ + ldrheq sl, [r8], #164 @ 0xa4 │ │ │ │ + sbcseq sl, r8, r8, ror sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e8e68 <__cxa_atexit@plt+0xdd640> │ │ │ │ + ldr r3, [pc, #80] @ e8e80 <__cxa_atexit@plt+0xdd658> │ │ │ │ + ldr r2, [pc, #80] @ e8e84 <__cxa_atexit@plt+0xdd65c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ e8e88 <__cxa_atexit@plt+0xdd660> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #26 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e8e8c <__cxa_atexit@plt+0xdd664> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ e45d0 <__cxa_atexit@plt+0xd8da8> │ │ │ │ - mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r7, r8, asr #25 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r1, r7, r4, lsl #25 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e4638 <__cxa_atexit@plt+0xd8e10> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #80] @ e4650 <__cxa_atexit@plt+0xd8e28> │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - and r0, r0, r7 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e4654 <__cxa_atexit@plt+0xd8e2c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r7, r8, ror #23 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e46c0 <__cxa_atexit@plt+0xd8e98> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #84] @ e46d8 <__cxa_atexit@plt+0xd8eb0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r1, r1, r7 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r1, r0 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e46dc <__cxa_atexit@plt+0xd8eb4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + rsceq sp, r6, r4, lsr #12 │ │ │ │ + sbcseq sl, r8, ip, lsl sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e8ee8 <__cxa_atexit@plt+0xdd6c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e8ef4 <__cxa_atexit@plt+0xdd6cc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ e8f04 <__cxa_atexit@plt+0xdd6dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + ldr r0, [pc, #52] @ e8f08 <__cxa_atexit@plt+0xdd6e0> │ │ │ │ + sub r2, r6, #2 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r6, r0, ror #5 │ │ │ │ + rsceq sp, r6, r0, lsl #3 │ │ │ │ + ldrheq sl, [r8], #148 @ 0x94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e8fac <__cxa_atexit@plt+0xdd784> │ │ │ │ + ldr r1, [pc, #156] @ e8fcc <__cxa_atexit@plt+0xdd7a4> │ │ │ │ + ldr r7, [pc, #156] @ e8fd0 <__cxa_atexit@plt+0xdd7a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e8f5c <__cxa_atexit@plt+0xdd734> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e8f68 <__cxa_atexit@plt+0xdd740> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e8fb8 <__cxa_atexit@plt+0xdd790> │ │ │ │ + ldr r3, [pc, #84] @ e8fd4 <__cxa_atexit@plt+0xdd7ac> │ │ │ │ + ldr r1, [pc, #84] @ e8fd8 <__cxa_atexit@plt+0xdd7b0> │ │ │ │ + ldr r0, [pc, #84] @ e8fdc <__cxa_atexit@plt+0xdd7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r7, r8, ror #22 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq sp, r6, r0, asr #1 │ │ │ │ + sbcseq sl, r8, r8, lsl r6 │ │ │ │ + sbcseq sl, r8, r8, lsl r9 │ │ │ │ + smlaleq sp, r6, ip, r4 │ │ │ │ + sbcseq sl, r8, r0, ror #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne e4704 <__cxa_atexit@plt+0xd8edc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bne e9000 <__cxa_atexit@plt+0xdd7d8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, r6 │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r2, r0, r1, lsr r3 │ │ │ │ - lsr r1, r1, r3 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - beq e4770 <__cxa_atexit@plt+0xd8f48> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e47c0 <__cxa_atexit@plt+0xd8f98> │ │ │ │ - ldr lr, [pc, #168] @ e47f4 <__cxa_atexit@plt+0xd8fcc> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - b e47b0 <__cxa_atexit@plt+0xd8f88> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - cmp r2, r6 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - bcc e47d4 <__cxa_atexit@plt+0xd8fac> │ │ │ │ - ldr lr, [pc, #108] @ e47fc <__cxa_atexit@plt+0xd8fd4> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r0, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #48] @ e47f8 <__cxa_atexit@plt+0xd8fd0> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b e47e4 <__cxa_atexit@plt+0xd8fbc> │ │ │ │ - ldr r0, [pc, #36] @ e4800 <__cxa_atexit@plt+0xd8fd8> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r1, r7, r4, sl │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r1, r7, r0, asr sl │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e4868 <__cxa_atexit@plt+0xd9040> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e4880 <__cxa_atexit@plt+0xd9058> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e4884 <__cxa_atexit@plt+0xd905c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r7, r0, lsr #19 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e48ec <__cxa_atexit@plt+0xd90c4> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e4904 <__cxa_atexit@plt+0xd90dc> │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - eor r1, r7, r1 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e4908 <__cxa_atexit@plt+0xd90e0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e9048 <__cxa_atexit@plt+0xdd820> │ │ │ │ + ldr lr, [pc, #64] @ e9058 <__cxa_atexit@plt+0xdd830> │ │ │ │ + ldr r1, [pc, #64] @ e905c <__cxa_atexit@plt+0xdd834> │ │ │ │ + ldr r2, [pc, #64] @ e9060 <__cxa_atexit@plt+0xdd838> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq sl, r8, r0, lsl #11 │ │ │ │ + sbcseq sl, r8, r0, lsl #17 │ │ │ │ + rsceq sp, r6, r4, lsl #8 │ │ │ │ + sbcseq sl, r8, ip, asr r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e910c <__cxa_atexit@plt+0xdd8e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e9114 <__cxa_atexit@plt+0xdd8ec> │ │ │ │ + ldr lr, [pc, #156] @ e9138 <__cxa_atexit@plt+0xdd910> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #152] @ e913c <__cxa_atexit@plt+0xdd914> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #128] @ e9140 <__cxa_atexit@plt+0xdd918> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + bhi e9128 <__cxa_atexit@plt+0xdd900> │ │ │ │ + ldr r3, [pc, #92] @ e9144 <__cxa_atexit@plt+0xdd91c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r7, ip, lsl r9 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e4954 <__cxa_atexit@plt+0xd912c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ e4960 <__cxa_atexit@plt+0xd9138> │ │ │ │ + str r3, [r7] │ │ │ │ + beq e90fc <__cxa_atexit@plt+0xdd8d4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b e911c <__cxa_atexit@plt+0xdd8f4> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e9148 <__cxa_atexit@plt+0xdd920> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + rsceq ip, r6, r0, asr pc │ │ │ │ + rsceq ip, r6, r0, lsr #31 │ │ │ │ + @ instruction: 0xffffb4b8 │ │ │ │ + smullseq sl, r8, ip, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e9180 <__cxa_atexit@plt+0xdd958> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ e9188 <__cxa_atexit@plt+0xdd960> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r6, r8, lsl #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e91f8 <__cxa_atexit@plt+0xdd9d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e9204 <__cxa_atexit@plt+0xdd9dc> │ │ │ │ + ldr lr, [pc, #84] @ e9214 <__cxa_atexit@plt+0xdd9ec> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #72] @ e9218 <__cxa_atexit@plt+0xdd9f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r7, ip, lsr #17 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsceq ip, r6, ip, lsl #29 │ │ │ │ + sbcseq sl, r8, r0, lsr #13 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e9288 <__cxa_atexit@plt+0xdda60> │ │ │ │ + ldr r7, [pc, #104] @ e92ac <__cxa_atexit@plt+0xdda84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e929c <__cxa_atexit@plt+0xdda74> │ │ │ │ + ldr r3, [pc, #84] @ e92b0 <__cxa_atexit@plt+0xdda88> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e9278 <__cxa_atexit@plt+0xdda50> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e92b8 <__cxa_atexit@plt+0xdda90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e92b4 <__cxa_atexit@plt+0xdda8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffb2cc │ │ │ │ + sbcseq sl, r8, r4, lsr #2 │ │ │ │ + sbcseq sl, r8, r0, asr #12 │ │ │ │ + sbcseq sl, r8, r4, lsl #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e49b4 <__cxa_atexit@plt+0xd918c> │ │ │ │ + bcc e932c <__cxa_atexit@plt+0xddb04> │ │ │ │ + ldr r2, [pc, #84] @ e9338 <__cxa_atexit@plt+0xddb10> │ │ │ │ + ldr r8, [pc, #84] @ e933c <__cxa_atexit@plt+0xddb14> │ │ │ │ + ldr lr, [pc, #84] @ e9340 <__cxa_atexit@plt+0xddb18> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e49c0 <__cxa_atexit@plt+0xd9198> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + sub r9, r6, #39 @ 0x27 │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + add r8, r3, #8 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r7, r0, ror #16 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b e49e4 <__cxa_atexit@plt+0xd91bc> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e93ac <__cxa_atexit@plt+0xddb84> │ │ │ │ + ldr r7, [pc, #104] @ e93d0 <__cxa_atexit@plt+0xddba8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e4a8c <__cxa_atexit@plt+0xd9264> │ │ │ │ - rsb r1, r9, #0 │ │ │ │ - eor r1, r9, r1 │ │ │ │ - ldm r5, {r2, r3, r7} │ │ │ │ - and r1, r3, r1 │ │ │ │ - cmp r1, r8 │ │ │ │ - bne e4a3c <__cxa_atexit@plt+0xd9214> │ │ │ │ - sub r1, r5, #4 │ │ │ │ - tst r3, r9 │ │ │ │ - beq e4a60 <__cxa_atexit@plt+0xd9238> │ │ │ │ - ldr r0, [pc, #148] @ e4ab0 <__cxa_atexit@plt+0xd9288> │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r0, sl} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r2 │ │ │ │ - b e4358 <__cxa_atexit@plt+0xd8b30> │ │ │ │ - ldr r3, [pc, #100] @ e4aa8 <__cxa_atexit@plt+0xd9280> │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ + bhi e93c0 <__cxa_atexit@plt+0xddb98> │ │ │ │ + ldr r3, [pc, #84] @ e93d4 <__cxa_atexit@plt+0xddbac> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4a84 <__cxa_atexit@plt+0xd925c> │ │ │ │ - b e4abc <__cxa_atexit@plt+0xd9294> │ │ │ │ - ldr r2, [pc, #60] @ e4aa4 <__cxa_atexit@plt+0xd927c> │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b e4358 <__cxa_atexit@plt+0xd8b30> │ │ │ │ + str r3, [r7] │ │ │ │ + beq e939c <__cxa_atexit@plt+0xddb74> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e4aac <__cxa_atexit@plt+0xd9284> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e93dc <__cxa_atexit@plt+0xddbb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #6 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrheq sp, [r8], #56 @ 0x38 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + ldr r7, [pc, #16] @ e93d8 <__cxa_atexit@plt+0xddbb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffb1a8 │ │ │ │ + sbcseq sl, r8, r0 │ │ │ │ + sbcseq sl, r8, r4, lsr #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 110aa8 <__cxa_atexit@plt+0x105280> │ │ │ │ + ldrsbeq sl, [r8], #72 @ 0x48 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e946c <__cxa_atexit@plt+0xddc44> │ │ │ │ + ldr r7, [pc, #104] @ e9490 <__cxa_atexit@plt+0xddc68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e9480 <__cxa_atexit@plt+0xddc58> │ │ │ │ + ldr r3, [pc, #84] @ e9494 <__cxa_atexit@plt+0xddc6c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e945c <__cxa_atexit@plt+0xddc34> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e949c <__cxa_atexit@plt+0xddc74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e9498 <__cxa_atexit@plt+0xddc70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xffffb0e8 │ │ │ │ + sbcseq r9, r8, r0, asr #30 │ │ │ │ + sbcseq sl, r8, ip, asr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e9520 <__cxa_atexit@plt+0xddcf8> │ │ │ │ + ldr r5, [pc, #144] @ e9550 <__cxa_atexit@plt+0xddd28> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e952c <__cxa_atexit@plt+0xddd04> │ │ │ │ + ldr r7, [pc, #120] @ e9554 <__cxa_atexit@plt+0xddd2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e9540 <__cxa_atexit@plt+0xddd18> │ │ │ │ + ldr r3, [pc, #100] @ e9558 <__cxa_atexit@plt+0xddd30> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e9510 <__cxa_atexit@plt+0xddce8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e9560 <__cxa_atexit@plt+0xddd38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e955c <__cxa_atexit@plt+0xddd34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r6, r8, lsr fp │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xffffb034 │ │ │ │ + sbcseq r9, r8, r0, lsl #29 │ │ │ │ + sbcseq sl, r8, r4, lsr #7 │ │ │ │ + sbcseq sl, r8, r8, ror #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e95c8 <__cxa_atexit@plt+0xddda0> │ │ │ │ + ldr r3, [pc, #80] @ e95e0 <__cxa_atexit@plt+0xdddb8> │ │ │ │ + ldr r2, [pc, #80] @ e95e4 <__cxa_atexit@plt+0xdddbc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ e95e8 <__cxa_atexit@plt+0xdddc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #26 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e95ec <__cxa_atexit@plt+0xdddc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + rsceq ip, r6, r4, asr #29 │ │ │ │ + sbcseq sl, r8, ip, lsl #6 │ │ │ │ + sbcseq sl, r8, r0, lsr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e9690 <__cxa_atexit@plt+0xdde68> │ │ │ │ + ldr r1, [pc, #156] @ e96b0 <__cxa_atexit@plt+0xdde88> │ │ │ │ + ldr r7, [pc, #156] @ e96b4 <__cxa_atexit@plt+0xdde8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e9640 <__cxa_atexit@plt+0xdde18> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e964c <__cxa_atexit@plt+0xdde24> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e969c <__cxa_atexit@plt+0xdde74> │ │ │ │ + ldr r3, [pc, #84] @ e96b8 <__cxa_atexit@plt+0xdde90> │ │ │ │ + ldr r1, [pc, #84] @ e96bc <__cxa_atexit@plt+0xdde94> │ │ │ │ + ldr r0, [pc, #84] @ e96c0 <__cxa_atexit@plt+0xdde98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq ip, [r6], #156 @ 0x9c @ │ │ │ │ + sbcseq r9, r8, r4, lsr pc │ │ │ │ + sbcseq sl, r8, r4, lsl #5 │ │ │ │ + strhteq ip, [r6], #216 @ 0xd8 │ │ │ │ + sbcseq sl, r8, ip, asr #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne e4b0c <__cxa_atexit@plt+0xd92e4> │ │ │ │ + bne e96e4 <__cxa_atexit@plt+0xddebc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc e4c00 <__cxa_atexit@plt+0xd93d8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #372] @ e4c5c <__cxa_atexit@plt+0xd9434> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - b e4bf4 <__cxa_atexit@plt+0xd93cc> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r2, r1, r3 │ │ │ │ - ands r8, r0, r1, lsr r3 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - beq e4b94 <__cxa_atexit@plt+0xd936c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - cmp r1, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - bcc e4c10 <__cxa_atexit@plt+0xd93e8> │ │ │ │ - ldr lr, [pc, #252] @ e4c4c <__cxa_atexit@plt+0xd9424> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - sub r8, r3, #35 @ 0x23 │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - add r1, r6, #16 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - b e4bf4 <__cxa_atexit@plt+0xd93cc> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r8, r3 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - bcc e4c28 <__cxa_atexit@plt+0xd9400> │ │ │ │ - ldr lr, [pc, #160] @ e4c54 <__cxa_atexit@plt+0xd942c> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - sub r8, r3, #35 @ 0x23 │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - add r1, r6, #16 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + bcc e972c <__cxa_atexit@plt+0xddf04> │ │ │ │ + ldr lr, [pc, #64] @ e973c <__cxa_atexit@plt+0xddf14> │ │ │ │ + ldr r1, [pc, #64] @ e9740 <__cxa_atexit@plt+0xddf18> │ │ │ │ + ldr r2, [pc, #64] @ e9744 <__cxa_atexit@plt+0xddf1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r0, [pc, #56] @ e4c50 <__cxa_atexit@plt+0xd9428> │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r3 │ │ │ │ + smullseq r9, r8, ip, lr │ │ │ │ + sbcseq sl, r8, ip, ror #3 │ │ │ │ + rsceq ip, r6, r0, lsr #26 │ │ │ │ + sbcseq sl, r8, r8, asr #3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e97f0 <__cxa_atexit@plt+0xddfc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e97f8 <__cxa_atexit@plt+0xddfd0> │ │ │ │ + ldr lr, [pc, #156] @ e981c <__cxa_atexit@plt+0xddff4> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #152] @ e9820 <__cxa_atexit@plt+0xddff8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #128] @ e9824 <__cxa_atexit@plt+0xddffc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + bhi e980c <__cxa_atexit@plt+0xddfe4> │ │ │ │ + ldr r3, [pc, #92] @ e9828 <__cxa_atexit@plt+0xde000> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e97e0 <__cxa_atexit@plt+0xddfb8> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b e4c3c <__cxa_atexit@plt+0xd9414> │ │ │ │ - ldr r0, [pc, #40] @ e4c58 <__cxa_atexit@plt+0xd9430> │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #40 @ 0x28 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r1, r7, r0, r6 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r1, r7, ip, lsr #12 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r1, r7, r4, lsl #14 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b e9800 <__cxa_atexit@plt+0xddfd8> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e982c <__cxa_atexit@plt+0xde004> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + rsceq ip, r6, ip, ror #16 │ │ │ │ + strhteq ip, [r6], #140 @ 0x8c │ │ │ │ + @ instruction: 0xffffadd4 │ │ │ │ + ldrheq r9, [r8], #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e9864 <__cxa_atexit@plt+0xde03c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ e986c <__cxa_atexit@plt+0xde044> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r6, r4, lsr #15 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e4cdc <__cxa_atexit@plt+0xd94b4> │ │ │ │ - ldr lr, [pc, #108] @ e4cf4 <__cxa_atexit@plt+0xd94cc> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add r7, r3, #12 │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - stm r7, {r0, r2, sl, lr} │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e4cf8 <__cxa_atexit@plt+0xd94d0> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r7, r0, ror #10 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e98e0 <__cxa_atexit@plt+0xde0b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e98ec <__cxa_atexit@plt+0xde0c4> │ │ │ │ + ldr lr, [pc, #92] @ e98fc <__cxa_atexit@plt+0xde0d4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ e9900 <__cxa_atexit@plt+0xde0d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [pc, #64] @ e9904 <__cxa_atexit@plt+0xde0dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + rsceq ip, r6, ip, asr #14 │ │ │ │ + smlaleq ip, r6, r8, r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e4d78 <__cxa_atexit@plt+0xd9550> │ │ │ │ - ldr lr, [pc, #108] @ e4d90 <__cxa_atexit@plt+0xd9568> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add r7, r3, #12 │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - stm r7, {r0, r2, sl, lr} │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e4d94 <__cxa_atexit@plt+0xd956c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc e9974 <__cxa_atexit@plt+0xde14c> │ │ │ │ + ldr r2, [pc, #64] @ e9984 <__cxa_atexit@plt+0xde15c> │ │ │ │ + ldr lr, [pc, #64] @ e9988 <__cxa_atexit@plt+0xde160> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, r3, #12 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + sbcseq r9, r8, r0, lsl #31 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e99f8 <__cxa_atexit@plt+0xde1d0> │ │ │ │ + ldr r7, [pc, #104] @ e9a1c <__cxa_atexit@plt+0xde1f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e9a0c <__cxa_atexit@plt+0xde1e4> │ │ │ │ + ldr r3, [pc, #84] @ e9a20 <__cxa_atexit@plt+0xde1f8> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r7, r4, asr #9 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e99e8 <__cxa_atexit@plt+0xde1c0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e9a28 <__cxa_atexit@plt+0xde200> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e9a24 <__cxa_atexit@plt+0xde1fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffab5c │ │ │ │ + ldrheq r9, [r8], #148 @ 0x94 │ │ │ │ + sbcseq r9, r8, r0, lsr #30 │ │ │ │ + sbcseq r9, r8, r4, ror #29 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e4de4 <__cxa_atexit@plt+0xd95bc> │ │ │ │ + bcc e9a90 <__cxa_atexit@plt+0xde268> │ │ │ │ + ldr r2, [pc, #72] @ e9a9c <__cxa_atexit@plt+0xde274> │ │ │ │ + ldr lr, [pc, #72] @ e9aa0 <__cxa_atexit@plt+0xde278> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e4df0 <__cxa_atexit@plt+0xd95c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ + str r3, [r3, #24] │ │ │ │ bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r7, r0, lsr #8 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + sbcseq r9, r8, r8, ror lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e9b1c <__cxa_atexit@plt+0xde2f4> │ │ │ │ + ldr r7, [pc, #104] @ e9b40 <__cxa_atexit@plt+0xde318> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e9b30 <__cxa_atexit@plt+0xde308> │ │ │ │ + ldr r3, [pc, #84] @ e9b44 <__cxa_atexit@plt+0xde31c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq e9b0c <__cxa_atexit@plt+0xde2e4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e9b4c <__cxa_atexit@plt+0xde324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e9b48 <__cxa_atexit@plt+0xde320> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffffaa38 │ │ │ │ + smullseq r9, r8, r0, r8 │ │ │ │ + ldrsheq r9, [r8], #220 @ 0xdc │ │ │ │ + sbcseq r9, r8, ip, asr #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e4e44 <__cxa_atexit@plt+0xd961c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e4e50 <__cxa_atexit@plt+0xd9628> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e9bb0 <__cxa_atexit@plt+0xde388> │ │ │ │ + ldr lr, [pc, #76] @ e9bc8 <__cxa_atexit@plt+0xde3a0> │ │ │ │ + ldr r2, [pc, #76] @ e9bcc <__cxa_atexit@plt+0xde3a4> │ │ │ │ + sub r3, r6, #14 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #64] @ e9bd0 <__cxa_atexit@plt+0xde3a8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r7, #4] │ │ │ │ + add lr, r7, #12 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e9bd4 <__cxa_atexit@plt+0xde3ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r1, [r7], #48 @ 0x30 @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b e4e74 <__cxa_atexit@plt+0xd964c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + rsceq ip, r6, ip, ror #17 │ │ │ │ + ldrdeq ip, [r6], #140 @ 0x8c @ │ │ │ │ + sbcseq r9, r8, r0, ror sp │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, fp │ │ │ │ - mov fp, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - cmp r3, r5 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bhi e4f5c <__cxa_atexit@plt+0xd9734> │ │ │ │ - str r7, [sp] │ │ │ │ - stmib sp, {r6, sl} │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov r4, fp │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r0, [r4], #-28 @ 0xffffffe4 │ │ │ │ - mov lr, #0 │ │ │ │ - add r5, fp, lr │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq e4fdc <__cxa_atexit@plt+0xd97b4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq e4f80 <__cxa_atexit@plt+0xd9758> │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr ip, [r3, #7] │ │ │ │ - ldr r8, [r3, #11] │ │ │ │ - cmp r2, r9 │ │ │ │ - bls e503c <__cxa_atexit@plt+0xd9814> │ │ │ │ - mov sl, r9 │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - eor r7, r2, r9 │ │ │ │ - and r7, r7, r6 │ │ │ │ - cmp r7, r8 │ │ │ │ - bne e5090 <__cxa_atexit@plt+0xd9868> │ │ │ │ - mov r3, fp │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r2, [r3, lr]! │ │ │ │ - tst r2, r6 │ │ │ │ - ldr r2, [pc, #1936] @ e56a0 <__cxa_atexit@plt+0xd9e78> │ │ │ │ - ldr r5, [pc, #1936] @ e56a4 <__cxa_atexit@plt+0xd9e7c> │ │ │ │ - sub lr, lr, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - moveq r2, r5 │ │ │ │ - mov r5, ip │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - moveq r5, r1 │ │ │ │ - moveq r1, ip │ │ │ │ - mov r9, sl │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - add r1, r4, lr │ │ │ │ - cmp r2, r1 │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r5, [r3, #-12] │ │ │ │ - bls e4eac <__cxa_atexit@plt+0xd9684> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - add fp, fp, lr │ │ │ │ - ldmib sp, {r6, sl} │ │ │ │ - ldr r7, [pc, #1860] @ e56a8 <__cxa_atexit@plt+0xd9e80> │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r5, [fp, #-12]! │ │ │ │ - stmib fp, {r9, sl} │ │ │ │ - mov r5, fp │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bx r1 │ │ │ │ - str r9, [fp, lr]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr lr, [sp, #20] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #20 │ │ │ │ - str lr, [fp, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - str r2, [fp, #-12] │ │ │ │ - stmdb fp, {r0, r3} │ │ │ │ - bcc e552c <__cxa_atexit@plt+0xd9d04> │ │ │ │ - ldr r7, [pc, #1816] @ e56d0 <__cxa_atexit@plt+0xd9ea8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str lr, [r1, #16] │ │ │ │ - str r9, [r1, #20] │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx r1 │ │ │ │ - ldr r8, [r3, #6] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - rsb r7, r9, #0 │ │ │ │ - eor r7, r9, r7 │ │ │ │ - ldmib sp, {r6, sl} │ │ │ │ - and r7, r8, r7 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne e5114 <__cxa_atexit@plt+0xd98ec> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - sub r1, r5, #8 │ │ │ │ - tst r8, r9 │ │ │ │ - beq e5380 <__cxa_atexit@plt+0xd9b58> │ │ │ │ - ldr r7, [pc, #1732] @ e56d8 <__cxa_atexit@plt+0xd9eb0> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r3, sl │ │ │ │ + ldr sl, [r5], #4 │ │ │ │ + mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - mov sl, r0 │ │ │ │ - b e3d7c <__cxa_atexit@plt+0xd8554> │ │ │ │ - cmp r9, r2 │ │ │ │ - bls e5188 <__cxa_atexit@plt+0xd9960> │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - rsb r7, r9, #0 │ │ │ │ - eor r7, r9, r7 │ │ │ │ - and r7, r8, r7 │ │ │ │ - cmp r7, fp │ │ │ │ - bne e5264 <__cxa_atexit@plt+0xd9a3c> │ │ │ │ + b 830bfc <__cxa_atexit@plt+0x8253d4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ - tst r8, r9 │ │ │ │ - beq e540c <__cxa_atexit@plt+0xd9be4> │ │ │ │ - ldr lr, [pc, #1556] @ e5688 <__cxa_atexit@plt+0xd9e60> │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - add lr, pc, lr │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - b e542c <__cxa_atexit@plt+0xd9c04> │ │ │ │ - eor r7, r8, r6 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - clz r7, r7 │ │ │ │ - mov r4, #-2147483648 @ 0x80000000 │ │ │ │ - mov fp, r0 │ │ │ │ - stm r1, {r0, r3, r8} │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - lsr r2, r4, r7 │ │ │ │ - ands lr, r8, r4, lsr r7 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r9, r0, #40 @ 0x28 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - beq e51f4 <__cxa_atexit@plt+0xd99cc> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e9c88 <__cxa_atexit@plt+0xde460> │ │ │ │ + ldr r2, [pc, #128] @ e9c98 <__cxa_atexit@plt+0xde470> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ands r2, sl, #3 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq e9c4c <__cxa_atexit@plt+0xde424> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e9c5c <__cxa_atexit@plt+0xde434> │ │ │ │ + mov r7, r5 │ │ │ │ str sl, [r5] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r1, r9 │ │ │ │ - bcc e554c <__cxa_atexit@plt+0xd9d24> │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #1468] @ e56ac <__cxa_atexit@plt+0xd9e84> │ │ │ │ - sub r1, r9, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r0, #8] │ │ │ │ - add r7, r0, #16 │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - stm r7, {r6, sl, lr} │ │ │ │ - str r1, [r0, #28] │ │ │ │ - str r3, [r0, #32] │ │ │ │ - b e5240 <__cxa_atexit@plt+0xd9a18> │ │ │ │ - eor r7, r8, r1 │ │ │ │ - clz r7, r7 │ │ │ │ - mov r4, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r2, r4, r7 │ │ │ │ - ands lr, r8, r4, lsr r7 │ │ │ │ - sub r4, r5, #20 │ │ │ │ - stm r4, {r0, r3, r8} │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - add fp, r6, #40 @ 0x28 │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - beq e53a8 <__cxa_atexit@plt+0xd9b80> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - cmp r7, fp │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bcc e5584 <__cxa_atexit@plt+0xd9d5c> │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #1368] @ e56c0 <__cxa_atexit@plt+0xd9e98> │ │ │ │ - sub r7, fp, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add sl, r6, #12 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - stm sl, {r0, r1, r9, lr} │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - b e53e8 <__cxa_atexit@plt+0xd9bc0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - cmp r8, r4 │ │ │ │ - bne e52ec <__cxa_atexit@plt+0xd9ac4> │ │ │ │ - ldr r3, [pc, #1240] @ e567c <__cxa_atexit@plt+0xd9e54> │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r4, [fp, lr]! │ │ │ │ + ldr r0, [r7, #4]! │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #60] @ e9ca0 <__cxa_atexit@plt+0xde478> │ │ │ │ + ldr r2, [pc, #60] @ e9ca4 <__cxa_atexit@plt+0xde47c> │ │ │ │ + mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - sub r7, fp, #44 @ 0x2c │ │ │ │ - stmdb fp, {r2, ip} │ │ │ │ - str r3, [fp, #-12]! │ │ │ │ - cmp r4, r7 │ │ │ │ - bhi e55a0 <__cxa_atexit@plt+0xd9d78> │ │ │ │ - ldr r7, [pc, #1204] @ e5680 <__cxa_atexit@plt+0xd9e58> │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - tst r1, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq e5518 <__cxa_atexit@plt+0xd9cf0> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, r9 │ │ │ │ - mov r7, r1 │ │ │ │ - b e5ffc <__cxa_atexit@plt+0xda7d4> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r1, #0 │ │ │ │ - str sl, [r5] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - cmp lr, r9 │ │ │ │ - bcc e5568 <__cxa_atexit@plt+0xd9d40> │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #1172] @ e56b4 <__cxa_atexit@plt+0xd9e8c> │ │ │ │ - sub r1, r9, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r0, #8] │ │ │ │ - add r7, r0, #16 │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - stm r7, {r6, sl, lr} │ │ │ │ - str r3, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - and r7, r7, r8 │ │ │ │ - str r7, [r0, #36] @ 0x24 │ │ │ │ - sub r7, r9, #15 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r1 │ │ │ │ - eor r7, r8, fp │ │ │ │ - clz r7, r7 │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - lsr sl, r1, r7 │ │ │ │ - ands lr, r8, r1, lsr r7 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm r1, {r0, r3, r8, sl} │ │ │ │ - beq e544c <__cxa_atexit@plt+0xd9c24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - stm r5, {r9, fp} │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e55e4 <__cxa_atexit@plt+0xd9dbc> │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #988] @ e5690 <__cxa_atexit@plt+0xd9e68> │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - rsb r7, sl, #0 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - eor r7, sl, r7 │ │ │ │ - and r7, r7, r8 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str fp, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r2, #32] │ │ │ │ - b e54a4 <__cxa_atexit@plt+0xd9c7c> │ │ │ │ - eor r7, r8, r4 │ │ │ │ - clz r7, r7 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - eor r7, r7, #31 │ │ │ │ - mov r1, #1 │ │ │ │ - mov fp, r0 │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - lsl r2, r1, r7 │ │ │ │ - ands sl, r8, r1, lsl r7 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add lr, r0, #40 @ 0x28 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - beq e54ac <__cxa_atexit@plt+0xd9c84> │ │ │ │ - ldr r1, [r9, #804] @ 0x324 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - cmp r1, lr │ │ │ │ - str r4, [r5, #4] │ │ │ │ - bcc e5604 <__cxa_atexit@plt+0xd9ddc> │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #800] @ e566c <__cxa_atexit@plt+0xd9e44> │ │ │ │ - sub r1, lr, #35 @ 0x23 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r7, [r0, #8] │ │ │ │ - add r7, r0, #16 │ │ │ │ - stm r7, {r4, r6, sl} │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - str r1, [r0, #28] │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - eor r7, r2, r7 │ │ │ │ - and r7, r7, r8 │ │ │ │ - str sl, [r0, #4] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - str r3, [r0, #32] │ │ │ │ - b e5500 <__cxa_atexit@plt+0xd9cd8> │ │ │ │ - ldr r7, [pc, #820] @ e56bc <__cxa_atexit@plt+0xd9e94> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - b e3d7c <__cxa_atexit@plt+0xd8554> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - cmp lr, fp │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bcc e55c8 <__cxa_atexit@plt+0xd9da0> │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #764] @ e56c8 <__cxa_atexit@plt+0xd9ea0> │ │ │ │ - sub r7, fp, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add sl, r6, #12 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - stm sl, {r0, r1, r9, lr} │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - and r7, r7, r8 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - sub r7, fp, #15 │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bx r2 │ │ │ │ - ldr lr, [pc, #632] @ e568c <__cxa_atexit@plt+0xd9e64> │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + stmdb r5, {r2, r3, sl} │ │ │ │ mov r5, r7 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r1 │ │ │ │ - b e6ac4 <__cxa_atexit@plt+0xdb29c> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - sub ip, r5, #4 │ │ │ │ - cmp lr, r6 │ │ │ │ - stm ip, {r1, r9, fp} │ │ │ │ - bcc e562c <__cxa_atexit@plt+0xd9e04> │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #552] @ e5698 <__cxa_atexit@plt+0xd9e70> │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - rsb r7, sl, #0 │ │ │ │ - eor r7, sl, r7 │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str fp, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r2, #28] │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - and r7, r8, r7 │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - b e4fd0 <__cxa_atexit@plt+0xd97a8> │ │ │ │ - ldr sl, [r9, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - stmda r5, {r1, r6} │ │ │ │ - cmp sl, lr │ │ │ │ - str r4, [r5, #4] │ │ │ │ - bcc e5644 <__cxa_atexit@plt+0xd9e1c> │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #420] @ e5674 <__cxa_atexit@plt+0xd9e4c> │ │ │ │ - sub r1, lr, #35 @ 0x23 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r7, [r0, #8] │ │ │ │ - add r7, r0, #16 │ │ │ │ - stm r7, {r4, r6, sl} │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str r1, [r0, #32] │ │ │ │ - str sl, [r0, #4] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - str r3, [r0, #28] │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - and r7, r8, r7 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r7, [r0, #36] @ 0x24 │ │ │ │ - sub r7, lr, #15 │ │ │ │ - mov r4, r9 │ │ │ │ - mov r6, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, r9 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #416] @ e56d4 <__cxa_atexit@plt+0xd9eac> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r2, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #348] @ e56b0 <__cxa_atexit@plt+0xd9e88> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, r9 │ │ │ │ - b e55f8 <__cxa_atexit@plt+0xd9dd0> │ │ │ │ - ldr r7, [pc, #328] @ e56b8 <__cxa_atexit@plt+0xd9e90> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, r9 │ │ │ │ - b e5660 <__cxa_atexit@plt+0xd9e38> │ │ │ │ - ldr r0, [pc, #312] @ e56c4 <__cxa_atexit@plt+0xd9e9c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, fp │ │ │ │ - b e55f8 <__cxa_atexit@plt+0xd9dd0> │ │ │ │ - ldr r7, [pc, #220] @ e5684 <__cxa_atexit@plt+0xd9e5c> │ │ │ │ - mov r5, fp │ │ │ │ - ldr r2, [r9, #-8] │ │ │ │ - mov r4, r9 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r1 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #252] @ e56cc <__cxa_atexit@plt+0xd9ea4> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, fp │ │ │ │ - b e5660 <__cxa_atexit@plt+0xd9e38> │ │ │ │ - ldr r7, [pc, #168] @ e5694 <__cxa_atexit@plt+0xd9e6c> │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r7, lr │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #100] @ e5670 <__cxa_atexit@plt+0xd9e48> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r9, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r4, r9 │ │ │ │ - mov r6, lr │ │ │ │ mov r7, sl │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #104] @ e569c <__cxa_atexit@plt+0xd9e74> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b e5660 <__cxa_atexit@plt+0xd9e38> │ │ │ │ - ldr r7, [pc, #44] @ e5678 <__cxa_atexit@plt+0xd9e50> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r9, #828] @ 0x33c │ │ │ │ + b 879574 <__cxa_atexit@plt+0x86dd4c> │ │ │ │ + ldr r7, [pc, #12] @ e9c9c <__cxa_atexit@plt+0xde474> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r4, r9 │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r0, r7, ip, lr │ │ │ │ - andeq r0, r0, r0, ror #17 │ │ │ │ - rsceq r0, r7, r8, lsl sp │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, asr #23 │ │ │ │ - andeq r0, r0, r4, lsr #28 │ │ │ │ - smullseq ip, r8, ip, r8 │ │ │ │ - muleq r0, ip, ip │ │ │ │ - andeq r0, r0, r0, lsr #17 │ │ │ │ - rsceq r0, r7, r4, lsr pc │ │ │ │ - andeq r0, r0, r0, lsr #12 │ │ │ │ - rsceq r0, r7, r8, ror sp │ │ │ │ - andeq r0, r0, r0, lsr r5 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, fp │ │ │ │ - sbcseq ip, r8, ip, ror #29 │ │ │ │ - strdeq r1, [r7], #8 @ │ │ │ │ - andeq r0, r0, ip, lsr #9 │ │ │ │ - rsceq r0, r7, r8, asr #31 │ │ │ │ - andeq r0, r0, r8, ror #7 │ │ │ │ - andeq r0, r0, r4, lsl r5 │ │ │ │ - rsceq r1, r7, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, ror #4 │ │ │ │ - rsceq r0, r7, ip, lsl lr │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - rsceq r1, r7, r4, lsr r2 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r4, ror #17 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e5730 <__cxa_atexit@plt+0xd9f08> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ e5748 <__cxa_atexit@plt+0xd9f20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e574c <__cxa_atexit@plt+0xd9f24> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r7], #164 @ 0xa4 @ │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrheq r9, [r8], #200 @ 0xc8 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq ip, r6, ip, ror #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e57d8 <__cxa_atexit@plt+0xd9fb0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ e57f0 <__cxa_atexit@plt+0xd9fc8> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r9, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e57f4 <__cxa_atexit@plt+0xd9fcc> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e9cc8 <__cxa_atexit@plt+0xde4a0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ e9cf0 <__cxa_atexit@plt+0xde4c8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + sub lr, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r7, ip, ror #20 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + ldr r3, [pc, #12] @ e9cf4 <__cxa_atexit@plt+0xde4cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 879574 <__cxa_atexit@plt+0x86dd4c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq ip, r6, r4, ror r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e5880 <__cxa_atexit@plt+0xda058> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ e5898 <__cxa_atexit@plt+0xda070> │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r8, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e589c <__cxa_atexit@plt+0xda074> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e9d20 <__cxa_atexit@plt+0xde4f8> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e9d5c <__cxa_atexit@plt+0xde534> │ │ │ │ + ldr r3, [pc, #28] @ e9d6c <__cxa_atexit@plt+0xde544> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r7, r4, asr #19 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e58ec <__cxa_atexit@plt+0xda0c4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e58f8 <__cxa_atexit@plt+0xda0d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r7, r8, lsl r9 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e594c <__cxa_atexit@plt+0xda124> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e5958 <__cxa_atexit@plt+0xda130> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r7, r8, asr #17 │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + b cc087c <__cxa_atexit@plt+0xcb5054> │ │ │ │ + ldr r7, [pc, #12] @ e9d70 <__cxa_atexit@plt+0xde548> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r9, r8, r8, ror #23 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e59e4 <__cxa_atexit@plt+0xda1bc> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ e59fc <__cxa_atexit@plt+0xda1d4> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r9, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e5a00 <__cxa_atexit@plt+0xda1d8> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #80] @ e9dd4 <__cxa_atexit@plt+0xde5ac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r7, r0, ror #16 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e5a8c <__cxa_atexit@plt+0xda264> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ e5aa4 <__cxa_atexit@plt+0xda27c> │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r8, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e5aa8 <__cxa_atexit@plt+0xda280> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e9da8 <__cxa_atexit@plt+0xde580> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e9db0 <__cxa_atexit@plt+0xde588> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ e9dd8 <__cxa_atexit@plt+0xde5b0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r0, [r7], #120 @ 0x78 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e5af8 <__cxa_atexit@plt+0xda2d0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e5b04 <__cxa_atexit@plt+0xda2dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r7, ip, lsl #14 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e5b58 <__cxa_atexit@plt+0xda330> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e5b64 <__cxa_atexit@plt+0xda33c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r0, [r7], #108 @ 0x6c │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #16] @ e9ddc <__cxa_atexit@plt+0xde5b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 879574 <__cxa_atexit@plt+0x86dd4c> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + smlaleq ip, r6, r0, r2 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e5bf0 <__cxa_atexit@plt+0xda3c8> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ e5c08 <__cxa_atexit@plt+0xda3e0> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r9, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e5c0c <__cxa_atexit@plt+0xda3e4> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e9e00 <__cxa_atexit@plt+0xde5d8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ e9e28 <__cxa_atexit@plt+0xde600> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r7, r4, asr r6 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #12] @ e9e2c <__cxa_atexit@plt+0xde604> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 879574 <__cxa_atexit@plt+0x86dd4c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq ip, r6, ip, lsr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e5c98 <__cxa_atexit@plt+0xda470> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ e5cb0 <__cxa_atexit@plt+0xda488> │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r8, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e5cb4 <__cxa_atexit@plt+0xda48c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e9e58 <__cxa_atexit@plt+0xde630> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e9eb0 <__cxa_atexit@plt+0xde688> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi e9ec0 <__cxa_atexit@plt+0xde698> │ │ │ │ + ldr r2, [pc, #56] @ e9edc <__cxa_atexit@plt+0xde6b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b cc087c <__cxa_atexit@plt+0xcb5054> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e9ed8 <__cxa_atexit@plt+0xde6b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r8, r0, lsl #21 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e9f28 <__cxa_atexit@plt+0xde700> │ │ │ │ + ldr r2, [pc, #68] @ e9f44 <__cxa_atexit@plt+0xde71c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e9f34 <__cxa_atexit@plt+0xde70c> │ │ │ │ + ldr r5, [pc, #48] @ e9f4c <__cxa_atexit@plt+0xde724> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b cc087c <__cxa_atexit@plt+0xcb5054> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e9f48 <__cxa_atexit@plt+0xde720> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq ip, [r6], #8 @ │ │ │ │ + ldrheq r9, [r8], #72 @ 0x48 │ │ │ │ + @ instruction: 0xffffaa98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e9fb0 <__cxa_atexit@plt+0xde788> │ │ │ │ + ldr r3, [pc, #80] @ e9fc8 <__cxa_atexit@plt+0xde7a0> │ │ │ │ + ldr r2, [pc, #80] @ e9fcc <__cxa_atexit@plt+0xde7a4> │ │ │ │ + ldr r1, [pc, #80] @ e9fd0 <__cxa_atexit@plt+0xde7a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r7, ip, lsr #11 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e5d04 <__cxa_atexit@plt+0xda4dc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e5d10 <__cxa_atexit@plt+0xda4e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #20 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e9fd4 <__cxa_atexit@plt+0xde7ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + strdeq ip, [r6], #64 @ 0x40 @ │ │ │ │ + sbcseq r9, r8, r4, lsr #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + sbcseq r9, r8, r4, asr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ea08c <__cxa_atexit@plt+0xde864> │ │ │ │ + ldr r1, [pc, #156] @ ea0ac <__cxa_atexit@plt+0xde884> │ │ │ │ + ldr r7, [pc, #156] @ ea0b0 <__cxa_atexit@plt+0xde888> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ea03c <__cxa_atexit@plt+0xde814> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ea048 <__cxa_atexit@plt+0xde820> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ea098 <__cxa_atexit@plt+0xde870> │ │ │ │ + ldr r3, [pc, #84] @ ea0b4 <__cxa_atexit@plt+0xde88c> │ │ │ │ + ldr r1, [pc, #84] @ ea0b8 <__cxa_atexit@plt+0xde890> │ │ │ │ + ldr r0, [pc, #84] @ ea0bc <__cxa_atexit@plt+0xde894> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r7, r0, lsl #10 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq fp, r6, r0, ror #31 │ │ │ │ + sbcseq r9, r8, r0, lsl #18 │ │ │ │ + sbcseq r9, r8, r8, lsr #18 │ │ │ │ + strhteq ip, [r6], #60 @ 0x3c │ │ │ │ + ldrsheq r9, [r8], #128 @ 0x80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne ea0e0 <__cxa_atexit@plt+0xde8b8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ea128 <__cxa_atexit@plt+0xde900> │ │ │ │ + ldr lr, [pc, #64] @ ea138 <__cxa_atexit@plt+0xde910> │ │ │ │ + ldr r1, [pc, #64] @ ea13c <__cxa_atexit@plt+0xde914> │ │ │ │ + ldr r2, [pc, #64] @ ea140 <__cxa_atexit@plt+0xde918> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r9, r8, r8, ror #16 │ │ │ │ + smullseq r9, r8, r0, r8 │ │ │ │ + rsceq ip, r6, r4, lsr #6 │ │ │ │ + sbcseq r9, r8, r8, ror #16 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e5d64 <__cxa_atexit@plt+0xda53c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e5d70 <__cxa_atexit@plt+0xda548> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ea1e8 <__cxa_atexit@plt+0xde9c0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ea1f0 <__cxa_atexit@plt+0xde9c8> │ │ │ │ + ldr ip, [pc, #156] @ ea21c <__cxa_atexit@plt+0xde9f4> │ │ │ │ + ldr lr, [pc, #156] @ ea220 <__cxa_atexit@plt+0xde9f8> │ │ │ │ + ldr r0, [pc, #156] @ ea224 <__cxa_atexit@plt+0xde9fc> │ │ │ │ + add ip, pc, ip │ │ │ │ sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r0, [r7], #64 @ 0x40 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ e5ddc <__cxa_atexit@plt+0xda5b4> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #32 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + str ip, [r3, #12]! │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r7, r2, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi e5dcc <__cxa_atexit@plt+0xda5a4> │ │ │ │ - ldr r7, [pc, #56] @ e5de0 <__cxa_atexit@plt+0xda5b8> │ │ │ │ + stmdb r2, {r0, r3, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + bhi ea20c <__cxa_atexit@plt+0xde9e4> │ │ │ │ + ldr r3, [pc, #100] @ ea228 <__cxa_atexit@plt+0xdea00> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq e5dc0 <__cxa_atexit@plt+0xda598> │ │ │ │ - mov r7, r8 │ │ │ │ - b e5ffc <__cxa_atexit@plt+0xda7d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ea1d8 <__cxa_atexit@plt+0xde9b0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e5de4 <__cxa_atexit@plt+0xda5bc> │ │ │ │ + mov r6, r3 │ │ │ │ + b ea1f8 <__cxa_atexit@plt+0xde9d0> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ ea230 <__cxa_atexit@plt+0xdea08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - sbcseq ip, r8, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e5e38 <__cxa_atexit@plt+0xda610> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #52] @ e5e44 <__cxa_atexit@plt+0xda61c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r7], #60 @ 0x3c @ │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e5ed0 <__cxa_atexit@plt+0xda6a8> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ e5ee8 <__cxa_atexit@plt+0xda6c0> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r9, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e5eec <__cxa_atexit@plt+0xda6c4> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r7, r4, ror r3 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc e5f78 <__cxa_atexit@plt+0xda750> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ e5f90 <__cxa_atexit@plt+0xda768> │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r8, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e5f94 <__cxa_atexit@plt+0xda76c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r0, r7, ip, asr #5 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #24] @ ea22c <__cxa_atexit@plt+0xdea04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + rsceq ip, r6, r8, ror #5 │ │ │ │ + @ instruction: 0xffffa2ec │ │ │ │ + ldrheq r9, [r8], #16 │ │ │ │ + sbcseq r9, r8, r0, asr #15 │ │ │ │ + sbcseq r9, r8, r4, asr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ea2a0 <__cxa_atexit@plt+0xdea78> │ │ │ │ + ldr r7, [pc, #104] @ ea2c4 <__cxa_atexit@plt+0xdea9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e5fdc <__cxa_atexit@plt+0xda7b4> │ │ │ │ - ldr r7, [pc, #52] @ e5fec <__cxa_atexit@plt+0xda7c4> │ │ │ │ + bhi ea2b4 <__cxa_atexit@plt+0xdea8c> │ │ │ │ + ldr r3, [pc, #84] @ ea2c8 <__cxa_atexit@plt+0xdeaa0> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq e5fd0 <__cxa_atexit@plt+0xda7a8> │ │ │ │ - mov r7, r8 │ │ │ │ - b e5ffc <__cxa_atexit@plt+0xda7d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ea290 <__cxa_atexit@plt+0xdea68> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ e5ff0 <__cxa_atexit@plt+0xda7c8> │ │ │ │ + ldr r7, [pc, #40] @ ea2d0 <__cxa_atexit@plt+0xdeaa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq fp, r8, r4, ror lr │ │ │ │ + ldr r7, [pc, #16] @ ea2cc <__cxa_atexit@plt+0xdeaa4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffa1c4 │ │ │ │ + sbcseq r9, r8, r4, lsl #2 │ │ │ │ + sbcseq r9, r8, r0, lsr #14 │ │ │ │ + sbcseq r9, r8, r8, lsr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ea33c <__cxa_atexit@plt+0xdeb14> │ │ │ │ + ldr r3, [pc, #80] @ ea354 <__cxa_atexit@plt+0xdeb2c> │ │ │ │ + ldr r2, [pc, #80] @ ea358 <__cxa_atexit@plt+0xdeb30> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ ea35c <__cxa_atexit@plt+0xdeb34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #25 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ea360 <__cxa_atexit@plt+0xdeb38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffb248 │ │ │ │ + @ instruction: 0xffffb134 │ │ │ │ + rsceq ip, r6, r0, asr r1 │ │ │ │ + ldrheq r9, [r8], #40 @ 0x28 │ │ │ │ + sbcseq r9, r8, r8, asr r6 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq e6024 <__cxa_atexit@plt+0xda7fc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne e6050 <__cxa_atexit@plt+0xda828> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b e6088 <__cxa_atexit@plt+0xda860> │ │ │ │ - ldr r8, [r9, #6] │ │ │ │ - ldr r2, [pc, #112] @ e60a0 <__cxa_atexit@plt+0xda878> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ea39c <__cxa_atexit@plt+0xdeb74> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b ea154 <__cxa_atexit@plt+0xde92c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r8, ip, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - beq e6090 <__cxa_atexit@plt+0xda868> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov sl, r7 │ │ │ │ - b e3d7c <__cxa_atexit@plt+0xd8554> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr lr, [pc, #52] @ e609c <__cxa_atexit@plt+0xda874> │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r9} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e6088 <__cxa_atexit@plt+0xda860> │ │ │ │ - b e60c4 <__cxa_atexit@plt+0xda89c> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ea430 <__cxa_atexit@plt+0xdec08> │ │ │ │ + ldr r5, [pc, #144] @ ea460 <__cxa_atexit@plt+0xdec38> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ea43c <__cxa_atexit@plt+0xdec14> │ │ │ │ + ldr r7, [pc, #120] @ ea464 <__cxa_atexit@plt+0xdec3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ea450 <__cxa_atexit@plt+0xdec28> │ │ │ │ + ldr r3, [pc, #100] @ ea468 <__cxa_atexit@plt+0xdec40> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ea420 <__cxa_atexit@plt+0xdebf8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b e3d7c <__cxa_atexit@plt+0xd8554> │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ - beq e60f4 <__cxa_atexit@plt+0xda8cc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne e6108 <__cxa_atexit@plt+0xda8e0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #44] @ ea470 <__cxa_atexit@plt+0xdec48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b e49e4 <__cxa_atexit@plt+0xd91bc> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - cmp r9, r0 │ │ │ │ - bls e6160 <__cxa_atexit@plt+0xda938> │ │ │ │ - str lr, [sp, #4] │ │ │ │ - mov lr, r2 │ │ │ │ - rsb r2, r9, #0 │ │ │ │ - eor r2, r9, r2 │ │ │ │ - and r2, r1, r2 │ │ │ │ - cmp r2, r8 │ │ │ │ - bne e61a4 <__cxa_atexit@plt+0xda97c> │ │ │ │ - sub r3, r5, #8 │ │ │ │ - tst r1, r9 │ │ │ │ - beq e62cc <__cxa_atexit@plt+0xdaaa4> │ │ │ │ - ldr r2, [pc, #740] @ e6438 <__cxa_atexit@plt+0xdac10> │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str ip, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - b e62dc <__cxa_atexit@plt+0xdaab4> │ │ │ │ - cmp r0, r9 │ │ │ │ - bls e61e4 <__cxa_atexit@plt+0xda9bc> │ │ │ │ - stm sp, {r2, lr} │ │ │ │ - rsb lr, r0, #0 │ │ │ │ - eor r2, r0, lr │ │ │ │ - and r2, r2, r8 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne e6228 <__cxa_atexit@plt+0xdaa00> │ │ │ │ - tst r0, r8 │ │ │ │ - beq e634c <__cxa_atexit@plt+0xdab24> │ │ │ │ - ldr r3, [pc, #668] @ e642c <__cxa_atexit@plt+0xdac04> │ │ │ │ - ldr r2, [sp] │ │ │ │ - str ip, [r5] │ │ │ │ + ldr r7, [pc, #20] @ ea46c <__cxa_atexit@plt+0xdec44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r6, r8, lsr #24 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xffffa034 │ │ │ │ + sbcseq r8, r8, r8, ror #30 │ │ │ │ + sbcseq r9, r8, r4, lsl #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ea4d4 <__cxa_atexit@plt+0xdecac> │ │ │ │ + ldr r3, [pc, #80] @ ea4ec <__cxa_atexit@plt+0xdecc4> │ │ │ │ + ldr r2, [pc, #80] @ ea4f0 <__cxa_atexit@plt+0xdecc8> │ │ │ │ + ldr r1, [pc, #80] @ ea4f4 <__cxa_atexit@plt+0xdeccc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - b e6364 <__cxa_atexit@plt+0xdab3c> │ │ │ │ - eor r2, r1, r8 │ │ │ │ - clz r2, r2 │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r0, r1, r2 │ │ │ │ - ands lr, r8, r1, lsr r2 │ │ │ │ - add r2, r6, #20 │ │ │ │ - beq e62f4 <__cxa_atexit@plt+0xdaacc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcs e62a0 <__cxa_atexit@plt+0xdaa78> │ │ │ │ - ldr r0, [pc, #608] @ e6440 <__cxa_atexit@plt+0xdac18> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b e63fc <__cxa_atexit@plt+0xdabd4> │ │ │ │ - cmp r8, r1 │ │ │ │ - bne e6268 <__cxa_atexit@plt+0xdaa40> │ │ │ │ - ldr r0, [pc, #556] @ e6420 <__cxa_atexit@plt+0xdabf8> │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi e63b8 <__cxa_atexit@plt+0xdab90> │ │ │ │ - ldr r0, [pc, #532] @ e6424 <__cxa_atexit@plt+0xdabfc> │ │ │ │ - tst sl, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - str lr, [r5, #4] │ │ │ │ - beq e63ac <__cxa_atexit@plt+0xdab84> │ │ │ │ - mov r7, sl │ │ │ │ - b e5ffc <__cxa_atexit@plt+0xda7d4> │ │ │ │ - eor r2, r1, r8 │ │ │ │ - clz r2, r2 │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r0, r1, r2 │ │ │ │ - ands lr, r8, r1, lsr r2 │ │ │ │ - beq e6374 <__cxa_atexit@plt+0xdab4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcs e62a0 <__cxa_atexit@plt+0xdaa78> │ │ │ │ - ldr r0, [pc, #464] @ e6434 <__cxa_atexit@plt+0xdac0c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b e63fc <__cxa_atexit@plt+0xdabd4> │ │ │ │ - eor r2, r1, r8 │ │ │ │ - clz r2, r2 │ │ │ │ - eor r2, r2, #31 │ │ │ │ - mov r1, #1 │ │ │ │ - lsl r0, r1, r2 │ │ │ │ - ands lr, r8, r1, lsl r2 │ │ │ │ - beq e6390 <__cxa_atexit@plt+0xdab68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e63f4 <__cxa_atexit@plt+0xdabcc> │ │ │ │ - ldr lr, [pc, #368] @ e6418 <__cxa_atexit@plt+0xdabf0> │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r8, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - b e6338 <__cxa_atexit@plt+0xdab10> │ │ │ │ - ldr r2, [pc, #360] @ e643c <__cxa_atexit@plt+0xdac14> │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r0 │ │ │ │ - b e4e74 <__cxa_atexit@plt+0xd964c> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - cmp lr, r2 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e63d0 <__cxa_atexit@plt+0xdaba8> │ │ │ │ - ldr lr, [pc, #300] @ e6444 <__cxa_atexit@plt+0xdac1c> │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r8, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #220] @ e6430 <__cxa_atexit@plt+0xdac08> │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str ip, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - b e6ac4 <__cxa_atexit@plt+0xdb29c> │ │ │ │ - mov r2, #0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b e660c <__cxa_atexit@plt+0xdade4> │ │ │ │ - mov r2, #0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b e6920 <__cxa_atexit@plt+0xdb0f8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #20 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #104] @ e6428 <__cxa_atexit@plt+0xdac00> │ │ │ │ + ldr r7, [pc, #28] @ ea4f8 <__cxa_atexit@plt+0xdecd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, lr │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #112] @ e6448 <__cxa_atexit@plt+0xdac20> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + rsceq fp, r6, ip, asr #31 │ │ │ │ + ldrsheq r9, [r8], #68 @ 0x44 │ │ │ │ + sbcseq r9, r8, r8, lsl r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ea59c <__cxa_atexit@plt+0xded74> │ │ │ │ + ldr r1, [pc, #156] @ ea5bc <__cxa_atexit@plt+0xded94> │ │ │ │ + ldr r7, [pc, #156] @ ea5c0 <__cxa_atexit@plt+0xded98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ea54c <__cxa_atexit@plt+0xded24> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ea558 <__cxa_atexit@plt+0xded30> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ea5a8 <__cxa_atexit@plt+0xded80> │ │ │ │ + ldr r3, [pc, #84] @ ea5c4 <__cxa_atexit@plt+0xded9c> │ │ │ │ + ldr r1, [pc, #84] @ ea5c8 <__cxa_atexit@plt+0xdeda0> │ │ │ │ + ldr r0, [pc, #84] @ ea5cc <__cxa_atexit@plt+0xdeda4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r0, [pc, #32] @ e641c <__cxa_atexit@plt+0xdabf4> │ │ │ │ - add r0, pc, r0 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r3] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r6, r8, lsr pc @ │ │ │ │ - andeq r0, r0, ip, lsr #12 │ │ │ │ - andeq r0, r0, r8, asr r6 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - smullseq fp, r8, r4, sl │ │ │ │ - andeq r0, r0, r8, asr r6 │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - @ instruction: 0x000004b0 │ │ │ │ - andeq r0, r0, r4, asr r4 │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - rsceq pc, r6, r8, asr #29 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e64b0 <__cxa_atexit@plt+0xdac88> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e64c8 <__cxa_atexit@plt+0xdaca0> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e64cc <__cxa_atexit@plt+0xdaca4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r6, r8, asr sp @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e6530 <__cxa_atexit@plt+0xdad08> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #60] @ e6548 <__cxa_atexit@plt+0xdad20> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e654c <__cxa_atexit@plt+0xdad24> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq pc, [r6], #196 @ 0xc4 @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq fp, [r6], #160 @ 0xa0 @ │ │ │ │ + ldrsheq r9, [r8], #48 @ 0x30 │ │ │ │ + sbcseq r9, r8, ip, ror r4 │ │ │ │ + rsceq fp, r6, ip, lsr #29 │ │ │ │ + sbcseq r9, r8, r4, asr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne ea5f0 <__cxa_atexit@plt+0xdedc8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e659c <__cxa_atexit@plt+0xdad74> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r2, [pc, #36] @ e65a8 <__cxa_atexit@plt+0xdad80> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ea638 <__cxa_atexit@plt+0xdee10> │ │ │ │ + ldr lr, [pc, #64] @ ea648 <__cxa_atexit@plt+0xdee20> │ │ │ │ + ldr r1, [pc, #64] @ ea64c <__cxa_atexit@plt+0xdee24> │ │ │ │ + ldr r2, [pc, #64] @ ea650 <__cxa_atexit@plt+0xdee28> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r6, r8, ror #24 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sbcseq r9, r8, r8, asr r3 │ │ │ │ + sbcseq r9, r8, r4, ror #7 │ │ │ │ + rsceq fp, r6, r4, lsl lr │ │ │ │ + sbcseq r9, r8, r0, asr #7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ea6fc <__cxa_atexit@plt+0xdeed4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ea704 <__cxa_atexit@plt+0xdeedc> │ │ │ │ + ldr lr, [pc, #156] @ ea728 <__cxa_atexit@plt+0xdef00> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #152] @ ea72c <__cxa_atexit@plt+0xdef04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #128] @ ea730 <__cxa_atexit@plt+0xdef08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + bhi ea718 <__cxa_atexit@plt+0xdeef0> │ │ │ │ + ldr r3, [pc, #92] @ ea734 <__cxa_atexit@plt+0xdef0c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ea6ec <__cxa_atexit@plt+0xdeec4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b ea70c <__cxa_atexit@plt+0xdeee4> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ ea738 <__cxa_atexit@plt+0xdef10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + rsceq fp, r6, r0, ror #18 │ │ │ │ + strhteq fp, [r6], #144 @ 0x90 │ │ │ │ + @ instruction: 0xffff9dd8 │ │ │ │ + sbcseq r8, r8, r4, lsr #25 │ │ │ │ + ldrsbeq r9, [r8], #36 @ 0x24 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e65fc <__cxa_atexit@plt+0xdadd4> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #52] @ e6608 <__cxa_atexit@plt+0xdade0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ea788 <__cxa_atexit@plt+0xdef60> │ │ │ │ + ldr r7, [pc, #56] @ ea7a0 <__cxa_atexit@plt+0xdef78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r7, [pc, #36] @ ea7a4 <__cxa_atexit@plt+0xdef7c> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ ea7a8 <__cxa_atexit@plt+0xdef80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r6, r8, lsl ip @ │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + strdeq fp, [r6], #204 @ 0xcc @ │ │ │ │ + smullseq r9, r8, r4, r2 │ │ │ │ + smullseq r8, r8, ip, lr @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ea818 <__cxa_atexit@plt+0xdeff0> │ │ │ │ + ldr r7, [pc, #104] @ ea83c <__cxa_atexit@plt+0xdf014> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ea82c <__cxa_atexit@plt+0xdf004> │ │ │ │ + ldr r3, [pc, #84] @ ea840 <__cxa_atexit@plt+0xdf018> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xdefe0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ ea848 <__cxa_atexit@plt+0xdf020> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ea844 <__cxa_atexit@plt+0xdf01c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff9c4c │ │ │ │ + sbcseq r8, r8, ip, lsl #23 │ │ │ │ + sbcseq r9, r8, ip, lsl #4 │ │ │ │ + sbcseq r8, r8, r0, lsl #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e6668 <__cxa_atexit@plt+0xdae40> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #68] @ e6684 <__cxa_atexit@plt+0xdae5c> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str lr, [r7, #4] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #20] @ e6688 <__cxa_atexit@plt+0xdae60> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r6, r0, lsr #23 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e66f0 <__cxa_atexit@plt+0xdaec8> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e6708 <__cxa_atexit@plt+0xdaee0> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e670c <__cxa_atexit@plt+0xdaee4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r6, r8, lsl fp @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e6770 <__cxa_atexit@plt+0xdaf48> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #60] @ e6788 <__cxa_atexit@plt+0xdaf60> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e678c <__cxa_atexit@plt+0xdaf64> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc ea8b4 <__cxa_atexit@plt+0xdf08c> │ │ │ │ + ldr r3, [pc, #80] @ ea8cc <__cxa_atexit@plt+0xdf0a4> │ │ │ │ + ldr r2, [pc, #80] @ ea8d0 <__cxa_atexit@plt+0xdf0a8> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq pc, r6, r4, sl @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e67dc <__cxa_atexit@plt+0xdafb4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e67e8 <__cxa_atexit@plt+0xdafc0> │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ ea8d4 <__cxa_atexit@plt+0xdf0ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #25 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ea8d8 <__cxa_atexit@plt+0xdf0b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r6, r8, lsr #20 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffb420 │ │ │ │ + @ instruction: 0xffffb340 │ │ │ │ + ldrdeq fp, [r6], #184 @ 0xb8 @ │ │ │ │ + smullseq r8, r8, r0, sp @ │ │ │ │ + sbcseq r9, r8, r4, asr #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e683c <__cxa_atexit@plt+0xdb014> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e6848 <__cxa_atexit@plt+0xdb020> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ea934 <__cxa_atexit@plt+0xdf10c> │ │ │ │ + ldr r7, [pc, #56] @ ea94c <__cxa_atexit@plt+0xdf124> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r7, [pc, #36] @ ea950 <__cxa_atexit@plt+0xdf128> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ ea954 <__cxa_atexit@plt+0xdf12c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq pc, [r6], #152 @ 0x98 @ │ │ │ │ - andeq r0, r0, r5, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ e68b4 <__cxa_atexit@plt+0xdb08c> │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #32 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + rsceq fp, r6, r0, asr fp │ │ │ │ + sbcseq r9, r8, r8, ror #1 │ │ │ │ + ldrsbeq r9, [r8], #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ea9dc <__cxa_atexit@plt+0xdf1b4> │ │ │ │ + ldr r5, [pc, #144] @ eaa0c <__cxa_atexit@plt+0xdf1e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ea9e8 <__cxa_atexit@plt+0xdf1c0> │ │ │ │ + ldr r7, [pc, #120] @ eaa10 <__cxa_atexit@plt+0xdf1e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi e68a4 <__cxa_atexit@plt+0xdb07c> │ │ │ │ - ldr r7, [pc, #56] @ e68b8 <__cxa_atexit@plt+0xdb090> │ │ │ │ + bhi ea9fc <__cxa_atexit@plt+0xdf1d4> │ │ │ │ + ldr r3, [pc, #100] @ eaa14 <__cxa_atexit@plt+0xdf1ec> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq e6898 <__cxa_atexit@plt+0xdb070> │ │ │ │ - mov r7, r8 │ │ │ │ - b e5ffc <__cxa_atexit@plt+0xda7d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ea9cc <__cxa_atexit@plt+0xdf1a4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e68bc <__cxa_atexit@plt+0xdb094> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ eaa1c <__cxa_atexit@plt+0xdf1f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffff774 │ │ │ │ - sbcseq fp, r8, ip, lsr #11 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e6910 <__cxa_atexit@plt+0xdb0e8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #52] @ e691c <__cxa_atexit@plt+0xdb0f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r6, r4, lsl #18 │ │ │ │ + ldr r7, [pc, #20] @ eaa18 <__cxa_atexit@plt+0xdf1f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r6, ip, ror r6 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xffff9a88 │ │ │ │ + ldrheq r8, [r8], #156 @ 0x9c │ │ │ │ + sbcseq r9, r8, ip, lsr r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e697c <__cxa_atexit@plt+0xdb154> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #68] @ e6998 <__cxa_atexit@plt+0xdb170> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str lr, [r7, #4] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #20] @ e699c <__cxa_atexit@plt+0xdb174> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r6, ip, lsl #17 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e6a04 <__cxa_atexit@plt+0xdb1dc> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e6a1c <__cxa_atexit@plt+0xdb1f4> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e6a20 <__cxa_atexit@plt+0xdb1f8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r6, r4, lsl #16 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e6a84 <__cxa_atexit@plt+0xdb25c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #60] @ e6a9c <__cxa_atexit@plt+0xdb274> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - eor r2, r7, r2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e6aa0 <__cxa_atexit@plt+0xdb278> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc eaa80 <__cxa_atexit@plt+0xdf258> │ │ │ │ + ldr r3, [pc, #80] @ eaa98 <__cxa_atexit@plt+0xdf270> │ │ │ │ + ldr r2, [pc, #80] @ eaa9c <__cxa_atexit@plt+0xdf274> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r6, r0, lsl #15 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b e6ac4 <__cxa_atexit@plt+0xdb29c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - str fp, [sp, #16] │ │ │ │ - bhi e6ba4 <__cxa_atexit@plt+0xdb37c> │ │ │ │ - stm sp, {r7, sl} │ │ │ │ - mov sl, r3 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr fp, [sl], #-24 @ 0xffffffe8 │ │ │ │ - ldr r4, [pc, #1340] @ e7030 <__cxa_atexit@plt+0xdb808> │ │ │ │ - mov lr, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r5, r3, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq e6bc4 <__cxa_atexit@plt+0xdb39c> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq e6be4 <__cxa_atexit@plt+0xdb3bc> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - cmp r9, r2 │ │ │ │ - bhi e6c38 <__cxa_atexit@plt+0xdb410> │ │ │ │ - cmp r2, r9 │ │ │ │ - bls e6c7c <__cxa_atexit@plt+0xdb454> │ │ │ │ - rsb r6, r2, #0 │ │ │ │ - eor r6, r2, r6 │ │ │ │ - and r6, r6, r8 │ │ │ │ - cmp r6, r0 │ │ │ │ - bne e6cd8 <__cxa_atexit@plt+0xdb4b0> │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - tst r2, r8 │ │ │ │ - str r2, [r0, lr]! │ │ │ │ - ldr r6, [pc, #1264] @ e7050 <__cxa_atexit@plt+0xdb828> │ │ │ │ - mov r2, r1 │ │ │ │ - moveq r2, ip │ │ │ │ - moveq ip, r1 │ │ │ │ - mov r1, r4 │ │ │ │ - add r6, pc, r6 │ │ │ │ - moveq r1, r6 │ │ │ │ - stmdb r0, {r1, r2} │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - sub lr, lr, #16 │ │ │ │ - str fp, [r0, #-16] │ │ │ │ - add r0, sl, lr │ │ │ │ - cmp r1, r0 │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - bls e6af8 <__cxa_atexit@plt+0xdb2d0> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - add r3, r3, lr │ │ │ │ - ldr r7, [pc, #1192] @ e7054 <__cxa_atexit@plt+0xdb82c> │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ eaaa0 <__cxa_atexit@plt+0xdf278> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #26 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ eaaa4 <__cxa_atexit@plt+0xdf27c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - str fp, [r5, #-4]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - str r0, [r3, lr] │ │ │ │ - b e49e4 <__cxa_atexit@plt+0xd91bc> │ │ │ │ - str r9, [r3, lr]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str fp, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - add r3, r2, #20 │ │ │ │ - cmp r6, r3 │ │ │ │ - bcc e6f88 <__cxa_atexit@plt+0xdb760> │ │ │ │ - ldr r7, [pc, #1116] @ e7078 <__cxa_atexit@plt+0xdb850> │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + rsceq fp, r6, r4, lsl sl │ │ │ │ + sbcseq r8, r8, ip, lsr #31 │ │ │ │ + ldrsbeq r8, [r8], #248 @ 0xf8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eab48 <__cxa_atexit@plt+0xdf320> │ │ │ │ + ldr r1, [pc, #156] @ eab68 <__cxa_atexit@plt+0xdf340> │ │ │ │ + ldr r7, [pc, #156] @ eab6c <__cxa_atexit@plt+0xdf344> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - b e6f6c <__cxa_atexit@plt+0xdb744> │ │ │ │ - rsb r6, r9, #0 │ │ │ │ - eor r6, r9, r6 │ │ │ │ - and r6, r0, r6 │ │ │ │ - cmp r6, r8 │ │ │ │ - bne e6d34 <__cxa_atexit@plt+0xdb50c> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - tst r0, r9 │ │ │ │ - beq e6e68 <__cxa_atexit@plt+0xdb640> │ │ │ │ - ldr lr, [pc, #1020] @ e7068 <__cxa_atexit@plt+0xdb840> │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str fp, [r5, #-12] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - b e6e7c <__cxa_atexit@plt+0xdb654> │ │ │ │ - cmp r8, r0 │ │ │ │ - bne e6db8 <__cxa_atexit@plt+0xdb590> │ │ │ │ - ldr r0, [pc, #952] @ e7044 <__cxa_atexit@plt+0xdb81c> │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r9, [r3, lr]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - sub r7, r3, #44 @ 0x2c │ │ │ │ - stmdb r3, {fp, ip} │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - cmp r6, r7 │ │ │ │ - bhi e6fa8 <__cxa_atexit@plt+0xdb780> │ │ │ │ - ldr r7, [pc, #916] @ e7048 <__cxa_atexit@plt+0xdb820> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e6f7c <__cxa_atexit@plt+0xdb754> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b e5ffc <__cxa_atexit@plt+0xda7d4> │ │ │ │ - eor r6, r0, r8 │ │ │ │ - clz r6, r6 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - lsr r1, r3, r6 │ │ │ │ - ands lr, r8, r3, lsr r6 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r3, r0, #40 @ 0x28 │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - beq e6e3c <__cxa_atexit@plt+0xdb614> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcs e6d84 <__cxa_atexit@plt+0xdb55c> │ │ │ │ - ldr r7, [pc, #812] @ e705c <__cxa_atexit@plt+0xdb834> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b e6fe4 <__cxa_atexit@plt+0xdb7bc> │ │ │ │ - eor r6, r0, r8 │ │ │ │ - clz r6, r6 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - lsr r1, r3, r6 │ │ │ │ - ands lr, r8, r3, lsr r6 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - add r3, r0, #40 @ 0x28 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - beq e6ea4 <__cxa_atexit@plt+0xdb67c> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eaaf8 <__cxa_atexit@plt+0xdf2d0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne eab04 <__cxa_atexit@plt+0xdf2dc> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc eab54 <__cxa_atexit@plt+0xdf32c> │ │ │ │ + ldr r3, [pc, #84] @ eab70 <__cxa_atexit@plt+0xdf348> │ │ │ │ + ldr r1, [pc, #84] @ eab74 <__cxa_atexit@plt+0xdf34c> │ │ │ │ + ldr r0, [pc, #84] @ eab78 <__cxa_atexit@plt+0xdf350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq fp, r6, r4, lsr #10 │ │ │ │ + sbcseq r8, r8, r4, asr #28 │ │ │ │ + sbcseq r8, r8, ip, lsr pc │ │ │ │ + rsceq fp, r6, r0, lsl #18 │ │ │ │ + sbcseq r8, r8, r4, lsl #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne eab9c <__cxa_atexit@plt+0xdf374> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc e6fd0 <__cxa_atexit@plt+0xdb7a8> │ │ │ │ - str r1, [r0, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #712] @ e7058 <__cxa_atexit@plt+0xdb830> │ │ │ │ - sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r0, #8] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str r9, [r0, #20] │ │ │ │ - str lr, [r0, #24] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - b e6eec <__cxa_atexit@plt+0xdb6c4> │ │ │ │ - eor r4, r0, r8 │ │ │ │ - clz r4, r4 │ │ │ │ - eor r3, r4, #31 │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r6, r2, r3 │ │ │ │ - ands lr, r8, r2, lsl r3 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - add r3, r2, #40 @ 0x28 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - beq e6f10 <__cxa_atexit@plt+0xdb6e8> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e6fdc <__cxa_atexit@plt+0xdb7b4> │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #540] @ e7034 <__cxa_atexit@plt+0xdb80c> │ │ │ │ - sub r1, r3, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - add r0, r2, #16 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - str r7, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - b e6f58 <__cxa_atexit@plt+0xdb730> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - cmp lr, r3 │ │ │ │ - bcs e6ebc <__cxa_atexit@plt+0xdb694> │ │ │ │ - ldr r7, [pc, #512] @ e7064 <__cxa_atexit@plt+0xdb83c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b e7014 <__cxa_atexit@plt+0xdb7ec> │ │ │ │ - ldr lr, [pc, #508] @ e706c <__cxa_atexit@plt+0xdb844> │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ + bcc eabe4 <__cxa_atexit@plt+0xdf3bc> │ │ │ │ + ldr lr, [pc, #64] @ eabf4 <__cxa_atexit@plt+0xdf3cc> │ │ │ │ + ldr r1, [pc, #64] @ eabf8 <__cxa_atexit@plt+0xdf3d0> │ │ │ │ + ldr r2, [pc, #64] @ eabfc <__cxa_atexit@plt+0xdf3d4> │ │ │ │ add lr, pc, lr │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r1 │ │ │ │ - b e4e74 <__cxa_atexit@plt+0xd964c> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r2, #0 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - cmp lr, r3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc e7000 <__cxa_atexit@plt+0xdb7d8> │ │ │ │ - str r1, [r0, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #408] @ e7060 <__cxa_atexit@plt+0xdb838> │ │ │ │ - sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r0, #8] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str r9, [r0, #20] │ │ │ │ - str lr, [r0, #24] │ │ │ │ - str r2, [r0, #28] │ │ │ │ - str r7, [r0, #32] │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - and r7, r7, r8 │ │ │ │ - str r7, [r0, #36] @ 0x24 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc e700c <__cxa_atexit@plt+0xdb7e4> │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #260] @ e703c <__cxa_atexit@plt+0xdb814> │ │ │ │ - sub r1, r3, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - add r0, r2, #16 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - rsb r7, r6, #0 │ │ │ │ - eor r7, r6, r7 │ │ │ │ - and r7, r7, r8 │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #236] @ e707c <__cxa_atexit@plt+0xdb854> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r2, #20 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #156] @ e704c <__cxa_atexit@plt+0xdb824> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + sbcseq r8, r8, ip, lsr #27 │ │ │ │ + sbcseq r8, r8, r4, lsr #29 │ │ │ │ + rsceq fp, r6, r8, ror #16 │ │ │ │ + sbcseq r8, r8, r0, lsl #29 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eaca8 <__cxa_atexit@plt+0xdf480> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eacb0 <__cxa_atexit@plt+0xdf488> │ │ │ │ + ldr lr, [pc, #156] @ eacd4 <__cxa_atexit@plt+0xdf4ac> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #152] @ eacd8 <__cxa_atexit@plt+0xdf4b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #128] @ eacdc <__cxa_atexit@plt+0xdf4b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + bhi eacc4 <__cxa_atexit@plt+0xdf49c> │ │ │ │ + ldr r3, [pc, #92] @ eace0 <__cxa_atexit@plt+0xdf4b8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq eac98 <__cxa_atexit@plt+0xdf470> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b eacb8 <__cxa_atexit@plt+0xdf490> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #152] @ e7070 <__cxa_atexit@plt+0xdb848> │ │ │ │ + ldr r7, [pc, #24] @ eace4 <__cxa_atexit@plt+0xdf4bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - b e6fe4 <__cxa_atexit@plt+0xdb7bc> │ │ │ │ - ldr r7, [pc, #84] @ e7038 <__cxa_atexit@plt+0xdb810> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + strhteq fp, [r6], #52 @ 0x34 │ │ │ │ + rsceq fp, r6, r4, lsl #8 │ │ │ │ + @ instruction: 0xffff982c │ │ │ │ + ldrsheq r8, [r8], #104 @ 0x68 │ │ │ │ + smullseq r8, r8, r4, sp @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ead34 <__cxa_atexit@plt+0xdf50c> │ │ │ │ + ldr r7, [pc, #56] @ ead4c <__cxa_atexit@plt+0xdf524> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #108] @ e7074 <__cxa_atexit@plt+0xdb84c> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r7, [pc, #36] @ ead50 <__cxa_atexit@plt+0xdf528> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ ead54 <__cxa_atexit@plt+0xdf52c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - b e7014 <__cxa_atexit@plt+0xdb7ec> │ │ │ │ - ldr r7, [pc, #44] @ e7040 <__cxa_atexit@plt+0xdb818> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + rsceq fp, r6, r4, asr r7 │ │ │ │ + sbcseq r8, r8, r4, asr sp │ │ │ │ + sbcseq r8, r8, r0, asr #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eadc4 <__cxa_atexit@plt+0xdf59c> │ │ │ │ + ldr r7, [pc, #104] @ eade8 <__cxa_atexit@plt+0xdf5c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - muleq r0, r8, r9 │ │ │ │ - ldrdeq pc, [r6], #48 @ 0x30 @ │ │ │ │ - andeq r0, r0, r8, lsl #13 │ │ │ │ - strhteq pc, [r6], #32 @ │ │ │ │ - @ instruction: 0x000005b8 │ │ │ │ - andeq r0, r0, ip, asr r8 │ │ │ │ - @ instruction: 0xfffff33c │ │ │ │ - smullseq sl, r8, r8, lr │ │ │ │ - andeq r0, r0, r4, asr #17 │ │ │ │ - sbcseq fp, r8, r8, lsr #5 │ │ │ │ - rsceq pc, r6, r8, asr r4 @ │ │ │ │ - andeq r0, r0, r4, ror #12 │ │ │ │ - rsceq pc, r6, r0, lsr #6 │ │ │ │ - muleq r0, r0, r4 │ │ │ │ - andeq r0, r0, r0, lsr #12 │ │ │ │ - andeq r0, r0, r0, asr #7 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq pc, [r6], #80 @ 0x50 @ │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e70d4 <__cxa_atexit@plt+0xdb8ac> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ e70ec <__cxa_atexit@plt+0xdb8c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e70f0 <__cxa_atexit@plt+0xdb8c8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r6, r0, lsr r1 @ │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e7174 <__cxa_atexit@plt+0xdb94c> │ │ │ │ - ldr lr, [pc, #112] @ e718c <__cxa_atexit@plt+0xdb964> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e7190 <__cxa_atexit@plt+0xdb968> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi eadd8 <__cxa_atexit@plt+0xdf5b0> │ │ │ │ + ldr r3, [pc, #84] @ eadec <__cxa_atexit@plt+0xdf5c4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r6, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e7214 <__cxa_atexit@plt+0xdb9ec> │ │ │ │ - ldr lr, [pc, #112] @ e722c <__cxa_atexit@plt+0xdba04> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e7230 <__cxa_atexit@plt+0xdba08> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r7] │ │ │ │ + beq eadb4 <__cxa_atexit@plt+0xdf58c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ eadf4 <__cxa_atexit@plt+0xdf5cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ eadf0 <__cxa_atexit@plt+0xdf5c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff96a0 │ │ │ │ + sbcseq r8, r8, r0, ror #11 │ │ │ │ + sbcseq r8, r8, ip, asr #25 │ │ │ │ + sbcseq r8, r8, r4, lsr #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eae60 <__cxa_atexit@plt+0xdf638> │ │ │ │ + ldr r3, [pc, #80] @ eae78 <__cxa_atexit@plt+0xdf650> │ │ │ │ + ldr r2, [pc, #80] @ eae7c <__cxa_atexit@plt+0xdf654> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r6, ip, lsr #32 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e7280 <__cxa_atexit@plt+0xdba58> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e728c <__cxa_atexit@plt+0xdba64> │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ eae80 <__cxa_atexit@plt+0xdf658> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #25 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ eae84 <__cxa_atexit@plt+0xdf65c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r6, r4, lsl #31 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffb5c4 │ │ │ │ + @ instruction: 0xffffb4e4 │ │ │ │ + rsceq fp, r6, ip, lsr #12 │ │ │ │ + sbcseq r8, r8, r4, lsr r8 │ │ │ │ + sbcseq r8, r8, r4, lsl #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e72e0 <__cxa_atexit@plt+0xdbab8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e72ec <__cxa_atexit@plt+0xdbac4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc eaee0 <__cxa_atexit@plt+0xdf6b8> │ │ │ │ + ldr r7, [pc, #56] @ eaef8 <__cxa_atexit@plt+0xdf6d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r7, [pc, #36] @ eaefc <__cxa_atexit@plt+0xdf6d4> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ eaf00 <__cxa_atexit@plt+0xdf6d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r6, r4, lsr pc │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e7370 <__cxa_atexit@plt+0xdbb48> │ │ │ │ - ldr lr, [pc, #112] @ e7388 <__cxa_atexit@plt+0xdbb60> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e738c <__cxa_atexit@plt+0xdbb64> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + rsceq fp, r6, r8, lsr #11 │ │ │ │ + sbcseq r8, r8, r8, lsr #23 │ │ │ │ + smullseq r8, r8, r4, fp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi eaf88 <__cxa_atexit@plt+0xdf760> │ │ │ │ + ldr r5, [pc, #144] @ eafb8 <__cxa_atexit@plt+0xdf790> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eaf94 <__cxa_atexit@plt+0xdf76c> │ │ │ │ + ldr r7, [pc, #120] @ eafbc <__cxa_atexit@plt+0xdf794> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi eafa8 <__cxa_atexit@plt+0xdf780> │ │ │ │ + ldr r3, [pc, #100] @ eafc0 <__cxa_atexit@plt+0xdf798> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq lr, [r6], #224 @ 0xe0 @ │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e7410 <__cxa_atexit@plt+0xdbbe8> │ │ │ │ - ldr lr, [pc, #112] @ e7428 <__cxa_atexit@plt+0xdbc00> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e742c <__cxa_atexit@plt+0xdbc04> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r7] │ │ │ │ + beq eaf78 <__cxa_atexit@plt+0xdf750> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ eafc8 <__cxa_atexit@plt+0xdf7a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ eafc4 <__cxa_atexit@plt+0xdf79c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq fp, [r6], #0 @ │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xffff94dc │ │ │ │ + sbcseq r8, r8, r0, lsl r4 │ │ │ │ + ldrsheq r8, [r8], #172 @ 0xac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb02c <__cxa_atexit@plt+0xdf804> │ │ │ │ + ldr r3, [pc, #80] @ eb044 <__cxa_atexit@plt+0xdf81c> │ │ │ │ + ldr r2, [pc, #80] @ eb048 <__cxa_atexit@plt+0xdf820> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r6, r0, lsr lr │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e747c <__cxa_atexit@plt+0xdbc54> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e7488 <__cxa_atexit@plt+0xdbc60> │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ eb04c <__cxa_atexit@plt+0xdf824> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #26 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ eb050 <__cxa_atexit@plt+0xdf828> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + rsceq fp, r6, r8, ror #8 │ │ │ │ + sbcseq r8, r8, ip, ror #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eb0a0 <__cxa_atexit@plt+0xdf878> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ eb0a8 <__cxa_atexit@plt+0xdf880> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r6, r8, ror #30 │ │ │ │ + sbcseq r8, r8, r0, asr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eb14c <__cxa_atexit@plt+0xdf924> │ │ │ │ + ldr r1, [pc, #156] @ eb16c <__cxa_atexit@plt+0xdf944> │ │ │ │ + ldr r7, [pc, #156] @ eb170 <__cxa_atexit@plt+0xdf948> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eb0fc <__cxa_atexit@plt+0xdf8d4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne eb108 <__cxa_atexit@plt+0xdf8e0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc eb158 <__cxa_atexit@plt+0xdf930> │ │ │ │ + ldr r3, [pc, #84] @ eb174 <__cxa_atexit@plt+0xdf94c> │ │ │ │ + ldr r1, [pc, #84] @ eb178 <__cxa_atexit@plt+0xdf950> │ │ │ │ + ldr r0, [pc, #84] @ eb17c <__cxa_atexit@plt+0xdf954> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r6, r8, lsl #27 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq sl, r6, r0, lsr #30 │ │ │ │ + sbcseq r8, r8, r0, asr #16 │ │ │ │ + sbcseq r8, r8, r4, lsr #19 │ │ │ │ + strdeq fp, [r6], #44 @ 0x2c @ │ │ │ │ + sbcseq r8, r8, ip, ror #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne eb1a0 <__cxa_atexit@plt+0xdf978> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc eb1e8 <__cxa_atexit@plt+0xdf9c0> │ │ │ │ + ldr lr, [pc, #64] @ eb1f8 <__cxa_atexit@plt+0xdf9d0> │ │ │ │ + ldr r1, [pc, #64] @ eb1fc <__cxa_atexit@plt+0xdf9d4> │ │ │ │ + ldr r2, [pc, #64] @ eb200 <__cxa_atexit@plt+0xdf9d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r8, r8, r8, lsr #15 │ │ │ │ + sbcseq r8, r8, ip, lsl #18 │ │ │ │ + rsceq fp, r6, r4, ror #4 │ │ │ │ + sbcseq r8, r8, r4, ror #17 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov ip, r9 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e74dc <__cxa_atexit@plt+0xdbcb4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e74e8 <__cxa_atexit@plt+0xdbcc0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eb2d4 <__cxa_atexit@plt+0xdfaac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc eb2dc <__cxa_atexit@plt+0xdfab4> │ │ │ │ + ldr r9, [pc, #200] @ eb30c <__cxa_atexit@plt+0xdfae4> │ │ │ │ + ldr r1, [pc, #200] @ eb310 <__cxa_atexit@plt+0xdfae8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmib r2, {r0, lr} │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str sl, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + ldr r1, [pc, #160] @ eb314 <__cxa_atexit@plt+0xdfaec> │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str lr, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r6, r8, lsr sp │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ e755c <__cxa_atexit@plt+0xdbd34> │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r3, #32 │ │ │ │ + ldr r7, [pc, #132] @ eb318 <__cxa_atexit@plt+0xdfaf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - str r2, [r3] │ │ │ │ - bhi e7548 <__cxa_atexit@plt+0xdbd20> │ │ │ │ - ldr r7, [pc, #60] @ e7560 <__cxa_atexit@plt+0xdbd38> │ │ │ │ - str r9, [r5] │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + bhi eb2fc <__cxa_atexit@plt+0xdfad4> │ │ │ │ + ldr r3, [pc, #108] @ eb31c <__cxa_atexit@plt+0xdfaf4> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq e753c <__cxa_atexit@plt+0xdbd14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq eb2c4 <__cxa_atexit@plt+0xdfa9c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b e5ffc <__cxa_atexit@plt+0xda7d4> │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b eb2e4 <__cxa_atexit@plt+0xdfabc> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ eb324 <__cxa_atexit@plt+0xdfafc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ eb320 <__cxa_atexit@plt+0xdfaf8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + rsceq fp, r6, r0, lsr r2 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xffff9200 │ │ │ │ + sbcseq r8, r8, r0, asr #1 │ │ │ │ + sbcseq r8, r8, r0, lsl r8 │ │ │ │ + sbcseq r8, r8, r0, asr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eb394 <__cxa_atexit@plt+0xdfb6c> │ │ │ │ + ldr r7, [pc, #104] @ eb3b8 <__cxa_atexit@plt+0xdfb90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi eb3a8 <__cxa_atexit@plt+0xdfb80> │ │ │ │ + ldr r3, [pc, #84] @ eb3bc <__cxa_atexit@plt+0xdfb94> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq eb384 <__cxa_atexit@plt+0xdfb5c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ e7564 <__cxa_atexit@plt+0xdbd3c> │ │ │ │ + ldr r7, [pc, #40] @ eb3c4 <__cxa_atexit@plt+0xdfb9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffeacc │ │ │ │ - sbcseq sl, r8, r4, lsl #18 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e75b8 <__cxa_atexit@plt+0xdbd90> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e75c4 <__cxa_atexit@plt+0xdbd9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r6, ip, asr ip │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e7648 <__cxa_atexit@plt+0xdbe20> │ │ │ │ - ldr lr, [pc, #112] @ e7660 <__cxa_atexit@plt+0xdbe38> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e7664 <__cxa_atexit@plt+0xdbe3c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq lr, [r6], #184 @ 0xb8 @ │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc e76e8 <__cxa_atexit@plt+0xdbec0> │ │ │ │ - ldr lr, [pc, #112] @ e7700 <__cxa_atexit@plt+0xdbed8> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e7704 <__cxa_atexit@plt+0xdbedc> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ eb3c0 <__cxa_atexit@plt+0xdfb98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff90d0 │ │ │ │ + sbcseq r8, r8, r0, lsl r0 │ │ │ │ + sbcseq r8, r8, r8, ror #14 │ │ │ │ + sbcseq r8, r8, r4, lsr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb430 <__cxa_atexit@plt+0xdfc08> │ │ │ │ + ldr r3, [pc, #80] @ eb448 <__cxa_atexit@plt+0xdfc20> │ │ │ │ + ldr r2, [pc, #80] @ eb44c <__cxa_atexit@plt+0xdfc24> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r6, r8, asr fp │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b e77ac <__cxa_atexit@plt+0xdbf84> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ eb450 <__cxa_atexit@plt+0xdfc28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #25 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ eb454 <__cxa_atexit@plt+0xdfc2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffb594 │ │ │ │ + @ instruction: 0xffffb4d8 │ │ │ │ + rsceq fp, r6, ip, asr r0 │ │ │ │ + ldrheq r8, [r8], #36 @ 0x24 │ │ │ │ + sbcseq r8, r8, r0, lsr #13 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi eb490 <__cxa_atexit@plt+0xdfc68> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b eb214 <__cxa_atexit@plt+0xdf9ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r8, r8, r4, ror #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi e7770 <__cxa_atexit@plt+0xdbf48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e777c <__cxa_atexit@plt+0xdbf54> │ │ │ │ - ldr r1, [pc, #76] @ e778c <__cxa_atexit@plt+0xdbf64> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r5, [pc, #48] @ e7790 <__cxa_atexit@plt+0xdbf68> │ │ │ │ + bhi eb524 <__cxa_atexit@plt+0xdfcfc> │ │ │ │ + ldr r5, [pc, #144] @ eb554 <__cxa_atexit@plt+0xdfd2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eb530 <__cxa_atexit@plt+0xdfd08> │ │ │ │ + ldr r7, [pc, #120] @ eb558 <__cxa_atexit@plt+0xdfd30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi eb544 <__cxa_atexit@plt+0xdfd1c> │ │ │ │ + ldr r3, [pc, #100] @ eb55c <__cxa_atexit@plt+0xdfd34> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq eb514 <__cxa_atexit@plt+0xdfcec> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strhteq lr, [r6], #132 @ 0x84 │ │ │ │ - strhteq lr, [r6], #128 @ 0x80 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #44] @ eb564 <__cxa_atexit@plt+0xdfd3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ eb560 <__cxa_atexit@plt+0xdfd38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r6, r4, lsr fp │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xffff8f40 │ │ │ │ + sbcseq r7, r8, r4, ror lr │ │ │ │ + sbcseq r8, r8, ip, asr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #24 │ │ │ │ - mov ip, r5 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e7870 <__cxa_atexit@plt+0xdc048> │ │ │ │ - str r8, [sp] │ │ │ │ - stmib sp, {r6, sl} │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r8, [pc, #672] @ e7a70 <__cxa_atexit@plt+0xdc248> │ │ │ │ - ldr r6, [pc, #672] @ e7a74 <__cxa_atexit@plt+0xdc24c> │ │ │ │ - mov r0, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r3, ip, r0 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq e78e0 <__cxa_atexit@plt+0xdc0b8> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq e788c <__cxa_atexit@plt+0xdc064> │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - rsb r4, lr, #0 │ │ │ │ - eor r4, lr, r4 │ │ │ │ - and r4, r4, r9 │ │ │ │ - cmp r4, r1 │ │ │ │ - bne e7908 <__cxa_atexit@plt+0xdc0e0> │ │ │ │ - mov r5, ip │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst lr, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr sl, [r5, r0]! │ │ │ │ - moveq r1, r8 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - mov r1, r4 │ │ │ │ - moveq r1, r7 │ │ │ │ - moveq r7, r4 │ │ │ │ - sub r0, r0, #16 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - add r7, r2, r0 │ │ │ │ - cmp fp, r7 │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - bls e77dc <__cxa_atexit@plt+0xdbfb4> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r8, [sp] │ │ │ │ - add ip, ip, r0 │ │ │ │ - ldmib sp, {r6, sl} │ │ │ │ - ldr r7, [pc, #512] @ e7a78 <__cxa_atexit@plt+0xdc250> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb5c8 <__cxa_atexit@plt+0xdfda0> │ │ │ │ + ldr r3, [pc, #80] @ eb5e0 <__cxa_atexit@plt+0xdfdb8> │ │ │ │ + ldr r2, [pc, #80] @ eb5e4 <__cxa_atexit@plt+0xdfdbc> │ │ │ │ + ldr r1, [pc, #80] @ eb5e8 <__cxa_atexit@plt+0xdfdc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #20 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ eb5ec <__cxa_atexit@plt+0xdfdc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [ip, #-12]! │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, ip │ │ │ │ - stmib ip, {r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r2, r5, #12 │ │ │ │ - str r7, [r1, #-4]! │ │ │ │ - cmp lr, r2 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - bcc e7a08 <__cxa_atexit@plt+0xdc1e0> │ │ │ │ - ldr r7, [pc, #476] @ e7a98 <__cxa_atexit@plt+0xdc270> │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + ldrdeq sl, [r6], #232 @ 0xe8 @ │ │ │ │ + sbcseq r8, r8, ip, lsr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + sbcseq r8, r8, r4, asr r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eb6a4 <__cxa_atexit@plt+0xdfe7c> │ │ │ │ + ldr r1, [pc, #156] @ eb6c4 <__cxa_atexit@plt+0xdfe9c> │ │ │ │ + ldr r7, [pc, #156] @ eb6c8 <__cxa_atexit@plt+0xdfea0> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r3, [ip, r0]! │ │ │ │ - str r6, [r5, #12] │ │ │ │ - ldr r0, [ip, #8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r3, #-12]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r6, [r3, #16] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eb654 <__cxa_atexit@plt+0xdfe2c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne eb660 <__cxa_atexit@plt+0xdfe38> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - stmib r3, {r6, r7} │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b e7b00 <__cxa_atexit@plt+0xdc2d8> │ │ │ │ - eor r6, r1, r9 │ │ │ │ - clz r6, r6 │ │ │ │ - mov r5, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r2, r5, r6 │ │ │ │ - ands lr, r1, r5, lsr r6 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - add r9, r6, #32 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq e7994 <__cxa_atexit@plt+0xdc16c> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - cmp r5, r9 │ │ │ │ - bcc e7a28 <__cxa_atexit@plt+0xdc200> │ │ │ │ - ldr lr, [pc, #292] @ e7a7c <__cxa_atexit@plt+0xdc254> │ │ │ │ - sub r8, r9, #26 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [ip, r0]! │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r5, r2, r0 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - ldr r0, [ip, #8]! │ │ │ │ - and r1, r1, r5 │ │ │ │ - ldr r5, [pc, #252] @ e7a80 <__cxa_atexit@plt+0xdc258> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - b e79f0 <__cxa_atexit@plt+0xdc1c8> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r3, #-4] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - cmp lr, r9 │ │ │ │ - bcc e7a4c <__cxa_atexit@plt+0xdc224> │ │ │ │ - ldr lr, [pc, #204] @ e7a88 <__cxa_atexit@plt+0xdc260> │ │ │ │ - sub r8, r9, #26 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [ip, r0]! │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r5, r2, r0 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - ldr r0, [ip, #8]! │ │ │ │ - and r1, r1, r5 │ │ │ │ - ldr r5, [pc, #164] @ e7a8c <__cxa_atexit@plt+0xdc264> │ │ │ │ - add lr, r6, #16 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stm lr, {r5, r7, r8} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, r9, #15 │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #132] @ e7a94 <__cxa_atexit@plt+0xdc26c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #-4] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc eb6b0 <__cxa_atexit@plt+0xdfe88> │ │ │ │ + ldr r3, [pc, #84] @ eb6cc <__cxa_atexit@plt+0xdfea4> │ │ │ │ + ldr r1, [pc, #84] @ eb6d0 <__cxa_atexit@plt+0xdfea8> │ │ │ │ + ldr r0, [pc, #84] @ eb6d4 <__cxa_atexit@plt+0xdfeac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r0, [pc, #84] @ e7a84 <__cxa_atexit@plt+0xdc25c> │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ - mov r5, r3 │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #60] @ e7a90 <__cxa_atexit@plt+0xdc268> │ │ │ │ - mov r6, #32 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0x000007b0 │ │ │ │ - andeq r0, r0, r8, lsl #16 │ │ │ │ - sbcseq sl, r8, r4, ror #11 │ │ │ │ - rsceq lr, r6, r4, lsl #17 │ │ │ │ - rsceq lr, r6, r8, ror #16 │ │ │ │ - andeq r0, r0, r8, lsr #9 │ │ │ │ - rsceq lr, r6, r0, lsr #16 │ │ │ │ - rsceq lr, r6, r0, lsl #16 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq lr, r6, r4, lsr #18 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e7ae0 <__cxa_atexit@plt+0xdc2b8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ e7af8 <__cxa_atexit@plt+0xdc2d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ e7afc <__cxa_atexit@plt+0xdc2d4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r6, r0, lsl r7 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq sl, r6, r8, asr #19 │ │ │ │ + sbcseq r8, r8, r8, ror #5 │ │ │ │ + ldrheq r8, [r8], #72 @ 0x48 │ │ │ │ + rsceq sl, r6, r4, lsr #27 │ │ │ │ + sbcseq r8, r8, r0, lsl #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne eb6f8 <__cxa_atexit@plt+0xdfed0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc e7c54 <__cxa_atexit@plt+0xdc42c> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r5] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne e7b70 <__cxa_atexit@plt+0xdc348> │ │ │ │ - ldr r2, [pc, #408] @ e7cc8 <__cxa_atexit@plt+0xdc4a0> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #384] @ e7ccc <__cxa_atexit@plt+0xdc4a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc eb740 <__cxa_atexit@plt+0xdff18> │ │ │ │ + ldr lr, [pc, #64] @ eb750 <__cxa_atexit@plt+0xdff28> │ │ │ │ + ldr r1, [pc, #64] @ eb754 <__cxa_atexit@plt+0xdff2c> │ │ │ │ + ldr r2, [pc, #64] @ eb758 <__cxa_atexit@plt+0xdff30> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - bx ip │ │ │ │ - eor r3, r0, r1 │ │ │ │ - clz r3, r3 │ │ │ │ - eor r3, r3, #31 │ │ │ │ - mov lr, #1 │ │ │ │ - lsl r1, lr, r3 │ │ │ │ - ands lr, r0, lr, lsl r3 │ │ │ │ - add r8, r6, #32 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - beq e7bec <__cxa_atexit@plt+0xdc3c4> │ │ │ │ - cmp r2, r8 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - bcc e7c70 <__cxa_atexit@plt+0xdc448> │ │ │ │ - ldr r3, [pc, #256] @ e7cb0 <__cxa_atexit@plt+0xdc488> │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r9, r8, #26 │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - stmib r6, {r3, lr} │ │ │ │ - str sl, [r6, #12] │ │ │ │ - ldr r3, [pc, #216] @ e7cb4 <__cxa_atexit@plt+0xdc48c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - b e7c40 <__cxa_atexit@plt+0xdc418> │ │ │ │ - mov r3, #0 │ │ │ │ - cmp r2, r8 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - bcc e7c90 <__cxa_atexit@plt+0xdc468> │ │ │ │ - ldr r9, [pc, #176] @ e7cbc <__cxa_atexit@plt+0xdc494> │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - sub sl, r8, #26 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - stmib r6, {r9, lr} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r3, [pc, #136] @ e7cc0 <__cxa_atexit@plt+0xdc498> │ │ │ │ - add lr, r6, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stm lr, {r3, r7, sl} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r8, #15 │ │ │ │ - mov r6, r8 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #116] @ e7cd0 <__cxa_atexit@plt+0xdc4a8> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r0, [pc, #64] @ e7cb8 <__cxa_atexit@plt+0xdc490> │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ e7cc4 <__cxa_atexit@plt+0xdc49c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r6, r4, lsr #12 │ │ │ │ - rsceq lr, r6, r0, lsl r6 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq lr, r6, r8, asr #11 │ │ │ │ - strhteq lr, [r6], #80 @ 0x50 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - smlaleq lr, r6, r4, r6 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b e7b00 <__cxa_atexit@plt+0xdc2d8> │ │ │ │ - andeq r0, r0, r7, ror #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e7d6c <__cxa_atexit@plt+0xdc544> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldm sl, {r2, r7, sl} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - rsb r8, lr, #0 │ │ │ │ - eor r2, r2, r8 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr r2, [pc, #76] @ e7d84 <__cxa_atexit@plt+0xdc55c> │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r1, [pc, #56] @ e7d88 <__cxa_atexit@plt+0xdc560> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ e7d8c <__cxa_atexit@plt+0xdc564> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r6, r4, lsr #9 │ │ │ │ - smlaleq lr, r6, r8, r4 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r7, ror #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sbcseq r8, r8, r0, asr r2 │ │ │ │ + sbcseq r8, r8, r0, lsr #8 │ │ │ │ + rsceq sl, r6, ip, lsl #26 │ │ │ │ + ldrsheq r8, [r8], #56 @ 0x38 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e7e0c <__cxa_atexit@plt+0xdc5e4> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldm sl, {r2, r7, sl} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - rsb r8, lr, #0 │ │ │ │ - eor r2, r2, r8 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr r2, [pc, #72] @ e7e24 <__cxa_atexit@plt+0xdc5fc> │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r1, [pc, #52] @ e7e28 <__cxa_atexit@plt+0xdc600> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r2, r3, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - stm r2, {r1, r9, sl} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ e7e2c <__cxa_atexit@plt+0xdc604> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eb804 <__cxa_atexit@plt+0xdffdc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc eb80c <__cxa_atexit@plt+0xdffe4> │ │ │ │ + ldr lr, [pc, #160] @ eb838 <__cxa_atexit@plt+0xe0010> │ │ │ │ + ldr r1, [pc, #160] @ eb83c <__cxa_atexit@plt+0xe0014> │ │ │ │ + ldr r9, [pc, #160] @ eb840 <__cxa_atexit@plt+0xe0018> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r0, r6, #15 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r9, [r2, #-8] │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + bhi eb828 <__cxa_atexit@plt+0xe0000> │ │ │ │ + ldr r3, [pc, #100] @ eb844 <__cxa_atexit@plt+0xe001c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r6, r0, lsl #8 │ │ │ │ - strdeq lr, [r6], #48 @ 0x30 @ │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - mov r8, fp │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e7eb4 <__cxa_atexit@plt+0xdc68c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - rsb lr, r0, #0 │ │ │ │ - eor r1, r0, lr │ │ │ │ - ldr fp, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, r1 │ │ │ │ - ldr r1, [pc, #76] @ e7ed0 <__cxa_atexit@plt+0xdc6a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, fp} │ │ │ │ - ldr r2, [pc, #64] @ e7ed4 <__cxa_atexit@plt+0xdc6ac> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ e7ed8 <__cxa_atexit@plt+0xdc6b0> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, #32 │ │ │ │ + str r3, [r7] │ │ │ │ + beq eb7f4 <__cxa_atexit@plt+0xdffcc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b eb814 <__cxa_atexit@plt+0xdffec> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ eb84c <__cxa_atexit@plt+0xe0024> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ eb848 <__cxa_atexit@plt+0xe0020> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + ldrdeq sl, [r6], #192 @ 0xc0 @ │ │ │ │ + @ instruction: 0xffff8cd0 │ │ │ │ + smullseq r7, r8, r4, fp │ │ │ │ + sbcseq r8, r8, ip, asr #6 │ │ │ │ + sbcseq r7, r8, r8, ror #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eb8bc <__cxa_atexit@plt+0xe0094> │ │ │ │ + ldr r7, [pc, #104] @ eb8e0 <__cxa_atexit@plt+0xe00b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi eb8d0 <__cxa_atexit@plt+0xe00a8> │ │ │ │ + ldr r3, [pc, #84] @ eb8e4 <__cxa_atexit@plt+0xe00bc> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r6, ip, asr r3 │ │ │ │ - rsceq lr, r6, r4, asr r3 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - mov r8, fp │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e7f5c <__cxa_atexit@plt+0xdc734> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - rsb lr, r0, #0 │ │ │ │ - eor r1, r0, lr │ │ │ │ - ldr fp, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, r1 │ │ │ │ - ldr r1, [pc, #72] @ e7f78 <__cxa_atexit@plt+0xdc750> │ │ │ │ - add lr, r3, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, fp} │ │ │ │ - ldr r2, [pc, #56] @ e7f7c <__cxa_atexit@plt+0xdc754> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ e7f80 <__cxa_atexit@plt+0xdc758> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, #32 │ │ │ │ + str r3, [r7] │ │ │ │ + beq eb8ac <__cxa_atexit@plt+0xe0084> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ eb8ec <__cxa_atexit@plt+0xe00c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ eb8e8 <__cxa_atexit@plt+0xe00c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff8ba8 │ │ │ │ + sbcseq r7, r8, r8, ror #21 │ │ │ │ + sbcseq r8, r8, ip, lsr #5 │ │ │ │ + sbcseq r7, r8, ip, asr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb964 <__cxa_atexit@plt+0xe013c> │ │ │ │ + ldr r3, [pc, #84] @ eb97c <__cxa_atexit@plt+0xe0154> │ │ │ │ + ldr r2, [pc, #84] @ eb980 <__cxa_atexit@plt+0xe0158> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r6, ip, lsr #5 │ │ │ │ - rsceq lr, r6, r4, lsr #5 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e7fd0 <__cxa_atexit@plt+0xdc7a8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e7fdc <__cxa_atexit@plt+0xdc7b4> │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ eb984 <__cxa_atexit@plt+0xe015c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #33 @ 0x21 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r6, r4, lsr r2 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e8030 <__cxa_atexit@plt+0xdc808> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e803c <__cxa_atexit@plt+0xdc814> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ eb988 <__cxa_atexit@plt+0xe0160> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r6, r4, ror #3 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b e80e4 <__cxa_atexit@plt+0xdc8bc> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffb728 │ │ │ │ + @ instruction: 0xffffb6dc │ │ │ │ + rsceq sl, r6, ip, lsr #22 │ │ │ │ + ldrsbeq r7, [r8], #208 @ 0xd0 │ │ │ │ + ldrsbeq r8, [r8], #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi e80a8 <__cxa_atexit@plt+0xdc880> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e80b4 <__cxa_atexit@plt+0xdc88c> │ │ │ │ - ldr r1, [pc, #76] @ e80c4 <__cxa_atexit@plt+0xdc89c> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r5, [pc, #48] @ e80c8 <__cxa_atexit@plt+0xdc8a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ + bhi eb9c8 <__cxa_atexit@plt+0xe01a0> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + b eb76c <__cxa_atexit@plt+0xdff44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + smullseq r8, r8, ip, r1 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi eba60 <__cxa_atexit@plt+0xe0238> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ eba90 <__cxa_atexit@plt+0xe0268> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eba6c <__cxa_atexit@plt+0xe0244> │ │ │ │ + ldr r7, [pc, #124] @ eba94 <__cxa_atexit@plt+0xe026c> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi eba80 <__cxa_atexit@plt+0xe0258> │ │ │ │ + ldr r3, [pc, #100] @ eba98 <__cxa_atexit@plt+0xe0270> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq eba50 <__cxa_atexit@plt+0xe0228> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r6, ip, ror pc │ │ │ │ - rsceq sp, r6, r8, ror pc │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #44] @ ebaa0 <__cxa_atexit@plt+0xe0278> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ eba9c <__cxa_atexit@plt+0xe0274> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq sl, [r6], #88 @ 0x58 @ │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffff8a04 │ │ │ │ + sbcseq r7, r8, r8, lsr r9 │ │ │ │ + ldrsheq r8, [r8], #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #24 │ │ │ │ - mov ip, r5 │ │ │ │ - cmp fp, r2 │ │ │ │ - str fp, [sp, #16] │ │ │ │ - bhi e81b4 <__cxa_atexit@plt+0xdc98c> │ │ │ │ - stm sp, {r8, sl} │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr fp, [pc, #684] @ e83b8 <__cxa_atexit@plt+0xdcb90> │ │ │ │ - ldr r8, [pc, #684] @ e83bc <__cxa_atexit@plt+0xdcb94> │ │ │ │ - mov r0, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, ip, r0 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq e8220 <__cxa_atexit@plt+0xdc9f8> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq e81d4 <__cxa_atexit@plt+0xdc9ac> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - rsb r4, r1, #0 │ │ │ │ - eor r4, r1, r4 │ │ │ │ - and r4, r4, r9 │ │ │ │ - cmp r4, lr │ │ │ │ - bne e8248 <__cxa_atexit@plt+0xdca20> │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - mov r5, ip │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - tst r1, r9 │ │ │ │ - mov r6, r8 │ │ │ │ - moveq r6, fp │ │ │ │ - ldr sl, [r5, r0]! │ │ │ │ - str r6, [r3, #-8] │ │ │ │ - mov r6, r4 │ │ │ │ - moveq r6, r7 │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - moveq r7, r4 │ │ │ │ - sub r0, r0, #16 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - add r7, r2, r0 │ │ │ │ - cmp r6, r7 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r5] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - bls e8118 <__cxa_atexit@plt+0xdc8f0> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - add ip, ip, r0 │ │ │ │ - ldm sp, {r8, sl} │ │ │ │ - ldr r7, [pc, #516] @ e83c0 <__cxa_atexit@plt+0xdcb98> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ebb08 <__cxa_atexit@plt+0xe02e0> │ │ │ │ + ldr r3, [pc, #84] @ ebb20 <__cxa_atexit@plt+0xe02f8> │ │ │ │ + ldr r2, [pc, #84] @ ebb24 <__cxa_atexit@plt+0xe02fc> │ │ │ │ + ldr r1, [pc, #84] @ ebb28 <__cxa_atexit@plt+0xe0300> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #28 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ebb2c <__cxa_atexit@plt+0xe0304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r8, [ip, #-12]! │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, ip │ │ │ │ - stmib ip, {r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r2, r5, #12 │ │ │ │ - str r7, [r1, #-4]! │ │ │ │ - cmp lr, r2 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - bcc e8344 <__cxa_atexit@plt+0xdcb1c> │ │ │ │ - ldr r7, [pc, #472] @ e83dc <__cxa_atexit@plt+0xdcbb4> │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + smlaleq sl, r6, ip, r9 │ │ │ │ + sbcseq r8, r8, r8, rrx │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + sbcseq r8, r8, r0, lsl #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ebbe4 <__cxa_atexit@plt+0xe03bc> │ │ │ │ + ldr r1, [pc, #156] @ ebc04 <__cxa_atexit@plt+0xe03dc> │ │ │ │ + ldr r7, [pc, #156] @ ebc08 <__cxa_atexit@plt+0xe03e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r3, [ip, r0]! │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [ip, #8]! │ │ │ │ - str r3, [r5, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - b e8334 <__cxa_atexit@plt+0xdcb0c> │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r3, #-12]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r6, [r3, #16] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ebb94 <__cxa_atexit@plt+0xe036c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ebba0 <__cxa_atexit@plt+0xe0378> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - stmib r3, {r6, r7} │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - b e8448 <__cxa_atexit@plt+0xdcc20> │ │ │ │ - eor r6, lr, r9 │ │ │ │ - clz r6, r6 │ │ │ │ - mov r5, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r1, r5, r6 │ │ │ │ - ands lr, r9, r5, lsr r6 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - add r2, r6, #32 │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - beq e82d0 <__cxa_atexit@plt+0xdcaa8> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - cmp r5, r2 │ │ │ │ - bcc e8368 <__cxa_atexit@plt+0xdcb40> │ │ │ │ - ldr sl, [pc, #300] @ e83c4 <__cxa_atexit@plt+0xdcb9c> │ │ │ │ - sub fp, r2, #26 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr lr, [pc, #292] @ e83c8 <__cxa_atexit@plt+0xdcba0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [ip, r0]! │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r5, r1, r0 │ │ │ │ - ldr r0, [ip, #8]! │ │ │ │ - and r5, r9, r5 │ │ │ │ - add r9, r6, #8 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - stm r9, {r3, r8, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str fp, [r6, #24] │ │ │ │ - b e8328 <__cxa_atexit@plt+0xdcb00> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, #0 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #-4] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - cmp lr, r2 │ │ │ │ - bcc e8390 <__cxa_atexit@plt+0xdcb68> │ │ │ │ - ldr sl, [pc, #220] @ e83d0 <__cxa_atexit@plt+0xdcba8> │ │ │ │ - sub fp, r2, #26 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr lr, [pc, #212] @ e83d4 <__cxa_atexit@plt+0xdcbac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [ip, r0]! │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r5, r1, r0 │ │ │ │ - and r5, r9, r5 │ │ │ │ - add r9, r6, #8 │ │ │ │ - ldr r0, [ip, #8]! │ │ │ │ - str sl, [r6, #4] │ │ │ │ - stm r9, {r3, r8, lr} │ │ │ │ - str fp, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - str r5, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #148] @ e83e0 <__cxa_atexit@plt+0xdcbb8> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r5, #12 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r3, #-4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r0, [pc, #92] @ e83cc <__cxa_atexit@plt+0xdcba4> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ebbf0 <__cxa_atexit@plt+0xe03c8> │ │ │ │ + ldr r3, [pc, #84] @ ebc0c <__cxa_atexit@plt+0xe03e4> │ │ │ │ + ldr r1, [pc, #84] @ ebc10 <__cxa_atexit@plt+0xe03e8> │ │ │ │ + ldr r0, [pc, #84] @ ebc14 <__cxa_atexit@plt+0xe03ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #64] @ e83d8 <__cxa_atexit@plt+0xdcbb0> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #32 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0x000007b8 │ │ │ │ - andeq r0, r0, r0, lsl r8 │ │ │ │ - sbcseq r9, r8, r0, lsr #25 │ │ │ │ - rsceq sp, r6, r4, asr #30 │ │ │ │ - rsceq sp, r6, r8, asr #30 │ │ │ │ - andeq r0, r0, r8, lsr #9 │ │ │ │ - rsceq sp, r6, r8, ror #29 │ │ │ │ - rsceq sp, r6, ip, ror #29 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq sp, [r6], #252 @ 0xfc @ │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e8428 <__cxa_atexit@plt+0xdcc00> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ e8440 <__cxa_atexit@plt+0xdcc18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ e8444 <__cxa_atexit@plt+0xdcc1c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r6, r8, asr #27 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq sl, r6, r8, lsl #9 │ │ │ │ + sbcseq r7, r8, r8, lsr #27 │ │ │ │ + sbcseq r7, r8, r4, ror #31 │ │ │ │ + rsceq sl, r6, r4, ror #16 │ │ │ │ + sbcseq r7, r8, ip, lsr #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne ebc38 <__cxa_atexit@plt+0xe0410> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc e8598 <__cxa_atexit@plt+0xdcd70> │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne e84bc <__cxa_atexit@plt+0xdcc94> │ │ │ │ - ldr r2, [pc, #404] @ e860c <__cxa_atexit@plt+0xdcde4> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #376] @ e8610 <__cxa_atexit@plt+0xdcde8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc ebc80 <__cxa_atexit@plt+0xe0458> │ │ │ │ + ldr lr, [pc, #64] @ ebc90 <__cxa_atexit@plt+0xe0468> │ │ │ │ + ldr r1, [pc, #64] @ ebc94 <__cxa_atexit@plt+0xe046c> │ │ │ │ + ldr r2, [pc, #64] @ ebc98 <__cxa_atexit@plt+0xe0470> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - eor r3, r1, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - eor r3, r3, #31 │ │ │ │ - mov lr, #1 │ │ │ │ - lsl r1, lr, r3 │ │ │ │ - ands lr, r0, lr, lsl r3 │ │ │ │ - add r8, r6, #32 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - beq e8530 <__cxa_atexit@plt+0xdcd08> │ │ │ │ - cmp r2, r8 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - bcc e85b4 <__cxa_atexit@plt+0xdcd8c> │ │ │ │ - ldr r3, [pc, #252] @ e85f4 <__cxa_atexit@plt+0xdcdcc> │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r9, r8, #26 │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - stmib r6, {r3, lr} │ │ │ │ - str sl, [r6, #12] │ │ │ │ - ldr r3, [pc, #212] @ e85f8 <__cxa_atexit@plt+0xdcdd0> │ │ │ │ - add lr, r6, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stm lr, {r3, r7, r9} │ │ │ │ - b e8584 <__cxa_atexit@plt+0xdcd5c> │ │ │ │ - mov r3, #0 │ │ │ │ - cmp r2, r8 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - bcc e85d4 <__cxa_atexit@plt+0xdcdac> │ │ │ │ - ldr r9, [pc, #180] @ e8600 <__cxa_atexit@plt+0xdcdd8> │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - sub sl, r8, #26 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - and r0, r2, r0 │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - stmib r6, {r9, lr} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r3, [pc, #140] @ e8604 <__cxa_atexit@plt+0xdcddc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r8, #15 │ │ │ │ - mov r6, r8 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #116] @ e8614 <__cxa_atexit@plt+0xdcdec> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r0, [pc, #64] @ e85fc <__cxa_atexit@plt+0xdcdd4> │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ e8608 <__cxa_atexit@plt+0xdcde0> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq sp, [r6], #204 @ 0xcc @ │ │ │ │ - rsceq sp, r6, r4, asr #25 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - rsceq sp, r6, r8, lsl #25 │ │ │ │ - rsceq sp, r6, r4, ror ip │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - rsceq sp, r6, r8, asr #26 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b e8448 <__cxa_atexit@plt+0xdcc20> │ │ │ │ - andeq r0, r0, r7, ror #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e86ac <__cxa_atexit@plt+0xdce84> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm sl, {r2, r7, sl} │ │ │ │ - rsb r8, lr, #0 │ │ │ │ - eor r0, r0, r8 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr r2, [pc, #72] @ e86c4 <__cxa_atexit@plt+0xdce9c> │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r1, [pc, #52] @ e86c8 <__cxa_atexit@plt+0xdcea0> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r2, r3, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - stm r2, {r1, r9, sl} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ e86cc <__cxa_atexit@plt+0xdcea4> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sp, r6, r0, ror #22 │ │ │ │ - rsceq sp, r6, r0, asr fp │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r7, ror #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sbcseq r7, r8, r0, lsl sp │ │ │ │ + sbcseq r7, r8, ip, asr #30 │ │ │ │ + rsceq sl, r6, ip, asr #15 │ │ │ │ + sbcseq r7, r8, r4, lsr #30 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e8750 <__cxa_atexit@plt+0xdcf28> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm sl, {r2, r7, sl} │ │ │ │ - rsb r8, lr, #0 │ │ │ │ - eor r0, r0, r8 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr r2, [pc, #76] @ e8768 <__cxa_atexit@plt+0xdcf40> │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r1, [pc, #56] @ e876c <__cxa_atexit@plt+0xdcf44> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ e8770 <__cxa_atexit@plt+0xdcf48> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ebd44 <__cxa_atexit@plt+0xe051c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ebd4c <__cxa_atexit@plt+0xe0524> │ │ │ │ + ldr lr, [pc, #160] @ ebd78 <__cxa_atexit@plt+0xe0550> │ │ │ │ + ldr r1, [pc, #160] @ ebd7c <__cxa_atexit@plt+0xe0554> │ │ │ │ + ldr r9, [pc, #160] @ ebd80 <__cxa_atexit@plt+0xe0558> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r0, r6, #15 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r9, [r2, #-8] │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + bhi ebd68 <__cxa_atexit@plt+0xe0540> │ │ │ │ + ldr r3, [pc, #100] @ ebd84 <__cxa_atexit@plt+0xe055c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sp, r6, r0, asr #21 │ │ │ │ - strhteq sp, [r6], #164 @ 0xa4 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - mov r8, fp │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e87f4 <__cxa_atexit@plt+0xdcfcc> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - rsb lr, r0, #0 │ │ │ │ - eor r2, r0, lr │ │ │ │ - ldr fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - and r7, r7, r2 │ │ │ │ - ldr r2, [pc, #76] @ e8810 <__cxa_atexit@plt+0xdcfe8> │ │ │ │ - add lr, r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #56] @ e8814 <__cxa_atexit@plt+0xdcfec> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ e8818 <__cxa_atexit@plt+0xdcff0> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, #32 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ebd34 <__cxa_atexit@plt+0xe050c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b ebd54 <__cxa_atexit@plt+0xe052c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ ebd8c <__cxa_atexit@plt+0xe0564> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ ebd88 <__cxa_atexit@plt+0xe0560> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + smlaleq sl, r6, r0, r7 │ │ │ │ + @ instruction: 0xffff8790 │ │ │ │ + sbcseq r7, r8, r4, asr r6 │ │ │ │ + sbcseq r7, r8, r8, ror lr │ │ │ │ + ldrsheq r7, [r8], #152 @ 0x98 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ebdfc <__cxa_atexit@plt+0xe05d4> │ │ │ │ + ldr r7, [pc, #104] @ ebe20 <__cxa_atexit@plt+0xe05f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ebe10 <__cxa_atexit@plt+0xe05e8> │ │ │ │ + ldr r3, [pc, #84] @ ebe24 <__cxa_atexit@plt+0xe05fc> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sp, r6, r8, lsl sl │ │ │ │ - rsceq sp, r6, ip, lsl #20 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - mov r8, fp │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e88a0 <__cxa_atexit@plt+0xdd078> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - rsb lr, r0, #0 │ │ │ │ - eor r2, r0, lr │ │ │ │ - ldr fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - and r7, r7, r2 │ │ │ │ - ldr r2, [pc, #80] @ e88bc <__cxa_atexit@plt+0xdd094> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #64] @ e88c0 <__cxa_atexit@plt+0xdd098> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ e88c4 <__cxa_atexit@plt+0xdd09c> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, #32 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ebdec <__cxa_atexit@plt+0xe05c4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ ebe2c <__cxa_atexit@plt+0xe0604> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ebe28 <__cxa_atexit@plt+0xe0600> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff8668 │ │ │ │ + sbcseq r7, r8, r8, lsr #11 │ │ │ │ + ldrsbeq r7, [r8], #216 @ 0xd8 │ │ │ │ + sbcseq r7, r8, ip, asr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ebea4 <__cxa_atexit@plt+0xe067c> │ │ │ │ + ldr r3, [pc, #84] @ ebebc <__cxa_atexit@plt+0xe0694> │ │ │ │ + ldr r2, [pc, #84] @ ebec0 <__cxa_atexit@plt+0xe0698> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sp, r6, r4, ror r9 │ │ │ │ - rsceq sp, r6, r8, ror #18 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e8914 <__cxa_atexit@plt+0xdd0ec> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e8920 <__cxa_atexit@plt+0xdd0f8> │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ ebec4 <__cxa_atexit@plt+0xe069c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #33 @ 0x21 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ebec8 <__cxa_atexit@plt+0xe06a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq sp, [r6], #128 @ 0x80 @ │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e8974 <__cxa_atexit@plt+0xdd14c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e8980 <__cxa_atexit@plt+0xdd158> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffb8b8 │ │ │ │ + @ instruction: 0xffffb86c │ │ │ │ + rsceq sl, r6, ip, ror #11 │ │ │ │ + sbcseq r7, r8, r0, ror #17 │ │ │ │ + sbcseq r7, r8, r4, lsl #26 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ebf08 <__cxa_atexit@plt+0xe06e0> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + b ebcac <__cxa_atexit@plt+0xe0484> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r7, r8, r8, asr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ebfa0 <__cxa_atexit@plt+0xe0778> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ ebfd0 <__cxa_atexit@plt+0xe07a8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ebfac <__cxa_atexit@plt+0xe0784> │ │ │ │ + ldr r7, [pc, #124] @ ebfd4 <__cxa_atexit@plt+0xe07ac> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ebfc0 <__cxa_atexit@plt+0xe0798> │ │ │ │ + ldr r3, [pc, #100] @ ebfd8 <__cxa_atexit@plt+0xe07b0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ebf90 <__cxa_atexit@plt+0xe0768> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ ebfe0 <__cxa_atexit@plt+0xe07b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ebfdc <__cxa_atexit@plt+0xe07b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strhteq sl, [r6], #8 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffff84c4 │ │ │ │ + ldrsheq r7, [r8], #56 @ 0x38 │ │ │ │ + sbcseq r7, r8, r8, lsr #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ec048 <__cxa_atexit@plt+0xe0820> │ │ │ │ + ldr r3, [pc, #84] @ ec060 <__cxa_atexit@plt+0xe0838> │ │ │ │ + ldr r2, [pc, #84] @ ec064 <__cxa_atexit@plt+0xe083c> │ │ │ │ + ldr r1, [pc, #84] @ ec068 <__cxa_atexit@plt+0xe0840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #28 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ec06c <__cxa_atexit@plt+0xe0844> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r6, r0, lsr #17 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + rsceq sl, r6, ip, asr r4 │ │ │ │ + smullseq r7, r8, r4, fp │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b e89a4 <__cxa_atexit@plt+0xdd17c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7, ror #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + b ec248 <__cxa_atexit@plt+0xe0a20> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ec0cc <__cxa_atexit@plt+0xe08a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ ec0d4 <__cxa_atexit@plt+0xe08ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r6, ip, lsr pc │ │ │ │ + sbcseq r7, r8, r8, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e8b38 <__cxa_atexit@plt+0xdd310> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - rsb r1, r9, #0 │ │ │ │ - eor r1, r9, r1 │ │ │ │ - and r1, r2, r1 │ │ │ │ - cmp r1, r8 │ │ │ │ - bne e89f8 <__cxa_atexit@plt+0xdd1d0> │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub r1, r5, #8 │ │ │ │ - tst r2, r9 │ │ │ │ - beq e8a90 <__cxa_atexit@plt+0xdd268> │ │ │ │ - ldr r0, [pc, #416] @ e8b8c <__cxa_atexit@plt+0xdd364> │ │ │ │ - stmdb r5, {r3, ip} │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r0, sl} │ │ │ │ - b e8aa0 <__cxa_atexit@plt+0xdd278> │ │ │ │ - eor r7, r2, r8 │ │ │ │ - clz r7, r7 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r1, r2, r7 │ │ │ │ - ands r7, r8, r2, lsr r7 │ │ │ │ - add r2, r6, #52 @ 0x34 │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - beq e8abc <__cxa_atexit@plt+0xdd294> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - cmp r0, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc e8b48 <__cxa_atexit@plt+0xdd320> │ │ │ │ - ldr r0, [pc, #344] @ e8b94 <__cxa_atexit@plt+0xdd36c> │ │ │ │ - sub r7, r2, #47 @ 0x2f │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #26 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - eor r1, r1, r7 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - and r1, r1, r8 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - stmib r6, {r0, sl, ip} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - ldmdb r5, {r7, lr} │ │ │ │ - ldr r0, [pc, #280] @ e8b98 <__cxa_atexit@plt+0xdd370> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - b e8b2c <__cxa_atexit@plt+0xdd304> │ │ │ │ - ldr r0, [pc, #248] @ e8b90 <__cxa_atexit@plt+0xdd368> │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r0, ip} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, lr │ │ │ │ - b e77ac <__cxa_atexit@plt+0xdbf84> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r0, #0 │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - cmp r7, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc e8b68 <__cxa_atexit@plt+0xdd340> │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #192] @ e8ba0 <__cxa_atexit@plt+0xdd378> │ │ │ │ - sub r7, r2, #46 @ 0x2e │ │ │ │ + bhi ec178 <__cxa_atexit@plt+0xe0950> │ │ │ │ + ldr r1, [pc, #156] @ ec198 <__cxa_atexit@plt+0xe0970> │ │ │ │ + ldr r7, [pc, #156] @ ec19c <__cxa_atexit@plt+0xe0974> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ec128 <__cxa_atexit@plt+0xe0900> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ec134 <__cxa_atexit@plt+0xe090c> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ec184 <__cxa_atexit@plt+0xe095c> │ │ │ │ + ldr r3, [pc, #84] @ ec1a0 <__cxa_atexit@plt+0xe0978> │ │ │ │ + ldr r1, [pc, #84] @ ec1a4 <__cxa_atexit@plt+0xe097c> │ │ │ │ + ldr r0, [pc, #84] @ ec1a8 <__cxa_atexit@plt+0xe0980> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #35 @ 0x23 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r1, r1, r7 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - and r1, r1, r8 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - ldmdb r5, {r7, lr} │ │ │ │ - ldr r1, [pc, #144] @ e8ba4 <__cxa_atexit@plt+0xdd37c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - stmib r6, {r1, lr} │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, sl, ip} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx r3 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + strdeq r9, [r6], #228 @ 0xe4 @ │ │ │ │ + sbcseq r7, r8, r4, lsl r8 │ │ │ │ + ldrheq r7, [r8], #172 @ 0xac │ │ │ │ + ldrdeq sl, [r6], #32 @ │ │ │ │ + sbcseq r7, r8, r4, lsl #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne ec1cc <__cxa_atexit@plt+0xe09a4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ec214 <__cxa_atexit@plt+0xe09ec> │ │ │ │ + ldr lr, [pc, #64] @ ec224 <__cxa_atexit@plt+0xe09fc> │ │ │ │ + ldr r1, [pc, #64] @ ec228 <__cxa_atexit@plt+0xe0a00> │ │ │ │ + ldr r2, [pc, #64] @ ec22c <__cxa_atexit@plt+0xe0a04> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r7, r8, ip, ror r7 │ │ │ │ + sbcseq r7, r8, r4, lsr #20 │ │ │ │ + rsceq sl, r6, r8, lsr r2 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldrsheq r7, [r8], #148 @ 0x94 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ec304 <__cxa_atexit@plt+0xe0adc> │ │ │ │ + sub r1, r6, #43 @ 0x2b │ │ │ │ + ldr lr, [pc, #204] @ ec334 <__cxa_atexit@plt+0xe0b0c> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + ldr r9, [pc, #196] @ ec338 <__cxa_atexit@plt+0xe0b10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldm r5, {r0, ip} │ │ │ │ + str r9, [r5] │ │ │ │ + str lr, [r7, #20]! │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [pc, #168] @ ec33c <__cxa_atexit@plt+0xe0b14> │ │ │ │ + ldr r9, [pc, #168] @ ec340 <__cxa_atexit@plt+0xe0b18> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r7, #-16] │ │ │ │ + str r3, [r7, #-12] │ │ │ │ + str r2, [r7, #-8] │ │ │ │ + str r1, [r7, #-4] │ │ │ │ + str sl, [r7, #28] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str ip, [r7, #16] │ │ │ │ + str r9, [r7, #20]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + bhi ec324 <__cxa_atexit@plt+0xe0afc> │ │ │ │ + ldr r3, [pc, #100] @ ec344 <__cxa_atexit@plt+0xe0b1c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ec2f4 <__cxa_atexit@plt+0xe0acc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ ec34c <__cxa_atexit@plt+0xe0b24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #76] @ e8b9c <__cxa_atexit@plt+0xdd374> │ │ │ │ - mov r5, #52 @ 0x34 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + ldr r7, [pc, #28] @ ec348 <__cxa_atexit@plt+0xe0b20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + rsceq sl, r6, r4, lsl #4 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0xffff81d0 │ │ │ │ + smullseq r7, r8, r8, r0 │ │ │ │ + sbcseq r7, r8, r4, lsr r9 │ │ │ │ + sbcseq r7, r8, r8, lsl #9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ec3bc <__cxa_atexit@plt+0xe0b94> │ │ │ │ + ldr r7, [pc, #104] @ ec3e0 <__cxa_atexit@plt+0xe0bb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ec3d0 <__cxa_atexit@plt+0xe0ba8> │ │ │ │ + ldr r3, [pc, #84] @ ec3e4 <__cxa_atexit@plt+0xe0bbc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ec3ac <__cxa_atexit@plt+0xe0b84> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ ec3ec <__cxa_atexit@plt+0xe0bc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #56] @ e8ba8 <__cxa_atexit@plt+0xdd380> │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ec3e8 <__cxa_atexit@plt+0xe0bc0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff80a8 │ │ │ │ + sbcseq r6, r8, r8, ror #31 │ │ │ │ + sbcseq r7, r8, r4, lsl #17 │ │ │ │ + sbcseq r7, r8, ip, ror #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ec464 <__cxa_atexit@plt+0xe0c3c> │ │ │ │ + ldr r3, [pc, #84] @ ec47c <__cxa_atexit@plt+0xe0c54> │ │ │ │ + ldr r2, [pc, #84] @ ec480 <__cxa_atexit@plt+0xe0c58> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ ec484 <__cxa_atexit@plt+0xe0c5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #33 @ 0x21 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ec488 <__cxa_atexit@plt+0xe0c60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffba50 │ │ │ │ + @ instruction: 0xffffba04 │ │ │ │ + rsceq sl, r6, ip, lsr #32 │ │ │ │ + sbcseq r7, r8, r0, ror r3 │ │ │ │ + ldrheq r7, [r8], #112 @ 0x70 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ec4c8 <__cxa_atexit@plt+0xe0ca0> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + b ec248 <__cxa_atexit@plt+0xe0a20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r7, r8, r4, ror r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ec560 <__cxa_atexit@plt+0xe0d38> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ ec590 <__cxa_atexit@plt+0xe0d68> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ec56c <__cxa_atexit@plt+0xe0d44> │ │ │ │ + ldr r7, [pc, #124] @ ec594 <__cxa_atexit@plt+0xe0d6c> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ec580 <__cxa_atexit@plt+0xe0d58> │ │ │ │ + ldr r3, [pc, #100] @ ec598 <__cxa_atexit@plt+0xe0d70> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ec550 <__cxa_atexit@plt+0xe0d28> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0x000003b8 │ │ │ │ - @ instruction: 0x000002b0 │ │ │ │ - rsceq sp, r6, ip, lsr #15 │ │ │ │ - rsceq sp, r6, r0, ror #14 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - rsceq sp, r6, r8, lsl #14 │ │ │ │ - rsceq sp, r6, ip, asr #13 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e8c54 <__cxa_atexit@plt+0xdd42c> │ │ │ │ - add r7, r5, #24 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldm r7, {r1, r4, r7} │ │ │ │ - ldr r2, [pc, #128] @ e8c70 <__cxa_atexit@plt+0xdd448> │ │ │ │ - sub lr, r6, #46 @ 0x2e │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - sub r2, r6, #35 @ 0x23 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #104] @ e8c74 <__cxa_atexit@plt+0xdd44c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r4, [r3, #12] │ │ │ │ - mov r4, ip │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [pc, #88] @ e8c78 <__cxa_atexit@plt+0xdd450> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r7, r0, r7 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - and r7, r7, r1 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [pc, #32] @ e8c7c <__cxa_atexit@plt+0xdd454> │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [ip, #828] @ 0x33c │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ - mov r4, ip │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq sp, [r6], #88 @ 0x58 @ │ │ │ │ - ldrdeq sp, [r6], #84 @ 0x54 @ │ │ │ │ - rsceq sp, r6, ip, asr #11 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r8, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc e8d24 <__cxa_atexit@plt+0xdd4fc> │ │ │ │ - ldr r8, [pc, #148] @ e8d3c <__cxa_atexit@plt+0xdd514> │ │ │ │ - sub lr, r6, #47 @ 0x2f │ │ │ │ - sub r7, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - stmib r3, {r8, ip} │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r7, [pc, #76] @ e8d40 <__cxa_atexit@plt+0xdd518> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - and r7, r7, r0 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [pc, #44] @ ec5a0 <__cxa_atexit@plt+0xe0d78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ e8d44 <__cxa_atexit@plt+0xdd51c> │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ ec59c <__cxa_atexit@plt+0xe0d74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq r9, [r6], #168 @ 0xa8 @ │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffff7f04 │ │ │ │ + sbcseq r6, r8, r8, lsr lr │ │ │ │ + ldrsbeq r7, [r8], #100 @ 0x64 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ec608 <__cxa_atexit@plt+0xe0de0> │ │ │ │ + ldr r3, [pc, #84] @ ec620 <__cxa_atexit@plt+0xe0df8> │ │ │ │ + ldr r2, [pc, #84] @ ec624 <__cxa_atexit@plt+0xe0dfc> │ │ │ │ + ldr r1, [pc, #84] @ ec628 <__cxa_atexit@plt+0xe0e00> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sp, r6, ip, lsr r5 │ │ │ │ - rsceq sp, r6, ip, ror #9 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e8d94 <__cxa_atexit@plt+0xdd56c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e8da0 <__cxa_atexit@plt+0xdd578> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #28 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ec62c <__cxa_atexit@plt+0xe0e04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + smlaleq r9, r6, ip, lr │ │ │ │ + sbcseq r7, r8, r0, asr #12 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b ec808 <__cxa_atexit@plt+0xe0fe0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ec68c <__cxa_atexit@plt+0xe0e64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ ec694 <__cxa_atexit@plt+0xe0e6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r6, ip, ror r9 │ │ │ │ + sbcseq r7, r8, r4, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ec738 <__cxa_atexit@plt+0xe0f10> │ │ │ │ + ldr r1, [pc, #156] @ ec758 <__cxa_atexit@plt+0xe0f30> │ │ │ │ + ldr r7, [pc, #156] @ ec75c <__cxa_atexit@plt+0xe0f34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ec6e8 <__cxa_atexit@plt+0xe0ec0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ec6f4 <__cxa_atexit@plt+0xe0ecc> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ec744 <__cxa_atexit@plt+0xe0f1c> │ │ │ │ + ldr r3, [pc, #84] @ ec760 <__cxa_atexit@plt+0xe0f38> │ │ │ │ + ldr r1, [pc, #84] @ ec764 <__cxa_atexit@plt+0xe0f3c> │ │ │ │ + ldr r0, [pc, #84] @ ec768 <__cxa_atexit@plt+0xe0f40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r6, r0, ror r4 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r9, r6, r4, lsr r9 │ │ │ │ + sbcseq r7, r8, r4, asr r2 │ │ │ │ + sbcseq r7, r8, r8, ror #10 │ │ │ │ + rsceq r9, r6, r0, lsl sp │ │ │ │ + sbcseq r7, r8, r0, lsr r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne ec78c <__cxa_atexit@plt+0xe0f64> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e8df4 <__cxa_atexit@plt+0xdd5cc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e8e00 <__cxa_atexit@plt+0xdd5d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ec7d4 <__cxa_atexit@plt+0xe0fac> │ │ │ │ + ldr lr, [pc, #64] @ ec7e4 <__cxa_atexit@plt+0xe0fbc> │ │ │ │ + ldr r1, [pc, #64] @ ec7e8 <__cxa_atexit@plt+0xe0fc0> │ │ │ │ + ldr r2, [pc, #64] @ ec7ec <__cxa_atexit@plt+0xe0fc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r6, r0, lsr #8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrheq r7, [r8], #28 │ │ │ │ + ldrsbeq r7, [r8], #64 @ 0x40 │ │ │ │ + rsceq r9, r6, r8, ror ip │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e8e68 <__cxa_atexit@plt+0xdd640> │ │ │ │ - ldr lr, [pc, #76] @ e8e70 <__cxa_atexit@plt+0xdd648> │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ + sbcseq r7, r8, r0, lsr #9 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ec8c4 <__cxa_atexit@plt+0xe109c> │ │ │ │ + sub r1, r6, #43 @ 0x2b │ │ │ │ + ldr lr, [pc, #204] @ ec8f4 <__cxa_atexit@plt+0xe10cc> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + ldr r9, [pc, #196] @ ec8f8 <__cxa_atexit@plt+0xe10d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldm r5, {r0, ip} │ │ │ │ + str r9, [r5] │ │ │ │ + str lr, [r7, #20]! │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [pc, #168] @ ec8fc <__cxa_atexit@plt+0xe10d4> │ │ │ │ + ldr r9, [pc, #168] @ ec900 <__cxa_atexit@plt+0xe10d8> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r7, #-16] │ │ │ │ + str r3, [r7, #-12] │ │ │ │ + str r2, [r7, #-8] │ │ │ │ + str r1, [r7, #-4] │ │ │ │ + str sl, [r7, #28] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str ip, [r7, #16] │ │ │ │ + str r9, [r7, #20]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + bhi ec8e4 <__cxa_atexit@plt+0xe10bc> │ │ │ │ + ldr r3, [pc, #100] @ ec904 <__cxa_atexit@plt+0xe10dc> │ │ │ │ tst r8, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - beq e8e5c <__cxa_atexit@plt+0xdd634> │ │ │ │ - mov r7, r8 │ │ │ │ - b e8e7c <__cxa_atexit@plt+0xdd654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ec8b4 <__cxa_atexit@plt+0xe108c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #64] @ ec90c <__cxa_atexit@plt+0xe10e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq e8ea4 <__cxa_atexit@plt+0xdd67c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne e8ee0 <__cxa_atexit@plt+0xdd6b8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b e8f18 <__cxa_atexit@plt+0xdd6f0> │ │ │ │ - ldr r2, [pc, #120] @ e8f24 <__cxa_atexit@plt+0xdd6fc> │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r9, [r3, #6] │ │ │ │ + ldr r7, [pc, #28] @ ec908 <__cxa_atexit@plt+0xe10e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + rsceq r9, r6, r4, asr #24 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0xffff7c10 │ │ │ │ + ldrsbeq r6, [r8], #168 @ 0xa8 │ │ │ │ + sbcseq r7, r8, r0, ror #7 │ │ │ │ + sbcseq r6, r8, r8, lsl pc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ec97c <__cxa_atexit@plt+0xe1154> │ │ │ │ + ldr r7, [pc, #104] @ ec9a0 <__cxa_atexit@plt+0xe1178> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ec990 <__cxa_atexit@plt+0xe1168> │ │ │ │ + ldr r3, [pc, #84] @ ec9a4 <__cxa_atexit@plt+0xe117c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ec96c <__cxa_atexit@plt+0xe1144> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ ec9ac <__cxa_atexit@plt+0xe1184> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ec9a8 <__cxa_atexit@plt+0xe1180> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff7ae8 │ │ │ │ + sbcseq r6, r8, r8, lsr #20 │ │ │ │ + sbcseq r7, r8, r0, lsr r3 │ │ │ │ + sbcseq r6, r8, ip, ror lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eca24 <__cxa_atexit@plt+0xe11fc> │ │ │ │ + ldr r3, [pc, #84] @ eca3c <__cxa_atexit@plt+0xe1214> │ │ │ │ + ldr r2, [pc, #84] @ eca40 <__cxa_atexit@plt+0xe1218> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ eca44 <__cxa_atexit@plt+0xe121c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - beq e8f18 <__cxa_atexit@plt+0xdd6f0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ + sub r3, r6, #33 @ 0x21 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ eca48 <__cxa_atexit@plt+0xe1220> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffbbe8 │ │ │ │ + @ instruction: 0xffffbb9c │ │ │ │ + rsceq r9, r6, ip, ror #20 │ │ │ │ + sbcseq r6, r8, r0, lsl #28 │ │ │ │ + sbcseq r7, r8, ip, asr r2 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi eca88 <__cxa_atexit@plt+0xe1260> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + b ec808 <__cxa_atexit@plt+0xe0fe0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r7, r8, r0, lsr #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ecb20 <__cxa_atexit@plt+0xe12f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ ecb50 <__cxa_atexit@plt+0xe1328> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ecb2c <__cxa_atexit@plt+0xe1304> │ │ │ │ + ldr r7, [pc, #124] @ ecb54 <__cxa_atexit@plt+0xe132c> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ecb40 <__cxa_atexit@plt+0xe1318> │ │ │ │ + ldr r3, [pc, #100] @ ecb58 <__cxa_atexit@plt+0xe1330> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ecb10 <__cxa_atexit@plt+0xe12e8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov sl, r9 │ │ │ │ - b e80e4 <__cxa_atexit@plt+0xdc8bc> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #11] │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - ldr r8, [pc, #40] @ e8f20 <__cxa_atexit@plt+0xdd6f8> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ ecb60 <__cxa_atexit@plt+0xe1338> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ecb5c <__cxa_atexit@plt+0xe1334> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r6, r8, lsr r5 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffff7944 │ │ │ │ + sbcseq r6, r8, r8, ror r8 │ │ │ │ + sbcseq r7, r8, r0, lsl #3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ecbc8 <__cxa_atexit@plt+0xe13a0> │ │ │ │ + ldr r3, [pc, #84] @ ecbe0 <__cxa_atexit@plt+0xe13b8> │ │ │ │ + ldr r2, [pc, #84] @ ecbe4 <__cxa_atexit@plt+0xe13bc> │ │ │ │ + ldr r1, [pc, #84] @ ecbe8 <__cxa_atexit@plt+0xe13c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #28 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ecbec <__cxa_atexit@plt+0xe13c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + ldrdeq r9, [r6], #140 @ 0x8c @ │ │ │ │ + sbcseq r7, r8, ip, ror #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldrsheq r7, [r8], #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ecca4 <__cxa_atexit@plt+0xe147c> │ │ │ │ + ldr r1, [pc, #156] @ eccc4 <__cxa_atexit@plt+0xe149c> │ │ │ │ + ldr r7, [pc, #156] @ eccc8 <__cxa_atexit@plt+0xe14a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e8f18 <__cxa_atexit@plt+0xdd6f0> │ │ │ │ - b e8f50 <__cxa_atexit@plt+0xdd728> │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ecc54 <__cxa_atexit@plt+0xe142c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ecc60 <__cxa_atexit@plt+0xe1438> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov sl, r9 │ │ │ │ - b e80e4 <__cxa_atexit@plt+0xdc8bc> │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr lr, [r3, #-8] │ │ │ │ - ldr sl, [r0, #-12]! │ │ │ │ - ldr r9, [r1, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - beq e8f8c <__cxa_atexit@plt+0xdd764> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne e8fac <__cxa_atexit@plt+0xdd784> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc eccb0 <__cxa_atexit@plt+0xe1488> │ │ │ │ + ldr r3, [pc, #84] @ ecccc <__cxa_atexit@plt+0xe14a4> │ │ │ │ + ldr r1, [pc, #84] @ eccd0 <__cxa_atexit@plt+0xe14a8> │ │ │ │ + ldr r0, [pc, #84] @ eccd4 <__cxa_atexit@plt+0xe14ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r9, r6, r8, asr #7 │ │ │ │ + sbcseq r6, r8, r8, ror #25 │ │ │ │ + sbcseq r7, r8, r0, rrx │ │ │ │ + rsceq r9, r6, r4, lsr #15 │ │ │ │ + sbcseq r7, r8, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne eccf8 <__cxa_atexit@plt+0xe14d0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - str lr, [r5, #24]! │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b e89a4 <__cxa_atexit@plt+0xdd17c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #7] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - cmp r9, r2 │ │ │ │ - bls e9004 <__cxa_atexit@plt+0xdd7dc> │ │ │ │ - rsb r0, r9, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, ip, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne e904c <__cxa_atexit@plt+0xdd824> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - tst ip, r9 │ │ │ │ - beq e91a0 <__cxa_atexit@plt+0xdd978> │ │ │ │ - ldr r0, [pc, #800] @ e9314 <__cxa_atexit@plt+0xddaec> │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str fp, [r5, #-8]! │ │ │ │ - b e91b4 <__cxa_atexit@plt+0xdd98c> │ │ │ │ - cmp r2, r9 │ │ │ │ - bls e908c <__cxa_atexit@plt+0xdd864> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, ip │ │ │ │ - bne e90fc <__cxa_atexit@plt+0xdd8d4> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - tst r2, r8 │ │ │ │ - beq e9220 <__cxa_atexit@plt+0xdd9f8> │ │ │ │ - ldr r0, [pc, #724] @ e9308 <__cxa_atexit@plt+0xddae0> │ │ │ │ - ldr r1, [sp] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str fp, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - b e923c <__cxa_atexit@plt+0xdda14> │ │ │ │ - eor r3, ip, r8 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r0, r2, r3 │ │ │ │ - ands lr, r8, r2, lsr r3 │ │ │ │ - add r3, r6, #20 │ │ │ │ - beq e91c4 <__cxa_atexit@plt+0xdd99c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - bcs e9174 <__cxa_atexit@plt+0xdd94c> │ │ │ │ - ldr r0, [pc, #660] @ e931c <__cxa_atexit@plt+0xddaf4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b e92d8 <__cxa_atexit@plt+0xddab0> │ │ │ │ - cmp r8, ip │ │ │ │ - bne e913c <__cxa_atexit@plt+0xdd914> │ │ │ │ - ldr r3, [pc, #612] @ e9300 <__cxa_atexit@plt+0xddad8> │ │ │ │ - str fp, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9294 <__cxa_atexit@plt+0xdda6c> │ │ │ │ - ldr lr, [pc, #580] @ e9304 <__cxa_atexit@plt+0xddadc> │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r3, r5, #16 │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - stm r3, {r0, r1, r7} │ │ │ │ - ldr r0, [sp] │ │ │ │ + bcc ecd40 <__cxa_atexit@plt+0xe1518> │ │ │ │ + ldr lr, [pc, #64] @ ecd50 <__cxa_atexit@plt+0xe1528> │ │ │ │ + ldr r1, [pc, #64] @ ecd54 <__cxa_atexit@plt+0xe152c> │ │ │ │ + ldr r2, [pc, #64] @ ecd58 <__cxa_atexit@plt+0xe1530> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst sl, #3 │ │ │ │ - beq e9288 <__cxa_atexit@plt+0xdda60> │ │ │ │ - mov r7, sl │ │ │ │ - b e8e7c <__cxa_atexit@plt+0xdd654> │ │ │ │ - eor r2, ip, r8 │ │ │ │ - clz r2, r2 │ │ │ │ - mov lr, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r0, lr, r2 │ │ │ │ - ands lr, r8, lr, lsr r2 │ │ │ │ - beq e9250 <__cxa_atexit@plt+0xdda28> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str lr, [r5, #24] │ │ │ │ - cmp r2, r3 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - bcs e9174 <__cxa_atexit@plt+0xdd94c> │ │ │ │ - ldr r0, [pc, #472] @ e9310 <__cxa_atexit@plt+0xddae8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b e92d8 <__cxa_atexit@plt+0xddab0> │ │ │ │ - eor r2, ip, r8 │ │ │ │ - clz r2, r2 │ │ │ │ - eor r2, r2, #31 │ │ │ │ - mov lr, #1 │ │ │ │ - lsl r0, lr, r2 │ │ │ │ - ands lr, r8, lr, lsl r2 │ │ │ │ - beq e926c <__cxa_atexit@plt+0xdda44> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str lr, [r5, #24] │ │ │ │ - cmp r2, r3 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - bcc e92d0 <__cxa_atexit@plt+0xddaa8> │ │ │ │ - ldr lr, [pc, #380] @ e92f8 <__cxa_atexit@plt+0xddad0> │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r2, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r1, [r6, #12] │ │ │ │ - b e9208 <__cxa_atexit@plt+0xdd9e0> │ │ │ │ - ldr r3, [pc, #368] @ e9318 <__cxa_atexit@plt+0xddaf0> │ │ │ │ - str sl, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str fp, [r5, #-4]! │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, r2 │ │ │ │ - ldm sp, {sl, fp} │ │ │ │ - b e99c0 <__cxa_atexit@plt+0xde198> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - cmp lr, r3 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - bcc e92a8 <__cxa_atexit@plt+0xdda80> │ │ │ │ - ldr lr, [pc, #312] @ e9320 <__cxa_atexit@plt+0xddaf8> │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r2, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #228] @ e930c <__cxa_atexit@plt+0xddae4> │ │ │ │ - ldr r1, [sp] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str fp, [r5, #28] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - b eab58 <__cxa_atexit@plt+0xdf330> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - b e94e8 <__cxa_atexit@plt+0xddcc0> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - b e981c <__cxa_atexit@plt+0xddff4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #116] @ e9324 <__cxa_atexit@plt+0xddafc> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r6, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r0, [pc, #36] @ e92fc <__cxa_atexit@plt+0xddad4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r1] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sp, r6, r4, rrx │ │ │ │ - andeq r0, r0, ip, asr #12 │ │ │ │ - andeq r0, r0, r4, lsl #13 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - muleq r0, r0, r6 │ │ │ │ - andeq r0, r0, r0, asr #8 │ │ │ │ - @ instruction: 0x000004b8 │ │ │ │ - muleq r0, r4, r4 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - strdeq ip, [r6], #248 @ 0xf8 @ │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r6, r8, r0, asr ip │ │ │ │ + sbcseq r6, r8, r8, asr #31 │ │ │ │ + rsceq r9, r6, ip, lsl #14 │ │ │ │ + sbcseq r6, r8, r0, lsr #31 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e938c <__cxa_atexit@plt+0xddb64> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e93a4 <__cxa_atexit@plt+0xddb7c> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ece00 <__cxa_atexit@plt+0xe15d8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ece08 <__cxa_atexit@plt+0xe15e0> │ │ │ │ + ldr ip, [pc, #156] @ ece34 <__cxa_atexit@plt+0xe160c> │ │ │ │ + ldr lr, [pc, #156] @ ece38 <__cxa_atexit@plt+0xe1610> │ │ │ │ + ldr r0, [pc, #156] @ ece3c <__cxa_atexit@plt+0xe1614> │ │ │ │ + add ip, pc, ip │ │ │ │ sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e93a8 <__cxa_atexit@plt+0xddb80> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + str ip, [r3, #12]! │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r0, r3, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + bhi ece24 <__cxa_atexit@plt+0xe15fc> │ │ │ │ + ldr r3, [pc, #100] @ ece40 <__cxa_atexit@plt+0xe1618> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq ip, r6, ip, ror lr │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e940c <__cxa_atexit@plt+0xddbe4> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ e9424 <__cxa_atexit@plt+0xddbfc> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e9428 <__cxa_atexit@plt+0xddc00> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r7] │ │ │ │ + beq ecdf0 <__cxa_atexit@plt+0xe15c8> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b ece10 <__cxa_atexit@plt+0xe15e8> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ ece48 <__cxa_atexit@plt+0xe1620> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ ece44 <__cxa_atexit@plt+0xe161c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + ldrdeq r9, [r6], #96 @ 0x60 @ │ │ │ │ + @ instruction: 0xffff76d4 │ │ │ │ + smullseq r6, r8, r8, r5 │ │ │ │ + ldrsheq r6, [r8], #232 @ 0xe8 │ │ │ │ + sbcseq r6, r8, ip, lsr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eceb8 <__cxa_atexit@plt+0xe1690> │ │ │ │ + ldr r7, [pc, #104] @ ecedc <__cxa_atexit@plt+0xe16b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ececc <__cxa_atexit@plt+0xe16a4> │ │ │ │ + ldr r3, [pc, #84] @ ecee0 <__cxa_atexit@plt+0xe16b8> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq ip, [r6], #220 @ 0xdc @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r1, r0, r8, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e9478 <__cxa_atexit@plt+0xddc50> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #36] @ e9484 <__cxa_atexit@plt+0xddc5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r6, ip, lsl #27 │ │ │ │ - andeq r3, r0, r9, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e94d8 <__cxa_atexit@plt+0xddcb0> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #52] @ e94e4 <__cxa_atexit@plt+0xddcbc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r6, ip, lsr sp │ │ │ │ + str r3, [r7] │ │ │ │ + beq ecea8 <__cxa_atexit@plt+0xe1680> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ ecee8 <__cxa_atexit@plt+0xe16c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ecee4 <__cxa_atexit@plt+0xe16bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff75ac │ │ │ │ + sbcseq r6, r8, ip, ror #9 │ │ │ │ + sbcseq r6, r8, r8, asr lr │ │ │ │ + sbcseq r6, r8, r0, lsr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e9544 <__cxa_atexit@plt+0xddd1c> │ │ │ │ - ldr lr, [pc, #88] @ e9560 <__cxa_atexit@plt+0xddd38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - and r2, r2, r3 │ │ │ │ - str lr, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #24] @ e9564 <__cxa_atexit@plt+0xddd3c> │ │ │ │ - mov r3, #20 │ │ │ │ + bcc ecf54 <__cxa_atexit@plt+0xe172c> │ │ │ │ + ldr r3, [pc, #80] @ ecf6c <__cxa_atexit@plt+0xe1744> │ │ │ │ + ldr r2, [pc, #80] @ ecf70 <__cxa_atexit@plt+0xe1748> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ ecf74 <__cxa_atexit@plt+0xe174c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #26 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ecf78 <__cxa_atexit@plt+0xe1750> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffbe20 │ │ │ │ + @ instruction: 0xffffbd70 │ │ │ │ + rsceq r9, r6, r8, lsr r5 │ │ │ │ + sbcseq r6, r8, r0, lsr r9 │ │ │ │ + smullseq r6, r8, r0, sp │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ecfb4 <__cxa_atexit@plt+0xe178c> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b ecd6c <__cxa_atexit@plt+0xe1544> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r6, r8, r4, asr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ed048 <__cxa_atexit@plt+0xe1820> │ │ │ │ + ldr r5, [pc, #144] @ ed078 <__cxa_atexit@plt+0xe1850> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ed054 <__cxa_atexit@plt+0xe182c> │ │ │ │ + ldr r7, [pc, #120] @ ed07c <__cxa_atexit@plt+0xe1854> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq ip, r6, r4, ror #25 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e95cc <__cxa_atexit@plt+0xddda4> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e95e4 <__cxa_atexit@plt+0xdddbc> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e95e8 <__cxa_atexit@plt+0xdddc0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ed068 <__cxa_atexit@plt+0xe1840> │ │ │ │ + ldr r3, [pc, #100] @ ed080 <__cxa_atexit@plt+0xe1858> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq ip, r6, ip, lsr ip │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e964c <__cxa_atexit@plt+0xdde24> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ e9664 <__cxa_atexit@plt+0xdde3c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e9668 <__cxa_atexit@plt+0xdde40> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r7] │ │ │ │ + beq ed038 <__cxa_atexit@plt+0xe1810> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ ed088 <__cxa_atexit@plt+0xe1860> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ed084 <__cxa_atexit@plt+0xe185c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r6, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xffff741c │ │ │ │ + sbcseq r6, r8, r0, asr r3 │ │ │ │ + ldrheq r6, [r8], #204 @ 0xcc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ed0ec <__cxa_atexit@plt+0xe18c4> │ │ │ │ + ldr r3, [pc, #80] @ ed104 <__cxa_atexit@plt+0xe18dc> │ │ │ │ + ldr r2, [pc, #80] @ ed108 <__cxa_atexit@plt+0xe18e0> │ │ │ │ + ldr r1, [pc, #80] @ ed10c <__cxa_atexit@plt+0xe18e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq ip, [r6], #188 @ 0xbc │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e96b8 <__cxa_atexit@plt+0xdde90> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ e96c4 <__cxa_atexit@plt+0xdde9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #20 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ed110 <__cxa_atexit@plt+0xe18e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + strhteq r9, [r6], #52 @ 0x34 │ │ │ │ + sbcseq r6, r8, ip, lsr #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + sbcseq r6, r8, r4, asr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ed1c8 <__cxa_atexit@plt+0xe19a0> │ │ │ │ + ldr r1, [pc, #156] @ ed1e8 <__cxa_atexit@plt+0xe19c0> │ │ │ │ + ldr r7, [pc, #156] @ ed1ec <__cxa_atexit@plt+0xe19c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ed178 <__cxa_atexit@plt+0xe1950> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ed184 <__cxa_atexit@plt+0xe195c> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ed1d4 <__cxa_atexit@plt+0xe19ac> │ │ │ │ + ldr r3, [pc, #84] @ ed1f0 <__cxa_atexit@plt+0xe19c8> │ │ │ │ + ldr r1, [pc, #84] @ ed1f4 <__cxa_atexit@plt+0xe19cc> │ │ │ │ + ldr r0, [pc, #84] @ ed1f8 <__cxa_atexit@plt+0xe19d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r6, ip, asr #22 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r8, r6, r4, lsr #29 │ │ │ │ + sbcseq r6, r8, r4, asr #15 │ │ │ │ + sbcseq r6, r8, r8, lsr #23 │ │ │ │ + rsceq r9, r6, r0, lsl #5 │ │ │ │ + sbcseq r6, r8, r0, ror fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne ed21c <__cxa_atexit@plt+0xe19f4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ed264 <__cxa_atexit@plt+0xe1a3c> │ │ │ │ + ldr lr, [pc, #64] @ ed274 <__cxa_atexit@plt+0xe1a4c> │ │ │ │ + ldr r1, [pc, #64] @ ed278 <__cxa_atexit@plt+0xe1a50> │ │ │ │ + ldr r2, [pc, #64] @ ed27c <__cxa_atexit@plt+0xe1a54> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r6, r8, ip, lsr #14 │ │ │ │ + sbcseq r6, r8, r0, lsl fp │ │ │ │ + rsceq r9, r6, r8, ror #3 │ │ │ │ + sbcseq r6, r8, r8, ror #21 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e9718 <__cxa_atexit@plt+0xddef0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ e9724 <__cxa_atexit@plt+0xddefc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ed324 <__cxa_atexit@plt+0xe1afc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ed32c <__cxa_atexit@plt+0xe1b04> │ │ │ │ + ldr ip, [pc, #156] @ ed358 <__cxa_atexit@plt+0xe1b30> │ │ │ │ + ldr lr, [pc, #156] @ ed35c <__cxa_atexit@plt+0xe1b34> │ │ │ │ + ldr r0, [pc, #156] @ ed360 <__cxa_atexit@plt+0xe1b38> │ │ │ │ + add ip, pc, ip │ │ │ │ sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq ip, [r6], #172 @ 0xac @ │ │ │ │ - andeq r0, r0, r8, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #120] @ e97b4 <__cxa_atexit@plt+0xddf8c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - sub r2, r3, #48 @ 0x30 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e97a8 <__cxa_atexit@plt+0xddf80> │ │ │ │ - ldr lr, [pc, #80] @ e97b8 <__cxa_atexit@plt+0xddf90> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ add lr, pc, lr │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r3, r5, #16 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + str ip, [r3, #12]! │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r0, r3, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + bhi ed348 <__cxa_atexit@plt+0xe1b20> │ │ │ │ + ldr r3, [pc, #100] @ ed364 <__cxa_atexit@plt+0xe1b3c> │ │ │ │ tst r8, #3 │ │ │ │ - stm r3, {r0, r1, r7} │ │ │ │ - beq e979c <__cxa_atexit@plt+0xddf74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ed314 <__cxa_atexit@plt+0xe1aec> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b e8e7c <__cxa_atexit@plt+0xdd654> │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b ed334 <__cxa_atexit@plt+0xe1b0c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ ed36c <__cxa_atexit@plt+0xe1b44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ ed368 <__cxa_atexit@plt+0xe1b40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + rsceq r9, r6, ip, lsr #3 │ │ │ │ + @ instruction: 0xffff71b0 │ │ │ │ + sbcseq r6, r8, r4, ror r0 │ │ │ │ + sbcseq r6, r8, r0, asr #20 │ │ │ │ + sbcseq r6, r8, r8, ror #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ed3dc <__cxa_atexit@plt+0xe1bb4> │ │ │ │ + ldr r7, [pc, #104] @ ed400 <__cxa_atexit@plt+0xe1bd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ed3f0 <__cxa_atexit@plt+0xe1bc8> │ │ │ │ + ldr r3, [pc, #84] @ ed404 <__cxa_atexit@plt+0xe1bdc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ed3cc <__cxa_atexit@plt+0xe1ba4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ ed40c <__cxa_atexit@plt+0xe1be4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffff704 │ │ │ │ - andeq r0, r0, r7, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e980c <__cxa_atexit@plt+0xddfe4> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr lr, [pc, #52] @ e9818 <__cxa_atexit@plt+0xddff0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r7, [pc, #16] @ ed408 <__cxa_atexit@plt+0xe1be0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff7088 │ │ │ │ + sbcseq r5, r8, r8, asr #31 │ │ │ │ + sbcseq r6, r8, r0, lsr #19 │ │ │ │ + sbcseq r6, r8, ip, asr #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ed478 <__cxa_atexit@plt+0xe1c50> │ │ │ │ + ldr r3, [pc, #80] @ ed490 <__cxa_atexit@plt+0xe1c68> │ │ │ │ + ldr r2, [pc, #80] @ ed494 <__cxa_atexit@plt+0xe1c6c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ ed498 <__cxa_atexit@plt+0xe1c70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #26 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ed49c <__cxa_atexit@plt+0xe1c74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r6, r8, lsl #20 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffc05c │ │ │ │ + @ instruction: 0xffffbfac │ │ │ │ + rsceq r9, r6, r4, lsl r0 │ │ │ │ + sbcseq r6, r8, ip, asr r4 │ │ │ │ + ldrsbeq r6, [r8], #136 @ 0x88 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ed4d8 <__cxa_atexit@plt+0xe1cb0> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b ed290 <__cxa_atexit@plt+0xe1a68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + smullseq r6, r8, ip, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ed56c <__cxa_atexit@plt+0xe1d44> │ │ │ │ + ldr r5, [pc, #144] @ ed59c <__cxa_atexit@plt+0xe1d74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ed578 <__cxa_atexit@plt+0xe1d50> │ │ │ │ + ldr r7, [pc, #120] @ ed5a0 <__cxa_atexit@plt+0xe1d78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ed58c <__cxa_atexit@plt+0xe1d64> │ │ │ │ + ldr r3, [pc, #100] @ ed5a4 <__cxa_atexit@plt+0xe1d7c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ed55c <__cxa_atexit@plt+0xe1d34> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ ed5ac <__cxa_atexit@plt+0xe1d84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ed5a8 <__cxa_atexit@plt+0xe1d80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r8, r6, ip, ror #21 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xffff6ef8 │ │ │ │ + sbcseq r5, r8, ip, lsr #28 │ │ │ │ + sbcseq r6, r8, r4, lsl #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e9878 <__cxa_atexit@plt+0xde050> │ │ │ │ - ldr lr, [pc, #88] @ e9894 <__cxa_atexit@plt+0xde06c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - and r2, r2, r3 │ │ │ │ - str lr, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #24] @ e9898 <__cxa_atexit@plt+0xde070> │ │ │ │ - mov r3, #20 │ │ │ │ + bcc ed610 <__cxa_atexit@plt+0xe1de8> │ │ │ │ + ldr r3, [pc, #80] @ ed628 <__cxa_atexit@plt+0xe1e00> │ │ │ │ + ldr r2, [pc, #80] @ ed62c <__cxa_atexit@plt+0xe1e04> │ │ │ │ + ldr r1, [pc, #80] @ ed630 <__cxa_atexit@plt+0xe1e08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #20 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ed634 <__cxa_atexit@plt+0xe1e0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + smlaleq r8, r6, r0, lr │ │ │ │ + sbcseq r6, r8, r4, ror r7 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ed664 <__cxa_atexit@plt+0xe1e3c> │ │ │ │ + ldr r2, [pc, #28] @ ed674 <__cxa_atexit@plt+0xe1e4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b ce7d24 <__cxa_atexit@plt+0xcdc4fc> │ │ │ │ + ldr r7, [pc, #12] @ ed678 <__cxa_atexit@plt+0xe1e50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq ip, [r6], #144 @ 0x90 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r6, r8, r4, lsr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e9900 <__cxa_atexit@plt+0xde0d8> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ e9918 <__cxa_atexit@plt+0xde0f0> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e991c <__cxa_atexit@plt+0xde0f4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + cmp r2, #0 │ │ │ │ + beq ed6b4 <__cxa_atexit@plt+0xe1e8c> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne ed6d0 <__cxa_atexit@plt+0xe1ea8> │ │ │ │ + ldr r5, [pc, #84] @ ed6fc <__cxa_atexit@plt+0xe1ed4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + add r5, r3, #8 │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ + ldr r3, [pc, #56] @ ed6f4 <__cxa_atexit@plt+0xe1ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq ip, r6, r8, lsl #18 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e9980 <__cxa_atexit@plt+0xde158> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ e9998 <__cxa_atexit@plt+0xde170> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ e999c <__cxa_atexit@plt+0xde174> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #48] @ ed6f8 <__cxa_atexit@plt+0xe1ed0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r3, [pc, #20] @ ed6ec <__cxa_atexit@plt+0xe1ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq ip, r6, r8, lsl #17 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b e99c0 <__cxa_atexit@plt+0xde198> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + ldr r3, [pc, #12] @ ed6f0 <__cxa_atexit@plt+0xe1ec8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r8, r6, r4, lsr #27 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r8, r6, r4, asr #27 │ │ │ │ + rsceq r8, r6, r8, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r0, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ - cmp fp, r5 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bhi e9ab4 <__cxa_atexit@plt+0xde28c> │ │ │ │ - mov ip, r0 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [ip], #-28 @ 0xffffffe4 │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r4, [pc, #2048] @ ea1f8 <__cxa_atexit@plt+0xde9d0> │ │ │ │ - mov fp, r8 │ │ │ │ - mov sl, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r5, r0, sl │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq e9b34 <__cxa_atexit@plt+0xde30c> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq e9acc <__cxa_atexit@plt+0xde2a4> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r1, r9 │ │ │ │ - bls e9b90 <__cxa_atexit@plt+0xde368> │ │ │ │ - rsb r6, r1, #0 │ │ │ │ - eor r6, r1, r6 │ │ │ │ - mov r8, fp │ │ │ │ - and r6, r6, fp │ │ │ │ - cmp r6, r3 │ │ │ │ - bne e9be8 <__cxa_atexit@plt+0xde3c0> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r0 │ │ │ │ - tst r1, r8 │ │ │ │ - str r1, [r3, sl]! │ │ │ │ - ldr r5, [pc, #1992] @ ea22c <__cxa_atexit@plt+0xdea04> │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r1, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b ce7af4 <__cxa_atexit@plt+0xcdc2cc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b ce7af4 <__cxa_atexit@plt+0xcdc2cc> │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ed74c <__cxa_atexit@plt+0xe1f24> │ │ │ │ + ldr r2, [pc, #28] @ ed75c <__cxa_atexit@plt+0xe1f34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b ce7d24 <__cxa_atexit@plt+0xcdc4fc> │ │ │ │ + ldr r7, [pc, #12] @ ed760 <__cxa_atexit@plt+0xe1f38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r6, r8, r0, asr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + cmp r2, #0 │ │ │ │ + beq ed794 <__cxa_atexit@plt+0xe1f6c> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne ed7b4 <__cxa_atexit@plt+0xe1f8c> │ │ │ │ + ldr r3, [pc, #68] @ ed7d4 <__cxa_atexit@plt+0xe1fac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + b ed7bc <__cxa_atexit@plt+0xe1f94> │ │ │ │ + ldr r5, [pc, #48] @ ed7cc <__cxa_atexit@plt+0xe1fa4> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - moveq r1, r5 │ │ │ │ - mov r5, lr │ │ │ │ - sub sl, sl, #16 │ │ │ │ - moveq r5, r2 │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - add r7, ip, sl │ │ │ │ - moveq r2, lr │ │ │ │ - cmp r6, r7 │ │ │ │ - str r5, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r2} │ │ │ │ - bls e9a00 <__cxa_atexit@plt+0xde1d8> │ │ │ │ - add r0, r0, sl │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r8, [r0, #-12]! │ │ │ │ - mov r5, r0 │ │ │ │ - stmib r0, {r9, sl} │ │ │ │ - bx r1 │ │ │ │ - str r9, [r0, sl]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - mov r6, fp │ │ │ │ - str fp, [r0, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r2, #20 │ │ │ │ - str r1, [r0, #-12] │ │ │ │ - cmp lr, r3 │ │ │ │ - str fp, [r0, #-8] │ │ │ │ - str r7, [r0, #-4] │ │ │ │ - bcc ea0c4 <__cxa_atexit@plt+0xde89c> │ │ │ │ - ldr r7, [pc, #1872] @ ea25c <__cxa_atexit@plt+0xdea34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r6, [r2, #16] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r9, [r2, #20] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #40] @ ed7d0 <__cxa_atexit@plt+0xe1fa8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r3, [pc, #12] @ ed7c8 <__cxa_atexit@plt+0xe1fa0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b cf6918 <__cxa_atexit@plt+0xceb0f0> │ │ │ │ + rsceq r8, r6, ip, asr #25 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r8, r6, r4, ror #25 │ │ │ │ + rsceq r8, r6, r0, lsl #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b ce7a58 <__cxa_atexit@plt+0xcdc230> │ │ │ │ + sbcseq r6, r8, r8, ror #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ed87c <__cxa_atexit@plt+0xe2054> │ │ │ │ + ldr r2, [pc, #144] @ ed898 <__cxa_atexit@plt+0xe2070> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ed828 <__cxa_atexit@plt+0xe2000> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ed834 <__cxa_atexit@plt+0xe200c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - rsb r6, r9, #0 │ │ │ │ - eor r6, r9, r6 │ │ │ │ - and r6, r3, r6 │ │ │ │ - cmp r6, fp │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - mov r8, fp │ │ │ │ - bne e9c70 <__cxa_atexit@plt+0xde448> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - tst r3, r9 │ │ │ │ - beq e9f0c <__cxa_atexit@plt+0xde6e4> │ │ │ │ - ldr lr, [pc, #1728] @ ea240 <__cxa_atexit@plt+0xdea18> │ │ │ │ - sub sl, r5, #16 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - stm sl, {r2, fp, lr} │ │ │ │ - b e9f24 <__cxa_atexit@plt+0xde6fc> │ │ │ │ - cmp r9, r1 │ │ │ │ - bls e9cf4 <__cxa_atexit@plt+0xde4cc> │ │ │ │ - rsb r0, r9, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r3, r0 │ │ │ │ - mov r8, fp │ │ │ │ - cmp r0, fp │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bne e9df4 <__cxa_atexit@plt+0xde5cc> │ │ │ │ - ldr r0, [sp] │ │ │ │ - tst r3, r9 │ │ │ │ - ldr r7, [r0, #4] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - beq e9fac <__cxa_atexit@plt+0xde784> │ │ │ │ - ldr r6, [pc, #1596] @ ea214 <__cxa_atexit@plt+0xde9ec> │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str fp, [r5, #-12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r6, sl} │ │ │ │ - b e9fc0 <__cxa_atexit@plt+0xde798> │ │ │ │ - eor r6, r3, r8 │ │ │ │ - clz r6, r6 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - mov r4, #-2147483648 @ 0x80000000 │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - lsr sl, r4, r6 │ │ │ │ - ands lr, r3, r4, lsr r6 │ │ │ │ - add r6, r0, #40 @ 0x28 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str fp, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - beq e9d88 <__cxa_atexit@plt+0xde560> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ea0e4 <__cxa_atexit@plt+0xde8bc> │ │ │ │ - str sl, [r0, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #1508] @ ea230 <__cxa_atexit@plt+0xdea08> │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - add r2, r0, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - stm r2, {r8, r9, lr} │ │ │ │ - str r1, [r0, #28] │ │ │ │ - str r7, [r0, #32] │ │ │ │ - b e9dd4 <__cxa_atexit@plt+0xde5ac> │ │ │ │ - eor r4, r3, r8 │ │ │ │ - clz r2, r4 │ │ │ │ - mov r4, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r0, r4, r2 │ │ │ │ - ands lr, r3, r4, lsr r2 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - add sl, r6, #40 @ 0x28 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str fp, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - beq e9f44 <__cxa_atexit@plt+0xde71c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - cmp r1, sl │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc ea114 <__cxa_atexit@plt+0xde8ec> │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #1400] @ ea248 <__cxa_atexit@plt+0xdea20> │ │ │ │ - sub r1, sl, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ add r2, r6, #16 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str fp, [r6, #12] │ │ │ │ - stm r2, {r8, r9, lr} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - b e9f88 <__cxa_atexit@plt+0xde760> │ │ │ │ - mov r8, fp │ │ │ │ - cmp r3, fp │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bne e9e80 <__cxa_atexit@plt+0xde658> │ │ │ │ - ldr r0, [sp] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - ldr r0, [pc, #1260] @ ea20c <__cxa_atexit@plt+0xde9e4> │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-16]! │ │ │ │ - sub r6, r3, #48 @ 0x30 │ │ │ │ - cmp r4, r6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - bhi ea130 <__cxa_atexit@plt+0xde908> │ │ │ │ - ldr r6, [pc, #1220] @ ea210 <__cxa_atexit@plt+0xde9e8> │ │ │ │ - ldr r0, [r7, #14] │ │ │ │ - ldr r4, [r7, #2] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - stmib r5, {r0, r1, r3, r7} │ │ │ │ - str r4, [r5, #20] │ │ │ │ - str ip, [r5, #24] │ │ │ │ - beq ea0b0 <__cxa_atexit@plt+0xde888> │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, sl │ │ │ │ - mov r7, r2 │ │ │ │ - b e8e7c <__cxa_atexit@plt+0xdd654> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r1, #0 │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc ea0fc <__cxa_atexit@plt+0xde8d4> │ │ │ │ - str sl, [r0, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #1156] @ ea238 <__cxa_atexit@plt+0xdea10> │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - add r2, r0, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - stm r2, {r8, r9, lr} │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - rsb r7, sl, #0 │ │ │ │ - eor r7, sl, r7 │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - and r7, r7, r3 │ │ │ │ - str r7, [r0, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx r1 │ │ │ │ - eor r6, r3, r8 │ │ │ │ - clz r6, r6 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r0, r2, r6 │ │ │ │ - ands lr, r3, r2, lsr r6 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str fp, [r5, #-20] @ 0xffffffec │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - beq e9fe4 <__cxa_atexit@plt+0xde7bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ cmp r1, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc ea16c <__cxa_atexit@plt+0xde944> │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #976] @ ea21c <__cxa_atexit@plt+0xde9f4> │ │ │ │ - sub r1, r2, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r7, r0, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - and r7, r7, r3 │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add sl, r6, #16 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str fp, [r6, #12] │ │ │ │ - stm sl, {r8, r9, lr} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - b ea038 <__cxa_atexit@plt+0xde810> │ │ │ │ - eor r4, r3, r8 │ │ │ │ - clz r4, r4 │ │ │ │ - eor r4, r4, #31 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r0, r2, r4 │ │ │ │ - ands r1, r3, r2, lsl r4 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str fp, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - beq ea044 <__cxa_atexit@plt+0xde81c> │ │ │ │ - ldr r4, [sl, #804] @ 0x324 │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - cmp r4, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc ea190 <__cxa_atexit@plt+0xde968> │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #804] @ ea1fc <__cxa_atexit@plt+0xde9d4> │ │ │ │ - sub r1, r2, #35 @ 0x23 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r7, r0, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - and r7, r7, r3 │ │ │ │ - stmib r6, {r4, ip} │ │ │ │ - str fp, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r4, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - b ea098 <__cxa_atexit@plt+0xde870> │ │ │ │ - ldr lr, [pc, #816] @ ea244 <__cxa_atexit@plt+0xdea1c> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ + bcc ed884 <__cxa_atexit@plt+0xe205c> │ │ │ │ + ldr lr, [pc, #80] @ ed89c <__cxa_atexit@plt+0xe2074> │ │ │ │ + ldr r1, [pc, #80] @ ed8a0 <__cxa_atexit@plt+0xe2078> │ │ │ │ + ldr r3, [pc, #80] @ ed8a4 <__cxa_atexit@plt+0xe207c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r3 │ │ │ │ - b e80e4 <__cxa_atexit@plt+0xdc8bc> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - cmp lr, sl │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc ea150 <__cxa_atexit@plt+0xde928> │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #744] @ ea250 <__cxa_atexit@plt+0xdea28> │ │ │ │ - sub r1, sl, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #16 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str fp, [r6, #12] │ │ │ │ - stm r2, {r8, r9, lr} │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r7, r0, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - and r7, r7, r3 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, sl, #15 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #612] @ ea218 <__cxa_atexit@plt+0xde9f0> │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r6, fp} │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - b eab58 <__cxa_atexit@plt+0xdf330> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - cmp lr, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc ea1b8 <__cxa_atexit@plt+0xde990> │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #540] @ ea224 <__cxa_atexit@plt+0xde9fc> │ │ │ │ - sub r1, r2, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r7, r0, r7 │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add sl, r6, #16 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str fp, [r6, #12] │ │ │ │ - stm sl, {r8, r9, lr} │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - and r7, r3, r7 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - b ea0a4 <__cxa_atexit@plt+0xde87c> │ │ │ │ - ldr r4, [sl, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - cmp r4, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc ea1d0 <__cxa_atexit@plt+0xde9a8> │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #412] @ ea204 <__cxa_atexit@plt+0xde9dc> │ │ │ │ - sub r1, r2, #35 @ 0x23 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r7, r0, r7 │ │ │ │ - stmib r6, {r4, ip} │ │ │ │ - str fp, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r4, [r6, #24] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - and r7, r3, r7 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r4, sl │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + sub r7, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, sl │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #396] @ ea258 <__cxa_atexit@plt+0xdea30> │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r2, #20 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #328] @ ea234 <__cxa_atexit@plt+0xdea0c> │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b ea184 <__cxa_atexit@plt+0xde95c> │ │ │ │ - ldr r7, [pc, #312] @ ea23c <__cxa_atexit@plt+0xdea14> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b ea1ec <__cxa_atexit@plt+0xde9c4> │ │ │ │ - ldr r7, [pc, #304] @ ea24c <__cxa_atexit@plt+0xdea24> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, sl │ │ │ │ - b ea184 <__cxa_atexit@plt+0xde95c> │ │ │ │ - ldr r0, [sl, #-8] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, sl │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, ip │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + sbcseq r5, r8, ip, asr #26 │ │ │ │ + sbcseq r6, r8, ip, asr r5 │ │ │ │ + ldrdeq r8, [r6], #176 @ 0xb0 @ │ │ │ │ + sbcseq r6, r8, r8, lsr #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne ed8c8 <__cxa_atexit@plt+0xe20a0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #252] @ ea254 <__cxa_atexit@plt+0xdea2c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, sl │ │ │ │ - b ea1ec <__cxa_atexit@plt+0xde9c4> │ │ │ │ - ldr r7, [pc, #172] @ ea220 <__cxa_atexit@plt+0xde9f8> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ed910 <__cxa_atexit@plt+0xe20e8> │ │ │ │ + ldr lr, [pc, #64] @ ed920 <__cxa_atexit@plt+0xe20f8> │ │ │ │ + ldr r1, [pc, #64] @ ed924 <__cxa_atexit@plt+0xe20fc> │ │ │ │ + ldr r2, [pc, #64] @ ed928 <__cxa_atexit@plt+0xe2100> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrheq r5, [r8], #200 @ 0xc8 │ │ │ │ + sbcseq r6, r8, r8, asr #9 │ │ │ │ + rsceq r8, r6, ip, lsr fp │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ed994 <__cxa_atexit@plt+0xe216c> │ │ │ │ + ldr r6, [pc, #108] @ ed9c4 <__cxa_atexit@plt+0xe219c> │ │ │ │ + mov r8, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8, #4]! │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r9, [r8, #8] │ │ │ │ + bcc ed9a8 <__cxa_atexit@plt+0xe2180> │ │ │ │ + ldr r2, [pc, #88] @ ed9d0 <__cxa_atexit@plt+0xe21a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r2, [pc, #76] @ ed9d4 <__cxa_atexit@plt+0xe21ac> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #48] @ ed9cc <__cxa_atexit@plt+0xe21a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r7, lr │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #104] @ ea200 <__cxa_atexit@plt+0xde9d8> │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + b ed9b8 <__cxa_atexit@plt+0xe2190> │ │ │ │ + ldr r7, [pc, #24] @ ed9c8 <__cxa_atexit@plt+0xe21a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - str r6, [sl, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r4, sl │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + ldrsheq r5, [r8], #172 @ 0xac │ │ │ │ + sbcseq r6, r8, r4, asr #8 │ │ │ │ + @ instruction: 0xffff72ac │ │ │ │ + rsceq r8, r6, r4, ror #20 │ │ │ │ + sbcseq r6, r8, r4, lsl #8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eda44 <__cxa_atexit@plt+0xe221c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eda50 <__cxa_atexit@plt+0xe2228> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr lr, [pc, #68] @ eda60 <__cxa_atexit@plt+0xe2238> │ │ │ │ + ldr r1, [pc, #68] @ eda64 <__cxa_atexit@plt+0xe223c> │ │ │ │ + sub r9, r6, #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, sl │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #104] @ ea228 <__cxa_atexit@plt+0xdea00> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r8, r6, ip, ror #20 │ │ │ │ + sbcseq r6, r8, r8, ror r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldmib r6, {r9, sl} │ │ │ │ + add r6, r3, #12 │ │ │ │ + add r5, r5, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc edad8 <__cxa_atexit@plt+0xe22b0> │ │ │ │ + ldr r6, [pc, #108] @ edb08 <__cxa_atexit@plt+0xe22e0> │ │ │ │ + mov r8, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8, #4]! │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r9, [r8, #8] │ │ │ │ + bcc edaec <__cxa_atexit@plt+0xe22c4> │ │ │ │ + ldr r2, [pc, #88] @ edb14 <__cxa_atexit@plt+0xe22ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r2, [pc, #76] @ edb18 <__cxa_atexit@plt+0xe22f0> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #48] @ edb10 <__cxa_atexit@plt+0xe22e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b ea1e8 <__cxa_atexit@plt+0xde9c0> │ │ │ │ - ldr r7, [pc, #48] @ ea208 <__cxa_atexit@plt+0xde9e0> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [sl, #828] @ 0x33c │ │ │ │ + b edafc <__cxa_atexit@plt+0xe22d4> │ │ │ │ + ldr r7, [pc, #24] @ edb0c <__cxa_atexit@plt+0xe22e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r4, sl │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + ldrheq r5, [r8], #152 @ 0x98 │ │ │ │ + sbcseq r6, r8, r0, lsl #6 │ │ │ │ + @ instruction: 0xffff7168 │ │ │ │ + rsceq r8, r6, r0, lsr #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi edb50 <__cxa_atexit@plt+0xe2328> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ edb58 <__cxa_atexit@plt+0xe2330> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strhteq r8, [r6], #72 @ 0x48 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce7a58 <__cxa_atexit@plt+0xcdc230> │ │ │ │ + sbcseq r6, r8, ip, ror #4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi edbdc <__cxa_atexit@plt+0xe23b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc edbe8 <__cxa_atexit@plt+0xe23c0> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr lr, [pc, #68] @ edbf8 <__cxa_atexit@plt+0xe23d0> │ │ │ │ + ldr r1, [pc, #68] @ edbfc <__cxa_atexit@plt+0xe23d4> │ │ │ │ + sub r9, r6, #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, sl │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - muleq r0, r0, ip │ │ │ │ - rsceq ip, r6, r0, lsl r3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - rsceq ip, r6, r0, lsl #3 │ │ │ │ - andeq r0, r0, ip, lsl #16 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff124 │ │ │ │ - @ instruction: 0x00000cbc │ │ │ │ - andeq r0, r0, r4, lsl #17 │ │ │ │ - smlaleq ip, r6, ip, r3 │ │ │ │ - andeq r0, r0, ip, lsl r6 │ │ │ │ - rsceq ip, r6, r0, ror #3 │ │ │ │ - andeq r0, r0, r8, lsr #10 │ │ │ │ - andeq r0, r0, r8, asr #23 │ │ │ │ - smlaleq ip, r6, r8, r5 │ │ │ │ - muleq r0, r8, r4 │ │ │ │ - rsceq ip, r6, r0, lsr r4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsl #10 │ │ │ │ - rsceq ip, r6, r8, lsl r5 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - rsceq ip, r6, r0, lsl #5 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - rsceq ip, r6, r0, ror #13 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrdeq r8, [r6], #132 @ 0x84 @ │ │ │ │ + sbcseq r6, r8, r0, ror #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc ea2b4 <__cxa_atexit@plt+0xdea8c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ ea2cc <__cxa_atexit@plt+0xdeaa4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ea2d0 <__cxa_atexit@plt+0xdeaa8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r6, r0, asr pc │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + ldmib r6, {r9, sl} │ │ │ │ + add r6, r3, #12 │ │ │ │ + add r5, r5, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc ea35c <__cxa_atexit@plt+0xdeb34> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ ea374 <__cxa_atexit@plt+0xdeb4c> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r9, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ea378 <__cxa_atexit@plt+0xdeb50> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r6, r8, ror #29 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bcc edc70 <__cxa_atexit@plt+0xe2448> │ │ │ │ + ldr r6, [pc, #108] @ edca0 <__cxa_atexit@plt+0xe2478> │ │ │ │ + mov r8, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8, #4]! │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r9, [r8, #8] │ │ │ │ + bcc edc84 <__cxa_atexit@plt+0xe245c> │ │ │ │ + ldr r2, [pc, #88] @ edcac <__cxa_atexit@plt+0xe2484> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r2, [pc, #76] @ edcb0 <__cxa_atexit@plt+0xe2488> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #48] @ edca8 <__cxa_atexit@plt+0xe2480> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + b edc94 <__cxa_atexit@plt+0xe246c> │ │ │ │ + ldr r7, [pc, #24] @ edca4 <__cxa_atexit@plt+0xe247c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + sbcseq r5, r8, r0, lsr #16 │ │ │ │ + sbcseq r6, r8, r8, ror #2 │ │ │ │ + @ instruction: 0xffff6fd0 │ │ │ │ + rsceq r8, r6, r8, lsl #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi edce8 <__cxa_atexit@plt+0xe24c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ edcf0 <__cxa_atexit@plt+0xe24c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r8, r6, r0, lsr #6 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce7b94 <__cxa_atexit@plt+0xcdc36c> │ │ │ │ + ldrsbeq r6, [r8], #4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi edd50 <__cxa_atexit@plt+0xe2528> │ │ │ │ + ldr lr, [pc, #44] @ edd58 <__cxa_atexit@plt+0xe2530> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq r6, r8, r4, lsl #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc ea404 <__cxa_atexit@plt+0xdebdc> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ ea41c <__cxa_atexit@plt+0xdebf4> │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r8, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ea420 <__cxa_atexit@plt+0xdebf8> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r6, r0, asr #28 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + bcc edddc <__cxa_atexit@plt+0xe25b4> │ │ │ │ + ldr sl, [pc, #100] @ edde8 <__cxa_atexit@plt+0xe25c0> │ │ │ │ + ldr r9, [pc, #100] @ eddec <__cxa_atexit@plt+0xe25c4> │ │ │ │ + ldr lr, [pc, #100] @ eddf0 <__cxa_atexit@plt+0xe25c8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r8, [pc, #96] @ eddf4 <__cxa_atexit@plt+0xe25cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r5] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ea470 <__cxa_atexit@plt+0xdec48> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ ea47c <__cxa_atexit@plt+0xdec54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc ede44 <__cxa_atexit@plt+0xe261c> │ │ │ │ + ldr r1, [pc, #52] @ ede50 <__cxa_atexit@plt+0xe2628> │ │ │ │ + ldr r0, [pc, #52] @ ede54 <__cxa_atexit@plt+0xe262c> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq fp, r6, r4, sp │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r8, r6, r0, ror r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ea4d0 <__cxa_atexit@plt+0xdeca8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ ea4dc <__cxa_atexit@plt+0xdecb4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + bcc ede98 <__cxa_atexit@plt+0xe2670> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ edea4 <__cxa_atexit@plt+0xe267c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r6, r4, asr #26 │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + rsceq r8, r6, r4, lsr #3 │ │ │ │ + sbcseq r5, r8, r4, lsr pc │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi edf14 <__cxa_atexit@plt+0xe26ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc edf20 <__cxa_atexit@plt+0xe26f8> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr lr, [pc, #68] @ edf30 <__cxa_atexit@plt+0xe2708> │ │ │ │ + ldr r1, [pc, #68] @ edf34 <__cxa_atexit@plt+0xe270c> │ │ │ │ + sub r9, r6, #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, sl │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlaleq r8, r6, ip, r5 │ │ │ │ + sbcseq r5, r8, r8, lsr #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldmib r6, {r9, sl} │ │ │ │ + add r6, r3, #12 │ │ │ │ + add r5, r5, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc ea568 <__cxa_atexit@plt+0xded40> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ ea580 <__cxa_atexit@plt+0xded58> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r9, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ea584 <__cxa_atexit@plt+0xded5c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc edfa8 <__cxa_atexit@plt+0xe2780> │ │ │ │ + ldr r6, [pc, #108] @ edfd8 <__cxa_atexit@plt+0xe27b0> │ │ │ │ + mov r8, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8, #4]! │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r9, [r8, #8] │ │ │ │ + bcc edfbc <__cxa_atexit@plt+0xe2794> │ │ │ │ + ldr r2, [pc, #88] @ edfe4 <__cxa_atexit@plt+0xe27bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r2, [pc, #76] @ edfe8 <__cxa_atexit@plt+0xe27c0> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 938940 <__cxa_atexit@plt+0x92d118> │ │ │ │ + ldr r7, [pc, #48] @ edfe0 <__cxa_atexit@plt+0xe27b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + b edfcc <__cxa_atexit@plt+0xe27a4> │ │ │ │ + ldr r7, [pc, #24] @ edfdc <__cxa_atexit@plt+0xe27b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + sbcseq r5, r8, r8, ror #9 │ │ │ │ + sbcseq r5, r8, r0, lsr lr │ │ │ │ + @ instruction: 0xffff6c98 │ │ │ │ + rsceq r8, r6, r0, asr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ee020 <__cxa_atexit@plt+0xe27f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ ee028 <__cxa_atexit@plt+0xe2800> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r6, r8, ror #31 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce7af4 <__cxa_atexit@plt+0xcdc2cc> │ │ │ │ + smullseq r5, r8, ip, sp │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ee070 <__cxa_atexit@plt+0xe2848> │ │ │ │ + ldr r2, [pc, #28] @ ee080 <__cxa_atexit@plt+0xe2858> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b ce7d24 <__cxa_atexit@plt+0xcdc4fc> │ │ │ │ + ldr r7, [pc, #12] @ ee084 <__cxa_atexit@plt+0xe285c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r5, r8, ip, ror sp │ │ │ │ + sbcseq r5, r8, r8, asr sp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc ee114 <__cxa_atexit@plt+0xe28ec> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq ee0cc <__cxa_atexit@plt+0xe28a4> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne ee104 <__cxa_atexit@plt+0xe28dc> │ │ │ │ + ldr r3, [pc, #108] @ ee130 <__cxa_atexit@plt+0xe2908> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq fp, [r6], #204 @ 0xcc @ │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc ea610 <__cxa_atexit@plt+0xdede8> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ ea628 <__cxa_atexit@plt+0xdee00> │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r8, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ea62c <__cxa_atexit@plt+0xdee04> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + ldr lr, [pc, #88] @ ee12c <__cxa_atexit@plt+0xe2904> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + b ce7a58 <__cxa_atexit@plt+0xcdc230> │ │ │ │ + ldr r3, [pc, #28] @ ee128 <__cxa_atexit@plt+0xe2900> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + b cf5f7c <__cxa_atexit@plt+0xcea754> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r6, r4, lsr ip │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + sbcseq r5, r8, ip, lsr #25 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ea67c <__cxa_atexit@plt+0xdee54> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ ea688 <__cxa_atexit@plt+0xdee60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc ee1b8 <__cxa_atexit@plt+0xe2990> │ │ │ │ + ldr r2, [pc, #104] @ ee1c4 <__cxa_atexit@plt+0xe299c> │ │ │ │ + ldr r1, [pc, #104] @ ee1c8 <__cxa_atexit@plt+0xe29a0> │ │ │ │ + ldr r8, [pc, #104] @ ee1cc <__cxa_atexit@plt+0xe29a4> │ │ │ │ + ldr lr, [pc, #104] @ ee1d0 <__cxa_atexit@plt+0xe29a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r6, r8, lsl #23 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ea6dc <__cxa_atexit@plt+0xdeeb4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ ea6e8 <__cxa_atexit@plt+0xdeec0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc ee220 <__cxa_atexit@plt+0xe29f8> │ │ │ │ + ldr r1, [pc, #52] @ ee22c <__cxa_atexit@plt+0xe2a04> │ │ │ │ + ldr r0, [pc, #52] @ ee230 <__cxa_atexit@plt+0xe2a08> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r6, r8, lsr fp │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + smlaleq r8, r6, r4, r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc ea774 <__cxa_atexit@plt+0xdef4c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ ea78c <__cxa_atexit@plt+0xdef64> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ + bcc ee274 <__cxa_atexit@plt+0xe2a4c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ ee280 <__cxa_atexit@plt+0xe2a58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r9, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ea790 <__cxa_atexit@plt+0xdef68> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq fp, [r6], #160 @ 0xa0 @ │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r7, r6, r8, asr #27 │ │ │ │ + sbcseq r5, r8, ip, asr fp │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc ea81c <__cxa_atexit@plt+0xdeff4> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ ea834 <__cxa_atexit@plt+0xdf00c> │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r8, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ + bcc ee308 <__cxa_atexit@plt+0xe2ae0> │ │ │ │ + ldr r2, [pc, #104] @ ee314 <__cxa_atexit@plt+0xe2aec> │ │ │ │ + ldr r1, [pc, #104] @ ee318 <__cxa_atexit@plt+0xe2af0> │ │ │ │ + ldr r8, [pc, #104] @ ee31c <__cxa_atexit@plt+0xe2af4> │ │ │ │ + ldr lr, [pc, #104] @ ee320 <__cxa_atexit@plt+0xe2af8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ea838 <__cxa_atexit@plt+0xdf010> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r6, r8, lsr #20 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b ce7ec0 <__cxa_atexit@plt+0xcdc698> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ea888 <__cxa_atexit@plt+0xdf060> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ ea894 <__cxa_atexit@plt+0xdf06c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc ee370 <__cxa_atexit@plt+0xe2b48> │ │ │ │ + ldr r1, [pc, #52] @ ee37c <__cxa_atexit@plt+0xe2b54> │ │ │ │ + ldr r0, [pc, #52] @ ee380 <__cxa_atexit@plt+0xe2b58> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + b cf6b74 <__cxa_atexit@plt+0xceb34c> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r6, ip, ror r9 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r8, r6, r4, asr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ea8e8 <__cxa_atexit@plt+0xdf0c0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ ea8f4 <__cxa_atexit@plt+0xdf0cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + bcc ee3c4 <__cxa_atexit@plt+0xe2b9c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ ee3d0 <__cxa_atexit@plt+0xe2ba8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r6, ip, lsr #18 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #116] @ ea980 <__cxa_atexit@plt+0xdf158> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ea978 <__cxa_atexit@plt+0xdf150> │ │ │ │ - ldr lr, [pc, #80] @ ea984 <__cxa_atexit@plt+0xdf15c> │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - beq ea96c <__cxa_atexit@plt+0xdf144> │ │ │ │ - mov r7, r8 │ │ │ │ - b e8e7c <__cxa_atexit@plt+0xdd654> │ │ │ │ - ldr r0, [r8] │ │ │ │ + rsceq r7, r6, r8, ror ip │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ee428 <__cxa_atexit@plt+0xe2c00> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ee41c <__cxa_atexit@plt+0xe2bf4> │ │ │ │ + ldr r3, [pc, #56] @ ee438 <__cxa_atexit@plt+0xe2c10> │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ ee43c <__cxa_atexit@plt+0xe2c14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffe53c │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r5, r8, r4, ror #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ea9d8 <__cxa_atexit@plt+0xdf1b0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #52] @ ea9e4 <__cxa_atexit@plt+0xdf1bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ + mov lr, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + and r2, lr, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ee4a4 <__cxa_atexit@plt+0xe2c7c> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc ee4d4 <__cxa_atexit@plt+0xe2cac> │ │ │ │ + ldr r9, [pc, #104] @ ee4e8 <__cxa_atexit@plt+0xe2cc0> │ │ │ │ + ldr r2, [pc, #104] @ ee4ec <__cxa_atexit@plt+0xe2cc4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [lr, #2] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r9, r6, #3 │ │ │ │ + str r2, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc ee4d4 <__cxa_atexit@plt+0xe2cac> │ │ │ │ + ldr r0, [pc, #60] @ ee4f0 <__cxa_atexit@plt+0xe2cc8> │ │ │ │ + ldr r9, [pc, #60] @ ee4f4 <__cxa_atexit@plt+0xe2ccc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [lr, #3] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r9, [r1, #4] │ │ │ │ + sub r9, r6, #2 │ │ │ │ + str r2, [r1, #8] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, lr │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r6, ip, lsr r8 │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc eaa70 <__cxa_atexit@plt+0xdf248> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ eaa88 <__cxa_atexit@plt+0xdf260> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r9, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eaa8c <__cxa_atexit@plt+0xdf264> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq fp, [r6], #116 @ 0x74 @ │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq r8, r6, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r7, [r6], #248 @ 0xf8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ee558 <__cxa_atexit@plt+0xe2d30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc eab18 <__cxa_atexit@plt+0xdf2f0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #116] @ eab30 <__cxa_atexit@plt+0xdf308> │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #12] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r7, r2, r7 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - and r7, r8, r7 │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eab34 <__cxa_atexit@plt+0xdf30c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r6, ip, lsr #14 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b eab58 <__cxa_atexit@plt+0xdf330> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - str fp, [sp, #16] │ │ │ │ - bhi eac3c <__cxa_atexit@plt+0xdf414> │ │ │ │ - stm sp, {r7, sl} │ │ │ │ - mov sl, r3 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr fp, [sl], #-24 @ 0xffffffe8 │ │ │ │ - ldr r4, [pc, #1400] @ eb100 <__cxa_atexit@plt+0xdf8d8> │ │ │ │ - mov lr, #0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r5, r3, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq eac54 <__cxa_atexit@plt+0xdf42c> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq eac90 <__cxa_atexit@plt+0xdf468> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - cmp r9, r1 │ │ │ │ - bhi eace4 <__cxa_atexit@plt+0xdf4bc> │ │ │ │ - cmp r1, r9 │ │ │ │ - bls ead34 <__cxa_atexit@plt+0xdf50c> │ │ │ │ - rsb r6, r1, #0 │ │ │ │ - eor r6, r1, r6 │ │ │ │ - and r6, r6, r8 │ │ │ │ - cmp r6, r0 │ │ │ │ - bne eadb0 <__cxa_atexit@plt+0xdf588> │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - tst r1, r8 │ │ │ │ - str r1, [r0, lr]! │ │ │ │ - ldr r6, [pc, #1320] @ eb11c <__cxa_atexit@plt+0xdf8f4> │ │ │ │ - mov r1, r2 │ │ │ │ - moveq r1, ip │ │ │ │ - moveq ip, r2 │ │ │ │ - str r1, [r0, #-4] │ │ │ │ - mov r2, r4 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - moveq r2, r6 │ │ │ │ - sub lr, lr, #16 │ │ │ │ - str fp, [r0, #-16] │ │ │ │ - str r2, [r0, #-8] │ │ │ │ - add r0, sl, lr │ │ │ │ - cmp r1, r0 │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - bls eab8c <__cxa_atexit@plt+0xdf364> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - add r3, r3, lr │ │ │ │ - ldm sp, {r7, sl} │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - mov r5, r3 │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str fp, [r0, #-8]! │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r1, [r3, lr] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - mov r5, r0 │ │ │ │ - b e89a4 <__cxa_atexit@plt+0xdd17c> │ │ │ │ - str r9, [r3, lr]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str fp, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - add r3, r2, #20 │ │ │ │ - cmp r6, r3 │ │ │ │ - bcc eb060 <__cxa_atexit@plt+0xdf838> │ │ │ │ - ldr r7, [pc, #1144] @ eb140 <__cxa_atexit@plt+0xdf918> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - b eb044 <__cxa_atexit@plt+0xdf81c> │ │ │ │ - rsb r6, r9, #0 │ │ │ │ - eor r6, r9, r6 │ │ │ │ - and r6, r0, r6 │ │ │ │ - cmp r6, r8 │ │ │ │ - bne eae0c <__cxa_atexit@plt+0xdf5e4> │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub sl, r5, #16 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - tst r0, r9 │ │ │ │ - beq eaf40 <__cxa_atexit@plt+0xdf718> │ │ │ │ - ldr lr, [pc, #1044] @ eb130 <__cxa_atexit@plt+0xdf908> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - add lr, pc, lr │ │ │ │ - str fp, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - b eaf5c <__cxa_atexit@plt+0xdf734> │ │ │ │ - cmp r8, r0 │ │ │ │ - bne eae90 <__cxa_atexit@plt+0xdf668> │ │ │ │ - ldr r0, [pc, #976] @ eb114 <__cxa_atexit@plt+0xdf8ec> │ │ │ │ - str r8, [r3, lr]! │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - sub r6, r3, #64 @ 0x40 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - stmdb r3, {r9, fp, ip} │ │ │ │ - str r0, [r3, #-16]! │ │ │ │ - cmp r4, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bhi eb080 <__cxa_atexit@plt+0xdf858> │ │ │ │ - ldr r6, [pc, #932] @ eb118 <__cxa_atexit@plt+0xdf8f0> │ │ │ │ - ldr r0, [r7, #14] │ │ │ │ - ldr r4, [r7, #2] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - stmib r5, {r0, r1, r3, r7} │ │ │ │ - str r4, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - beq eb054 <__cxa_atexit@plt+0xdf82c> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b e8e7c <__cxa_atexit@plt+0xdd654> │ │ │ │ - eor r6, r0, r8 │ │ │ │ - clz r6, r6 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - lsr r1, r3, r6 │ │ │ │ - ands lr, r8, r3, lsr r6 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r3, r0, #40 @ 0x28 │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - beq eaf14 <__cxa_atexit@plt+0xdf6ec> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcs eae5c <__cxa_atexit@plt+0xdf634> │ │ │ │ - ldr r7, [pc, #796] @ eb124 <__cxa_atexit@plt+0xdf8fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b eb0b4 <__cxa_atexit@plt+0xdf88c> │ │ │ │ - eor r6, r0, r8 │ │ │ │ - clz r6, r6 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - lsr r1, r3, r6 │ │ │ │ - ands lr, r8, r3, lsr r6 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - add r3, r0, #40 @ 0x28 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - beq eaf7c <__cxa_atexit@plt+0xdf754> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc eb0a0 <__cxa_atexit@plt+0xdf878> │ │ │ │ - str r1, [r0, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #696] @ eb120 <__cxa_atexit@plt+0xdf8f8> │ │ │ │ - sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r0, #8] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str r9, [r0, #20] │ │ │ │ - str lr, [r0, #24] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - b eafc4 <__cxa_atexit@plt+0xdf79c> │ │ │ │ - eor r4, r0, r8 │ │ │ │ - clz r4, r4 │ │ │ │ - eor r3, r4, #31 │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r6, r2, r3 │ │ │ │ - ands lr, r8, r2, lsl r3 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - add r3, r2, #40 @ 0x28 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - beq eafe8 <__cxa_atexit@plt+0xdf7c0> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc eb0ac <__cxa_atexit@plt+0xdf884> │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #532] @ eb104 <__cxa_atexit@plt+0xdf8dc> │ │ │ │ - sub r1, r3, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - add r0, r2, #16 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - str r7, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - b eb030 <__cxa_atexit@plt+0xdf808> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - cmp lr, r3 │ │ │ │ - bcs eaf94 <__cxa_atexit@plt+0xdf76c> │ │ │ │ - ldr r7, [pc, #496] @ eb12c <__cxa_atexit@plt+0xdf904> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b eb0e4 <__cxa_atexit@plt+0xdf8bc> │ │ │ │ - ldr lr, [pc, #492] @ eb134 <__cxa_atexit@plt+0xdf90c> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, sl │ │ │ │ - mov r8, r0 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - b e99c0 <__cxa_atexit@plt+0xde198> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r2, #0 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - cmp lr, r3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc eb0d0 <__cxa_atexit@plt+0xdf8a8> │ │ │ │ - str r1, [r0, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #392] @ eb128 <__cxa_atexit@plt+0xdf900> │ │ │ │ - sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r0, #8] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str r9, [r0, #20] │ │ │ │ - str lr, [r0, #24] │ │ │ │ - str r2, [r0, #28] │ │ │ │ - str r7, [r0, #32] │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - and r7, r7, r8 │ │ │ │ - str r7, [r0, #36] @ 0x24 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc eb0dc <__cxa_atexit@plt+0xdf8b4> │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #252] @ eb10c <__cxa_atexit@plt+0xdf8e4> │ │ │ │ - sub r1, r3, #35 @ 0x23 │ │ │ │ + bcc ee560 <__cxa_atexit@plt+0xe2d38> │ │ │ │ + ldr lr, [pc, #76] @ ee570 <__cxa_atexit@plt+0xe2d48> │ │ │ │ + sub r1, r3, #15 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - add r0, r2, #16 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str r7, [r2, #32] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - rsb r7, r6, #0 │ │ │ │ - eor r7, r6, r7 │ │ │ │ - and r7, r7, r8 │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + ldr r8, [pc, #60] @ ee574 <__cxa_atexit@plt+0xe2d4c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #220] @ eb144 <__cxa_atexit@plt+0xdf91c> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r2, #20 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + strdeq r7, [r6], #172 @ 0xac @ │ │ │ │ + rsceq r7, r6, r0, ror ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ee644 <__cxa_atexit@plt+0xe2e1c> │ │ │ │ + ldr r2, [pc, #192] @ ee674 <__cxa_atexit@plt+0xe2e4c> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str sl, [r7, #-4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + beq ee614 <__cxa_atexit@plt+0xe2dec> │ │ │ │ + ldr r3, [pc, #168] @ ee678 <__cxa_atexit@plt+0xe2e50> │ │ │ │ + ands r1, sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ee624 <__cxa_atexit@plt+0xe2dfc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r2, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ee654 <__cxa_atexit@plt+0xe2e2c> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne ee634 <__cxa_atexit@plt+0xe2e0c> │ │ │ │ + ldr r2, [pc, #128] @ ee67c <__cxa_atexit@plt+0xe2e54> │ │ │ │ + ldr r8, [sl, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #144] @ eb138 <__cxa_atexit@plt+0xdf910> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b eb0b4 <__cxa_atexit@plt+0xdf88c> │ │ │ │ - ldr r7, [pc, #84] @ eb108 <__cxa_atexit@plt+0xdf8e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #100] @ eb13c <__cxa_atexit@plt+0xdf914> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ ee684 <__cxa_atexit@plt+0xe2e5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - b eb0e4 <__cxa_atexit@plt+0xdf8bc> │ │ │ │ - ldr r7, [pc, #44] @ eb110 <__cxa_atexit@plt+0xdf8e8> │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r7, [pc, #32] @ ee680 <__cxa_atexit@plt+0xe2e58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, ip, asr #19 │ │ │ │ - strdeq fp, [r6], #40 @ 0x28 @ │ │ │ │ - muleq r0, r4, r6 │ │ │ │ - ldrdeq fp, [r6], #24 @ │ │ │ │ - andeq r0, r0, r4, asr #11 │ │ │ │ - andeq r0, r0, ip, ror #16 │ │ │ │ - @ instruction: 0xffffe0fc │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - rsceq fp, r6, r0, lsl #7 │ │ │ │ - andeq r0, r0, r4, asr r6 │ │ │ │ - rsceq fp, r6, r8, asr #4 │ │ │ │ - andeq r0, r0, r0, lsl #9 │ │ │ │ - andeq r0, r0, r8, lsr r6 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - rsceq fp, r6, r4, lsr #10 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc eb19c <__cxa_atexit@plt+0xdf974> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ eb1b4 <__cxa_atexit@plt+0xdf98c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eb1b8 <__cxa_atexit@plt+0xdf990> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r6, r8, rrx │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc eb23c <__cxa_atexit@plt+0xdfa14> │ │ │ │ - ldr lr, [pc, #112] @ eb254 <__cxa_atexit@plt+0xdfa2c> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eb258 <__cxa_atexit@plt+0xdfa30> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r6, r4 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc eb2dc <__cxa_atexit@plt+0xdfab4> │ │ │ │ - ldr lr, [pc, #112] @ eb2f4 <__cxa_atexit@plt+0xdfacc> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eb2f8 <__cxa_atexit@plt+0xdfad0> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r6, r4, ror #30 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc eb348 <__cxa_atexit@plt+0xdfb20> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ eb354 <__cxa_atexit@plt+0xdfb2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq sl, [r6], #236 @ 0xec │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc eb3a8 <__cxa_atexit@plt+0xdfb80> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ eb3b4 <__cxa_atexit@plt+0xdfb8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r6, ip, ror #28 │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + ldrheq r5, [r8], #112 @ 0x70 │ │ │ │ + sbcseq r5, r8, ip, asr #15 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc eb438 <__cxa_atexit@plt+0xdfc10> │ │ │ │ - ldr lr, [pc, #112] @ eb450 <__cxa_atexit@plt+0xdfc28> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eb454 <__cxa_atexit@plt+0xdfc2c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #124] @ ee714 <__cxa_atexit@plt+0xe2eec> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r6, r8, lsl #28 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc eb4d8 <__cxa_atexit@plt+0xdfcb0> │ │ │ │ - ldr lr, [pc, #112] @ eb4f0 <__cxa_atexit@plt+0xdfcc8> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eb4f4 <__cxa_atexit@plt+0xdfccc> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq ee6e0 <__cxa_atexit@plt+0xe2eb8> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r3, r7, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee6fc <__cxa_atexit@plt+0xe2ed4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ee6ec <__cxa_atexit@plt+0xe2ec4> │ │ │ │ + ldr r3, [pc, #76] @ ee718 <__cxa_atexit@plt+0xe2ef0> │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r6, r8, ror #26 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc eb544 <__cxa_atexit@plt+0xdfd1c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ eb550 <__cxa_atexit@plt+0xdfd28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r6, r0, asr #25 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc eb5a4 <__cxa_atexit@plt+0xdfd7c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ eb5b0 <__cxa_atexit@plt+0xdfd88> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r6, r0, ror ip │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r7, sl │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [pc, #20] @ ee71c <__cxa_atexit@plt+0xe2ef4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + sbcseq r5, r8, r8, lsl #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #116] @ eb63c <__cxa_atexit@plt+0xdfe14> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee774 <__cxa_atexit@plt+0xe2f4c> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne ee764 <__cxa_atexit@plt+0xe2f3c> │ │ │ │ + ldr r7, [pc, #60] @ ee78c <__cxa_atexit@plt+0xe2f64> │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb634 <__cxa_atexit@plt+0xdfe0c> │ │ │ │ - ldr lr, [pc, #80] @ eb640 <__cxa_atexit@plt+0xdfe18> │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - beq eb628 <__cxa_atexit@plt+0xdfe00> │ │ │ │ - mov r7, r8 │ │ │ │ - b e8e7c <__cxa_atexit@plt+0xdd654> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, sl │ │ │ │ + str r8, [r5, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ ee790 <__cxa_atexit@plt+0xe2f68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffd880 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc eb694 <__cxa_atexit@plt+0xdfe6c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #52] @ eb6a0 <__cxa_atexit@plt+0xdfe78> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r6, r0, lsl #23 │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc eb724 <__cxa_atexit@plt+0xdfefc> │ │ │ │ - ldr lr, [pc, #112] @ eb73c <__cxa_atexit@plt+0xdff14> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eb740 <__cxa_atexit@plt+0xdff18> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r6, ip, lsl fp │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r7, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc eb7c4 <__cxa_atexit@plt+0xdff9c> │ │ │ │ - ldr lr, [pc, #112] @ eb7dc <__cxa_atexit@plt+0xdffb4> │ │ │ │ - sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - eor r2, r1, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eb7e0 <__cxa_atexit@plt+0xdffb8> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r6, ip, ror sl │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + smullseq r5, r8, r0, r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc eb8b4 <__cxa_atexit@plt+0xe008c> │ │ │ │ - ldr r7, [pc, #208] @ eb8dc <__cxa_atexit@plt+0xe00b4> │ │ │ │ - ldr lr, [pc, #208] @ eb8e0 <__cxa_atexit@plt+0xe00b8> │ │ │ │ - ldr r1, [pc, #208] @ eb8e4 <__cxa_atexit@plt+0xe00bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #204] @ eb8e8 <__cxa_atexit@plt+0xe00c0> │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - mov r1, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r7, r6, #46 @ 0x2e │ │ │ │ - str r0, [r1, #44]! @ 0x2c │ │ │ │ - stmib r3, {r8, lr} │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r0, r3, #32 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ - stm lr, {r1, r2, r3, r8} │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - stm r0, {r1, r7, r8} │ │ │ │ - bhi eb8cc <__cxa_atexit@plt+0xe00a4> │ │ │ │ - ldr lr, [pc, #124] @ eb8ec <__cxa_atexit@plt+0xe00c4> │ │ │ │ - ldr r0, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldr r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ - tst r9, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - beq eb8a8 <__cxa_atexit@plt+0xe0080> │ │ │ │ - mov r7, r9 │ │ │ │ - b e8e7c <__cxa_atexit@plt+0xdd654> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ eb8f0 <__cxa_atexit@plt+0xe00c8> │ │ │ │ + bhi ee7c0 <__cxa_atexit@plt+0xe2f98> │ │ │ │ + ldr r5, [pc, #28] @ ee7d0 <__cxa_atexit@plt+0xe2fa8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b cc087c <__cxa_atexit@plt+0xcb5054> │ │ │ │ + ldr r7, [pc, #12] @ ee7d4 <__cxa_atexit@plt+0xe2fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r5, r8, r4, asr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ ee7f4 <__cxa_atexit@plt+0xe2fcc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffd18c │ │ │ │ - @ instruction: 0xffffd5dc │ │ │ │ - @ instruction: 0xffffe198 │ │ │ │ - @ instruction: 0xfffff320 │ │ │ │ - @ instruction: 0xffffd600 │ │ │ │ - sbcseq r6, r8, r8, lsr #11 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + sbcseq r5, r8, r8, ror #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #12] @ ee818 <__cxa_atexit@plt+0xe2ff0> │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + rsceq r7, r6, ip, lsr r8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ee850 <__cxa_atexit@plt+0xe3028> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b ee5a0 <__cxa_atexit@plt+0xe2d78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee8a8 <__cxa_atexit@plt+0xe3080> │ │ │ │ + ldr r2, [pc, #68] @ ee8c4 <__cxa_atexit@plt+0xe309c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ee8b4 <__cxa_atexit@plt+0xe308c> │ │ │ │ + ldr r5, [pc, #48] @ ee8cc <__cxa_atexit@plt+0xe30a4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b cc087c <__cxa_atexit@plt+0xcb5054> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ ee8c8 <__cxa_atexit@plt+0xe30a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r6, r8, ror r7 │ │ │ │ + sbcseq r5, r8, r0, ror #10 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc eb944 <__cxa_atexit@plt+0xe011c> │ │ │ │ - ldr r3, [pc, #36] @ eb95c <__cxa_atexit@plt+0xe0134> │ │ │ │ + bcc ee948 <__cxa_atexit@plt+0xe3120> │ │ │ │ + ldr r3, [pc, #104] @ ee960 <__cxa_atexit@plt+0xe3138> │ │ │ │ + ldr r2, [pc, #104] @ ee964 <__cxa_atexit@plt+0xe313c> │ │ │ │ + ldr lr, [pc, #104] @ ee968 <__cxa_atexit@plt+0xe3140> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - b eb7f0 <__cxa_atexit@plt+0xdffc8> │ │ │ │ - ldr r7, [pc, #20] @ eb960 <__cxa_atexit@plt+0xe0138> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, r2, #2 │ │ │ │ + ldr r2, [pc, #84] @ ee96c <__cxa_atexit@plt+0xe3144> │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r1, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ee970 <__cxa_atexit@plt+0xe3148> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - sbcseq r6, r8, ip, lsl r5 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #116] @ eb9ec <__cxa_atexit@plt+0xe01c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - and r2, sl, #3 │ │ │ │ - add r7, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq eb9cc <__cxa_atexit@plt+0xe01a4> │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + sbcseq r5, r8, ip, lsl r5 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsceq r7, r6, ip, ror fp │ │ │ │ + ldrsbeq r5, [r8], #64 @ 0x40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldrsbeq r5, [r8], #64 @ 0x40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eea3c <__cxa_atexit@plt+0xe3214> │ │ │ │ + ldr r1, [pc, #156] @ eea5c <__cxa_atexit@plt+0xe3234> │ │ │ │ + ldr r7, [pc, #156] @ eea60 <__cxa_atexit@plt+0xe3238> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ee9ec <__cxa_atexit@plt+0xe31c4> │ │ │ │ cmp r2, #3 │ │ │ │ - beq eb9c0 <__cxa_atexit@plt+0xe0198> │ │ │ │ - ldr r2, [sl, #15] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne eb9c0 <__cxa_atexit@plt+0xe0198> │ │ │ │ - tst r2, r8 │ │ │ │ - mov r7, #7 │ │ │ │ - moveq r7, #3 │ │ │ │ - ldr sl, [sl, r7] │ │ │ │ - b eb978 <__cxa_atexit@plt+0xe0150> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3] │ │ │ │ + bne ee9f8 <__cxa_atexit@plt+0xe31d0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [sl, #6] │ │ │ │ - cmp r8, r3 │ │ │ │ - mov r3, r5 │ │ │ │ - bne eb9c4 <__cxa_atexit@plt+0xe019c> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc eea48 <__cxa_atexit@plt+0xe3220> │ │ │ │ + ldr r3, [pc, #84] @ eea64 <__cxa_atexit@plt+0xe323c> │ │ │ │ + ldr r1, [pc, #84] @ eea68 <__cxa_atexit@plt+0xe3240> │ │ │ │ + ldr r0, [pc, #84] @ eea6c <__cxa_atexit@plt+0xe3244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r6, r0, ror r8 │ │ │ │ - andeq r0, r2, sp │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r7, r6, r0, lsr r6 │ │ │ │ + sbcseq r5, r8, r4, lsl r4 │ │ │ │ + sbcseq r5, r8, r4, lsr r4 │ │ │ │ + rsceq r7, r6, ip, lsl #20 │ │ │ │ + ldrsheq r5, [r8], #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #96] @ eba64 <__cxa_atexit@plt+0xe023c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq eba4c <__cxa_atexit@plt+0xe0224> │ │ │ │ - add r7, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq eba5c <__cxa_atexit@plt+0xe0234> │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne eba5c <__cxa_atexit@plt+0xe0234> │ │ │ │ - tst r2, r8 │ │ │ │ - mov r7, #7 │ │ │ │ - moveq r7, #3 │ │ │ │ - ldr r9, [r9, r7] │ │ │ │ - b eba04 <__cxa_atexit@plt+0xe01dc> │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ - cmp r7, r8 │ │ │ │ - addne r9, r3, #3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne eea90 <__cxa_atexit@plt+0xe3268> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r6, r4, ror #15 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b eba88 <__cxa_atexit@plt+0xe0260> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc eead8 <__cxa_atexit@plt+0xe32b0> │ │ │ │ + ldr lr, [pc, #64] @ eeae8 <__cxa_atexit@plt+0xe32c0> │ │ │ │ + ldr r1, [pc, #64] @ eeaec <__cxa_atexit@plt+0xe32c4> │ │ │ │ + ldr r2, [pc, #64] @ eeaf0 <__cxa_atexit@plt+0xe32c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r5, r8, ip, ror r3 │ │ │ │ + smullseq r5, r8, ip, r3 │ │ │ │ + rsceq r7, r6, r4, ror r9 │ │ │ │ + sbcseq r5, r8, r4, ror r3 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov lr, r5 │ │ │ │ - mov ip, r9 │ │ │ │ - ldr r9, [lr], #-12 │ │ │ │ - cmp fp, lr │ │ │ │ - str sl, [sp] │ │ │ │ - bhi ebcb0 <__cxa_atexit@plt+0xe0488> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ebb00 <__cxa_atexit@plt+0xe02d8> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ebbf8 <__cxa_atexit@plt+0xe03d0> │ │ │ │ - ldr sl, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - ldr r2, [r2, #15] │ │ │ │ - cmp r2, ip │ │ │ │ - bls ebb74 <__cxa_atexit@plt+0xe034c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bne ebbf8 <__cxa_atexit@plt+0xe03d0> │ │ │ │ - tst r2, r8 │ │ │ │ - moveq r1, sl │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r2, r1 │ │ │ │ - b ebaa8 <__cxa_atexit@plt+0xe0280> │ │ │ │ - ldr sl, [r2, #6] │ │ │ │ - rsb r7, ip, #0 │ │ │ │ - eor r7, ip, r7 │ │ │ │ - and r7, sl, r7 │ │ │ │ - cmp r7, r8 │ │ │ │ - bne ebbf8 <__cxa_atexit@plt+0xe03d0> │ │ │ │ - ldr lr, [pc, #472] @ ebcf8 <__cxa_atexit@plt+0xe04d0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - tst sl, ip │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - beq ebc10 <__cxa_atexit@plt+0xe03e8> │ │ │ │ - and r0, r9, #3 │ │ │ │ - add r7, lr, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ebc64 <__cxa_atexit@plt+0xe043c> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ebc5c <__cxa_atexit@plt+0xe0434> │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, sl │ │ │ │ - cmp r3, r1 │ │ │ │ - bne ebc5c <__cxa_atexit@plt+0xe0434> │ │ │ │ - tst r0, sl │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r9, [r0, r9] │ │ │ │ - b ebb2c <__cxa_atexit@plt+0xe0304> │ │ │ │ - cmp ip, r2 │ │ │ │ - bls ebba4 <__cxa_atexit@plt+0xe037c> │ │ │ │ - rsb r0, ip, #0 │ │ │ │ - eor r0, ip, r0 │ │ │ │ - and r0, r3, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne ebbf8 <__cxa_atexit@plt+0xe03d0> │ │ │ │ - tst r3, ip │ │ │ │ - str r1, [r5] │ │ │ │ - beq ebc6c <__cxa_atexit@plt+0xe0444> │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b ebc74 <__cxa_atexit@plt+0xe044c> │ │ │ │ - cmp r3, r8 │ │ │ │ - bne ebbf8 <__cxa_atexit@plt+0xe03d0> │ │ │ │ - ldr r3, [pc, #312] @ ebcec <__cxa_atexit@plt+0xe04c4> │ │ │ │ - ldr r0, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - sub r0, r5, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - bhi ebcd4 <__cxa_atexit@plt+0xe04ac> │ │ │ │ - ldr r7, [pc, #272] @ ebcf0 <__cxa_atexit@plt+0xe04c8> │ │ │ │ - tst r1, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eebb0 <__cxa_atexit@plt+0xe3388> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc eebb8 <__cxa_atexit@plt+0xe3390> │ │ │ │ + ldm r2, {r0, r1} │ │ │ │ + ldr r7, [pc, #176] @ eebe4 <__cxa_atexit@plt+0xe33bc> │ │ │ │ + sub lr, r6, #23 │ │ │ │ + sub ip, r6, #14 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq ebc84 <__cxa_atexit@plt+0xe045c> │ │ │ │ - mov r7, r1 │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ - ldr r7, [pc, #256] @ ebd00 <__cxa_atexit@plt+0xe04d8> │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + ldr r7, [pc, #160] @ eebe8 <__cxa_atexit@plt+0xe33c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [sp] │ │ │ │ - and r0, r3, #3 │ │ │ │ - add r7, lr, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ebc90 <__cxa_atexit@plt+0xe0468> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ebc5c <__cxa_atexit@plt+0xe0434> │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - ldr r8, [r3, #11] │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r1, sl │ │ │ │ - cmp r1, r8 │ │ │ │ - bne ebc5c <__cxa_atexit@plt+0xe0434> │ │ │ │ - tst r0, sl │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - b ebc14 <__cxa_atexit@plt+0xe03ec> │ │ │ │ - mov r3, r5 │ │ │ │ - b ebca4 <__cxa_atexit@plt+0xe047c> │ │ │ │ - ldr r3, [r9, #6] │ │ │ │ - b ebc94 <__cxa_atexit@plt+0xe046c> │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b ec3e8 <__cxa_atexit@plt+0xe0bc0> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - cmp sl, r3 │ │ │ │ - mov r3, r5 │ │ │ │ - biceq r3, r2, #3 │ │ │ │ - moveq r7, r3 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ ebcfc <__cxa_atexit@plt+0xe04d4> │ │ │ │ - ldr r1, [sp] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ ebcf4 <__cxa_atexit@plt+0xe04cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + sub r7, r2, #8 │ │ │ │ + stm r7, {r3, sl, ip, lr} │ │ │ │ + ldr r7, [pc, #140] @ eebec <__cxa_atexit@plt+0xe33c4> │ │ │ │ + str r1, [r3, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - smullseq r6, r8, ip, r1 │ │ │ │ - rsceq sl, r6, r0, asr #13 │ │ │ │ - ldrheq r6, [r8], #28 │ │ │ │ - rsceq sl, r6, r8, ror #11 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne ebd44 <__cxa_atexit@plt+0xe051c> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ebd8c <__cxa_atexit@plt+0xe0564> │ │ │ │ - ldr r7, [pc, #140] @ ebdbc <__cxa_atexit@plt+0xe0594> │ │ │ │ - tst r8, #3 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + ldr r7, [pc, #128] @ eebf0 <__cxa_atexit@plt+0xe33c8> │ │ │ │ + str r0, [r3, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - beq ebd80 <__cxa_atexit@plt+0xe0558> │ │ │ │ - mov r7, r8 │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ - ldr r3, [pc, #100] @ ebdb0 <__cxa_atexit@plt+0xe0588> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + sub r7, r2, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi ebda0 <__cxa_atexit@plt+0xe0578> │ │ │ │ - ldr r7, [pc, #76] @ ebdb4 <__cxa_atexit@plt+0xe058c> │ │ │ │ + bhi eebd4 <__cxa_atexit@plt+0xe33ac> │ │ │ │ + ldr r3, [pc, #104] @ eebf4 <__cxa_atexit@plt+0xe33cc> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq ebd80 <__cxa_atexit@plt+0xe0558> │ │ │ │ - mov r7, r8 │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq eeba0 <__cxa_atexit@plt+0xe3378> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ebdc0 <__cxa_atexit@plt+0xe0598> │ │ │ │ + mov r6, r3 │ │ │ │ + b eebc0 <__cxa_atexit@plt+0xe3398> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ eebfc <__cxa_atexit@plt+0xe33d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ebdb8 <__cxa_atexit@plt+0xe0590> │ │ │ │ + ldr r7, [pc, #28] @ eebf8 <__cxa_atexit@plt+0xe33d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrsbeq r6, [r8], #4 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - sbcseq r6, r8, r4, ror #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ebde8 <__cxa_atexit@plt+0xe05c0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r7, r6, r4, lsr r9 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0xffff5834 │ │ │ │ + sbcseq r4, r8, r0, ror #15 │ │ │ │ + ldrheq r5, [r8], #36 @ 0x24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc eec4c <__cxa_atexit@plt+0xe3424> │ │ │ │ + ldr r2, [pc, #32] @ eec5c <__cxa_atexit@plt+0xe3434> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r5, r8, ip, ror #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eed00 <__cxa_atexit@plt+0xe34d8> │ │ │ │ + ldr r1, [pc, #156] @ eed20 <__cxa_atexit@plt+0xe34f8> │ │ │ │ + ldr r7, [pc, #156] @ eed24 <__cxa_atexit@plt+0xe34fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eecb0 <__cxa_atexit@plt+0xe3488> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne eecbc <__cxa_atexit@plt+0xe3494> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc ebe28 <__cxa_atexit@plt+0xe0600> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ ebe38 <__cxa_atexit@plt+0xe0610> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc eed0c <__cxa_atexit@plt+0xe34e4> │ │ │ │ + ldr r3, [pc, #84] @ eed28 <__cxa_atexit@plt+0xe3500> │ │ │ │ + ldr r1, [pc, #84] @ eed2c <__cxa_atexit@plt+0xe3504> │ │ │ │ + ldr r0, [pc, #84] @ eed30 <__cxa_atexit@plt+0xe3508> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r6, r0, ror #7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r7, r6, ip, ror #6 │ │ │ │ + ldrheq r5, [r8], #16 │ │ │ │ + ldrsbeq r5, [r8], #16 │ │ │ │ + rsceq r7, r6, r8, asr #14 │ │ │ │ + smullseq r5, r8, r8, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne eed54 <__cxa_atexit@plt+0xe352c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc eed9c <__cxa_atexit@plt+0xe3574> │ │ │ │ + ldr lr, [pc, #64] @ eedac <__cxa_atexit@plt+0xe3584> │ │ │ │ + ldr r1, [pc, #64] @ eedb0 <__cxa_atexit@plt+0xe3588> │ │ │ │ + ldr r2, [pc, #64] @ eedb4 <__cxa_atexit@plt+0xe358c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r5, r8, r8, lsl r1 │ │ │ │ + sbcseq r5, r8, r8, lsr r1 │ │ │ │ + strhteq r7, [r6], #96 @ 0x60 │ │ │ │ + sbcseq r5, r8, r0, lsl r1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eee54 <__cxa_atexit@plt+0xe362c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc eee5c <__cxa_atexit@plt+0xe3634> │ │ │ │ + ldr lr, [pc, #148] @ eee88 <__cxa_atexit@plt+0xe3660> │ │ │ │ + ldr r1, [pc, #148] @ eee8c <__cxa_atexit@plt+0xe3664> │ │ │ │ + ldr r0, [pc, #148] @ eee90 <__cxa_atexit@plt+0xe3668> │ │ │ │ + sub r7, r6, #15 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stmdb r2, {r0, r3, r7} │ │ │ │ + sub r7, r2, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ebe80 <__cxa_atexit@plt+0xe0658> │ │ │ │ - ldr r7, [pc, #52] @ ebe90 <__cxa_atexit@plt+0xe0668> │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + bhi eee78 <__cxa_atexit@plt+0xe3650> │ │ │ │ + ldr r3, [pc, #100] @ eee94 <__cxa_atexit@plt+0xe366c> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq ebe74 <__cxa_atexit@plt+0xe064c> │ │ │ │ - mov r7, r8 │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq eee44 <__cxa_atexit@plt+0xe361c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ebe94 <__cxa_atexit@plt+0xe066c> │ │ │ │ + mov r6, r3 │ │ │ │ + b eee64 <__cxa_atexit@plt+0xe363c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ eee9c <__cxa_atexit@plt+0xe3674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq r5, [r8], #244 @ 0xf4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq ebed0 <__cxa_atexit@plt+0xe06a8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne ebf48 <__cxa_atexit@plt+0xe0720> │ │ │ │ - ldr r7, [pc, #256] @ ebfc4 <__cxa_atexit@plt+0xe079c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #24] @ eee98 <__cxa_atexit@plt+0xe3670> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r8, #6] │ │ │ │ - ldr r0, [pc, #224] @ ebfbc <__cxa_atexit@plt+0xe0794> │ │ │ │ - mov r2, r5 │ │ │ │ - str r9, [r5] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq ebf84 <__cxa_atexit@plt+0xe075c> │ │ │ │ - ldr lr, [pc, #196] @ ebfc0 <__cxa_atexit@plt+0xe0798> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - and r0, r7, #3 │ │ │ │ - add r2, lr, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ebf98 <__cxa_atexit@plt+0xe0770> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ebf7c <__cxa_atexit@plt+0xe0754> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r1, r9 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne ebf7c <__cxa_atexit@plt+0xe0754> │ │ │ │ - tst r0, r9 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r7, [r0, r7] │ │ │ │ - b ebf00 <__cxa_atexit@plt+0xe06d8> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - ldr lr, [pc, #88] @ ebfb8 <__cxa_atexit@plt+0xe0790> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ebf90 <__cxa_atexit@plt+0xe0768> │ │ │ │ - b ec05c <__cxa_atexit@plt+0xe0834> │ │ │ │ - mov r7, r5 │ │ │ │ - b ebfac <__cxa_atexit@plt+0xe0784> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r7, r6, r8, asr r2 │ │ │ │ + @ instruction: 0xffff5520 │ │ │ │ + sbcseq r4, r8, r8, lsr r5 │ │ │ │ + sbcseq r5, r8, r0, ror r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc eeeec <__cxa_atexit@plt+0xe36c4> │ │ │ │ + ldr r2, [pc, #32] @ eeefc <__cxa_atexit@plt+0xe36d4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r5, r8, r4, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eefa0 <__cxa_atexit@plt+0xe3778> │ │ │ │ + ldr r1, [pc, #156] @ eefc0 <__cxa_atexit@plt+0xe3798> │ │ │ │ + ldr r7, [pc, #156] @ eefc4 <__cxa_atexit@plt+0xe379c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eef50 <__cxa_atexit@plt+0xe3728> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne eef5c <__cxa_atexit@plt+0xe3734> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - cmp r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - biceq r7, r8, #3 │ │ │ │ - moveq r2, r7 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc eefac <__cxa_atexit@plt+0xe3784> │ │ │ │ + ldr r3, [pc, #84] @ eefc8 <__cxa_atexit@plt+0xe37a0> │ │ │ │ + ldr r1, [pc, #84] @ eefcc <__cxa_atexit@plt+0xe37a4> │ │ │ │ + ldr r0, [pc, #84] @ eefd0 <__cxa_atexit@plt+0xe37a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - rsceq sl, r6, r8, ror #5 │ │ │ │ - rsceq sl, r6, r4, lsr #6 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, lr} │ │ │ │ - ldr r8, [pc, #116] @ ec050 <__cxa_atexit@plt+0xe0828> │ │ │ │ - mov r3, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - add r7, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq ec034 <__cxa_atexit@plt+0xe080c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ec02c <__cxa_atexit@plt+0xe0804> │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r1, r9 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne ec02c <__cxa_atexit@plt+0xe0804> │ │ │ │ - tst r2, r9 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - b ebfe4 <__cxa_atexit@plt+0xe07bc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r9, r0 │ │ │ │ - biceq r3, lr, #3 │ │ │ │ - moveq r7, r3 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - rsceq sl, r6, r4, lsl #4 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - beq ec0dc <__cxa_atexit@plt+0xe08b4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ec1d8 <__cxa_atexit@plt+0xe09b0> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r9, r2 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - bls ec150 <__cxa_atexit@plt+0xe0928> │ │ │ │ - rsb r0, r9, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, ip, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne ec1d8 <__cxa_atexit@plt+0xe09b0> │ │ │ │ - tst ip, r9 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - strne r1, [r5, #16] │ │ │ │ - streq sl, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, lr │ │ │ │ - str r0, [r3] │ │ │ │ - b eba88 <__cxa_atexit@plt+0xe0260> │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - rsb r7, r9, #0 │ │ │ │ - eor r7, r9, r7 │ │ │ │ - and r7, ip, r7 │ │ │ │ - cmp r7, r8 │ │ │ │ - bne ec1d8 <__cxa_atexit@plt+0xe09b0> │ │ │ │ - add r5, r5, #20 │ │ │ │ - tst ip, r9 │ │ │ │ - beq ec1ec <__cxa_atexit@plt+0xe09c4> │ │ │ │ - ldr lr, [pc, #404] @ ec29c <__cxa_atexit@plt+0xe0a74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ec23c <__cxa_atexit@plt+0xe0a14> │ │ │ │ - add r7, lr, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ec24c <__cxa_atexit@plt+0xe0a24> │ │ │ │ - ldr r0, [r1, #15] │ │ │ │ - ldr r2, [r1, #11] │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, ip │ │ │ │ - cmp r3, r2 │ │ │ │ - bne ec24c <__cxa_atexit@plt+0xe0a24> │ │ │ │ - tst r0, ip │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - b ec108 <__cxa_atexit@plt+0xe08e0> │ │ │ │ - cmp r2, r9 │ │ │ │ - bls ec190 <__cxa_atexit@plt+0xe0968> │ │ │ │ - str lr, [sp] │ │ │ │ - rsb lr, r2, #0 │ │ │ │ - eor r0, r2, lr │ │ │ │ - ldr lr, [sp] │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, ip │ │ │ │ - bne ec1d8 <__cxa_atexit@plt+0xe09b0> │ │ │ │ - tst r2, r8 │ │ │ │ - ldrne r2, [sp, #4] │ │ │ │ - streq lr, [r5, #16] │ │ │ │ - str r1, [r3] │ │ │ │ - strne r2, [r5, #16] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b ec3e8 <__cxa_atexit@plt+0xe0bc0> │ │ │ │ - cmp r8, ip │ │ │ │ - bne ec1d8 <__cxa_atexit@plt+0xe09b0> │ │ │ │ - ldr r0, [pc, #240] @ ec290 <__cxa_atexit@plt+0xe0a68> │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - bhi ec278 <__cxa_atexit@plt+0xe0a50> │ │ │ │ - ldr r7, [pc, #216] @ ec294 <__cxa_atexit@plt+0xe0a6c> │ │ │ │ - tst r1, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq ec26c <__cxa_atexit@plt+0xe0a44> │ │ │ │ - mov r7, r1 │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ - ldr r7, [pc, #196] @ ec2a4 <__cxa_atexit@plt+0xe0a7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r7, r6, ip, asr #1 │ │ │ │ + sbcseq r4, r8, r0, ror pc │ │ │ │ + smullseq r4, r8, r8, pc @ │ │ │ │ + rsceq r7, r6, r8, lsr #9 │ │ │ │ + sbcseq r4, r8, r0, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne eeff4 <__cxa_atexit@plt+0xe37cc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #172] @ ec2a0 <__cxa_atexit@plt+0xe0a78> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ef03c <__cxa_atexit@plt+0xe3814> │ │ │ │ + ldr lr, [pc, #64] @ ef04c <__cxa_atexit@plt+0xe3824> │ │ │ │ + ldr r1, [pc, #64] @ ef050 <__cxa_atexit@plt+0xe3828> │ │ │ │ + ldr r2, [pc, #64] @ ef054 <__cxa_atexit@plt+0xe382c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq ec254 <__cxa_atexit@plt+0xe0a2c> │ │ │ │ - add r7, r2, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq ec264 <__cxa_atexit@plt+0xe0a3c> │ │ │ │ - ldr r1, [sl, #15] │ │ │ │ - ldr r3, [sl, #11] │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - and r0, r0, ip │ │ │ │ - cmp r0, r3 │ │ │ │ - bne ec264 <__cxa_atexit@plt+0xe0a3c> │ │ │ │ - tst r1, ip │ │ │ │ - mov r7, #7 │ │ │ │ - moveq r7, #3 │ │ │ │ - ldr sl, [r7, sl] │ │ │ │ - b ec1f4 <__cxa_atexit@plt+0xe09cc> │ │ │ │ - ldr r0, [r1, #6] │ │ │ │ - cmp r0, ip │ │ │ │ - addne r1, lr, #3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [sl, #6] │ │ │ │ - cmp r7, ip │ │ │ │ - addne sl, r2, #3 │ │ │ │ - mov r7, sl │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrsbeq r4, [r8], #232 @ 0xe8 │ │ │ │ + sbcseq r4, r8, r0, lsl #30 │ │ │ │ + rsceq r7, r6, r0, lsl r4 │ │ │ │ + ldrsbeq r4, [r8], #232 @ 0xe8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ef0f4 <__cxa_atexit@plt+0xe38cc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ef0fc <__cxa_atexit@plt+0xe38d4> │ │ │ │ + ldr lr, [pc, #148] @ ef128 <__cxa_atexit@plt+0xe3900> │ │ │ │ + ldr r1, [pc, #148] @ ef12c <__cxa_atexit@plt+0xe3904> │ │ │ │ + ldr r0, [pc, #148] @ ef130 <__cxa_atexit@plt+0xe3908> │ │ │ │ + sub r7, r6, #15 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stmdb r2, {r0, r3, r7} │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + bhi ef118 <__cxa_atexit@plt+0xe38f0> │ │ │ │ + ldr r3, [pc, #100] @ ef134 <__cxa_atexit@plt+0xe390c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ef0e4 <__cxa_atexit@plt+0xe38bc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b ef104 <__cxa_atexit@plt+0xe38dc> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ ef13c <__cxa_atexit@plt+0xe3914> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ ec298 <__cxa_atexit@plt+0xe0a70> │ │ │ │ + ldr r7, [pc, #24] @ ef138 <__cxa_atexit@plt+0xe3910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - ldrsheq r5, [r8], #184 @ 0xb8 │ │ │ │ - rsceq sl, r6, r0, ror #1 │ │ │ │ - strdeq r9, [r6], #244 @ 0xf4 @ │ │ │ │ - rsceq sl, r6, r8 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + strhteq r6, [r6], #248 @ 0xf8 │ │ │ │ + @ instruction: 0xffff5210 │ │ │ │ + smullseq r4, r8, r4, r2 │ │ │ │ + sbcseq r4, r8, r8, lsr lr │ │ │ │ + sbcseq r4, r8, ip, lsl #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - bne ec2e8 <__cxa_atexit@plt+0xe0ac0> │ │ │ │ - ldr r7, [pc, #124] @ ec34c <__cxa_atexit@plt+0xe0b24> │ │ │ │ - tst r8, #3 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ef1ac <__cxa_atexit@plt+0xe3984> │ │ │ │ + ldr r7, [pc, #104] @ ef1d0 <__cxa_atexit@plt+0xe39a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq ec320 <__cxa_atexit@plt+0xe0af8> │ │ │ │ - mov r7, r8 │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ - ldr r2, [pc, #80] @ ec340 <__cxa_atexit@plt+0xe0b18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ec32c <__cxa_atexit@plt+0xe0b04> │ │ │ │ - ldr r7, [pc, #60] @ ec344 <__cxa_atexit@plt+0xe0b1c> │ │ │ │ - str r9, [r5] │ │ │ │ + bhi ef1c0 <__cxa_atexit@plt+0xe3998> │ │ │ │ + ldr r3, [pc, #84] @ ef1d4 <__cxa_atexit@plt+0xe39ac> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq ec320 <__cxa_atexit@plt+0xe0af8> │ │ │ │ - mov r7, r8 │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ef19c <__cxa_atexit@plt+0xe3974> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ec348 <__cxa_atexit@plt+0xe0b20> │ │ │ │ + ldr r7, [pc, #40] @ ef1dc <__cxa_atexit@plt+0xe39b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffb8c │ │ │ │ - sbcseq r5, r8, r4, asr #22 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ec374 <__cxa_atexit@plt+0xe0b4c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ ef1d8 <__cxa_atexit@plt+0xe39b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ec3b4 <__cxa_atexit@plt+0xe0b8c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ ec3c4 <__cxa_atexit@plt+0xe0b9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r6, r4, asr lr │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b ec3e8 <__cxa_atexit@plt+0xe0bc0> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff50e8 │ │ │ │ + sbcseq r4, r8, r8, ror #3 │ │ │ │ + smullseq r4, r8, r8, sp │ │ │ │ + ldrsheq r4, [r8], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [ip], #-12 │ │ │ │ - str sl, [sp] │ │ │ │ - cmp fp, ip │ │ │ │ - str fp, [sp, #4] │ │ │ │ - bhi ec610 <__cxa_atexit@plt+0xe0de8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov fp, r3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ec46c <__cxa_atexit@plt+0xe0c44> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ec56c <__cxa_atexit@plt+0xe0d44> │ │ │ │ - ldr sl, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - ldr r2, [r2, #15] │ │ │ │ - cmp r9, r2 │ │ │ │ - bhi ec4e4 <__cxa_atexit@plt+0xe0cbc> │ │ │ │ - cmp r2, r9 │ │ │ │ - bls ec51c <__cxa_atexit@plt+0xe0cf4> │ │ │ │ - rsb lr, r2, #0 │ │ │ │ - eor r0, r2, lr │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bne ec56c <__cxa_atexit@plt+0xe0d44> │ │ │ │ - tst r2, r8 │ │ │ │ - moveq r1, sl │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r2, r1 │ │ │ │ - b ec40c <__cxa_atexit@plt+0xe0be4> │ │ │ │ - ldr sl, [r2, #6] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, sl, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne ec56c <__cxa_atexit@plt+0xe0d44> │ │ │ │ - ldr lr, [pc, #472] @ ec664 <__cxa_atexit@plt+0xe0e3c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - tst sl, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - beq ec584 <__cxa_atexit@plt+0xe0d5c> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ec5d8 <__cxa_atexit@plt+0xe0db0> │ │ │ │ - add r3, lr, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ec5e8 <__cxa_atexit@plt+0xe0dc0> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r2, sl │ │ │ │ - cmp r2, r1 │ │ │ │ - bne ec5e8 <__cxa_atexit@plt+0xe0dc0> │ │ │ │ - tst r0, sl │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r7, [r0, r7] │ │ │ │ - b ec49c <__cxa_atexit@plt+0xe0c74> │ │ │ │ - rsb r0, r9, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r3, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne ec56c <__cxa_atexit@plt+0xe0d44> │ │ │ │ - tst r3, r9 │ │ │ │ - ldreq r7, [sp] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r1, [r5] │ │ │ │ - b eba88 <__cxa_atexit@plt+0xe0260> │ │ │ │ - cmp r8, r3 │ │ │ │ - bne ec56c <__cxa_atexit@plt+0xe0d44> │ │ │ │ - ldr r3, [pc, #300] @ ec658 <__cxa_atexit@plt+0xe0e30> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r9, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec638 <__cxa_atexit@plt+0xe0e10> │ │ │ │ - ldr r3, [pc, #260] @ ec65c <__cxa_atexit@plt+0xe0e34> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ef248 <__cxa_atexit@plt+0xe3a20> │ │ │ │ + ldr r3, [pc, #80] @ ef260 <__cxa_atexit@plt+0xe3a38> │ │ │ │ + ldr r2, [pc, #80] @ ef264 <__cxa_atexit@plt+0xe3a3c> │ │ │ │ + ldr r1, [pc, #80] @ ef268 <__cxa_atexit@plt+0xe3a40> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq ec5d0 <__cxa_atexit@plt+0xe0da8> │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ - ldr r7, [pc, #248] @ ec66c <__cxa_atexit@plt+0xe0e44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [sp] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq ec5f4 <__cxa_atexit@plt+0xe0dcc> │ │ │ │ - add r7, lr, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq ec604 <__cxa_atexit@plt+0xe0ddc> │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - and r0, r0, sl │ │ │ │ - cmp r0, r2 │ │ │ │ - bne ec604 <__cxa_atexit@plt+0xe0ddc> │ │ │ │ - tst r1, sl │ │ │ │ - mov r7, #7 │ │ │ │ - moveq r7, #3 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - b ec588 <__cxa_atexit@plt+0xe0d60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - cmp r0, sl │ │ │ │ - addne r7, lr, #3 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r3, #6] │ │ │ │ - cmp r7, sl │ │ │ │ - addne r3, lr, #3 │ │ │ │ - mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + add lr, r7, #20 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ ec668 <__cxa_atexit@plt+0xe0e40> │ │ │ │ - ldr r3, [sp] │ │ │ │ + ldr r7, [pc, #28] @ ef26c <__cxa_atexit@plt+0xe3a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, ip │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ ec660 <__cxa_atexit@plt+0xe0e38> │ │ │ │ + @ instruction: 0xffffb19c │ │ │ │ + @ instruction: 0xffffb154 │ │ │ │ + rsceq r7, r6, r8, asr r2 │ │ │ │ + sbcseq r4, r8, r0, lsl #15 │ │ │ │ + sbcseq r4, r8, r8, lsl #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ef2a8 <__cxa_atexit@plt+0xe3a80> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b eeb04 <__cxa_atexit@plt+0xe32dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r1 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - sbcseq r5, r8, r8, lsr r8 │ │ │ │ - rsceq r9, r6, r4, asr sp │ │ │ │ - sbcseq r5, r8, r0, ror #16 │ │ │ │ - rsceq r9, r6, r4, ror ip │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + sbcseq r4, r8, r0, lsr #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b eedc8 <__cxa_atexit@plt+0xe35a0> │ │ │ │ + sbcseq r4, r8, r8, ror #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b ef068 <__cxa_atexit@plt+0xe3840> │ │ │ │ + sbcseq r4, r8, r4, asr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - bne ec6b8 <__cxa_atexit@plt+0xe0e90> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ef37c <__cxa_atexit@plt+0xe3b54> │ │ │ │ + ldr r5, [pc, #144] @ ef3ac <__cxa_atexit@plt+0xe3b84> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi ec6fc <__cxa_atexit@plt+0xe0ed4> │ │ │ │ - ldr r7, [pc, #144] @ ec730 <__cxa_atexit@plt+0xe0f08> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi ef388 <__cxa_atexit@plt+0xe3b60> │ │ │ │ + ldr r7, [pc, #120] @ ef3b0 <__cxa_atexit@plt+0xe3b88> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq ec6f0 <__cxa_atexit@plt+0xe0ec8> │ │ │ │ - mov r7, r8 │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ - ldr r2, [pc, #100] @ ec724 <__cxa_atexit@plt+0xe0efc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ec710 <__cxa_atexit@plt+0xe0ee8> │ │ │ │ - ldr r7, [pc, #80] @ ec728 <__cxa_atexit@plt+0xe0f00> │ │ │ │ - str r9, [r5] │ │ │ │ + bhi ef39c <__cxa_atexit@plt+0xe3b74> │ │ │ │ + ldr r3, [pc, #100] @ ef3b4 <__cxa_atexit@plt+0xe3b8c> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq ec6f0 <__cxa_atexit@plt+0xe0ec8> │ │ │ │ - mov r7, r8 │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ef36c <__cxa_atexit@plt+0xe3b44> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ ec734 <__cxa_atexit@plt+0xe0f0c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ ef3bc <__cxa_atexit@plt+0xe3b94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ec72c <__cxa_atexit@plt+0xe0f04> │ │ │ │ + ldr r7, [pc, #20] @ ef3b8 <__cxa_atexit@plt+0xe3b90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffff7bc │ │ │ │ - sbcseq r5, r8, r0, ror #14 │ │ │ │ - @ instruction: 0xfffff7f8 │ │ │ │ - sbcseq r5, r8, r4, ror r7 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ec75c <__cxa_atexit@plt+0xe0f34> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldrdeq r6, [r6], #204 @ 0xcc @ │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xffff4f18 │ │ │ │ + sbcseq r4, r8, ip │ │ │ │ + ldrheq r4, [r8], #188 @ 0xbc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ef448 <__cxa_atexit@plt+0xe3c20> │ │ │ │ + ldr r3, [pc, #120] @ ef460 <__cxa_atexit@plt+0xe3c38> │ │ │ │ + ldr r9, [pc, #120] @ ef464 <__cxa_atexit@plt+0xe3c3c> │ │ │ │ + ldr r1, [pc, #120] @ ef468 <__cxa_atexit@plt+0xe3c40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #116] @ ef46c <__cxa_atexit@plt+0xe3c44> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr sl, [pc, #112] @ ef470 <__cxa_atexit@plt+0xe3c48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, r7, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stm ip, {r1, r8, r9} │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + sub r3, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str sl, [r7, #36] @ 0x24 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ ef474 <__cxa_atexit@plt+0xe3c4c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + smlaleq r7, r6, r0, r0 │ │ │ │ + sbcseq r4, r8, r4, lsl #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ef4ac <__cxa_atexit@plt+0xe3c84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ ef4b4 <__cxa_atexit@plt+0xe3c8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r6, r6, ip, asr fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ef4f8 <__cxa_atexit@plt+0xe3cd0> │ │ │ │ + ldr r2, [pc, #40] @ ef508 <__cxa_atexit@plt+0xe3ce0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ef548 <__cxa_atexit@plt+0xe3d20> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ ef558 <__cxa_atexit@plt+0xe3d30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + sbcseq r4, r8, r8, ror sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ef5fc <__cxa_atexit@plt+0xe3dd4> │ │ │ │ + ldr r1, [pc, #156] @ ef61c <__cxa_atexit@plt+0xe3df4> │ │ │ │ + ldr r7, [pc, #156] @ ef620 <__cxa_atexit@plt+0xe3df8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ef5ac <__cxa_atexit@plt+0xe3d84> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ef5b8 <__cxa_atexit@plt+0xe3d90> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc ec79c <__cxa_atexit@plt+0xe0f74> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ ec7ac <__cxa_atexit@plt+0xe0f84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc ef608 <__cxa_atexit@plt+0xe3de0> │ │ │ │ + ldr r3, [pc, #84] @ ef624 <__cxa_atexit@plt+0xe3dfc> │ │ │ │ + ldr r1, [pc, #84] @ ef628 <__cxa_atexit@plt+0xe3e00> │ │ │ │ + ldr r0, [pc, #84] @ ef62c <__cxa_atexit@plt+0xe3e04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r6, ip, ror #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r6, r6, r0, ror sl │ │ │ │ + ldrheq r4, [r8], #132 @ 0x84 │ │ │ │ + ldrsbeq r4, [r8], #156 @ 0x9c │ │ │ │ + rsceq r6, r6, ip, asr #28 │ │ │ │ + sbcseq r4, r8, r4, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne ef650 <__cxa_atexit@plt+0xe3e28> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ef698 <__cxa_atexit@plt+0xe3e70> │ │ │ │ + ldr lr, [pc, #64] @ ef6a8 <__cxa_atexit@plt+0xe3e80> │ │ │ │ + ldr r1, [pc, #64] @ ef6ac <__cxa_atexit@plt+0xe3e84> │ │ │ │ + ldr r2, [pc, #64] @ ef6b0 <__cxa_atexit@plt+0xe3e88> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r4, r8, ip, lsl r8 │ │ │ │ + sbcseq r4, r8, r4, asr #18 │ │ │ │ + strhteq r6, [r6], #212 @ 0xd4 │ │ │ │ + sbcseq r4, r8, ip, lsl r9 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ef75c <__cxa_atexit@plt+0xe3f34> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ef764 <__cxa_atexit@plt+0xe3f3c> │ │ │ │ + ldr lr, [pc, #160] @ ef790 <__cxa_atexit@plt+0xe3f68> │ │ │ │ + ldr r1, [pc, #160] @ ef794 <__cxa_atexit@plt+0xe3f6c> │ │ │ │ + ldr r0, [pc, #160] @ ef798 <__cxa_atexit@plt+0xe3f70> │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ec7f4 <__cxa_atexit@plt+0xe0fcc> │ │ │ │ - ldr r7, [pc, #52] @ ec804 <__cxa_atexit@plt+0xe0fdc> │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + bhi ef780 <__cxa_atexit@plt+0xe3f58> │ │ │ │ + ldr r3, [pc, #100] @ ef79c <__cxa_atexit@plt+0xe3f74> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq ec7e8 <__cxa_atexit@plt+0xe0fc0> │ │ │ │ - mov r7, r8 │ │ │ │ - b ebea0 <__cxa_atexit@plt+0xe0678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ef74c <__cxa_atexit@plt+0xe3f24> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ec808 <__cxa_atexit@plt+0xe0fe0> │ │ │ │ + mov r6, r3 │ │ │ │ + b ef76c <__cxa_atexit@plt+0xe3f44> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ ef7a4 <__cxa_atexit@plt+0xe3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff6c8 │ │ │ │ - sbcseq r5, r8, r0, lsl #13 │ │ │ │ - sbcseq r5, r8, r8, ror r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ec860 <__cxa_atexit@plt+0xe1038> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq ec858 <__cxa_atexit@plt+0xe1030> │ │ │ │ - ldr r8, [pc, #40] @ ec868 <__cxa_atexit@plt+0xe1040> │ │ │ │ - ldr r3, [pc, #40] @ ec86c <__cxa_atexit@plt+0xe1044> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 66ce58 <__cxa_atexit@plt+0x661630> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ ef7a0 <__cxa_atexit@plt+0xe3f78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbceq r2, r3, r2, asr sl │ │ │ │ - strdeq r9, [r6], #112 @ 0x70 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ec8d0 <__cxa_atexit@plt+0xe10a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec8dc <__cxa_atexit@plt+0xe10b4> │ │ │ │ - ldr r1, [pc, #76] @ ec8ec <__cxa_atexit@plt+0xe10c4> │ │ │ │ - sub r8, r6, #3 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r6, r6, ip, asr r9 │ │ │ │ + @ instruction: 0xffff4c18 │ │ │ │ + sbcseq r3, r8, r0, lsr ip │ │ │ │ + sbcseq r4, r8, r0, ror r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ef7dc <__cxa_atexit@plt+0xe3fb4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ ef7e4 <__cxa_atexit@plt+0xe3fbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r5, [pc, #48] @ ec8f0 <__cxa_atexit@plt+0xe10c8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + rsceq r6, r6, ip, lsr #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ef828 <__cxa_atexit@plt+0xe4000> │ │ │ │ + ldr r2, [pc, #40] @ ef838 <__cxa_atexit@plt+0xe4010> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r6, r4, asr r7 │ │ │ │ - rsceq r9, r6, r0, asr r7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ec954 <__cxa_atexit@plt+0xe112c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec960 <__cxa_atexit@plt+0xe1138> │ │ │ │ - ldr r1, [pc, #76] @ ec970 <__cxa_atexit@plt+0xe1148> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r5, [pc, #48] @ ec974 <__cxa_atexit@plt+0xe114c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ef878 <__cxa_atexit@plt+0xe4050> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ ef888 <__cxa_atexit@plt+0xe4060> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [r6], #96 @ 0x60 @ │ │ │ │ - rsceq r9, r6, ip, asr #13 │ │ │ │ - sbcseq r5, r8, r4, lsl r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + smullseq r4, r8, r4, r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ec9d8 <__cxa_atexit@plt+0xe11b0> │ │ │ │ - ldr r3, [pc, #68] @ ec9e0 <__cxa_atexit@plt+0xe11b8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq ec9cc <__cxa_atexit@plt+0xe11a4> │ │ │ │ - mov r7, r8 │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - sbcseq r5, r8, ip, lsr #9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq eca20 <__cxa_atexit@plt+0xe11f8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne eca44 <__cxa_atexit@plt+0xe121c> │ │ │ │ - ldr r7, [pc, #116] @ eca88 <__cxa_atexit@plt+0xe1260> │ │ │ │ + bhi ef92c <__cxa_atexit@plt+0xe4104> │ │ │ │ + ldr r1, [pc, #156] @ ef94c <__cxa_atexit@plt+0xe4124> │ │ │ │ + ldr r7, [pc, #156] @ ef950 <__cxa_atexit@plt+0xe4128> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ eca84 <__cxa_atexit@plt+0xe125c> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq eca78 <__cxa_atexit@plt+0xe1250> │ │ │ │ - b eca98 <__cxa_atexit@plt+0xe1270> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr lr, [pc, #36] @ eca80 <__cxa_atexit@plt+0xe1258> │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq eca78 <__cxa_atexit@plt+0xe1250> │ │ │ │ - b ecc8c <__cxa_atexit@plt+0xe1464> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #4 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldrdeq r9, [r6], #116 @ 0x74 @ │ │ │ │ - sbcseq r5, r8, r4, lsl #8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r8, [lr, #4]! │ │ │ │ - ldr r7, [lr, #8] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ecaec <__cxa_atexit@plt+0xe12c4> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ecb74 <__cxa_atexit@plt+0xe134c> │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r1, r8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne ecb74 <__cxa_atexit@plt+0xe134c> │ │ │ │ - tst r0, r8 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ - b ecaa8 <__cxa_atexit@plt+0xe1280> │ │ │ │ - ldr r0, [r2, #6] │ │ │ │ - cmp r8, r0 │ │ │ │ - bne ecb74 <__cxa_atexit@plt+0xe134c> │ │ │ │ - ldr r0, [pc, #196] @ ecbc4 <__cxa_atexit@plt+0xe139c> │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq ecb88 <__cxa_atexit@plt+0xe1360> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ecb94 <__cxa_atexit@plt+0xe136c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc ecbac <__cxa_atexit@plt+0xe1384> │ │ │ │ - ldr lr, [pc, #156] @ ecbd0 <__cxa_atexit@plt+0xe13a8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr lr, [pc, #132] @ ecbd4 <__cxa_atexit@plt+0xe13ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - stm r1, {r0, r7, lr} │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #68] @ ecbc0 <__cxa_atexit@plt+0xe1398> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ + beq ef8dc <__cxa_atexit@plt+0xe40b4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ef8e8 <__cxa_atexit@plt+0xe40c0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ecbc8 <__cxa_atexit@plt+0xe13a0> │ │ │ │ - ldr r0, [pc, #44] @ ecbcc <__cxa_atexit@plt+0xe13a4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ef938 <__cxa_atexit@plt+0xe4110> │ │ │ │ + ldr r3, [pc, #84] @ ef954 <__cxa_atexit@plt+0xe412c> │ │ │ │ + ldr r1, [pc, #84] @ ef958 <__cxa_atexit@plt+0xe4130> │ │ │ │ + ldr r0, [pc, #84] @ ef95c <__cxa_atexit@plt+0xe4134> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r0, #36 @ 0x24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r6, ip, ror #12 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrsheq r5, [r8], #36 @ 0x24 │ │ │ │ - ldrsheq r5, [r8], #32 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - smlaleq r9, r6, r0, r6 │ │ │ │ - ldrheq r5, [r8], #40 @ 0x28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r6, r6, r0, asr #14 │ │ │ │ + sbcseq r4, r8, r4, ror #11 │ │ │ │ + ldrsheq r4, [r8], #104 @ 0x68 │ │ │ │ + rsceq r6, r6, ip, lsl fp │ │ │ │ + sbcseq r4, r8, r0, asr #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ecc48 <__cxa_atexit@plt+0xe1420> │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne ef980 <__cxa_atexit@plt+0xe4158> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ecc60 <__cxa_atexit@plt+0xe1438> │ │ │ │ - ldr r2, [pc, #112] @ ecc78 <__cxa_atexit@plt+0xe1450> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #84] @ ecc7c <__cxa_atexit@plt+0xe1454> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #12 │ │ │ │ - stm r1, {r0, r2, r7, lr} │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc ef9c8 <__cxa_atexit@plt+0xe41a0> │ │ │ │ + ldr lr, [pc, #64] @ ef9d8 <__cxa_atexit@plt+0xe41b0> │ │ │ │ + ldr r1, [pc, #64] @ ef9dc <__cxa_atexit@plt+0xe41b4> │ │ │ │ + ldr r2, [pc, #64] @ ef9e0 <__cxa_atexit@plt+0xe41b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #32] @ ecc70 <__cxa_atexit@plt+0xe1448> │ │ │ │ - ldr r0, [pc, #32] @ ecc74 <__cxa_atexit@plt+0xe144c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - sbcseq r5, r8, r0, asr #4 │ │ │ │ - sbcseq r5, r8, ip, lsr r2 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - strhteq r9, [r6], #88 @ 0x58 │ │ │ │ - sbcseq r5, r8, r0, lsl r2 │ │ │ │ - andeq r1, r0, r8, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ecd08 <__cxa_atexit@plt+0xe14e0> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq ece8c <__cxa_atexit@plt+0xe1664> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r9, r0 │ │ │ │ - bls ecd6c <__cxa_atexit@plt+0xe1544> │ │ │ │ - rsb r2, r9, #0 │ │ │ │ - eor r2, r9, r2 │ │ │ │ - and r2, r3, r2 │ │ │ │ - cmp r2, r8 │ │ │ │ - bne ece8c <__cxa_atexit@plt+0xe1664> │ │ │ │ + sbcseq r4, r8, ip, asr #10 │ │ │ │ + sbcseq r4, r8, r0, ror #12 │ │ │ │ + rsceq r6, r6, r4, lsl #21 │ │ │ │ + sbcseq r4, r8, r8, lsr r6 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ - tst r3, r9 │ │ │ │ - str ip, [r2, #28]! │ │ │ │ - strne r1, [r5, #32] │ │ │ │ - ldr r7, [r2, #-12] │ │ │ │ - streq sl, [r5, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - mov sl, lr │ │ │ │ - b ed18c <__cxa_atexit@plt+0xe1964> │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, lr, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne ece8c <__cxa_atexit@plt+0xe1664> │ │ │ │ - tst lr, r9 │ │ │ │ - moveq r1, sl │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ece0c <__cxa_atexit@plt+0xe15e4> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq ece8c <__cxa_atexit@plt+0xe1664> │ │ │ │ - ldr r3, [r1, #15] │ │ │ │ - ldr r2, [r1, #11] │ │ │ │ - rsb r0, r3, #0 │ │ │ │ - eor r0, r3, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - cmp r0, r2 │ │ │ │ - bne ece8c <__cxa_atexit@plt+0xe1664> │ │ │ │ - tst r3, lr │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r1, [r1, r0] │ │ │ │ - b ecd28 <__cxa_atexit@plt+0xe1500> │ │ │ │ - cmp r0, r9 │ │ │ │ - bls ecda8 <__cxa_atexit@plt+0xe1580> │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r2, r8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne ece8c <__cxa_atexit@plt+0xe1664> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r0, r8 │ │ │ │ - str r1, [r3, #28]! │ │ │ │ - strne ip, [r5, #32] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - streq lr, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b ed9c0 <__cxa_atexit@plt+0xe2198> │ │ │ │ - cmp r8, r3 │ │ │ │ - bne ece8c <__cxa_atexit@plt+0xe1664> │ │ │ │ - ldr r0, [pc, #280] @ eced0 <__cxa_atexit@plt+0xe16a8> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - cmp fp, r3 │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r0, [r5] │ │ │ │ - bhi eceac <__cxa_atexit@plt+0xe1684> │ │ │ │ - ldr r3, [pc, #252] @ eced4 <__cxa_atexit@plt+0xe16ac> │ │ │ │ - tst r1, #3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi efa8c <__cxa_atexit@plt+0xe4264> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc efa94 <__cxa_atexit@plt+0xe426c> │ │ │ │ + ldr lr, [pc, #160] @ efac0 <__cxa_atexit@plt+0xe4298> │ │ │ │ + ldr r1, [pc, #160] @ efac4 <__cxa_atexit@plt+0xe429c> │ │ │ │ + ldr r0, [pc, #160] @ efac8 <__cxa_atexit@plt+0xe42a0> │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + bhi efab0 <__cxa_atexit@plt+0xe4288> │ │ │ │ + ldr r3, [pc, #100] @ efacc <__cxa_atexit@plt+0xe42a4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str ip, [r5, #20] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq ecea0 <__cxa_atexit@plt+0xe1678> │ │ │ │ - mov r7, r1 │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ - ldr r0, [r1, #6] │ │ │ │ - cmp r0, lr │ │ │ │ - bne ece8c <__cxa_atexit@plt+0xe1664> │ │ │ │ - ldr r0, [pc, #184] @ eced8 <__cxa_atexit@plt+0xe16b0> │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #20]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - ldr r1, [r1, #2] │ │ │ │ - cmp r0, r3 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - bcc ecebc <__cxa_atexit@plt+0xe1694> │ │ │ │ - ldr r0, [pc, #148] @ ecee0 <__cxa_atexit@plt+0xe16b8> │ │ │ │ - ldr r2, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [pc, #128] @ ecee4 <__cxa_atexit@plt+0xe16bc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #72] @ ecedc <__cxa_atexit@plt+0xe16b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ + str r3, [r7] │ │ │ │ + beq efa7c <__cxa_atexit@plt+0xe4254> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b efa9c <__cxa_atexit@plt+0xe4274> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ efad4 <__cxa_atexit@plt+0xe42ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, ip │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - rsceq r9, r6, r4, asr r3 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - rsceq r9, r6, ip, ror r3 │ │ │ │ - sbcseq r4, r8, r8, lsr #31 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ecf5c <__cxa_atexit@plt+0xe1734> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ecf74 <__cxa_atexit@plt+0xe174c> │ │ │ │ - ldr r2, [pc, #116] @ ecf8c <__cxa_atexit@plt+0xe1764> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #88] @ ecf90 <__cxa_atexit@plt+0xe1768> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r0, r6, #16 │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #32] @ ecf84 <__cxa_atexit@plt+0xe175c> │ │ │ │ - ldr r0, [pc, #32] @ ecf88 <__cxa_atexit@plt+0xe1760> │ │ │ │ - add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - sbcseq r4, r8, ip, lsr #30 │ │ │ │ - sbcseq r4, r8, r8, lsr #30 │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - rsceq r9, r6, r8, lsr #5 │ │ │ │ - ldrsheq r4, [r8], #236 @ 0xec │ │ │ │ - andeq r1, r0, r8, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne ecfec <__cxa_atexit@plt+0xe17c4> │ │ │ │ - ldr r7, [pc, #176] @ ed06c <__cxa_atexit@plt+0xe1844> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [pc, #24] @ efad0 <__cxa_atexit@plt+0xe42a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq ed04c <__cxa_atexit@plt+0xe1824> │ │ │ │ - mov r7, r8 │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ - ldr r2, [pc, #112] @ ed064 <__cxa_atexit@plt+0xe183c> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r6, r6, ip, lsr #12 │ │ │ │ + @ instruction: 0xffff4878 │ │ │ │ + ldrsheq r3, [r8], #140 @ 0x8c │ │ │ │ + sbcseq r4, r8, ip, lsl #11 │ │ │ │ + sbcseq r3, r8, r8, asr pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - sub r2, r3, #36 @ 0x24 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ed058 <__cxa_atexit@plt+0xe1830> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - ldr r1, [pc, #60] @ ed068 <__cxa_atexit@plt+0xe1840> │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi efb44 <__cxa_atexit@plt+0xe431c> │ │ │ │ + ldr r7, [pc, #104] @ efb68 <__cxa_atexit@plt+0xe4340> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi efb58 <__cxa_atexit@plt+0xe4330> │ │ │ │ + ldr r3, [pc, #84] @ efb6c <__cxa_atexit@plt+0xe4344> │ │ │ │ tst r8, #3 │ │ │ │ - beq ed04c <__cxa_atexit@plt+0xe1824> │ │ │ │ - mov r7, r8 │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq efb34 <__cxa_atexit@plt+0xe430c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ efb74 <__cxa_atexit@plt+0xe434c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffff9b8 │ │ │ │ - @ instruction: 0xfffffa2c │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ed094 <__cxa_atexit@plt+0xe186c> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ efb70 <__cxa_atexit@plt+0xe4348> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ed0d4 <__cxa_atexit@plt+0xe18ac> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ ed0e4 <__cxa_atexit@plt+0xe18bc> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff4750 │ │ │ │ + sbcseq r3, r8, r0, asr r8 │ │ │ │ + sbcseq r4, r8, ip, ror #9 │ │ │ │ + ldrheq r3, [r8], #236 @ 0xec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc efbe0 <__cxa_atexit@plt+0xe43b8> │ │ │ │ + ldr r3, [pc, #80] @ efbf8 <__cxa_atexit@plt+0xe43d0> │ │ │ │ + ldr r2, [pc, #80] @ efbfc <__cxa_atexit@plt+0xe43d4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ efc00 <__cxa_atexit@plt+0xe43d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #26 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r6, r4, lsr r1 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b ed18c <__cxa_atexit@plt+0xe1964> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ed150 <__cxa_atexit@plt+0xe1928> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed15c <__cxa_atexit@plt+0xe1934> │ │ │ │ - ldr r1, [pc, #76] @ ed16c <__cxa_atexit@plt+0xe1944> │ │ │ │ - sub r8, r6, #3 │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ efc04 <__cxa_atexit@plt+0xe43dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffadb0 │ │ │ │ + @ instruction: 0xffffad2c │ │ │ │ + strhteq r6, [r6], #132 @ 0x84 │ │ │ │ + sbcseq r3, r8, ip, asr #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi efc3c <__cxa_atexit@plt+0xe4414> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ efc44 <__cxa_atexit@plt+0xe441c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r5, [pc, #48] @ ed170 <__cxa_atexit@plt+0xe1948> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + rsceq r6, r6, ip, asr #7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc efc88 <__cxa_atexit@plt+0xe4460> │ │ │ │ + ldr r2, [pc, #40] @ efc98 <__cxa_atexit@plt+0xe4470> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r6], #228 @ 0xe4 @ │ │ │ │ - ldrdeq r8, [r6], #224 @ 0xe0 @ │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - sbcseq r4, r8, r0, lsl sp │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r0, r5 │ │ │ │ - mov lr, r9 │ │ │ │ - ldr r9, [r0], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi ed37c <__cxa_atexit@plt+0xe1b54> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq ed1fc <__cxa_atexit@plt+0xe19d4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq ed314 <__cxa_atexit@plt+0xe1aec> │ │ │ │ - ldr ip, [r0, #3] │ │ │ │ - ldr r2, [r0, #7] │ │ │ │ - ldr r3, [r0, #11] │ │ │ │ - ldr r0, [r0, #15] │ │ │ │ - cmp r0, lr │ │ │ │ - bls ed260 <__cxa_atexit@plt+0xe1a38> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r1, r8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne ed314 <__cxa_atexit@plt+0xe1aec> │ │ │ │ - tst r0, r8 │ │ │ │ - moveq r2, ip │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r0, r2 │ │ │ │ - b ed1a4 <__cxa_atexit@plt+0xe197c> │ │ │ │ - ldr r1, [r0, #6] │ │ │ │ - rsb r2, lr, #0 │ │ │ │ - eor r2, lr, r2 │ │ │ │ - and r2, r1, r2 │ │ │ │ - cmp r2, r8 │ │ │ │ - bne ed314 <__cxa_atexit@plt+0xe1aec> │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ands r7, r1, lr │ │ │ │ - add r2, r6, #8 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - beq ed328 <__cxa_atexit@plt+0xe1b00> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - cmp r8, r2 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - bcs ed344 <__cxa_atexit@plt+0xe1b1c> │ │ │ │ - ldr r6, [pc, #380] @ ed3c8 <__cxa_atexit@plt+0xe1ba0> │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc efcd8 <__cxa_atexit@plt+0xe44b0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ efce8 <__cxa_atexit@plt+0xe44c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - cmp lr, r0 │ │ │ │ - bls ed2a0 <__cxa_atexit@plt+0xe1a78> │ │ │ │ - rsb r1, lr, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - and r1, r3, r1 │ │ │ │ - cmp r1, r8 │ │ │ │ - bne ed314 <__cxa_atexit@plt+0xe1aec> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - tst r3, lr │ │ │ │ - strne r9, [r5, #4] │ │ │ │ - streq sl, [r5, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - mov sl, ip │ │ │ │ - str r2, [r5] │ │ │ │ - b ed9c0 <__cxa_atexit@plt+0xe2198> │ │ │ │ - cmp r3, r8 │ │ │ │ - bne ed314 <__cxa_atexit@plt+0xe1aec> │ │ │ │ - ldr lr, [pc, #272] @ ed3c0 <__cxa_atexit@plt+0xe1b98> │ │ │ │ - mov r3, r5 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp fp, r1 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r0, ip} │ │ │ │ - str sl, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bhi ed390 <__cxa_atexit@plt+0xe1b68> │ │ │ │ - ldr r3, [pc, #228] @ ed3c4 <__cxa_atexit@plt+0xe1b9c> │ │ │ │ - tst r2, #3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + ldrheq r4, [r8], #52 @ 0x34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi efd8c <__cxa_atexit@plt+0xe4564> │ │ │ │ + ldr r1, [pc, #156] @ efdac <__cxa_atexit@plt+0xe4584> │ │ │ │ + ldr r7, [pc, #156] @ efdb0 <__cxa_atexit@plt+0xe4588> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq efd3c <__cxa_atexit@plt+0xe4514> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne efd48 <__cxa_atexit@plt+0xe4520> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc efd98 <__cxa_atexit@plt+0xe4570> │ │ │ │ + ldr r3, [pc, #84] @ efdb4 <__cxa_atexit@plt+0xe458c> │ │ │ │ + ldr r1, [pc, #84] @ efdb8 <__cxa_atexit@plt+0xe4590> │ │ │ │ + ldr r0, [pc, #84] @ efdbc <__cxa_atexit@plt+0xe4594> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq ed370 <__cxa_atexit@plt+0xe1b48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ - ldr r7, [pc, #180] @ ed3d0 <__cxa_atexit@plt+0xe1ba8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r8, #0 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - bcc ed3a0 <__cxa_atexit@plt+0xe1b78> │ │ │ │ - ldr r3, [pc, #136] @ ed3d4 <__cxa_atexit@plt+0xe1bac> │ │ │ │ - mov r7, fp │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r1, r2, #3 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r5, lr │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b ed4c0 <__cxa_atexit@plt+0xe1c98> │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r6, r6, r0, ror #5 │ │ │ │ + sbcseq r4, r8, r4, lsr #2 │ │ │ │ + sbcseq r4, r8, r8, lsl r3 │ │ │ │ + strhteq r6, [r6], #108 @ 0x6c │ │ │ │ + sbcseq r4, r8, r0, ror #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne efde0 <__cxa_atexit@plt+0xe45b8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc efe28 <__cxa_atexit@plt+0xe4600> │ │ │ │ + ldr lr, [pc, #64] @ efe38 <__cxa_atexit@plt+0xe4610> │ │ │ │ + ldr r1, [pc, #64] @ efe3c <__cxa_atexit@plt+0xe4614> │ │ │ │ + ldr r2, [pc, #64] @ efe40 <__cxa_atexit@plt+0xe4618> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r4, r8, ip, lsl #1 │ │ │ │ + sbcseq r4, r8, r0, lsl #5 │ │ │ │ + rsceq r6, r6, r4, lsr #12 │ │ │ │ + sbcseq r4, r8, r8, asr r2 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi efeec <__cxa_atexit@plt+0xe46c4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc efef4 <__cxa_atexit@plt+0xe46cc> │ │ │ │ + ldr lr, [pc, #160] @ eff20 <__cxa_atexit@plt+0xe46f8> │ │ │ │ + ldr r1, [pc, #160] @ eff24 <__cxa_atexit@plt+0xe46fc> │ │ │ │ + ldr r0, [pc, #160] @ eff28 <__cxa_atexit@plt+0xe4700> │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + bhi eff10 <__cxa_atexit@plt+0xe46e8> │ │ │ │ + ldr r3, [pc, #100] @ eff2c <__cxa_atexit@plt+0xe4704> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq efedc <__cxa_atexit@plt+0xe46b4> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b efefc <__cxa_atexit@plt+0xe46d4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ eff34 <__cxa_atexit@plt+0xe470c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ eff30 <__cxa_atexit@plt+0xe4708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r6, r6, ip, asr #3 │ │ │ │ + @ instruction: 0xffff4488 │ │ │ │ + sbcseq r3, r8, r0, lsr #9 │ │ │ │ + sbcseq r4, r8, ip, lsr #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eff6c <__cxa_atexit@plt+0xe4744> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ eff74 <__cxa_atexit@plt+0xe474c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ed3cc <__cxa_atexit@plt+0xe1ba4> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r8, lsl #10 │ │ │ │ - @ instruction: 0xfffff708 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r8, r6, ip, asr #29 │ │ │ │ - rsceq r8, r6, r0, asr #25 │ │ │ │ - ldrheq r4, [r8], #168 @ 0xa8 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + smlaleq r6, r6, ip, r0 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc ed42c <__cxa_atexit@plt+0xe1c04> │ │ │ │ - ldr r7, [pc, #64] @ ed444 <__cxa_atexit@plt+0xe1c1c> │ │ │ │ - sub r0, r6, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b ed4c0 <__cxa_atexit@plt+0xe1c98> │ │ │ │ - ldr r3, [pc, #20] @ ed448 <__cxa_atexit@plt+0xe1c20> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r6, r8, lsl #24 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - sbcseq r4, r8, r4, asr #20 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bcc effb8 <__cxa_atexit@plt+0xe4790> │ │ │ │ + ldr r2, [pc, #40] @ effc8 <__cxa_atexit@plt+0xe47a0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc ed4a0 <__cxa_atexit@plt+0xe1c78> │ │ │ │ - ldr r7, [pc, #64] @ ed4b8 <__cxa_atexit@plt+0xe1c90> │ │ │ │ - sub r0, r6, #3 │ │ │ │ + bcc f0008 <__cxa_atexit@plt+0xe47e0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ f0018 <__cxa_atexit@plt+0xe47f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + ldrsbeq r4, [r8], #0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f00bc <__cxa_atexit@plt+0xe4894> │ │ │ │ + ldr r1, [pc, #156] @ f00dc <__cxa_atexit@plt+0xe48b4> │ │ │ │ + ldr r7, [pc, #156] @ f00e0 <__cxa_atexit@plt+0xe48b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b ed4c0 <__cxa_atexit@plt+0xe1c98> │ │ │ │ - ldr r3, [pc, #20] @ ed4bc <__cxa_atexit@plt+0xe1c94> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r8, r6, r4, fp │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r3, r7} │ │ │ │ - ldr r9, [pc, #192] @ ed590 <__cxa_atexit@plt+0xe1d68> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - and sl, r7, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq ed550 <__cxa_atexit@plt+0xe1d28> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq ed53c <__cxa_atexit@plt+0xe1d14> │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldm r3, {r0, r1, r2, r3} │ │ │ │ - cmp sl, #0 │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq ed578 <__cxa_atexit@plt+0xe1d50> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - rsb r1, r3, #0 │ │ │ │ - eor r1, r3, r1 │ │ │ │ - and r1, r0, r1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne ed53c <__cxa_atexit@plt+0xe1d14> │ │ │ │ - tst r0, r3 │ │ │ │ - mvn r0, #3 │ │ │ │ - mvneq r0, #7 │ │ │ │ - ldr r3, [r5, r0] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b ed4dc <__cxa_atexit@plt+0xe1cb4> │ │ │ │ - ldr r7, [pc, #84] @ ed598 <__cxa_atexit@plt+0xe1d70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #60] @ ed594 <__cxa_atexit@plt+0xe1d6c> │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - stm r3, {r0, r1, r2} │ │ │ │ - beq ed584 <__cxa_atexit@plt+0xe1d5c> │ │ │ │ - mov r5, lr │ │ │ │ - b ed5a8 <__cxa_atexit@plt+0xe1d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, r6, r4, lsr #25 │ │ │ │ - ldrsheq r4, [r8], #132 @ 0x84 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - cmp r7, r2 │ │ │ │ - bne ed63c <__cxa_atexit@plt+0xe1e14> │ │ │ │ - ldr r2, [pc, #196] @ ed688 <__cxa_atexit@plt+0xe1e60> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq ed650 <__cxa_atexit@plt+0xe1e28> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ed65c <__cxa_atexit@plt+0xe1e34> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc ed674 <__cxa_atexit@plt+0xe1e4c> │ │ │ │ - ldr lr, [pc, #156] @ ed698 <__cxa_atexit@plt+0xe1e70> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #132] @ ed69c <__cxa_atexit@plt+0xe1e74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - stm r1, {r0, r7, lr} │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #72] @ ed68c <__cxa_atexit@plt+0xe1e64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ + beq f006c <__cxa_atexit@plt+0xe4844> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f0078 <__cxa_atexit@plt+0xe4850> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ed690 <__cxa_atexit@plt+0xe1e68> │ │ │ │ - ldr r0, [pc, #44] @ ed694 <__cxa_atexit@plt+0xe1e6c> │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f00c8 <__cxa_atexit@plt+0xe48a0> │ │ │ │ + ldr r3, [pc, #84] @ f00e4 <__cxa_atexit@plt+0xe48bc> │ │ │ │ + ldr r1, [pc, #84] @ f00e8 <__cxa_atexit@plt+0xe48c0> │ │ │ │ + ldr r0, [pc, #84] @ f00ec <__cxa_atexit@plt+0xe48c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r8, r6, r4, lsr #23 │ │ │ │ - sbcseq r4, r8, ip, lsr #16 │ │ │ │ - sbcseq r4, r8, r8, lsr #16 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - rsceq r8, r6, r8, asr #23 │ │ │ │ - ldrsheq r4, [r8], #112 @ 0x70 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + strhteq r5, [r6], #240 @ 0xf0 │ │ │ │ + sbcseq r3, r8, r4, asr lr │ │ │ │ + sbcseq r4, r8, r4, lsr r0 │ │ │ │ + rsceq r6, r6, ip, lsl #7 │ │ │ │ + ldrsheq r3, [r8], #252 @ 0xfc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ed714 <__cxa_atexit@plt+0xe1eec> │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f0110 <__cxa_atexit@plt+0xe48e8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ed72c <__cxa_atexit@plt+0xe1f04> │ │ │ │ - ldr r2, [pc, #116] @ ed744 <__cxa_atexit@plt+0xe1f1c> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #88] @ ed748 <__cxa_atexit@plt+0xe1f20> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stm r1, {r0, r7, lr} │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc f0158 <__cxa_atexit@plt+0xe4930> │ │ │ │ + ldr lr, [pc, #64] @ f0168 <__cxa_atexit@plt+0xe4940> │ │ │ │ + ldr r1, [pc, #64] @ f016c <__cxa_atexit@plt+0xe4944> │ │ │ │ + ldr r2, [pc, #64] @ f0170 <__cxa_atexit@plt+0xe4948> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #32] @ ed73c <__cxa_atexit@plt+0xe1f14> │ │ │ │ - ldr r0, [pc, #32] @ ed740 <__cxa_atexit@plt+0xe1f18> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - sbcseq r4, r8, r4, ror r7 │ │ │ │ - sbcseq r4, r8, r0, ror r7 │ │ │ │ - @ instruction: 0xfffffa1c │ │ │ │ - strdeq r8, [r6], #160 @ 0xa0 @ │ │ │ │ - sbcseq r4, r8, r4, asr #14 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r1, r0 │ │ │ │ - cmp r0, lr │ │ │ │ - bne ed7a0 <__cxa_atexit@plt+0xe1f78> │ │ │ │ - mov r0, #8 │ │ │ │ - tst r1, r2 │ │ │ │ - moveq r0, #4 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b ed4c0 <__cxa_atexit@plt+0xe1c98> │ │ │ │ - ldr r7, [pc, #12] @ ed7b4 <__cxa_atexit@plt+0xe1f8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r8, r6, r0, asr #20 │ │ │ │ - ldrsbeq r4, [r8], #104 @ 0x68 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ed824 <__cxa_atexit@plt+0xe1ffc> │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed884 <__cxa_atexit@plt+0xe205c> │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r3, [pc, #168] @ ed8a0 <__cxa_atexit@plt+0xe2078> │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldrheq r3, [r8], #220 @ 0xdc │ │ │ │ + smullseq r3, r8, ip, pc @ │ │ │ │ + strdeq r6, [r6], #36 @ 0x24 @ │ │ │ │ + sbcseq r3, r8, r4, ror pc │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f021c <__cxa_atexit@plt+0xe49f4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f0224 <__cxa_atexit@plt+0xe49fc> │ │ │ │ + ldr lr, [pc, #160] @ f0250 <__cxa_atexit@plt+0xe4a28> │ │ │ │ + ldr r1, [pc, #160] @ f0254 <__cxa_atexit@plt+0xe4a2c> │ │ │ │ + ldr r0, [pc, #160] @ f0258 <__cxa_atexit@plt+0xe4a30> │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + bhi f0240 <__cxa_atexit@plt+0xe4a18> │ │ │ │ + ldr r3, [pc, #100] @ f025c <__cxa_atexit@plt+0xe4a34> │ │ │ │ tst r8, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - beq ed878 <__cxa_atexit@plt+0xe2050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f020c <__cxa_atexit@plt+0xe49e4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ - ldr r2, [pc, #108] @ ed898 <__cxa_atexit@plt+0xe2070> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi ed890 <__cxa_atexit@plt+0xe2068> │ │ │ │ - ldr r3, [pc, #84] @ ed89c <__cxa_atexit@plt+0xe2074> │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f022c <__cxa_atexit@plt+0xe4a04> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f0264 <__cxa_atexit@plt+0xe4a3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f0260 <__cxa_atexit@plt+0xe4a38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + smlaleq r5, r6, ip, lr │ │ │ │ + @ instruction: 0xffff40e8 │ │ │ │ + sbcseq r3, r8, ip, ror #2 │ │ │ │ + sbcseq r3, r8, r8, asr #29 │ │ │ │ + sbcseq r3, r8, r4, lsr r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f02d4 <__cxa_atexit@plt+0xe4aac> │ │ │ │ + ldr r7, [pc, #104] @ f02f8 <__cxa_atexit@plt+0xe4ad0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f02e8 <__cxa_atexit@plt+0xe4ac0> │ │ │ │ + ldr r3, [pc, #84] @ f02fc <__cxa_atexit@plt+0xe4ad4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq ed878 <__cxa_atexit@plt+0xe2050> │ │ │ │ - mov r7, r8 │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ + str r3, [r7] │ │ │ │ + beq f02c4 <__cxa_atexit@plt+0xe4a9c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f0304 <__cxa_atexit@plt+0xe4adc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f0300 <__cxa_atexit@plt+0xe4ad8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff1a0 │ │ │ │ - @ instruction: 0xfffff1e4 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ed8c8 <__cxa_atexit@plt+0xe20a0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff3fc0 │ │ │ │ + sbcseq r3, r8, r0, asr #1 │ │ │ │ + sbcseq r3, r8, r8, lsr #28 │ │ │ │ + smullseq r3, r8, r8, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f0370 <__cxa_atexit@plt+0xe4b48> │ │ │ │ + ldr r3, [pc, #80] @ f0388 <__cxa_atexit@plt+0xe4b60> │ │ │ │ + ldr r2, [pc, #80] @ f038c <__cxa_atexit@plt+0xe4b64> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ f0390 <__cxa_atexit@plt+0xe4b68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #26 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f0394 <__cxa_atexit@plt+0xe4b6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffabcc │ │ │ │ + @ instruction: 0xffffab48 │ │ │ │ + rsceq r6, r6, r4, lsr #2 │ │ │ │ + sbcseq r3, r8, r8, lsr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f03fc <__cxa_atexit@plt+0xe4bd4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ f0404 <__cxa_atexit@plt+0xe4bdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, r6, ip, lsl #24 │ │ │ │ + sbcseq r3, r8, r0, lsr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f04a8 <__cxa_atexit@plt+0xe4c80> │ │ │ │ + ldr r1, [pc, #156] @ f04c8 <__cxa_atexit@plt+0xe4ca0> │ │ │ │ + ldr r7, [pc, #156] @ f04cc <__cxa_atexit@plt+0xe4ca4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f0458 <__cxa_atexit@plt+0xe4c30> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f0464 <__cxa_atexit@plt+0xe4c3c> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc ed908 <__cxa_atexit@plt+0xe20e0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ ed918 <__cxa_atexit@plt+0xe20f0> │ │ │ │ + bcc f04b4 <__cxa_atexit@plt+0xe4c8c> │ │ │ │ + ldr r3, [pc, #84] @ f04d0 <__cxa_atexit@plt+0xe4ca8> │ │ │ │ + ldr r1, [pc, #84] @ f04d4 <__cxa_atexit@plt+0xe4cac> │ │ │ │ + ldr r0, [pc, #84] @ f04d8 <__cxa_atexit@plt+0xe4cb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r6, r0, lsl #18 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b ed9c0 <__cxa_atexit@plt+0xe2198> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ed984 <__cxa_atexit@plt+0xe215c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed990 <__cxa_atexit@plt+0xe2168> │ │ │ │ - ldr r1, [pc, #76] @ ed9a0 <__cxa_atexit@plt+0xe2178> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r5, [pc, #48] @ ed9a4 <__cxa_atexit@plt+0xe217c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r5, r6, r4, asr #23 │ │ │ │ + sbcseq r3, r8, r8, lsr #19 │ │ │ │ + smullseq r3, r8, r4, ip │ │ │ │ + rsceq r5, r6, r0, lsr #31 │ │ │ │ + sbcseq r3, r8, ip, asr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f04fc <__cxa_atexit@plt+0xe4cd4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r6, r0, lsr #13 │ │ │ │ - smlaleq r8, r6, ip, r6 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - ldrsbeq r4, [r8], #76 @ 0x4c │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr lr, [r0], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi edbac <__cxa_atexit@plt+0xe2384> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq eda34 <__cxa_atexit@plt+0xe220c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq edb44 <__cxa_atexit@plt+0xe231c> │ │ │ │ - ldr ip, [r0, #3] │ │ │ │ - ldr r2, [r0, #7] │ │ │ │ - ldr r3, [r0, #11] │ │ │ │ - ldr r0, [r0, #15] │ │ │ │ - cmp r9, r0 │ │ │ │ - bhi eda9c <__cxa_atexit@plt+0xe2274> │ │ │ │ - cmp r0, r9 │ │ │ │ - bls edad4 <__cxa_atexit@plt+0xe22ac> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r1, r8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne edb44 <__cxa_atexit@plt+0xe231c> │ │ │ │ - tst r0, r8 │ │ │ │ - moveq r2, ip │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r0, r2 │ │ │ │ - b ed9d4 <__cxa_atexit@plt+0xe21ac> │ │ │ │ - ldr r3, [r0, #6] │ │ │ │ - rsb r1, r9, #0 │ │ │ │ - eor r1, r9, r1 │ │ │ │ - and r1, r3, r1 │ │ │ │ - cmp r1, r8 │ │ │ │ - bne edb44 <__cxa_atexit@plt+0xe231c> │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ands r7, r3, r9 │ │ │ │ - add r1, r6, #8 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - beq edb58 <__cxa_atexit@plt+0xe2330> │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - cmp r9, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - bcs edb74 <__cxa_atexit@plt+0xe234c> │ │ │ │ - ldr r6, [pc, #368] @ edbf8 <__cxa_atexit@plt+0xe23d0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - mov r6, r1 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsb r1, r9, #0 │ │ │ │ - eor r1, r9, r1 │ │ │ │ - and r1, r3, r1 │ │ │ │ - cmp r1, r8 │ │ │ │ - bne edb44 <__cxa_atexit@plt+0xe231c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - tst r3, r9 │ │ │ │ - strne lr, [r5, #4] │ │ │ │ - streq sl, [r5, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - mov sl, ip │ │ │ │ - str r2, [r5] │ │ │ │ - b ed18c <__cxa_atexit@plt+0xe1964> │ │ │ │ - cmp r8, r3 │ │ │ │ - bne edb44 <__cxa_atexit@plt+0xe231c> │ │ │ │ - ldr r3, [pc, #268] @ edbf0 <__cxa_atexit@plt+0xe23c8> │ │ │ │ - mov r0, r5 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r0, #-16]! │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - cmp fp, r1 │ │ │ │ - stmdb r5, {r9, sl, ip} │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bhi edbbc <__cxa_atexit@plt+0xe2394> │ │ │ │ - ldr r0, [pc, #228] @ edbf4 <__cxa_atexit@plt+0xe23cc> │ │ │ │ - tst lr, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r7, #2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - beq edba0 <__cxa_atexit@plt+0xe2378> │ │ │ │ - mov r7, lr │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ - ldr r7, [pc, #180] @ edc00 <__cxa_atexit@plt+0xe23d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f0544 <__cxa_atexit@plt+0xe4d1c> │ │ │ │ + ldr lr, [pc, #64] @ f0554 <__cxa_atexit@plt+0xe4d2c> │ │ │ │ + ldr r1, [pc, #64] @ f0558 <__cxa_atexit@plt+0xe4d30> │ │ │ │ + ldr r2, [pc, #64] @ f055c <__cxa_atexit@plt+0xe4d34> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r3, r8, r0, lsl r9 │ │ │ │ + ldrsheq r3, [r8], #188 @ 0xbc │ │ │ │ + rsceq r5, r6, r8, lsl #30 │ │ │ │ + ldrsbeq r3, [r8], #180 @ 0xb4 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f0644 <__cxa_atexit@plt+0xe4e1c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov lr, #0 │ │ │ │ - stmdb r5, {sl, lr} │ │ │ │ - cmp r7, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - bcc edbd0 <__cxa_atexit@plt+0xe23a8> │ │ │ │ - ldr r7, [pc, #136] @ edc04 <__cxa_atexit@plt+0xe23dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r1, #3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, fp │ │ │ │ - b edcf0 <__cxa_atexit@plt+0xe24c8> │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r7, lr │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f064c <__cxa_atexit@plt+0xe4e24> │ │ │ │ + ldr ip, [pc, #220] @ f0678 <__cxa_atexit@plt+0xe4e50> │ │ │ │ + ldr r0, [pc, #220] @ f067c <__cxa_atexit@plt+0xe4e54> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldmib r2, {r1, lr} │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub r0, r6, #34 @ 0x22 │ │ │ │ + str ip, [r3, #28]! │ │ │ │ + str r0, [r2, #4] │ │ │ │ + ldr r7, [r2] │ │ │ │ + ldr ip, [pc, #180] @ f0680 <__cxa_atexit@plt+0xe4e58> │ │ │ │ + str r3, [r2] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + ldr r0, [pc, #164] @ f0684 <__cxa_atexit@plt+0xe4e5c> │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [pc, #148] @ f0688 <__cxa_atexit@plt+0xe4e60> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str ip, [r3, #16]! │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + bhi f0668 <__cxa_atexit@plt+0xe4e40> │ │ │ │ + ldr r3, [pc, #108] @ f068c <__cxa_atexit@plt+0xe4e64> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f0634 <__cxa_atexit@plt+0xe4e0c> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f0654 <__cxa_atexit@plt+0xe4e2c> │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ f0694 <__cxa_atexit@plt+0xe4e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r2 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #36] @ edbfc <__cxa_atexit@plt+0xe23d4> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ f0690 <__cxa_atexit@plt+0xe4e68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xffffeed8 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - smlaleq r8, r6, ip, r6 │ │ │ │ - smlaleq r8, r6, r4, r4 │ │ │ │ - sbcseq r4, r8, r8, lsl #5 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc edc5c <__cxa_atexit@plt+0xe2434> │ │ │ │ - ldr r7, [pc, #64] @ edc74 <__cxa_atexit@plt+0xe244c> │ │ │ │ - sub r0, r6, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b edcf0 <__cxa_atexit@plt+0xe24c8> │ │ │ │ - ldr r3, [pc, #20] @ edc78 <__cxa_atexit@plt+0xe2450> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r8, [r6], #56 @ 0x38 @ │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - sbcseq r4, r8, r4, lsl r2 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + ldrdeq r5, [r6], #232 @ 0xe8 @ │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xffff3da0 │ │ │ │ + sbcseq r2, r8, ip, asr #26 │ │ │ │ + sbcseq r3, r8, ip, ror #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 7f3658 <__cxa_atexit@plt+0x7e7e30> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc edcd0 <__cxa_atexit@plt+0xe24a8> │ │ │ │ - ldr r7, [pc, #64] @ edce8 <__cxa_atexit@plt+0xe24c0> │ │ │ │ - sub r0, r6, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b edcf0 <__cxa_atexit@plt+0xe24c8> │ │ │ │ - ldr r3, [pc, #20] @ edcec <__cxa_atexit@plt+0xe24c4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r6, r4, ror #6 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r3, r7} │ │ │ │ - ldr r9, [pc, #192] @ eddc0 <__cxa_atexit@plt+0xe2598> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - and sl, r7, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq edd80 <__cxa_atexit@plt+0xe2558> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq edd6c <__cxa_atexit@plt+0xe2544> │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldm r3, {r0, r1, r2, r3} │ │ │ │ - cmp sl, #0 │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq edda8 <__cxa_atexit@plt+0xe2580> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - rsb r1, r3, #0 │ │ │ │ - eor r1, r3, r1 │ │ │ │ - and r1, r0, r1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne edd6c <__cxa_atexit@plt+0xe2544> │ │ │ │ - tst r0, r3 │ │ │ │ - mvn r0, #3 │ │ │ │ - mvneq r0, #7 │ │ │ │ - ldr r3, [r5, r0] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b edd0c <__cxa_atexit@plt+0xe24e4> │ │ │ │ - ldr r7, [pc, #84] @ eddc8 <__cxa_atexit@plt+0xe25a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #60] @ eddc4 <__cxa_atexit@plt+0xe259c> │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - stm r3, {r0, r1, r2} │ │ │ │ - beq eddb4 <__cxa_atexit@plt+0xe258c> │ │ │ │ - mov r5, lr │ │ │ │ - b eddd8 <__cxa_atexit@plt+0xe25b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ + bcc f06f0 <__cxa_atexit@plt+0xe4ec8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ f0700 <__cxa_atexit@plt+0xe4ed8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, r6, r4, ror r4 │ │ │ │ - sbcseq r4, r8, r4, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r1, r7 │ │ │ │ - bne ede6c <__cxa_atexit@plt+0xe2644> │ │ │ │ - ldr r7, [pc, #200] @ edeb8 <__cxa_atexit@plt+0xe2690> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq ede80 <__cxa_atexit@plt+0xe2658> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ede8c <__cxa_atexit@plt+0xe2664> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc edea4 <__cxa_atexit@plt+0xe267c> │ │ │ │ - ldr lr, [pc, #156] @ edec8 <__cxa_atexit@plt+0xe26a0> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #136] @ edecc <__cxa_atexit@plt+0xe26a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #72] @ edebc <__cxa_atexit@plt+0xe2694> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r3, r8, r8, ror sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f07a4 <__cxa_atexit@plt+0xe4f7c> │ │ │ │ + ldr r1, [pc, #156] @ f07c4 <__cxa_atexit@plt+0xe4f9c> │ │ │ │ + ldr r7, [pc, #156] @ f07c8 <__cxa_atexit@plt+0xe4fa0> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f0754 <__cxa_atexit@plt+0xe4f2c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f0760 <__cxa_atexit@plt+0xe4f38> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ edec0 <__cxa_atexit@plt+0xe2698> │ │ │ │ - ldr r0, [pc, #44] @ edec4 <__cxa_atexit@plt+0xe269c> │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f07b0 <__cxa_atexit@plt+0xe4f88> │ │ │ │ + ldr r3, [pc, #84] @ f07cc <__cxa_atexit@plt+0xe4fa4> │ │ │ │ + ldr r1, [pc, #84] @ f07d0 <__cxa_atexit@plt+0xe4fa8> │ │ │ │ + ldr r0, [pc, #84] @ f07d4 <__cxa_atexit@plt+0xe4fac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r8, r6, r4, ror r3 │ │ │ │ - ldrsheq r3, [r8], #252 @ 0xfc │ │ │ │ - ldrsheq r3, [r8], #248 @ 0xf8 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - smlaleq r8, r6, ip, r3 │ │ │ │ - sbcseq r3, r8, r0, asr #31 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r5, r6, r8, asr #17 │ │ │ │ + sbcseq r3, r8, ip, lsl #14 │ │ │ │ + ldrsbeq r3, [r8], #156 @ 0x9c │ │ │ │ + rsceq r5, r6, r4, lsr #25 │ │ │ │ + sbcseq r3, r8, r4, lsr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne edf44 <__cxa_atexit@plt+0xe271c> │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f07f8 <__cxa_atexit@plt+0xe4fd0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc edf5c <__cxa_atexit@plt+0xe2734> │ │ │ │ - ldr r2, [pc, #116] @ edf74 <__cxa_atexit@plt+0xe274c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #88] @ edf78 <__cxa_atexit@plt+0xe2750> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc f0840 <__cxa_atexit@plt+0xe5018> │ │ │ │ + ldr lr, [pc, #64] @ f0850 <__cxa_atexit@plt+0xe5028> │ │ │ │ + ldr r1, [pc, #64] @ f0854 <__cxa_atexit@plt+0xe502c> │ │ │ │ + ldr r2, [pc, #64] @ f0858 <__cxa_atexit@plt+0xe5030> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #32] @ edf6c <__cxa_atexit@plt+0xe2744> │ │ │ │ - ldr r0, [pc, #32] @ edf70 <__cxa_atexit@plt+0xe2748> │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - sbcseq r3, r8, r4, asr #30 │ │ │ │ - sbcseq r3, r8, r0, asr #30 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - rsceq r8, r6, r0, asr #5 │ │ │ │ - sbcseq r3, r8, r4, lsl pc │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r1, r0 │ │ │ │ - cmp r0, lr │ │ │ │ - bne edfd0 <__cxa_atexit@plt+0xe27a8> │ │ │ │ - mov r0, #8 │ │ │ │ - tst r1, r2 │ │ │ │ - moveq r0, #4 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b edcf0 <__cxa_atexit@plt+0xe24c8> │ │ │ │ - ldr r7, [pc, #12] @ edfe4 <__cxa_atexit@plt+0xe27bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r8, r6, r0, lsl r2 │ │ │ │ - sbcseq r3, r8, r8, lsr #29 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ee054 <__cxa_atexit@plt+0xe282c> │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee0b4 <__cxa_atexit@plt+0xe288c> │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r3, [pc, #168] @ ee0d0 <__cxa_atexit@plt+0xe28a8> │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - beq ee0a8 <__cxa_atexit@plt+0xe2880> │ │ │ │ - mov r7, r8 │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ - ldr r2, [pc, #108] @ ee0c8 <__cxa_atexit@plt+0xe28a0> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi ee0c0 <__cxa_atexit@plt+0xe2898> │ │ │ │ - ldr r3, [pc, #84] @ ee0cc <__cxa_atexit@plt+0xe28a4> │ │ │ │ + sbcseq r3, r8, r4, ror r6 │ │ │ │ + sbcseq r3, r8, r4, asr #18 │ │ │ │ + rsceq r5, r6, ip, lsl #24 │ │ │ │ + sbcseq r3, r8, ip, lsl r9 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f0904 <__cxa_atexit@plt+0xe50dc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f090c <__cxa_atexit@plt+0xe50e4> │ │ │ │ + ldr lr, [pc, #160] @ f0938 <__cxa_atexit@plt+0xe5110> │ │ │ │ + ldr r1, [pc, #160] @ f093c <__cxa_atexit@plt+0xe5114> │ │ │ │ + ldr r0, [pc, #160] @ f0940 <__cxa_atexit@plt+0xe5118> │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + bhi f0928 <__cxa_atexit@plt+0xe5100> │ │ │ │ + ldr r3, [pc, #100] @ f0944 <__cxa_atexit@plt+0xe511c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq ee0a8 <__cxa_atexit@plt+0xe2880> │ │ │ │ - mov r7, r8 │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ + str r3, [r7] │ │ │ │ + beq f08f4 <__cxa_atexit@plt+0xe50cc> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f0914 <__cxa_atexit@plt+0xe50ec> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f094c <__cxa_atexit@plt+0xe5124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f0948 <__cxa_atexit@plt+0xe5120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe970 │ │ │ │ - @ instruction: 0xffffe9b4 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ee0f8 <__cxa_atexit@plt+0xe28d0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + strhteq r5, [r6], #116 @ 0x74 │ │ │ │ + @ instruction: 0xffff3a70 │ │ │ │ + sbcseq r2, r8, r8, lsl #21 │ │ │ │ + sbcseq r3, r8, r0, ror r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 7f3658 <__cxa_atexit@plt+0x7e7e30> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f09a8 <__cxa_atexit@plt+0xe5180> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ f09b8 <__cxa_atexit@plt+0xe5190> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r3, r8, r4, lsl #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f0a5c <__cxa_atexit@plt+0xe5234> │ │ │ │ + ldr r1, [pc, #156] @ f0a7c <__cxa_atexit@plt+0xe5254> │ │ │ │ + ldr r7, [pc, #156] @ f0a80 <__cxa_atexit@plt+0xe5258> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f0a0c <__cxa_atexit@plt+0xe51e4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f0a18 <__cxa_atexit@plt+0xe51f0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc ee138 <__cxa_atexit@plt+0xe2910> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ ee148 <__cxa_atexit@plt+0xe2920> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc f0a68 <__cxa_atexit@plt+0xe5240> │ │ │ │ + ldr r3, [pc, #84] @ f0a84 <__cxa_atexit@plt+0xe525c> │ │ │ │ + ldr r1, [pc, #84] @ f0a88 <__cxa_atexit@plt+0xe5260> │ │ │ │ + ldr r0, [pc, #84] @ f0a8c <__cxa_atexit@plt+0xe5264> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r8, [r6], #0 @ │ │ │ │ - sbcseq r3, r8, r0, asr #26 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r5, r6, r0, lsl r6 │ │ │ │ + ldrheq r3, [r8], #68 @ 0x44 │ │ │ │ + sbcseq r3, r8, r8, ror #14 │ │ │ │ + rsceq r5, r6, ip, ror #19 │ │ │ │ + sbcseq r3, r8, r0, lsr r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f0ab0 <__cxa_atexit@plt+0xe5288> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f0af8 <__cxa_atexit@plt+0xe52d0> │ │ │ │ + ldr lr, [pc, #64] @ f0b08 <__cxa_atexit@plt+0xe52e0> │ │ │ │ + ldr r1, [pc, #64] @ f0b0c <__cxa_atexit@plt+0xe52e4> │ │ │ │ + ldr r2, [pc, #64] @ f0b10 <__cxa_atexit@plt+0xe52e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r3, r8, ip, lsl r4 │ │ │ │ + ldrsbeq r3, [r8], #96 @ 0x60 │ │ │ │ + rsceq r5, r6, r4, asr r9 │ │ │ │ + sbcseq r3, r8, r8, lsr #13 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f0bbc <__cxa_atexit@plt+0xe5394> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc ee208 <__cxa_atexit@plt+0xe29e0> │ │ │ │ - ldr r7, [pc, #184] @ ee230 <__cxa_atexit@plt+0xe2a08> │ │ │ │ - ldr r2, [pc, #184] @ ee234 <__cxa_atexit@plt+0xe2a0c> │ │ │ │ - ldr r1, [pc, #184] @ ee238 <__cxa_atexit@plt+0xe2a10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #36]! @ 0x24 │ │ │ │ - mov r0, r3 │ │ │ │ + bcc f0bc4 <__cxa_atexit@plt+0xe539c> │ │ │ │ + ldr lr, [pc, #160] @ f0bf0 <__cxa_atexit@plt+0xe53c8> │ │ │ │ + ldr r1, [pc, #160] @ f0bf4 <__cxa_atexit@plt+0xe53cc> │ │ │ │ + ldr r0, [pc, #160] @ f0bf8 <__cxa_atexit@plt+0xe53d0> │ │ │ │ + sub r7, r6, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r7, r6, #42 @ 0x2a │ │ │ │ - str r1, [r0, #-16]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - stmdb r3, {r3, r7, r8} │ │ │ │ - str r2, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r3, #-20] @ 0xffffffec │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee220 <__cxa_atexit@plt+0xe29f8> │ │ │ │ - ldr r3, [pc, #112] @ ee23c <__cxa_atexit@plt+0xe2a14> │ │ │ │ - ldr r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + bhi f0be0 <__cxa_atexit@plt+0xe53b8> │ │ │ │ + ldr r3, [pc, #100] @ f0bfc <__cxa_atexit@plt+0xe53d4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [r6, #-36] @ 0xffffffdc │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - ldr r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - beq ee1fc <__cxa_atexit@plt+0xe29d4> │ │ │ │ - mov r7, r9 │ │ │ │ - b ec9f0 <__cxa_atexit@plt+0xe11c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f0bac <__cxa_atexit@plt+0xe5384> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ ee240 <__cxa_atexit@plt+0xe2a18> │ │ │ │ + mov r6, r3 │ │ │ │ + b f0bcc <__cxa_atexit@plt+0xe53a4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f0c04 <__cxa_atexit@plt+0xe53dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f0c00 <__cxa_atexit@plt+0xe53d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + strdeq r5, [r6], #76 @ 0x4c @ │ │ │ │ + @ instruction: 0xffff3748 │ │ │ │ + sbcseq r2, r8, ip, asr #15 │ │ │ │ + ldrsheq r3, [r8], #92 @ 0x5c │ │ │ │ + sbcseq r2, r8, r0, lsl #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f0c74 <__cxa_atexit@plt+0xe544c> │ │ │ │ + ldr r7, [pc, #104] @ f0c98 <__cxa_atexit@plt+0xe5470> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f0c88 <__cxa_atexit@plt+0xe5460> │ │ │ │ + ldr r3, [pc, #84] @ f0c9c <__cxa_atexit@plt+0xe5474> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f0c64 <__cxa_atexit@plt+0xe543c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f0ca4 <__cxa_atexit@plt+0xe547c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f0ca0 <__cxa_atexit@plt+0xe5478> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff3620 │ │ │ │ + sbcseq r2, r8, r0, lsr #14 │ │ │ │ + sbcseq r3, r8, ip, asr r5 │ │ │ │ + sbcseq r2, r8, r4, ror #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f0d10 <__cxa_atexit@plt+0xe54e8> │ │ │ │ + ldr r3, [pc, #80] @ f0d28 <__cxa_atexit@plt+0xe5500> │ │ │ │ + ldr r2, [pc, #80] @ f0d2c <__cxa_atexit@plt+0xe5504> │ │ │ │ + ldr r1, [pc, #80] @ f0d30 <__cxa_atexit@plt+0xe5508> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #20 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f0d34 <__cxa_atexit@plt+0xe550c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffa7c8 │ │ │ │ + @ instruction: 0xffffa780 │ │ │ │ + smlaleq r5, r6, r0, r7 │ │ │ │ + ldrsheq r2, [r8], #212 @ 0xd4 │ │ │ │ + sbcseq r3, r8, ip, lsl #8 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f0d70 <__cxa_atexit@plt+0xe5548> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b f0570 <__cxa_atexit@plt+0xe4d48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - @ instruction: 0xffffe7ec │ │ │ │ - @ instruction: 0xffffeffc │ │ │ │ - @ instruction: 0xffffe818 │ │ │ │ - smullseq r3, r8, r0, ip │ │ │ │ + sbcseq r3, r8, r8, lsl #8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f0db8 <__cxa_atexit@plt+0xe5590> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b f086c <__cxa_atexit@plt+0xe5044> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - sbcseq r3, r8, ip, lsr ip │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r8, r4, lsl #8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f0e00 <__cxa_atexit@plt+0xe55d8> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b f0b24 <__cxa_atexit@plt+0xe52fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r8, r8, asr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f0e94 <__cxa_atexit@plt+0xe566c> │ │ │ │ + ldr r5, [pc, #144] @ f0ec4 <__cxa_atexit@plt+0xe569c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f0ea0 <__cxa_atexit@plt+0xe5678> │ │ │ │ + ldr r7, [pc, #120] @ f0ec8 <__cxa_atexit@plt+0xe56a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f0eb4 <__cxa_atexit@plt+0xe568c> │ │ │ │ + ldr r3, [pc, #100] @ f0ecc <__cxa_atexit@plt+0xe56a4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f0e84 <__cxa_atexit@plt+0xe565c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ f0ed4 <__cxa_atexit@plt+0xe56ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f0ed0 <__cxa_atexit@plt+0xe56a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, r6, r4, asr #3 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xffff3400 │ │ │ │ + ldrsheq r2, [r8], #68 @ 0x44 │ │ │ │ + sbcseq r3, r8, r0, lsr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ee298 <__cxa_atexit@plt+0xe2a70> │ │ │ │ - ldr r3, [pc, #36] @ ee2b0 <__cxa_atexit@plt+0xe2a88> │ │ │ │ + bcc f0f60 <__cxa_atexit@plt+0xe5738> │ │ │ │ + ldr r3, [pc, #120] @ f0f78 <__cxa_atexit@plt+0xe5750> │ │ │ │ + ldr r9, [pc, #120] @ f0f7c <__cxa_atexit@plt+0xe5754> │ │ │ │ + ldr r1, [pc, #120] @ f0f80 <__cxa_atexit@plt+0xe5758> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - b ee15c <__cxa_atexit@plt+0xe2934> │ │ │ │ - ldr r7, [pc, #20] @ ee2b4 <__cxa_atexit@plt+0xe2a8c> │ │ │ │ + ldr lr, [pc, #116] @ f0f84 <__cxa_atexit@plt+0xe575c> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr sl, [pc, #112] @ f0f88 <__cxa_atexit@plt+0xe5760> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, r7, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stm ip, {r1, r8, r9} │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + sub r3, r6, #41 @ 0x29 │ │ │ │ + sub r2, r6, #33 @ 0x21 │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str sl, [r7, #36] @ 0x24 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ f0f8c <__cxa_atexit@plt+0xe5764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - sbcseq r3, r8, r8, lsl #24 │ │ │ │ - sbcseq r3, r8, ip, asr #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ee30c <__cxa_atexit@plt+0xe2ae4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq ee304 <__cxa_atexit@plt+0xe2adc> │ │ │ │ - ldr r8, [pc, #40] @ ee314 <__cxa_atexit@plt+0xe2aec> │ │ │ │ - ldr r3, [pc, #40] @ ee318 <__cxa_atexit@plt+0xe2af0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 66ce58 <__cxa_atexit@plt+0x661630> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + rsceq r5, r6, r8, ror r5 │ │ │ │ + sbcseq r3, r8, r8, ror r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f0fdc <__cxa_atexit@plt+0xe57b4> │ │ │ │ + ldr r2, [pc, #32] @ f0fec <__cxa_atexit@plt+0xe57c4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r3, r8, r0, ror r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f1090 <__cxa_atexit@plt+0xe5868> │ │ │ │ + ldr r1, [pc, #156] @ f10b0 <__cxa_atexit@plt+0xe5888> │ │ │ │ + ldr r7, [pc, #156] @ f10b4 <__cxa_atexit@plt+0xe588c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f1040 <__cxa_atexit@plt+0xe5818> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f104c <__cxa_atexit@plt+0xe5824> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f109c <__cxa_atexit@plt+0xe5874> │ │ │ │ + ldr r3, [pc, #84] @ f10b8 <__cxa_atexit@plt+0xe5890> │ │ │ │ + ldr r1, [pc, #84] @ f10bc <__cxa_atexit@plt+0xe5894> │ │ │ │ + ldr r0, [pc, #84] @ f10c0 <__cxa_atexit@plt+0xe5898> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - sbceq r0, r3, pc, asr #30 │ │ │ │ - rsceq r7, r6, r4, asr #26 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b ee33c <__cxa_atexit@plt+0xe2b14> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r4, [r6], #252 @ 0xfc @ │ │ │ │ + sbcseq r2, r8, r0, lsr #28 │ │ │ │ + ldrsbeq r3, [r8], #20 │ │ │ │ + strhteq r5, [r6], #56 @ 0x38 │ │ │ │ + smullseq r3, r8, ip, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee358 <__cxa_atexit@plt+0xe2b30> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b ee368 <__cxa_atexit@plt+0xe2b40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f10e4 <__cxa_atexit@plt+0xe58bc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov lr, r5 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r6, [sp] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr ip, [lr], #-36 @ 0xffffffdc │ │ │ │ - ldr r6, [pc, #564] @ ee5b8 <__cxa_atexit@plt+0xe2d90> │ │ │ │ - mov sl, r5 │ │ │ │ - mov r0, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r5, sl, r0 │ │ │ │ - ldmib ip, {r1, r7} │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq ee480 <__cxa_atexit@plt+0xe2c58> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ee428 <__cxa_atexit@plt+0xe2c00> │ │ │ │ - ldr fp, [r8, #15] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - rsb r9, fp, #0 │ │ │ │ - eor r4, fp, r9 │ │ │ │ - and r4, r4, r3 │ │ │ │ - cmp r4, r2 │ │ │ │ - bne ee4f0 <__cxa_atexit@plt+0xe2cc8> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r8, [r8, #7] │ │ │ │ - tst fp, r3 │ │ │ │ - beq ee510 <__cxa_atexit@plt+0xe2ce8> │ │ │ │ - mov r4, sl │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r6, [r4, r0]! │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - ldr r1, [r4, #12] │ │ │ │ - str r2, [r4, #12] │ │ │ │ - str r8, [r4, #-4] │ │ │ │ - str fp, [r4, #8] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - add r2, lr, r0 │ │ │ │ - cmp r4, r2 │ │ │ │ - bhi ee550 <__cxa_atexit@plt+0xe2d28> │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r0, r0, #20 │ │ │ │ - b ee38c <__cxa_atexit@plt+0xe2b64> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add r7, r0, #12 │ │ │ │ - cmp r6, r7 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bcc ee574 <__cxa_atexit@plt+0xe2d4c> │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [pc, #380] @ ee5d8 <__cxa_atexit@plt+0xe2db0> │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r7, #6 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r6, [r0, #12] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r1 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - str r2, [r0, #8] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - str r7, [sl, r0]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - stmdb sl, {r1, r8} │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r1, [ip, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r1, [sl, #16] │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc ee594 <__cxa_atexit@plt+0xe2d6c> │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne ee538 <__cxa_atexit@plt+0xe2d10> │ │ │ │ - ldr r7, [pc, #260] @ ee5c4 <__cxa_atexit@plt+0xe2d9c> │ │ │ │ - str r3, [sl, #16] │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r0, [pc, #252] @ ee5c8 <__cxa_atexit@plt+0xe2da0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r8, r2, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r6, {r0, r3} │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r6, [pc, #200] @ ee5c0 <__cxa_atexit@plt+0xe2d98> │ │ │ │ - str r2, [sl, r0]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r6, [sl, #-4]! │ │ │ │ - mov r5, sl │ │ │ │ - b ee52c <__cxa_atexit@plt+0xe2d04> │ │ │ │ - ldr r6, [pc, #164] @ ee5bc <__cxa_atexit@plt+0xe2d94> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #148] @ ee5d4 <__cxa_atexit@plt+0xe2dac> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, ip │ │ │ │ - str r1, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f112c <__cxa_atexit@plt+0xe5904> │ │ │ │ + ldr lr, [pc, #64] @ f113c <__cxa_atexit@plt+0xe5914> │ │ │ │ + ldr r1, [pc, #64] @ f1140 <__cxa_atexit@plt+0xe5918> │ │ │ │ + ldr r2, [pc, #64] @ f1144 <__cxa_atexit@plt+0xe591c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #84] @ ee5d0 <__cxa_atexit@plt+0xe2da8> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - b ee5ac <__cxa_atexit@plt+0xe2d84> │ │ │ │ - ldr r7, [pc, #48] @ ee5cc <__cxa_atexit@plt+0xe2da4> │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, ror #20 │ │ │ │ - andeq r0, r0, r8, ror #15 │ │ │ │ - andeq r0, r0, r4, asr #10 │ │ │ │ - andeq r0, r0, r4, lsr #4 │ │ │ │ - rsceq r7, r6, ip, lsr fp │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - rsceq r7, r6, ip, ror sp │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sbcseq r2, r8, r8, lsl #27 │ │ │ │ + sbcseq r3, r8, ip, lsr r1 │ │ │ │ + rsceq r5, r6, r0, lsr #6 │ │ │ │ + sbcseq r3, r8, r4, lsl r1 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc ee620 <__cxa_atexit@plt+0xe2df8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ ee638 <__cxa_atexit@plt+0xe2e10> │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r6, #6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f11f0 <__cxa_atexit@plt+0xe59c8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f11f8 <__cxa_atexit@plt+0xe59d0> │ │ │ │ + ldr lr, [pc, #160] @ f1224 <__cxa_atexit@plt+0xe59fc> │ │ │ │ + ldr r1, [pc, #160] @ f1228 <__cxa_atexit@plt+0xe5a00> │ │ │ │ + ldr r0, [pc, #160] @ f122c <__cxa_atexit@plt+0xe5a04> │ │ │ │ + sub r7, r6, #15 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ ee63c <__cxa_atexit@plt+0xe2e14> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + bhi f1214 <__cxa_atexit@plt+0xe59ec> │ │ │ │ + ldr r3, [pc, #100] @ f1230 <__cxa_atexit@plt+0xe5a08> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r6, r8, asr #23 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r7, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f11e0 <__cxa_atexit@plt+0xe59b8> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f1200 <__cxa_atexit@plt+0xe59d8> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f1238 <__cxa_atexit@plt+0xe5a10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f1234 <__cxa_atexit@plt+0xe5a0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r4, r6, r8, asr #29 │ │ │ │ + @ instruction: 0xffff3184 │ │ │ │ + smullseq r2, r8, ip, r1 │ │ │ │ + sbcseq r3, r8, r8, rrx │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ee6c0 <__cxa_atexit@plt+0xe2e98> │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne ee6a4 <__cxa_atexit@plt+0xe2e7c> │ │ │ │ - ldr r7, [pc, #96] @ ee6dc <__cxa_atexit@plt+0xe2eb4> │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r1, [pc, #88] @ ee6e0 <__cxa_atexit@plt+0xe2eb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f1288 <__cxa_atexit@plt+0xe5a60> │ │ │ │ + ldr r2, [pc, #32] @ f1298 <__cxa_atexit@plt+0xe5a70> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r6, [pc, #60] @ ee6e8 <__cxa_atexit@plt+0xe2ec0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r7, [pc, #28] @ ee6e4 <__cxa_atexit@plt+0xe2ebc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r3, r8, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f133c <__cxa_atexit@plt+0xe5b14> │ │ │ │ + ldr r1, [pc, #156] @ f135c <__cxa_atexit@plt+0xe5b34> │ │ │ │ + ldr r7, [pc, #156] @ f1360 <__cxa_atexit@plt+0xe5b38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f12ec <__cxa_atexit@plt+0xe5ac4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f12f8 <__cxa_atexit@plt+0xe5ad0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f1348 <__cxa_atexit@plt+0xe5b20> │ │ │ │ + ldr r3, [pc, #84] @ f1364 <__cxa_atexit@plt+0xe5b3c> │ │ │ │ + ldr r1, [pc, #84] @ f1368 <__cxa_atexit@plt+0xe5b40> │ │ │ │ + ldr r0, [pc, #84] @ f136c <__cxa_atexit@plt+0xe5b44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq r7, r6, r0, lsl #19 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ee738 <__cxa_atexit@plt+0xe2f10> │ │ │ │ + rsceq r4, r6, r0, lsr sp │ │ │ │ + ldrsbeq r2, [r8], #180 @ 0xb4 │ │ │ │ + sbcseq r2, r8, r4, ror pc │ │ │ │ + rsceq r5, r6, ip, lsl #2 │ │ │ │ + sbcseq r2, r8, ip, lsr pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f1390 <__cxa_atexit@plt+0xe5b68> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ee74c <__cxa_atexit@plt+0xe2f24> │ │ │ │ - ldr r2, [pc, #72] @ ee760 <__cxa_atexit@plt+0xe2f38> │ │ │ │ + bcc f13d8 <__cxa_atexit@plt+0xe5bb0> │ │ │ │ + ldr lr, [pc, #64] @ f13e8 <__cxa_atexit@plt+0xe5bc0> │ │ │ │ + ldr r1, [pc, #64] @ f13ec <__cxa_atexit@plt+0xe5bc4> │ │ │ │ + ldr r2, [pc, #64] @ f13f0 <__cxa_atexit@plt+0xe5bc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ee75c <__cxa_atexit@plt+0xe2f34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r6, r8, lsr #21 │ │ │ │ - rsceq r7, r6, r8, asr #21 │ │ │ │ - andeq r0, r0, r7, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - mvn r3, r8 │ │ │ │ - tst r3, #3 │ │ │ │ - bne ee7bc <__cxa_atexit@plt+0xe2f94> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ee7f0 <__cxa_atexit@plt+0xe2fc8> │ │ │ │ - ldr r1, [pc, #92] @ ee800 <__cxa_atexit@plt+0xe2fd8> │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ee7f0 <__cxa_atexit@plt+0xe2fc8> │ │ │ │ - ldr r1, [pc, #56] @ ee804 <__cxa_atexit@plt+0xe2fdc> │ │ │ │ - ldr r3, [pc, #56] @ ee808 <__cxa_atexit@plt+0xe2fe0> │ │ │ │ + sbcseq r2, r8, ip, lsr fp │ │ │ │ + ldrsbeq r2, [r8], #236 @ 0xec │ │ │ │ + rsceq r5, r6, r4, ror r0 │ │ │ │ + ldrheq r2, [r8], #228 @ 0xe4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f149c <__cxa_atexit@plt+0xe5c74> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f14a4 <__cxa_atexit@plt+0xe5c7c> │ │ │ │ + ldr lr, [pc, #160] @ f14d0 <__cxa_atexit@plt+0xe5ca8> │ │ │ │ + ldr r1, [pc, #160] @ f14d4 <__cxa_atexit@plt+0xe5cac> │ │ │ │ + ldr r0, [pc, #160] @ f14d8 <__cxa_atexit@plt+0xe5cb0> │ │ │ │ + sub r7, r6, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r5, #12]! │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #12 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + bhi f14c0 <__cxa_atexit@plt+0xe5c98> │ │ │ │ + ldr r3, [pc, #100] @ f14dc <__cxa_atexit@plt+0xe5cb4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f148c <__cxa_atexit@plt+0xe5c64> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f14ac <__cxa_atexit@plt+0xe5c84> │ │ │ │ + mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f14e4 <__cxa_atexit@plt+0xe5cbc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f14e0 <__cxa_atexit@plt+0xe5cb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r4, r6, ip, lsl ip │ │ │ │ + @ instruction: 0xffff2e68 │ │ │ │ + sbcseq r1, r8, ip, ror #29 │ │ │ │ + sbcseq r2, r8, r8, lsl #28 │ │ │ │ + sbcseq r2, r8, ip, lsl #13 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f1554 <__cxa_atexit@plt+0xe5d2c> │ │ │ │ + ldr r7, [pc, #104] @ f1578 <__cxa_atexit@plt+0xe5d50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f1568 <__cxa_atexit@plt+0xe5d40> │ │ │ │ + ldr r3, [pc, #84] @ f157c <__cxa_atexit@plt+0xe5d54> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f1544 <__cxa_atexit@plt+0xe5d1c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r6, r4, lsr sl │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r7, r6, ip, lsl #20 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne ee82c <__cxa_atexit@plt+0xe3004> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, r6 │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r2, r0, r1, lsr r3 │ │ │ │ - lsr r1, r1, r3 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - beq ee89c <__cxa_atexit@plt+0xe3074> │ │ │ │ + ldr r7, [pc, #40] @ f1584 <__cxa_atexit@plt+0xe5d5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f1580 <__cxa_atexit@plt+0xe5d58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff2d40 │ │ │ │ + sbcseq r1, r8, r0, asr #28 │ │ │ │ + sbcseq r2, r8, r8, ror #26 │ │ │ │ + ldrsheq r2, [r8], #80 @ 0x50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - bcc ee8f0 <__cxa_atexit@plt+0xe30c8> │ │ │ │ - ldr lr, [pc, #172] @ ee924 <__cxa_atexit@plt+0xe30fc> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r3, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - b ee8e0 <__cxa_atexit@plt+0xe30b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - cmp r2, r6 │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - bcc ee904 <__cxa_atexit@plt+0xe30dc> │ │ │ │ - ldr lr, [pc, #108] @ ee92c <__cxa_atexit@plt+0xe3104> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r3, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #48] @ ee928 <__cxa_atexit@plt+0xe3100> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b ee914 <__cxa_atexit@plt+0xe30ec> │ │ │ │ - ldr r0, [pc, #36] @ ee930 <__cxa_atexit@plt+0xe3108> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r6, r8, ror #18 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r7, r6, r0, lsr #18 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc ee998 <__cxa_atexit@plt+0xe3170> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #80] @ ee9b0 <__cxa_atexit@plt+0xe3188> │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - and r0, r0, r7 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ee9b4 <__cxa_atexit@plt+0xe318c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc f15fc <__cxa_atexit@plt+0xe5dd4> │ │ │ │ + ldr r3, [pc, #84] @ f1614 <__cxa_atexit@plt+0xe5dec> │ │ │ │ + ldr r2, [pc, #84] @ f1618 <__cxa_atexit@plt+0xe5df0> │ │ │ │ + ldr r1, [pc, #84] @ f161c <__cxa_atexit@plt+0xe5df4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r6, r8, lsl #17 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #28 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f1620 <__cxa_atexit@plt+0xe5df8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffa414 │ │ │ │ + @ instruction: 0xffffa3cc │ │ │ │ + rsceq r4, r6, r8, lsr #29 │ │ │ │ + sbcseq r2, r8, r4, ror r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc eea20 <__cxa_atexit@plt+0xe31f8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #84] @ eea38 <__cxa_atexit@plt+0xe3210> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - rsb r7, r2, #0 │ │ │ │ - eor r1, r1, r7 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r1, r0 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eea3c <__cxa_atexit@plt+0xe3214> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r6, r8, lsl #16 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + bcc f1670 <__cxa_atexit@plt+0xe5e48> │ │ │ │ + ldr r2, [pc, #32] @ f1680 <__cxa_atexit@plt+0xe5e58> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r2, r8, r0, lsr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f1724 <__cxa_atexit@plt+0xe5efc> │ │ │ │ + ldr r1, [pc, #156] @ f1744 <__cxa_atexit@plt+0xe5f1c> │ │ │ │ + ldr r7, [pc, #156] @ f1748 <__cxa_atexit@plt+0xe5f20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f16d4 <__cxa_atexit@plt+0xe5eac> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f16e0 <__cxa_atexit@plt+0xe5eb8> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - mvn r0, r3 │ │ │ │ - tst r0, #3 │ │ │ │ - bne eea90 <__cxa_atexit@plt+0xe3268> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eeabc <__cxa_atexit@plt+0xe3294> │ │ │ │ - ldr r0, [pc, #76] @ eeacc <__cxa_atexit@plt+0xe32a4> │ │ │ │ - add r5, r5, #24 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f1730 <__cxa_atexit@plt+0xe5f08> │ │ │ │ + ldr r3, [pc, #84] @ f174c <__cxa_atexit@plt+0xe5f24> │ │ │ │ + ldr r1, [pc, #84] @ f1750 <__cxa_atexit@plt+0xe5f28> │ │ │ │ + ldr r0, [pc, #84] @ f1754 <__cxa_atexit@plt+0xe5f2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r8, lr} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eeabc <__cxa_atexit@plt+0xe3294> │ │ │ │ - ldr r0, [pc, #48] @ eead0 <__cxa_atexit@plt+0xe32a8> │ │ │ │ - ldr r1, [pc, #48] @ eead4 <__cxa_atexit@plt+0xe32ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - stmib r2, {r1, r8, lr} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r6, ip, asr r7 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r7, r6, r8, lsr r7 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r4, r6, r8, asr #18 │ │ │ │ + sbcseq r2, r8, ip, lsl #15 │ │ │ │ + sbcseq r2, r8, r4, lsl #24 │ │ │ │ + rsceq r4, r6, r4, lsr #26 │ │ │ │ + sbcseq r2, r8, ip, asr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne eeaf8 <__cxa_atexit@plt+0xe32d0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bne f1778 <__cxa_atexit@plt+0xe5f50> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - mov lr, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - beq eeb60 <__cxa_atexit@plt+0xe3338> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc eebb4 <__cxa_atexit@plt+0xe338c> │ │ │ │ - ldr r8, [pc, #176] @ eebec <__cxa_atexit@plt+0xe33c4> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b eeba4 <__cxa_atexit@plt+0xe337c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc eebd0 <__cxa_atexit@plt+0xe33a8> │ │ │ │ - ldr r8, [pc, #112] @ eebf4 <__cxa_atexit@plt+0xe33cc> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ eebf0 <__cxa_atexit@plt+0xe33c8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ eebf8 <__cxa_atexit@plt+0xe33d0> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r6, r4, lsr #13 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r7, r6, ip, asr r6 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f17c0 <__cxa_atexit@plt+0xe5f98> │ │ │ │ + ldr lr, [pc, #64] @ f17d0 <__cxa_atexit@plt+0xe5fa8> │ │ │ │ + ldr r1, [pc, #64] @ f17d4 <__cxa_atexit@plt+0xe5fac> │ │ │ │ + ldr r2, [pc, #64] @ f17d8 <__cxa_atexit@plt+0xe5fb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrsheq r2, [r8], #100 @ 0x64 │ │ │ │ + sbcseq r2, r8, ip, ror #22 │ │ │ │ + rsceq r4, r6, ip, lsl #25 │ │ │ │ + sbcseq r2, r8, r4, asr #22 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc eec60 <__cxa_atexit@plt+0xe3438> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ eec78 <__cxa_atexit@plt+0xe3450> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f1884 <__cxa_atexit@plt+0xe605c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f188c <__cxa_atexit@plt+0xe6064> │ │ │ │ + ldr lr, [pc, #160] @ f18b8 <__cxa_atexit@plt+0xe6090> │ │ │ │ + ldr r1, [pc, #160] @ f18bc <__cxa_atexit@plt+0xe6094> │ │ │ │ + ldr r0, [pc, #160] @ f18c0 <__cxa_atexit@plt+0xe6098> │ │ │ │ sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eec7c <__cxa_atexit@plt+0xe3454> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + bhi f18a8 <__cxa_atexit@plt+0xe6080> │ │ │ │ + ldr r3, [pc, #100] @ f18c4 <__cxa_atexit@plt+0xe609c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r6, r8, lsr #11 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f1874 <__cxa_atexit@plt+0xe604c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f1894 <__cxa_atexit@plt+0xe606c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f18cc <__cxa_atexit@plt+0xe60a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f18c8 <__cxa_atexit@plt+0xe60a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r4, r6, r4, lsr r8 │ │ │ │ + @ instruction: 0xffff2af0 │ │ │ │ + sbcseq r1, r8, r8, lsl #22 │ │ │ │ + smullseq r2, r8, r8, sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc eece0 <__cxa_atexit@plt+0xe34b8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ eecf8 <__cxa_atexit@plt+0xe34d0> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ eecfc <__cxa_atexit@plt+0xe34d4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r6, r8, lsr #10 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r7, lsr #22 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne eed2c <__cxa_atexit@plt+0xe3504> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b ee368 <__cxa_atexit@plt+0xe2b40> │ │ │ │ - ldr r2, [pc, #68] @ eed78 <__cxa_atexit@plt+0xe3550> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + bcc f191c <__cxa_atexit@plt+0xe60f4> │ │ │ │ + ldr r2, [pc, #32] @ f192c <__cxa_atexit@plt+0xe6104> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r5, #16 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r3, [r5, #24] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eed68 <__cxa_atexit@plt+0xe3540> │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r0, r1, r2} │ │ │ │ - b ee368 <__cxa_atexit@plt+0xe2b40> │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne eeda0 <__cxa_atexit@plt+0xe3578> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r2, r8, r8, lsr sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f19d0 <__cxa_atexit@plt+0xe61a8> │ │ │ │ + ldr r1, [pc, #156] @ f19f0 <__cxa_atexit@plt+0xe61c8> │ │ │ │ + ldr r7, [pc, #156] @ f19f4 <__cxa_atexit@plt+0xe61cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f1980 <__cxa_atexit@plt+0xe6158> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f198c <__cxa_atexit@plt+0xe6164> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc eede0 <__cxa_atexit@plt+0xe35b8> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ eedf0 <__cxa_atexit@plt+0xe35c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc f19dc <__cxa_atexit@plt+0xe61b4> │ │ │ │ + ldr r3, [pc, #84] @ f19f8 <__cxa_atexit@plt+0xe61d0> │ │ │ │ + ldr r1, [pc, #84] @ f19fc <__cxa_atexit@plt+0xe61d4> │ │ │ │ + ldr r0, [pc, #84] @ f1a00 <__cxa_atexit@plt+0xe61d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r6, r8, lsr #8 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne eee20 <__cxa_atexit@plt+0xe35f8> │ │ │ │ - add r5, r3, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #12] @ eee34 <__cxa_atexit@plt+0xe360c> │ │ │ │ - str r2, [r3, #16] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + smlaleq r4, r6, ip, r6 │ │ │ │ + sbcseq r2, r8, r0, asr #10 │ │ │ │ + smullseq r2, r8, ip, r9 │ │ │ │ + rsceq r4, r6, r8, ror sl │ │ │ │ + sbcseq r2, r8, r4, ror #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f1a24 <__cxa_atexit@plt+0xe61fc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f1a6c <__cxa_atexit@plt+0xe6244> │ │ │ │ + ldr lr, [pc, #64] @ f1a7c <__cxa_atexit@plt+0xe6254> │ │ │ │ + ldr r1, [pc, #64] @ f1a80 <__cxa_atexit@plt+0xe6258> │ │ │ │ + ldr r2, [pc, #64] @ f1a84 <__cxa_atexit@plt+0xe625c> │ │ │ │ + add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne eee5c <__cxa_atexit@plt+0xe3634> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc eee9c <__cxa_atexit@plt+0xe3674> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ eeeac <__cxa_atexit@plt+0xe3684> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r6, ip, ror #6 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b eeed0 <__cxa_atexit@plt+0xe36a8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7, ror #12 │ │ │ │ + sbcseq r2, r8, r8, lsr #9 │ │ │ │ + sbcseq r2, r8, r4, lsl #18 │ │ │ │ + rsceq r4, r6, r0, ror #19 │ │ │ │ + ldrsbeq r2, [r8], #140 @ 0x8c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r1, r7 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi eefb8 <__cxa_atexit@plt+0xe3790> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc eefc0 <__cxa_atexit@plt+0xe3798> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - rsb r0, r9, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r2, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne eef64 <__cxa_atexit@plt+0xe373c> │ │ │ │ - ldr r3, [r1, #12] │ │ │ │ - tst r2, r9 │ │ │ │ - beq eef9c <__cxa_atexit@plt+0xe3774> │ │ │ │ - ldr r0, [pc, #216] @ eeffc <__cxa_atexit@plt+0xe37d4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r0, sl} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - bhi eefe0 <__cxa_atexit@plt+0xe37b8> │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b ee368 <__cxa_atexit@plt+0xe2b40> │ │ │ │ - ldr r2, [pc, #152] @ ef004 <__cxa_atexit@plt+0xe37dc> │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - ldr r0, [pc, #148] @ ef008 <__cxa_atexit@plt+0xe37e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f1b30 <__cxa_atexit@plt+0xe6308> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f1b38 <__cxa_atexit@plt+0xe6310> │ │ │ │ + ldr lr, [pc, #160] @ f1b64 <__cxa_atexit@plt+0xe633c> │ │ │ │ + ldr r1, [pc, #160] @ f1b68 <__cxa_atexit@plt+0xe6340> │ │ │ │ + ldr r0, [pc, #160] @ f1b6c <__cxa_atexit@plt+0xe6344> │ │ │ │ + sub r7, r6, #15 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r6, {r0, sl, ip} │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - sub r8, r3, #15 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + bhi f1b54 <__cxa_atexit@plt+0xe632c> │ │ │ │ + ldr r3, [pc, #100] @ f1b70 <__cxa_atexit@plt+0xe6348> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f1b20 <__cxa_atexit@plt+0xe62f8> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #92] @ ef000 <__cxa_atexit@plt+0xe37d8> │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - mov r8, ip │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r3, r6 │ │ │ │ - b eefc8 <__cxa_atexit@plt+0xe37a0> │ │ │ │ + b f1b40 <__cxa_atexit@plt+0xe6318> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f1b78 <__cxa_atexit@plt+0xe6350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr ip, [r4, #-8] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - andeq r0, r0, r4, ror #9 │ │ │ │ - andeq r0, r0, ip, lsr #6 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsceq r7, r6, r4, ror r2 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - mvn r0, r3 │ │ │ │ - tst r0, #3 │ │ │ │ - bne ef05c <__cxa_atexit@plt+0xe3834> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ef088 <__cxa_atexit@plt+0xe3860> │ │ │ │ - ldr r0, [pc, #76] @ ef098 <__cxa_atexit@plt+0xe3870> │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r8, lr} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ef088 <__cxa_atexit@plt+0xe3860> │ │ │ │ - ldr r0, [pc, #48] @ ef09c <__cxa_atexit@plt+0xe3874> │ │ │ │ - ldr r1, [pc, #48] @ ef0a0 <__cxa_atexit@plt+0xe3878> │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #24] @ f1b74 <__cxa_atexit@plt+0xe634c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r4, r6, r8, lsl #11 │ │ │ │ + @ instruction: 0xffff27d4 │ │ │ │ + sbcseq r1, r8, r8, asr r8 │ │ │ │ + sbcseq r2, r8, r0, lsr r8 │ │ │ │ + sbcseq r2, r8, r4, rrx │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f1be8 <__cxa_atexit@plt+0xe63c0> │ │ │ │ + ldr r7, [pc, #104] @ f1c0c <__cxa_atexit@plt+0xe63e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f1bfc <__cxa_atexit@plt+0xe63d4> │ │ │ │ + ldr r3, [pc, #84] @ f1c10 <__cxa_atexit@plt+0xe63e8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f1bd8 <__cxa_atexit@plt+0xe63b0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f1c18 <__cxa_atexit@plt+0xe63f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f1c14 <__cxa_atexit@plt+0xe63ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff26ac │ │ │ │ + sbcseq r1, r8, ip, lsr #15 │ │ │ │ + smullseq r2, r8, r0, r7 │ │ │ │ + sbcseq r1, r8, r8, asr #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f1c90 <__cxa_atexit@plt+0xe6468> │ │ │ │ + ldr r3, [pc, #84] @ f1ca8 <__cxa_atexit@plt+0xe6480> │ │ │ │ + ldr r2, [pc, #84] @ f1cac <__cxa_atexit@plt+0xe6484> │ │ │ │ + ldr r1, [pc, #84] @ f1cb0 <__cxa_atexit@plt+0xe6488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - stmib r2, {r1, r8, lr} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r7, r6, r0, r1 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r7, r6, ip, ror #2 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne ef0c4 <__cxa_atexit@plt+0xe389c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #28 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq ef130 <__cxa_atexit@plt+0xe3908> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc ef184 <__cxa_atexit@plt+0xe395c> │ │ │ │ - ldr r8, [pc, #176] @ ef1bc <__cxa_atexit@plt+0xe3994> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b ef174 <__cxa_atexit@plt+0xe394c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc ef1a0 <__cxa_atexit@plt+0xe3978> │ │ │ │ - ldr r8, [pc, #112] @ ef1c4 <__cxa_atexit@plt+0xe399c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ ef1c0 <__cxa_atexit@plt+0xe3998> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ f1cb4 <__cxa_atexit@plt+0xe648c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ ef1c8 <__cxa_atexit@plt+0xe39a0> │ │ │ │ - mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r7, [r6], #4 @ │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r7, r6, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffa2c0 │ │ │ │ + @ instruction: 0xffffa278 │ │ │ │ + rsceq r4, r6, r4, lsl r8 │ │ │ │ + sbcseq r1, r8, ip, asr #30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f1cf0 <__cxa_atexit@plt+0xe64c8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f1cf8 <__cxa_atexit@plt+0xe64d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, r6, r8, lsl r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc ef230 <__cxa_atexit@plt+0xe3a08> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ ef248 <__cxa_atexit@plt+0xe3a20> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ef24c <__cxa_atexit@plt+0xe3a24> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r6, [r6], #248 @ 0xf8 @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bcc f1d40 <__cxa_atexit@plt+0xe6518> │ │ │ │ + ldr r2, [pc, #44] @ f1d50 <__cxa_atexit@plt+0xe6528> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc ef2b0 <__cxa_atexit@plt+0xe3a88> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ ef2c8 <__cxa_atexit@plt+0xe3aa0> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ ef2cc <__cxa_atexit@plt+0xe3aa4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r6, r8, asr pc │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r7, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr sl, [r2, #-4]! │ │ │ │ - mvn r0, r1 │ │ │ │ - tst r0, #3 │ │ │ │ - bne ef330 <__cxa_atexit@plt+0xe3b08> │ │ │ │ - sub r0, r5, #4 │ │ │ │ - cmp fp, r0 │ │ │ │ - str sl, [r5, #28] │ │ │ │ - bhi ef368 <__cxa_atexit@plt+0xe3b40> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b ee368 <__cxa_atexit@plt+0xe2b40> │ │ │ │ - ldr r0, [pc, #88] @ ef390 <__cxa_atexit@plt+0xe3b68> │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi ef380 <__cxa_atexit@plt+0xe3b58> │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b ee368 <__cxa_atexit@plt+0xe2b40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + bcc f1d94 <__cxa_atexit@plt+0xe656c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [pc, #28] @ f1da4 <__cxa_atexit@plt+0xe657c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-16]! │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r7, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ef3b8 <__cxa_atexit@plt+0xe3b90> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + sbcseq r2, r8, r8, lsr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f1e48 <__cxa_atexit@plt+0xe6620> │ │ │ │ + ldr r1, [pc, #156] @ f1e68 <__cxa_atexit@plt+0xe6640> │ │ │ │ + ldr r7, [pc, #156] @ f1e6c <__cxa_atexit@plt+0xe6644> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f1df8 <__cxa_atexit@plt+0xe65d0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f1e04 <__cxa_atexit@plt+0xe65dc> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc ef3f8 <__cxa_atexit@plt+0xe3bd0> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #44] @ ef408 <__cxa_atexit@plt+0xe3be0> │ │ │ │ + bcc f1e54 <__cxa_atexit@plt+0xe662c> │ │ │ │ + ldr r3, [pc, #84] @ f1e70 <__cxa_atexit@plt+0xe6648> │ │ │ │ + ldr r1, [pc, #84] @ f1e74 <__cxa_atexit@plt+0xe664c> │ │ │ │ + ldr r0, [pc, #84] @ f1e78 <__cxa_atexit@plt+0xe6650> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r6, r0, lsl lr │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne ef438 <__cxa_atexit@plt+0xe3c10> │ │ │ │ - add r5, r3, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #12] @ ef44c <__cxa_atexit@plt+0xe3c24> │ │ │ │ - str r2, [r3, #16] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r4, r6, r4, lsr #4 │ │ │ │ + sbcseq r2, r8, r8, rrx │ │ │ │ + smullseq r2, r8, ip, r5 │ │ │ │ + rsceq r4, r6, r0, lsl #12 │ │ │ │ + sbcseq r2, r8, r4, ror #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f1e9c <__cxa_atexit@plt+0xe6674> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f1ee4 <__cxa_atexit@plt+0xe66bc> │ │ │ │ + ldr lr, [pc, #64] @ f1ef4 <__cxa_atexit@plt+0xe66cc> │ │ │ │ + ldr r1, [pc, #64] @ f1ef8 <__cxa_atexit@plt+0xe66d0> │ │ │ │ + ldr r2, [pc, #64] @ f1efc <__cxa_atexit@plt+0xe66d4> │ │ │ │ + add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ef474 <__cxa_atexit@plt+0xe3c4c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ef4b4 <__cxa_atexit@plt+0xe3c8c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ ef4c4 <__cxa_atexit@plt+0xe3c9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r6, r4, asr sp │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b ef4e8 <__cxa_atexit@plt+0xe3cc0> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + ldrsbeq r1, [r8], #240 @ 0xf0 │ │ │ │ + sbcseq r2, r8, r4, lsl #10 │ │ │ │ + rsceq r4, r6, r8, ror #10 │ │ │ │ + ldrsbeq r2, [r8], #76 @ 0x4c │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ef504 <__cxa_atexit@plt+0xe3cdc> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b ef514 <__cxa_atexit@plt+0xe3cec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - and r1, r3, #3 │ │ │ │ - ldmib r2, {r0, r7} │ │ │ │ - cmp r1, #2 │ │ │ │ - beq ef578 <__cxa_atexit@plt+0xe3d50> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne ef5dc <__cxa_atexit@plt+0xe3db4> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r7, [r1, #12] │ │ │ │ - bcc ef61c <__cxa_atexit@plt+0xe3df4> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #276] @ ef678 <__cxa_atexit@plt+0xe3e50> │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r3} │ │ │ │ - mov r6, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr lr, [r2, #12] │ │ │ │ - stmda r5, {r0, r3, r7} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #12 │ │ │ │ - str lr, [r5, #16] │ │ │ │ - cmp r0, ip │ │ │ │ - bcc ef640 <__cxa_atexit@plt+0xe3e18> │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - ldmib r0, {r8, r9} │ │ │ │ - cmp r2, r1 │ │ │ │ - bne ef5f0 <__cxa_atexit@plt+0xe3dc8> │ │ │ │ - ldr r1, [pc, #172] @ ef660 <__cxa_atexit@plt+0xe3e38> │ │ │ │ - ldr sl, [r3, #2] │ │ │ │ - str r8, [r6, #8]! │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f1fac <__cxa_atexit@plt+0xe6784> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f1fb4 <__cxa_atexit@plt+0xe678c> │ │ │ │ + ldr r1, [pc, #164] @ f1fe0 <__cxa_atexit@plt+0xe67b8> │ │ │ │ + ldr ip, [pc, #164] @ f1fe4 <__cxa_atexit@plt+0xe67bc> │ │ │ │ + sub lr, r6, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r0] │ │ │ │ - ldr r1, [pc, #156] @ ef664 <__cxa_atexit@plt+0xe3e3c> │ │ │ │ - sub r8, ip, #7 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b efa9c <__cxa_atexit@plt+0xe4274> │ │ │ │ - ldr r3, [pc, #120] @ ef670 <__cxa_atexit@plt+0xe3e48> │ │ │ │ - ldr r2, [pc, #120] @ ef674 <__cxa_atexit@plt+0xe3e4c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + str ip, [r2, #-4] │ │ │ │ + stm r2, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r1, [pc, #128] @ f1fe8 <__cxa_atexit@plt+0xe67c0> │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r2, #8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + bhi f1fd0 <__cxa_atexit@plt+0xe67a8> │ │ │ │ + ldr r3, [pc, #100] @ f1fec <__cxa_atexit@plt+0xe67c4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - sub r8, ip, #6 │ │ │ │ - stmib r6, {r2, r9} │ │ │ │ - mov r6, ip │ │ │ │ - str r1, [r5, #28] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r7, [pc, #72] @ ef66c <__cxa_atexit@plt+0xe3e44> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r7] │ │ │ │ + beq f1f9c <__cxa_atexit@plt+0xe6774> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f1fbc <__cxa_atexit@plt+0xe6794> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f1ff4 <__cxa_atexit@plt+0xe67cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #32] @ ef668 <__cxa_atexit@plt+0xe3e40> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f1ff0 <__cxa_atexit@plt+0xe67c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r6, r6, ip, lsr sl │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, lsr #4 │ │ │ │ - rsceq r6, r6, r0, ror #23 │ │ │ │ - rsceq r6, r6, r4, ror ip │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + rsceq r4, r6, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xffff23c8 │ │ │ │ + sbcseq r1, r8, r0, ror #7 │ │ │ │ + sbcseq r2, r8, ip, lsr #8 │ │ │ │ + ldrsheq r2, [r8], #52 @ 0x34 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2048 <__cxa_atexit@plt+0xe6820> │ │ │ │ + ldr r3, [pc, #60] @ f2058 <__cxa_atexit@plt+0xe6830> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + beq f2038 <__cxa_atexit@plt+0xe6810> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r7 │ │ │ │ + b f1f10 <__cxa_atexit@plt+0xe66e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f205c <__cxa_atexit@plt+0xe6834> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq r2, r8, ip, lsr #7 │ │ │ │ + smullseq r2, r8, r0, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b f1f10 <__cxa_atexit@plt+0xe66e8> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f20b4 <__cxa_atexit@plt+0xe688c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f20bc <__cxa_atexit@plt+0xe6894> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r6, r4, asr pc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc ef6c0 <__cxa_atexit@plt+0xe3e98> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ ef6d8 <__cxa_atexit@plt+0xe3eb0> │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ + bcc f2104 <__cxa_atexit@plt+0xe68dc> │ │ │ │ + ldr r2, [pc, #44] @ f2114 <__cxa_atexit@plt+0xe68ec> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ ef6dc <__cxa_atexit@plt+0xe3eb4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r6, r8, lsr #22 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r7, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc ef77c <__cxa_atexit@plt+0xe3f54> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr lr, [r2, #4] │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne ef754 <__cxa_atexit@plt+0xe3f2c> │ │ │ │ - ldr r0, [pc, #112] @ ef794 <__cxa_atexit@plt+0xe3f6c> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - str lr, [r3, #8]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r7, [pc, #92] @ ef798 <__cxa_atexit@plt+0xe3f70> │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - mov r7, r1 │ │ │ │ + bcc f2158 <__cxa_atexit@plt+0xe6930> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [pc, #28] @ f2168 <__cxa_atexit@plt+0xe6940> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [pc, #68] @ ef7a0 <__cxa_atexit@plt+0xe3f78> │ │ │ │ - ldr r2, [pc, #68] @ ef7a4 <__cxa_atexit@plt+0xe3f7c> │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r0, [r5] │ │ │ │ - stmib r3, {r2, r9, lr} │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ ef79c <__cxa_atexit@plt+0xe3f74> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + sbcseq r2, r8, r0, asr #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f220c <__cxa_atexit@plt+0xe69e4> │ │ │ │ + ldr r1, [pc, #156] @ f222c <__cxa_atexit@plt+0xe6a04> │ │ │ │ + ldr r7, [pc, #156] @ f2230 <__cxa_atexit@plt+0xe6a08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f21bc <__cxa_atexit@plt+0xe6994> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f21c8 <__cxa_atexit@plt+0xe69a0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f2218 <__cxa_atexit@plt+0xe69f0> │ │ │ │ + ldr r3, [pc, #84] @ f2234 <__cxa_atexit@plt+0xe6a0c> │ │ │ │ + ldr r1, [pc, #84] @ f2238 <__cxa_atexit@plt+0xe6a10> │ │ │ │ + ldr r0, [pc, #84] @ f223c <__cxa_atexit@plt+0xe6a14> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r6, r6, r8, asr #17 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r6, r6, r8, ror sl │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ef7f4 <__cxa_atexit@plt+0xe3fcc> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r3, r6, r0, ror #28 │ │ │ │ + sbcseq r1, r8, r4, lsl #26 │ │ │ │ + sbcseq r2, r8, r4, lsr #4 │ │ │ │ + rsceq r4, r6, ip, lsr r2 │ │ │ │ + sbcseq r2, r8, ip, ror #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f2260 <__cxa_atexit@plt+0xe6a38> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ef808 <__cxa_atexit@plt+0xe3fe0> │ │ │ │ - ldr r2, [pc, #72] @ ef81c <__cxa_atexit@plt+0xe3ff4> │ │ │ │ + bcc f22a8 <__cxa_atexit@plt+0xe6a80> │ │ │ │ + ldr lr, [pc, #64] @ f22b8 <__cxa_atexit@plt+0xe6a90> │ │ │ │ + ldr r1, [pc, #64] @ f22bc <__cxa_atexit@plt+0xe6a94> │ │ │ │ + ldr r2, [pc, #64] @ f22c0 <__cxa_atexit@plt+0xe6a98> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ef818 <__cxa_atexit@plt+0xe3ff0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r6, ip, ror #19 │ │ │ │ - rsceq r6, r6, ip, lsl #20 │ │ │ │ - andeq r0, r0, r7, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne ef840 <__cxa_atexit@plt+0xe4018> │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ ef85c <__cxa_atexit@plt+0xe4034> │ │ │ │ + sbcseq r1, r8, ip, ror #24 │ │ │ │ + sbcseq r2, r8, ip, lsl #3 │ │ │ │ + rsceq r4, r6, r4, lsr #3 │ │ │ │ + sbcseq r2, r8, r4, ror #2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f2370 <__cxa_atexit@plt+0xe6b48> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f2378 <__cxa_atexit@plt+0xe6b50> │ │ │ │ + ldr r1, [pc, #164] @ f23a4 <__cxa_atexit@plt+0xe6b7c> │ │ │ │ + ldr ip, [pc, #164] @ f23a8 <__cxa_atexit@plt+0xe6b80> │ │ │ │ + sub lr, r6, #23 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + str ip, [r2, #-4] │ │ │ │ + stm r2, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r1, [pc, #128] @ f23ac <__cxa_atexit@plt+0xe6b84> │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r2, #8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + bhi f2394 <__cxa_atexit@plt+0xe6b6c> │ │ │ │ + ldr r3, [pc, #100] @ f23b0 <__cxa_atexit@plt+0xe6b88> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne ef880 <__cxa_atexit@plt+0xe4058> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + str r3, [r7] │ │ │ │ + beq f2360 <__cxa_atexit@plt+0xe6b38> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, r6 │ │ │ │ - eor r3, r3, r0 │ │ │ │ - clz r3, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r2, r0, r1, lsr r3 │ │ │ │ - lsr r1, r1, r3 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - beq ef8f4 <__cxa_atexit@plt+0xe40cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b f2380 <__cxa_atexit@plt+0xe6b58> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f23b8 <__cxa_atexit@plt+0xe6b90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f23b4 <__cxa_atexit@plt+0xe6b8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + rsceq r3, r6, r4, asr sp │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xffff1f94 │ │ │ │ + sbcseq r1, r8, r8, lsl r0 │ │ │ │ + ldrheq r2, [r8], #4 │ │ │ │ + sbcseq r2, r8, ip, ror r0 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f240c <__cxa_atexit@plt+0xe6be4> │ │ │ │ + ldr r3, [pc, #60] @ f241c <__cxa_atexit@plt+0xe6bf4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + beq f23fc <__cxa_atexit@plt+0xe6bd4> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r7 │ │ │ │ + b f22d4 <__cxa_atexit@plt+0xe6aac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f2420 <__cxa_atexit@plt+0xe6bf8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq r2, r8, r4, lsr r0 │ │ │ │ + sbcseq r2, r8, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b f22d4 <__cxa_atexit@plt+0xe6aac> │ │ │ │ + sbcseq r1, r8, ip, lsl #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f24ac <__cxa_atexit@plt+0xe6c84> │ │ │ │ + ldr r7, [pc, #104] @ f24d0 <__cxa_atexit@plt+0xe6ca8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f24c0 <__cxa_atexit@plt+0xe6c98> │ │ │ │ + ldr r3, [pc, #84] @ f24d4 <__cxa_atexit@plt+0xe6cac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f249c <__cxa_atexit@plt+0xe6c74> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f24dc <__cxa_atexit@plt+0xe6cb4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f24d8 <__cxa_atexit@plt+0xe6cb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff1de8 │ │ │ │ + sbcseq r0, r8, r8, ror #29 │ │ │ │ + smullseq r1, r8, r8, pc @ │ │ │ │ + sbcseq r1, r8, r0, ror r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - bcc ef94c <__cxa_atexit@plt+0xe4124> │ │ │ │ - ldr lr, [pc, #176] @ ef980 <__cxa_atexit@plt+0xe4158> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r3, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - b ef93c <__cxa_atexit@plt+0xe4114> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r6 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - bcc ef960 <__cxa_atexit@plt+0xe4138> │ │ │ │ - ldr lr, [pc, #108] @ ef988 <__cxa_atexit@plt+0xe4160> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r0, r3, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #48] @ ef984 <__cxa_atexit@plt+0xe415c> │ │ │ │ - mov r5, lr │ │ │ │ + bcc f2554 <__cxa_atexit@plt+0xe6d2c> │ │ │ │ + ldr r3, [pc, #84] @ f256c <__cxa_atexit@plt+0xe6d44> │ │ │ │ + ldr r2, [pc, #84] @ f2570 <__cxa_atexit@plt+0xe6d48> │ │ │ │ + ldr r1, [pc, #84] @ f2574 <__cxa_atexit@plt+0xe6d4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #28 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f2578 <__cxa_atexit@plt+0xe6d50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff9fbc │ │ │ │ + @ instruction: 0xffff9f74 │ │ │ │ + rsceq r3, r6, r0, asr pc │ │ │ │ + ldrsheq r1, [r8], #100 @ 0x64 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f25b4 <__cxa_atexit@plt+0xe6d8c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f25bc <__cxa_atexit@plt+0xe6d94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b ef970 <__cxa_atexit@plt+0xe4148> │ │ │ │ - ldr r0, [pc, #36] @ ef98c <__cxa_atexit@plt+0xe4164> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r6, r0, lsl r9 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r6, r6, r4, asr #17 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r6, r4, asr sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc ef9f4 <__cxa_atexit@plt+0xe41cc> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #80] @ efa0c <__cxa_atexit@plt+0xe41e4> │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldm r9, {r1, r7, r9} │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r7, r0 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r0, r0, r1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc f2604 <__cxa_atexit@plt+0xe6ddc> │ │ │ │ + ldr r2, [pc, #44] @ f2614 <__cxa_atexit@plt+0xe6dec> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ efa10 <__cxa_atexit@plt+0xe41e8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r6, ip, lsr #16 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc efa7c <__cxa_atexit@plt+0xe4254> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #84] @ efa94 <__cxa_atexit@plt+0xe426c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - eor r1, r7, r1 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - and r1, r1, r9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ efa98 <__cxa_atexit@plt+0xe4270> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc f2658 <__cxa_atexit@plt+0xe6e30> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [pc, #28] @ f2668 <__cxa_atexit@plt+0xe6e40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + sbcseq r1, r8, r0, asr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f270c <__cxa_atexit@plt+0xe6ee4> │ │ │ │ + ldr r1, [pc, #156] @ f272c <__cxa_atexit@plt+0xe6f04> │ │ │ │ + ldr r7, [pc, #156] @ f2730 <__cxa_atexit@plt+0xe6f08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f26bc <__cxa_atexit@plt+0xe6e94> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f26c8 <__cxa_atexit@plt+0xe6ea0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f2718 <__cxa_atexit@plt+0xe6ef0> │ │ │ │ + ldr r3, [pc, #84] @ f2734 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ + ldr r1, [pc, #84] @ f2738 <__cxa_atexit@plt+0xe6f10> │ │ │ │ + ldr r0, [pc, #84] @ f273c <__cxa_atexit@plt+0xe6f14> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r6, ip, lsr #15 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r3, r6, r0, ror #18 │ │ │ │ + sbcseq r1, r8, r4, lsr #15 │ │ │ │ + sbcseq r1, r8, r4, lsr #27 │ │ │ │ + rsceq r3, r6, ip, lsr sp │ │ │ │ + sbcseq r1, r8, ip, ror #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f2760 <__cxa_atexit@plt+0xe6f38> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #12 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc efb78 <__cxa_atexit@plt+0xe4350> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - eor r3, r2, r3 │ │ │ │ - and r3, r3, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - bne efb20 <__cxa_atexit@plt+0xe42f8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - tst r2, r1 │ │ │ │ - beq efb50 <__cxa_atexit@plt+0xe4328> │ │ │ │ - ldr sl, [pc, #180] @ efba4 <__cxa_atexit@plt+0xe437c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - sub r0, r5, #40 @ 0x28 │ │ │ │ - add sl, pc, sl │ │ │ │ - cmp fp, r0 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - stmdb r5, {r8, sl} │ │ │ │ - bhi efb94 <__cxa_atexit@plt+0xe436c> │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r1, r9, lr} │ │ │ │ - b ef514 <__cxa_atexit@plt+0xe3cec> │ │ │ │ - ldr r1, [pc, #132] @ efbac <__cxa_atexit@plt+0xe4384> │ │ │ │ - ldr r2, [pc, #132] @ efbb0 <__cxa_atexit@plt+0xe4388> │ │ │ │ - sub r8, sl, #6 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f27a8 <__cxa_atexit@plt+0xe6f80> │ │ │ │ + ldr lr, [pc, #64] @ f27b8 <__cxa_atexit@plt+0xe6f90> │ │ │ │ + ldr r1, [pc, #64] @ f27bc <__cxa_atexit@plt+0xe6f94> │ │ │ │ + ldr r2, [pc, #64] @ f27c0 <__cxa_atexit@plt+0xe6f98> │ │ │ │ + add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - str r9, [r6, #12] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ stmib r6, {r2, lr} │ │ │ │ - mov r6, sl │ │ │ │ - str r0, [r5, #28] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r7, [pc, #80] @ efba8 <__cxa_atexit@plt+0xe4380> │ │ │ │ - sub r1, r5, #4 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r1 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r6, [pc, #52] @ efbb4 <__cxa_atexit@plt+0xe438c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, sl │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r1, r8, ip, lsl #14 │ │ │ │ + sbcseq r1, r8, ip, lsl #26 │ │ │ │ + rsceq r3, r6, r4, lsr #25 │ │ │ │ + sbcseq r1, r8, r4, ror #25 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f2870 <__cxa_atexit@plt+0xe7048> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f2878 <__cxa_atexit@plt+0xe7050> │ │ │ │ + ldr r1, [pc, #164] @ f28a4 <__cxa_atexit@plt+0xe707c> │ │ │ │ + ldr ip, [pc, #164] @ f28a8 <__cxa_atexit@plt+0xe7080> │ │ │ │ + sub lr, r6, #23 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + str ip, [r2, #-4] │ │ │ │ + stm r2, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r1, [pc, #128] @ f28ac <__cxa_atexit@plt+0xe7084> │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r2, #8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + bhi f2894 <__cxa_atexit@plt+0xe706c> │ │ │ │ + ldr r3, [pc, #100] @ f28b0 <__cxa_atexit@plt+0xe7088> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f2860 <__cxa_atexit@plt+0xe7038> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f2880 <__cxa_atexit@plt+0xe7058> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f28b8 <__cxa_atexit@plt+0xe7090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r9, lr} │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - andeq r0, r0, r0, ror #5 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r6, r6, ip, lsr #13 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r7, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b efa9c <__cxa_atexit@plt+0xe4274> │ │ │ │ - andeq r0, r0, r7, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne efbf0 <__cxa_atexit@plt+0xe43c8> │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ efc0c <__cxa_atexit@plt+0xe43e4> │ │ │ │ + ldr r7, [pc, #24] @ f28b4 <__cxa_atexit@plt+0xe708c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + rsceq r3, r6, r4, asr r8 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xffff1b04 │ │ │ │ + sbcseq r0, r8, ip, lsl fp │ │ │ │ + sbcseq r1, r8, r4, lsr ip │ │ │ │ + ldrsheq r1, [r8], #188 @ 0xbc │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f290c <__cxa_atexit@plt+0xe70e4> │ │ │ │ + ldr r3, [pc, #60] @ f291c <__cxa_atexit@plt+0xe70f4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne efc30 <__cxa_atexit@plt+0xe4408> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + beq f28fc <__cxa_atexit@plt+0xe70d4> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r7 │ │ │ │ + b f27d4 <__cxa_atexit@plt+0xe6fac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq efc9c <__cxa_atexit@plt+0xe4474> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r3, [r5] │ │ │ │ - bcc efcf0 <__cxa_atexit@plt+0xe44c8> │ │ │ │ - ldr r8, [pc, #176] @ efd28 <__cxa_atexit@plt+0xe4500> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b efce0 <__cxa_atexit@plt+0xe44b8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - bcc efd0c <__cxa_atexit@plt+0xe44e4> │ │ │ │ - ldr r8, [pc, #112] @ efd30 <__cxa_atexit@plt+0xe4508> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ efd2c <__cxa_atexit@plt+0xe4504> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ efd34 <__cxa_atexit@plt+0xe450c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ f2920 <__cxa_atexit@plt+0xe70f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r6, r8, ror #10 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r6, r6, r0, lsr #10 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrheq r1, [r8], #180 @ 0xb4 │ │ │ │ + smullseq r1, r8, r8, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b f27d4 <__cxa_atexit@plt+0xe6fac> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2978 <__cxa_atexit@plt+0xe7150> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f2980 <__cxa_atexit@plt+0xe7158> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlaleq r3, r6, r0, r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc efd98 <__cxa_atexit@plt+0xe4570> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ efdb0 <__cxa_atexit@plt+0xe4588> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ efdb4 <__cxa_atexit@plt+0xe458c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r6, r0, ror r4 │ │ │ │ + bcc f29c8 <__cxa_atexit@plt+0xe71a0> │ │ │ │ + ldr r2, [pc, #44] @ f29d8 <__cxa_atexit@plt+0xe71b0> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc efe1c <__cxa_atexit@plt+0xe45f4> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ efe34 <__cxa_atexit@plt+0xe460c> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ efe38 <__cxa_atexit@plt+0xe4610> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r6, ip, ror #7 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r7, asr #22 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne efe68 <__cxa_atexit@plt+0xe4640> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b ef514 <__cxa_atexit@plt+0xe3cec> │ │ │ │ - ldr r2, [pc, #68] @ efeb4 <__cxa_atexit@plt+0xe468c> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + bcc f2a1c <__cxa_atexit@plt+0xe71f4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [pc, #28] @ f2a2c <__cxa_atexit@plt+0xe7204> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r2, r5, #16 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r3, [r5, #24] │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi efea4 <__cxa_atexit@plt+0xe467c> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r0, r1, r2} │ │ │ │ - b ef514 <__cxa_atexit@plt+0xe3cec> │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne efedc <__cxa_atexit@plt+0xe46b4> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + ldrsbeq r1, [r8], #160 @ 0xa0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2ad0 <__cxa_atexit@plt+0xe72a8> │ │ │ │ + ldr r1, [pc, #156] @ f2af0 <__cxa_atexit@plt+0xe72c8> │ │ │ │ + ldr r7, [pc, #156] @ f2af4 <__cxa_atexit@plt+0xe72cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f2a80 <__cxa_atexit@plt+0xe7258> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f2a8c <__cxa_atexit@plt+0xe7264> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc eff1c <__cxa_atexit@plt+0xe46f4> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ eff2c <__cxa_atexit@plt+0xe4704> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc f2adc <__cxa_atexit@plt+0xe72b4> │ │ │ │ + ldr r3, [pc, #84] @ f2af8 <__cxa_atexit@plt+0xe72d0> │ │ │ │ + ldr r1, [pc, #84] @ f2afc <__cxa_atexit@plt+0xe72d4> │ │ │ │ + ldr r0, [pc, #84] @ f2b00 <__cxa_atexit@plt+0xe72d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r6, ip, ror #5 │ │ │ │ - andeq r0, r0, r7, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne eff58 <__cxa_atexit@plt+0xe4730> │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ eff6c <__cxa_atexit@plt+0xe4744> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne eff94 <__cxa_atexit@plt+0xe476c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + smlaleq r3, r6, ip, r5 │ │ │ │ + sbcseq r1, r8, r0, asr #8 │ │ │ │ + sbcseq r1, r8, r4, lsr sl │ │ │ │ + rsceq r3, r6, r8, ror r9 │ │ │ │ + ldrsheq r1, [r8], #156 @ 0x9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f2b24 <__cxa_atexit@plt+0xe72fc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc effd4 <__cxa_atexit@plt+0xe47ac> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ effe4 <__cxa_atexit@plt+0xe47bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f2b6c <__cxa_atexit@plt+0xe7344> │ │ │ │ + ldr lr, [pc, #64] @ f2b7c <__cxa_atexit@plt+0xe7354> │ │ │ │ + ldr r1, [pc, #64] @ f2b80 <__cxa_atexit@plt+0xe7358> │ │ │ │ + ldr r2, [pc, #64] @ f2b84 <__cxa_atexit@plt+0xe735c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r6, r4, lsr r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f005c <__cxa_atexit@plt+0xe4834> │ │ │ │ - ldr r3, [pc, #92] @ f0064 <__cxa_atexit@plt+0xe483c> │ │ │ │ + sbcseq r1, r8, r8, lsr #7 │ │ │ │ + smullseq r1, r8, ip, r9 │ │ │ │ + rsceq r3, r6, r0, ror #17 │ │ │ │ + sbcseq r1, r8, r4, ror r9 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f2c34 <__cxa_atexit@plt+0xe740c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f2c3c <__cxa_atexit@plt+0xe7414> │ │ │ │ + ldr r1, [pc, #164] @ f2c68 <__cxa_atexit@plt+0xe7440> │ │ │ │ + ldr ip, [pc, #164] @ f2c6c <__cxa_atexit@plt+0xe7444> │ │ │ │ + sub lr, r6, #23 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + str ip, [r2, #-4] │ │ │ │ + stm r2, {r3, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r1, [pc, #128] @ f2c70 <__cxa_atexit@plt+0xe7448> │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r2, #8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + bhi f2c58 <__cxa_atexit@plt+0xe7430> │ │ │ │ + ldr r3, [pc, #100] @ f2c74 <__cxa_atexit@plt+0xe744c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - add lr, r5, #24 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr lr, [r7, #10] │ │ │ │ - add r7, r7, #14 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - beq f0050 <__cxa_atexit@plt+0xe4828> │ │ │ │ - mov r7, r8 │ │ │ │ - b f0070 <__cxa_atexit@plt+0xe4848> │ │ │ │ + str r3, [r7] │ │ │ │ + beq f2c24 <__cxa_atexit@plt+0xe73fc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f2c44 <__cxa_atexit@plt+0xe741c> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f2c7c <__cxa_atexit@plt+0xe7454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq f0094 <__cxa_atexit@plt+0xe486c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne f00e0 <__cxa_atexit@plt+0xe48b8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #180] @ f0150 <__cxa_atexit@plt+0xe4928> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - beq f0120 <__cxa_atexit@plt+0xe48f8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - bhi f013c <__cxa_atexit@plt+0xe4914> │ │ │ │ - str r7, [r5, #16]! │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b ef514 <__cxa_atexit@plt+0xe3cec> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #84] @ f014c <__cxa_atexit@plt+0xe4924> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #24] @ f2c78 <__cxa_atexit@plt+0xe7450> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + smlaleq r3, r6, r0, r4 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xffff16d0 │ │ │ │ + sbcseq r0, r8, r4, asr r7 │ │ │ │ + sbcseq r1, r8, r4, asr #17 │ │ │ │ + sbcseq r1, r8, ip, lsl #17 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2cd0 <__cxa_atexit@plt+0xe74a8> │ │ │ │ + ldr r3, [pc, #60] @ f2ce0 <__cxa_atexit@plt+0xe74b8> │ │ │ │ tst r8, #3 │ │ │ │ - beq f0130 <__cxa_atexit@plt+0xe4908> │ │ │ │ - mov r7, r8 │ │ │ │ - b f01a4 <__cxa_atexit@plt+0xe497c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + beq f2cc0 <__cxa_atexit@plt+0xe7498> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r7 │ │ │ │ + b f2b98 <__cxa_atexit@plt+0xe7370> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f2ce4 <__cxa_atexit@plt+0xe74bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq r1, r8, r4, asr #16 │ │ │ │ + sbcseq r1, r8, r8, lsr #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b f2b98 <__cxa_atexit@plt+0xe7370> │ │ │ │ + ldrheq r0, [r8], #244 @ 0xf4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f2d70 <__cxa_atexit@plt+0xe7548> │ │ │ │ + ldr r7, [pc, #104] @ f2d94 <__cxa_atexit@plt+0xe756c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2d84 <__cxa_atexit@plt+0xe755c> │ │ │ │ + ldr r3, [pc, #84] @ f2d98 <__cxa_atexit@plt+0xe7570> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f2d60 <__cxa_atexit@plt+0xe7538> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f2da0 <__cxa_atexit@plt+0xe7578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f018c <__cxa_atexit@plt+0xe4964> │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b ef514 <__cxa_atexit@plt+0xe3cec> │ │ │ │ + ldr r7, [pc, #16] @ f2d9c <__cxa_atexit@plt+0xe7574> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, fp, lsl #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r5 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r0, #12]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr sl, [r0, #-8] │ │ │ │ - ldr r8, [r0, #-4] │ │ │ │ - ldr r3, [r0, #12] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq f01e4 <__cxa_atexit@plt+0xe49bc> │ │ │ │ - ldr r7, [r0, #28] │ │ │ │ - ldr ip, [r0, #32] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne f0208 <__cxa_atexit@plt+0xe49e0> │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - mov r8, ip │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - str r8, [r5, #32]! │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b eeed0 <__cxa_atexit@plt+0xe36a8> │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - add lr, r2, #7 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldm lr, {r1, fp, lr} │ │ │ │ - cmp r9, lr │ │ │ │ - bls f0284 <__cxa_atexit@plt+0xe4a5c> │ │ │ │ - mov sl, r1 │ │ │ │ - rsb r1, r9, #0 │ │ │ │ - eor r1, r9, r1 │ │ │ │ - and r1, fp, r1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne f02f8 <__cxa_atexit@plt+0xe4ad0> │ │ │ │ - tst fp, r9 │ │ │ │ - beq f0360 <__cxa_atexit@plt+0xe4b38> │ │ │ │ - ldr r0, [pc, #424] @ f03f4 <__cxa_atexit@plt+0xe4bcc> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #44 @ 0x2c │ │ │ │ - cmp r1, r0 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - bhi f03b4 <__cxa_atexit@plt+0xe4b8c> │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - stmib r5, {fp, lr} │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r1 │ │ │ │ - b f10ac <__cxa_atexit@plt+0xe5884> │ │ │ │ - cmp lr, r9 │ │ │ │ - bls f0304 <__cxa_atexit@plt+0xe4adc> │ │ │ │ - str r1, [sp] │ │ │ │ - rsb r1, lr, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - and r1, r1, r3 │ │ │ │ - cmp r1, fp │ │ │ │ - bne f0330 <__cxa_atexit@plt+0xe4b08> │ │ │ │ - tst lr, r3 │ │ │ │ - beq f0388 <__cxa_atexit@plt+0xe4b60> │ │ │ │ - ldr r0, [pc, #308] @ f03e8 <__cxa_atexit@plt+0xe4bc0> │ │ │ │ - str fp, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [sp] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - sub r2, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str lr, [r5, #40] @ 0x28 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bhi f03d0 <__cxa_atexit@plt+0xe4ba8> │ │ │ │ - stmda r5, {r3, r9, sl} │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - b f27a0 <__cxa_atexit@plt+0xe6f78> │ │ │ │ - ldr r3, [pc, #252] @ f03fc <__cxa_atexit@plt+0xe4bd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b f0344 <__cxa_atexit@plt+0xe4b1c> │ │ │ │ - cmp r3, fp │ │ │ │ - bne f033c <__cxa_atexit@plt+0xe4b14> │ │ │ │ - ldr r3, [pc, #208] @ f03e4 <__cxa_atexit@plt+0xe4bbc> │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r9, r1 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b efff4 <__cxa_atexit@plt+0xe47cc> │ │ │ │ - ldr r3, [pc, #184] @ f03f0 <__cxa_atexit@plt+0xe4bc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b f0344 <__cxa_atexit@plt+0xe4b1c> │ │ │ │ - ldr r3, [pc, #156] @ f03e0 <__cxa_atexit@plt+0xe4bb8> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff1524 │ │ │ │ + sbcseq r0, r8, r4, lsr #12 │ │ │ │ + sbcseq r1, r8, r8, lsr #15 │ │ │ │ + sbcseq r0, r8, r8, lsl pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #40 @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f2e18 <__cxa_atexit@plt+0xe75f0> │ │ │ │ + ldr r3, [pc, #84] @ f2e30 <__cxa_atexit@plt+0xe7608> │ │ │ │ + ldr r2, [pc, #84] @ f2e34 <__cxa_atexit@plt+0xe760c> │ │ │ │ + ldr r1, [pc, #84] @ f2e38 <__cxa_atexit@plt+0xe7610> │ │ │ │ add r3, pc, r3 │ │ │ │ - str fp, [r5, #40] @ 0x28 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, ip │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [pc, #144] @ f03f8 <__cxa_atexit@plt+0xe4bd0> │ │ │ │ - str fp, [r5, #44] @ 0x2c │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str lr, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #28 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f2e3c <__cxa_atexit@plt+0xe7614> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff9cb8 │ │ │ │ + @ instruction: 0xffff9c70 │ │ │ │ + rsceq r3, r6, ip, lsl #13 │ │ │ │ + smullseq r0, r8, ip, lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [pc, #92] @ f03ec <__cxa_atexit@plt+0xe4bc4> │ │ │ │ - str fp, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str lr, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f2e8c <__cxa_atexit@plt+0xe7664> │ │ │ │ + ldr r2, [pc, #32] @ f2e9c <__cxa_atexit@plt+0xe7674> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str fp, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov fp, r1 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r1, r8, r8, ror #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2f40 <__cxa_atexit@plt+0xe7718> │ │ │ │ + ldr r1, [pc, #156] @ f2f60 <__cxa_atexit@plt+0xe7738> │ │ │ │ + ldr r7, [pc, #156] @ f2f64 <__cxa_atexit@plt+0xe773c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f2ef0 <__cxa_atexit@plt+0xe76c8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f2efc <__cxa_atexit@plt+0xe76d4> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #21 │ │ │ │ - @ instruction: 0x000009b8 │ │ │ │ - andeq r0, r0, r0, ror #18 │ │ │ │ - andeq r0, r0, r0, lsr r7 │ │ │ │ - andeq r0, r0, r8, lsr #10 │ │ │ │ - andeq r0, r0, r4, asr r5 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r8, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f0424 <__cxa_atexit@plt+0xe4bfc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ f0444 <__cxa_atexit@plt+0xe4c1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f2f4c <__cxa_atexit@plt+0xe7724> │ │ │ │ + ldr r3, [pc, #84] @ f2f68 <__cxa_atexit@plt+0xe7740> │ │ │ │ + ldr r1, [pc, #84] @ f2f6c <__cxa_atexit@plt+0xe7744> │ │ │ │ + ldr r0, [pc, #84] @ f2f70 <__cxa_atexit@plt+0xe7748> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r3, r6, ip, lsr #2 │ │ │ │ + sbcseq r0, r8, r0, ror pc │ │ │ │ + sbcseq r1, r8, ip, asr #12 │ │ │ │ + rsceq r3, r6, r8, lsl #10 │ │ │ │ + sbcseq r1, r8, r4, lsl r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne f0468 <__cxa_atexit@plt+0xe4c40> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bne f2f94 <__cxa_atexit@plt+0xe776c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq f04d4 <__cxa_atexit@plt+0xe4cac> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f0528 <__cxa_atexit@plt+0xe4d00> │ │ │ │ - ldr r8, [pc, #176] @ f0560 <__cxa_atexit@plt+0xe4d38> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b f0518 <__cxa_atexit@plt+0xe4cf0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f0544 <__cxa_atexit@plt+0xe4d1c> │ │ │ │ - ldr r8, [pc, #112] @ f0568 <__cxa_atexit@plt+0xe4d40> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ f0564 <__cxa_atexit@plt+0xe4d3c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ f056c <__cxa_atexit@plt+0xe4d44> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r6, r0, lsr sp │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r5, r6, r8, ror #25 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f05d4 <__cxa_atexit@plt+0xe4dac> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ f05ec <__cxa_atexit@plt+0xe4dc4> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f05f0 <__cxa_atexit@plt+0xe4dc8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r6, r4, lsr ip │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f2fdc <__cxa_atexit@plt+0xe77b4> │ │ │ │ + ldr lr, [pc, #64] @ f2fec <__cxa_atexit@plt+0xe77c4> │ │ │ │ + ldr r1, [pc, #64] @ f2ff0 <__cxa_atexit@plt+0xe77c8> │ │ │ │ + ldr r2, [pc, #64] @ f2ff4 <__cxa_atexit@plt+0xe77cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrsbeq r0, [r8], #232 @ 0xe8 │ │ │ │ + ldrheq r1, [r8], #84 @ 0x54 │ │ │ │ + rsceq r3, r6, r0, ror r4 │ │ │ │ + sbcseq r1, r8, ip, lsl #11 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f0654 <__cxa_atexit@plt+0xe4e2c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ f066c <__cxa_atexit@plt+0xe4e44> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f3094 <__cxa_atexit@plt+0xe786c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f309c <__cxa_atexit@plt+0xe7874> │ │ │ │ + ldr lr, [pc, #148] @ f30c8 <__cxa_atexit@plt+0xe78a0> │ │ │ │ + ldr r1, [pc, #148] @ f30cc <__cxa_atexit@plt+0xe78a4> │ │ │ │ + ldr r0, [pc, #148] @ f30d0 <__cxa_atexit@plt+0xe78a8> │ │ │ │ sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f0670 <__cxa_atexit@plt+0xe4e48> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stmdb r2, {r0, r3, r7} │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + bhi f30b8 <__cxa_atexit@plt+0xe7890> │ │ │ │ + ldr r3, [pc, #100] @ f30d4 <__cxa_atexit@plt+0xe78ac> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r5, [r6], #180 @ 0xb4 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq ip, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #28]! │ │ │ │ - mvn r0, r2 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r8, [r3, #16] │ │ │ │ - tst r0, #3 │ │ │ │ - bne f06c8 <__cxa_atexit@plt+0xe4ea0> │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ - bhi f0700 <__cxa_atexit@plt+0xe4ed8> │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ - b f10ac <__cxa_atexit@plt+0xe5884> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - ldr r0, [pc, #84] @ f0728 <__cxa_atexit@plt+0xe4f00> │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str r1, [r5] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - sub r0, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi f0714 <__cxa_atexit@plt+0xe4eec> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b f10ac <__cxa_atexit@plt+0xe5884> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str lr, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f3084 <__cxa_atexit@plt+0xe785c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f30a4 <__cxa_atexit@plt+0xe787c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f30dc <__cxa_atexit@plt+0xe78b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r1, r0, r9, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f0750 <__cxa_atexit@plt+0xe4f28> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #24] @ f30d8 <__cxa_atexit@plt+0xe78b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f0790 <__cxa_atexit@plt+0xe4f68> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #44] @ f07a0 <__cxa_atexit@plt+0xe4f78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r6, r8, ror sl │ │ │ │ - andeq fp, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f07cc <__cxa_atexit@plt+0xe4fa4> │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r3, r6, r8, lsl r0 │ │ │ │ + @ instruction: 0xffff12e0 │ │ │ │ + ldrsheq r0, [r8], #40 @ 0x28 │ │ │ │ + sbcseq r1, r8, ip, ror #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ f07e0 <__cxa_atexit@plt+0xe4fb8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f312c <__cxa_atexit@plt+0xe7904> │ │ │ │ + ldr r2, [pc, #32] @ f313c <__cxa_atexit@plt+0xe7914> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r1, r0, r9, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f0808 <__cxa_atexit@plt+0xe4fe0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r1, r8, ip, lsl #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f31e0 <__cxa_atexit@plt+0xe79b8> │ │ │ │ + ldr r1, [pc, #156] @ f3200 <__cxa_atexit@plt+0xe79d8> │ │ │ │ + ldr r7, [pc, #156] @ f3204 <__cxa_atexit@plt+0xe79dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f3190 <__cxa_atexit@plt+0xe7968> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f319c <__cxa_atexit@plt+0xe7974> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc f0848 <__cxa_atexit@plt+0xe5020> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #44] @ f0858 <__cxa_atexit@plt+0xe5030> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc f31ec <__cxa_atexit@plt+0xe79c4> │ │ │ │ + ldr r3, [pc, #84] @ f3208 <__cxa_atexit@plt+0xe79e0> │ │ │ │ + ldr r1, [pc, #84] @ f320c <__cxa_atexit@plt+0xe79e4> │ │ │ │ + ldr r0, [pc, #84] @ f3210 <__cxa_atexit@plt+0xe79e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r6, r0, asr #19 │ │ │ │ - andeq r0, r0, r8, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f0880 <__cxa_atexit@plt+0xe5058> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ f08a0 <__cxa_atexit@plt+0xe5078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r2, r6, ip, lsl #29 │ │ │ │ + sbcseq r0, r8, r0, lsr sp │ │ │ │ + ldrsheq r1, [r8], #48 @ 0x30 │ │ │ │ + rsceq r3, r6, r8, ror #4 │ │ │ │ + ldrheq r1, [r8], #56 @ 0x38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne f08c4 <__cxa_atexit@plt+0xe509c> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bne f3234 <__cxa_atexit@plt+0xe7a0c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq f0930 <__cxa_atexit@plt+0xe5108> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f0984 <__cxa_atexit@plt+0xe515c> │ │ │ │ - ldr r8, [pc, #176] @ f09bc <__cxa_atexit@plt+0xe5194> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b f0974 <__cxa_atexit@plt+0xe514c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f09a0 <__cxa_atexit@plt+0xe5178> │ │ │ │ - ldr r8, [pc, #112] @ f09c4 <__cxa_atexit@plt+0xe519c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ f09c0 <__cxa_atexit@plt+0xe5198> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ f09c8 <__cxa_atexit@plt+0xe51a0> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r5, [r6], #132 @ 0x84 @ │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r5, r6, ip, lsl #17 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f0a30 <__cxa_atexit@plt+0xe5208> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ f0a48 <__cxa_atexit@plt+0xe5220> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f0a4c <__cxa_atexit@plt+0xe5224> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r5, [r6], #120 @ 0x78 @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f327c <__cxa_atexit@plt+0xe7a54> │ │ │ │ + ldr lr, [pc, #64] @ f328c <__cxa_atexit@plt+0xe7a64> │ │ │ │ + ldr r1, [pc, #64] @ f3290 <__cxa_atexit@plt+0xe7a68> │ │ │ │ + ldr r2, [pc, #64] @ f3294 <__cxa_atexit@plt+0xe7a6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smullseq r0, r8, r8, ip │ │ │ │ + sbcseq r1, r8, r8, asr r3 │ │ │ │ + ldrdeq r3, [r6], #16 @ │ │ │ │ + sbcseq r1, r8, r0, lsr r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f0ab0 <__cxa_atexit@plt+0xe5288> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ f0ac8 <__cxa_atexit@plt+0xe52a0> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f3334 <__cxa_atexit@plt+0xe7b0c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f333c <__cxa_atexit@plt+0xe7b14> │ │ │ │ + ldr lr, [pc, #148] @ f3368 <__cxa_atexit@plt+0xe7b40> │ │ │ │ + ldr r1, [pc, #148] @ f336c <__cxa_atexit@plt+0xe7b44> │ │ │ │ + ldr r0, [pc, #148] @ f3370 <__cxa_atexit@plt+0xe7b48> │ │ │ │ sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f0acc <__cxa_atexit@plt+0xe52a4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stmdb r2, {r0, r3, r7} │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + bhi f3358 <__cxa_atexit@plt+0xe7b30> │ │ │ │ + ldr r3, [pc, #100] @ f3374 <__cxa_atexit@plt+0xe7b4c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r6, r8, asr r7 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq ip, r0, fp, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f3324 <__cxa_atexit@plt+0xe7afc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f3344 <__cxa_atexit@plt+0xe7b1c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f337c <__cxa_atexit@plt+0xe7b54> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f3378 <__cxa_atexit@plt+0xe7b50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r2, r6, r8, ror sp │ │ │ │ + @ instruction: 0xffff0fd0 │ │ │ │ + sbcseq r0, r8, r4, asr r0 │ │ │ │ + smullseq r1, r8, r0, r2 │ │ │ │ + smullseq r0, r8, ip, r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - mvn lr, r7 │ │ │ │ - ldr r8, [r3, #24]! │ │ │ │ - mov r2, r3 │ │ │ │ - mov r0, r3 │ │ │ │ - mov ip, r7 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr sl, [r3, #12] │ │ │ │ - ldr r1, [r2, #-16]! │ │ │ │ - ldr r9, [r0, #-12]! │ │ │ │ - tst lr, #3 │ │ │ │ - bne f0b34 <__cxa_atexit@plt+0xe530c> │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - bhi f0b74 <__cxa_atexit@plt+0xe534c> │ │ │ │ - add lr, r5, #24 │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b f0b68 <__cxa_atexit@plt+0xe5340> │ │ │ │ - ldr r3, [pc, #108] @ f0ba8 <__cxa_atexit@plt+0xe5380> │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str sl, [r5, #28] │ │ │ │ + bhi f33ec <__cxa_atexit@plt+0xe7bc4> │ │ │ │ + ldr r7, [pc, #104] @ f3410 <__cxa_atexit@plt+0xe7be8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f3400 <__cxa_atexit@plt+0xe7bd8> │ │ │ │ + ldr r3, [pc, #84] @ f3414 <__cxa_atexit@plt+0xe7bec> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #32] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - bhi f0b8c <__cxa_atexit@plt+0xe5364> │ │ │ │ - add lr, r5, #8 │ │ │ │ - str r6, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, fp │ │ │ │ - b f27a0 <__cxa_atexit@plt+0xe6f78> │ │ │ │ - str r8, [r5, #28]! │ │ │ │ + str r3, [r7] │ │ │ │ + beq f33dc <__cxa_atexit@plt+0xe7bb4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f341c <__cxa_atexit@plt+0xe7bf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - str r6, [r5, #20] │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f0bd0 <__cxa_atexit@plt+0xe53a8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ f3418 <__cxa_atexit@plt+0xe7bf0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f0c10 <__cxa_atexit@plt+0xe53e8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f0c20 <__cxa_atexit@plt+0xe53f8> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff0ea8 │ │ │ │ + sbcseq pc, r7, r8, lsr #31 │ │ │ │ + ldrsheq r1, [r8], #16 │ │ │ │ + sbcseq r0, r8, r0, lsl #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f3488 <__cxa_atexit@plt+0xe7c60> │ │ │ │ + ldr r3, [pc, #80] @ f34a0 <__cxa_atexit@plt+0xe7c78> │ │ │ │ + ldr r2, [pc, #80] @ f34a4 <__cxa_atexit@plt+0xe7c7c> │ │ │ │ + ldr r1, [pc, #80] @ f34a8 <__cxa_atexit@plt+0xe7c80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r5, [r6], #88 @ 0x58 @ │ │ │ │ - andeq r1, r0, r8, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f0c4c <__cxa_atexit@plt+0xe5424> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #20 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f34ac <__cxa_atexit@plt+0xe7c84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff9b74 │ │ │ │ + @ instruction: 0xffff9b2c │ │ │ │ + rsceq r3, r6, r8, lsl r0 │ │ │ │ + smullseq r0, r8, r0, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ f0c60 <__cxa_atexit@plt+0xe5438> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f34fc <__cxa_atexit@plt+0xe7cd4> │ │ │ │ + ldr r2, [pc, #32] @ f350c <__cxa_atexit@plt+0xe7ce4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #20]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f0c88 <__cxa_atexit@plt+0xe5460> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r1, r8, ip, lsr r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f35b0 <__cxa_atexit@plt+0xe7d88> │ │ │ │ + ldr r1, [pc, #156] @ f35d0 <__cxa_atexit@plt+0xe7da8> │ │ │ │ + ldr r7, [pc, #156] @ f35d4 <__cxa_atexit@plt+0xe7dac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f3560 <__cxa_atexit@plt+0xe7d38> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f356c <__cxa_atexit@plt+0xe7d44> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc f0cc8 <__cxa_atexit@plt+0xe54a0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f0cd8 <__cxa_atexit@plt+0xe54b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc f35bc <__cxa_atexit@plt+0xe7d94> │ │ │ │ + ldr r3, [pc, #84] @ f35d8 <__cxa_atexit@plt+0xe7db0> │ │ │ │ + ldr r1, [pc, #84] @ f35dc <__cxa_atexit@plt+0xe7db4> │ │ │ │ + ldr r0, [pc, #84] @ f35e0 <__cxa_atexit@plt+0xe7db8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r6, r0, asr #10 │ │ │ │ - andeq r5, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + strhteq r2, [r6], #172 @ 0xac │ │ │ │ + sbcseq r0, r8, r0, lsl #18 │ │ │ │ + sbcseq r1, r8, r0, lsr #1 │ │ │ │ + smlaleq r2, r6, r8, lr │ │ │ │ + sbcseq r1, r8, r8, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne f0d40 <__cxa_atexit@plt+0xe5518> │ │ │ │ - ldr r7, [pc, #112] @ f0d6c <__cxa_atexit@plt+0xe5544> │ │ │ │ + bne f3604 <__cxa_atexit@plt+0xe7ddc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f364c <__cxa_atexit@plt+0xe7e24> │ │ │ │ + ldr lr, [pc, #64] @ f365c <__cxa_atexit@plt+0xe7e34> │ │ │ │ + ldr r1, [pc, #64] @ f3660 <__cxa_atexit@plt+0xe7e38> │ │ │ │ + ldr r2, [pc, #64] @ f3664 <__cxa_atexit@plt+0xe7e3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r0, r8, r8, ror #16 │ │ │ │ + sbcseq r1, r8, r8 │ │ │ │ + rsceq r2, r6, r0, lsl #28 │ │ │ │ + sbcseq r0, r8, r0, ror #31 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f3704 <__cxa_atexit@plt+0xe7edc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f370c <__cxa_atexit@plt+0xe7ee4> │ │ │ │ + ldr lr, [pc, #148] @ f3738 <__cxa_atexit@plt+0xe7f10> │ │ │ │ + ldr r1, [pc, #148] @ f373c <__cxa_atexit@plt+0xe7f14> │ │ │ │ + ldr r0, [pc, #148] @ f3740 <__cxa_atexit@plt+0xe7f18> │ │ │ │ + sub r7, r6, #15 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stmdb r2, {r0, r3, r7} │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + bhi f3728 <__cxa_atexit@plt+0xe7f00> │ │ │ │ + ldr r3, [pc, #100] @ f3744 <__cxa_atexit@plt+0xe7f1c> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - add r7, r7, #14 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - beq f0d60 <__cxa_atexit@plt+0xe5538> │ │ │ │ - mov r7, r8 │ │ │ │ - b f0070 <__cxa_atexit@plt+0xe4848> │ │ │ │ - ldr r3, [pc, #40] @ f0d70 <__cxa_atexit@plt+0xe5548> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ - b efff4 <__cxa_atexit@plt+0xe47cc> │ │ │ │ + str r3, [r7] │ │ │ │ + beq f36f4 <__cxa_atexit@plt+0xe7ecc> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff36c │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r1, r0, r9, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f0d98 <__cxa_atexit@plt+0xe5570> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, r3 │ │ │ │ + b f3714 <__cxa_atexit@plt+0xe7eec> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f374c <__cxa_atexit@plt+0xe7f24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f3748 <__cxa_atexit@plt+0xe7f20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r2, r6, r8, lsr #19 │ │ │ │ + @ instruction: 0xffff0c70 │ │ │ │ + sbcseq pc, r7, r8, lsl #25 │ │ │ │ + sbcseq r0, r8, r0, asr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f379c <__cxa_atexit@plt+0xe7f74> │ │ │ │ + ldr r2, [pc, #32] @ f37ac <__cxa_atexit@plt+0xe7f84> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r0, r8, r8, ror #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f3850 <__cxa_atexit@plt+0xe8028> │ │ │ │ + ldr r1, [pc, #156] @ f3870 <__cxa_atexit@plt+0xe8048> │ │ │ │ + ldr r7, [pc, #156] @ f3874 <__cxa_atexit@plt+0xe804c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f3800 <__cxa_atexit@plt+0xe7fd8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f380c <__cxa_atexit@plt+0xe7fe4> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc f0dd8 <__cxa_atexit@plt+0xe55b0> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #44] @ f0de8 <__cxa_atexit@plt+0xe55c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc f385c <__cxa_atexit@plt+0xe8034> │ │ │ │ + ldr r3, [pc, #84] @ f3878 <__cxa_atexit@plt+0xe8050> │ │ │ │ + ldr r1, [pc, #84] @ f387c <__cxa_atexit@plt+0xe8054> │ │ │ │ + ldr r0, [pc, #84] @ f3880 <__cxa_atexit@plt+0xe8058> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r6, r0, lsr r4 │ │ │ │ - andeq r0, r0, r8, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f0e10 <__cxa_atexit@plt+0xe55e8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ f0e30 <__cxa_atexit@plt+0xe5608> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r2, r6, ip, lsl r8 │ │ │ │ + sbcseq r0, r8, r0, asr #13 │ │ │ │ + sbcseq r0, r8, ip, asr #28 │ │ │ │ + strdeq r2, [r6], #184 @ 0xb8 @ │ │ │ │ + sbcseq r0, r8, r4, lsl lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne f0e54 <__cxa_atexit@plt+0xe562c> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bne f38a4 <__cxa_atexit@plt+0xe807c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq f0ec0 <__cxa_atexit@plt+0xe5698> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f0f14 <__cxa_atexit@plt+0xe56ec> │ │ │ │ - ldr r8, [pc, #176] @ f0f4c <__cxa_atexit@plt+0xe5724> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b f0f04 <__cxa_atexit@plt+0xe56dc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f0f30 <__cxa_atexit@plt+0xe5708> │ │ │ │ - ldr r8, [pc, #112] @ f0f54 <__cxa_atexit@plt+0xe572c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ f0f50 <__cxa_atexit@plt+0xe5728> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ f0f58 <__cxa_atexit@plt+0xe5730> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r6, r4, asr #6 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - strdeq r5, [r6], #44 @ 0x2c @ │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f38ec <__cxa_atexit@plt+0xe80c4> │ │ │ │ + ldr lr, [pc, #64] @ f38fc <__cxa_atexit@plt+0xe80d4> │ │ │ │ + ldr r1, [pc, #64] @ f3900 <__cxa_atexit@plt+0xe80d8> │ │ │ │ + ldr r2, [pc, #64] @ f3904 <__cxa_atexit@plt+0xe80dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r0, r8, r8, lsr #12 │ │ │ │ + ldrheq r0, [r8], #212 @ 0xd4 │ │ │ │ + rsceq r2, r6, r0, ror #22 │ │ │ │ + sbcseq r0, r8, ip, lsl #27 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f0fc0 <__cxa_atexit@plt+0xe5798> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ f0fd8 <__cxa_atexit@plt+0xe57b0> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f39a4 <__cxa_atexit@plt+0xe817c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f39ac <__cxa_atexit@plt+0xe8184> │ │ │ │ + ldr lr, [pc, #148] @ f39d8 <__cxa_atexit@plt+0xe81b0> │ │ │ │ + ldr r1, [pc, #148] @ f39dc <__cxa_atexit@plt+0xe81b4> │ │ │ │ + ldr r0, [pc, #148] @ f39e0 <__cxa_atexit@plt+0xe81b8> │ │ │ │ sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f0fdc <__cxa_atexit@plt+0xe57b4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stmdb r2, {r0, r3, r7} │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + bhi f39c8 <__cxa_atexit@plt+0xe81a0> │ │ │ │ + ldr r3, [pc, #100] @ f39e4 <__cxa_atexit@plt+0xe81bc> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r6, r8, asr #4 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f1040 <__cxa_atexit@plt+0xe5818> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ f1058 <__cxa_atexit@plt+0xe5830> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f105c <__cxa_atexit@plt+0xe5834> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r7] │ │ │ │ + beq f3994 <__cxa_atexit@plt+0xe816c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f39b4 <__cxa_atexit@plt+0xe818c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f39ec <__cxa_atexit@plt+0xe81c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f39e8 <__cxa_atexit@plt+0xe81c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r2, r6, r8, lsl #14 │ │ │ │ + @ instruction: 0xffff0960 │ │ │ │ + sbcseq pc, r7, r4, ror #19 │ │ │ │ + sbcseq r0, r8, ip, ror #25 │ │ │ │ + smullseq r0, r8, r8, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f3a5c <__cxa_atexit@plt+0xe8234> │ │ │ │ + ldr r7, [pc, #104] @ f3a80 <__cxa_atexit@plt+0xe8258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f3a70 <__cxa_atexit@plt+0xe8248> │ │ │ │ + ldr r3, [pc, #84] @ f3a84 <__cxa_atexit@plt+0xe825c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r6, r8, asr #3 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f1080 <__cxa_atexit@plt+0xe5858> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + str r3, [r7] │ │ │ │ + beq f3a4c <__cxa_atexit@plt+0xe8224> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f3a8c <__cxa_atexit@plt+0xe8264> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f3a88 <__cxa_atexit@plt+0xe8260> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff0838 │ │ │ │ + sbcseq pc, r7, r8, lsr r9 @ │ │ │ │ + sbcseq r0, r8, ip, asr #24 │ │ │ │ + ldrsheq r0, [r8], #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f109c <__cxa_atexit@plt+0xe5874> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b f10ac <__cxa_atexit@plt+0xe5884> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f3af8 <__cxa_atexit@plt+0xe82d0> │ │ │ │ + ldr r3, [pc, #80] @ f3b10 <__cxa_atexit@plt+0xe82e8> │ │ │ │ + ldr r2, [pc, #80] @ f3b14 <__cxa_atexit@plt+0xe82ec> │ │ │ │ + ldr r1, [pc, #80] @ f3b18 <__cxa_atexit@plt+0xe82f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r7, #20 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f3b1c <__cxa_atexit@plt+0xe82f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r0, [r7], #-40 @ 0xffffffd8 │ │ │ │ - mov r3, #0 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - add r5, r9, r3 │ │ │ │ - ldr ip, [r0, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r4, r8, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq f11a4 <__cxa_atexit@plt+0xe597c> │ │ │ │ - cmp r4, #3 │ │ │ │ - beq f120c <__cxa_atexit@plt+0xe59e4> │ │ │ │ - str ip, [sp, #8] │ │ │ │ - mov lr, r0 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r9, [r8, #15] │ │ │ │ - ldr fp, [r8, #3] │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ - ldr ip, [r8, #11] │ │ │ │ - cmp r9, r1 │ │ │ │ - bls f1260 <__cxa_atexit@plt+0xe5a38> │ │ │ │ - rsb r4, r9, #0 │ │ │ │ - eor r4, r9, r4 │ │ │ │ - and r4, r4, sl │ │ │ │ - cmp r4, ip │ │ │ │ - bne f12d4 <__cxa_atexit@plt+0xe5aac> │ │ │ │ - tst r9, sl │ │ │ │ - beq f12f8 <__cxa_atexit@plt+0xe5ad0> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r4, [pc, #892] @ f14d0 <__cxa_atexit@plt+0xe5ca8> │ │ │ │ + @ instruction: 0xffff9a28 │ │ │ │ + @ instruction: 0xffff99e0 │ │ │ │ + rsceq r2, r6, r8, lsr #19 │ │ │ │ + sbcseq r0, r8, ip, lsl #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f3b54 <__cxa_atexit@plt+0xe832c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ f3b5c <__cxa_atexit@plt+0xe8334> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - stmib r5, {r4, fp} │ │ │ │ - str ip, [r5, #16] │ │ │ │ - str r0, [r7, r3]! │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r0, [r7, #-4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - add r7, r0, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f143c <__cxa_atexit@plt+0xe5c14> │ │ │ │ - mov r9, r2 │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - sub r3, r3, #20 │ │ │ │ - b f10d0 <__cxa_atexit@plt+0xe58a8> │ │ │ │ - ldr lr, [r8, #6] │ │ │ │ - rsb r4, r1, #0 │ │ │ │ - eor r4, r1, r4 │ │ │ │ - and r4, lr, r4 │ │ │ │ - cmp r4, sl │ │ │ │ - bne f1320 <__cxa_atexit@plt+0xe5af8> │ │ │ │ - ldr r8, [r8, #2] │ │ │ │ - ldr r7, [r0, #20] │ │ │ │ - tst lr, r1 │ │ │ │ - beq f13cc <__cxa_atexit@plt+0xe5ba4> │ │ │ │ - ldr r1, [pc, #776] @ f14dc <__cxa_atexit@plt+0xe5cb4> │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str ip, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, r3]! │ │ │ │ - sub r1, r9, #36 @ 0x24 │ │ │ │ - cmp fp, r1 │ │ │ │ - str r2, [r9, #-4] │ │ │ │ - bhi f147c <__cxa_atexit@plt+0xe5c54> │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - b ef514 <__cxa_atexit@plt+0xe3cec> │ │ │ │ - str r8, [r9, r3]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - add lr, r9, #12 │ │ │ │ - stm lr, {r2, r6, ip} │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r7, r7, #20 │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc f1458 <__cxa_atexit@plt+0xe5c30> │ │ │ │ - ldr r3, [pc, #692] @ f14ec <__cxa_atexit@plt+0xe5cc4> │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r7, #15 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - stmib r0, {r3, r6} │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, ip │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r9 │ │ │ │ - bls f1348 <__cxa_atexit@plt+0xe5b20> │ │ │ │ - rsb r4, r1, #0 │ │ │ │ - eor r4, r1, r4 │ │ │ │ - and r4, ip, r4 │ │ │ │ - cmp r4, sl │ │ │ │ - bne f1388 <__cxa_atexit@plt+0xe5b60> │ │ │ │ - ldr r8, [lr, #12] │ │ │ │ - tst ip, r1 │ │ │ │ - beq f1400 <__cxa_atexit@plt+0xe5bd8> │ │ │ │ - ldr r1, [pc, #564] @ f14c4 <__cxa_atexit@plt+0xe5c9c> │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r4, [r5, #20] │ │ │ │ - str r1, [r2, r3]! │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - cmp r7, r0 │ │ │ │ - bhi f1498 <__cxa_atexit@plt+0xe5c70> │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - b f27a0 <__cxa_atexit@plt+0xe6f78> │ │ │ │ - ldr r4, [pc, #508] @ f14d8 <__cxa_atexit@plt+0xe5cb0> │ │ │ │ - str ip, [r2, r3]! │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r6, [r2, #16] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str r6, [r2, #20] │ │ │ │ - b f13b4 <__cxa_atexit@plt+0xe5b8c> │ │ │ │ - ldr r1, [pc, #468] @ f14d4 <__cxa_atexit@plt+0xe5cac> │ │ │ │ - mov r8, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r9, fp} │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r6, [r5, #32] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str ip, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r4, [pc, #444] @ f14e4 <__cxa_atexit@plt+0xe5cbc> │ │ │ │ - add r0, r5, #12 │ │ │ │ - stm r0, {r2, r6, ip} │ │ │ │ - str lr, [r9, r3]! │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r9, #-4]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r9 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp ip, sl │ │ │ │ - bne f1394 <__cxa_atexit@plt+0xe5b6c> │ │ │ │ - ldr r1, [pc, #360] @ f14c0 <__cxa_atexit@plt+0xe5c98> │ │ │ │ - mov r8, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [lr, #16] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - ldr r9, [sp, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b efff4 <__cxa_atexit@plt+0xe47cc> │ │ │ │ - ldr r4, [pc, #316] @ f14cc <__cxa_atexit@plt+0xe5ca4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - b f139c <__cxa_atexit@plt+0xe5b74> │ │ │ │ - ldr r4, [pc, #288] @ f14bc <__cxa_atexit@plt+0xe5c94> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - str ip, [r2, r3]! │ │ │ │ - str r4, [r2, #-4]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #268] @ f14e0 <__cxa_atexit@plt+0xe5cb8> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r8, [r9, r3]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r1, [r9, #-4]! │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, ip │ │ │ │ - mov r8, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #192] @ f14c8 <__cxa_atexit@plt+0xe5ca0> │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r9, [r2, r3]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str fp, [r2, #-8] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strhteq r2, [r6], #68 @ 0x44 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f3bc4 <__cxa_atexit@plt+0xe839c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f3bd0 <__cxa_atexit@plt+0xe83a8> │ │ │ │ + ldr lr, [pc, #76] @ f3be0 <__cxa_atexit@plt+0xe83b8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #68] @ f3be4 <__cxa_atexit@plt+0xe83bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - ldmib sp, {r6, r7} │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r4, [sp] │ │ │ │ - str sl, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r6} │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r7, lr │ │ │ │ - bx r2 │ │ │ │ - ldr r5, [pc, #136] @ f14e8 <__cxa_atexit@plt+0xe5cc0> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r9] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + mov r8, r1 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r3, r7 │ │ │ │ - str ip, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, fp} │ │ │ │ - mov r7, r8 │ │ │ │ - mov fp, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - andeq r1, r0, r4, asr r0 │ │ │ │ - andeq r1, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #27 │ │ │ │ - andeq r0, r0, r4, asr #22 │ │ │ │ - @ instruction: 0x00000cbc │ │ │ │ - andeq r0, r0, r4, lsl sl │ │ │ │ - andeq r0, r0, r4, asr #14 │ │ │ │ - muleq r0, r4, r7 │ │ │ │ - andeq r0, r0, r0, ror r4 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r4, r6, ip, lsr #31 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f1548 <__cxa_atexit@plt+0xe5d20> │ │ │ │ - ldr lr, [pc, #72] @ f1560 <__cxa_atexit@plt+0xe5d38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ f1564 <__cxa_atexit@plt+0xe5d3c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r4, [r6], #196 @ 0xc4 @ │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r6, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r3, sl │ │ │ │ - tst r3, #3 │ │ │ │ - bne f15d0 <__cxa_atexit@plt+0xe5da8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f160c <__cxa_atexit@plt+0xe5de4> │ │ │ │ - ldr r1, [pc, #108] @ f161c <__cxa_atexit@plt+0xe5df4> │ │ │ │ - add r5, r5, #28 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + strhteq r2, [r6], #72 @ 0x48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f3c1c <__cxa_atexit@plt+0xe83f4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ f3c24 <__cxa_atexit@plt+0xe83fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, r6, ip, ror #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f3c94 <__cxa_atexit@plt+0xe846c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f160c <__cxa_atexit@plt+0xe5de4> │ │ │ │ - ldr r1, [pc, #64] @ f1620 <__cxa_atexit@plt+0xe5df8> │ │ │ │ - ldr r3, [pc, #64] @ f1624 <__cxa_atexit@plt+0xe5dfc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r6, r8, lsr ip │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r4, r6, r4, lsl #24 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f1648 <__cxa_atexit@plt+0xe5e20> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bcc f3ca0 <__cxa_atexit@plt+0xe8478> │ │ │ │ + ldr lr, [pc, #84] @ f3cb0 <__cxa_atexit@plt+0xe8488> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #72] @ f3cb4 <__cxa_atexit@plt+0xe848c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - mov lr, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - beq f16b0 <__cxa_atexit@plt+0xe5e88> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f1704 <__cxa_atexit@plt+0xe5edc> │ │ │ │ - ldr r8, [pc, #176] @ f173c <__cxa_atexit@plt+0xe5f14> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b f16f4 <__cxa_atexit@plt+0xe5ecc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f1720 <__cxa_atexit@plt+0xe5ef8> │ │ │ │ - ldr r8, [pc, #112] @ f1744 <__cxa_atexit@plt+0xe5f1c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ f1740 <__cxa_atexit@plt+0xe5f18> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ f1748 <__cxa_atexit@plt+0xe5f20> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + strdeq r2, [r6], #48 @ 0x30 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f3d34 <__cxa_atexit@plt+0xe850c> │ │ │ │ + ldr ip, [pc, #108] @ f3d4c <__cxa_atexit@plt+0xe8524> │ │ │ │ + ldr lr, [pc, #108] @ f3d50 <__cxa_atexit@plt+0xe8528> │ │ │ │ + str sl, [r7, #36] @ 0x24 │ │ │ │ + ldr sl, [pc, #104] @ f3d54 <__cxa_atexit@plt+0xe852c> │ │ │ │ + mov r3, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + sub r1, r6, #23 │ │ │ │ + str lr, [r7, #4] │ │ │ │ + ldr r5, [r5] │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r2, r5, sl} │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str ip, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f3d58 <__cxa_atexit@plt+0xe8530> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r6, r4, asr fp │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r4, r6, ip, lsl #22 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f17b0 <__cxa_atexit@plt+0xe5f88> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ f17c8 <__cxa_atexit@plt+0xe5fa0> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f17cc <__cxa_atexit@plt+0xe5fa4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r6, r8, asr sl │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f1830 <__cxa_atexit@plt+0xe6008> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ f1848 <__cxa_atexit@plt+0xe6020> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f184c <__cxa_atexit@plt+0xe6024> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + rsceq r2, r6, r8, lsr #15 │ │ │ │ + sbcseq r0, r8, ip, ror r9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f3e0c <__cxa_atexit@plt+0xe85e4> │ │ │ │ + ldr r3, [pc, #196] @ f3e40 <__cxa_atexit@plt+0xe8618> │ │ │ │ + mov r2, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r2, #-4]! │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r4, [r6], #152 @ 0x98 @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f189c <__cxa_atexit@plt+0xe6074> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - sub r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi f18d0 <__cxa_atexit@plt+0xe60a8> │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b ef514 <__cxa_atexit@plt+0xe3cec> │ │ │ │ - ldr r2, [pc, #76] @ f18f0 <__cxa_atexit@plt+0xe60c8> │ │ │ │ - str r3, [r5, #24] │ │ │ │ + stmdb r2, {r3, r8} │ │ │ │ + beq f3dfc <__cxa_atexit@plt+0xe85d4> │ │ │ │ + ldr r7, [sl, #7] │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #40 @ 0x28 │ │ │ │ + str r7, [r2] │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc f3e1c <__cxa_atexit@plt+0xe85f4> │ │ │ │ + ldr lr, [pc, #152] @ f3e4c <__cxa_atexit@plt+0xe8624> │ │ │ │ + ldr r2, [pc, #152] @ f3e50 <__cxa_atexit@plt+0xe8628> │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + ldr sl, [pc, #148] @ f3e54 <__cxa_atexit@plt+0xe862c> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r3, r1, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - sub r0, r5, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi f18e0 <__cxa_atexit@plt+0xe60b8> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b ef514 <__cxa_atexit@plt+0xe3cec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #12]! │ │ │ │ - str lr, [r5, #8] │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #16] │ │ │ │ + sub r3, r1, #35 @ 0x23 │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r3, r7, sl} │ │ │ │ + stmib r6, {r2, r9} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f1918 <__cxa_atexit@plt+0xe60f0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #52] @ f3e48 <__cxa_atexit@plt+0xe8620> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f1958 <__cxa_atexit@plt+0xe6130> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f1968 <__cxa_atexit@plt+0xe6140> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r7, [pc, #32] @ f3e44 <__cxa_atexit@plt+0xe861c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r4, [r6], #128 @ 0x80 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f1990 <__cxa_atexit@plt+0xe6168> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ f19b0 <__cxa_atexit@plt+0xe6188> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f19d8 <__cxa_atexit@plt+0xe61b0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f1a18 <__cxa_atexit@plt+0xe61f0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f1a28 <__cxa_atexit@plt+0xe6200> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r4, [r6], #112 @ 0x70 @ │ │ │ │ - andeq r0, r0, r6, ror #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + smullseq r0, r8, r0, r8 │ │ │ │ + sbcseq r0, r8, ip, lsr #17 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + ldrdeq r2, [r6], #100 @ 0x64 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r3, sl │ │ │ │ - tst r3, #3 │ │ │ │ - bne f1a94 <__cxa_atexit@plt+0xe626c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f1ad0 <__cxa_atexit@plt+0xe62a8> │ │ │ │ - ldr r1, [pc, #108] @ f1ae0 <__cxa_atexit@plt+0xe62b8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f1ad0 <__cxa_atexit@plt+0xe62a8> │ │ │ │ - ldr r1, [pc, #64] @ f1ae4 <__cxa_atexit@plt+0xe62bc> │ │ │ │ - ldr r3, [pc, #64] @ f1ae8 <__cxa_atexit@plt+0xe62c0> │ │ │ │ + str r7, [r3] │ │ │ │ + bcc f3ed8 <__cxa_atexit@plt+0xe86b0> │ │ │ │ + ldr ip, [pc, #96] @ f3ef4 <__cxa_atexit@plt+0xe86cc> │ │ │ │ + ldr r1, [pc, #96] @ f3ef8 <__cxa_atexit@plt+0xe86d0> │ │ │ │ + str sl, [r2, #36] @ 0x24 │ │ │ │ + ldr lr, [pc, #92] @ f3efc <__cxa_atexit@plt+0xe86d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r6, r4, ror r7 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r4, r6, r0, asr #14 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f1b0c <__cxa_atexit@plt+0xe62e4> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - mov lr, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - beq f1b74 <__cxa_atexit@plt+0xe634c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f1bc8 <__cxa_atexit@plt+0xe63a0> │ │ │ │ - ldr r8, [pc, #176] @ f1c00 <__cxa_atexit@plt+0xe63d8> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b f1bb8 <__cxa_atexit@plt+0xe6390> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f1be4 <__cxa_atexit@plt+0xe63bc> │ │ │ │ - ldr r8, [pc, #112] @ f1c08 <__cxa_atexit@plt+0xe63e0> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ f1c04 <__cxa_atexit@plt+0xe63dc> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ f1c0c <__cxa_atexit@plt+0xe63e4> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r4, r6, r0, r6 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r4, r6, r8, asr #12 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f1c74 <__cxa_atexit@plt+0xe644c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ f1c8c <__cxa_atexit@plt+0xe6464> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f1c90 <__cxa_atexit@plt+0xe6468> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r4, r6, r4, r5 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f1cf4 <__cxa_atexit@plt+0xe64cc> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ f1d0c <__cxa_atexit@plt+0xe64e4> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ + sub r3, r6, #23 │ │ │ │ + add ip, pc, ip │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f1d10 <__cxa_atexit@plt+0xe64e8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r6, r4, lsl r5 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r8, lsr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - mov r3, r7 │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - bne f1d48 <__cxa_atexit@plt+0xe6520> │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b f10ac <__cxa_atexit@plt+0xe5884> │ │ │ │ - ldr r8, [pc, #72] @ f1d98 <__cxa_atexit@plt+0xe6570> │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r5, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm lr, {r7, r9, lr} │ │ │ │ - stmda r5, {r0, r1, r8} │ │ │ │ - sub r0, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r0 │ │ │ │ - str r3, [r5, #32] │ │ │ │ - bhi f1d84 <__cxa_atexit@plt+0xe655c> │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r9, lr} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b f10ac <__cxa_atexit@plt+0xe5884> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + add r1, r2, #24 │ │ │ │ + stm r1, {r3, r7, lr} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str ip, [r2, #16] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ f3f00 <__cxa_atexit@plt+0xe86d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f1dc0 <__cxa_atexit@plt+0xe6598> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + strdeq r2, [r6], #84 @ 0x54 @ │ │ │ │ + ldrsbeq r0, [r8], #116 @ 0x74 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f3f44 <__cxa_atexit@plt+0xe871c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ f3f4c <__cxa_atexit@plt+0xe8724> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ f3f50 <__cxa_atexit@plt+0xe8728> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f1e00 <__cxa_atexit@plt+0xe65d8> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [pc, #44] @ f1e10 <__cxa_atexit@plt+0xe65e8> │ │ │ │ + ldrdeq r2, [r6], #0 @ │ │ │ │ + rsceq r2, r6, ip, lsr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f3f9c <__cxa_atexit@plt+0xe8774> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ f3fa4 <__cxa_atexit@plt+0xe877c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r6, r8, lsl #8 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne f1e40 <__cxa_atexit@plt+0xe6618> │ │ │ │ - add r5, r3, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #12] @ f1e54 <__cxa_atexit@plt+0xe662c> │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f1e7c <__cxa_atexit@plt+0xe6654> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + rsceq r2, r6, ip, rrx │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f4014 <__cxa_atexit@plt+0xe87ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f1ebc <__cxa_atexit@plt+0xe6694> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f1ecc <__cxa_atexit@plt+0xe66a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r6, ip, asr #6 │ │ │ │ - andeq r0, r0, r6, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r3, sl │ │ │ │ - tst r3, #3 │ │ │ │ - bne f1f38 <__cxa_atexit@plt+0xe6710> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f1f74 <__cxa_atexit@plt+0xe674c> │ │ │ │ - ldr r1, [pc, #108] @ f1f84 <__cxa_atexit@plt+0xe675c> │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f1f74 <__cxa_atexit@plt+0xe674c> │ │ │ │ - ldr r1, [pc, #64] @ f1f88 <__cxa_atexit@plt+0xe6760> │ │ │ │ - ldr r3, [pc, #64] @ f1f8c <__cxa_atexit@plt+0xe6764> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r4, [r6], #32 @ │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - smlaleq r4, r6, ip, r2 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f1fb0 <__cxa_atexit@plt+0xe6788> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bcc f4020 <__cxa_atexit@plt+0xe87f8> │ │ │ │ + ldr lr, [pc, #84] @ f4030 <__cxa_atexit@plt+0xe8808> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #72] @ f4034 <__cxa_atexit@plt+0xe880c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - mov lr, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - beq f2018 <__cxa_atexit@plt+0xe67f0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f206c <__cxa_atexit@plt+0xe6844> │ │ │ │ - ldr r8, [pc, #176] @ f20a4 <__cxa_atexit@plt+0xe687c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b f205c <__cxa_atexit@plt+0xe6834> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f2088 <__cxa_atexit@plt+0xe6860> │ │ │ │ - ldr r8, [pc, #112] @ f20ac <__cxa_atexit@plt+0xe6884> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ f20a8 <__cxa_atexit@plt+0xe6880> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ f20b0 <__cxa_atexit@plt+0xe6888> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r6, ip, ror #3 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r4, r6, r4, lsr #3 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f2118 <__cxa_atexit@plt+0xe68f0> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ f2130 <__cxa_atexit@plt+0xe6908> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f2134 <__cxa_atexit@plt+0xe690c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq r4, [r6], #0 @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f2198 <__cxa_atexit@plt+0xe6970> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ f21b0 <__cxa_atexit@plt+0xe6988> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f21b4 <__cxa_atexit@plt+0xe698c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r6, r0, ror r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r8, lsl #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsceq r2, r6, r0, ror r0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f40c4 <__cxa_atexit@plt+0xe889c> │ │ │ │ + ldr r2, [pc, #124] @ f40dc <__cxa_atexit@plt+0xe88b4> │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - mvn r0, r2 │ │ │ │ - ldr lr, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - ldr sl, [r3, #16] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - tst r0, #3 │ │ │ │ - bne f221c <__cxa_atexit@plt+0xe69f4> │ │ │ │ - sub r0, r5, #12 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - bhi f2250 <__cxa_atexit@plt+0xe6a28> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ + ldr ip, [pc, #120] @ f40e0 <__cxa_atexit@plt+0xe88b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldr lr, [pc, #104] @ f40e4 <__cxa_atexit@plt+0xe88bc> │ │ │ │ + sub r1, r6, #23 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r6, #31 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str sl, [r7, #44] @ 0x2c │ │ │ │ + str r1, [r7, #48] @ 0x30 │ │ │ │ + str lr, [r7, #40] @ 0x28 │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, ip} │ │ │ │ + str r7, [r7, #20] │ │ │ │ + ldr r1, [pc, #64] @ f40e8 <__cxa_atexit@plt+0xe88c0> │ │ │ │ + str r5, [r7, #36] @ 0x24 │ │ │ │ + str r8, [r7, #28] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b f27a0 <__cxa_atexit@plt+0xe6f78> │ │ │ │ - ldr r0, [pc, #76] @ f2270 <__cxa_atexit@plt+0xe6a48> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - sub r0, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi f2260 <__cxa_atexit@plt+0xe6a38> │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r8, lr} │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - b f27a0 <__cxa_atexit@plt+0xe6f78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #16]! │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ f40ec <__cxa_atexit@plt+0xe88c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmda r5, {r8, lr} │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f2298 <__cxa_atexit@plt+0xe6a70> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f22d8 <__cxa_atexit@plt+0xe6ab0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f22e8 <__cxa_atexit@plt+0xe6ac0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r6, r0, lsr pc │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f2310 <__cxa_atexit@plt+0xe6ae8> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ f2330 <__cxa_atexit@plt+0xe6b08> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + rsceq r2, r6, r8, lsl r4 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + ldrsheq r0, [r8], #84 @ 0x54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f41b4 <__cxa_atexit@plt+0xe898c> │ │ │ │ + ldr r3, [pc, #216] @ f41e8 <__cxa_atexit@plt+0xe89c0> │ │ │ │ + mov r2, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r2, #-4]! │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f2358 <__cxa_atexit@plt+0xe6b30> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + stmdb r2, {r3, r8} │ │ │ │ + beq f41a4 <__cxa_atexit@plt+0xe897c> │ │ │ │ + ldr r7, [sl, #7] │ │ │ │ + ldr ip, [sl, #3] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #52 @ 0x34 │ │ │ │ + str r7, [r2] │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc f41c4 <__cxa_atexit@plt+0xe899c> │ │ │ │ + ldr r2, [pc, #172] @ f41f4 <__cxa_atexit@plt+0xe89cc> │ │ │ │ + ldr lr, [pc, #172] @ f41f8 <__cxa_atexit@plt+0xe89d0> │ │ │ │ + ldr sl, [pc, #172] @ f41fc <__cxa_atexit@plt+0xe89d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #160] @ f4200 <__cxa_atexit@plt+0xe89d8> │ │ │ │ + sub r2, r1, #23 │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + sub r2, r1, #31 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ + stm r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f2398 <__cxa_atexit@plt+0xe6b70> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f23a8 <__cxa_atexit@plt+0xe6b80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r6, r0, ror lr │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne f23dc <__cxa_atexit@plt+0xe6bb4> │ │ │ │ - add r5, r3, #24 │ │ │ │ - b efff4 <__cxa_atexit@plt+0xe47cc> │ │ │ │ - ldr r1, [pc, #12] @ f23f0 <__cxa_atexit@plt+0xe6bc8> │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - b efff4 <__cxa_atexit@plt+0xe47cc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f2418 <__cxa_atexit@plt+0xe6bf0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f2458 <__cxa_atexit@plt+0xe6c30> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [pc, #44] @ f2468 <__cxa_atexit@plt+0xe6c40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r7, [pc, #52] @ f41f0 <__cxa_atexit@plt+0xe89c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ f41ec <__cxa_atexit@plt+0xe89c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r3, [r6], #208 @ 0xd0 │ │ │ │ - andeq r0, r0, r6, ror #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, ip │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldrsheq r0, [r8], #64 @ 0x40 │ │ │ │ + sbcseq r0, r8, ip, lsl #10 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + rsceq r2, r6, r4, lsr r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r3, sl │ │ │ │ - tst r3, #3 │ │ │ │ - bne f24d4 <__cxa_atexit@plt+0xe6cac> │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f2510 <__cxa_atexit@plt+0xe6ce8> │ │ │ │ - ldr r1, [pc, #108] @ f2520 <__cxa_atexit@plt+0xe6cf8> │ │ │ │ - add r5, r5, #28 │ │ │ │ + str r7, [r3] │ │ │ │ + bcc f4298 <__cxa_atexit@plt+0xe8a70> │ │ │ │ + ldr r3, [pc, #116] @ f42b4 <__cxa_atexit@plt+0xe8a8c> │ │ │ │ + ldr lr, [pc, #116] @ f42b8 <__cxa_atexit@plt+0xe8a90> │ │ │ │ + ldr ip, [pc, #116] @ f42bc <__cxa_atexit@plt+0xe8a94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [pc, #104] @ f42c0 <__cxa_atexit@plt+0xe8a98> │ │ │ │ + sub r3, r6, #23 │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f2510 <__cxa_atexit@plt+0xe6ce8> │ │ │ │ - ldr r1, [pc, #64] @ f2524 <__cxa_atexit@plt+0xe6cfc> │ │ │ │ - ldr r3, [pc, #64] @ f2528 <__cxa_atexit@plt+0xe6d00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r6, r4, lsr sp │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r3, r6, r0, lsl #26 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f254c <__cxa_atexit@plt+0xe6d24> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r7, [r2, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #48] @ 0x30 │ │ │ │ + sub r1, r6, #31 │ │ │ │ + add r3, r2, #8 │ │ │ │ + str sl, [r2, #44] @ 0x2c │ │ │ │ + stm r3, {r8, r9, ip} │ │ │ │ + str r2, [r2, #20] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r8, [r2, #28] │ │ │ │ + str r1, [r2, #32] │ │ │ │ bx r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - mov lr, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - beq f25b4 <__cxa_atexit@plt+0xe6d8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f2608 <__cxa_atexit@plt+0xe6de0> │ │ │ │ - ldr r8, [pc, #176] @ f2640 <__cxa_atexit@plt+0xe6e18> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b f25f8 <__cxa_atexit@plt+0xe6dd0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f2624 <__cxa_atexit@plt+0xe6dfc> │ │ │ │ - ldr r8, [pc, #112] @ f2648 <__cxa_atexit@plt+0xe6e20> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ f2644 <__cxa_atexit@plt+0xe6e1c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ f264c <__cxa_atexit@plt+0xe6e24> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ f42c4 <__cxa_atexit@plt+0xe8a9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r6, r0, asr ip │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r3, r6, r8, lsl #24 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f26b4 <__cxa_atexit@plt+0xe6e8c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ f26cc <__cxa_atexit@plt+0xe6ea4> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f26d0 <__cxa_atexit@plt+0xe6ea8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + rsceq r2, r6, ip, lsr r2 │ │ │ │ + sbcseq r0, r8, ip, lsl r4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b f40fc <__cxa_atexit@plt+0xe88d4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b f3d68 <__cxa_atexit@plt+0xe8540> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4360 <__cxa_atexit@plt+0xe8b38> │ │ │ │ + ldr r3, [pc, #80] @ f4378 <__cxa_atexit@plt+0xe8b50> │ │ │ │ + ldr r9, [pc, #80] @ f437c <__cxa_atexit@plt+0xe8b54> │ │ │ │ + ldr lr, [pc, #80] @ f4380 <__cxa_atexit@plt+0xe8b58> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r6, r4, asr fp │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f2734 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ f274c <__cxa_atexit@plt+0xe6f24> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ + sub r1, r6, #22 │ │ │ │ + sub r2, r6, #14 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f2750 <__cxa_atexit@plt+0xe6f28> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r3, [r6], #164 @ 0xa4 @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f2774 <__cxa_atexit@plt+0xe6f4c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f2790 <__cxa_atexit@plt+0xe6f68> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b f27a0 <__cxa_atexit@plt+0xe6f78> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f4384 <__cxa_atexit@plt+0xe8b5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - and r0, r3, #3 │ │ │ │ - mov fp, r7 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq f2814 <__cxa_atexit@plt+0xe6fec> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne f2838 <__cxa_atexit@plt+0xe7010> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - cmp r0, r2 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - bcc f2868 <__cxa_atexit@plt+0xe7040> │ │ │ │ - ldmib r5, {r3, lr} │ │ │ │ - ldr r0, [pc, #144] @ f2888 <__cxa_atexit@plt+0xe7060> │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r2, #15 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + rsceq r2, r6, r8, ror #2 │ │ │ │ + sbcseq r0, r8, r0, ror #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ f43a4 <__cxa_atexit@plt+0xe8b7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + sbceq fp, r2, sl, ror r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f43f8 <__cxa_atexit@plt+0xe8bd0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ f4400 <__cxa_atexit@plt+0xe8bd8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ f4404 <__cxa_atexit@plt+0xe8bdc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - add r0, r6, #12 │ │ │ │ - mov r6, r2 │ │ │ │ - stm r0, {r1, r3, lr} │ │ │ │ + ldr r1, [pc, #44] @ f4408 <__cxa_atexit@plt+0xe8be0> │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + mov r5, r3 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, r6, ip, lsr #24 │ │ │ │ + rsceq r1, r6, r4, asr #24 │ │ │ │ + rsceq r1, r6, r0, lsl #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r7, [r2, #20] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r0, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b eeed0 <__cxa_atexit@plt+0xe36a8> │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr lr, [r2, #4] │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r7, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str lr, [r5, #32] │ │ │ │ - b f2908 <__cxa_atexit@plt+0xe70e0> │ │ │ │ - ldr r7, [pc, #28] @ f288c <__cxa_atexit@plt+0xe7064> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r6, ip, ror #19 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4468 <__cxa_atexit@plt+0xe8c40> │ │ │ │ + ldr r2, [pc, #48] @ f4478 <__cxa_atexit@plt+0xe8c50> │ │ │ │ + ldr r3, [pc, #48] @ f447c <__cxa_atexit@plt+0xe8c54> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + sbceq fp, r2, r3, ror #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f28e8 <__cxa_atexit@plt+0xe70c0> │ │ │ │ - ldr lr, [pc, #72] @ f2900 <__cxa_atexit@plt+0xe70d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ f2904 <__cxa_atexit@plt+0xe70dc> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r6, r4, lsr r9 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #20 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc f2b64 <__cxa_atexit@plt+0xe733c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r8, [r2, #8]! │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r2, #-4] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - ldr fp, [r7, #15] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r2, #28] │ │ │ │ - cmp r0, fp │ │ │ │ - bls f29bc <__cxa_atexit@plt+0xe7194> │ │ │ │ - str ip, [sp] │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r1 │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, lr, r1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne f2a34 <__cxa_atexit@plt+0xe720c> │ │ │ │ - tst lr, r0 │ │ │ │ - beq f2b14 <__cxa_atexit@plt+0xe72ec> │ │ │ │ - ldr r0, [pc, #592] @ f2bd4 <__cxa_atexit@plt+0xe73ac> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #44 @ 0x2c │ │ │ │ - cmp r9, r0 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - bhi f2b84 <__cxa_atexit@plt+0xe735c> │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str fp, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - b f10ac <__cxa_atexit@plt+0xe5884> │ │ │ │ - cmp fp, r0 │ │ │ │ - bls f2a78 <__cxa_atexit@plt+0xe7250> │ │ │ │ - str r1, [sp] │ │ │ │ - rsb r1, fp, #0 │ │ │ │ - eor r1, fp, r1 │ │ │ │ - and r1, r1, r3 │ │ │ │ - cmp r1, lr │ │ │ │ - bne f2a9c <__cxa_atexit@plt+0xe7274> │ │ │ │ - tst fp, r3 │ │ │ │ - beq f2b3c <__cxa_atexit@plt+0xe7314> │ │ │ │ - ldr r1, [pc, #472] @ f2bc4 <__cxa_atexit@plt+0xe739c> │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - ldr r1, [sp] │ │ │ │ - sub r2, r5, #28 │ │ │ │ - str fp, [r5, #28] │ │ │ │ - cmp r1, r2 │ │ │ │ - str ip, [r5, #24] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - bhi f2ba0 <__cxa_atexit@plt+0xe7378> │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, r1 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - b f27a0 <__cxa_atexit@plt+0xe6f78> │ │ │ │ - ldr fp, [pc, #416] @ f2bdc <__cxa_atexit@plt+0xe73b4> │ │ │ │ - ldr r1, [pc, #416] @ f2be0 <__cxa_atexit@plt+0xe73b8> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str fp, [r5, #8] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r8, sl, #15 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - mov fp, r9 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r3, lr │ │ │ │ - bne f2ad0 <__cxa_atexit@plt+0xe72a8> │ │ │ │ - ldr r3, [pc, #312] @ f2bc0 <__cxa_atexit@plt+0xe7398> │ │ │ │ - ldr r7, [r5] │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov fp, r1 │ │ │ │ - b efff4 <__cxa_atexit@plt+0xe47cc> │ │ │ │ - ldr r9, [pc, #296] @ f2bcc <__cxa_atexit@plt+0xe73a4> │ │ │ │ - ldr r1, [pc, #296] @ f2bd0 <__cxa_atexit@plt+0xe73a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - b f2b00 <__cxa_atexit@plt+0xe72d8> │ │ │ │ - ldr r9, [pc, #272] @ f2be8 <__cxa_atexit@plt+0xe73c0> │ │ │ │ - mov fp, r1 │ │ │ │ - ldr r1, [pc, #268] @ f2bec <__cxa_atexit@plt+0xe73c4> │ │ │ │ - add r9, pc, r9 │ │ │ │ + bcc f44c8 <__cxa_atexit@plt+0xe8ca0> │ │ │ │ + ldr r1, [pc, #52] @ f44d8 <__cxa_atexit@plt+0xe8cb0> │ │ │ │ + sub r8, r6, #6 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - sub r8, sl, #15 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [pc, #188] @ f2bd8 <__cxa_atexit@plt+0xe73b0> │ │ │ │ - ldr r3, [sp] │ │ │ │ - str fp, [r5, #32] │ │ │ │ - mov fp, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [pc, #132] @ f2bc8 <__cxa_atexit@plt+0xe73a0> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str fp, [r5, #32] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r8, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str ip, [r5, #28] │ │ │ │ - str r0, [r5] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ f44dc <__cxa_atexit@plt+0xe8cb4> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r6, [pc, #120] @ f2be4 <__cxa_atexit@plt+0xe73bc> │ │ │ │ - mov fp, r1 │ │ │ │ - mov r3, #20 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - mov fp, r9 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - mov fp, r1 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - mov r7, lr │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, ip, lsl sl │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsl #15 │ │ │ │ - andeq r0, r0, r4, asr #11 │ │ │ │ - rsceq r3, r6, r0, asr #14 │ │ │ │ - andeq r0, r0, r8, lsr #12 │ │ │ │ - andeq r0, r0, r8, asr r3 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - rsceq r3, r6, r8, lsr #15 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsl #21 │ │ │ │ - rsceq r3, r6, r8, lsl #14 │ │ │ │ - andeq r0, r0, sl, lsl #26 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b f2908 <__cxa_atexit@plt+0xe70e0> │ │ │ │ - andeq r0, r0, r7, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f2c2c <__cxa_atexit@plt+0xe7404> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ f2c4c <__cxa_atexit@plt+0xe7424> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f2c70 <__cxa_atexit@plt+0xe7448> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq f2cdc <__cxa_atexit@plt+0xe74b4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bcc f2d30 <__cxa_atexit@plt+0xe7508> │ │ │ │ - ldr r8, [pc, #176] @ f2d68 <__cxa_atexit@plt+0xe7540> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b f2d20 <__cxa_atexit@plt+0xe74f8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bcc f2d4c <__cxa_atexit@plt+0xe7524> │ │ │ │ - ldr r8, [pc, #112] @ f2d70 <__cxa_atexit@plt+0xe7548> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ f2d6c <__cxa_atexit@plt+0xe7544> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ f2d74 <__cxa_atexit@plt+0xe754c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r6, r8, lsr #10 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r3, r6, r0, ror #9 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrdeq r1, [r6], #188 @ 0xbc @ │ │ │ │ + rsceq r1, r6, r0, asr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f4540 <__cxa_atexit@plt+0xe8d18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc f2dd8 <__cxa_atexit@plt+0xe75b0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ f2df0 <__cxa_atexit@plt+0xe75c8> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f2df4 <__cxa_atexit@plt+0xe75cc> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r6, r0, lsr r4 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bcc f454c <__cxa_atexit@plt+0xe8d24> │ │ │ │ + ldr r2, [pc, #76] @ f455c <__cxa_atexit@plt+0xe8d34> │ │ │ │ + ldr r1, [pc, #76] @ f4560 <__cxa_atexit@plt+0xe8d38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ f4564 <__cxa_atexit@plt+0xe8d3c> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + rsceq r1, r6, r0, ror #21 │ │ │ │ + sbceq fp, r2, r7, lsl #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc f2e5c <__cxa_atexit@plt+0xe7634> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ f2e74 <__cxa_atexit@plt+0xe764c> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc f45cc <__cxa_atexit@plt+0xe8da4> │ │ │ │ + ldr r2, [pc, #76] @ f45dc <__cxa_atexit@plt+0xe8db4> │ │ │ │ + ldr r1, [pc, #76] @ f45e0 <__cxa_atexit@plt+0xe8db8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #56] @ f45e4 <__cxa_atexit@plt+0xe8dbc> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f2e78 <__cxa_atexit@plt+0xe7650> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r6, ip, lsr #7 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r3, r0, r9, asr #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr lr, [r3, #16]! │ │ │ │ - add r9, r3, #12 │ │ │ │ - ldr sl, [r3, #-12] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - mvn r0, r2 │ │ │ │ - tst r0, #3 │ │ │ │ - bne f2edc <__cxa_atexit@plt+0xe76b4> │ │ │ │ - sub r0, r5, #4 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str sl, [r5, #36] @ 0x24 │ │ │ │ - bhi f2f14 <__cxa_atexit@plt+0xe76ec> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b f10ac <__cxa_atexit@plt+0xe5884> │ │ │ │ - ldr r0, [pc, #80] @ f2f34 <__cxa_atexit@plt+0xe770c> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r0, r5, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - bhi f2f24 <__cxa_atexit@plt+0xe76fc> │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b f10ac <__cxa_atexit@plt+0xe5884> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #20]! │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f2f5c <__cxa_atexit@plt+0xe7734> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + strdeq r1, [r6], #160 @ 0xa0 @ │ │ │ │ + rsceq r1, r6, ip, asr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f4650 <__cxa_atexit@plt+0xe8e28> │ │ │ │ + ldr r1, [pc, #84] @ f465c <__cxa_atexit@plt+0xe8e34> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #68] @ f4660 <__cxa_atexit@plt+0xe8e38> │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + beq f4644 <__cxa_atexit@plt+0xe8e1c> │ │ │ │ + ldr r3, [pc, #52] @ f4664 <__cxa_atexit@plt+0xe8e3c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 879484 <__cxa_atexit@plt+0x86dc5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f2f9c <__cxa_atexit@plt+0xe7774> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f2fac <__cxa_atexit@plt+0xe7784> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r6, ip, ror #4 │ │ │ │ - andeq r1, r0, r9, asr #31 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrdeq r1, [r6], #152 @ 0x98 @ │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f2fd8 <__cxa_atexit@plt+0xe77b0> │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ f2fec <__cxa_atexit@plt+0xe77c4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ f468c <__cxa_atexit@plt+0xe8e64> │ │ │ │ + str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f3014 <__cxa_atexit@plt+0xe77ec> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f3054 <__cxa_atexit@plt+0xe782c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f3064 <__cxa_atexit@plt+0xe783c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r3, [r6], #20 │ │ │ │ - andeq r0, r0, r7, asr #23 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 879484 <__cxa_atexit@plt+0x86dc5c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f308c <__cxa_atexit@plt+0xe7864> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r5, r5, #32 │ │ │ │ + ldr r3, [pc, #28] @ f46bc <__cxa_atexit@plt+0xe8e94> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #217 @ 0xd9 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ f46c0 <__cxa_atexit@plt+0xe8e98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ + rsceq r1, r6, r4, ror r9 │ │ │ │ + rsceq r1, r6, ip, lsr #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ f30ac <__cxa_atexit@plt+0xe7884> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4720 <__cxa_atexit@plt+0xe8ef8> │ │ │ │ + ldr r2, [pc, #48] @ f4730 <__cxa_atexit@plt+0xe8f08> │ │ │ │ + ldr r3, [pc, #48] @ f4734 <__cxa_atexit@plt+0xe8f0c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f30d0 <__cxa_atexit@plt+0xe78a8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq f313c <__cxa_atexit@plt+0xe7914> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bcc f3190 <__cxa_atexit@plt+0xe7968> │ │ │ │ - ldr r8, [pc, #176] @ f31c8 <__cxa_atexit@plt+0xe79a0> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b f3180 <__cxa_atexit@plt+0xe7958> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bcc f31ac <__cxa_atexit@plt+0xe7984> │ │ │ │ - ldr r8, [pc, #112] @ f31d0 <__cxa_atexit@plt+0xe79a8> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ f31cc <__cxa_atexit@plt+0xe79a4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ f31d4 <__cxa_atexit@plt+0xe79ac> │ │ │ │ - mov r3, #20 │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r6, r8, asr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r3, r6, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + sbceq fp, r2, r8, lsl r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc f3238 <__cxa_atexit@plt+0xe7a10> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ f3250 <__cxa_atexit@plt+0xe7a28> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f3254 <__cxa_atexit@plt+0xe7a2c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r2, [r6], #240 @ 0xf0 @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bcc f4780 <__cxa_atexit@plt+0xe8f58> │ │ │ │ + ldr r1, [pc, #52] @ f4790 <__cxa_atexit@plt+0xe8f68> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ f4794 <__cxa_atexit@plt+0xe8f6c> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, r6, r4, lsr #18 │ │ │ │ + rsceq r1, r6, r8, lsl #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f47f8 <__cxa_atexit@plt+0xe8fd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f4804 <__cxa_atexit@plt+0xe8fdc> │ │ │ │ + ldr r2, [pc, #76] @ f4814 <__cxa_atexit@plt+0xe8fec> │ │ │ │ + ldr r1, [pc, #76] @ f4818 <__cxa_atexit@plt+0xe8ff0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ f481c <__cxa_atexit@plt+0xe8ff4> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + rsceq r1, r6, r8, lsr #16 │ │ │ │ + sbceq fp, r2, ip, lsr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc f32bc <__cxa_atexit@plt+0xe7a94> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ f32d4 <__cxa_atexit@plt+0xe7aac> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc f4884 <__cxa_atexit@plt+0xe905c> │ │ │ │ + ldr r2, [pc, #76] @ f4894 <__cxa_atexit@plt+0xe906c> │ │ │ │ + ldr r1, [pc, #76] @ f4898 <__cxa_atexit@plt+0xe9070> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #56] @ f489c <__cxa_atexit@plt+0xe9074> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f32d8 <__cxa_atexit@plt+0xe7ab0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r6, ip, asr #30 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r3, r0, r9, lsl #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsceq r1, r6, r8, lsr r8 │ │ │ │ + smlaleq r1, r6, r4, r7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - bne f3320 <__cxa_atexit@plt+0xe7af8> │ │ │ │ - add r7, r3, #12 │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b f27a0 <__cxa_atexit@plt+0xe6f78> │ │ │ │ - ldr sl, [pc, #72] @ f3370 <__cxa_atexit@plt+0xe7b48> │ │ │ │ - add lr, r5, #16 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldm lr, {r7, r9, lr} │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r5, #20] │ │ │ │ - sub r0, r5, #24 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - bhi f335c <__cxa_atexit@plt+0xe7b34> │ │ │ │ - stm r5, {r7, r9, lr} │ │ │ │ - mov r7, fp │ │ │ │ - str r8, [r5, #12] │ │ │ │ - b f27a0 <__cxa_atexit@plt+0xe6f78> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f48e4 <__cxa_atexit@plt+0xe90bc> │ │ │ │ + ldr r7, [pc, #52] @ f48f8 <__cxa_atexit@plt+0xe90d0> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq f48d8 <__cxa_atexit@plt+0xe90b0> │ │ │ │ + mov r7, sl │ │ │ │ + b f4908 <__cxa_atexit@plt+0xe90e0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f48fc <__cxa_atexit@plt+0xe90d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, lr} │ │ │ │ - str r8, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f3398 <__cxa_atexit@plt+0xe7b70> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f33d8 <__cxa_atexit@plt+0xe7bb0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f33e8 <__cxa_atexit@plt+0xe7bc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r6, r0, lsr lr │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq pc, r7, r0, lsl #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne f3418 <__cxa_atexit@plt+0xe7bf0> │ │ │ │ - add r5, r3, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #12] @ f342c <__cxa_atexit@plt+0xe7c04> │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f3454 <__cxa_atexit@plt+0xe7c2c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq f4938 <__cxa_atexit@plt+0xe9110> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f499c <__cxa_atexit@plt+0xe9174> │ │ │ │ + ldr r7, [pc, #360] @ f4a94 <__cxa_atexit@plt+0xe926c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [pc, #324] @ f4a84 <__cxa_atexit@plt+0xe925c> │ │ │ │ + ldr r1, [r3, #2] │ │ │ │ + mov r2, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + beq f4a04 <__cxa_atexit@plt+0xe91dc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc f4a50 <__cxa_atexit@plt+0xe9228> │ │ │ │ + ldr lr, [pc, #280] @ f4a88 <__cxa_atexit@plt+0xe9260> │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ble f4a18 <__cxa_atexit@plt+0xe91f0> │ │ │ │ + ldr r1, [pc, #248] @ f4a90 <__cxa_atexit@plt+0xe9268> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f4a20 <__cxa_atexit@plt+0xe91f8> │ │ │ │ + ldr r1, [pc, #208] @ f4a74 <__cxa_atexit@plt+0xe924c> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq f4a10 <__cxa_atexit@plt+0xe91e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f3494 <__cxa_atexit@plt+0xe7c6c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f34a4 <__cxa_atexit@plt+0xe7c7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r6, r4, ror sp │ │ │ │ - andeq r3, r0, sl, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - mov r3, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f34d0 <__cxa_atexit@plt+0xe7ca8> │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - b efff4 <__cxa_atexit@plt+0xe47cc> │ │ │ │ - ldr r2, [pc, #12] @ f34e4 <__cxa_atexit@plt+0xe7cbc> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f4a64 <__cxa_atexit@plt+0xe923c> │ │ │ │ + ldr lr, [pc, #168] @ f4a78 <__cxa_atexit@plt+0xe9250> │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r7, [r1, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + str r2, [r1, #12] │ │ │ │ + ble f4a34 <__cxa_atexit@plt+0xe920c> │ │ │ │ + ldr r2, [pc, #128] @ f4a80 <__cxa_atexit@plt+0xe9258> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #20]! │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b efff4 <__cxa_atexit@plt+0xe47cc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f350c <__cxa_atexit@plt+0xe7ce4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + b f4a3c <__cxa_atexit@plt+0xe9214> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f354c <__cxa_atexit@plt+0xe7d24> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f355c <__cxa_atexit@plt+0xe7d34> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #108] @ f4a8c <__cxa_atexit@plt+0xe9264> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + str r2, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #64] @ f4a7c <__cxa_atexit@plt+0xe9254> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r2, [r6], #204 @ 0xcc │ │ │ │ - andeq r0, r0, r7, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f3584 <__cxa_atexit@plt+0xe7d5c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ f35a4 <__cxa_atexit@plt+0xe7d7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + @ instruction: 0xfffff9d4 │ │ │ │ + @ instruction: 0xfffff9ec │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + @ instruction: 0xfffffc74 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + sbcseq pc, r7, r0, asr #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f35c8 <__cxa_atexit@plt+0xe7da0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, r6 │ │ │ │ - eor r3, r3, r1 │ │ │ │ - clz r2, r3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ - ands r3, r1, r0, lsr r2 │ │ │ │ - lsr r2, r0, r2 │ │ │ │ - beq f3634 <__cxa_atexit@plt+0xe7e0c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bcc f3688 <__cxa_atexit@plt+0xe7e60> │ │ │ │ - ldr r8, [pc, #176] @ f36c0 <__cxa_atexit@plt+0xe7e98> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #12] │ │ │ │ - b f3678 <__cxa_atexit@plt+0xe7e50> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bcc f36a4 <__cxa_atexit@plt+0xe7e7c> │ │ │ │ - ldr r8, [pc, #112] @ f36c8 <__cxa_atexit@plt+0xe7ea0> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r7, [lr, #12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r8, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [lr, #16] │ │ │ │ - str r2, [lr, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ f36c4 <__cxa_atexit@plt+0xe7e9c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #32] @ f36cc <__cxa_atexit@plt+0xe7ea4> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4b04 <__cxa_atexit@plt+0xe92dc> │ │ │ │ + ldr r1, [pc, #84] @ f4b10 <__cxa_atexit@plt+0xe92e8> │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble f4aec <__cxa_atexit@plt+0xe92c4> │ │ │ │ + ldr r1, [pc, #48] @ f4b18 <__cxa_atexit@plt+0xe92f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f4af4 <__cxa_atexit@plt+0xe92cc> │ │ │ │ + ldr r1, [pc, #32] @ f4b14 <__cxa_atexit@plt+0xe92ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r2, [r6], #176 @ 0xb0 @ │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r2, r6, r8, lsl #23 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc f3730 <__cxa_atexit@plt+0xe7f08> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr lr, [pc, #64] @ f3748 <__cxa_atexit@plt+0xe7f20> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r7, r0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f374c <__cxa_atexit@plt+0xe7f24> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r2, [r6], #168 @ 0xa8 @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc f37b4 <__cxa_atexit@plt+0xe7f8c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ f37cc <__cxa_atexit@plt+0xe7fa4> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r6, #15 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4b8c <__cxa_atexit@plt+0xe9364> │ │ │ │ + ldr lr, [pc, #88] @ f4b98 <__cxa_atexit@plt+0xe9370> │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ str r0, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f37d0 <__cxa_atexit@plt+0xe7fa8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r6, r4, asr sl │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ble f4b74 <__cxa_atexit@plt+0xe934c> │ │ │ │ + ldr r1, [pc, #48] @ f4ba0 <__cxa_atexit@plt+0xe9378> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f4b7c <__cxa_atexit@plt+0xe9354> │ │ │ │ + ldr r1, [pc, #32] @ f4b9c <__cxa_atexit@plt+0xe9374> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff864 │ │ │ │ + @ instruction: 0xfffff8ac │ │ │ │ + @ instruction: 0xfffffa00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f4c04 <__cxa_atexit@plt+0xe93dc> │ │ │ │ + ldr r7, [pc, #84] @ f4c24 <__cxa_atexit@plt+0xe93fc> │ │ │ │ + ldr r2, [pc, #84] @ f4c28 <__cxa_atexit@plt+0xe9400> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq f4bf8 <__cxa_atexit@plt+0xe93d0> │ │ │ │ + mov r7, sl │ │ │ │ + b f4908 <__cxa_atexit@plt+0xe90e0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ f4c2c <__cxa_atexit@plt+0xe9404> │ │ │ │ + ldr r5, [pc, #32] @ f4c30 <__cxa_atexit@plt+0xe9408> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + rsceq r1, r6, ip, lsr r4 │ │ │ │ + sbcseq pc, r7, r4, ror #21 │ │ │ │ + rsceq r1, r6, r4, lsl #8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #124 @ 0x7c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f38bc <__cxa_atexit@plt+0xe8094> │ │ │ │ - ldr r7, [pc, #216] @ f38d4 <__cxa_atexit@plt+0xe80ac> │ │ │ │ - ldr r1, [pc, #216] @ f38d8 <__cxa_atexit@plt+0xe80b0> │ │ │ │ - ldr r0, [pc, #216] @ f38dc <__cxa_atexit@plt+0xe80b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #212] @ f38e0 <__cxa_atexit@plt+0xe80b8> │ │ │ │ - ldr ip, [pc, #212] @ f38e4 <__cxa_atexit@plt+0xe80bc> │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov lr, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [lr, #16]! │ │ │ │ - mov r1, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #76]! @ 0x4c │ │ │ │ - mov r0, r3 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f4c68 <__cxa_atexit@plt+0xe9440> │ │ │ │ + ldr r2, [pc, #36] @ f4c80 <__cxa_atexit@plt+0xe9458> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r0, #32]! │ │ │ │ - mov r2, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ - sub r7, r6, #70 @ 0x46 │ │ │ │ - str ip, [r2, #100]! @ 0x64 │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #104] @ 0x68 │ │ │ │ - str r9, [r3, #108] @ 0x6c │ │ │ │ - str r7, [r3, #112] @ 0x70 │ │ │ │ - str r1, [r3, #116] @ 0x74 │ │ │ │ - str lr, [r3, #120] @ 0x78 │ │ │ │ - str sl, [r3, #80] @ 0x50 │ │ │ │ - str r9, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r7, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - str lr, [r3, #68] @ 0x44 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #76] @ f38e8 <__cxa_atexit@plt+0xe80c0> │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - ldm r5!, {r8, r9} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b efff4 <__cxa_atexit@plt+0xe47cc> │ │ │ │ - ldr r7, [pc, #40] @ f38ec <__cxa_atexit@plt+0xe80c4> │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldr r7, [pc, #20] @ f4c84 <__cxa_atexit@plt+0xe945c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #124 @ 0x7c │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffab34 │ │ │ │ - @ instruction: 0xffffb6b4 │ │ │ │ - @ instruction: 0xffffd858 │ │ │ │ - @ instruction: 0xffffbcb4 │ │ │ │ - @ instruction: 0xffffef34 │ │ │ │ - @ instruction: 0xffffc74c │ │ │ │ - ldrsheq lr, [r7], #92 @ 0x5c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f3910 <__cxa_atexit@plt+0xe80e8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bhi f392c <__cxa_atexit@plt+0xe8104> │ │ │ │ - mov r7, fp │ │ │ │ - b f3940 <__cxa_atexit@plt+0xe8118> │ │ │ │ - ldr r7, [pc, #8] @ f393c <__cxa_atexit@plt+0xe8114> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + sbcseq pc, r7, r8, lsl #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f4cdc <__cxa_atexit@plt+0xe94b4> │ │ │ │ + ldr r2, [pc, #64] @ f4ce4 <__cxa_atexit@plt+0xe94bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ f4ce8 <__cxa_atexit@plt+0xe94c0> │ │ │ │ + add r2, r2, #217 @ 0xd9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #44] @ f4cec <__cxa_atexit@plt+0xe94c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smullseq lr, r7, r4, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq f3988 <__cxa_atexit@plt+0xe8160> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne f39e8 <__cxa_atexit@plt+0xe81c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcs f39bc <__cxa_atexit@plt+0xe8194> │ │ │ │ - ldr r6, [pc, #160] @ f3a14 <__cxa_atexit@plt+0xe81ec> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f39f0 <__cxa_atexit@plt+0xe81c8> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne f39bc <__cxa_atexit@plt+0xe8194> │ │ │ │ - ldr r7, [pc, #92] @ f3a0c <__cxa_atexit@plt+0xe81e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + rsceq r1, r6, r4, ror r3 │ │ │ │ + ldrdeq r1, [r6], #52 @ 0x34 @ │ │ │ │ + rsceq r1, r6, r0, asr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f4d48 <__cxa_atexit@plt+0xe9520> │ │ │ │ + ldr r2, [pc, #68] @ f4d50 <__cxa_atexit@plt+0xe9528> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f4d3c <__cxa_atexit@plt+0xe9514> │ │ │ │ + ldr r3, [pc, #44] @ f4d54 <__cxa_atexit@plt+0xe952c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 879484 <__cxa_atexit@plt+0x86dc5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #72] @ f3a18 <__cxa_atexit@plt+0xe81f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, fp │ │ │ │ - b f3b08 <__cxa_atexit@plt+0xe82e0> │ │ │ │ - ldr r6, [pc, #24] @ f3a10 <__cxa_atexit@plt+0xe81e8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r6, r8, lsr r8 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r2, r6, r0, lsl r8 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f3a5c <__cxa_atexit@plt+0xe8234> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ f3a74 <__cxa_atexit@plt+0xe824c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ f3a78 <__cxa_atexit@plt+0xe8250> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ f4d7c <__cxa_atexit@plt+0xe9554> │ │ │ │ str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r2, r6, r0, r7 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 879484 <__cxa_atexit@plt+0x86dc5c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f3ae0 <__cxa_atexit@plt+0xe82b8> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r3, [pc, #48] @ f4dc0 <__cxa_atexit@plt+0xe9598> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #217 @ 0xd9 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #32] @ f4dc4 <__cxa_atexit@plt+0xe959c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne f3abc <__cxa_atexit@plt+0xe8294> │ │ │ │ - ldr r7, [pc, #76] @ f3afc <__cxa_atexit@plt+0xe82d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ f3b04 <__cxa_atexit@plt+0xe82dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ f3b00 <__cxa_atexit@plt+0xe82d8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r6, r8, lsr r7 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - rsceq r2, r6, r0, lsl r7 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #12 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc f3b88 <__cxa_atexit@plt+0xe8360> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - and r3, r3, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - bne f3b5c <__cxa_atexit@plt+0xe8334> │ │ │ │ - mov r3, #7 │ │ │ │ - tst r2, r1 │ │ │ │ - moveq r3, #3 │ │ │ │ - ldr r7, [r3, r7] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - b f3940 <__cxa_atexit@plt+0xe8118> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, lr, #6 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r3, [pc, #48] @ f3ba4 <__cxa_atexit@plt+0xe837c> │ │ │ │ + add r3, r3, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #16] @ f4dc8 <__cxa_atexit@plt+0xe95a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #24] @ f3ba8 <__cxa_atexit@plt+0xe8380> │ │ │ │ - mov r6, lr │ │ │ │ - mov r1, #12 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r6, ip, ror #12 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b f3b08 <__cxa_atexit@plt+0xe82e0> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f3be4 <__cxa_atexit@plt+0xe83bc> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ + rsceq r1, r6, r4, lsl #5 │ │ │ │ + rsceq r1, r6, ip, asr r2 │ │ │ │ + ldrdeq r1, [r6], #36 @ 0x24 @ │ │ │ │ + sbcseq pc, r7, r4, lsl #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov lr, r5 │ │ │ │ - cmp fp, r2 │ │ │ │ - str sl, [sp] │ │ │ │ - bhi f3ca4 <__cxa_atexit@plt+0xe847c> │ │ │ │ - ldr ip, [pc, #240] @ f3cf0 <__cxa_atexit@plt+0xe84c8> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r5, lr │ │ │ │ - mov lr, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f3cc8 <__cxa_atexit@plt+0xe84a0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq f3cd4 <__cxa_atexit@plt+0xe84ac> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r1, r8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne f3ce8 <__cxa_atexit@plt+0xe84c0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - tst r0, r8 │ │ │ │ - bne f3c64 <__cxa_atexit@plt+0xe843c> │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f3c70 <__cxa_atexit@plt+0xe8448> │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r1 │ │ │ │ - b f3c0c <__cxa_atexit@plt+0xe83e4> │ │ │ │ - mov sl, ip │ │ │ │ - mov r3, r7 │ │ │ │ - b f3c84 <__cxa_atexit@plt+0xe845c> │ │ │ │ - mov sl, ip │ │ │ │ - ldr ip, [pc, #124] @ f3cf8 <__cxa_atexit@plt+0xe84d0> │ │ │ │ - mov r3, r1 │ │ │ │ - mov r1, r7 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, lr │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r3, [r2], #-16 │ │ │ │ - mov ip, sl │ │ │ │ - cmp fp, r2 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - bls f3c00 <__cxa_atexit@plt+0xe83d8> │ │ │ │ - ldr r7, [pc, #72] @ f3cf4 <__cxa_atexit@plt+0xe84cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [lr, #-12]! │ │ │ │ - ldr r1, [sp] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f4e14 <__cxa_atexit@plt+0xe95ec> │ │ │ │ + ldr r7, [pc, #52] @ f4e28 <__cxa_atexit@plt+0xe9600> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, lr │ │ │ │ - str r9, [lr, #4] │ │ │ │ - str r1, [lr, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - cmp r3, r8 │ │ │ │ - bne f3ce8 <__cxa_atexit@plt+0xe84c0> │ │ │ │ - ldr r7, [pc, #32] @ f3cfc <__cxa_atexit@plt+0xe84d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq f4e08 <__cxa_atexit@plt+0xe95e0> │ │ │ │ + mov r7, r9 │ │ │ │ + b f4e3c <__cxa_atexit@plt+0xe9614> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [pc, #16] @ f4e2c <__cxa_atexit@plt+0xe9604> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - sbcseq lr, r7, r8, lsl r2 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r2, r6, ip, lsl #10 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f3d24 <__cxa_atexit@plt+0xe84fc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + sbcseq pc, r7, r0, ror #17 │ │ │ │ + sbcseq pc, r7, r4, lsr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq f4e70 <__cxa_atexit@plt+0xe9648> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne f4ea4 <__cxa_atexit@plt+0xe967c> │ │ │ │ + ldr r7, [pc, #156] @ f4ef8 <__cxa_atexit@plt+0xe96d0> │ │ │ │ + ldr r0, [pc, #156] @ f4efc <__cxa_atexit@plt+0xe96d4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f3d64 <__cxa_atexit@plt+0xe853c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f3d74 <__cxa_atexit@plt+0xe854c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4ee0 <__cxa_atexit@plt+0xe96b8> │ │ │ │ + ldr r3, [pc, #128] @ f4f08 <__cxa_atexit@plt+0xe96e0> │ │ │ │ + ldr r8, [pc, #128] @ f4f0c <__cxa_atexit@plt+0xe96e4> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4eec <__cxa_atexit@plt+0xe96c4> │ │ │ │ + ldr r3, [pc, #68] @ f4f00 <__cxa_atexit@plt+0xe96d8> │ │ │ │ + ldr r8, [pc, #68] @ f4f04 <__cxa_atexit@plt+0xe96dc> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r6, r4, lsr #9 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f3d9c <__cxa_atexit@plt+0xe8574> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f3db4 <__cxa_atexit@plt+0xe858c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f3dfc <__cxa_atexit@plt+0xe85d4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ f3e1c <__cxa_atexit@plt+0xe85f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ f3e18 <__cxa_atexit@plt+0xe85f0> │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r2, r6, ip, lsl #8 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + sbcseq pc, r7, r8, ror r8 @ │ │ │ │ + sbcseq pc, r7, r0, ror r8 @ │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + sbceq sl, r2, fp, ror #20 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + smulleq sl, r2, r0, sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f3e70 <__cxa_atexit@plt+0xe8648> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ f3e88 <__cxa_atexit@plt+0xe8660> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f3e8c <__cxa_atexit@plt+0xe8664> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r2, r6, r4, r3 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f3eb0 <__cxa_atexit@plt+0xe8688> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7, ror #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f3f74 <__cxa_atexit@plt+0xe874c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc f3f7c <__cxa_atexit@plt+0xe8754> │ │ │ │ - rsb r0, r9, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - ldm r5, {r1, r3} │ │ │ │ - and r0, r3, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne f3f0c <__cxa_atexit@plt+0xe86e4> │ │ │ │ - mov r0, r5 │ │ │ │ - tst r3, r9 │ │ │ │ - ldr lr, [r0, #12]! │ │ │ │ - ldr ip, [r0, #-4] │ │ │ │ - beq f3f30 <__cxa_atexit@plt+0xe8708> │ │ │ │ - ldr r0, [pc, #160] @ f3fa0 <__cxa_atexit@plt+0xe8778> │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r0, sl} │ │ │ │ - b f3f58 <__cxa_atexit@plt+0xe8730> │ │ │ │ - ldr r7, [pc, #148] @ f3fa8 <__cxa_atexit@plt+0xe8780> │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ + bcc f4f50 <__cxa_atexit@plt+0xe9728> │ │ │ │ + ldr r2, [pc, #36] @ f4f68 <__cxa_atexit@plt+0xe9740> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldr r7, [pc, #20] @ f4f6c <__cxa_atexit@plt+0xe9744> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvn r2, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f3f48 <__cxa_atexit@plt+0xe8720> │ │ │ │ - mov r5, r0 │ │ │ │ - str sl, [r0] │ │ │ │ - b f3f64 <__cxa_atexit@plt+0xe873c> │ │ │ │ - ldr r0, [pc, #84] @ f3fa4 <__cxa_atexit@plt+0xe877c> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, lr │ │ │ │ - b f3be4 <__cxa_atexit@plt+0xe83bc> │ │ │ │ - mov r2, r6 │ │ │ │ - b f3f84 <__cxa_atexit@plt+0xe875c> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ f3fac <__cxa_atexit@plt+0xe8784> │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + sbcseq pc, r7, r0, lsr #15 │ │ │ │ + sbcseq pc, r7, r8, lsl #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f4fc0 <__cxa_atexit@plt+0xe9798> │ │ │ │ + ldr r7, [pc, #52] @ f4fd4 <__cxa_atexit@plt+0xe97ac> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq f4fb4 <__cxa_atexit@plt+0xe978c> │ │ │ │ + mov r7, r9 │ │ │ │ + b f4e3c <__cxa_atexit@plt+0xe9614> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f4fd8 <__cxa_atexit@plt+0xe97b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq r2, [r6], #36 @ 0x24 @ │ │ │ │ - sbcseq sp, r7, r0, asr #30 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f3fd4 <__cxa_atexit@plt+0xe87ac> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + sbcseq pc, r7, r4, lsr r7 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f502c <__cxa_atexit@plt+0xe9804> │ │ │ │ + ldr r7, [pc, #52] @ f5040 <__cxa_atexit@plt+0xe9818> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq f5020 <__cxa_atexit@plt+0xe97f8> │ │ │ │ + mov r7, sl │ │ │ │ + b f4908 <__cxa_atexit@plt+0xe90e0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f4014 <__cxa_atexit@plt+0xe87ec> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f4024 <__cxa_atexit@plt+0xe87fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r2, [r6], #20 @ │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f404c <__cxa_atexit@plt+0xe8824> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #16] @ f5044 <__cxa_atexit@plt+0xe981c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f4064 <__cxa_atexit@plt+0xe883c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + ldrheq pc, [r7], #104 @ 0x68 @ │ │ │ │ + ldrheq pc, [r7], #96 @ 0x60 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f50c4 <__cxa_atexit@plt+0xe989c> │ │ │ │ + ldr sl, [pc, #104] @ f50dc <__cxa_atexit@plt+0xe98b4> │ │ │ │ + ldr r2, [pc, #104] @ f50e0 <__cxa_atexit@plt+0xe98b8> │ │ │ │ + ldr r9, [pc, #104] @ f50e4 <__cxa_atexit@plt+0xe98bc> │ │ │ │ + ldr lr, [pc, #104] @ f50e8 <__cxa_atexit@plt+0xe98c0> │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #27 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bcc f40ac <__cxa_atexit@plt+0xe8884> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ f40cc <__cxa_atexit@plt+0xe88a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ f40c8 <__cxa_atexit@plt+0xe88a0> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r7, [pc, #32] @ f50ec <__cxa_atexit@plt+0xe98c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r2, r6, ip, asr r1 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsceq r1, r6, r4 │ │ │ │ + sbcseq pc, r7, r8, lsr r6 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f4120 <__cxa_atexit@plt+0xe88f8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ f4138 <__cxa_atexit@plt+0xe8910> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f519c <__cxa_atexit@plt+0xe9974> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f51a4 <__cxa_atexit@plt+0xe997c> │ │ │ │ + ldr r7, [pc, #152] @ f51d4 <__cxa_atexit@plt+0xe99ac> │ │ │ │ + ldr r1, [pc, #152] @ f51d8 <__cxa_atexit@plt+0xe99b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f413c <__cxa_atexit@plt+0xe8914> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #144] @ f51dc <__cxa_atexit@plt+0xe99b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r7, sl} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r3, r6, #1 │ │ │ │ + stmdb r2, {r0, r3, r7} │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f51c0 <__cxa_atexit@plt+0xe9998> │ │ │ │ + ldr r3, [pc, #104] @ f51e0 <__cxa_atexit@plt+0xe99b8> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r6, r4, ror #1 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f4160 <__cxa_atexit@plt+0xe8938> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - str sl, [sp, #4] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - mov r3, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - mov sl, r5 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi f4238 <__cxa_atexit@plt+0xe8a10> │ │ │ │ - str r7, [sp] │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, r0 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq f4270 <__cxa_atexit@plt+0xe8a48> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq f425c <__cxa_atexit@plt+0xe8a34> │ │ │ │ - ldr ip, [r0, #15] │ │ │ │ - ldr r1, [r0, #3] │ │ │ │ - ldr r8, [r0, #7] │ │ │ │ - ldr r2, [r0, #11] │ │ │ │ - cmp ip, r3 │ │ │ │ - bls f42bc <__cxa_atexit@plt+0xe8a94> │ │ │ │ - rsb r7, ip, #0 │ │ │ │ - eor r7, ip, r7 │ │ │ │ - and r7, r7, lr │ │ │ │ - cmp r7, r2 │ │ │ │ - bne f4354 <__cxa_atexit@plt+0xe8b2c> │ │ │ │ - tst ip, lr │ │ │ │ - bne f41f4 <__cxa_atexit@plt+0xe89cc> │ │ │ │ - mvn r0, r8 │ │ │ │ - tst r0, #3 │ │ │ │ - bne f4204 <__cxa_atexit@plt+0xe89dc> │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r0, r1 │ │ │ │ - b f4190 <__cxa_atexit@plt+0xe8968> │ │ │ │ - ldr r0, [pc, #516] @ f4400 <__cxa_atexit@plt+0xe8bd8> │ │ │ │ - mov r7, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - b f4214 <__cxa_atexit@plt+0xe89ec> │ │ │ │ - ldr r0, [pc, #508] @ f4408 <__cxa_atexit@plt+0xe8be0> │ │ │ │ - mov r7, r1 │ │ │ │ - mov r1, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - mov r0, sl │ │ │ │ - str ip, [r5] │ │ │ │ - str r9, [r0], #-16 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - bls f4180 <__cxa_atexit@plt+0xe8958> │ │ │ │ - ldr r7, [pc, #452] @ f4404 <__cxa_atexit@plt+0xe8bdc> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str lr, [sl, #-12]! │ │ │ │ + str r3, [r7] │ │ │ │ + beq f518c <__cxa_atexit@plt+0xe9964> │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f51ac <__cxa_atexit@plt+0xe9984> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ f51e8 <__cxa_atexit@plt+0xe99c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [sl, #8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, sl │ │ │ │ - str r3, [sl, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #428] @ f4410 <__cxa_atexit@plt+0xe8be8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #28] @ f51e4 <__cxa_atexit@plt+0xe99bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r0, #6] │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r2, r1, r2 │ │ │ │ - cmp r2, lr │ │ │ │ - bne f4354 <__cxa_atexit@plt+0xe8b2c> │ │ │ │ - ldr r0, [r0, #2] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - tst r1, r3 │ │ │ │ - beq f4360 <__cxa_atexit@plt+0xe8b38> │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r9} │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f437c <__cxa_atexit@plt+0xe8b54> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b f3940 <__cxa_atexit@plt+0xe8118> │ │ │ │ - cmp r3, ip │ │ │ │ - bls f4300 <__cxa_atexit@plt+0xe8ad8> │ │ │ │ - rsb r7, r3, #0 │ │ │ │ - eor r7, r3, r7 │ │ │ │ - and r7, r2, r7 │ │ │ │ - cmp r7, lr │ │ │ │ - bne f4354 <__cxa_atexit@plt+0xe8b2c> │ │ │ │ - mov r0, r5 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - str r8, [r0], #-12 │ │ │ │ - tst r2, r3 │ │ │ │ - beq f4390 <__cxa_atexit@plt+0xe8b68> │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b f43a4 <__cxa_atexit@plt+0xe8b7c> │ │ │ │ - cmp r2, lr │ │ │ │ - bne f4354 <__cxa_atexit@plt+0xe8b2c> │ │ │ │ - ldr r0, [pc, #224] @ f43f0 <__cxa_atexit@plt+0xe8bc8> │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - bhi f43c8 <__cxa_atexit@plt+0xe8ba0> │ │ │ │ - ldr r7, [pc, #184] @ f43f4 <__cxa_atexit@plt+0xe8bcc> │ │ │ │ - tst r8, #3 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r1, r6, r4, ror #6 │ │ │ │ + rsceq r0, r6, r4, lsl pc │ │ │ │ + @ instruction: 0xfffef168 │ │ │ │ + sbcseq lr, r7, r8, ror #3 │ │ │ │ + sbcseq pc, r7, r8, asr r5 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f5298 <__cxa_atexit@plt+0xe9a70> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f52a0 <__cxa_atexit@plt+0xe9a78> │ │ │ │ + ldr r7, [pc, #152] @ f52d0 <__cxa_atexit@plt+0xe9aa8> │ │ │ │ + ldr r1, [pc, #152] @ f52d4 <__cxa_atexit@plt+0xe9aac> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f43bc <__cxa_atexit@plt+0xe8b94> │ │ │ │ - mov r7, r8 │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #144] @ f52d8 <__cxa_atexit@plt+0xe9ab0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r7, sl} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r3, r6, #1 │ │ │ │ + stmdb r2, {r0, r3, r7} │ │ │ │ + sub r7, r2, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bls f42b0 <__cxa_atexit@plt+0xe8a88> │ │ │ │ - ldr r7, [pc, #136] @ f440c <__cxa_atexit@plt+0xe8be4> │ │ │ │ + bhi f52bc <__cxa_atexit@plt+0xe9a94> │ │ │ │ + ldr r3, [pc, #104] @ f52dc <__cxa_atexit@plt+0xe9ab4> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f5288 <__cxa_atexit@plt+0xe9a60> │ │ │ │ + ldr r7, [r9, #11] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f52a8 <__cxa_atexit@plt+0xe9a80> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ f52e4 <__cxa_atexit@plt+0xe9abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ + ldr r7, [pc, #28] @ f52e0 <__cxa_atexit@plt+0xe9ab8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r1, r6, r8, ror #4 │ │ │ │ + rsceq r0, r6, r8, lsl lr │ │ │ │ + @ instruction: 0xfffef0dc │ │ │ │ + ldrsheq lr, [r7], #0 │ │ │ │ + sbcseq pc, r7, r0, ror #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f537c <__cxa_atexit@plt+0xe9b54> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f5384 <__cxa_atexit@plt+0xe9b5c> │ │ │ │ + ldr r7, [pc, #148] @ f53b4 <__cxa_atexit@plt+0xe9b8c> │ │ │ │ + sub r1, r6, #1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + ldr r7, [pc, #136] @ f53b8 <__cxa_atexit@plt+0xe9b90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #132] @ f53bc <__cxa_atexit@plt+0xe9b94> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub r7, r2, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f43dc <__cxa_atexit@plt+0xe8bb4> │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, fp │ │ │ │ - b f4dac <__cxa_atexit@plt+0xe9584> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r2, #-12] │ │ │ │ + bhi f53a0 <__cxa_atexit@plt+0xe9b78> │ │ │ │ + ldr r3, [pc, #104] @ f53c0 <__cxa_atexit@plt+0xe9b98> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f536c <__cxa_atexit@plt+0xe9b44> │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ f43f8 <__cxa_atexit@plt+0xe8bd0> │ │ │ │ + mov r6, r3 │ │ │ │ + b f538c <__cxa_atexit@plt+0xe9b64> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ f53c8 <__cxa_atexit@plt+0xe9ba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ f43fc <__cxa_atexit@plt+0xe8bd4> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ + ldr r7, [pc, #28] @ f53c4 <__cxa_atexit@plt+0xe9b9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r1 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r0, lsl #8 │ │ │ │ - sbcseq sp, r7, r4, lsl #22 │ │ │ │ - ldrsheq sp, [r7], #164 @ 0xa4 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - sbcseq sp, r7, r8, lsl #25 │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - sbcseq sp, r7, r0, asr #22 │ │ │ │ - rsceq r1, r6, r4, lsl #31 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f4438 <__cxa_atexit@plt+0xe8c10> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, r6, r4, lsl #3 │ │ │ │ + rsceq r1, r6, r0, asr #1 │ │ │ │ + rsceq r0, r6, r4, lsr #26 │ │ │ │ + @ instruction: 0xfffef158 │ │ │ │ + sbcseq lr, r7, r8, lsl r0 │ │ │ │ + sbcseq pc, r7, r0, lsl #7 │ │ │ │ + smullseq pc, r7, r0, r3 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f546c <__cxa_atexit@plt+0xe9c44> │ │ │ │ + ldr r1, [pc, #156] @ f548c <__cxa_atexit@plt+0xe9c64> │ │ │ │ + ldr r7, [pc, #156] @ f5490 <__cxa_atexit@plt+0xe9c68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f541c <__cxa_atexit@plt+0xe9bf4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f5428 <__cxa_atexit@plt+0xe9c00> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc f4478 <__cxa_atexit@plt+0xe8c50> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f4488 <__cxa_atexit@plt+0xe8c60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc f5478 <__cxa_atexit@plt+0xe9c50> │ │ │ │ + ldr r3, [pc, #84] @ f5494 <__cxa_atexit@plt+0xe9c6c> │ │ │ │ + ldr r1, [pc, #84] @ f5498 <__cxa_atexit@plt+0xe9c70> │ │ │ │ + ldr r0, [pc, #84] @ f549c <__cxa_atexit@plt+0xe9c74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r1, r6, r0, sp │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f44b0 <__cxa_atexit@plt+0xe8c88> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f44c8 <__cxa_atexit@plt+0xe8ca0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r0, r6, r0, lsl #24 │ │ │ │ + sbcseq lr, r7, r8, asr r1 │ │ │ │ + ldrsheq pc, [r7], #36 @ 0x24 @ │ │ │ │ + ldrdeq r0, [r6], #252 @ 0xfc @ │ │ │ │ + ldrheq pc, [r7], #44 @ 0x2c @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f54c0 <__cxa_atexit@plt+0xe9c98> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bcc f4510 <__cxa_atexit@plt+0xe8ce8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ f4530 <__cxa_atexit@plt+0xe8d08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ f452c <__cxa_atexit@plt+0xe8d04> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq r1, [r6], #200 @ 0xc8 @ │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f4584 <__cxa_atexit@plt+0xe8d5c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ f459c <__cxa_atexit@plt+0xe8d74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f45a0 <__cxa_atexit@plt+0xe8d78> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f5508 <__cxa_atexit@plt+0xe9ce0> │ │ │ │ + ldr lr, [pc, #64] @ f5518 <__cxa_atexit@plt+0xe9cf0> │ │ │ │ + ldr r1, [pc, #64] @ f551c <__cxa_atexit@plt+0xe9cf4> │ │ │ │ + ldr r2, [pc, #64] @ f5520 <__cxa_atexit@plt+0xe9cf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r6, r0, lsl #25 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f45e8 <__cxa_atexit@plt+0xe8dc0> │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sbcseq lr, r7, r0, asr #1 │ │ │ │ + sbcseq pc, r7, ip, asr r2 @ │ │ │ │ + rsceq r0, r6, r4, asr #30 │ │ │ │ + ldrsheq pc, [r7], #16 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f55b4 <__cxa_atexit@plt+0xe9d8c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #124] @ f55d0 <__cxa_atexit@plt+0xe9da8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #120] @ f55d4 <__cxa_atexit@plt+0xe9dac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #116] @ f55d8 <__cxa_atexit@plt+0xe9db0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f4630 <__cxa_atexit@plt+0xe8e08> │ │ │ │ - ldr r7, [pc, #140] @ f4660 <__cxa_atexit@plt+0xe8e38> │ │ │ │ + str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + bhi f55c0 <__cxa_atexit@plt+0xe9d98> │ │ │ │ + ldr r3, [pc, #76] @ f55dc <__cxa_atexit@plt+0xe9db4> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - beq f4624 <__cxa_atexit@plt+0xe8dfc> │ │ │ │ - mov r7, r8 │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ - ldr r3, [pc, #100] @ f4654 <__cxa_atexit@plt+0xe8e2c> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi f4644 <__cxa_atexit@plt+0xe8e1c> │ │ │ │ - ldr r7, [pc, #76] @ f4658 <__cxa_atexit@plt+0xe8e30> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f4624 <__cxa_atexit@plt+0xe8dfc> │ │ │ │ - mov r7, r8 │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ + str r3, [r7] │ │ │ │ + beq f55a4 <__cxa_atexit@plt+0xe9d7c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ f4664 <__cxa_atexit@plt+0xe8e3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f55e0 <__cxa_atexit@plt+0xe9db8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f465c <__cxa_atexit@plt+0xe8e34> │ │ │ │ + rsceq r0, r6, r4, lsr #21 │ │ │ │ + rsceq r0, r6, r0, lsr fp │ │ │ │ + rsceq r0, r6, ip, lsl #29 │ │ │ │ + @ instruction: 0xfffef010 │ │ │ │ + sbcseq sp, r7, r4, lsl #28 │ │ │ │ + sbcseq pc, r7, ip, lsr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f5650 <__cxa_atexit@plt+0xe9e28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f565c <__cxa_atexit@plt+0xe9e34> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldr lr, [pc, #76] @ f566c <__cxa_atexit@plt+0xe9e44> │ │ │ │ + ldm sl, {r0, r1, r9, sl} │ │ │ │ + ldr ip, [pc, #72] @ f5670 <__cxa_atexit@plt+0xe9e48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f19b0 <__cxa_atexit@plt+0x7e6188> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - sbcseq sp, r7, ip, lsl #17 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - smullseq sp, r7, ip, r8 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f468c <__cxa_atexit@plt+0xe8e64> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f46cc <__cxa_atexit@plt+0xe8ea4> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f46dc <__cxa_atexit@plt+0xe8eb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r6, ip, lsr fp │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + rsceq r0, r6, r4, lsr sl │ │ │ │ + ldrsheq pc, [r7], #4 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f4724 <__cxa_atexit@plt+0xe8efc> │ │ │ │ - ldr r7, [pc, #52] @ f4734 <__cxa_atexit@plt+0xe8f0c> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi f56d4 <__cxa_atexit@plt+0xe9eac> │ │ │ │ + ldr r3, [pc, #76] @ f56e4 <__cxa_atexit@plt+0xe9ebc> │ │ │ │ + ldr r2, [pc, #76] @ f56e8 <__cxa_atexit@plt+0xe9ec0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq f56c4 <__cxa_atexit@plt+0xe9e9c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f56ec <__cxa_atexit@plt+0xe9ec4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f4718 <__cxa_atexit@plt+0xe8ef0> │ │ │ │ - mov r7, r8 │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffeed94 │ │ │ │ + sbcseq pc, r7, r4, lsr #1 │ │ │ │ + sbcseq pc, r7, ip, ror r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ f5760 <__cxa_atexit@plt+0xe9f38> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r7], #-8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f5750 <__cxa_atexit@plt+0xe9f28> │ │ │ │ + ldr r3, [pc, #64] @ f5764 <__cxa_atexit@plt+0xe9f3c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f5740 <__cxa_atexit@plt+0xe9f18> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f4738 <__cxa_atexit@plt+0xe8f10> │ │ │ │ + ldr r7, [pc, #16] @ f5768 <__cxa_atexit@plt+0xe9f40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq sp, r7, ip, lsr #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f4774 <__cxa_atexit@plt+0xe8f4c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f47b8 <__cxa_atexit@plt+0xe8f90> │ │ │ │ - ldr r7, [pc, #184] @ f4820 <__cxa_atexit@plt+0xe8ff8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r0, [pc, #148] @ f4818 <__cxa_atexit@plt+0xe8ff0> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffeee04 │ │ │ │ + sbcseq sp, r7, r0, ror ip │ │ │ │ + sbcseq pc, r7, r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5844 <__cxa_atexit@plt+0xea01c> │ │ │ │ + sub r3, r6, #31 │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r3, [pc, #188] @ f5864 <__cxa_atexit@plt+0xea03c> │ │ │ │ + sub r0, r6, #1 │ │ │ │ + cmp fp, r5 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + add r1, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + ldr r0, [pc, #156] @ f5868 <__cxa_atexit@plt+0xea040> │ │ │ │ + sub r1, r6, #9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3] │ │ │ │ + ldr r0, [pc, #144] @ f586c <__cxa_atexit@plt+0xea044> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f47f0 <__cxa_atexit@plt+0xe8fc8> │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - bhi f4804 <__cxa_atexit@plt+0xe8fdc> │ │ │ │ - mov r7, fp │ │ │ │ - b f3940 <__cxa_atexit@plt+0xe8118> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #11] │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - ldr r8, [pc, #68] @ f4814 <__cxa_atexit@plt+0xe8fec> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f47fc <__cxa_atexit@plt+0xe8fd4> │ │ │ │ - b f486c <__cxa_atexit@plt+0xe9044> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + ldr ip, [pc, #136] @ f5870 <__cxa_atexit@plt+0xea048> │ │ │ │ + ldr r0, [pc, #136] @ f5874 <__cxa_atexit@plt+0xea04c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + add r1, r2, #20 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str ip, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r0, [r2, #32] │ │ │ │ + str r9, [r2, #36] @ 0x24 │ │ │ │ + bhi f5850 <__cxa_atexit@plt+0xea028> │ │ │ │ + ldr r7, [pc, #88] @ f5878 <__cxa_atexit@plt+0xea050> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq f5838 <__cxa_atexit@plt+0xea010> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ mov r5, r3 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f481c <__cxa_atexit@plt+0xe8ff4> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #36] @ f587c <__cxa_atexit@plt+0xea054> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrheq sp, [r7], #108 @ 0x6c │ │ │ │ - rsceq r1, r6, r0, lsl #21 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r3, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + rsceq r0, r6, r0, asr #24 │ │ │ │ + rsceq r0, r6, ip, lsr #25 │ │ │ │ + @ instruction: 0xfffffbf8 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + strhteq r0, [r6], #200 @ 0xc8 │ │ │ │ + @ instruction: 0xfffeec90 │ │ │ │ + sbcseq sp, r7, r8, ror #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f5914 <__cxa_atexit@plt+0xea0ec> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f591c <__cxa_atexit@plt+0xea0f4> │ │ │ │ + ldr r7, [pc, #148] @ f594c <__cxa_atexit@plt+0xea124> │ │ │ │ + sub r1, r6, #1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + ldr r7, [pc, #136] @ f5950 <__cxa_atexit@plt+0xea128> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #132] @ f5954 <__cxa_atexit@plt+0xea12c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub r7, r2, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f4850 <__cxa_atexit@plt+0xe9028> │ │ │ │ - mov r7, fp │ │ │ │ - b f3940 <__cxa_atexit@plt+0xe8118> │ │ │ │ - ldr r7, [pc, #8] @ f4860 <__cxa_atexit@plt+0xe9038> │ │ │ │ + str r3, [r2, #-12] │ │ │ │ + bhi f5938 <__cxa_atexit@plt+0xea110> │ │ │ │ + ldr r3, [pc, #104] @ f5958 <__cxa_atexit@plt+0xea130> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f5904 <__cxa_atexit@plt+0xea0dc> │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f5924 <__cxa_atexit@plt+0xea0fc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ f5960 <__cxa_atexit@plt+0xea138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq sp, r7, r0, ror r6 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, r5 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldr fp, [r1, #-8]! │ │ │ │ - ldr r2, [r3, #-12]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq f48b8 <__cxa_atexit@plt+0xe9090> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne f48e4 <__cxa_atexit@plt+0xe90bc> │ │ │ │ - ldr r0, [ip, #24]! │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r2 │ │ │ │ - str lr, [ip, #8] │ │ │ │ - str r3, [ip, #12] │ │ │ │ - str r3, [ip, #16] │ │ │ │ - str r0, [ip, #20] │ │ │ │ - b f3eb0 <__cxa_atexit@plt+0xe8688> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, r9 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - bls f4930 <__cxa_atexit@plt+0xe9108> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r1, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne f48a4 <__cxa_atexit@plt+0xe907c> │ │ │ │ - tst r1, r2 │ │ │ │ - beq f49d8 <__cxa_atexit@plt+0xe91b0> │ │ │ │ - ldr r0, [pc, #360] @ f4a90 <__cxa_atexit@plt+0xe9268> │ │ │ │ - str lr, [ip, #-4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - b f4a1c <__cxa_atexit@plt+0xe91f4> │ │ │ │ - cmp r9, r2 │ │ │ │ - bls f4984 <__cxa_atexit@plt+0xe915c> │ │ │ │ - rsb r0, r9, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne f48a4 <__cxa_atexit@plt+0xe907c> │ │ │ │ - tst r9, r8 │ │ │ │ - str lr, [r5] │ │ │ │ - beq f49f4 <__cxa_atexit@plt+0xe91cc> │ │ │ │ - str r8, [ip, #4] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - str r2, [ip, #8] │ │ │ │ - str r5, [ip, #20] │ │ │ │ - sub r5, ip, #8 │ │ │ │ - cmp r8, r5 │ │ │ │ - str fp, [ip, #12] │ │ │ │ - bhi f4a68 <__cxa_atexit@plt+0xe9240> │ │ │ │ - mov r5, r3 │ │ │ │ - b f4dac <__cxa_atexit@plt+0xe9584> │ │ │ │ - cmp r8, r1 │ │ │ │ - bne f48a4 <__cxa_atexit@plt+0xe907c> │ │ │ │ - ldr r0, [pc, #236] @ f4a80 <__cxa_atexit@plt+0xe9258> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldr r1, [sp] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [ip] │ │ │ │ - sub r0, ip, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [ip, #20] │ │ │ │ - bhi f4a4c <__cxa_atexit@plt+0xe9224> │ │ │ │ - ldr r0, [pc, #204] @ f4a84 <__cxa_atexit@plt+0xe925c> │ │ │ │ - tst lr, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [ip, #-8]! │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [ip, #4] │ │ │ │ - beq f4a3c <__cxa_atexit@plt+0xe9214> │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, lr │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ - mvn r0, lr │ │ │ │ - tst r0, #3 │ │ │ │ - bne f4a0c <__cxa_atexit@plt+0xe91e4> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str fp, [ip, #20] │ │ │ │ - str r3, [ip, #16] │ │ │ │ - b f4a2c <__cxa_atexit@plt+0xe9204> │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - mov r9, r2 │ │ │ │ - str r3, [ip, #20] │ │ │ │ - b f4d7c <__cxa_atexit@plt+0xe9554> │ │ │ │ - ldr r0, [pc, #128] @ f4a94 <__cxa_atexit@plt+0xe926c> │ │ │ │ - str lr, [ip, #20] │ │ │ │ - str fp, [ip, #-4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r0, [ip] │ │ │ │ - str r5, [ip, #-8]! │ │ │ │ - mov r5, ip │ │ │ │ - ldr sl, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r8, r1 │ │ │ │ - b f4160 <__cxa_atexit@plt+0xe8938> │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ f4a88 <__cxa_atexit@plt+0xe9260> │ │ │ │ + ldr r7, [pc, #28] @ f595c <__cxa_atexit@plt+0xea134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f4a8c <__cxa_atexit@plt+0xe9264> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + rsceq r0, r6, ip, ror #23 │ │ │ │ + rsceq r0, r6, ip, lsl #23 │ │ │ │ + rsceq r0, r6, ip, lsl #15 │ │ │ │ + @ instruction: 0xfffeebc0 │ │ │ │ + sbcseq sp, r7, r0, lsl #21 │ │ │ │ + sbcseq lr, r7, r8, asr lr │ │ │ │ + sbcseq lr, r7, r8, ror #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5a04 <__cxa_atexit@plt+0xea1dc> │ │ │ │ + ldr r1, [pc, #156] @ f5a24 <__cxa_atexit@plt+0xea1fc> │ │ │ │ + ldr r7, [pc, #156] @ f5a28 <__cxa_atexit@plt+0xea200> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f59b4 <__cxa_atexit@plt+0xea18c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f59c0 <__cxa_atexit@plt+0xea198> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #5 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - sbcseq sp, r7, r0, lsl #9 │ │ │ │ - sbcseq sp, r7, r8, ror #8 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f4abc <__cxa_atexit@plt+0xe9294> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc f4afc <__cxa_atexit@plt+0xe92d4> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f4b0c <__cxa_atexit@plt+0xe92e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc f5a10 <__cxa_atexit@plt+0xea1e8> │ │ │ │ + ldr r3, [pc, #84] @ f5a2c <__cxa_atexit@plt+0xea204> │ │ │ │ + ldr r1, [pc, #84] @ f5a30 <__cxa_atexit@plt+0xea208> │ │ │ │ + ldr r0, [pc, #84] @ f5a34 <__cxa_atexit@plt+0xea20c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r6, ip, lsl #14 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f4b34 <__cxa_atexit@plt+0xe930c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f4b4c <__cxa_atexit@plt+0xe9324> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r0, r6, r8, ror #12 │ │ │ │ + sbcseq sp, r7, r0, asr #23 │ │ │ │ + sbcseq lr, r7, ip, asr #27 │ │ │ │ + rsceq r0, r6, r4, asr #20 │ │ │ │ + smullseq lr, r7, r4, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f5a58 <__cxa_atexit@plt+0xea230> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f4b94 <__cxa_atexit@plt+0xe936c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ f4bb4 <__cxa_atexit@plt+0xe938c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ f4bb0 <__cxa_atexit@plt+0xe9388> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, r6, r4, ror r6 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f4c04 <__cxa_atexit@plt+0xe93dc> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #44] @ f4c1c <__cxa_atexit@plt+0xe93f4> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f5aa0 <__cxa_atexit@plt+0xea278> │ │ │ │ + ldr lr, [pc, #64] @ f5ab0 <__cxa_atexit@plt+0xea288> │ │ │ │ + ldr r1, [pc, #64] @ f5ab4 <__cxa_atexit@plt+0xea28c> │ │ │ │ + ldr r2, [pc, #64] @ f5ab8 <__cxa_atexit@plt+0xea290> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f4c20 <__cxa_atexit@plt+0xe93f8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r1, [r6], #92 @ 0x5c @ │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ + sbcseq sp, r7, r8, lsr #22 │ │ │ │ + sbcseq lr, r7, r4, lsr sp │ │ │ │ + rsceq r0, r6, ip, lsr #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5b0c <__cxa_atexit@plt+0xea2e4> │ │ │ │ + ldr lr, [pc, #56] @ f5b14 <__cxa_atexit@plt+0xea2ec> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f5b3c <__cxa_atexit@plt+0xea314> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f4c58 <__cxa_atexit@plt+0xe9430> │ │ │ │ - ldr r7, [pc, #124] @ f4cc0 <__cxa_atexit@plt+0xe9498> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #16]! │ │ │ │ - beq f4c98 <__cxa_atexit@plt+0xe9470> │ │ │ │ - mov r7, r8 │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r3, [pc, #80] @ f4cb4 <__cxa_atexit@plt+0xe948c> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi f4ca4 <__cxa_atexit@plt+0xe947c> │ │ │ │ - ldr r7, [pc, #56] @ f4cb8 <__cxa_atexit@plt+0xe9490> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #72] @ f5ba0 <__cxa_atexit@plt+0xea378> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r1, r2, r7} │ │ │ │ + bhi f5b8c <__cxa_atexit@plt+0xea364> │ │ │ │ + ldr r7, [pc, #60] @ f5ba4 <__cxa_atexit@plt+0xea37c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f4c98 <__cxa_atexit@plt+0xe9470> │ │ │ │ - mov r7, r8 │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ + str r7, [r5] │ │ │ │ + beq f5b80 <__cxa_atexit@plt+0xea358> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r5, r3 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f4cbc <__cxa_atexit@plt+0xe9494> │ │ │ │ + ldr r7, [pc, #20] @ f5ba8 <__cxa_atexit@plt+0xea380> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffabc │ │ │ │ - sbcseq sp, r7, ip, lsr #4 │ │ │ │ - @ instruction: 0xfffffaf8 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f4ce8 <__cxa_atexit@plt+0xe94c0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + rsceq r0, r6, r4, lsr r5 │ │ │ │ + @ instruction: 0xfffeea38 │ │ │ │ + sbcseq sp, r7, r4, lsr r8 │ │ │ │ + sbcseq lr, r7, ip, lsl ip │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f5c18 <__cxa_atexit@plt+0xea3f0> │ │ │ │ + ldr r7, [pc, #108] @ f5c40 <__cxa_atexit@plt+0xea418> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f5c2c <__cxa_atexit@plt+0xea404> │ │ │ │ + ldr r3, [pc, #88] @ f5c44 <__cxa_atexit@plt+0xea41c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f5c08 <__cxa_atexit@plt+0xea3e0> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f4d28 <__cxa_atexit@plt+0xe9500> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f4d38 <__cxa_atexit@plt+0xe9510> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r6, r0, ror #9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f4d50 <__cxa_atexit@plt+0xe9528> │ │ │ │ - mov r8, fp │ │ │ │ - b f4dac <__cxa_atexit@plt+0xe9584> │ │ │ │ - ldr r7, [pc, #8] @ f4d60 <__cxa_atexit@plt+0xe9538> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ f5c4c <__cxa_atexit@plt+0xea424> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq sp, r7, r4, lsl #3 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bhi f4d98 <__cxa_atexit@plt+0xe9570> │ │ │ │ - mov r8, fp │ │ │ │ - b f4dac <__cxa_atexit@plt+0xe9584> │ │ │ │ - ldr r7, [pc, #8] @ f4da8 <__cxa_atexit@plt+0xe9580> │ │ │ │ + ldr r7, [pc, #20] @ f5c48 <__cxa_atexit@plt+0xea420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq sp, r7, ip, lsr r1 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r1, r7, #3 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq f4e20 <__cxa_atexit@plt+0xe95f8> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne f4e4c <__cxa_atexit@plt+0xe9624> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - cmp r1, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc f4e60 <__cxa_atexit@plt+0xe9638> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr lr, [pc, #128] @ f4e7c <__cxa_atexit@plt+0xe9654> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r9, [r7, #4]! │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - str r2, [r7] │ │ │ │ - b f3eb0 <__cxa_atexit@plt+0xe8688> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, fp │ │ │ │ - str sl, [r5, #16] │ │ │ │ - b f4ef4 <__cxa_atexit@plt+0xe96cc> │ │ │ │ - ldr r6, [pc, #24] @ f4e80 <__cxa_atexit@plt+0xe9658> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r1, [r6], #48 @ 0x30 @ │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffee84c │ │ │ │ + sbcseq sp, r7, r8, lsl #15 │ │ │ │ + ldrheq lr, [r7], #188 @ 0xbc │ │ │ │ + sbcseq lr, r7, ip, ror fp │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f4ed4 <__cxa_atexit@plt+0xe96ac> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #44] @ f4eec <__cxa_atexit@plt+0xe96c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r0, r1, r7, lr} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f4ef0 <__cxa_atexit@plt+0xe96c8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + bcc f5d1c <__cxa_atexit@plt+0xea4f4> │ │ │ │ + ldr r2, [pc, #196] @ f5d3c <__cxa_atexit@plt+0xea514> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub ip, r6, #27 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #1 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str ip, [r5, #20] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + ldr ip, [pc, #144] @ f5d40 <__cxa_atexit@plt+0xea518> │ │ │ │ + cmp fp, r5 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr lr, [pc, #136] @ f5d44 <__cxa_atexit@plt+0xea51c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r2] │ │ │ │ + ldr r0, [pc, #120] @ f5d48 <__cxa_atexit@plt+0xea520> │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + bhi f5d28 <__cxa_atexit@plt+0xea500> │ │ │ │ + ldr r7, [pc, #84] @ f5d4c <__cxa_atexit@plt+0xea524> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq f5d10 <__cxa_atexit@plt+0xea4e8> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r5, r2 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r6, ip, lsr #6 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ + ldr r7, [pc, #32] @ f5d50 <__cxa_atexit@plt+0xea528> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + strdeq r0, [r6], #116 @ 0x74 @ │ │ │ │ + rsceq r0, r6, r0, asr #15 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffee7b8 │ │ │ │ + smullseq sp, r7, r0, r6 │ │ │ │ + sbcseq lr, r7, r4, lsl #21 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5dec <__cxa_atexit@plt+0xea5c4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #20 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc f50bc <__cxa_atexit@plt+0xe9894> │ │ │ │ - mov r0, r5 │ │ │ │ - str r8, [sp, #12] │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - ldr r8, [r2, #11] │ │ │ │ - ldr r2, [r2, #15] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr ip, [r0, #12]! │ │ │ │ - ldr fp, [r5] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - cmp r1, r2 │ │ │ │ - str lr, [sp, #8] │ │ │ │ - bls f4f80 <__cxa_atexit@plt+0xe9758> │ │ │ │ - str r7, [sp] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - rsb lr, r1, #0 │ │ │ │ - eor r3, r1, lr │ │ │ │ - and r3, r8, r3 │ │ │ │ - cmp r3, fp │ │ │ │ - bne f4fb8 <__cxa_atexit@plt+0xe9790> │ │ │ │ - mov fp, r9 │ │ │ │ - tst r8, r1 │ │ │ │ - beq f506c <__cxa_atexit@plt+0xe9844> │ │ │ │ - ldr r3, [pc, #404] @ f5108 <__cxa_atexit@plt+0xe98e0> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - b f509c <__cxa_atexit@plt+0xe9874> │ │ │ │ - cmp r2, r1 │ │ │ │ - bls f4fec <__cxa_atexit@plt+0xe97c4> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, fp │ │ │ │ - cmp r0, r8 │ │ │ │ - bne f5038 <__cxa_atexit@plt+0xe9810> │ │ │ │ - tst r2, fp │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - moveq r9, r3 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b f4dac <__cxa_atexit@plt+0xe9584> │ │ │ │ - ldr r7, [pc, #336] @ f5110 <__cxa_atexit@plt+0xe98e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str fp, [r6, #16] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - sub r7, sl, #15 │ │ │ │ - mov r6, sl │ │ │ │ - mov fp, r9 │ │ │ │ + ldr r1, [pc, #164] @ f5e2c <__cxa_atexit@plt+0xea604> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + stmib r7, {r1, r8} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + sub r8, r6, #1 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5e04 <__cxa_atexit@plt+0xea5dc> │ │ │ │ + ldr r7, [pc, #136] @ f5e30 <__cxa_atexit@plt+0xea608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9, sl} │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f5e14 <__cxa_atexit@plt+0xea5ec> │ │ │ │ + ldr r7, [pc, #116] @ f5e34 <__cxa_atexit@plt+0xea60c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq f5de0 <__cxa_atexit@plt+0xea5b8> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + mov r5, r3 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp fp, r8 │ │ │ │ - bne f5038 <__cxa_atexit@plt+0xe9810> │ │ │ │ - ldr r0, [pc, #252] @ f50f8 <__cxa_atexit@plt+0xe98d0> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-4]! │ │ │ │ - sub r0, r1, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r3, [r1, #16] │ │ │ │ - bhi f50e0 <__cxa_atexit@plt+0xe98b8> │ │ │ │ - ldr r0, [pc, #220] @ f50fc <__cxa_atexit@plt+0xe98d4> │ │ │ │ - tst ip, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f50b0 <__cxa_atexit@plt+0xe9888> │ │ │ │ - mov r7, ip │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ - ldr r0, [pc, #196] @ f5104 <__cxa_atexit@plt+0xe98dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str fp, [r6, #16] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, sl, #15 │ │ │ │ - mov r6, sl │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mvn r3, ip │ │ │ │ - tst r3, #3 │ │ │ │ - bne f5084 <__cxa_atexit@plt+0xe985c> │ │ │ │ - str r7, [r0] │ │ │ │ - mov r5, r0 │ │ │ │ - b f50a0 <__cxa_atexit@plt+0xe9878> │ │ │ │ - ldr r3, [pc, #128] @ f510c <__cxa_atexit@plt+0xe98e4> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str ip, [r5, #28] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - mov r9, r2 │ │ │ │ - b f4160 <__cxa_atexit@plt+0xe8938> │ │ │ │ - ldr r0, [ip] │ │ │ │ - mov r7, ip │ │ │ │ + ldr r7, [pc, #76] @ f5e40 <__cxa_atexit@plt+0xea618> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ f5114 <__cxa_atexit@plt+0xe98ec> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ f5e3c <__cxa_atexit@plt+0xea614> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #24] @ f5100 <__cxa_atexit@plt+0xe98d8> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f5e38 <__cxa_atexit@plt+0xea610> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, ip │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000002bc │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - sbcseq ip, r7, ip, ror #27 │ │ │ │ - rsceq r1, r6, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r1, r6, ip, lsr #4 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b f4ef4 <__cxa_atexit@plt+0xe96cc> │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f5154 <__cxa_atexit@plt+0xe992c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + rsceq r0, r6, r0, lsr #14 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xfffee678 │ │ │ │ + sbcseq sp, r7, r0, lsr #11 │ │ │ │ + ldrsbeq lr, [r7], #148 @ 0x94 │ │ │ │ + ldrsheq lr, [r7], #144 @ 0x90 │ │ │ │ + ldrsbeq lr, [r7], #156 @ 0x9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5ee4 <__cxa_atexit@plt+0xea6bc> │ │ │ │ + ldr r1, [pc, #156] @ f5f04 <__cxa_atexit@plt+0xea6dc> │ │ │ │ + ldr r7, [pc, #156] @ f5f08 <__cxa_atexit@plt+0xea6e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f5e94 <__cxa_atexit@plt+0xea66c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f5ea0 <__cxa_atexit@plt+0xea678> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc f5194 <__cxa_atexit@plt+0xe996c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f51a4 <__cxa_atexit@plt+0xe997c> │ │ │ │ + bcc f5ef0 <__cxa_atexit@plt+0xea6c8> │ │ │ │ + ldr r3, [pc, #84] @ f5f0c <__cxa_atexit@plt+0xea6e4> │ │ │ │ + ldr r1, [pc, #84] @ f5f10 <__cxa_atexit@plt+0xea6e8> │ │ │ │ + ldr r0, [pc, #84] @ f5f14 <__cxa_atexit@plt+0xea6ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r6, r4, ror r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f51cc <__cxa_atexit@plt+0xe99a4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f51e4 <__cxa_atexit@plt+0xe99bc> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r0, r6, r8, lsl #3 │ │ │ │ + sbcseq sp, r7, r0, ror #13 │ │ │ │ + sbcseq lr, r7, r0, asr #18 │ │ │ │ + rsceq r0, r6, r4, ror #10 │ │ │ │ + sbcseq lr, r7, r8, lsl #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f5f38 <__cxa_atexit@plt+0xea710> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bcc f522c <__cxa_atexit@plt+0xe9a04> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #60] @ f524c <__cxa_atexit@plt+0xe9a24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ f5248 <__cxa_atexit@plt+0xe9a20> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrdeq r0, [r6], #252 @ 0xfc @ │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc f529c <__cxa_atexit@plt+0xe9a74> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f52b4 <__cxa_atexit@plt+0xe9a8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f52b8 <__cxa_atexit@plt+0xe9a90> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f5f80 <__cxa_atexit@plt+0xea758> │ │ │ │ + ldr lr, [pc, #64] @ f5f90 <__cxa_atexit@plt+0xea768> │ │ │ │ + ldr r1, [pc, #64] @ f5f94 <__cxa_atexit@plt+0xea76c> │ │ │ │ + ldr r2, [pc, #64] @ f5f98 <__cxa_atexit@plt+0xea770> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r6, r4, ror #30 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ + sbcseq sp, r7, r8, asr #12 │ │ │ │ + sbcseq lr, r7, r8, lsr #17 │ │ │ │ + rsceq r0, r6, ip, asr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5fec <__cxa_atexit@plt+0xea7c4> │ │ │ │ + ldr lr, [pc, #56] @ f5ff4 <__cxa_atexit@plt+0xea7cc> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r9, [r3, #16]! │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - bne f530c <__cxa_atexit@plt+0xe9ae4> │ │ │ │ - sub r7, r5, #8 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f6020 <__cxa_atexit@plt+0xea7f8> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #92] @ f6084 <__cxa_atexit@plt+0xea85c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r3, [r7, #-4]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f5364 <__cxa_atexit@plt+0xe9b3c> │ │ │ │ - ldr r7, [pc, #164] @ f5394 <__cxa_atexit@plt+0xe9b6c> │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + bhi f6074 <__cxa_atexit@plt+0xea84c> │ │ │ │ + ldr r3, [pc, #56] @ f6088 <__cxa_atexit@plt+0xea860> │ │ │ │ tst r8, #3 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq f5348 <__cxa_atexit@plt+0xe9b20> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ - ldr r3, [pc, #116] @ f5388 <__cxa_atexit@plt+0xe9b60> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f6064 <__cxa_atexit@plt+0xea83c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f608c <__cxa_atexit@plt+0xea864> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, r6, r4, rrx │ │ │ │ + @ instruction: 0xfffee550 │ │ │ │ + sbcseq sp, r7, r0, asr r3 │ │ │ │ + sbcseq lr, r7, ip, lsl #15 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f60fc <__cxa_atexit@plt+0xea8d4> │ │ │ │ + ldr r7, [pc, #108] @ f6124 <__cxa_atexit@plt+0xea8fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi f5378 <__cxa_atexit@plt+0xe9b50> │ │ │ │ - ldr r7, [pc, #92] @ f538c <__cxa_atexit@plt+0xe9b64> │ │ │ │ + bhi f6110 <__cxa_atexit@plt+0xea8e8> │ │ │ │ + ldr r3, [pc, #88] @ f6128 <__cxa_atexit@plt+0xea900> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f60ec <__cxa_atexit@plt+0xea8c4> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ f6130 <__cxa_atexit@plt+0xea908> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f612c <__cxa_atexit@plt+0xea904> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffee368 │ │ │ │ + sbcseq sp, r7, r4, lsr #5 │ │ │ │ + sbcseq lr, r7, ip, lsr #14 │ │ │ │ + sbcseq lr, r7, ip, ror #13 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f6200 <__cxa_atexit@plt+0xea9d8> │ │ │ │ + ldr r2, [pc, #196] @ f6220 <__cxa_atexit@plt+0xea9f8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub ip, r6, #27 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #1 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str ip, [r5, #20] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + ldr ip, [pc, #144] @ f6224 <__cxa_atexit@plt+0xea9fc> │ │ │ │ + cmp fp, r5 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr lr, [pc, #136] @ f6228 <__cxa_atexit@plt+0xeaa00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r2] │ │ │ │ + ldr r0, [pc, #120] @ f622c <__cxa_atexit@plt+0xeaa04> │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + bhi f620c <__cxa_atexit@plt+0xea9e4> │ │ │ │ + ldr r7, [pc, #84] @ f6230 <__cxa_atexit@plt+0xeaa08> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f5358 <__cxa_atexit@plt+0xe9b30> │ │ │ │ - mov r7, r8 │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ + str r7, [r5] │ │ │ │ + beq f61f4 <__cxa_atexit@plt+0xea9cc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r5, r2 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #32] @ f6234 <__cxa_atexit@plt+0xeaa0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + rsceq r0, r6, r0, lsl r3 │ │ │ │ + ldrdeq r0, [r6], #44 @ 0x2c @ │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffee2d4 │ │ │ │ + sbcseq sp, r7, ip, lsr #3 │ │ │ │ + ldrsheq lr, [r7], #84 @ 0x54 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f62d0 <__cxa_atexit@plt+0xeaaa8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #164] @ f6310 <__cxa_atexit@plt+0xeaae8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + stmib r7, {r1, r8} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + sub r8, r6, #1 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f62e8 <__cxa_atexit@plt+0xeaac0> │ │ │ │ + ldr r7, [pc, #136] @ f6314 <__cxa_atexit@plt+0xeaaec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9, sl} │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f62f8 <__cxa_atexit@plt+0xeaad0> │ │ │ │ + ldr r7, [pc, #116] @ f6318 <__cxa_atexit@plt+0xeaaf0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq f62c4 <__cxa_atexit@plt+0xeaa9c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + mov r5, r3 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ f5398 <__cxa_atexit@plt+0xe9b70> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ f6324 <__cxa_atexit@plt+0xeaafc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f5390 <__cxa_atexit@plt+0xe9b68> │ │ │ │ + ldr r7, [pc, #48] @ f6320 <__cxa_atexit@plt+0xeaaf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffff40c │ │ │ │ - sbcseq ip, r7, r8, asr fp │ │ │ │ - @ instruction: 0xfffff448 │ │ │ │ - sbcseq ip, r7, r8, ror #22 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f53c0 <__cxa_atexit@plt+0xe9b98> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #28] @ f631c <__cxa_atexit@plt+0xeaaf4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ + rsceq r0, r6, ip, lsr r2 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xfffee194 │ │ │ │ + ldrheq sp, [r7], #12 │ │ │ │ + sbcseq lr, r7, r4, asr #10 │ │ │ │ + sbcseq lr, r7, r0, ror #10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f63d0 <__cxa_atexit@plt+0xeaba8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f5400 <__cxa_atexit@plt+0xe9bd8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f5410 <__cxa_atexit@plt+0xe9be8> │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f63d8 <__cxa_atexit@plt+0xeabb0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #156] @ f63fc <__cxa_atexit@plt+0xeabd4> │ │ │ │ + sub r0, r6, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr lr, [pc, #132] @ f6400 <__cxa_atexit@plt+0xeabd8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + ldr r0, [pc, #124] @ f6404 <__cxa_atexit@plt+0xeabdc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + bhi f63ec <__cxa_atexit@plt+0xeabc4> │ │ │ │ + ldr r3, [pc, #92] @ f6408 <__cxa_atexit@plt+0xeabe0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f63c0 <__cxa_atexit@plt+0xeab98> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r6, r8, lsl #28 │ │ │ │ + b f63e0 <__cxa_atexit@plt+0xeabb8> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f640c <__cxa_atexit@plt+0xeabe4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + smlaleq pc, r5, r4, ip @ │ │ │ │ + rsceq r0, r6, ip, lsr #2 │ │ │ │ + ldrdeq pc, [r5], #200 @ 0xc8 @ │ │ │ │ + @ instruction: 0xfffee104 │ │ │ │ + ldrsbeq ip, [r7], #240 @ 0xf0 │ │ │ │ andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f6484 <__cxa_atexit@plt+0xeac5c> │ │ │ │ + ldr r3, [pc, #68] @ f649c <__cxa_atexit@plt+0xeac74> │ │ │ │ + ldr r2, [pc, #68] @ f64a0 <__cxa_atexit@plt+0xeac78> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f64a4 <__cxa_atexit@plt+0xeac7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + ldrheq lr, [r7], #52 @ 0x34 │ │ │ │ + ldrsbeq lr, [r7], #44 @ 0x2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f6568 <__cxa_atexit@plt+0xead40> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f6570 <__cxa_atexit@plt+0xead48> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #176] @ f6594 <__cxa_atexit@plt+0xead6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr lr, [pc, #160] @ f6598 <__cxa_atexit@plt+0xead70> │ │ │ │ + sub r1, r6, #9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #152] @ f659c <__cxa_atexit@plt+0xead74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + sub r0, r6, #1 │ │ │ │ + str r0, [r2, #-16] │ │ │ │ + ldr r0, [pc, #132] @ f65a0 <__cxa_atexit@plt+0xead78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r2, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f5458 <__cxa_atexit@plt+0xe9c30> │ │ │ │ - ldr r7, [pc, #52] @ f5468 <__cxa_atexit@plt+0xe9c40> │ │ │ │ + str r0, [r2, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + bhi f6584 <__cxa_atexit@plt+0xead5c> │ │ │ │ + ldr r3, [pc, #96] @ f65a4 <__cxa_atexit@plt+0xead7c> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f544c <__cxa_atexit@plt+0xe9c24> │ │ │ │ - mov r7, r8 │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f6558 <__cxa_atexit@plt+0xead30> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f546c <__cxa_atexit@plt+0xe9c44> │ │ │ │ + mov r6, r3 │ │ │ │ + b f6578 <__cxa_atexit@plt+0xead50> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f65a8 <__cxa_atexit@plt+0xead80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff308 │ │ │ │ - sbcseq ip, r7, r8, ror sl │ │ │ │ + rsceq pc, r5, r4, lsl fp @ │ │ │ │ + rsceq pc, r5, ip, lsr #31 │ │ │ │ + rsceq pc, r5, r0, asr pc @ │ │ │ │ + rsceq pc, r5, r4, asr #22 │ │ │ │ + @ instruction: 0xfffedf6c │ │ │ │ + sbcseq ip, r7, r8, lsr lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldrheq lr, [r7], #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f6620 <__cxa_atexit@plt+0xeadf8> │ │ │ │ + ldr r3, [pc, #64] @ f6638 <__cxa_atexit@plt+0xeae10> │ │ │ │ + ldr r2, [pc, #64] @ f663c <__cxa_atexit@plt+0xeae14> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f6640 <__cxa_atexit@plt+0xeae18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + sbcseq lr, r7, ip, lsl r2 │ │ │ │ + ldrsbeq lr, [r7], #0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f6704 <__cxa_atexit@plt+0xeaedc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f670c <__cxa_atexit@plt+0xeaee4> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #176] @ f6730 <__cxa_atexit@plt+0xeaf08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr lr, [pc, #160] @ f6734 <__cxa_atexit@plt+0xeaf0c> │ │ │ │ + sub r1, r6, #9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #152] @ f6738 <__cxa_atexit@plt+0xeaf10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + sub r0, r6, #1 │ │ │ │ + str r0, [r2, #-16] │ │ │ │ + ldr r0, [pc, #132] @ f673c <__cxa_atexit@plt+0xeaf14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r2, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f54b4 <__cxa_atexit@plt+0xe9c8c> │ │ │ │ - ldr r7, [pc, #52] @ f54c4 <__cxa_atexit@plt+0xe9c9c> │ │ │ │ + str r0, [r2, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + bhi f6720 <__cxa_atexit@plt+0xeaef8> │ │ │ │ + ldr r3, [pc, #96] @ f6740 <__cxa_atexit@plt+0xeaf18> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f54a8 <__cxa_atexit@plt+0xe9c80> │ │ │ │ - mov r7, r8 │ │ │ │ - b f4744 <__cxa_atexit@plt+0xe8f1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f66f4 <__cxa_atexit@plt+0xeaecc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f54c8 <__cxa_atexit@plt+0xe9ca0> │ │ │ │ + mov r6, r3 │ │ │ │ + b f6714 <__cxa_atexit@plt+0xeaeec> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f6744 <__cxa_atexit@plt+0xeaf1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - sbcseq ip, r7, ip, lsl sl │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f54ec <__cxa_atexit@plt+0xe9cc4> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + rsceq pc, r5, r8, ror r9 @ │ │ │ │ + rsceq pc, r5, r0, lsl lr @ │ │ │ │ + rsceq pc, r5, r0, asr sp @ │ │ │ │ + rsceq pc, r5, r8, lsr #19 │ │ │ │ + @ instruction: 0xfffeddd0 │ │ │ │ + smullseq ip, r7, ip, ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + sbcseq sp, r7, r8, lsr #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r5 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - str sl, [sp] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f55ac <__cxa_atexit@plt+0xe9d84> │ │ │ │ - mov r5, ip │ │ │ │ - mov ip, r2 │ │ │ │ - ldm r5, {sl, lr} │ │ │ │ - and r0, lr, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq f55e4 <__cxa_atexit@plt+0xe9dbc> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq f55d0 <__cxa_atexit@plt+0xe9da8> │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - ldr r1, [lr, #11] │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - eor r2, r0, r2 │ │ │ │ - and r2, r2, r9 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne f5640 <__cxa_atexit@plt+0xe9e18> │ │ │ │ - ldr r7, [lr, #3] │ │ │ │ - ldr r2, [lr, #7] │ │ │ │ - tst r0, r9 │ │ │ │ - bne f5568 <__cxa_atexit@plt+0xe9d40> │ │ │ │ - mvn r3, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f5578 <__cxa_atexit@plt+0xe9d50> │ │ │ │ - str sl, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov lr, r7 │ │ │ │ - b f550c <__cxa_atexit@plt+0xe9ce4> │ │ │ │ - ldr lr, [pc, #252] @ f566c <__cxa_atexit@plt+0xe9e44> │ │ │ │ - mov r3, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - b f5588 <__cxa_atexit@plt+0xe9d60> │ │ │ │ - ldr lr, [pc, #244] @ f5674 <__cxa_atexit@plt+0xe9e4c> │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r2, ip │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str sl, [r2], #-16 │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - cmp fp, r2 │ │ │ │ - bls f5500 <__cxa_atexit@plt+0xe9cd8> │ │ │ │ - ldr r7, [pc, #188] @ f5670 <__cxa_atexit@plt+0xe9e48> │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r8, [ip, #-12]! │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f67bc <__cxa_atexit@plt+0xeaf94> │ │ │ │ + ldr r3, [pc, #64] @ f67d4 <__cxa_atexit@plt+0xeafac> │ │ │ │ + ldr r2, [pc, #64] @ f67d8 <__cxa_atexit@plt+0xeafb0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f67dc <__cxa_atexit@plt+0xeafb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [ip, #8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, ip │ │ │ │ - str r9, [ip, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #172] @ f5684 <__cxa_atexit@plt+0xe9e5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - cmp r0, r2 │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - bcc f564c <__cxa_atexit@plt+0xe9e24> │ │ │ │ - ldr r0, [lr, #6] │ │ │ │ - cmp r0, r9 │ │ │ │ - bne f5640 <__cxa_atexit@plt+0xe9e18> │ │ │ │ - ldr r0, [pc, #104] @ f5678 <__cxa_atexit@plt+0xe9e50> │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r1, [lr, #2] │ │ │ │ - ldr r7, [pc, #96] @ f567c <__cxa_atexit@plt+0xe9e54> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r2, #3 │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r9, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, lr │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + sbcseq lr, r7, r8, lsl #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f6810 <__cxa_atexit@plt+0xeafe8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ f6818 <__cxa_atexit@plt+0xeaff0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #44] @ f5680 <__cxa_atexit@plt+0xe9e58> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - mov r1, #8 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - sbcseq ip, r7, r8, lsr #18 │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - strdeq r0, [r6], #144 @ 0x90 @ │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r0, r6, r0, lsl ip │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strdeq pc, [r5], #120 @ 0x78 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc f56f8 <__cxa_atexit@plt+0xe9ed0> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne f56ec <__cxa_atexit@plt+0xe9ec4> │ │ │ │ - ldr r1, [pc, #80] @ f5710 <__cxa_atexit@plt+0xe9ee8> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r7, [pc, #72] @ f5714 <__cxa_atexit@plt+0xe9eec> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ f5718 <__cxa_atexit@plt+0xe9ef0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r0, r6, ip, lsr r9 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f5768 <__cxa_atexit@plt+0xe9f40> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f577c <__cxa_atexit@plt+0xe9f54> │ │ │ │ - ldr r2, [pc, #72] @ f5790 <__cxa_atexit@plt+0xe9f68> │ │ │ │ + bcc f6854 <__cxa_atexit@plt+0xeb02c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ f6864 <__cxa_atexit@plt+0xeb03c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f578c <__cxa_atexit@plt+0xe9f64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r6, r8, ror sl │ │ │ │ - smlaleq r0, r6, r8, sl │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f57b8 <__cxa_atexit@plt+0xe9f90> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + rsceq pc, r5, ip, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f68c0 <__cxa_atexit@plt+0xeb098> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f57f8 <__cxa_atexit@plt+0xe9fd0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f5808 <__cxa_atexit@plt+0xe9fe0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f68cc <__cxa_atexit@plt+0xeb0a4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ f68dc <__cxa_atexit@plt+0xeb0b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + ldr r0, [pc, #52] @ f68e0 <__cxa_atexit@plt+0xeb0b8> │ │ │ │ + sub r2, r6, #2 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r6, r0, lsl sl │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f5830 <__cxa_atexit@plt+0xea008> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f5848 <__cxa_atexit@plt+0xea020> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + rsceq pc, r5, r8, lsl #18 │ │ │ │ + rsceq pc, r5, r8, lsr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f6954 <__cxa_atexit@plt+0xeb12c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bcc f5890 <__cxa_atexit@plt+0xea068> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ f58b0 <__cxa_atexit@plt+0xea088> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f6960 <__cxa_atexit@plt+0xeb138> │ │ │ │ + ldr lr, [pc, #92] @ f6970 <__cxa_atexit@plt+0xeb148> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ f6974 <__cxa_atexit@plt+0xeb14c> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #60] @ f6978 <__cxa_atexit@plt+0xeb150> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ f58ac <__cxa_atexit@plt+0xea084> │ │ │ │ - mov r3, #20 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, r6, r8, ror r9 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f5904 <__cxa_atexit@plt+0xea0dc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ f591c <__cxa_atexit@plt+0xea0f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f5920 <__cxa_atexit@plt+0xea0f8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r6, r0, lsl #18 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f5944 <__cxa_atexit@plt+0xea11c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7, ror #12 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + ldrdeq pc, [r5], #100 @ 0x64 @ │ │ │ │ + rsceq pc, r5, r4, lsr #14 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi f5a2c <__cxa_atexit@plt+0xea204> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc f5a34 <__cxa_atexit@plt+0xea20c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - rsb r0, r9, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r1, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne f59c0 <__cxa_atexit@plt+0xea198> │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr ip, [r0, #8]! │ │ │ │ - tst r1, r9 │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ - beq f59e4 <__cxa_atexit@plt+0xea1bc> │ │ │ │ - ldr r0, [pc, #188] @ f5a58 <__cxa_atexit@plt+0xea230> │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r0, sl} │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, ip │ │ │ │ - b f54ec <__cxa_atexit@plt+0xe9cc4> │ │ │ │ - ldr r7, [pc, #140] @ f5a54 <__cxa_atexit@plt+0xea22c> │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f69e4 <__cxa_atexit@plt+0xeb1bc> │ │ │ │ + ldr r7, [pc, #108] @ f6a0c <__cxa_atexit@plt+0xeb1e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f69f8 <__cxa_atexit@plt+0xeb1d0> │ │ │ │ + ldr r3, [pc, #88] @ f6a10 <__cxa_atexit@plt+0xeb1e8> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f69d4 <__cxa_atexit@plt+0xeb1ac> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - str ip, [sp] │ │ │ │ - mvn ip, r3 │ │ │ │ - tst ip, #3 │ │ │ │ - bne f5a04 <__cxa_atexit@plt+0xea1dc> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - mov r5, r0 │ │ │ │ - b f5a1c <__cxa_atexit@plt+0xea1f4> │ │ │ │ - ldr r0, [pc, #68] @ f5a50 <__cxa_atexit@plt+0xea228> │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r0, r3, r9} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r5, lr │ │ │ │ - ldr sl, [sp] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, r1 │ │ │ │ - b f54ec <__cxa_atexit@plt+0xe9cc4> │ │ │ │ - mov r2, r6 │ │ │ │ - b f5a3c <__cxa_atexit@plt+0xea214> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ f6a18 <__cxa_atexit@plt+0xeb1f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r0, r6, r0, lsr #16 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f5a80 <__cxa_atexit@plt+0xea258> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ f6a14 <__cxa_atexit@plt+0xeb1ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f5ac0 <__cxa_atexit@plt+0xea298> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f5ad0 <__cxa_atexit@plt+0xea2a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r6, r8, asr #14 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffeda80 │ │ │ │ + ldrheq ip, [r7], #156 @ 0x9c │ │ │ │ + sbcseq sp, r7, r8, ror #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f5af8 <__cxa_atexit@plt+0xea2d0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [pc, #88] @ f6a84 <__cxa_atexit@plt+0xeb25c> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6a74 <__cxa_atexit@plt+0xeb24c> │ │ │ │ + ldr r3, [pc, #64] @ f6a88 <__cxa_atexit@plt+0xeb260> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f6a64 <__cxa_atexit@plt+0xeb23c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f5b10 <__cxa_atexit@plt+0xea2e8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bcc f5b58 <__cxa_atexit@plt+0xea330> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ f5b78 <__cxa_atexit@plt+0xea350> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ f5b74 <__cxa_atexit@plt+0xea34c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - strhteq r0, [r6], #96 @ 0x60 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r7, [pc, #16] @ f6a8c <__cxa_atexit@plt+0xeb264> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffedae0 │ │ │ │ + sbcseq ip, r7, ip, asr #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f5bcc <__cxa_atexit@plt+0xea3a4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ f5be4 <__cxa_atexit@plt+0xea3bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f5be8 <__cxa_atexit@plt+0xea3c0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r6, r8, lsr r6 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - sbcseq ip, r7, r0, asr #5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f5c54 <__cxa_atexit@plt+0xea42c> │ │ │ │ - ldr r3, [pc, #76] @ f5c5c <__cxa_atexit@plt+0xea434> │ │ │ │ + bcc f6b60 <__cxa_atexit@plt+0xeb338> │ │ │ │ + ldr lr, [pc, #200] @ f6b7c <__cxa_atexit@plt+0xeb354> │ │ │ │ + ldr r9, [pc, #200] @ f6b80 <__cxa_atexit@plt+0xeb358> │ │ │ │ + sub r0, r6, #27 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r0, r6, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [pc, #160] @ f6b84 <__cxa_atexit@plt+0xeb35c> │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #152] @ f6b88 <__cxa_atexit@plt+0xeb360> │ │ │ │ + ldr r0, [pc, #152] @ f6b8c <__cxa_atexit@plt+0xeb364> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + mov r0, r3 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + str lr, [r0, #20]! │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + bhi f6b6c <__cxa_atexit@plt+0xeb344> │ │ │ │ + ldr r3, [pc, #84] @ f6b90 <__cxa_atexit@plt+0xeb368> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq f5c48 <__cxa_atexit@plt+0xea420> │ │ │ │ - mov r7, r8 │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ + str r3, [r7] │ │ │ │ + beq f6b50 <__cxa_atexit@plt+0xeb328> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #32] @ f6b94 <__cxa_atexit@plt+0xeb36c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - sbcseq ip, r7, r0, asr r2 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f5c9c <__cxa_atexit@plt+0xea474> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f5cc0 <__cxa_atexit@plt+0xea498> │ │ │ │ - ldr r7, [pc, #120] @ f5d08 <__cxa_atexit@plt+0xea4e0> │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + strhteq pc, [r5], #156 @ 0x9c @ │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + rsceq pc, r5, ip, lsr #19 │ │ │ │ + @ instruction: 0xfffed974 │ │ │ │ + sbcseq ip, r7, r0, asr r8 │ │ │ │ + sbcseq sp, r7, ip, ror #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f6c38 <__cxa_atexit@plt+0xeb410> │ │ │ │ + ldr r1, [pc, #156] @ f6c58 <__cxa_atexit@plt+0xeb430> │ │ │ │ + ldr r7, [pc, #156] @ f6c5c <__cxa_atexit@plt+0xeb434> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ f5d04 <__cxa_atexit@plt+0xea4dc> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq f5cf8 <__cxa_atexit@plt+0xea4d0> │ │ │ │ - b f5d18 <__cxa_atexit@plt+0xea4f0> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr lr, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldr r8, [pc, #40] @ f5d00 <__cxa_atexit@plt+0xea4d8> │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r2, lr} │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f5cf8 <__cxa_atexit@plt+0xea4d0> │ │ │ │ - b f5f2c <__cxa_atexit@plt+0xea704> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f6be8 <__cxa_atexit@plt+0xeb3c0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f6bf4 <__cxa_atexit@plt+0xeb3cc> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq r0, r6, r8, asr r5 │ │ │ │ - sbcseq ip, r7, r4, lsr #3 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r8, [lr, #4]! │ │ │ │ - ldr r7, [lr, #8] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq f5d6c <__cxa_atexit@plt+0xea544> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq f5dd8 <__cxa_atexit@plt+0xea5b0> │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r1, r8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne f5dd8 <__cxa_atexit@plt+0xea5b0> │ │ │ │ - tst r0, r8 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ - b f5d28 <__cxa_atexit@plt+0xea500> │ │ │ │ - ldr r0, [r2, #6] │ │ │ │ - cmp r8, r0 │ │ │ │ - bne f5dd8 <__cxa_atexit@plt+0xea5b0> │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne f5de0 <__cxa_atexit@plt+0xea5b8> │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - cmp r0, r2 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - bcc f5df8 <__cxa_atexit@plt+0xea5d0> │ │ │ │ - ldr r3, [pc, #124] @ f5e24 <__cxa_atexit@plt+0xea5fc> │ │ │ │ - ldr r1, [pc, #124] @ f5e28 <__cxa_atexit@plt+0xea600> │ │ │ │ - sub r8, r2, #3 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f6c44 <__cxa_atexit@plt+0xeb41c> │ │ │ │ + ldr r3, [pc, #84] @ f6c60 <__cxa_atexit@plt+0xeb438> │ │ │ │ + ldr r1, [pc, #84] @ f6c64 <__cxa_atexit@plt+0xeb43c> │ │ │ │ + ldr r0, [pc, #84] @ f6c68 <__cxa_atexit@plt+0xeb440> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ f5e1c <__cxa_atexit@plt+0xea5f4> │ │ │ │ - ldr r0, [pc, #52] @ f5e20 <__cxa_atexit@plt+0xea5f8> │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #24] @ f5e18 <__cxa_atexit@plt+0xea5f0> │ │ │ │ - mov r5, lr │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #8 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - sbcseq ip, r7, r8, asr #1 │ │ │ │ - sbcseq ip, r7, r4, asr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - rsceq r0, r6, ip, asr r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f5e84 <__cxa_atexit@plt+0xea65c> │ │ │ │ - ldr r2, [pc, #72] @ f5e9c <__cxa_atexit@plt+0xea674> │ │ │ │ - ldr r1, [pc, #72] @ f5ea0 <__cxa_atexit@plt+0xea678> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r3, [pc, #24] @ f5ea4 <__cxa_atexit@plt+0xea67c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - strhteq r0, [r6], #16 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f5ef4 <__cxa_atexit@plt+0xea6cc> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq pc, r5, r4, lsr r4 @ │ │ │ │ + sbcseq ip, r7, ip, lsl #19 │ │ │ │ + sbcseq sp, r7, r0, asr ip │ │ │ │ + rsceq pc, r5, r0, lsl r8 @ │ │ │ │ + sbcseq sp, r7, r8, lsl ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f6c8c <__cxa_atexit@plt+0xeb464> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc f5f08 <__cxa_atexit@plt+0xea6e0> │ │ │ │ - ldr r2, [pc, #72] @ f5f1c <__cxa_atexit@plt+0xea6f4> │ │ │ │ + bcc f6cd4 <__cxa_atexit@plt+0xeb4ac> │ │ │ │ + ldr lr, [pc, #64] @ f6ce4 <__cxa_atexit@plt+0xeb4bc> │ │ │ │ + ldr r1, [pc, #64] @ f6ce8 <__cxa_atexit@plt+0xeb4c0> │ │ │ │ + ldr r2, [pc, #64] @ f6cec <__cxa_atexit@plt+0xeb4c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f5f18 <__cxa_atexit@plt+0xea6f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r6, ip, ror #5 │ │ │ │ - rsceq r0, r6, ip, lsl #6 │ │ │ │ - smullseq fp, r7, r0, pc @ │ │ │ │ - andeq r1, r0, r9, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov ip, fp │ │ │ │ - ldr fp, [r0, #32]! │ │ │ │ - mov lr, r0 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r0, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r0, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [lr, #-28]! @ 0xffffffe4 │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq f5f74 <__cxa_atexit@plt+0xea74c> │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne f5f9c <__cxa_atexit@plt+0xea774> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, ip │ │ │ │ + ldrsheq ip, [r7], #132 @ 0x84 │ │ │ │ + ldrheq sp, [r7], #184 @ 0xb8 │ │ │ │ + rsceq pc, r5, r8, ror r7 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f6d44 <__cxa_atexit@plt+0xeb51c> │ │ │ │ + ldr lr, [pc, #60] @ f6d4c <__cxa_atexit@plt+0xeb524> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldr r2, [r1, #6] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r1, #2] │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b f5944 <__cxa_atexit@plt+0xea11c> │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - ldr r8, [r1, #11] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r1, #7] │ │ │ │ - ldr r1, [r1, #15] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - cmp r9, r1 │ │ │ │ - bls f5ff8 <__cxa_atexit@plt+0xea7d0> │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r8, r3 │ │ │ │ - cmp r3, fp │ │ │ │ - bne f5f64 <__cxa_atexit@plt+0xea73c> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - tst r8, r9 │ │ │ │ - beq f60c8 <__cxa_atexit@plt+0xea8a0> │ │ │ │ - ldr r3, [pc, #392] @ f616c <__cxa_atexit@plt+0xea944> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f6da8 <__cxa_atexit@plt+0xeb580> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f6dfc <__cxa_atexit@plt+0xeb5d4> │ │ │ │ + ldr r2, [pc, #172] @ f6e28 <__cxa_atexit@plt+0xeb600> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [pc, #164] @ f6e2c <__cxa_atexit@plt+0xeb604> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + sub r0, r3, #3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [pc, #104] @ f6e1c <__cxa_atexit@plt+0xeb5f4> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r7, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - b f611c <__cxa_atexit@plt+0xea8f4> │ │ │ │ - cmp r1, r9 │ │ │ │ - bls f6054 <__cxa_atexit@plt+0xea82c> │ │ │ │ - str ip, [sp] │ │ │ │ - rsb ip, r1, #0 │ │ │ │ - eor r3, r1, ip │ │ │ │ - ldr ip, [sp] │ │ │ │ - and r3, r3, fp │ │ │ │ - cmp r3, r8 │ │ │ │ - bne f5f64 <__cxa_atexit@plt+0xea73c> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - tst r1, fp │ │ │ │ - str r7, [r5, #32] │ │ │ │ - beq f60e8 <__cxa_atexit@plt+0xea8c0> │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - cmp ip, lr │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - bhi f6154 <__cxa_atexit@plt+0xea92c> │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - mov r7, ip │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - b f6ea4 <__cxa_atexit@plt+0xeb67c> │ │ │ │ - cmp fp, r8 │ │ │ │ - bne f5f64 <__cxa_atexit@plt+0xea73c> │ │ │ │ - ldr r2, [pc, #256] @ f6164 <__cxa_atexit@plt+0xea93c> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r5, #48 @ 0x30 │ │ │ │ - cmp ip, r2 │ │ │ │ - bhi f613c <__cxa_atexit@plt+0xea914> │ │ │ │ - ldr r2, [pc, #224] @ f6168 <__cxa_atexit@plt+0xea940> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - ldr r0, [r3, #10] │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r3, [r3, #14] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq f6130 <__cxa_atexit@plt+0xea908> │ │ │ │ - mov fp, ip │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f6104 <__cxa_atexit@plt+0xea8dc> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str sl, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r5, r0 │ │ │ │ - b f611c <__cxa_atexit@plt+0xea8f4> │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r2 │ │ │ │ - b f6e78 <__cxa_atexit@plt+0xeb650> │ │ │ │ - ldr r3, [pc, #100] @ f6170 <__cxa_atexit@plt+0xea948> │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + bhi f6e0c <__cxa_atexit@plt+0xeb5e4> │ │ │ │ + ldr r3, [pc, #72] @ f6e20 <__cxa_atexit@plt+0xeb5f8> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov fp, ip │ │ │ │ - b f6480 <__cxa_atexit@plt+0xeac58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, ip │ │ │ │ + str r3, [r7] │ │ │ │ + beq f6dec <__cxa_atexit@plt+0xeb5c4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - str fp, [r5, #20]! │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #16] @ f6e24 <__cxa_atexit@plt+0xeb5fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b f5f68 <__cxa_atexit@plt+0xea740> │ │ │ │ - andeq r0, r0, r0, lsr #5 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r7, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f6198 <__cxa_atexit@plt+0xea970> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldrdeq pc, [r5], #36 @ 0x24 @ │ │ │ │ + @ instruction: 0xfffed7c8 │ │ │ │ + ldrheq ip, [r7], #88 @ 0x58 │ │ │ │ + rsceq pc, r5, r8, lsr r4 @ │ │ │ │ + ldrdeq pc, [r5], #36 @ 0x24 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f6e88 <__cxa_atexit@plt+0xeb660> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f61d8 <__cxa_atexit@plt+0xea9b0> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f61e8 <__cxa_atexit@plt+0xea9c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f6e94 <__cxa_atexit@plt+0xeb66c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ f6ea4 <__cxa_atexit@plt+0xeb67c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + ldr r0, [pc, #52] @ f6ea8 <__cxa_atexit@plt+0xeb680> │ │ │ │ + sub r2, r6, #2 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r6, r0, lsr r0 │ │ │ │ - andeq r3, r0, r9, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f6210 <__cxa_atexit@plt+0xea9e8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f6228 <__cxa_atexit@plt+0xeaa00> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + rsceq pc, r5, r0, asr #6 │ │ │ │ + rsceq pc, r5, r0, ror #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f6f1c <__cxa_atexit@plt+0xeb6f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - bcc f6270 <__cxa_atexit@plt+0xeaa48> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ f6290 <__cxa_atexit@plt+0xeaa68> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f6f28 <__cxa_atexit@plt+0xeb700> │ │ │ │ + ldr lr, [pc, #92] @ f6f38 <__cxa_atexit@plt+0xeb710> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ f6f3c <__cxa_atexit@plt+0xeb714> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #60] @ f6f40 <__cxa_atexit@plt+0xeb718> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ f628c <__cxa_atexit@plt+0xeaa64> │ │ │ │ - mov r3, #20 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - smlaleq pc, r5, r8, pc @ │ │ │ │ - andeq r0, r0, r7, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc f62e0 <__cxa_atexit@plt+0xeaab8> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #44] @ f62f8 <__cxa_atexit@plt+0xeaad0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f62fc <__cxa_atexit@plt+0xeaad4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsceq pc, r5, ip, lsl #2 │ │ │ │ + rsceq pc, r5, ip, asr r1 @ │ │ │ │ + sbcseq sp, r7, ip, lsr r9 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6fa4 <__cxa_atexit@plt+0xeb77c> │ │ │ │ + ldr r3, [pc, #76] @ f6fb4 <__cxa_atexit@plt+0xeb78c> │ │ │ │ + ldr r2, [pc, #76] @ f6fb8 <__cxa_atexit@plt+0xeb790> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r5, r0, lsr #30 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldrheq fp, [r7], #176 @ 0xb0 │ │ │ │ - andeq r1, r0, r9, asr #15 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq f6f94 <__cxa_atexit@plt+0xeb76c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f6fbc <__cxa_atexit@plt+0xeb794> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffed4c4 │ │ │ │ + sbcseq sp, r7, ip, ror #17 │ │ │ │ + sbcseq sp, r7, r4, asr #17 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne f6358 <__cxa_atexit@plt+0xeab30> │ │ │ │ - ldr r7, [pc, #192] @ f63e4 <__cxa_atexit@plt+0xeabbc> │ │ │ │ + ldr r3, [pc, #92] @ f7030 <__cxa_atexit@plt+0xeb808> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r7], #-8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f7020 <__cxa_atexit@plt+0xeb7f8> │ │ │ │ + ldr r3, [pc, #64] @ f7034 <__cxa_atexit@plt+0xeb80c> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq f63c4 <__cxa_atexit@plt+0xeab9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f7010 <__cxa_atexit@plt+0xeb7e8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #120] @ f63dc <__cxa_atexit@plt+0xeabb4> │ │ │ │ - mov r3, r5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f7038 <__cxa_atexit@plt+0xeb810> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffed534 │ │ │ │ + sbcseq ip, r7, r0, lsr #7 │ │ │ │ + sbcseq sp, r7, r8, asr #16 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + cmp r2, lr │ │ │ │ + bcc f7114 <__cxa_atexit@plt+0xeb8ec> │ │ │ │ + ldr r2, [pc, #216] @ f7138 <__cxa_atexit@plt+0xeb910> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [pc, #212] @ f713c <__cxa_atexit@plt+0xeb914> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - sub r2, r3, #48 @ 0x30 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + mov r3, r6 │ │ │ │ + str r1, [r5] │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #188] @ f7140 <__cxa_atexit@plt+0xeb918> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldmib r5, {r8, r9, sl, ip} │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #176] @ f7144 <__cxa_atexit@plt+0xeb91c> │ │ │ │ + sub r1, lr, #43 @ 0x2b │ │ │ │ + str r1, [r5, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str ip, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r1, [r2, #-4]! │ │ │ │ + ldr r0, [pc, #136] @ f7148 <__cxa_atexit@plt+0xeb920> │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f63d0 <__cxa_atexit@plt+0xeaba8> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldr r0, [pc, #64] @ f63e0 <__cxa_atexit@plt+0xeabb8> │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + stm r3, {r0, r1, r6, r9} │ │ │ │ + sub r0, lr, #1 │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + bhi f7124 <__cxa_atexit@plt+0xeb8fc> │ │ │ │ + ldr r0, [pc, #100] @ f714c <__cxa_atexit@plt+0xeb924> │ │ │ │ tst r8, #3 │ │ │ │ - beq f63c4 <__cxa_atexit@plt+0xeab9c> │ │ │ │ - mov r7, r8 │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2] │ │ │ │ + beq f7100 <__cxa_atexit@plt+0xeb8d8> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r6, lr │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #36] @ f7150 <__cxa_atexit@plt+0xeb928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffff8c0 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - andeq r0, r0, r7, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f640c <__cxa_atexit@plt+0xeabe4> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffb38 │ │ │ │ + rsceq pc, r5, r0, lsl r4 @ │ │ │ │ + rsceq pc, r5, r4, lsr #8 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffed3c8 │ │ │ │ + smullseq ip, r7, r4, r2 │ │ │ │ + sbcseq sp, r7, r4, ror r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f71f4 <__cxa_atexit@plt+0xeb9cc> │ │ │ │ + ldr r1, [pc, #156] @ f7214 <__cxa_atexit@plt+0xeb9ec> │ │ │ │ + ldr r7, [pc, #156] @ f7218 <__cxa_atexit@plt+0xeb9f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f71a4 <__cxa_atexit@plt+0xeb97c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f71b0 <__cxa_atexit@plt+0xeb988> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc f644c <__cxa_atexit@plt+0xeac24> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f645c <__cxa_atexit@plt+0xeac34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc f7200 <__cxa_atexit@plt+0xeb9d8> │ │ │ │ + ldr r3, [pc, #84] @ f721c <__cxa_atexit@plt+0xeb9f4> │ │ │ │ + ldr r1, [pc, #84] @ f7220 <__cxa_atexit@plt+0xeb9f8> │ │ │ │ + ldr r0, [pc, #84] @ f7224 <__cxa_atexit@plt+0xeb9fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq pc, [r5], #220 @ 0xdc @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f6480 <__cxa_atexit@plt+0xeac58> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - sbcseq fp, r7, ip, lsr sl │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - str sl, [sp] │ │ │ │ - mov lr, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi f6540 <__cxa_atexit@plt+0xead18> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq f656c <__cxa_atexit@plt+0xead44> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq f6558 <__cxa_atexit@plt+0xead30> │ │ │ │ - ldr r3, [r2, #15] │ │ │ │ - ldr ip, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - cmp r3, lr │ │ │ │ - bls f65d0 <__cxa_atexit@plt+0xeada8> │ │ │ │ - rsb r1, r3, #0 │ │ │ │ - eor r1, r3, r1 │ │ │ │ - and r1, r1, sl │ │ │ │ - cmp r1, r0 │ │ │ │ - bne f6680 <__cxa_atexit@plt+0xeae58> │ │ │ │ - tst r3, sl │ │ │ │ - bne f6500 <__cxa_atexit@plt+0xeacd8> │ │ │ │ - mvn r1, r8 │ │ │ │ - tst r1, #3 │ │ │ │ - bne f6510 <__cxa_atexit@plt+0xeace8> │ │ │ │ - stm r5, {r9, ip} │ │ │ │ - mov r2, ip │ │ │ │ - b f64a0 <__cxa_atexit@plt+0xeac78> │ │ │ │ - ldr r1, [pc, #584] @ f6750 <__cxa_atexit@plt+0xeaf28> │ │ │ │ - mov r2, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - b f6520 <__cxa_atexit@plt+0xeacf8> │ │ │ │ - ldr r1, [pc, #572] @ f6754 <__cxa_atexit@plt+0xeaf2c> │ │ │ │ - mov r2, ip │ │ │ │ - mov ip, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - sub r0, r5, #36 @ 0x24 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, ip} │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #-16]! │ │ │ │ - cmp fp, r0 │ │ │ │ - bls f649c <__cxa_atexit@plt+0xeac74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq lr, r5, r8, ror lr │ │ │ │ + ldrsbeq ip, [r7], #48 @ 0x30 │ │ │ │ + ldrsbeq sp, [r7], #104 @ 0x68 │ │ │ │ + rsceq pc, r5, r4, asr r2 @ │ │ │ │ + sbcseq sp, r7, r0, lsr #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f7248 <__cxa_atexit@plt+0xeba20> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #512] @ f6760 <__cxa_atexit@plt+0xeaf38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f7290 <__cxa_atexit@plt+0xeba68> │ │ │ │ + ldr lr, [pc, #64] @ f72a0 <__cxa_atexit@plt+0xeba78> │ │ │ │ + ldr r1, [pc, #64] @ f72a4 <__cxa_atexit@plt+0xeba7c> │ │ │ │ + ldr r2, [pc, #64] @ f72a8 <__cxa_atexit@plt+0xeba80> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2, #6] │ │ │ │ - rsb r1, lr, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - and r1, r0, r1 │ │ │ │ - cmp r1, sl │ │ │ │ - bne f6680 <__cxa_atexit@plt+0xeae58> │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ands r7, r0, lr │ │ │ │ - add r1, r6, #8 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - beq f668c <__cxa_atexit@plt+0xeae64> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - cmp r8, r1 │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - bcs f66a8 <__cxa_atexit@plt+0xeae80> │ │ │ │ - ldr r6, [pc, #412] @ f6758 <__cxa_atexit@plt+0xeaf30> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - mov r6, r1 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - cmp lr, r3 │ │ │ │ - bls f6608 <__cxa_atexit@plt+0xeade0> │ │ │ │ - rsb r1, lr, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - and r1, r0, r1 │ │ │ │ - cmp r1, sl │ │ │ │ - bne f6680 <__cxa_atexit@plt+0xeae58> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - tst r0, lr │ │ │ │ - str r8, [r2], #-28 @ 0xffffffe4 │ │ │ │ - beq f66d4 <__cxa_atexit@plt+0xeaeac> │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b f66dc <__cxa_atexit@plt+0xeaeb4> │ │ │ │ - cmp r0, sl │ │ │ │ - bne f6680 <__cxa_atexit@plt+0xeae58> │ │ │ │ - ldr r0, [pc, #304] @ f6748 <__cxa_atexit@plt+0xeaf20> │ │ │ │ - mov r2, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-16]! │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - stmdb r5, {r3, ip} │ │ │ │ - ldr r3, [sp] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - sub r3, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6708 <__cxa_atexit@plt+0xeaee0> │ │ │ │ - ldr r3, [pc, #260] @ f674c <__cxa_atexit@plt+0xeaf24> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq ip, r7, r8, lsr r3 │ │ │ │ + sbcseq sp, r7, r0, asr #12 │ │ │ │ + strhteq pc, [r5], #28 @ │ │ │ │ + sbcseq sp, r7, r8, ror #8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f733c <__cxa_atexit@plt+0xebb14> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #124] @ f7358 <__cxa_atexit@plt+0xebb30> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #120] @ f735c <__cxa_atexit@plt+0xebb34> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #116] @ f7360 <__cxa_atexit@plt+0xebb38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + bhi f7348 <__cxa_atexit@plt+0xebb20> │ │ │ │ + ldr r3, [pc, #76] @ f7364 <__cxa_atexit@plt+0xebb3c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq f66fc <__cxa_atexit@plt+0xeaed4> │ │ │ │ - mov r7, r8 │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - mov r8, #0 │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - cmp r9, r1 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - bcc f6728 <__cxa_atexit@plt+0xeaf00> │ │ │ │ - ldr r3, [pc, #180] @ f6764 <__cxa_atexit@plt+0xeaf3c> │ │ │ │ - mov r7, fp │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, r1, #3 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r1 │ │ │ │ - b f6850 <__cxa_atexit@plt+0xeb028> │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f6714 <__cxa_atexit@plt+0xeaeec> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - b f6ea4 <__cxa_atexit@plt+0xeb67c> │ │ │ │ + str r3, [r7] │ │ │ │ + beq f732c <__cxa_atexit@plt+0xebb04> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #24] @ f7368 <__cxa_atexit@plt+0xebb40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str ip, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ f675c <__cxa_atexit@plt+0xeaf34> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff61c │ │ │ │ - andeq r0, r0, r4, asr #13 │ │ │ │ - andeq r0, r0, r8, lsr r6 │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq pc, r5, r8, lsl #25 │ │ │ │ - rsceq pc, r5, ip, asr r9 @ │ │ │ │ - sbcseq fp, r7, r8, asr #14 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f67bc <__cxa_atexit@plt+0xeaf94> │ │ │ │ - ldr r7, [pc, #64] @ f67d4 <__cxa_atexit@plt+0xeafac> │ │ │ │ - sub r0, r6, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b f6850 <__cxa_atexit@plt+0xeb028> │ │ │ │ - ldr r3, [pc, #20] @ f67d8 <__cxa_atexit@plt+0xeafb0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r5, r8, ror r8 @ │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldrsbeq fp, [r7], #100 @ 0x64 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f6830 <__cxa_atexit@plt+0xeb008> │ │ │ │ - ldr r7, [pc, #64] @ f6848 <__cxa_atexit@plt+0xeb020> │ │ │ │ - sub r0, r6, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b f6850 <__cxa_atexit@plt+0xeb028> │ │ │ │ - ldr r3, [pc, #20] @ f684c <__cxa_atexit@plt+0xeb024> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq pc, r5, r4, lsl #16 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r3, r7} │ │ │ │ - ldr r9, [pc, #184] @ f6918 <__cxa_atexit@plt+0xeb0f0> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - and sl, r7, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq f68d8 <__cxa_atexit@plt+0xeb0b0> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq f68cc <__cxa_atexit@plt+0xeb0a4> │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldm r3, {r0, r1, r2, r3} │ │ │ │ - cmp sl, #0 │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq f6900 <__cxa_atexit@plt+0xeb0d8> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - rsb r1, r3, #0 │ │ │ │ - eor r1, r3, r1 │ │ │ │ - and r1, r0, r1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne f68cc <__cxa_atexit@plt+0xeb0a4> │ │ │ │ - tst r0, r3 │ │ │ │ - mvn r0, #3 │ │ │ │ - mvneq r0, #7 │ │ │ │ - ldr r3, [r5, r0] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b f686c <__cxa_atexit@plt+0xeb044> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #60] @ f691c <__cxa_atexit@plt+0xeb0f4> │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - stm r3, {r0, r1, r2} │ │ │ │ - beq f690c <__cxa_atexit@plt+0xeb0e4> │ │ │ │ - mov r5, lr │ │ │ │ - b f692c <__cxa_atexit@plt+0xeb104> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smullseq fp, r7, r0, r5 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r0, [r2, #-4]! │ │ │ │ - cmp r1, r0 │ │ │ │ - bne f69ac <__cxa_atexit@plt+0xeb184> │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne f69b4 <__cxa_atexit@plt+0xeb18c> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #8 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - cmp r0, r1 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - bcc f69cc <__cxa_atexit@plt+0xeb1a4> │ │ │ │ - ldr lr, [pc, #124] @ f69f8 <__cxa_atexit@plt+0xeb1d0> │ │ │ │ - ldr r0, [pc, #124] @ f69fc <__cxa_atexit@plt+0xeb1d4> │ │ │ │ - sub r8, r1, #3 │ │ │ │ + rsceq lr, r5, ip, lsl sp │ │ │ │ + rsceq lr, r5, r8, lsr #27 │ │ │ │ + rsceq pc, r5, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffed288 │ │ │ │ + sbcseq ip, r7, ip, ror r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f73ec <__cxa_atexit@plt+0xebbc4> │ │ │ │ + ldr r2, [pc, #104] @ f73f4 <__cxa_atexit@plt+0xebbcc> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + mov r7, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r7, {r1, r9} │ │ │ │ + beq f73dc <__cxa_atexit@plt+0xebbb4> │ │ │ │ + ldr lr, [pc, #76] @ f73f8 <__cxa_atexit@plt+0xebbd0> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + ldr r7, [pc, #68] @ f73fc <__cxa_atexit@plt+0xebbd4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + mov r8, r2 │ │ │ │ + b 879574 <__cxa_atexit@plt+0x86dd4c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ f69f0 <__cxa_atexit@plt+0xeb1c8> │ │ │ │ - ldr r0, [pc, #52] @ f69f4 <__cxa_atexit@plt+0xeb1cc> │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ f69ec <__cxa_atexit@plt+0xeb1c4> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsheq fp, [r7], #68 @ 0x44 │ │ │ │ - ldrsheq fp, [r7], #64 @ 0x40 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - rsceq pc, r5, r8, lsl #13 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq lr, r5, r0, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f6a58 <__cxa_atexit@plt+0xeb230> │ │ │ │ - ldr r2, [pc, #72] @ f6a70 <__cxa_atexit@plt+0xeb248> │ │ │ │ - ldr r1, [pc, #72] @ f6a74 <__cxa_atexit@plt+0xeb24c> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r3, [pc, #24] @ f6a78 <__cxa_atexit@plt+0xeb250> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #36] @ f7434 <__cxa_atexit@plt+0xebc0c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq pc, [r5], #92 @ 0x5c @ │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ f7438 <__cxa_atexit@plt+0xebc10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 879574 <__cxa_atexit@plt+0x86dd4c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq lr, r5, r0, lsr ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne f6ac8 <__cxa_atexit@plt+0xeb2a0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f6adc <__cxa_atexit@plt+0xeb2b4> │ │ │ │ - ldr r2, [pc, #72] @ f6af0 <__cxa_atexit@plt+0xeb2c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bne f7464 <__cxa_atexit@plt+0xebc3c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + sbcseq sp, r7, r0, lsr #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f74f8 <__cxa_atexit@plt+0xebcd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f7504 <__cxa_atexit@plt+0xebcdc> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr ip, [pc, #92] @ f7514 <__cxa_atexit@plt+0xebcec> │ │ │ │ + sub sl, r6, #2 │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + ldr ip, [pc, #80] @ f7518 <__cxa_atexit@plt+0xebcf0> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #12 │ │ │ │ + add ip, pc, ip │ │ │ │ + stm r1, {r0, r8, ip} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + ldr r0, [pc, #60] @ f751c <__cxa_atexit@plt+0xebcf4> │ │ │ │ + mov r8, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f6aec <__cxa_atexit@plt+0xeb2c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r5, r8, lsl r7 @ │ │ │ │ - rsceq pc, r5, r8, lsr r7 @ │ │ │ │ - ldrheq fp, [r7], #60 @ 0x3c │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + rsceq lr, r5, r8, lsr #23 │ │ │ │ + ldrheq sp, [r7], #52 @ 0x34 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r1, r0 │ │ │ │ - cmp r0, lr │ │ │ │ - bne f6b48 <__cxa_atexit@plt+0xeb320> │ │ │ │ - mov r0, #8 │ │ │ │ - tst r1, r2 │ │ │ │ - moveq r0, #4 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b f6850 <__cxa_atexit@plt+0xeb028> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f758c <__cxa_atexit@plt+0xebd64> │ │ │ │ + ldr r7, [pc, #108] @ f75b4 <__cxa_atexit@plt+0xebd8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f75a0 <__cxa_atexit@plt+0xebd78> │ │ │ │ + ldr r3, [pc, #88] @ f75b8 <__cxa_atexit@plt+0xebd90> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f757c <__cxa_atexit@plt+0xebd54> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f6b78 <__cxa_atexit@plt+0xeb350> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f6bb8 <__cxa_atexit@plt+0xeb390> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f6bc8 <__cxa_atexit@plt+0xeb3a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r5, r0, asr r6 @ │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f6bf0 <__cxa_atexit@plt+0xeb3c8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #44] @ f75c0 <__cxa_atexit@plt+0xebd98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f6c08 <__cxa_atexit@plt+0xeb3e0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ f75bc <__cxa_atexit@plt+0xebd94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bcc f6c50 <__cxa_atexit@plt+0xeb428> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ f6c70 <__cxa_atexit@plt+0xeb448> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ f6c6c <__cxa_atexit@plt+0xeb444> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - strhteq pc, [r5], #88 @ 0x58 @ │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffeced8 │ │ │ │ + sbcseq fp, r7, r4, lsl lr │ │ │ │ + sbcseq sp, r7, r4, asr r3 │ │ │ │ + sbcseq sp, r7, r4, lsl r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc f6cc4 <__cxa_atexit@plt+0xeb49c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ f6cdc <__cxa_atexit@plt+0xeb4b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f6ce0 <__cxa_atexit@plt+0xeb4b8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r5, r0, asr #10 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - sbcseq fp, r7, ip, asr #3 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + bcc f768c <__cxa_atexit@plt+0xebe64> │ │ │ │ + sub r2, r6, #23 │ │ │ │ + ldr lr, [pc, #188] @ f76ac <__cxa_atexit@plt+0xebe84> │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f6d58 <__cxa_atexit@plt+0xeb530> │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6dc0 <__cxa_atexit@plt+0xeb598> │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldr r0, [pc, #164] @ f6ddc <__cxa_atexit@plt+0xeb5b4> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq f6db4 <__cxa_atexit@plt+0xeb58c> │ │ │ │ - mov r7, r8 │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ - ldr r2, [pc, #116] @ f6dd4 <__cxa_atexit@plt+0xeb5ac> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi f6dcc <__cxa_atexit@plt+0xeb5a4> │ │ │ │ - ldr r3, [pc, #92] @ f6dd8 <__cxa_atexit@plt+0xeb5b0> │ │ │ │ + ldr r2, [pc, #172] @ f76b0 <__cxa_atexit@plt+0xebe88> │ │ │ │ + sub ip, r6, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp fp, r5 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str ip, [r5, #8] │ │ │ │ + add r1, r2, #1 │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r1, [pc, #136] @ f76b4 <__cxa_atexit@plt+0xebe8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add ip, r3, #8 │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #120] @ f76b8 <__cxa_atexit@plt+0xebe90> │ │ │ │ + ldr lr, [pc, #120] @ f76bc <__cxa_atexit@plt+0xebe94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stm ip, {r0, r1, r9, sl} │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + bhi f7698 <__cxa_atexit@plt+0xebe70> │ │ │ │ + ldr r7, [pc, #88] @ f76c0 <__cxa_atexit@plt+0xebe98> │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq f6db4 <__cxa_atexit@plt+0xeb58c> │ │ │ │ - mov r7, r8 │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq f7680 <__cxa_atexit@plt+0xebe58> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r5, r2 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #36] @ f76c4 <__cxa_atexit@plt+0xebe9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + rsceq lr, r5, r0, ror #27 │ │ │ │ + rsceq lr, r5, r0, asr lr │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + rsceq lr, r5, r0, ror #28 │ │ │ │ + @ instruction: 0xfffece48 │ │ │ │ + sbcseq fp, r7, r0, lsr #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f7724 <__cxa_atexit@plt+0xebefc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f7730 <__cxa_atexit@plt+0xebf08> │ │ │ │ + ldr lr, [pc, #68] @ f7740 <__cxa_atexit@plt+0xebf18> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ f7744 <__cxa_atexit@plt+0xebf1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffeee8 │ │ │ │ - @ instruction: 0xffffef28 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f6e04 <__cxa_atexit@plt+0xeb5dc> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + rsceq lr, r5, r0, ror #18 │ │ │ │ + rsceq lr, r5, r8, lsr #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f7820 <__cxa_atexit@plt+0xebff8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f6e44 <__cxa_atexit@plt+0xeb61c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f6e54 <__cxa_atexit@plt+0xeb62c> │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f7828 <__cxa_atexit@plt+0xec000> │ │ │ │ + ldr lr, [pc, #188] @ f784c <__cxa_atexit@plt+0xec024> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #184] @ f7850 <__cxa_atexit@plt+0xec028> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r9, [pc, #156] @ f7854 <__cxa_atexit@plt+0xec02c> │ │ │ │ + sub r0, r6, #10 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + sub r0, r6, #1 │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #136] @ f7858 <__cxa_atexit@plt+0xec030> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str sl, [r3, #-16] │ │ │ │ + bhi f783c <__cxa_atexit@plt+0xec014> │ │ │ │ + ldr r3, [pc, #96] @ f785c <__cxa_atexit@plt+0xec034> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f7810 <__cxa_atexit@plt+0xebfe8> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r5, r4, asr #7 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f6e78 <__cxa_atexit@plt+0xeb650> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - sbcseq fp, r7, r4, asr #32 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6e94 <__cxa_atexit@plt+0xeb66c> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b f6ea4 <__cxa_atexit@plt+0xeb67c> │ │ │ │ + b f7830 <__cxa_atexit@plt+0xec008> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f7860 <__cxa_atexit@plt+0xec038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq f6f14 <__cxa_atexit@plt+0xeb6ec> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne f6f3c <__cxa_atexit@plt+0xeb714> │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq lr, r5, ip, asr r8 │ │ │ │ + rsceq lr, r5, ip, ror #25 │ │ │ │ + strhteq lr, [r5], #140 @ 0x8c │ │ │ │ + @ instruction: 0xfffecbc4 │ │ │ │ + sbcseq fp, r7, r8, ror fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f7898 <__cxa_atexit@plt+0xec070> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ f78a0 <__cxa_atexit@plt+0xec078> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r5, r0, ror r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f7910 <__cxa_atexit@plt+0xec0e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str sl, [r5, #20] │ │ │ │ - cmp r1, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f6f58 <__cxa_atexit@plt+0xeb730> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r0, [pc, #124] @ f6f74 <__cxa_atexit@plt+0xeb74c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - b f5944 <__cxa_atexit@plt+0xea11c> │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldmib r3, {r1, r3} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - b f6fec <__cxa_atexit@plt+0xeb7c4> │ │ │ │ - ldr r6, [pc, #24] @ f6f78 <__cxa_atexit@plt+0xeb750> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f791c <__cxa_atexit@plt+0xec0f4> │ │ │ │ + ldr lr, [pc, #84] @ f792c <__cxa_atexit@plt+0xec104> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #72] @ f7930 <__cxa_atexit@plt+0xec108> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq pc, [r5], #36 @ 0x24 @ │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f6fcc <__cxa_atexit@plt+0xeb7a4> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #44] @ f6fe4 <__cxa_atexit@plt+0xeb7bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r0, r1, r7, lr} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f6fe8 <__cxa_atexit@plt+0xeb7c0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r5, r4, lsr r2 @ │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp r3, r1 │ │ │ │ - bcc f717c <__cxa_atexit@plt+0xeb954> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bls f705c <__cxa_atexit@plt+0xeb834> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r8, r0 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne f7094 <__cxa_atexit@plt+0xeb86c> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - tst r8, r2 │ │ │ │ - beq f7138 <__cxa_atexit@plt+0xeb910> │ │ │ │ - ldr r0, [pc, #356] @ f71b8 <__cxa_atexit@plt+0xeb990> │ │ │ │ - stm r5, {r9, lr} │ │ │ │ - add r0, pc, r0 │ │ │ │ - b f7164 <__cxa_atexit@plt+0xeb93c> │ │ │ │ - cmp r3, r2 │ │ │ │ - bls f70a4 <__cxa_atexit@plt+0xeb87c> │ │ │ │ - rsb r0, r3, #0 │ │ │ │ - eor r0, r3, r0 │ │ │ │ - and r0, r0, r7 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne f7094 <__cxa_atexit@plt+0xeb86c> │ │ │ │ - tst r3, r7 │ │ │ │ - moveq r9, sl │ │ │ │ - str lr, [r5, #24] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b f6ea4 <__cxa_atexit@plt+0xeb67c> │ │ │ │ - ldr r0, [pc, #280] @ f71b4 <__cxa_atexit@plt+0xeb98c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - b f7118 <__cxa_atexit@plt+0xeb8f0> │ │ │ │ - cmp r7, r8 │ │ │ │ - bne f710c <__cxa_atexit@plt+0xeb8e4> │ │ │ │ - ldr r0, [pc, #248] @ f71ac <__cxa_atexit@plt+0xeb984> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsceq lr, r5, r4, ror r7 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #8]! │ │ │ │ - sub r0, r3, #48 @ 0x30 │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - cmp fp, r0 │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi f7198 <__cxa_atexit@plt+0xeb970> │ │ │ │ - add r3, r7, #2 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldm r3, {r0, r1, r2, r3} │ │ │ │ - ldr r7, [pc, #200] @ f71b0 <__cxa_atexit@plt+0xeb988> │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f799c <__cxa_atexit@plt+0xec174> │ │ │ │ + ldr r7, [pc, #108] @ f79c4 <__cxa_atexit@plt+0xec19c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst lr, #3 │ │ │ │ - beq f7170 <__cxa_atexit@plt+0xeb948> │ │ │ │ - mov r7, lr │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ - ldr r3, [pc, #148] @ f71a8 <__cxa_atexit@plt+0xeb980> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f79b0 <__cxa_atexit@plt+0xec188> │ │ │ │ + ldr r3, [pc, #88] @ f79c8 <__cxa_atexit@plt+0xec1a0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f798c <__cxa_atexit@plt+0xec164> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mvn r0, lr │ │ │ │ - tst r0, #3 │ │ │ │ - bne f7154 <__cxa_atexit@plt+0xeb92c> │ │ │ │ - str r9, [r5, #24]! │ │ │ │ - mov r9, r3 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - b f6480 <__cxa_atexit@plt+0xeac58> │ │ │ │ - ldr r0, [pc, #96] @ f71bc <__cxa_atexit@plt+0xeb994> │ │ │ │ - str lr, [r5, #28] │ │ │ │ - stm r5, {r9, ip} │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - b f6480 <__cxa_atexit@plt+0xeac58> │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r7, lr │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #60] @ f71c0 <__cxa_atexit@plt+0xeb998> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r1 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldr r7, [pc, #44] @ f79d0 <__cxa_atexit@plt+0xec1a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f79cc <__cxa_atexit@plt+0xec1a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r5], #8 @ │ │ │ │ - @ instruction: 0x000002bc │ │ │ │ - @ instruction: 0xffffeb78 │ │ │ │ - rsceq pc, r5, r0, asr r1 @ │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq sl, r7, ip, ror #25 │ │ │ │ - andeq r0, r0, r8, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b f6fec <__cxa_atexit@plt+0xeb7c4> │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + @ instruction: 0xfffec8f8 │ │ │ │ + ldrsheq fp, [r7], #148 @ 0x94 │ │ │ │ + sbcseq ip, r7, ip, asr #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f7204 <__cxa_atexit@plt+0xeb9dc> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #88] @ f7a3c <__cxa_atexit@plt+0xec214> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f7a2c <__cxa_atexit@plt+0xec204> │ │ │ │ + ldr r3, [pc, #64] @ f7a40 <__cxa_atexit@plt+0xec218> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f7a1c <__cxa_atexit@plt+0xec1f4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f7244 <__cxa_atexit@plt+0xeba1c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f7254 <__cxa_atexit@plt+0xeba2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r5, r4, asr #31 │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f727c <__cxa_atexit@plt+0xeba54> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f7294 <__cxa_atexit@plt+0xeba6c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ f7a44 <__cxa_atexit@plt+0xec21c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bcc f72dc <__cxa_atexit@plt+0xebab4> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #60] @ f72fc <__cxa_atexit@plt+0xebad4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ f72f8 <__cxa_atexit@plt+0xebad0> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq lr, r5, ip, lsr #30 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffeca38 │ │ │ │ + sbcseq fp, r7, ip, lsl #19 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc f734c <__cxa_atexit@plt+0xebb24> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ f7364 <__cxa_atexit@plt+0xebb3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ f7368 <__cxa_atexit@plt+0xebb40> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #88] @ f7ab0 <__cxa_atexit@plt+0xec288> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq lr, [r5], #228 @ 0xe4 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - sbcseq sl, r7, r4, asr #22 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f73e0 <__cxa_atexit@plt+0xebbb8> │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f7448 <__cxa_atexit@plt+0xebc20> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldr r0, [pc, #164] @ f7464 <__cxa_atexit@plt+0xebc3c> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq f743c <__cxa_atexit@plt+0xebc14> │ │ │ │ - mov r7, r8 │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ - ldr r2, [pc, #116] @ f745c <__cxa_atexit@plt+0xebc34> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi f7454 <__cxa_atexit@plt+0xebc2c> │ │ │ │ - ldr r3, [pc, #92] @ f7460 <__cxa_atexit@plt+0xebc38> │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f7aa0 <__cxa_atexit@plt+0xec278> │ │ │ │ + ldr r3, [pc, #64] @ f7ab4 <__cxa_atexit@plt+0xec28c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq f743c <__cxa_atexit@plt+0xebc14> │ │ │ │ - mov r7, r8 │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ + str r3, [r7] │ │ │ │ + beq f7a90 <__cxa_atexit@plt+0xec268> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f7ab8 <__cxa_atexit@plt+0xec290> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffe860 │ │ │ │ - @ instruction: 0xffffe8a0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffecab4 │ │ │ │ + sbcseq fp, r7, r0, lsr #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f748c <__cxa_atexit@plt+0xebc64> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f74cc <__cxa_atexit@plt+0xebca4> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ f74dc <__cxa_atexit@plt+0xebcb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f7b2c <__cxa_atexit@plt+0xec304> │ │ │ │ + ldr r2, [pc, #88] @ f7b38 <__cxa_atexit@plt+0xec310> │ │ │ │ + ldr r1, [pc, #88] @ f7b3c <__cxa_atexit@plt+0xec314> │ │ │ │ + ldr lr, [pc, #88] @ f7b40 <__cxa_atexit@plt+0xec318> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldmdb r5, {r0, r1, r2} │ │ │ │ + sub r8, r6, #43 @ 0x2b │ │ │ │ + add sl, r3, #8 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm sl, {r0, r1, r9} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r5, ip, lsr sp │ │ │ │ - sbcseq sl, r7, ip, asr #19 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffc74 │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov ip, sl │ │ │ │ + sub sl, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + cmp fp, sl │ │ │ │ + bhi f7c48 <__cxa_atexit@plt+0xec420> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc f75b8 <__cxa_atexit@plt+0xebd90> │ │ │ │ - ldr r7, [pc, #212] @ f75e0 <__cxa_atexit@plt+0xebdb8> │ │ │ │ - ldr lr, [pc, #212] @ f75e4 <__cxa_atexit@plt+0xebdbc> │ │ │ │ - ldr r1, [pc, #212] @ f75e8 <__cxa_atexit@plt+0xebdc0> │ │ │ │ + bcc f7c50 <__cxa_atexit@plt+0xec428> │ │ │ │ + ldm r5, {r0, r1} │ │ │ │ + ldr r2, [pc, #244] @ f7c9c <__cxa_atexit@plt+0xec474> │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub lr, r6, #19 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r2, lr} │ │ │ │ + ldr r7, [pc, #224] @ f7ca0 <__cxa_atexit@plt+0xec478> │ │ │ │ + str r1, [r3, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #208] @ f75ec <__cxa_atexit@plt+0xebdc4> │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - mov r1, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r7, r6, #46 @ 0x2e │ │ │ │ - str r0, [r1, #44]! @ 0x2c │ │ │ │ - stmib r3, {r8, lr} │ │ │ │ - add lr, r3, #16 │ │ │ │ - add r0, r3, #32 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stm lr, {r1, r3, r8} │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [pc, #212] @ f7ca4 <__cxa_atexit@plt+0xec47c> │ │ │ │ + str r0, [r3, #16] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #200] @ f7ca8 <__cxa_atexit@plt+0xec480> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - stm r0, {r1, r7, r8} │ │ │ │ - bhi f75d0 <__cxa_atexit@plt+0xebda8> │ │ │ │ - ldr r3, [pc, #124] @ f75f0 <__cxa_atexit@plt+0xebdc8> │ │ │ │ - ldr r2, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - ldr r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ + bhi f7c6c <__cxa_atexit@plt+0xec444> │ │ │ │ + ldr r7, [pc, #172] @ f7cac <__cxa_atexit@plt+0xec484> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + stm lr, {r7, r8, r9, ip} │ │ │ │ + bhi f7c84 <__cxa_atexit@plt+0xec45c> │ │ │ │ + ldr r7, [pc, #148] @ f7cb0 <__cxa_atexit@plt+0xec488> │ │ │ │ tst r9, #3 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq f75ac <__cxa_atexit@plt+0xebd84> │ │ │ │ - mov r7, r9 │ │ │ │ - b f5c6c <__cxa_atexit@plt+0xea444> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq f7c3c <__cxa_atexit@plt+0xec414> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + mov r5, r3 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ f75f4 <__cxa_atexit@plt+0xebdcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b f7c58 <__cxa_atexit@plt+0xec430> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #92] @ f7cbc <__cxa_atexit@plt+0xec494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + mov sl, ip │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #68] @ f7cb8 <__cxa_atexit@plt+0xec490> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f7cb4 <__cxa_atexit@plt+0xec48c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe42c │ │ │ │ - @ instruction: 0xffffe6c8 │ │ │ │ - @ instruction: 0xffffef58 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - @ instruction: 0xffffe6ec │ │ │ │ - sbcseq sl, r7, r8, lsr #18 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + rsceq lr, r5, ip, lsr #9 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + rsceq lr, r5, r8, asr #17 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffec64c │ │ │ │ + sbcseq fp, r7, r0, lsr #14 │ │ │ │ + sbcseq ip, r7, ip, ror ip │ │ │ │ + smullseq ip, r7, r4, ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldrsbeq sl, [r7], #128 @ 0x80 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f764c <__cxa_atexit@plt+0xebe24> │ │ │ │ - ldr r3, [pc, #36] @ f7664 <__cxa_atexit@plt+0xebe3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - b f74f0 <__cxa_atexit@plt+0xebcc8> │ │ │ │ - ldr r7, [pc, #20] @ f7668 <__cxa_atexit@plt+0xebe40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f7d4c <__cxa_atexit@plt+0xec524> │ │ │ │ + ldr r1, [pc, #80] @ f7d54 <__cxa_atexit@plt+0xec52c> │ │ │ │ + ldr r0, [pc, #80] @ f7d58 <__cxa_atexit@plt+0xec530> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #68] @ f7d5c <__cxa_atexit@plt+0xec534> │ │ │ │ + add r0, pc, r0 │ │ │ │ + tst r2, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + beq f7d3c <__cxa_atexit@plt+0xec514> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - smullseq sl, r7, ip, r8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffec554 │ │ │ │ + ldrdeq lr, [r5], #40 @ 0x28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ f7dc8 <__cxa_atexit@plt+0xec5a0> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f76b0 <__cxa_atexit@plt+0xebe88> │ │ │ │ - ldr r7, [pc, #52] @ f76c0 <__cxa_atexit@plt+0xebe98> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq f76a4 <__cxa_atexit@plt+0xebe7c> │ │ │ │ - mov r7, sl │ │ │ │ - b f76d0 <__cxa_atexit@plt+0xebea8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bhi f7db8 <__cxa_atexit@plt+0xec590> │ │ │ │ + ldr r3, [pc, #64] @ f7dcc <__cxa_atexit@plt+0xec5a4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f7da8 <__cxa_atexit@plt+0xec580> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f76c4 <__cxa_atexit@plt+0xebe9c> │ │ │ │ + ldr r7, [pc, #16] @ f7dd0 <__cxa_atexit@plt+0xec5a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq sl, r7, r4, asr #16 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffec6ac │ │ │ │ + sbcseq fp, r7, r0, lsl #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne f7704 <__cxa_atexit@plt+0xebedc> │ │ │ │ - ldr r2, [pc, #60] @ f7728 <__cxa_atexit@plt+0xebf00> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq f771c <__cxa_atexit@plt+0xebef4> │ │ │ │ - b f7734 <__cxa_atexit@plt+0xebf0c> │ │ │ │ - ldr r3, [pc, #24] @ f7724 <__cxa_atexit@plt+0xebefc> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #88] @ f7e3c <__cxa_atexit@plt+0xec614> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - beq f771c <__cxa_atexit@plt+0xebef4> │ │ │ │ - b f7b38 <__cxa_atexit@plt+0xec310> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #8 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f7780 <__cxa_atexit@plt+0xebf58> │ │ │ │ - ldr r3, [pc, #216] @ f7824 <__cxa_atexit@plt+0xebffc> │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f7e2c <__cxa_atexit@plt+0xec604> │ │ │ │ + ldr r3, [pc, #64] @ f7e40 <__cxa_atexit@plt+0xec618> │ │ │ │ tst r8, #3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - beq f77e0 <__cxa_atexit@plt+0xebfb8> │ │ │ │ - ldr r3, [pc, #196] @ f7828 <__cxa_atexit@plt+0xec000> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq f77ec <__cxa_atexit@plt+0xebfc4> │ │ │ │ - b f7870 <__cxa_atexit@plt+0xec048> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r2, r5, #16 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f77f4 <__cxa_atexit@plt+0xebfcc> │ │ │ │ - ldr r7, [pc, #128] @ f781c <__cxa_atexit@plt+0xebff4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq f77e0 <__cxa_atexit@plt+0xebfb8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc f7808 <__cxa_atexit@plt+0xebfe0> │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r3, [r7] │ │ │ │ + beq f7e1c <__cxa_atexit@plt+0xec5f4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r5, [pc, #100] @ f782c <__cxa_atexit@plt+0xec004> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - stmib r6, {r5, r9} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ f7820 <__cxa_atexit@plt+0xebff8> │ │ │ │ + ldr r7, [pc, #16] @ f7e44 <__cxa_atexit@plt+0xec61c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffbe520 │ │ │ │ - sbcseq r9, r7, ip, lsl r2 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - rsceq lr, r5, r8, lsl sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffec728 │ │ │ │ + smullseq fp, r7, r4, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ f7864 <__cxa_atexit@plt+0xec03c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #28] @ f7e74 <__cxa_atexit@plt+0xec64c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq f785c <__cxa_atexit@plt+0xec034> │ │ │ │ - b f7870 <__cxa_atexit@plt+0xec048> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ f7e78 <__cxa_atexit@plt+0xec650> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + rsceq lr, r5, ip, asr r3 │ │ │ │ + strdeq lr, [r5], #16 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r1, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - mov r6, #-2147483648 @ 0x80000000 │ │ │ │ - eor r7, r1, r2 │ │ │ │ - clz r7, r7 │ │ │ │ - lsr r0, r6, r7 │ │ │ │ - ands r7, r2, r6, lsr r7 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi f7f78 <__cxa_atexit@plt+0xec750> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #44 @ 0x2c │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - beq f7908 <__cxa_atexit@plt+0xec0e0> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc f7980 <__cxa_atexit@plt+0xec158> │ │ │ │ - ldr r8, [pc, #248] @ f79b4 <__cxa_atexit@plt+0xec18c> │ │ │ │ - sub r7, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr lr, [pc, #232] @ f79b8 <__cxa_atexit@plt+0xec190> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r0, r0, r7 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - and r0, r0, r2 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - add r0, r3, #12 │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - stm r0, {r2, r8, sl} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b f7970 <__cxa_atexit@plt+0xec148> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r7, #0 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f7f80 <__cxa_atexit@plt+0xec758> │ │ │ │ + ldr lr, [pc, #280] @ f7fc8 <__cxa_atexit@plt+0xec7a0> │ │ │ │ + ldr ip, [pc, #280] @ f7fcc <__cxa_atexit@plt+0xec7a4> │ │ │ │ + ldr r0, [pc, #280] @ f7fd0 <__cxa_atexit@plt+0xec7a8> │ │ │ │ + ldr r7, [pc, #280] @ f7fd4 <__cxa_atexit@plt+0xec7ac> │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r3, #20]! │ │ │ │ + add ip, pc, ip │ │ │ │ str r7, [r5, #-4] │ │ │ │ - cmp lr, r6 │ │ │ │ - str r1, [r5] │ │ │ │ - bcc f7998 <__cxa_atexit@plt+0xec170> │ │ │ │ - ldr r8, [pc, #152] @ f79c0 <__cxa_atexit@plt+0xec198> │ │ │ │ - sub r7, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr lr, [pc, #136] @ f79c4 <__cxa_atexit@plt+0xec19c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r0, r0, r7 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - and r0, r0, r2 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - add r0, r3, #12 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - stm r0, {r1, r8, sl} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #52] @ f79bc <__cxa_atexit@plt+0xec194> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #40] @ f79c8 <__cxa_atexit@plt+0xec1a0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r5, ip, lsl r9 │ │ │ │ - rsceq lr, r5, ip, lsl r9 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strhteq lr, [r5], #128 @ 0x80 │ │ │ │ - strhteq lr, [r5], #128 @ 0x80 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f7a58 <__cxa_atexit@plt+0xec230> │ │ │ │ - ldr r8, [pc, #124] @ f7a70 <__cxa_atexit@plt+0xec248> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #64] @ f7a74 <__cxa_atexit@plt+0xec24c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #31 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #236] @ f7fd8 <__cxa_atexit@plt+0xec7b0> │ │ │ │ + sub r0, r6, #9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - rsb r7, r7, #0 │ │ │ │ - eor r7, r9, r7 │ │ │ │ - and r7, r7, r1 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ f7a78 <__cxa_atexit@plt+0xec250> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r5, r4, ror #15 │ │ │ │ - strhteq lr, [r5], #120 @ 0x78 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - andeq r0, r0, r7, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc f7b0c <__cxa_atexit@plt+0xec2e4> │ │ │ │ - ldr r8, [pc, #128] @ f7b24 <__cxa_atexit@plt+0xec2fc> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - ldr lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [pc, #64] @ f7b28 <__cxa_atexit@plt+0xec300> │ │ │ │ - rsb r7, lr, #0 │ │ │ │ - eor r7, sl, r7 │ │ │ │ - and r7, r7, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ f7b2c <__cxa_atexit@plt+0xec304> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r5, r4, lsr r7 │ │ │ │ - strdeq lr, [r5], #104 @ 0x68 @ │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f7ba8 <__cxa_atexit@plt+0xec380> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r5, r7, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f7bcc <__cxa_atexit@plt+0xec3a4> │ │ │ │ - ldr r2, [pc, #140] @ f7bf4 <__cxa_atexit@plt+0xec3cc> │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - beq f7bbc <__cxa_atexit@plt+0xec394> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f7bdc <__cxa_atexit@plt+0xec3b4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [pc, #108] @ f7c00 <__cxa_atexit@plt+0xec3d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - stmib r6, {r2, r9} │ │ │ │ - mov r6, r3 │ │ │ │ + sub r8, r6, #1 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str ip, [r3, #-16] │ │ │ │ + str sl, [r3, #-12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + bhi f7f98 <__cxa_atexit@plt+0xec770> │ │ │ │ + ldr r7, [pc, #176] @ f7fdc <__cxa_atexit@plt+0xec7b4> │ │ │ │ + sub lr, r5, #24 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + bhi f7fb0 <__cxa_atexit@plt+0xec788> │ │ │ │ + ldr r7, [pc, #148] @ f7fe0 <__cxa_atexit@plt+0xec7b8> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq f7f6c <__cxa_atexit@plt+0xec744> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + mov r5, r2 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ f7bfc <__cxa_atexit@plt+0xec3d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b f7f88 <__cxa_atexit@plt+0xec760> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #92] @ f7fec <__cxa_atexit@plt+0xec7c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ f7bf8 <__cxa_atexit@plt+0xec3d0> │ │ │ │ + ldr r7, [pc, #72] @ f7fe8 <__cxa_atexit@plt+0xec7c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r7, [pc, #44] @ f7fe4 <__cxa_atexit@plt+0xec7bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + smlaleq lr, r5, r4, r1 │ │ │ │ + strhteq lr, [r5], #88 @ 0x58 │ │ │ │ + @ instruction: 0xfffffaa0 │ │ │ │ + @ instruction: 0xfffec31c │ │ │ │ + ldrsheq fp, [r7], #52 @ 0x34 │ │ │ │ + sbcseq ip, r7, r0, asr r9 │ │ │ │ + sbcseq ip, r7, ip, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f804c <__cxa_atexit@plt+0xec824> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f8058 <__cxa_atexit@plt+0xec830> │ │ │ │ + ldr lr, [pc, #68] @ f8068 <__cxa_atexit@plt+0xec840> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ f806c <__cxa_atexit@plt+0xec844> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffbe154 │ │ │ │ - sbcseq r8, r7, r8, asr #28 │ │ │ │ - rsceq lr, r5, r8, lsr r6 │ │ │ │ - rsceq lr, r5, ip, asr #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r5, r8, lsr r0 │ │ │ │ + rsceq lr, r5, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f7c38 <__cxa_atexit@plt+0xec410> │ │ │ │ + bhi f80bc <__cxa_atexit@plt+0xec894> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ f80c4 <__cxa_atexit@plt+0xec89c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ f80c8 <__cxa_atexit@plt+0xec8a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ f80cc <__cxa_atexit@plt+0xec8a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7c40 <__cxa_atexit@plt+0xec418> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r5], #48 @ 0x30 @ │ │ │ │ + rsceq sp, r5, r8, ror #30 │ │ │ │ + rsceq lr, r5, ip, lsl r1 │ │ │ │ + strhteq sp, [r5], #240 @ 0xf0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f7c78 <__cxa_atexit@plt+0xec450> │ │ │ │ + bhi f8118 <__cxa_atexit@plt+0xec8f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7c80 <__cxa_atexit@plt+0xec458> │ │ │ │ + ldr r1, [pc, #24] @ f8120 <__cxa_atexit@plt+0xec8f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlaleq lr, r5, r0, r3 │ │ │ │ + strdeq sp, [r5], #224 @ 0xe0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f7cb8 <__cxa_atexit@plt+0xec490> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #24 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi f81d4 <__cxa_atexit@plt+0xec9ac> │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + ldr r0, [pc, #160] @ f81f4 <__cxa_atexit@plt+0xec9cc> │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r2, {r0, r1, lr} │ │ │ │ + ands r0, r9, #3 │ │ │ │ + stmib r2, {r3, r8} │ │ │ │ + beq f8178 <__cxa_atexit@plt+0xec950> │ │ │ │ + cmp r0, #1 │ │ │ │ + bne f8188 <__cxa_atexit@plt+0xec960> │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, sl │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #16 │ │ │ │ + cmp r0, r7 │ │ │ │ + bcc f81dc <__cxa_atexit@plt+0xec9b4> │ │ │ │ + ldr r0, [pc, #88] @ f81f8 <__cxa_atexit@plt+0xec9d0> │ │ │ │ + ldr sl, [pc, #88] @ f81fc <__cxa_atexit@plt+0xec9d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r7 │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, lr │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f7cfc <__cxa_atexit@plt+0xec4d4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7d04 <__cxa_atexit@plt+0xec4dc> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r7 │ │ │ │ + mov r5, sl │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + strhteq sp, [r5], #232 @ 0xe8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne f8220 <__cxa_atexit@plt+0xec9f8> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f8268 <__cxa_atexit@plt+0xeca40> │ │ │ │ + ldr lr, [pc, #64] @ f8278 <__cxa_atexit@plt+0xeca50> │ │ │ │ + ldr r1, [pc, #64] @ f827c <__cxa_atexit@plt+0xeca54> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r1, [r5, #12]! │ │ │ │ + ldmdb r5, {r1, r8} │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + rsceq sp, r5, r0, lsr #28 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f8378 <__cxa_atexit@plt+0xecb50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f8380 <__cxa_atexit@plt+0xecb58> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #236] @ f83a4 <__cxa_atexit@plt+0xecb7c> │ │ │ │ + sub r0, r6, #22 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + sub r0, r6, #1 │ │ │ │ + str r0, [r2, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #192] @ f83a8 <__cxa_atexit@plt+0xecb80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [pc, #184] @ f83ac <__cxa_atexit@plt+0xecb84> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #176] @ f83b0 <__cxa_atexit@plt+0xecb88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #164] @ f83b4 <__cxa_atexit@plt+0xecb8c> │ │ │ │ + ldr r7, [pc, #164] @ f83b8 <__cxa_atexit@plt+0xecb90> │ │ │ │ + sub r0, r6, #31 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r2, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r9, [r2, #-16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + bhi f8394 <__cxa_atexit@plt+0xecb6c> │ │ │ │ + ldr r3, [pc, #104] @ f83bc <__cxa_atexit@plt+0xecb94> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f8368 <__cxa_atexit@plt+0xecb40> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f8388 <__cxa_atexit@plt+0xecb60> │ │ │ │ + mov r5, #48 @ 0x30 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ f83c0 <__cxa_atexit@plt+0xecb98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r5, ip, lsl #6 │ │ │ │ + rsceq sp, r5, ip, lsr sp │ │ │ │ + rsceq sp, r5, r4, lsr #27 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + rsceq lr, r5, r8, lsr #3 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffec06c │ │ │ │ + sbcseq fp, r7, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f7d3c <__cxa_atexit@plt+0xec514> │ │ │ │ + bhi f83f8 <__cxa_atexit@plt+0xecbd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7d44 <__cxa_atexit@plt+0xec51c> │ │ │ │ + ldr r1, [pc, #24] @ f8400 <__cxa_atexit@plt+0xecbd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r5, ip, asr #5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + rsceq sp, r5, r0, lsl ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f8470 <__cxa_atexit@plt+0xecc48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f847c <__cxa_atexit@plt+0xecc54> │ │ │ │ + ldr lr, [pc, #84] @ f848c <__cxa_atexit@plt+0xecc64> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #72] @ f8490 <__cxa_atexit@plt+0xecc68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsceq sp, r5, r4, lsl ip │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f7d9c <__cxa_atexit@plt+0xec574> │ │ │ │ - ldr r2, [pc, #60] @ f7da8 <__cxa_atexit@plt+0xec580> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi f84fc <__cxa_atexit@plt+0xeccd4> │ │ │ │ + ldr r7, [pc, #108] @ f8524 <__cxa_atexit@plt+0xeccfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8510 <__cxa_atexit@plt+0xecce8> │ │ │ │ + ldr r3, [pc, #88] @ f8528 <__cxa_atexit@plt+0xecd00> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f84ec <__cxa_atexit@plt+0xeccc4> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ f8530 <__cxa_atexit@plt+0xecd08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f852c <__cxa_atexit@plt+0xecd04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffebd98 │ │ │ │ + smullseq sl, r7, r4, lr │ │ │ │ + ldrsheq ip, [r7], #56 @ 0x38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ f859c <__cxa_atexit@plt+0xecd74> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f858c <__cxa_atexit@plt+0xecd64> │ │ │ │ + ldr r3, [pc, #64] @ f85a0 <__cxa_atexit@plt+0xecd78> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq f7d90 <__cxa_atexit@plt+0xec568> │ │ │ │ - mov r7, r8 │ │ │ │ - b f7db4 <__cxa_atexit@plt+0xec58c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f857c <__cxa_atexit@plt+0xecd54> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f85a4 <__cxa_atexit@plt+0xecd7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffebed8 │ │ │ │ + sbcseq sl, r7, ip, lsr #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f7dd4 <__cxa_atexit@plt+0xec5ac> │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r3, [pc, #88] @ f8610 <__cxa_atexit@plt+0xecde8> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8600 <__cxa_atexit@plt+0xecdd8> │ │ │ │ + ldr r3, [pc, #64] @ f8614 <__cxa_atexit@plt+0xecdec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f85f0 <__cxa_atexit@plt+0xecdc8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ - b f7e00 <__cxa_atexit@plt+0xec5d8> │ │ │ │ - ldr r2, [pc, #124] @ f7e58 <__cxa_atexit@plt+0xec630> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f7e00 <__cxa_atexit@plt+0xec5d8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f7e08 <__cxa_atexit@plt+0xec5e0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f7e48 <__cxa_atexit@plt+0xec620> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ f7e5c <__cxa_atexit@plt+0xec634> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq lr, r5, r0, asr #7 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f7e84 <__cxa_atexit@plt+0xec65c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f7ec4 <__cxa_atexit@plt+0xec69c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f7ed4 <__cxa_atexit@plt+0xec6ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #16] @ f8618 <__cxa_atexit@plt+0xecdf0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffebf54 │ │ │ │ + sbcseq sl, r7, r0, asr #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f868c <__cxa_atexit@plt+0xece64> │ │ │ │ + ldr r2, [pc, #88] @ f8698 <__cxa_atexit@plt+0xece70> │ │ │ │ + ldr r1, [pc, #88] @ f869c <__cxa_atexit@plt+0xece74> │ │ │ │ + ldr lr, [pc, #88] @ f86a0 <__cxa_atexit@plt+0xece78> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldmdb r5, {r0, r1, r2} │ │ │ │ + sub r8, r6, #47 @ 0x2f │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r2, {r0, r1, r9, lr} │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r5, r4, asr #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + @ instruction: 0xfffff9a4 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f7f0c <__cxa_atexit@plt+0xec6e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7f14 <__cxa_atexit@plt+0xec6ec> │ │ │ │ + bhi f8730 <__cxa_atexit@plt+0xecf08> │ │ │ │ + ldr r1, [pc, #80] @ f8738 <__cxa_atexit@plt+0xecf10> │ │ │ │ + ldr r0, [pc, #80] @ f873c <__cxa_atexit@plt+0xecf14> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #68] @ f8740 <__cxa_atexit@plt+0xecf18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + tst r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + beq f8720 <__cxa_atexit@plt+0xecef8> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r5], #12 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f7f4c <__cxa_atexit@plt+0xec724> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7f54 <__cxa_atexit@plt+0xec72c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strhteq lr, [r5], #12 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f7f8c <__cxa_atexit@plt+0xec764> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffebb70 │ │ │ │ + strdeq sp, [r5], #132 @ 0x84 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ f87ac <__cxa_atexit@plt+0xecf84> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f879c <__cxa_atexit@plt+0xecf74> │ │ │ │ + ldr r3, [pc, #64] @ f87b0 <__cxa_atexit@plt+0xecf88> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f878c <__cxa_atexit@plt+0xecf64> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f7fd0 <__cxa_atexit@plt+0xec7a8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7fd8 <__cxa_atexit@plt+0xec7b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r5, r8, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8010 <__cxa_atexit@plt+0xec7e8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f8018 <__cxa_atexit@plt+0xec7f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ f87b4 <__cxa_atexit@plt+0xecf8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r5], #248 @ 0xf8 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f8070 <__cxa_atexit@plt+0xec848> │ │ │ │ - ldr r2, [pc, #60] @ f807c <__cxa_atexit@plt+0xec854> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffebcc8 │ │ │ │ + sbcseq sl, r7, ip, lsl ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ f8820 <__cxa_atexit@plt+0xecff8> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8810 <__cxa_atexit@plt+0xecfe8> │ │ │ │ + ldr r3, [pc, #64] @ f8824 <__cxa_atexit@plt+0xecffc> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq f8064 <__cxa_atexit@plt+0xec83c> │ │ │ │ - mov r7, r8 │ │ │ │ - b f8088 <__cxa_atexit@plt+0xec860> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f8800 <__cxa_atexit@plt+0xecfd8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f8828 <__cxa_atexit@plt+0xed000> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffebd44 │ │ │ │ + ldrheq sl, [r7], #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f80a8 <__cxa_atexit@plt+0xec880> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b f80d4 <__cxa_atexit@plt+0xec8ac> │ │ │ │ - ldr r2, [pc, #124] @ f812c <__cxa_atexit@plt+0xec904> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ f8858 <__cxa_atexit@plt+0xed030> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ f885c <__cxa_atexit@plt+0xed034> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + rsceq sp, r5, r8, ror r9 │ │ │ │ + rsceq sp, r5, ip, lsl #16 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r1, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi f8950 <__cxa_atexit@plt+0xed128> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f8958 <__cxa_atexit@plt+0xed130> │ │ │ │ + ldr lr, [pc, #268] @ f89a0 <__cxa_atexit@plt+0xed178> │ │ │ │ + ldr ip, [pc, #268] @ f89a4 <__cxa_atexit@plt+0xed17c> │ │ │ │ + ldr r0, [pc, #268] @ f89a8 <__cxa_atexit@plt+0xed180> │ │ │ │ + ldr r7, [pc, #268] @ f89ac <__cxa_atexit@plt+0xed184> │ │ │ │ + sub r2, r6, #31 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r3, #20]! │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r5] │ │ │ │ str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f80d4 <__cxa_atexit@plt+0xec8ac> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f80dc <__cxa_atexit@plt+0xec8b4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r0, [pc, #224] @ f89b0 <__cxa_atexit@plt+0xed188> │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str ip, [r3, #-16] │ │ │ │ + str sl, [r3, #-12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + bhi f8970 <__cxa_atexit@plt+0xed148> │ │ │ │ + ldr r7, [pc, #176] @ f89b4 <__cxa_atexit@plt+0xed18c> │ │ │ │ + sub lr, r5, #24 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + bhi f8988 <__cxa_atexit@plt+0xed160> │ │ │ │ + ldr r7, [pc, #148] @ f89b8 <__cxa_atexit@plt+0xed190> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq f8944 <__cxa_atexit@plt+0xed11c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + mov r5, r2 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f811c <__cxa_atexit@plt+0xec8f4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ f8130 <__cxa_atexit@plt+0xec908> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq lr, r5, ip, ror #1 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8158 <__cxa_atexit@plt+0xec930> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f8198 <__cxa_atexit@plt+0xec970> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f81a8 <__cxa_atexit@plt+0xec980> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r5, r0, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f81e4 <__cxa_atexit@plt+0xec9bc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f81ec <__cxa_atexit@plt+0xec9c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b f8960 <__cxa_atexit@plt+0xed138> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #92] @ f89c4 <__cxa_atexit@plt+0xed19c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, r4, lsr #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8228 <__cxa_atexit@plt+0xeca00> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f8230 <__cxa_atexit@plt+0xeca08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #72] @ f89c0 <__cxa_atexit@plt+0xed198> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ f89bc <__cxa_atexit@plt+0xed194> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, r0, ror #27 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + strhteq sp, [r5], #112 @ 0x70 │ │ │ │ + ldrdeq sp, [r5], #176 @ 0xb0 @ │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + @ instruction: 0xfffeb944 │ │ │ │ + sbcseq sl, r7, ip, lsl sl │ │ │ │ + sbcseq fp, r7, r4, lsl #31 │ │ │ │ + smullseq fp, r7, ip, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f8268 <__cxa_atexit@plt+0xeca40> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f8a00 <__cxa_atexit@plt+0xed1d8> │ │ │ │ + ldr r3, [pc, #40] @ f8a18 <__cxa_atexit@plt+0xed1f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f8a1c <__cxa_atexit@plt+0xed1f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f82b0 <__cxa_atexit@plt+0xeca88> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f82b8 <__cxa_atexit@plt+0xeca90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strhteq sp, [r5], #160 @ 0xa0 │ │ │ │ + ldrheq ip, [r7], #20 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f8a60 <__cxa_atexit@plt+0xed238> │ │ │ │ + ldr r3, [pc, #48] @ f8a78 <__cxa_atexit@plt+0xed250> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, r8, asr sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f82f4 <__cxa_atexit@plt+0xecacc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f82fc <__cxa_atexit@plt+0xecad4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ f8a7c <__cxa_atexit@plt+0xed254> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, r4, lsl sp │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f8350 <__cxa_atexit@plt+0xecb28> │ │ │ │ - ldr r2, [pc, #56] @ f835c <__cxa_atexit@plt+0xecb34> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq f8344 <__cxa_atexit@plt+0xecb1c> │ │ │ │ - mov r7, r8 │ │ │ │ - b f8368 <__cxa_atexit@plt+0xecb40> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + rsceq sp, r5, r4, asr sl │ │ │ │ + sbcseq ip, r7, r8, asr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f8ab8 <__cxa_atexit@plt+0xed290> │ │ │ │ + ldr r3, [pc, #40] @ f8ad0 <__cxa_atexit@plt+0xed2a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f8ad4 <__cxa_atexit@plt+0xed2ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8388 <__cxa_atexit@plt+0xecb60> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b f83b4 <__cxa_atexit@plt+0xecb8c> │ │ │ │ - ldr r2, [pc, #124] @ f840c <__cxa_atexit@plt+0xecbe4> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f83b4 <__cxa_atexit@plt+0xecb8c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f83bc <__cxa_atexit@plt+0xecb94> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + strdeq sp, [r5], #144 @ 0x90 @ │ │ │ │ + sbcseq ip, r7, r4, lsl #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f8b10 <__cxa_atexit@plt+0xed2e8> │ │ │ │ + ldr r3, [pc, #40] @ f8b28 <__cxa_atexit@plt+0xed300> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f8b2c <__cxa_atexit@plt+0xed304> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + smlaleq sp, r5, r4, r9 │ │ │ │ + ldrheq ip, [r7], #0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f8b84 <__cxa_atexit@plt+0xed35c> │ │ │ │ + ldr lr, [pc, #64] @ f8b90 <__cxa_atexit@plt+0xed368> │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [pc, #56] @ f8b94 <__cxa_atexit@plt+0xed36c> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + beq f8b78 <__cxa_atexit@plt+0xed350> │ │ │ │ + mov r7, r3 │ │ │ │ + b f8ba0 <__cxa_atexit@plt+0xed378> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlaleq sp, r5, r4, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f8c1c <__cxa_atexit@plt+0xed3f4> │ │ │ │ + ldr r3, [pc, #136] @ f8c3c <__cxa_atexit@plt+0xed414> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq f8c24 <__cxa_atexit@plt+0xed3fc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f8c1c <__cxa_atexit@plt+0xed3f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f83fc <__cxa_atexit@plt+0xecbd4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ f8410 <__cxa_atexit@plt+0xecbe8> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f8c2c <__cxa_atexit@plt+0xed404> │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr lr, [pc, #76] @ f8c40 <__cxa_atexit@plt+0xed418> │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #68] @ f8c44 <__cxa_atexit@plt+0xed41c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sp, r5, ip, lsl #28 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strhteq sp, [r5], #80 @ 0x50 │ │ │ │ + rsceq sp, r5, r4, lsr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8438 <__cxa_atexit@plt+0xecc10> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f8cac <__cxa_atexit@plt+0xed484> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f8cb4 <__cxa_atexit@plt+0xed48c> │ │ │ │ + ldr lr, [pc, #80] @ f8cc4 <__cxa_atexit@plt+0xed49c> │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [pc, #64] @ f8cc8 <__cxa_atexit@plt+0xed4a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f8478 <__cxa_atexit@plt+0xecc50> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ f8488 <__cxa_atexit@plt+0xecc60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq sp, r5, ip, lsr #7 │ │ │ │ + rsceq sp, r5, r0, lsr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f8d58 <__cxa_atexit@plt+0xed530> │ │ │ │ + ldr r2, [pc, #136] @ f8d78 <__cxa_atexit@plt+0xed550> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r1, {r2, r3} │ │ │ │ + beq f8d4c <__cxa_atexit@plt+0xed524> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc f8d64 <__cxa_atexit@plt+0xed53c> │ │ │ │ + ldr r9, [pc, #100] @ f8d7c <__cxa_atexit@plt+0xed554> │ │ │ │ + ldr lr, [pc, #100] @ f8d80 <__cxa_atexit@plt+0xed558> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r6, [r1, #-4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r1, #-8] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq sp, r5, r0, sp │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + rsceq sp, r5, ip, lsr r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f8dd4 <__cxa_atexit@plt+0xed5ac> │ │ │ │ + ldr lr, [pc, #56] @ f8de0 <__cxa_atexit@plt+0xed5b8> │ │ │ │ + ldr r1, [pc, #56] @ f8de4 <__cxa_atexit@plt+0xed5bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + rsceq sp, r5, ip, lsr #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f84dc <__cxa_atexit@plt+0xeccb4> │ │ │ │ + bhi f8e18 <__cxa_atexit@plt+0xed5f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ f84e4 <__cxa_atexit@plt+0xeccbc> │ │ │ │ + ldr r2, [pc, #24] @ f8e20 <__cxa_atexit@plt+0xed5f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, ip, lsr fp │ │ │ │ + strdeq sp, [r5], #16 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f851c <__cxa_atexit@plt+0xeccf4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f8524 <__cxa_atexit@plt+0xeccfc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bhi f8e84 <__cxa_atexit@plt+0xed65c> │ │ │ │ + ldr r2, [pc, #72] @ f8e8c <__cxa_atexit@plt+0xed664> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r8, #3 │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + beq f8e74 <__cxa_atexit@plt+0xed64c> │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r7, #8 │ │ │ │ + moveq r7, #4 │ │ │ │ + ldreq r8, [r8, #2] │ │ │ │ + ldr r7, [r3, r7] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, ip, ror #21 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f855c <__cxa_atexit@plt+0xecd34> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f85a0 <__cxa_atexit@plt+0xecd78> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f85a8 <__cxa_atexit@plt+0xecd80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + cmp r3, #2 │ │ │ │ + mov r7, #8 │ │ │ │ + moveq r7, #4 │ │ │ │ + ldreq r8, [r8, #2] │ │ │ │ + ldr r7, [r5, r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r5, r8, ror #20 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f85fc <__cxa_atexit@plt+0xecdd4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ f8604 <__cxa_atexit@plt+0xecddc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r5, ip, lsl sl │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f8658 <__cxa_atexit@plt+0xece30> │ │ │ │ - ldr r2, [pc, #56] @ f8664 <__cxa_atexit@plt+0xece3c> │ │ │ │ + bhi f8f60 <__cxa_atexit@plt+0xed738> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq f864c <__cxa_atexit@plt+0xece24> │ │ │ │ - mov r7, r8 │ │ │ │ - b f8670 <__cxa_atexit@plt+0xece48> │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r0, [pc, #132] @ f8f6c <__cxa_atexit@plt+0xed744> │ │ │ │ + mov r7, r2 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r7, {r0, r1} │ │ │ │ + ands r1, r8, #3 │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq f8f2c <__cxa_atexit@plt+0xed704> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne f8f38 <__cxa_atexit@plt+0xed710> │ │ │ │ + ldr r7, [pc, #96] @ f8f70 <__cxa_atexit@plt+0xed748> │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + beq f8f54 <__cxa_atexit@plt+0xed72c> │ │ │ │ + mov r7, r9 │ │ │ │ + b f8fdc <__cxa_atexit@plt+0xed7b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r5, [pc, #52] @ f8f74 <__cxa_atexit@plt+0xed74c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r2, {r5, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq sp, r5, ip, lsl r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f8fb0 <__cxa_atexit@plt+0xed788> │ │ │ │ + ldr r3, [pc, #56] @ f8fcc <__cxa_atexit@plt+0xed7a4> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8690 <__cxa_atexit@plt+0xece68> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b f86bc <__cxa_atexit@plt+0xece94> │ │ │ │ - ldr r2, [pc, #124] @ f8714 <__cxa_atexit@plt+0xeceec> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f86bc <__cxa_atexit@plt+0xece94> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f86c4 <__cxa_atexit@plt+0xece9c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq f8fc4 <__cxa_atexit@plt+0xed79c> │ │ │ │ + b f8fdc <__cxa_atexit@plt+0xed7b4> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ f8fd0 <__cxa_atexit@plt+0xed7a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq sp, r5, r0, lsr #1 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq f906c <__cxa_atexit@plt+0xed844> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq f9050 <__cxa_atexit@plt+0xed828> │ │ │ │ + ldr r3, [pc, #152] @ f9094 <__cxa_atexit@plt+0xed86c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq f907c <__cxa_atexit@plt+0xed854> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f9050 <__cxa_atexit@plt+0xed828> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f9084 <__cxa_atexit@plt+0xed85c> │ │ │ │ + ldr r2, [pc, #112] @ f909c <__cxa_atexit@plt+0xed874> │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r3, [pc, #64] @ f9098 <__cxa_atexit@plt+0xed870> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r9, r3, #3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f8704 <__cxa_atexit@plt+0xecedc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ f8718 <__cxa_atexit@plt+0xecef0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sp, r5, r4, lsl #22 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + sbcseq fp, r7, r4, ror fp │ │ │ │ + rsceq sp, r5, r8, ror #8 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8740 <__cxa_atexit@plt+0xecf18> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f90f0 <__cxa_atexit@plt+0xed8c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f910c <__cxa_atexit@plt+0xed8e4> │ │ │ │ + ldr r2, [pc, #84] @ f9120 <__cxa_atexit@plt+0xed8f8> │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r3, [pc, #36] @ f911c <__cxa_atexit@plt+0xed8f4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r9, r3, #3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrsbeq fp, [r7], #164 @ 0xa4 │ │ │ │ + rsceq sp, r5, r8, asr #7 │ │ │ │ + sbcseq fp, r7, ip, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f91c4 <__cxa_atexit@plt+0xed99c> │ │ │ │ + ldr r1, [pc, #156] @ f91e4 <__cxa_atexit@plt+0xed9bc> │ │ │ │ + ldr r7, [pc, #156] @ f91e8 <__cxa_atexit@plt+0xed9c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f9174 <__cxa_atexit@plt+0xed94c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f9180 <__cxa_atexit@plt+0xed958> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc f8780 <__cxa_atexit@plt+0xecf58> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ f8790 <__cxa_atexit@plt+0xecf68> │ │ │ │ + bcc f91d0 <__cxa_atexit@plt+0xed9a8> │ │ │ │ + ldr r3, [pc, #84] @ f91ec <__cxa_atexit@plt+0xed9c4> │ │ │ │ + ldr r1, [pc, #84] @ f91f0 <__cxa_atexit@plt+0xed9c8> │ │ │ │ + ldr r0, [pc, #84] @ f91f4 <__cxa_atexit@plt+0xed9cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r5, r8, lsl #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f87c8 <__cxa_atexit@plt+0xecfa0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f87d0 <__cxa_atexit@plt+0xecfa8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq ip, r5, r8, lsr #29 │ │ │ │ + sbcseq sl, r7, ip, lsl #25 │ │ │ │ + sbcseq fp, r7, r8, asr r4 │ │ │ │ + rsceq sp, r5, r4, lsl #5 │ │ │ │ + ldrsbeq fp, [r7], #152 @ 0x98 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f9218 <__cxa_atexit@plt+0xed9f0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, r0, asr #16 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8824 <__cxa_atexit@plt+0xecffc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ f882c <__cxa_atexit@plt+0xed004> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f9260 <__cxa_atexit@plt+0xeda38> │ │ │ │ + ldr lr, [pc, #64] @ f9270 <__cxa_atexit@plt+0xeda48> │ │ │ │ + ldr r1, [pc, #64] @ f9274 <__cxa_atexit@plt+0xeda4c> │ │ │ │ + ldr r2, [pc, #64] @ f9278 <__cxa_atexit@plt+0xeda50> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r5], #116 @ 0x74 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrsheq sl, [r7], #180 @ 0xb4 │ │ │ │ + sbcseq fp, r7, r0, asr #7 │ │ │ │ + rsceq sp, r5, ip, ror #3 │ │ │ │ + sbcseq fp, r7, r4, asr r9 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f8864 <__cxa_atexit@plt+0xed03c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + bhi f9378 <__cxa_atexit@plt+0xedb50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #48 @ 0x30 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc f9380 <__cxa_atexit@plt+0xedb58> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #248] @ f93ac <__cxa_atexit@plt+0xedb84> │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr sl, [r7, #28] │ │ │ │ + sub r7, ip, #31 │ │ │ │ + ldm r9, {r0, r8, r9} │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + sub r7, ip, #18 │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + ldr r7, [pc, #204] @ f93b0 <__cxa_atexit@plt+0xedb88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #196] @ f93b4 <__cxa_atexit@plt+0xedb8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov r3, r6 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #180] @ f93b8 <__cxa_atexit@plt+0xedb90> │ │ │ │ + ldr r1, [pc, #180] @ f93bc <__cxa_atexit@plt+0xedb94> │ │ │ │ + str r9, [r2, #-20] @ 0xffffffec │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #36]! @ 0x24 │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r0, r7, sl} │ │ │ │ + str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + ldr r1, [pc, #148] @ f93c0 <__cxa_atexit@plt+0xedb98> │ │ │ │ + sub r7, r2, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + bhi f9398 <__cxa_atexit@plt+0xedb70> │ │ │ │ + ldr r6, [pc, #120] @ f93c4 <__cxa_atexit@plt+0xedb9c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + beq f9364 <__cxa_atexit@plt+0xedb3c> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + mov r6, ip │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f88c4 <__cxa_atexit@plt+0xed09c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ f88cc <__cxa_atexit@plt+0xed0a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ + mov ip, r6 │ │ │ │ + b f9388 <__cxa_atexit@plt+0xedb60> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, r4, asr r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8904 <__cxa_atexit@plt+0xed0dc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f890c <__cxa_atexit@plt+0xed0e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ f93c8 <__cxa_atexit@plt+0xedba0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, r4, lsl #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + rsceq ip, r5, r0, asr #26 │ │ │ │ + smlaleq sp, r5, r8, r1 │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + @ instruction: 0xfffeb074 │ │ │ │ + sbcseq sl, r7, r8, lsl r0 │ │ │ │ + sbcseq fp, r7, r0, lsl #16 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f8960 <__cxa_atexit@plt+0xed138> │ │ │ │ - ldr r2, [pc, #56] @ f896c <__cxa_atexit@plt+0xed144> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi f9438 <__cxa_atexit@plt+0xedc10> │ │ │ │ + ldr r7, [pc, #104] @ f945c <__cxa_atexit@plt+0xedc34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f944c <__cxa_atexit@plt+0xedc24> │ │ │ │ + ldr r3, [pc, #84] @ f9460 <__cxa_atexit@plt+0xedc38> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq f8954 <__cxa_atexit@plt+0xed12c> │ │ │ │ - mov r7, r8 │ │ │ │ - b f8978 <__cxa_atexit@plt+0xed150> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f9428 <__cxa_atexit@plt+0xedc00> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f9468 <__cxa_atexit@plt+0xedc40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8998 <__cxa_atexit@plt+0xed170> │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r7, [pc, #16] @ f9464 <__cxa_atexit@plt+0xedc3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffeae5c │ │ │ │ + sbcseq r9, r7, ip, asr pc │ │ │ │ + sbcseq fp, r7, r0, lsr #15 │ │ │ │ + sbcseq fp, r7, r4, ror #14 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ f94d8 <__cxa_atexit@plt+0xedcb0> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f94c8 <__cxa_atexit@plt+0xedca0> │ │ │ │ + ldr r3, [pc, #64] @ f94dc <__cxa_atexit@plt+0xedcb4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f94b8 <__cxa_atexit@plt+0xedc90> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ - b f89c4 <__cxa_atexit@plt+0xed19c> │ │ │ │ - ldr r2, [pc, #124] @ f8a1c <__cxa_atexit@plt+0xed1f4> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f89c4 <__cxa_atexit@plt+0xed19c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f89cc <__cxa_atexit@plt+0xed1a4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f94e0 <__cxa_atexit@plt+0xedcb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffeaf9c │ │ │ │ + ldrsheq r9, [r7], #224 @ 0xe0 │ │ │ │ + sbcseq fp, r7, ip, ror #13 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ f9550 <__cxa_atexit@plt+0xedd28> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f9540 <__cxa_atexit@plt+0xedd18> │ │ │ │ + ldr r3, [pc, #64] @ f9554 <__cxa_atexit@plt+0xedd2c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f9530 <__cxa_atexit@plt+0xedd08> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f8a0c <__cxa_atexit@plt+0xed1e4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ f8a20 <__cxa_atexit@plt+0xed1f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq sp, [r5], #124 @ 0x7c @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8a48 <__cxa_atexit@plt+0xed220> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f8a88 <__cxa_atexit@plt+0xed260> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ f8a98 <__cxa_atexit@plt+0xed270> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r5, r0, lsl #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8ad0 <__cxa_atexit@plt+0xed2a8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f8ad8 <__cxa_atexit@plt+0xed2b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ f9558 <__cxa_atexit@plt+0xedd30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, r8, lsr r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8b10 <__cxa_atexit@plt+0xed2e8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f8b18 <__cxa_atexit@plt+0xed2f0> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffeb014 │ │ │ │ + sbcseq r9, r7, r0, lsl #29 │ │ │ │ + sbcseq fp, r7, r4, ror r6 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f95d4 <__cxa_atexit@plt+0xeddac> │ │ │ │ + ldr r2, [pc, #92] @ f95e0 <__cxa_atexit@plt+0xeddb8> │ │ │ │ + ldr lr, [pc, #92] @ f95e4 <__cxa_atexit@plt+0xeddbc> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #88] @ f95e8 <__cxa_atexit@plt+0xeddc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq sp, [r5], #72 @ 0x48 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + add lr, r3, #16 │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + stm lr, {r2, r8, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffff740 │ │ │ │ + rsceq ip, r5, r8, asr #21 │ │ │ │ + ldrsheq fp, [r7], #80 @ 0x50 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi f967c <__cxa_atexit@plt+0xede54> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r5, r2, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f8b50 <__cxa_atexit@plt+0xed328> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + str sl, [r2, #-4] │ │ │ │ + bhi f9690 <__cxa_atexit@plt+0xede68> │ │ │ │ + ldr r7, [pc, #136] @ f96b8 <__cxa_atexit@plt+0xede90> │ │ │ │ + sub lr, r2, #20 │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + sub r7, r2, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f96a8 <__cxa_atexit@plt+0xede80> │ │ │ │ + ldr r3, [pc, #108] @ f96bc <__cxa_atexit@plt+0xede94> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f966c <__cxa_atexit@plt+0xede44> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r8, r9 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8b94 <__cxa_atexit@plt+0xed36c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f8b9c <__cxa_atexit@plt+0xed374> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ f96c4 <__cxa_atexit@plt+0xede9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, r4, ror r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8bd4 <__cxa_atexit@plt+0xed3ac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f8bdc <__cxa_atexit@plt+0xed3b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ f96c0 <__cxa_atexit@plt+0xede98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r5, r4, lsr r4 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffeac18 │ │ │ │ + sbcseq r9, r7, r0, lsl #26 │ │ │ │ + sbcseq fp, r7, r8, asr #10 │ │ │ │ + smullseq sl, r7, r0, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b f3678 <__cxa_atexit@plt+0xe7e50> │ │ │ │ + ldrheq sl, [r7], #252 @ 0xfc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b f3918 <__cxa_atexit@plt+0xe80f0> │ │ │ │ + sbcseq sl, r7, r8, lsr #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f978c <__cxa_atexit@plt+0xedf64> │ │ │ │ + ldr r5, [pc, #144] @ f97bc <__cxa_atexit@plt+0xedf94> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f8c34 <__cxa_atexit@plt+0xed40c> │ │ │ │ - ldr r2, [pc, #60] @ f8c40 <__cxa_atexit@plt+0xed418> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ + bhi f9798 <__cxa_atexit@plt+0xedf70> │ │ │ │ + ldr r7, [pc, #120] @ f97c0 <__cxa_atexit@plt+0xedf98> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq f8c28 <__cxa_atexit@plt+0xed400> │ │ │ │ - mov r7, r8 │ │ │ │ - b f8c4c <__cxa_atexit@plt+0xed424> │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f97ac <__cxa_atexit@plt+0xedf84> │ │ │ │ + ldr r3, [pc, #100] @ f97c4 <__cxa_atexit@plt+0xedf9c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq f977c <__cxa_atexit@plt+0xedf54> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8c6c <__cxa_atexit@plt+0xed444> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b f8c98 <__cxa_atexit@plt+0xed470> │ │ │ │ - ldr r2, [pc, #124] @ f8cf0 <__cxa_atexit@plt+0xed4c8> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f8c98 <__cxa_atexit@plt+0xed470> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f8ca0 <__cxa_atexit@plt+0xed478> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #44] @ f97cc <__cxa_atexit@plt+0xedfa4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f97c8 <__cxa_atexit@plt+0xedfa0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r5, ip, asr #17 │ │ │ │ + @ instruction: 0xffffa350 │ │ │ │ + @ instruction: 0xfffeab08 │ │ │ │ + ldrsheq r9, [r7], #188 @ 0xbc │ │ │ │ + sbcseq sl, r7, r0, lsl pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f9858 <__cxa_atexit@plt+0xee030> │ │ │ │ + ldr r3, [pc, #120] @ f9870 <__cxa_atexit@plt+0xee048> │ │ │ │ + ldr r9, [pc, #120] @ f9874 <__cxa_atexit@plt+0xee04c> │ │ │ │ + ldr r1, [pc, #120] @ f9878 <__cxa_atexit@plt+0xee050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #116] @ f987c <__cxa_atexit@plt+0xee054> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr sl, [pc, #112] @ f9880 <__cxa_atexit@plt+0xee058> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, r7, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stm ip, {r1, r8, r9} │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + sub r3, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str sl, [r7, #36] @ 0x24 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ f9884 <__cxa_atexit@plt+0xee05c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + rsceq ip, r5, r0, lsl #25 │ │ │ │ + sbcseq fp, r7, r8, lsl #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f98dc <__cxa_atexit@plt+0xee0b4> │ │ │ │ + ldr lr, [pc, #64] @ f98e8 <__cxa_atexit@plt+0xee0c0> │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [pc, #56] @ f98ec <__cxa_atexit@plt+0xee0c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + beq f98d0 <__cxa_atexit@plt+0xee0a8> │ │ │ │ + mov r7, r3 │ │ │ │ + b f98f8 <__cxa_atexit@plt+0xee0d0> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq ip, r5, ip, lsr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f996c <__cxa_atexit@plt+0xee144> │ │ │ │ + ldr r3, [pc, #140] @ f9998 <__cxa_atexit@plt+0xee170> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq f9980 <__cxa_atexit@plt+0xee158> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f996c <__cxa_atexit@plt+0xee144> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f8ce0 <__cxa_atexit@plt+0xed4b8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ f8cf4 <__cxa_atexit@plt+0xed4cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f9988 <__cxa_atexit@plt+0xee160> │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr lr, [pc, #84] @ f99a0 <__cxa_atexit@plt+0xee178> │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #76] @ f99a4 <__cxa_atexit@plt+0xee17c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + stmib r6, {r0, r2, r7, lr} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ + ldr r7, [pc, #40] @ f999c <__cxa_atexit@plt+0xee174> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sp, r5, r8, lsr #10 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq ip, r5, r0, ror #13 │ │ │ │ + rsceq ip, r5, r0, lsl #14 │ │ │ │ + rsceq ip, r5, ip, asr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8d1c <__cxa_atexit@plt+0xed4f4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f9a08 <__cxa_atexit@plt+0xee1e0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f9a1c <__cxa_atexit@plt+0xee1f4> │ │ │ │ + ldr lr, [pc, #92] @ f9a30 <__cxa_atexit@plt+0xee208> │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [pc, #76] @ f9a34 <__cxa_atexit@plt+0xee20c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f9a2c <__cxa_atexit@plt+0xee204> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f8d5c <__cxa_atexit@plt+0xed534> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f8d6c <__cxa_atexit@plt+0xed544> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r5, ip, lsr #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8da4 <__cxa_atexit@plt+0xed57c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f8dac <__cxa_atexit@plt+0xed584> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r5, r4, ror #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8de4 <__cxa_atexit@plt+0xed5bc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f8dec <__cxa_atexit@plt+0xed5c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r5, r4, lsr #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f8e24 <__cxa_atexit@plt+0xed5fc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8e68 <__cxa_atexit@plt+0xed640> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f8e70 <__cxa_atexit@plt+0xed648> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r5, r0, lsr #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8ea8 <__cxa_atexit@plt+0xed680> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f8eb0 <__cxa_atexit@plt+0xed688> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r5, r0, ror #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + rsceq ip, r5, r4, asr #12 │ │ │ │ + rsceq ip, r5, ip, asr #12 │ │ │ │ + rsceq ip, r5, r8, ror #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f8f08 <__cxa_atexit@plt+0xed6e0> │ │ │ │ - ldr r2, [pc, #60] @ f8f14 <__cxa_atexit@plt+0xed6ec> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi f9ac4 <__cxa_atexit@plt+0xee29c> │ │ │ │ + ldr r2, [pc, #136] @ f9ae4 <__cxa_atexit@plt+0xee2bc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq f8efc <__cxa_atexit@plt+0xed6d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r1, {r2, r3} │ │ │ │ + beq f9ab8 <__cxa_atexit@plt+0xee290> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc f9ad0 <__cxa_atexit@plt+0xee2a8> │ │ │ │ + ldr r9, [pc, #100] @ f9ae8 <__cxa_atexit@plt+0xee2c0> │ │ │ │ + ldr lr, [pc, #100] @ f9aec <__cxa_atexit@plt+0xee2c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r6, [r1, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r7, r8 │ │ │ │ - b f8f20 <__cxa_atexit@plt+0xed6f8> │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r1, #-8] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8f40 <__cxa_atexit@plt+0xed718> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b f8f6c <__cxa_atexit@plt+0xed744> │ │ │ │ - ldr r2, [pc, #124] @ f8fc4 <__cxa_atexit@plt+0xed79c> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f8f6c <__cxa_atexit@plt+0xed744> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f8f74 <__cxa_atexit@plt+0xed74c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f8fb4 <__cxa_atexit@plt+0xed78c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ f8fc8 <__cxa_atexit@plt+0xed7a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sp, r5, r4, asr r2 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + ldrdeq ip, [r5], #80 @ 0x50 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f8ff0 <__cxa_atexit@plt+0xed7c8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f9030 <__cxa_atexit@plt+0xed808> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f9040 <__cxa_atexit@plt+0xed818> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f9b40 <__cxa_atexit@plt+0xee318> │ │ │ │ + ldr lr, [pc, #56] @ f9b4c <__cxa_atexit@plt+0xee324> │ │ │ │ + ldr r1, [pc, #56] @ f9b50 <__cxa_atexit@plt+0xee328> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq sp, [r5], #24 @ │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + rsceq ip, r5, r0, asr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f9094 <__cxa_atexit@plt+0xed86c> │ │ │ │ + bhi f9ba0 <__cxa_atexit@plt+0xee378> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ f909c <__cxa_atexit@plt+0xed874> │ │ │ │ + ldr r2, [pc, #52] @ f9ba8 <__cxa_atexit@plt+0xee380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r2, [pc, #44] @ f9bac <__cxa_atexit@plt+0xee384> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ f9bb0 <__cxa_atexit@plt+0xee388> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r4, lsl #31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq ip, r5, r4, lsl #9 │ │ │ │ + ldrdeq ip, [r5], #68 @ 0x44 @ │ │ │ │ + rsceq ip, r5, ip, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f90d4 <__cxa_atexit@plt+0xed8ac> │ │ │ │ + bhi f9c00 <__cxa_atexit@plt+0xee3d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ f9c08 <__cxa_atexit@plt+0xee3e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ f9c0c <__cxa_atexit@plt+0xee3e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ f9c10 <__cxa_atexit@plt+0xee3e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f90dc <__cxa_atexit@plt+0xed8b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r4, lsr pc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsceq ip, r5, r4, lsr #8 │ │ │ │ + rsceq ip, r5, r4, ror r4 │ │ │ │ + rsceq ip, r5, ip, ror #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f9114 <__cxa_atexit@plt+0xed8ec> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f9158 <__cxa_atexit@plt+0xed930> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9160 <__cxa_atexit@plt+0xed938> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi f9c74 <__cxa_atexit@plt+0xee44c> │ │ │ │ + ldr r1, [pc, #72] @ f9c7c <__cxa_atexit@plt+0xee454> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2, r7} │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq f9c64 <__cxa_atexit@plt+0xee43c> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne f9c70 <__cxa_atexit@plt+0xee448> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strhteq ip, [r5], #224 @ 0xe0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f91b4 <__cxa_atexit@plt+0xed98c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ f91bc <__cxa_atexit@plt+0xed994> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r4, ror #28 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f9ca8 <__cxa_atexit@plt+0xee480> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f9210 <__cxa_atexit@plt+0xed9e8> │ │ │ │ - ldr r2, [pc, #56] @ f921c <__cxa_atexit@plt+0xed9f4> │ │ │ │ + bhi f9d3c <__cxa_atexit@plt+0xee514> │ │ │ │ + ldr r2, [pc, #112] @ f9d48 <__cxa_atexit@plt+0xee520> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ str r2, [r3, #-16] │ │ │ │ + ands r2, r8, #3 │ │ │ │ stmdb r3, {r1, r7, r9} │ │ │ │ - beq f9204 <__cxa_atexit@plt+0xed9dc> │ │ │ │ - mov r7, r8 │ │ │ │ - b f9228 <__cxa_atexit@plt+0xeda00> │ │ │ │ + beq f9d1c <__cxa_atexit@plt+0xee4f4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne f9d28 <__cxa_atexit@plt+0xee500> │ │ │ │ + ldr r7, [pc, #76] @ f9d4c <__cxa_atexit@plt+0xee524> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq f9d30 <__cxa_atexit@plt+0xee508> │ │ │ │ + mov r7, r9 │ │ │ │ + b f9da8 <__cxa_atexit@plt+0xee580> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f9d88 <__cxa_atexit@plt+0xee560> │ │ │ │ + ldr r3, [pc, #48] @ f9d9c <__cxa_atexit@plt+0xee574> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f9248 <__cxa_atexit@plt+0xeda20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq f9d94 <__cxa_atexit@plt+0xee56c> │ │ │ │ + b f9da8 <__cxa_atexit@plt+0xee580> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b f9274 <__cxa_atexit@plt+0xeda4c> │ │ │ │ - ldr r2, [pc, #124] @ f92cc <__cxa_atexit@plt+0xedaa4> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f9274 <__cxa_atexit@plt+0xeda4c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f927c <__cxa_atexit@plt+0xeda54> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq f9e38 <__cxa_atexit@plt+0xee610> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq f9e1c <__cxa_atexit@plt+0xee5f4> │ │ │ │ + ldr r3, [pc, #152] @ f9e60 <__cxa_atexit@plt+0xee638> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq f9e48 <__cxa_atexit@plt+0xee620> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f9e1c <__cxa_atexit@plt+0xee5f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f9e50 <__cxa_atexit@plt+0xee628> │ │ │ │ + ldr r2, [pc, #112] @ f9e68 <__cxa_atexit@plt+0xee640> │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r3, [pc, #64] @ f9e64 <__cxa_atexit@plt+0xee63c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r9, r3, #3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f92bc <__cxa_atexit@plt+0xeda94> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ f92d0 <__cxa_atexit@plt+0xedaa8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq ip, r5, ip, asr #30 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + sbcseq sl, r7, r8, lsr #27 │ │ │ │ + smlaleq ip, r5, ip, r6 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f92f8 <__cxa_atexit@plt+0xedad0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f9ebc <__cxa_atexit@plt+0xee694> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f9ed8 <__cxa_atexit@plt+0xee6b0> │ │ │ │ + ldr r2, [pc, #84] @ f9eec <__cxa_atexit@plt+0xee6c4> │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r3, [pc, #36] @ f9ee8 <__cxa_atexit@plt+0xee6c0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r9, r3, #3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq sl, r7, r8, lsl #26 │ │ │ │ + strdeq ip, [r5], #92 @ 0x5c @ │ │ │ │ + sbcseq sl, r7, r0, lsl sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f9f90 <__cxa_atexit@plt+0xee768> │ │ │ │ + ldr r1, [pc, #156] @ f9fb0 <__cxa_atexit@plt+0xee788> │ │ │ │ + ldr r7, [pc, #156] @ f9fb4 <__cxa_atexit@plt+0xee78c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f9f40 <__cxa_atexit@plt+0xee718> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f9f4c <__cxa_atexit@plt+0xee724> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc f9338 <__cxa_atexit@plt+0xedb10> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ f9348 <__cxa_atexit@plt+0xedb20> │ │ │ │ + bcc f9f9c <__cxa_atexit@plt+0xee774> │ │ │ │ + ldr r3, [pc, #84] @ f9fb8 <__cxa_atexit@plt+0xee790> │ │ │ │ + ldr r1, [pc, #84] @ f9fbc <__cxa_atexit@plt+0xee794> │ │ │ │ + ldr r0, [pc, #84] @ f9fc0 <__cxa_atexit@plt+0xee798> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq ip, [r5], #224 @ 0xe0 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f9380 <__cxa_atexit@plt+0xedb58> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9388 <__cxa_atexit@plt+0xedb60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq ip, [r5], #12 @ │ │ │ │ + sbcseq r9, r7, r0, asr #29 │ │ │ │ + sbcseq sl, r7, r8, asr #11 │ │ │ │ + strhteq ip, [r5], #72 @ 0x48 │ │ │ │ + sbcseq sl, r7, ip, lsr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f9fe4 <__cxa_atexit@plt+0xee7bc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r8, lsl #25 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f93dc <__cxa_atexit@plt+0xedbb4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ f93e4 <__cxa_atexit@plt+0xedbbc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fa02c <__cxa_atexit@plt+0xee804> │ │ │ │ + ldr lr, [pc, #64] @ fa03c <__cxa_atexit@plt+0xee814> │ │ │ │ + ldr r1, [pc, #64] @ fa040 <__cxa_atexit@plt+0xee818> │ │ │ │ + ldr r2, [pc, #64] @ fa044 <__cxa_atexit@plt+0xee81c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq ip, r5, ip, lsr ip │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f941c <__cxa_atexit@plt+0xedbf4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f947c <__cxa_atexit@plt+0xedc54> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r9, r7, r8, lsr #28 │ │ │ │ + sbcseq sl, r7, r0, lsr r5 │ │ │ │ + rsceq ip, r5, r0, lsr #8 │ │ │ │ + ldrheq sl, [r7], #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub ip, r5, #28 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi fa15c <__cxa_atexit@plt+0xee934> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc fa168 <__cxa_atexit@plt+0xee940> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ f9484 <__cxa_atexit@plt+0xedc5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #268] @ fa18c <__cxa_atexit@plt+0xee964> │ │ │ │ + sub r0, r6, #31 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #220] @ fa190 <__cxa_atexit@plt+0xee968> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r0, [pc, #212] @ fa194 <__cxa_atexit@plt+0xee96c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [pc, #196] @ fa198 <__cxa_atexit@plt+0xee970> │ │ │ │ + ldr r1, [pc, #196] @ fa19c <__cxa_atexit@plt+0xee974> │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + mov r0, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #48]! @ 0x30 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [pc, #160] @ fa1a0 <__cxa_atexit@plt+0xee978> │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r0, [pc, #144] @ fa1a4 <__cxa_atexit@plt+0xee97c> │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + bhi fa178 <__cxa_atexit@plt+0xee950> │ │ │ │ + ldr r5, [pc, #116] @ fa1a8 <__cxa_atexit@plt+0xee980> │ │ │ │ + tst r8, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + beq fa14c <__cxa_atexit@plt+0xee924> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + mov r5, ip │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlaleq ip, r5, ip, fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f94bc <__cxa_atexit@plt+0xedc94> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f94c4 <__cxa_atexit@plt+0xedc9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, ip, asr #22 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + ldr r7, [pc, #44] @ fa1ac <__cxa_atexit@plt+0xee984> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r5, r4, ror pc │ │ │ │ + rsceq ip, r5, r8, asr #7 │ │ │ │ + @ instruction: 0xfffffa98 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0xfffea28c │ │ │ │ + sbcseq r9, r7, r8, lsr r2 │ │ │ │ + sbcseq sl, r7, ip, asr #20 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f9518 <__cxa_atexit@plt+0xedcf0> │ │ │ │ - ldr r2, [pc, #56] @ f9524 <__cxa_atexit@plt+0xedcfc> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi fa21c <__cxa_atexit@plt+0xee9f4> │ │ │ │ + ldr r7, [pc, #104] @ fa240 <__cxa_atexit@plt+0xeea18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa230 <__cxa_atexit@plt+0xeea08> │ │ │ │ + ldr r3, [pc, #84] @ fa244 <__cxa_atexit@plt+0xeea1c> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq f950c <__cxa_atexit@plt+0xedce4> │ │ │ │ - mov r7, r8 │ │ │ │ - b f9530 <__cxa_atexit@plt+0xedd08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fa20c <__cxa_atexit@plt+0xee9e4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ fa24c <__cxa_atexit@plt+0xeea24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f9550 <__cxa_atexit@plt+0xedd28> │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r7, [pc, #16] @ fa248 <__cxa_atexit@plt+0xeea20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffea078 │ │ │ │ + sbcseq r9, r7, r8, ror r1 │ │ │ │ + sbcseq sl, r7, ip, ror #19 │ │ │ │ + ldrheq sl, [r7], #144 @ 0x90 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ fa2bc <__cxa_atexit@plt+0xeea94> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa2ac <__cxa_atexit@plt+0xeea84> │ │ │ │ + ldr r3, [pc, #64] @ fa2c0 <__cxa_atexit@plt+0xeea98> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fa29c <__cxa_atexit@plt+0xeea74> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ - b f957c <__cxa_atexit@plt+0xedd54> │ │ │ │ - ldr r2, [pc, #124] @ f95d4 <__cxa_atexit@plt+0xeddac> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f957c <__cxa_atexit@plt+0xedd54> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f9584 <__cxa_atexit@plt+0xedd5c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ fa2c4 <__cxa_atexit@plt+0xeea9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffea1b8 │ │ │ │ + sbcseq r9, r7, ip, lsl #2 │ │ │ │ + sbcseq sl, r7, r8, lsr r9 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ fa334 <__cxa_atexit@plt+0xeeb0c> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa324 <__cxa_atexit@plt+0xeeafc> │ │ │ │ + ldr r3, [pc, #64] @ fa338 <__cxa_atexit@plt+0xeeb10> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fa314 <__cxa_atexit@plt+0xeeaec> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f95c4 <__cxa_atexit@plt+0xedd9c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ f95d8 <__cxa_atexit@plt+0xeddb0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq ip, r5, r4, asr #24 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f9600 <__cxa_atexit@plt+0xeddd8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f9640 <__cxa_atexit@plt+0xede18> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ f9650 <__cxa_atexit@plt+0xede28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r5, r8, asr #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f9688 <__cxa_atexit@plt+0xede60> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9690 <__cxa_atexit@plt+0xede68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ fa33c <__cxa_atexit@plt+0xeeb14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r0, lsl #19 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f96c8 <__cxa_atexit@plt+0xedea0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f96d0 <__cxa_atexit@plt+0xedea8> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffea230 │ │ │ │ + smullseq r9, r7, ip, r0 │ │ │ │ + sbcseq sl, r7, r0, asr #17 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fa3b4 <__cxa_atexit@plt+0xeeb8c> │ │ │ │ + ldr r2, [pc, #88] @ fa3c0 <__cxa_atexit@plt+0xeeb98> │ │ │ │ + ldr lr, [pc, #88] @ fa3c4 <__cxa_atexit@plt+0xeeb9c> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ fa3c8 <__cxa_atexit@plt+0xeeba0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + stm lr, {r0, r2, r8, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xfffff6c8 │ │ │ │ + rsceq fp, r5, r4, ror #25 │ │ │ │ + sbcseq sl, r7, r0, asr #16 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi fa45c <__cxa_atexit@plt+0xeec34> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r5, r2, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + str sl, [r2, #-4] │ │ │ │ + bhi fa470 <__cxa_atexit@plt+0xeec48> │ │ │ │ + ldr r7, [pc, #136] @ fa498 <__cxa_atexit@plt+0xeec70> │ │ │ │ + sub lr, r2, #20 │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + sub r7, r2, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa488 <__cxa_atexit@plt+0xeec60> │ │ │ │ + ldr r3, [pc, #108] @ fa49c <__cxa_atexit@plt+0xeec74> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fa44c <__cxa_atexit@plt+0xeec24> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ fa4a4 <__cxa_atexit@plt+0xeec7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ fa4a0 <__cxa_atexit@plt+0xeec78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r0, asr #18 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0xfffe9e38 │ │ │ │ + sbcseq r8, r7, r0, lsr #30 │ │ │ │ + smullseq sl, r7, r8, r7 │ │ │ │ + sbcseq sl, r7, ip, ror #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b f3008 <__cxa_atexit@plt+0xe77e0> │ │ │ │ + sbcseq sl, r7, r0, lsl r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b f32a8 <__cxa_atexit@plt+0xe7a80> │ │ │ │ + ldrsheq sl, [r7], #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fa56c <__cxa_atexit@plt+0xeed44> │ │ │ │ + ldr r5, [pc, #144] @ fa59c <__cxa_atexit@plt+0xeed74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f9708 <__cxa_atexit@plt+0xedee0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + bhi fa578 <__cxa_atexit@plt+0xeed50> │ │ │ │ + ldr r7, [pc, #120] @ fa5a0 <__cxa_atexit@plt+0xeed78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa58c <__cxa_atexit@plt+0xeed64> │ │ │ │ + ldr r3, [pc, #100] @ fa5a4 <__cxa_atexit@plt+0xeed7c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fa55c <__cxa_atexit@plt+0xeed34> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f974c <__cxa_atexit@plt+0xedf24> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9754 <__cxa_atexit@plt+0xedf2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - strhteq ip, [r5], #140 @ 0x8c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f978c <__cxa_atexit@plt+0xedf64> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9794 <__cxa_atexit@plt+0xedf6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, ip, ror r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + ldr r7, [pc, #44] @ fa5ac <__cxa_atexit@plt+0xeed84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ fa5a8 <__cxa_atexit@plt+0xeed80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r5, ip, ror #21 │ │ │ │ + @ instruction: 0xffff8f00 │ │ │ │ + @ instruction: 0xfffe9d28 │ │ │ │ + sbcseq r8, r7, ip, lsl lr │ │ │ │ + sbcseq sl, r7, r4, rrx │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc fa638 <__cxa_atexit@plt+0xeee10> │ │ │ │ + ldr r3, [pc, #120] @ fa650 <__cxa_atexit@plt+0xeee28> │ │ │ │ + ldr r9, [pc, #120] @ fa654 <__cxa_atexit@plt+0xeee2c> │ │ │ │ + ldr r1, [pc, #120] @ fa658 <__cxa_atexit@plt+0xeee30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #116] @ fa65c <__cxa_atexit@plt+0xeee34> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr sl, [pc, #112] @ fa660 <__cxa_atexit@plt+0xeee38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, r7, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stm ip, {r1, r8, r9} │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + sub r3, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str sl, [r7, #36] @ 0x24 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ fa664 <__cxa_atexit@plt+0xeee3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + rsceq fp, r5, r0, lsr #29 │ │ │ │ + ldrsbeq sl, [r7], #88 @ 0x58 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + ldr r8, [r5], #-4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f97ec <__cxa_atexit@plt+0xedfc4> │ │ │ │ - ldr r2, [pc, #60] @ f97f8 <__cxa_atexit@plt+0xedfd0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi fa6c4 <__cxa_atexit@plt+0xeee9c> │ │ │ │ + ldr r7, [pc, #104] @ fa6e8 <__cxa_atexit@plt+0xeeec0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa6d8 <__cxa_atexit@plt+0xeeeb0> │ │ │ │ + ldr r3, [pc, #84] @ fa6ec <__cxa_atexit@plt+0xeeec4> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq f97e0 <__cxa_atexit@plt+0xedfb8> │ │ │ │ - mov r7, r8 │ │ │ │ - b f9804 <__cxa_atexit@plt+0xedfdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fa6b4 <__cxa_atexit@plt+0xeee8c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ fa6f4 <__cxa_atexit@plt+0xeeecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldr r7, [pc, #16] @ fa6f0 <__cxa_atexit@plt+0xeeec8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000015b4 │ │ │ │ + @ instruction: 0xfffe9bd0 │ │ │ │ + ldrsbeq r8, [r7], #192 @ 0xc0 │ │ │ │ + sbcseq sl, r7, r4, ror r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fa740 <__cxa_atexit@plt+0xeef18> │ │ │ │ + ldr r3, [pc, #48] @ fa748 <__cxa_atexit@plt+0xeef20> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + beq fa734 <__cxa_atexit@plt+0xeef0c> │ │ │ │ + mov r7, r8 │ │ │ │ + b fa754 <__cxa_atexit@plt+0xeef2c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f9824 <__cxa_atexit@plt+0xedffc> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b f9850 <__cxa_atexit@plt+0xee028> │ │ │ │ - ldr r2, [pc, #124] @ f98a8 <__cxa_atexit@plt+0xee080> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f9850 <__cxa_atexit@plt+0xee028> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f9858 <__cxa_atexit@plt+0xee030> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #196] @ fa828 <__cxa_atexit@plt+0xef000> │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq fa7f8 <__cxa_atexit@plt+0xeefd0> │ │ │ │ + ldr r0, [pc, #172] @ fa82c <__cxa_atexit@plt+0xef004> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + beq fa808 <__cxa_atexit@plt+0xeefe0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc fa814 <__cxa_atexit@plt+0xeefec> │ │ │ │ + ldr lr, [pc, #136] @ fa830 <__cxa_atexit@plt+0xef008> │ │ │ │ + sub r2, r3, #23 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr ip, [pc, #112] @ fa834 <__cxa_atexit@plt+0xef00c> │ │ │ │ + sub lr, r3, #11 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r1, [pc, #84] @ fa838 <__cxa_atexit@plt+0xef010> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + mov r6, r3 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f9898 <__cxa_atexit@plt+0xee070> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ f98ac <__cxa_atexit@plt+0xee084> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq ip, r5, r0, ror r9 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + strhteq fp, [r5], #128 @ 0x80 │ │ │ │ + rsceq fp, r5, ip, asr r8 │ │ │ │ + rsceq fp, r5, ip, ror r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f98d4 <__cxa_atexit@plt+0xee0ac> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f9914 <__cxa_atexit@plt+0xee0ec> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f9924 <__cxa_atexit@plt+0xee0fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #156] @ fa8ec <__cxa_atexit@plt+0xef0c4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq fa8d4 <__cxa_atexit@plt+0xef0ac> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc fa8dc <__cxa_atexit@plt+0xef0b4> │ │ │ │ + ldr lr, [pc, #112] @ fa8f0 <__cxa_atexit@plt+0xef0c8> │ │ │ │ + sub r0, r2, #23 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + sub lr, r2, #11 │ │ │ │ + str lr, [r5, #8] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r5, [pc, #76] @ fa8f4 <__cxa_atexit@plt+0xef0cc> │ │ │ │ + add lr, r6, #20 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r5, [r6, #4] │ │ │ │ + ldr r5, [pc, #56] @ fa8f8 <__cxa_atexit@plt+0xef0d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r5, [r6, #16] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq ip, [r5], #132 @ 0x84 @ │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldrdeq fp, [r5], #120 @ 0x78 @ │ │ │ │ + rsceq fp, r5, r8, ror r7 │ │ │ │ + rsceq fp, r5, r4, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fa974 <__cxa_atexit@plt+0xef14c> │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr lr, [pc, #84] @ fa980 <__cxa_atexit@plt+0xef158> │ │ │ │ + sub r0, r6, #23 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #76] @ fa984 <__cxa_atexit@plt+0xef15c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r2, [pc, #68] @ fa988 <__cxa_atexit@plt+0xef160> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + sub r3, r6, #11 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq fp, [r5], #100 @ 0x64 @ │ │ │ │ + rsceq fp, r5, ip, lsr #14 │ │ │ │ + rsceq fp, r5, r8, lsl r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f995c <__cxa_atexit@plt+0xee134> │ │ │ │ + bhi fa9d8 <__cxa_atexit@plt+0xef1b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9964 <__cxa_atexit@plt+0xee13c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fa9e0 <__cxa_atexit@plt+0xef1b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ fa9e4 <__cxa_atexit@plt+0xef1bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, ip, lsr #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f999c <__cxa_atexit@plt+0xee174> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f99a4 <__cxa_atexit@plt+0xee17c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + rsceq fp, r5, r4, asr #12 │ │ │ │ + rsceq fp, r5, r4, lsr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi faab0 <__cxa_atexit@plt+0xef288> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r1, [pc, #188] @ faad0 <__cxa_atexit@plt+0xef2a8> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq faaa0 <__cxa_atexit@plt+0xef278> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc faab8 <__cxa_atexit@plt+0xef290> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r9, [pc, #124] @ faad4 <__cxa_atexit@plt+0xef2ac> │ │ │ │ + sub lr, r1, #11 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #112] @ faad8 <__cxa_atexit@plt+0xef2b0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #104] @ faadc <__cxa_atexit@plt+0xef2b4> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, fp, ip} │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, ip, ror #12 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f99dc <__cxa_atexit@plt+0xee1b4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f9a20 <__cxa_atexit@plt+0xee1f8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9a28 <__cxa_atexit@plt+0xee200> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq fp, r5, r0, lsl #12 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + rsceq fp, r5, ip, ror #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fab5c <__cxa_atexit@plt+0xef334> │ │ │ │ + ldr lr, [pc, #100] @ fab68 <__cxa_atexit@plt+0xef340> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ fab6c <__cxa_atexit@plt+0xef344> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq ip, r5, r8, ror #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ fab70 <__cxa_atexit@plt+0xef348> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + rsceq fp, r5, ip, asr #10 │ │ │ │ + rsceq fp, r5, r8, lsr #10 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f9a60 <__cxa_atexit@plt+0xee238> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9a68 <__cxa_atexit@plt+0xee240> │ │ │ │ + bhi fabac <__cxa_atexit@plt+0xef384> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ fabb4 <__cxa_atexit@plt+0xef38c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r8, lsr #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f9ac0 <__cxa_atexit@plt+0xee298> │ │ │ │ - ldr r2, [pc, #60] @ f9acc <__cxa_atexit@plt+0xee2a4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + rsceq fp, r5, ip, asr r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fac9c <__cxa_atexit@plt+0xef474> │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #212] @ facbc <__cxa_atexit@plt+0xef494> │ │ │ │ + mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq f9ab4 <__cxa_atexit@plt+0xee28c> │ │ │ │ + str r0, [r7, #-12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + stmdb r7, {r1, lr} │ │ │ │ + beq fac8c <__cxa_atexit@plt+0xef464> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc faca4 <__cxa_atexit@plt+0xef47c> │ │ │ │ + ldr r9, [pc, #168] @ facc0 <__cxa_atexit@plt+0xef498> │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + str r4, [sp] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr r4, [r8, #3] │ │ │ │ + ldr fp, [r8, #7] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + str r9, [r6, #20]! │ │ │ │ + ldr r1, [pc, #136] @ facc4 <__cxa_atexit@plt+0xef49c> │ │ │ │ + ldr r9, [pc, #136] @ facc8 <__cxa_atexit@plt+0xef4a0> │ │ │ │ + sub ip, sl, #35 @ 0x23 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r6, ip} │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r4, [r6, #8] │ │ │ │ + str fp, [r6, #16] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + sub r0, r6, #16 │ │ │ │ + str r5, [r6, #-4] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b f9ad8 <__cxa_atexit@plt+0xee2b0> │ │ │ │ + mov r6, sl │ │ │ │ + mov r8, r3 │ │ │ │ + stm r0, {r1, r3, lr} │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f9af8 <__cxa_atexit@plt+0xee2d0> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b f9b24 <__cxa_atexit@plt+0xee2fc> │ │ │ │ - ldr r2, [pc, #124] @ f9b7c <__cxa_atexit@plt+0xee354> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f9b24 <__cxa_atexit@plt+0xee2fc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne f9b2c <__cxa_atexit@plt+0xee304> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f9b6c <__cxa_atexit@plt+0xee344> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ f9b80 <__cxa_atexit@plt+0xee358> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - smlaleq ip, r5, ip, r6 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + rsceq fp, r5, r8, lsl r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f9ba8 <__cxa_atexit@plt+0xee380> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f9be8 <__cxa_atexit@plt+0xee3c0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ f9bf8 <__cxa_atexit@plt+0xee3d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fad54 <__cxa_atexit@plt+0xef52c> │ │ │ │ + ldr r8, [pc, #112] @ fad60 <__cxa_atexit@plt+0xef538> │ │ │ │ + ldr r9, [pc, #112] @ fad64 <__cxa_atexit@plt+0xef53c> │ │ │ │ + sub r0, r6, #35 @ 0x23 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + str r9, [r5] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r0, [pc, #56] @ fad68 <__cxa_atexit@plt+0xef540> │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r5, r0, lsr #12 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + rsceq fp, r5, r4, ror #6 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f9c34 <__cxa_atexit@plt+0xee40c> │ │ │ │ + bhi fadb8 <__cxa_atexit@plt+0xef590> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f9c3c <__cxa_atexit@plt+0xee414> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fadc0 <__cxa_atexit@plt+0xef598> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ fadc4 <__cxa_atexit@plt+0xef59c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r5], #52 @ 0x34 @ │ │ │ │ + rsceq fp, r5, r4, ror #4 │ │ │ │ + rsceq fp, r5, r4, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f9ccc <__cxa_atexit@plt+0xee4a4> │ │ │ │ - ldr r3, [pc, #140] @ f9cec <__cxa_atexit@plt+0xee4c4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq f9ca8 <__cxa_atexit@plt+0xee480> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f9cb8 <__cxa_atexit@plt+0xee490> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f9cd4 <__cxa_atexit@plt+0xee4ac> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [pc, #92] @ f9cf4 <__cxa_atexit@plt+0xee4cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fae90 <__cxa_atexit@plt+0xef668> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r1, [pc, #188] @ faeb0 <__cxa_atexit@plt+0xef688> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fae80 <__cxa_atexit@plt+0xef658> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fae98 <__cxa_atexit@plt+0xef670> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r9, [pc, #124] @ faeb4 <__cxa_atexit@plt+0xef68c> │ │ │ │ + sub lr, r1, #11 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #112] @ faeb8 <__cxa_atexit@plt+0xef690> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #104] @ faebc <__cxa_atexit@plt+0xef694> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, fp, ip} │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ f9cf0 <__cxa_atexit@plt+0xee4c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsceq ip, r5, r8, lsr #10 │ │ │ │ - rsceq ip, r5, r8, asr #10 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq fp, r5, r0, lsr #4 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + rsceq fp, r5, ip, lsl #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f9d44 <__cxa_atexit@plt+0xee51c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f9d58 <__cxa_atexit@plt+0xee530> │ │ │ │ - ldr r2, [pc, #72] @ f9d6c <__cxa_atexit@plt+0xee544> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f9d68 <__cxa_atexit@plt+0xee540> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc faf3c <__cxa_atexit@plt+0xef714> │ │ │ │ + ldr lr, [pc, #100] @ faf48 <__cxa_atexit@plt+0xef720> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ faf4c <__cxa_atexit@plt+0xef724> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ faf50 <__cxa_atexit@plt+0xef728> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq ip, r5, ip, r4 │ │ │ │ - strhteq ip, [r5], #76 @ 0x4c │ │ │ │ - andeq r0, r1, r2 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + rsceq fp, r5, ip, ror #2 │ │ │ │ + rsceq fp, r5, r8, asr #2 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f9de4 <__cxa_atexit@plt+0xee5bc> │ │ │ │ + bhi fafc0 <__cxa_atexit@plt+0xef798> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f9df0 <__cxa_atexit@plt+0xee5c8> │ │ │ │ - ldr lr, [pc, #96] @ f9e00 <__cxa_atexit@plt+0xee5d8> │ │ │ │ + bcc fafcc <__cxa_atexit@plt+0xef7a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ f9e04 <__cxa_atexit@plt+0xee5dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - sub r0, r6, #3 │ │ │ │ + ldr r1, [pc, #84] @ fafdc <__cxa_atexit@plt+0xef7b4> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [pc, #60] @ f9e08 <__cxa_atexit@plt+0xee5e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr lr, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r1, [pc, #52] @ fafe0 <__cxa_atexit@plt+0xef7b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + mov r7, lr │ │ │ │ + b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - rsceq ip, r5, ip, asr #4 │ │ │ │ - smlaleq ip, r5, r4, r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq fp, r5, ip, rrx │ │ │ │ + rsceq fp, r5, ip, ror #9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f9e40 <__cxa_atexit@plt+0xee618> │ │ │ │ + bhi fb030 <__cxa_atexit@plt+0xef808> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9e48 <__cxa_atexit@plt+0xee620> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fb038 <__cxa_atexit@plt+0xef810> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ fb03c <__cxa_atexit@plt+0xef814> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fab7c <__cxa_atexit@plt+0xef354> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r8, asr #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f9e80 <__cxa_atexit@plt+0xee658> │ │ │ │ + rsceq sl, r5, ip, ror #31 │ │ │ │ + rsceq fp, r5, ip, asr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fb108 <__cxa_atexit@plt+0xef8e0> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r1, [pc, #188] @ fb128 <__cxa_atexit@plt+0xef900> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fb0f8 <__cxa_atexit@plt+0xef8d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fb110 <__cxa_atexit@plt+0xef8e8> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r9, [pc, #124] @ fb12c <__cxa_atexit@plt+0xef904> │ │ │ │ + sub lr, r1, #11 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #112] @ fb130 <__cxa_atexit@plt+0xef908> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #104] @ fb134 <__cxa_atexit@plt+0xef90c> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, fp, ip} │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq sl, r5, r8, lsr #31 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + smlaleq sl, r5, r4, pc @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fb1b4 <__cxa_atexit@plt+0xef98c> │ │ │ │ + ldr lr, [pc, #100] @ fb1c0 <__cxa_atexit@plt+0xef998> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ fb1c4 <__cxa_atexit@plt+0xef99c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ fb1c8 <__cxa_atexit@plt+0xef9a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + strdeq sl, [r5], #228 @ 0xe4 @ │ │ │ │ + ldrdeq sl, [r5], #224 @ 0xe0 @ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fb238 <__cxa_atexit@plt+0xefa10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc fb244 <__cxa_atexit@plt+0xefa1c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ fb254 <__cxa_atexit@plt+0xefa2c> │ │ │ │ + sub r9, r6, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9e88 <__cxa_atexit@plt+0xee660> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr lr, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r1, [pc, #52] @ fb258 <__cxa_atexit@plt+0xefa30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + mov r7, lr │ │ │ │ + b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r8, lsl #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f9ec0 <__cxa_atexit@plt+0xee698> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + strdeq sl, [r5], #212 @ 0xd4 @ │ │ │ │ + rsceq fp, r5, r0, ror r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f9f04 <__cxa_atexit@plt+0xee6dc> │ │ │ │ + bhi fb2a8 <__cxa_atexit@plt+0xefa80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9f0c <__cxa_atexit@plt+0xee6e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fb2b0 <__cxa_atexit@plt+0xefa88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ fb2b4 <__cxa_atexit@plt+0xefa8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r4, lsl #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq sl, r5, r4, ror sp │ │ │ │ + ldrdeq sl, [r5], #212 @ 0xd4 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fb380 <__cxa_atexit@plt+0xefb58> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r1, [pc, #188] @ fb3a0 <__cxa_atexit@plt+0xefb78> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fb370 <__cxa_atexit@plt+0xefb48> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fb388 <__cxa_atexit@plt+0xefb60> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r9, [pc, #124] @ fb3a4 <__cxa_atexit@plt+0xefb7c> │ │ │ │ + sub lr, r1, #11 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #112] @ fb3a8 <__cxa_atexit@plt+0xefb80> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #104] @ fb3ac <__cxa_atexit@plt+0xefb84> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, fp, ip} │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq sl, r5, r0, lsr sp │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + rsceq sl, r5, ip, lsl sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fb42c <__cxa_atexit@plt+0xefc04> │ │ │ │ + ldr lr, [pc, #100] @ fb438 <__cxa_atexit@plt+0xefc10> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ fb43c <__cxa_atexit@plt+0xefc14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ fb440 <__cxa_atexit@plt+0xefc18> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + rsceq sl, r5, ip, ror ip │ │ │ │ + rsceq sl, r5, r8, asr ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f9f44 <__cxa_atexit@plt+0xee71c> │ │ │ │ + bhi fb48c <__cxa_atexit@plt+0xefc64> │ │ │ │ + ldr lr, [pc, #52] @ fb494 <__cxa_atexit@plt+0xefc6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f9f4c <__cxa_atexit@plt+0xee724> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #36] @ fb498 <__cxa_atexit@plt+0xefc70> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, lr, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b fab7c <__cxa_atexit@plt+0xef354> │ │ │ │ + b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r5, r4, asr #1 │ │ │ │ + sbcseq r9, r7, r0, ror #14 │ │ │ │ + rsceq sl, r5, ip, ror fp │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f9fa0 <__cxa_atexit@plt+0xee778> │ │ │ │ - ldr r2, [pc, #56] @ f9fac <__cxa_atexit@plt+0xee784> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi fb540 <__cxa_atexit@plt+0xefd18> │ │ │ │ + ldr lr, [pc, #140] @ fb54c <__cxa_atexit@plt+0xefd24> │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r3, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq f9f94 <__cxa_atexit@plt+0xee76c> │ │ │ │ - mov r7, r8 │ │ │ │ - b f9fb8 <__cxa_atexit@plt+0xee790> │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + beq fb524 <__cxa_atexit@plt+0xefcfc> │ │ │ │ + ldr r7, [pc, #88] @ fb550 <__cxa_atexit@plt+0xefd28> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r0, [r8, #11] │ │ │ │ + add r7, pc, r7 │ │ │ │ + tst r9, #3 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r7, [r2, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r2, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r2, #-24] @ 0xffffffe8 │ │ │ │ + beq fb534 <__cxa_atexit@plt+0xefd0c> │ │ │ │ + mov r7, r9 │ │ │ │ + b fb5a0 <__cxa_atexit@plt+0xefd78> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne f9fd8 <__cxa_atexit@plt+0xee7b0> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fa004 <__cxa_atexit@plt+0xee7dc> │ │ │ │ - ldr r2, [pc, #124] @ fa05c <__cxa_atexit@plt+0xee834> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fa004 <__cxa_atexit@plt+0xee7dc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fa00c <__cxa_atexit@plt+0xee7e4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #36] @ fb594 <__cxa_atexit@plt+0xefd6c> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb58c <__cxa_atexit@plt+0xefd64> │ │ │ │ + b fb5a0 <__cxa_atexit@plt+0xefd78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr fp, [r5, #20]! │ │ │ │ + mov r1, r5 │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldr lr, [r1, #-12]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldmdb r5, {r0, r9} │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + cmp r2, #2 │ │ │ │ + beq fb640 <__cxa_atexit@plt+0xefe18> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fb6b8 <__cxa_atexit@plt+0xefe90> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc fa04c <__cxa_atexit@plt+0xee824> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ fa060 <__cxa_atexit@plt+0xee838> │ │ │ │ + bcc fb768 <__cxa_atexit@plt+0xeff40> │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str ip, [sp] │ │ │ │ + ldr ip, [pc, #444] @ fb7b0 <__cxa_atexit@plt+0xeff88> │ │ │ │ + add r3, r3, #20 │ │ │ │ + mov r1, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r6, #20]! │ │ │ │ + ldr r0, [pc, #428] @ fb7b4 <__cxa_atexit@plt+0xeff8c> │ │ │ │ + sub r9, r2, #35 @ 0x23 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strhteq ip, [r5], #28 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fa088 <__cxa_atexit@plt+0xee860> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + stm r3, {r0, r6, r9} │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {sl, fp, lr} │ │ │ │ + ldr r3, [pc, #404] @ fb7b8 <__cxa_atexit@plt+0xeff90> │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + b fb6ac <__cxa_atexit@plt+0xefe84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ cmp r1, r2 │ │ │ │ - bcc fa0c8 <__cxa_atexit@plt+0xee8a0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ fa0d8 <__cxa_atexit@plt+0xee8b0> │ │ │ │ + bcc fb770 <__cxa_atexit@plt+0xeff48> │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + sub r1, r2, #39 @ 0x27 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [pc, #316] @ fb7a4 <__cxa_atexit@plt+0xeff7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20]! │ │ │ │ + ldr r0, [pc, #308] @ fb7a8 <__cxa_atexit@plt+0xeff80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r6, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r3, [sp] │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {sl, fp, lr} │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + ldr r3, [pc, #272] @ fb7ac <__cxa_atexit@plt+0xeff84> │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + stmdb r6, {r3, ip} │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r2, [pc, #224] @ fb7a0 <__cxa_atexit@plt+0xeff78> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r1] │ │ │ │ + beq fb758 <__cxa_atexit@plt+0xeff30> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + cmp r2, lr │ │ │ │ + bcc fb788 <__cxa_atexit@plt+0xeff60> │ │ │ │ + ldr ip, [pc, #212] @ fb7bc <__cxa_atexit@plt+0xeff94> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + add ip, pc, ip │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str ip, [r6, #20]! │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr ip, [pc, #184] @ fb7c0 <__cxa_atexit@plt+0xeff98> │ │ │ │ + sub r1, lr, #39 @ 0x27 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r1, [sp] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r6, [r3, #24] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + ldr r1, [pc, #140] @ fb7c4 <__cxa_atexit@plt+0xeff9c> │ │ │ │ + str r0, [r6, #-8] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + mov r6, lr │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + b fb774 <__cxa_atexit@plt+0xeff4c> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r5, r0, asr #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fa110 <__cxa_atexit@plt+0xee8e8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fa118 <__cxa_atexit@plt+0xee8f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq fp, [r5], #232 @ 0xe8 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fa150 <__cxa_atexit@plt+0xee928> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fa158 <__cxa_atexit@plt+0xee930> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fab7c <__cxa_atexit@plt+0xef354> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strhteq fp, [r5], #232 @ 0xe8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fa190 <__cxa_atexit@plt+0xee968> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + rsceq sl, r5, ip, ror #19 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + rsceq sl, r5, r4, asr sl │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + @ instruction: 0xfffff868 │ │ │ │ + rsceq sl, r5, r4, asr r9 │ │ │ │ + @ instruction: 0xfffff68c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fb85c <__cxa_atexit@plt+0xf0034> │ │ │ │ + ldr r8, [pc, #124] @ fb868 <__cxa_atexit@plt+0xf0040> │ │ │ │ + ldr r9, [pc, #124] @ fb86c <__cxa_atexit@plt+0xf0044> │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + ldmib r5, {r8, lr} │ │ │ │ str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r2, [pc, #64] @ fb870 <__cxa_atexit@plt+0xf0048> │ │ │ │ + str fp, [r3, #24] │ │ │ │ + ldr fp, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff764 │ │ │ │ + rsceq sl, r5, r8, ror #16 │ │ │ │ + @ instruction: 0xfffff598 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fa1d4 <__cxa_atexit@plt+0xee9ac> │ │ │ │ + bhi fb8ac <__cxa_atexit@plt+0xf0084> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fa1dc <__cxa_atexit@plt+0xee9b4> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ fb8b4 <__cxa_atexit@plt+0xf008c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b fab7c <__cxa_atexit@plt+0xef354> │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r5, r4, lsr lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq sl, r5, ip, asr r7 │ │ │ │ + sbcseq r9, r7, r8, ror r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fa214 <__cxa_atexit@plt+0xee9ec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fa21c <__cxa_atexit@plt+0xee9f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq fp, [r5], #212 @ 0xd4 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fa270 <__cxa_atexit@plt+0xeea48> │ │ │ │ - ldr r2, [pc, #56] @ fa27c <__cxa_atexit@plt+0xeea54> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq fa264 <__cxa_atexit@plt+0xeea3c> │ │ │ │ - mov r7, r8 │ │ │ │ - b fa288 <__cxa_atexit@plt+0xeea60> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fa2a8 <__cxa_atexit@plt+0xeea80> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fa2d4 <__cxa_atexit@plt+0xeeaac> │ │ │ │ - ldr r2, [pc, #124] @ fa32c <__cxa_atexit@plt+0xeeb04> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + bhi fb958 <__cxa_atexit@plt+0xf0130> │ │ │ │ + ldr r1, [pc, #156] @ fb978 <__cxa_atexit@plt+0xf0150> │ │ │ │ + ldr r7, [pc, #156] @ fb97c <__cxa_atexit@plt+0xf0154> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq fa2d4 <__cxa_atexit@plt+0xeeaac> │ │ │ │ + beq fb908 <__cxa_atexit@plt+0xf00e0> │ │ │ │ cmp r2, #3 │ │ │ │ - bne fa2dc <__cxa_atexit@plt+0xeeab4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bne fb914 <__cxa_atexit@plt+0xf00ec> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc fa31c <__cxa_atexit@plt+0xeeaf4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ fa330 <__cxa_atexit@plt+0xeeb08> │ │ │ │ + bcc fb964 <__cxa_atexit@plt+0xf013c> │ │ │ │ + ldr r3, [pc, #84] @ fb980 <__cxa_atexit@plt+0xf0158> │ │ │ │ + ldr r1, [pc, #84] @ fb984 <__cxa_atexit@plt+0xf015c> │ │ │ │ + ldr r0, [pc, #84] @ fb988 <__cxa_atexit@plt+0xf0160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq fp, r5, ip, ror #29 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fa358 <__cxa_atexit@plt+0xeeb30> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq sl, r5, r4, lsl r7 │ │ │ │ + ldrsheq r8, [r7], #72 @ 0x48 │ │ │ │ + sbcseq r8, r7, ip, lsr #22 │ │ │ │ + strdeq sl, [r5], #160 @ 0xa0 @ │ │ │ │ + sbcseq r9, r7, r4, lsr #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne fb9ac <__cxa_atexit@plt+0xf0184> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fa398 <__cxa_atexit@plt+0xeeb70> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ fa3a8 <__cxa_atexit@plt+0xeeb80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fb9f4 <__cxa_atexit@plt+0xf01cc> │ │ │ │ + ldr lr, [pc, #64] @ fba04 <__cxa_atexit@plt+0xf01dc> │ │ │ │ + ldr r1, [pc, #64] @ fba08 <__cxa_atexit@plt+0xf01e0> │ │ │ │ + ldr r2, [pc, #64] @ fba0c <__cxa_atexit@plt+0xf01e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r5, r0, ror lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fa3e0 <__cxa_atexit@plt+0xeebb8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fa3e8 <__cxa_atexit@plt+0xeebc0> │ │ │ │ + sbcseq r8, r7, r0, ror #8 │ │ │ │ + smullseq r8, r7, r4, sl │ │ │ │ + rsceq sl, r5, r8, asr sl │ │ │ │ + sbcseq r9, r7, r0, lsr #4 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi fbb2c <__cxa_atexit@plt+0xf0304> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #72 @ 0x48 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc fbb34 <__cxa_atexit@plt+0xf030c> │ │ │ │ + str r5, [sp] │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #268] @ fbb5c <__cxa_atexit@plt+0xf0334> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, r5, r8, lsr #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r1, [r7, #28] │ │ │ │ + ldr ip, [r7, #32] │ │ │ │ + ldr r8, [r7, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #40] @ 0x28 │ │ │ │ + sub r7, r6, #67 @ 0x43 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + sub r7, r6, #46 @ 0x2e │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + ldr r7, [pc, #204] @ fbb60 <__cxa_atexit@plt+0xf0338> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #196] @ fbb64 <__cxa_atexit@plt+0xf033c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #44]! @ 0x2c │ │ │ │ + stmdb r3, {r0, r9} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r1, [pc, #168] @ fbb68 <__cxa_atexit@plt+0xf0340> │ │ │ │ + ldr r7, [pc, #168] @ fbb6c <__cxa_atexit@plt+0xf0344> │ │ │ │ + ldr r8, [pc, #168] @ fbb70 <__cxa_atexit@plt+0xf0348> │ │ │ │ + str r5, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub r5, r2, #32 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r0, r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r9, r3, #40 @ 0x28 │ │ │ │ + str r3, [r2, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #20]! │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fa420 <__cxa_atexit@plt+0xeebf8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + stm r9, {r7, sl, lr} │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ + bhi fbb48 <__cxa_atexit@plt+0xf0320> │ │ │ │ + ldr r7, [pc, #108] @ fbb74 <__cxa_atexit@plt+0xf034c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbb24 <__cxa_atexit@plt+0xf02fc> │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r5, [sp] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fa464 <__cxa_atexit@plt+0xeec3c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fa46c <__cxa_atexit@plt+0xeec44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r6, r3 │ │ │ │ + b fbb3c <__cxa_atexit@plt+0xf0314> │ │ │ │ + mov r5, #72 @ 0x48 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r5, r4, lsr #23 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + ldr r7, [pc, #40] @ fbb78 <__cxa_atexit@plt+0xf0350> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldm sp, {r5, r8} │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r5, r8, lsr #11 │ │ │ │ + rsceq sl, r5, r8, ror #19 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffff9cc │ │ │ │ + @ instruction: 0xfffff0e0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffe88bc │ │ │ │ + sbcseq r7, r7, r8, ror #16 │ │ │ │ + @ instruction: 0xffffead4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sbcseq r9, r7, r8, lsr #1 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fa4c4 <__cxa_atexit@plt+0xeec9c> │ │ │ │ - ldr r2, [pc, #60] @ fa4d0 <__cxa_atexit@plt+0xeeca8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi fbbf0 <__cxa_atexit@plt+0xf03c8> │ │ │ │ + ldr r7, [pc, #112] @ fbc1c <__cxa_atexit@plt+0xf03f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fbc0c <__cxa_atexit@plt+0xf03e4> │ │ │ │ + ldr r3, [pc, #92] @ fbc20 <__cxa_atexit@plt+0xf03f8> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq fa4b8 <__cxa_atexit@plt+0xeec90> │ │ │ │ - mov r7, r8 │ │ │ │ - b fa4dc <__cxa_atexit@plt+0xeecb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fbbe0 <__cxa_atexit@plt+0xf03b8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ fbc28 <__cxa_atexit@plt+0xf0400> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fa4fc <__cxa_atexit@plt+0xeecd4> │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r7, [pc, #16] @ fbc24 <__cxa_atexit@plt+0xf03fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffe86a4 │ │ │ │ + smullseq r7, r7, ip, r7 @ │ │ │ │ + sbcseq r9, r7, r8, asr #32 │ │ │ │ + sbcseq r9, r7, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ fbc98 <__cxa_atexit@plt+0xf0470> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fbc88 <__cxa_atexit@plt+0xf0460> │ │ │ │ + ldr r3, [pc, #64] @ fbc9c <__cxa_atexit@plt+0xf0474> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fbc78 <__cxa_atexit@plt+0xf0450> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ - b fa528 <__cxa_atexit@plt+0xeed00> │ │ │ │ - ldr r2, [pc, #124] @ fa580 <__cxa_atexit@plt+0xeed58> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fa528 <__cxa_atexit@plt+0xeed00> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fa530 <__cxa_atexit@plt+0xeed08> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ fbca0 <__cxa_atexit@plt+0xf0478> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe87dc │ │ │ │ + sbcseq r7, r7, r0, lsr r7 │ │ │ │ + sbcseq r8, r7, ip, lsl #31 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ fbd10 <__cxa_atexit@plt+0xf04e8> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fbd00 <__cxa_atexit@plt+0xf04d8> │ │ │ │ + ldr r3, [pc, #64] @ fbd14 <__cxa_atexit@plt+0xf04ec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fbcf0 <__cxa_atexit@plt+0xf04c8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fa570 <__cxa_atexit@plt+0xeed48> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ fa584 <__cxa_atexit@plt+0xeed5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - smlaleq fp, r5, r8, ip │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fa5ac <__cxa_atexit@plt+0xeed84> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fa5ec <__cxa_atexit@plt+0xeedc4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ fa5fc <__cxa_atexit@plt+0xeedd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #16] @ fbd18 <__cxa_atexit@plt+0xf04f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe8854 │ │ │ │ + sbcseq r7, r7, r0, asr #13 │ │ │ │ + sbcseq r8, r7, r4, lsl pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fbdbc <__cxa_atexit@plt+0xf0594> │ │ │ │ + ldr r2, [pc, #132] @ fbdc8 <__cxa_atexit@plt+0xf05a0> │ │ │ │ + ldr r1, [pc, #132] @ fbdcc <__cxa_atexit@plt+0xf05a4> │ │ │ │ + ldr lr, [r5, #24]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r2, r6, #47 @ 0x2f │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr ip, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #36] @ fbdd0 <__cxa_atexit@plt+0xf05a8> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r5] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r5, ip, lsl ip │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + @ instruction: 0xffffe9ac │ │ │ │ + strhteq sl, [r5], #32 │ │ │ │ + sbcseq r8, r7, r8, ror #28 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fbe58 <__cxa_atexit@plt+0xf0630> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fa634 <__cxa_atexit@plt+0xeee0c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fa63c <__cxa_atexit@plt+0xeee14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + bhi fbe64 <__cxa_atexit@plt+0xf063c> │ │ │ │ + ldr r1, [pc, #136] @ fbe9c <__cxa_atexit@plt+0xf0674> │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi fbe80 <__cxa_atexit@plt+0xf0658> │ │ │ │ + ldr r2, [pc, #104] @ fbea0 <__cxa_atexit@plt+0xf0678> │ │ │ │ + tst r7, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + beq fbe50 <__cxa_atexit@plt+0xf0628> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r5], #148 @ 0x94 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fa674 <__cxa_atexit@plt+0xeee4c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #60] @ fbea8 <__cxa_atexit@plt+0xf0680> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + stmib r5, {r2, r8} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #28] @ fbea4 <__cxa_atexit@plt+0xf067c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffe8430 │ │ │ │ + sbcseq r7, r7, r4, lsr #10 │ │ │ │ + ldrsbeq r8, [r7], #212 @ 0xd4 │ │ │ │ + sbcseq r8, r7, ip, lsl #12 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fbf0c <__cxa_atexit@plt+0xf06e4> │ │ │ │ + ldr r1, [pc, #68] @ fbf1c <__cxa_atexit@plt+0xf06f4> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r5, #-4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r8, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq fbefc <__cxa_atexit@plt+0xf06d4> │ │ │ │ + mov sl, r3 │ │ │ │ + b f27d4 <__cxa_atexit@plt+0xe6fac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + smullseq r8, r7, ip, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b f27d4 <__cxa_atexit@plt+0xe6fac> │ │ │ │ + ldrsbeq r8, [r7], #80 @ 0x50 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fbf9c <__cxa_atexit@plt+0xf0774> │ │ │ │ + ldr r1, [pc, #68] @ fbfac <__cxa_atexit@plt+0xf0784> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r5, #-4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r8, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq fbf8c <__cxa_atexit@plt+0xf0764> │ │ │ │ + mov sl, r3 │ │ │ │ + b f2b98 <__cxa_atexit@plt+0xe7370> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbcseq r8, r7, r0, ror #10 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b f2b98 <__cxa_atexit@plt+0xe7370> │ │ │ │ + sbcseq r8, r7, r4, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fa6b8 <__cxa_atexit@plt+0xeee90> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fc058 <__cxa_atexit@plt+0xf0830> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fa6c0 <__cxa_atexit@plt+0xeee98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ fc088 <__cxa_atexit@plt+0xf0860> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi fc064 <__cxa_atexit@plt+0xf083c> │ │ │ │ + ldr r7, [pc, #124] @ fc08c <__cxa_atexit@plt+0xf0864> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fc078 <__cxa_atexit@plt+0xf0850> │ │ │ │ + ldr r3, [pc, #100] @ fc090 <__cxa_atexit@plt+0xf0868> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fc048 <__cxa_atexit@plt+0xf0820> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ fc098 <__cxa_atexit@plt+0xf0870> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ fc094 <__cxa_atexit@plt+0xf086c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r5, r0, asr r9 │ │ │ │ + rsceq sl, r5, r0 │ │ │ │ + @ instruction: 0xffff6d98 │ │ │ │ + @ instruction: 0xfffe823c │ │ │ │ + sbcseq r7, r7, r0, lsr r3 │ │ │ │ + ldrheq r8, [r7], #68 @ 0x44 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc fc130 <__cxa_atexit@plt+0xf0908> │ │ │ │ + ldr r3, [pc, #132] @ fc148 <__cxa_atexit@plt+0xf0920> │ │ │ │ + ldr r2, [pc, #132] @ fc14c <__cxa_atexit@plt+0xf0924> │ │ │ │ + ldr lr, [pc, #132] @ fc150 <__cxa_atexit@plt+0xf0928> │ │ │ │ + ldr r1, [pc, #132] @ fc154 <__cxa_atexit@plt+0xf092c> │ │ │ │ + ldr sl, [pc, #132] @ fc158 <__cxa_atexit@plt+0xf0930> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r1, #12]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + mov r2, r7 │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r2, #28]! │ │ │ │ + add lr, r7, #36 @ 0x24 │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str r1, [r7, #56] @ 0x38 │ │ │ │ + str r7, [r7, #60] @ 0x3c │ │ │ │ + sub r7, r6, #15 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ fc15c <__cxa_atexit@plt+0xf0934> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + strhteq sl, [r5], #60 @ 0x3c │ │ │ │ + sbcseq r8, r7, r0, lsl fp │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + ldr r8, [r5], #-4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fa718 <__cxa_atexit@plt+0xeeef0> │ │ │ │ - ldr r2, [pc, #60] @ fa724 <__cxa_atexit@plt+0xeeefc> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi fc1bc <__cxa_atexit@plt+0xf0994> │ │ │ │ + ldr r7, [pc, #104] @ fc1e0 <__cxa_atexit@plt+0xf09b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fc1d0 <__cxa_atexit@plt+0xf09a8> │ │ │ │ + ldr r3, [pc, #84] @ fc1e4 <__cxa_atexit@plt+0xf09bc> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq fa70c <__cxa_atexit@plt+0xeeee4> │ │ │ │ - mov r7, r8 │ │ │ │ - b fa730 <__cxa_atexit@plt+0xeef08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fc1ac <__cxa_atexit@plt+0xf0984> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ fc1ec <__cxa_atexit@plt+0xf09c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldr r7, [pc, #16] @ fc1e8 <__cxa_atexit@plt+0xf09c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000015b4 │ │ │ │ + @ instruction: 0xfffe80d8 │ │ │ │ + ldrsbeq r7, [r7], #24 │ │ │ │ + sbcseq r8, r7, ip, lsr #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fc238 <__cxa_atexit@plt+0xf0a10> │ │ │ │ + ldr r3, [pc, #48] @ fc240 <__cxa_atexit@plt+0xf0a18> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + beq fc22c <__cxa_atexit@plt+0xf0a04> │ │ │ │ + mov r7, r8 │ │ │ │ + b fc24c <__cxa_atexit@plt+0xf0a24> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fa750 <__cxa_atexit@plt+0xeef28> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fa77c <__cxa_atexit@plt+0xeef54> │ │ │ │ - ldr r2, [pc, #124] @ fa7d4 <__cxa_atexit@plt+0xeefac> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fa77c <__cxa_atexit@plt+0xeef54> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fa784 <__cxa_atexit@plt+0xeef5c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #196] @ fc320 <__cxa_atexit@plt+0xf0af8> │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq fc2f0 <__cxa_atexit@plt+0xf0ac8> │ │ │ │ + ldr r0, [pc, #172] @ fc324 <__cxa_atexit@plt+0xf0afc> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + beq fc300 <__cxa_atexit@plt+0xf0ad8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc fc30c <__cxa_atexit@plt+0xf0ae4> │ │ │ │ + ldr lr, [pc, #136] @ fc328 <__cxa_atexit@plt+0xf0b00> │ │ │ │ + sub r2, r3, #23 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr ip, [pc, #112] @ fc32c <__cxa_atexit@plt+0xf0b04> │ │ │ │ + sub lr, r3, #11 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r1, [pc, #84] @ fc330 <__cxa_atexit@plt+0xf0b08> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + mov r6, r3 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fa7c4 <__cxa_atexit@plt+0xeef9c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ fa7d8 <__cxa_atexit@plt+0xeefb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq fp, r5, r4, asr #20 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + strhteq r9, [r5], #216 @ 0xd8 │ │ │ │ + rsceq r9, r5, r4, ror #26 │ │ │ │ + rsceq r9, r5, r4, lsl #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fa800 <__cxa_atexit@plt+0xeefd8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fa840 <__cxa_atexit@plt+0xef018> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ fa850 <__cxa_atexit@plt+0xef028> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #156] @ fc3e4 <__cxa_atexit@plt+0xf0bbc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq fc3cc <__cxa_atexit@plt+0xf0ba4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc fc3d4 <__cxa_atexit@plt+0xf0bac> │ │ │ │ + ldr lr, [pc, #112] @ fc3e8 <__cxa_atexit@plt+0xf0bc0> │ │ │ │ + sub r0, r2, #23 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + sub lr, r2, #11 │ │ │ │ + str lr, [r5, #8] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r5, [pc, #76] @ fc3ec <__cxa_atexit@plt+0xf0bc4> │ │ │ │ + add lr, r6, #20 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r5, [r6, #4] │ │ │ │ + ldr r5, [pc, #56] @ fc3f0 <__cxa_atexit@plt+0xf0bc8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r5, [r6, #16] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r5, r8, asr #19 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + rsceq r9, r5, r0, ror #25 │ │ │ │ + rsceq r9, r5, r0, lsl #25 │ │ │ │ + rsceq r9, r5, ip, lsr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fc46c <__cxa_atexit@plt+0xf0c44> │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr lr, [pc, #84] @ fc478 <__cxa_atexit@plt+0xf0c50> │ │ │ │ + sub r0, r6, #23 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #76] @ fc47c <__cxa_atexit@plt+0xf0c54> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r2, [pc, #68] @ fc480 <__cxa_atexit@plt+0xf0c58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + sub r3, r6, #11 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq r9, [r5], #188 @ 0xbc @ │ │ │ │ + rsceq r9, r5, r4, lsr ip │ │ │ │ + rsceq r9, r5, r0, lsr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fa88c <__cxa_atexit@plt+0xef064> │ │ │ │ + bhi fc4d0 <__cxa_atexit@plt+0xf0ca8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ fa894 <__cxa_atexit@plt+0xef06c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fc4d8 <__cxa_atexit@plt+0xf0cb0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ fc4dc <__cxa_atexit@plt+0xf0cb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r5, ip, ror r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fa8fc <__cxa_atexit@plt+0xef0d4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bhi fa908 <__cxa_atexit@plt+0xef0e0> │ │ │ │ - ldr r7, [pc, #76] @ fa920 <__cxa_atexit@plt+0xef0f8> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq fa8f0 <__cxa_atexit@plt+0xef0c8> │ │ │ │ - mov r7, sl │ │ │ │ - b f76d0 <__cxa_atexit@plt+0xebea8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + rsceq r9, r5, ip, asr #22 │ │ │ │ + rsceq r9, r5, ip, lsr #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fc5a8 <__cxa_atexit@plt+0xf0d80> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r1, [pc, #188] @ fc5c8 <__cxa_atexit@plt+0xf0da0> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fc598 <__cxa_atexit@plt+0xf0d70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fc5b0 <__cxa_atexit@plt+0xf0d88> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r9, [pc, #124] @ fc5cc <__cxa_atexit@plt+0xf0da4> │ │ │ │ + sub lr, r1, #11 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #112] @ fc5d0 <__cxa_atexit@plt+0xf0da8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #104] @ fc5d4 <__cxa_atexit@plt+0xf0dac> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, fp, ip} │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + mov r6, r1 │ │ │ │ mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fa924 <__cxa_atexit@plt+0xef0fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffcdf4 │ │ │ │ - sbcseq r7, r7, r8, ror #11 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq r9, r5, r8, lsl #22 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + strdeq r9, [r5], #164 @ 0xa4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fa960 <__cxa_atexit@plt+0xef138> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ fa968 <__cxa_atexit@plt+0xef140> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fc654 <__cxa_atexit@plt+0xf0e2c> │ │ │ │ + ldr lr, [pc, #100] @ fc660 <__cxa_atexit@plt+0xf0e38> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ fc664 <__cxa_atexit@plt+0xf0e3c> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, r5, r8, lsr #13 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fa9d0 <__cxa_atexit@plt+0xef1a8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bhi fa9dc <__cxa_atexit@plt+0xef1b4> │ │ │ │ - ldr r7, [pc, #76] @ fa9f4 <__cxa_atexit@plt+0xef1cc> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq fa9c4 <__cxa_atexit@plt+0xef19c> │ │ │ │ - mov r7, sl │ │ │ │ - b f76d0 <__cxa_atexit@plt+0xebea8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fa9f8 <__cxa_atexit@plt+0xef1d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffcd20 │ │ │ │ - sbcseq r7, r7, r4, lsl r5 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ fc668 <__cxa_atexit@plt+0xf0e40> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + rsceq r9, r5, r4, asr sl │ │ │ │ + rsceq r9, r5, r0, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi faa34 <__cxa_atexit@plt+0xef20c> │ │ │ │ + bhi fc6a4 <__cxa_atexit@plt+0xf0e7c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ faa3c <__cxa_atexit@plt+0xef214> │ │ │ │ + ldr r1, [pc, #24] @ fc6ac <__cxa_atexit@plt+0xf0e84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r5], #84 @ 0x54 @ │ │ │ │ + rsceq r9, r5, r4, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi faacc <__cxa_atexit@plt+0xef2a4> │ │ │ │ - ldr r3, [pc, #140] @ faaec <__cxa_atexit@plt+0xef2c4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq faaa8 <__cxa_atexit@plt+0xef280> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne faab8 <__cxa_atexit@plt+0xef290> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fc794 <__cxa_atexit@plt+0xf0f6c> │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #212] @ fc7b4 <__cxa_atexit@plt+0xf0f8c> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str r0, [r7, #-12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + stmdb r7, {r1, lr} │ │ │ │ + beq fc784 <__cxa_atexit@plt+0xf0f5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc faad4 <__cxa_atexit@plt+0xef2ac> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [pc, #92] @ faaf4 <__cxa_atexit@plt+0xef2cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc fc79c <__cxa_atexit@plt+0xf0f74> │ │ │ │ + ldr r9, [pc, #168] @ fc7b8 <__cxa_atexit@plt+0xf0f90> │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + str r4, [sp] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr r4, [r8, #3] │ │ │ │ + ldr fp, [r8, #7] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + str r9, [r6, #20]! │ │ │ │ + ldr r1, [pc, #136] @ fc7bc <__cxa_atexit@plt+0xf0f94> │ │ │ │ + ldr r9, [pc, #136] @ fc7c0 <__cxa_atexit@plt+0xf0f98> │ │ │ │ + sub ip, sl, #35 @ 0x23 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r6, ip} │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r4, [r6, #8] │ │ │ │ + str fp, [r6, #16] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + sub r0, r6, #16 │ │ │ │ + str r5, [r6, #-4] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, sl │ │ │ │ + mov r8, r3 │ │ │ │ + stm r0, {r1, r3, lr} │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ faaf0 <__cxa_atexit@plt+0xef2c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsceq fp, r5, r8, lsr #14 │ │ │ │ - rsceq fp, r5, r8, asr #14 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + rsceq r9, r5, r0, lsr #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fab44 <__cxa_atexit@plt+0xef31c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fab58 <__cxa_atexit@plt+0xef330> │ │ │ │ - ldr r2, [pc, #72] @ fab6c <__cxa_atexit@plt+0xef344> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ fab68 <__cxa_atexit@plt+0xef340> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fc84c <__cxa_atexit@plt+0xf1024> │ │ │ │ + ldr r8, [pc, #112] @ fc858 <__cxa_atexit@plt+0xf1030> │ │ │ │ + ldr r9, [pc, #112] @ fc85c <__cxa_atexit@plt+0xf1034> │ │ │ │ + sub r0, r6, #35 @ 0x23 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + str r9, [r5] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r0, [pc, #56] @ fc860 <__cxa_atexit@plt+0xf1038> │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq fp, r5, ip, r6 │ │ │ │ - strhteq fp, [r5], #108 @ 0x6c │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + rsceq r9, r5, ip, ror #16 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fc8b0 <__cxa_atexit@plt+0xf1088> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fc8b8 <__cxa_atexit@plt+0xf1090> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ fc8bc <__cxa_atexit@plt+0xf1094> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r5, ip, ror #14 │ │ │ │ + rsceq r9, r5, ip, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fac08 <__cxa_atexit@plt+0xef3e0> │ │ │ │ - ldr lr, [pc, #128] @ fac14 <__cxa_atexit@plt+0xef3ec> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fc988 <__cxa_atexit@plt+0xf1160> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr ip, [r7, #35] @ 0x23 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - ldr r1, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r1, [pc, #188] @ fc9a8 <__cxa_atexit@plt+0xf1180> │ │ │ │ + mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ - str lr, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - str ip, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - beq fabfc <__cxa_atexit@plt+0xef3d4> │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fc978 <__cxa_atexit@plt+0xf1150> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fc990 <__cxa_atexit@plt+0xf1168> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r9, [pc, #124] @ fc9ac <__cxa_atexit@plt+0xf1184> │ │ │ │ + sub lr, r1, #11 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #112] @ fc9b0 <__cxa_atexit@plt+0xf1188> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #104] @ fc9b4 <__cxa_atexit@plt+0xf118c> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, fp, ip} │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b fac20 <__cxa_atexit@plt+0xef3f8> │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, fp, lsl #8 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq r9, r5, r8, lsr #14 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + rsceq r9, r5, r4, lsl r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fac44 <__cxa_atexit@plt+0xef41c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne facc4 <__cxa_atexit@plt+0xef49c> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fae64 <__cxa_atexit@plt+0xef63c> │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r0, [pc, #528] @ fae74 <__cxa_atexit@plt+0xef64c> │ │ │ │ - sub r9, r3, #35 @ 0x23 │ │ │ │ - cmp sl, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - bne fad54 <__cxa_atexit@plt+0xef52c> │ │ │ │ - ldr r2, [pc, #532] @ fae90 <__cxa_atexit@plt+0xef668> │ │ │ │ - ldr ip, [pc, #532] @ fae94 <__cxa_atexit@plt+0xef66c> │ │ │ │ - sub r0, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #12]! │ │ │ │ - ldr r2, [pc, #520] @ fae98 <__cxa_atexit@plt+0xef670> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r2, [r5, #36]! @ 0x24 │ │ │ │ - stmib r5, {r0, r6} │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add lr, r6, #16 │ │ │ │ - str r1, [r6, #28] │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add lr, r5, #4 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, r1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne fad10 <__cxa_atexit@plt+0xef4e8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ands r1, r0, r1 │ │ │ │ - beq fae28 <__cxa_atexit@plt+0xef600> │ │ │ │ - add r9, r5, #24 │ │ │ │ - stm r9, {r1, r3, r8} │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, fp │ │ │ │ - b fb2fc <__cxa_atexit@plt+0xefad4> │ │ │ │ - eor r0, r2, r1 │ │ │ │ - clz r3, r0 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r1, r8, r0, lsr r3 │ │ │ │ - eor r1, r1, r0, lsr r3 │ │ │ │ - lsr r9, r0, r3 │ │ │ │ - ands r3, r2, r0, lsr r3 │ │ │ │ - and r2, r1, r2 │ │ │ │ - beq fae48 <__cxa_atexit@plt+0xef620> │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r9, [r5, #36] @ 0x24 │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, fp │ │ │ │ - b faff0 <__cxa_atexit@plt+0xef7c8> │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, r6, #12 │ │ │ │ - ldr r0, [r2, #32]! │ │ │ │ - cmp sl, r1 │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub r0, r3, #6 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r2, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r2, #-16] │ │ │ │ - bge fadcc <__cxa_atexit@plt+0xef5a4> │ │ │ │ - ldr sl, [pc, #248] @ fae84 <__cxa_atexit@plt+0xef65c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - stm r5, {r1, r8, ip} │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - ldr r5, [pc, #216] @ fae88 <__cxa_atexit@plt+0xef660> │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #32] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [r6, #40] @ 0x28 │ │ │ │ - ldr r5, [pc, #196] @ fae8c <__cxa_atexit@plt+0xef664> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b fae14 <__cxa_atexit@plt+0xef5ec> │ │ │ │ - ldr sl, [pc, #164] @ fae78 <__cxa_atexit@plt+0xef650> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [sp] │ │ │ │ - str ip, [r5, #40] @ 0x28 │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - ldr r5, [pc, #128] @ fae7c <__cxa_atexit@plt+0xef654> │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #32] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [r6, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #108] @ fae80 <__cxa_atexit@plt+0xef658> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fca34 <__cxa_atexit@plt+0xf120c> │ │ │ │ + ldr lr, [pc, #100] @ fca40 <__cxa_atexit@plt+0xf1218> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ fca44 <__cxa_atexit@plt+0xf121c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ fca48 <__cxa_atexit@plt+0xf1220> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + rsceq r9, r5, r4, ror r6 │ │ │ │ + rsceq r9, r5, r0, asr r6 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fcab8 <__cxa_atexit@plt+0xf1290> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc fcac4 <__cxa_atexit@plt+0xf129c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ fcad4 <__cxa_atexit@plt+0xf12ac> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr lr, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r1, [pc, #52] @ fcad8 <__cxa_atexit@plt+0xf12b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + mov r7, lr │ │ │ │ + b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - mov r1, #0 │ │ │ │ - add r9, r5, #24 │ │ │ │ - stm r9, {r1, r3, r8} │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, fp │ │ │ │ - b fb150 <__cxa_atexit@plt+0xef928> │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r9, [r5, #36] @ 0x24 │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, fp │ │ │ │ - b fae9c <__cxa_atexit@plt+0xef674> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r5, r4, lsr #7 │ │ │ │ - strhteq fp, [r5], #40 @ 0x28 │ │ │ │ - @ instruction: 0xfffffaa0 │ │ │ │ - @ instruction: 0xfffffa44 │ │ │ │ - rsceq fp, r5, r0, lsl #6 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - rsceq fp, r5, ip, asr #7 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc faf98 <__cxa_atexit@plt+0xef770> │ │ │ │ - mov r3, r5 │ │ │ │ - stm sp, {r7, r8} │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - add r9, r2, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi faf44 <__cxa_atexit@plt+0xef71c> │ │ │ │ - ldr r7, [pc, #216] @ fafb8 <__cxa_atexit@plt+0xef790> │ │ │ │ - sub lr, r6, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [pc, #208] @ fafbc <__cxa_atexit@plt+0xef794> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - add r1, r2, #24 │ │ │ │ - str fp, [r5, #28] │ │ │ │ - str lr, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - stm r1, {r0, r7, sl} │ │ │ │ - ldr fp, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #172] @ fafc0 <__cxa_atexit@plt+0xef798> │ │ │ │ - sub lr, r6, #15 │ │ │ │ - str lr, [r2, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #156] @ fafc4 <__cxa_atexit@plt+0xef79c> │ │ │ │ - add lr, r5, #32 │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stm lr, {r7, r9, fp} │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #124] @ fafc8 <__cxa_atexit@plt+0xef7a0> │ │ │ │ - ldr fp, [pc, #124] @ fafcc <__cxa_atexit@plt+0xef7a4> │ │ │ │ - str r9, [r5, #40] @ 0x28 │ │ │ │ - ldr r9, [pc, #120] @ fafd0 <__cxa_atexit@plt+0xef7a8> │ │ │ │ - add lr, r2, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - sub r0, r6, #22 │ │ │ │ - str r9, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - str fp, [r2, #4] │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #52] @ fafd4 <__cxa_atexit@plt+0xef7ac> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r5, ip, lsr #2 │ │ │ │ - rsceq fp, r5, r0, lsr #3 │ │ │ │ - @ instruction: 0xfffff72c │ │ │ │ - @ instruction: 0xfffff6d4 │ │ │ │ - @ instruction: 0xfffff770 │ │ │ │ - @ instruction: 0xfffff728 │ │ │ │ - rsceq fp, r5, r8, lsr #2 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r3, r0, fp, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fae9c <__cxa_atexit@plt+0xef674> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - mov r1, r8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fb0f8 <__cxa_atexit@plt+0xef8d0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r9, [r3, #28]! │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr fp, [r5, #40] @ 0x28 │ │ │ │ - add sl, r2, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi fb098 <__cxa_atexit@plt+0xef870> │ │ │ │ - ldr lr, [pc, #244] @ fb128 <__cxa_atexit@plt+0xef900> │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r5, r4, ror r5 │ │ │ │ + strdeq r9, [r5], #148 @ 0x94 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fcb28 <__cxa_atexit@plt+0xf1300> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fcb30 <__cxa_atexit@plt+0xf1308> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str sl, [r5, #40] @ 0x28 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - str sl, [r2, #44] @ 0x2c │ │ │ │ - str fp, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - str r9, [r2, #32] │ │ │ │ - ldr r0, [pc, #204] @ fb12c <__cxa_atexit@plt+0xef904> │ │ │ │ - sub sl, r6, #15 │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #188] @ fb130 <__cxa_atexit@plt+0xef908> │ │ │ │ - mov fp, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - ldr r0, [pc, #176] @ fb134 <__cxa_atexit@plt+0xef90c> │ │ │ │ - sub r2, r6, #6 │ │ │ │ + ldr r0, [pc, #40] @ fcb34 <__cxa_atexit@plt+0xf130c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #28] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - str r1, [sp] │ │ │ │ - add r1, r2, #28 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr lr, [pc, #108] @ fb118 <__cxa_atexit@plt+0xef8f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #88] @ fb11c <__cxa_atexit@plt+0xef8f4> │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq r9, [r5], #68 @ 0x44 @ │ │ │ │ + rsceq r9, r5, r4, asr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fcc00 <__cxa_atexit@plt+0xf13d8> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r1, [pc, #188] @ fcc20 <__cxa_atexit@plt+0xf13f8> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - ldr r0, [pc, #72] @ fb120 <__cxa_atexit@plt+0xef8f8> │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fcbf0 <__cxa_atexit@plt+0xf13c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fcc08 <__cxa_atexit@plt+0xf13e0> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r9, [pc, #124] @ fcc24 <__cxa_atexit@plt+0xf13fc> │ │ │ │ + sub lr, r1, #11 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #112] @ fcc28 <__cxa_atexit@plt+0xf1400> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #104] @ fcc2c <__cxa_atexit@plt+0xf1404> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, fp, ip} │ │ │ │ ldr fp, [sp] │ │ │ │ - add r1, r5, #32 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - sub r0, r6, #22 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #36] @ fb124 <__cxa_atexit@plt+0xef8fc> │ │ │ │ - mov fp, r1 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r5, r0, ror #31 │ │ │ │ - @ instruction: 0xfffff3ac │ │ │ │ - @ instruction: 0xfffff354 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq sl, [r5], #252 @ 0xfc @ │ │ │ │ - @ instruction: 0xfffff38c │ │ │ │ - @ instruction: 0xfffff338 │ │ │ │ - rsceq fp, r5, r4 │ │ │ │ - andeq r3, r0, fp, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b faff0 <__cxa_atexit@plt+0xef7c8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fb29c <__cxa_atexit@plt+0xefa74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr lr, [r3, #28]! │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - cmp r1, #0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - bmi fb21c <__cxa_atexit@plt+0xef9f4> │ │ │ │ - ldr r7, [pc, #268] @ fb2bc <__cxa_atexit@plt+0xefa94> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #40 @ 0x28 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str fp, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - stm lr, {r1, r7, ip} │ │ │ │ - ldr r7, [pc, #232] @ fb2c0 <__cxa_atexit@plt+0xefa98> │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ - str r9, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ fb2c4 <__cxa_atexit@plt+0xefa9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ fb2c8 <__cxa_atexit@plt+0xefaa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ fb2cc <__cxa_atexit@plt+0xefaa4> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - b fb27c <__cxa_atexit@plt+0xefa54> │ │ │ │ - add r0, r2, #44 @ 0x2c │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [pc, #164] @ fb2d0 <__cxa_atexit@plt+0xefaa8> │ │ │ │ - ldr r7, [pc, #164] @ fb2d4 <__cxa_atexit@plt+0xefaac> │ │ │ │ - ldr r8, [pc, #164] @ fb2d8 <__cxa_atexit@plt+0xefab0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str ip, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str fp, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ fb2dc <__cxa_atexit@plt+0xefab4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ fb2e0 <__cxa_atexit@plt+0xefab8> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r5, r8, asr lr │ │ │ │ - @ instruction: 0xffffef84 │ │ │ │ - @ instruction: 0xffffef30 │ │ │ │ - @ instruction: 0xffffeee4 │ │ │ │ - rsceq sl, r5, r0, lsl #29 │ │ │ │ - @ instruction: 0xffffeff4 │ │ │ │ - @ instruction: 0xffffefac │ │ │ │ - @ instruction: 0xffffef68 │ │ │ │ - rsceq sl, r5, r0, lsr #28 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r6, r0, fp, asr #14 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + strhteq r9, [r5], #64 @ 0x40 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + smlaleq r9, r5, ip, r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fb150 <__cxa_atexit@plt+0xef928> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fb444 <__cxa_atexit@plt+0xefc1c> │ │ │ │ - mov r3, r5 │ │ │ │ - add ip, r5, #32 │ │ │ │ - ldr lr, [r3, #28]! │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - bmi fb3c4 <__cxa_atexit@plt+0xefb9c> │ │ │ │ - ldr r7, [pc, #268] @ fb464 <__cxa_atexit@plt+0xefc3c> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #40 @ 0x28 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str fp, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - stm lr, {r0, r7, sl} │ │ │ │ - ldr r7, [pc, #232] @ fb468 <__cxa_atexit@plt+0xefc40> │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str r9, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str ip, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ fb46c <__cxa_atexit@plt+0xefc44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ fb470 <__cxa_atexit@plt+0xefc48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ fb474 <__cxa_atexit@plt+0xefc4c> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - b fb424 <__cxa_atexit@plt+0xefbfc> │ │ │ │ - add r1, r2, #44 @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #164] @ fb478 <__cxa_atexit@plt+0xefc50> │ │ │ │ - ldr r7, [pc, #164] @ fb47c <__cxa_atexit@plt+0xefc54> │ │ │ │ - ldr r8, [pc, #164] @ fb480 <__cxa_atexit@plt+0xefc58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - str ip, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str fp, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ fb484 <__cxa_atexit@plt+0xefc5c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ fb488 <__cxa_atexit@plt+0xefc60> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fccac <__cxa_atexit@plt+0xf1484> │ │ │ │ + ldr lr, [pc, #100] @ fccb8 <__cxa_atexit@plt+0xf1490> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ fccbc <__cxa_atexit@plt+0xf1494> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ fccc0 <__cxa_atexit@plt+0xf1498> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq sl, [r5], #192 @ 0xc0 │ │ │ │ - @ instruction: 0xffffeb0c │ │ │ │ - @ instruction: 0xffffeab8 │ │ │ │ - @ instruction: 0xffffea6c │ │ │ │ - ldrdeq sl, [r5], #200 @ 0xc8 @ │ │ │ │ - @ instruction: 0xffffeb7c │ │ │ │ - @ instruction: 0xffffeb34 │ │ │ │ - @ instruction: 0xffffeaf0 │ │ │ │ - rsceq sl, r5, r8, ror ip │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r6, r0, fp, asr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fb2fc <__cxa_atexit@plt+0xefad4> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b fc03c <__cxa_atexit@plt+0xf0814> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fb4e0 <__cxa_atexit@plt+0xefcb8> │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + strdeq r9, [r5], #60 @ 0x3c @ │ │ │ │ + ldrdeq r9, [r5], #56 @ 0x38 @ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fcd30 <__cxa_atexit@plt+0xf1508> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc fcd3c <__cxa_atexit@plt+0xf1514> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ fcd4c <__cxa_atexit@plt+0xf1524> │ │ │ │ + sub r9, r6, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fb4e8 <__cxa_atexit@plt+0xefcc0> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr lr, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r1, [pc, #52] @ fcd50 <__cxa_atexit@plt+0xf1528> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fab7c <__cxa_atexit@plt+0xef354> │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + mov r7, lr │ │ │ │ + b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r5, r8, lsr #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strdeq r9, [r5], #44 @ 0x2c @ │ │ │ │ + rsceq r9, r5, r8, ror r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fb520 <__cxa_atexit@plt+0xefcf8> │ │ │ │ + bhi fcda0 <__cxa_atexit@plt+0xf1578> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fb528 <__cxa_atexit@plt+0xefd00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fcda8 <__cxa_atexit@plt+0xf1580> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ fcdac <__cxa_atexit@plt+0xf1584> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r5, r8, ror #21 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fb560 <__cxa_atexit@plt+0xefd38> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + rsceq r9, r5, ip, ror r2 │ │ │ │ + ldrdeq r9, [r5], #44 @ 0x2c @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fce78 <__cxa_atexit@plt+0xf1650> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r1, [pc, #188] @ fce98 <__cxa_atexit@plt+0xf1670> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fce68 <__cxa_atexit@plt+0xf1640> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fce80 <__cxa_atexit@plt+0xf1658> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r9, [pc, #124] @ fce9c <__cxa_atexit@plt+0xf1674> │ │ │ │ + sub lr, r1, #11 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #112] @ fcea0 <__cxa_atexit@plt+0xf1678> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #104] @ fcea4 <__cxa_atexit@plt+0xf167c> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, fp, ip} │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + mov r6, r1 │ │ │ │ mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fb5a4 <__cxa_atexit@plt+0xefd7c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fb5ac <__cxa_atexit@plt+0xefd84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r5, r4, ror #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq r9, r5, r8, lsr r2 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + rsceq r9, r5, r4, lsr #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fcf24 <__cxa_atexit@plt+0xf16fc> │ │ │ │ + ldr lr, [pc, #100] @ fcf30 <__cxa_atexit@plt+0xf1708> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ fcf34 <__cxa_atexit@plt+0xf170c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ fcf38 <__cxa_atexit@plt+0xf1710> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + rsceq r9, r5, r4, lsl #3 │ │ │ │ + rsceq r9, r5, r0, ror #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fb5e4 <__cxa_atexit@plt+0xefdbc> │ │ │ │ + bhi fcf84 <__cxa_atexit@plt+0xf175c> │ │ │ │ + ldr lr, [pc, #52] @ fcf8c <__cxa_atexit@plt+0xf1764> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fb5ec <__cxa_atexit@plt+0xefdc4> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #36] @ fcf90 <__cxa_atexit@plt+0xf1768> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, lr, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b fab7c <__cxa_atexit@plt+0xef354> │ │ │ │ + b cf6f9c <__cxa_atexit@plt+0xceb774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r5, r4, lsr #20 │ │ │ │ + sbcseq r7, r7, r8, ror #24 │ │ │ │ + rsceq r9, r5, r4, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fb640 <__cxa_atexit@plt+0xefe18> │ │ │ │ - ldr r2, [pc, #56] @ fb64c <__cxa_atexit@plt+0xefe24> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi fd038 <__cxa_atexit@plt+0xf1810> │ │ │ │ + ldr lr, [pc, #140] @ fd044 <__cxa_atexit@plt+0xf181c> │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r3, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq fb634 <__cxa_atexit@plt+0xefe0c> │ │ │ │ - mov r7, r8 │ │ │ │ - b fb658 <__cxa_atexit@plt+0xefe30> │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + beq fd01c <__cxa_atexit@plt+0xf17f4> │ │ │ │ + ldr r7, [pc, #88] @ fd048 <__cxa_atexit@plt+0xf1820> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r0, [r8, #11] │ │ │ │ + add r7, pc, r7 │ │ │ │ + tst r9, #3 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r7, [r2, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r2, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r2, #-24] @ 0xffffffe8 │ │ │ │ + beq fd02c <__cxa_atexit@plt+0xf1804> │ │ │ │ + mov r7, r9 │ │ │ │ + b fd098 <__cxa_atexit@plt+0xf1870> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fb678 <__cxa_atexit@plt+0xefe50> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fb6a4 <__cxa_atexit@plt+0xefe7c> │ │ │ │ - ldr r2, [pc, #124] @ fb6fc <__cxa_atexit@plt+0xefed4> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fb6a4 <__cxa_atexit@plt+0xefe7c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fb6ac <__cxa_atexit@plt+0xefe84> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #36] @ fd08c <__cxa_atexit@plt+0xf1864> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd084 <__cxa_atexit@plt+0xf185c> │ │ │ │ + b fd098 <__cxa_atexit@plt+0xf1870> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr fp, [r5, #20]! │ │ │ │ + mov r1, r5 │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldr lr, [r1, #-12]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldmdb r5, {r0, r9} │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + cmp r2, #2 │ │ │ │ + beq fd138 <__cxa_atexit@plt+0xf1910> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fd1b0 <__cxa_atexit@plt+0xf1988> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc fb6ec <__cxa_atexit@plt+0xefec4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ fb700 <__cxa_atexit@plt+0xefed8> │ │ │ │ + bcc fd260 <__cxa_atexit@plt+0xf1a38> │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str ip, [sp] │ │ │ │ + ldr ip, [pc, #444] @ fd2a8 <__cxa_atexit@plt+0xf1a80> │ │ │ │ + add r3, r3, #20 │ │ │ │ + mov r1, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r6, #20]! │ │ │ │ + ldr r0, [pc, #428] @ fd2ac <__cxa_atexit@plt+0xf1a84> │ │ │ │ + sub r9, r2, #35 @ 0x23 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sl, r5, ip, lsl fp │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fb728 <__cxa_atexit@plt+0xeff00> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + stm r3, {r0, r6, r9} │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {sl, fp, lr} │ │ │ │ + ldr r3, [pc, #404] @ fd2b0 <__cxa_atexit@plt+0xf1a88> │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + b fd1a4 <__cxa_atexit@plt+0xf197c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ cmp r1, r2 │ │ │ │ - bcc fb768 <__cxa_atexit@plt+0xeff40> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ fb778 <__cxa_atexit@plt+0xeff50> │ │ │ │ + bcc fd268 <__cxa_atexit@plt+0xf1a40> │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + sub r1, r2, #39 @ 0x27 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [pc, #316] @ fd29c <__cxa_atexit@plt+0xf1a74> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20]! │ │ │ │ + ldr r0, [pc, #308] @ fd2a0 <__cxa_atexit@plt+0xf1a78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r6, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r3, [sp] │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {sl, fp, lr} │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + ldr r3, [pc, #272] @ fd2a4 <__cxa_atexit@plt+0xf1a7c> │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + stmdb r6, {r3, ip} │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r2, [pc, #224] @ fd298 <__cxa_atexit@plt+0xf1a70> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r1] │ │ │ │ + beq fd250 <__cxa_atexit@plt+0xf1a28> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + cmp r2, lr │ │ │ │ + bcc fd280 <__cxa_atexit@plt+0xf1a58> │ │ │ │ + ldr ip, [pc, #212] @ fd2b4 <__cxa_atexit@plt+0xf1a8c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + add ip, pc, ip │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str ip, [r6, #20]! │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr ip, [pc, #184] @ fd2b8 <__cxa_atexit@plt+0xf1a90> │ │ │ │ + sub r1, lr, #39 @ 0x27 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r1, [sp] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r6, [r3, #24] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + ldr r1, [pc, #140] @ fd2bc <__cxa_atexit@plt+0xf1a94> │ │ │ │ + str r0, [r6, #-8] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + mov r6, lr │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + b fd26c <__cxa_atexit@plt+0xf1a44> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r5, r0, lsr #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fb7b0 <__cxa_atexit@plt+0xeff88> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fb7b8 <__cxa_atexit@plt+0xeff90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sl, r5, r8, asr r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fb7f0 <__cxa_atexit@plt+0xeffc8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fb7f8 <__cxa_atexit@plt+0xeffd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fab7c <__cxa_atexit@plt+0xef354> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sl, r5, r8, lsl r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fb830 <__cxa_atexit@plt+0xf0008> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + strdeq r8, [r5], #228 @ 0xe4 @ │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + rsceq r8, r5, ip, asr pc │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + @ instruction: 0xfffff868 │ │ │ │ + rsceq r8, r5, ip, asr lr │ │ │ │ + @ instruction: 0xfffff68c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fd354 <__cxa_atexit@plt+0xf1b2c> │ │ │ │ + ldr r8, [pc, #124] @ fd360 <__cxa_atexit@plt+0xf1b38> │ │ │ │ + ldr r9, [pc, #124] @ fd364 <__cxa_atexit@plt+0xf1b3c> │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + ldmib r5, {r8, lr} │ │ │ │ str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r2, [pc, #64] @ fd368 <__cxa_atexit@plt+0xf1b40> │ │ │ │ + str fp, [r3, #24] │ │ │ │ + ldr fp, [sp] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff764 │ │ │ │ + rsceq r8, r5, r0, ror sp │ │ │ │ + @ instruction: 0xfffff598 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fb874 <__cxa_atexit@plt+0xf004c> │ │ │ │ + bhi fd3a4 <__cxa_atexit@plt+0xf1b7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fb87c <__cxa_atexit@plt+0xf0054> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ fd3ac <__cxa_atexit@plt+0xf1b84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b fab7c <__cxa_atexit@plt+0xef354> │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlaleq sl, r5, r4, r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq r8, r5, r4, ror #24 │ │ │ │ + ldrheq r7, [r7], #128 @ 0x80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fb8b4 <__cxa_atexit@plt+0xf008c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fb8bc <__cxa_atexit@plt+0xf0094> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sl, r5, r4, asr r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fb910 <__cxa_atexit@plt+0xf00e8> │ │ │ │ - ldr r2, [pc, #56] @ fb91c <__cxa_atexit@plt+0xf00f4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq fb904 <__cxa_atexit@plt+0xf00dc> │ │ │ │ - mov r7, r8 │ │ │ │ - b fb928 <__cxa_atexit@plt+0xf0100> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fb948 <__cxa_atexit@plt+0xf0120> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fb974 <__cxa_atexit@plt+0xf014c> │ │ │ │ - ldr r2, [pc, #124] @ fb9cc <__cxa_atexit@plt+0xf01a4> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + bhi fd450 <__cxa_atexit@plt+0xf1c28> │ │ │ │ + ldr r1, [pc, #156] @ fd470 <__cxa_atexit@plt+0xf1c48> │ │ │ │ + ldr r7, [pc, #156] @ fd474 <__cxa_atexit@plt+0xf1c4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq fb974 <__cxa_atexit@plt+0xf014c> │ │ │ │ + beq fd400 <__cxa_atexit@plt+0xf1bd8> │ │ │ │ cmp r2, #3 │ │ │ │ - bne fb97c <__cxa_atexit@plt+0xf0154> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bne fd40c <__cxa_atexit@plt+0xf1be4> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc fb9bc <__cxa_atexit@plt+0xf0194> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ fb9d0 <__cxa_atexit@plt+0xf01a8> │ │ │ │ + bcc fd45c <__cxa_atexit@plt+0xf1c34> │ │ │ │ + ldr r3, [pc, #84] @ fd478 <__cxa_atexit@plt+0xf1c50> │ │ │ │ + ldr r1, [pc, #84] @ fd47c <__cxa_atexit@plt+0xf1c54> │ │ │ │ + ldr r0, [pc, #84] @ fd480 <__cxa_atexit@plt+0xf1c58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sl, r5, ip, asr #16 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fb9f8 <__cxa_atexit@plt+0xf01d0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r8, r5, ip, lsl ip │ │ │ │ + sbcseq r6, r7, r0, lsl #20 │ │ │ │ + sbcseq r6, r7, r8, ror #30 │ │ │ │ + strdeq r8, [r5], #248 @ 0xf8 @ │ │ │ │ + ldrsbeq r7, [r7], #124 @ 0x7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne fd4a4 <__cxa_atexit@plt+0xf1c7c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fba38 <__cxa_atexit@plt+0xf0210> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ fba48 <__cxa_atexit@plt+0xf0220> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fd4ec <__cxa_atexit@plt+0xf1cc4> │ │ │ │ + ldr lr, [pc, #64] @ fd4fc <__cxa_atexit@plt+0xf1cd4> │ │ │ │ + ldr r1, [pc, #64] @ fd500 <__cxa_atexit@plt+0xf1cd8> │ │ │ │ + ldr r2, [pc, #64] @ fd504 <__cxa_atexit@plt+0xf1cdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq sl, [r5], #112 @ 0x70 @ │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + sbcseq r6, r7, r8, ror #18 │ │ │ │ + ldrsbeq r6, [r7], #224 @ 0xe0 │ │ │ │ + rsceq r8, r5, r0, ror #30 │ │ │ │ + sbcseq r7, r7, r8, asr r7 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #28 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fbab4 <__cxa_atexit@plt+0xf028c> │ │ │ │ + bhi fd624 <__cxa_atexit@plt+0xf1dfc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #72 @ 0x48 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc fbabc <__cxa_atexit@plt+0xf0294> │ │ │ │ - ldr r1, [pc, #80] @ fbad0 <__cxa_atexit@plt+0xf02a8> │ │ │ │ - add lr, r7, #8 │ │ │ │ + bcc fd62c <__cxa_atexit@plt+0xf1e04> │ │ │ │ + str r5, [sp] │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #268] @ fd654 <__cxa_atexit@plt+0xf1e2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ fbad4 <__cxa_atexit@plt+0xf02ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r1, [r7, #28] │ │ │ │ + ldr ip, [r7, #32] │ │ │ │ + ldr r8, [r7, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #40] @ 0x28 │ │ │ │ + sub r7, r6, #67 @ 0x43 │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + sub r7, r6, #46 @ 0x2e │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + ldr r7, [pc, #204] @ fd658 <__cxa_atexit@plt+0xf1e30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #196] @ fd65c <__cxa_atexit@plt+0xf1e34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #44]! @ 0x2c │ │ │ │ + stmdb r3, {r0, r9} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r1, [pc, #168] @ fd660 <__cxa_atexit@plt+0xf1e38> │ │ │ │ + ldr r7, [pc, #168] @ fd664 <__cxa_atexit@plt+0xf1e3c> │ │ │ │ + ldr r8, [pc, #168] @ fd668 <__cxa_atexit@plt+0xf1e40> │ │ │ │ + str r5, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub r5, r2, #32 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r0, r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r9, r3, #40 @ 0x28 │ │ │ │ + str r3, [r2, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + cmp fp, r5 │ │ │ │ + stm r9, {r7, sl, lr} │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ + bhi fd640 <__cxa_atexit@plt+0xf1e18> │ │ │ │ + ldr r7, [pc, #108] @ fd66c <__cxa_atexit@plt+0xf1e44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd61c <__cxa_atexit@plt+0xf1df4> │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r5, [sp] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b fbac4 <__cxa_atexit@plt+0xf029c> │ │ │ │ - mov r5, #20 │ │ │ │ + b fd634 <__cxa_atexit@plt+0xf1e0c> │ │ │ │ + mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r5, r4, ror r5 │ │ │ │ - rsceq sl, r5, r0, asr r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + ldr r7, [pc, #40] @ fd670 <__cxa_atexit@plt+0xf1e48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldm sp, {r5, r8} │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strhteq r8, [r5], #160 @ 0xa0 │ │ │ │ + strdeq r8, [r5], #224 @ 0xe0 @ │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffff9cc │ │ │ │ + @ instruction: 0xfffff0e0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffe6dc4 │ │ │ │ + sbcseq r5, r7, r0, ror sp │ │ │ │ + @ instruction: 0xffffead4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sbcseq r7, r7, r0, ror #11 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fbb0c <__cxa_atexit@plt+0xf02e4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + bhi fd6e8 <__cxa_atexit@plt+0xf1ec0> │ │ │ │ + ldr r7, [pc, #112] @ fd714 <__cxa_atexit@plt+0xf1eec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fd704 <__cxa_atexit@plt+0xf1edc> │ │ │ │ + ldr r3, [pc, #92] @ fd718 <__cxa_atexit@plt+0xf1ef0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fd6d8 <__cxa_atexit@plt+0xf1eb0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ fd720 <__cxa_atexit@plt+0xf1ef8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fbb84 <__cxa_atexit@plt+0xf035c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fbb8c <__cxa_atexit@plt+0xf0364> │ │ │ │ - ldr r1, [pc, #80] @ fbba0 <__cxa_atexit@plt+0xf0378> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ fbba4 <__cxa_atexit@plt+0xf037c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b fbb94 <__cxa_atexit@plt+0xf036c> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #16] @ fd71c <__cxa_atexit@plt+0xf1ef4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r5, r4, lsr #9 │ │ │ │ - rsceq sl, r5, r0, lsl #13 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fbbfc <__cxa_atexit@plt+0xf03d4> │ │ │ │ - ldr r2, [pc, #60] @ fbc08 <__cxa_atexit@plt+0xf03e0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffe6bac │ │ │ │ + sbcseq r5, r7, r4, lsr #25 │ │ │ │ + sbcseq r7, r7, r0, lsl #11 │ │ │ │ + sbcseq r7, r7, ip, lsr r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ fd790 <__cxa_atexit@plt+0xf1f68> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fd780 <__cxa_atexit@plt+0xf1f58> │ │ │ │ + ldr r3, [pc, #64] @ fd794 <__cxa_atexit@plt+0xf1f6c> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq fbbf0 <__cxa_atexit@plt+0xf03c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fd770 <__cxa_atexit@plt+0xf1f48> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b fbc14 <__cxa_atexit@plt+0xf03ec> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ fd798 <__cxa_atexit@plt+0xf1f70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe6ce4 │ │ │ │ + sbcseq r5, r7, r8, lsr ip │ │ │ │ + sbcseq r7, r7, r4, asr #9 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ fd808 <__cxa_atexit@plt+0xf1fe0> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fd7f8 <__cxa_atexit@plt+0xf1fd0> │ │ │ │ + ldr r3, [pc, #64] @ fd80c <__cxa_atexit@plt+0xf1fe4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fd7e8 <__cxa_atexit@plt+0xf1fc0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ fd810 <__cxa_atexit@plt+0xf1fe8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe6d5c │ │ │ │ + sbcseq r5, r7, r8, asr #23 │ │ │ │ + sbcseq r7, r7, ip, asr #8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fd8b4 <__cxa_atexit@plt+0xf208c> │ │ │ │ + ldr r2, [pc, #132] @ fd8c0 <__cxa_atexit@plt+0xf2098> │ │ │ │ + ldr r1, [pc, #132] @ fd8c4 <__cxa_atexit@plt+0xf209c> │ │ │ │ + ldr lr, [r5, #24]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r2, r6, #47 @ 0x2f │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr ip, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #36] @ fd8c8 <__cxa_atexit@plt+0xf20a0> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r5] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + @ instruction: 0xffffe9ac │ │ │ │ + strhteq r8, [r5], #120 @ 0x78 │ │ │ │ + sbcseq r7, r7, r0, lsr #7 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fbc34 <__cxa_atexit@plt+0xf040c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fbc60 <__cxa_atexit@plt+0xf0438> │ │ │ │ - ldr r2, [pc, #124] @ fbcb8 <__cxa_atexit@plt+0xf0490> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fd950 <__cxa_atexit@plt+0xf2128> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + bhi fd95c <__cxa_atexit@plt+0xf2134> │ │ │ │ + ldr r1, [pc, #136] @ fd994 <__cxa_atexit@plt+0xf216c> │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi fd978 <__cxa_atexit@plt+0xf2150> │ │ │ │ + ldr r2, [pc, #104] @ fd998 <__cxa_atexit@plt+0xf2170> │ │ │ │ + tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fbc60 <__cxa_atexit@plt+0xf0438> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fbc68 <__cxa_atexit@plt+0xf0440> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + beq fd948 <__cxa_atexit@plt+0xf2120> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r5, r3 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fbca8 <__cxa_atexit@plt+0xf0480> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ fbcbc <__cxa_atexit@plt+0xf0494> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sl, r5, r0, ror #10 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fbce4 <__cxa_atexit@plt+0xf04bc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fbd24 <__cxa_atexit@plt+0xf04fc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ fbd34 <__cxa_atexit@plt+0xf050c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sl, r5, r4, ror #9 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fbda0 <__cxa_atexit@plt+0xf0578> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fbda8 <__cxa_atexit@plt+0xf0580> │ │ │ │ - ldr r1, [pc, #80] @ fbdbc <__cxa_atexit@plt+0xf0594> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ fbdc0 <__cxa_atexit@plt+0xf0598> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b fbdb0 <__cxa_atexit@plt+0xf0588> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #60] @ fd9a0 <__cxa_atexit@plt+0xf2178> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + stmib r5, {r2, r8} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #28] @ fd99c <__cxa_atexit@plt+0xf2174> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffe6938 │ │ │ │ + sbcseq r5, r7, ip, lsr #20 │ │ │ │ + sbcseq r7, r7, ip, lsl #6 │ │ │ │ + sbcseq r6, r7, r8, asr #20 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fda04 <__cxa_atexit@plt+0xf21dc> │ │ │ │ + ldr r1, [pc, #68] @ fda14 <__cxa_atexit@plt+0xf21ec> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r5, #-4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r8, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq fd9f4 <__cxa_atexit@plt+0xf21cc> │ │ │ │ + mov sl, r3 │ │ │ │ + b f1f10 <__cxa_atexit@plt+0xe66e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r5, r8, lsl #5 │ │ │ │ - rsceq sl, r5, r4, ror #8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsbeq r6, [r7], #152 @ 0x98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b f1f10 <__cxa_atexit@plt+0xe66e8> │ │ │ │ + sbcseq r6, r7, r4, lsl #20 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fda94 <__cxa_atexit@plt+0xf226c> │ │ │ │ + ldr r1, [pc, #68] @ fdaa4 <__cxa_atexit@plt+0xf227c> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r5, #-4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r8, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq fda84 <__cxa_atexit@plt+0xf225c> │ │ │ │ + mov sl, r3 │ │ │ │ + b f22d4 <__cxa_atexit@plt+0xe6aac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + smullseq r6, r7, r4, r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b f22d4 <__cxa_atexit@plt+0xe6aac> │ │ │ │ + sbcseq r6, r7, r8, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fdb50 <__cxa_atexit@plt+0xf2328> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ fdb80 <__cxa_atexit@plt+0xf2358> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fbdf8 <__cxa_atexit@plt+0xf05d0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + bhi fdb5c <__cxa_atexit@plt+0xf2334> │ │ │ │ + ldr r7, [pc, #124] @ fdb84 <__cxa_atexit@plt+0xf235c> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fdb70 <__cxa_atexit@plt+0xf2348> │ │ │ │ + ldr r3, [pc, #100] @ fdb88 <__cxa_atexit@plt+0xf2360> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fdb40 <__cxa_atexit@plt+0xf2318> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fbe70 <__cxa_atexit@plt+0xf0648> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fbe78 <__cxa_atexit@plt+0xf0650> │ │ │ │ - ldr r1, [pc, #80] @ fbe8c <__cxa_atexit@plt+0xf0664> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ fbe90 <__cxa_atexit@plt+0xf0668> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b fbe80 <__cxa_atexit@plt+0xf0658> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ fdb90 <__cxa_atexit@plt+0xf2368> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq sl, [r5], #24 │ │ │ │ - smlaleq sl, r5, r4, r3 │ │ │ │ + ldr r7, [pc, #20] @ fdb8c <__cxa_atexit@plt+0xf2364> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r8, r5, r8, lsl #10 │ │ │ │ + @ instruction: 0xffff49dc │ │ │ │ + @ instruction: 0xfffe6744 │ │ │ │ + sbcseq r5, r7, r8, lsr r8 │ │ │ │ + sbcseq r6, r7, r8, ror #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fbee8 <__cxa_atexit@plt+0xf06c0> │ │ │ │ - ldr r2, [pc, #60] @ fbef4 <__cxa_atexit@plt+0xf06cc> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc fdc28 <__cxa_atexit@plt+0xf2400> │ │ │ │ + ldr r3, [pc, #132] @ fdc40 <__cxa_atexit@plt+0xf2418> │ │ │ │ + ldr r2, [pc, #132] @ fdc44 <__cxa_atexit@plt+0xf241c> │ │ │ │ + ldr lr, [pc, #132] @ fdc48 <__cxa_atexit@plt+0xf2420> │ │ │ │ + ldr r1, [pc, #132] @ fdc4c <__cxa_atexit@plt+0xf2424> │ │ │ │ + ldr sl, [pc, #132] @ fdc50 <__cxa_atexit@plt+0xf2428> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r1, #12]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + mov r2, r7 │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r2, #28]! │ │ │ │ + add lr, r7, #36 @ 0x24 │ │ │ │ + str r8, [r7, #16] │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str r1, [r7, #56] @ 0x38 │ │ │ │ + str r7, [r7, #60] @ 0x3c │ │ │ │ + sub r7, r6, #15 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ fdc54 <__cxa_atexit@plt+0xf242c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + rsceq r8, r5, r4, asr #17 │ │ │ │ + sbcseq r7, r7, r8, asr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fdca0 <__cxa_atexit@plt+0xf2478> │ │ │ │ + ldr r3, [pc, #48] @ fdca8 <__cxa_atexit@plt+0xf2480> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq fbedc <__cxa_atexit@plt+0xf06b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + beq fdc94 <__cxa_atexit@plt+0xf246c> │ │ │ │ mov r7, r8 │ │ │ │ - b fbf00 <__cxa_atexit@plt+0xf06d8> │ │ │ │ + b fdcb4 <__cxa_atexit@plt+0xf248c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #180] @ fdd78 <__cxa_atexit@plt+0xf2550> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r2, #3 │ │ │ │ - bne fbf20 <__cxa_atexit@plt+0xf06f8> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fbf4c <__cxa_atexit@plt+0xf0724> │ │ │ │ - ldr r2, [pc, #124] @ fbfa4 <__cxa_atexit@plt+0xf077c> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fbf4c <__cxa_atexit@plt+0xf0724> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fbf54 <__cxa_atexit@plt+0xf072c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + beq fdd48 <__cxa_atexit@plt+0xf2520> │ │ │ │ + ldr r0, [pc, #156] @ fdd7c <__cxa_atexit@plt+0xf2554> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + beq fdd58 <__cxa_atexit@plt+0xf2530> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc fdd64 <__cxa_atexit@plt+0xf253c> │ │ │ │ + ldr lr, [pc, #120] @ fdd80 <__cxa_atexit@plt+0xf2558> │ │ │ │ + sub r3, r2, #19 │ │ │ │ + sub r0, r2, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str lr, [r5] │ │ │ │ + ldr lr, [pc, #96] @ fdd84 <__cxa_atexit@plt+0xf255c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + add r0, r6, #8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r2 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fbf94 <__cxa_atexit@plt+0xf076c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ fbfa8 <__cxa_atexit@plt+0xf0780> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sl, r5, r4, ror r2 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + rsceq r8, r5, ip, asr #6 │ │ │ │ + rsceq r8, r5, r0, lsl #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fbfd0 <__cxa_atexit@plt+0xf07a8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fc010 <__cxa_atexit@plt+0xf07e8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ fc020 <__cxa_atexit@plt+0xf07f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #140] @ fde28 <__cxa_atexit@plt+0xf2600> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq fde10 <__cxa_atexit@plt+0xf25e8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc fde18 <__cxa_atexit@plt+0xf25f0> │ │ │ │ + ldr lr, [pc, #96] @ fde2c <__cxa_atexit@plt+0xf2604> │ │ │ │ + sub ip, r2, #19 │ │ │ │ + sub r0, r2, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr lr, [pc, #72] @ fde30 <__cxa_atexit@plt+0xf2608> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + add r0, r6, #8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq sl, [r5], #24 @ │ │ │ │ - @ instruction: 0xfffff468 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fc12c <__cxa_atexit@plt+0xf0904> │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr ip, [r5] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r2, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne fc098 <__cxa_atexit@plt+0xf0870> │ │ │ │ - mov r3, r5 │ │ │ │ - ands r2, r2, r9 │ │ │ │ - str r0, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - stmib r3, {r0, r8, r9, sl, ip} │ │ │ │ - beq fc0f8 <__cxa_atexit@plt+0xf08d0> │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b fc608 <__cxa_atexit@plt+0xf0de0> │ │ │ │ - eor r3, r2, r8 │ │ │ │ - clz r2, r3 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - str fp, [sp] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - mov r6, #0 │ │ │ │ - sub lr, r6, r3, lsr r2 │ │ │ │ - eor r6, lr, r3, lsr r2 │ │ │ │ - lsr fp, r3, r2 │ │ │ │ - ands r2, r8, r3, lsr r2 │ │ │ │ - mov r3, r5 │ │ │ │ - and r6, r6, r8 │ │ │ │ - str r0, [r3, #-36]! @ 0xffffffdc │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - str r6, [r3, #28] │ │ │ │ - stmib r3, {r0, r8, r9, sl, ip} │ │ │ │ - beq fc110 <__cxa_atexit@plt+0xf08e8> │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r8, [sp] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b fc2cc <__cxa_atexit@plt+0xf0aa4> │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b fc45c <__cxa_atexit@plt+0xf0c34> │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r8, [sp] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b fc13c <__cxa_atexit@plt+0xf0914> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq r8, r5, r8, lsl #5 │ │ │ │ + rsceq r8, r5, ip, lsr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc fc274 <__cxa_atexit@plt+0xf0a4c> │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [r2, #24]! │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldm r5, {r1, r8} │ │ │ │ - add sl, r3, #4 │ │ │ │ - cmp lr, #0 │ │ │ │ - bmi fc200 <__cxa_atexit@plt+0xf09d8> │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #252] @ fc294 <__cxa_atexit@plt+0xf0a6c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #216] @ fc298 <__cxa_atexit@plt+0xf0a70> │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #196] @ fc29c <__cxa_atexit@plt+0xf0a74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #188] @ fc2a0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r8, [r5, #36] @ 0x24 │ │ │ │ - b fc260 <__cxa_atexit@plt+0xf0a38> │ │ │ │ - str r8, [sp] │ │ │ │ - add r8, r3, #40 @ 0x28 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - ldr r8, [pc, #144] @ fc2a4 <__cxa_atexit@plt+0xf0a7c> │ │ │ │ + bcc fde9c <__cxa_atexit@plt+0xf2674> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r8, [pc, #68] @ fdea8 <__cxa_atexit@plt+0xf2680> │ │ │ │ + sub r1, r6, #19 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #60] @ fdeac <__cxa_atexit@plt+0xf2684> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr r0, [pc, #120] @ fc2a8 <__cxa_atexit@plt+0xf0a80> │ │ │ │ - add r1, r3, #32 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - ldr r7, [pc, #108] @ fc2ac <__cxa_atexit@plt+0xf0a84> │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str sl, [r5, #36] @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #52] @ fc2b0 <__cxa_atexit@plt+0xf0a88> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r3, r6, #7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, r5, r8, ror lr │ │ │ │ - rsceq r9, r5, r8, asr #29 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - rsceq r9, r5, r8, ror lr │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r3, r0, sl, lsl #19 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strhteq r8, [r5], #28 │ │ │ │ + rsceq r8, r5, ip, ror #3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fdefc <__cxa_atexit@plt+0xf26d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fdf04 <__cxa_atexit@plt+0xf26dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ fdf08 <__cxa_atexit@plt+0xf26e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r8, r5, r0, lsr #2 │ │ │ │ + rsceq r8, r5, r0, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fdfc4 <__cxa_atexit@plt+0xf279c> │ │ │ │ + add sl, r7, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r1, [pc, #172] @ fdfe4 <__cxa_atexit@plt+0xf27bc> │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fdfb4 <__cxa_atexit@plt+0xf278c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fdfcc <__cxa_atexit@plt+0xf27a4> │ │ │ │ + ldr r9, [pc, #128] @ fdfe8 <__cxa_atexit@plt+0xf27c0> │ │ │ │ + sub lr, r1, #7 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #108] @ fdfec <__cxa_atexit@plt+0xf27c4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #100] @ fdff0 <__cxa_atexit@plt+0xf27c8> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, ip} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + strdeq r8, [r5], #0 @ │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + smlaleq r8, r5, r4, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fc13c <__cxa_atexit@plt+0xf0914> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc fc404 <__cxa_atexit@plt+0xf0bdc> │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [r2, #24]! │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldm r5, {r1, r8} │ │ │ │ - add sl, r3, #4 │ │ │ │ - cmp lr, #0 │ │ │ │ - bmi fc390 <__cxa_atexit@plt+0xf0b68> │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #252] @ fc424 <__cxa_atexit@plt+0xf0bfc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #216] @ fc428 <__cxa_atexit@plt+0xf0c00> │ │ │ │ - sub r1, r6, #23 │ │ │ │ - add lr, r5, #28 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #192] @ fc42c <__cxa_atexit@plt+0xf0c04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #184] @ fc430 <__cxa_atexit@plt+0xf0c08> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - b fc3f4 <__cxa_atexit@plt+0xf0bcc> │ │ │ │ - str r8, [sp] │ │ │ │ - add r8, r3, #40 @ 0x28 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - ldr r8, [pc, #144] @ fc434 <__cxa_atexit@plt+0xf0c0c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr r0, [pc, #120] @ fc438 <__cxa_atexit@plt+0xf0c10> │ │ │ │ - add r1, r3, #32 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - ldr r7, [pc, #108] @ fc43c <__cxa_atexit@plt+0xf0c14> │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #52] @ fc440 <__cxa_atexit@plt+0xf0c18> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, r5, r8, ror #25 │ │ │ │ - rsceq r9, r5, r4, lsr sp │ │ │ │ - @ instruction: 0xfffff774 │ │ │ │ - @ instruction: 0xfffff6d0 │ │ │ │ - rsceq r9, r5, r8, ror #25 │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - @ instruction: 0xfffff748 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r3, r0, sl, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fc2cc <__cxa_atexit@plt+0xf0aa4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fc5a8 <__cxa_atexit@plt+0xf0d80> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldm r5, {sl, lr} │ │ │ │ - cmp r9, #0 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - bmi fc528 <__cxa_atexit@plt+0xf0d00> │ │ │ │ - ldr r7, [pc, #272] @ fc5c8 <__cxa_atexit@plt+0xf0da0> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str lr, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - str r9, [r2, #40] @ 0x28 │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - str fp, [r2, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #232] @ fc5cc <__cxa_atexit@plt+0xf0da4> │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str ip, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ fc5d0 <__cxa_atexit@plt+0xf0da8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ fc5d4 <__cxa_atexit@plt+0xf0dac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ fc5d8 <__cxa_atexit@plt+0xf0db0> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b fc588 <__cxa_atexit@plt+0xf0d60> │ │ │ │ - add r1, r2, #44 @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #164] @ fc5dc <__cxa_atexit@plt+0xf0db4> │ │ │ │ - ldr r7, [pc, #164] @ fc5e0 <__cxa_atexit@plt+0xf0db8> │ │ │ │ - ldr r8, [pc, #164] @ fc5e4 <__cxa_atexit@plt+0xf0dbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str ip, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #44] @ 0x2c │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ fc5e8 <__cxa_atexit@plt+0xf0dc0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ fc5ec <__cxa_atexit@plt+0xf0dc4> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, r5, r0, asr fp │ │ │ │ - @ instruction: 0xfffff318 │ │ │ │ - @ instruction: 0xfffff2c4 │ │ │ │ - @ instruction: 0xfffff278 │ │ │ │ - rsceq r9, r5, r4, ror fp │ │ │ │ - @ instruction: 0xfffff388 │ │ │ │ - @ instruction: 0xfffff340 │ │ │ │ - @ instruction: 0xfffff2fc │ │ │ │ - rsceq r9, r5, r4, lsl fp │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fc45c <__cxa_atexit@plt+0xf0c34> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fc74c <__cxa_atexit@plt+0xf0f24> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r7, r2, #20 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr lr, [r3, #16]! │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldm r5, {r0, sl, fp} │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi fc6cc <__cxa_atexit@plt+0xf0ea4> │ │ │ │ - ldr r7, [pc, #268] @ fc76c <__cxa_atexit@plt+0xf0f44> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #32 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - str fp, [r2, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #232] @ fc770 <__cxa_atexit@plt+0xf0f48> │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str ip, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ fc774 <__cxa_atexit@plt+0xf0f4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ fc778 <__cxa_atexit@plt+0xf0f50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ fc77c <__cxa_atexit@plt+0xf0f54> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b fc72c <__cxa_atexit@plt+0xf0f04> │ │ │ │ - add r1, r2, #44 @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #164] @ fc780 <__cxa_atexit@plt+0xf0f58> │ │ │ │ - ldr r7, [pc, #164] @ fc784 <__cxa_atexit@plt+0xf0f5c> │ │ │ │ - ldr r8, [pc, #164] @ fc788 <__cxa_atexit@plt+0xf0f60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str ip, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ fc78c <__cxa_atexit@plt+0xf0f64> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ fc790 <__cxa_atexit@plt+0xf0f68> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + bcc fe068 <__cxa_atexit@plt+0xf2840> │ │ │ │ + ldr lr, [pc, #92] @ fe074 <__cxa_atexit@plt+0xf284c> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #88] @ fe078 <__cxa_atexit@plt+0xf2850> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ fe07c <__cxa_atexit@plt+0xf2854> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, r5, r8, lsr #19 │ │ │ │ - @ instruction: 0xffffeea4 │ │ │ │ - @ instruction: 0xffffee50 │ │ │ │ - @ instruction: 0xffffee04 │ │ │ │ - ldrdeq r9, [r5], #144 @ 0x90 @ │ │ │ │ - @ instruction: 0xffffef14 │ │ │ │ - @ instruction: 0xffffeecc │ │ │ │ - @ instruction: 0xffffee88 │ │ │ │ - rsceq r9, r5, r0, ror r9 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fc608 <__cxa_atexit@plt+0xf0de0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq r8, r5, r8, lsr r0 │ │ │ │ + ldrdeq r7, [r5], #248 @ 0xf8 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fc7e4 <__cxa_atexit@plt+0xf0fbc> │ │ │ │ + bhi fe0b4 <__cxa_atexit@plt+0xf288c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ fc7ec <__cxa_atexit@plt+0xf0fc4> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ fe0bc <__cxa_atexit@plt+0xf2894> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r5, r4, lsr #16 │ │ │ │ + rsceq r7, r5, r4, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fc87c <__cxa_atexit@plt+0xf1054> │ │ │ │ - ldr r3, [pc, #140] @ fc89c <__cxa_atexit@plt+0xf1074> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq fc858 <__cxa_atexit@plt+0xf1030> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fc868 <__cxa_atexit@plt+0xf1040> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc fc884 <__cxa_atexit@plt+0xf105c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [pc, #92] @ fc8a4 <__cxa_atexit@plt+0xf107c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi fe178 <__cxa_atexit@plt+0xf2950> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #172] @ fe198 <__cxa_atexit@plt+0xf2970> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r7, #-12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + beq fe168 <__cxa_atexit@plt+0xf2940> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc fe180 <__cxa_atexit@plt+0xf2958> │ │ │ │ + ldr r0, [pc, #128] @ fe19c <__cxa_atexit@plt+0xf2974> │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20]! │ │ │ │ + ldr r0, [pc, #112] @ fe1a0 <__cxa_atexit@plt+0xf2978> │ │ │ │ + sub lr, r1, #27 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmdb r5, {r0, r6, lr} │ │ │ │ + ldr r5, [pc, #92] @ fe1a4 <__cxa_atexit@plt+0xf297c> │ │ │ │ + sub lr, r6, #16 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + add r5, pc, r5 │ │ │ │ + stm lr, {r5, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, lr │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ fc8a0 <__cxa_atexit@plt+0xf1078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsceq r9, r5, r8, ror r9 │ │ │ │ - smlaleq r9, r5, r8, r9 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + rsceq r7, r5, ip, lsr #30 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fc8f4 <__cxa_atexit@plt+0xf10cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fc908 <__cxa_atexit@plt+0xf10e0> │ │ │ │ - ldr r2, [pc, #72] @ fc91c <__cxa_atexit@plt+0xf10f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ fc918 <__cxa_atexit@plt+0xf10f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fe218 <__cxa_atexit@plt+0xf29f0> │ │ │ │ + ldr lr, [pc, #88] @ fe224 <__cxa_atexit@plt+0xf29fc> │ │ │ │ + ldr r8, [pc, #88] @ fe228 <__cxa_atexit@plt+0xf2a00> │ │ │ │ + ldr r9, [pc, #88] @ fe22c <__cxa_atexit@plt+0xf2a04> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + str r9, [r5] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str ip, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r5, ip, ror #17 │ │ │ │ - rsceq r9, r5, ip, lsl #18 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + rsceq r7, r5, r0, lsl #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fc96c <__cxa_atexit@plt+0xf1144> │ │ │ │ + bhi fe27c <__cxa_atexit@plt+0xf2a54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ fc974 <__cxa_atexit@plt+0xf114c> │ │ │ │ + ldr lr, [pc, #44] @ fe284 <__cxa_atexit@plt+0xf2a5c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ fc978 <__cxa_atexit@plt+0xf1150> │ │ │ │ + ldr r0, [pc, #40] @ fe288 <__cxa_atexit@plt+0xf2a60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strhteq r9, [r5], #96 @ 0x60 │ │ │ │ - rsceq r9, r5, r0, lsl r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fc9b0 <__cxa_atexit@plt+0xf1188> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fc9b8 <__cxa_atexit@plt+0xf1190> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fd5bc <__cxa_atexit@plt+0xf1d94> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r5, r8, asr r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fc9f0 <__cxa_atexit@plt+0xf11c8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fc9f8 <__cxa_atexit@plt+0xf11d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + rsceq r7, r5, r0, lsr #27 │ │ │ │ + rsceq r7, r5, r0, lsl #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fe344 <__cxa_atexit@plt+0xf2b1c> │ │ │ │ + add sl, r7, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r1, [pc, #172] @ fe364 <__cxa_atexit@plt+0xf2b3c> │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fe334 <__cxa_atexit@plt+0xf2b0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fe34c <__cxa_atexit@plt+0xf2b24> │ │ │ │ + ldr r9, [pc, #128] @ fe368 <__cxa_atexit@plt+0xf2b40> │ │ │ │ + sub lr, r1, #7 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #108] @ fe36c <__cxa_atexit@plt+0xf2b44> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #100] @ fe370 <__cxa_atexit@plt+0xf2b48> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, ip} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r5, r8, lsl r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fca30 <__cxa_atexit@plt+0xf1208> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fca74 <__cxa_atexit@plt+0xf124c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fca7c <__cxa_atexit@plt+0xf1254> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq r7, r5, r0, ror sp │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + rsceq r7, r5, r4, lsl sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fe3e8 <__cxa_atexit@plt+0xf2bc0> │ │ │ │ + ldr lr, [pc, #92] @ fe3f4 <__cxa_atexit@plt+0xf2bcc> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #88] @ fe3f8 <__cxa_atexit@plt+0xf2bd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ fe3fc <__cxa_atexit@plt+0xf2bd4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + strhteq r7, [r5], #200 @ 0xc8 │ │ │ │ + rsceq r7, r5, r8, asr ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fe45c <__cxa_atexit@plt+0xf2c34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc fe468 <__cxa_atexit@plt+0xf2c40> │ │ │ │ + ldr r1, [pc, #72] @ fe478 <__cxa_atexit@plt+0xf2c50> │ │ │ │ + sub r9, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r5, [pc, #48] @ fe47c <__cxa_atexit@plt+0xf2c54> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r3, {r5, r7} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlaleq r9, r5, r4, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r5, r4, asr #23 │ │ │ │ + rsceq r8, r5, ip, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fcab4 <__cxa_atexit@plt+0xf128c> │ │ │ │ + bhi fe4cc <__cxa_atexit@plt+0xf2ca4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fcabc <__cxa_atexit@plt+0xf1294> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fe4d4 <__cxa_atexit@plt+0xf2cac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ fe4d8 <__cxa_atexit@plt+0xf2cb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fd5bc <__cxa_atexit@plt+0xf1d94> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r5, r4, asr r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fcb10 <__cxa_atexit@plt+0xf12e8> │ │ │ │ - ldr r2, [pc, #56] @ fcb1c <__cxa_atexit@plt+0xf12f4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + rsceq r7, r5, r0, asr fp │ │ │ │ + strhteq r7, [r5], #176 @ 0xb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fe594 <__cxa_atexit@plt+0xf2d6c> │ │ │ │ + add sl, r7, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r1, [pc, #172] @ fe5b4 <__cxa_atexit@plt+0xf2d8c> │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq fcb04 <__cxa_atexit@plt+0xf12dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fe584 <__cxa_atexit@plt+0xf2d5c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fe59c <__cxa_atexit@plt+0xf2d74> │ │ │ │ + ldr r9, [pc, #128] @ fe5b8 <__cxa_atexit@plt+0xf2d90> │ │ │ │ + sub lr, r1, #7 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #108] @ fe5bc <__cxa_atexit@plt+0xf2d94> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #100] @ fe5c0 <__cxa_atexit@plt+0xf2d98> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, ip} │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b fcb28 <__cxa_atexit@plt+0xf1300> │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fcb48 <__cxa_atexit@plt+0xf1320> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fcb74 <__cxa_atexit@plt+0xf134c> │ │ │ │ - ldr r2, [pc, #124] @ fcbcc <__cxa_atexit@plt+0xf13a4> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fcb74 <__cxa_atexit@plt+0xf134c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fcb7c <__cxa_atexit@plt+0xf1354> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fcbbc <__cxa_atexit@plt+0xf1394> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ fcbd0 <__cxa_atexit@plt+0xf13a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r9, r5, ip, asr #12 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq r7, r5, r0, lsr #22 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + rsceq r7, r5, r4, asr #21 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fcbf8 <__cxa_atexit@plt+0xf13d0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fcc38 <__cxa_atexit@plt+0xf1410> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ fcc48 <__cxa_atexit@plt+0xf1420> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fe638 <__cxa_atexit@plt+0xf2e10> │ │ │ │ + ldr lr, [pc, #92] @ fe644 <__cxa_atexit@plt+0xf2e1c> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #88] @ fe648 <__cxa_atexit@plt+0xf2e20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ fe64c <__cxa_atexit@plt+0xf2e24> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r9, [r5], #80 @ 0x50 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fcc80 <__cxa_atexit@plt+0xf1458> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fcc88 <__cxa_atexit@plt+0xf1460> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq r7, r5, r8, ror #20 │ │ │ │ + rsceq r7, r5, r8, lsl #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fe6ac <__cxa_atexit@plt+0xf2e84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc fe6b8 <__cxa_atexit@plt+0xf2e90> │ │ │ │ + ldr r1, [pc, #72] @ fe6c8 <__cxa_atexit@plt+0xf2ea0> │ │ │ │ + sub r9, r6, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r5, [pc, #48] @ fe6cc <__cxa_atexit@plt+0xf2ea4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r3, {r5, r7} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r5, r8, lsl #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r5, r4, ror r9 │ │ │ │ + strdeq r7, [r5], #216 @ 0xd8 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fccc0 <__cxa_atexit@plt+0xf1498> │ │ │ │ + bhi fe71c <__cxa_atexit@plt+0xf2ef4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fccc8 <__cxa_atexit@plt+0xf14a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ fe724 <__cxa_atexit@plt+0xf2efc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ fe728 <__cxa_atexit@plt+0xf2f00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fd5bc <__cxa_atexit@plt+0xf1d94> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r5, r8, asr #6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fcd00 <__cxa_atexit@plt+0xf14d8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + rsceq r7, r5, r0, lsl #18 │ │ │ │ + rsceq r7, r5, r0, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fe7e4 <__cxa_atexit@plt+0xf2fbc> │ │ │ │ + add sl, r7, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r1, [pc, #172] @ fe804 <__cxa_atexit@plt+0xf2fdc> │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fe7d4 <__cxa_atexit@plt+0xf2fac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fe7ec <__cxa_atexit@plt+0xf2fc4> │ │ │ │ + ldr r9, [pc, #128] @ fe808 <__cxa_atexit@plt+0xf2fe0> │ │ │ │ + sub lr, r1, #7 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #108] @ fe80c <__cxa_atexit@plt+0xf2fe4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #100] @ fe810 <__cxa_atexit@plt+0xf2fe8> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, ip} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + mov r6, r1 │ │ │ │ mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fcd44 <__cxa_atexit@plt+0xf151c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fcd4c <__cxa_atexit@plt+0xf1524> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fd5bc <__cxa_atexit@plt+0xf1d94> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r5, r4, asr #5 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r7, [r5], #128 @ 0x80 @ │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + rsceq r7, r5, r4, ror r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fe888 <__cxa_atexit@plt+0xf3060> │ │ │ │ + ldr lr, [pc, #92] @ fe894 <__cxa_atexit@plt+0xf306c> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #88] @ fe898 <__cxa_atexit@plt+0xf3070> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ fe89c <__cxa_atexit@plt+0xf3074> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq r7, r5, r8, lsl r8 │ │ │ │ + strhteq r7, [r5], #120 @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fcd84 <__cxa_atexit@plt+0xf155c> │ │ │ │ + bhi fe8e0 <__cxa_atexit@plt+0xf30b8> │ │ │ │ + ldr r1, [pc, #44] @ fe8e8 <__cxa_atexit@plt+0xf30c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fcd8c <__cxa_atexit@plt+0xf1564> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [pc, #36] @ fe8ec <__cxa_atexit@plt+0xf30c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r5, r4, lsl #5 │ │ │ │ + sbcseq r6, r7, ip, lsl #6 │ │ │ │ + rsceq r7, r5, r8, lsr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fcde0 <__cxa_atexit@plt+0xf15b8> │ │ │ │ - ldr r2, [pc, #56] @ fcdec <__cxa_atexit@plt+0xf15c4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi fe980 <__cxa_atexit@plt+0xf3158> │ │ │ │ + ldr lr, [pc, #120] @ fe98c <__cxa_atexit@plt+0xf3164> │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r3, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq fcdd4 <__cxa_atexit@plt+0xf15ac> │ │ │ │ - mov r7, r8 │ │ │ │ - b fcdf8 <__cxa_atexit@plt+0xf15d0> │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + beq fe964 <__cxa_atexit@plt+0xf313c> │ │ │ │ + ldr r7, [pc, #80] @ fe990 <__cxa_atexit@plt+0xf3168> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + add r7, pc, r7 │ │ │ │ + tst r9, #3 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r7, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r2, #-20] @ 0xffffffec │ │ │ │ + beq fe974 <__cxa_atexit@plt+0xf314c> │ │ │ │ + mov r7, r9 │ │ │ │ + b fe9dc <__cxa_atexit@plt+0xf31b4> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fce18 <__cxa_atexit@plt+0xf15f0> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fce44 <__cxa_atexit@plt+0xf161c> │ │ │ │ - ldr r2, [pc, #124] @ fce9c <__cxa_atexit@plt+0xf1674> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ fe9d0 <__cxa_atexit@plt+0xf31a8> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fce44 <__cxa_atexit@plt+0xf161c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fce4c <__cxa_atexit@plt+0xf1624> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe9c8 <__cxa_atexit@plt+0xf31a0> │ │ │ │ + b fe9dc <__cxa_atexit@plt+0xf31b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fce8c <__cxa_atexit@plt+0xf1664> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ fcea0 <__cxa_atexit@plt+0xf1678> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr fp, [r5, #12]! │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r1, [r2, #-8]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + ldmib r5, {r8, ip} │ │ │ │ + cmp r0, #2 │ │ │ │ + beq fea5c <__cxa_atexit@plt+0xf3234> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne feac8 <__cxa_atexit@plt+0xf32a0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc feb60 <__cxa_atexit@plt+0xf3338> │ │ │ │ + ldr r0, [pc, #388] @ feba8 <__cxa_atexit@plt+0xf3380> │ │ │ │ + ldr sl, [pc, #388] @ febac <__cxa_atexit@plt+0xf3384> │ │ │ │ + sub lr, r2, #27 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r6, #20]! │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + ldr r3, [pc, #352] @ febb0 <__cxa_atexit@plt+0xf3388> │ │ │ │ + str r9, [r6, #-12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + b feab4 <__cxa_atexit@plt+0xf328c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc feb68 <__cxa_atexit@plt+0xf3340> │ │ │ │ + str r9, [sp] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r9, [pc, #288] @ feb9c <__cxa_atexit@plt+0xf3374> │ │ │ │ + add r3, r3, #12 │ │ │ │ + sub lr, r2, #31 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r6, #20]! │ │ │ │ + ldr r0, [pc, #272] @ feba0 <__cxa_atexit@plt+0xf3378> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + stm r3, {r0, r6, lr} │ │ │ │ + ldr r3, [pc, #252] @ feba4 <__cxa_atexit@plt+0xf337c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r1, [r6, #-8] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r1, [pc, #200] @ feb98 <__cxa_atexit@plt+0xf3370> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r2] │ │ │ │ + beq feb50 <__cxa_atexit@plt+0xf3328> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc feb80 <__cxa_atexit@plt+0xf3358> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r2, [pc, #176] @ febb4 <__cxa_atexit@plt+0xf338c> │ │ │ │ + sub r0, lr, #31 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + ldr r2, [pc, #164] @ febb8 <__cxa_atexit@plt+0xf3390> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + ldr r0, [pc, #136] @ febbc <__cxa_atexit@plt+0xf3394> │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r9, [r6, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + ldr r0, [sp] │ │ │ │ + stmdb r6, {r0, r8} │ │ │ │ + mov r6, lr │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + b feb6c <__cxa_atexit@plt+0xf3344> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r9, r5, ip, ror r3 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #36 @ 0x24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + ldrdeq r7, [r5], #80 @ 0x50 @ │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + rsceq r7, r5, r0, lsr r6 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + rsceq r7, r5, ip, asr #10 │ │ │ │ + @ instruction: 0xfffff758 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fcec8 <__cxa_atexit@plt+0xf16a0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fec38 <__cxa_atexit@plt+0xf3410> │ │ │ │ + ldr lr, [pc, #96] @ fec44 <__cxa_atexit@plt+0xf341c> │ │ │ │ + ldr r8, [pc, #96] @ fec48 <__cxa_atexit@plt+0xf3420> │ │ │ │ + ldr r9, [pc, #96] @ fec4c <__cxa_atexit@plt+0xf3424> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r1, r6, #31 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + str r9, [r5] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff6a8 │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + rsceq r7, r5, r8, ror #8 │ │ │ │ + sbcseq r6, r7, r0, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fecf0 <__cxa_atexit@plt+0xf34c8> │ │ │ │ + ldr r1, [pc, #156] @ fed10 <__cxa_atexit@plt+0xf34e8> │ │ │ │ + ldr r7, [pc, #156] @ fed14 <__cxa_atexit@plt+0xf34ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq feca0 <__cxa_atexit@plt+0xf3478> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fecac <__cxa_atexit@plt+0xf3484> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc fcf08 <__cxa_atexit@plt+0xf16e0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ fcf18 <__cxa_atexit@plt+0xf16f0> │ │ │ │ + bcc fecfc <__cxa_atexit@plt+0xf34d4> │ │ │ │ + ldr r3, [pc, #84] @ fed18 <__cxa_atexit@plt+0xf34f0> │ │ │ │ + ldr r1, [pc, #84] @ fed1c <__cxa_atexit@plt+0xf34f4> │ │ │ │ + ldr r0, [pc, #84] @ fed20 <__cxa_atexit@plt+0xf34f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r5, r0, lsl #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fcf50 <__cxa_atexit@plt+0xf1728> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fcf58 <__cxa_atexit@plt+0xf1730> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r7, r5, ip, ror r3 │ │ │ │ + sbcseq r5, r7, r0, ror #2 │ │ │ │ + sbcseq r5, r7, ip, lsl #12 │ │ │ │ + rsceq r7, r5, r8, asr r7 │ │ │ │ + sbcseq r5, r7, ip, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne fed44 <__cxa_atexit@plt+0xf351c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strhteq r9, [r5], #8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fcf90 <__cxa_atexit@plt+0xf1768> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fed8c <__cxa_atexit@plt+0xf3564> │ │ │ │ + ldr lr, [pc, #64] @ fed9c <__cxa_atexit@plt+0xf3574> │ │ │ │ + ldr r1, [pc, #64] @ feda0 <__cxa_atexit@plt+0xf3578> │ │ │ │ + ldr r2, [pc, #64] @ feda4 <__cxa_atexit@plt+0xf357c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fcfd4 <__cxa_atexit@plt+0xf17ac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fcfdc <__cxa_atexit@plt+0xf17b4> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r5, r7, r8, asr #1 │ │ │ │ + sbcseq r5, r7, r4, ror r5 │ │ │ │ + rsceq r7, r5, r0, asr #13 │ │ │ │ + sbcseq r5, r7, r8, ror #29 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi fee94 <__cxa_atexit@plt+0xf366c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc fee9c <__cxa_atexit@plt+0xf3674> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #220] @ feec0 <__cxa_atexit@plt+0xf3698> │ │ │ │ + add ip, r7, #20 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [r7, #16] │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldm ip, {r8, r9, sl, ip} │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + sub r7, r6, #22 │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + ldr r7, [pc, #176] @ feec4 <__cxa_atexit@plt+0xf369c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #168] @ feec8 <__cxa_atexit@plt+0xf36a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #36]! @ 0x24 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + ldr sl, [pc, #156] @ feecc <__cxa_atexit@plt+0xf36a4> │ │ │ │ + ldr r7, [pc, #156] @ feed0 <__cxa_atexit@plt+0xf36a8> │ │ │ │ + str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ + sub r7, r2, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r3, #-20] @ 0xffffffec │ │ │ │ + str sl, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, lr} │ │ │ │ + str r9, [r2, #-20] @ 0xffffffec │ │ │ │ + bhi feeb0 <__cxa_atexit@plt+0xf3688> │ │ │ │ + ldr r3, [pc, #100] @ feed4 <__cxa_atexit@plt+0xf36ac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fee84 <__cxa_atexit@plt+0xf365c> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b feea4 <__cxa_atexit@plt+0xf367c> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, r5, r4, lsr r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + ldr r7, [pc, #32] @ feed8 <__cxa_atexit@plt+0xf36b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r5, r0, lsl r2 │ │ │ │ + rsceq r7, r5, r8, ror #12 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + @ instruction: 0xfffff28c │ │ │ │ + @ instruction: 0xfffe5550 │ │ │ │ + sbcseq r4, r7, r4, lsl #10 │ │ │ │ + ldrheq r5, [r7], #208 @ 0xd0 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fd034 <__cxa_atexit@plt+0xf180c> │ │ │ │ - ldr r2, [pc, #60] @ fd040 <__cxa_atexit@plt+0xf1818> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi fef48 <__cxa_atexit@plt+0xf3720> │ │ │ │ + ldr r7, [pc, #104] @ fef6c <__cxa_atexit@plt+0xf3744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fef5c <__cxa_atexit@plt+0xf3734> │ │ │ │ + ldr r3, [pc, #84] @ fef70 <__cxa_atexit@plt+0xf3748> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq fd028 <__cxa_atexit@plt+0xf1800> │ │ │ │ - mov r7, r8 │ │ │ │ - b fd04c <__cxa_atexit@plt+0xf1824> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fef38 <__cxa_atexit@plt+0xf3710> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ fef78 <__cxa_atexit@plt+0xf3750> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fd06c <__cxa_atexit@plt+0xf1844> │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r7, [pc, #16] @ fef74 <__cxa_atexit@plt+0xf374c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffe534c │ │ │ │ + sbcseq r4, r7, ip, asr #8 │ │ │ │ + sbcseq r5, r7, r0, asr sp │ │ │ │ + sbcseq r5, r7, r4, lsl sp │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ fefe8 <__cxa_atexit@plt+0xf37c0> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fefd8 <__cxa_atexit@plt+0xf37b0> │ │ │ │ + ldr r3, [pc, #64] @ fefec <__cxa_atexit@plt+0xf37c4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fefc8 <__cxa_atexit@plt+0xf37a0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ - b fd098 <__cxa_atexit@plt+0xf1870> │ │ │ │ - ldr r2, [pc, #124] @ fd0f0 <__cxa_atexit@plt+0xf18c8> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fd098 <__cxa_atexit@plt+0xf1870> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fd0a0 <__cxa_atexit@plt+0xf1878> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ feff0 <__cxa_atexit@plt+0xf37c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe548c │ │ │ │ + sbcseq r4, r7, r0, ror #7 │ │ │ │ + smullseq r5, r7, ip, ip │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ ff060 <__cxa_atexit@plt+0xf3838> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ff050 <__cxa_atexit@plt+0xf3828> │ │ │ │ + ldr r3, [pc, #64] @ ff064 <__cxa_atexit@plt+0xf383c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ff040 <__cxa_atexit@plt+0xf3818> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fd0e0 <__cxa_atexit@plt+0xf18b8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ fd0f4 <__cxa_atexit@plt+0xf18cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r9, r5, r8, lsr #2 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fd11c <__cxa_atexit@plt+0xf18f4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fd15c <__cxa_atexit@plt+0xf1934> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ fd16c <__cxa_atexit@plt+0xf1944> │ │ │ │ + ldr r7, [pc, #16] @ ff068 <__cxa_atexit@plt+0xf3840> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe5504 │ │ │ │ + sbcseq r4, r7, r0, ror r3 │ │ │ │ + sbcseq r5, r7, r4, lsr #24 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ff0ec <__cxa_atexit@plt+0xf38c4> │ │ │ │ + ldr r2, [pc, #100] @ ff0f8 <__cxa_atexit@plt+0xf38d0> │ │ │ │ + ldr lr, [pc, #100] @ ff0fc <__cxa_atexit@plt+0xf38d4> │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r1, [pc, #96] @ ff100 <__cxa_atexit@plt+0xf38d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldmdb r5, {r0, r9} │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + add r0, r3, #16 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + stm r0, {r1, r2, r8, r9, lr} │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r5, ip, lsr #1 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + @ instruction: 0xffffebbc │ │ │ │ + strhteq r6, [r5], #248 @ 0xf8 │ │ │ │ + smullseq r5, r7, r8, fp │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fd1a4 <__cxa_atexit@plt+0xf197c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fd1ac <__cxa_atexit@plt+0xf1984> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r1, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r0, r5 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi ff198 <__cxa_atexit@plt+0xf3970> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + sub r5, r0, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + stmdb r0, {r9, sl} │ │ │ │ + bhi ff1a8 <__cxa_atexit@plt+0xf3980> │ │ │ │ + ldr r7, [pc, #140] @ ff1d4 <__cxa_atexit@plt+0xf39ac> │ │ │ │ + str r8, [r0, #-20] @ 0xffffffec │ │ │ │ + str r2, [r0, #-16] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r0, #-24] @ 0xffffffe8 │ │ │ │ + sub r7, r0, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r0, #-12] │ │ │ │ + bhi ff1c4 <__cxa_atexit@plt+0xf399c> │ │ │ │ + ldr r3, [pc, #108] @ ff1d8 <__cxa_atexit@plt+0xf39b0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ff188 <__cxa_atexit@plt+0xf3960> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #48] @ ff1e0 <__cxa_atexit@plt+0xf39b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ff1dc <__cxa_atexit@plt+0xf39b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffe50fc │ │ │ │ + sbcseq r4, r7, r4, ror #3 │ │ │ │ + ldrsheq r5, [r7], #160 @ 0xa0 │ │ │ │ + sbcseq r5, r7, ip, asr #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ff21c <__cxa_atexit@plt+0xf39f4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b f17ec <__cxa_atexit@plt+0xe5fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r5, r4, ror #28 │ │ │ │ + sbcseq r5, r7, r8, asr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fd1e4 <__cxa_atexit@plt+0xf19bc> │ │ │ │ + bhi ff264 <__cxa_atexit@plt+0xf3a3c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r9, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + b f1a98 <__cxa_atexit@plt+0xe6270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ + sbcseq r5, r7, ip, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fd228 <__cxa_atexit@plt+0xf1a00> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ff300 <__cxa_atexit@plt+0xf3ad8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ fd230 <__cxa_atexit@plt+0xf1a08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ ff330 <__cxa_atexit@plt+0xf3b08> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ff30c <__cxa_atexit@plt+0xf3ae4> │ │ │ │ + ldr r7, [pc, #124] @ ff334 <__cxa_atexit@plt+0xf3b0c> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ff320 <__cxa_atexit@plt+0xf3af8> │ │ │ │ + ldr r3, [pc, #100] @ ff338 <__cxa_atexit@plt+0xf3b10> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq ff2f0 <__cxa_atexit@plt+0xf3ac8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ ff340 <__cxa_atexit@plt+0xf3b18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ff33c <__cxa_atexit@plt+0xf3b14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r5, r0, ror #27 │ │ │ │ + rsceq r6, r5, r8, asr sp │ │ │ │ + @ instruction: 0xffff2968 │ │ │ │ + @ instruction: 0xfffe4f94 │ │ │ │ + sbcseq r4, r7, r8, lsl #1 │ │ │ │ + sbcseq r5, r7, ip, rrx │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fd288 <__cxa_atexit@plt+0xf1a60> │ │ │ │ - ldr r2, [pc, #60] @ fd294 <__cxa_atexit@plt+0xf1a6c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ff3d8 <__cxa_atexit@plt+0xf3bb0> │ │ │ │ + ldr r3, [pc, #132] @ ff3f0 <__cxa_atexit@plt+0xf3bc8> │ │ │ │ + ldr sl, [pc, #132] @ ff3f4 <__cxa_atexit@plt+0xf3bcc> │ │ │ │ + ldr r1, [pc, #132] @ ff3f8 <__cxa_atexit@plt+0xf3bd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #128] @ ff3fc <__cxa_atexit@plt+0xf3bd4> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr ip, [pc, #124] @ ff400 <__cxa_atexit@plt+0xf3bd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r1, #36]! @ 0x24 │ │ │ │ + add lr, r7, #44 @ 0x2c │ │ │ │ + stm lr, {r8, r9, ip} │ │ │ │ + add lr, r7, #56 @ 0x38 │ │ │ │ + sub r3, r6, #54 @ 0x36 │ │ │ │ + sub r2, r6, #42 @ 0x2a │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str sl, [r7, #24] │ │ │ │ + str r8, [r7, #28] │ │ │ │ + str r9, [r7, #32] │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ ff404 <__cxa_atexit@plt+0xf3bdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + rsceq r7, r5, ip, lsl #2 │ │ │ │ + sbcseq r5, r7, r8, asr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ff450 <__cxa_atexit@plt+0xf3c28> │ │ │ │ + ldr r3, [pc, #48] @ ff458 <__cxa_atexit@plt+0xf3c30> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq fd27c <__cxa_atexit@plt+0xf1a54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + beq ff444 <__cxa_atexit@plt+0xf3c1c> │ │ │ │ mov r7, r8 │ │ │ │ - b fd2a0 <__cxa_atexit@plt+0xf1a78> │ │ │ │ + b ff464 <__cxa_atexit@plt+0xf3c3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #180] @ ff528 <__cxa_atexit@plt+0xf3d00> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r2, #3 │ │ │ │ - bne fd2c0 <__cxa_atexit@plt+0xf1a98> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fd2ec <__cxa_atexit@plt+0xf1ac4> │ │ │ │ - ldr r2, [pc, #124] @ fd344 <__cxa_atexit@plt+0xf1b1c> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fd2ec <__cxa_atexit@plt+0xf1ac4> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fd2f4 <__cxa_atexit@plt+0xf1acc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + beq ff4f8 <__cxa_atexit@plt+0xf3cd0> │ │ │ │ + ldr r0, [pc, #156] @ ff52c <__cxa_atexit@plt+0xf3d04> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + beq ff508 <__cxa_atexit@plt+0xf3ce0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc ff514 <__cxa_atexit@plt+0xf3cec> │ │ │ │ + ldr lr, [pc, #120] @ ff530 <__cxa_atexit@plt+0xf3d08> │ │ │ │ + sub r3, r2, #19 │ │ │ │ + sub r0, r2, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str lr, [r5] │ │ │ │ + ldr lr, [pc, #96] @ ff534 <__cxa_atexit@plt+0xf3d0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + add r0, r6, #8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r2 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fd334 <__cxa_atexit@plt+0xf1b0c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ fd348 <__cxa_atexit@plt+0xf1b20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r8, [r5], #228 @ 0xe4 @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + smlaleq r6, r5, ip, fp │ │ │ │ + rsceq r6, r5, r0, asr fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne fd370 <__cxa_atexit@plt+0xf1b48> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fd3b0 <__cxa_atexit@plt+0xf1b88> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ fd3c0 <__cxa_atexit@plt+0xf1b98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #140] @ ff5d8 <__cxa_atexit@plt+0xf3db0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq ff5c0 <__cxa_atexit@plt+0xf3d98> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc ff5c8 <__cxa_atexit@plt+0xf3da0> │ │ │ │ + ldr lr, [pc, #96] @ ff5dc <__cxa_atexit@plt+0xf3db4> │ │ │ │ + sub ip, r2, #19 │ │ │ │ + sub r0, r2, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr lr, [pc, #72] @ ff5e0 <__cxa_atexit@plt+0xf3db8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + add r0, r6, #8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r5, r8, asr lr │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r6, [r5], #168 @ 0xa8 @ │ │ │ │ + rsceq r6, r5, ip, lsl #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ff64c <__cxa_atexit@plt+0xf3e24> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r8, [pc, #68] @ ff658 <__cxa_atexit@plt+0xf3e30> │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #60] @ ff65c <__cxa_atexit@plt+0xf3e34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r3, r6, #7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r6, r5, ip, lsl #20 │ │ │ │ + rsceq r6, r5, ip, lsr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fd3fc <__cxa_atexit@plt+0xf1bd4> │ │ │ │ + bhi ff6ac <__cxa_atexit@plt+0xf3e84> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ fd404 <__cxa_atexit@plt+0xf1bdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ ff6b4 <__cxa_atexit@plt+0xf3e8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ ff6b8 <__cxa_atexit@plt+0xf3e90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r5, ip, lsl #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fd46c <__cxa_atexit@plt+0xf1c44> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bhi fd478 <__cxa_atexit@plt+0xf1c50> │ │ │ │ - ldr r7, [pc, #76] @ fd490 <__cxa_atexit@plt+0xf1c68> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq fd460 <__cxa_atexit@plt+0xf1c38> │ │ │ │ - mov r7, sl │ │ │ │ - b f76d0 <__cxa_atexit@plt+0xebea8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + rsceq r6, r5, r0, ror r9 │ │ │ │ + ldrdeq r6, [r5], #144 @ 0x90 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi ff774 <__cxa_atexit@plt+0xf3f4c> │ │ │ │ + add sl, r7, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r1, [pc, #172] @ ff794 <__cxa_atexit@plt+0xf3f6c> │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq ff764 <__cxa_atexit@plt+0xf3f3c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc ff77c <__cxa_atexit@plt+0xf3f54> │ │ │ │ + ldr r9, [pc, #128] @ ff798 <__cxa_atexit@plt+0xf3f70> │ │ │ │ + sub lr, r1, #7 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #108] @ ff79c <__cxa_atexit@plt+0xf3f74> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #100] @ ff7a0 <__cxa_atexit@plt+0xf3f78> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, ip} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + mov r6, r1 │ │ │ │ mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fd494 <__cxa_atexit@plt+0xf1c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffa284 │ │ │ │ - sbcseq r4, r7, r8, ror sl │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq r6, r5, r0, asr #18 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + rsceq r6, r5, r4, ror #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fd4d0 <__cxa_atexit@plt+0xf1ca8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ fd4d8 <__cxa_atexit@plt+0xf1cb0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ff818 <__cxa_atexit@plt+0xf3ff0> │ │ │ │ + ldr lr, [pc, #92] @ ff824 <__cxa_atexit@plt+0xf3ffc> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #88] @ ff828 <__cxa_atexit@plt+0xf4000> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r8, r5, r8, lsr fp │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ ff82c <__cxa_atexit@plt+0xf4004> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq r6, r5, r8, lsl #17 │ │ │ │ + rsceq r6, r5, r8, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fd540 <__cxa_atexit@plt+0xf1d18> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bhi fd54c <__cxa_atexit@plt+0xf1d24> │ │ │ │ - ldr r7, [pc, #76] @ fd564 <__cxa_atexit@plt+0xf1d3c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq fd534 <__cxa_atexit@plt+0xf1d0c> │ │ │ │ - mov r7, sl │ │ │ │ - b f76d0 <__cxa_atexit@plt+0xebea8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fd568 <__cxa_atexit@plt+0xf1d40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffa1b0 │ │ │ │ - sbcseq r4, r7, r4, lsr #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fd5a4 <__cxa_atexit@plt+0xf1d7c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ fd5ac <__cxa_atexit@plt+0xf1d84> │ │ │ │ + bhi ff864 <__cxa_atexit@plt+0xf403c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ ff86c <__cxa_atexit@plt+0xf4044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r5, r4, ror #20 │ │ │ │ + rsceq r6, r5, r4, lsr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, sl │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fd64c <__cxa_atexit@plt+0xf1e24> │ │ │ │ - ldr lr, [pc, #132] @ fd658 <__cxa_atexit@plt+0xf1e30> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi ff928 <__cxa_atexit@plt+0xf4100> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - ldr r0, [r7, #35] @ 0x23 │ │ │ │ - ldr ip, [r7, #31] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-52] @ 0xffffffcc │ │ │ │ - sub lr, r3, #32 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #172] @ ff948 <__cxa_atexit@plt+0xf4120> │ │ │ │ + mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str ip, [r3, #-44] @ 0xffffffd4 │ │ │ │ - str r9, [r3, #-48] @ 0xffffffd0 │ │ │ │ - beq fd640 <__cxa_atexit@plt+0xf1e18> │ │ │ │ + str r9, [r7, #-12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + beq ff918 <__cxa_atexit@plt+0xf40f0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc ff930 <__cxa_atexit@plt+0xf4108> │ │ │ │ + ldr r0, [pc, #128] @ ff94c <__cxa_atexit@plt+0xf4124> │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20]! │ │ │ │ + ldr r0, [pc, #112] @ ff950 <__cxa_atexit@plt+0xf4128> │ │ │ │ + sub lr, r1, #27 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmdb r5, {r0, r6, lr} │ │ │ │ + ldr r5, [pc, #92] @ ff954 <__cxa_atexit@plt+0xf412c> │ │ │ │ + sub lr, r6, #16 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + add r5, pc, r5 │ │ │ │ + stm lr, {r5, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b fd664 <__cxa_atexit@plt+0xf1e3c> │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, lr │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fd688 <__cxa_atexit@plt+0xf1e60> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne fd6f0 <__cxa_atexit@plt+0xf1ec8> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fd8a0 <__cxa_atexit@plt+0xf2078> │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - cmp r0, ip │ │ │ │ - bne fd784 <__cxa_atexit@plt+0xf1f5c> │ │ │ │ - ldr ip, [pc, #536] @ fd8cc <__cxa_atexit@plt+0xf20a4> │ │ │ │ - ldr r2, [r5, #40]! @ 0x28 │ │ │ │ - ldr sl, [pc, #532] @ fd8d0 <__cxa_atexit@plt+0xf20a8> │ │ │ │ - add r0, r6, #4 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r3, [r6, #24]! │ │ │ │ - str sl, [r5] │ │ │ │ - str ip, [r6, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - stmdb r6, {r1, r9} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r3, r3, r0 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne fd73c <__cxa_atexit@plt+0xf1f14> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ands r0, r1, r0 │ │ │ │ - add r8, r5, #4 │ │ │ │ - beq fd864 <__cxa_atexit@plt+0xf203c> │ │ │ │ - add r9, r5, #28 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - stm r9, {r0, r3, lr} │ │ │ │ - b fdd34 <__cxa_atexit@plt+0xf250c> │ │ │ │ - eor r3, r2, r0 │ │ │ │ - clz r1, r3 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, #0 │ │ │ │ - sub r2, lr, r3, lsr r1 │ │ │ │ - eor r2, r2, r3, lsr r1 │ │ │ │ - lsr r8, r3, r1 │ │ │ │ - ands r1, r0, r3, lsr r1 │ │ │ │ - and r0, r2, r0 │ │ │ │ - add r3, r5, #4 │ │ │ │ - beq fd884 <__cxa_atexit@plt+0xf205c> │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b fda34 <__cxa_atexit@plt+0xf220c> │ │ │ │ - ldr r1, [pc, #292] @ fd8b0 <__cxa_atexit@plt+0xf2088> │ │ │ │ - mov r2, r5 │ │ │ │ - sub r8, r3, #6 │ │ │ │ - add sl, r6, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp r0, ip │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - ldr r1, [r2, #36]! @ 0x24 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r2, #-20] @ 0xffffffec │ │ │ │ - str r1, [sp, #4] │ │ │ │ - sub r1, r3, #35 @ 0x23 │ │ │ │ - bge fd80c <__cxa_atexit@plt+0xf1fe4> │ │ │ │ - ldr ip, [pc, #248] @ fd8c0 <__cxa_atexit@plt+0xf2098> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str sl, [r5, #48] @ 0x30 │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r5, [r6, #28] │ │ │ │ - ldr r0, [pc, #208] @ fd8c4 <__cxa_atexit@plt+0xf209c> │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #32] │ │ │ │ - ldr r5, [pc, #192] @ fd8c8 <__cxa_atexit@plt+0xf20a0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b fd850 <__cxa_atexit@plt+0xf2028> │ │ │ │ - ldr ip, [pc, #160] @ fd8b4 <__cxa_atexit@plt+0xf208c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r5, [r6, #28] │ │ │ │ - ldr r0, [pc, #120] @ fd8b8 <__cxa_atexit@plt+0xf2090> │ │ │ │ - add r5, r6, #32 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r0, r1, lr} │ │ │ │ - ldr r5, [pc, #108] @ fd8bc <__cxa_atexit@plt+0xf2094> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - add r9, r5, #28 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - mov r0, #0 │ │ │ │ - stm r9, {r0, r3, lr} │ │ │ │ - b fdb88 <__cxa_atexit@plt+0xf2360> │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - str lr, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b fd8d4 <__cxa_atexit@plt+0xf20ac> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r5, r8, ror r8 │ │ │ │ - rsceq r8, r5, r8, ror r8 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - rsceq r8, r5, r4, asr #17 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - smlaleq r8, r5, ip, r9 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - mov r1, r8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fd9dc <__cxa_atexit@plt+0xf21b4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r3, #32]! │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - add sl, r2, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi fd97c <__cxa_atexit@plt+0xf2154> │ │ │ │ - ldr lr, [pc, #244] @ fda0c <__cxa_atexit@plt+0xf21e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - sub sl, r6, #23 │ │ │ │ - str sl, [r2, #44] @ 0x2c │ │ │ │ - str fp, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - str r9, [r2, #32] │ │ │ │ - ldr r0, [pc, #204] @ fda10 <__cxa_atexit@plt+0xf21e8> │ │ │ │ - sub sl, r6, #15 │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #188] @ fda14 <__cxa_atexit@plt+0xf21ec> │ │ │ │ - mov fp, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - ldr r0, [pc, #176] @ fda18 <__cxa_atexit@plt+0xf21f0> │ │ │ │ - sub r2, r6, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - str r1, [sp] │ │ │ │ - add r1, r2, #28 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr lr, [pc, #108] @ fd9fc <__cxa_atexit@plt+0xf21d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str lr, [r5, #32] │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #88] @ fda00 <__cxa_atexit@plt+0xf21d8> │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - ldr r0, [pc, #72] @ fda04 <__cxa_atexit@plt+0xf21dc> │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r1, r5, #36 @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - sub r0, r6, #22 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #36] @ fda08 <__cxa_atexit@plt+0xf21e0> │ │ │ │ - mov fp, r1 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq r8, [r5], #108 @ 0x6c @ │ │ │ │ - @ instruction: 0xfffff88c │ │ │ │ - @ instruction: 0xfffff834 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r8, [r5], #104 @ 0x68 @ │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - @ instruction: 0xfffff818 │ │ │ │ - rsceq r8, r5, r0, lsr #14 │ │ │ │ - andeq r7, r0, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fd8d4 <__cxa_atexit@plt+0xf20ac> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fdb30 <__cxa_atexit@plt+0xf2308> │ │ │ │ - mov r3, r5 │ │ │ │ - stm sp, {r7, r8} │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr sl, [r3, #32]! │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - add r9, r2, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi fdadc <__cxa_atexit@plt+0xf22b4> │ │ │ │ - ldr r7, [pc, #216] @ fdb50 <__cxa_atexit@plt+0xf2328> │ │ │ │ - sub lr, r6, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [pc, #208] @ fdb54 <__cxa_atexit@plt+0xf232c> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - add r1, r2, #24 │ │ │ │ - str fp, [r5, #32] │ │ │ │ - str lr, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - stm r1, {r0, r7, sl} │ │ │ │ - ldr fp, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #172] @ fdb58 <__cxa_atexit@plt+0xf2330> │ │ │ │ - sub lr, r6, #15 │ │ │ │ - str lr, [r2, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #156] @ fdb5c <__cxa_atexit@plt+0xf2334> │ │ │ │ - add lr, r5, #36 @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stm lr, {r7, r9, fp} │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #124] @ fdb60 <__cxa_atexit@plt+0xf2338> │ │ │ │ - ldr fp, [pc, #124] @ fdb64 <__cxa_atexit@plt+0xf233c> │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #120] @ fdb68 <__cxa_atexit@plt+0xf2340> │ │ │ │ - add lr, r2, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - sub r0, r6, #22 │ │ │ │ - str r9, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - str fp, [r2, #4] │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #52] @ fdb6c <__cxa_atexit@plt+0xf2344> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r8, r5, r4, r5 │ │ │ │ - rsceq r8, r5, r8, lsl #12 │ │ │ │ - @ instruction: 0xfffff4b0 │ │ │ │ - @ instruction: 0xfffff458 │ │ │ │ - @ instruction: 0xfffff4f4 │ │ │ │ - @ instruction: 0xfffff4ac │ │ │ │ - smlaleq r8, r5, r0, r5 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r7, r0, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fda34 <__cxa_atexit@plt+0xf220c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fdcd4 <__cxa_atexit@plt+0xf24ac> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r3, #32]! │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - cmp r1, #0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - bmi fdc54 <__cxa_atexit@plt+0xf242c> │ │ │ │ - ldr r7, [pc, #268] @ fdcf4 <__cxa_atexit@plt+0xf24cc> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #40 @ 0x28 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str fp, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - stm lr, {r1, r7, ip} │ │ │ │ - ldr r7, [pc, #232] @ fdcf8 <__cxa_atexit@plt+0xf24d0> │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ - str r9, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ fdcfc <__cxa_atexit@plt+0xf24d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ fdd00 <__cxa_atexit@plt+0xf24d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ fdd04 <__cxa_atexit@plt+0xf24dc> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - b fdcb4 <__cxa_atexit@plt+0xf248c> │ │ │ │ - add r0, r2, #44 @ 0x2c │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [pc, #164] @ fdd08 <__cxa_atexit@plt+0xf24e0> │ │ │ │ - ldr r7, [pc, #164] @ fdd0c <__cxa_atexit@plt+0xf24e4> │ │ │ │ - ldr r8, [pc, #164] @ fdd10 <__cxa_atexit@plt+0xf24e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str ip, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str fp, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ fdd14 <__cxa_atexit@plt+0xf24ec> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #32] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ fdd18 <__cxa_atexit@plt+0xf24f0> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r5, r0, lsr #8 │ │ │ │ - @ instruction: 0xfffff0bc │ │ │ │ - @ instruction: 0xfffff068 │ │ │ │ - @ instruction: 0xfffff01c │ │ │ │ - rsceq r8, r5, r8, asr #8 │ │ │ │ - @ instruction: 0xfffff12c │ │ │ │ - @ instruction: 0xfffff0e4 │ │ │ │ - @ instruction: 0xfffff0a0 │ │ │ │ - rsceq r8, r5, r8, ror #7 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq ip, r0, ip, asr #30 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + rsceq r6, r5, ip, ror r7 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fdb88 <__cxa_atexit@plt+0xf2360> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fde7c <__cxa_atexit@plt+0xf2654> │ │ │ │ - mov r3, r5 │ │ │ │ - add ip, r5, #36 @ 0x24 │ │ │ │ - ldr lr, [r3, #32]! │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - bmi fddfc <__cxa_atexit@plt+0xf25d4> │ │ │ │ - ldr r7, [pc, #268] @ fde9c <__cxa_atexit@plt+0xf2674> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #40 @ 0x28 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str fp, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - stm lr, {r0, r7, sl} │ │ │ │ - ldr r7, [pc, #232] @ fdea0 <__cxa_atexit@plt+0xf2678> │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str r9, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str ip, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ fdea4 <__cxa_atexit@plt+0xf267c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ fdea8 <__cxa_atexit@plt+0xf2680> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ fdeac <__cxa_atexit@plt+0xf2684> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - b fde5c <__cxa_atexit@plt+0xf2634> │ │ │ │ - add r1, r2, #44 @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #164] @ fdeb0 <__cxa_atexit@plt+0xf2688> │ │ │ │ - ldr r7, [pc, #164] @ fdeb4 <__cxa_atexit@plt+0xf268c> │ │ │ │ - ldr r8, [pc, #164] @ fdeb8 <__cxa_atexit@plt+0xf2690> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ff9c8 <__cxa_atexit@plt+0xf41a0> │ │ │ │ + ldr lr, [pc, #88] @ ff9d4 <__cxa_atexit@plt+0xf41ac> │ │ │ │ + ldr r8, [pc, #88] @ ff9d8 <__cxa_atexit@plt+0xf41b0> │ │ │ │ + ldr r9, [pc, #88] @ ff9dc <__cxa_atexit@plt+0xf41b4> │ │ │ │ + add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - str ip, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str fp, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ fdebc <__cxa_atexit@plt+0xf2694> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #32] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ fdec0 <__cxa_atexit@plt+0xf2698> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + str r9, [r5] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str ip, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r5, r8, ror r2 │ │ │ │ - @ instruction: 0xffffec44 │ │ │ │ - @ instruction: 0xffffebf0 │ │ │ │ - @ instruction: 0xffffeba4 │ │ │ │ - rsceq r8, r5, r0, lsr #5 │ │ │ │ - @ instruction: 0xffffecb4 │ │ │ │ - @ instruction: 0xffffec6c │ │ │ │ - @ instruction: 0xffffec28 │ │ │ │ - rsceq r8, r5, r0, asr #4 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq ip, r0, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fdd34 <__cxa_atexit@plt+0xf250c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + ldrdeq r6, [r5], #96 @ 0x60 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fdfac <__cxa_atexit@plt+0xf2784> │ │ │ │ - ldr r0, [pc, #184] @ fdfb4 <__cxa_atexit@plt+0xf278c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #26] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r0, [r7, #18] │ │ │ │ - ldr ip, [r7, #22] │ │ │ │ - ldr sl, [r7, #34] @ 0x22 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr lr, [r7, #30] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ands r7, r9, #3 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - beq fdf68 <__cxa_atexit@plt+0xf2740> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne fdf78 <__cxa_atexit@plt+0xf2750> │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi ffa2c <__cxa_atexit@plt+0xf4204> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ ffa34 <__cxa_atexit@plt+0xf420c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ ffa38 <__cxa_atexit@plt+0xf4210> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ fdfb8 <__cxa_atexit@plt+0xf2790> │ │ │ │ + strdeq r6, [r5], #80 @ 0x50 @ │ │ │ │ + rsceq r6, r5, r0, asr r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi ffaf4 <__cxa_atexit@plt+0xf42cc> │ │ │ │ + add sl, r7, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r1, [pc, #172] @ ffb14 <__cxa_atexit@plt+0xf42ec> │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - beq fdf9c <__cxa_atexit@plt+0xf2774> │ │ │ │ - mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq ffae4 <__cxa_atexit@plt+0xf42bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc ffafc <__cxa_atexit@plt+0xf42d4> │ │ │ │ + ldr r9, [pc, #128] @ ffb18 <__cxa_atexit@plt+0xf42f0> │ │ │ │ + sub lr, r1, #7 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #108] @ ffb1c <__cxa_atexit@plt+0xf42f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #100] @ ffb20 <__cxa_atexit@plt+0xf42f8> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, ip} │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b fe018 <__cxa_atexit@plt+0xf27f0> │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne fdfe0 <__cxa_atexit@plt+0xf27b8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #36] @ fe00c <__cxa_atexit@plt+0xf27e4> │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq fe000 <__cxa_atexit@plt+0xf27d8> │ │ │ │ - mov r7, r8 │ │ │ │ - b fe018 <__cxa_atexit@plt+0xf27f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fe040 <__cxa_atexit@plt+0xf2818> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne fe108 <__cxa_atexit@plt+0xf28e0> │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #104 @ 0x68 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc fe168 <__cxa_atexit@plt+0xf2940> │ │ │ │ - ldr r0, [pc, #292] @ fe17c <__cxa_atexit@plt+0xf2954> │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #40]! @ 0x28 │ │ │ │ - ldr r0, [pc, #276] @ fe180 <__cxa_atexit@plt+0xf2958> │ │ │ │ - sub lr, r3, #99 @ 0x63 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr ip, [pc, #248] @ fe184 <__cxa_atexit@plt+0xf295c> │ │ │ │ - str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #-16] │ │ │ │ - str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #232] @ fe188 <__cxa_atexit@plt+0xf2960> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r6, {r0, r2} │ │ │ │ - mov r0, r6 │ │ │ │ - str ip, [r0, #-28]! @ 0xffffffe4 │ │ │ │ - sub ip, r3, #71 @ 0x47 │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r9, [pc, #196] @ fe18c <__cxa_atexit@plt+0xf2964> │ │ │ │ - str fp, [r6, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #20] │ │ │ │ - add r9, r6, #28 │ │ │ │ - stm r9, {r6, r7, lr} │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r9, r6, #40 @ 0x28 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - stm r9, {r0, r7, sl, lr} │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str ip, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - sub r7, r3, #43 @ 0x2b │ │ │ │ - mov r6, r3 │ │ │ │ - b fd5bc <__cxa_atexit@plt+0xf1d94> │ │ │ │ - ldr lr, [r2, #3] │ │ │ │ - ldr r3, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne fe144 <__cxa_atexit@plt+0xf291c> │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b fe190 <__cxa_atexit@plt+0xf2968> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b fe2d0 <__cxa_atexit@plt+0xf2aa8> │ │ │ │ - mov r7, #104 @ 0x68 │ │ │ │ + mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffe8c4 │ │ │ │ - rsceq r7, r5, r0, lsr #31 │ │ │ │ - @ instruction: 0xffffe710 │ │ │ │ - @ instruction: 0xffffe750 │ │ │ │ - @ instruction: 0xfffff4e8 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq r6, r5, r0, asr #11 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + rsceq r6, r5, r4, ror #10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc fe288 <__cxa_atexit@plt+0xf2a60> │ │ │ │ - ldr lr, [pc, #236] @ fe2a0 <__cxa_atexit@plt+0xf2a78> │ │ │ │ - ldr r8, [pc, #236] @ fe2a4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ - ldr r0, [pc, #236] @ fe2a8 <__cxa_atexit@plt+0xf2a80> │ │ │ │ + bcc ffb98 <__cxa_atexit@plt+0xf4370> │ │ │ │ + ldr lr, [pc, #92] @ ffba4 <__cxa_atexit@plt+0xf437c> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #88] @ ffba8 <__cxa_atexit@plt+0xf4380> │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [pc, #200] @ fe2ac <__cxa_atexit@plt+0xf2a84> │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str lr, [r0, #32]! │ │ │ │ - mov lr, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [lr, #12]! │ │ │ │ - sub ip, r6, #111 @ 0x6f │ │ │ │ - add r8, r3, #60 @ 0x3c │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - stm r8, {r0, r2, ip} │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr ip, [pc, #124] @ fe2b0 <__cxa_atexit@plt+0xf2a88> │ │ │ │ - str lr, [r3, #72] @ 0x48 │ │ │ │ - str r1, [r3, #80] @ 0x50 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r8, [r3, #76] @ 0x4c │ │ │ │ - str sl, [r3, #84] @ 0x54 │ │ │ │ - str ip, [r3, #96]! @ 0x60 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - sub r1, r6, #63 @ 0x3f │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ ffbac <__cxa_atexit@plt+0xf4384> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - b fc03c <__cxa_atexit@plt+0xf0814> │ │ │ │ - ldr r3, [pc, #36] @ fe2b4 <__cxa_atexit@plt+0xf2a8c> │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffbbb8 │ │ │ │ - @ instruction: 0xffffc9b8 │ │ │ │ - rsceq r7, r5, ip, asr #28 │ │ │ │ - @ instruction: 0xffffba0c │ │ │ │ - @ instruction: 0xffffddfc │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq ip, r0, fp, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b fe190 <__cxa_atexit@plt+0xf2968> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #68 @ 0x44 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc fe5f4 <__cxa_atexit@plt+0xf2dcc> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr lr, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r3, [r2, #15] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r2, r3 │ │ │ │ - bls fe340 <__cxa_atexit@plt+0xf2b18> │ │ │ │ - rsb r1, r2, #0 │ │ │ │ - eor r1, r2, r1 │ │ │ │ - and r1, r0, r1 │ │ │ │ - cmp r1, r8 │ │ │ │ - bne fe380 <__cxa_atexit@plt+0xf2b58> │ │ │ │ - ands r1, r0, r2 │ │ │ │ - beq fe4fc <__cxa_atexit@plt+0xf2cd4> │ │ │ │ - mov r8, fp │ │ │ │ - str r9, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - b feb48 <__cxa_atexit@plt+0xf3320> │ │ │ │ - cmp r3, r2 │ │ │ │ - bls fe3b8 <__cxa_atexit@plt+0xf2b90> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r2, r2, r8 │ │ │ │ - cmp r2, r0 │ │ │ │ - bne fe488 <__cxa_atexit@plt+0xf2c60> │ │ │ │ - ands r1, r3, r8 │ │ │ │ - beq fe530 <__cxa_atexit@plt+0xf2d08> │ │ │ │ - mov r8, fp │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r5, #32] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - b ff240 <__cxa_atexit@plt+0xf3a18> │ │ │ │ - eor r3, r0, r8 │ │ │ │ - clz r1, r3 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, #0 │ │ │ │ - sub r3, lr, r0, lsr r1 │ │ │ │ - eor r2, r3, r0, lsr r1 │ │ │ │ - lsr r3, r0, r1 │ │ │ │ - ands r0, r8, r0, lsr r1 │ │ │ │ - and r1, r2, r8 │ │ │ │ - beq fe51c <__cxa_atexit@plt+0xf2cf4> │ │ │ │ - mov r8, fp │ │ │ │ - add lr, r5, #32 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b fe7d8 <__cxa_atexit@plt+0xf2fb0> │ │ │ │ - cmp r8, r0 │ │ │ │ - bne fe4c0 <__cxa_atexit@plt+0xf2c98> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - add r3, r6, #24 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - cmp r2, #0 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r6, #4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bmi fe550 <__cxa_atexit@plt+0xf2d28> │ │ │ │ - sub r3, sl, #23 │ │ │ │ - sub ip, sl, #15 │ │ │ │ - str ip, [r6, #64] @ 0x40 │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #532] @ fe628 <__cxa_atexit@plt+0xf2e00> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq r6, r5, r8, lsl #10 │ │ │ │ + rsceq r6, r5, r8, lsr #9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ffc0c <__cxa_atexit@plt+0xf43e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ffc18 <__cxa_atexit@plt+0xf43f0> │ │ │ │ + ldr r1, [pc, #72] @ ffc28 <__cxa_atexit@plt+0xf4400> │ │ │ │ + sub r9, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #512] @ fe62c <__cxa_atexit@plt+0xf2e04> │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r5, [pc, #48] @ ffc2c <__cxa_atexit@plt+0xf4404> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r3, {r5, r7} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r6, r5, r4, lsl r4 │ │ │ │ + smlaleq r6, r5, ip, r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ffc7c <__cxa_atexit@plt+0xf4454> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ ffc84 <__cxa_atexit@plt+0xf445c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ ffc88 <__cxa_atexit@plt+0xf4460> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r6, r5, r0, lsr #7 │ │ │ │ + rsceq r6, r5, r0, lsl #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi ffd44 <__cxa_atexit@plt+0xf451c> │ │ │ │ + add sl, r7, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r1, [pc, #172] @ ffd64 <__cxa_atexit@plt+0xf453c> │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r3, [pc, #488] @ fe630 <__cxa_atexit@plt+0xf2e08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #24] │ │ │ │ - ldr r3, [pc, #480] @ fe634 <__cxa_atexit@plt+0xf2e0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - ldr r6, [pc, #472] @ fe638 <__cxa_atexit@plt+0xf2e10> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - str r6, [r5, #32]! │ │ │ │ - sub r6, sl, #6 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - mov r6, sl │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - eor r3, r0, r8 │ │ │ │ - clz r0, r3 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, #0 │ │ │ │ - sub r3, lr, r2, lsr r0 │ │ │ │ - eor r3, r3, r2, lsr r0 │ │ │ │ - lsr r9, r2, r0 │ │ │ │ - ands r0, r8, r2, lsr r0 │ │ │ │ - and r1, r3, r8 │ │ │ │ - beq fe5cc <__cxa_atexit@plt+0xf2da4> │ │ │ │ - mov r8, fp │ │ │ │ - add lr, r5, #32 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - b feed0 <__cxa_atexit@plt+0xf36a8> │ │ │ │ - eor r3, r0, r8 │ │ │ │ - clz r3, r3 │ │ │ │ - eor r0, r3, #31 │ │ │ │ - mov r2, #1 │ │ │ │ - mov lr, #0 │ │ │ │ - sub r3, lr, r2, lsl r0 │ │ │ │ - eor r3, r3, r2, lsl r0 │ │ │ │ - lsl r9, r2, r0 │ │ │ │ - ands r0, r8, r2, lsl r0 │ │ │ │ - and r1, r3, r8 │ │ │ │ - beq fe5e0 <__cxa_atexit@plt+0xf2db8> │ │ │ │ - mov r8, fp │ │ │ │ - add lr, r5, #32 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - b ff5c8 <__cxa_atexit@plt+0xf3da0> │ │ │ │ - mov r8, fp │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - mov r3, #0 │ │ │ │ - str r9, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b fe958 <__cxa_atexit@plt+0xf3130> │ │ │ │ - mov r8, fp │ │ │ │ - str lr, [r5, #32] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - b fe650 <__cxa_atexit@plt+0xf2e28> │ │ │ │ - mov r8, fp │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - mov r3, #0 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r5, #32] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b ff050 <__cxa_atexit@plt+0xf3828> │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [pc, #180] @ fe614 <__cxa_atexit@plt+0xf2dec> │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - add lr, r6, #40 @ 0x28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str ip, [r6, #32] │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r3, [pc, #140] @ fe618 <__cxa_atexit@plt+0xf2df0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #24] │ │ │ │ - ldr r3, [pc, #132] @ fe61c <__cxa_atexit@plt+0xf2df4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - ldr r6, [pc, #124] @ fe620 <__cxa_atexit@plt+0xf2df8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - str r6, [r5, #32]! │ │ │ │ - sub r6, sl, #22 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - ldr r6, [sp] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - mov r8, fp │ │ │ │ - str lr, [r5, #32] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #40] @ 0x28 │ │ │ │ - b fed48 <__cxa_atexit@plt+0xf3520> │ │ │ │ - mov r8, fp │ │ │ │ - str lr, [r5, #32] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #40] @ 0x28 │ │ │ │ - b ff440 <__cxa_atexit@plt+0xf3c18> │ │ │ │ - ldr r7, [pc, #40] @ fe624 <__cxa_atexit@plt+0xf2dfc> │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffff9d9c │ │ │ │ - @ instruction: 0xffff9d34 │ │ │ │ - @ instruction: 0xffff9ce4 │ │ │ │ - rsceq r7, r5, r8, ror #21 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r7, [r5], #188 @ 0xbc @ │ │ │ │ - @ instruction: 0xffff9e08 │ │ │ │ - @ instruction: 0xffff9dac │ │ │ │ - @ instruction: 0xffff9d5c │ │ │ │ - rsceq r7, r5, ip, lsr #24 │ │ │ │ - andeq r0, r0, fp, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b fe2d0 <__cxa_atexit@plt+0xf2aa8> │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq ffd34 <__cxa_atexit@plt+0xf450c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fe778 <__cxa_atexit@plt+0xf2f50> │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - add sl, r3, #20 │ │ │ │ - add r8, r3, #4 │ │ │ │ - cmp lr, #0 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bmi fe708 <__cxa_atexit@plt+0xf2ee0> │ │ │ │ - ldr r9, [pc, #244] @ fe798 <__cxa_atexit@plt+0xf2f70> │ │ │ │ - sub r7, r6, #23 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc ffd4c <__cxa_atexit@plt+0xf4524> │ │ │ │ + ldr r9, [pc, #128] @ ffd68 <__cxa_atexit@plt+0xf4540> │ │ │ │ + sub lr, r1, #7 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - add fp, r3, #32 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - stm fp, {r0, r9, lr} │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #212] @ fe79c <__cxa_atexit@plt+0xf2f74> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r7, [pc, #188] @ fe7a0 <__cxa_atexit@plt+0xf2f78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #180] @ fe7a4 <__cxa_atexit@plt+0xf2f7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #172] @ fe7a8 <__cxa_atexit@plt+0xf2f80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #6 │ │ │ │ - b fe760 <__cxa_atexit@plt+0xf2f38> │ │ │ │ - add r7, r3, #44 @ 0x2c │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #148] @ fe7ac <__cxa_atexit@plt+0xf2f84> │ │ │ │ - ldr r9, [pc, #148] @ fe7b0 <__cxa_atexit@plt+0xf2f88> │ │ │ │ - str ip, [r3, #28] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - ldr r7, [pc, #108] @ fe7b4 <__cxa_atexit@plt+0xf2f8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #100] @ fe7b8 <__cxa_atexit@plt+0xf2f90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ fe7bc <__cxa_atexit@plt+0xf2f94> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r5, r8, ror #18 │ │ │ │ - @ instruction: 0xffffb2e0 │ │ │ │ - @ instruction: 0xffffb288 │ │ │ │ - @ instruction: 0xffffb23c │ │ │ │ - smlaleq r7, r5, r0, r9 │ │ │ │ - @ instruction: 0xffffb354 │ │ │ │ - @ instruction: 0xffffb30c │ │ │ │ - @ instruction: 0xffffb2a8 │ │ │ │ - rsceq r7, r5, r8, lsr r9 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq pc, r0, ip, lsl #21 │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #108] @ ffd6c <__cxa_atexit@plt+0xf4544> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #100] @ ffd70 <__cxa_atexit@plt+0xf4548> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, ip} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq r6, r5, r0, ror r3 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + rsceq r6, r5, r4, lsl r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fe650 <__cxa_atexit@plt+0xf2e28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc fe8f8 <__cxa_atexit@plt+0xf30d0> │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - add lr, r5, #36 @ 0x24 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - add sl, r3, #20 │ │ │ │ - add r8, r3, #4 │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - ldm lr, {r2, fp, lr} │ │ │ │ - cmp fp, #0 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bmi fe888 <__cxa_atexit@plt+0xf3060> │ │ │ │ - ldr r9, [pc, #244] @ fe918 <__cxa_atexit@plt+0xf30f0> │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - add r1, r3, #32 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - stm r1, {r0, r9, fp} │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #212] @ fe91c <__cxa_atexit@plt+0xf30f4> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - ldr r7, [pc, #188] @ fe920 <__cxa_atexit@plt+0xf30f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #180] @ fe924 <__cxa_atexit@plt+0xf30fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #172] @ fe928 <__cxa_atexit@plt+0xf3100> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #6 │ │ │ │ - b fe8e0 <__cxa_atexit@plt+0xf30b8> │ │ │ │ - add r7, r3, #44 @ 0x2c │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #148] @ fe92c <__cxa_atexit@plt+0xf3104> │ │ │ │ - ldr r9, [pc, #148] @ fe930 <__cxa_atexit@plt+0xf3108> │ │ │ │ - str lr, [r3, #28] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str fp, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - ldr r7, [pc, #108] @ fe934 <__cxa_atexit@plt+0xf310c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #100] @ fe938 <__cxa_atexit@plt+0xf3110> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ fe93c <__cxa_atexit@plt+0xf3114> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r5, r8, ror #15 │ │ │ │ - @ instruction: 0xffffae8c │ │ │ │ - @ instruction: 0xffffae34 │ │ │ │ - @ instruction: 0xffffade8 │ │ │ │ - rsceq r7, r5, r0, lsl r8 │ │ │ │ - @ instruction: 0xffffaf00 │ │ │ │ - @ instruction: 0xffffaeb8 │ │ │ │ - @ instruction: 0xffffae54 │ │ │ │ - strhteq r7, [r5], #120 @ 0x78 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq pc, r0, ip, lsl #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fe7d8 <__cxa_atexit@plt+0xf2fb0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r2 │ │ │ │ - bcc feae4 <__cxa_atexit@plt+0xf32bc> │ │ │ │ - mov r5, r3 │ │ │ │ - add lr, sp, #16 │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr fp, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - cmp lr, #0 │ │ │ │ - bmi fea5c <__cxa_atexit@plt+0xf3234> │ │ │ │ - add r1, r6, #20 │ │ │ │ - str r1, [sp] │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #316] @ feb0c <__cxa_atexit@plt+0xf32e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - add r8, r6, #32 │ │ │ │ - stm r8, {r7, fp, ip} │ │ │ │ - add r7, r6, #48 @ 0x30 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - stm r7, {r0, r1, lr} │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #284] @ feb10 <__cxa_atexit@plt+0xf32e8> │ │ │ │ - sub r1, r2, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - sub r1, r2, #15 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #264] @ feb14 <__cxa_atexit@plt+0xf32ec> │ │ │ │ - str r4, [r6, #12] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - str r4, [r6, #16] │ │ │ │ - ldr r4, [pc, #244] @ feb18 <__cxa_atexit@plt+0xf32f0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #20] │ │ │ │ - ldr r4, [pc, #236] @ feb1c <__cxa_atexit@plt+0xf32f4> │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #4] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - sub r6, r2, #6 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - b fead4 <__cxa_atexit@plt+0xf32ac> │ │ │ │ - add r1, r6, #60 @ 0x3c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #180] @ feb20 <__cxa_atexit@plt+0xf32f8> │ │ │ │ - sub r2, r2, #22 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #36]! @ 0x24 │ │ │ │ - ldr r1, [pc, #168] @ feb24 <__cxa_atexit@plt+0xf32fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r4, [r6, #8] │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r1, [pc, #128] @ feb28 <__cxa_atexit@plt+0xf3300> │ │ │ │ - str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r6, #-8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r2, {r1, sl, lr} │ │ │ │ - sub lr, r6, #20 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - ldr r7, [pc, #100] @ feb2c <__cxa_atexit@plt+0xf3304> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r6, [pc, #68] @ feb30 <__cxa_atexit@plt+0xf3308> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r3] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r5, r0, asr #12 │ │ │ │ - smlaleq r7, r5, r4, r6 │ │ │ │ - @ instruction: 0xffffa9dc │ │ │ │ - @ instruction: 0xffffa96c │ │ │ │ - @ instruction: 0xffffa918 │ │ │ │ - @ instruction: 0xffffaa1c │ │ │ │ - rsceq r7, r5, r0, lsl r6 │ │ │ │ - @ instruction: 0xffffaa20 │ │ │ │ - @ instruction: 0xffffa964 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq ip, r0, fp, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b fe958 <__cxa_atexit@plt+0xf3130> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc fece8 <__cxa_atexit@plt+0xf34c0> │ │ │ │ - mov r5, r2 │ │ │ │ - add lr, sp, #24 │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - ldr r7, [r5, #32]! │ │ │ │ - add r1, r3, #4 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - str r7, [sp, #20] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmib r5, {r8, fp} │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - cmp sl, #0 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - bmi fec48 <__cxa_atexit@plt+0xf3420> │ │ │ │ - ldr lr, [pc, #336] @ fed0c <__cxa_atexit@plt+0xf34e4> │ │ │ │ - sub ip, r6, #6 │ │ │ │ + bcc ffde8 <__cxa_atexit@plt+0xf45c0> │ │ │ │ + ldr lr, [pc, #92] @ ffdf4 <__cxa_atexit@plt+0xf45cc> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #88] @ ffdf8 <__cxa_atexit@plt+0xf45d0> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #36]! @ 0x24 │ │ │ │ - ldr r4, [pc, #324] @ fed10 <__cxa_atexit@plt+0xf34e8> │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str ip, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str r4, [r2, #32] │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #292] @ fed14 <__cxa_atexit@plt+0xf34ec> │ │ │ │ - sub r2, r6, #15 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r4, [r3, #28] │ │ │ │ - ldr r0, [pc, #264] @ fed18 <__cxa_atexit@plt+0xf34f0> │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - stmdb r3, {r0, r7, fp} │ │ │ │ - ldr r7, [pc, #224] @ fed1c <__cxa_atexit@plt+0xf34f4> │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ - b fecd8 <__cxa_atexit@plt+0xf34b0> │ │ │ │ - mov ip, r0 │ │ │ │ - add r0, r3, #60 @ 0x3c │ │ │ │ - str r0, [sp] │ │ │ │ - str sl, [r3, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #192] @ fed20 <__cxa_atexit@plt+0xf34f8> │ │ │ │ - add lr, r3, #20 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - add r0, r3, #40 @ 0x28 │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ - stm r0, {r1, r7, fp} │ │ │ │ - ldr r4, [pc, #148] @ fed24 <__cxa_atexit@plt+0xf34fc> │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str ip, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ fed28 <__cxa_atexit@plt+0xf3500> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #116] @ fed2c <__cxa_atexit@plt+0xf3504> │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - str lr, [r2, #40] @ 0x28 │ │ │ │ - str r8, [r2, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r5, [pc, #64] @ fed30 <__cxa_atexit@plt+0xf3508> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffa4e4 │ │ │ │ - strhteq r7, [r5], #76 @ 0x4c │ │ │ │ - rsceq r7, r5, ip, lsl r4 │ │ │ │ - @ instruction: 0xffffa4d0 │ │ │ │ - @ instruction: 0xffffa408 │ │ │ │ - rsceq r7, r5, r8, lsr #8 │ │ │ │ - @ instruction: 0xffffa530 │ │ │ │ - @ instruction: 0xffffa4bc │ │ │ │ - @ instruction: 0xffffa468 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq ip, r0, fp, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b feb48 <__cxa_atexit@plt+0xf3320> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fee70 <__cxa_atexit@plt+0xf3648> │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - add sl, r3, #20 │ │ │ │ - add r8, r3, #4 │ │ │ │ - cmp lr, #0 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bmi fee00 <__cxa_atexit@plt+0xf35d8> │ │ │ │ - ldr r9, [pc, #244] @ fee90 <__cxa_atexit@plt+0xf3668> │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - add fp, r3, #32 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - stm fp, {r0, r9, lr} │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #212] @ fee94 <__cxa_atexit@plt+0xf366c> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str ip, [r3, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ ffdfc <__cxa_atexit@plt+0xf45d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - ldr r7, [pc, #188] @ fee98 <__cxa_atexit@plt+0xf3670> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #180] @ fee9c <__cxa_atexit@plt+0xf3674> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #172] @ feea0 <__cxa_atexit@plt+0xf3678> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #6 │ │ │ │ - b fee58 <__cxa_atexit@plt+0xf3630> │ │ │ │ - add r7, r3, #44 @ 0x2c │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #148] @ feea4 <__cxa_atexit@plt+0xf367c> │ │ │ │ - ldr r9, [pc, #148] @ feea8 <__cxa_atexit@plt+0xf3680> │ │ │ │ - str ip, [r3, #28] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - ldr r7, [pc, #108] @ feeac <__cxa_atexit@plt+0xf3684> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #100] @ feeb0 <__cxa_atexit@plt+0xf3688> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ feeb4 <__cxa_atexit@plt+0xf368c> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r5, r0, ror r2 │ │ │ │ - @ instruction: 0xffffa030 │ │ │ │ - @ instruction: 0xffff9fd8 │ │ │ │ - @ instruction: 0xffff9f8c │ │ │ │ - smlaleq r7, r5, r8, r2 │ │ │ │ - @ instruction: 0xffffa0a4 │ │ │ │ - @ instruction: 0xffffa05c │ │ │ │ - @ instruction: 0xffff9ff8 │ │ │ │ - rsceq r7, r5, r0, asr #4 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq pc, r0, ip, lsl #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fed48 <__cxa_atexit@plt+0xf3520> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc feff0 <__cxa_atexit@plt+0xf37c8> │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - add lr, r5, #36 @ 0x24 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - add sl, r3, #20 │ │ │ │ - add r8, r3, #4 │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - ldm lr, {r2, fp, lr} │ │ │ │ - cmp fp, #0 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bmi fef80 <__cxa_atexit@plt+0xf3758> │ │ │ │ - ldr r9, [pc, #244] @ ff010 <__cxa_atexit@plt+0xf37e8> │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - add r1, r3, #32 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - stm r1, {r0, r9, fp} │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #212] @ ff014 <__cxa_atexit@plt+0xf37ec> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - ldr r7, [pc, #188] @ ff018 <__cxa_atexit@plt+0xf37f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #180] @ ff01c <__cxa_atexit@plt+0xf37f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #172] @ ff020 <__cxa_atexit@plt+0xf37f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #6 │ │ │ │ - b fefd8 <__cxa_atexit@plt+0xf37b0> │ │ │ │ - add r7, r3, #44 @ 0x2c │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #148] @ ff024 <__cxa_atexit@plt+0xf37fc> │ │ │ │ - ldr r9, [pc, #148] @ ff028 <__cxa_atexit@plt+0xf3800> │ │ │ │ - str lr, [r3, #28] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str fp, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - ldr r7, [pc, #108] @ ff02c <__cxa_atexit@plt+0xf3804> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #100] @ ff030 <__cxa_atexit@plt+0xf3808> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ ff034 <__cxa_atexit@plt+0xf380c> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq r7, [r5], #0 @ │ │ │ │ - @ instruction: 0xffff9bdc │ │ │ │ - @ instruction: 0xffff9b84 │ │ │ │ - @ instruction: 0xffff9b38 │ │ │ │ - rsceq r7, r5, r8, lsl r1 │ │ │ │ - @ instruction: 0xffff9c50 │ │ │ │ - @ instruction: 0xffff9c08 │ │ │ │ - @ instruction: 0xffff9ba4 │ │ │ │ - rsceq r7, r5, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq pc, r0, ip, lsl #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b feed0 <__cxa_atexit@plt+0xf36a8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r2 │ │ │ │ - bcc ff1dc <__cxa_atexit@plt+0xf39b4> │ │ │ │ - mov r5, r3 │ │ │ │ - add lr, sp, #16 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr ip, [r5, #-12] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi ff150 <__cxa_atexit@plt+0xf3928> │ │ │ │ - add r4, r6, #20 │ │ │ │ - str r4, [sp] │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - ldr r4, [pc, #320] @ ff204 <__cxa_atexit@plt+0xf39dc> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - add r8, r6, #36 @ 0x24 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - add lr, r6, #48 @ 0x30 │ │ │ │ - str r4, [r6, #60] @ 0x3c │ │ │ │ - stm lr, {r1, r4, r9} │ │ │ │ - str fp, [r6, #32] │ │ │ │ - ldr r7, [pc, #288] @ ff208 <__cxa_atexit@plt+0xf39e0> │ │ │ │ - sub r4, r2, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ - sub r4, r2, #15 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - ldr r4, [pc, #268] @ ff20c <__cxa_atexit@plt+0xf39e4> │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r6, #12] │ │ │ │ - ldr r4, [pc, #248] @ ff210 <__cxa_atexit@plt+0xf39e8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #20] │ │ │ │ - ldr r4, [pc, #240] @ ff214 <__cxa_atexit@plt+0xf39ec> │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #4] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - sub r6, r2, #6 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - b ff1cc <__cxa_atexit@plt+0xf39a4> │ │ │ │ - add r4, r6, #60 @ 0x3c │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [pc, #184] @ ff218 <__cxa_atexit@plt+0xf39f0> │ │ │ │ - sub r2, r2, #22 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #36]! @ 0x24 │ │ │ │ - ldr r4, [pc, #172] @ ff21c <__cxa_atexit@plt+0xf39f4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r4, [r3, #32] │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r2, [pc, #136] @ ff220 <__cxa_atexit@plt+0xf39f8> │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r2, r6, #16 │ │ │ │ - str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str fp, [r6, #-20] @ 0xffffffec │ │ │ │ - stm r2, {r0, r7, lr} │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - ldr r7, [pc, #100] @ ff224 <__cxa_atexit@plt+0xf39fc> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r6, [pc, #68] @ ff228 <__cxa_atexit@plt+0xf3a00> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r3] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r5, ip, asr #30 │ │ │ │ - rsceq r6, r5, r0, lsr #31 │ │ │ │ - @ instruction: 0xffff9734 │ │ │ │ - @ instruction: 0xffff96c0 │ │ │ │ - @ instruction: 0xffff966c │ │ │ │ - @ instruction: 0xffff9770 │ │ │ │ - rsceq r6, r5, ip, lsl pc │ │ │ │ - @ instruction: 0xffff9778 │ │ │ │ - @ instruction: 0xffff96b4 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq sl, r0, fp, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b ff050 <__cxa_atexit@plt+0xf3828> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + strhteq r6, [r5], #40 @ 0x28 │ │ │ │ + rsceq r6, r5, r8, asr r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc ff3e0 <__cxa_atexit@plt+0xf3bb8> │ │ │ │ - mov r5, r2 │ │ │ │ - add lr, sp, #16 │ │ │ │ - ldr r1, [r5, #32]! │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - add r7, r3, #4 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr fp, [r5, #-12] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - cmp sl, #0 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - bmi ff34c <__cxa_atexit@plt+0xf3b24> │ │ │ │ - str r4, [sp] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #332] @ ff404 <__cxa_atexit@plt+0xf3bdc> │ │ │ │ - sub r0, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - ldr r1, [pc, #320] @ ff408 <__cxa_atexit@plt+0xf3be0> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ffe5c <__cxa_atexit@plt+0xf4634> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ffe68 <__cxa_atexit@plt+0xf4640> │ │ │ │ + ldr r1, [pc, #72] @ ffe78 <__cxa_atexit@plt+0xf4650> │ │ │ │ + sub r9, r6, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - sub r0, r6, #23 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #288] @ ff40c <__cxa_atexit@plt+0xf3be4> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r4, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - ldr r1, [pc, #256] @ ff410 <__cxa_atexit@plt+0xf3be8> │ │ │ │ - str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str ip, [r3, #-16] │ │ │ │ - str r9, [r3, #-12] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #212] @ ff414 <__cxa_atexit@plt+0xf3bec> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ - b ff3d0 <__cxa_atexit@plt+0xf3ba8> │ │ │ │ - add r0, r3, #60 @ 0x3c │ │ │ │ - str r0, [sp] │ │ │ │ - str sl, [r3, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #184] @ ff418 <__cxa_atexit@plt+0xf3bf0> │ │ │ │ - add r0, r3, #20 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #148] @ ff41c <__cxa_atexit@plt+0xf3bf4> │ │ │ │ - str r8, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str fp, [r3, #16] │ │ │ │ - ldr r7, [pc, #128] @ ff420 <__cxa_atexit@plt+0xf3bf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #120] @ ff424 <__cxa_atexit@plt+0xf3bfc> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r5, [pc, #64] @ ff428 <__cxa_atexit@plt+0xf3c00> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r5, [pc, #48] @ ffe7c <__cxa_atexit@plt+0xf4654> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffff9230 │ │ │ │ - rsceq r6, r5, r4, asr #27 │ │ │ │ - rsceq r6, r5, r0, lsr #26 │ │ │ │ - @ instruction: 0xffff9218 │ │ │ │ - @ instruction: 0xffff914c │ │ │ │ - rsceq r6, r5, r8, lsr #26 │ │ │ │ - @ instruction: 0xffff9280 │ │ │ │ - @ instruction: 0xffff9210 │ │ │ │ - @ instruction: 0xffff91bc │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq sl, r0, fp, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b ff240 <__cxa_atexit@plt+0xf3a18> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ff568 <__cxa_atexit@plt+0xf3d40> │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - add sl, r3, #20 │ │ │ │ - add r8, r3, #4 │ │ │ │ - cmp lr, #0 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bmi ff4f8 <__cxa_atexit@plt+0xf3cd0> │ │ │ │ - ldr r9, [pc, #244] @ ff588 <__cxa_atexit@plt+0xf3d60> │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - add fp, r3, #32 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - stm fp, {r0, r9, lr} │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #212] @ ff58c <__cxa_atexit@plt+0xf3d64> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r7, [pc, #188] @ ff590 <__cxa_atexit@plt+0xf3d68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #180] @ ff594 <__cxa_atexit@plt+0xf3d6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #172] @ ff598 <__cxa_atexit@plt+0xf3d70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #6 │ │ │ │ - b ff550 <__cxa_atexit@plt+0xf3d28> │ │ │ │ - add r7, r3, #44 @ 0x2c │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #148] @ ff59c <__cxa_atexit@plt+0xf3d74> │ │ │ │ - ldr r9, [pc, #148] @ ff5a0 <__cxa_atexit@plt+0xf3d78> │ │ │ │ - str ip, [r3, #28] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - ldr r7, [pc, #108] @ ff5a4 <__cxa_atexit@plt+0xf3d7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #100] @ ff5a8 <__cxa_atexit@plt+0xf3d80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ ff5ac <__cxa_atexit@plt+0xf3d84> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r5, r8, ror fp │ │ │ │ - @ instruction: 0xffff8aa0 │ │ │ │ - @ instruction: 0xffff8a48 │ │ │ │ - @ instruction: 0xffff89fc │ │ │ │ - rsceq r6, r5, r0, lsr #23 │ │ │ │ - @ instruction: 0xffff8b14 │ │ │ │ - @ instruction: 0xffff8acc │ │ │ │ - @ instruction: 0xffff8a68 │ │ │ │ - rsceq r6, r5, r8, asr #22 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq pc, r0, ip, lsl #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b ff440 <__cxa_atexit@plt+0xf3c18> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ff6e8 <__cxa_atexit@plt+0xf3ec0> │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - add lr, r5, #36 @ 0x24 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - add sl, r3, #20 │ │ │ │ - add r8, r3, #4 │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - ldm lr, {r2, fp, lr} │ │ │ │ - cmp fp, #0 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bmi ff678 <__cxa_atexit@plt+0xf3e50> │ │ │ │ - ldr r9, [pc, #244] @ ff708 <__cxa_atexit@plt+0xf3ee0> │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - add r1, r3, #32 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - stm r1, {r0, r9, fp} │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #212] @ ff70c <__cxa_atexit@plt+0xf3ee4> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - ldr r7, [pc, #188] @ ff710 <__cxa_atexit@plt+0xf3ee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #180] @ ff714 <__cxa_atexit@plt+0xf3eec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #172] @ ff718 <__cxa_atexit@plt+0xf3ef0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #6 │ │ │ │ - b ff6d0 <__cxa_atexit@plt+0xf3ea8> │ │ │ │ - add r7, r3, #44 @ 0x2c │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #148] @ ff71c <__cxa_atexit@plt+0xf3ef4> │ │ │ │ - ldr r9, [pc, #148] @ ff720 <__cxa_atexit@plt+0xf3ef8> │ │ │ │ - str lr, [r3, #28] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str fp, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - ldr r7, [pc, #108] @ ff724 <__cxa_atexit@plt+0xf3efc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #100] @ ff728 <__cxa_atexit@plt+0xf3f00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ ff72c <__cxa_atexit@plt+0xf3f04> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + mov r7, r1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq r6, [r5], #152 @ 0x98 @ │ │ │ │ - @ instruction: 0xffff864c │ │ │ │ - @ instruction: 0xffff85f4 │ │ │ │ - @ instruction: 0xffff85a8 │ │ │ │ - rsceq r6, r5, r0, lsr #20 │ │ │ │ - @ instruction: 0xffff86c0 │ │ │ │ - @ instruction: 0xffff8678 │ │ │ │ - @ instruction: 0xffff8614 │ │ │ │ - rsceq r6, r5, r8, asr #19 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq pc, r0, ip, lsl #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b ff5c8 <__cxa_atexit@plt+0xf3da0> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + rsceq r6, r5, r4, asr #3 │ │ │ │ + rsceq r6, r5, r8, asr #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ff784 <__cxa_atexit@plt+0xf3f5c> │ │ │ │ + bhi ffecc <__cxa_atexit@plt+0xf46a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ff78c <__cxa_atexit@plt+0xf3f64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ ffed4 <__cxa_atexit@plt+0xf46ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ ffed8 <__cxa_atexit@plt+0xf46b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r5, r4, lsl #17 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ff7f8 <__cxa_atexit@plt+0xf3fd0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ff800 <__cxa_atexit@plt+0xf3fd8> │ │ │ │ - ldr r1, [pc, #80] @ ff814 <__cxa_atexit@plt+0xf3fec> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ ff818 <__cxa_atexit@plt+0xf3ff0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b ff808 <__cxa_atexit@plt+0xf3fe0> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + rsceq r6, r5, r0, asr r1 │ │ │ │ + strhteq r6, [r5], #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi fff94 <__cxa_atexit@plt+0xf476c> │ │ │ │ + add sl, r7, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r1, [pc, #172] @ fffb4 <__cxa_atexit@plt+0xf478c> │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + beq fff84 <__cxa_atexit@plt+0xf475c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc fff9c <__cxa_atexit@plt+0xf4774> │ │ │ │ + ldr r9, [pc, #128] @ fffb8 <__cxa_atexit@plt+0xf4790> │ │ │ │ + sub lr, r1, #7 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #108] @ fffbc <__cxa_atexit@plt+0xf4794> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [pc, #100] @ fffc0 <__cxa_atexit@plt+0xf4798> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r2, r5, ip} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r5, r0, lsr r8 │ │ │ │ - rsceq r6, r5, ip, lsl #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ff850 <__cxa_atexit@plt+0xf4028> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq r6, r5, r0, lsr #2 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + rsceq r6, r5, r4, asr #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ff8c8 <__cxa_atexit@plt+0xf40a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ff8d0 <__cxa_atexit@plt+0xf40a8> │ │ │ │ - ldr r1, [pc, #80] @ ff8e4 <__cxa_atexit@plt+0xf40bc> │ │ │ │ - add lr, r7, #8 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 100038 <__cxa_atexit@plt+0xf4810> │ │ │ │ + ldr lr, [pc, #92] @ 100044 <__cxa_atexit@plt+0xf481c> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #88] @ 100048 <__cxa_atexit@plt+0xf4820> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ ff8e8 <__cxa_atexit@plt+0xf40c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b ff8d8 <__cxa_atexit@plt+0xf40b0> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq r6, r5, r0, ror #14 │ │ │ │ - rsceq r6, r5, ip, lsr r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ 10004c <__cxa_atexit@plt+0xf4824> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq r6, r5, r8, rrx │ │ │ │ + rsceq r6, r5, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ff920 <__cxa_atexit@plt+0xf40f8> │ │ │ │ + bhi 100090 <__cxa_atexit@plt+0xf4868> │ │ │ │ + ldr r1, [pc, #44] @ 100098 <__cxa_atexit@plt+0xf4870> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ff928 <__cxa_atexit@plt+0xf4100> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [pc, #36] @ 10009c <__cxa_atexit@plt+0xf4874> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r5, r8, ror #13 │ │ │ │ + sbcseq r4, r7, ip, asr fp │ │ │ │ + rsceq r5, r5, r8, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi ff980 <__cxa_atexit@plt+0xf4158> │ │ │ │ - ldr r2, [pc, #60] @ ff98c <__cxa_atexit@plt+0xf4164> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 100130 <__cxa_atexit@plt+0xf4908> │ │ │ │ + ldr lr, [pc, #120] @ 10013c <__cxa_atexit@plt+0xf4914> │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r3, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq ff974 <__cxa_atexit@plt+0xf414c> │ │ │ │ - mov r7, r8 │ │ │ │ - b ff998 <__cxa_atexit@plt+0xf4170> │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + beq 100114 <__cxa_atexit@plt+0xf48ec> │ │ │ │ + ldr r7, [pc, #80] @ 100140 <__cxa_atexit@plt+0xf4918> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + add r7, pc, r7 │ │ │ │ + tst r9, #3 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r7, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r2, #-20] @ 0xffffffec │ │ │ │ + beq 100124 <__cxa_atexit@plt+0xf48fc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 10018c <__cxa_atexit@plt+0xf4964> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ff9b8 <__cxa_atexit@plt+0xf4190> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b ff9e4 <__cxa_atexit@plt+0xf41bc> │ │ │ │ - ldr r2, [pc, #124] @ ffa3c <__cxa_atexit@plt+0xf4214> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ 100180 <__cxa_atexit@plt+0xf4958> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq ff9e4 <__cxa_atexit@plt+0xf41bc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne ff9ec <__cxa_atexit@plt+0xf41c4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100178 <__cxa_atexit@plt+0xf4950> │ │ │ │ + b 10018c <__cxa_atexit@plt+0xf4964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ffa2c <__cxa_atexit@plt+0xf4204> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ ffa40 <__cxa_atexit@plt+0xf4218> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr fp, [r5, #12]! │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r1, [r2, #-8]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + ldmib r5, {r8, ip} │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 10020c <__cxa_atexit@plt+0xf49e4> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 100278 <__cxa_atexit@plt+0xf4a50> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 100310 <__cxa_atexit@plt+0xf4ae8> │ │ │ │ + ldr r0, [pc, #388] @ 100358 <__cxa_atexit@plt+0xf4b30> │ │ │ │ + ldr sl, [pc, #388] @ 10035c <__cxa_atexit@plt+0xf4b34> │ │ │ │ + sub lr, r2, #27 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r6, #20]! │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + ldr r3, [pc, #352] @ 100360 <__cxa_atexit@plt+0xf4b38> │ │ │ │ + str r9, [r6, #-12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + b 100264 <__cxa_atexit@plt+0xf4a3c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 100318 <__cxa_atexit@plt+0xf4af0> │ │ │ │ + str r9, [sp] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r9, [pc, #288] @ 10034c <__cxa_atexit@plt+0xf4b24> │ │ │ │ + add r3, r3, #12 │ │ │ │ + sub lr, r2, #31 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r6, #20]! │ │ │ │ + ldr r0, [pc, #272] @ 100350 <__cxa_atexit@plt+0xf4b28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + stm r3, {r0, r6, lr} │ │ │ │ + ldr r3, [pc, #252] @ 100354 <__cxa_atexit@plt+0xf4b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r1, [r6, #-8] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r1, [pc, #200] @ 100348 <__cxa_atexit@plt+0xf4b20> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r2] │ │ │ │ + beq 100300 <__cxa_atexit@plt+0xf4ad8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 100330 <__cxa_atexit@plt+0xf4b08> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r2, [pc, #176] @ 100364 <__cxa_atexit@plt+0xf4b3c> │ │ │ │ + sub r0, lr, #31 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + ldr r2, [pc, #164] @ 100368 <__cxa_atexit@plt+0xf4b40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + ldr r0, [pc, #136] @ 10036c <__cxa_atexit@plt+0xf4b44> │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r9, [r6, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + ldr r0, [sp] │ │ │ │ + stmdb r6, {r0, r8} │ │ │ │ + mov r6, lr │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + b 10031c <__cxa_atexit@plt+0xf4af4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r6, [r5], #124 @ 0x7c @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #36 @ 0x24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + rsceq r5, r5, r0, lsr #28 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + rsceq r5, r5, r0, lsl #29 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + smlaleq r5, r5, ip, sp @ │ │ │ │ + @ instruction: 0xfffff758 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ffa68 <__cxa_atexit@plt+0xf4240> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1003e8 <__cxa_atexit@plt+0xf4bc0> │ │ │ │ + ldr lr, [pc, #96] @ 1003f4 <__cxa_atexit@plt+0xf4bcc> │ │ │ │ + ldr r8, [pc, #96] @ 1003f8 <__cxa_atexit@plt+0xf4bd0> │ │ │ │ + ldr r9, [pc, #96] @ 1003fc <__cxa_atexit@plt+0xf4bd4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r1, r6, #31 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + str r9, [r5] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffff6a8 │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + strhteq r5, [r5], #200 @ 0xc8 │ │ │ │ + sbcseq r4, r7, r0, asr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1004a0 <__cxa_atexit@plt+0xf4c78> │ │ │ │ + ldr r1, [pc, #156] @ 1004c0 <__cxa_atexit@plt+0xf4c98> │ │ │ │ + ldr r7, [pc, #156] @ 1004c4 <__cxa_atexit@plt+0xf4c9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 100450 <__cxa_atexit@plt+0xf4c28> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 10045c <__cxa_atexit@plt+0xf4c34> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc ffaa8 <__cxa_atexit@plt+0xf4280> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ ffab8 <__cxa_atexit@plt+0xf4290> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r5, r0, ror #14 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ffb24 <__cxa_atexit@plt+0xf42fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ffb2c <__cxa_atexit@plt+0xf4304> │ │ │ │ - ldr r1, [pc, #80] @ ffb40 <__cxa_atexit@plt+0xf4318> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ ffb44 <__cxa_atexit@plt+0xf431c> │ │ │ │ + bcc 1004ac <__cxa_atexit@plt+0xf4c84> │ │ │ │ + ldr r3, [pc, #84] @ 1004c8 <__cxa_atexit@plt+0xf4ca0> │ │ │ │ + ldr r1, [pc, #84] @ 1004cc <__cxa_atexit@plt+0xf4ca4> │ │ │ │ + ldr r0, [pc, #84] @ 1004d0 <__cxa_atexit@plt+0xf4ca8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b ffb34 <__cxa_atexit@plt+0xf430c> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq r6, r5, r4, lsl #10 │ │ │ │ - rsceq r6, r5, r0, ror #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ffb7c <__cxa_atexit@plt+0xf4354> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ffb84 <__cxa_atexit@plt+0xf435c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r5, ip, lsl #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ffbbc <__cxa_atexit@plt+0xf4394> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r5, r5, ip, asr #23 │ │ │ │ + ldrheq r3, [r7], #144 @ 0x90 │ │ │ │ + smullseq r3, r7, r0, sp │ │ │ │ + rsceq r5, r5, r8, lsr #31 │ │ │ │ + sbcseq r4, r7, ip, ror #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 1004f4 <__cxa_atexit@plt+0xf4ccc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ffc00 <__cxa_atexit@plt+0xf43d8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ffc08 <__cxa_atexit@plt+0xf43e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10053c <__cxa_atexit@plt+0xf4d14> │ │ │ │ + ldr lr, [pc, #64] @ 10054c <__cxa_atexit@plt+0xf4d24> │ │ │ │ + ldr r1, [pc, #64] @ 100550 <__cxa_atexit@plt+0xf4d28> │ │ │ │ + ldr r2, [pc, #64] @ 100554 <__cxa_atexit@plt+0xf4d2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r5, r8, lsl #8 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r3, r7, r8, lsl r9 │ │ │ │ + ldrsheq r3, [r7], #200 @ 0xc8 │ │ │ │ + rsceq r5, r5, r0, lsl pc │ │ │ │ + sbcseq r4, r7, r8, ror #14 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #28 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi ffc74 <__cxa_atexit@plt+0xf444c> │ │ │ │ + bhi 100644 <__cxa_atexit@plt+0xf4e1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc ffc7c <__cxa_atexit@plt+0xf4454> │ │ │ │ - ldr r1, [pc, #80] @ ffc90 <__cxa_atexit@plt+0xf4468> │ │ │ │ - add lr, r7, #8 │ │ │ │ + bcc 10064c <__cxa_atexit@plt+0xf4e24> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #220] @ 100670 <__cxa_atexit@plt+0xf4e48> │ │ │ │ + add ip, r7, #20 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ ffc94 <__cxa_atexit@plt+0xf446c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [r7, #16] │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldm ip, {r8, r9, sl, ip} │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + sub r7, r6, #22 │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + ldr r7, [pc, #176] @ 100674 <__cxa_atexit@plt+0xf4e4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #168] @ 100678 <__cxa_atexit@plt+0xf4e50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #36]! @ 0x24 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + ldr sl, [pc, #156] @ 10067c <__cxa_atexit@plt+0xf4e54> │ │ │ │ + ldr r7, [pc, #156] @ 100680 <__cxa_atexit@plt+0xf4e58> │ │ │ │ + str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ + sub r7, r2, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r3, #-20] @ 0xffffffec │ │ │ │ + str sl, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, lr} │ │ │ │ + str r9, [r2, #-20] @ 0xffffffec │ │ │ │ + bhi 100660 <__cxa_atexit@plt+0xf4e38> │ │ │ │ + ldr r3, [pc, #100] @ 100684 <__cxa_atexit@plt+0xf4e5c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 100634 <__cxa_atexit@plt+0xf4e0c> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b ffc84 <__cxa_atexit@plt+0xf445c> │ │ │ │ - mov r5, #20 │ │ │ │ + b 100654 <__cxa_atexit@plt+0xf4e2c> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strhteq r6, [r5], #52 @ 0x34 │ │ │ │ - smlaleq r6, r5, r0, r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + ldr r7, [pc, #32] @ 100688 <__cxa_atexit@plt+0xf4e60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, r5, r0, ror #20 │ │ │ │ + strhteq r5, [r5], #232 @ 0xe8 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + @ instruction: 0xfffff28c │ │ │ │ + @ instruction: 0xfffe3da0 │ │ │ │ + sbcseq r2, r7, r4, asr sp │ │ │ │ + sbcseq r4, r7, r0, lsr r6 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi ffcec <__cxa_atexit@plt+0xf44c4> │ │ │ │ - ldr r2, [pc, #60] @ ffcf8 <__cxa_atexit@plt+0xf44d0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 1006f8 <__cxa_atexit@plt+0xf4ed0> │ │ │ │ + ldr r7, [pc, #104] @ 10071c <__cxa_atexit@plt+0xf4ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10070c <__cxa_atexit@plt+0xf4ee4> │ │ │ │ + ldr r3, [pc, #84] @ 100720 <__cxa_atexit@plt+0xf4ef8> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq ffce0 <__cxa_atexit@plt+0xf44b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b ffd04 <__cxa_atexit@plt+0xf44dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 1006e8 <__cxa_atexit@plt+0xf4ec0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 100728 <__cxa_atexit@plt+0xf4f00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ffd24 <__cxa_atexit@plt+0xf44fc> │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r7, [pc, #16] @ 100724 <__cxa_atexit@plt+0xf4efc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffe3b9c │ │ │ │ + smullseq r2, r7, ip, ip │ │ │ │ + ldrsbeq r4, [r7], #80 @ 0x50 │ │ │ │ + smullseq r4, r7, r4, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ 100798 <__cxa_atexit@plt+0xf4f70> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 100788 <__cxa_atexit@plt+0xf4f60> │ │ │ │ + ldr r3, [pc, #64] @ 10079c <__cxa_atexit@plt+0xf4f74> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 100778 <__cxa_atexit@plt+0xf4f50> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ - b ffd50 <__cxa_atexit@plt+0xf4528> │ │ │ │ - ldr r2, [pc, #124] @ ffda8 <__cxa_atexit@plt+0xf4580> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq ffd50 <__cxa_atexit@plt+0xf4528> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne ffd58 <__cxa_atexit@plt+0xf4530> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1007a0 <__cxa_atexit@plt+0xf4f78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe3cdc │ │ │ │ + sbcseq r2, r7, r0, lsr ip │ │ │ │ + sbcseq r4, r7, ip, lsl r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ 100810 <__cxa_atexit@plt+0xf4fe8> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 100800 <__cxa_atexit@plt+0xf4fd8> │ │ │ │ + ldr r3, [pc, #64] @ 100814 <__cxa_atexit@plt+0xf4fec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 1007f0 <__cxa_atexit@plt+0xf4fc8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ffd98 <__cxa_atexit@plt+0xf4570> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ ffdac <__cxa_atexit@plt+0xf4584> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r6, r5, r0, ror r4 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne ffdd4 <__cxa_atexit@plt+0xf45ac> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ffe14 <__cxa_atexit@plt+0xf45ec> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ ffe24 <__cxa_atexit@plt+0xf45fc> │ │ │ │ + ldr r7, [pc, #16] @ 100818 <__cxa_atexit@plt+0xf4ff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe3d54 │ │ │ │ + sbcseq r2, r7, r0, asr #23 │ │ │ │ + sbcseq r4, r7, r4, lsr #9 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10089c <__cxa_atexit@plt+0xf5074> │ │ │ │ + ldr r2, [pc, #100] @ 1008a8 <__cxa_atexit@plt+0xf5080> │ │ │ │ + ldr lr, [pc, #100] @ 1008ac <__cxa_atexit@plt+0xf5084> │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r1, [pc, #96] @ 1008b0 <__cxa_atexit@plt+0xf5088> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldmdb r5, {r0, r9} │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + add r0, r3, #16 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + stm r0, {r1, r2, r8, r9, lr} │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r6, [r5], #52 @ 0x34 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ffe60 <__cxa_atexit@plt+0xf4638> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ ffe68 <__cxa_atexit@plt+0xf4640> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + @ instruction: 0xffffebbc │ │ │ │ + rsceq r5, r5, r8, lsl #16 │ │ │ │ + sbcseq r4, r7, r8, lsl r4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r1, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r0, r5 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 100948 <__cxa_atexit@plt+0xf5120> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + sub r5, r0, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + stmdb r0, {r9, sl} │ │ │ │ + bhi 100958 <__cxa_atexit@plt+0xf5130> │ │ │ │ + ldr r7, [pc, #140] @ 100984 <__cxa_atexit@plt+0xf515c> │ │ │ │ + str r8, [r0, #-20] @ 0xffffffec │ │ │ │ + str r2, [r0, #-16] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r0, #-24] @ 0xffffffe8 │ │ │ │ + sub r7, r0, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r0, #-12] │ │ │ │ + bhi 100974 <__cxa_atexit@plt+0xf514c> │ │ │ │ + ldr r3, [pc, #108] @ 100988 <__cxa_atexit@plt+0xf5160> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 100938 <__cxa_atexit@plt+0xf5110> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r5, r8, lsr #3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ffea4 <__cxa_atexit@plt+0xf467c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ ffeac <__cxa_atexit@plt+0xf4684> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #48] @ 100990 <__cxa_atexit@plt+0xf5168> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 10098c <__cxa_atexit@plt+0xf5164> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r5, r4, ror #2 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffe394c │ │ │ │ + sbcseq r2, r7, r4, lsr sl │ │ │ │ + sbcseq r4, r7, r0, ror r3 │ │ │ │ + ldrsbeq r3, [r7], #136 @ 0x88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi ffee4 <__cxa_atexit@plt+0xf46bc> │ │ │ │ + bhi 1009cc <__cxa_atexit@plt+0xf51a4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r9, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + b f1158 <__cxa_atexit@plt+0xe5930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fff2c <__cxa_atexit@plt+0xf4704> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ fff34 <__cxa_atexit@plt+0xf470c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r6, [r5], #12 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fff70 <__cxa_atexit@plt+0xf4748> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ fff78 <__cxa_atexit@plt+0xf4750> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlaleq r6, r5, r8, r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fffcc <__cxa_atexit@plt+0xf47a4> │ │ │ │ - ldr r2, [pc, #56] @ fffd8 <__cxa_atexit@plt+0xf47b0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq fffc0 <__cxa_atexit@plt+0xf4798> │ │ │ │ - mov r7, r8 │ │ │ │ - b fffe4 <__cxa_atexit@plt+0xf47bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 100004 <__cxa_atexit@plt+0xf47dc> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 100030 <__cxa_atexit@plt+0xf4808> │ │ │ │ - ldr r2, [pc, #124] @ 100088 <__cxa_atexit@plt+0xf4860> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 100030 <__cxa_atexit@plt+0xf4808> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 100038 <__cxa_atexit@plt+0xf4810> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 100078 <__cxa_atexit@plt+0xf4850> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 10008c <__cxa_atexit@plt+0xf4864> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - smlaleq r6, r5, r0, r1 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1000b4 <__cxa_atexit@plt+0xf488c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1000f4 <__cxa_atexit@plt+0xf48cc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 100104 <__cxa_atexit@plt+0xf48dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r5, r4, lsl r1 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 100158 <__cxa_atexit@plt+0xf4930> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 100160 <__cxa_atexit@plt+0xf4938> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r5, r0, asr #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 100198 <__cxa_atexit@plt+0xf4970> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1001a0 <__cxa_atexit@plt+0xf4978> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r5, r0, ror lr │ │ │ │ + ldrsbeq r3, [r7], #140 @ 0x8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1001d8 <__cxa_atexit@plt+0xf49b0> │ │ │ │ + bhi 100a14 <__cxa_atexit@plt+0xf51ec> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r9, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + b f1404 <__cxa_atexit@plt+0xe5bdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ + sbcseq r3, r7, r0, lsr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10021c <__cxa_atexit@plt+0xf49f4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 100224 <__cxa_atexit@plt+0xf49fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r5, ip, ror #27 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 100278 <__cxa_atexit@plt+0xf4a50> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 100280 <__cxa_atexit@plt+0xf4a58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r5, r0, lsr #27 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 100ab0 <__cxa_atexit@plt+0xf5288> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ 100ae0 <__cxa_atexit@plt+0xf52b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1002d4 <__cxa_atexit@plt+0xf4aac> │ │ │ │ - ldr r2, [pc, #56] @ 1002e0 <__cxa_atexit@plt+0xf4ab8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 100abc <__cxa_atexit@plt+0xf5294> │ │ │ │ + ldr r7, [pc, #124] @ 100ae4 <__cxa_atexit@plt+0xf52bc> │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 100ad0 <__cxa_atexit@plt+0xf52a8> │ │ │ │ + ldr r3, [pc, #100] @ 100ae8 <__cxa_atexit@plt+0xf52c0> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 1002c8 <__cxa_atexit@plt+0xf4aa0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1002ec <__cxa_atexit@plt+0xf4ac4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 100aa0 <__cxa_atexit@plt+0xf5278> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10030c <__cxa_atexit@plt+0xf4ae4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 100338 <__cxa_atexit@plt+0xf4b10> │ │ │ │ - ldr r2, [pc, #124] @ 100390 <__cxa_atexit@plt+0xf4b68> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 100338 <__cxa_atexit@plt+0xf4b10> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 100340 <__cxa_atexit@plt+0xf4b18> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #44] @ 100af0 <__cxa_atexit@plt+0xf52c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 100aec <__cxa_atexit@plt+0xf52c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 100380 <__cxa_atexit@plt+0xf4b58> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 100394 <__cxa_atexit@plt+0xf4b6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + rsceq r5, r5, r8, lsr #11 │ │ │ │ + @ instruction: 0xffff0b24 │ │ │ │ + @ instruction: 0xfffe37e4 │ │ │ │ + ldrsbeq r2, [r7], #136 @ 0x88 │ │ │ │ + sbcseq r3, r7, r0, lsl #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 100b88 <__cxa_atexit@plt+0xf5360> │ │ │ │ + ldr r3, [pc, #132] @ 100ba0 <__cxa_atexit@plt+0xf5378> │ │ │ │ + ldr sl, [pc, #132] @ 100ba4 <__cxa_atexit@plt+0xf537c> │ │ │ │ + ldr r1, [pc, #132] @ 100ba8 <__cxa_atexit@plt+0xf5380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #128] @ 100bac <__cxa_atexit@plt+0xf5384> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr ip, [pc, #124] @ 100bb0 <__cxa_atexit@plt+0xf5388> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r1, #36]! @ 0x24 │ │ │ │ + add lr, r7, #44 @ 0x2c │ │ │ │ + stm lr, {r8, r9, ip} │ │ │ │ + add lr, r7, #56 @ 0x38 │ │ │ │ + sub r3, r6, #54 @ 0x36 │ │ │ │ + sub r2, r6, #42 @ 0x2a │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str sl, [r7, #24] │ │ │ │ + str r8, [r7, #28] │ │ │ │ + str r9, [r7, #32] │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 100bb4 <__cxa_atexit@plt+0xf538c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + rsceq r5, r5, ip, asr r9 │ │ │ │ + sbcseq r4, r7, r8, asr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 100c00 <__cxa_atexit@plt+0xf53d8> │ │ │ │ + ldr r3, [pc, #48] @ 100c08 <__cxa_atexit@plt+0xf53e0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + beq 100bf4 <__cxa_atexit@plt+0xf53cc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 100c14 <__cxa_atexit@plt+0xf53ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #180] @ 100cd8 <__cxa_atexit@plt+0xf54b0> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq 100ca8 <__cxa_atexit@plt+0xf5480> │ │ │ │ + ldr r0, [pc, #156] @ 100cdc <__cxa_atexit@plt+0xf54b4> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + beq 100cb8 <__cxa_atexit@plt+0xf5490> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 100cc4 <__cxa_atexit@plt+0xf549c> │ │ │ │ + ldr lr, [pc, #120] @ 100ce0 <__cxa_atexit@plt+0xf54b8> │ │ │ │ + sub r3, r2, #19 │ │ │ │ + sub r0, r2, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str lr, [r5] │ │ │ │ + ldr lr, [pc, #96] @ 100ce4 <__cxa_atexit@plt+0xf54bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + add r0, r6, #8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r5, r5, r8, lsl #29 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + rsceq r5, r5, ip, ror #7 │ │ │ │ + rsceq r5, r5, r0, lsr #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1003bc <__cxa_atexit@plt+0xf4b94> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1003fc <__cxa_atexit@plt+0xf4bd4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 10040c <__cxa_atexit@plt+0xf4be4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #140] @ 100d88 <__cxa_atexit@plt+0xf5560> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq 100d70 <__cxa_atexit@plt+0xf5548> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 100d78 <__cxa_atexit@plt+0xf5550> │ │ │ │ + ldr lr, [pc, #96] @ 100d8c <__cxa_atexit@plt+0xf5564> │ │ │ │ + sub ip, r2, #19 │ │ │ │ + sub r0, r2, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr lr, [pc, #72] @ 100d90 <__cxa_atexit@plt+0xf5568> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + add r0, r6, #8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r5, ip, lsl #28 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq r5, r5, r8, lsr #6 │ │ │ │ + ldrdeq r5, [r5], #44 @ 0x2c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 100dfc <__cxa_atexit@plt+0xf55d4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r8, [pc, #68] @ 100e08 <__cxa_atexit@plt+0xf55e0> │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #60] @ 100e0c <__cxa_atexit@plt+0xf55e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r3, r6, #7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r5, r5, ip, asr r2 │ │ │ │ + rsceq r5, r5, ip, lsl #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 100444 <__cxa_atexit@plt+0xf4c1c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10044c <__cxa_atexit@plt+0xf4c24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 100e60 <__cxa_atexit@plt+0xf5638> │ │ │ │ + ldr r2, [pc, #56] @ 100e68 <__cxa_atexit@plt+0xf5640> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + beq 100e50 <__cxa_atexit@plt+0xf5628> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r5, r4, asr #23 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1004a0 <__cxa_atexit@plt+0xf4c78> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 1004a8 <__cxa_atexit@plt+0xf4c80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r5, r8, ror fp │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1004e0 <__cxa_atexit@plt+0xf4cb8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 100f0c <__cxa_atexit@plt+0xf56e4> │ │ │ │ + ldr r1, [pc, #108] @ 100f18 <__cxa_atexit@plt+0xf56f0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ + beq 100ef0 <__cxa_atexit@plt+0xf56c8> │ │ │ │ + ldr r7, [pc, #80] @ 100f1c <__cxa_atexit@plt+0xf56f4> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + add r7, pc, r7 │ │ │ │ + tst r9, #3 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + beq 100f00 <__cxa_atexit@plt+0xf56d8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 100f68 <__cxa_atexit@plt+0xf5740> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 100540 <__cxa_atexit@plt+0xf4d18> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 100548 <__cxa_atexit@plt+0xf4d20> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ 100f5c <__cxa_atexit@plt+0xf5734> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100f54 <__cxa_atexit@plt+0xf572c> │ │ │ │ + b 100f68 <__cxa_atexit@plt+0xf5740> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + and r2, r9, #3 │ │ │ │ + ldmib r3, {r7, r8} │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 100fa0 <__cxa_atexit@plt+0xf5778> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 100fa8 <__cxa_atexit@plt+0xf5780> │ │ │ │ + ldr r3, [pc, #140] @ 101020 <__cxa_atexit@plt+0xf57f8> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, r3, #3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + add r5, r5, #16 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r1, [pc, #108] @ 10101c <__cxa_atexit@plt+0xf57f4> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r2, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq 100ff4 <__cxa_atexit@plt+0xf57cc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #8 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 101004 <__cxa_atexit@plt+0xf57dc> │ │ │ │ + ldr r3, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + ldr r2, [pc, #68] @ 101024 <__cxa_atexit@plt+0xf57fc> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r1, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + stmib r6, {r2, r3} │ │ │ │ + mov r6, r1 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r5], #168 @ 0xa8 @ │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + sbcseq r3, r7, ip, lsr ip │ │ │ │ + strhteq r5, [r5], #64 @ 0x40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10106c <__cxa_atexit@plt+0xf5844> │ │ │ │ + ldr r2, [pc, #44] @ 101078 <__cxa_atexit@plt+0xf5850> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r5, r5, r8, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 100580 <__cxa_atexit@plt+0xf4d58> │ │ │ │ + bhi 1010b0 <__cxa_atexit@plt+0xf5888> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 100588 <__cxa_atexit@plt+0xf4d60> │ │ │ │ + ldr r1, [pc, #24] @ 1010b8 <__cxa_atexit@plt+0xf5890> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r5, r8, lsl #21 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1005dc <__cxa_atexit@plt+0xf4db4> │ │ │ │ - ldr r2, [pc, #56] @ 1005e8 <__cxa_atexit@plt+0xf4dc0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 1005d0 <__cxa_atexit@plt+0xf4da8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1005f4 <__cxa_atexit@plt+0xf4dcc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 100614 <__cxa_atexit@plt+0xf4dec> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 100640 <__cxa_atexit@plt+0xf4e18> │ │ │ │ - ldr r2, [pc, #124] @ 100698 <__cxa_atexit@plt+0xf4e70> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + rsceq r4, r5, r8, asr pc │ │ │ │ + sbcseq r3, r7, r4, lsr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10115c <__cxa_atexit@plt+0xf5934> │ │ │ │ + ldr r1, [pc, #156] @ 10117c <__cxa_atexit@plt+0xf5954> │ │ │ │ + ldr r7, [pc, #156] @ 101180 <__cxa_atexit@plt+0xf5958> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 100640 <__cxa_atexit@plt+0xf4e18> │ │ │ │ + beq 10110c <__cxa_atexit@plt+0xf58e4> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 100648 <__cxa_atexit@plt+0xf4e20> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bne 101118 <__cxa_atexit@plt+0xf58f0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 100688 <__cxa_atexit@plt+0xf4e60> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 10069c <__cxa_atexit@plt+0xf4e74> │ │ │ │ + bcc 101168 <__cxa_atexit@plt+0xf5940> │ │ │ │ + ldr r3, [pc, #84] @ 101184 <__cxa_atexit@plt+0xf595c> │ │ │ │ + ldr r1, [pc, #84] @ 101188 <__cxa_atexit@plt+0xf5960> │ │ │ │ + ldr r0, [pc, #84] @ 10118c <__cxa_atexit@plt+0xf5964> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r5, r5, r0, lsl #23 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1006c4 <__cxa_atexit@plt+0xf4e9c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r4, r5, r0, lsl pc │ │ │ │ + ldrsheq r2, [r7], #196 @ 0xc4 │ │ │ │ + sbcseq r2, r7, r4, lsl pc │ │ │ │ + rsceq r5, r5, ip, ror #5 │ │ │ │ + sbcseq r3, r7, r0, ror #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 1011b0 <__cxa_atexit@plt+0xf5988> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 100704 <__cxa_atexit@plt+0xf4edc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 100714 <__cxa_atexit@plt+0xf4eec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1011f8 <__cxa_atexit@plt+0xf59d0> │ │ │ │ + ldr lr, [pc, #64] @ 101208 <__cxa_atexit@plt+0xf59e0> │ │ │ │ + ldr r1, [pc, #64] @ 10120c <__cxa_atexit@plt+0xf59e4> │ │ │ │ + ldr r2, [pc, #64] @ 101210 <__cxa_atexit@plt+0xf59e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r5, r4, lsl #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10074c <__cxa_atexit@plt+0xf4f24> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 100754 <__cxa_atexit@plt+0xf4f2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strhteq r5, [r5], #140 @ 0x8c │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + sbcseq r2, r7, ip, asr ip │ │ │ │ + sbcseq r2, r7, ip, ror lr │ │ │ │ + rsceq r5, r5, r4, asr r2 │ │ │ │ + ldrsbeq r3, [r7], #172 @ 0xac │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #28 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1007c0 <__cxa_atexit@plt+0xf4f98> │ │ │ │ + bhi 101300 <__cxa_atexit@plt+0xf5ad8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1007c8 <__cxa_atexit@plt+0xf4fa0> │ │ │ │ - ldr r1, [pc, #80] @ 1007dc <__cxa_atexit@plt+0xf4fb4> │ │ │ │ - add lr, r7, #8 │ │ │ │ + bcc 101308 <__cxa_atexit@plt+0xf5ae0> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #220] @ 10132c <__cxa_atexit@plt+0xf5b04> │ │ │ │ + add sl, r7, #16 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 1007e0 <__cxa_atexit@plt+0xf4fb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldm sl, {r0, r1, r9, sl} │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + sub r7, r6, #30 │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + ldr r7, [pc, #180] @ 101330 <__cxa_atexit@plt+0xf5b08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #172] @ 101334 <__cxa_atexit@plt+0xf5b0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r0, [pc, #160] @ 101338 <__cxa_atexit@plt+0xf5b10> │ │ │ │ + ldr r7, [pc, #160] @ 10133c <__cxa_atexit@plt+0xf5b14> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r1, [pc, #152] @ 101340 <__cxa_atexit@plt+0xf5b18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r2, #32 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r2, #-20] @ 0xffffffec │ │ │ │ + str sl, [r3, #-12] │ │ │ │ + stmdb r3, {r0, lr} │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ + bhi 10131c <__cxa_atexit@plt+0xf5af4> │ │ │ │ + ldr r3, [pc, #104] @ 101344 <__cxa_atexit@plt+0xf5b1c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 1012f0 <__cxa_atexit@plt+0xf5ac8> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 1007d0 <__cxa_atexit@plt+0xf4fa8> │ │ │ │ - mov r5, #20 │ │ │ │ + b 101310 <__cxa_atexit@plt+0xf5ae8> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r5, r8, ror #16 │ │ │ │ - rsceq r5, r5, r4, asr #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + ldr r7, [pc, #36] @ 101348 <__cxa_atexit@plt+0xf5b20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, r5, r4, lsr #27 │ │ │ │ + rsceq r5, r5, r0, lsl #4 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0xfffe30e4 │ │ │ │ + smullseq r2, r7, r8, r0 │ │ │ │ + sbcseq r3, r7, r0, lsr #19 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 100818 <__cxa_atexit@plt+0xf4ff0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + bhi 1013b8 <__cxa_atexit@plt+0xf5b90> │ │ │ │ + ldr r7, [pc, #104] @ 1013dc <__cxa_atexit@plt+0xf5bb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1013cc <__cxa_atexit@plt+0xf5ba4> │ │ │ │ + ldr r3, [pc, #84] @ 1013e0 <__cxa_atexit@plt+0xf5bb8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 1013a8 <__cxa_atexit@plt+0xf5b80> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1013e8 <__cxa_atexit@plt+0xf5bc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r7, [pc, #16] @ 1013e4 <__cxa_atexit@plt+0xf5bbc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffe2edc │ │ │ │ + ldrsbeq r1, [r7], #252 @ 0xfc │ │ │ │ + sbcseq r3, r7, r0, asr #18 │ │ │ │ + sbcseq r3, r7, r4, lsl #18 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ 101458 <__cxa_atexit@plt+0xf5c30> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 101448 <__cxa_atexit@plt+0xf5c20> │ │ │ │ + ldr r3, [pc, #64] @ 10145c <__cxa_atexit@plt+0xf5c34> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 101438 <__cxa_atexit@plt+0xf5c10> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 101460 <__cxa_atexit@plt+0xf5c38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe301c │ │ │ │ + sbcseq r1, r7, r0, ror pc │ │ │ │ + sbcseq r3, r7, ip, lsl #17 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ 1014d0 <__cxa_atexit@plt+0xf5ca8> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1014c0 <__cxa_atexit@plt+0xf5c98> │ │ │ │ + ldr r3, [pc, #64] @ 1014d4 <__cxa_atexit@plt+0xf5cac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 1014b0 <__cxa_atexit@plt+0xf5c88> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1014d8 <__cxa_atexit@plt+0xf5cb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe3094 │ │ │ │ + sbcseq r1, r7, r0, lsl #30 │ │ │ │ + sbcseq r3, r7, r4, lsl r8 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100890 <__cxa_atexit@plt+0xf5068> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 100898 <__cxa_atexit@plt+0xf5070> │ │ │ │ - ldr r1, [pc, #80] @ 1008ac <__cxa_atexit@plt+0xf5084> │ │ │ │ - add lr, r7, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101564 <__cxa_atexit@plt+0xf5d3c> │ │ │ │ + ldr r2, [pc, #108] @ 101570 <__cxa_atexit@plt+0xf5d48> │ │ │ │ + ldr lr, [pc, #108] @ 101574 <__cxa_atexit@plt+0xf5d4c> │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r1, [pc, #104] @ 101578 <__cxa_atexit@plt+0xf5d50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 1008b0 <__cxa_atexit@plt+0xf5088> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1008a0 <__cxa_atexit@plt+0xf5078> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r1, [r5] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + @ instruction: 0xfffff6ac │ │ │ │ + rsceq r4, r5, r8, asr #22 │ │ │ │ + sbcseq r3, r7, r0, lsl #15 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 10160c <__cxa_atexit@plt+0xf5de4> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r5, r2, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + str sl, [r2, #-4] │ │ │ │ + bhi 101620 <__cxa_atexit@plt+0xf5df8> │ │ │ │ + ldr r7, [pc, #136] @ 101648 <__cxa_atexit@plt+0xf5e20> │ │ │ │ + sub lr, r2, #20 │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + sub r7, r2, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 101638 <__cxa_atexit@plt+0xf5e10> │ │ │ │ + ldr r3, [pc, #108] @ 10164c <__cxa_atexit@plt+0xf5e24> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 1015fc <__cxa_atexit@plt+0xf5dd4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - smlaleq r5, r5, r8, r7 @ │ │ │ │ - rsceq r5, r5, r4, ror r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1008e8 <__cxa_atexit@plt+0xf50c0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1008f0 <__cxa_atexit@plt+0xf50c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 101654 <__cxa_atexit@plt+0xf5e2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r5, r0, lsr #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + ldr r7, [pc, #16] @ 101650 <__cxa_atexit@plt+0xf5e28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffe2c88 │ │ │ │ + sbcseq r1, r7, r0, ror sp │ │ │ │ + ldrsbeq r3, [r7], #104 @ 0x68 │ │ │ │ + sbcseq r2, r7, r4, asr sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 101690 <__cxa_atexit@plt+0xf5e68> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b efe54 <__cxa_atexit@plt+0xe462c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r7, r8, asr sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1016d8 <__cxa_atexit@plt+0xf5eb0> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b f0184 <__cxa_atexit@plt+0xe495c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r7, ip, lsl sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10176c <__cxa_atexit@plt+0xf5f44> │ │ │ │ + ldr r5, [pc, #144] @ 10179c <__cxa_atexit@plt+0xf5f74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 100948 <__cxa_atexit@plt+0xf5120> │ │ │ │ - ldr r2, [pc, #60] @ 100954 <__cxa_atexit@plt+0xf512c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ + bhi 101778 <__cxa_atexit@plt+0xf5f50> │ │ │ │ + ldr r7, [pc, #120] @ 1017a0 <__cxa_atexit@plt+0xf5f78> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 10093c <__cxa_atexit@plt+0xf5114> │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10178c <__cxa_atexit@plt+0xf5f64> │ │ │ │ + ldr r3, [pc, #100] @ 1017a4 <__cxa_atexit@plt+0xf5f7c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 10175c <__cxa_atexit@plt+0xf5f34> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 1017ac <__cxa_atexit@plt+0xf5f84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1017a8 <__cxa_atexit@plt+0xf5f80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, r5, ip, ror #17 │ │ │ │ + @ instruction: 0xfffeebe8 │ │ │ │ + @ instruction: 0xfffe2b28 │ │ │ │ + sbcseq r1, r7, ip, lsl ip │ │ │ │ + sbcseq r2, r7, r4, lsl #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 101838 <__cxa_atexit@plt+0xf6010> │ │ │ │ + ldr r3, [pc, #120] @ 101850 <__cxa_atexit@plt+0xf6028> │ │ │ │ + ldr r9, [pc, #120] @ 101854 <__cxa_atexit@plt+0xf602c> │ │ │ │ + ldr r1, [pc, #120] @ 101858 <__cxa_atexit@plt+0xf6030> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #116] @ 10185c <__cxa_atexit@plt+0xf6034> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr sl, [pc, #112] @ 101860 <__cxa_atexit@plt+0xf6038> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, r7, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stm ip, {r1, r8, r9} │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + sub r3, r6, #41 @ 0x29 │ │ │ │ + sub r2, r6, #33 @ 0x21 │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str sl, [r7, #36] @ 0x24 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 101864 <__cxa_atexit@plt+0xf603c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + rsceq r4, r5, r0, lsr #25 │ │ │ │ + sbcseq r3, r7, r8, asr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1018b0 <__cxa_atexit@plt+0xf6088> │ │ │ │ + ldr r3, [pc, #48] @ 1018b8 <__cxa_atexit@plt+0xf6090> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + beq 1018a4 <__cxa_atexit@plt+0xf607c> │ │ │ │ mov r7, r8 │ │ │ │ - b 100960 <__cxa_atexit@plt+0xf5138> │ │ │ │ + b 1018c4 <__cxa_atexit@plt+0xf609c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #180] @ 101988 <__cxa_atexit@plt+0xf6160> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r2, #3 │ │ │ │ - bne 100980 <__cxa_atexit@plt+0xf5158> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 1009ac <__cxa_atexit@plt+0xf5184> │ │ │ │ - ldr r2, [pc, #124] @ 100a04 <__cxa_atexit@plt+0xf51dc> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1009ac <__cxa_atexit@plt+0xf5184> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1009b4 <__cxa_atexit@plt+0xf518c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + beq 101958 <__cxa_atexit@plt+0xf6130> │ │ │ │ + ldr r0, [pc, #156] @ 10198c <__cxa_atexit@plt+0xf6164> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + beq 101968 <__cxa_atexit@plt+0xf6140> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 101974 <__cxa_atexit@plt+0xf614c> │ │ │ │ + ldr lr, [pc, #120] @ 101990 <__cxa_atexit@plt+0xf6168> │ │ │ │ + sub r3, r2, #19 │ │ │ │ + sub r0, r2, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str lr, [r5] │ │ │ │ + ldr lr, [pc, #96] @ 101994 <__cxa_atexit@plt+0xf616c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + add r0, r6, #8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r2 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1009f4 <__cxa_atexit@plt+0xf51cc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 100a08 <__cxa_atexit@plt+0xf51e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r5, r5, r4, lsl r8 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + rsceq r4, r5, ip, lsr r7 │ │ │ │ + strdeq r4, [r5], #96 @ 0x60 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 100a30 <__cxa_atexit@plt+0xf5208> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 100a70 <__cxa_atexit@plt+0xf5248> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 100a80 <__cxa_atexit@plt+0xf5258> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #140] @ 101a38 <__cxa_atexit@plt+0xf6210> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq 101a20 <__cxa_atexit@plt+0xf61f8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 101a28 <__cxa_atexit@plt+0xf6200> │ │ │ │ + ldr lr, [pc, #96] @ 101a3c <__cxa_atexit@plt+0xf6214> │ │ │ │ + sub ip, r2, #19 │ │ │ │ + sub r0, r2, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr lr, [pc, #72] @ 101a40 <__cxa_atexit@plt+0xf6218> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + add r0, r6, #8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r5, r5, r8, r7 @ │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100aec <__cxa_atexit@plt+0xf52c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 100af4 <__cxa_atexit@plt+0xf52cc> │ │ │ │ - ldr r1, [pc, #80] @ 100b08 <__cxa_atexit@plt+0xf52e0> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 100b0c <__cxa_atexit@plt+0xf52e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 100afc <__cxa_atexit@plt+0xf52d4> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, r5, ip, lsr r5 │ │ │ │ - rsceq r5, r5, r8, lsl r7 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq r4, r5, r8, ror r6 │ │ │ │ + rsceq r4, r5, ip, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101aac <__cxa_atexit@plt+0xf6284> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r8, [pc, #68] @ 101ab8 <__cxa_atexit@plt+0xf6290> │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #60] @ 101abc <__cxa_atexit@plt+0xf6294> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r3, r6, #7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r4, r5, ip, lsr #11 │ │ │ │ + ldrdeq r4, [r5], #92 @ 0x5c @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 100b44 <__cxa_atexit@plt+0xf531c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 100b4c <__cxa_atexit@plt+0xf5324> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 101b10 <__cxa_atexit@plt+0xf62e8> │ │ │ │ + ldr r2, [pc, #56] @ 101b18 <__cxa_atexit@plt+0xf62f0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + beq 101b00 <__cxa_atexit@plt+0xf62d8> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r5, r4, asr #9 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 101bbc <__cxa_atexit@plt+0xf6394> │ │ │ │ + ldr r1, [pc, #108] @ 101bc8 <__cxa_atexit@plt+0xf63a0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ + beq 101ba0 <__cxa_atexit@plt+0xf6378> │ │ │ │ + ldr r7, [pc, #80] @ 101bcc <__cxa_atexit@plt+0xf63a4> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + add r7, pc, r7 │ │ │ │ + tst r9, #3 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + beq 101bb0 <__cxa_atexit@plt+0xf6388> │ │ │ │ + mov r7, r9 │ │ │ │ + b 101c18 <__cxa_atexit@plt+0xf63f0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ 101c0c <__cxa_atexit@plt+0xf63e4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101c04 <__cxa_atexit@plt+0xf63dc> │ │ │ │ + b 101c18 <__cxa_atexit@plt+0xf63f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100b84 <__cxa_atexit@plt+0xf535c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + and r2, r9, #3 │ │ │ │ + ldmib r3, {r7, r8} │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 101c50 <__cxa_atexit@plt+0xf6428> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 101c58 <__cxa_atexit@plt+0xf6430> │ │ │ │ + ldr r3, [pc, #140] @ 101cd0 <__cxa_atexit@plt+0xf64a8> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, r3, #3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + add r5, r5, #16 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r1, [pc, #108] @ 101ccc <__cxa_atexit@plt+0xf64a4> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r2, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq 101ca4 <__cxa_atexit@plt+0xf647c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #8 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 101cb4 <__cxa_atexit@plt+0xf648c> │ │ │ │ + ldr r3, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + ldr r2, [pc, #68] @ 101cd4 <__cxa_atexit@plt+0xf64ac> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r1, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r3} │ │ │ │ + mov r6, r1 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + sbcseq r2, r7, ip, lsl #31 │ │ │ │ + rsceq r4, r5, r0, lsl #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101d1c <__cxa_atexit@plt+0xf64f4> │ │ │ │ + ldr r2, [pc, #44] @ 101d28 <__cxa_atexit@plt+0xf6500> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + smlaleq r4, r5, r8, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 100bc8 <__cxa_atexit@plt+0xf53a0> │ │ │ │ + bhi 101d60 <__cxa_atexit@plt+0xf6538> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 100bd0 <__cxa_atexit@plt+0xf53a8> │ │ │ │ + ldr r1, [pc, #24] @ 101d68 <__cxa_atexit@plt+0xf6540> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r5, r0, asr #8 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + rsceq r4, r5, r8, lsr #5 │ │ │ │ + ldrheq r2, [r7], #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 101e0c <__cxa_atexit@plt+0xf65e4> │ │ │ │ + ldr r1, [pc, #156] @ 101e2c <__cxa_atexit@plt+0xf6604> │ │ │ │ + ldr r7, [pc, #156] @ 101e30 <__cxa_atexit@plt+0xf6608> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 101dbc <__cxa_atexit@plt+0xf6594> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 101dc8 <__cxa_atexit@plt+0xf65a0> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 101e18 <__cxa_atexit@plt+0xf65f0> │ │ │ │ + ldr r3, [pc, #84] @ 101e34 <__cxa_atexit@plt+0xf660c> │ │ │ │ + ldr r1, [pc, #84] @ 101e38 <__cxa_atexit@plt+0xf6610> │ │ │ │ + ldr r0, [pc, #84] @ 101e3c <__cxa_atexit@plt+0xf6614> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r4, r5, r0, ror #4 │ │ │ │ + sbcseq r2, r7, r4, asr #32 │ │ │ │ + smullseq r2, r7, r8, r1 │ │ │ │ + rsceq r4, r5, ip, lsr r6 │ │ │ │ + sbcseq r2, r7, r0, ror #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 101e60 <__cxa_atexit@plt+0xf6638> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 101ea8 <__cxa_atexit@plt+0xf6680> │ │ │ │ + ldr lr, [pc, #64] @ 101eb8 <__cxa_atexit@plt+0xf6690> │ │ │ │ + ldr r1, [pc, #64] @ 101ebc <__cxa_atexit@plt+0xf6694> │ │ │ │ + ldr r2, [pc, #64] @ 101ec0 <__cxa_atexit@plt+0xf6698> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r1, r7, ip, lsr #31 │ │ │ │ + sbcseq r2, r7, r0, lsl #2 │ │ │ │ + rsceq r4, r5, r4, lsr #11 │ │ │ │ + sbcseq r2, r7, ip, asr lr │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #28 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 100c3c <__cxa_atexit@plt+0xf5414> │ │ │ │ + bhi 101fb0 <__cxa_atexit@plt+0xf6788> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 100c44 <__cxa_atexit@plt+0xf541c> │ │ │ │ - ldr r1, [pc, #80] @ 100c58 <__cxa_atexit@plt+0xf5430> │ │ │ │ - add lr, r7, #8 │ │ │ │ + bcc 101fb8 <__cxa_atexit@plt+0xf6790> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #220] @ 101fdc <__cxa_atexit@plt+0xf67b4> │ │ │ │ + add sl, r7, #16 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 100c5c <__cxa_atexit@plt+0xf5434> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldm sl, {r0, r1, r9, sl} │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + sub r7, r6, #30 │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + ldr r7, [pc, #180] @ 101fe0 <__cxa_atexit@plt+0xf67b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #172] @ 101fe4 <__cxa_atexit@plt+0xf67bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r0, [pc, #160] @ 101fe8 <__cxa_atexit@plt+0xf67c0> │ │ │ │ + ldr r7, [pc, #160] @ 101fec <__cxa_atexit@plt+0xf67c4> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r1, [pc, #152] @ 101ff0 <__cxa_atexit@plt+0xf67c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r2, #32 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r2, #-20] @ 0xffffffec │ │ │ │ + str sl, [r3, #-12] │ │ │ │ + stmdb r3, {r0, lr} │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ + bhi 101fcc <__cxa_atexit@plt+0xf67a4> │ │ │ │ + ldr r3, [pc, #104] @ 101ff4 <__cxa_atexit@plt+0xf67cc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 101fa0 <__cxa_atexit@plt+0xf6778> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 100c4c <__cxa_atexit@plt+0xf5424> │ │ │ │ - mov r5, #20 │ │ │ │ + b 101fc0 <__cxa_atexit@plt+0xf6798> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r5, ip, ror #7 │ │ │ │ - rsceq r5, r5, r8, asr #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + ldr r7, [pc, #36] @ 101ff8 <__cxa_atexit@plt+0xf67d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq r4, [r5], #4 @ │ │ │ │ + rsceq r4, r5, r0, asr r5 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0xfffe2434 │ │ │ │ + sbcseq r1, r7, r8, ror #7 │ │ │ │ + sbcseq r2, r7, r0, lsr #26 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 100cb4 <__cxa_atexit@plt+0xf548c> │ │ │ │ - ldr r2, [pc, #60] @ 100cc0 <__cxa_atexit@plt+0xf5498> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 102068 <__cxa_atexit@plt+0xf6840> │ │ │ │ + ldr r7, [pc, #104] @ 10208c <__cxa_atexit@plt+0xf6864> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10207c <__cxa_atexit@plt+0xf6854> │ │ │ │ + ldr r3, [pc, #84] @ 102090 <__cxa_atexit@plt+0xf6868> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 100ca8 <__cxa_atexit@plt+0xf5480> │ │ │ │ - mov r7, r8 │ │ │ │ - b 100ccc <__cxa_atexit@plt+0xf54a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 102058 <__cxa_atexit@plt+0xf6830> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 102098 <__cxa_atexit@plt+0xf6870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 100cec <__cxa_atexit@plt+0xf54c4> │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r7, [pc, #16] @ 102094 <__cxa_atexit@plt+0xf686c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffe222c │ │ │ │ + sbcseq r1, r7, ip, lsr #6 │ │ │ │ + sbcseq r2, r7, r0, asr #25 │ │ │ │ + sbcseq r2, r7, r4, lsl #25 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ 102108 <__cxa_atexit@plt+0xf68e0> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1020f8 <__cxa_atexit@plt+0xf68d0> │ │ │ │ + ldr r3, [pc, #64] @ 10210c <__cxa_atexit@plt+0xf68e4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 1020e8 <__cxa_atexit@plt+0xf68c0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ - b 100d18 <__cxa_atexit@plt+0xf54f0> │ │ │ │ - ldr r2, [pc, #124] @ 100d70 <__cxa_atexit@plt+0xf5548> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 100d18 <__cxa_atexit@plt+0xf54f0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 100d20 <__cxa_atexit@plt+0xf54f8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 102110 <__cxa_atexit@plt+0xf68e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe236c │ │ │ │ + sbcseq r1, r7, r0, asr #5 │ │ │ │ + sbcseq r2, r7, ip, lsl #24 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ 102180 <__cxa_atexit@plt+0xf6958> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 102170 <__cxa_atexit@plt+0xf6948> │ │ │ │ + ldr r3, [pc, #64] @ 102184 <__cxa_atexit@plt+0xf695c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 102160 <__cxa_atexit@plt+0xf6938> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 100d60 <__cxa_atexit@plt+0xf5538> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 100d74 <__cxa_atexit@plt+0xf554c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r5, r5, r8, lsr #9 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 100d9c <__cxa_atexit@plt+0xf5574> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 100ddc <__cxa_atexit@plt+0xf55b4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 100dec <__cxa_atexit@plt+0xf55c4> │ │ │ │ + ldr r7, [pc, #16] @ 102188 <__cxa_atexit@plt+0xf6960> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffe23e4 │ │ │ │ + sbcseq r1, r7, r0, asr r2 │ │ │ │ + smullseq r2, r7, r4, fp │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 102214 <__cxa_atexit@plt+0xf69ec> │ │ │ │ + ldr r2, [pc, #108] @ 102220 <__cxa_atexit@plt+0xf69f8> │ │ │ │ + ldr lr, [pc, #108] @ 102224 <__cxa_atexit@plt+0xf69fc> │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r1, [pc, #104] @ 102228 <__cxa_atexit@plt+0xf6a00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r1, [r5] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r5, ip, lsr #8 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + @ instruction: 0xfffff6ac │ │ │ │ + smlaleq r3, r5, r8, lr │ │ │ │ + sbcseq r2, r7, r0, lsl #22 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1022bc <__cxa_atexit@plt+0xf6a94> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r5, r2, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + str sl, [r2, #-4] │ │ │ │ + bhi 1022d0 <__cxa_atexit@plt+0xf6aa8> │ │ │ │ + ldr r7, [pc, #136] @ 1022f8 <__cxa_atexit@plt+0xf6ad0> │ │ │ │ + sub lr, r2, #20 │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + sub r7, r2, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1022e8 <__cxa_atexit@plt+0xf6ac0> │ │ │ │ + ldr r3, [pc, #108] @ 1022fc <__cxa_atexit@plt+0xf6ad4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 1022ac <__cxa_atexit@plt+0xf6a84> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 102304 <__cxa_atexit@plt+0xf6adc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 102300 <__cxa_atexit@plt+0xf6ad8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffe1fd8 │ │ │ │ + sbcseq r1, r7, r0, asr #1 │ │ │ │ + sbcseq r2, r7, r8, asr sl │ │ │ │ + ldrsbeq r1, [r7], #200 @ 0xc8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 102340 <__cxa_atexit@plt+0xf6b18> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b ef6c4 <__cxa_atexit@plt+0xe3e9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r1, [r7], #204 @ 0xcc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 102388 <__cxa_atexit@plt+0xf6b60> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b ef9f4 <__cxa_atexit@plt+0xe41cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r7, r0, lsr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10241c <__cxa_atexit@plt+0xf6bf4> │ │ │ │ + ldr r5, [pc, #144] @ 10244c <__cxa_atexit@plt+0xf6c24> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 102428 <__cxa_atexit@plt+0xf6c00> │ │ │ │ + ldr r7, [pc, #120] @ 102450 <__cxa_atexit@plt+0xf6c28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10243c <__cxa_atexit@plt+0xf6c14> │ │ │ │ + ldr r3, [pc, #100] @ 102454 <__cxa_atexit@plt+0xf6c2c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 10240c <__cxa_atexit@plt+0xf6be4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 10245c <__cxa_atexit@plt+0xf6c34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 102458 <__cxa_atexit@plt+0xf6c30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r5, ip, lsr ip │ │ │ │ + @ instruction: 0xfffed7a8 │ │ │ │ + @ instruction: 0xfffe1e78 │ │ │ │ + sbcseq r0, r7, ip, ror #30 │ │ │ │ + sbcseq r1, r7, r8, lsl #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1024e8 <__cxa_atexit@plt+0xf6cc0> │ │ │ │ + ldr r3, [pc, #120] @ 102500 <__cxa_atexit@plt+0xf6cd8> │ │ │ │ + ldr r9, [pc, #120] @ 102504 <__cxa_atexit@plt+0xf6cdc> │ │ │ │ + ldr r1, [pc, #120] @ 102508 <__cxa_atexit@plt+0xf6ce0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #116] @ 10250c <__cxa_atexit@plt+0xf6ce4> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr sl, [pc, #112] @ 102510 <__cxa_atexit@plt+0xf6ce8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, r7, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stm ip, {r1, r8, r9} │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + sub r3, r6, #41 @ 0x29 │ │ │ │ + sub r2, r6, #33 @ 0x21 │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str sl, [r7, #36] @ 0x24 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 102514 <__cxa_atexit@plt+0xf6cec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + strdeq r3, [r5], #240 @ 0xf0 @ │ │ │ │ + sbcseq r2, r7, r8, asr #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 102550 <__cxa_atexit@plt+0xf6d28> │ │ │ │ + ldr r3, [pc, #40] @ 102568 <__cxa_atexit@plt+0xf6d40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 10256c <__cxa_atexit@plt+0xf6d44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r5, r8, lsr pc │ │ │ │ + ldrsheq r2, [r7], #120 @ 0x78 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1025a8 <__cxa_atexit@plt+0xf6d80> │ │ │ │ + ldr r3, [pc, #40] @ 1025c0 <__cxa_atexit@plt+0xf6d98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1025c4 <__cxa_atexit@plt+0xf6d9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r3, [r5], #232 @ 0xe8 @ │ │ │ │ + sbcseq r2, r7, r4, lsr #15 │ │ │ │ + sbceq sp, r1, r4, lsl r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + sbceq sp, r1, pc, lsr #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + sbceq sp, r1, lr, asr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + sbceq sp, r1, r1, ror r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + smulleq sp, r1, r6, r4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + strheq sp, [r1], #71 @ 0x47 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq sp, [r1], #71 @ 0x47 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 100e40 <__cxa_atexit@plt+0xf5618> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 100e48 <__cxa_atexit@plt+0xf5620> │ │ │ │ + bhi 1026b0 <__cxa_atexit@plt+0xf6e88> │ │ │ │ + ldr r2, [pc, #28] @ 1026c0 <__cxa_atexit@plt+0xf6e98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 66d568 <__cxa_atexit@plt+0x661d40> │ │ │ │ + ldr r7, [pc, #12] @ 1026c4 <__cxa_atexit@plt+0xf6e9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r5], #24 @ │ │ │ │ + strhteq r3, [r5], #152 @ 0x98 │ │ │ │ + sbcseq r2, r7, r8, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 100e80 <__cxa_atexit@plt+0xf5658> │ │ │ │ + bhi 102708 <__cxa_atexit@plt+0xf6ee0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 100e88 <__cxa_atexit@plt+0xf5660> │ │ │ │ + ldr r1, [pc, #36] @ 102710 <__cxa_atexit@plt+0xf6ee8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 102714 <__cxa_atexit@plt+0xf6eec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r5, r8, lsl #3 │ │ │ │ + rsceq r3, r5, ip, lsl #18 │ │ │ │ + rsceq r3, r5, r8, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10277c <__cxa_atexit@plt+0xf6f54> │ │ │ │ + ldr r3, [pc, #64] @ 102794 <__cxa_atexit@plt+0xf6f6c> │ │ │ │ + ldr r2, [pc, #64] @ 102798 <__cxa_atexit@plt+0xf6f70> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10279c <__cxa_atexit@plt+0xf6f74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + ldrsbeq r2, [r7], #92 @ 0x5c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 102848 <__cxa_atexit@plt+0xf7020> │ │ │ │ + ldr r3, [pc, #48] @ 102860 <__cxa_atexit@plt+0xf7038> │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, sl} │ │ │ │ + sub r3, r6, #7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 102864 <__cxa_atexit@plt+0xf703c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + sbcseq r2, r7, r4, lsr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100ec0 <__cxa_atexit@plt+0xf5698> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 7f3658 <__cxa_atexit@plt+0x7e7e30> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1028c0 <__cxa_atexit@plt+0xf7098> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ 1028d0 <__cxa_atexit@plt+0xf70a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 102914 <__cxa_atexit@plt+0xf70ec> │ │ │ │ + ldr r3, [pc, #48] @ 10292c <__cxa_atexit@plt+0xf7104> │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, sl} │ │ │ │ + sub r3, r6, #7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 102930 <__cxa_atexit@plt+0xf7108> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + sbcseq r2, r7, ip, ror #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 7f3658 <__cxa_atexit@plt+0x7e7e30> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10298c <__cxa_atexit@plt+0xf7164> │ │ │ │ + ldr r3, [pc, #44] @ 1029a4 <__cxa_atexit@plt+0xf717c> │ │ │ │ + str r8, [r7, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, sl} │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 1029a8 <__cxa_atexit@plt+0xf7180> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + ldrsheq r2, [r7], #56 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 100f04 <__cxa_atexit@plt+0xf56dc> │ │ │ │ + bhi 1029e0 <__cxa_atexit@plt+0xf71b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 100f0c <__cxa_atexit@plt+0xf56e4> │ │ │ │ + ldr r1, [pc, #24] @ 1029e8 <__cxa_atexit@plt+0xf71c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r5, r4, lsl #2 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 100f60 <__cxa_atexit@plt+0xf5738> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 100f68 <__cxa_atexit@plt+0xf5740> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strhteq r5, [r5], #8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100fbc <__cxa_atexit@plt+0xf5794> │ │ │ │ - ldr r2, [pc, #56] @ 100fc8 <__cxa_atexit@plt+0xf57a0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + rsceq r3, r5, r8, lsr #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 102a50 <__cxa_atexit@plt+0xf7228> │ │ │ │ + ldr r3, [pc, #64] @ 102a68 <__cxa_atexit@plt+0xf7240> │ │ │ │ + ldr r2, [pc, #64] @ 102a6c <__cxa_atexit@plt+0xf7244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 100fb0 <__cxa_atexit@plt+0xf5788> │ │ │ │ - mov r7, r8 │ │ │ │ - b 100fd4 <__cxa_atexit@plt+0xf57ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ 102a70 <__cxa_atexit@plt+0xf7248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 100ff4 <__cxa_atexit@plt+0xf57cc> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 101020 <__cxa_atexit@plt+0xf57f8> │ │ │ │ - ldr r2, [pc, #124] @ 101078 <__cxa_atexit@plt+0xf5850> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 101020 <__cxa_atexit@plt+0xf57f8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 101028 <__cxa_atexit@plt+0xf5800> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 101068 <__cxa_atexit@plt+0xf5840> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 10107c <__cxa_atexit@plt+0xf5854> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r5, r5, r0, lsr #3 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1010a4 <__cxa_atexit@plt+0xf587c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1010e4 <__cxa_atexit@plt+0xf58bc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 1010f4 <__cxa_atexit@plt+0xf58cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r5, r4, lsr #2 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + sbcseq r2, r7, r8, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 10112c <__cxa_atexit@plt+0xf5904> │ │ │ │ + bhi 102aa8 <__cxa_atexit@plt+0xf7280> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 101134 <__cxa_atexit@plt+0xf590c> │ │ │ │ + ldr r1, [pc, #24] @ 102ab0 <__cxa_atexit@plt+0xf7288> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r5], #236 @ 0xec @ │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 101188 <__cxa_atexit@plt+0xf5960> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 101190 <__cxa_atexit@plt+0xf5968> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlaleq r4, r5, r0, lr │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1011c8 <__cxa_atexit@plt+0xf59a0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 101228 <__cxa_atexit@plt+0xf5a00> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 101230 <__cxa_atexit@plt+0xf5a08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r4, [r5], #208 @ 0xd0 @ │ │ │ │ + rsceq r3, r5, r0, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101268 <__cxa_atexit@plt+0xf5a40> │ │ │ │ + bhi 102ae8 <__cxa_atexit@plt+0xf72c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 101270 <__cxa_atexit@plt+0xf5a48> │ │ │ │ + ldr r1, [pc, #24] @ 102af0 <__cxa_atexit@plt+0xf72c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, r0, lsr #27 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1012c4 <__cxa_atexit@plt+0xf5a9c> │ │ │ │ - ldr r2, [pc, #56] @ 1012d0 <__cxa_atexit@plt+0xf5aa8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + rsceq r3, r5, r0, lsr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 102b38 <__cxa_atexit@plt+0xf7310> │ │ │ │ + ldr r2, [pc, #44] @ 102b48 <__cxa_atexit@plt+0xf7320> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 1012b8 <__cxa_atexit@plt+0xf5a90> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1012dc <__cxa_atexit@plt+0xf5ab4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1012fc <__cxa_atexit@plt+0xf5ad4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 101328 <__cxa_atexit@plt+0xf5b00> │ │ │ │ - ldr r2, [pc, #124] @ 101380 <__cxa_atexit@plt+0xf5b58> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 101328 <__cxa_atexit@plt+0xf5b00> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 101330 <__cxa_atexit@plt+0xf5b08> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 102ba8 <__cxa_atexit@plt+0xf7380> │ │ │ │ + ldr lr, [pc, #68] @ 102bb8 <__cxa_atexit@plt+0xf7390> │ │ │ │ + add r7, r7, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldr r1, [pc, #56] @ 102bbc <__cxa_atexit@plt+0xf7394> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 101370 <__cxa_atexit@plt+0xf5b48> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 101384 <__cxa_atexit@plt+0xf5b5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - smlaleq r4, r5, r8, lr │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1013ac <__cxa_atexit@plt+0xf5b84> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 102c08 <__cxa_atexit@plt+0xf73e0> │ │ │ │ + ldr r3, [pc, #56] @ 102c20 <__cxa_atexit@plt+0xf73f8> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r8, [r7, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 102c24 <__cxa_atexit@plt+0xf73fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1013ec <__cxa_atexit@plt+0xf5bc4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 1013fc <__cxa_atexit@plt+0xf5bd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r5, ip, lsl lr │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + smullseq r2, r7, r4, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101434 <__cxa_atexit@plt+0xf5c0c> │ │ │ │ + bhi 102c5c <__cxa_atexit@plt+0xf7434> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10143c <__cxa_atexit@plt+0xf5c14> │ │ │ │ + ldr r1, [pc, #24] @ 102c64 <__cxa_atexit@plt+0xf743c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r5], #180 @ 0xb4 @ │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1014a8 <__cxa_atexit@plt+0xf5c80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1014b0 <__cxa_atexit@plt+0xf5c88> │ │ │ │ - ldr r1, [pc, #80] @ 1014c4 <__cxa_atexit@plt+0xf5c9c> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 1014c8 <__cxa_atexit@plt+0xf5ca0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1014b8 <__cxa_atexit@plt+0xf5c90> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq r4, r5, r0, lsl #23 │ │ │ │ - rsceq r4, r5, ip, asr sp │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsceq r3, r5, ip, lsr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 101500 <__cxa_atexit@plt+0xf5cd8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 102cd4 <__cxa_atexit@plt+0xf74ac> │ │ │ │ + ldr r1, [pc, #64] @ 102ce4 <__cxa_atexit@plt+0xf74bc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #52] @ 102ce8 <__cxa_atexit@plt+0xf74c0> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 101578 <__cxa_atexit@plt+0xf5d50> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 101580 <__cxa_atexit@plt+0xf5d58> │ │ │ │ - ldr r1, [pc, #80] @ 101594 <__cxa_atexit@plt+0xf5d6c> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 101598 <__cxa_atexit@plt+0xf5d70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 102d28 <__cxa_atexit@plt+0xf7500> │ │ │ │ + ldr r3, [pc, #44] @ 102d40 <__cxa_atexit@plt+0xf7518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r9, sl} │ │ │ │ + sub r3, r6, #7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 101588 <__cxa_atexit@plt+0xf5d60> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ 102d44 <__cxa_atexit@plt+0xf751c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strhteq r4, [r5], #160 @ 0xa0 │ │ │ │ - rsceq r4, r5, ip, lsl #25 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + sbcseq r2, r7, r8, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1015d0 <__cxa_atexit@plt+0xf5da8> │ │ │ │ + bhi 102d7c <__cxa_atexit@plt+0xf7554> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1015d8 <__cxa_atexit@plt+0xf5db0> │ │ │ │ + ldr r1, [pc, #24] @ 102d84 <__cxa_atexit@plt+0xf755c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, r8, lsr sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 101630 <__cxa_atexit@plt+0xf5e08> │ │ │ │ - ldr r2, [pc, #60] @ 10163c <__cxa_atexit@plt+0xf5e14> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + rsceq r3, r5, ip, lsl #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 102df0 <__cxa_atexit@plt+0xf75c8> │ │ │ │ + ldr r3, [pc, #68] @ 102e08 <__cxa_atexit@plt+0xf75e0> │ │ │ │ + ldr r2, [pc, #68] @ 102e0c <__cxa_atexit@plt+0xf75e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 101624 <__cxa_atexit@plt+0xf5dfc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 101648 <__cxa_atexit@plt+0xf5e20> │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 101668 <__cxa_atexit@plt+0xf5e40> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 101694 <__cxa_atexit@plt+0xf5e6c> │ │ │ │ - ldr r2, [pc, #124] @ 1016ec <__cxa_atexit@plt+0xf5ec4> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 101694 <__cxa_atexit@plt+0xf5e6c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 10169c <__cxa_atexit@plt+0xf5e74> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1016dc <__cxa_atexit@plt+0xf5eb4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 1016f0 <__cxa_atexit@plt+0xf5ec8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r4, r5, ip, lsr #22 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 101718 <__cxa_atexit@plt+0xf5ef0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 101758 <__cxa_atexit@plt+0xf5f30> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 101768 <__cxa_atexit@plt+0xf5f40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r4, [r5], #160 @ 0xa0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1017d4 <__cxa_atexit@plt+0xf5fac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1017dc <__cxa_atexit@plt+0xf5fb4> │ │ │ │ - ldr r1, [pc, #80] @ 1017f0 <__cxa_atexit@plt+0xf5fc8> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 1017f4 <__cxa_atexit@plt+0xf5fcc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ + mov r8, r3 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1017e4 <__cxa_atexit@plt+0xf5fbc> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #24] @ 102e10 <__cxa_atexit@plt+0xf75e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, r4, asr r8 │ │ │ │ - rsceq r4, r5, r0, lsr sl │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + ldrheq r1, [r7], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 10182c <__cxa_atexit@plt+0xf6004> │ │ │ │ + bhi 102e48 <__cxa_atexit@plt+0xf7620> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 101834 <__cxa_atexit@plt+0xf600c> │ │ │ │ + ldr r1, [pc, #24] @ 102e50 <__cxa_atexit@plt+0xf7628> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r5], #124 @ 0x7c @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10186c <__cxa_atexit@plt+0xf6044> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + rsceq r3, r5, r0, asr #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 102ebc <__cxa_atexit@plt+0xf7694> │ │ │ │ + ldr r3, [pc, #68] @ 102ed4 <__cxa_atexit@plt+0xf76ac> │ │ │ │ + ldr r2, [pc, #68] @ 102ed8 <__cxa_atexit@plt+0xf76b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ 102edc <__cxa_atexit@plt+0xf76b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + sbcseq r1, r7, ip, ror #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 102f00 <__cxa_atexit@plt+0xf76d8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + sbcseq r1, r7, r4, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1018b0 <__cxa_atexit@plt+0xf6088> │ │ │ │ + bhi 102f44 <__cxa_atexit@plt+0xf771c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1018b8 <__cxa_atexit@plt+0xf6090> │ │ │ │ + ldr r1, [pc, #36] @ 102f4c <__cxa_atexit@plt+0xf7724> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 102f50 <__cxa_atexit@plt+0xf7728> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 567f94 <__cxa_atexit@plt+0x55c76c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, r8, asr r7 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldrdeq r3, [r5], #0 @ │ │ │ │ + rsceq r3, r5, ip, lsr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 101924 <__cxa_atexit@plt+0xf60fc> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 102fc0 <__cxa_atexit@plt+0xf7798> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 10192c <__cxa_atexit@plt+0xf6104> │ │ │ │ - ldr r1, [pc, #80] @ 101940 <__cxa_atexit@plt+0xf6118> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 101944 <__cxa_atexit@plt+0xf611c> │ │ │ │ + bcc 102fcc <__cxa_atexit@plt+0xf77a4> │ │ │ │ + ldr lr, [pc, #88] @ 102fdc <__cxa_atexit@plt+0xf77b4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 102fe0 <__cxa_atexit@plt+0xf77b8> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #64] @ 102fe4 <__cxa_atexit@plt+0xf77bc> │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 101934 <__cxa_atexit@plt+0xf610c> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, r4, lsl #14 │ │ │ │ - rsceq r4, r5, r0, ror #17 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r3, r5, r8, rrx │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 103004 <__cxa_atexit@plt+0xf77dc> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + rsceq r3, r5, r0, rrx │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10199c <__cxa_atexit@plt+0xf6174> │ │ │ │ - ldr r2, [pc, #60] @ 1019a8 <__cxa_atexit@plt+0xf6180> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10306c <__cxa_atexit@plt+0xf7844> │ │ │ │ + ldr r3, [pc, #64] @ 103084 <__cxa_atexit@plt+0xf785c> │ │ │ │ + ldr r2, [pc, #64] @ 103088 <__cxa_atexit@plt+0xf7860> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 101990 <__cxa_atexit@plt+0xf6168> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1019b4 <__cxa_atexit@plt+0xf618c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10308c <__cxa_atexit@plt+0xf7864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1019d4 <__cxa_atexit@plt+0xf61ac> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 101a00 <__cxa_atexit@plt+0xf61d8> │ │ │ │ - ldr r2, [pc, #124] @ 101a58 <__cxa_atexit@plt+0xf6230> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r1, r7, ip, lsl #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1030e8 <__cxa_atexit@plt+0xf78c0> │ │ │ │ + ldr r7, [pc, #64] @ 103100 <__cxa_atexit@plt+0xf78d8> │ │ │ │ + ldr r2, [pc, #64] @ 103104 <__cxa_atexit@plt+0xf78dc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 101a00 <__cxa_atexit@plt+0xf61d8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 101a08 <__cxa_atexit@plt+0xf61e0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 103108 <__cxa_atexit@plt+0xf78e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 101a48 <__cxa_atexit@plt+0xf6220> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 101a5c <__cxa_atexit@plt+0xf6234> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r4, r5, r0, asr #15 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 101a84 <__cxa_atexit@plt+0xf625c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + sbcseq r1, r7, r0, lsl sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 103164 <__cxa_atexit@plt+0xf793c> │ │ │ │ + ldr r3, [pc, #72] @ 10317c <__cxa_atexit@plt+0xf7954> │ │ │ │ + ldr r2, [pc, #72] @ 103180 <__cxa_atexit@plt+0xf7958> │ │ │ │ + ldr lr, [pc, #72] @ 103184 <__cxa_atexit@plt+0xf795c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r7, {r2, r8, lr} │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 101ac4 <__cxa_atexit@plt+0xf629c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 101ad4 <__cxa_atexit@plt+0xf62ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r5, r4, asr #14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r7, [pc, #28] @ 103188 <__cxa_atexit@plt+0xf7960> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r7, r0, lsr #25 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsceq r3, r5, r4, ror #6 │ │ │ │ + smullseq r1, r7, r8, ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101b10 <__cxa_atexit@plt+0xf62e8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 101b18 <__cxa_atexit@plt+0xf62f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 1031c4 <__cxa_atexit@plt+0xf799c> │ │ │ │ + ldr r2, [pc, #28] @ 1031d4 <__cxa_atexit@plt+0xf79ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 66d568 <__cxa_atexit@plt+0x661d40> │ │ │ │ + ldr r7, [pc, #12] @ 1031d8 <__cxa_atexit@plt+0xf79b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r5], #72 @ 0x48 @ │ │ │ │ + rsceq r2, r5, r4, lsr #29 │ │ │ │ + smullseq r1, r7, r4, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 101ba8 <__cxa_atexit@plt+0xf6380> │ │ │ │ - ldr r3, [pc, #140] @ 101bc8 <__cxa_atexit@plt+0xf63a0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 103234 <__cxa_atexit@plt+0xf7a0c> │ │ │ │ + ldr r3, [pc, #72] @ 10324c <__cxa_atexit@plt+0xf7a24> │ │ │ │ + ldr r2, [pc, #72] @ 103250 <__cxa_atexit@plt+0xf7a28> │ │ │ │ + ldr lr, [pc, #72] @ 103254 <__cxa_atexit@plt+0xf7a2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 101b84 <__cxa_atexit@plt+0xf635c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 101b94 <__cxa_atexit@plt+0xf636c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 101bb0 <__cxa_atexit@plt+0xf6388> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r1, r6, #14 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [pc, #92] @ 101bd0 <__cxa_atexit@plt+0xf63a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r7, {r2, r8, lr} │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 101bcc <__cxa_atexit@plt+0xf63a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #28] @ 103258 <__cxa_atexit@plt+0xf7a30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + ldrsbeq r1, [r7], #176 @ 0xb0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + smlaleq r3, r5, r8, r2 │ │ │ │ + sbcseq r1, r7, ip, asr #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1032ac <__cxa_atexit@plt+0xf7a84> │ │ │ │ + ldr r3, [pc, #44] @ 1032c4 <__cxa_atexit@plt+0xf7a9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 1032c8 <__cxa_atexit@plt+0xf7aa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + sbcseq r1, r7, r8, asr fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10331c <__cxa_atexit@plt+0xf7af4> │ │ │ │ + ldr r3, [pc, #44] @ 103334 <__cxa_atexit@plt+0xf7b0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r3, r6, #3 │ │ │ │ mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsceq r4, r5, ip, asr #12 │ │ │ │ - rsceq r4, r5, ip, ror #12 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 101c20 <__cxa_atexit@plt+0xf63f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 101c34 <__cxa_atexit@plt+0xf640c> │ │ │ │ - ldr r2, [pc, #72] @ 101c48 <__cxa_atexit@plt+0xf6420> │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 103338 <__cxa_atexit@plt+0xf7b10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + sbcseq r1, r7, ip, ror #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10336c <__cxa_atexit@plt+0xf7b44> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 103374 <__cxa_atexit@plt+0xf7b4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 101c44 <__cxa_atexit@plt+0xf641c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + smlaleq r2, r5, ip, ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1033b4 <__cxa_atexit@plt+0xf7b8c> │ │ │ │ + ldr r7, [pc, #44] @ 1033cc <__cxa_atexit@plt+0xf7ba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r9 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 1033d0 <__cxa_atexit@plt+0xf7ba8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r5, r0, asr #11 │ │ │ │ - rsceq r4, r5, r0, ror #11 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + sbcseq r1, r7, r8, asr sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101c98 <__cxa_atexit@plt+0xf6470> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 101ca0 <__cxa_atexit@plt+0xf6478> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 101ca4 <__cxa_atexit@plt+0xf647c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + bhi 103404 <__cxa_atexit@plt+0xf7bdc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 10340c <__cxa_atexit@plt+0xf7be4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, r4, lsl #7 │ │ │ │ - rsceq r4, r5, r4, ror #7 │ │ │ │ + rsceq r2, r5, r4, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101cdc <__cxa_atexit@plt+0xf64b4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 101ce4 <__cxa_atexit@plt+0xf64bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 103468 <__cxa_atexit@plt+0xf7c40> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 103474 <__cxa_atexit@plt+0xf7c4c> │ │ │ │ + ldr r1, [pc, #68] @ 103484 <__cxa_atexit@plt+0xf7c5c> │ │ │ │ + ldr r2, [pc, #68] @ 103488 <__cxa_atexit@plt+0xf7c60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ + str r7, [r8, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 1028e8 <__cxa_atexit@plt+0xf70c0> │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, ip, lsr #6 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + strhteq r2, [r5], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1034f8 <__cxa_atexit@plt+0xf7cd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 103504 <__cxa_atexit@plt+0xf7cdc> │ │ │ │ + ldr lr, [pc, #88] @ 103514 <__cxa_atexit@plt+0xf7cec> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 103518 <__cxa_atexit@plt+0xf7cf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [pc, #64] @ 10351c <__cxa_atexit@plt+0xf7cf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsceq r2, r5, r0, lsr fp │ │ │ │ + rsceq r2, r5, r0, lsl #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 103584 <__cxa_atexit@plt+0xf7d5c> │ │ │ │ + ldr r3, [pc, #64] @ 10359c <__cxa_atexit@plt+0xf7d74> │ │ │ │ + ldr r2, [pc, #64] @ 1035a0 <__cxa_atexit@plt+0xf7d78> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1035a4 <__cxa_atexit@plt+0xf7d7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r1, r7, ip, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101d1c <__cxa_atexit@plt+0xf64f4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 101d24 <__cxa_atexit@plt+0xf64fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 1035e0 <__cxa_atexit@plt+0xf7db8> │ │ │ │ + ldr r2, [pc, #36] @ 1035e8 <__cxa_atexit@plt+0xf7dc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 1035ec <__cxa_atexit@plt+0xf7dc4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, ip, ror #5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 101d5c <__cxa_atexit@plt+0xf6534> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + rsceq r2, r5, r4, lsr sl │ │ │ │ + rsceq r2, r5, r4, ror #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 103658 <__cxa_atexit@plt+0xf7e30> │ │ │ │ + ldr r3, [pc, #60] @ 103670 <__cxa_atexit@plt+0xf7e48> │ │ │ │ + ldr r2, [pc, #60] @ 103674 <__cxa_atexit@plt+0xf7e4c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 103678 <__cxa_atexit@plt+0xf7e50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + ldrheq r1, [r7], #124 @ 0x7c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1036ac <__cxa_atexit@plt+0xf7e84> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1036b4 <__cxa_atexit@plt+0xf7e8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, r5, ip, asr r9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1036f8 <__cxa_atexit@plt+0xf7ed0> │ │ │ │ + ldr r7, [pc, #48] @ 103710 <__cxa_atexit@plt+0xf7ee8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r9 │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #20] @ 103714 <__cxa_atexit@plt+0xf7eec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + sbcseq r1, r7, r0, lsr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 103774 <__cxa_atexit@plt+0xf7f4c> │ │ │ │ + ldr r3, [pc, #56] @ 10378c <__cxa_atexit@plt+0xf7f64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + ldr r7, [pc, #48] @ 103790 <__cxa_atexit@plt+0xf7f68> │ │ │ │ + sub r3, r6, #3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #24] @ 103794 <__cxa_atexit@plt+0xf7f6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + rsceq r2, r5, r0, asr sp │ │ │ │ + sbcseq r1, r7, r8, lsr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #12] @ 1037b8 <__cxa_atexit@plt+0xf7f90> │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + rsceq r2, r5, r4, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101da0 <__cxa_atexit@plt+0xf6578> │ │ │ │ + bhi 1037f0 <__cxa_atexit@plt+0xf7fc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 101da8 <__cxa_atexit@plt+0xf6580> │ │ │ │ + ldr r1, [pc, #24] @ 1037f8 <__cxa_atexit@plt+0xf7fd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, r8, ror #4 │ │ │ │ + rsceq r2, r5, r8, lsl r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 10383c <__cxa_atexit@plt+0xf8014> │ │ │ │ + ldr r7, [pc, #48] @ 103854 <__cxa_atexit@plt+0xf802c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 103858 <__cxa_atexit@plt+0xf8030> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + sbcseq r1, r7, r8, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101de0 <__cxa_atexit@plt+0xf65b8> │ │ │ │ + bhi 103890 <__cxa_atexit@plt+0xf8068> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 101de8 <__cxa_atexit@plt+0xf65c0> │ │ │ │ + ldr r1, [pc, #24] @ 103898 <__cxa_atexit@plt+0xf8070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1028e8 <__cxa_atexit@plt+0xf70c0> │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, r8, lsr #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 101e3c <__cxa_atexit@plt+0xf6614> │ │ │ │ - ldr r2, [pc, #56] @ 101e48 <__cxa_atexit@plt+0xf6620> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 101e30 <__cxa_atexit@plt+0xf6608> │ │ │ │ - mov r7, r8 │ │ │ │ - b 101e54 <__cxa_atexit@plt+0xf662c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + rsceq r2, r5, r8, ror r7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1038dc <__cxa_atexit@plt+0xf80b4> │ │ │ │ + ldr r7, [pc, #48] @ 1038f4 <__cxa_atexit@plt+0xf80cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 1038f8 <__cxa_atexit@plt+0xf80d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 101e74 <__cxa_atexit@plt+0xf664c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 101ea0 <__cxa_atexit@plt+0xf6678> │ │ │ │ - ldr r2, [pc, #124] @ 101ef8 <__cxa_atexit@plt+0xf66d0> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 101ea0 <__cxa_atexit@plt+0xf6678> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 101ea8 <__cxa_atexit@plt+0xf6680> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 101ee8 <__cxa_atexit@plt+0xf66c0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 101efc <__cxa_atexit@plt+0xf66d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r4, r5, r0, lsr #6 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 101f24 <__cxa_atexit@plt+0xf66fc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 101f64 <__cxa_atexit@plt+0xf673c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 101f74 <__cxa_atexit@plt+0xf674c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r5, r4, lsr #5 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + sbcseq r1, r7, ip, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101fac <__cxa_atexit@plt+0xf6784> │ │ │ │ + bhi 103930 <__cxa_atexit@plt+0xf8108> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 101fb4 <__cxa_atexit@plt+0xf678c> │ │ │ │ + ldr r1, [pc, #24] @ 103938 <__cxa_atexit@plt+0xf8110> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, ip, asr r0 │ │ │ │ + ldrdeq r2, [r5], #104 @ 0x68 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 10397c <__cxa_atexit@plt+0xf8154> │ │ │ │ + ldr r7, [pc, #48] @ 103994 <__cxa_atexit@plt+0xf816c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r9 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 103998 <__cxa_atexit@plt+0xf8170> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + ldrheq r1, [r7], #64 @ 0x40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 101fec <__cxa_atexit@plt+0xf67c4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 101ff4 <__cxa_atexit@plt+0xf67cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1028e8 <__cxa_atexit@plt+0xf70c0> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 103a04 <__cxa_atexit@plt+0xf81dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 103a10 <__cxa_atexit@plt+0xf81e8> │ │ │ │ + ldr r1, [pc, #64] @ 103a20 <__cxa_atexit@plt+0xf81f8> │ │ │ │ + ldr r0, [pc, #64] @ 103a24 <__cxa_atexit@plt+0xf81fc> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + rsceq r2, r5, ip, lsl #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 103a8c <__cxa_atexit@plt+0xf8264> │ │ │ │ + ldr r3, [pc, #64] @ 103aa4 <__cxa_atexit@plt+0xf827c> │ │ │ │ + ldr r2, [pc, #64] @ 103aa8 <__cxa_atexit@plt+0xf8280> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ 103aac <__cxa_atexit@plt+0xf8284> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r5, ip, lsl r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + sbcseq r1, r7, r4, lsr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10202c <__cxa_atexit@plt+0xf6804> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 103b00 <__cxa_atexit@plt+0xf82d8> │ │ │ │ + ldr r3, [pc, #44] @ 103b18 <__cxa_atexit@plt+0xf82f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r3, r6, #2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #20] @ 103b1c <__cxa_atexit@plt+0xf82f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + sbcseq r1, r7, r4, lsr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 102070 <__cxa_atexit@plt+0xf6848> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 102078 <__cxa_atexit@plt+0xf6850> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 103b8c <__cxa_atexit@plt+0xf8364> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 103b98 <__cxa_atexit@plt+0xf8370> │ │ │ │ + ldr r0, [pc, #68] @ 103ba8 <__cxa_atexit@plt+0xf8380> │ │ │ │ + ldr r1, [pc, #68] @ 103bac <__cxa_atexit@plt+0xf8384> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1028e8 <__cxa_atexit@plt+0xf70c0> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlaleq r3, r5, r8, pc @ │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + rsceq r2, r5, r8, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1020b0 <__cxa_atexit@plt+0xf6888> │ │ │ │ + bhi 103be4 <__cxa_atexit@plt+0xf83bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1020b8 <__cxa_atexit@plt+0xf6890> │ │ │ │ + ldr r1, [pc, #24] @ 103bec <__cxa_atexit@plt+0xf83c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r5, r8, asr pc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10210c <__cxa_atexit@plt+0xf68e4> │ │ │ │ - ldr r2, [pc, #56] @ 102118 <__cxa_atexit@plt+0xf68f0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + rsceq r2, r5, r4, lsr #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 103c34 <__cxa_atexit@plt+0xf840c> │ │ │ │ + ldr r2, [pc, #44] @ 103c44 <__cxa_atexit@plt+0xf841c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 102100 <__cxa_atexit@plt+0xf68d8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 102124 <__cxa_atexit@plt+0xf68fc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 102144 <__cxa_atexit@plt+0xf691c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 102170 <__cxa_atexit@plt+0xf6948> │ │ │ │ - ldr r2, [pc, #124] @ 1021c8 <__cxa_atexit@plt+0xf69a0> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 102170 <__cxa_atexit@plt+0xf6948> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 102178 <__cxa_atexit@plt+0xf6950> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1021b8 <__cxa_atexit@plt+0xf6990> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 1021cc <__cxa_atexit@plt+0xf69a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r4, r5, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1021f4 <__cxa_atexit@plt+0xf69cc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 103cc0 <__cxa_atexit@plt+0xf8498> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 102234 <__cxa_atexit@plt+0xf6a0c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 102244 <__cxa_atexit@plt+0xf6a1c> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 103cc8 <__cxa_atexit@plt+0xf84a0> │ │ │ │ + ldr lr, [pc, #96] @ 103cdc <__cxa_atexit@plt+0xf84b4> │ │ │ │ + ldr r0, [pc, #96] @ 103ce0 <__cxa_atexit@plt+0xf84b8> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r3, [r5], #244 @ 0xf4 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10227c <__cxa_atexit@plt+0xf6a54> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 102284 <__cxa_atexit@plt+0xf6a5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r8, [pc, #68] @ 103ce4 <__cxa_atexit@plt+0xf84bc> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + add r8, pc, r8 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r8, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 103cd0 <__cxa_atexit@plt+0xf84a8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq r2, r5, r4, ror r3 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 103d34 <__cxa_atexit@plt+0xf850c> │ │ │ │ + ldr lr, [pc, #52] @ 103d44 <__cxa_atexit@plt+0xf851c> │ │ │ │ + add r3, r7, #3 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + add lr, r9, #8 │ │ │ │ + stm lr, {r0, r1, r3, r8} │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 103da0 <__cxa_atexit@plt+0xf8578> │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + ldr lr, [pc, #64] @ 103db8 <__cxa_atexit@plt+0xf8590> │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r1, [pc, #44] @ 103dbc <__cxa_atexit@plt+0xf8594> │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, sl, ip} │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r7, [pc, #24] @ 103dc0 <__cxa_atexit@plt+0xf8598> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r5, ip, lsl #27 │ │ │ │ + rsceq r2, r5, r4, ror #5 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + smullseq r1, r7, r8, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1022bc <__cxa_atexit@plt+0xf6a94> │ │ │ │ + bhi 103df8 <__cxa_atexit@plt+0xf85d0> │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + mov r9, r3 │ │ │ │ + b 5a89cc <__cxa_atexit@plt+0x59d1a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 102300 <__cxa_atexit@plt+0xf6ad8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 102308 <__cxa_atexit@plt+0xf6ae0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, r5, r8, lsl #26 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 102360 <__cxa_atexit@plt+0xf6b38> │ │ │ │ - ldr r2, [pc, #60] @ 10236c <__cxa_atexit@plt+0xf6b44> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 102354 <__cxa_atexit@plt+0xf6b2c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 102378 <__cxa_atexit@plt+0xf6b50> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 102398 <__cxa_atexit@plt+0xf6b70> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 1023c4 <__cxa_atexit@plt+0xf6b9c> │ │ │ │ - ldr r2, [pc, #124] @ 10241c <__cxa_atexit@plt+0xf6bf4> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1023c4 <__cxa_atexit@plt+0xf6b9c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1023cc <__cxa_atexit@plt+0xf6ba4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10240c <__cxa_atexit@plt+0xf6be4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 102420 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq r3, [r5], #220 @ 0xdc @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 102448 <__cxa_atexit@plt+0xf6c20> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bhi 103e5c <__cxa_atexit@plt+0xf8634> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 102488 <__cxa_atexit@plt+0xf6c60> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 102498 <__cxa_atexit@plt+0xf6c70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r5, r0, lsl #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1024d0 <__cxa_atexit@plt+0xf6ca8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1024d8 <__cxa_atexit@plt+0xf6cb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 103e64 <__cxa_atexit@plt+0xf863c> │ │ │ │ + ldr r1, [pc, #68] @ 103e80 <__cxa_atexit@plt+0xf8658> │ │ │ │ + ldr r0, [pc, #68] @ 103e84 <__cxa_atexit@plt+0xf865c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r8, sl} │ │ │ │ + sub r2, r6, #6 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + mov r6, r2 │ │ │ │ + b 103e6c <__cxa_atexit@plt+0xf8644> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 103e7c <__cxa_atexit@plt+0xf8654> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r5, r8, lsr fp │ │ │ │ + sbcseq r1, r7, r4, lsr r1 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + rsceq r2, r5, r8, asr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 102510 <__cxa_atexit@plt+0xf6ce8> │ │ │ │ + bhi 103ebc <__cxa_atexit@plt+0xf8694> │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + mov r9, r3 │ │ │ │ + b 5a8244 <__cxa_atexit@plt+0x59ca1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 102554 <__cxa_atexit@plt+0xf6d2c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10255c <__cxa_atexit@plt+0xf6d34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 103f20 <__cxa_atexit@plt+0xf86f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 103f28 <__cxa_atexit@plt+0xf8700> │ │ │ │ + ldr r1, [pc, #68] @ 103f44 <__cxa_atexit@plt+0xf871c> │ │ │ │ + ldr r0, [pc, #68] @ 103f48 <__cxa_atexit@plt+0xf8720> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r8, sl} │ │ │ │ + sub r2, r6, #6 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + mov r6, r2 │ │ │ │ + b 103f30 <__cxa_atexit@plt+0xf8708> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 103f40 <__cxa_atexit@plt+0xf8718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq r3, [r5], #164 @ 0xa4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1025b4 <__cxa_atexit@plt+0xf6d8c> │ │ │ │ - ldr r2, [pc, #60] @ 1025c0 <__cxa_atexit@plt+0xf6d98> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + sbcseq r1, r7, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + rsceq r2, r5, r4, lsl #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 103fa4 <__cxa_atexit@plt+0xf877c> │ │ │ │ + ldr r2, [pc, #88] @ 103fc0 <__cxa_atexit@plt+0xf8798> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 103fac <__cxa_atexit@plt+0xf8784> │ │ │ │ + ldr r7, [pc, #64] @ 103fc4 <__cxa_atexit@plt+0xf879c> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 1025a8 <__cxa_atexit@plt+0xf6d80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + beq 103f98 <__cxa_atexit@plt+0xf8770> │ │ │ │ mov r7, r8 │ │ │ │ - b 1025cc <__cxa_atexit@plt+0xf6da4> │ │ │ │ + b 10402c <__cxa_atexit@plt+0xf8804> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 103fc8 <__cxa_atexit@plt+0xf87a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + smlaleq r2, r5, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + sbcseq r1, r7, ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10400c <__cxa_atexit@plt+0xf87e4> │ │ │ │ + ldr r7, [pc, #48] @ 10401c <__cxa_atexit@plt+0xf87f4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq 104000 <__cxa_atexit@plt+0xf87d8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 10402c <__cxa_atexit@plt+0xf8804> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 104020 <__cxa_atexit@plt+0xf87f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrheq r0, [r7], #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1040a0 <__cxa_atexit@plt+0xf8878> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1025ec <__cxa_atexit@plt+0xf6dc4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 102618 <__cxa_atexit@plt+0xf6df0> │ │ │ │ - ldr r2, [pc, #124] @ 102670 <__cxa_atexit@plt+0xf6e48> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r3, [pc, #136] @ 1040d4 <__cxa_atexit@plt+0xf88ac> │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1040b4 <__cxa_atexit@plt+0xf888c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1040c0 <__cxa_atexit@plt+0xf8898> │ │ │ │ + ldr r2, [pc, #100] @ 1040dc <__cxa_atexit@plt+0xf88b4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 102618 <__cxa_atexit@plt+0xf6df0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 102620 <__cxa_atexit@plt+0xf6df8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #88] @ 1040e0 <__cxa_atexit@plt+0xf88b8> │ │ │ │ + add lr, r6, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1040d8 <__cxa_atexit@plt+0xf88b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 102660 <__cxa_atexit@plt+0xf6e38> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 102674 <__cxa_atexit@plt+0xf6e4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r3, r5, r8, lsr #23 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq r1, r5, r8, asr pc │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + rsceq r1, r5, r0, ror pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10269c <__cxa_atexit@plt+0xf6e74> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1026dc <__cxa_atexit@plt+0xf6eb4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 1026ec <__cxa_atexit@plt+0xf6ec4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 104134 <__cxa_atexit@plt+0xf890c> │ │ │ │ + ldr r2, [pc, #56] @ 104140 <__cxa_atexit@plt+0xf8918> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 104144 <__cxa_atexit@plt+0xf891c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r5, ip, lsr #22 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + rsceq r1, r5, r0, ror #29 │ │ │ │ + sbcseq r0, r7, r8, lsl #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 102728 <__cxa_atexit@plt+0xf6f00> │ │ │ │ + bhi 104198 <__cxa_atexit@plt+0xf8970> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 102730 <__cxa_atexit@plt+0xf6f08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 1041a0 <__cxa_atexit@plt+0xf8978> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 1041a4 <__cxa_atexit@plt+0xf897c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b 5a81b8 <__cxa_atexit@plt+0x59c990> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r5, r0, ror #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsceq r1, r5, r4, lsl #29 │ │ │ │ + rsceq r1, r5, r4, ror #29 │ │ │ │ + sbcseq r0, r7, r8, lsl lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 102798 <__cxa_atexit@plt+0xf6f70> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - sub r7, r5, #32 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 5a3348 <__cxa_atexit@plt+0x597b20> │ │ │ │ + sbcseq r0, r7, r4, lsl lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub lr, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 10425c <__cxa_atexit@plt+0xf8a34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 104268 <__cxa_atexit@plt+0xf8a40> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #120] @ 104278 <__cxa_atexit@plt+0xf8a50> │ │ │ │ + add r9, r7, #12 │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldm r9, {r0, r8, r9} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [pc, #92] @ 10427c <__cxa_atexit@plt+0xf8a54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #84] @ 104280 <__cxa_atexit@plt+0xf8a58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + ldr r2, [pc, #72] @ 104284 <__cxa_atexit@plt+0xf8a5c> │ │ │ │ + mov r5, lr │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + b 5a0dec <__cxa_atexit@plt+0x5955c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strdeq r1, [r5], #208 @ 0xd0 @ │ │ │ │ + rsceq r1, r5, r0, asr #28 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + sbcseq r0, r7, r0, lsr #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1042cc <__cxa_atexit@plt+0xf8aa4> │ │ │ │ + ldr r1, [pc, #40] @ 1042d4 <__cxa_atexit@plt+0xf8aac> │ │ │ │ + ldr r2, [pc, #40] @ 1042d8 <__cxa_atexit@plt+0xf8ab0> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsheq r0, [r7], #204 @ 0xcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 104314 <__cxa_atexit@plt+0xf8aec> │ │ │ │ + ldr r7, [pc, #52] @ 10432c <__cxa_atexit@plt+0xf8b04> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 104330 <__cxa_atexit@plt+0xf8b08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #12] @ 104328 <__cxa_atexit@plt+0xf8b00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, r5, r4, ror #25 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strhteq r2, [r5], #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bhi 1027a4 <__cxa_atexit@plt+0xf6f7c> │ │ │ │ - ldr r7, [pc, #76] @ 1027bc <__cxa_atexit@plt+0xf6f94> │ │ │ │ - tst sl, #3 │ │ │ │ + bhi 104374 <__cxa_atexit@plt+0xf8b4c> │ │ │ │ + ldr r7, [pc, #52] @ 104388 <__cxa_atexit@plt+0xf8b60> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 10278c <__cxa_atexit@plt+0xf6f64> │ │ │ │ - mov r7, sl │ │ │ │ - b f76d0 <__cxa_atexit@plt+0xebea8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r7, [r5] │ │ │ │ + beq 104368 <__cxa_atexit@plt+0xf8b40> │ │ │ │ + mov r7, r8 │ │ │ │ + b 10402c <__cxa_atexit@plt+0xf8804> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 10438c <__cxa_atexit@plt+0xf8b64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + sbcseq r0, r7, r4, asr #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1043f0 <__cxa_atexit@plt+0xf8bc8> │ │ │ │ + ldr r3, [pc, #80] @ 104408 <__cxa_atexit@plt+0xf8be0> │ │ │ │ + ldr r2, [pc, #80] @ 10440c <__cxa_atexit@plt+0xf8be4> │ │ │ │ + ldr r1, [r5], #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add lr, r7, #20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + ldr r7, [pc, #44] @ 104410 <__cxa_atexit@plt+0xf8be8> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #28] @ 104414 <__cxa_atexit@plt+0xf8bec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1027c0 <__cxa_atexit@plt+0xf6f98> │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + ldrdeq r2, [r5], #4 @ │ │ │ │ + ldrsheq r0, [r7], #180 @ 0xb4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 104460 <__cxa_atexit@plt+0xf8c38> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [pc, #52] @ 104478 <__cxa_atexit@plt+0xf8c50> │ │ │ │ + ldr r9, [pc, #52] @ 10447c <__cxa_atexit@plt+0xf8c54> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, r8, #8 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r7, [pc, #24] @ 104480 <__cxa_atexit@plt+0xf8c58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff4f58 │ │ │ │ - sbcseq pc, r6, ip, asr #14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r0, ror r2 │ │ │ │ + sbcseq r0, r7, r0, ror #22 │ │ │ │ + ldrsbeq r0, [r7], #188 @ 0xbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1027fc <__cxa_atexit@plt+0xf6fd4> │ │ │ │ + bhi 1044b4 <__cxa_atexit@plt+0xf8c8c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1044bc <__cxa_atexit@plt+0xf8c94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 102804 <__cxa_atexit@plt+0xf6fdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r5, ip, lsl #16 │ │ │ │ + rsceq r1, r5, r4, asr fp │ │ │ │ + sbcseq r0, r7, r4, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ mov sl, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 10286c <__cxa_atexit@plt+0xf7044> │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 104524 <__cxa_atexit@plt+0xf8cfc> │ │ │ │ + ldr r1, [pc, #72] @ 104530 <__cxa_atexit@plt+0xf8d08> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bhi 102878 <__cxa_atexit@plt+0xf7050> │ │ │ │ - ldr r7, [pc, #76] @ 102890 <__cxa_atexit@plt+0xf7068> │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r9, [r5, #-4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 102860 <__cxa_atexit@plt+0xf7038> │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq 104514 <__cxa_atexit@plt+0xf8cec> │ │ │ │ mov r7, sl │ │ │ │ - b f76d0 <__cxa_atexit@plt+0xebea8> │ │ │ │ + mov r9, r2 │ │ │ │ + b 5a1b38 <__cxa_atexit@plt+0x596310> │ │ │ │ ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 102894 <__cxa_atexit@plt+0xf706c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsheq r0, [r7], #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 5a1b38 <__cxa_atexit@plt+0x596310> │ │ │ │ + sbcseq r0, r7, r4, asr #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1045a4 <__cxa_atexit@plt+0xf8d7c> │ │ │ │ + ldr r2, [pc, #56] @ 1045b0 <__cxa_atexit@plt+0xf8d88> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r1, r7, r8} │ │ │ │ + beq 104598 <__cxa_atexit@plt+0xf8d70> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1045c0 <__cxa_atexit@plt+0xf8d98> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff4e84 │ │ │ │ - sbcseq pc, r6, r8, ror r6 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1028d0 <__cxa_atexit@plt+0xf70a8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 1028d8 <__cxa_atexit@plt+0xf70b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r5, r8, lsr r7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbcseq r0, r7, r4, ror #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 102978 <__cxa_atexit@plt+0xf7150> │ │ │ │ - ldr lr, [pc, #132] @ 102984 <__cxa_atexit@plt+0xf715c> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - ldr r0, [r7, #35] @ 0x23 │ │ │ │ - ldr ip, [r7, #31] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-52] @ 0xffffffcc │ │ │ │ - sub lr, r3, #32 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str ip, [r3, #-44] @ 0xffffffd4 │ │ │ │ - str r9, [r3, #-48] @ 0xffffffd0 │ │ │ │ - beq 10296c <__cxa_atexit@plt+0xf7144> │ │ │ │ - mov r7, r8 │ │ │ │ - b 102990 <__cxa_atexit@plt+0xf7168> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 104608 <__cxa_atexit@plt+0xf8de0> │ │ │ │ + ldr r1, [pc, #124] @ 10465c <__cxa_atexit@plt+0xf8e34> │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + tst r7, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + beq 10463c <__cxa_atexit@plt+0xf8e14> │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [pc, #92] @ 104660 <__cxa_atexit@plt+0xf8e38> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r1, [pc, #68] @ 104654 <__cxa_atexit@plt+0xf8e2c> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + mov r2, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r2, #8] │ │ │ │ + beq 104648 <__cxa_atexit@plt+0xf8e20> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [pc, #32] @ 104658 <__cxa_atexit@plt+0xf8e30> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1029b4 <__cxa_atexit@plt+0xf718c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 102a1c <__cxa_atexit@plt+0xf71f4> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 102bcc <__cxa_atexit@plt+0xf73a4> │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - cmp r0, ip │ │ │ │ - bne 102ab0 <__cxa_atexit@plt+0xf7288> │ │ │ │ - ldr ip, [pc, #536] @ 102bf8 <__cxa_atexit@plt+0xf73d0> │ │ │ │ - ldr r2, [r5, #40]! @ 0x28 │ │ │ │ - ldr sl, [pc, #532] @ 102bfc <__cxa_atexit@plt+0xf73d4> │ │ │ │ - add r0, r6, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq r1, r5, r8, lsl #29 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq r1, r5, r0, asr #29 │ │ │ │ + sbcseq r0, r7, r8, lsr #19 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [pc, #8] @ 104688 <__cxa_atexit@plt+0xf8e60> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + rsceq r1, r5, r0, asr #28 │ │ │ │ + sbcseq r0, r7, r4, ror r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [pc, #8] @ 1046b0 <__cxa_atexit@plt+0xf8e88> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + rsceq r1, r5, r4, lsl lr │ │ │ │ + sbcseq r0, r7, r0, lsl #19 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r9, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 104744 <__cxa_atexit@plt+0xf8f1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 104750 <__cxa_atexit@plt+0xf8f28> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr ip, [pc, #108] @ 104760 <__cxa_atexit@plt+0xf8f38> │ │ │ │ + ldr lr, [pc, #108] @ 104764 <__cxa_atexit@plt+0xf8f3c> │ │ │ │ + sub r2, r6, #6 │ │ │ │ add ip, pc, ip │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r3, [r6, #24]! │ │ │ │ - str sl, [r5] │ │ │ │ - str ip, [r6, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - stmdb r6, {r1, r9} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r3, r3, r0 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 102a68 <__cxa_atexit@plt+0xf7240> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ands r0, r1, r0 │ │ │ │ - add r8, r5, #4 │ │ │ │ - beq 102b90 <__cxa_atexit@plt+0xf7368> │ │ │ │ - add r9, r5, #28 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - stm r9, {r0, r3, lr} │ │ │ │ - b 103060 <__cxa_atexit@plt+0xf7838> │ │ │ │ - eor r3, r2, r0 │ │ │ │ - clz r1, r3 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, #0 │ │ │ │ - sub r2, lr, r3, lsr r1 │ │ │ │ - eor r2, r2, r3, lsr r1 │ │ │ │ - lsr r8, r3, r1 │ │ │ │ - ands r1, r0, r3, lsr r1 │ │ │ │ - and r0, r2, r0 │ │ │ │ - add r3, r5, #4 │ │ │ │ - beq 102bb0 <__cxa_atexit@plt+0xf7388> │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 102d60 <__cxa_atexit@plt+0xf7538> │ │ │ │ - ldr r1, [pc, #292] @ 102bdc <__cxa_atexit@plt+0xf73b4> │ │ │ │ - mov r2, r5 │ │ │ │ - sub r8, r3, #6 │ │ │ │ - add sl, r6, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp r0, ip │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - ldr r1, [r2, #36]! @ 0x24 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r2, #-20] @ 0xffffffec │ │ │ │ - str r1, [sp, #4] │ │ │ │ - sub r1, r3, #35 @ 0x23 │ │ │ │ - bge 102b38 <__cxa_atexit@plt+0xf7310> │ │ │ │ - ldr ip, [pc, #248] @ 102bec <__cxa_atexit@plt+0xf73c4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str sl, [r5, #48] @ 0x30 │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r5, [r6, #28] │ │ │ │ - ldr r0, [pc, #208] @ 102bf0 <__cxa_atexit@plt+0xf73c8> │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #32] │ │ │ │ - ldr r5, [pc, #192] @ 102bf4 <__cxa_atexit@plt+0xf73cc> │ │ │ │ + sub sl, r6, #18 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + ldr r5, [pc, #80] @ 104768 <__cxa_atexit@plt+0xf8f40> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r1, [r3, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ - b 102b7c <__cxa_atexit@plt+0xf7354> │ │ │ │ - ldr ip, [pc, #160] @ 102be0 <__cxa_atexit@plt+0xf73b8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r5, [r6, #28] │ │ │ │ - ldr r0, [pc, #120] @ 102be4 <__cxa_atexit@plt+0xf73bc> │ │ │ │ - add r5, r6, #32 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r0, r1, lr} │ │ │ │ - ldr r5, [pc, #108] @ 102be8 <__cxa_atexit@plt+0xf73c0> │ │ │ │ + str r5, [r3, #12] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r5, [pc, #60] @ 10476c <__cxa_atexit@plt+0xf8f44> │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - add r9, r5, #28 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - mov r0, #0 │ │ │ │ - stm r9, {r0, r3, lr} │ │ │ │ - b 102eb4 <__cxa_atexit@plt+0xf768c> │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - str lr, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 102c00 <__cxa_atexit@plt+0xf73d8> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3, #24] │ │ │ │ + mov r5, r9 │ │ │ │ + b 5a05ec <__cxa_atexit@plt+0x594dc4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r5, ip, asr #10 │ │ │ │ - rsceq r3, r5, ip, asr #10 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - smlaleq r3, r5, r8, r5 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - rsceq r3, r5, r0, ror r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - mov r1, r8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 102d08 <__cxa_atexit@plt+0xf74e0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r3, #32]! │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - add sl, r2, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi 102ca8 <__cxa_atexit@plt+0xf7480> │ │ │ │ - ldr lr, [pc, #244] @ 102d38 <__cxa_atexit@plt+0xf7510> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - sub sl, r6, #23 │ │ │ │ - str sl, [r2, #44] @ 0x2c │ │ │ │ - str fp, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - str r9, [r2, #32] │ │ │ │ - ldr r0, [pc, #204] @ 102d3c <__cxa_atexit@plt+0xf7514> │ │ │ │ - sub sl, r6, #15 │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #188] @ 102d40 <__cxa_atexit@plt+0xf7518> │ │ │ │ - mov fp, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - ldr r0, [pc, #176] @ 102d44 <__cxa_atexit@plt+0xf751c> │ │ │ │ - sub r2, r6, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - str r1, [sp] │ │ │ │ - add r1, r2, #28 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr lr, [pc, #108] @ 102d28 <__cxa_atexit@plt+0xf7500> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str lr, [r5, #32] │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #88] @ 102d2c <__cxa_atexit@plt+0xf7504> │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - ldr r0, [pc, #72] @ 102d30 <__cxa_atexit@plt+0xf7508> │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r1, r5, #36 @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - sub r0, r6, #22 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #36] @ 102d34 <__cxa_atexit@plt+0xf750c> │ │ │ │ - mov fp, r1 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r3, [r5], #48 @ 0x30 @ │ │ │ │ - @ instruction: 0xfffff88c │ │ │ │ - @ instruction: 0xfffff834 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r3, r5, ip, asr #7 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - @ instruction: 0xfffff818 │ │ │ │ - strdeq r3, [r5], #52 @ 0x34 @ │ │ │ │ - andeq r7, r0, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 102c00 <__cxa_atexit@plt+0xf73d8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 102e5c <__cxa_atexit@plt+0xf7634> │ │ │ │ - mov r3, r5 │ │ │ │ - stm sp, {r7, r8} │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr sl, [r3, #32]! │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - add r9, r2, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi 102e08 <__cxa_atexit@plt+0xf75e0> │ │ │ │ - ldr r7, [pc, #216] @ 102e7c <__cxa_atexit@plt+0xf7654> │ │ │ │ - sub lr, r6, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [pc, #208] @ 102e80 <__cxa_atexit@plt+0xf7658> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - add r1, r2, #24 │ │ │ │ - str fp, [r5, #32] │ │ │ │ - str lr, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - stm r1, {r0, r7, sl} │ │ │ │ - ldr fp, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #172] @ 102e84 <__cxa_atexit@plt+0xf765c> │ │ │ │ - sub lr, r6, #15 │ │ │ │ - str lr, [r2, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #156] @ 102e88 <__cxa_atexit@plt+0xf7660> │ │ │ │ - add lr, r5, #36 @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stm lr, {r7, r9, fp} │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #124] @ 102e8c <__cxa_atexit@plt+0xf7664> │ │ │ │ - ldr fp, [pc, #124] @ 102e90 <__cxa_atexit@plt+0xf7668> │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #120] @ 102e94 <__cxa_atexit@plt+0xf766c> │ │ │ │ - add lr, r2, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - sub r0, r6, #22 │ │ │ │ - str r9, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - str fp, [r2, #4] │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #52] @ 102e98 <__cxa_atexit@plt+0xf7670> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r3, r5, r8, ror #4 │ │ │ │ - ldrdeq r3, [r5], #44 @ 0x2c @ │ │ │ │ - @ instruction: 0xfffff4b0 │ │ │ │ - @ instruction: 0xfffff458 │ │ │ │ - @ instruction: 0xfffff4f4 │ │ │ │ - @ instruction: 0xfffff4ac │ │ │ │ - rsceq r3, r5, r4, ror #4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r7, r0, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 102d60 <__cxa_atexit@plt+0xf7538> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 103000 <__cxa_atexit@plt+0xf77d8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r3, #32]! │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - cmp r1, #0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - bmi 102f80 <__cxa_atexit@plt+0xf7758> │ │ │ │ - ldr r7, [pc, #268] @ 103020 <__cxa_atexit@plt+0xf77f8> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #40 @ 0x28 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str fp, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - stm lr, {r1, r7, ip} │ │ │ │ - ldr r7, [pc, #232] @ 103024 <__cxa_atexit@plt+0xf77fc> │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ - str r9, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ 103028 <__cxa_atexit@plt+0xf7800> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ 10302c <__cxa_atexit@plt+0xf7804> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ 103030 <__cxa_atexit@plt+0xf7808> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - b 102fe0 <__cxa_atexit@plt+0xf77b8> │ │ │ │ - add r0, r2, #44 @ 0x2c │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [pc, #164] @ 103034 <__cxa_atexit@plt+0xf780c> │ │ │ │ - ldr r7, [pc, #164] @ 103038 <__cxa_atexit@plt+0xf7810> │ │ │ │ - ldr r8, [pc, #164] @ 10303c <__cxa_atexit@plt+0xf7814> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + rsceq r1, r5, ip, asr r9 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1047d0 <__cxa_atexit@plt+0xf8fa8> │ │ │ │ + ldr r0, [pc, #76] @ 1047f0 <__cxa_atexit@plt+0xf8fc8> │ │ │ │ + ldr r2, [pc, #76] @ 1047f4 <__cxa_atexit@plt+0xf8fcc> │ │ │ │ + ldr r1, [r5], #4 │ │ │ │ add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r7, [pc, #32] @ 1047f8 <__cxa_atexit@plt+0xf8fd0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str ip, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str fp, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 103040 <__cxa_atexit@plt+0xf7818> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #32] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ 103044 <__cxa_atexit@plt+0xf781c> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq r3, [r5], #4 @ │ │ │ │ - @ instruction: 0xfffff0bc │ │ │ │ - @ instruction: 0xfffff068 │ │ │ │ - @ instruction: 0xfffff01c │ │ │ │ - rsceq r3, r5, ip, lsl r1 │ │ │ │ - @ instruction: 0xfffff12c │ │ │ │ - @ instruction: 0xfffff0e4 │ │ │ │ - @ instruction: 0xfffff0a0 │ │ │ │ - strhteq r3, [r5], #12 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq ip, r0, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 102eb4 <__cxa_atexit@plt+0xf768c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1031a8 <__cxa_atexit@plt+0xf7980> │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + sbcseq r0, r7, r0, lsl #16 │ │ │ │ + sbcseq r0, r7, ip, ror #16 │ │ │ │ + sbcseq r0, r7, r4, asr #16 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - add ip, r5, #36 @ 0x24 │ │ │ │ - ldr lr, [r3, #32]! │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - bmi 103128 <__cxa_atexit@plt+0xf7900> │ │ │ │ - ldr r7, [pc, #268] @ 1031c8 <__cxa_atexit@plt+0xf79a0> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #40 @ 0x28 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str fp, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - stm lr, {r0, r7, sl} │ │ │ │ - ldr r7, [pc, #232] @ 1031cc <__cxa_atexit@plt+0xf79a4> │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str r9, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str ip, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ 1031d0 <__cxa_atexit@plt+0xf79a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ 1031d4 <__cxa_atexit@plt+0xf79ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ 1031d8 <__cxa_atexit@plt+0xf79b0> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - b 103188 <__cxa_atexit@plt+0xf7960> │ │ │ │ - add r1, r2, #44 @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #164] @ 1031dc <__cxa_atexit@plt+0xf79b4> │ │ │ │ - ldr r7, [pc, #164] @ 1031e0 <__cxa_atexit@plt+0xf79b8> │ │ │ │ - ldr r8, [pc, #164] @ 1031e4 <__cxa_atexit@plt+0xf79bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - str ip, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str fp, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 1031e8 <__cxa_atexit@plt+0xf79c0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #32] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 10484c <__cxa_atexit@plt+0xf9024> │ │ │ │ + ldr r2, [pc, #60] @ 104860 <__cxa_atexit@plt+0xf9038> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r9, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + beq 104844 <__cxa_atexit@plt+0xf901c> │ │ │ │ + b 104874 <__cxa_atexit@plt+0xf904c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 104864 <__cxa_atexit@plt+0xf903c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ 1031ec <__cxa_atexit@plt+0xf79c4> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r5, ip, asr #30 │ │ │ │ - @ instruction: 0xffffec44 │ │ │ │ - @ instruction: 0xffffebf0 │ │ │ │ - @ instruction: 0xffffeba4 │ │ │ │ - rsceq r2, r5, r4, ror pc │ │ │ │ - @ instruction: 0xffffecb4 │ │ │ │ - @ instruction: 0xffffec6c │ │ │ │ - @ instruction: 0xffffec28 │ │ │ │ - rsceq r2, r5, r4, lsl pc │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq ip, r0, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 103060 <__cxa_atexit@plt+0xf7838> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 103da0 <__cxa_atexit@plt+0xf8578> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 103244 <__cxa_atexit@plt+0xf7a1c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10324c <__cxa_atexit@plt+0xf7a24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1028e8 <__cxa_atexit@plt+0xf70c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r5, r4, asr #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 103284 <__cxa_atexit@plt+0xf7a5c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10328c <__cxa_atexit@plt+0xf7a64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + sbcseq r0, r7, r0, lsl #16 │ │ │ │ + ldrsbeq r0, [r7], #124 @ 0x7c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r6, [pc, #180] @ 104934 <__cxa_atexit@plt+0xf910c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #12] │ │ │ │ + beq 1048f0 <__cxa_atexit@plt+0xf90c8> │ │ │ │ + ldr r6, [pc, #152] @ 104938 <__cxa_atexit@plt+0xf9110> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r6, pc, r6 │ │ │ │ + tst r3, #3 │ │ │ │ + str r6, [r5] │ │ │ │ + beq 1048fc <__cxa_atexit@plt+0xf90d4> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10490c <__cxa_atexit@plt+0xf90e4> │ │ │ │ + ldr r2, [pc, #112] @ 104940 <__cxa_atexit@plt+0xf9118> │ │ │ │ + ldr r9, [pc, #112] @ 104944 <__cxa_atexit@plt+0xf911c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add lr, r8, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r5, r4, lsl #27 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1032c4 <__cxa_atexit@plt+0xf7a9c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #40] @ 10493c <__cxa_atexit@plt+0xf9114> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 103308 <__cxa_atexit@plt+0xf7ae0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 103310 <__cxa_atexit@plt+0xf7ae8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + sbcseq r0, r7, ip, lsr #14 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + sbcseq r0, r7, ip, asr #13 │ │ │ │ + ldrsheq r0, [r7], #108 @ 0x6c │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r6, [pc, #136] @ 1049e8 <__cxa_atexit@plt+0xf91c0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 1049b8 <__cxa_atexit@plt+0xf9190> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1049c4 <__cxa_atexit@plt+0xf919c> │ │ │ │ + ldr r2, [pc, #92] @ 1049f0 <__cxa_atexit@plt+0xf91c8> │ │ │ │ + ldr r9, [pc, #92] @ 1049f4 <__cxa_atexit@plt+0xf91cc> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 1049ec <__cxa_atexit@plt+0xf91c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, #20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r5, r0, lsl #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + sbcseq r0, r7, r4, ror r6 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + sbcseq r0, r7, r0, lsl r6 │ │ │ │ + sbcseq r0, r7, ip, asr #12 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 104a4c <__cxa_atexit@plt+0xf9224> │ │ │ │ + ldr r3, [pc, #72] @ 104a70 <__cxa_atexit@plt+0xf9248> │ │ │ │ + ldr r9, [pc, #72] @ 104a74 <__cxa_atexit@plt+0xf924c> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r3, [pc, #36] @ 104a78 <__cxa_atexit@plt+0xf9250> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + mov r7, #20 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + sbcseq r0, r7, ip, ror r5 │ │ │ │ + sbcseq r0, r7, ip, ror #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 103348 <__cxa_atexit@plt+0xf7b20> │ │ │ │ + bhi 104aac <__cxa_atexit@plt+0xf9284> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 104ab4 <__cxa_atexit@plt+0xf928c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 103350 <__cxa_atexit@plt+0xf7b28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1028e8 <__cxa_atexit@plt+0xf70c0> │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r5, r0, asr #25 │ │ │ │ + rsceq r1, r5, ip, asr r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1033a4 <__cxa_atexit@plt+0xf7b7c> │ │ │ │ - ldr r2, [pc, #56] @ 1033b0 <__cxa_atexit@plt+0xf7b88> │ │ │ │ + bhi 104b0c <__cxa_atexit@plt+0xf92e4> │ │ │ │ + ldr r2, [pc, #60] @ 104b18 <__cxa_atexit@plt+0xf92f0> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 103398 <__cxa_atexit@plt+0xf7b70> │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r9} │ │ │ │ + beq 104b00 <__cxa_atexit@plt+0xf92d8> │ │ │ │ mov r7, r8 │ │ │ │ - b 1033bc <__cxa_atexit@plt+0xf7b94> │ │ │ │ + b 104b24 <__cxa_atexit@plt+0xf92fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1033dc <__cxa_atexit@plt+0xf7bb4> │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 104b74 <__cxa_atexit@plt+0xf934c> │ │ │ │ + ldr r2, [pc, #164] @ 104be4 <__cxa_atexit@plt+0xf93bc> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + beq 104bac <__cxa_atexit@plt+0xf9384> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 104b98 <__cxa_atexit@plt+0xf9370> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 103408 <__cxa_atexit@plt+0xf7be0> │ │ │ │ - ldr r2, [pc, #124] @ 103460 <__cxa_atexit@plt+0xf7c38> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r2, [pc, #96] @ 104bdc <__cxa_atexit@plt+0xf93b4> │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 103408 <__cxa_atexit@plt+0xf7be0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 103410 <__cxa_atexit@plt+0xf7be8> │ │ │ │ + str r3, [r5, #12] │ │ │ │ + beq 104bb8 <__cxa_atexit@plt+0xf9390> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 104bc0 <__cxa_atexit@plt+0xf9398> │ │ │ │ + ldr r7, [pc, #64] @ 104be0 <__cxa_atexit@plt+0xf93b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #24] @ 104be8 <__cxa_atexit@plt+0xf93c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + rsceq r1, r5, r8, lsl #9 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + smlaleq r1, r5, r0, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 104c14 <__cxa_atexit@plt+0xf93ec> │ │ │ │ + ldmib r5, {r3, r8} │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #12] @ 104c28 <__cxa_atexit@plt+0xf9400> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, r5, ip, lsl #8 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 104c54 <__cxa_atexit@plt+0xf942c> │ │ │ │ + ldr r7, [pc, #48] @ 104c78 <__cxa_atexit@plt+0xf9450> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 104c74 <__cxa_atexit@plt+0xf944c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + rsceq r1, r5, r4, lsl #8 │ │ │ │ + rsceq r1, r5, r0, ror #7 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 104cec <__cxa_atexit@plt+0xf94c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 103450 <__cxa_atexit@plt+0xf7c28> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 103464 <__cxa_atexit@plt+0xf7c3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 104cf4 <__cxa_atexit@plt+0xf94cc> │ │ │ │ + ldr lr, [pc, #96] @ 104d10 <__cxa_atexit@plt+0xf94e8> │ │ │ │ + ldr ip, [pc, #96] @ 104d14 <__cxa_atexit@plt+0xf94ec> │ │ │ │ + ldr r1, [pc, #96] @ 104d18 <__cxa_atexit@plt+0xf94f0> │ │ │ │ + sub r0, r6, #6 │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 104cfc <__cxa_atexit@plt+0xf94d4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 104d0c <__cxa_atexit@plt+0xf94e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r0, r7, ip, asr r3 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + rsceq r1, r5, r8, asr #7 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 104db0 <__cxa_atexit@plt+0xf9588> │ │ │ │ + ldr r2, [pc, #172] @ 104de8 <__cxa_atexit@plt+0xf95c0> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + bhi 104dc0 <__cxa_atexit@plt+0xf9598> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 104dc8 <__cxa_atexit@plt+0xf95a0> │ │ │ │ + ldr lr, [pc, #132] @ 104df4 <__cxa_atexit@plt+0xf95cc> │ │ │ │ + ldr ip, [pc, #132] @ 104df8 <__cxa_atexit@plt+0xf95d0> │ │ │ │ + ldr r3, [pc, #132] @ 104dfc <__cxa_atexit@plt+0xf95d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r0, r2, #6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r7, [pc, #56] @ 104df0 <__cxa_atexit@plt+0xf95c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 104dd0 <__cxa_atexit@plt+0xf95a8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 104dec <__cxa_atexit@plt+0xf95c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strhteq r2, [r5], #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + sbcseq r0, r7, r4, lsl #5 │ │ │ │ + sbcseq r0, r7, ip, lsr #5 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + rsceq r1, r5, r8, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10348c <__cxa_atexit@plt+0xf7c64> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [pc, #36] @ 104e34 <__cxa_atexit@plt+0xf960c> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 104e38 <__cxa_atexit@plt+0xf9610> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1034cc <__cxa_atexit@plt+0xf7ca4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 1034dc <__cxa_atexit@plt+0xf7cb4> │ │ │ │ + rsceq r1, r5, r0, lsl r2 │ │ │ │ + rsceq r1, r5, ip, lsl #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r0, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 104eec <__cxa_atexit@plt+0xf96c4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + bhi 104ef8 <__cxa_atexit@plt+0xf96d0> │ │ │ │ + ldr r0, [pc, #192] @ 104f3c <__cxa_atexit@plt+0xf9714> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 104f10 <__cxa_atexit@plt+0xf96e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 104f18 <__cxa_atexit@plt+0xf96f0> │ │ │ │ + ldr r9, [pc, #156] @ 104f48 <__cxa_atexit@plt+0xf9720> │ │ │ │ + ldr ip, [pc, #156] @ 104f4c <__cxa_atexit@plt+0xf9724> │ │ │ │ + ldr r1, [pc, #156] @ 104f50 <__cxa_atexit@plt+0xf9728> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r3, #6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 104f44 <__cxa_atexit@plt+0xf971c> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + mov r3, r6 │ │ │ │ + b 104f20 <__cxa_atexit@plt+0xf96f8> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 104f40 <__cxa_atexit@plt+0xf9718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + sbcseq r0, r7, r4, lsr r1 │ │ │ │ + sbcseq r0, r7, r0, ror #2 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + rsceq r1, r5, ip, asr #3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 104fe8 <__cxa_atexit@plt+0xf97c0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + sub r1, r2, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r2, {r3, r9} │ │ │ │ + bhi 104ff8 <__cxa_atexit@plt+0xf97d0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 105000 <__cxa_atexit@plt+0xf97d8> │ │ │ │ + ldr r9, [pc, #124] @ 105024 <__cxa_atexit@plt+0xf97fc> │ │ │ │ + ldr ip, [pc, #124] @ 105028 <__cxa_atexit@plt+0xf9800> │ │ │ │ + ldr r0, [pc, #124] @ 10502c <__cxa_atexit@plt+0xf9804> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r5, r3, #6 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r5, ip, lsr sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 103514 <__cxa_atexit@plt+0xf7cec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10351c <__cxa_atexit@plt+0xf7cf4> │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r5, [r2, #-12] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + str r0, [r2, #-16] │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 105008 <__cxa_atexit@plt+0xf97e0> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 105020 <__cxa_atexit@plt+0xf97f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + sbcseq r0, r7, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffb10 │ │ │ │ + @ instruction: 0xfffffacc │ │ │ │ + ldrdeq r1, [r5], #0 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10509c <__cxa_atexit@plt+0xf9874> │ │ │ │ + ldr ip, [pc, #92] @ 1050b4 <__cxa_atexit@plt+0xf988c> │ │ │ │ + ldr lr, [pc, #92] @ 1050b8 <__cxa_atexit@plt+0xf9890> │ │ │ │ + ldr r1, [pc, #92] @ 1050bc <__cxa_atexit@plt+0xf9894> │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r6, #38 @ 0x26 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #22 │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + add r1, r7, #8 │ │ │ │ + stm r1, {r8, r9, sl, lr} │ │ │ │ + add lr, r7, #24 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ + str ip, [r7, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r5], #164 @ 0xa4 @ │ │ │ │ + ldr r7, [pc, #28] @ 1050c0 <__cxa_atexit@plt+0xf9898> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + rsceq r1, r5, r0, lsl r0 │ │ │ │ + sbcseq pc, r6, r0, asr #31 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov lr, r8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 103554 <__cxa_atexit@plt+0xf7d2c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10355c <__cxa_atexit@plt+0xf7d34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 105138 <__cxa_atexit@plt+0xf9910> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr ip, [r7, #5] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + bhi 105144 <__cxa_atexit@plt+0xf991c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 10514c <__cxa_atexit@plt+0xf9924> │ │ │ │ + ldr r0, [pc, #104] @ 105178 <__cxa_atexit@plt+0xf9950> │ │ │ │ + ldr r3, [pc, #104] @ 10517c <__cxa_atexit@plt+0xf9954> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r0, r8, lr} │ │ │ │ + sub r6, r2, #6 │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, ip │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, lr │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 105154 <__cxa_atexit@plt+0xf992c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 105174 <__cxa_atexit@plt+0xf994c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1028e8 <__cxa_atexit@plt+0xf70c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, ip │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - strhteq r2, [r5], #164 @ 0xa4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + sbcseq pc, r6, r8, asr #28 │ │ │ │ + @ instruction: 0xffffecb8 │ │ │ │ + rsceq r0, r5, r4, ror pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 103594 <__cxa_atexit@plt+0xf7d6c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1051f8 <__cxa_atexit@plt+0xf99d0> │ │ │ │ + ldr ip, [pc, #92] @ 105210 <__cxa_atexit@plt+0xf99e8> │ │ │ │ + ldr lr, [pc, #92] @ 105214 <__cxa_atexit@plt+0xf99ec> │ │ │ │ + ldr r1, [pc, #92] @ 105218 <__cxa_atexit@plt+0xf99f0> │ │ │ │ + sub r7, r6, #22 │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + add r1, r3, #8 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r2, r6, #38 @ 0x26 │ │ │ │ + stm r1, {r8, r9, sl, lr} │ │ │ │ + add lr, r3, #24 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str ip, [r3, #4] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 10521c <__cxa_atexit@plt+0xf99f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + strhteq r0, [r5], #228 @ 0xe4 │ │ │ │ + sbcseq pc, r6, r4, ror #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 105280 <__cxa_atexit@plt+0xf9a58> │ │ │ │ + ldr r3, [pc, #80] @ 105298 <__cxa_atexit@plt+0xf9a70> │ │ │ │ + ldr r2, [pc, #80] @ 10529c <__cxa_atexit@plt+0xf9a74> │ │ │ │ + ldr lr, [pc, #80] @ 1052a0 <__cxa_atexit@plt+0xf9a78> │ │ │ │ + sub r1, r6, #29 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1052a4 <__cxa_atexit@plt+0xf9a7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + rsceq r1, r5, ip, ror #4 │ │ │ │ + sbcseq pc, r6, r0, ror #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1035d8 <__cxa_atexit@plt+0xf7db0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1035e0 <__cxa_atexit@plt+0xf7db8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 1052d8 <__cxa_atexit@plt+0xf9ab0> │ │ │ │ + ldr r2, [pc, #32] @ 1052e8 <__cxa_atexit@plt+0xf9ac0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1028e8 <__cxa_atexit@plt+0xf70c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + b 5a0a5c <__cxa_atexit@plt+0x595234> │ │ │ │ + ldr r7, [pc, #12] @ 1052ec <__cxa_atexit@plt+0xf9ac4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smullseq pc, r6, r0, sp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 105310 <__cxa_atexit@plt+0xf9ae8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #36 @ 0x24 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 105380 <__cxa_atexit@plt+0xf9b58> │ │ │ │ + ldr r3, [pc, #80] @ 105398 <__cxa_atexit@plt+0xf9b70> │ │ │ │ + ldr r2, [pc, #80] @ 10539c <__cxa_atexit@plt+0xf9b74> │ │ │ │ + ldr lr, [pc, #80] @ 1053a0 <__cxa_atexit@plt+0xf9b78> │ │ │ │ + sub r1, r6, #29 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1053a4 <__cxa_atexit@plt+0xf9b7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + rsceq r1, r5, ip, ror #2 │ │ │ │ + sbcseq pc, r6, r0, ror #25 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1053d8 <__cxa_atexit@plt+0xf9bb0> │ │ │ │ + ldr r2, [pc, #32] @ 1053e8 <__cxa_atexit@plt+0xf9bc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ + b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ + ldr r7, [pc, #12] @ 1053ec <__cxa_atexit@plt+0xf9bc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r5, r0, lsr sl │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smullseq pc, r6, r4, ip @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 105410 <__cxa_atexit@plt+0xf9be8> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 5a0a5c <__cxa_atexit@plt+0x595234> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 105434 <__cxa_atexit@plt+0xf9c0c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldmib r6, {r9, sl} │ │ │ │ + add r6, r7, #44 @ 0x2c │ │ │ │ + add r5, r5, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1054b0 <__cxa_atexit@plt+0xf9c88> │ │ │ │ + ldr ip, [pc, #92] @ 1054c8 <__cxa_atexit@plt+0xf9ca0> │ │ │ │ + ldr lr, [pc, #92] @ 1054cc <__cxa_atexit@plt+0xf9ca4> │ │ │ │ + ldr r1, [pc, #92] @ 1054d0 <__cxa_atexit@plt+0xf9ca8> │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r6, #38 @ 0x26 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #22 │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + add r1, r7, #8 │ │ │ │ + stm r1, {r8, r9, sl, lr} │ │ │ │ + add lr, r7, #24 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ + str ip, [r7, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1054d4 <__cxa_atexit@plt+0xf9cac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff9d0 │ │ │ │ + @ instruction: 0xfffffae4 │ │ │ │ + strdeq r0, [r5], #188 @ 0xbc @ │ │ │ │ + sbcseq pc, r6, ip, lsr #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 103618 <__cxa_atexit@plt+0xf7df0> │ │ │ │ + bhi 105508 <__cxa_atexit@plt+0xf9ce0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 105510 <__cxa_atexit@plt+0xf9ce8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 103620 <__cxa_atexit@plt+0xf7df8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b c782fc <__cxa_atexit@plt+0xc6cad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r5], #144 @ 0x90 @ │ │ │ │ + rsceq r0, r5, r0, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 103674 <__cxa_atexit@plt+0xf7e4c> │ │ │ │ - ldr r2, [pc, #56] @ 103680 <__cxa_atexit@plt+0xf7e58> │ │ │ │ + bhi 105568 <__cxa_atexit@plt+0xf9d40> │ │ │ │ + ldr r2, [pc, #60] @ 105574 <__cxa_atexit@plt+0xf9d4c> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 103668 <__cxa_atexit@plt+0xf7e40> │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r9} │ │ │ │ + beq 10555c <__cxa_atexit@plt+0xf9d34> │ │ │ │ mov r7, r8 │ │ │ │ - b 10368c <__cxa_atexit@plt+0xf7e64> │ │ │ │ + b 105580 <__cxa_atexit@plt+0xf9d58> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1036ac <__cxa_atexit@plt+0xf7e84> │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1055d0 <__cxa_atexit@plt+0xf9da8> │ │ │ │ + ldr r2, [pc, #184] @ 105654 <__cxa_atexit@plt+0xf9e2c> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + beq 105608 <__cxa_atexit@plt+0xf9de0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10561c <__cxa_atexit@plt+0xf9df4> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 1036d8 <__cxa_atexit@plt+0xf7eb0> │ │ │ │ - ldr r2, [pc, #124] @ 103730 <__cxa_atexit@plt+0xf7f08> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r2, [pc, #116] @ 10564c <__cxa_atexit@plt+0xf9e24> │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1036d8 <__cxa_atexit@plt+0xf7eb0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1036e0 <__cxa_atexit@plt+0xf7eb8> │ │ │ │ + str r3, [r5, #12] │ │ │ │ + beq 105614 <__cxa_atexit@plt+0xf9dec> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 105630 <__cxa_atexit@plt+0xf9e08> │ │ │ │ + ldr r7, [pc, #84] @ 105650 <__cxa_atexit@plt+0xf9e28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 103720 <__cxa_atexit@plt+0xf7ef8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 103734 <__cxa_atexit@plt+0xf7f0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r2, r5, r8, ror #21 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10375c <__cxa_atexit@plt+0xf7f34> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 10565c <__cxa_atexit@plt+0xf9e34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #24] @ 105658 <__cxa_atexit@plt+0xf9e30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + b c782fc <__cxa_atexit@plt+0xc6cad4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + rsceq r0, r5, r8, ror sl │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq r0, r5, r0, lsr #20 │ │ │ │ + rsceq r0, r5, r4, asr sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 105688 <__cxa_atexit@plt+0xf9e60> │ │ │ │ + ldmib r5, {r3, r8} │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #12] @ 10569c <__cxa_atexit@plt+0xf9e74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10379c <__cxa_atexit@plt+0xf7f74> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 1037ac <__cxa_atexit@plt+0xf7f84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r5, ip, ror #20 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + rsceq r0, r5, r8, ror #19 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1056c8 <__cxa_atexit@plt+0xf9ea0> │ │ │ │ + ldr r7, [pc, #48] @ 1056ec <__cxa_atexit@plt+0xf9ec4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 1056e8 <__cxa_atexit@plt+0xf9ec0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b c782fc <__cxa_atexit@plt+0xc6cad4> │ │ │ │ + smlaleq r0, r5, r0, r9 │ │ │ │ + strhteq r0, [r5], #152 @ 0x98 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 103818 <__cxa_atexit@plt+0xf7ff0> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 105760 <__cxa_atexit@plt+0xf9f38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 103820 <__cxa_atexit@plt+0xf7ff8> │ │ │ │ - ldr r1, [pc, #80] @ 103834 <__cxa_atexit@plt+0xf800c> │ │ │ │ - add lr, r7, #8 │ │ │ │ + bcc 105768 <__cxa_atexit@plt+0xf9f40> │ │ │ │ + ldr lr, [pc, #96] @ 105784 <__cxa_atexit@plt+0xf9f5c> │ │ │ │ + ldr ip, [pc, #96] @ 105788 <__cxa_atexit@plt+0xf9f60> │ │ │ │ + ldr r1, [pc, #96] @ 10578c <__cxa_atexit@plt+0xf9f64> │ │ │ │ + sub r0, r6, #6 │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 103838 <__cxa_atexit@plt+0xf8010> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 103828 <__cxa_atexit@plt+0xf8000> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r8, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + mov r6, r3 │ │ │ │ + b 105770 <__cxa_atexit@plt+0xf9f48> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 105780 <__cxa_atexit@plt+0xf9f58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r5, r0, lsl r8 │ │ │ │ - rsceq r2, r5, ip, ror #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 103870 <__cxa_atexit@plt+0xf8048> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + sbcseq pc, r6, r0, lsl #18 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + rsceq r0, r5, r4, asr r9 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 105824 <__cxa_atexit@plt+0xf9ffc> │ │ │ │ + ldr r2, [pc, #172] @ 10585c <__cxa_atexit@plt+0xfa034> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + bhi 105834 <__cxa_atexit@plt+0xfa00c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 10583c <__cxa_atexit@plt+0xfa014> │ │ │ │ + ldr lr, [pc, #132] @ 105868 <__cxa_atexit@plt+0xfa040> │ │ │ │ + ldr ip, [pc, #132] @ 10586c <__cxa_atexit@plt+0xfa044> │ │ │ │ + ldr r3, [pc, #132] @ 105870 <__cxa_atexit@plt+0xfa048> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r0, r2, #6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r7, [pc, #56] @ 105864 <__cxa_atexit@plt+0xfa03c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 105844 <__cxa_atexit@plt+0xfa01c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 105860 <__cxa_atexit@plt+0xfa038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1038e8 <__cxa_atexit@plt+0xf80c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1038f0 <__cxa_atexit@plt+0xf80c8> │ │ │ │ - ldr r1, [pc, #80] @ 103904 <__cxa_atexit@plt+0xf80dc> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 103908 <__cxa_atexit@plt+0xf80e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + sbcseq pc, r6, r8, lsr #16 │ │ │ │ + sbcseq pc, r6, r0, asr r8 @ │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + smlaleq r0, r5, r4, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1058a8 <__cxa_atexit@plt+0xfa080> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 1058ac <__cxa_atexit@plt+0xfa084> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + smlaleq r0, r5, ip, r7 │ │ │ │ + smlaleq r0, r5, r8, r7 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 105940 <__cxa_atexit@plt+0xfa118> │ │ │ │ + ldr r3, [pc, #168] @ 105978 <__cxa_atexit@plt+0xfa150> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bhi 105950 <__cxa_atexit@plt+0xfa128> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 105958 <__cxa_atexit@plt+0xfa130> │ │ │ │ + ldr lr, [pc, #132] @ 105984 <__cxa_atexit@plt+0xfa15c> │ │ │ │ + ldr ip, [pc, #132] @ 105988 <__cxa_atexit@plt+0xfa160> │ │ │ │ + ldr r2, [pc, #132] @ 10598c <__cxa_atexit@plt+0xfa164> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r0, r3, #6 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 1038f8 <__cxa_atexit@plt+0xf80d0> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r7, [pc, #56] @ 105980 <__cxa_atexit@plt+0xfa158> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 105960 <__cxa_atexit@plt+0xfa138> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 10597c <__cxa_atexit@plt+0xfa154> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r5, r0, asr #14 │ │ │ │ - rsceq r2, r5, ip, lsl r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 103960 <__cxa_atexit@plt+0xf8138> │ │ │ │ - ldr r2, [pc, #60] @ 10396c <__cxa_atexit@plt+0xf8144> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + sbcseq pc, r6, ip, lsl #14 │ │ │ │ + sbcseq pc, r6, r8, lsr r7 @ │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + rsceq r0, r5, r8, ror r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1059c4 <__cxa_atexit@plt+0xfa19c> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 1059c8 <__cxa_atexit@plt+0xfa1a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, r5, r4, lsl #13 │ │ │ │ + rsceq r0, r5, r8, ror r6 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 105a60 <__cxa_atexit@plt+0xfa238> │ │ │ │ + ldr r2, [pc, #172] @ 105a98 <__cxa_atexit@plt+0xfa270> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 103954 <__cxa_atexit@plt+0xf812c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 103978 <__cxa_atexit@plt+0xf8150> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + bhi 105a70 <__cxa_atexit@plt+0xfa248> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 105a78 <__cxa_atexit@plt+0xfa250> │ │ │ │ + ldr lr, [pc, #132] @ 105aa4 <__cxa_atexit@plt+0xfa27c> │ │ │ │ + ldr ip, [pc, #132] @ 105aa8 <__cxa_atexit@plt+0xfa280> │ │ │ │ + ldr r3, [pc, #132] @ 105aac <__cxa_atexit@plt+0xfa284> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r0, r2, #6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r7, [pc, #56] @ 105aa0 <__cxa_atexit@plt+0xfa278> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 105a80 <__cxa_atexit@plt+0xfa258> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 105a9c <__cxa_atexit@plt+0xfa274> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + sbcseq pc, r6, ip, ror #11 │ │ │ │ + sbcseq pc, r6, ip, lsl r6 @ │ │ │ │ + @ instruction: 0xfffffaf4 │ │ │ │ + @ instruction: 0xfffffab0 │ │ │ │ + rsceq r0, r5, r8, asr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 103998 <__cxa_atexit@plt+0xf8170> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 1039c4 <__cxa_atexit@plt+0xf819c> │ │ │ │ - ldr r2, [pc, #124] @ 103a1c <__cxa_atexit@plt+0xf81f4> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1039c4 <__cxa_atexit@plt+0xf819c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1039cc <__cxa_atexit@plt+0xf81a4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [pc, #36] @ 105ae4 <__cxa_atexit@plt+0xfa2bc> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 105ae8 <__cxa_atexit@plt+0xfa2c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsceq r0, r5, r4, ror #10 │ │ │ │ + rsceq r0, r5, r8, asr r5 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 105b80 <__cxa_atexit@plt+0xfa358> │ │ │ │ + ldr r2, [pc, #172] @ 105bb8 <__cxa_atexit@plt+0xfa390> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + bhi 105b90 <__cxa_atexit@plt+0xfa368> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 105b98 <__cxa_atexit@plt+0xfa370> │ │ │ │ + ldr lr, [pc, #132] @ 105bc4 <__cxa_atexit@plt+0xfa39c> │ │ │ │ + ldr ip, [pc, #132] @ 105bc8 <__cxa_atexit@plt+0xfa3a0> │ │ │ │ + ldr r3, [pc, #132] @ 105bcc <__cxa_atexit@plt+0xfa3a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r0, r2, #6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r7, [pc, #56] @ 105bc0 <__cxa_atexit@plt+0xfa398> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 103a0c <__cxa_atexit@plt+0xf81e4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 103a20 <__cxa_atexit@plt+0xf81f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov r2, r6 │ │ │ │ + b 105ba0 <__cxa_atexit@plt+0xfa378> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 105bbc <__cxa_atexit@plt+0xfa394> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + sbcseq pc, r6, ip, asr #9 │ │ │ │ + sbcseq pc, r6, r0, lsl #10 │ │ │ │ + @ instruction: 0xfffff9d4 │ │ │ │ + @ instruction: 0xfffff990 │ │ │ │ + rsceq r0, r5, r8, lsr r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 105c88 <__cxa_atexit@plt+0xfa460> │ │ │ │ + ldr r2, [pc, #172] @ 105cc0 <__cxa_atexit@plt+0xfa498> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + bhi 105c98 <__cxa_atexit@plt+0xfa470> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 105ca0 <__cxa_atexit@plt+0xfa478> │ │ │ │ + ldr lr, [pc, #132] @ 105ccc <__cxa_atexit@plt+0xfa4a4> │ │ │ │ + ldr ip, [pc, #132] @ 105cd0 <__cxa_atexit@plt+0xfa4a8> │ │ │ │ + ldr r3, [pc, #132] @ 105cd4 <__cxa_atexit@plt+0xfa4ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r0, r2, #6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq r2, [r5], #124 @ 0x7c @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + mov r8, r9 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r7, [pc, #56] @ 105cc8 <__cxa_atexit@plt+0xfa4a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 105ca8 <__cxa_atexit@plt+0xfa480> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 105cc4 <__cxa_atexit@plt+0xfa49c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + sbcseq pc, r6, r4, asr #7 │ │ │ │ + ldrsheq pc, [r6], #60 @ 0x3c @ │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + @ instruction: 0xfffff888 │ │ │ │ + rsceq r0, r5, r0, lsr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 103a48 <__cxa_atexit@plt+0xf8220> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r0, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 105dac <__cxa_atexit@plt+0xfa584> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + bhi 105db8 <__cxa_atexit@plt+0xfa590> │ │ │ │ + ldr r0, [pc, #192] @ 105dfc <__cxa_atexit@plt+0xfa5d4> │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r5, #28 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 105dd0 <__cxa_atexit@plt+0xfa5a8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 105dd8 <__cxa_atexit@plt+0xfa5b0> │ │ │ │ + ldr r9, [pc, #156] @ 105e08 <__cxa_atexit@plt+0xfa5e0> │ │ │ │ + ldr ip, [pc, #156] @ 105e0c <__cxa_atexit@plt+0xfa5e4> │ │ │ │ + ldr r1, [pc, #156] @ 105e10 <__cxa_atexit@plt+0xfa5e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r3, #6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 103a88 <__cxa_atexit@plt+0xf8260> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 103a98 <__cxa_atexit@plt+0xf8270> │ │ │ │ + ldr r7, [pc, #68] @ 105e04 <__cxa_atexit@plt+0xfa5dc> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + mov r3, r6 │ │ │ │ + b 105de0 <__cxa_atexit@plt+0xfa5b8> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 105e00 <__cxa_atexit@plt+0xfa5d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + sbcseq pc, r6, ip, lsl #5 │ │ │ │ + sbcseq pc, r6, r8, asr #5 │ │ │ │ + @ instruction: 0xfffff7a8 │ │ │ │ + @ instruction: 0xfffff764 │ │ │ │ + rsceq r0, r5, ip, lsl #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r0, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 105ec4 <__cxa_atexit@plt+0xfa69c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + bhi 105ed0 <__cxa_atexit@plt+0xfa6a8> │ │ │ │ + ldr r0, [pc, #192] @ 105f14 <__cxa_atexit@plt+0xfa6ec> │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r5, #28 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 105ee8 <__cxa_atexit@plt+0xfa6c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 105ef0 <__cxa_atexit@plt+0xfa6c8> │ │ │ │ + ldr r9, [pc, #156] @ 105f20 <__cxa_atexit@plt+0xfa6f8> │ │ │ │ + ldr ip, [pc, #156] @ 105f24 <__cxa_atexit@plt+0xfa6fc> │ │ │ │ + ldr r1, [pc, #156] @ 105f28 <__cxa_atexit@plt+0xfa700> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r3, #6 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r5, r0, lsl #15 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 105f1c <__cxa_atexit@plt+0xfa6f4> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 103b04 <__cxa_atexit@plt+0xf82dc> │ │ │ │ + b 105ef8 <__cxa_atexit@plt+0xfa6d0> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 105f18 <__cxa_atexit@plt+0xfa6f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + sbcseq pc, r6, r4, ror r1 @ │ │ │ │ + sbcseq pc, r6, ip, lsr #3 │ │ │ │ + @ instruction: 0xfffff690 │ │ │ │ + @ instruction: 0xfffff64c │ │ │ │ + strdeq r0, [r5], #20 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r0, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 105fe0 <__cxa_atexit@plt+0xfa7b8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + bhi 105fec <__cxa_atexit@plt+0xfa7c4> │ │ │ │ + ldr r0, [pc, #192] @ 106030 <__cxa_atexit@plt+0xfa808> │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 106004 <__cxa_atexit@plt+0xfa7dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 103b0c <__cxa_atexit@plt+0xf82e4> │ │ │ │ - ldr r1, [pc, #80] @ 103b20 <__cxa_atexit@plt+0xf82f8> │ │ │ │ - add lr, r7, #8 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 10600c <__cxa_atexit@plt+0xfa7e4> │ │ │ │ + ldr r9, [pc, #156] @ 10603c <__cxa_atexit@plt+0xfa814> │ │ │ │ + ldr ip, [pc, #156] @ 106040 <__cxa_atexit@plt+0xfa818> │ │ │ │ + ldr r1, [pc, #156] @ 106044 <__cxa_atexit@plt+0xfa81c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r3, #6 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 103b24 <__cxa_atexit@plt+0xf82fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 103b14 <__cxa_atexit@plt+0xf82ec> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, lr │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 106038 <__cxa_atexit@plt+0xfa810> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + mov r3, r6 │ │ │ │ + b 106014 <__cxa_atexit@plt+0xfa7ec> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 106034 <__cxa_atexit@plt+0xfa80c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r5, r4, lsr #10 │ │ │ │ - rsceq r2, r5, r0, lsl #14 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + sbcseq pc, r6, r8, asr r0 @ │ │ │ │ + sbcseq pc, r6, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff574 │ │ │ │ + @ instruction: 0xfffff530 │ │ │ │ + ldrdeq r0, [r5], #8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 103b5c <__cxa_atexit@plt+0xf8334> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r0, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 1060f8 <__cxa_atexit@plt+0xfa8d0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + bhi 106104 <__cxa_atexit@plt+0xfa8dc> │ │ │ │ + ldr r0, [pc, #192] @ 106148 <__cxa_atexit@plt+0xfa920> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 10611c <__cxa_atexit@plt+0xfa8f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 106124 <__cxa_atexit@plt+0xfa8fc> │ │ │ │ + ldr r9, [pc, #156] @ 106154 <__cxa_atexit@plt+0xfa92c> │ │ │ │ + ldr ip, [pc, #156] @ 106158 <__cxa_atexit@plt+0xfa930> │ │ │ │ + ldr r1, [pc, #156] @ 10615c <__cxa_atexit@plt+0xfa934> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r3, #6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r7, [pc, #68] @ 106150 <__cxa_atexit@plt+0xfa928> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + mov r3, r6 │ │ │ │ + b 10612c <__cxa_atexit@plt+0xfa904> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 10614c <__cxa_atexit@plt+0xfa924> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa24 │ │ │ │ + sbcseq lr, r6, r0, asr #30 │ │ │ │ + sbcseq lr, r6, r4, ror pc │ │ │ │ + @ instruction: 0xfffff45c │ │ │ │ + @ instruction: 0xfffff418 │ │ │ │ + rsceq pc, r4, r0, asr #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r0, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 106210 <__cxa_atexit@plt+0xfa9e8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + bhi 10621c <__cxa_atexit@plt+0xfa9f4> │ │ │ │ + ldr r0, [pc, #192] @ 106260 <__cxa_atexit@plt+0xfaa38> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 106234 <__cxa_atexit@plt+0xfaa0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10623c <__cxa_atexit@plt+0xfaa14> │ │ │ │ + ldr r9, [pc, #156] @ 10626c <__cxa_atexit@plt+0xfaa44> │ │ │ │ + ldr ip, [pc, #156] @ 106270 <__cxa_atexit@plt+0xfaa48> │ │ │ │ + ldr r1, [pc, #156] @ 106274 <__cxa_atexit@plt+0xfaa4c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r3, #6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 106268 <__cxa_atexit@plt+0xfaa40> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + mov r3, r6 │ │ │ │ + b 106244 <__cxa_atexit@plt+0xfaa1c> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 106264 <__cxa_atexit@plt+0xfaa3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff6d0 │ │ │ │ + sbcseq lr, r6, r8, lsr #28 │ │ │ │ + sbcseq lr, r6, r4, asr lr │ │ │ │ + @ instruction: 0xfffff344 │ │ │ │ + @ instruction: 0xfffff300 │ │ │ │ + rsceq pc, r4, r8, lsr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r0, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 106324 <__cxa_atexit@plt+0xfaafc> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + bhi 106330 <__cxa_atexit@plt+0xfab08> │ │ │ │ + ldr r3, [pc, #188] @ 106374 <__cxa_atexit@plt+0xfab4c> │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + bhi 106348 <__cxa_atexit@plt+0xfab20> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 106350 <__cxa_atexit@plt+0xfab28> │ │ │ │ + ldr r9, [pc, #156] @ 106380 <__cxa_atexit@plt+0xfab58> │ │ │ │ + ldr ip, [pc, #156] @ 106384 <__cxa_atexit@plt+0xfab5c> │ │ │ │ + ldr r1, [pc, #156] @ 106388 <__cxa_atexit@plt+0xfab60> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r3, #6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 10637c <__cxa_atexit@plt+0xfab54> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + mov r3, r6 │ │ │ │ + b 106358 <__cxa_atexit@plt+0xfab30> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 106378 <__cxa_atexit@plt+0xfab50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff6d4 │ │ │ │ + sbcseq lr, r6, r4, lsl sp │ │ │ │ + sbcseq lr, r6, r4, asr #26 │ │ │ │ + @ instruction: 0xfffff230 │ │ │ │ + @ instruction: 0xfffff1ec │ │ │ │ + smlaleq pc, r4, r4, sp @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 103bd4 <__cxa_atexit@plt+0xf83ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 103bdc <__cxa_atexit@plt+0xf83b4> │ │ │ │ - ldr r1, [pc, #80] @ 103bf0 <__cxa_atexit@plt+0xf83c8> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 103bf4 <__cxa_atexit@plt+0xf83cc> │ │ │ │ + bhi 106420 <__cxa_atexit@plt+0xfabf8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + sub r1, r2, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r2, {r3, r9} │ │ │ │ + bhi 106430 <__cxa_atexit@plt+0xfac08> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 106438 <__cxa_atexit@plt+0xfac10> │ │ │ │ + ldr r9, [pc, #124] @ 10645c <__cxa_atexit@plt+0xfac34> │ │ │ │ + ldr ip, [pc, #124] @ 106460 <__cxa_atexit@plt+0xfac38> │ │ │ │ + ldr r0, [pc, #124] @ 106464 <__cxa_atexit@plt+0xfac3c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r5, r3, #6 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r5, [r2, #-12] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 103be4 <__cxa_atexit@plt+0xf83bc> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, lr │ │ │ │ + str r0, [r2, #-16] │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r5, r4, asr r4 │ │ │ │ - rsceq r2, r5, r0, lsr r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 103c4c <__cxa_atexit@plt+0xf8424> │ │ │ │ - ldr r2, [pc, #60] @ 103c58 <__cxa_atexit@plt+0xf8430> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 103c40 <__cxa_atexit@plt+0xf8418> │ │ │ │ - mov r7, r8 │ │ │ │ - b 103c64 <__cxa_atexit@plt+0xf843c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + b 106440 <__cxa_atexit@plt+0xfac18> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 106458 <__cxa_atexit@plt+0xfac30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r6, ip, lsr #24 │ │ │ │ + @ instruction: 0xfffff134 │ │ │ │ + @ instruction: 0xfffff0f0 │ │ │ │ + smlaleq pc, r4, r8, ip @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1064b8 <__cxa_atexit@plt+0xfac90> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #72] @ 1064d4 <__cxa_atexit@plt+0xfacac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1064c0 <__cxa_atexit@plt+0xfac98> │ │ │ │ + ldr r3, [pc, #56] @ 1064dc <__cxa_atexit@plt+0xfacb4> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + mov r5, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + mov r8, sl │ │ │ │ + b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1064d8 <__cxa_atexit@plt+0xfacb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 103c84 <__cxa_atexit@plt+0xf845c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 103cb0 <__cxa_atexit@plt+0xf8488> │ │ │ │ - ldr r2, [pc, #124] @ 103d08 <__cxa_atexit@plt+0xf84e0> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + rsceq pc, r4, ip, ror #22 │ │ │ │ + sbcseq lr, r6, r8, lsr #23 │ │ │ │ + @ instruction: 0xffffef48 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #168 @ 0xa8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1065d4 <__cxa_atexit@plt+0xfadac> │ │ │ │ + ldr r3, [pc, #228] @ 1065ec <__cxa_atexit@plt+0xfadc4> │ │ │ │ + ldr r2, [pc, #228] @ 1065f0 <__cxa_atexit@plt+0xfadc8> │ │ │ │ + ldr r1, [pc, #228] @ 1065f4 <__cxa_atexit@plt+0xfadcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #116]! @ 0x74 │ │ │ │ + sub r3, r6, #162 @ 0xa2 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + sub r3, r6, #98 @ 0x62 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + sub r3, r6, #82 @ 0x52 │ │ │ │ + sub r0, r6, #146 @ 0x92 │ │ │ │ + sub lr, r6, #130 @ 0x82 │ │ │ │ + sub ip, r6, #114 @ 0x72 │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r3, r6, #66 @ 0x42 │ │ │ │ + str lr, [r7, #44] @ 0x2c │ │ │ │ + str ip, [r7, #40] @ 0x28 │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ + str r3, [r7, #28] │ │ │ │ + ldr r3, [pc, #164] @ 1065f8 <__cxa_atexit@plt+0xfadd0> │ │ │ │ + add lr, r7, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 103cb0 <__cxa_atexit@plt+0xf8488> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 103cb8 <__cxa_atexit@plt+0xf8490> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + ldr r3, [pc, #144] @ 1065fc <__cxa_atexit@plt+0xfadd4> │ │ │ │ + ldr r0, [pc, #144] @ 106600 <__cxa_atexit@plt+0xfadd8> │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + sub lr, r7, #48 @ 0x30 │ │ │ │ + stm lr, {r1, r8, r9, sl} │ │ │ │ + stmdb r7, {r2, r8, r9, sl} │ │ │ │ + ldr r2, [pc, #128] @ 106604 <__cxa_atexit@plt+0xfaddc> │ │ │ │ + sub lr, r7, #32 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r8, r9, sl} │ │ │ │ + ldr r2, [pc, #112] @ 106608 <__cxa_atexit@plt+0xfade0> │ │ │ │ + sub lr, r7, #80 @ 0x50 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 10660c <__cxa_atexit@plt+0xfade4> │ │ │ │ + sub lr, r7, #64 @ 0x40 │ │ │ │ + str r7, [r7, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r8, r9, sl} │ │ │ │ + sub lr, r7, #112 @ 0x70 │ │ │ │ + stm lr, {r0, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub lr, r7, #96 @ 0x60 │ │ │ │ + sub r7, r6, #31 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ 106610 <__cxa_atexit@plt+0xfade8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #168 @ 0xa8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 103cf8 <__cxa_atexit@plt+0xf84d0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 103d0c <__cxa_atexit@plt+0xf84e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + rsceq pc, r4, r0, lsr #22 │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + @ instruction: 0xfffff77c │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + ldrheq lr, [r6], #160 @ 0xa0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov lr, r8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 106688 <__cxa_atexit@plt+0xfae60> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr ip, [r7, #5] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + bhi 106694 <__cxa_atexit@plt+0xfae6c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 10669c <__cxa_atexit@plt+0xfae74> │ │ │ │ + ldr r0, [pc, #104] @ 1066c8 <__cxa_atexit@plt+0xfaea0> │ │ │ │ + ldr r3, [pc, #104] @ 1066cc <__cxa_atexit@plt+0xfaea4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r0, r8, lr} │ │ │ │ + sub r6, r2, #6 │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r2, r5, r0, lsl r5 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 103d34 <__cxa_atexit@plt+0xf850c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r8, ip │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 103d74 <__cxa_atexit@plt+0xf854c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 103d84 <__cxa_atexit@plt+0xf855c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r2, r6 │ │ │ │ + b 1066a4 <__cxa_atexit@plt+0xfae7c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 1066c4 <__cxa_atexit@plt+0xfae9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r2, r5, r4, r4 │ │ │ │ - @ instruction: 0xfffff468 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + mov r9, ip │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + ldrsheq lr, [r6], #140 @ 0x8c │ │ │ │ + @ instruction: 0xffffd82c │ │ │ │ + rsceq pc, r4, r4, lsr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 1064ec <__cxa_atexit@plt+0xfacc4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 103e94 <__cxa_atexit@plt+0xf866c> │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr ip, [r5] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r0, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne 103df8 <__cxa_atexit@plt+0xf85d0> │ │ │ │ - mov r3, r5 │ │ │ │ - ands r0, r0, r9 │ │ │ │ - str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - stmib r3, {r2, r8, r9, sl, ip} │ │ │ │ - beq 103e5c <__cxa_atexit@plt+0xf8634> │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ + bhi 10673c <__cxa_atexit@plt+0xfaf14> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #72] @ 106758 <__cxa_atexit@plt+0xfaf30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 106744 <__cxa_atexit@plt+0xfaf1c> │ │ │ │ + ldr r3, [pc, #56] @ 106760 <__cxa_atexit@plt+0xfaf38> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 5a0a5c <__cxa_atexit@plt+0x595234> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 10675c <__cxa_atexit@plt+0xfaf34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 104370 <__cxa_atexit@plt+0xf8b48> │ │ │ │ - eor r3, r0, r8 │ │ │ │ - clz r3, r3 │ │ │ │ - stm sp, {r1, r4, r6} │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov r6, #0 │ │ │ │ - sub lr, r6, r1, lsr r3 │ │ │ │ - eor r4, lr, r1, lsr r3 │ │ │ │ - lsr r6, r1, r3 │ │ │ │ - ands r1, r0, r1, lsr r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r4, r8, ror #17 │ │ │ │ + sbcseq lr, r6, r0, lsr #18 │ │ │ │ + @ instruction: 0xffffebc4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1067dc <__cxa_atexit@plt+0xfafb4> │ │ │ │ + ldr r3, [pc, #104] @ 1067f4 <__cxa_atexit@plt+0xfafcc> │ │ │ │ + ldr lr, [pc, #104] @ 1067f8 <__cxa_atexit@plt+0xfafd0> │ │ │ │ + ldr r1, [pc, #104] @ 1067fc <__cxa_atexit@plt+0xfafd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr sl, [pc, #92] @ 106800 <__cxa_atexit@plt+0xfafd8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r3, r6, #49 @ 0x31 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + sub ip, r7, #24 │ │ │ │ + stm ip, {r1, r8, r9, lr} │ │ │ │ + add lr, r7, #8 │ │ │ │ + stmdb r7, {r8, r9} │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 106804 <__cxa_atexit@plt+0xfafdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsceq pc, r4, ip, lsl sp @ │ │ │ │ + sbcseq lr, r6, ip, lsr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - and r4, r4, r0 │ │ │ │ - str r2, [r3, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r6, [r3, #24] │ │ │ │ - str r4, [r3, #28] │ │ │ │ - stmib r3, {r2, r8, r9, sl, ip} │ │ │ │ - beq 103e70 <__cxa_atexit@plt+0xf8648> │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 104034 <__cxa_atexit@plt+0xf880c> │ │ │ │ - mov r0, #0 │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 1041c4 <__cxa_atexit@plt+0xf899c> │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r8, fp │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 10684c <__cxa_atexit@plt+0xfb024> │ │ │ │ + ldr r2, [pc, #48] @ 106858 <__cxa_atexit@plt+0xfb030> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ 10685c <__cxa_atexit@plt+0xfb034> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #32] @ 106860 <__cxa_atexit@plt+0xfb038> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 103ea4 <__cxa_atexit@plt+0xf867c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrdeq pc, [r4], #112 @ 0x70 @ │ │ │ │ + rsceq pc, r4, r4, ror #15 │ │ │ │ + rsceq pc, r4, r0, lsl fp @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b242ec <__cxa_atexit@plt+0xb18ac4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b32978 <__cxa_atexit@plt+0xb27150> │ │ │ │ + sbcseq lr, r6, r8, asr r7 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 103fdc <__cxa_atexit@plt+0xf87b4> │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [r2, #24]! │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldm r5, {r1, r8} │ │ │ │ - add sl, r3, #4 │ │ │ │ - cmp lr, #0 │ │ │ │ - bmi 103f68 <__cxa_atexit@plt+0xf8740> │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #252] @ 103ffc <__cxa_atexit@plt+0xf87d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #216] @ 104000 <__cxa_atexit@plt+0xf87d8> │ │ │ │ - sub r1, r6, #23 │ │ │ │ - add lr, r5, #28 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 106988 <__cxa_atexit@plt+0xfb160> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r3, #28 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 106990 <__cxa_atexit@plt+0xfb168> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #252] @ 1069c8 <__cxa_atexit@plt+0xfb1a0> │ │ │ │ + ldr r1, [pc, #252] @ 1069cc <__cxa_atexit@plt+0xfb1a4> │ │ │ │ + mov r6, r3 │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str fp, [r6, #4]! │ │ │ │ + ldr fp, [pc, #212] @ 1069d0 <__cxa_atexit@plt+0xfb1a8> │ │ │ │ + ldr r7, [pc, #212] @ 1069d4 <__cxa_atexit@plt+0xfb1ac> │ │ │ │ + add fp, pc, fp │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #192] @ 104004 <__cxa_atexit@plt+0xf87dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #184] @ 104008 <__cxa_atexit@plt+0xf87e0> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + sub r7, lr, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r1, [pc, #176] @ 1069d8 <__cxa_atexit@plt+0xfb1b0> │ │ │ │ + str sl, [r6, #24] │ │ │ │ + sub sl, lr, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - b 103fcc <__cxa_atexit@plt+0xf87a4> │ │ │ │ - str r8, [sp] │ │ │ │ - add r8, r3, #40 @ 0x28 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - ldr r8, [pc, #144] @ 10400c <__cxa_atexit@plt+0xf87e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr r0, [pc, #120] @ 104010 <__cxa_atexit@plt+0xf87e8> │ │ │ │ - add r1, r3, #32 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - ldr r7, [pc, #108] @ 104014 <__cxa_atexit@plt+0xf87ec> │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #52] @ 104018 <__cxa_atexit@plt+0xf87f0> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + add r1, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 1069a4 <__cxa_atexit@plt+0xfb17c> │ │ │ │ + ldr r6, [pc, #152] @ 1069e0 <__cxa_atexit@plt+0xfb1b8> │ │ │ │ + ldr r2, [pc, #152] @ 1069e4 <__cxa_atexit@plt+0xfb1bc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #32]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + ldr r7, [pc, #116] @ 1069e8 <__cxa_atexit@plt+0xfb1c0> │ │ │ │ + sub r8, r1, #2 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr fp, [sp] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov lr, r3 │ │ │ │ + b 106998 <__cxa_atexit@plt+0xfb170> │ │ │ │ + mov r0, #28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1069dc <__cxa_atexit@plt+0xfb1b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r5, r0, lsl r1 │ │ │ │ - rsceq r2, r5, ip, asr r1 │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - rsceq r2, r5, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r3, r0, sl, lsl #19 │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + rsceq pc, r4, r0, lsr #14 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + rsceq pc, r4, r8, asr r7 @ │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + sbcseq lr, r6, r8, lsr r6 │ │ │ │ + @ instruction: 0xffffd884 │ │ │ │ + @ instruction: 0xffffd940 │ │ │ │ + rsceq pc, r4, r0, asr #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 106a20 <__cxa_atexit@plt+0xfb1f8> │ │ │ │ + ldr r3, [pc, #28] @ 106a30 <__cxa_atexit@plt+0xfb208> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 103ea4 <__cxa_atexit@plt+0xf867c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 10416c <__cxa_atexit@plt+0xf8944> │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [r2, #24]! │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldm r5, {r1, r8} │ │ │ │ - add sl, r3, #4 │ │ │ │ - cmp lr, #0 │ │ │ │ - bmi 1040f8 <__cxa_atexit@plt+0xf88d0> │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #252] @ 10418c <__cxa_atexit@plt+0xf8964> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #216] @ 104190 <__cxa_atexit@plt+0xf8968> │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #196] @ 104194 <__cxa_atexit@plt+0xf896c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #188] @ 104198 <__cxa_atexit@plt+0xf8970> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r8, [r5, #36] @ 0x24 │ │ │ │ - b 104158 <__cxa_atexit@plt+0xf8930> │ │ │ │ - str r8, [sp] │ │ │ │ - add r8, r3, #40 @ 0x28 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - ldr r8, [pc, #144] @ 10419c <__cxa_atexit@plt+0xf8974> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr r0, [pc, #120] @ 1041a0 <__cxa_atexit@plt+0xf8978> │ │ │ │ - add r1, r3, #32 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - ldr r7, [pc, #108] @ 1041a4 <__cxa_atexit@plt+0xf897c> │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str sl, [r5, #36] @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #52] @ 1041a8 <__cxa_atexit@plt+0xf8980> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + bcc 106a68 <__cxa_atexit@plt+0xfb240> │ │ │ │ + ldr r2, [pc, #28] @ 106a74 <__cxa_atexit@plt+0xfb24c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r5, r0, lsl #31 │ │ │ │ - ldrdeq r1, [r5], #240 @ 0xf0 @ │ │ │ │ - @ instruction: 0xfffff774 │ │ │ │ - @ instruction: 0xfffff6d0 │ │ │ │ - rsceq r1, r5, r0, lsl #31 │ │ │ │ - @ instruction: 0xfffff7e8 │ │ │ │ - @ instruction: 0xfffff744 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r3, r0, sl, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 104034 <__cxa_atexit@plt+0xf880c> │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq pc, [r4], #140 @ 0x8c @ │ │ │ │ + sbcseq lr, r6, r0, ror r5 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 104310 <__cxa_atexit@plt+0xf8ae8> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldm r5, {sl, lr} │ │ │ │ - cmp r9, #0 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - bmi 104290 <__cxa_atexit@plt+0xf8a68> │ │ │ │ - ldr r7, [pc, #272] @ 104330 <__cxa_atexit@plt+0xf8b08> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str lr, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - str r9, [r2, #40] @ 0x28 │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - str fp, [r2, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #232] @ 104334 <__cxa_atexit@plt+0xf8b0c> │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str ip, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ 104338 <__cxa_atexit@plt+0xf8b10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ 10433c <__cxa_atexit@plt+0xf8b14> │ │ │ │ + bcc 106adc <__cxa_atexit@plt+0xfb2b4> │ │ │ │ + ldr r3, [pc, #80] @ 106af4 <__cxa_atexit@plt+0xfb2cc> │ │ │ │ + ldr lr, [pc, #80] @ 106af8 <__cxa_atexit@plt+0xfb2d0> │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 106afc <__cxa_atexit@plt+0xfb2d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ 104340 <__cxa_atexit@plt+0xf8b18> │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + ldrheq lr, [r6], #88 @ 0x58 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 106b30 <__cxa_atexit@plt+0xfb308> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 106b38 <__cxa_atexit@plt+0xfb310> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1042f0 <__cxa_atexit@plt+0xf8ac8> │ │ │ │ - add r1, r2, #44 @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #164] @ 104344 <__cxa_atexit@plt+0xf8b1c> │ │ │ │ - ldr r7, [pc, #164] @ 104348 <__cxa_atexit@plt+0xf8b20> │ │ │ │ - ldr r8, [pc, #164] @ 10434c <__cxa_atexit@plt+0xf8b24> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b a497c4 <__cxa_atexit@plt+0xa3df9c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq pc, [r4], #72 @ 0x48 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 106b6c <__cxa_atexit@plt+0xfb344> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 106b74 <__cxa_atexit@plt+0xfb34c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b a49754 <__cxa_atexit@plt+0xa3df2c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlaleq pc, r4, ip, r4 @ │ │ │ │ + sbcseq lr, r6, r0, ror r4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 106c20 <__cxa_atexit@plt+0xfb3f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 106c28 <__cxa_atexit@plt+0xfb400> │ │ │ │ + ldr r3, [pc, #184] @ 106c64 <__cxa_atexit@plt+0xfb43c> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [pc, #180] @ 106c68 <__cxa_atexit@plt+0xfb440> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str sl, [r7, #8] │ │ │ │ + mov sl, r7 │ │ │ │ + add r3, r7, #52 @ 0x34 │ │ │ │ + str r0, [sl, #12]! │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 106c44 <__cxa_atexit@plt+0xfb41c> │ │ │ │ + ldr r2, [pc, #144] @ 106c74 <__cxa_atexit@plt+0xfb44c> │ │ │ │ + ldr r1, [pc, #144] @ 106c78 <__cxa_atexit@plt+0xfb450> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #28]! │ │ │ │ add r1, pc, r1 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #108] @ 106c7c <__cxa_atexit@plt+0xfb454> │ │ │ │ + sub r8, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, r6 │ │ │ │ + b 106c30 <__cxa_atexit@plt+0xfb408> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 106c70 <__cxa_atexit@plt+0xfb448> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str ip, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #44] @ 0x2c │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 104350 <__cxa_atexit@plt+0xf8b28> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ 104354 <__cxa_atexit@plt+0xf8b2c> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 106c6c <__cxa_atexit@plt+0xfb444> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r5, r8, ror #27 │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - @ instruction: 0xfffff2c0 │ │ │ │ - @ instruction: 0xfffff274 │ │ │ │ - rsceq r1, r5, ip, lsl #28 │ │ │ │ - @ instruction: 0xfffff384 │ │ │ │ - @ instruction: 0xfffff33c │ │ │ │ - @ instruction: 0xfffff2f8 │ │ │ │ - rsceq r1, r5, ip, lsr #27 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + smullseq lr, r6, ip, r3 │ │ │ │ + sbcseq lr, r6, ip, ror #8 │ │ │ │ + @ instruction: 0xffffd5e8 │ │ │ │ + @ instruction: 0xffffd6a4 │ │ │ │ + rsceq pc, r4, r4, lsr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 106cc8 <__cxa_atexit@plt+0xfb4a0> │ │ │ │ + ldr r2, [pc, #52] @ 106cd0 <__cxa_atexit@plt+0xfb4a8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 106cd4 <__cxa_atexit@plt+0xfb4ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r5, [pc, #28] @ 106cd8 <__cxa_atexit@plt+0xfb4b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsl #19 │ │ │ │ + rsceq pc, r4, r0, asr r3 @ │ │ │ │ + smlaleq pc, r4, r4, r6 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1041c4 <__cxa_atexit@plt+0xf899c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1044b4 <__cxa_atexit@plt+0xf8c8c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r7, r2, #20 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr lr, [r3, #16]! │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldm r5, {r0, sl, fp} │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 104434 <__cxa_atexit@plt+0xf8c0c> │ │ │ │ - ldr r7, [pc, #268] @ 1044d4 <__cxa_atexit@plt+0xf8cac> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #32 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - str fp, [r2, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #232] @ 1044d8 <__cxa_atexit@plt+0xf8cb0> │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str ip, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ 1044dc <__cxa_atexit@plt+0xf8cb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ 1044e0 <__cxa_atexit@plt+0xf8cb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ 1044e4 <__cxa_atexit@plt+0xf8cbc> │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 106d10 <__cxa_atexit@plt+0xfb4e8> │ │ │ │ + ldr r2, [pc, #28] @ 106d1c <__cxa_atexit@plt+0xfb4f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 104494 <__cxa_atexit@plt+0xf8c6c> │ │ │ │ - add r1, r2, #44 @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #164] @ 1044e8 <__cxa_atexit@plt+0xf8cc0> │ │ │ │ - ldr r7, [pc, #164] @ 1044ec <__cxa_atexit@plt+0xf8cc4> │ │ │ │ - ldr r8, [pc, #164] @ 1044f0 <__cxa_atexit@plt+0xf8cc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str ip, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 1044f4 <__cxa_atexit@plt+0xf8ccc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #28] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq pc, r4, r4, asr r6 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b242ec <__cxa_atexit@plt+0xb18ac4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 106d6c <__cxa_atexit@plt+0xfb544> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 106d74 <__cxa_atexit@plt+0xfb54c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ 1044f8 <__cxa_atexit@plt+0xf8cd0> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlaleq pc, r4, ip, r2 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r8, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 106dec <__cxa_atexit@plt+0xfb5c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 106df8 <__cxa_atexit@plt+0xfb5d0> │ │ │ │ + ldr lr, [pc, #96] @ 106e08 <__cxa_atexit@plt+0xfb5e0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 106e0c <__cxa_atexit@plt+0xfb5e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [pc, #72] @ 106e10 <__cxa_atexit@plt+0xfb5e8> │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + ldr r5, [pc, #52] @ 106e14 <__cxa_atexit@plt+0xfb5ec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r5, r0, asr #24 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - @ instruction: 0xffffee4c │ │ │ │ - @ instruction: 0xffffee00 │ │ │ │ - rsceq r1, r5, r8, ror #24 │ │ │ │ - @ instruction: 0xffffef10 │ │ │ │ - @ instruction: 0xffffeec8 │ │ │ │ - @ instruction: 0xffffee84 │ │ │ │ - rsceq r1, r5, r8, lsl #24 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 104370 <__cxa_atexit@plt+0xf8b48> │ │ │ │ - @ instruction: 0xffffb21c │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + rsceq pc, r4, r4, asr #4 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + rsceq pc, r4, r0, ror r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 106e4c <__cxa_atexit@plt+0xfb624> │ │ │ │ + ldr r2, [pc, #28] @ 106e58 <__cxa_atexit@plt+0xfb630> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq pc, r4, r8, lsl r5 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 104624 <__cxa_atexit@plt+0xf8dfc> │ │ │ │ - ldr lr, [r2, #4] │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 1045a4 <__cxa_atexit@plt+0xf8d7c> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 1045e4 <__cxa_atexit@plt+0xf8dbc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmda r5, {r1, r7, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bcc 104638 <__cxa_atexit@plt+0xf8e10> │ │ │ │ - ldr r7, [pc, #212] @ 104658 <__cxa_atexit@plt+0xf8e30> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 106ea8 <__cxa_atexit@plt+0xfb680> │ │ │ │ + ldr r2, [pc, #52] @ 106eb8 <__cxa_atexit@plt+0xfb690> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #32] @ 106ebc <__cxa_atexit@plt+0xfb694> │ │ │ │ + mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - sub r8, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + rsceq pc, r4, r4, lsr #10 │ │ │ │ + sbcseq lr, r6, ip, lsr #2 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub ip, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 106fb4 <__cxa_atexit@plt+0xfb78c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r3, #28 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 106fbc <__cxa_atexit@plt+0xfb794> │ │ │ │ str fp, [sp] │ │ │ │ - ldr fp, [r2, #24] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub r0, r5, #32 │ │ │ │ - ldr ip, [r2, #32] │ │ │ │ - stm r0, {r3, fp, ip} │ │ │ │ - sub r0, r5, #20 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [sp] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - b 1046d8 <__cxa_atexit@plt+0xf8eb0> │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr ip, [r2, #16] │ │ │ │ + ldr fp, [pc, #252] @ 106ff4 <__cxa_atexit@plt+0xfb7cc> │ │ │ │ + ldr r1, [pc, #252] @ 106ff8 <__cxa_atexit@plt+0xfb7d0> │ │ │ │ + mov r6, r3 │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, fp │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - b 104850 <__cxa_atexit@plt+0xf9028> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str fp, [r6, #4]! │ │ │ │ + ldr fp, [pc, #212] @ 106ffc <__cxa_atexit@plt+0xfb7d4> │ │ │ │ + ldr r7, [pc, #212] @ 107000 <__cxa_atexit@plt+0xfb7d8> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + sub r7, lr, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r1, [pc, #176] @ 107004 <__cxa_atexit@plt+0xfb7dc> │ │ │ │ + str sl, [r6, #24] │ │ │ │ + sub sl, lr, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + add r1, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 106fd0 <__cxa_atexit@plt+0xfb7a8> │ │ │ │ + ldr r6, [pc, #152] @ 10700c <__cxa_atexit@plt+0xfb7e4> │ │ │ │ + ldr r2, [pc, #152] @ 107010 <__cxa_atexit@plt+0xfb7e8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #32]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + ldr r7, [pc, #116] @ 107014 <__cxa_atexit@plt+0xfb7ec> │ │ │ │ + sub r8, r1, #2 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr fp, [sp] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov lr, r3 │ │ │ │ + b 106fc4 <__cxa_atexit@plt+0xfb79c> │ │ │ │ + mov r0, #28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 107008 <__cxa_atexit@plt+0xfb7e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 104654 <__cxa_atexit@plt+0xf8e2c> │ │ │ │ - mov r3, #20 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + strdeq pc, [r4], #4 @ │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + rsceq pc, r4, ip, lsr #2 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + sbcseq lr, r6, ip │ │ │ │ + @ instruction: 0xffffd258 │ │ │ │ + @ instruction: 0xffffd314 │ │ │ │ + rsceq pc, r4, r4, lsl r5 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 10704c <__cxa_atexit@plt+0xfb824> │ │ │ │ + ldr r3, [pc, #28] @ 10705c <__cxa_atexit@plt+0xfb834> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 107094 <__cxa_atexit@plt+0xfb86c> │ │ │ │ + ldr r2, [pc, #28] @ 1070a0 <__cxa_atexit@plt+0xfb878> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, r5, r0, ror #24 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrdeq pc, [r4], #32 @ │ │ │ │ + sbcseq sp, r6, r4, asr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 1046b8 <__cxa_atexit@plt+0xf8e90> │ │ │ │ - ldr lr, [pc, #76] @ 1046d0 <__cxa_atexit@plt+0xf8ea8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r6, #15 │ │ │ │ + bcc 10710c <__cxa_atexit@plt+0xfb8e4> │ │ │ │ + ldr lr, [pc, #76] @ 10711c <__cxa_atexit@plt+0xfb8f4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [pc, #56] @ 107120 <__cxa_atexit@plt+0xfb8f8> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + add lr, r3, #20 │ │ │ │ + add r9, pc, r9 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r3, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + sbcseq sp, r6, r8, lsl #31 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r9, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1071bc <__cxa_atexit@plt+0xfb994> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1071c8 <__cxa_atexit@plt+0xfb9a0> │ │ │ │ + ldr lr, [pc, #128] @ 1071d8 <__cxa_atexit@plt+0xfb9b0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #124] @ 1071dc <__cxa_atexit@plt+0xfb9b4> │ │ │ │ + add r8, r7, #12 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #100] @ 1071e0 <__cxa_atexit@plt+0xfb9b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #88] @ 1071e4 <__cxa_atexit@plt+0xfb9bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #76] @ 1071e8 <__cxa_atexit@plt+0xfb9c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ + add lr, r3, #12 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r5, r9 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + b a5f81c <__cxa_atexit@plt+0xa53ff4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + smlaleq lr, r4, r0, lr │ │ │ │ + ldrdeq pc, [r4], #20 @ │ │ │ │ + rsceq lr, r4, ip, lsl #29 │ │ │ │ + rsceq lr, r4, r4, asr #29 │ │ │ │ + ldrheq sp, [r6], #236 @ 0xec │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 107240 <__cxa_atexit@plt+0xfba18> │ │ │ │ + ldr r7, [pc, #64] @ 107258 <__cxa_atexit@plt+0xfba30> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + ldr r7, [pc, #40] @ 10725c <__cxa_atexit@plt+0xfba34> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ 1046d4 <__cxa_atexit@plt+0xf8eac> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r5, r8, ror #22 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #128 @ 0x80 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 104804 <__cxa_atexit@plt+0xf8fdc> │ │ │ │ - ldr r1, [pc, #288] @ 10481c <__cxa_atexit@plt+0xf8ff4> │ │ │ │ - ldr r3, [pc, #288] @ 104820 <__cxa_atexit@plt+0xf8ff8> │ │ │ │ - ldr sl, [pc, #288] @ 104824 <__cxa_atexit@plt+0xf8ffc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - ldr r7, [pc, #272] @ 104828 <__cxa_atexit@plt+0xf9000> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #24] @ 107260 <__cxa_atexit@plt+0xfba38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + rsceq pc, r4, ip, lsl #3 │ │ │ │ + sbcseq sp, r6, r4, ror lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1072a8 <__cxa_atexit@plt+0xfba80> │ │ │ │ + ldr r2, [pc, #48] @ 1072b4 <__cxa_atexit@plt+0xfba8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ 1072b8 <__cxa_atexit@plt+0xfba90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #32] @ 1072bc <__cxa_atexit@plt+0xfba94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r4, r4, ror sp │ │ │ │ + rsceq lr, r4, r8, lsl #27 │ │ │ │ + strhteq pc, [r4], #4 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b242ec <__cxa_atexit@plt+0xb18ac4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b32978 <__cxa_atexit@plt+0xb27150> │ │ │ │ + sbcseq sp, r6, ip, asr #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r8, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1073c0 <__cxa_atexit@plt+0xfbb98> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #28 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1073cc <__cxa_atexit@plt+0xfbba4> │ │ │ │ + stm sp, {r3, fp} │ │ │ │ + ldr fp, [pc, #220] @ 107404 <__cxa_atexit@plt+0xfbbdc> │ │ │ │ + ldr r1, [pc, #220] @ 107408 <__cxa_atexit@plt+0xfbbe0> │ │ │ │ + mov r2, r8 │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + ldr sl, [pc, #184] @ 10740c <__cxa_atexit@plt+0xfbbe4> │ │ │ │ + str fp, [r2, #4]! │ │ │ │ + ldr ip, [pc, #180] @ 107410 <__cxa_atexit@plt+0xfbbe8> │ │ │ │ add sl, pc, sl │ │ │ │ - sub lr, r6, #123 @ 0x7b │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str sl, [r2, #20] │ │ │ │ + str r1, [r2, #24] │ │ │ │ + add r1, r2, #48 @ 0x30 │ │ │ │ + sub sl, r6, #3 │ │ │ │ + add ip, pc, ip │ │ │ │ + cmp r0, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str ip, [r2, #12] │ │ │ │ + str r2, [r2, #16] │ │ │ │ + bcc 1073dc <__cxa_atexit@plt+0xfbbb4> │ │ │ │ + ldr r0, [pc, #132] @ 107418 <__cxa_atexit@plt+0xfbbf0> │ │ │ │ + mov r6, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r8, #32]! │ │ │ │ + str lr, [r8, #8] │ │ │ │ + str r9, [r8, #12] │ │ │ │ + str sl, [r8, #16] │ │ │ │ + str r7, [r8, #20] │ │ │ │ + ldr r7, [pc, #104] @ 10741c <__cxa_atexit@plt+0xfbbf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str ip, [sp] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r9, [pc, #236] @ 10482c <__cxa_atexit@plt+0xf9004> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov fp, r2 │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [fp, #40]! @ 0x28 │ │ │ │ - str sl, [r1, #12]! │ │ │ │ - sub sl, r6, #95 @ 0x5f │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 107414 <__cxa_atexit@plt+0xfbbec> │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, lr │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r2 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + rsceq lr, r4, r4, asr #25 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + ldrsbeq sp, [r6], #196 @ 0xc4 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + rsceq pc, r4, r0, lsl r0 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r2, #28] │ │ │ │ - str r8, [r2, #24] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str ip, [r2, #48] @ 0x30 │ │ │ │ - str sl, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r4, [pc, #168] @ 104830 <__cxa_atexit@plt+0xf9008> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r2, #60 @ 0x3c │ │ │ │ - str r9, [r2, #108]! @ 0x6c │ │ │ │ - add r4, pc, r4 │ │ │ │ - stm r8, {r4, r7, fp} │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - stmib r2, {r7, fp, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r4, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r2, #-8] │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add sl, r5, #16 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - sub r9, r6, #67 @ 0x43 │ │ │ │ - str r7, [r3] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #-16] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 107454 <__cxa_atexit@plt+0xfbc2c> │ │ │ │ + ldr r3, [pc, #28] @ 107464 <__cxa_atexit@plt+0xfbc3c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str ip, [r2, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r2, #-28] @ 0xffffffe4 │ │ │ │ - b 103da0 <__cxa_atexit@plt+0xf8578> │ │ │ │ - ldr r2, [pc, #40] @ 104834 <__cxa_atexit@plt+0xf900c> │ │ │ │ - mov r3, #128 @ 0x80 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10749c <__cxa_atexit@plt+0xfbc74> │ │ │ │ + ldr r2, [pc, #28] @ 1074a8 <__cxa_atexit@plt+0xfbc80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffd418 │ │ │ │ - @ instruction: 0xffffd538 │ │ │ │ - @ instruction: 0xffffd3c0 │ │ │ │ - rsceq r1, r5, ip, ror #17 │ │ │ │ - @ instruction: 0xfffff614 │ │ │ │ - @ instruction: 0xffffe150 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r2, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 1046d8 <__cxa_atexit@plt+0xf8eb0> │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ + rsceq lr, r4, r8, asr #29 │ │ │ │ + sbcseq sp, r6, ip, lsl #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 104bb4 <__cxa_atexit@plt+0xf938c> │ │ │ │ - ldr ip, [r2, #3] │ │ │ │ - ldr sl, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r2, [r2, #15] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bls 1048cc <__cxa_atexit@plt+0xf90a4> │ │ │ │ - rsb r6, r2, #0 │ │ │ │ - eor r6, r2, r6 │ │ │ │ - and r6, r6, r1 │ │ │ │ - cmp r6, r0 │ │ │ │ - bne 104914 <__cxa_atexit@plt+0xf90ec> │ │ │ │ - ands r6, r2, r1 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - beq 104a9c <__cxa_atexit@plt+0xf9274> │ │ │ │ - stmda r5, {r6, sl} │ │ │ │ - mov r6, r8 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str ip, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 1051f4 <__cxa_atexit@plt+0xf99cc> │ │ │ │ - cmp r3, r2 │ │ │ │ - bls 10494c <__cxa_atexit@plt+0xf9124> │ │ │ │ - rsb r6, r3, #0 │ │ │ │ - eor r6, r3, r6 │ │ │ │ - and r6, r0, r6 │ │ │ │ - cmp r6, r1 │ │ │ │ - bne 104a28 <__cxa_atexit@plt+0xf9200> │ │ │ │ - ands r6, r0, r3 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - beq 104ad8 <__cxa_atexit@plt+0xf92b0> │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - mov r6, r8 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - stmib r5, {sl, ip} │ │ │ │ + bcc 107510 <__cxa_atexit@plt+0xfbce8> │ │ │ │ + ldr r2, [pc, #80] @ 107528 <__cxa_atexit@plt+0xfbd00> │ │ │ │ + ldr r1, [pc, #80] @ 10752c <__cxa_atexit@plt+0xfbd04> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r7, #8 │ │ │ │ + str r5, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 1059d8 <__cxa_atexit@plt+0xfa1b0> │ │ │ │ - eor r6, r0, r1 │ │ │ │ - clz r2, r6 │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, #0 │ │ │ │ - sub r6, lr, r1, lsr r2 │ │ │ │ - eor r3, r6, r1, lsr r2 │ │ │ │ - lsr r6, r1, r2 │ │ │ │ - ands r1, r0, r1, lsr r2 │ │ │ │ - and r2, r3, r0 │ │ │ │ - beq 104ac0 <__cxa_atexit@plt+0xf9298> │ │ │ │ - stmib r5, {r1, r2, r6} │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, fp │ │ │ │ - b 104e0c <__cxa_atexit@plt+0xf95e4> │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 104a60 <__cxa_atexit@plt+0xf9238> │ │ │ │ - mov r9, r5 │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r3, [r9, #28]! │ │ │ │ - ldr r0, [r9, #-20] @ 0xffffffec │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r8, #24 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [r9, #-4] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r9, #12] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, r8, #4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bmi 104afc <__cxa_atexit@plt+0xf92d4> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - str r3, [r8, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - str lr, [r8, #64] @ 0x40 │ │ │ │ - str ip, [r8, #32] │ │ │ │ - str r3, [r8, #36] @ 0x24 │ │ │ │ - str r0, [r8, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #560] @ 104be4 <__cxa_atexit@plt+0xf93bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [r8, #48] @ 0x30 │ │ │ │ - str r1, [r8, #56] @ 0x38 │ │ │ │ - str r3, [r8, #44] @ 0x2c │ │ │ │ - str r3, [r8, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #540] @ 104be8 <__cxa_atexit@plt+0xf93c0> │ │ │ │ - str sl, [r8, #12] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - ldr r3, [pc, #516] @ 104bec <__cxa_atexit@plt+0xf93c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #24] │ │ │ │ - ldr r3, [pc, #508] @ 104bf0 <__cxa_atexit@plt+0xf93c8> │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 107530 <__cxa_atexit@plt+0xfbd08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + sbcseq sp, r6, ip, lsr #23 │ │ │ │ + sbcseq sp, r6, ip, lsl #23 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 107598 <__cxa_atexit@plt+0xfbd70> │ │ │ │ + ldr r3, [pc, #72] @ 1075b4 <__cxa_atexit@plt+0xfbd8c> │ │ │ │ + ldr r1, [pc, #72] @ 1075b8 <__cxa_atexit@plt+0xfbd90> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4] │ │ │ │ - ldr r2, [pc, #500] @ 104bf4 <__cxa_atexit@plt+0xf93cc> │ │ │ │ - sub r3, r6, #6 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r7, #8 │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1075bc <__cxa_atexit@plt+0xfbd94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + sbcseq sp, r6, r0, lsr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1075f0 <__cxa_atexit@plt+0xfbdc8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1075f8 <__cxa_atexit@plt+0xfbdd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r9 │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - eor r6, r0, r1 │ │ │ │ - clz r2, r6 │ │ │ │ - mov r1, #-2147483648 @ 0x80000000 │ │ │ │ - mov lr, #0 │ │ │ │ - sub r6, lr, r1, lsr r2 │ │ │ │ - eor r3, r6, r1, lsr r2 │ │ │ │ - lsr r6, r1, r2 │ │ │ │ - ands r1, r0, r1, lsr r2 │ │ │ │ - and r2, r3, r0 │ │ │ │ - beq 104b84 <__cxa_atexit@plt+0xf935c> │ │ │ │ - stmib r5, {r1, r2, r6} │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, fp │ │ │ │ - b 1055f4 <__cxa_atexit@plt+0xf9dcc> │ │ │ │ - eor r6, r0, r1 │ │ │ │ - clz r6, r6 │ │ │ │ - eor r2, r6, #31 │ │ │ │ - mov r1, #1 │ │ │ │ - mov lr, #0 │ │ │ │ - sub r6, lr, r1, lsl r2 │ │ │ │ - eor r3, r6, r1, lsl r2 │ │ │ │ - lsl r6, r1, r2 │ │ │ │ - ands r1, r0, r1, lsl r2 │ │ │ │ - and r2, r3, r0 │ │ │ │ - beq 104b9c <__cxa_atexit@plt+0xf9374> │ │ │ │ - stmib r5, {r1, r2, r6} │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, fp │ │ │ │ - b 105dd8 <__cxa_atexit@plt+0xfa5b0> │ │ │ │ - mov r6, #0 │ │ │ │ - stmda r5, {r6, sl} │ │ │ │ - mov r6, r8 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str ip, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 105004 <__cxa_atexit@plt+0xf97dc> │ │ │ │ - str r6, [r5, #12] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, fp │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 104c10 <__cxa_atexit@plt+0xf93e8> │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - mov r6, r8 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - stmib r5, {sl, ip} │ │ │ │ + b a497c4 <__cxa_atexit@plt+0xa3df9c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r4, r8, lsl sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10762c <__cxa_atexit@plt+0xfbe04> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 107634 <__cxa_atexit@plt+0xfbe0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 1057ec <__cxa_atexit@plt+0xf9fc4> │ │ │ │ - add r3, r8, #52 @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr lr, [pc, #196] @ 104bd0 <__cxa_atexit@plt+0xf93a8> │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str sl, [r8, #32] │ │ │ │ + b a49754 <__cxa_atexit@plt+0xa3df2c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq lr, [r4], #156 @ 0x9c @ │ │ │ │ + ldrheq sp, [r6], #148 @ 0x94 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 107708 <__cxa_atexit@plt+0xfbee0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 107710 <__cxa_atexit@plt+0xfbee8> │ │ │ │ + ldr lr, [pc, #220] @ 107744 <__cxa_atexit@plt+0xfbf1c> │ │ │ │ + ldr r0, [pc, #220] @ 107748 <__cxa_atexit@plt+0xfbf20> │ │ │ │ add lr, pc, lr │ │ │ │ - str r3, [r8, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r0, [r8, #40] @ 0x28 │ │ │ │ - str lr, [r8, #44] @ 0x2c │ │ │ │ - str r1, [r8, #48] @ 0x30 │ │ │ │ - str r2, [r8, #52] @ 0x34 │ │ │ │ - str ip, [r8, #12] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - ldr r3, [pc, #148] @ 104bd4 <__cxa_atexit@plt+0xf93ac> │ │ │ │ - sub r6, r6, #22 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #24] │ │ │ │ - ldr r3, [pc, #136] @ 104bd8 <__cxa_atexit@plt+0xf93b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + mov r7, r6 │ │ │ │ + ldr ip, [pc, #188] @ 10774c <__cxa_atexit@plt+0xfbf24> │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + mov sl, r7 │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + ldr r2, [pc, #172] @ 107750 <__cxa_atexit@plt+0xfbf28> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str ip, [sl, #12]! │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + add r2, r7, #52 @ 0x34 │ │ │ │ + cmp r1, r2 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bcc 107724 <__cxa_atexit@plt+0xfbefc> │ │ │ │ + ldr r3, [pc, #140] @ 107758 <__cxa_atexit@plt+0xfbf30> │ │ │ │ + ldr r1, [pc, #140] @ 10775c <__cxa_atexit@plt+0xfbf34> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4] │ │ │ │ - ldr r3, [pc, #128] @ 104bdc <__cxa_atexit@plt+0xf93b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r6, [r5, #32] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r5, r9 │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - str r6, [r5, #12] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, fp │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1053f8 <__cxa_atexit@plt+0xf9bd0> │ │ │ │ - str r6, [r5, #12] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, fp │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 105bdc <__cxa_atexit@plt+0xfa3b4> │ │ │ │ - ldr r7, [pc, #36] @ 104be0 <__cxa_atexit@plt+0xf93b8> │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r6, #28]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #104] @ 107760 <__cxa_atexit@plt+0xfbf38> │ │ │ │ + sub r8, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r2, r6 │ │ │ │ + b 107718 <__cxa_atexit@plt+0xfbef0> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 107754 <__cxa_atexit@plt+0xfbf2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffb470 │ │ │ │ - @ instruction: 0xffffb3f8 │ │ │ │ - @ instruction: 0xffffb3a8 │ │ │ │ - rsceq r1, r5, r0, lsr r5 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r1, r5, ip, asr r6 │ │ │ │ - @ instruction: 0xffffb4e4 │ │ │ │ - @ instruction: 0xffffb488 │ │ │ │ - @ instruction: 0xffffb438 │ │ │ │ - rsceq r1, r5, r8, lsl #13 │ │ │ │ - andeq r2, r0, fp, lsl #12 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsceq lr, r4, r8, lsl #19 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + strhteq lr, [r4], #148 @ 0x94 │ │ │ │ + ldrheq sp, [r6], #140 @ 0x8c │ │ │ │ + @ instruction: 0xffffcb00 │ │ │ │ + @ instruction: 0xffffcbbc │ │ │ │ + strhteq lr, [r4], #220 @ 0xdc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 107798 <__cxa_atexit@plt+0xfbf70> │ │ │ │ + ldr r3, [pc, #28] @ 1077a8 <__cxa_atexit@plt+0xfbf80> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 104850 <__cxa_atexit@plt+0xf9028> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 104da8 <__cxa_atexit@plt+0xf9580> │ │ │ │ - add lr, sp, #16 │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - ldr r7, [r2, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r1, [r2, #32] │ │ │ │ - ldr lr, [r5, #28]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [r2, #8] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ - ldr r8, [r2, #24] │ │ │ │ - ldr r4, [r2] │ │ │ │ - add fp, r3, #4 │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 104d18 <__cxa_atexit@plt+0xf94f0> │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - mov r0, lr │ │ │ │ - mov lr, ip │ │ │ │ - ldr ip, [pc, #324] @ 104dcc <__cxa_atexit@plt+0xf95a4> │ │ │ │ - mov r7, r4 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #32]! │ │ │ │ - ldr r4, [pc, #308] @ 104dd0 <__cxa_atexit@plt+0xf95a8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r4, [r2, #28] │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #280] @ 104dd4 <__cxa_atexit@plt+0xf95ac> │ │ │ │ - add sl, r3, #12 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - stm sl, {r1, r4, r9} │ │ │ │ - ldr r1, [pc, #248] @ 104dd8 <__cxa_atexit@plt+0xf95b0> │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [sp] │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1077e0 <__cxa_atexit@plt+0xfbfb8> │ │ │ │ + ldr r2, [pc, #28] @ 1077ec <__cxa_atexit@plt+0xfbfc4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq lr, r4, r4, lsl #23 │ │ │ │ + ldrsheq sp, [r6], #120 @ 0x78 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 107858 <__cxa_atexit@plt+0xfc030> │ │ │ │ + ldr r2, [pc, #84] @ 107870 <__cxa_atexit@plt+0xfc048> │ │ │ │ + ldr r1, [pc, #84] @ 107874 <__cxa_atexit@plt+0xfc04c> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-20] @ 0xffffffec │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #208] @ 104ddc <__cxa_atexit@plt+0xf95b4> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + str r5, [r7, #16] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 107878 <__cxa_atexit@plt+0xfc050> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - b 104d98 <__cxa_atexit@plt+0xf9570> │ │ │ │ - mov sl, r1 │ │ │ │ - add r1, r3, #56 @ 0x38 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #160] @ 104de0 <__cxa_atexit@plt+0xf95b8> │ │ │ │ - str ip, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add r1, r3, #20 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r7, [pc, #128] @ 104de4 <__cxa_atexit@plt+0xf95bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #120] @ 104de8 <__cxa_atexit@plt+0xf95c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #108] @ 104dec <__cxa_atexit@plt+0xf95c4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - str r6, [r2, #28] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 104df0 <__cxa_atexit@plt+0xf95c8> │ │ │ │ - mov r5, #72 @ 0x48 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + sbcseq sp, r6, r4, ror r8 │ │ │ │ + sbcseq sp, r6, r4, asr r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1078f0 <__cxa_atexit@plt+0xfc0c8> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + cmp r7, r1 │ │ │ │ + str r8, [r2] │ │ │ │ + bcc 1078f8 <__cxa_atexit@plt+0xfc0d0> │ │ │ │ + ldr r7, [pc, #100] @ 107920 <__cxa_atexit@plt+0xfc0f8> │ │ │ │ + ldr r2, [pc, #100] @ 107924 <__cxa_atexit@plt+0xfc0fc> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffcb6c │ │ │ │ - strdeq r1, [r5], #48 @ 0x30 @ │ │ │ │ - rsceq r1, r5, ip, asr #6 │ │ │ │ - @ instruction: 0xffffcb58 │ │ │ │ - @ instruction: 0xffffca60 │ │ │ │ - @ instruction: 0xffffcc08 │ │ │ │ - @ instruction: 0xffffcb5c │ │ │ │ - @ instruction: 0xffffcb10 │ │ │ │ - rsceq r1, r5, ip, lsl #6 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 104c10 <__cxa_atexit@plt+0xf93e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 104fa0 <__cxa_atexit@plt+0xf9778> │ │ │ │ - str r7, [sp, #20] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r8, [sp, #24] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r1, [r8, #28]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp lr, #0 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - bmi 104f14 <__cxa_atexit@plt+0xf96ec> │ │ │ │ - mov fp, sl │ │ │ │ - add sl, r6, #20 │ │ │ │ - str sl, [sp] │ │ │ │ - ldr sl, [pc, #324] @ 104fc4 <__cxa_atexit@plt+0xf979c> │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #312] @ 104fc8 <__cxa_atexit@plt+0xf97a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str fp, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #272] @ 104fcc <__cxa_atexit@plt+0xf97a4> │ │ │ │ - sub r1, r3, #23 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - sub r1, r3, #15 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #248] @ 104fd0 <__cxa_atexit@plt+0xf97a8> │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #236] @ 104fd4 <__cxa_atexit@plt+0xf97ac> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - sub r6, r3, #6 │ │ │ │ - str r6, [r5, #32] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 104f90 <__cxa_atexit@plt+0xf9768> │ │ │ │ - add fp, r6, #56 @ 0x38 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #180] @ 104fd8 <__cxa_atexit@plt+0xf97b0> │ │ │ │ - sub r3, r3, #22 │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r6, #32]! │ │ │ │ - ldr r2, [pc, #168] @ 104fdc <__cxa_atexit@plt+0xf97b4> │ │ │ │ - add fp, r5, #28 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ - stm fp, {r2, r3, r6} │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #140] @ 104fe0 <__cxa_atexit@plt+0xf97b8> │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r5, [r6, #-12] │ │ │ │ - str ip, [r6, #-20] @ 0xffffffec │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - str sl, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #96] @ 104fe4 <__cxa_atexit@plt+0xf97bc> │ │ │ │ - mov r5, r8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 104fe8 <__cxa_atexit@plt+0xf97c0> │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffc5c0 │ │ │ │ - rsceq r1, r5, r0, lsl #3 │ │ │ │ - rsceq r1, r5, r8, asr #3 │ │ │ │ - @ instruction: 0xffffc5f8 │ │ │ │ - @ instruction: 0xffffc514 │ │ │ │ - @ instruction: 0xffffc678 │ │ │ │ - rsceq r1, r5, r4, asr r1 │ │ │ │ - @ instruction: 0xffffc688 │ │ │ │ - @ instruction: 0xffffc58c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 104e0c <__cxa_atexit@plt+0xf95e4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r2 │ │ │ │ - bcc 105190 <__cxa_atexit@plt+0xf9968> │ │ │ │ - mov r5, r3 │ │ │ │ - add r0, r6, #4 │ │ │ │ - ldr lr, [r5, #32]! │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r7, [sp, #20] │ │ │ │ - str r8, [sp, #24] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldmdb r5, {r0, r4, r8} │ │ │ │ - ldmib r5, {sl, fp} │ │ │ │ - cmp r9, #0 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - bmi 105104 <__cxa_atexit@plt+0xf98dc> │ │ │ │ - add r1, r6, #20 │ │ │ │ - str r1, [sp] │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - ldr sl, [pc, #324] @ 1051b8 <__cxa_atexit@plt+0xf9990> │ │ │ │ - sub r1, r2, #23 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - add lr, r6, #44 @ 0x2c │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - stm lr, {r0, r4, sl} │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #284] @ 1051bc <__cxa_atexit@plt+0xf9994> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - sub r1, r2, #15 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - ldr r4, [pc, #268] @ 1051c0 <__cxa_atexit@plt+0xf9998> │ │ │ │ - str fp, [r6, #16] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r6, #12] │ │ │ │ - ldr r4, [pc, #248] @ 1051c4 <__cxa_atexit@plt+0xf999c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #20] │ │ │ │ - ldr r4, [pc, #240] @ 1051c8 <__cxa_atexit@plt+0xf99a0> │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #4] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - sub r6, r2, #6 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r6, r2 │ │ │ │ - b 105180 <__cxa_atexit@plt+0xf9958> │ │ │ │ - add r1, r6, #60 @ 0x3c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #184] @ 1051cc <__cxa_atexit@plt+0xf99a4> │ │ │ │ - sub r2, r2, #22 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #36]! @ 0x24 │ │ │ │ - ldr r1, [pc, #172] @ 1051d0 <__cxa_atexit@plt+0xf99a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str fp, [r6, #12] │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r1, [pc, #136] @ 1051d4 <__cxa_atexit@plt+0xf99ac> │ │ │ │ + str r8, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - str r7, [r6, #-16] │ │ │ │ - str ip, [r6, #-12] │ │ │ │ - stmdb r6, {r0, r4} │ │ │ │ - ldr r7, [pc, #100] @ 1051d8 <__cxa_atexit@plt+0xf99b0> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 10791c <__cxa_atexit@plt+0xfc0f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r6, [pc, #68] @ 1051dc <__cxa_atexit@plt+0xf99b4> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r3] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r0, r5, r8, pc @ │ │ │ │ - rsceq r0, r5, ip, ror #31 │ │ │ │ - @ instruction: 0xffffc0e4 │ │ │ │ - @ instruction: 0xffffc070 │ │ │ │ - @ instruction: 0xffffc01c │ │ │ │ - @ instruction: 0xffffc120 │ │ │ │ - rsceq r0, r5, r8, ror #30 │ │ │ │ - @ instruction: 0xffffc128 │ │ │ │ - @ instruction: 0xffffc064 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r2, r0, fp, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 105004 <__cxa_atexit@plt+0xf97dc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 105398 <__cxa_atexit@plt+0xf9b70> │ │ │ │ mov r5, r2 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - ldr r1, [r5, #32]! │ │ │ │ - add r7, r3, #4 │ │ │ │ - str r8, [sp, #28] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr fp, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp sl, #0 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - bmi 105300 <__cxa_atexit@plt+0xf9ad8> │ │ │ │ - ldr r0, [pc, #336] @ 1053bc <__cxa_atexit@plt+0xf9b94> │ │ │ │ - sub lr, r6, #6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #36]! @ 0x24 │ │ │ │ - ldr r0, [pc, #324] @ 1053c0 <__cxa_atexit@plt+0xf9b98> │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq sp, [r6], #112 @ 0x70 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + ldrheq sp, [r6], #116 @ 0x74 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1079c0 <__cxa_atexit@plt+0xfc198> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1079cc <__cxa_atexit@plt+0xfc1a4> │ │ │ │ + ldr lr, [pc, #128] @ 1079dc <__cxa_atexit@plt+0xfc1b4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #124] @ 1079e0 <__cxa_atexit@plt+0xfc1b8> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #32] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #292] @ 1053c4 <__cxa_atexit@plt+0xf9b9c> │ │ │ │ - sub r2, r6, #15 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [pc, #100] @ 1079e4 <__cxa_atexit@plt+0xfc1bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str fp, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r7, [pc, #260] @ 1053c8 <__cxa_atexit@plt+0xf9ba0> │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #88] @ 1079e8 <__cxa_atexit@plt+0xfc1c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #76] @ 1079ec <__cxa_atexit@plt+0xfc1c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b a5f81c <__cxa_atexit@plt+0xa53ff4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + smlaleq lr, r4, r0, r6 │ │ │ │ + ldrdeq lr, [r4], #144 @ 0x90 @ │ │ │ │ + rsceq lr, r4, r8, lsl #13 │ │ │ │ + rsceq lr, r4, r0, asr #13 │ │ │ │ + sbcseq sp, r6, r8, ror #13 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 107a3c <__cxa_atexit@plt+0xfc214> │ │ │ │ + ldr r7, [pc, #56] @ 107a54 <__cxa_atexit@plt+0xfc22c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str ip, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #212] @ 1053cc <__cxa_atexit@plt+0xf9ba4> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #40] @ 107a58 <__cxa_atexit@plt+0xfc230> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ 107a5c <__cxa_atexit@plt+0xfc234> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ - b 105388 <__cxa_atexit@plt+0xf9b60> │ │ │ │ - add r0, r3, #60 @ 0x3c │ │ │ │ - str r0, [sp] │ │ │ │ - ldr lr, [pc, #192] @ 1053d0 <__cxa_atexit@plt+0xf9ba8> │ │ │ │ - str sl, [r3, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #188] @ 1053d4 <__cxa_atexit@plt+0xf9bac> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, r3, #20 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #124] @ 1053d8 <__cxa_atexit@plt+0xf9bb0> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + smlaleq lr, r4, r0, r9 │ │ │ │ + sbcseq sp, r6, r8, lsr #13 │ │ │ │ + sbcseq sp, r6, r0, ror r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 107ad4 <__cxa_atexit@plt+0xfc2ac> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + cmp r7, r1 │ │ │ │ + str r8, [r2] │ │ │ │ + bcc 107adc <__cxa_atexit@plt+0xfc2b4> │ │ │ │ + ldr r7, [pc, #100] @ 107b04 <__cxa_atexit@plt+0xfc2dc> │ │ │ │ + ldr r2, [pc, #100] @ 107b08 <__cxa_atexit@plt+0xfc2e0> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #116] @ 1053dc <__cxa_atexit@plt+0xf9bb4> │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 107b00 <__cxa_atexit@plt+0xfc2d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r5, [pc, #64] @ 1053e0 <__cxa_atexit@plt+0xf9bb8> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffbbe0 │ │ │ │ - rsceq r0, r5, r0, lsl lr │ │ │ │ - rsceq r0, r5, ip, ror #26 │ │ │ │ - @ instruction: 0xffffbbc8 │ │ │ │ - @ instruction: 0xffffbafc │ │ │ │ - @ instruction: 0xffffbc5c │ │ │ │ - rsceq r0, r5, ip, ror #26 │ │ │ │ - @ instruction: 0xffffbbb8 │ │ │ │ - @ instruction: 0xffffbb64 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r2, r0, fp, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 1051f4 <__cxa_atexit@plt+0xf99cc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq sp, r6, ip, ror #11 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + ldrsbeq sp, [r6], #80 @ 0x50 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 105590 <__cxa_atexit@plt+0xf9d68> │ │ │ │ - add lr, sp, #16 │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - ldr r7, [r2, #36] @ 0x24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 107ba4 <__cxa_atexit@plt+0xfc37c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 107bb0 <__cxa_atexit@plt+0xfc388> │ │ │ │ + ldr lr, [pc, #128] @ 107bc0 <__cxa_atexit@plt+0xfc398> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #124] @ 107bc4 <__cxa_atexit@plt+0xfc39c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [pc, #100] @ 107bc8 <__cxa_atexit@plt+0xfc3a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #88] @ 107bcc <__cxa_atexit@plt+0xfc3a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #76] @ 107bd0 <__cxa_atexit@plt+0xfc3a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r1, [r2, #32] │ │ │ │ - ldr lr, [r5, #28]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [r2, #8] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ - ldr r8, [r2, #24] │ │ │ │ - ldr r4, [r2] │ │ │ │ - add fp, r3, #4 │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 105500 <__cxa_atexit@plt+0xf9cd8> │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - mov r0, lr │ │ │ │ - mov lr, ip │ │ │ │ - ldr ip, [pc, #324] @ 1055b4 <__cxa_atexit@plt+0xf9d8c> │ │ │ │ - mov r7, r4 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #32]! │ │ │ │ - ldr r4, [pc, #308] @ 1055b8 <__cxa_atexit@plt+0xf9d90> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r4, [r2, #28] │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #280] @ 1055bc <__cxa_atexit@plt+0xf9d94> │ │ │ │ - add sl, r3, #12 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - stm sl, {r1, r4, r9} │ │ │ │ - ldr r1, [pc, #248] @ 1055c0 <__cxa_atexit@plt+0xf9d98> │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [sp] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b a5f81c <__cxa_atexit@plt+0xa53ff4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + rsceq lr, r4, ip, lsr #9 │ │ │ │ + rsceq lr, r4, ip, ror #15 │ │ │ │ + rsceq lr, r4, r4, lsr #9 │ │ │ │ + ldrdeq lr, [r4], #76 @ 0x4c @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b242ec <__cxa_atexit@plt+0xb18ac4> │ │ │ │ + sbcseq sp, r6, ip, ror #9 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 107c4c <__cxa_atexit@plt+0xfc424> │ │ │ │ + ldr r1, [pc, #76] @ 107c64 <__cxa_atexit@plt+0xfc43c> │ │ │ │ + ldr r0, [pc, #76] @ 107c68 <__cxa_atexit@plt+0xfc440> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr lr, [pc, #72] @ 107c6c <__cxa_atexit@plt+0xfc444> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add r0, r3, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r0, {r8, r9, sl, lr} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-20] @ 0xffffffec │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #208] @ 1055c4 <__cxa_atexit@plt+0xf9d9c> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - b 105580 <__cxa_atexit@plt+0xf9d58> │ │ │ │ - mov sl, r1 │ │ │ │ - add r1, r3, #56 @ 0x38 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #160] @ 1055c8 <__cxa_atexit@plt+0xf9da0> │ │ │ │ - str ip, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add r1, r3, #20 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r7, [pc, #128] @ 1055cc <__cxa_atexit@plt+0xf9da4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #120] @ 1055d0 <__cxa_atexit@plt+0xf9da8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #108] @ 1055d4 <__cxa_atexit@plt+0xf9dac> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - str r6, [r2, #28] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 1055d8 <__cxa_atexit@plt+0xf9db0> │ │ │ │ - mov r5, #72 @ 0x48 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r7, [pc, #28] @ 107c70 <__cxa_atexit@plt+0xfc448> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffb69c │ │ │ │ - rsceq r0, r5, r8, lsl #24 │ │ │ │ - rsceq r0, r5, r4, ror #22 │ │ │ │ - @ instruction: 0xffffb688 │ │ │ │ - @ instruction: 0xffffb590 │ │ │ │ - @ instruction: 0xffffb738 │ │ │ │ - @ instruction: 0xffffb68c │ │ │ │ - @ instruction: 0xffffb640 │ │ │ │ - rsceq r0, r5, r4, lsr #22 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + sbcseq sp, r6, r0, lsr #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1053f8 <__cxa_atexit@plt+0xf9bd0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 105788 <__cxa_atexit@plt+0xf9f60> │ │ │ │ - str r7, [sp, #20] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r8, [sp, #24] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r1, [r8, #28]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp lr, #0 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - bmi 1056fc <__cxa_atexit@plt+0xf9ed4> │ │ │ │ - mov fp, sl │ │ │ │ - add sl, r6, #20 │ │ │ │ - str sl, [sp] │ │ │ │ - ldr sl, [pc, #324] @ 1057ac <__cxa_atexit@plt+0xf9f84> │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #312] @ 1057b0 <__cxa_atexit@plt+0xf9f88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str fp, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #272] @ 1057b4 <__cxa_atexit@plt+0xf9f8c> │ │ │ │ - sub r1, r3, #23 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - sub r1, r3, #15 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #248] @ 1057b8 <__cxa_atexit@plt+0xf9f90> │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #236] @ 1057bc <__cxa_atexit@plt+0xf9f94> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - sub r6, r3, #6 │ │ │ │ - str r6, [r5, #32] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 105778 <__cxa_atexit@plt+0xf9f50> │ │ │ │ - add fp, r6, #56 @ 0x38 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #180] @ 1057c0 <__cxa_atexit@plt+0xf9f98> │ │ │ │ - sub r3, r3, #22 │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r6, #32]! │ │ │ │ - ldr r2, [pc, #168] @ 1057c4 <__cxa_atexit@plt+0xf9f9c> │ │ │ │ - add fp, r5, #28 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 107ca8 <__cxa_atexit@plt+0xfc480> │ │ │ │ + ldr r2, [pc, #28] @ 107cb4 <__cxa_atexit@plt+0xfc48c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stm fp, {r2, r3, r6} │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #140] @ 1057c8 <__cxa_atexit@plt+0xf9fa0> │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str lr, [r6, #24] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strhteq lr, [r4], #108 @ 0x6c │ │ │ │ + sbcseq sp, r6, r8, lsr r4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r1, r5, #8 │ │ │ │ + mov r2, r8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 107d38 <__cxa_atexit@plt+0xfc510> │ │ │ │ + str r9, [r5, #-4]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 107d44 <__cxa_atexit@plt+0xfc51c> │ │ │ │ + ldr r1, [pc, #104] @ 107d6c <__cxa_atexit@plt+0xfc544> │ │ │ │ + ldr r0, [pc, #104] @ 107d70 <__cxa_atexit@plt+0xfc548> │ │ │ │ + ldr lr, [pc, #104] @ 107d74 <__cxa_atexit@plt+0xfc54c> │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r5, [r6, #-12] │ │ │ │ - str ip, [r6, #-20] @ 0xffffffec │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - str sl, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #96] @ 1057cc <__cxa_atexit@plt+0xf9fa4> │ │ │ │ - mov r5, r8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 1057d0 <__cxa_atexit@plt+0xf9fa8> │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add r0, r6, #12 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5] │ │ │ │ + stm r0, {r3, sl, lr} │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 107d68 <__cxa_atexit@plt+0xfc540> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffb0f0 │ │ │ │ - smlaleq r0, r5, r8, r9 │ │ │ │ - rsceq r0, r5, r0, ror #19 │ │ │ │ - @ instruction: 0xffffb128 │ │ │ │ - @ instruction: 0xffffb044 │ │ │ │ - @ instruction: 0xffffb1a8 │ │ │ │ - rsceq r0, r5, ip, ror #18 │ │ │ │ - @ instruction: 0xffffb1b8 │ │ │ │ - @ instruction: 0xffffb0bc │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1055f4 <__cxa_atexit@plt+0xf9dcc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r2 │ │ │ │ - bcc 105974 <__cxa_atexit@plt+0xfa14c> │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - ldr r7, [r5, #32]! │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldm lr, {r0, sl, lr} │ │ │ │ - ldmib r5, {r1, r9, ip} │ │ │ │ - cmp lr, #0 │ │ │ │ - str ip, [sp, #20] │ │ │ │ - bmi 1058e4 <__cxa_atexit@plt+0xfa0bc> │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - ldr sl, [pc, #328] @ 10599c <__cxa_atexit@plt+0xfa174> │ │ │ │ - add ip, r6, #20 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - add r0, r6, #48 @ 0x30 │ │ │ │ - stm r0, {r1, sl, lr} │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str fp, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #288] @ 1059a0 <__cxa_atexit@plt+0xfa178> │ │ │ │ - sub r1, r2, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - sub r1, r2, #15 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #268] @ 1059a4 <__cxa_atexit@plt+0xfa17c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r1, [pc, #244] @ 1059a8 <__cxa_atexit@plt+0xfa180> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - ldr r1, [pc, #236] @ 1059ac <__cxa_atexit@plt+0xfa184> │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r6, r2, #6 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 105964 <__cxa_atexit@plt+0xfa13c> │ │ │ │ - str r4, [sp] │ │ │ │ - mov r4, r0 │ │ │ │ - add r0, r6, #60 @ 0x3c │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #180] @ 1059b0 <__cxa_atexit@plt+0xfa188> │ │ │ │ - sub r2, r2, #22 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr ip, [pc, #172] @ 1059b4 <__cxa_atexit@plt+0xfa18c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #36]! @ 0x24 │ │ │ │ - add ip, r3, #32 │ │ │ │ - stm ip, {r0, r2, r6} │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - add r0, r6, #16 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r2, [pc, #128] @ 1059b8 <__cxa_atexit@plt+0xfa190> │ │ │ │ - str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str fp, [r6, #-20] @ 0xffffffec │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq sp, r6, r4, lsr #7 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + sbcseq sp, r6, r8, asr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 107dec <__cxa_atexit@plt+0xfc5c4> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + cmp r7, r1 │ │ │ │ + str r8, [r2] │ │ │ │ + bcc 107df4 <__cxa_atexit@plt+0xfc5cc> │ │ │ │ + ldr r7, [pc, #100] @ 107e1c <__cxa_atexit@plt+0xfc5f4> │ │ │ │ + ldr r2, [pc, #100] @ 107e20 <__cxa_atexit@plt+0xfc5f8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ - str r7, [r6, #-16] │ │ │ │ - str r4, [r6, #-12] │ │ │ │ - str r9, [r6, #-8] │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - ldr r7, [pc, #96] @ 1059bc <__cxa_atexit@plt+0xfa194> │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 107e18 <__cxa_atexit@plt+0xfc5f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r6, [pc, #68] @ 1059c0 <__cxa_atexit@plt+0xfa198> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r3] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strhteq r0, [r5], #120 @ 0x78 │ │ │ │ - rsceq r0, r5, r8, lsl #16 │ │ │ │ - @ instruction: 0xffffac1c │ │ │ │ - @ instruction: 0xffffaba0 │ │ │ │ - @ instruction: 0xffffab4c │ │ │ │ - rsceq r0, r5, ip, lsl #15 │ │ │ │ - @ instruction: 0xffffac48 │ │ │ │ - @ instruction: 0xffffac54 │ │ │ │ - @ instruction: 0xffffab98 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r6, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 1057ec <__cxa_atexit@plt+0xf9fc4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 105b7c <__cxa_atexit@plt+0xfa354> │ │ │ │ mov r5, r2 │ │ │ │ - str r7, [sp, #20] │ │ │ │ - ldr r7, [r5, #32]! │ │ │ │ - str r8, [sp, #24] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - add r7, r3, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr fp, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp sl, #0 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - bmi 105ae8 <__cxa_atexit@plt+0xfa2c0> │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, ip │ │ │ │ - ldr ip, [pc, #332] @ 105ba0 <__cxa_atexit@plt+0xfa378> │ │ │ │ - sub r1, r6, #6 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #36]! @ 0x24 │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [pc, #316] @ 105ba4 <__cxa_atexit@plt+0xfa37c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - sub r1, r6, #23 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #284] @ 105ba8 <__cxa_atexit@plt+0xfa380> │ │ │ │ - add r7, r3, #12 │ │ │ │ - sub r1, r6, #15 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq sp, [r6], #36 @ 0x24 │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + @ instruction: 0xfffff9a4 │ │ │ │ + sbcseq sp, r6, r8, asr #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 107e90 <__cxa_atexit@plt+0xfc668> │ │ │ │ + ldr r2, [pc, #108] @ 107eb8 <__cxa_atexit@plt+0xfc690> │ │ │ │ + add sl, r7, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - stm r7, {r0, r2, sl} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - ldr r0, [pc, #256] @ 105bac <__cxa_atexit@plt+0xfa384> │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #208] @ 105bb0 <__cxa_atexit@plt+0xfa388> │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 107ea0 <__cxa_atexit@plt+0xfc678> │ │ │ │ + ldr r7, [pc, #80] @ 107ec0 <__cxa_atexit@plt+0xfc698> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ - b 105b6c <__cxa_atexit@plt+0xfa344> │ │ │ │ - add r1, r3, #60 @ 0x3c │ │ │ │ - str r1, [sp] │ │ │ │ - str sl, [r3, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #184] @ 105bb4 <__cxa_atexit@plt+0xfa38c> │ │ │ │ - add r1, r3, #20 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #144] @ 105bb8 <__cxa_atexit@plt+0xfa390> │ │ │ │ - str fp, [r3, #56] @ 0x38 │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #64] @ 107ec4 <__cxa_atexit@plt+0xfc69c> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 107ebc <__cxa_atexit@plt+0xfc694> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str ip, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ 105bbc <__cxa_atexit@plt+0xfa394> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r4, r8, lsr #3 │ │ │ │ + sbcseq sp, r6, r4, asr #4 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + rsceq lr, r4, ip, lsr r5 │ │ │ │ + ldrsbeq sp, [r6], #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 107f90 <__cxa_atexit@plt+0xfc768> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #236] @ 107fe0 <__cxa_atexit@plt+0xfc7b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r2, r3, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 107f9c <__cxa_atexit@plt+0xfc774> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 107fa4 <__cxa_atexit@plt+0xfc77c> │ │ │ │ + ldr r3, [pc, #200] @ 107fe4 <__cxa_atexit@plt+0xfc7bc> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [pc, #196] @ 107fe8 <__cxa_atexit@plt+0xfc7c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str sl, [r7, #8] │ │ │ │ + mov sl, r7 │ │ │ │ + add r3, r7, #52 @ 0x34 │ │ │ │ + str r0, [sl, #12]! │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 107fc0 <__cxa_atexit@plt+0xfc798> │ │ │ │ + ldr r2, [pc, #160] @ 107ff4 <__cxa_atexit@plt+0xfc7cc> │ │ │ │ + ldr r1, [pc, #160] @ 107ff8 <__cxa_atexit@plt+0xfc7d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #28]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #124] @ 107ffc <__cxa_atexit@plt+0xfc7d4> │ │ │ │ + sub r8, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 107fac <__cxa_atexit@plt+0xfc784> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 107ff0 <__cxa_atexit@plt+0xfc7c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #116] @ 105bc0 <__cxa_atexit@plt+0xfa398> │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 107fec <__cxa_atexit@plt+0xfc7c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r5, [pc, #64] @ 105bc4 <__cxa_atexit@plt+0xfa39c> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffa710 │ │ │ │ - rsceq r0, r5, r4, lsr #12 │ │ │ │ - rsceq r0, r5, ip, ror r5 │ │ │ │ - @ instruction: 0xffffa6f8 │ │ │ │ - @ instruction: 0xffffa62c │ │ │ │ - rsceq r0, r5, ip, lsl #11 │ │ │ │ - @ instruction: 0xffffa75c │ │ │ │ - @ instruction: 0xffffa6ec │ │ │ │ - @ instruction: 0xffffa698 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r6, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 1059d8 <__cxa_atexit@plt+0xfa1b0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 105d74 <__cxa_atexit@plt+0xfa54c> │ │ │ │ - add lr, sp, #16 │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - ldr r7, [r2, #36] @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r1, [r2, #32] │ │ │ │ - ldr lr, [r5, #28]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [r2, #8] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ - ldr r8, [r2, #24] │ │ │ │ - ldr r4, [r2] │ │ │ │ - add fp, r3, #4 │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 105ce4 <__cxa_atexit@plt+0xfa4bc> │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - mov r0, lr │ │ │ │ - mov lr, ip │ │ │ │ - ldr ip, [pc, #324] @ 105d98 <__cxa_atexit@plt+0xfa570> │ │ │ │ - mov r7, r4 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #32]! │ │ │ │ - ldr r4, [pc, #308] @ 105d9c <__cxa_atexit@plt+0xfa574> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r4, [r2, #28] │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #280] @ 105da0 <__cxa_atexit@plt+0xfa578> │ │ │ │ - add sl, r3, #12 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - stm sl, {r1, r4, r9} │ │ │ │ - ldr r1, [pc, #248] @ 105da4 <__cxa_atexit@plt+0xfa57c> │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [sp] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r4, r4, lsl #2 │ │ │ │ + @ instruction: 0xffffebe0 │ │ │ │ + @ instruction: 0xffffec14 │ │ │ │ + sbcseq sp, r6, r0, lsr #32 │ │ │ │ + ldrsheq sp, [r6], #0 │ │ │ │ + @ instruction: 0xffffc278 │ │ │ │ + @ instruction: 0xffffc334 │ │ │ │ + rsceq lr, r4, r4, lsr r5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1080a0 <__cxa_atexit@plt+0xfc878> │ │ │ │ + ldr r3, [pc, #144] @ 1080b8 <__cxa_atexit@plt+0xfc890> │ │ │ │ + ldr r2, [pc, #144] @ 1080bc <__cxa_atexit@plt+0xfc894> │ │ │ │ + ldr r1, [pc, #144] @ 1080c0 <__cxa_atexit@plt+0xfc898> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #140] @ 1080c4 <__cxa_atexit@plt+0xfc89c> │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ + ldr ip, [pc, #136] @ 1080c8 <__cxa_atexit@plt+0xfc8a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-20] @ 0xffffffec │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #208] @ 105da8 <__cxa_atexit@plt+0xfa580> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - b 105d64 <__cxa_atexit@plt+0xfa53c> │ │ │ │ - mov sl, r1 │ │ │ │ - add r1, r3, #56 @ 0x38 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #160] @ 105dac <__cxa_atexit@plt+0xfa584> │ │ │ │ - str ip, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add r1, r3, #20 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r7, [pc, #128] @ 105db0 <__cxa_atexit@plt+0xfa588> │ │ │ │ + sub r0, r6, #71 @ 0x47 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r7, #-32] @ 0xffffffe0 │ │ │ │ + mov r1, r7 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #86 @ 0x56 │ │ │ │ + add lr, r7, #28 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ + str r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r7, #-20] @ 0xffffffec │ │ │ │ + stmdb r7, {r2, r8, r9, sl} │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r7, [r7, #48] @ 0x30 │ │ │ │ + str r3, [r7, #56] @ 0x38 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + stm lr, {r8, r9, sl, ip} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1080cc <__cxa_atexit@plt+0xfc8a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #120] @ 105db4 <__cxa_atexit@plt+0xfa58c> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + rsceq lr, r4, r4, lsl #9 │ │ │ │ + sbcseq sp, r6, r4, asr r0 │ │ │ │ + ldrsheq ip, [r6], #240 @ 0xf0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov lr, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 108148 <__cxa_atexit@plt+0xfc920> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r3, [r7, #5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, #32 │ │ │ │ + str r9, [r2] │ │ │ │ + cmp r7, r0 │ │ │ │ + bcc 108154 <__cxa_atexit@plt+0xfc92c> │ │ │ │ + ldr r7, [pc, #108] @ 108180 <__cxa_atexit@plt+0xfc958> │ │ │ │ + ldr r1, [pc, #108] @ 108184 <__cxa_atexit@plt+0xfc95c> │ │ │ │ + ldr r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #108] @ 105db8 <__cxa_atexit@plt+0xfa590> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - str r6, [r2, #28] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 105dbc <__cxa_atexit@plt+0xfa594> │ │ │ │ - mov r5, #72 @ 0x48 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r0, #3 │ │ │ │ + mov r6, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 10817c <__cxa_atexit@plt+0xfc954> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ mov r5, r2 │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffff9ef0 │ │ │ │ - rsceq r0, r5, r4, lsr #8 │ │ │ │ - rsceq r0, r5, r0, lsl #7 │ │ │ │ - @ instruction: 0xffff9edc │ │ │ │ - @ instruction: 0xffff9de4 │ │ │ │ - @ instruction: 0xffff9f8c │ │ │ │ - @ instruction: 0xffff9ee0 │ │ │ │ - @ instruction: 0xffff9e94 │ │ │ │ - rsceq r0, r5, r0, asr #6 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 105bdc <__cxa_atexit@plt+0xfa3b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 105f6c <__cxa_atexit@plt+0xfa744> │ │ │ │ - str r7, [sp, #20] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r8, [sp, #24] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r1, [r8, #28]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp lr, #0 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - bmi 105ee0 <__cxa_atexit@plt+0xfa6b8> │ │ │ │ - mov fp, sl │ │ │ │ - add sl, r6, #20 │ │ │ │ - str sl, [sp] │ │ │ │ - ldr sl, [pc, #324] @ 105f90 <__cxa_atexit@plt+0xfa768> │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #312] @ 105f94 <__cxa_atexit@plt+0xfa76c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str fp, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #272] @ 105f98 <__cxa_atexit@plt+0xfa770> │ │ │ │ - sub r1, r3, #23 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - sub r1, r3, #15 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #248] @ 105f9c <__cxa_atexit@plt+0xfa774> │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #236] @ 105fa0 <__cxa_atexit@plt+0xfa778> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - sub r6, r3, #6 │ │ │ │ - str r6, [r5, #32] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 105f5c <__cxa_atexit@plt+0xfa734> │ │ │ │ - add fp, r6, #56 @ 0x38 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #180] @ 105fa4 <__cxa_atexit@plt+0xfa77c> │ │ │ │ - sub r3, r3, #22 │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r6, #32]! │ │ │ │ - ldr r2, [pc, #168] @ 105fa8 <__cxa_atexit@plt+0xfa780> │ │ │ │ - add fp, r5, #28 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stm fp, {r2, r3, r6} │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #140] @ 105fac <__cxa_atexit@plt+0xfa784> │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r5, [r6, #-12] │ │ │ │ - str ip, [r6, #-20] @ 0xffffffec │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - str sl, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #96] @ 105fb0 <__cxa_atexit@plt+0xfa788> │ │ │ │ - mov r5, r8 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, lr │ │ │ │ + bx r1 │ │ │ │ + sbcseq ip, r6, r4, ror #30 │ │ │ │ + @ instruction: 0xfffff1dc │ │ │ │ + @ instruction: 0xfffff304 │ │ │ │ + sbcseq ip, r6, r0, lsl pc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1081f8 <__cxa_atexit@plt+0xfc9d0> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r3, [r7, #5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, #36 @ 0x24 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + cmp r7, r0 │ │ │ │ + bcc 108200 <__cxa_atexit@plt+0xfc9d8> │ │ │ │ + ldr r7, [pc, #104] @ 108230 <__cxa_atexit@plt+0xfca08> │ │ │ │ + ldr lr, [pc, #104] @ 108234 <__cxa_atexit@plt+0xfca0c> │ │ │ │ + ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 105fb4 <__cxa_atexit@plt+0xfa78c> │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r6, #8 │ │ │ │ + stm r7, {r2, r3, sl} │ │ │ │ + add r2, r6, #20 │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r0, #3 │ │ │ │ + mov r6, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r2, {r8, r9, lr} │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 10822c <__cxa_atexit@plt+0xfca04> │ │ │ │ + ldr ip, [r4, #-8] │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov sl, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffff9944 │ │ │ │ - strhteq r0, [r5], #20 │ │ │ │ - strdeq r0, [r5], #28 @ │ │ │ │ - @ instruction: 0xffff997c │ │ │ │ - @ instruction: 0xffff9898 │ │ │ │ - @ instruction: 0xffff99fc │ │ │ │ - rsceq r0, r5, r8, lsl #3 │ │ │ │ - @ instruction: 0xffff9a0c │ │ │ │ - @ instruction: 0xffff9910 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 105dd8 <__cxa_atexit@plt+0xfa5b0> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106040 <__cxa_atexit@plt+0xfa818> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 106048 <__cxa_atexit@plt+0xfa820> │ │ │ │ - ldr r1, [pc, #80] @ 10605c <__cxa_atexit@plt+0xfa834> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 106060 <__cxa_atexit@plt+0xfa838> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 106050 <__cxa_atexit@plt+0xfa828> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq pc, r4, r8, ror #31 │ │ │ │ - rsceq r0, r5, r4, asr #3 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx ip │ │ │ │ + sbcseq ip, r6, ip, lsl #29 │ │ │ │ + @ instruction: 0xffffe6cc │ │ │ │ + @ instruction: 0xffffe804 │ │ │ │ + sbcseq ip, r6, r0, lsl #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 106098 <__cxa_atexit@plt+0xfa870> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1060a0 <__cxa_atexit@plt+0xfa878> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1082a8 <__cxa_atexit@plt+0xfca80> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + str r9, [r1] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1082b8 <__cxa_atexit@plt+0xfca90> │ │ │ │ + ldr r7, [pc, #92] @ 1082dc <__cxa_atexit@plt+0xfcab4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + ldr r7, [pc, #68] @ 1082e0 <__cxa_atexit@plt+0xfcab8> │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1082d8 <__cxa_atexit@plt+0xfcab0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r0, ror pc @ │ │ │ │ + ldrsheq ip, [r6], #216 @ 0xd8 │ │ │ │ + @ instruction: 0xffffeeac │ │ │ │ + rsceq lr, r4, r4, lsr #2 │ │ │ │ + sbcseq ip, r6, r4, lsl #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1060d8 <__cxa_atexit@plt+0xfa8b0> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 108364 <__cxa_atexit@plt+0xfcb3c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + str r9, [r2] │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 108370 <__cxa_atexit@plt+0xfcb48> │ │ │ │ + ldr r7, [pc, #112] @ 108398 <__cxa_atexit@plt+0xfcb70> │ │ │ │ + ldr r2, [pc, #112] @ 10839c <__cxa_atexit@plt+0xfcb74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #76] @ 1083a0 <__cxa_atexit@plt+0xfcb78> │ │ │ │ + sub r8, r1, #2 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 108394 <__cxa_atexit@plt+0xfcb6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq ip, r6, r0, ror ip │ │ │ │ + @ instruction: 0xffffbea4 │ │ │ │ + @ instruction: 0xffffbf60 │ │ │ │ + rsceq lr, r4, r0, ror #2 │ │ │ │ + sbcseq ip, r6, r4, asr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 108454 <__cxa_atexit@plt+0xfcc2c> │ │ │ │ + ldr r7, [pc, #144] @ 10846c <__cxa_atexit@plt+0xfcc44> │ │ │ │ + ldr r2, [pc, #144] @ 108470 <__cxa_atexit@plt+0xfcc48> │ │ │ │ + ldr r1, [pc, #144] @ 108474 <__cxa_atexit@plt+0xfcc4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #140] @ 108478 <__cxa_atexit@plt+0xfcc50> │ │ │ │ + str r7, [r3, #36]! @ 0x24 │ │ │ │ + ldr ip, [pc, #136] @ 10847c <__cxa_atexit@plt+0xfcc54> │ │ │ │ + sub r0, r6, #71 @ 0x47 │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r7, r6, #86 @ 0x56 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ + mov r1, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r3, #28 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r8, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r2, r8, r9, sl} │ │ │ │ + stm lr, {r8, r9, sl, ip} │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 108480 <__cxa_atexit@plt+0xfcc58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa48 │ │ │ │ + @ instruction: 0xfffff960 │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + @ instruction: 0xfffffabc │ │ │ │ + ldrdeq lr, [r4], #0 @ │ │ │ │ + sbcseq ip, r6, r0, lsr #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 108534 <__cxa_atexit@plt+0xfcd0c> │ │ │ │ + ldr sl, [pc, #160] @ 10854c <__cxa_atexit@plt+0xfcd24> │ │ │ │ + ldr r3, [pc, #160] @ 108550 <__cxa_atexit@plt+0xfcd28> │ │ │ │ + sub lr, r6, #42 @ 0x2a │ │ │ │ + str lr, [r7, #72] @ 0x48 │ │ │ │ + sub r0, r6, #54 @ 0x36 │ │ │ │ + add lr, r7, #76 @ 0x4c │ │ │ │ + add sl, pc, sl │ │ │ │ + sub ip, r6, #31 │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r2, r6, #77 @ 0x4d │ │ │ │ + sub r1, r6, #65 @ 0x41 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + add lr, r7, #52 @ 0x34 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + str ip, [r7, #68] @ 0x44 │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + str sl, [r7, #40] @ 0x28 │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str r9, [r7, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #92] @ 108554 <__cxa_atexit@plt+0xfcd2c> │ │ │ │ + add lr, r7, #16 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #64] @ 0x40 │ │ │ │ + ldr r3, [pc, #80] @ 108558 <__cxa_atexit@plt+0xfcd30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r3, [pc, #72] @ 10855c <__cxa_atexit@plt+0xfcd34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + ldr r3, [pc, #64] @ 108560 <__cxa_atexit@plt+0xfcd38> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 108564 <__cxa_atexit@plt+0xfcd3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + ldrdeq sp, [r4], #248 @ 0xf8 @ │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + ldrsbeq ip, [r6], #184 @ 0xb8 │ │ │ │ + ldrsbeq ip, [r6], #168 @ 0xa8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r1, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10862c <__cxa_atexit@plt+0xfce04> │ │ │ │ + ldr lr, [pc, #204] @ 10865c <__cxa_atexit@plt+0xfce34> │ │ │ │ + add sl, r1, #3 │ │ │ │ + mov r1, r5 │ │ │ │ + ldm sl, {r3, r7, sl} │ │ │ │ + str r8, [r1, #-4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r3, #3 │ │ │ │ + str lr, [r1, #-12] │ │ │ │ + stmdb r1, {r7, sl} │ │ │ │ + beq 108610 <__cxa_atexit@plt+0xfcde8> │ │ │ │ + ldr r0, [pc, #168] @ 108660 <__cxa_atexit@plt+0xfce38> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + beq 108620 <__cxa_atexit@plt+0xfcdf8> │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 108638 <__cxa_atexit@plt+0xfce10> │ │ │ │ + ldr r5, [pc, #124] @ 108668 <__cxa_atexit@plt+0xfce40> │ │ │ │ + ldr r9, [pc, #124] @ 10866c <__cxa_atexit@plt+0xfce44> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + str sl, [r8, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov sl, #0 │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #36] @ 108664 <__cxa_atexit@plt+0xfce3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + mov r7, r2 │ │ │ │ + mov r1, #20 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + sbcseq ip, r6, r4, lsl #20 │ │ │ │ + @ instruction: 0xffffc0cc │ │ │ │ + ldrheq ip, [r6], #156 @ 0x9c │ │ │ │ + ldrsbeq ip, [r6], #148 @ 0x94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r6, [pc, #148] @ 10871c <__cxa_atexit@plt+0xfcef4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq 1086e8 <__cxa_atexit@plt+0xfcec0> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1086f4 <__cxa_atexit@plt+0xfcecc> │ │ │ │ + ldr r2, [pc, #96] @ 108724 <__cxa_atexit@plt+0xfcefc> │ │ │ │ + ldr r9, [pc, #96] @ 108728 <__cxa_atexit@plt+0xfcf00> │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov sl, #0 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #36] @ 108720 <__cxa_atexit@plt+0xfcef8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + sbcseq ip, r6, r4, asr #18 │ │ │ │ + @ instruction: 0xffffbff0 │ │ │ │ + sbcseq ip, r6, r0, ror #17 │ │ │ │ + sbcseq ip, r6, r8, lsl r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 108788 <__cxa_atexit@plt+0xfcf60> │ │ │ │ + ldr r3, [pc, #76] @ 1087b0 <__cxa_atexit@plt+0xfcf88> │ │ │ │ + ldr r9, [pc, #76] @ 1087b4 <__cxa_atexit@plt+0xfcf8c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov sl, #0 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r3, [pc, #40] @ 1087b8 <__cxa_atexit@plt+0xfcf90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #20 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffbf50 │ │ │ │ + sbcseq ip, r6, r0, asr #16 │ │ │ │ + ldrheq ip, [r6], #128 @ 0x80 │ │ │ │ + sbcseq ip, r6, r4, lsl #17 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 108808 <__cxa_atexit@plt+0xfcfe0> │ │ │ │ + ldr r0, [pc, #56] @ 108820 <__cxa_atexit@plt+0xfcff8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r8, r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldr r7, [pc, #20] @ 108824 <__cxa_atexit@plt+0xfcffc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + sbcseq ip, r6, r0, lsr #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 10611c <__cxa_atexit@plt+0xfa8f4> │ │ │ │ + bhi 108858 <__cxa_atexit@plt+0xfd030> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 108860 <__cxa_atexit@plt+0xfd038> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 106124 <__cxa_atexit@plt+0xfa8fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq pc, r4, ip, ror #29 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106190 <__cxa_atexit@plt+0xfa968> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 106198 <__cxa_atexit@plt+0xfa970> │ │ │ │ - ldr r1, [pc, #80] @ 1061ac <__cxa_atexit@plt+0xfa984> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 1061b0 <__cxa_atexit@plt+0xfa988> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1061a0 <__cxa_atexit@plt+0xfa978> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlaleq pc, r4, r8, lr @ │ │ │ │ - rsceq r0, r5, r4, ror r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + strhteq sp, [r4], #112 @ 0x70 │ │ │ │ + ldrsbeq ip, [r6], #124 @ 0x7c │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 106208 <__cxa_atexit@plt+0xfa9e0> │ │ │ │ - ldr r2, [pc, #60] @ 106214 <__cxa_atexit@plt+0xfa9ec> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + bhi 1088b0 <__cxa_atexit@plt+0xfd088> │ │ │ │ + ldr r2, [pc, #56] @ 1088c4 <__cxa_atexit@plt+0xfd09c> │ │ │ │ + ldr r7, [r3] │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 1061fc <__cxa_atexit@plt+0xfa9d4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 106220 <__cxa_atexit@plt+0xfa9f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ + beq 1088a8 <__cxa_atexit@plt+0xfd080> │ │ │ │ + b 1088d8 <__cxa_atexit@plt+0xfd0b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1088c8 <__cxa_atexit@plt+0xfd0a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + sbcseq ip, r6, r0, lsl #17 │ │ │ │ + sbcseq ip, r6, r8, ror r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ mov r3, r7 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 108990 <__cxa_atexit@plt+0xfd168> │ │ │ │ + ldr r1, [pc, #208] @ 1089c8 <__cxa_atexit@plt+0xfd1a0> │ │ │ │ + ldr lr, [pc, #208] @ 1089cc <__cxa_atexit@plt+0xfd1a4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 106240 <__cxa_atexit@plt+0xfaa18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + mov r1, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + beq 10897c <__cxa_atexit@plt+0xfd154> │ │ │ │ + ldr r0, [pc, #156] @ 1089d0 <__cxa_atexit@plt+0xfd1a8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r0, pc, r0 │ │ │ │ + tst r3, #3 │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + beq 108984 <__cxa_atexit@plt+0xfd15c> │ │ │ │ + add r6, r8, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + str sl, [r5, #12] │ │ │ │ + bcc 1089a0 <__cxa_atexit@plt+0xfd178> │ │ │ │ + ldr r2, [pc, #124] @ 1089d8 <__cxa_atexit@plt+0xfd1b0> │ │ │ │ + ldr r9, [pc, #124] @ 1089dc <__cxa_atexit@plt+0xfd1b4> │ │ │ │ add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 10626c <__cxa_atexit@plt+0xfaa44> │ │ │ │ - ldr r2, [pc, #124] @ 1062c4 <__cxa_atexit@plt+0xfaa9c> │ │ │ │ - str r3, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10626c <__cxa_atexit@plt+0xfaa44> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 106274 <__cxa_atexit@plt+0xfaa4c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r2, [r8, #16]! │ │ │ │ + add lr, r8, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + add r9, pc, r9 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1062b4 <__cxa_atexit@plt+0xfaa8c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 1062c8 <__cxa_atexit@plt+0xfaaa0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq pc, r4, r4, asr pc @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1062f0 <__cxa_atexit@plt+0xfaac8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 106330 <__cxa_atexit@plt+0xfab08> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 106340 <__cxa_atexit@plt+0xfab18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq pc, [r4], #232 @ 0xe8 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 1089d4 <__cxa_atexit@plt+0xfd1ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + smullseq ip, r6, r8, r6 │ │ │ │ + @ instruction: 0xffffbd58 │ │ │ │ + sbcseq ip, r6, r0, asr #12 │ │ │ │ + sbcseq ip, r6, r4, ror #12 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r6, [pc, #140] @ 108a84 <__cxa_atexit@plt+0xfd25c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq 108a54 <__cxa_atexit@plt+0xfd22c> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + str sl, [r5, #12] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 108a60 <__cxa_atexit@plt+0xfd238> │ │ │ │ + ldr r2, [pc, #88] @ 108a8c <__cxa_atexit@plt+0xfd264> │ │ │ │ + ldr r9, [pc, #88] @ 108a90 <__cxa_atexit@plt+0xfd268> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 108a88 <__cxa_atexit@plt+0xfd260> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, #20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrsbeq ip, [r6], #88 @ 0x58 │ │ │ │ + @ instruction: 0xffffbc80 │ │ │ │ + sbcseq ip, r6, r0, ror r5 │ │ │ │ + ldrheq ip, [r6], #80 @ 0x50 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + ldmib r5, {r2, sl} │ │ │ │ + cmp r3, r6 │ │ │ │ + str sl, [r5, #12] │ │ │ │ + bcc 108ae8 <__cxa_atexit@plt+0xfd2c0> │ │ │ │ + ldr r3, [pc, #68] @ 108b0c <__cxa_atexit@plt+0xfd2e4> │ │ │ │ + ldr r9, [pc, #68] @ 108b10 <__cxa_atexit@plt+0xfd2e8> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r3, [pc, #36] @ 108b14 <__cxa_atexit@plt+0xfd2ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, #20 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffbbec │ │ │ │ + ldrsbeq ip, [r6], #76 @ 0x4c │ │ │ │ + sbcseq ip, r6, r0, asr r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 106378 <__cxa_atexit@plt+0xfab50> │ │ │ │ + bhi 108b48 <__cxa_atexit@plt+0xfd320> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 108b50 <__cxa_atexit@plt+0xfd328> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 106380 <__cxa_atexit@plt+0xfab58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlaleq pc, r4, r0, ip @ │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1063ec <__cxa_atexit@plt+0xfabc4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1063f4 <__cxa_atexit@plt+0xfabcc> │ │ │ │ - ldr r1, [pc, #80] @ 106408 <__cxa_atexit@plt+0xfabe0> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 10640c <__cxa_atexit@plt+0xfabe4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1063fc <__cxa_atexit@plt+0xfabd4> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + rsceq sp, r4, r0, asr #9 │ │ │ │ + sbcseq ip, r6, ip, ror #9 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 108c68 <__cxa_atexit@plt+0xfd440> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #12 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 108c70 <__cxa_atexit@plt+0xfd448> │ │ │ │ + ldr r3, [pc, #300] @ 108cb4 <__cxa_atexit@plt+0xfd48c> │ │ │ │ + mov r0, r6 │ │ │ │ + ldr lr, [pc, #296] @ 108cb8 <__cxa_atexit@plt+0xfd490> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + mov r3, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str lr, [r3, #-4] │ │ │ │ + beq 108c40 <__cxa_atexit@plt+0xfd418> │ │ │ │ + ldr lr, [pc, #256] @ 108cbc <__cxa_atexit@plt+0xfd494> │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + beq 108c54 <__cxa_atexit@plt+0xfd42c> │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #228] @ 108cc0 <__cxa_atexit@plt+0xfd498> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r2, [pc, #220] @ 108cc4 <__cxa_atexit@plt+0xfd49c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + bcc 108c8c <__cxa_atexit@plt+0xfd464> │ │ │ │ + ldr r7, [pc, #196] @ 108cd0 <__cxa_atexit@plt+0xfd4a8> │ │ │ │ + ldr r2, [pc, #196] @ 108cd4 <__cxa_atexit@plt+0xfd4ac> │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, #0 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, ip, lsr ip @ │ │ │ │ - rsceq pc, r4, r8, lsl lr @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106444 <__cxa_atexit@plt+0xfac1c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r1, r6 │ │ │ │ + b 108c78 <__cxa_atexit@plt+0xfd450> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 108ccc <__cxa_atexit@plt+0xfd4a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r6, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r7, [pc, #52] @ 108cc8 <__cxa_atexit@plt+0xfd4a0> │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + mov r6, #20 │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r1 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + bx r2 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + rsceq sp, r4, r0, lsl #9 │ │ │ │ + rsceq sp, r4, r8, lsl r4 │ │ │ │ + sbcseq ip, r6, r8, lsr #7 │ │ │ │ + sbcseq ip, r6, r0, asr #9 │ │ │ │ + @ instruction: 0xffffbaa8 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ + sbcseq ip, r6, ip, ror #6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r6, [pc, #184] @ 108da8 <__cxa_atexit@plt+0xfd580> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 108d78 <__cxa_atexit@plt+0xfd550> │ │ │ │ + mov r6, #0 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #148] @ 108dac <__cxa_atexit@plt+0xfd584> │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1064bc <__cxa_atexit@plt+0xfac94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1064c4 <__cxa_atexit@plt+0xfac9c> │ │ │ │ - ldr r1, [pc, #80] @ 1064d8 <__cxa_atexit@plt+0xfacb0> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 1064dc <__cxa_atexit@plt+0xfacb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1064cc <__cxa_atexit@plt+0xfaca4> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + ldr r6, [pc, #136] @ 108db0 <__cxa_atexit@plt+0xfd588> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr lr, [r2, #4]! │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add r6, r6, #1 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5, #12] │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + str r1, [r2] │ │ │ │ + bcc 108d84 <__cxa_atexit@plt+0xfd55c> │ │ │ │ + ldr r0, [pc, #100] @ 108db8 <__cxa_atexit@plt+0xfd590> │ │ │ │ + ldr r9, [pc, #100] @ 108dbc <__cxa_atexit@plt+0xfd594> │ │ │ │ mov r5, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov sl, #0 │ │ │ │ + str lr, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, ip, ror #22 │ │ │ │ - rsceq pc, r4, r8, asr #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r2, [pc, #40] @ 108db4 <__cxa_atexit@plt+0xfd58c> │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r7, lr} │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq sp, r4, r0, asr #6 │ │ │ │ + ldrdeq sp, [r4], #40 @ 0x28 @ │ │ │ │ + ldrheq ip, [r6], #32 │ │ │ │ + @ instruction: 0xffffb960 │ │ │ │ + sbcseq ip, r6, r0, asr r2 │ │ │ │ + sbcseq ip, r6, r4, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, #0 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #136] @ 108e68 <__cxa_atexit@plt+0xfd640> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + ldr r1, [pc, #112] @ 108e6c <__cxa_atexit@plt+0xfd644> │ │ │ │ + add r6, r6, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r3] │ │ │ │ + bcc 108e44 <__cxa_atexit@plt+0xfd61c> │ │ │ │ + ldr r0, [pc, #80] @ 108e70 <__cxa_atexit@plt+0xfd648> │ │ │ │ + ldr r9, [pc, #80] @ 108e74 <__cxa_atexit@plt+0xfd64c> │ │ │ │ + mov r5, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + str sl, [r8, #8] │ │ │ │ + mov sl, #0 │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str lr, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r3, [pc, #44] @ 108e78 <__cxa_atexit@plt+0xfd650> │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r4, ip, lsl r2 │ │ │ │ + rsceq sp, r4, ip, asr r2 │ │ │ │ + @ instruction: 0xffffb894 │ │ │ │ + sbcseq ip, r6, r4, lsl #3 │ │ │ │ + ldrsheq ip, [r6], #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 106514 <__cxa_atexit@plt+0xfacec> │ │ │ │ + bhi 108eac <__cxa_atexit@plt+0xfd684> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 108eb4 <__cxa_atexit@plt+0xfd68c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10651c <__cxa_atexit@plt+0xfacf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r4], #164 @ 0xa4 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106574 <__cxa_atexit@plt+0xfad4c> │ │ │ │ - ldr r2, [pc, #60] @ 106580 <__cxa_atexit@plt+0xfad58> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 106568 <__cxa_atexit@plt+0xfad40> │ │ │ │ - mov r7, r8 │ │ │ │ - b 10658c <__cxa_atexit@plt+0xfad64> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + rsceq sp, r4, ip, asr r1 │ │ │ │ + sbcseq ip, r6, r8, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r1, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 108f7c <__cxa_atexit@plt+0xfd754> │ │ │ │ + ldr lr, [pc, #204] @ 108fac <__cxa_atexit@plt+0xfd784> │ │ │ │ + add sl, r1, #3 │ │ │ │ + mov r1, r5 │ │ │ │ + ldm sl, {r3, r7, sl} │ │ │ │ + str r8, [r1, #-4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r3, #3 │ │ │ │ + str lr, [r1, #-12] │ │ │ │ + stmdb r1, {r7, sl} │ │ │ │ + beq 108f60 <__cxa_atexit@plt+0xfd738> │ │ │ │ + ldr r0, [pc, #168] @ 108fb0 <__cxa_atexit@plt+0xfd788> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + beq 108f70 <__cxa_atexit@plt+0xfd748> │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 108f88 <__cxa_atexit@plt+0xfd760> │ │ │ │ + ldr r5, [pc, #124] @ 108fb8 <__cxa_atexit@plt+0xfd790> │ │ │ │ + ldr r9, [pc, #124] @ 108fbc <__cxa_atexit@plt+0xfd794> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + str sl, [r8, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov sl, #0 │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 108fb4 <__cxa_atexit@plt+0xfd78c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + mov r7, r2 │ │ │ │ + mov r1, #20 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + ldrheq ip, [r6], #4 │ │ │ │ + @ instruction: 0xffffb77c │ │ │ │ + sbcseq ip, r6, ip, rrx │ │ │ │ + sbcseq ip, r6, r4, lsl #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r6, [pc, #148] @ 10906c <__cxa_atexit@plt+0xfd844> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1065ac <__cxa_atexit@plt+0xfad84> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 1065d8 <__cxa_atexit@plt+0xfadb0> │ │ │ │ - ldr r2, [pc, #124] @ 106630 <__cxa_atexit@plt+0xfae08> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq 109038 <__cxa_atexit@plt+0xfd810> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 109044 <__cxa_atexit@plt+0xfd81c> │ │ │ │ + ldr r2, [pc, #96] @ 109074 <__cxa_atexit@plt+0xfd84c> │ │ │ │ + ldr r9, [pc, #96] @ 109078 <__cxa_atexit@plt+0xfd850> │ │ │ │ + add r5, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1065d8 <__cxa_atexit@plt+0xfadb0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1065e0 <__cxa_atexit@plt+0xfadb8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov sl, #0 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #36] @ 109070 <__cxa_atexit@plt+0xfd848> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + ldrsheq fp, [r6], #244 @ 0xf4 │ │ │ │ + @ instruction: 0xffffb6a0 │ │ │ │ + smullseq fp, r6, r0, pc @ │ │ │ │ + sbcseq fp, r6, r8, asr #31 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1090d8 <__cxa_atexit@plt+0xfd8b0> │ │ │ │ + ldr r3, [pc, #76] @ 109100 <__cxa_atexit@plt+0xfd8d8> │ │ │ │ + ldr r9, [pc, #76] @ 109104 <__cxa_atexit@plt+0xfd8dc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov sl, #0 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r3, [pc, #40] @ 109108 <__cxa_atexit@plt+0xfd8e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #20 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffb600 │ │ │ │ + ldrsheq fp, [r6], #224 @ 0xe0 │ │ │ │ + sbcseq fp, r6, r0, ror #30 │ │ │ │ + sbcseq fp, r6, r4, lsr pc │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 109174 <__cxa_atexit@plt+0xfd94c> │ │ │ │ + ldr r0, [pc, #84] @ 10918c <__cxa_atexit@plt+0xfd964> │ │ │ │ + ldr lr, [pc, #84] @ 109190 <__cxa_atexit@plt+0xfd968> │ │ │ │ + ldr r2, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldr r7, [pc, #24] @ 109194 <__cxa_atexit@plt+0xfd96c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + sbcseq fp, r6, ip, asr #31 │ │ │ │ + sbcseq fp, r6, ip, lsr #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r0, r5, #8 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 109210 <__cxa_atexit@plt+0xfd9e8> │ │ │ │ + add sl, r7, #2 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #28 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 106620 <__cxa_atexit@plt+0xfadf8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 106634 <__cxa_atexit@plt+0xfae0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + bcc 109220 <__cxa_atexit@plt+0xfd9f8> │ │ │ │ + ldr r0, [pc, #100] @ 109244 <__cxa_atexit@plt+0xfda1c> │ │ │ │ + ldr r1, [pc, #100] @ 109248 <__cxa_atexit@plt+0xfda20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, r6, #12 │ │ │ │ + stm r0, {r1, r8, r9} │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, lr │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 109240 <__cxa_atexit@plt+0xfda18> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq pc, r4, r8, ror #23 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10665c <__cxa_atexit@plt+0xfae34> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + bx r1 │ │ │ │ + sbcseq fp, r6, ip, lsl pc │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + ldrsheq fp, [r6], #224 @ 0xe0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 109280 <__cxa_atexit@plt+0xfda58> │ │ │ │ + add sl, r7, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + mov r8, r3 │ │ │ │ + b 108b64 <__cxa_atexit@plt+0xfd33c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10669c <__cxa_atexit@plt+0xfae74> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 1066ac <__cxa_atexit@plt+0xfae84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + sbcseq fp, r6, r8, lsr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1092fc <__cxa_atexit@plt+0xfdad4> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + bhi 109304 <__cxa_atexit@plt+0xfdadc> │ │ │ │ + ldr r1, [pc, #84] @ 109320 <__cxa_atexit@plt+0xfdaf8> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + tst r8, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + beq 1092ec <__cxa_atexit@plt+0xfdac4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1088d8 <__cxa_atexit@plt+0xfd0b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 109324 <__cxa_atexit@plt+0xfdafc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff600 │ │ │ │ + sbcseq fp, r6, ip, lsr #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + mov ip, fp │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1093b4 <__cxa_atexit@plt+0xfdb8c> │ │ │ │ + ldr r3, [pc, #124] @ 1093d0 <__cxa_atexit@plt+0xfdba8> │ │ │ │ + ldr fp, [pc, #124] @ 1093d4 <__cxa_atexit@plt+0xfdbac> │ │ │ │ + sub r2, r6, #58 @ 0x3a │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + sub lr, r6, #26 │ │ │ │ + str lr, [r7, #56] @ 0x38 │ │ │ │ + str fp, [r7, #52] @ 0x34 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r8, [r7, #40] @ 0x28 │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + str sl, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r3, [pc, #68] @ 1093d8 <__cxa_atexit@plt+0xfdbb0> │ │ │ │ + add lr, r7, #20 │ │ │ │ + mov fp, ip │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r3, [pc, #52] @ 1093dc <__cxa_atexit@plt+0xfdbb4> │ │ │ │ + sub r7, r6, #11 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #36] @ 1093e0 <__cxa_atexit@plt+0xfdbb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov fp, ip │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + rsceq ip, r4, ip, lsr #26 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + smullseq fp, r6, r4, sp │ │ │ │ + sbcseq fp, r6, r8, asr #26 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 109440 <__cxa_atexit@plt+0xfdc18> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldmib r7, {r2, r9} │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 109448 <__cxa_atexit@plt+0xfdc20> │ │ │ │ + ldr r0, [pc, #84] @ 109474 <__cxa_atexit@plt+0xfdc4c> │ │ │ │ + ldr r1, [r5], #4 │ │ │ │ + str r8, [r6, #16] │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r0, r2, r9} │ │ │ │ + mov r9, sl │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, r1 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 109470 <__cxa_atexit@plt+0xfdc48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r4, ip, ror #22 │ │ │ │ + mov sl, r8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq fp, [r6], #200 @ 0xc8 │ │ │ │ + @ instruction: 0xfffff14c │ │ │ │ + ldrsbeq fp, [r6], #184 @ 0xb8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1094e4 <__cxa_atexit@plt+0xfdcbc> │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + bhi 1094ec <__cxa_atexit@plt+0xfdcc4> │ │ │ │ + ldr r1, [pc, #88] @ 10950c <__cxa_atexit@plt+0xfdce4> │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq 1094d4 <__cxa_atexit@plt+0xfdcac> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 104874 <__cxa_atexit@plt+0xf904c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 109510 <__cxa_atexit@plt+0xfdce8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, r8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffb3b4 │ │ │ │ + sbcseq fp, r6, r0, ror #22 │ │ │ │ + sbcseq fp, r6, r8, lsr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov ip, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1095a4 <__cxa_atexit@plt+0xfdd7c> │ │ │ │ + ldr r1, [pc, #116] @ 1095c0 <__cxa_atexit@plt+0xfdd98> │ │ │ │ + ldr r7, [pc, #116] @ 1095c4 <__cxa_atexit@plt+0xfdd9c> │ │ │ │ + sub r2, r6, #58 @ 0x3a │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r6, #43 @ 0x2b │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + add r1, r3, #52 @ 0x34 │ │ │ │ + sub sl, r6, #26 │ │ │ │ + stm r1, {r7, sl, lr} │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str ip, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #64] @ 1095c8 <__cxa_atexit@plt+0xfdda0> │ │ │ │ + add lr, r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r3, {r7, r8, r9, ip} │ │ │ │ + ldr r7, [pc, #52] @ 1095cc <__cxa_atexit@plt+0xfdda4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm lr, {r7, r8, r9, ip} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1095d0 <__cxa_atexit@plt+0xfdda8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, ip │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + rsceq ip, r4, r4, lsr fp │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + sbcseq fp, r6, r4, lsr #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 109650 <__cxa_atexit@plt+0xfde28> │ │ │ │ + ldr r3, [pc, #108] @ 109668 <__cxa_atexit@plt+0xfde40> │ │ │ │ + ldr lr, [pc, #108] @ 10966c <__cxa_atexit@plt+0xfde44> │ │ │ │ + ldr r1, [pc, #108] @ 109670 <__cxa_atexit@plt+0xfde48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr sl, [pc, #96] @ 109674 <__cxa_atexit@plt+0xfde4c> │ │ │ │ + mov r2, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r2, #12]! │ │ │ │ + sub r3, r6, #23 │ │ │ │ + add r1, r7, #16 │ │ │ │ + stm r1, {r8, r9, lr} │ │ │ │ + add lr, r7, #28 │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ + str r7, [r7, #48] @ 0x30 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 109678 <__cxa_atexit@plt+0xfde50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + strhteq ip, [r4], #232 @ 0xe8 │ │ │ │ + sbcseq fp, r6, ip, lsl #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1066e8 <__cxa_atexit@plt+0xfaec0> │ │ │ │ + bhi 1096ac <__cxa_atexit@plt+0xfde84> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1096b4 <__cxa_atexit@plt+0xfde8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1066f0 <__cxa_atexit@plt+0xfaec8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ + b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r0, lsr #18 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq ip, r4, ip, asr r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 10672c <__cxa_atexit@plt+0xfaf04> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 106734 <__cxa_atexit@plt+0xfaf0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 109718 <__cxa_atexit@plt+0xfdef0> │ │ │ │ + ldr r1, [pc, #72] @ 109720 <__cxa_atexit@plt+0xfdef8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2, r7} │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 109708 <__cxa_atexit@plt+0xfdee0> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 109714 <__cxa_atexit@plt+0xfdeec> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r4], #140 @ 0x8c @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10676c <__cxa_atexit@plt+0xfaf44> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10974c <__cxa_atexit@plt+0xfdf24> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1097c8 <__cxa_atexit@plt+0xfdfa0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1097d0 <__cxa_atexit@plt+0xfdfa8> │ │ │ │ + ldr ip, [pc, #96] @ 1097ec <__cxa_atexit@plt+0xfdfc4> │ │ │ │ + ldr lr, [pc, #96] @ 1097f0 <__cxa_atexit@plt+0xfdfc8> │ │ │ │ + ldr r0, [pc, #96] @ 1097f4 <__cxa_atexit@plt+0xfdfcc> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r1, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1097d8 <__cxa_atexit@plt+0xfdfb0> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1097e8 <__cxa_atexit@plt+0xfdfc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + smullseq fp, r6, ip, r9 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + rsceq ip, r4, ip, ror #17 │ │ │ │ + sbcseq fp, r6, r4, lsl #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 109850 <__cxa_atexit@plt+0xfe028> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 109848 <__cxa_atexit@plt+0xfe020> │ │ │ │ + ldr r3, [pc, #44] @ 109858 <__cxa_atexit@plt+0xfe030> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r5, [pc, #32] @ 10985c <__cxa_atexit@plt+0xfe034> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 787a70 <__cxa_atexit@plt+0x77c248> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r4, ip, lsl #16 │ │ │ │ + rsceq ip, r4, r0, lsr #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1098c4 <__cxa_atexit@plt+0xfe09c> │ │ │ │ + ldr r2, [pc, #76] @ 1098cc <__cxa_atexit@plt+0xfe0a4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7, r9} │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1098ac <__cxa_atexit@plt+0xfe084> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1098bc <__cxa_atexit@plt+0xfe094> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + mov r7, r9 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1098fc <__cxa_atexit@plt+0xfe0d4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + sbcseq fp, r6, ip, ror r8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1067b4 <__cxa_atexit@plt+0xfaf8c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1067bc <__cxa_atexit@plt+0xfaf94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 109974 <__cxa_atexit@plt+0xfe14c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10997c <__cxa_atexit@plt+0xfe154> │ │ │ │ + ldr r1, [pc, #88] @ 109998 <__cxa_atexit@plt+0xfe170> │ │ │ │ + ldr lr, [pc, #88] @ 10999c <__cxa_atexit@plt+0xfe174> │ │ │ │ + ldr r0, [pc, #88] @ 1099a0 <__cxa_atexit@plt+0xfe178> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmda r5, {r0, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + mov r6, r2 │ │ │ │ + b 109984 <__cxa_atexit@plt+0xfe15c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 109994 <__cxa_atexit@plt+0xfe16c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq fp, r6, r0, lsl r8 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + sbcseq fp, r6, r4, asr #16 │ │ │ │ + rsceq ip, r4, ip, lsr #22 │ │ │ │ + ldrsbeq fp, [r6], #120 @ 0x78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1099fc <__cxa_atexit@plt+0xfe1d4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1099f4 <__cxa_atexit@plt+0xfe1cc> │ │ │ │ + ldr r3, [pc, #44] @ 109a04 <__cxa_atexit@plt+0xfe1dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r5, [pc, #32] @ 109a08 <__cxa_atexit@plt+0xfe1e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 787a70 <__cxa_atexit@plt+0x77c248> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r4, asr r8 @ │ │ │ │ + rsceq ip, r4, r0, ror #12 │ │ │ │ + strdeq ip, [r4], #164 @ 0xa4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1067f8 <__cxa_atexit@plt+0xfafd0> │ │ │ │ + bhi 109a44 <__cxa_atexit@plt+0xfe21c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 106800 <__cxa_atexit@plt+0xfafd8> │ │ │ │ + ldr r1, [pc, #24] @ 109a4c <__cxa_atexit@plt+0xfe224> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r0, lsl r8 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106854 <__cxa_atexit@plt+0xfb02c> │ │ │ │ - ldr r2, [pc, #56] @ 106860 <__cxa_atexit@plt+0xfb038> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + rsceq ip, r4, r4, asr #11 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 109acc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r2, [pc, #100] @ 109ad4 <__cxa_atexit@plt+0xfe2ac> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 106848 <__cxa_atexit@plt+0xfb020> │ │ │ │ - mov r7, r8 │ │ │ │ - b 10686c <__cxa_atexit@plt+0xfb044> │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + beq 109ab0 <__cxa_atexit@plt+0xfe288> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 109ac0 <__cxa_atexit@plt+0xfe298> │ │ │ │ + ldr r7, [pc, #64] @ 109ad8 <__cxa_atexit@plt+0xfe2b0> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10688c <__cxa_atexit@plt+0xfb064> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 109b10 <__cxa_atexit@plt+0xfe2e8> │ │ │ │ + ldr r3, [pc, #32] @ 109b1c <__cxa_atexit@plt+0xfe2f4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 1068b8 <__cxa_atexit@plt+0xfb090> │ │ │ │ - ldr r2, [pc, #124] @ 106910 <__cxa_atexit@plt+0xfb0e8> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 109b68 <__cxa_atexit@plt+0xfe340> │ │ │ │ + ldr r2, [pc, #48] @ 109b74 <__cxa_atexit@plt+0xfe34c> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1068b8 <__cxa_atexit@plt+0xfb090> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1068c0 <__cxa_atexit@plt+0xfb098> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r7, [r8, #12] │ │ │ │ mov r7, r3 │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + sbcseq fp, r6, r4, lsr #12 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 109bf8 <__cxa_atexit@plt+0xfe3d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 109c00 <__cxa_atexit@plt+0xfe3d8> │ │ │ │ + ldr r1, [pc, #108] @ 109c1c <__cxa_atexit@plt+0xfe3f4> │ │ │ │ + ldr lr, [pc, #108] @ 109c20 <__cxa_atexit@plt+0xfe3f8> │ │ │ │ + ldr r0, [pc, #108] @ 109c24 <__cxa_atexit@plt+0xfe3fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #92] @ 109c28 <__cxa_atexit@plt+0xfe400> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str sl, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + mov r6, r2 │ │ │ │ + b 109c08 <__cxa_atexit@plt+0xfe3e0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 109c18 <__cxa_atexit@plt+0xfe3f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + sbcseq fp, r6, r4, lsr #11 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + sbcseq fp, r6, ip, ror #11 │ │ │ │ + rsceq ip, r4, r0, lsr #18 │ │ │ │ + rsceq ip, r4, r0, lsl #9 │ │ │ │ + sbcseq fp, r6, r0, lsr #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 109c80 <__cxa_atexit@plt+0xfe458> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 109c78 <__cxa_atexit@plt+0xfe450> │ │ │ │ + ldr r8, [pc, #40] @ 109c88 <__cxa_atexit@plt+0xfe460> │ │ │ │ + ldr r3, [pc, #40] @ 109c8c <__cxa_atexit@plt+0xfe464> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 86f9b0 <__cxa_atexit@plt+0x864188> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 106900 <__cxa_atexit@plt+0xfb0d8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 106914 <__cxa_atexit@plt+0xfb0ec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq fp, r6, ip, asr r5 │ │ │ │ + ldrdeq ip, [r4], #48 @ 0x30 @ │ │ │ │ + sbcseq fp, r6, ip, ror #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 109ce8 <__cxa_atexit@plt+0xfe4c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 109ce0 <__cxa_atexit@plt+0xfe4b8> │ │ │ │ + ldr r3, [pc, #44] @ 109cf0 <__cxa_atexit@plt+0xfe4c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r5, [pc, #32] @ 109cf4 <__cxa_atexit@plt+0xfe4cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 787a70 <__cxa_atexit@plt+0x77c248> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r4, r4, ror r3 │ │ │ │ + rsceq ip, r4, r8, lsl #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 109d70 <__cxa_atexit@plt+0xfe548> │ │ │ │ + ldr lr, [pc, #100] @ 109d7c <__cxa_atexit@plt+0xfe554> │ │ │ │ + ldr r0, [pc, #100] @ 109d80 <__cxa_atexit@plt+0xfe558> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq pc, r4, r8, lsl #18 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + beq 109d5c <__cxa_atexit@plt+0xfe534> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 109d68 <__cxa_atexit@plt+0xfe540> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r7, r1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + mov r7, r9 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + ldrdeq ip, [r4], #40 @ 0x28 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10693c <__cxa_atexit@plt+0xfb114> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 109db0 <__cxa_atexit@plt+0xfe588> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 109e54 <__cxa_atexit@plt+0xfe62c> │ │ │ │ + ldr r3, [pc, #152] @ 109e74 <__cxa_atexit@plt+0xfe64c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r7, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 109e38 <__cxa_atexit@plt+0xfe610> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 109e48 <__cxa_atexit@plt+0xfe620> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 109e5c <__cxa_atexit@plt+0xfe634> │ │ │ │ + ldr r2, [pc, #108] @ 109e78 <__cxa_atexit@plt+0xfe650> │ │ │ │ + ldr lr, [pc, #108] @ 109e7c <__cxa_atexit@plt+0xfe654> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r1, r7, r9, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + rsceq ip, r4, ip, lsr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 109ee4 <__cxa_atexit@plt+0xfe6bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10697c <__cxa_atexit@plt+0xfb154> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 10698c <__cxa_atexit@plt+0xfb164> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 109ef4 <__cxa_atexit@plt+0xfe6cc> │ │ │ │ + ldr r1, [pc, #84] @ 109f04 <__cxa_atexit@plt+0xfe6dc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr lr, [pc, #64] @ 109f08 <__cxa_atexit@plt+0xfe6e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r4, ip, lsl #17 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + rsceq ip, r4, r8, lsl #3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1069e0 <__cxa_atexit@plt+0xfb1b8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 1069e8 <__cxa_atexit@plt+0xfb1c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + bhi 109f8c <__cxa_atexit@plt+0xfe764> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 109f94 <__cxa_atexit@plt+0xfe76c> │ │ │ │ + ldr r1, [pc, #112] @ 109fb0 <__cxa_atexit@plt+0xfe788> │ │ │ │ + ldr ip, [pc, #112] @ 109fb4 <__cxa_atexit@plt+0xfe78c> │ │ │ │ + ldr r0, [pc, #112] @ 109fb8 <__cxa_atexit@plt+0xfe790> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [pc, #100] @ 109fbc <__cxa_atexit@plt+0xfe794> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r2, [pc, #64] @ 109fc0 <__cxa_atexit@plt+0xfe798> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + mov r6, r2 │ │ │ │ + b 109f9c <__cxa_atexit@plt+0xfe774> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 109fac <__cxa_atexit@plt+0xfe784> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r8, lsr r6 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + sbcseq fp, r6, ip, asr r2 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + sbcseq fp, r6, r8, lsr #5 │ │ │ │ + rsceq ip, r4, r4, lsl #2 │ │ │ │ + rsceq ip, r4, r0, lsr #10 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + sbcseq fp, r6, r8, lsl r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 109fec <__cxa_atexit@plt+0xfe7c4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + addne r7, pc, r7 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldrsheq fp, [r6], #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 106a20 <__cxa_atexit@plt+0xfb1f8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 106a28 <__cxa_atexit@plt+0xfb200> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 10a054 <__cxa_atexit@plt+0xfe82c> │ │ │ │ + ldr r2, [pc, #76] @ 10a05c <__cxa_atexit@plt+0xfe834> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 10a030 <__cxa_atexit@plt+0xfe808> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10a040 <__cxa_atexit@plt+0xfe818> │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10a060 <__cxa_atexit@plt+0xfe838> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq ip, r4, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10a08c <__cxa_atexit@plt+0xfe864> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 10a0a0 <__cxa_atexit@plt+0xfe878> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r8, ror #11 │ │ │ │ + strhteq fp, [r4], #248 @ 0xf8 │ │ │ │ + ldrsbeq fp, [r6], #4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10a114 <__cxa_atexit@plt+0xfe8ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10a11c <__cxa_atexit@plt+0xfe8f4> │ │ │ │ + ldr r1, [pc, #92] @ 10a138 <__cxa_atexit@plt+0xfe910> │ │ │ │ + ldr r0, [pc, #92] @ 10a13c <__cxa_atexit@plt+0xfe914> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #76] @ 10a140 <__cxa_atexit@plt+0xfe918> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + mov r6, r2 │ │ │ │ + b 10a124 <__cxa_atexit@plt+0xfe8fc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10a134 <__cxa_atexit@plt+0xfe90c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq fp, r6, r4, ror #1 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + strdeq ip, [r4], #56 @ 0x38 @ │ │ │ │ + rsceq ip, r4, r8, lsl #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106a60 <__cxa_atexit@plt+0xfb238> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10a1a8 <__cxa_atexit@plt+0xfe980> │ │ │ │ + ldr r3, [pc, #84] @ 10a1b8 <__cxa_atexit@plt+0xfe990> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 10a18c <__cxa_atexit@plt+0xfe964> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10a19c <__cxa_atexit@plt+0xfe974> │ │ │ │ + ldr r7, [pc, #60] @ 10a1bc <__cxa_atexit@plt+0xfe994> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 10a1c0 <__cxa_atexit@plt+0xfe998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq fp, r4, r8, lsr #29 │ │ │ │ + sbcseq fp, r6, r8, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10a1ec <__cxa_atexit@plt+0xfe9c4> │ │ │ │ + ldr r7, [pc, #32] @ 10a200 <__cxa_atexit@plt+0xfe9d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r4, r8, asr #28 │ │ │ │ + sbcseq sl, r6, r4, ror pc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 106aa4 <__cxa_atexit@plt+0xfb27c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 106aac <__cxa_atexit@plt+0xfb284> │ │ │ │ + bhi 10a264 <__cxa_atexit@plt+0xfea3c> │ │ │ │ + ldr lr, [pc, #76] @ 10a274 <__cxa_atexit@plt+0xfea4c> │ │ │ │ + ldr r1, [pc, #76] @ 10a278 <__cxa_atexit@plt+0xfea50> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, lr, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [pc, #64] @ 10a27c <__cxa_atexit@plt+0xfea54> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr sl, [pc, #52] @ 10a280 <__cxa_atexit@plt+0xfea58> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r7, [pc, #24] @ 10a284 <__cxa_atexit@plt+0xfea5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq sl, [r6], #240 @ 0xf0 │ │ │ │ + strdeq fp, [r4], #216 @ 0xd8 @ │ │ │ │ + smlaleq ip, r4, r8, r2 │ │ │ │ + rsceq ip, r4, ip, lsr #4 │ │ │ │ + ldrheq sl, [r6], #240 @ 0xf0 │ │ │ │ + sbcseq sl, r6, ip, lsr #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 10a2dc <__cxa_atexit@plt+0xfeab4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 10a2d4 <__cxa_atexit@plt+0xfeaac> │ │ │ │ + ldr r8, [pc, #40] @ 10a2e4 <__cxa_atexit@plt+0xfeabc> │ │ │ │ + ldr r3, [pc, #40] @ 10a2e8 <__cxa_atexit@plt+0xfeac0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 86f9b0 <__cxa_atexit@plt+0x864188> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r4, ror #10 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ + sbcseq sl, r6, r8, ror #30 │ │ │ │ + rsceq fp, r4, r4, ror sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 106b00 <__cxa_atexit@plt+0xfb2d8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 106b08 <__cxa_atexit@plt+0xfb2e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi 10a364 <__cxa_atexit@plt+0xfeb3c> │ │ │ │ + ldr lr, [pc, #100] @ 10a370 <__cxa_atexit@plt+0xfeb48> │ │ │ │ + ldr r0, [pc, #100] @ 10a374 <__cxa_atexit@plt+0xfeb4c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 10a350 <__cxa_atexit@plt+0xfeb28> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 10a35c <__cxa_atexit@plt+0xfeb34> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + mov r7, r1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r8, lsl r5 @ │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + rsceq fp, r4, r4, ror #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10a3a4 <__cxa_atexit@plt+0xfeb7c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106b5c <__cxa_atexit@plt+0xfb334> │ │ │ │ - ldr r2, [pc, #56] @ 106b68 <__cxa_atexit@plt+0xfb340> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10a448 <__cxa_atexit@plt+0xfec20> │ │ │ │ + ldr r3, [pc, #152] @ 10a468 <__cxa_atexit@plt+0xfec40> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r7, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 10a42c <__cxa_atexit@plt+0xfec04> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10a43c <__cxa_atexit@plt+0xfec14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 10a450 <__cxa_atexit@plt+0xfec28> │ │ │ │ + ldr r2, [pc, #108] @ 10a46c <__cxa_atexit@plt+0xfec44> │ │ │ │ + ldr lr, [pc, #108] @ 10a470 <__cxa_atexit@plt+0xfec48> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 106b50 <__cxa_atexit@plt+0xfb328> │ │ │ │ - mov r7, r8 │ │ │ │ - b 106b74 <__cxa_atexit@plt+0xfb34c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r1, r7, r9, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + rsceq fp, r4, r8, asr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 106b94 <__cxa_atexit@plt+0xfb36c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 106bc0 <__cxa_atexit@plt+0xfb398> │ │ │ │ - ldr r2, [pc, #124] @ 106c18 <__cxa_atexit@plt+0xfb3f0> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 106bc0 <__cxa_atexit@plt+0xfb398> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 106bc8 <__cxa_atexit@plt+0xfb3a0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10a4d8 <__cxa_atexit@plt+0xfecb0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 10a4e8 <__cxa_atexit@plt+0xfecc0> │ │ │ │ + ldr r1, [pc, #84] @ 10a4f8 <__cxa_atexit@plt+0xfecd0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr lr, [pc, #64] @ 10a4fc <__cxa_atexit@plt+0xfecd4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 106c08 <__cxa_atexit@plt+0xfb3e0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 106c1c <__cxa_atexit@plt+0xfb3f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq pc, r4, r0, lsl #12 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 106c44 <__cxa_atexit@plt+0xfb41c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + smlaleq fp, r4, r4, fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10a580 <__cxa_atexit@plt+0xfed58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 106c84 <__cxa_atexit@plt+0xfb45c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 106c94 <__cxa_atexit@plt+0xfb46c> │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10a588 <__cxa_atexit@plt+0xfed60> │ │ │ │ + ldr ip, [pc, #112] @ 10a5a4 <__cxa_atexit@plt+0xfed7c> │ │ │ │ + ldr lr, [pc, #112] @ 10a5a8 <__cxa_atexit@plt+0xfed80> │ │ │ │ + str r9, [r2, #8] │ │ │ │ + ldr r0, [pc, #108] @ 10a5ac <__cxa_atexit@plt+0xfed84> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [pc, #96] @ 10a5b0 <__cxa_atexit@plt+0xfed88> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [pc, #88] @ 10a5b4 <__cxa_atexit@plt+0xfed8c> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + mov r5, r3 │ │ │ │ + str ip, [r2, #4] │ │ │ │ + sub r2, r6, #2 │ │ │ │ + stm r9, {r1, r2, sl} │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r4, r4, lsl #11 │ │ │ │ + b 10a590 <__cxa_atexit@plt+0xfed68> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10a5a0 <__cxa_atexit@plt+0xfed78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq sl, r6, r0, asr #25 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq fp, r4, ip, lsl #22 │ │ │ │ + rsceq fp, r4, r8, lsl #31 │ │ │ │ + rsceq fp, r4, ip, lsl pc │ │ │ │ + sbcseq sl, r6, ip, lsl #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 10a5e0 <__cxa_atexit@plt+0xfedb8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + addne r7, pc, r7 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + sbcseq sl, r6, r0, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 106ccc <__cxa_atexit@plt+0xfb4a4> │ │ │ │ + bhi 10a624 <__cxa_atexit@plt+0xfedfc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 106cd4 <__cxa_atexit@plt+0xfb4ac> │ │ │ │ + ldr r1, [pc, #36] @ 10a62c <__cxa_atexit@plt+0xfee04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 10a630 <__cxa_atexit@plt+0xfee08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, ip, lsr r3 @ │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + strdeq fp, [r4], #144 @ 0x90 @ │ │ │ │ + rsceq fp, r4, ip, asr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 106d28 <__cxa_atexit@plt+0xfb500> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 106d30 <__cxa_atexit@plt+0xfb508> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi 10a698 <__cxa_atexit@plt+0xfee70> │ │ │ │ + ldr r2, [pc, #76] @ 10a6a0 <__cxa_atexit@plt+0xfee78> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 10a674 <__cxa_atexit@plt+0xfee4c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10a684 <__cxa_atexit@plt+0xfee5c> │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10a6a4 <__cxa_atexit@plt+0xfee7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r4], #32 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106d68 <__cxa_atexit@plt+0xfb540> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + smlaleq fp, r4, ip, r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10a6d0 <__cxa_atexit@plt+0xfeea8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #12] @ 10a6e4 <__cxa_atexit@plt+0xfeebc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r4, r0, asr r9 │ │ │ │ + sbcseq sl, r6, r8, ror fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 106dc8 <__cxa_atexit@plt+0xfb5a0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 106dd0 <__cxa_atexit@plt+0xfb5a8> │ │ │ │ + bhi 10a738 <__cxa_atexit@plt+0xfef10> │ │ │ │ + ldr r2, [pc, #52] @ 10a740 <__cxa_atexit@plt+0xfef18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 10a744 <__cxa_atexit@plt+0xfef1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10af28 <__cxa_atexit@plt+0xff700> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, lr │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r0, asr r2 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldrdeq fp, [r4], #216 @ 0xd8 @ │ │ │ │ + rsceq fp, r4, ip, ror #18 │ │ │ │ + sbcseq sl, r6, r8, lsl fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10a7b4 <__cxa_atexit@plt+0xfef8c> │ │ │ │ + ldr r3, [pc, #88] @ 10a7cc <__cxa_atexit@plt+0xfefa4> │ │ │ │ + ldr r2, [pc, #88] @ 10a7d0 <__cxa_atexit@plt+0xfefa8> │ │ │ │ + ldr r1, [pc, #88] @ 10a7d4 <__cxa_atexit@plt+0xfefac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r8, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 10a7d8 <__cxa_atexit@plt+0xfefb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + ldrheq sl, [r6], #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 106e08 <__cxa_atexit@plt+0xfb5e0> │ │ │ │ + bhi 10a814 <__cxa_atexit@plt+0xfefec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 106e10 <__cxa_atexit@plt+0xfb5e8> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 10a81c <__cxa_atexit@plt+0xfeff4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r0, lsl #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106e64 <__cxa_atexit@plt+0xfb63c> │ │ │ │ - ldr r2, [pc, #56] @ 106e70 <__cxa_atexit@plt+0xfb648> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + strdeq fp, [r4], #116 @ 0x74 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10a89c <__cxa_atexit@plt+0xff074> │ │ │ │ + ldr r2, [pc, #100] @ 10a8a4 <__cxa_atexit@plt+0xff07c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 106e58 <__cxa_atexit@plt+0xfb630> │ │ │ │ - mov r7, r8 │ │ │ │ - b 106e7c <__cxa_atexit@plt+0xfb654> │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + beq 10a880 <__cxa_atexit@plt+0xff058> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10a890 <__cxa_atexit@plt+0xff068> │ │ │ │ + ldr r7, [pc, #64] @ 10a8a8 <__cxa_atexit@plt+0xff080> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 106e9c <__cxa_atexit@plt+0xfb674> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10a8e0 <__cxa_atexit@plt+0xff0b8> │ │ │ │ + ldr r3, [pc, #32] @ 10a8ec <__cxa_atexit@plt+0xff0c4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 106ec8 <__cxa_atexit@plt+0xfb6a0> │ │ │ │ - ldr r2, [pc, #124] @ 106f20 <__cxa_atexit@plt+0xfb6f8> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 106ec8 <__cxa_atexit@plt+0xfb6a0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 106ed0 <__cxa_atexit@plt+0xfb6a8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 106f10 <__cxa_atexit@plt+0xfb6e8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 106f24 <__cxa_atexit@plt+0xfb6fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq pc, [r4], #40 @ 0x28 @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 106f4c <__cxa_atexit@plt+0xfb724> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10a938 <__cxa_atexit@plt+0xff110> │ │ │ │ + ldr r2, [pc, #48] @ 10a944 <__cxa_atexit@plt+0xff11c> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 106f8c <__cxa_atexit@plt+0xfb764> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 106f9c <__cxa_atexit@plt+0xfb774> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r4, ip, ror r2 @ │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107008 <__cxa_atexit@plt+0xfb7e0> │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + sbcseq sl, r6, r0, lsr r8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10a9d0 <__cxa_atexit@plt+0xff1a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 107010 <__cxa_atexit@plt+0xfb7e8> │ │ │ │ - ldr r1, [pc, #80] @ 107024 <__cxa_atexit@plt+0xfb7fc> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 107028 <__cxa_atexit@plt+0xfb800> │ │ │ │ + bcc 10a9d8 <__cxa_atexit@plt+0xff1b0> │ │ │ │ + ldr r1, [pc, #116] @ 10a9f4 <__cxa_atexit@plt+0xff1cc> │ │ │ │ + str r9, [r2, #8] │ │ │ │ + ldr r0, [pc, #112] @ 10a9f8 <__cxa_atexit@plt+0xff1d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 107018 <__cxa_atexit@plt+0xfb7f0> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #96] @ 10a9fc <__cxa_atexit@plt+0xff1d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #88] @ 10aa00 <__cxa_atexit@plt+0xff1d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + sub r2, r6, #1 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + mov r6, r2 │ │ │ │ + b 10a9e0 <__cxa_atexit@plt+0xff1b8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10a9f0 <__cxa_atexit@plt+0xff1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r4, r0, lsr #32 │ │ │ │ - strdeq pc, [r4], #28 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + smullseq sl, r6, r4, r8 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + rsceq fp, r4, r0, asr fp │ │ │ │ + rsceq fp, r4, r4, asr #22 │ │ │ │ + rsceq fp, r4, r4, lsr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 107060 <__cxa_atexit@plt+0xfb838> │ │ │ │ + bhi 10aa34 <__cxa_atexit@plt+0xff20c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 10aa3c <__cxa_atexit@plt+0xff214> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 107068 <__cxa_atexit@plt+0xfb840> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r8, lsr #31 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1070a0 <__cxa_atexit@plt+0xfb878> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ + ldrdeq fp, [r4], #84 @ 0x54 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1070e4 <__cxa_atexit@plt+0xfb8bc> │ │ │ │ + bhi 10aa74 <__cxa_atexit@plt+0xff24c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1070ec <__cxa_atexit@plt+0xfb8c4> │ │ │ │ + ldr r1, [pc, #24] @ 10aa7c <__cxa_atexit@plt+0xff254> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r4, lsr #30 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ + smlaleq fp, r4, r4, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107158 <__cxa_atexit@plt+0xfb930> │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 10aaf8 <__cxa_atexit@plt+0xff2d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 107160 <__cxa_atexit@plt+0xfb938> │ │ │ │ - ldr r1, [pc, #80] @ 107174 <__cxa_atexit@plt+0xfb94c> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 107178 <__cxa_atexit@plt+0xfb950> │ │ │ │ + bcc 10ab04 <__cxa_atexit@plt+0xff2dc> │ │ │ │ + ldr lr, [pc, #100] @ 10ab14 <__cxa_atexit@plt+0xff2ec> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ 10ab18 <__cxa_atexit@plt+0xff2f0> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 10ab1c <__cxa_atexit@plt+0xff2f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1350 <__cxa_atexit@plt+0x7e5b28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 107168 <__cxa_atexit@plt+0xfb940> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r4], #224 @ 0xe0 @ │ │ │ │ - rsceq pc, r4, ip, lsr #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1071d0 <__cxa_atexit@plt+0xfb9a8> │ │ │ │ - ldr r2, [pc, #60] @ 1071dc <__cxa_atexit@plt+0xfb9b4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + rsceq fp, r4, ip, lsr r5 │ │ │ │ + rsceq fp, r4, r8, lsl #11 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10aba0 <__cxa_atexit@plt+0xff378> │ │ │ │ + ldr r2, [pc, #104] @ 10aba8 <__cxa_atexit@plt+0xff380> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 1071c4 <__cxa_atexit@plt+0xfb99c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1071e8 <__cxa_atexit@plt+0xfb9c0> │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + stmdb r5, {r1, r9, sl} │ │ │ │ + beq 10ab84 <__cxa_atexit@plt+0xff35c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10ab94 <__cxa_atexit@plt+0xff36c> │ │ │ │ + ldr r7, [pc, #64] @ 10abac <__cxa_atexit@plt+0xff384> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10abe4 <__cxa_atexit@plt+0xff3bc> │ │ │ │ + ldr r3, [pc, #32] @ 10abf0 <__cxa_atexit@plt+0xff3c8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 107208 <__cxa_atexit@plt+0xfb9e0> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 107234 <__cxa_atexit@plt+0xfba0c> │ │ │ │ - ldr r2, [pc, #124] @ 10728c <__cxa_atexit@plt+0xfba64> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 107234 <__cxa_atexit@plt+0xfba0c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 10723c <__cxa_atexit@plt+0xfba14> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10727c <__cxa_atexit@plt+0xfba54> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 107290 <__cxa_atexit@plt+0xfba68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq lr, r4, ip, lsl #31 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + add r5, r5, #20 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10ac48 <__cxa_atexit@plt+0xff420> │ │ │ │ + ldr lr, [pc, #60] @ 10ac54 <__cxa_atexit@plt+0xff42c> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1072b8 <__cxa_atexit@plt+0xfba90> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + sbcseq sl, r6, r0, lsr #10 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10ac8c <__cxa_atexit@plt+0xff464> │ │ │ │ + ldr r3, [pc, #32] @ 10ac9c <__cxa_atexit@plt+0xff474> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f1180 <__cxa_atexit@plt+0x7e5958> │ │ │ │ + ldr r7, [pc, #12] @ 10aca0 <__cxa_atexit@plt+0xff478> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1072f8 <__cxa_atexit@plt+0xfbad0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 107308 <__cxa_atexit@plt+0xfbae0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrsheq sl, [r6], #80 @ 0x50 │ │ │ │ + ldrsbeq sl, [r6], #72 @ 0x48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10ad30 <__cxa_atexit@plt+0xff508> │ │ │ │ + ldr lr, [pc, #112] @ 10ad3c <__cxa_atexit@plt+0xff514> │ │ │ │ + ldr r1, [pc, #112] @ 10ad40 <__cxa_atexit@plt+0xff518> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #96] @ 10ad44 <__cxa_atexit@plt+0xff51c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + sub r1, r6, #5 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [pc, #56] @ 10ad48 <__cxa_atexit@plt+0xff520> │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + stm lr, {r0, r1, r7, r9} │ │ │ │ + ldr r3, [pc, #36] @ 10ad4c <__cxa_atexit@plt+0xff524> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r4, r0, lsl pc │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + rsceq fp, r4, r8, lsl #16 │ │ │ │ + rsceq fp, r4, r8, ror #6 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + strhteq fp, [r4], #120 @ 0x78 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + sbcseq sl, r6, r8, lsl r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10ad98 <__cxa_atexit@plt+0xff570> │ │ │ │ + ldr r2, [pc, #32] @ 10ada8 <__cxa_atexit@plt+0xff580> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7885a4 <__cxa_atexit@plt+0x77cd7c> │ │ │ │ + ldr r7, [pc, #12] @ 10adac <__cxa_atexit@plt+0xff584> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrsheq sl, [r6], #64 @ 0x40 │ │ │ │ + ldrsbeq sl, [r6], #64 @ 0x40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 10ade0 <__cxa_atexit@plt+0xff5b8> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #24] @ 10ade4 <__cxa_atexit@plt+0xff5bc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add sl, r3, #1 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + sbcseq sl, r6, r0, asr #9 │ │ │ │ + ldrheq sl, [r6], #68 @ 0x44 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 107340 <__cxa_atexit@plt+0xfbb18> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 107348 <__cxa_atexit@plt+0xfbb20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 10ae18 <__cxa_atexit@plt+0xff5f0> │ │ │ │ + ldr r2, [pc, #32] @ 10ae28 <__cxa_atexit@plt+0xff600> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + b 78938c <__cxa_atexit@plt+0x77db64> │ │ │ │ + ldr r7, [pc, #12] @ 10ae2c <__cxa_atexit@plt+0xff604> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq sl, r6, r8, ror r4 │ │ │ │ + sbcseq sl, r6, r0, asr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 10ae60 <__cxa_atexit@plt+0xff638> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #24] @ 10ae64 <__cxa_atexit@plt+0xff63c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add sl, r3, #1 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + sbcseq sl, r6, r0, asr #8 │ │ │ │ + sbcseq sl, r6, r4, lsr r4 │ │ │ │ + sbcseq sl, r6, r0, asr r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 10aebc <__cxa_atexit@plt+0xff694> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 10aeb4 <__cxa_atexit@plt+0xff68c> │ │ │ │ + ldr r8, [pc, #40] @ 10aec4 <__cxa_atexit@plt+0xff69c> │ │ │ │ + ldr r3, [pc, #40] @ 10aec8 <__cxa_atexit@plt+0xff6a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 86f9b0 <__cxa_atexit@plt+0x864188> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r8, asr #25 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1073b4 <__cxa_atexit@plt+0xfbb8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1073bc <__cxa_atexit@plt+0xfbb94> │ │ │ │ - ldr r1, [pc, #80] @ 1073d0 <__cxa_atexit@plt+0xfbba8> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 1073d4 <__cxa_atexit@plt+0xfbbac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1073c4 <__cxa_atexit@plt+0xfbb9c> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r4, ror ip │ │ │ │ - rsceq lr, r4, r0, asr lr │ │ │ │ - andeq r0, r2, pc │ │ │ │ + sbcseq sl, r6, ip, lsl #8 │ │ │ │ + smlaleq fp, r4, r4, r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10af04 <__cxa_atexit@plt+0xff6dc> │ │ │ │ + ldr r3, [pc, #40] @ 10af1c <__cxa_atexit@plt+0xff6f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 10af20 <__cxa_atexit@plt+0xff6f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r4, ip, asr r1 │ │ │ │ + sbcseq sl, r6, ip, asr #7 │ │ │ │ + ldrheq sl, [r6], #52 @ 0x34 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10740c <__cxa_atexit@plt+0xfbbe4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10af90 <__cxa_atexit@plt+0xff768> │ │ │ │ + ldr r1, [pc, #112] @ 10afbc <__cxa_atexit@plt+0xff794> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + bhi 10af9c <__cxa_atexit@plt+0xff774> │ │ │ │ + ldr r3, [pc, #88] @ 10afc8 <__cxa_atexit@plt+0xff7a0> │ │ │ │ + ldr r2, [pc, #88] @ 10afcc <__cxa_atexit@plt+0xff7a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r9 │ │ │ │ + add r3, r2, #1 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 7f1180 <__cxa_atexit@plt+0x7e5958> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 10afc0 <__cxa_atexit@plt+0xff798> │ │ │ │ + ldr r7, [pc, #28] @ 10afc4 <__cxa_atexit@plt+0xff79c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r5, pc, r5 │ │ │ │ + add sl, r5, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + sbcseq sl, r6, r4, lsr r3 │ │ │ │ + ldrsbeq sl, [r6], #36 @ 0x24 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + sbcseq sl, r6, r4, ror #6 │ │ │ │ + ldrsheq sl, [r6], #40 @ 0x28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 10aff8 <__cxa_atexit@plt+0xff7d0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + addne r7, pc, r7 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldrsbeq sl, [r6], #44 @ 0x2c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10b02c <__cxa_atexit@plt+0xff804> │ │ │ │ + ldr r2, [pc, #32] @ 10b03c <__cxa_atexit@plt+0xff814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 757c1c <__cxa_atexit@plt+0x74c3f4> │ │ │ │ + ldr r7, [pc, #12] @ 10b040 <__cxa_atexit@plt+0xff818> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrheq sl, [r6], #44 @ 0x2c │ │ │ │ + smullseq sl, r6, r8, r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107484 <__cxa_atexit@plt+0xfbc5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 10748c <__cxa_atexit@plt+0xfbc64> │ │ │ │ - ldr r1, [pc, #80] @ 1074a0 <__cxa_atexit@plt+0xfbc78> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 1074a4 <__cxa_atexit@plt+0xfbc7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 107494 <__cxa_atexit@plt+0xfbc6c> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10b088 <__cxa_atexit@plt+0xff860> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 10b094 <__cxa_atexit@plt+0xff86c> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + sbcseq sl, r6, r8, ror r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 10b0ec <__cxa_atexit@plt+0xff8c4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 10b0e4 <__cxa_atexit@plt+0xff8bc> │ │ │ │ + ldr r8, [pc, #40] @ 10b0f4 <__cxa_atexit@plt+0xff8cc> │ │ │ │ + ldr r3, [pc, #40] @ 10b0f8 <__cxa_atexit@plt+0xff8d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 86f9b0 <__cxa_atexit@plt+0x864188> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r4, lsr #23 │ │ │ │ - rsceq lr, r4, r0, lsl #27 │ │ │ │ + sbcseq sl, r6, r4, lsr r2 │ │ │ │ + rsceq sl, r4, r4, ror #30 │ │ │ │ + sbcseq sl, r6, r0, lsr r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov r2, r8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1074dc <__cxa_atexit@plt+0xfbcb4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1074e4 <__cxa_atexit@plt+0xfbcbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 10b168 <__cxa_atexit@plt+0xff940> │ │ │ │ + ldr r1, [pc, #112] @ 10b194 <__cxa_atexit@plt+0xff96c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + bhi 10b174 <__cxa_atexit@plt+0xff94c> │ │ │ │ + ldr r3, [pc, #88] @ 10b1a0 <__cxa_atexit@plt+0xff978> │ │ │ │ + ldr r2, [pc, #88] @ 10b1a4 <__cxa_atexit@plt+0xff97c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r9 │ │ │ │ + add r3, r2, #1 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 7f1180 <__cxa_atexit@plt+0x7e5958> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 10b198 <__cxa_atexit@plt+0xff970> │ │ │ │ + ldr r7, [pc, #28] @ 10b19c <__cxa_atexit@plt+0xff974> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, pc, r5 │ │ │ │ + add sl, r5, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, ip, lsr #22 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + sbcseq sl, r6, ip, asr r1 │ │ │ │ + ldrsheq sl, [r6], #12 │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + sbcseq sl, r6, ip, lsl #3 │ │ │ │ + sbcseq sl, r6, r8, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 10b1d0 <__cxa_atexit@plt+0xff9a8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + addne r7, pc, r7 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + sbcseq sl, r6, ip, asr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10753c <__cxa_atexit@plt+0xfbd14> │ │ │ │ - ldr r2, [pc, #60] @ 107548 <__cxa_atexit@plt+0xfbd20> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10b204 <__cxa_atexit@plt+0xff9dc> │ │ │ │ + ldr r2, [pc, #32] @ 10b214 <__cxa_atexit@plt+0xff9ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 107530 <__cxa_atexit@plt+0xfbd08> │ │ │ │ - mov r7, r8 │ │ │ │ - b 107554 <__cxa_atexit@plt+0xfbd2c> │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 75c50c <__cxa_atexit@plt+0x750ce4> │ │ │ │ + ldr r7, [pc, #12] @ 10b218 <__cxa_atexit@plt+0xff9f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + sbcseq sl, r6, r8, lsr r1 │ │ │ │ + sbcseq sl, r6, r4, lsl r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10b260 <__cxa_atexit@plt+0xffa38> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 10b26c <__cxa_atexit@plt+0xffa44> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10b318 <__cxa_atexit@plt+0xffaf0> │ │ │ │ + ldr r3, [pc, #176] @ 10b340 <__cxa_atexit@plt+0xffb18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 10b2ec <__cxa_atexit@plt+0xffac4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10b2fc <__cxa_atexit@plt+0xffad4> │ │ │ │ + ldr r3, [pc, #152] @ 10b344 <__cxa_atexit@plt+0xffb1c> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 10b308 <__cxa_atexit@plt+0xffae0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10b328 <__cxa_atexit@plt+0xffb00> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r2, [pc, #120] @ 10b34c <__cxa_atexit@plt+0xffb24> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 10b348 <__cxa_atexit@plt+0xffb20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + sbcseq sl, r6, r4, lsr r0 │ │ │ │ + rsceq sl, r4, r4, lsr sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 107574 <__cxa_atexit@plt+0xfbd4c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 1075a0 <__cxa_atexit@plt+0xfbd78> │ │ │ │ - ldr r2, [pc, #124] @ 1075f8 <__cxa_atexit@plt+0xfbdd0> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1075a0 <__cxa_atexit@plt+0xfbd78> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1075a8 <__cxa_atexit@plt+0xfbd80> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10b3b8 <__cxa_atexit@plt+0xffb90> │ │ │ │ + ldr r7, [pc, #116] @ 10b3e4 <__cxa_atexit@plt+0xffbbc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 10b3c4 <__cxa_atexit@plt+0xffb9c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 10b3d0 <__cxa_atexit@plt+0xffba8> │ │ │ │ + ldr r2, [pc, #84] @ 10b3e8 <__cxa_atexit@plt+0xffbc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq sl, r4, ip, ror ip │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10b430 <__cxa_atexit@plt+0xffc08> │ │ │ │ + ldr r2, [pc, #44] @ 10b43c <__cxa_atexit@plt+0xffc14> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq sl, [r4], #188 @ 0xbc @ │ │ │ │ + sbcseq r9, r6, r8, lsr sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10b4b0 <__cxa_atexit@plt+0xffc88> │ │ │ │ + ldr lr, [pc, #92] @ 10b4c0 <__cxa_atexit@plt+0xffc98> │ │ │ │ + ldr r1, [pc, #92] @ 10b4c4 <__cxa_atexit@plt+0xffc9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #84] @ 10b4c8 <__cxa_atexit@plt+0xffca0> │ │ │ │ + add ip, r1, #129 @ 0x81 │ │ │ │ + add r1, lr, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #72] @ 10b4cc <__cxa_atexit@plt+0xffca4> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr sl, [pc, #64] @ 10b4d0 <__cxa_atexit@plt+0xffca8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r0, ip} │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r7, [pc, #28] @ 10b4d4 <__cxa_atexit@plt+0xffcac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r9, [r6], #224 @ 0xe0 │ │ │ │ + rsceq sl, r4, ip, lsr #23 │ │ │ │ + ldrdeq sl, [r4], #176 @ 0xb0 @ │ │ │ │ + rsceq fp, r4, r4, asr r0 │ │ │ │ + rsceq fp, r4, ip, asr #32 │ │ │ │ + sbcseq r9, r6, r0, lsr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10b558 <__cxa_atexit@plt+0xffd30> │ │ │ │ + ldr r3, [pc, #136] @ 10b580 <__cxa_atexit@plt+0xffd58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 10b53c <__cxa_atexit@plt+0xffd14> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10b54c <__cxa_atexit@plt+0xffd24> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10b568 <__cxa_atexit@plt+0xffd40> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [pc, #92] @ 10b588 <__cxa_atexit@plt+0xffd60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7, r9} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1075e8 <__cxa_atexit@plt+0xfbdc0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 1075fc <__cxa_atexit@plt+0xfbdd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r7, [pc, #36] @ 10b584 <__cxa_atexit@plt+0xffd5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq lr, r4, r0, lsr #24 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + sbcseq r9, r6, r0, lsl #28 │ │ │ │ + ldrdeq sl, [r4], #160 @ 0xa0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 107624 <__cxa_atexit@plt+0xfbdfc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10b5d8 <__cxa_atexit@plt+0xffdb0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 107664 <__cxa_atexit@plt+0xfbe3c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 107674 <__cxa_atexit@plt+0xfbe4c> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 10b5e8 <__cxa_atexit@plt+0xffdc0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #52] @ 10b5f8 <__cxa_atexit@plt+0xffdd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ + str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r4, r4, lsr #23 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + rsceq sl, r4, r8, lsr sl │ │ │ │ + sbcseq r9, r6, ip, ror fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10b65c <__cxa_atexit@plt+0xffe34> │ │ │ │ + ldr lr, [pc, #76] @ 10b66c <__cxa_atexit@plt+0xffe44> │ │ │ │ + ldr r1, [pc, #76] @ 10b670 <__cxa_atexit@plt+0xffe48> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, lr, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #64] @ 10b674 <__cxa_atexit@plt+0xffe4c> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr sl, [pc, #52] @ 10b678 <__cxa_atexit@plt+0xffe50> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r7, [pc, #24] @ 10b67c <__cxa_atexit@plt+0xffe54> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r6, r0, asr #26 │ │ │ │ + ldrdeq sl, [r4], #148 @ 0x94 @ │ │ │ │ + rsceq sl, r4, r0, lsr #29 │ │ │ │ + rsceq sl, r4, r4, lsr lr │ │ │ │ + sbcseq r9, r6, r0, lsl #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1076c8 <__cxa_atexit@plt+0xfbea0> │ │ │ │ + bhi 10b6b0 <__cxa_atexit@plt+0xffe88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 1076d0 <__cxa_atexit@plt+0xfbea8> │ │ │ │ + ldr r2, [pc, #24] @ 10b6b8 <__cxa_atexit@plt+0xffe90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ + b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r0, asr r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + rsceq sl, r4, r8, asr r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 107708 <__cxa_atexit@plt+0xfbee0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 107710 <__cxa_atexit@plt+0xfbee8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 10b714 <__cxa_atexit@plt+0xffeec> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #60] @ 10b71c <__cxa_atexit@plt+0xffef4> │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + ands r2, r8, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4] │ │ │ │ + beq 10b704 <__cxa_atexit@plt+0xffedc> │ │ │ │ + cmp r2, #2 │ │ │ │ + addeq r7, r8, #2 │ │ │ │ + ldr r7, [r7] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r0, lsl #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107748 <__cxa_atexit@plt+0xfbf20> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + add r3, r5, #4 │ │ │ │ + cmp r2, #2 │ │ │ │ + addeq r3, r7, #2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [r3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10b7b0 <__cxa_atexit@plt+0xfff88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10b7b8 <__cxa_atexit@plt+0xfff90> │ │ │ │ + ldr ip, [pc, #92] @ 10b7d4 <__cxa_atexit@plt+0xfffac> │ │ │ │ + ldr lr, [pc, #92] @ 10b7d8 <__cxa_atexit@plt+0xfffb0> │ │ │ │ + ldr r0, [pc, #92] @ 10b7dc <__cxa_atexit@plt+0xfffb4> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + stmdb r5, {r1, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + mov r6, r3 │ │ │ │ + b 10b7c0 <__cxa_atexit@plt+0xfff98> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10b7d0 <__cxa_atexit@plt+0xfffa8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r6, r4, lsr #23 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + rsceq sl, r4, r0, lsl #18 │ │ │ │ + ldrheq r9, [r6], #160 @ 0xa0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10b81c <__cxa_atexit@plt+0xffff4> │ │ │ │ + ldr r2, [pc, #32] @ 10b82c <__cxa_atexit@plt+0x100004> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 78938c <__cxa_atexit@plt+0x77db64> │ │ │ │ + ldr r7, [pc, #12] @ 10b830 <__cxa_atexit@plt+0x100008> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff62c │ │ │ │ + sbcseq r9, r6, r4, ror sl │ │ │ │ + sbcseq r9, r6, r4, asr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10b870 <__cxa_atexit@plt+0x100048> │ │ │ │ + ldr r2, [pc, #32] @ 10b880 <__cxa_atexit@plt+0x100058> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r8, r9 │ │ │ │ + b 7885a4 <__cxa_atexit@plt+0x77cd7c> │ │ │ │ + ldr r7, [pc, #12] @ 10b884 <__cxa_atexit@plt+0x10005c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xfffff558 │ │ │ │ + sbcseq r9, r6, r8, lsl sl │ │ │ │ + ldrheq r9, [r6], #164 @ 0xa4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 10778c <__cxa_atexit@plt+0xfbf64> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 107794 <__cxa_atexit@plt+0xfbf6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 10b8c4 <__cxa_atexit@plt+0x10009c> │ │ │ │ + ldr r2, [pc, #32] @ 10b8d4 <__cxa_atexit@plt+0x1000ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + b 75c50c <__cxa_atexit@plt+0x750ce4> │ │ │ │ + ldr r7, [pc, #12] @ 10b8d8 <__cxa_atexit@plt+0x1000b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, ip, ror r8 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffff970 │ │ │ │ + sbcseq r9, r6, r8, ror sl │ │ │ │ + sbcseq r9, r6, ip, lsl #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1077e8 <__cxa_atexit@plt+0xfbfc0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 1077f0 <__cxa_atexit@plt+0xfbfc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi 10b918 <__cxa_atexit@plt+0x1000f0> │ │ │ │ + ldr r2, [pc, #32] @ 10b928 <__cxa_atexit@plt+0x100100> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + b 757c1c <__cxa_atexit@plt+0x74c3f4> │ │ │ │ + ldr r7, [pc, #12] @ 10b92c <__cxa_atexit@plt+0x100104> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r0, lsr r8 │ │ │ │ + @ instruction: 0xfffff744 │ │ │ │ + ldrsbeq r9, [r6], #144 @ 0x90 │ │ │ │ + sbcseq r9, r6, ip, lsr r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107844 <__cxa_atexit@plt+0xfc01c> │ │ │ │ - ldr r2, [pc, #56] @ 107850 <__cxa_atexit@plt+0xfc028> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 10b9a8 <__cxa_atexit@plt+0x100180> │ │ │ │ + ldr r7, [pc, #88] @ 10b9c0 <__cxa_atexit@plt+0x100198> │ │ │ │ + ldr r2, [pc, #88] @ 10b9c4 <__cxa_atexit@plt+0x10019c> │ │ │ │ + ldr r1, [pc, #88] @ 10b9c8 <__cxa_atexit@plt+0x1001a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 107838 <__cxa_atexit@plt+0xfc010> │ │ │ │ - mov r7, r8 │ │ │ │ - b 10785c <__cxa_atexit@plt+0xfc034> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 10b9cc <__cxa_atexit@plt+0x1001a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffec78 │ │ │ │ + @ instruction: 0xffffed6c │ │ │ │ + @ instruction: 0xffffecb0 │ │ │ │ + sbcseq r9, r6, r0, asr #17 │ │ │ │ + sbcseq r9, r6, r0, lsl #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10ba48 <__cxa_atexit@plt+0x100220> │ │ │ │ + ldr lr, [pc, #92] @ 10ba58 <__cxa_atexit@plt+0x100230> │ │ │ │ + ldr r1, [pc, #92] @ 10ba5c <__cxa_atexit@plt+0x100234> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #84] @ 10ba60 <__cxa_atexit@plt+0x100238> │ │ │ │ + add ip, r1, #129 @ 0x81 │ │ │ │ + add r1, lr, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #72] @ 10ba64 <__cxa_atexit@plt+0x10023c> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr sl, [pc, #64] @ 10ba68 <__cxa_atexit@plt+0x100240> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r0, ip} │ │ │ │ mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r7, [pc, #28] @ 10ba6c <__cxa_atexit@plt+0x100244> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10787c <__cxa_atexit@plt+0xfc054> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 1078a8 <__cxa_atexit@plt+0xfc080> │ │ │ │ - ldr r2, [pc, #124] @ 107900 <__cxa_atexit@plt+0xfc0d8> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1078a8 <__cxa_atexit@plt+0xfc080> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1078b0 <__cxa_atexit@plt+0xfc088> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + sbcseq r9, r6, r8, asr r9 │ │ │ │ + rsceq sl, r4, r4, lsl r6 │ │ │ │ + rsceq sl, r4, r8, lsr r6 │ │ │ │ + strhteq sl, [r4], #172 @ 0xac │ │ │ │ + strhteq sl, [r4], #164 @ 0xa4 │ │ │ │ + sbcseq r9, r6, r8, lsl #18 │ │ │ │ + sbcseq r9, r6, r4, lsr #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10bad8 <__cxa_atexit@plt+0x1002b0> │ │ │ │ + ldr lr, [pc, #76] @ 10bae8 <__cxa_atexit@plt+0x1002c0> │ │ │ │ + ldr r1, [pc, #76] @ 10baec <__cxa_atexit@plt+0x1002c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, lr, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #64] @ 10baf0 <__cxa_atexit@plt+0x1002c8> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr sl, [pc, #52] @ 10baf4 <__cxa_atexit@plt+0x1002cc> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r7, [pc, #24] @ 10baf8 <__cxa_atexit@plt+0x1002d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sbcseq r9, r6, ip, ror r7 │ │ │ │ + rsceq sl, r4, r4, lsl #11 │ │ │ │ + rsceq sl, r4, r4, lsr #20 │ │ │ │ + strhteq sl, [r4], #152 @ 0x98 │ │ │ │ + sbcseq r9, r6, ip, lsr r7 │ │ │ │ + sbcseq r9, r6, r0, ror #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10bb64 <__cxa_atexit@plt+0x10033c> │ │ │ │ + ldr lr, [pc, #76] @ 10bb74 <__cxa_atexit@plt+0x10034c> │ │ │ │ + ldr r1, [pc, #76] @ 10bb78 <__cxa_atexit@plt+0x100350> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, lr, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #64] @ 10bb7c <__cxa_atexit@plt+0x100354> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr sl, [pc, #52] @ 10bb80 <__cxa_atexit@plt+0x100358> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r7, [pc, #24] @ 10bb84 <__cxa_atexit@plt+0x10035c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + sbcseq r9, r6, r8, lsr r8 │ │ │ │ + rsceq sl, r4, ip, asr #9 │ │ │ │ + smlaleq sl, r4, r8, r9 │ │ │ │ + rsceq sl, r4, ip, lsr #18 │ │ │ │ + ldrsheq r9, [r6], #120 @ 0x78 │ │ │ │ + sbcseq r9, r6, r0, ror r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10bc18 <__cxa_atexit@plt+0x1003f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1078f0 <__cxa_atexit@plt+0xfc0c8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 107904 <__cxa_atexit@plt+0xfc0dc> │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10bc20 <__cxa_atexit@plt+0x1003f8> │ │ │ │ + ldr r1, [pc, #112] @ 10bc3c <__cxa_atexit@plt+0x100414> │ │ │ │ + ldr ip, [pc, #112] @ 10bc40 <__cxa_atexit@plt+0x100418> │ │ │ │ + ldr r0, [pc, #112] @ 10bc44 <__cxa_atexit@plt+0x10041c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [pc, #100] @ 10bc48 <__cxa_atexit@plt+0x100420> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r2, [pc, #64] @ 10bc4c <__cxa_atexit@plt+0x100424> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq lr, r4, r8, lsl r9 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10792c <__cxa_atexit@plt+0xfc104> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + b 10bc28 <__cxa_atexit@plt+0x100400> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10bc38 <__cxa_atexit@plt+0x100410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldrsbeq r9, [r6], #80 @ 0x50 │ │ │ │ + @ instruction: 0xffffe1f0 │ │ │ │ + sbcseq r9, r6, ip, lsl r6 │ │ │ │ + rsceq sl, r4, r8, ror r4 │ │ │ │ + smlaleq sl, r4, r4, r8 │ │ │ │ + @ instruction: 0xffffe3c0 │ │ │ │ + sbcseq r9, r6, r0, lsl #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10bce0 <__cxa_atexit@plt+0x1004b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10796c <__cxa_atexit@plt+0xfc144> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 10797c <__cxa_atexit@plt+0xfc154> │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10bce8 <__cxa_atexit@plt+0x1004c0> │ │ │ │ + ldr ip, [pc, #112] @ 10bd04 <__cxa_atexit@plt+0x1004dc> │ │ │ │ + ldr lr, [pc, #112] @ 10bd08 <__cxa_atexit@plt+0x1004e0> │ │ │ │ + str r9, [r2, #8] │ │ │ │ + ldr r0, [pc, #108] @ 10bd0c <__cxa_atexit@plt+0x1004e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq lr, r4, ip, r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1079b4 <__cxa_atexit@plt+0xfc18c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1079bc <__cxa_atexit@plt+0xfc194> │ │ │ │ + ldr r1, [pc, #96] @ 10bd10 <__cxa_atexit@plt+0x1004e8> │ │ │ │ + add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [pc, #88] @ 10bd14 <__cxa_atexit@plt+0x1004ec> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r9, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str ip, [r2, #4] │ │ │ │ + sub r2, r6, #2 │ │ │ │ + stm r9, {r1, r2, sl} │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + mov r6, r2 │ │ │ │ + b 10bcf0 <__cxa_atexit@plt+0x1004c8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10bd00 <__cxa_atexit@plt+0x1004d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r4, asr r6 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 107a10 <__cxa_atexit@plt+0xfc1e8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 107a18 <__cxa_atexit@plt+0xfc1f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + sbcseq r9, r6, r0, ror #10 │ │ │ │ + @ instruction: 0xffffe714 │ │ │ │ + @ instruction: 0xffffe920 │ │ │ │ + rsceq sl, r4, ip, lsr #7 │ │ │ │ + rsceq sl, r4, r8, lsr #16 │ │ │ │ + strhteq sl, [r4], #124 @ 0x7c │ │ │ │ + sbcseq r9, r6, ip, asr r5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 10bdb0 <__cxa_atexit@plt+0x100588> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r0, r5, #24 │ │ │ │ + cmp fp, r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 10bdc4 <__cxa_atexit@plt+0x10059c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10bdcc <__cxa_atexit@plt+0x1005a4> │ │ │ │ + ldr ip, [pc, #132] @ 10bdf0 <__cxa_atexit@plt+0x1005c8> │ │ │ │ + str r9, [r2, #8] │ │ │ │ + ldr r3, [pc, #128] @ 10bdf4 <__cxa_atexit@plt+0x1005cc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [pc, #120] @ 10bdf8 <__cxa_atexit@plt+0x1005d0> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [pc, #112] @ 10bdfc <__cxa_atexit@plt+0x1005d4> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + mov r5, r0 │ │ │ │ + str ip, [r2, #4] │ │ │ │ + sub r2, r6, #1 │ │ │ │ + stm r9, {r1, r2, sl} │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 10bdd4 <__cxa_atexit@plt+0x1005ac> │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 10bdec <__cxa_atexit@plt+0x1005c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + smullseq r9, r6, ip, r4 │ │ │ │ + @ instruction: 0xffffeab4 │ │ │ │ + ldrdeq sl, [r4], #36 @ 0x24 @ │ │ │ │ + rsceq sl, r4, r8, asr r7 │ │ │ │ + rsceq sl, r4, r0, asr r7 │ │ │ │ + smullseq r9, r6, r4, r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 10be80 <__cxa_atexit@plt+0x100658> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 10be94 <__cxa_atexit@plt+0x10066c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10be9c <__cxa_atexit@plt+0x100674> │ │ │ │ + ldr r1, [pc, #108] @ 10bec0 <__cxa_atexit@plt+0x100698> │ │ │ │ + ldr ip, [pc, #108] @ 10bec4 <__cxa_atexit@plt+0x10069c> │ │ │ │ + ldr r3, [pc, #108] @ 10bec8 <__cxa_atexit@plt+0x1006a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r1, sl, lr} │ │ │ │ + mov r5, r0 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 10bea4 <__cxa_atexit@plt+0x10067c> │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 10bebc <__cxa_atexit@plt+0x100694> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r6, ip, ror #5 │ │ │ │ + @ instruction: 0xffffda0c │ │ │ │ + sbcseq r9, r6, r0, lsr r3 │ │ │ │ + rsceq sl, r4, r8, lsl r6 │ │ │ │ + sbcseq r9, r6, r0, ror #5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 10bf60 <__cxa_atexit@plt+0x100738> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r0, r5, #24 │ │ │ │ + cmp fp, r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 10bf74 <__cxa_atexit@plt+0x10074c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10bf7c <__cxa_atexit@plt+0x100754> │ │ │ │ + ldr r1, [pc, #128] @ 10bfa0 <__cxa_atexit@plt+0x100778> │ │ │ │ + ldr r3, [pc, #128] @ 10bfa4 <__cxa_atexit@plt+0x10077c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr ip, [pc, #120] @ 10bfa8 <__cxa_atexit@plt+0x100780> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #104] @ 10bfac <__cxa_atexit@plt+0x100784> │ │ │ │ + sub r1, r6, #1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + mov r5, r0 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 10bf84 <__cxa_atexit@plt+0x10075c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 10bf9c <__cxa_atexit@plt+0x100774> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r6, r4, lsr #4 │ │ │ │ + @ instruction: 0xffffdb34 │ │ │ │ + rsceq sl, r4, r4, lsr #2 │ │ │ │ + rsceq sl, r4, ip, lsr #11 │ │ │ │ + sbcseq r9, r6, ip, asr r2 │ │ │ │ + sbcseq r9, r6, r8, asr r2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 10c034 <__cxa_atexit@plt+0x10080c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 10c048 <__cxa_atexit@plt+0x100820> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10c050 <__cxa_atexit@plt+0x100828> │ │ │ │ + ldr r1, [pc, #112] @ 10c074 <__cxa_atexit@plt+0x10084c> │ │ │ │ + ldr r3, [pc, #112] @ 10c078 <__cxa_atexit@plt+0x100850> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr ip, [pc, #104] @ 10c07c <__cxa_atexit@plt+0x100854> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + stmdb r5, {r1, sl, lr} │ │ │ │ + mov r5, r0 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 10c058 <__cxa_atexit@plt+0x100830> │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 10c070 <__cxa_atexit@plt+0x100848> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r6, ip, lsr #3 │ │ │ │ + @ instruction: 0xffffdff0 │ │ │ │ + ldrdeq sl, [r4], #64 @ 0x40 @ │ │ │ │ + rsceq sl, r4, r4, ror #8 │ │ │ │ + ldrsheq r9, [r6], #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10c0d4 <__cxa_atexit@plt+0x1008ac> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 10c0e4 <__cxa_atexit@plt+0x1008bc> │ │ │ │ + ldr r2, [pc, #64] @ 10c100 <__cxa_atexit@plt+0x1008d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r9 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 7f1180 <__cxa_atexit@plt+0x7e5958> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 10c0fc <__cxa_atexit@plt+0x1008d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + smullseq r9, r6, r4, r1 │ │ │ │ + @ instruction: 0xffffebec │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10c18c <__cxa_atexit@plt+0x100964> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 10c19c <__cxa_atexit@plt+0x100974> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 10c1a4 <__cxa_atexit@plt+0x10097c> │ │ │ │ + ldr ip, [pc, #124] @ 10c1cc <__cxa_atexit@plt+0x1009a4> │ │ │ │ + ldr sl, [pc, #124] @ 10c1d0 <__cxa_atexit@plt+0x1009a8> │ │ │ │ + ldr r2, [pc, #124] @ 10c1d4 <__cxa_atexit@plt+0x1009ac> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r0, r3, #7 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r0, r6, #8 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + stm r0, {r9, sl, lr} │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 10c1ac <__cxa_atexit@plt+0x100984> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 10c1c8 <__cxa_atexit@plt+0x1009a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r8, lsl #12 │ │ │ │ + sbcseq r8, r6, r4, asr #31 │ │ │ │ + @ instruction: 0xffffd528 │ │ │ │ + @ instruction: 0xffffd560 │ │ │ │ + rsceq r9, r4, r8, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107a50 <__cxa_atexit@plt+0xfc228> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10c250 <__cxa_atexit@plt+0x100a28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10c258 <__cxa_atexit@plt+0x100a30> │ │ │ │ + ldr ip, [pc, #92] @ 10c274 <__cxa_atexit@plt+0x100a4c> │ │ │ │ + ldr lr, [pc, #92] @ 10c278 <__cxa_atexit@plt+0x100a50> │ │ │ │ + ldr r0, [pc, #92] @ 10c27c <__cxa_atexit@plt+0x100a54> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + stmdb r5, {r1, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + mov r6, r3 │ │ │ │ + b 10c260 <__cxa_atexit@plt+0x100a38> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10c270 <__cxa_atexit@plt+0x100a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sbcseq r9, r6, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffff464 │ │ │ │ + @ instruction: 0xfffff49c │ │ │ │ + rsceq r9, r4, r0, ror #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #208 @ 0xd0 │ │ │ │ + mov sl, fp │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10c450 <__cxa_atexit@plt+0x100c28> │ │ │ │ + ldr r9, [pc, #448] @ 10c46c <__cxa_atexit@plt+0x100c44> │ │ │ │ + ldr r2, [pc, #448] @ 10c470 <__cxa_atexit@plt+0x100c48> │ │ │ │ + sub r0, r6, #187 @ 0xbb │ │ │ │ + add lr, r7, #200 @ 0xc8 │ │ │ │ + sub r1, r6, #195 @ 0xc3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r3, r6, #179 @ 0xb3 │ │ │ │ + str r3, [r7, #196] @ 0xc4 │ │ │ │ + str r2, [r7, #140] @ 0x8c │ │ │ │ + sub r2, r6, #203 @ 0xcb │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + sub lr, r6, #121 @ 0x79 │ │ │ │ + str lr, [r7, #168] @ 0xa8 │ │ │ │ + sub r3, r6, #147 @ 0x93 │ │ │ │ + sub r0, r6, #130 @ 0x82 │ │ │ │ + add lr, r7, #172 @ 0xac │ │ │ │ + sub r1, r6, #138 @ 0x8a │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r3, r6, #105 @ 0x69 │ │ │ │ + str r3, [r7, #160] @ 0xa0 │ │ │ │ + sub r3, r6, #97 @ 0x61 │ │ │ │ + str r3, [r7, #156] @ 0x9c │ │ │ │ + sub r3, r6, #89 @ 0x59 │ │ │ │ + str r3, [r7, #152] @ 0x98 │ │ │ │ + sub r3, r6, #81 @ 0x51 │ │ │ │ + sub fp, r6, #163 @ 0xa3 │ │ │ │ + sub r2, r6, #155 @ 0x9b │ │ │ │ + sub ip, r6, #113 @ 0x71 │ │ │ │ + str r3, [r7, #148] @ 0x94 │ │ │ │ + sub r3, r6, #74 @ 0x4a │ │ │ │ + str r8, [r7, #136] @ 0x88 │ │ │ │ + str r8, [r7, #128] @ 0x80 │ │ │ │ + str r8, [r7, #120] @ 0x78 │ │ │ │ + str r8, [r7, #112] @ 0x70 │ │ │ │ + str r8, [r7, #104] @ 0x68 │ │ │ │ + str r8, [r7, #96] @ 0x60 │ │ │ │ + str r8, [r7, #88] @ 0x58 │ │ │ │ + str r8, [r7, #80] @ 0x50 │ │ │ │ + str r8, [r7, #72] @ 0x48 │ │ │ │ + str r8, [r7, #64] @ 0x40 │ │ │ │ + str r8, [r7, #56] @ 0x38 │ │ │ │ + str r8, [r7, #48] @ 0x30 │ │ │ │ + str r8, [r7, #40] @ 0x28 │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + sub r8, r6, #170 @ 0xaa │ │ │ │ + add r9, pc, r9 │ │ │ │ + str ip, [r7, #164] @ 0xa4 │ │ │ │ + str r2, [r7, #184] @ 0xb8 │ │ │ │ + str fp, [r7, #188] @ 0xbc │ │ │ │ + str r8, [r7, #192] @ 0xc0 │ │ │ │ + str r3, [r7, #144] @ 0x90 │ │ │ │ + ldr r3, [pc, #240] @ 10c474 <__cxa_atexit@plt+0x100c4c> │ │ │ │ + str r9, [r7, #132] @ 0x84 │ │ │ │ + ldr r2, [pc, #236] @ 10c478 <__cxa_atexit@plt+0x100c50> │ │ │ │ + ldr r1, [pc, #236] @ 10c47c <__cxa_atexit@plt+0x100c54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #124] @ 0x7c │ │ │ │ + ldr r1, [pc, #220] @ 10c480 <__cxa_atexit@plt+0x100c58> │ │ │ │ + ldr r0, [pc, #220] @ 10c484 <__cxa_atexit@plt+0x100c5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #116] @ 0x74 │ │ │ │ + ldr ip, [pc, #208] @ 10c488 <__cxa_atexit@plt+0x100c60> │ │ │ │ + ldr r0, [pc, #208] @ 10c48c <__cxa_atexit@plt+0x100c64> │ │ │ │ + add ip, pc, ip │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ + ldr lr, [pc, #196] @ 10c490 <__cxa_atexit@plt+0x100c68> │ │ │ │ + ldr r0, [pc, #196] @ 10c494 <__cxa_atexit@plt+0x100c6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #100] @ 0x64 │ │ │ │ + ldr r8, [pc, #184] @ 10c498 <__cxa_atexit@plt+0x100c70> │ │ │ │ + str r3, [r7, #92] @ 0x5c │ │ │ │ + ldr r9, [pc, #180] @ 10c49c <__cxa_atexit@plt+0x100c74> │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ + ldr fp, [pc, #176] @ 10c4a0 <__cxa_atexit@plt+0x100c78> │ │ │ │ + str r1, [r7, #76] @ 0x4c │ │ │ │ + ldr r1, [pc, #172] @ 10c4a4 <__cxa_atexit@plt+0x100c7c> │ │ │ │ + str ip, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #168] @ 10c4a8 <__cxa_atexit@plt+0x100c80> │ │ │ │ + str lr, [r7, #60] @ 0x3c │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #160] @ 10c4ac <__cxa_atexit@plt+0x100c84> │ │ │ │ + str r8, [r7, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #156] @ 10c4b0 <__cxa_atexit@plt+0x100c88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #20] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + add fp, pc, fp │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str fp, [r7, #36] @ 0x24 │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + sub r7, r6, #67 @ 0x43 │ │ │ │ + mov fp, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #92] @ 10c4b4 <__cxa_atexit@plt+0x100c8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov fp, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #208 @ 0xd0 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + rsceq sl, r4, ip, lsr #4 │ │ │ │ + @ instruction: 0xfffffa7c │ │ │ │ + @ instruction: 0xfffff990 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffff7d8 │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + @ instruction: 0xfffff738 │ │ │ │ + @ instruction: 0xfffffb04 │ │ │ │ + @ instruction: 0xfffff678 │ │ │ │ + @ instruction: 0xfffff5bc │ │ │ │ + @ instruction: 0xfffff518 │ │ │ │ + @ instruction: 0xfffff4c0 │ │ │ │ + @ instruction: 0xfffff480 │ │ │ │ + @ instruction: 0xfffff414 │ │ │ │ + @ instruction: 0xfffff3bc │ │ │ │ + sbcseq r8, r6, r4, lsl pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10c504 <__cxa_atexit@plt+0x100cdc> │ │ │ │ + ldr r3, [pc, #40] @ 10c51c <__cxa_atexit@plt+0x100cf4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 10c520 <__cxa_atexit@plt+0x100cf8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strhteq r9, [r4], #196 @ 0xc4 │ │ │ │ + sbcseq r8, r6, r4, lsr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 107ab0 <__cxa_atexit@plt+0xfc288> │ │ │ │ + bhi 10c554 <__cxa_atexit@plt+0x100d2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 107ab8 <__cxa_atexit@plt+0xfc290> │ │ │ │ + ldr r2, [pc, #24] @ 10c55c <__cxa_atexit@plt+0x100d34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strhteq r9, [r4], #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10c5ac <__cxa_atexit@plt+0x100d84> │ │ │ │ + ldr r2, [pc, #56] @ 10c5b4 <__cxa_atexit@plt+0x100d8c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 10c5b8 <__cxa_atexit@plt+0x100d90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 10c5bc <__cxa_atexit@plt+0x100d94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 10452c <__cxa_atexit@plt+0xf8d04> │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r8, ror #10 │ │ │ │ + sbcseq r8, r6, r4, lsr lr │ │ │ │ + rsceq r9, r4, ip, ror #20 │ │ │ │ + rsceq r9, r4, r4, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 107af0 <__cxa_atexit@plt+0xfc2c8> │ │ │ │ + bhi 10c5f4 <__cxa_atexit@plt+0x100dcc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 107af8 <__cxa_atexit@plt+0xfc2d0> │ │ │ │ + ldr r1, [pc, #24] @ 10c5fc <__cxa_atexit@plt+0x100dd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r8, lsl r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107b4c <__cxa_atexit@plt+0xfc324> │ │ │ │ - ldr r2, [pc, #56] @ 107b58 <__cxa_atexit@plt+0xfc330> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 107b40 <__cxa_atexit@plt+0xfc318> │ │ │ │ - mov r7, r8 │ │ │ │ - b 107b64 <__cxa_atexit@plt+0xfc33c> │ │ │ │ + rsceq r9, r4, r4, lsl sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10c690 <__cxa_atexit@plt+0x100e68> │ │ │ │ + ldr r0, [pc, #144] @ 10c6b4 <__cxa_atexit@plt+0x100e8c> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r0, r1, r2, r7} │ │ │ │ + ands r0, r8, #3 │ │ │ │ + beq 10c678 <__cxa_atexit@plt+0x100e50> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 10c688 <__cxa_atexit@plt+0x100e60> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 10c69c <__cxa_atexit@plt+0x100e74> │ │ │ │ + ldr r3, [pc, #92] @ 10c6b8 <__cxa_atexit@plt+0x100e90> │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + mov r8, r6 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10c710 <__cxa_atexit@plt+0x100ee8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 10c724 <__cxa_atexit@plt+0x100efc> │ │ │ │ + ldr r2, [pc, #68] @ 10c734 <__cxa_atexit@plt+0x100f0c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 107b84 <__cxa_atexit@plt+0xfc35c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfc388> │ │ │ │ - ldr r2, [pc, #124] @ 107c08 <__cxa_atexit@plt+0xfc3e0> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 107bb0 <__cxa_atexit@plt+0xfc388> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 107bb8 <__cxa_atexit@plt+0xfc390> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 107bf8 <__cxa_atexit@plt+0xfc3d0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 107c0c <__cxa_atexit@plt+0xfc3e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq lr, r4, r0, lsl r6 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 107c34 <__cxa_atexit@plt+0xfc40c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + mov r6, r8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 107c74 <__cxa_atexit@plt+0xfc44c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 107c84 <__cxa_atexit@plt+0xfc45c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq lr, r4, r4, r5 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r9, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107cf0 <__cxa_atexit@plt+0xfc4c8> │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 10c7dc <__cxa_atexit@plt+0x100fb4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 107cf8 <__cxa_atexit@plt+0xfc4d0> │ │ │ │ - ldr r1, [pc, #80] @ 107d0c <__cxa_atexit@plt+0xfc4e4> │ │ │ │ - add lr, r7, #8 │ │ │ │ + bcc 10c7e8 <__cxa_atexit@plt+0x100fc0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 10c7f8 <__cxa_atexit@plt+0x100fd0> │ │ │ │ + add sl, r7, #16 │ │ │ │ + sub r2, r6, #11 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 107d10 <__cxa_atexit@plt+0xfc4e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [pc, #108] @ 10c7fc <__cxa_atexit@plt+0x100fd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #100] @ 10c800 <__cxa_atexit@plt+0x100fd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr ip, [pc, #92] @ 10c804 <__cxa_atexit@plt+0x100fdc> │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r2, [pc, #88] @ 10c808 <__cxa_atexit@plt+0x100fe0> │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r5, r9 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + add r1, r3, #20 │ │ │ │ + add ip, pc, ip │ │ │ │ + stm r1, {sl, ip, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + b 797dfc <__cxa_atexit@plt+0x78c5d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 107d00 <__cxa_atexit@plt+0xfc4d8> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r8, lsr r3 │ │ │ │ - rsceq lr, r4, r4, lsl r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq r9, r4, r4, lsl #17 │ │ │ │ + strdeq r9, [r4], #140 @ 0x8c @ │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 107d48 <__cxa_atexit@plt+0xfc520> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 107d50 <__cxa_atexit@plt+0xfc528> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 10c83c <__cxa_atexit@plt+0x101014> │ │ │ │ + ldr r2, [pc, #32] @ 10c84c <__cxa_atexit@plt+0x101024> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq lr, r4, r0, asr #5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107d88 <__cxa_atexit@plt+0xfc560> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + ldr r7, [pc, #12] @ 10c850 <__cxa_atexit@plt+0x101028> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r8, r6, r4, ror fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10c8bc <__cxa_atexit@plt+0x101094> │ │ │ │ + ldr r2, [pc, #80] @ 10c8c8 <__cxa_atexit@plt+0x1010a0> │ │ │ │ + ldr lr, [pc, #80] @ 10c8cc <__cxa_atexit@plt+0x1010a4> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #76] @ 10c8d0 <__cxa_atexit@plt+0x1010a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r1, [r5] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r8, r6, ip, lsr #22 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + ldrdeq r9, [r4], #116 @ 0x74 @ │ │ │ │ + smullseq r8, r6, r4, sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10c904 <__cxa_atexit@plt+0x1010dc> │ │ │ │ + ldr r5, [pc, #28] @ 10c914 <__cxa_atexit@plt+0x1010ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + b 797d7c <__cxa_atexit@plt+0x78c554> │ │ │ │ + ldr r7, [pc, #12] @ 10c918 <__cxa_atexit@plt+0x1010f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrheq r8, [r6], #160 @ 0xa0 │ │ │ │ + sbcseq r8, r6, r0, asr sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 10c28c <__cxa_atexit@plt+0x100a64> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 107dcc <__cxa_atexit@plt+0xfc5a4> │ │ │ │ + bhi 10c968 <__cxa_atexit@plt+0x101140> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 107dd4 <__cxa_atexit@plt+0xfc5ac> │ │ │ │ + ldr r1, [pc, #24] @ 10c970 <__cxa_atexit@plt+0x101148> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, ip, lsr r2 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107e40 <__cxa_atexit@plt+0xfc618> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 107e48 <__cxa_atexit@plt+0xfc620> │ │ │ │ - ldr r1, [pc, #80] @ 107e5c <__cxa_atexit@plt+0xfc634> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 107e60 <__cxa_atexit@plt+0xfc638> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 107e50 <__cxa_atexit@plt+0xfc628> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + rsceq r9, r4, r0, lsr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10ca3c <__cxa_atexit@plt+0x101214> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [pc, #192] @ 10ca5c <__cxa_atexit@plt+0x101234> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4] │ │ │ │ + ands r1, r8, #3 │ │ │ │ + str r0, [r7, #4] │ │ │ │ + beq 10ca10 <__cxa_atexit@plt+0x1011e8> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 10ca20 <__cxa_atexit@plt+0x1011f8> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp lr, r1 │ │ │ │ + bcc 10ca44 <__cxa_atexit@plt+0x10121c> │ │ │ │ + ldr lr, [pc, #144] @ 10ca64 <__cxa_atexit@plt+0x10123c> │ │ │ │ + ldr r9, [pc, #144] @ 10ca68 <__cxa_atexit@plt+0x101240> │ │ │ │ + sub r2, r1, #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + ldr r5, [pc, #116] @ 10ca6c <__cxa_atexit@plt+0x101244> │ │ │ │ + add lr, r6, #12 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r0, r5, r6} │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r1 │ │ │ │ + b 10ca30 <__cxa_atexit@plt+0x101208> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r8, ror #3 │ │ │ │ - rsceq lr, r4, r4, asr #7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + ldr r2, [pc, #56] @ 10ca60 <__cxa_atexit@plt+0x101238> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r9, r4, r4, lsr r6 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsceq r9, r4, ip, ror r6 │ │ │ │ + rsceq r9, r4, ip, lsr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 107eb8 <__cxa_atexit@plt+0xfc690> │ │ │ │ - ldr r2, [pc, #60] @ 107ec4 <__cxa_atexit@plt+0xfc69c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10cae0 <__cxa_atexit@plt+0x1012b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 10caf0 <__cxa_atexit@plt+0x1012c8> │ │ │ │ + ldr lr, [pc, #100] @ 10cb08 <__cxa_atexit@plt+0x1012e0> │ │ │ │ + ldr r0, [pc, #100] @ 10cb0c <__cxa_atexit@plt+0x1012e4> │ │ │ │ + sub r1, r2, #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r3, [pc, #68] @ 10cb10 <__cxa_atexit@plt+0x1012e8> │ │ │ │ + add lr, r6, #12 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + stm lr, {r0, r3, r6} │ │ │ │ + mov r6, r2 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r2, [pc, #28] @ 10cb04 <__cxa_atexit@plt+0x1012dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r9, r4, r4, ror r5 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + rsceq r9, r4, ip, lsr #11 │ │ │ │ + ldrdeq r9, [r4], #104 @ 0x68 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 10cbd8 <__cxa_atexit@plt+0x1013b0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [pc, #184] @ 10cbf8 <__cxa_atexit@plt+0x1013d0> │ │ │ │ + mov r7, r1 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 107eac <__cxa_atexit@plt+0xfc684> │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + str r0, [r7, #4] │ │ │ │ + beq 10cbb0 <__cxa_atexit@plt+0x101388> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10cbbc <__cxa_atexit@plt+0x101394> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 10cbe4 <__cxa_atexit@plt+0x1013bc> │ │ │ │ + ldr lr, [pc, #136] @ 10cc00 <__cxa_atexit@plt+0x1013d8> │ │ │ │ + str r0, [r1, #-8] │ │ │ │ + ldr r0, [pc, #132] @ 10cc04 <__cxa_atexit@plt+0x1013dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r7, r2, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r1, #-4] │ │ │ │ mov r7, r8 │ │ │ │ - b 107ed0 <__cxa_atexit@plt+0xfc6a8> │ │ │ │ + str r0, [r1, #-12] │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r5, [pc, #56] @ 10cbfc <__cxa_atexit@plt+0x1013d4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r1, {r5, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + smlaleq r9, r4, r8, r4 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + ldrdeq r9, [r4], #72 @ 0x48 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 107ef0 <__cxa_atexit@plt+0xfc6c8> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 107f1c <__cxa_atexit@plt+0xfc6f4> │ │ │ │ - ldr r2, [pc, #124] @ 107f74 <__cxa_atexit@plt+0xfc74c> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 107f1c <__cxa_atexit@plt+0xfc6f4> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 107f24 <__cxa_atexit@plt+0xfc6fc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 107f64 <__cxa_atexit@plt+0xfc73c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 107f78 <__cxa_atexit@plt+0xfc750> │ │ │ │ + mov r3, r5 │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10cc70 <__cxa_atexit@plt+0x101448> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10cc84 <__cxa_atexit@plt+0x10145c> │ │ │ │ + ldr lr, [pc, #92] @ 10cc98 <__cxa_atexit@plt+0x101470> │ │ │ │ + ldr r1, [pc, #92] @ 10cc9c <__cxa_atexit@plt+0x101474> │ │ │ │ + sub r2, r3, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r2, [pc, #28] @ 10cc94 <__cxa_atexit@plt+0x10146c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq lr, r4, r4, lsr #5 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 107fa0 <__cxa_atexit@plt+0xfc778> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + rsceq r9, r4, r4, ror #7 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + rsceq r9, r4, r8, lsl r4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10ccf8 <__cxa_atexit@plt+0x1014d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10cd00 <__cxa_atexit@plt+0x1014d8> │ │ │ │ + ldr r1, [pc, #72] @ 10cd1c <__cxa_atexit@plt+0x1014f4> │ │ │ │ + ldr r0, [pc, #72] @ 10cd20 <__cxa_atexit@plt+0x1014f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r8, sl} │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r2 │ │ │ │ + b 10cd08 <__cxa_atexit@plt+0x1014e0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10cd18 <__cxa_atexit@plt+0x1014f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldrheq r8, [r6], #100 @ 0x64 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + rsceq r9, r4, r4, lsl #7 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10cdac <__cxa_atexit@plt+0x101584> │ │ │ │ + ldr r3, [pc, #164] @ 10cde8 <__cxa_atexit@plt+0x1015c0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + beq 10cd9c <__cxa_atexit@plt+0x101574> │ │ │ │ + ldr r3, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 107fe0 <__cxa_atexit@plt+0xfc7b8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 107ff0 <__cxa_atexit@plt+0xfc7c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bcc 10cdbc <__cxa_atexit@plt+0x101594> │ │ │ │ + ldr r1, [pc, #136] @ 10cdf4 <__cxa_atexit@plt+0x1015cc> │ │ │ │ + ldr r0, [pc, #136] @ 10cdf8 <__cxa_atexit@plt+0x1015d0> │ │ │ │ + mov r8, r9 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r1, r9} │ │ │ │ str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + sub r6, r2, #7 │ │ │ │ + str r6, [r5] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + mov r7, r9 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 10cdf0 <__cxa_atexit@plt+0x1015c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 10cdec <__cxa_atexit@plt+0x1015c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r4, r8, lsr #4 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrsheq r8, [r6], #80 @ 0x50 │ │ │ │ + sbcseq r8, r6, r4, lsl r6 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + rsceq r9, r4, r8, ror #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 10ce50 <__cxa_atexit@plt+0x101628> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10ce58 <__cxa_atexit@plt+0x101630> │ │ │ │ + ldr r3, [pc, #72] @ 10ce78 <__cxa_atexit@plt+0x101650> │ │ │ │ + ldr r2, [pc, #72] @ 10ce7c <__cxa_atexit@plt+0x101654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r3, r8, sl} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r7 │ │ │ │ + b 10ce60 <__cxa_atexit@plt+0x101638> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 10ce74 <__cxa_atexit@plt+0x10164c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r8, r6, r8, asr r5 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + rsceq r9, r4, r8, lsr #4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 108028 <__cxa_atexit@plt+0xfc800> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 108030 <__cxa_atexit@plt+0xfc808> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r4, r0, ror #31 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10809c <__cxa_atexit@plt+0xfc874> │ │ │ │ + bhi 10ced8 <__cxa_atexit@plt+0x1016b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1080a4 <__cxa_atexit@plt+0xfc87c> │ │ │ │ - ldr r1, [pc, #80] @ 1080b8 <__cxa_atexit@plt+0xfc890> │ │ │ │ - add lr, r7, #8 │ │ │ │ + bcc 10cee0 <__cxa_atexit@plt+0x1016b8> │ │ │ │ + ldr r1, [pc, #72] @ 10cefc <__cxa_atexit@plt+0x1016d4> │ │ │ │ + mov r8, r9 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 1080bc <__cxa_atexit@plt+0xfc894> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1080ac <__cxa_atexit@plt+0xfc884> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r4, ip, lsl #31 │ │ │ │ - rsceq lr, r4, r8, ror #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1080f4 <__cxa_atexit@plt+0xfc8cc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + ldr r2, [pc, #60] @ 10cf00 <__cxa_atexit@plt+0x1016d8> │ │ │ │ + sub r1, r6, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 10cee8 <__cxa_atexit@plt+0x1016c0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10cef8 <__cxa_atexit@plt+0x1016d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10816c <__cxa_atexit@plt+0xfc944> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 108174 <__cxa_atexit@plt+0xfc94c> │ │ │ │ - ldr r1, [pc, #80] @ 108188 <__cxa_atexit@plt+0xfc960> │ │ │ │ - add lr, r7, #8 │ │ │ │ + ldrsbeq r8, [r6], #76 @ 0x4c │ │ │ │ + strdeq r9, [r4], #32 @ │ │ │ │ + smlaleq r9, r4, r4, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10cf44 <__cxa_atexit@plt+0x10171c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 10cf4c <__cxa_atexit@plt+0x101724> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 10818c <__cxa_atexit@plt+0xfc964> │ │ │ │ + ldr r0, [pc, #32] @ 10cf50 <__cxa_atexit@plt+0x101728> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 10817c <__cxa_atexit@plt+0xfc954> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strhteq sp, [r4], #236 @ 0xec │ │ │ │ - smlaleq lr, r4, r8, r0 │ │ │ │ + ldrdeq r9, [r4], #0 @ │ │ │ │ + rsceq r9, r4, ip, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1081c4 <__cxa_atexit@plt+0xfc99c> │ │ │ │ + bhi 10cf88 <__cxa_atexit@plt+0x101760> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1081cc <__cxa_atexit@plt+0xfc9a4> │ │ │ │ + ldr r1, [pc, #24] @ 10cf90 <__cxa_atexit@plt+0x101768> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r4, r4, asr #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 108224 <__cxa_atexit@plt+0xfc9fc> │ │ │ │ - ldr r2, [pc, #60] @ 108230 <__cxa_atexit@plt+0xfca08> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 108218 <__cxa_atexit@plt+0xfc9f0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 10823c <__cxa_atexit@plt+0xfca14> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10825c <__cxa_atexit@plt+0xfca34> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 108288 <__cxa_atexit@plt+0xfca60> │ │ │ │ - ldr r2, [pc, #124] @ 1082e0 <__cxa_atexit@plt+0xfcab8> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + rsceq r9, r4, r0, lsl #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10d034 <__cxa_atexit@plt+0x10180c> │ │ │ │ + ldr lr, [pc, #160] @ 10d054 <__cxa_atexit@plt+0x10182c> │ │ │ │ + ldr r0, [pc, #160] @ 10d058 <__cxa_atexit@plt+0x101830> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 108288 <__cxa_atexit@plt+0xfca60> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 108290 <__cxa_atexit@plt+0xfca68> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 10cfe8 <__cxa_atexit@plt+0x1017c0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10cff4 <__cxa_atexit@plt+0x1017cc> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1082d0 <__cxa_atexit@plt+0xfcaa8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 1082e4 <__cxa_atexit@plt+0xfcabc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 10d040 <__cxa_atexit@plt+0x101818> │ │ │ │ + ldr r3, [pc, #80] @ 10d05c <__cxa_atexit@plt+0x101834> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #68] @ 10d060 <__cxa_atexit@plt+0x101838> │ │ │ │ + add lr, r6, #12 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stm lr, {r1, r3, r6} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sp, r4, r8, lsr pc │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + rsceq r9, r4, ip, lsr r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + smlaleq r9, r4, r4, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10830c <__cxa_atexit@plt+0xfcae4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10d080 <__cxa_atexit@plt+0x101858> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10834c <__cxa_atexit@plt+0xfcb24> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 10835c <__cxa_atexit@plt+0xfcb34> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10d0cc <__cxa_atexit@plt+0x1018a4> │ │ │ │ + ldr r2, [pc, #68] @ 10d0dc <__cxa_atexit@plt+0x1018b4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 10d0e0 <__cxa_atexit@plt+0x1018b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq sp, [r4], #236 @ 0xec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 108398 <__cxa_atexit@plt+0xfcb70> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1083a0 <__cxa_atexit@plt+0xfcb78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r4, r0, ror ip │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq r9, r4, r4, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 108430 <__cxa_atexit@plt+0xfcc08> │ │ │ │ - ldr r3, [pc, #140] @ 108450 <__cxa_atexit@plt+0xfcc28> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 10840c <__cxa_atexit@plt+0xfcbe4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10841c <__cxa_atexit@plt+0xfcbf4> │ │ │ │ + bhi 10d148 <__cxa_atexit@plt+0x101920> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 108438 <__cxa_atexit@plt+0xfcc10> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [pc, #92] @ 108458 <__cxa_atexit@plt+0xfcc30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10d154 <__cxa_atexit@plt+0x10192c> │ │ │ │ + ldr lr, [pc, #76] @ 10d164 <__cxa_atexit@plt+0x10193c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #68] @ 10d168 <__cxa_atexit@plt+0x101940> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsceq r8, r4, r4, lsr pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 10d250 <__cxa_atexit@plt+0x101a28> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [pc, #216] @ 10d270 <__cxa_atexit@plt+0x101a48> │ │ │ │ + mov r7, r5 │ │ │ │ + ands r2, r8, #3 │ │ │ │ + str lr, [r7, #-12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4] │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [r7, #8] │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + beq 10d1dc <__cxa_atexit@plt+0x1019b4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10d1ec <__cxa_atexit@plt+0x1019c4> │ │ │ │ + ldr r0, [pc, #172] @ 10d274 <__cxa_atexit@plt+0x101a4c> │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, lr │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 108454 <__cxa_atexit@plt+0xfcc2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc 10d258 <__cxa_atexit@plt+0x101a30> │ │ │ │ + ldr sl, [pc, #116] @ 10d278 <__cxa_atexit@plt+0x101a50> │ │ │ │ + ldr r9, [pc, #116] @ 10d27c <__cxa_atexit@plt+0x101a54> │ │ │ │ + ldr ip, [pc, #116] @ 10d280 <__cxa_atexit@plt+0x101a58> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r2, r1, #7 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + add r3, r6, #8 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, lr │ │ │ │ + stm r3, {r0, r2, r9} │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ + mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsceq sp, r4, r4, asr #27 │ │ │ │ - rsceq sp, r4, r4, ror #27 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + smlaleq r8, r4, r0, lr │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + rsceq r8, r4, r8, asr #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1084a8 <__cxa_atexit@plt+0xfcc80> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1084bc <__cxa_atexit@plt+0xfcc94> │ │ │ │ - ldr r2, [pc, #72] @ 1084d0 <__cxa_atexit@plt+0xfcca8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1084cc <__cxa_atexit@plt+0xfcca4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r3, r5 │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10d2b4 <__cxa_atexit@plt+0x101a8c> │ │ │ │ + ldr r3, [pc, #132] @ 10d32c <__cxa_atexit@plt+0x101b04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 10d31c <__cxa_atexit@plt+0x101af4> │ │ │ │ + ldr lr, [pc, #100] @ 10d330 <__cxa_atexit@plt+0x101b08> │ │ │ │ + ldr r9, [pc, #100] @ 10d334 <__cxa_atexit@plt+0x101b0c> │ │ │ │ + ldr sl, [pc, #100] @ 10d338 <__cxa_atexit@plt+0x101b10> │ │ │ │ + sub r0, r2, #7 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr ip, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r4, r8, lsr sp │ │ │ │ - rsceq sp, r4, r8, asr sp │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ + strhteq r8, [r4], #212 @ 0xd4 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + rsceq r8, r4, r0, lsl #27 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 108548 <__cxa_atexit@plt+0xfcd20> │ │ │ │ + bhi 10d3a4 <__cxa_atexit@plt+0x101b7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 108554 <__cxa_atexit@plt+0xfcd2c> │ │ │ │ - ldr lr, [pc, #96] @ 108564 <__cxa_atexit@plt+0xfcd3c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 108568 <__cxa_atexit@plt+0xfcd40> │ │ │ │ + bcc 10d3ac <__cxa_atexit@plt+0x101b84> │ │ │ │ + ldr lr, [pc, #88] @ 10d3c8 <__cxa_atexit@plt+0x101ba0> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 10d3cc <__cxa_atexit@plt+0x101ba4> │ │ │ │ + sub r1, r6, #11 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - sub r0, r6, #3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [pc, #60] @ 10856c <__cxa_atexit@plt+0xfcd44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ mov r6, r3 │ │ │ │ + b 10d3b4 <__cxa_atexit@plt+0x101b8c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10d3c4 <__cxa_atexit@plt+0x101b9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + sbcseq r8, r6, r4, lsl r0 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + rsceq r8, r4, r0, ror #25 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10d470 <__cxa_atexit@plt+0x101c48> │ │ │ │ + ldr r2, [pc, #192] @ 10d4b0 <__cxa_atexit@plt+0x101c88> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r9, #3 │ │ │ │ + str sl, [r7, #-4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + beq 10d460 <__cxa_atexit@plt+0x101c38> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10d480 <__cxa_atexit@plt+0x101c58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 10d488 <__cxa_atexit@plt+0x101c60> │ │ │ │ + ldr r2, [pc, #148] @ 10d4bc <__cxa_atexit@plt+0x101c94> │ │ │ │ + ldr r1, [pc, #148] @ 10d4c0 <__cxa_atexit@plt+0x101c98> │ │ │ │ + sub r0, r3, #11 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r2, r9} │ │ │ │ + str r1, [r7] │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - rsceq sp, r4, r8, ror #21 │ │ │ │ - rsceq sp, r4, r0, lsr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r7, [pc, #64] @ 10d4b8 <__cxa_atexit@plt+0x101c90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 10d490 <__cxa_atexit@plt+0x101c68> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 10d4b4 <__cxa_atexit@plt+0x101c8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + sbcseq r7, r6, r0, lsr pc │ │ │ │ + sbcseq r7, r6, ip, asr pc │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + rsceq r8, r4, r8, lsr #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + mov r7, r6 │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + add r5, r3, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10d534 <__cxa_atexit@plt+0x101d0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10d53c <__cxa_atexit@plt+0x101d14> │ │ │ │ + ldr r2, [pc, #84] @ 10d558 <__cxa_atexit@plt+0x101d30> │ │ │ │ + ldr r1, [pc, #84] @ 10d55c <__cxa_atexit@plt+0x101d34> │ │ │ │ + sub r0, r6, #11 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r1, [r3] │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r5] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r7 │ │ │ │ + b 10d544 <__cxa_atexit@plt+0x101d1c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10d554 <__cxa_atexit@plt+0x101d2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r7, r6, r4, lsl #29 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + rsceq r8, r4, r0, asr fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1085a4 <__cxa_atexit@plt+0xfcd7c> │ │ │ │ + bhi 10d590 <__cxa_atexit@plt+0x101d68> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 10d598 <__cxa_atexit@plt+0x101d70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1085ac <__cxa_atexit@plt+0xfcd84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1092e0 <__cxa_atexit@plt+0xfdab8> │ │ │ │ + b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r4, r4, ror #20 │ │ │ │ + rsceq r8, r4, r8, ror sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10d604 <__cxa_atexit@plt+0x101ddc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10d60c <__cxa_atexit@plt+0x101de4> │ │ │ │ + ldr lr, [pc, #88] @ 10d628 <__cxa_atexit@plt+0x101e00> │ │ │ │ + ldr r0, [pc, #88] @ 10d62c <__cxa_atexit@plt+0x101e04> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r8, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + ldr r5, [pc, #64] @ 10d630 <__cxa_atexit@plt+0x101e08> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 10d614 <__cxa_atexit@plt+0x101dec> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10d624 <__cxa_atexit@plt+0x101dfc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrheq r7, [r6], #220 @ 0xdc │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + rsceq r8, r4, ip, ror sl │ │ │ │ + rsceq r8, r4, r4, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1085e4 <__cxa_atexit@plt+0xfcdbc> │ │ │ │ + bhi 10d674 <__cxa_atexit@plt+0x101e4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1085ec <__cxa_atexit@plt+0xfcdc4> │ │ │ │ + ldr r1, [pc, #36] @ 10d67c <__cxa_atexit@plt+0x101e54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 10d680 <__cxa_atexit@plt+0x101e58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1270 <__cxa_atexit@plt+0x7e5a48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r4, r4, lsr #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 108624 <__cxa_atexit@plt+0xfcdfc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ + rsceq r8, r4, r0, lsr #19 │ │ │ │ + strdeq r8, [r4], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 108668 <__cxa_atexit@plt+0xfce40> │ │ │ │ + bhi 10d6b8 <__cxa_atexit@plt+0x101e90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 108670 <__cxa_atexit@plt+0xfce48> │ │ │ │ + ldr r1, [pc, #24] @ 10d6c0 <__cxa_atexit@plt+0x101e98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r4, r0, lsr #19 │ │ │ │ + rsceq r8, r4, r0, asr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1086a8 <__cxa_atexit@plt+0xfce80> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1086b0 <__cxa_atexit@plt+0xfce88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 10d764 <__cxa_atexit@plt+0x101f3c> │ │ │ │ + ldr lr, [pc, #160] @ 10d784 <__cxa_atexit@plt+0x101f5c> │ │ │ │ + ldr r0, [pc, #160] @ 10d788 <__cxa_atexit@plt+0x101f60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 10d718 <__cxa_atexit@plt+0x101ef0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10d724 <__cxa_atexit@plt+0x101efc> │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1092e0 <__cxa_atexit@plt+0xfdab8> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 10d770 <__cxa_atexit@plt+0x101f48> │ │ │ │ + ldr r3, [pc, #80] @ 10d78c <__cxa_atexit@plt+0x101f64> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #68] @ 10d790 <__cxa_atexit@plt+0x101f68> │ │ │ │ + add lr, r6, #12 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stm lr, {r1, r3, r6} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r4, r0, ror #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 108704 <__cxa_atexit@plt+0xfcedc> │ │ │ │ - ldr r2, [pc, #56] @ 108710 <__cxa_atexit@plt+0xfcee8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + rsceq r8, r4, ip, lsl #18 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsceq r8, r4, r4, ror #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10d7b0 <__cxa_atexit@plt+0x101f88> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10d7fc <__cxa_atexit@plt+0x101fd4> │ │ │ │ + ldr r2, [pc, #68] @ 10d80c <__cxa_atexit@plt+0x101fe4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 1086f8 <__cxa_atexit@plt+0xfced0> │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 10d810 <__cxa_atexit@plt+0x101fe8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + ldrdeq r8, [r4], #148 @ 0x94 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10d878 <__cxa_atexit@plt+0x102050> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10d884 <__cxa_atexit@plt+0x10205c> │ │ │ │ + ldr lr, [pc, #76] @ 10d894 <__cxa_atexit@plt+0x10206c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #68] @ 10d898 <__cxa_atexit@plt+0x102070> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + rsceq r8, r4, r4, lsl #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 10d980 <__cxa_atexit@plt+0x102158> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [pc, #216] @ 10d9a0 <__cxa_atexit@plt+0x102178> │ │ │ │ + mov r7, r5 │ │ │ │ + ands r2, r8, #3 │ │ │ │ + str lr, [r7, #-12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4] │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [r7, #8] │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + beq 10d90c <__cxa_atexit@plt+0x1020e4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10d91c <__cxa_atexit@plt+0x1020f4> │ │ │ │ + ldr r0, [pc, #172] @ 10d9a4 <__cxa_atexit@plt+0x10217c> │ │ │ │ mov r7, r8 │ │ │ │ - b 10871c <__cxa_atexit@plt+0xfcef4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, lr │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #28 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc 10d988 <__cxa_atexit@plt+0x102160> │ │ │ │ + ldr sl, [pc, #116] @ 10d9a8 <__cxa_atexit@plt+0x102180> │ │ │ │ + ldr r9, [pc, #116] @ 10d9ac <__cxa_atexit@plt+0x102184> │ │ │ │ + ldr ip, [pc, #116] @ 10d9b0 <__cxa_atexit@plt+0x102188> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r2, r1, #7 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + add r3, r6, #8 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, lr │ │ │ │ + stm r3, {r0, r2, r9} │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsceq r8, r4, r0, ror #14 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + rsceq r8, r4, r8, lsl r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10873c <__cxa_atexit@plt+0xfcf14> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 108768 <__cxa_atexit@plt+0xfcf40> │ │ │ │ - ldr r2, [pc, #124] @ 1087c0 <__cxa_atexit@plt+0xfcf98> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 108768 <__cxa_atexit@plt+0xfcf40> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 108770 <__cxa_atexit@plt+0xfcf48> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r3, r5 │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10d9e4 <__cxa_atexit@plt+0x1021bc> │ │ │ │ + ldr r3, [pc, #132] @ 10da5c <__cxa_atexit@plt+0x102234> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1087b0 <__cxa_atexit@plt+0xfcf88> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 1087c4 <__cxa_atexit@plt+0xfcf9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc 10da4c <__cxa_atexit@plt+0x102224> │ │ │ │ + ldr lr, [pc, #100] @ 10da60 <__cxa_atexit@plt+0x102238> │ │ │ │ + ldr r9, [pc, #100] @ 10da64 <__cxa_atexit@plt+0x10223c> │ │ │ │ + ldr sl, [pc, #100] @ 10da68 <__cxa_atexit@plt+0x102240> │ │ │ │ + sub r0, r2, #7 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr ip, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sp, r4, r8, asr sl │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1087ec <__cxa_atexit@plt+0xfcfc4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + rsceq r8, r4, r4, lsl #13 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + rsceq r8, r4, r0, asr r6 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10dad4 <__cxa_atexit@plt+0x1022ac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10882c <__cxa_atexit@plt+0xfd004> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 10883c <__cxa_atexit@plt+0xfd014> │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10dadc <__cxa_atexit@plt+0x1022b4> │ │ │ │ + ldr lr, [pc, #88] @ 10daf8 <__cxa_atexit@plt+0x1022d0> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 10dafc <__cxa_atexit@plt+0x1022d4> │ │ │ │ + sub r1, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq sp, [r4], #156 @ 0x9c @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r3 │ │ │ │ + b 10dae4 <__cxa_atexit@plt+0x1022bc> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10daf4 <__cxa_atexit@plt+0x1022cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r7, [r6], #128 @ 0x80 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + strhteq r8, [r4], #80 @ 0x50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 108874 <__cxa_atexit@plt+0xfd04c> │ │ │ │ + bhi 10db30 <__cxa_atexit@plt+0x102308> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 10db38 <__cxa_atexit@plt+0x102310> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10887c <__cxa_atexit@plt+0xfd054> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlaleq sp, r4, r4, r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldrdeq r8, [r4], #72 @ 0x48 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10dba0 <__cxa_atexit@plt+0x102378> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10dba8 <__cxa_atexit@plt+0x102380> │ │ │ │ + ldr lr, [pc, #84] @ 10dbc4 <__cxa_atexit@plt+0x10239c> │ │ │ │ + ldr r0, [pc, #84] @ 10dbc8 <__cxa_atexit@plt+0x1023a0> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + ldr r5, [pc, #64] @ 10dbcc <__cxa_atexit@plt+0x1023a4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 10dbb0 <__cxa_atexit@plt+0x102388> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10dbc0 <__cxa_atexit@plt+0x102398> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r7, r6, r8, lsr #16 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + rsceq r8, r4, r0, ror #9 │ │ │ │ + rsceq r8, r4, r8, lsr #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 71b7e4 <__cxa_atexit@plt+0x70ffbc> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1088b4 <__cxa_atexit@plt+0xfd08c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1088bc <__cxa_atexit@plt+0xfd094> │ │ │ │ + bhi 10dc38 <__cxa_atexit@plt+0x102410> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10dc40 <__cxa_atexit@plt+0x102418> │ │ │ │ + ldr r1, [pc, #64] @ 10dc5c <__cxa_atexit@plt+0x102434> │ │ │ │ + ldr r0, [pc, #64] @ 10dc60 <__cxa_atexit@plt+0x102438> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 568164 <__cxa_atexit@plt+0x55c93c> │ │ │ │ + mov r6, r2 │ │ │ │ + b 10dc48 <__cxa_atexit@plt+0x102420> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10dc58 <__cxa_atexit@plt+0x102430> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + smullseq r7, r6, r4, r7 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r8, r4, r8, ror #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10dc9c <__cxa_atexit@plt+0x102474> │ │ │ │ + ldr r2, [pc, #40] @ 10dcac <__cxa_atexit@plt+0x102484> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 10dcb0 <__cxa_atexit@plt+0x102488> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmdb r5, {r1, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1092e0 <__cxa_atexit@plt+0xfdab8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r7, [pc, #16] @ 10dcb4 <__cxa_atexit@plt+0x10248c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r8, r4, r8, ror #16 │ │ │ │ + ldrdeq r8, [r4], #48 @ 0x30 @ │ │ │ │ + sbcseq r7, r6, r4, asr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r4, r4, asr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1088f4 <__cxa_atexit@plt+0xfd0cc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10dd08 <__cxa_atexit@plt+0x1024e0> │ │ │ │ + ldr r2, [pc, #40] @ 10dd18 <__cxa_atexit@plt+0x1024f0> │ │ │ │ + ldr r1, [pc, #40] @ 10dd1c <__cxa_atexit@plt+0x1024f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r7, [pc, #16] @ 10dd20 <__cxa_atexit@plt+0x1024f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r7, [r6], #108 @ 0x6c │ │ │ │ + rsceq r8, r4, r4, ror #6 │ │ │ │ + sbcseq r7, r6, r0, ror #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10dd64 <__cxa_atexit@plt+0x10253c> │ │ │ │ + ldr r2, [pc, #40] @ 10dd74 <__cxa_atexit@plt+0x10254c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 10dd78 <__cxa_atexit@plt+0x102550> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r7, [pc, #16] @ 10dd7c <__cxa_atexit@plt+0x102554> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq r8, r4, r0, lsr #15 │ │ │ │ + rsceq r8, r4, r8, lsl #6 │ │ │ │ + sbcseq r7, r6, ip, ror r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 108938 <__cxa_atexit@plt+0xfd110> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 108940 <__cxa_atexit@plt+0xfd118> │ │ │ │ + bhi 10ddc0 <__cxa_atexit@plt+0x102598> │ │ │ │ + ldr r2, [pc, #40] @ 10ddd0 <__cxa_atexit@plt+0x1025a8> │ │ │ │ + ldr r1, [pc, #40] @ 10ddd4 <__cxa_atexit@plt+0x1025ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmdb r5, {r1, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1092e0 <__cxa_atexit@plt+0xfdab8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r7, [pc, #16] @ 10ddd8 <__cxa_atexit@plt+0x1025b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r7, r6, r4, asr #12 │ │ │ │ + rsceq r8, r4, ip, lsr #5 │ │ │ │ + sbcseq r7, r6, r8, lsr #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10de3c <__cxa_atexit@plt+0x102614> │ │ │ │ + ldr r3, [pc, #80] @ 10de54 <__cxa_atexit@plt+0x10262c> │ │ │ │ + ldr r9, [pc, #80] @ 10de58 <__cxa_atexit@plt+0x102630> │ │ │ │ + ldr lr, [pc, #80] @ 10de5c <__cxa_atexit@plt+0x102634> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 10de60 <__cxa_atexit@plt+0x102638> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + ldrdeq r8, [r4], #104 @ 0x68 @ │ │ │ │ + sbcseq r7, r6, ip, lsr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10deb8 <__cxa_atexit@plt+0x102690> │ │ │ │ + ldr r2, [pc, #28] @ 10dec8 <__cxa_atexit@plt+0x1026a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r7, [pc, #12] @ 10decc <__cxa_atexit@plt+0x1026a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r4], #96 @ 0x60 @ │ │ │ │ + strhteq r8, [r4], #16 │ │ │ │ + sbcseq r7, r6, r0, asr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 753234 <__cxa_atexit@plt+0x747a0c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 108978 <__cxa_atexit@plt+0xfd150> │ │ │ │ + bhi 10df40 <__cxa_atexit@plt+0x102718> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 108980 <__cxa_atexit@plt+0xfd158> │ │ │ │ + ldr r1, [pc, #24] @ 10df48 <__cxa_atexit@plt+0x102720> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlaleq sp, r4, r0, r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1089d4 <__cxa_atexit@plt+0xfd1ac> │ │ │ │ - ldr r2, [pc, #56] @ 1089e0 <__cxa_atexit@plt+0xfd1b8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 1089c8 <__cxa_atexit@plt+0xfd1a0> │ │ │ │ + rsceq r8, r4, r8, asr #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10dfe4 <__cxa_atexit@plt+0x1027bc> │ │ │ │ + ldr r3, [pc, #152] @ 10e004 <__cxa_atexit@plt+0x1027dc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 10df90 <__cxa_atexit@plt+0x102768> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10dfa0 <__cxa_atexit@plt+0x102778> │ │ │ │ + ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1089ec <__cxa_atexit@plt+0xfd1c4> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 108a0c <__cxa_atexit@plt+0xfd1e4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 108a38 <__cxa_atexit@plt+0xfd210> │ │ │ │ - ldr r2, [pc, #124] @ 108a90 <__cxa_atexit@plt+0xfd268> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 10dfec <__cxa_atexit@plt+0x1027c4> │ │ │ │ + ldr r2, [pc, #80] @ 10e008 <__cxa_atexit@plt+0x1027e0> │ │ │ │ + ldr lr, [pc, #80] @ 10e00c <__cxa_atexit@plt+0x1027e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 108a38 <__cxa_atexit@plt+0xfd210> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 108a40 <__cxa_atexit@plt+0xfd218> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 108a80 <__cxa_atexit@plt+0xfd258> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 108a94 <__cxa_atexit@plt+0xfd26c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sp, r4, r8, lsl #15 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + strdeq r8, [r4], #20 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 108abc <__cxa_atexit@plt+0xfd294> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10e02c <__cxa_atexit@plt+0x102804> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 108afc <__cxa_atexit@plt+0xfd2d4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 108b0c <__cxa_atexit@plt+0xfd2e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10e078 <__cxa_atexit@plt+0x102850> │ │ │ │ + ldr r2, [pc, #68] @ 10e088 <__cxa_atexit@plt+0x102860> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 10e08c <__cxa_atexit@plt+0x102864> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r4, ip, lsl #14 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + rsceq r8, r4, r8, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 108b44 <__cxa_atexit@plt+0xfd31c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 108b4c <__cxa_atexit@plt+0xfd324> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10e0fc <__cxa_atexit@plt+0x1028d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10e108 <__cxa_atexit@plt+0x1028e0> │ │ │ │ + ldr lr, [pc, #88] @ 10e118 <__cxa_atexit@plt+0x1028f0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 10e11c <__cxa_atexit@plt+0x1028f4> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 10e120 <__cxa_atexit@plt+0x1028f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r4, r4, asr #9 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + rsceq r7, r4, r8, lsr #30 │ │ │ │ + rsceq r7, r4, r4, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 108b84 <__cxa_atexit@plt+0xfd35c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 10e16c <__cxa_atexit@plt+0x102944> │ │ │ │ + ldr r7, [pc, #56] @ 10e184 <__cxa_atexit@plt+0x10295c> │ │ │ │ + ldr r2, [pc, #56] @ 10e188 <__cxa_atexit@plt+0x102960> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ 10e18c <__cxa_atexit@plt+0x102964> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + sbcseq r7, r6, r8, asr #5 │ │ │ │ + sbcseq r7, r6, r8, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 108bc8 <__cxa_atexit@plt+0xfd3a0> │ │ │ │ + bhi 10e1c4 <__cxa_atexit@plt+0x10299c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 108bd0 <__cxa_atexit@plt+0xfd3a8> │ │ │ │ + ldr r1, [pc, #24] @ 10e1cc <__cxa_atexit@plt+0x1029a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r4, r0, asr #8 │ │ │ │ + rsceq r7, r4, r4, asr #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 108c28 <__cxa_atexit@plt+0xfd400> │ │ │ │ - ldr r2, [pc, #60] @ 108c34 <__cxa_atexit@plt+0xfd40c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10e268 <__cxa_atexit@plt+0x102a40> │ │ │ │ + ldr r3, [pc, #160] @ 10e290 <__cxa_atexit@plt+0x102a68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 10e210 <__cxa_atexit@plt+0x1029e8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10e220 <__cxa_atexit@plt+0x1029f8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10e278 <__cxa_atexit@plt+0x102a50> │ │ │ │ + ldr r7, [pc, #96] @ 10e298 <__cxa_atexit@plt+0x102a70> │ │ │ │ + ldr r2, [pc, #96] @ 10e29c <__cxa_atexit@plt+0x102a74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 10e294 <__cxa_atexit@plt+0x102a6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrheq r7, [r6], #20 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsceq r7, r4, r4, ror pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10e2bc <__cxa_atexit@plt+0x102a94> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10e308 <__cxa_atexit@plt+0x102ae0> │ │ │ │ + ldr r2, [pc, #68] @ 10e318 <__cxa_atexit@plt+0x102af0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 10e31c <__cxa_atexit@plt+0x102af4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq r7, r4, r8, asr #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10e368 <__cxa_atexit@plt+0x102b40> │ │ │ │ + ldr r3, [pc, #48] @ 10e370 <__cxa_atexit@plt+0x102b48> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 108c1c <__cxa_atexit@plt+0xfd3f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + beq 10e35c <__cxa_atexit@plt+0x102b34> │ │ │ │ mov r7, r8 │ │ │ │ - b 108c40 <__cxa_atexit@plt+0xfd418> │ │ │ │ + b 10e37c <__cxa_atexit@plt+0x102b54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 108c60 <__cxa_atexit@plt+0xfd438> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 108c8c <__cxa_atexit@plt+0xfd464> │ │ │ │ - ldr r2, [pc, #124] @ 108ce4 <__cxa_atexit@plt+0xfd4bc> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r3, [pc, #164] @ 10e434 <__cxa_atexit@plt+0x102c0c> │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 10e404 <__cxa_atexit@plt+0x102bdc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10e410 <__cxa_atexit@plt+0x102be8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 10e420 <__cxa_atexit@plt+0x102bf8> │ │ │ │ + ldr r2, [pc, #116] @ 10e43c <__cxa_atexit@plt+0x102c14> │ │ │ │ + sub sl, r3, #15 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 108c8c <__cxa_atexit@plt+0xfd464> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 108c94 <__cxa_atexit@plt+0xfd46c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr lr, [pc, #100] @ 10e440 <__cxa_atexit@plt+0x102c18> │ │ │ │ + sub r2, r3, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #92] @ 10e444 <__cxa_atexit@plt+0x102c1c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r2, r6, #8 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 108cd4 <__cxa_atexit@plt+0xfd4ac> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 108ce8 <__cxa_atexit@plt+0xfd4c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + ldr r3, [pc, #32] @ 10e438 <__cxa_atexit@plt+0x102c10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sp, r4, r4, lsr r5 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r7, r4, r4, asr #24 │ │ │ │ + smlaleq r7, r4, r0, ip │ │ │ │ + rsceq r7, r4, r8, asr #27 │ │ │ │ + rsceq r7, r4, ip, lsr ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 108d10 <__cxa_atexit@plt+0xfd4e8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 108d50 <__cxa_atexit@plt+0xfd528> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 108d60 <__cxa_atexit@plt+0xfd538> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10e4bc <__cxa_atexit@plt+0x102c94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10e4d0 <__cxa_atexit@plt+0x102ca8> │ │ │ │ + ldr lr, [pc, #108] @ 10e4e4 <__cxa_atexit@plt+0x102cbc> │ │ │ │ + sub r2, r3, #15 │ │ │ │ + sub r1, r3, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r9, [pc, #88] @ 10e4e8 <__cxa_atexit@plt+0x102cc0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #84] @ 10e4ec <__cxa_atexit@plt+0x102cc4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + str sl, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r3, [pc, #28] @ 10e4e0 <__cxa_atexit@plt+0x102cb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq sp, [r4], #72 @ 0x48 │ │ │ │ + smlaleq r7, r4, r8, fp │ │ │ │ + rsceq r7, r4, r4, lsr #23 │ │ │ │ + rsceq r7, r4, r8, lsl sp │ │ │ │ + rsceq r7, r4, r4, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 108d98 <__cxa_atexit@plt+0xfd570> │ │ │ │ + bhi 10e524 <__cxa_atexit@plt+0x102cfc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 108da0 <__cxa_atexit@plt+0xfd578> │ │ │ │ + ldr r1, [pc, #24] @ 10e52c <__cxa_atexit@plt+0x102d04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r4, r0, ror r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 108dd8 <__cxa_atexit@plt+0xfd5b0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 108e1c <__cxa_atexit@plt+0xfd5f4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 108e24 <__cxa_atexit@plt+0xfd5fc> │ │ │ │ + rsceq r7, r4, r4, ror #21 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10e5a0 <__cxa_atexit@plt+0x102d78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10e5a8 <__cxa_atexit@plt+0x102d80> │ │ │ │ + ldr lr, [pc, #96] @ 10e5c4 <__cxa_atexit@plt+0x102d9c> │ │ │ │ + ldr ip, [pc, #96] @ 10e5c8 <__cxa_atexit@plt+0x102da0> │ │ │ │ + ldr r1, [pc, #96] @ 10e5cc <__cxa_atexit@plt+0x102da4> │ │ │ │ + sub r0, r6, #19 │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str ip, [r3, #12]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r3 │ │ │ │ + b 10e5b0 <__cxa_atexit@plt+0x102d88> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10e5c0 <__cxa_atexit@plt+0x102d98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, r4, ip, ror #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + sbcseq r6, r6, r0, ror lr │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq r7, r4, r8, ror #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 108e7c <__cxa_atexit@plt+0xfd654> │ │ │ │ - ldr r2, [pc, #60] @ 108e88 <__cxa_atexit@plt+0xfd660> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 10e618 <__cxa_atexit@plt+0x102df0> │ │ │ │ + ldr r2, [pc, #48] @ 10e624 <__cxa_atexit@plt+0x102dfc> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 108e70 <__cxa_atexit@plt+0xfd648> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + beq 10e60c <__cxa_atexit@plt+0x102de4> │ │ │ │ mov r7, r8 │ │ │ │ - b 108e94 <__cxa_atexit@plt+0xfd66c> │ │ │ │ + b 10e630 <__cxa_atexit@plt+0x102e08> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 108eb4 <__cxa_atexit@plt+0xfd68c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 108ee0 <__cxa_atexit@plt+0xfd6b8> │ │ │ │ - ldr r2, [pc, #124] @ 108f38 <__cxa_atexit@plt+0xfd710> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10e6b4 <__cxa_atexit@plt+0x102e8c> │ │ │ │ + ldr r3, [pc, #220] @ 10e720 <__cxa_atexit@plt+0x102ef8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 10e700 <__cxa_atexit@plt+0x102ed8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10e710 <__cxa_atexit@plt+0x102ee8> │ │ │ │ + ldr r2, [pc, #196] @ 10e730 <__cxa_atexit@plt+0x102f08> │ │ │ │ + sub r0, r3, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 108ee0 <__cxa_atexit@plt+0xfd6b8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 108ee8 <__cxa_atexit@plt+0xfd6c0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 108f28 <__cxa_atexit@plt+0xfd700> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 108f3c <__cxa_atexit@plt+0xfd714> │ │ │ │ + ldr lr, [pc, #176] @ 10e734 <__cxa_atexit@plt+0x102f0c> │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #168] @ 10e738 <__cxa_atexit@plt+0x102f10> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10e708 <__cxa_atexit@plt+0x102ee0> │ │ │ │ + ldr r2, [pc, #88] @ 10e724 <__cxa_atexit@plt+0x102efc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #84] @ 10e728 <__cxa_atexit@plt+0x102f00> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ + str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + ldr r6, [pc, #68] @ 10e72c <__cxa_atexit@plt+0x102f04> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r6, [r5] │ │ │ │ + sub r6, r3, #7 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + b 10e714 <__cxa_atexit@plt+0x102eec> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sp, r4, r0, ror #5 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + rsceq r7, r4, r0, lsl #19 │ │ │ │ + rsceq r7, r4, ip, asr #18 │ │ │ │ + rsceq r7, r4, r4, ror r9 │ │ │ │ + rsceq r7, r4, ip, ror #19 │ │ │ │ + smlaleq r7, r4, ip, r9 │ │ │ │ + rsceq r7, r4, r8, lsl fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 108f64 <__cxa_atexit@plt+0xfd73c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 108fa4 <__cxa_atexit@plt+0xfd77c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 108fb4 <__cxa_atexit@plt+0xfd78c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10e7a4 <__cxa_atexit@plt+0x102f7c> │ │ │ │ + ldr r2, [pc, #80] @ 10e7b0 <__cxa_atexit@plt+0x102f88> │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr lr, [pc, #60] @ 10e7b4 <__cxa_atexit@plt+0x102f8c> │ │ │ │ + sub r2, r6, #14 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #52] @ 10e7b8 <__cxa_atexit@plt+0x102f90> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r4, r4, ror #4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 108ff0 <__cxa_atexit@plt+0xfd7c8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 108ff8 <__cxa_atexit@plt+0xfd7d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r4, r8, lsl r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + strdeq r7, [r4], #136 @ 0x88 @ │ │ │ │ + rsceq r7, r4, r8, lsr #17 │ │ │ │ + rsceq r7, r4, r4, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 109060 <__cxa_atexit@plt+0xfd838> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bhi 10906c <__cxa_atexit@plt+0xfd844> │ │ │ │ - ldr r7, [pc, #76] @ 109084 <__cxa_atexit@plt+0xfd85c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 109054 <__cxa_atexit@plt+0xfd82c> │ │ │ │ - mov r7, sl │ │ │ │ - b f76d0 <__cxa_atexit@plt+0xebea8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 109088 <__cxa_atexit@plt+0xfd860> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffee690 │ │ │ │ - sbcseq r8, r6, r4, lsl #29 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1090c4 <__cxa_atexit@plt+0xfd89c> │ │ │ │ + bhi 10e82c <__cxa_atexit@plt+0x103004> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10e838 <__cxa_atexit@plt+0x103010> │ │ │ │ + ldr lr, [pc, #92] @ 10e848 <__cxa_atexit@plt+0x103020> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 10e84c <__cxa_atexit@plt+0x103024> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1090cc <__cxa_atexit@plt+0xfd8a4> │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #60] @ 10e850 <__cxa_atexit@plt+0x103028> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r4, r4, asr #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 109134 <__cxa_atexit@plt+0xfd90c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bhi 109140 <__cxa_atexit@plt+0xfd918> │ │ │ │ - ldr r7, [pc, #76] @ 109158 <__cxa_atexit@plt+0xfd930> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 109128 <__cxa_atexit@plt+0xfd900> │ │ │ │ - mov r7, sl │ │ │ │ - b f76d0 <__cxa_atexit@plt+0xebea8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 10915c <__cxa_atexit@plt+0xfd934> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + strdeq r7, [r4], #124 @ 0x7c @ │ │ │ │ + rsceq r7, r4, ip, asr #16 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 10e894 <__cxa_atexit@plt+0x10306c> │ │ │ │ + ldr r7, [pc, #48] @ 10e8ac <__cxa_atexit@plt+0x103084> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r9 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 10e8b0 <__cxa_atexit@plt+0x103088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffee5bc │ │ │ │ - ldrheq r8, [r6], #208 @ 0xd0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 109198 <__cxa_atexit@plt+0xfd970> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 1091a0 <__cxa_atexit@plt+0xfd978> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r4, r0, ror lr │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + sbcseq r6, r6, ip, lsl #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 109230 <__cxa_atexit@plt+0xfda08> │ │ │ │ - ldr r3, [pc, #140] @ 109250 <__cxa_atexit@plt+0xfda28> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 10920c <__cxa_atexit@plt+0xfd9e4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10921c <__cxa_atexit@plt+0xfd9f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 109238 <__cxa_atexit@plt+0xfda10> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [pc, #92] @ 109258 <__cxa_atexit@plt+0xfda30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + bhi 10e948 <__cxa_atexit@plt+0x103120> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #92] @ 10e950 <__cxa_atexit@plt+0x103128> │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-4] │ │ │ │ + ands r0, r8, #3 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + beq 10e930 <__cxa_atexit@plt+0x103108> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 10e940 <__cxa_atexit@plt+0x103118> │ │ │ │ + ldr r7, [pc, #56] @ 10e954 <__cxa_atexit@plt+0x10312c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 109254 <__cxa_atexit@plt+0xfda2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsceq ip, r4, r4, asr #31 │ │ │ │ - rsceq ip, r4, r4, ror #31 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r7, r4, r0, asr #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1092a8 <__cxa_atexit@plt+0xfda80> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1092bc <__cxa_atexit@plt+0xfda94> │ │ │ │ - ldr r2, [pc, #72] @ 1092d0 <__cxa_atexit@plt+0xfdaa8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1092cc <__cxa_atexit@plt+0xfdaa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + bne 10e980 <__cxa_atexit@plt+0x103158> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #28] @ 10e994 <__cxa_atexit@plt+0x10316c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + rsceq r7, r4, r4, ror #13 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10e9f0 <__cxa_atexit@plt+0x1031c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10e9f8 <__cxa_atexit@plt+0x1031d0> │ │ │ │ + ldr r1, [pc, #72] @ 10ea14 <__cxa_atexit@plt+0x1031ec> │ │ │ │ + ldr r0, [pc, #72] @ 10ea18 <__cxa_atexit@plt+0x1031f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r8, sl} │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r2 │ │ │ │ + b 10ea00 <__cxa_atexit@plt+0x1031d8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10ea10 <__cxa_atexit@plt+0x1031e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r4, r8, lsr pc │ │ │ │ - rsceq ip, r4, r8, asr pc │ │ │ │ + sbcseq r6, r6, ip, lsr #20 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + rsceq r7, r4, ip, lsl #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10936c <__cxa_atexit@plt+0xfdb44> │ │ │ │ - ldr lr, [pc, #128] @ 109378 <__cxa_atexit@plt+0xfdb50> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr ip, [r7, #35] @ 0x23 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - ldr r1, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - str ip, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - beq 109360 <__cxa_atexit@plt+0xfdb38> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10ea98 <__cxa_atexit@plt+0x103270> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #92] @ 10eaa0 <__cxa_atexit@plt+0x103278> │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-4] │ │ │ │ + ands r0, r8, #3 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + beq 10ea80 <__cxa_atexit@plt+0x103258> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 10ea90 <__cxa_atexit@plt+0x103268> │ │ │ │ + ldr r7, [pc, #56] @ 10eaa4 <__cxa_atexit@plt+0x10327c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ mov r7, r8 │ │ │ │ - b 109384 <__cxa_atexit@plt+0xfdb5c> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, fp, lsl #8 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + strdeq r7, [r4], #80 @ 0x50 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1093a8 <__cxa_atexit@plt+0xfdb80> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 109428 <__cxa_atexit@plt+0xfdc00> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1095c8 <__cxa_atexit@plt+0xfdda0> │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r0, [pc, #528] @ 1095d8 <__cxa_atexit@plt+0xfddb0> │ │ │ │ - sub r9, r3, #35 @ 0x23 │ │ │ │ - cmp sl, r1 │ │ │ │ + bne 10ead0 <__cxa_atexit@plt+0x1032a8> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #28] @ 10eae4 <__cxa_atexit@plt+0x1032bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + smlaleq r7, r4, r4, r5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10eb40 <__cxa_atexit@plt+0x103318> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10eb48 <__cxa_atexit@plt+0x103320> │ │ │ │ + ldr r1, [pc, #72] @ 10eb64 <__cxa_atexit@plt+0x10333c> │ │ │ │ + ldr r0, [pc, #72] @ 10eb68 <__cxa_atexit@plt+0x103340> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - bne 1094b8 <__cxa_atexit@plt+0xfdc90> │ │ │ │ - ldr r2, [pc, #532] @ 1095f4 <__cxa_atexit@plt+0xfddcc> │ │ │ │ - ldr ip, [pc, #532] @ 1095f8 <__cxa_atexit@plt+0xfddd0> │ │ │ │ - sub r0, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #12]! │ │ │ │ - ldr r2, [pc, #520] @ 1095fc <__cxa_atexit@plt+0xfddd4> │ │ │ │ - add ip, pc, ip │ │ │ │ + stmib r2, {r1, r8, r9} │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r2 │ │ │ │ + b 10eb50 <__cxa_atexit@plt+0x103328> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10eb60 <__cxa_atexit@plt+0x103338> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r6, r6, r0, ror #17 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + rsceq r7, r4, ip, lsr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10eba4 <__cxa_atexit@plt+0x10337c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 10ebb4 <__cxa_atexit@plt+0x10338c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r2, [r5, #36]! @ 0x24 │ │ │ │ - stmib r5, {r0, r6} │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add lr, r6, #16 │ │ │ │ - str r1, [r6, #28] │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add lr, r5, #4 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, r1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 109474 <__cxa_atexit@plt+0xfdc4c> │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r4, r0, lsl r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10ebf0 <__cxa_atexit@plt+0x1033c8> │ │ │ │ + ldr r2, [pc, #32] @ 10ec00 <__cxa_atexit@plt+0x1033d8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10ec40 <__cxa_atexit@plt+0x103418> │ │ │ │ + ldr r3, [pc, #44] @ 10ec58 <__cxa_atexit@plt+0x103430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 10ec5c <__cxa_atexit@plt+0x103434> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + ldrsheq r6, [r6], #112 @ 0x70 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ands r1, r0, r1 │ │ │ │ - beq 10958c <__cxa_atexit@plt+0xfdd64> │ │ │ │ - add r9, r5, #24 │ │ │ │ - stm r9, {r1, r3, r8} │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, fp │ │ │ │ - b 109a60 <__cxa_atexit@plt+0xfe238> │ │ │ │ - eor r0, r2, r1 │ │ │ │ - clz r3, r0 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r1, r8, r0, lsr r3 │ │ │ │ - eor r1, r1, r0, lsr r3 │ │ │ │ - lsr r9, r0, r3 │ │ │ │ - ands r3, r2, r0, lsr r3 │ │ │ │ - and r2, r1, r2 │ │ │ │ - beq 1095ac <__cxa_atexit@plt+0xfdd84> │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r9, [r5, #36] @ 0x24 │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, fp │ │ │ │ - b 109754 <__cxa_atexit@plt+0xfdf2c> │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, r6, #12 │ │ │ │ - ldr r0, [r2, #32]! │ │ │ │ - cmp sl, r1 │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub r0, r3, #6 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r2, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r2, #-16] │ │ │ │ - bge 109530 <__cxa_atexit@plt+0xfdd08> │ │ │ │ - ldr sl, [pc, #248] @ 1095e8 <__cxa_atexit@plt+0xfddc0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - stm r5, {r1, r8, ip} │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - ldr r5, [pc, #216] @ 1095ec <__cxa_atexit@plt+0xfddc4> │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #32] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [r6, #40] @ 0x28 │ │ │ │ - ldr r5, [pc, #196] @ 1095f0 <__cxa_atexit@plt+0xfddc8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b 109578 <__cxa_atexit@plt+0xfdd50> │ │ │ │ - ldr sl, [pc, #164] @ 1095dc <__cxa_atexit@plt+0xfddb4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [sp] │ │ │ │ - str ip, [r5, #40] @ 0x28 │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - ldr r5, [pc, #128] @ 1095e0 <__cxa_atexit@plt+0xfddb8> │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #32] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [r6, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #108] @ 1095e4 <__cxa_atexit@plt+0xfddbc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ + b 71aca8 <__cxa_atexit@plt+0x70f480> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10ece4 <__cxa_atexit@plt+0x1034bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10ecf0 <__cxa_atexit@plt+0x1034c8> │ │ │ │ + ldr lr, [pc, #88] @ 10ed00 <__cxa_atexit@plt+0x1034d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 10ed04 <__cxa_atexit@plt+0x1034dc> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 10ed08 <__cxa_atexit@plt+0x1034e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ + b 5d4d00 <__cxa_atexit@plt+0x5c94d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - mov r1, #0 │ │ │ │ - add r9, r5, #24 │ │ │ │ - stm r9, {r1, r3, r8} │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, fp │ │ │ │ - b 1098b4 <__cxa_atexit@plt+0xfe08c> │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r9, [r5, #36] @ 0x24 │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, fp │ │ │ │ - b 109600 <__cxa_atexit@plt+0xfddd8> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r4, r0, asr #24 │ │ │ │ - rsceq ip, r4, r4, asr fp │ │ │ │ - @ instruction: 0xfffffaa0 │ │ │ │ - @ instruction: 0xfffffa44 │ │ │ │ - smlaleq ip, r4, ip, fp │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - rsceq ip, r4, r8, ror #24 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq r7, r4, r0, asr #6 │ │ │ │ + rsceq r7, r4, ip, lsl #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1096fc <__cxa_atexit@plt+0xfded4> │ │ │ │ - mov r3, r5 │ │ │ │ - stm sp, {r7, r8} │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - add r9, r2, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi 1096a8 <__cxa_atexit@plt+0xfde80> │ │ │ │ - ldr r7, [pc, #216] @ 10971c <__cxa_atexit@plt+0xfdef4> │ │ │ │ - sub lr, r6, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [pc, #208] @ 109720 <__cxa_atexit@plt+0xfdef8> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - add r1, r2, #24 │ │ │ │ - str fp, [r5, #28] │ │ │ │ - str lr, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - stm r1, {r0, r7, sl} │ │ │ │ - ldr fp, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #172] @ 109724 <__cxa_atexit@plt+0xfdefc> │ │ │ │ - sub lr, r6, #15 │ │ │ │ - str lr, [r2, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #156] @ 109728 <__cxa_atexit@plt+0xfdf00> │ │ │ │ - add lr, r5, #32 │ │ │ │ + bcc 10ed70 <__cxa_atexit@plt+0x103548> │ │ │ │ + ldr r3, [pc, #64] @ 10ed88 <__cxa_atexit@plt+0x103560> │ │ │ │ + ldr r2, [pc, #64] @ 10ed8c <__cxa_atexit@plt+0x103564> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10ed90 <__cxa_atexit@plt+0x103568> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r6, r6, r4, asr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10edec <__cxa_atexit@plt+0x1035c4> │ │ │ │ + ldr r2, [pc, #64] @ 10edf4 <__cxa_atexit@plt+0x1035cc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 10ede4 <__cxa_atexit@plt+0x1035bc> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 10ede0 <__cxa_atexit@plt+0x1035b8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 10ee94 <__cxa_atexit@plt+0x10366c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10eea0 <__cxa_atexit@plt+0x103678> │ │ │ │ + ldr lr, [pc, #108] @ 10eeb0 <__cxa_atexit@plt+0x103688> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #104] @ 10eeb4 <__cxa_atexit@plt+0x10368c> │ │ │ │ + sub r2, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #10 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [pc, #76] @ 10eeb8 <__cxa_atexit@plt+0x103690> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #68] @ 10eebc <__cxa_atexit@plt+0x103694> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b 5d4d00 <__cxa_atexit@plt+0x5c94d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsceq r7, r4, r0, lsr #3 │ │ │ │ + rsceq r7, r4, ip, lsr r3 │ │ │ │ + rsceq r7, r4, r4, ror #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10ef24 <__cxa_atexit@plt+0x1036fc> │ │ │ │ + ldr r3, [pc, #64] @ 10ef3c <__cxa_atexit@plt+0x103714> │ │ │ │ + ldr r2, [pc, #64] @ 10ef40 <__cxa_atexit@plt+0x103718> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10ef44 <__cxa_atexit@plt+0x10371c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stm lr, {r7, r9, fp} │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #124] @ 10972c <__cxa_atexit@plt+0xfdf04> │ │ │ │ - ldr fp, [pc, #124] @ 109730 <__cxa_atexit@plt+0xfdf08> │ │ │ │ - str r9, [r5, #40] @ 0x28 │ │ │ │ - ldr r9, [pc, #120] @ 109734 <__cxa_atexit@plt+0xfdf0c> │ │ │ │ - add lr, r2, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r6, r6, r4, lsl r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 10efa0 <__cxa_atexit@plt+0x103778> │ │ │ │ + ldr r7, [pc, #64] @ 10efb8 <__cxa_atexit@plt+0x103790> │ │ │ │ + ldr r2, [pc, #64] @ 10efbc <__cxa_atexit@plt+0x103794> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - sub r0, r6, #22 │ │ │ │ - str r9, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - str fp, [r2, #4] │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #52] @ 109738 <__cxa_atexit@plt+0xfdf10> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10efc0 <__cxa_atexit@plt+0x103798> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq ip, r4, r8, asr #19 │ │ │ │ - rsceq ip, r4, ip, lsr sl │ │ │ │ - @ instruction: 0xfffff72c │ │ │ │ - @ instruction: 0xfffff6d4 │ │ │ │ - @ instruction: 0xfffff770 │ │ │ │ - @ instruction: 0xfffff728 │ │ │ │ - rsceq ip, r4, r4, asr #19 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r3, r0, fp, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 109600 <__cxa_atexit@plt+0xfddd8> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + smullseq r6, r6, r8, r4 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 10f01c <__cxa_atexit@plt+0x1037f4> │ │ │ │ + ldr r7, [pc, #64] @ 10f034 <__cxa_atexit@plt+0x10380c> │ │ │ │ + ldr r2, [pc, #64] @ 10f038 <__cxa_atexit@plt+0x103810> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10f03c <__cxa_atexit@plt+0x103814> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + sbcseq r6, r6, r8, lsl r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - mov r1, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 10985c <__cxa_atexit@plt+0xfe034> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r9, [r3, #28]! │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr fp, [r5, #40] @ 0x28 │ │ │ │ - add sl, r2, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi 1097fc <__cxa_atexit@plt+0xfdfd4> │ │ │ │ - ldr lr, [pc, #244] @ 10988c <__cxa_atexit@plt+0xfe064> │ │ │ │ + bcc 10f0a0 <__cxa_atexit@plt+0x103878> │ │ │ │ + ldr r3, [pc, #80] @ 10f0b8 <__cxa_atexit@plt+0x103890> │ │ │ │ + ldr r9, [pc, #80] @ 10f0bc <__cxa_atexit@plt+0x103894> │ │ │ │ + ldr lr, [pc, #80] @ 10f0c0 <__cxa_atexit@plt+0x103898> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str sl, [r5, #40] @ 0x28 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - str sl, [r2, #44] @ 0x2c │ │ │ │ - str fp, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - str r9, [r2, #32] │ │ │ │ - ldr r0, [pc, #204] @ 109890 <__cxa_atexit@plt+0xfe068> │ │ │ │ - sub sl, r6, #15 │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #188] @ 109894 <__cxa_atexit@plt+0xfe06c> │ │ │ │ - mov fp, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - ldr r0, [pc, #176] @ 109898 <__cxa_atexit@plt+0xfe070> │ │ │ │ - sub r2, r6, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 10f0c4 <__cxa_atexit@plt+0x10389c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsceq r7, r4, r8, ror r4 │ │ │ │ + smullseq r6, r6, ip, r3 @ │ │ │ │ + sbcseq r6, r6, r4, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 10f128 <__cxa_atexit@plt+0x103900> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 10f120 <__cxa_atexit@plt+0x1038f8> │ │ │ │ + ldr r3, [pc, #52] @ 10f130 <__cxa_atexit@plt+0x103908> │ │ │ │ + ldr r9, [pc, #52] @ 10f134 <__cxa_atexit@plt+0x10390c> │ │ │ │ + ldr r2, [pc, #52] @ 10f138 <__cxa_atexit@plt+0x103910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r6, r6, r8, asr #7 │ │ │ │ + ldrsbeq r6, [r6], #56 @ 0x38 │ │ │ │ + rsceq r6, r4, r8, lsr #30 │ │ │ │ + sbcseq r6, r6, r4, asr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10f1ac <__cxa_atexit@plt+0x103984> │ │ │ │ + ldr r1, [pc, #88] @ 10f1b4 <__cxa_atexit@plt+0x10398c> │ │ │ │ + ldr r2, [pc, #88] @ 10f1b8 <__cxa_atexit@plt+0x103990> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 10f198 <__cxa_atexit@plt+0x103970> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne 10f1a0 <__cxa_atexit@plt+0x103978> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - str r1, [sp] │ │ │ │ - add r1, r2, #28 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr lr, [pc, #108] @ 10987c <__cxa_atexit@plt+0xfe054> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #88] @ 109880 <__cxa_atexit@plt+0xfe058> │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #20] @ 10f1bc <__cxa_atexit@plt+0x103994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + smlaleq r6, r4, r4, lr │ │ │ │ + sbcseq r6, r6, r0, ror #6 │ │ │ │ + sbcseq r6, r6, r0, asr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 10f1e8 <__cxa_atexit@plt+0x1039c0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + addne r7, pc, r7 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + sbcseq r6, r6, r4, lsr #6 │ │ │ │ + sbcseq r6, r6, r0, lsl r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10f22c <__cxa_atexit@plt+0x103a04> │ │ │ │ + ldr r2, [pc, #36] @ 10f23c <__cxa_atexit@plt+0x103a14> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + ldrheq r6, [r6], #44 @ 0x2c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10f294 <__cxa_atexit@plt+0x103a6c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10f29c <__cxa_atexit@plt+0x103a74> │ │ │ │ + ldr r1, [pc, #64] @ 10f2b8 <__cxa_atexit@plt+0x103a90> │ │ │ │ + ldr r0, [pc, #64] @ 10f2bc <__cxa_atexit@plt+0x103a94> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - ldr r0, [pc, #72] @ 109884 <__cxa_atexit@plt+0xfe05c> │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r1, r5, #32 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d710 <__cxa_atexit@plt+0x661ee8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 10f2a4 <__cxa_atexit@plt+0x103a7c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10f2b4 <__cxa_atexit@plt+0x103a8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r6, r6, r8, ror #4 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + ldrdeq r6, [r4], #220 @ 0xdc @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10f340 <__cxa_atexit@plt+0x103b18> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r0, [pc, #96] @ 10f34c <__cxa_atexit@plt+0x103b24> │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - sub r0, r6, #22 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ + str r0, [r1, #-4] │ │ │ │ + ands r0, r8, #3 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + beq 10f314 <__cxa_atexit@plt+0x103aec> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 10f324 <__cxa_atexit@plt+0x103afc> │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 10f350 <__cxa_atexit@plt+0x103b28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq r6, r4, r0, lsr sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10f37c <__cxa_atexit@plt+0x103b54> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #8] @ 10f390 <__cxa_atexit@plt+0x103b68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldrdeq r6, [r4], #196 @ 0xc4 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10f3f0 <__cxa_atexit@plt+0x103bc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10f3f8 <__cxa_atexit@plt+0x103bd0> │ │ │ │ + ldr r1, [pc, #76] @ 10f414 <__cxa_atexit@plt+0x103bec> │ │ │ │ + ldr r0, [pc, #76] @ 10f418 <__cxa_atexit@plt+0x103bf0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r8, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #36] @ 109888 <__cxa_atexit@plt+0xfe060> │ │ │ │ - mov fp, r1 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r2 │ │ │ │ + b 10f400 <__cxa_atexit@plt+0x103bd8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10f410 <__cxa_atexit@plt+0x103be8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + bx r0 │ │ │ │ + sbcseq r6, r6, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + smlaleq r6, r4, r0, ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 71aca8 <__cxa_atexit@plt+0x70f480> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10f4a0 <__cxa_atexit@plt+0x103c78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10f4ac <__cxa_atexit@plt+0x103c84> │ │ │ │ + ldr lr, [pc, #88] @ 10f4bc <__cxa_atexit@plt+0x103c94> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 10f4c0 <__cxa_atexit@plt+0x103c98> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 10f4c4 <__cxa_atexit@plt+0x103c9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq ip, r4, ip, ror r8 │ │ │ │ - @ instruction: 0xfffff3ac │ │ │ │ - @ instruction: 0xfffff354 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq ip, r4, r8, ror r8 │ │ │ │ - @ instruction: 0xfffff38c │ │ │ │ - @ instruction: 0xfffff338 │ │ │ │ - rsceq ip, r4, r0, lsr #17 │ │ │ │ - andeq r3, r0, fp, asr #30 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq r6, r4, r4, lsl #23 │ │ │ │ + ldrdeq r6, [r4], #176 @ 0xb0 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10f52c <__cxa_atexit@plt+0x103d04> │ │ │ │ + ldr r3, [pc, #64] @ 10f544 <__cxa_atexit@plt+0x103d1c> │ │ │ │ + ldr r2, [pc, #64] @ 10f548 <__cxa_atexit@plt+0x103d20> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10f54c <__cxa_atexit@plt+0x103d24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r5, r6, r8, ror #31 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10f5a8 <__cxa_atexit@plt+0x103d80> │ │ │ │ + ldr r2, [pc, #64] @ 10f5b0 <__cxa_atexit@plt+0x103d88> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 10f5a0 <__cxa_atexit@plt+0x103d78> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 10f59c <__cxa_atexit@plt+0x103d74> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 109754 <__cxa_atexit@plt+0xfdf2c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 10f650 <__cxa_atexit@plt+0x103e28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10f65c <__cxa_atexit@plt+0x103e34> │ │ │ │ + ldr lr, [pc, #108] @ 10f66c <__cxa_atexit@plt+0x103e44> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #104] @ 10f670 <__cxa_atexit@plt+0x103e48> │ │ │ │ + sub r2, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #10 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [pc, #76] @ 10f674 <__cxa_atexit@plt+0x103e4c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #68] @ 10f678 <__cxa_atexit@plt+0x103e50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsceq r6, r4, r4, ror #19 │ │ │ │ + rsceq r6, r4, r0, lsl #23 │ │ │ │ + rsceq r6, r4, r8, lsr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 109a00 <__cxa_atexit@plt+0xfe1d8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr lr, [r3, #28]! │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ + bcc 10f6e0 <__cxa_atexit@plt+0x103eb8> │ │ │ │ + ldr r3, [pc, #64] @ 10f6f8 <__cxa_atexit@plt+0x103ed0> │ │ │ │ + ldr r2, [pc, #64] @ 10f6fc <__cxa_atexit@plt+0x103ed4> │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - cmp r1, #0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - bmi 109980 <__cxa_atexit@plt+0xfe158> │ │ │ │ - ldr r7, [pc, #268] @ 109a20 <__cxa_atexit@plt+0xfe1f8> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #40 @ 0x28 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str fp, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - stm lr, {r1, r7, ip} │ │ │ │ - ldr r7, [pc, #232] @ 109a24 <__cxa_atexit@plt+0xfe1fc> │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ - str r9, [r2, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10f700 <__cxa_atexit@plt+0x103ed8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ 109a28 <__cxa_atexit@plt+0xfe200> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r5, r6, r8, lsr lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 10f75c <__cxa_atexit@plt+0x103f34> │ │ │ │ + ldr r7, [pc, #64] @ 10f774 <__cxa_atexit@plt+0x103f4c> │ │ │ │ + ldr r2, [pc, #64] @ 10f778 <__cxa_atexit@plt+0x103f50> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ 109a2c <__cxa_atexit@plt+0xfe204> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10f77c <__cxa_atexit@plt+0x103f54> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ 109a30 <__cxa_atexit@plt+0xfe208> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - b 1099e0 <__cxa_atexit@plt+0xfe1b8> │ │ │ │ - add r0, r2, #44 @ 0x2c │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [pc, #164] @ 109a34 <__cxa_atexit@plt+0xfe20c> │ │ │ │ - ldr r7, [pc, #164] @ 109a38 <__cxa_atexit@plt+0xfe210> │ │ │ │ - ldr r8, [pc, #164] @ 109a3c <__cxa_atexit@plt+0xfe214> │ │ │ │ - add r0, pc, r0 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + ldrheq r5, [r6], #220 @ 0xdc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 10f7d8 <__cxa_atexit@plt+0x103fb0> │ │ │ │ + ldr r7, [pc, #64] @ 10f7f0 <__cxa_atexit@plt+0x103fc8> │ │ │ │ + ldr r2, [pc, #64] @ 10f7f4 <__cxa_atexit@plt+0x103fcc> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str ip, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str fp, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 109a40 <__cxa_atexit@plt+0xfe218> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ 109a44 <__cxa_atexit@plt+0xfe21c> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10f7f8 <__cxa_atexit@plt+0x103fd0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - strdeq ip, [r4], #100 @ 0x64 @ │ │ │ │ - @ instruction: 0xffffef84 │ │ │ │ - @ instruction: 0xffffef30 │ │ │ │ - @ instruction: 0xffffeee4 │ │ │ │ - rsceq ip, r4, ip, lsl r7 │ │ │ │ - @ instruction: 0xffffeff4 │ │ │ │ - @ instruction: 0xffffefac │ │ │ │ - @ instruction: 0xffffef68 │ │ │ │ - strhteq ip, [r4], #108 @ 0x6c │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r6, r0, fp, asr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1098b4 <__cxa_atexit@plt+0xfe08c> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + sbcseq r5, r6, ip, lsr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 109ba8 <__cxa_atexit@plt+0xfe380> │ │ │ │ - mov r3, r5 │ │ │ │ - add ip, r5, #32 │ │ │ │ - ldr lr, [r3, #28]! │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - bmi 109b28 <__cxa_atexit@plt+0xfe300> │ │ │ │ - ldr r7, [pc, #268] @ 109bc8 <__cxa_atexit@plt+0xfe3a0> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #40 @ 0x28 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str fp, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - stm lr, {r0, r7, sl} │ │ │ │ - ldr r7, [pc, #232] @ 109bcc <__cxa_atexit@plt+0xfe3a4> │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str r9, [r2, #12] │ │ │ │ + bcc 10f85c <__cxa_atexit@plt+0x104034> │ │ │ │ + ldr r3, [pc, #80] @ 10f874 <__cxa_atexit@plt+0x10404c> │ │ │ │ + ldr r9, [pc, #80] @ 10f878 <__cxa_atexit@plt+0x104050> │ │ │ │ + ldr lr, [pc, #80] @ 10f87c <__cxa_atexit@plt+0x104054> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 10f880 <__cxa_atexit@plt+0x104058> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str ip, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ 109bd0 <__cxa_atexit@plt+0xfe3a8> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsceq r6, r4, ip, ror #24 │ │ │ │ + sbcseq r5, r6, r0, asr #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 71aca8 <__cxa_atexit@plt+0x70f480> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10f910 <__cxa_atexit@plt+0x1040e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10f91c <__cxa_atexit@plt+0x1040f4> │ │ │ │ + ldr lr, [pc, #96] @ 10f92c <__cxa_atexit@plt+0x104104> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 10f930 <__cxa_atexit@plt+0x104108> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #60] @ 10f934 <__cxa_atexit@plt+0x10410c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r6, r4, r0, lsr #14 │ │ │ │ + rsceq r6, r4, r8, ror #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10f9c0 <__cxa_atexit@plt+0x104198> │ │ │ │ + ldr r3, [pc, #140] @ 10f9e8 <__cxa_atexit@plt+0x1041c0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r8, #3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + beq 10f9b0 <__cxa_atexit@plt+0x104188> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 10f9cc <__cxa_atexit@plt+0x1041a4> │ │ │ │ + ldr r7, [pc, #104] @ 10f9f0 <__cxa_atexit@plt+0x1041c8> │ │ │ │ + ldr r1, [pc, #104] @ 10f9f4 <__cxa_atexit@plt+0x1041cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ 109bd4 <__cxa_atexit@plt+0xfe3ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r7, r8, sl} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10f9ec <__cxa_atexit@plt+0x1041c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ 109bd8 <__cxa_atexit@plt+0xfe3b0> │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + sbcseq r5, r6, r8, ror #19 │ │ │ │ + @ instruction: 0xffffd190 │ │ │ │ + ldrdeq r6, [r4], #96 @ 0x60 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 10fa4c <__cxa_atexit@plt+0x104224> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10fa54 <__cxa_atexit@plt+0x10422c> │ │ │ │ + ldr r3, [pc, #72] @ 10fa74 <__cxa_atexit@plt+0x10424c> │ │ │ │ + ldr r2, [pc, #72] @ 10fa78 <__cxa_atexit@plt+0x104250> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - b 109b88 <__cxa_atexit@plt+0xfe360> │ │ │ │ - add r1, r2, #44 @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #164] @ 109bdc <__cxa_atexit@plt+0xfe3b4> │ │ │ │ - ldr r7, [pc, #164] @ 109be0 <__cxa_atexit@plt+0xfe3b8> │ │ │ │ - ldr r8, [pc, #164] @ 109be4 <__cxa_atexit@plt+0xfe3bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ + stmib r7, {r3, r8, sl} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r7 │ │ │ │ + b 10fa5c <__cxa_atexit@plt+0x104234> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 10fa70 <__cxa_atexit@plt+0x104248> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - str ip, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str fp, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 109be8 <__cxa_atexit@plt+0xfe3c0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r5, r6, ip, asr r9 │ │ │ │ + @ instruction: 0xffffd0ec │ │ │ │ + rsceq r6, r4, ip, lsr #12 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10fae0 <__cxa_atexit@plt+0x1042b8> │ │ │ │ + ldr r2, [pc, #84] @ 10faf8 <__cxa_atexit@plt+0x1042d0> │ │ │ │ + ldr r1, [pc, #84] @ 10fafc <__cxa_atexit@plt+0x1042d4> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r7, #12] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ 109bec <__cxa_atexit@plt+0xfe3c4> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10fb00 <__cxa_atexit@plt+0x1042d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq ip, r4, ip, asr #10 │ │ │ │ - @ instruction: 0xffffeb0c │ │ │ │ - @ instruction: 0xffffeab8 │ │ │ │ - @ instruction: 0xffffea6c │ │ │ │ - rsceq ip, r4, r4, ror r5 │ │ │ │ - @ instruction: 0xffffeb7c │ │ │ │ - @ instruction: 0xffffeb34 │ │ │ │ - @ instruction: 0xffffeaf0 │ │ │ │ - rsceq ip, r4, r4, lsl r5 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r6, r0, fp, asr #14 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + sbcseq r5, r6, r0, asr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10fbb0 <__cxa_atexit@plt+0x104388> │ │ │ │ + ldr r3, [pc, #160] @ 10fbd8 <__cxa_atexit@plt+0x1043b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 10fb94 <__cxa_atexit@plt+0x10436c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10fba4 <__cxa_atexit@plt+0x10437c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10fbc0 <__cxa_atexit@plt+0x104398> │ │ │ │ + ldr lr, [pc, #124] @ 10fbe0 <__cxa_atexit@plt+0x1043b8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [pc, #116] @ 10fbe4 <__cxa_atexit@plt+0x1043bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 10fbdc <__cxa_atexit@plt+0x1043b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + sbcseq r5, r6, r8, ror r9 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsceq r6, r4, r0, lsr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 109a60 <__cxa_atexit@plt+0xfe238> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 10a7a0 <__cxa_atexit@plt+0xfef78> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10fc44 <__cxa_atexit@plt+0x10441c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 10fc4c <__cxa_atexit@plt+0x104424> │ │ │ │ + ldr lr, [pc, #72] @ 10fc5c <__cxa_atexit@plt+0x104434> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #64] @ 10fc60 <__cxa_atexit@plt+0x104438> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r3, #11 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + rsceq r6, r4, r0, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 109c44 <__cxa_atexit@plt+0xfe41c> │ │ │ │ + bhi 10fcb8 <__cxa_atexit@plt+0x104490> │ │ │ │ + ldr r2, [pc, #64] @ 10fcc0 <__cxa_atexit@plt+0x104498> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 109c4c <__cxa_atexit@plt+0xfe424> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #56] @ 10fcc4 <__cxa_atexit@plt+0x10449c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #44] @ 10fcc8 <__cxa_atexit@plt+0x1044a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1092e0 <__cxa_atexit@plt+0xfdab8> │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r4, r4, asr #7 │ │ │ │ + sbcseq r5, r6, r8, lsr #17 │ │ │ │ + rsceq r6, r4, r4, ror #6 │ │ │ │ + rsceq r6, r4, r4, asr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 109c84 <__cxa_atexit@plt+0xfe45c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 109c8c <__cxa_atexit@plt+0xfe464> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10fd54 <__cxa_atexit@plt+0x10452c> │ │ │ │ + ldr r3, [pc, #140] @ 10fd7c <__cxa_atexit@plt+0x104554> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r8, #3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + beq 10fd44 <__cxa_atexit@plt+0x10451c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 10fd60 <__cxa_atexit@plt+0x104538> │ │ │ │ + ldr r7, [pc, #104] @ 10fd84 <__cxa_atexit@plt+0x10455c> │ │ │ │ + ldr r1, [pc, #104] @ 10fd88 <__cxa_atexit@plt+0x104560> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r6, {r7, r8, sl} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10fd80 <__cxa_atexit@plt+0x104558> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + sbcseq r5, r6, r4, asr r6 │ │ │ │ + @ instruction: 0xffffcdfc │ │ │ │ + rsceq r6, r4, ip, lsr r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 10fde0 <__cxa_atexit@plt+0x1045b8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10fde8 <__cxa_atexit@plt+0x1045c0> │ │ │ │ + ldr r3, [pc, #72] @ 10fe08 <__cxa_atexit@plt+0x1045e0> │ │ │ │ + ldr r2, [pc, #72] @ 10fe0c <__cxa_atexit@plt+0x1045e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r3, r8, sl} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r7 │ │ │ │ + b 10fdf0 <__cxa_atexit@plt+0x1045c8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 10fe04 <__cxa_atexit@plt+0x1045dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r5, r6, r8, asr #11 │ │ │ │ + @ instruction: 0xffffcd58 │ │ │ │ + smlaleq r6, r4, r8, r2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10fe64 <__cxa_atexit@plt+0x10463c> │ │ │ │ + ldr r3, [pc, #68] @ 10fe7c <__cxa_atexit@plt+0x104654> │ │ │ │ + ldr r2, [pc, #68] @ 10fe80 <__cxa_atexit@plt+0x104658> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 10fe84 <__cxa_atexit@plt+0x10465c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + sbcseq r5, r6, r4, asr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 10ff04 <__cxa_atexit@plt+0x1046dc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #92] @ 10ff0c <__cxa_atexit@plt+0x1046e4> │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + and r0, r8, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + beq 10fee4 <__cxa_atexit@plt+0x1046bc> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 10fee8 <__cxa_atexit@plt+0x1046c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #32] @ 10ff10 <__cxa_atexit@plt+0x1046e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r6, r4, ip, ror #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10ff34 <__cxa_atexit@plt+0x10470c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #8] @ 10ff48 <__cxa_atexit@plt+0x104720> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + rsceq r6, r4, ip, lsl r1 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 10ffb4 <__cxa_atexit@plt+0x10478c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10ffbc <__cxa_atexit@plt+0x104794> │ │ │ │ + ldr lr, [pc, #88] @ 10ffd8 <__cxa_atexit@plt+0x1047b0> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 10ffdc <__cxa_atexit@plt+0x1047b4> │ │ │ │ + sub r1, r6, #7 │ │ │ │ + mov r8, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r3 │ │ │ │ + b 10ffc4 <__cxa_atexit@plt+0x10479c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 10ffd4 <__cxa_atexit@plt+0x1047ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r5, r6, ip, ror #10 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + rsceq r6, r4, ip, asr #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 110040 <__cxa_atexit@plt+0x104818> │ │ │ │ + ldr r7, [pc, #68] @ 110058 <__cxa_atexit@plt+0x104830> │ │ │ │ + ldr r2, [pc, #68] @ 11005c <__cxa_atexit@plt+0x104834> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 110060 <__cxa_atexit@plt+0x104838> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r4, r4, lsl #7 │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + sbcseq r5, r6, r8, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub lr, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 109cc4 <__cxa_atexit@plt+0xfe49c> │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 1100e4 <__cxa_atexit@plt+0x1048bc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + bhi 1100f0 <__cxa_atexit@plt+0x1048c8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 1100f8 <__cxa_atexit@plt+0x1048d0> │ │ │ │ + ldr r3, [pc, #112] @ 110120 <__cxa_atexit@plt+0x1048f8> │ │ │ │ + ldr lr, [pc, #112] @ 110124 <__cxa_atexit@plt+0x1048fc> │ │ │ │ + mov r8, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + sub r3, r2, #7 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 109d08 <__cxa_atexit@plt+0xfe4e0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 109d10 <__cxa_atexit@plt+0xfe4e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r2, r6 │ │ │ │ + b 110100 <__cxa_atexit@plt+0x1048d8> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 11011c <__cxa_atexit@plt+0x1048f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r4, r0, lsl #6 │ │ │ │ + sbcseq r5, r6, ip, lsr #8 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + rsceq r5, r4, r4, lsr #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 109d48 <__cxa_atexit@plt+0xfe520> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 109d50 <__cxa_atexit@plt+0xfe528> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1092e0 <__cxa_atexit@plt+0xfdab8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 110194 <__cxa_atexit@plt+0x10496c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + str r9, [r2] │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 1101a0 <__cxa_atexit@plt+0x104978> │ │ │ │ + ldr r7, [pc, #96] @ 1101c8 <__cxa_atexit@plt+0x1049a0> │ │ │ │ + ldr r2, [pc, #96] @ 1101cc <__cxa_atexit@plt+0x1049a4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r2, r3, r6} │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1101c4 <__cxa_atexit@plt+0x10499c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r4, r0, asr #5 │ │ │ │ + sbcseq r5, r6, ip, ror r3 │ │ │ │ + @ instruction: 0xfffff730 │ │ │ │ + @ instruction: 0xfffff7c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 109da4 <__cxa_atexit@plt+0xfe57c> │ │ │ │ - ldr r2, [pc, #56] @ 109db0 <__cxa_atexit@plt+0xfe588> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 110260 <__cxa_atexit@plt+0x104a38> │ │ │ │ + ldr r3, [pc, #148] @ 11028c <__cxa_atexit@plt+0x104a64> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 109d98 <__cxa_atexit@plt+0xfe570> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + beq 110250 <__cxa_atexit@plt+0x104a28> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 110270 <__cxa_atexit@plt+0x104a48> │ │ │ │ + ldr r7, [pc, #108] @ 110294 <__cxa_atexit@plt+0x104a6c> │ │ │ │ + ldr r1, [pc, #108] @ 110298 <__cxa_atexit@plt+0x104a70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r7, r8, sl} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 109dbc <__cxa_atexit@plt+0xfe594> │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldr r7, [pc, #24] @ 110290 <__cxa_atexit@plt+0x104a68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + sbcseq r5, r6, r4, asr #2 │ │ │ │ + @ instruction: 0xffffc8f0 │ │ │ │ + rsceq r5, r4, r0, lsr lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 109ddc <__cxa_atexit@plt+0xfe5b4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 109e08 <__cxa_atexit@plt+0xfe5e0> │ │ │ │ - ldr r2, [pc, #124] @ 109e60 <__cxa_atexit@plt+0xfe638> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1102f0 <__cxa_atexit@plt+0x104ac8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1102f8 <__cxa_atexit@plt+0x104ad0> │ │ │ │ + ldr r3, [pc, #72] @ 110318 <__cxa_atexit@plt+0x104af0> │ │ │ │ + ldr r2, [pc, #72] @ 11031c <__cxa_atexit@plt+0x104af4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r3, r8, sl} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r8 │ │ │ │ str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 109e08 <__cxa_atexit@plt+0xfe5e0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 109e10 <__cxa_atexit@plt+0xfe5e8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r7 │ │ │ │ + b 110300 <__cxa_atexit@plt+0x104ad8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 110314 <__cxa_atexit@plt+0x104aec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrheq r5, [r6], #8 │ │ │ │ + @ instruction: 0xffffc848 │ │ │ │ + rsceq r5, r4, r8, lsl #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 110384 <__cxa_atexit@plt+0x104b5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11038c <__cxa_atexit@plt+0x104b64> │ │ │ │ + ldr r1, [pc, #72] @ 1103a8 <__cxa_atexit@plt+0x104b80> │ │ │ │ + mov r8, r9 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, sl} │ │ │ │ + ldr r3, [pc, #60] @ 1103ac <__cxa_atexit@plt+0x104b84> │ │ │ │ + sub r1, r6, #2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 110394 <__cxa_atexit@plt+0x104b6c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1103a4 <__cxa_atexit@plt+0x104b7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + sbcseq r5, r6, r0, lsr r0 │ │ │ │ + rsceq r5, r4, r4, asr #28 │ │ │ │ + rsceq r5, r4, r8, ror #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1104f0 <__cxa_atexit@plt+0x104cc8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 109e50 <__cxa_atexit@plt+0xfe628> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 109e64 <__cxa_atexit@plt+0xfe63c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1104f8 <__cxa_atexit@plt+0x104cd0> │ │ │ │ + str r7, [sp] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr r0, [pc, #356] @ 11054c <__cxa_atexit@plt+0x104d24> │ │ │ │ + ldr r2, [pc, #356] @ 110550 <__cxa_atexit@plt+0x104d28> │ │ │ │ + ldr sl, [pc, #356] @ 110554 <__cxa_atexit@plt+0x104d2c> │ │ │ │ + ldr ip, [pc, #356] @ 110558 <__cxa_atexit@plt+0x104d30> │ │ │ │ + ldr r7, [pc, #356] @ 11055c <__cxa_atexit@plt+0x104d34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #352] @ 110560 <__cxa_atexit@plt+0x104d38> │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + stm r2, {r0, r8, r9} │ │ │ │ + add sl, pc, sl │ │ │ │ + add r0, r6, #20 │ │ │ │ + add ip, pc, ip │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + stmib r6, {r7, r8, r9, ip} │ │ │ │ + sub fp, r3, #51 @ 0x33 │ │ │ │ + sub sl, r3, #38 @ 0x26 │ │ │ │ + sub ip, r3, #26 │ │ │ │ + sub r2, r3, #14 │ │ │ │ + sub r0, r3, #7 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp r1, r3 │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str fp, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + bcc 110514 <__cxa_atexit@plt+0x104cec> │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r7, [pc, #236] @ 110564 <__cxa_atexit@plt+0x104d3c> │ │ │ │ + ldr r4, [pc, #236] @ 110568 <__cxa_atexit@plt+0x104d40> │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + str r4, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #72] @ 0x48 │ │ │ │ + ldr r4, [pc, #212] @ 11056c <__cxa_atexit@plt+0x104d44> │ │ │ │ + add r7, r6, #76 @ 0x4c │ │ │ │ + sub lr, r3, #23 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + stm r7, {r4, r9, lr} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #112 @ 0x70 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 110530 <__cxa_atexit@plt+0x104d08> │ │ │ │ + ldr r4, [pc, #176] @ 110570 <__cxa_atexit@plt+0x104d48> │ │ │ │ + add lr, r6, #96 @ 0x60 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r7, [r6, #92] @ 0x5c │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ + str sl, [r6, #108] @ 0x6c │ │ │ │ + str fp, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #23 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 110500 <__cxa_atexit@plt+0x104cd8> │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #112] @ 110578 <__cxa_atexit@plt+0x104d50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 110574 <__cxa_atexit@plt+0x104d4c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + b 1104e4 <__cxa_atexit@plt+0x104cbc> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r5, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strhteq ip, [r4], #56 @ 0x38 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0xfffff28c │ │ │ │ + @ instruction: 0xfffff304 │ │ │ │ + rsceq r6, r4, r0 │ │ │ │ + rsceq r6, r4, r4, lsr r0 │ │ │ │ + sbcseq r5, r6, r8 │ │ │ │ + sbcseq r5, r6, r0, lsr r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 109e8c <__cxa_atexit@plt+0xfe664> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 109ecc <__cxa_atexit@plt+0xfe6a4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 109edc <__cxa_atexit@plt+0xfe6b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1105d4 <__cxa_atexit@plt+0x104dac> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #60] @ 1105e0 <__cxa_atexit@plt+0x104db8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r1, r2} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #23 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r4, ip, lsr r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq r5, r4, r4, asr pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 109f14 <__cxa_atexit@plt+0xfe6ec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 109f1c <__cxa_atexit@plt+0xfe6f4> │ │ │ │ + bhi 110620 <__cxa_atexit@plt+0x104df8> │ │ │ │ + ldr r2, [pc, #40] @ 110628 <__cxa_atexit@plt+0x104e00> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 11062c <__cxa_atexit@plt+0x104e04> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r4], #4 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r5, r4, ip, ror #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11067c <__cxa_atexit@plt+0x104e54> │ │ │ │ + ldr r7, [pc, #40] @ 110698 <__cxa_atexit@plt+0x104e70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r9, [r8, #8] │ │ │ │ + b 1103bc <__cxa_atexit@plt+0x104b94> │ │ │ │ + ldr r7, [pc, #24] @ 11069c <__cxa_atexit@plt+0x104e74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + ldrheq r4, [r6], #232 @ 0xe8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 109f54 <__cxa_atexit@plt+0xfe72c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 109f5c <__cxa_atexit@plt+0xfe734> │ │ │ │ + bhi 1106f4 <__cxa_atexit@plt+0x104ecc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1106fc <__cxa_atexit@plt+0x104ed4> │ │ │ │ + ldr r1, [pc, #68] @ 110718 <__cxa_atexit@plt+0x104ef0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + ldr r2, [pc, #60] @ 11071c <__cxa_atexit@plt+0x104ef4> │ │ │ │ + sub r1, r6, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1092e0 <__cxa_atexit@plt+0xfdab8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 110704 <__cxa_atexit@plt+0x104edc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 110714 <__cxa_atexit@plt+0x104eec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq ip, [r4], #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + sbcseq r4, r6, r8, lsr lr │ │ │ │ + ldrdeq r5, [r4], #164 @ 0xa4 @ │ │ │ │ + rsceq r5, r4, r8, ror r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 109f94 <__cxa_atexit@plt+0xfe76c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 11079c <__cxa_atexit@plt+0x104f74> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #92] @ 1107a4 <__cxa_atexit@plt+0x104f7c> │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + and r0, r8, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + beq 11077c <__cxa_atexit@plt+0x104f54> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 110780 <__cxa_atexit@plt+0x104f58> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #32] @ 1107a8 <__cxa_atexit@plt+0x104f80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrdeq r5, [r4], #132 @ 0x84 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1107cc <__cxa_atexit@plt+0x104fa4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #8] @ 1107e0 <__cxa_atexit@plt+0x104fb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + rsceq r5, r4, r4, lsl #17 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 109fd8 <__cxa_atexit@plt+0xfe7b0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 109fe0 <__cxa_atexit@plt+0xfe7b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 11083c <__cxa_atexit@plt+0x105014> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 110844 <__cxa_atexit@plt+0x10501c> │ │ │ │ + ldr r1, [pc, #72] @ 110860 <__cxa_atexit@plt+0x105038> │ │ │ │ + ldr r0, [pc, #72] @ 110864 <__cxa_atexit@plt+0x10503c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r8, sl} │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1092e0 <__cxa_atexit@plt+0xfdab8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r2 │ │ │ │ + b 11084c <__cxa_atexit@plt+0x105024> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11085c <__cxa_atexit@plt+0x105034> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r4, r0, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldrsheq r4, [r6], #196 @ 0xc4 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + rsceq r5, r4, r0, asr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 10a018 <__cxa_atexit@plt+0xfe7f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10a020 <__cxa_atexit@plt+0xfe7f8> │ │ │ │ + bhi 1108c4 <__cxa_atexit@plt+0x10509c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1108cc <__cxa_atexit@plt+0x1050a4> │ │ │ │ + ldr r1, [pc, #68] @ 1108e8 <__cxa_atexit@plt+0x1050c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + ldr r2, [pc, #60] @ 1108ec <__cxa_atexit@plt+0x1050c4> │ │ │ │ + sub r1, r6, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 1108d4 <__cxa_atexit@plt+0x1050ac> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1108e4 <__cxa_atexit@plt+0x1050bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r4], #240 @ 0xf0 @ │ │ │ │ + sbcseq r4, r6, r8, ror #24 │ │ │ │ + rsceq r5, r4, r4, lsl #18 │ │ │ │ + rsceq r5, r4, r8, lsr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 110954 <__cxa_atexit@plt+0x10512c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11095c <__cxa_atexit@plt+0x105134> │ │ │ │ + ldr r1, [pc, #72] @ 110978 <__cxa_atexit@plt+0x105150> │ │ │ │ + ldr r0, [pc, #72] @ 11097c <__cxa_atexit@plt+0x105154> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r8, sl} │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r2 │ │ │ │ + b 110964 <__cxa_atexit@plt+0x10513c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 110974 <__cxa_atexit@plt+0x10514c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r4, [r6], #188 @ 0xbc │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + rsceq r5, r4, r8, lsr #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1109e8 <__cxa_atexit@plt+0x1051c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1109f0 <__cxa_atexit@plt+0x1051c8> │ │ │ │ + ldr r1, [pc, #76] @ 110a0c <__cxa_atexit@plt+0x1051e4> │ │ │ │ + ldr r0, [pc, #76] @ 110a10 <__cxa_atexit@plt+0x1051e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r8, [r2, #12] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r2 │ │ │ │ + b 1109f8 <__cxa_atexit@plt+0x1051d0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 110a08 <__cxa_atexit@plt+0x1051e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r4, r6, ip, lsl fp │ │ │ │ + @ instruction: 0xffffe904 │ │ │ │ + smlaleq r5, r4, r8, r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 10a074 <__cxa_atexit@plt+0xfe84c> │ │ │ │ - ldr r2, [pc, #56] @ 10a080 <__cxa_atexit@plt+0xfe858> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + bhi 110a64 <__cxa_atexit@plt+0x10523c> │ │ │ │ + ldr r3, [pc, #88] @ 110a90 <__cxa_atexit@plt+0x105268> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + stmdb r6, {r3, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 110a74 <__cxa_atexit@plt+0x10524c> │ │ │ │ + ldr r7, [pc, #64] @ 110a98 <__cxa_atexit@plt+0x105270> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r9, [r8, #8] │ │ │ │ + b 1103bc <__cxa_atexit@plt+0x104b94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 110a94 <__cxa_atexit@plt+0x10526c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, r4, r0, asr #11 │ │ │ │ + sbcseq r4, r6, r0, asr #21 │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 110b30 <__cxa_atexit@plt+0x105308> │ │ │ │ + ldr r3, [pc, #132] @ 110b48 <__cxa_atexit@plt+0x105320> │ │ │ │ + ldr lr, [pc, #132] @ 110b4c <__cxa_atexit@plt+0x105324> │ │ │ │ + ldr r9, [pc, #132] @ 110b50 <__cxa_atexit@plt+0x105328> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #128] @ 110b54 <__cxa_atexit@plt+0x10532c> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 110b58 <__cxa_atexit@plt+0x105330> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 110b5c <__cxa_atexit@plt+0x105334> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + rsceq r5, r4, r4, lsl sl │ │ │ │ + sbcseq r4, r6, r0, lsl sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 110bf8 <__cxa_atexit@plt+0x1053d0> │ │ │ │ + ldr r2, [pc, #148] @ 110c18 <__cxa_atexit@plt+0x1053f0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r7, r9} │ │ │ │ - beq 10a068 <__cxa_atexit@plt+0xfe840> │ │ │ │ - mov r7, r8 │ │ │ │ - b 10a08c <__cxa_atexit@plt+0xfe864> │ │ │ │ + stmdb r1, {r2, r3} │ │ │ │ + beq 110bac <__cxa_atexit@plt+0x105384> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 110bb8 <__cxa_atexit@plt+0x105390> │ │ │ │ + ldr r7, [pc, #128] @ 110c24 <__cxa_atexit@plt+0x1053fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r1, {r7, r8} │ │ │ │ + b 110bec <__cxa_atexit@plt+0x1053c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 110c04 <__cxa_atexit@plt+0x1053dc> │ │ │ │ + ldr r7, [pc, #76] @ 110c1c <__cxa_atexit@plt+0x1053f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r7, [pc, #68] @ 110c20 <__cxa_atexit@plt+0x1053f8> │ │ │ │ + sub r6, r2, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r6, [r1, #-4] │ │ │ │ + mov r6, r2 │ │ │ │ + str r7, [r1, #-8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrdeq r5, [r4], #88 @ 0x58 @ │ │ │ │ + rsceq r5, r4, ip, ror r4 │ │ │ │ + strhteq r5, [r4], #72 @ 0x48 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10a0ac <__cxa_atexit@plt+0xfe884> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 10a0d8 <__cxa_atexit@plt+0xfe8b0> │ │ │ │ - ldr r2, [pc, #124] @ 10a130 <__cxa_atexit@plt+0xfe908> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 110c50 <__cxa_atexit@plt+0x105428> │ │ │ │ + ldr r3, [pc, #80] @ 110c98 <__cxa_atexit@plt+0x105470> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 110c88 <__cxa_atexit@plt+0x105460> │ │ │ │ + ldr r2, [pc, #52] @ 110c9c <__cxa_atexit@plt+0x105474> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r6, [pc, #44] @ 110ca0 <__cxa_atexit@plt+0x105478> │ │ │ │ + sub r2, r3, #2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r5, r4, r4, lsl r4 │ │ │ │ + rsceq r5, r4, r0, asr #10 │ │ │ │ + rsceq r5, r4, r4, ror #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 110d3c <__cxa_atexit@plt+0x105514> │ │ │ │ + ldr r2, [pc, #148] @ 110d5c <__cxa_atexit@plt+0x105534> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10a0d8 <__cxa_atexit@plt+0xfe8b0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 10a0e0 <__cxa_atexit@plt+0xfe8b8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + stmdb r1, {r2, r3} │ │ │ │ + beq 110d18 <__cxa_atexit@plt+0x1054f0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 110d24 <__cxa_atexit@plt+0x1054fc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 110d48 <__cxa_atexit@plt+0x105520> │ │ │ │ + ldr r7, [pc, #108] @ 110d64 <__cxa_atexit@plt+0x10553c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r7, [pc, #100] @ 110d68 <__cxa_atexit@plt+0x105540> │ │ │ │ + sub r6, r2, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r6, [r1, #-4] │ │ │ │ + mov r6, r2 │ │ │ │ + str r7, [r1, #-8] │ │ │ │ + b 110d30 <__cxa_atexit@plt+0x105508> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ 110d60 <__cxa_atexit@plt+0x105538> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r1, {r7, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10a120 <__cxa_atexit@plt+0xfe8f8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 10a134 <__cxa_atexit@plt+0xfe90c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq ip, r4, r8, ror #1 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r5, r4, r0, lsr r3 │ │ │ │ + strhteq r5, [r4], #64 @ 0x40 │ │ │ │ + rsceq r5, r4, r4, asr r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10a15c <__cxa_atexit@plt+0xfe934> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10a19c <__cxa_atexit@plt+0xfe974> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 10a1ac <__cxa_atexit@plt+0xfe984> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 110dbc <__cxa_atexit@plt+0x105594> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 110dcc <__cxa_atexit@plt+0x1055a4> │ │ │ │ + ldr r2, [pc, #68] @ 110de0 <__cxa_atexit@plt+0x1055b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r6, [pc, #60] @ 110de4 <__cxa_atexit@plt+0x1055bc> │ │ │ │ + sub r2, r3, #2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r3, [pc, #24] @ 110ddc <__cxa_atexit@plt+0x1055b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r4, ip, rrx │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + smlaleq r5, r4, r8, r2 │ │ │ │ + rsceq r5, r4, ip, lsl #8 │ │ │ │ + strhteq r5, [r4], #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10a218 <__cxa_atexit@plt+0xfe9f0> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 110e58 <__cxa_atexit@plt+0x105630> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 10a220 <__cxa_atexit@plt+0xfe9f8> │ │ │ │ - ldr r1, [pc, #80] @ 10a234 <__cxa_atexit@plt+0xfea0c> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 10a238 <__cxa_atexit@plt+0xfea10> │ │ │ │ + bcc 110e64 <__cxa_atexit@plt+0x10563c> │ │ │ │ + ldr lr, [pc, #92] @ 110e74 <__cxa_atexit@plt+0x10564c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 110e78 <__cxa_atexit@plt+0x105650> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #60] @ 110e7c <__cxa_atexit@plt+0x105654> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 10a228 <__cxa_atexit@plt+0xfea00> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r4, r0, lsl lr │ │ │ │ - rsceq fp, r4, ip, ror #31 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + ldrdeq r5, [r4], #16 @ │ │ │ │ + rsceq r5, r4, r0, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10a270 <__cxa_atexit@plt+0xfea48> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10a2e8 <__cxa_atexit@plt+0xfeac0> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 110ef0 <__cxa_atexit@plt+0x1056c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 10a2f0 <__cxa_atexit@plt+0xfeac8> │ │ │ │ - ldr r1, [pc, #80] @ 10a304 <__cxa_atexit@plt+0xfeadc> │ │ │ │ - add lr, r7, #8 │ │ │ │ + bcc 110ef8 <__cxa_atexit@plt+0x1056d0> │ │ │ │ + ldr lr, [pc, #96] @ 110f14 <__cxa_atexit@plt+0x1056ec> │ │ │ │ + ldr sl, [pc, #96] @ 110f18 <__cxa_atexit@plt+0x1056f0> │ │ │ │ + ldr r1, [pc, #96] @ 110f1c <__cxa_atexit@plt+0x1056f4> │ │ │ │ + sub r0, r6, #19 │ │ │ │ + add sl, pc, sl │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 10a308 <__cxa_atexit@plt+0xfeae0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 10a2f8 <__cxa_atexit@plt+0xfead0> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str sl, [r3, #12]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r3 │ │ │ │ + b 110f00 <__cxa_atexit@plt+0x1056d8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 110f10 <__cxa_atexit@plt+0x1056e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r4, r0, asr #26 │ │ │ │ - rsceq fp, r4, ip, lsl pc │ │ │ │ + sbcseq r4, r6, r8, asr #12 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + smlaleq r5, r4, r8, r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 110f4c <__cxa_atexit@plt+0x105724> │ │ │ │ + ldr r5, [pc, #28] @ 110f5c <__cxa_atexit@plt+0x105734> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 568074 <__cxa_atexit@plt+0x55c84c> │ │ │ │ + ldr r7, [pc, #12] @ 110f60 <__cxa_atexit@plt+0x105738> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r4, r6, r0, lsl #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 110ffc <__cxa_atexit@plt+0x1057d4> │ │ │ │ + ldr r3, [pc, #132] @ 111014 <__cxa_atexit@plt+0x1057ec> │ │ │ │ + ldr lr, [pc, #132] @ 111018 <__cxa_atexit@plt+0x1057f0> │ │ │ │ + ldr r9, [pc, #132] @ 11101c <__cxa_atexit@plt+0x1057f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #128] @ 111020 <__cxa_atexit@plt+0x1057f8> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 111024 <__cxa_atexit@plt+0x1057fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 111028 <__cxa_atexit@plt+0x105800> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + @ instruction: 0xfffff9e0 │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + @ instruction: 0xfffff8c0 │ │ │ │ + rsceq r5, r4, r8, asr #10 │ │ │ │ + sbcseq r4, r6, r4, asr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 10a360 <__cxa_atexit@plt+0xfeb38> │ │ │ │ - ldr r2, [pc, #60] @ 10a36c <__cxa_atexit@plt+0xfeb44> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 111070 <__cxa_atexit@plt+0x105848> │ │ │ │ + ldr r7, [pc, #52] @ 111084 <__cxa_atexit@plt+0x10585c> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 10a354 <__cxa_atexit@plt+0xfeb2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 111064 <__cxa_atexit@plt+0x10583c> │ │ │ │ mov r7, r8 │ │ │ │ - b 10a378 <__cxa_atexit@plt+0xfeb50> │ │ │ │ + b 111094 <__cxa_atexit@plt+0x10586c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 111088 <__cxa_atexit@plt+0x105860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldrsbeq r4, [r6], #76 @ 0x4c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10a398 <__cxa_atexit@plt+0xfeb70> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 10a3c4 <__cxa_atexit@plt+0xfeb9c> │ │ │ │ - ldr r2, [pc, #124] @ 10a41c <__cxa_atexit@plt+0xfebf4> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10a3c4 <__cxa_atexit@plt+0xfeb9c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 10a3cc <__cxa_atexit@plt+0xfeba4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 111108 <__cxa_atexit@plt+0x1058e0> │ │ │ │ + ldr r3, [pc, #128] @ 111128 <__cxa_atexit@plt+0x105900> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 111110 <__cxa_atexit@plt+0x1058e8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 111108 <__cxa_atexit@plt+0x1058e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 111118 <__cxa_atexit@plt+0x1058f0> │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr lr, [pc, #68] @ 11112c <__cxa_atexit@plt+0x105904> │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #60] @ 111130 <__cxa_atexit@plt+0x105908> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + stmib r6, {r0, r2, r7, lr} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10a40c <__cxa_atexit@plt+0xfebe4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 10a420 <__cxa_atexit@plt+0xfebf8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq fp, [r4], #220 @ 0xdc @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strhteq r5, [r4], #12 │ │ │ │ + rsceq r4, r4, r0, lsr pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10a448 <__cxa_atexit@plt+0xfec20> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 111194 <__cxa_atexit@plt+0x10596c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 11119c <__cxa_atexit@plt+0x105974> │ │ │ │ + ldr lr, [pc, #76] @ 1111ac <__cxa_atexit@plt+0x105984> │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [pc, #60] @ 1111b0 <__cxa_atexit@plt+0x105988> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10a488 <__cxa_atexit@plt+0xfec60> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 10a498 <__cxa_atexit@plt+0xfec70> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r4, r4, r0, asr #29 │ │ │ │ + rsceq r5, r4, r4, lsr r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1111ec <__cxa_atexit@plt+0x1059c4> │ │ │ │ + ldr r2, [pc, #40] @ 1111fc <__cxa_atexit@plt+0x1059d4> │ │ │ │ + ldr r1, [pc, #40] @ 111200 <__cxa_atexit@plt+0x1059d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + stmdb r5, {r1, r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 568164 <__cxa_atexit@plt+0x55c93c> │ │ │ │ + ldr r7, [pc, #16] @ 111204 <__cxa_atexit@plt+0x1059dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r4, r6, r4, lsl #7 │ │ │ │ + rsceq r4, r4, ip, lsr #29 │ │ │ │ + sbcseq r4, r6, r8, ror #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1112b8 <__cxa_atexit@plt+0x105a90> │ │ │ │ + ldr r2, [pc, #172] @ 1112d8 <__cxa_atexit@plt+0x105ab0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r1, {r2, r3} │ │ │ │ + beq 111294 <__cxa_atexit@plt+0x105a6c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1112a0 <__cxa_atexit@plt+0x105a78> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1112c4 <__cxa_atexit@plt+0x105a9c> │ │ │ │ + ldr r7, [pc, #132] @ 1112e0 <__cxa_atexit@plt+0x105ab8> │ │ │ │ + sub r0, r2, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r1, #-4] │ │ │ │ + str r7, [r1, #-8] │ │ │ │ + ldr r7, [pc, #116] @ 1112e4 <__cxa_atexit@plt+0x105abc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #104] @ 1112e8 <__cxa_atexit@plt+0x105ac0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r7, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + b 1112ac <__cxa_atexit@plt+0x105a84> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1112dc <__cxa_atexit@plt+0x105ab4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r1, {r7, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + strhteq r4, [r4], #212 @ 0xd4 │ │ │ │ + strdeq r4, [r4], #220 @ 0xdc @ │ │ │ │ + rsceq r4, r4, r4, asr #27 │ │ │ │ + rsceq r4, r4, r8, lsr #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 111350 <__cxa_atexit@plt+0x105b28> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 111360 <__cxa_atexit@plt+0x105b38> │ │ │ │ + ldr r2, [pc, #88] @ 111374 <__cxa_atexit@plt+0x105b4c> │ │ │ │ + sub r1, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #72] @ 111378 <__cxa_atexit@plt+0x105b50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 11137c <__cxa_atexit@plt+0x105b54> │ │ │ │ + add lr, r6, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r3, [pc, #24] @ 111370 <__cxa_atexit@plt+0x105b48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r4, r0, lsl #27 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + rsceq r4, r4, r4, lsl #26 │ │ │ │ + rsceq r4, r4, ip, lsr sp │ │ │ │ + rsceq r4, r4, r4, lsl #26 │ │ │ │ + rsceq r4, r4, r4, ror #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10a504 <__cxa_atexit@plt+0xfecdc> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1113f0 <__cxa_atexit@plt+0x105bc8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 10a50c <__cxa_atexit@plt+0xfece4> │ │ │ │ - ldr r1, [pc, #80] @ 10a520 <__cxa_atexit@plt+0xfecf8> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 10a524 <__cxa_atexit@plt+0xfecfc> │ │ │ │ + bcc 1113fc <__cxa_atexit@plt+0x105bd4> │ │ │ │ + ldr lr, [pc, #92] @ 11140c <__cxa_atexit@plt+0x105be4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 111410 <__cxa_atexit@plt+0x105be8> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #60] @ 111414 <__cxa_atexit@plt+0x105bec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 10a514 <__cxa_atexit@plt+0xfecec> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r4, r4, lsr #22 │ │ │ │ - rsceq fp, r4, r0, lsl #26 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + rsceq r4, r4, r8, lsr ip │ │ │ │ + rsceq r4, r4, r8, lsl #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 10a55c <__cxa_atexit@plt+0xfed34> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c9bf4 <__cxa_atexit@plt+0xbe3cc> │ │ │ │ + bhi 1114c8 <__cxa_atexit@plt+0x105ca0> │ │ │ │ + ldr r2, [pc, #172] @ 1114e8 <__cxa_atexit@plt+0x105cc0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r1, {r2, r3} │ │ │ │ + beq 1114a4 <__cxa_atexit@plt+0x105c7c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1114b0 <__cxa_atexit@plt+0x105c88> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1114d4 <__cxa_atexit@plt+0x105cac> │ │ │ │ + ldr r7, [pc, #132] @ 1114f0 <__cxa_atexit@plt+0x105cc8> │ │ │ │ + sub r0, r2, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r1, #-4] │ │ │ │ + str r7, [r1, #-8] │ │ │ │ + ldr r7, [pc, #116] @ 1114f4 <__cxa_atexit@plt+0x105ccc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #104] @ 1114f8 <__cxa_atexit@plt+0x105cd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + b 1114bc <__cxa_atexit@plt+0x105c94> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1114ec <__cxa_atexit@plt+0x105cc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r1, {r7, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq r4, r4, r4, lsr #23 │ │ │ │ + rsceq r4, r4, ip, ror #23 │ │ │ │ + strhteq r4, [r4], #176 @ 0xb0 │ │ │ │ + rsceq r4, r4, r8, lsl sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 111560 <__cxa_atexit@plt+0x105d38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 111570 <__cxa_atexit@plt+0x105d48> │ │ │ │ + ldr r2, [pc, #88] @ 111584 <__cxa_atexit@plt+0x105d5c> │ │ │ │ + sub r1, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #72] @ 111588 <__cxa_atexit@plt+0x105d60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 11158c <__cxa_atexit@plt+0x105d64> │ │ │ │ + add lr, r6, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r3, [pc, #24] @ 111580 <__cxa_atexit@plt+0x105d58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strdeq r4, [r4], #164 @ 0xa4 @ │ │ │ │ + rsceq r4, r4, ip, lsr #22 │ │ │ │ + strdeq r4, [r4], #160 @ 0xa0 @ │ │ │ │ + rsceq r4, r4, r4, asr ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10a5d4 <__cxa_atexit@plt+0xfedac> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 111600 <__cxa_atexit@plt+0x105dd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 10a5dc <__cxa_atexit@plt+0xfedb4> │ │ │ │ - ldr r1, [pc, #80] @ 10a5f0 <__cxa_atexit@plt+0xfedc8> │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #56] @ 10a5f4 <__cxa_atexit@plt+0xfedcc> │ │ │ │ + bcc 11160c <__cxa_atexit@plt+0x105de4> │ │ │ │ + ldr lr, [pc, #92] @ 11161c <__cxa_atexit@plt+0x105df4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 111620 <__cxa_atexit@plt+0x105df8> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #60] @ 111624 <__cxa_atexit@plt+0x105dfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 10a5e4 <__cxa_atexit@plt+0xfedbc> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r4, r4, asr sl │ │ │ │ - rsceq fp, r4, r0, lsr ip │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + rsceq r4, r4, r8, lsr #20 │ │ │ │ + rsceq r4, r4, r8, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10a64c <__cxa_atexit@plt+0xfee24> │ │ │ │ - ldr r2, [pc, #60] @ 10a658 <__cxa_atexit@plt+0xfee30> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111654 <__cxa_atexit@plt+0x105e2c> │ │ │ │ + ldr r2, [pc, #28] @ 111664 <__cxa_atexit@plt+0x105e3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - beq 10a640 <__cxa_atexit@plt+0xfee18> │ │ │ │ - mov r7, r8 │ │ │ │ - b 10a664 <__cxa_atexit@plt+0xfee3c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 568074 <__cxa_atexit@plt+0x55c84c> │ │ │ │ + ldr r7, [pc, #12] @ 111668 <__cxa_atexit@plt+0x105e40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r3, r6, r4, lsl #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1116c0 <__cxa_atexit@plt+0x105e98> │ │ │ │ + ldr r3, [pc, #60] @ 1116cc <__cxa_atexit@plt+0x105ea4> │ │ │ │ + ldr r2, [pc, #60] @ 1116d0 <__cxa_atexit@plt+0x105ea8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + str r7, [r8, #8] │ │ │ │ mov r7, r8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #16]! │ │ │ │ + str r3, [r8, #28] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11171c <__cxa_atexit@plt+0x105ef4> │ │ │ │ + ldr r2, [pc, #76] @ 111740 <__cxa_atexit@plt+0x105f18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11172c <__cxa_atexit@plt+0x105f04> │ │ │ │ + ldr r3, [pc, #64] @ 11174c <__cxa_atexit@plt+0x105f24> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 568074 <__cxa_atexit@plt+0x55c84c> │ │ │ │ + ldr r7, [pc, #36] @ 111748 <__cxa_atexit@plt+0x105f20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 111744 <__cxa_atexit@plt+0x105f1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + sbcseq r3, r6, r8, lsr #28 │ │ │ │ + sbcseq r3, r6, r0, asr #28 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10a684 <__cxa_atexit@plt+0xfee5c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 10a6b0 <__cxa_atexit@plt+0xfee88> │ │ │ │ - ldr r2, [pc, #124] @ 10a708 <__cxa_atexit@plt+0xfeee0> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 111784 <__cxa_atexit@plt+0x105f5c> │ │ │ │ + ldr r2, [pc, #28] @ 111790 <__cxa_atexit@plt+0x105f68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + strhteq r4, [r4], #128 @ 0x80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1117e4 <__cxa_atexit@plt+0x105fbc> │ │ │ │ + ldr r2, [pc, #76] @ 111808 <__cxa_atexit@plt+0x105fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10a6b0 <__cxa_atexit@plt+0xfee88> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 10a6b8 <__cxa_atexit@plt+0xfee90> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1117f4 <__cxa_atexit@plt+0x105fcc> │ │ │ │ + ldr r3, [pc, #64] @ 111814 <__cxa_atexit@plt+0x105fec> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 568074 <__cxa_atexit@plt+0x55c84c> │ │ │ │ + ldr r7, [pc, #36] @ 111810 <__cxa_atexit@plt+0x105fe8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 11180c <__cxa_atexit@plt+0x105fe4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + sbcseq r3, r6, r0, ror #26 │ │ │ │ + sbcseq r3, r6, r8, ror sp │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11188c <__cxa_atexit@plt+0x106064> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11189c <__cxa_atexit@plt+0x106074> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 10a6f8 <__cxa_atexit@plt+0xfeed0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 10a70c <__cxa_atexit@plt+0xfeee4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc 1118a4 <__cxa_atexit@plt+0x10607c> │ │ │ │ + ldr r1, [pc, #104] @ 1118cc <__cxa_atexit@plt+0x1060a4> │ │ │ │ + ldr r3, [pc, #104] @ 1118d0 <__cxa_atexit@plt+0x1060a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r1, r9} │ │ │ │ + sub r1, r2, #3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 568164 <__cxa_atexit@plt+0x55c93c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 1118ac <__cxa_atexit@plt+0x106084> │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1118c8 <__cxa_atexit@plt+0x1060a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq fp, r4, r0, lsl fp │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r6, ip, lsr #22 │ │ │ │ + @ instruction: 0xffffc370 │ │ │ │ + rsceq r4, r4, r0, lsr #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111918 <__cxa_atexit@plt+0x1060f0> │ │ │ │ + ldr r2, [pc, #40] @ 111928 <__cxa_atexit@plt+0x106100> │ │ │ │ + ldr r1, [pc, #40] @ 11192c <__cxa_atexit@plt+0x106104> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 568164 <__cxa_atexit@plt+0x55c93c> │ │ │ │ + ldr r7, [pc, #16] @ 111930 <__cxa_atexit@plt+0x106108> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r6, r8, asr ip │ │ │ │ + rsceq r4, r4, r0, lsl #15 │ │ │ │ + sbcseq r3, r6, ip, lsr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11197c <__cxa_atexit@plt+0x106154> │ │ │ │ + ldr r2, [pc, #68] @ 111998 <__cxa_atexit@plt+0x106170> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111988 <__cxa_atexit@plt+0x106160> │ │ │ │ + ldr r5, [pc, #48] @ 1119a0 <__cxa_atexit@plt+0x106178> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 568074 <__cxa_atexit@plt+0x55c84c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 11199c <__cxa_atexit@plt+0x106174> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, r4, r4, lsr #13 │ │ │ │ + sbcseq r3, r6, r4, asr #23 │ │ │ │ + @ instruction: 0xfffff5f8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 111a38 <__cxa_atexit@plt+0x106210> │ │ │ │ + ldr r3, [pc, #132] @ 111a50 <__cxa_atexit@plt+0x106228> │ │ │ │ + ldr lr, [pc, #132] @ 111a54 <__cxa_atexit@plt+0x10622c> │ │ │ │ + ldr r9, [pc, #132] @ 111a58 <__cxa_atexit@plt+0x106230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #128] @ 111a5c <__cxa_atexit@plt+0x106234> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 111a60 <__cxa_atexit@plt+0x106238> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #41 @ 0x29 │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 111a64 <__cxa_atexit@plt+0x10623c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + rsceq r4, r4, r0, lsl fp │ │ │ │ + sbcseq r3, r6, r4, lsr #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111a94 <__cxa_atexit@plt+0x10626c> │ │ │ │ + ldr r5, [pc, #28] @ 111aa4 <__cxa_atexit@plt+0x10627c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ + ldr r7, [pc, #12] @ 111aa8 <__cxa_atexit@plt+0x106280> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsbeq r3, [r6], #160 @ 0xa0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10a734 <__cxa_atexit@plt+0xfef0c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 111b44 <__cxa_atexit@plt+0x10631c> │ │ │ │ + ldr r3, [pc, #132] @ 111b5c <__cxa_atexit@plt+0x106334> │ │ │ │ + ldr lr, [pc, #132] @ 111b60 <__cxa_atexit@plt+0x106338> │ │ │ │ + ldr r9, [pc, #132] @ 111b64 <__cxa_atexit@plt+0x10633c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #128] @ 111b68 <__cxa_atexit@plt+0x106340> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 111b6c <__cxa_atexit@plt+0x106344> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 111b70 <__cxa_atexit@plt+0x106348> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffef38 │ │ │ │ + @ instruction: 0xffffee98 │ │ │ │ + @ instruction: 0xffffee04 │ │ │ │ + @ instruction: 0xffffed78 │ │ │ │ + rsceq r4, r4, r0, lsl #20 │ │ │ │ + ldrsheq r3, [r6], #156 @ 0x9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111bcc <__cxa_atexit@plt+0x1063a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10a774 <__cxa_atexit@plt+0xfef4c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 10a784 <__cxa_atexit@plt+0xfef5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 111bd8 <__cxa_atexit@plt+0x1063b0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ 111be8 <__cxa_atexit@plt+0x1063c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + ldr r0, [pc, #52] @ 111bec <__cxa_atexit@plt+0x1063c4> │ │ │ │ + sub r2, r6, #2 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq fp, r4, r4, sl │ │ │ │ - @ instruction: 0xfffff468 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strdeq r4, [r4], #92 @ 0x5c @ │ │ │ │ + smlaleq r4, r4, ip, r4 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 10a890 <__cxa_atexit@plt+0xff068> │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr ip, [r5] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r2, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne 10a7fc <__cxa_atexit@plt+0xfefd4> │ │ │ │ - mov r3, r5 │ │ │ │ - ands r2, r2, r9 │ │ │ │ - str r0, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - stmib r3, {r0, r8, r9, sl, ip} │ │ │ │ - beq 10a85c <__cxa_atexit@plt+0xff034> │ │ │ │ + bhi 111c48 <__cxa_atexit@plt+0x106420> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 111c50 <__cxa_atexit@plt+0x106428> │ │ │ │ + ldr r1, [pc, #72] @ 111c6c <__cxa_atexit@plt+0x106444> │ │ │ │ + ldr r0, [pc, #72] @ 111c70 <__cxa_atexit@plt+0x106448> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 10ad6c <__cxa_atexit@plt+0xff544> │ │ │ │ - eor r3, r2, r8 │ │ │ │ - clz r2, r3 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - str fp, [sp] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - mov r6, #0 │ │ │ │ - sub lr, r6, r3, lsr r2 │ │ │ │ - eor r6, lr, r3, lsr r2 │ │ │ │ - lsr fp, r3, r2 │ │ │ │ - ands r2, r8, r3, lsr r2 │ │ │ │ - mov r3, r5 │ │ │ │ - and r6, r6, r8 │ │ │ │ - str r0, [r3, #-36]! @ 0xffffffdc │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - str r6, [r3, #28] │ │ │ │ - stmib r3, {r0, r8, r9, sl, ip} │ │ │ │ - beq 10a874 <__cxa_atexit@plt+0xff04c> │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r8, [sp] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r2 │ │ │ │ + b 111c58 <__cxa_atexit@plt+0x106430> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 111c68 <__cxa_atexit@plt+0x106440> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r6, r0, lsl r9 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsceq r4, r4, r4, lsr r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111ccc <__cxa_atexit@plt+0x1064a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 111cd8 <__cxa_atexit@plt+0x1064b0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ 111ce8 <__cxa_atexit@plt+0x1064c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + ldr r0, [pc, #52] @ 111cec <__cxa_atexit@plt+0x1064c4> │ │ │ │ + sub r2, r6, #2 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 10aa30 <__cxa_atexit@plt+0xff208> │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strdeq r4, [r4], #76 @ 0x4c @ │ │ │ │ + smlaleq r4, r4, ip, r3 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111d30 <__cxa_atexit@plt+0x106508> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 111d38 <__cxa_atexit@plt+0x106510> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 111d3c <__cxa_atexit@plt+0x106514> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 10abc0 <__cxa_atexit@plt+0xff398> │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r8, [sp] │ │ │ │ - str r1, [r5] │ │ │ │ + b 567f94 <__cxa_atexit@plt+0x55c76c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, r4, r4, ror #5 │ │ │ │ + rsceq r4, r4, r0, asr #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111d6c <__cxa_atexit@plt+0x106544> │ │ │ │ + ldr r2, [pc, #28] @ 111d7c <__cxa_atexit@plt+0x106554> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 10a8a0 <__cxa_atexit@plt+0xff078> │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ + ldr r7, [pc, #12] @ 111d80 <__cxa_atexit@plt+0x106558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r3, r6, r0, lsl r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 10a9d8 <__cxa_atexit@plt+0xff1b0> │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [r2, #24]! │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldm r5, {r1, r8} │ │ │ │ - add sl, r3, #4 │ │ │ │ - cmp lr, #0 │ │ │ │ - bmi 10a964 <__cxa_atexit@plt+0xff13c> │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #252] @ 10a9f8 <__cxa_atexit@plt+0xff1d0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #216] @ 10a9fc <__cxa_atexit@plt+0xff1d4> │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #196] @ 10aa00 <__cxa_atexit@plt+0xff1d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #188] @ 10aa04 <__cxa_atexit@plt+0xff1dc> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r8, [r5, #36] @ 0x24 │ │ │ │ - b 10a9c4 <__cxa_atexit@plt+0xff19c> │ │ │ │ - str r8, [sp] │ │ │ │ - add r8, r3, #40 @ 0x28 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - ldr r8, [pc, #144] @ 10aa08 <__cxa_atexit@plt+0xff1e0> │ │ │ │ + bcc 111dec <__cxa_atexit@plt+0x1065c4> │ │ │ │ + ldr lr, [pc, #80] @ 111df8 <__cxa_atexit@plt+0x1065d0> │ │ │ │ + ldr r9, [pc, #80] @ 111dfc <__cxa_atexit@plt+0x1065d4> │ │ │ │ + ldr r8, [pc, #80] @ 111e00 <__cxa_atexit@plt+0x1065d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #19 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr r0, [pc, #120] @ 10aa0c <__cxa_atexit@plt+0xff1e4> │ │ │ │ - add r1, r3, #32 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - ldr r7, [pc, #108] @ 10aa10 <__cxa_atexit@plt+0xff1e8> │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str sl, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + rsceq r4, r4, r4, lsr #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111e38 <__cxa_atexit@plt+0x106610> │ │ │ │ + ldr r2, [pc, #28] @ 111e48 <__cxa_atexit@plt+0x106620> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ + ldr r7, [pc, #12] @ 111e4c <__cxa_atexit@plt+0x106624> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #52] @ 10aa14 <__cxa_atexit@plt+0xff1ec> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + sbcseq r3, r6, r4, asr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 111e98 <__cxa_atexit@plt+0x106670> │ │ │ │ + ldr r2, [pc, #68] @ 111eb4 <__cxa_atexit@plt+0x10668c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111ea4 <__cxa_atexit@plt+0x10667c> │ │ │ │ + ldr r5, [pc, #48] @ 111ebc <__cxa_atexit@plt+0x106694> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 111eb8 <__cxa_atexit@plt+0x106690> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, r4, r8, lsl #3 │ │ │ │ + sbcseq r3, r6, r0, asr #13 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 111f20 <__cxa_atexit@plt+0x1066f8> │ │ │ │ + ldr r3, [pc, #80] @ 111f38 <__cxa_atexit@plt+0x106710> │ │ │ │ + ldr r2, [pc, #80] @ 111f3c <__cxa_atexit@plt+0x106714> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 111f40 <__cxa_atexit@plt+0x106718> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 111f44 <__cxa_atexit@plt+0x10671c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r4, r4, lsl r7 │ │ │ │ - rsceq fp, r4, r4, ror #14 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - rsceq fp, r4, r4, lsl r7 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r3, r0, sl, lsl #19 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + rsceq r4, r4, r8, lsr #11 │ │ │ │ + sbcseq r3, r6, ip, asr r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 111f74 <__cxa_atexit@plt+0x10674c> │ │ │ │ + ldr r5, [pc, #28] @ 111f84 <__cxa_atexit@plt+0x10675c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d690 <__cxa_atexit@plt+0x661e68> │ │ │ │ + ldr r7, [pc, #12] @ 111f88 <__cxa_atexit@plt+0x106760> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r3, r6, r0, lsl r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 10a8a0 <__cxa_atexit@plt+0xff078> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 112024 <__cxa_atexit@plt+0x1067fc> │ │ │ │ + ldr r3, [pc, #132] @ 11203c <__cxa_atexit@plt+0x106814> │ │ │ │ + ldr lr, [pc, #132] @ 112040 <__cxa_atexit@plt+0x106818> │ │ │ │ + ldr r9, [pc, #132] @ 112044 <__cxa_atexit@plt+0x10681c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #128] @ 112048 <__cxa_atexit@plt+0x106820> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 11204c <__cxa_atexit@plt+0x106824> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 112050 <__cxa_atexit@plt+0x106828> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffea58 │ │ │ │ + @ instruction: 0xffffe9b8 │ │ │ │ + @ instruction: 0xffffe924 │ │ │ │ + @ instruction: 0xffffe898 │ │ │ │ + rsceq r4, r4, r0, lsr #10 │ │ │ │ + sbcseq r3, r6, ip, lsl r5 │ │ │ │ + ldrheq r3, [r6], #72 @ 0x48 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10ab68 <__cxa_atexit@plt+0xff340> │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [r2, #24]! │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldm r5, {r1, r8} │ │ │ │ - add sl, r3, #4 │ │ │ │ - cmp lr, #0 │ │ │ │ - bmi 10aaf4 <__cxa_atexit@plt+0xff2cc> │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #252] @ 10ab88 <__cxa_atexit@plt+0xff360> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #216] @ 10ab8c <__cxa_atexit@plt+0xff364> │ │ │ │ - sub r1, r6, #23 │ │ │ │ - add lr, r5, #28 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #192] @ 10ab90 <__cxa_atexit@plt+0xff368> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1120b0 <__cxa_atexit@plt+0x106888> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1120b8 <__cxa_atexit@plt+0x106890> │ │ │ │ + ldr r1, [pc, #64] @ 1120d4 <__cxa_atexit@plt+0x1068ac> │ │ │ │ + ldr r0, [pc, #64] @ 1120d8 <__cxa_atexit@plt+0x1068b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #184] @ 10ab94 <__cxa_atexit@plt+0xff36c> │ │ │ │ - str r7, [r5, #24] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - b 10ab58 <__cxa_atexit@plt+0xff330> │ │ │ │ - str r8, [sp] │ │ │ │ - add r8, r3, #40 @ 0x28 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - ldr r8, [pc, #144] @ 10ab98 <__cxa_atexit@plt+0xff370> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr r0, [pc, #120] @ 10ab9c <__cxa_atexit@plt+0xff374> │ │ │ │ - add r1, r3, #32 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - ldr r7, [pc, #108] @ 10aba0 <__cxa_atexit@plt+0xff378> │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str sl, [r5, #32] │ │ │ │ + b 66d710 <__cxa_atexit@plt+0x661ee8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1120c0 <__cxa_atexit@plt+0x106898> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1120d0 <__cxa_atexit@plt+0x1068a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #52] @ 10aba4 <__cxa_atexit@plt+0xff37c> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r6, ip, asr #8 │ │ │ │ + @ instruction: 0xffffd160 │ │ │ │ + rsceq r3, r4, r0, asr #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 112124 <__cxa_atexit@plt+0x1068fc> │ │ │ │ + ldr r2, [pc, #68] @ 112140 <__cxa_atexit@plt+0x106918> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 112130 <__cxa_atexit@plt+0x106908> │ │ │ │ + ldr r5, [pc, #48] @ 112148 <__cxa_atexit@plt+0x106920> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d690 <__cxa_atexit@plt+0x661e68> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 112144 <__cxa_atexit@plt+0x10691c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r4, r4, lsl #11 │ │ │ │ - ldrdeq fp, [r4], #80 @ 0x50 @ │ │ │ │ - @ instruction: 0xfffff774 │ │ │ │ - @ instruction: 0xfffff6d0 │ │ │ │ - rsceq fp, r4, r4, lsl #11 │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - @ instruction: 0xfffff748 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r3, r0, sl, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 10aa30 <__cxa_atexit@plt+0xff208> │ │ │ │ + bx r0 │ │ │ │ + strdeq r3, [r4], #236 @ 0xec @ │ │ │ │ + sbcseq r3, r6, r4, asr r4 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + sbcseq r3, r6, r0, asr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 10ad0c <__cxa_atexit@plt+0xff4e4> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r7, r2, #20 │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldm r5, {sl, lr} │ │ │ │ - cmp r9, #0 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - bmi 10ac8c <__cxa_atexit@plt+0xff464> │ │ │ │ - ldr r7, [pc, #272] @ 10ad2c <__cxa_atexit@plt+0xff504> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str lr, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - str r9, [r2, #40] @ 0x28 │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - str fp, [r2, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #232] @ 10ad30 <__cxa_atexit@plt+0xff508> │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str ip, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ 10ad34 <__cxa_atexit@plt+0xff50c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ 10ad38 <__cxa_atexit@plt+0xff510> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ 10ad3c <__cxa_atexit@plt+0xff514> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 10acec <__cxa_atexit@plt+0xff4c4> │ │ │ │ - add r1, r2, #44 @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #164] @ 10ad40 <__cxa_atexit@plt+0xff518> │ │ │ │ - ldr r7, [pc, #164] @ 10ad44 <__cxa_atexit@plt+0xff51c> │ │ │ │ - ldr r8, [pc, #164] @ 10ad48 <__cxa_atexit@plt+0xff520> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bcc 1121b0 <__cxa_atexit@plt+0x106988> │ │ │ │ + ldr r3, [pc, #80] @ 1121c8 <__cxa_atexit@plt+0x1069a0> │ │ │ │ + ldr r2, [pc, #80] @ 1121cc <__cxa_atexit@plt+0x1069a4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 1121d0 <__cxa_atexit@plt+0x1069a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1121d4 <__cxa_atexit@plt+0x1069ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str ip, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #44] @ 0x2c │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 10ad4c <__cxa_atexit@plt+0xff524> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #28] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + rsceq r4, r4, r0, ror r3 │ │ │ │ + ldrsbeq r3, [r6], #52 @ 0x34 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 112204 <__cxa_atexit@plt+0x1069dc> │ │ │ │ + ldr r5, [pc, #28] @ 112214 <__cxa_atexit@plt+0x1069ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ 10ad50 <__cxa_atexit@plt+0xff528> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + b 66d4e8 <__cxa_atexit@plt+0x661cc0> │ │ │ │ + ldr r7, [pc, #12] @ 112218 <__cxa_atexit@plt+0x1069f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r4, ip, ror #7 │ │ │ │ - @ instruction: 0xfffff318 │ │ │ │ - @ instruction: 0xfffff2c4 │ │ │ │ - @ instruction: 0xfffff278 │ │ │ │ - rsceq fp, r4, r0, lsl r4 │ │ │ │ - @ instruction: 0xfffff388 │ │ │ │ - @ instruction: 0xfffff340 │ │ │ │ - @ instruction: 0xfffff2fc │ │ │ │ - strhteq fp, [r4], #48 @ 0x30 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsl #19 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r3, r6, ip, lsl #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 10abc0 <__cxa_atexit@plt+0xff398> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + add r5, r5, #4 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 10aeb0 <__cxa_atexit@plt+0xff688> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r7, r2, #20 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr lr, [r3, #16]! │ │ │ │ - str r8, [sp, #20] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldm r5, {r0, sl, fp} │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 10ae30 <__cxa_atexit@plt+0xff608> │ │ │ │ - ldr r7, [pc, #268] @ 10aed0 <__cxa_atexit@plt+0xff6a8> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #32 │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - str fp, [r2, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #232] @ 10aed4 <__cxa_atexit@plt+0xff6ac> │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str ip, [r2, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #16] │ │ │ │ - ldr r7, [pc, #212] @ 10aed8 <__cxa_atexit@plt+0xff6b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #204] @ 10aedc <__cxa_atexit@plt+0xff6b4> │ │ │ │ + bcc 1122b4 <__cxa_atexit@plt+0x106a8c> │ │ │ │ + ldr r3, [pc, #132] @ 1122cc <__cxa_atexit@plt+0x106aa4> │ │ │ │ + ldr lr, [pc, #132] @ 1122d0 <__cxa_atexit@plt+0x106aa8> │ │ │ │ + ldr r9, [pc, #132] @ 1122d4 <__cxa_atexit@plt+0x106aac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #128] @ 1122d8 <__cxa_atexit@plt+0x106ab0> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 1122dc <__cxa_atexit@plt+0x106ab4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1122e0 <__cxa_atexit@plt+0x106ab8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - ldr r2, [pc, #196] @ 10aee0 <__cxa_atexit@plt+0xff6b8> │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe7c8 │ │ │ │ + @ instruction: 0xffffe728 │ │ │ │ + @ instruction: 0xffffe694 │ │ │ │ + @ instruction: 0xffffe608 │ │ │ │ + smlaleq r4, r4, r0, r2 @ │ │ │ │ + sbcseq r3, r6, ip, lsl #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 112318 <__cxa_atexit@plt+0x106af0> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 112320 <__cxa_atexit@plt+0x106af8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 10ae90 <__cxa_atexit@plt+0xff668> │ │ │ │ - add r1, r2, #44 @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #164] @ 10aee4 <__cxa_atexit@plt+0xff6bc> │ │ │ │ - ldr r7, [pc, #164] @ 10aee8 <__cxa_atexit@plt+0xff6c0> │ │ │ │ - ldr r8, [pc, #164] @ 10aeec <__cxa_atexit@plt+0xff6c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str ip, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #44] @ 0x2c │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 10aef0 <__cxa_atexit@plt+0xff6c8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #28] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #60] @ 10aef4 <__cxa_atexit@plt+0xff6cc> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + b 66d568 <__cxa_atexit@plt+0x661d40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r4, r4, asr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11236c <__cxa_atexit@plt+0x106b44> │ │ │ │ + ldr r2, [pc, #68] @ 112388 <__cxa_atexit@plt+0x106b60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 112378 <__cxa_atexit@plt+0x106b50> │ │ │ │ + ldr r5, [pc, #48] @ 112390 <__cxa_atexit@plt+0x106b68> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d4e8 <__cxa_atexit@plt+0x661cc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 11238c <__cxa_atexit@plt+0x106b64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq fp, r4, r4, asr #4 │ │ │ │ - @ instruction: 0xffffeea4 │ │ │ │ - @ instruction: 0xffffee50 │ │ │ │ - @ instruction: 0xffffee04 │ │ │ │ - rsceq fp, r4, ip, ror #4 │ │ │ │ - @ instruction: 0xffffef14 │ │ │ │ - @ instruction: 0xffffeecc │ │ │ │ - @ instruction: 0xffffee88 │ │ │ │ - rsceq fp, r4, ip, lsl #4 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 10ad6c <__cxa_atexit@plt+0xff544> │ │ │ │ - @ instruction: 0xffffb0a8 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + bx r0 │ │ │ │ + strhteq r3, [r4], #196 @ 0xc4 │ │ │ │ + sbcseq r3, r6, r8, lsl r2 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1123f4 <__cxa_atexit@plt+0x106bcc> │ │ │ │ + ldr r3, [pc, #80] @ 11240c <__cxa_atexit@plt+0x106be4> │ │ │ │ + ldr r2, [pc, #80] @ 112410 <__cxa_atexit@plt+0x106be8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 112414 <__cxa_atexit@plt+0x106bec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 112418 <__cxa_atexit@plt+0x106bf0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + ldrdeq r4, [r4], #8 @ │ │ │ │ + smullseq r3, r6, ip, r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 112458 <__cxa_atexit@plt+0x106c30> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 112468 <__cxa_atexit@plt+0x106c40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strhteq r3, [r4], #176 @ 0xb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10b024 <__cxa_atexit@plt+0xff7fc> │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - ldr lr, [r2, #12] │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - and r3, r7, #3 │ │ │ │ + bhi 112504 <__cxa_atexit@plt+0x106cdc> │ │ │ │ + ldr r3, [pc, #160] @ 11252c <__cxa_atexit@plt+0x106d04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1124e8 <__cxa_atexit@plt+0x106cc0> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 10afa0 <__cxa_atexit@plt+0xff778> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 10afe8 <__cxa_atexit@plt+0xff7c0> │ │ │ │ - sub r0, r5, #8 │ │ │ │ - stm r0, {r1, r7, r8, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - bcc 10b038 <__cxa_atexit@plt+0xff810> │ │ │ │ - ldr r0, [pc, #216] @ 10b058 <__cxa_atexit@plt+0xff830> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - add r0, r6, #12 │ │ │ │ - stm r0, {r1, r8, r9} │ │ │ │ - sub r8, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr ip, [r2, #32] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [r2, #24] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - ldr fp, [r2, #28] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r5, #-36]! @ 0xffffffdc │ │ │ │ - stm r2, {r8, r9, sl} │ │ │ │ - b 10b0d8 <__cxa_atexit@plt+0xff8b0> │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - ldr ip, [r2, #16] │ │ │ │ - stmda r5, {r1, r7, lr} │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - sub r0, r5, #24 │ │ │ │ - stm r0, {r2, r8, r9, sl} │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, fp │ │ │ │ - b 10b228 <__cxa_atexit@plt+0xffa00> │ │ │ │ + bne 1124f8 <__cxa_atexit@plt+0x106cd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 112514 <__cxa_atexit@plt+0x106cec> │ │ │ │ + ldr lr, [pc, #124] @ 112534 <__cxa_atexit@plt+0x106d0c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [pc, #116] @ 112538 <__cxa_atexit@plt+0x106d10> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 112530 <__cxa_atexit@plt+0x106d08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 10b054 <__cxa_atexit@plt+0xff82c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq fp, r4, r4, ror #4 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + smullseq r3, r6, r4, r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + ldrdeq r3, [r4], #204 @ 0xcc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 112598 <__cxa_atexit@plt+0x106d70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 10b0b8 <__cxa_atexit@plt+0xff890> │ │ │ │ - ldr lr, [pc, #76] @ 10b0d0 <__cxa_atexit@plt+0xff8a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ 10b0d4 <__cxa_atexit@plt+0xff8ac> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r4, r8, ror #2 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 10b1e0 <__cxa_atexit@plt+0xff9b8> │ │ │ │ - ldr r3, [pc, #252] @ 10b1f8 <__cxa_atexit@plt+0xff9d0> │ │ │ │ - ldr lr, [pc, #252] @ 10b1fc <__cxa_atexit@plt+0xff9d4> │ │ │ │ - ldr r8, [pc, #252] @ 10b200 <__cxa_atexit@plt+0xff9d8> │ │ │ │ - ldr r0, [pc, #252] @ 10b204 <__cxa_atexit@plt+0xff9dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1125a0 <__cxa_atexit@plt+0x106d78> │ │ │ │ + ldr lr, [pc, #72] @ 1125b0 <__cxa_atexit@plt+0x106d88> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #64] @ 1125b4 <__cxa_atexit@plt+0x106d8c> │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - mov r0, r2 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r0, #32]! │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [fp, #12]! │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr lr, [r3, #40]! @ 0x28 │ │ │ │ - str r9, [r2, #28] │ │ │ │ - ldr r9, [r5] │ │ │ │ - sub r1, r6, #111 @ 0x6f │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r1, [r2, #68] @ 0x44 │ │ │ │ - str sl, [r2, #24] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str ip, [r2, #40] @ 0x28 │ │ │ │ - str fp, [r2, #44] @ 0x2c │ │ │ │ - str r7, [r2, #48] @ 0x30 │ │ │ │ - str r8, [r2, #52] @ 0x34 │ │ │ │ - str lr, [r2, #56] @ 0x38 │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ - str r9, [r2, #64] @ 0x40 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #128] @ 10b208 <__cxa_atexit@plt+0xff9e0> │ │ │ │ - str fp, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2, #84] @ 0x54 │ │ │ │ - str ip, [r2, #80] @ 0x50 │ │ │ │ - str r8, [r2, #96]! @ 0x60 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str sl, [r2, #-8] │ │ │ │ - add sl, r5, #16 │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r7, [r3] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - sub r1, r6, #63 @ 0x3f │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - b 10a7a0 <__cxa_atexit@plt+0xfef78> │ │ │ │ - ldr r3, [pc, #36] @ 10b20c <__cxa_atexit@plt+0xff9e4> │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + sub r1, r3, #11 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffd3d0 │ │ │ │ - @ instruction: 0xffffd258 │ │ │ │ - @ instruction: 0xffffe1cc │ │ │ │ - strdeq sl, [r4], #236 @ 0xec @ │ │ │ │ - @ instruction: 0xfffff60c │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r2, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 10b0d8 <__cxa_atexit@plt+0xff8b0> │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + rsceq r3, r4, ip, lsr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 112604 <__cxa_atexit@plt+0x106ddc> │ │ │ │ + ldr r2, [pc, #56] @ 11260c <__cxa_atexit@plt+0x106de4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 112610 <__cxa_atexit@plt+0x106de8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 112614 <__cxa_atexit@plt+0x106dec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r6, ip, asr #31 │ │ │ │ + rsceq r3, r4, r4, lsl sl │ │ │ │ + rsceq r3, r4, ip, ror #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 1126f4 <__cxa_atexit@plt+0x106ecc> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov lr, r6 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - mov fp, r8 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 10b5a4 <__cxa_atexit@plt+0xffd7c> │ │ │ │ - ldr ip, [r2, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r3, [r2, #15] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bls 10b2a4 <__cxa_atexit@plt+0xffa7c> │ │ │ │ - rsb r6, r2, #0 │ │ │ │ - eor r6, r2, r6 │ │ │ │ - and r6, r0, r6 │ │ │ │ - cmp r6, r1 │ │ │ │ - bne 10b2ec <__cxa_atexit@plt+0xffac4> │ │ │ │ - ands r2, r0, r2 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - beq 10b48c <__cxa_atexit@plt+0xffc64> │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str ip, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - b 10bbf0 <__cxa_atexit@plt+0x1003c8> │ │ │ │ - cmp r3, r2 │ │ │ │ - bls 10b32c <__cxa_atexit@plt+0xffb04> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - eor r2, r3, r2 │ │ │ │ - and r2, r2, r1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 10b408 <__cxa_atexit@plt+0xffbe0> │ │ │ │ - ands r2, r3, r1 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - beq 10b4c8 <__cxa_atexit@plt+0xffca0> │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - stmib r5, {r9, ip} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - b 10c3d4 <__cxa_atexit@plt+0x100bac> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - clz r3, r0 │ │ │ │ - mov r6, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r0, r8, r6, lsr r3 │ │ │ │ - eor r2, r0, r6, lsr r3 │ │ │ │ - lsr r0, r6, r3 │ │ │ │ - ands r3, r1, r6, lsr r3 │ │ │ │ - and r1, r2, r1 │ │ │ │ - beq 10b4b0 <__cxa_atexit@plt+0xffc88> │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 10b7f4 <__cxa_atexit@plt+0xfffcc> │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 10b448 <__cxa_atexit@plt+0xffc20> │ │ │ │ - mov sl, r5 │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r0, [sl, #28]! │ │ │ │ - ldr r3, [sl, #-4] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - add r0, lr, #24 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [sl, #-20] @ 0xffffffec │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sl, #12] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, lr, #4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bmi 10b4ec <__cxa_atexit@plt+0xffcc4> │ │ │ │ - sub r3, r6, #15 │ │ │ │ - str r3, [lr, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str r8, [lr, #68] @ 0x44 │ │ │ │ - str r3, [lr, #32] │ │ │ │ - str ip, [lr, #36] @ 0x24 │ │ │ │ - str r0, [lr, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #576] @ 10b5d4 <__cxa_atexit@plt+0xffdac> │ │ │ │ + bcc 112700 <__cxa_atexit@plt+0x106ed8> │ │ │ │ + ldr ip, [pc, #228] @ 11272c <__cxa_atexit@plt+0x106f04> │ │ │ │ + ldr r3, [pc, #228] @ 112730 <__cxa_atexit@plt+0x106f08> │ │ │ │ + add sl, r7, #8 │ │ │ │ + add ip, pc, ip │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r2, [lr, #48] @ 0x30 │ │ │ │ - str r1, [lr, #56] @ 0x38 │ │ │ │ - str r3, [lr, #44] @ 0x2c │ │ │ │ - str r3, [lr, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #556] @ 10b5d8 <__cxa_atexit@plt+0xffdb0> │ │ │ │ - str r9, [lr, #16] │ │ │ │ - str r0, [lr, #20] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + mov r3, r2 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #204] @ 112734 <__cxa_atexit@plt+0x106f0c> │ │ │ │ + mov r7, r5 │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [lr, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r1, [lr, #12] │ │ │ │ - ldr r0, [pc, #528] @ 10b5dc <__cxa_atexit@plt+0xffdb4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [lr, #24] │ │ │ │ - ldr r0, [pc, #520] @ 10b5e0 <__cxa_atexit@plt+0xffdb8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [lr, #4] │ │ │ │ - ldr r2, [pc, #512] @ 10b5e4 <__cxa_atexit@plt+0xffdbc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - mov r5, sl │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - clz r3, r0 │ │ │ │ - mov r6, #-2147483648 @ 0x80000000 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r0, r8, r6, lsr r3 │ │ │ │ - eor r2, r0, r6, lsr r3 │ │ │ │ - lsr r0, r6, r3 │ │ │ │ - ands r3, r1, r6, lsr r3 │ │ │ │ - and r1, r2, r1 │ │ │ │ - beq 10b574 <__cxa_atexit@plt+0xffd4c> │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 10bfe8 <__cxa_atexit@plt+0x1007c0> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - clz r0, r0 │ │ │ │ - eor r3, r0, #31 │ │ │ │ - mov r6, #1 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r0, r8, r6, lsl r3 │ │ │ │ - eor r2, r0, r6, lsl r3 │ │ │ │ - lsl r0, r6, r3 │ │ │ │ - ands r3, r1, r6, lsl r3 │ │ │ │ - and r1, r2, r1 │ │ │ │ - beq 10b58c <__cxa_atexit@plt+0xffd64> │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 10c7c8 <__cxa_atexit@plt+0x100fa0> │ │ │ │ - str r0, [r5, #32] │ │ │ │ - mov r0, #0 │ │ │ │ - str ip, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - b 10b9f8 <__cxa_atexit@plt+0x1001d0> │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 10b600 <__cxa_atexit@plt+0xffdd8> │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - mov r0, #0 │ │ │ │ - str r3, [r5, #32] │ │ │ │ - stmib r5, {r9, ip} │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - b 10c1ec <__cxa_atexit@plt+0x1009c4> │ │ │ │ - add r3, lr, #52 @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [pc, #196] @ 10b5c0 <__cxa_atexit@plt+0xffd98> │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - str r1, [lr, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [lr, #32] │ │ │ │ - str r9, [lr, #36] @ 0x24 │ │ │ │ - str r0, [lr, #40] @ 0x28 │ │ │ │ - str r3, [lr, #44] @ 0x2c │ │ │ │ - str r2, [lr, #52] @ 0x34 │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str ip, [lr, #16] │ │ │ │ - str r0, [lr, #20] │ │ │ │ - ldr r0, [pc, #148] @ 10b5c4 <__cxa_atexit@plt+0xffd9c> │ │ │ │ - sub r6, r6, #22 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [lr, #24] │ │ │ │ - ldr r0, [pc, #136] @ 10b5c8 <__cxa_atexit@plt+0xffda0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [lr, #4] │ │ │ │ - ldr r3, [pc, #128] @ 10b5cc <__cxa_atexit@plt+0xffda4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r6, [r5, #32] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r5, sl │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 10bdf4 <__cxa_atexit@plt+0x1005cc> │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 10c5d4 <__cxa_atexit@plt+0x100dac> │ │ │ │ - ldr r7, [pc, #36] @ 10b5d0 <__cxa_atexit@plt+0xffda8> │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ + str r1, [r7, #-4] │ │ │ │ + mov r1, r7 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r1, #8]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r7, #4] │ │ │ │ + beq 1126e4 <__cxa_atexit@plt+0x106ebc> │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r1] │ │ │ │ + bhi 112718 <__cxa_atexit@plt+0x106ef0> │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 112710 <__cxa_atexit@plt+0x106ee8> │ │ │ │ + ldr r1, [pc, #140] @ 11273c <__cxa_atexit@plt+0x106f14> │ │ │ │ + ldr r0, [pc, #140] @ 112740 <__cxa_atexit@plt+0x106f18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + sub r3, r6, #11 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r9, [r2, #28] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 112738 <__cxa_atexit@plt+0x106f10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffb304 │ │ │ │ - @ instruction: 0xffffb290 │ │ │ │ - @ instruction: 0xffffb240 │ │ │ │ - rsceq sl, r4, r0, asr #22 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sl, r4, ip, ror ip │ │ │ │ - @ instruction: 0xffffb38c │ │ │ │ - @ instruction: 0xffffb32c │ │ │ │ - @ instruction: 0xffffb2dc │ │ │ │ - rsceq sl, r4, r8, lsr #25 │ │ │ │ - andeq r2, r0, fp, lsl #12 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + rsceq r3, r4, r4, lsr #19 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + sbcseq r2, r6, ip, lsr #25 │ │ │ │ + @ instruction: 0xffffaac0 │ │ │ │ + rsceq r3, r4, r8, lsr #19 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 10b228 <__cxa_atexit@plt+0xffa00> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10b790 <__cxa_atexit@plt+0xfff68> │ │ │ │ - str r7, [sp, #20] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r8, [sp, #24] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r2, #28]! │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r7, [r5] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {r8, fp, lr} │ │ │ │ - cmp fp, #0 │ │ │ │ - bmi 10b700 <__cxa_atexit@plt+0xffed8> │ │ │ │ - add sl, r6, #20 │ │ │ │ - str r1, [sp] │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str r8, [r6, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #324] @ 10b7b4 <__cxa_atexit@plt+0xfff8c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - add lr, r6, #44 @ 0x2c │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - stm lr, {r1, sl, fp} │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - ldr lr, [pc, #288] @ 10b7b8 <__cxa_atexit@plt+0xfff90> │ │ │ │ - sub r0, r3, #23 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r1, [r2, #-8]! │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + bhi 1127b8 <__cxa_atexit@plt+0x106f90> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1127c0 <__cxa_atexit@plt+0x106f98> │ │ │ │ + ldr r5, [pc, #80] @ 1127dc <__cxa_atexit@plt+0x106fb4> │ │ │ │ + ldr r0, [pc, #80] @ 1127e0 <__cxa_atexit@plt+0x106fb8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r5, r8} │ │ │ │ + sub r5, r6, #11 │ │ │ │ + str r5, [r7, #12] │ │ │ │ + stmib r7, {r0, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1127c8 <__cxa_atexit@plt+0x106fa0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1127d8 <__cxa_atexit@plt+0x106fb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r6, r0, lsl #24 │ │ │ │ + @ instruction: 0xffffa9e4 │ │ │ │ + rsceq r3, r4, ip, asr #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 112838 <__cxa_atexit@plt+0x107010> │ │ │ │ + ldr r2, [pc, #64] @ 112840 <__cxa_atexit@plt+0x107018> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #56] @ 112844 <__cxa_atexit@plt+0x10701c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - sub r0, r3, #15 │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #268] @ 10b7bc <__cxa_atexit@plt+0xfff94> │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [pc, #248] @ 10b7c0 <__cxa_atexit@plt+0xfff98> │ │ │ │ + ldr r0, [pc, #44] @ 112848 <__cxa_atexit@plt+0x107020> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smullseq r2, r6, r8, sp │ │ │ │ + rsceq r3, r4, r4, ror #15 │ │ │ │ + rsceq r3, r4, r4, asr #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 112948 <__cxa_atexit@plt+0x107120> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + cmp ip, r1 │ │ │ │ + bcc 112950 <__cxa_atexit@plt+0x107128> │ │ │ │ + stm sp, {r1, fp} │ │ │ │ + ldr fp, [pc, #268] @ 112988 <__cxa_atexit@plt+0x107160> │ │ │ │ + ldr r3, [pc, #268] @ 11298c <__cxa_atexit@plt+0x107164> │ │ │ │ + mov r1, r5 │ │ │ │ + mov sl, r6 │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r9, [pc, #228] @ 112990 <__cxa_atexit@plt+0x107168> │ │ │ │ + tst r8, #3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + str r2, [sl, #28] │ │ │ │ + str r0, [sl, #32] │ │ │ │ + str r8, [sl, #8] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + str r7, [sl, #16] │ │ │ │ + ldr r0, [pc, #192] @ 112994 <__cxa_atexit@plt+0x10716c> │ │ │ │ + str fp, [r1, #-12] │ │ │ │ + str sl, [r1, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r0, [pc, #240] @ 10b7c4 <__cxa_atexit@plt+0xfff9c> │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str lr, [r5, #28] │ │ │ │ + str r0, [r9, #20]! │ │ │ │ + str r9, [r1, #-4] │ │ │ │ + beq 112930 <__cxa_atexit@plt+0x107108> │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc 112964 <__cxa_atexit@plt+0x10713c> │ │ │ │ + ldr r0, [pc, #160] @ 11299c <__cxa_atexit@plt+0x107174> │ │ │ │ + ldr r1, [pc, #160] @ 1129a0 <__cxa_atexit@plt+0x107178> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - sub r6, r3, #6 │ │ │ │ - str r6, [r5, #32] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 10b780 <__cxa_atexit@plt+0xfff58> │ │ │ │ - add sl, r6, #56 @ 0x38 │ │ │ │ - sub r3, r3, #22 │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr sl, [pc, #176] @ 10b7c8 <__cxa_atexit@plt+0xfffa0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #32]! │ │ │ │ - ldr r3, [pc, #168] @ 10b7cc <__cxa_atexit@plt+0xfffa4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #132] @ 10b7d0 <__cxa_atexit@plt+0xfffa8> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r3, {r1, r8, fp} │ │ │ │ - str ip, [r6, #-20] @ 0xffffffec │ │ │ │ - str r9, [r6, #-16] │ │ │ │ - str r0, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #96] @ 10b7d4 <__cxa_atexit@plt+0xfffac> │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 10b7d8 <__cxa_atexit@plt+0xfffb0> │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + stm r2, {r0, r8, sl} │ │ │ │ + sub r0, r3, #7 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r8] │ │ │ │ + ldr r6, [sp] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r1, r6 │ │ │ │ + b 112958 <__cxa_atexit@plt+0x107130> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 112998 <__cxa_atexit@plt+0x107170> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r4, r0, lsr #19 │ │ │ │ - strdeq sl, [r4], #144 @ 0x90 @ │ │ │ │ - @ instruction: 0xffffca14 │ │ │ │ - @ instruction: 0xffffc970 │ │ │ │ - @ instruction: 0xffffc91c │ │ │ │ - @ instruction: 0xffffca7c │ │ │ │ - rsceq sl, r4, r8, ror #18 │ │ │ │ - @ instruction: 0xffffca84 │ │ │ │ - @ instruction: 0xffffc990 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsceq r3, r4, ip, ror #14 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + sbcseq r2, r6, ip, asr #20 │ │ │ │ + @ instruction: 0xffffa218 │ │ │ │ + rsceq r3, r4, r4, asr r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1129fc <__cxa_atexit@plt+0x1071d4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 112a04 <__cxa_atexit@plt+0x1071dc> │ │ │ │ + ldr r3, [pc, #72] @ 112a24 <__cxa_atexit@plt+0x1071fc> │ │ │ │ + ldr r2, [pc, #72] @ 112a28 <__cxa_atexit@plt+0x107200> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r3, r8, sl} │ │ │ │ + sub r7, r6, #7 │ │ │ │ str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 10b600 <__cxa_atexit@plt+0xffdd8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 10b994 <__cxa_atexit@plt+0x10016c> │ │ │ │ - add lr, sp, #16 │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - ldr r7, [r2, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ - ldr r1, [r5, #28]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [r2, #8] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ - ldr r8, [r2, #24] │ │ │ │ - ldr lr, [r2] │ │ │ │ - add fp, r3, #4 │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 10b8fc <__cxa_atexit@plt+0x1000d4> │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - mov r0, ip │ │ │ │ - ldr ip, [pc, #336] @ 10b9b8 <__cxa_atexit@plt+0x100190> │ │ │ │ - mov r7, r1 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #32]! │ │ │ │ - ldr r1, [pc, #320] @ 10b9bc <__cxa_atexit@plt+0x100194> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #292] @ 10b9c0 <__cxa_atexit@plt+0x100198> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r4, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - ldr r1, [pc, #260] @ 10b9c4 <__cxa_atexit@plt+0x10019c> │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #216] @ 10b9c8 <__cxa_atexit@plt+0x1001a0> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - b 10b984 <__cxa_atexit@plt+0x10015c> │ │ │ │ - mov sl, r4 │ │ │ │ - add r4, r3, #56 @ 0x38 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #160] @ 10b9cc <__cxa_atexit@plt+0x1001a4> │ │ │ │ - str ip, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ldr r7, [pc, #136] @ 10b9d0 <__cxa_atexit@plt+0x1001a8> │ │ │ │ - add r4, r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #124] @ 10b9d4 <__cxa_atexit@plt+0x1001ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 10b9d8 <__cxa_atexit@plt+0x1001b0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r6, [r2, #28] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 10b9dc <__cxa_atexit@plt+0x1001b4> │ │ │ │ - mov r5, #72 @ 0x48 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r7 │ │ │ │ + b 112a0c <__cxa_atexit@plt+0x1071e4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 112a20 <__cxa_atexit@plt+0x1071f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffc4a8 │ │ │ │ - rsceq sl, r4, r0, lsl r8 │ │ │ │ - rsceq sl, r4, r0, ror r7 │ │ │ │ - @ instruction: 0xffffc494 │ │ │ │ - @ instruction: 0xffffc398 │ │ │ │ - @ instruction: 0xffffc538 │ │ │ │ - @ instruction: 0xffffc490 │ │ │ │ - @ instruction: 0xffffc444 │ │ │ │ - rsceq sl, r4, r4, lsr #14 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 10b7f4 <__cxa_atexit@plt+0xfffcc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r2 │ │ │ │ - bcc 10bb8c <__cxa_atexit@plt+0x100364> │ │ │ │ - mov r5, r3 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r7, [sp, #24] │ │ │ │ - ldr r7, [r5, #32]! │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub fp, r5, #16 │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldm fp, {r4, sl, fp} │ │ │ │ - cmp fp, #0 │ │ │ │ - str ip, [sp, #20] │ │ │ │ - bmi 10baf8 <__cxa_atexit@plt+0x1002d0> │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - ldr sl, [pc, #332] @ 10bbb4 <__cxa_atexit@plt+0x10038c> │ │ │ │ - add ip, r6, #20 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - add lr, r6, #48 @ 0x30 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - stm lr, {r4, sl, fp} │ │ │ │ - ldr r7, [pc, #292] @ 10bbb8 <__cxa_atexit@plt+0x100390> │ │ │ │ - sub r1, r2, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - sub r1, r2, #15 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - ldr r4, [pc, #272] @ 10bbbc <__cxa_atexit@plt+0x100394> │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r4, [r6, #12] │ │ │ │ - ldr r4, [pc, #252] @ 10bbc0 <__cxa_atexit@plt+0x100398> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #20] │ │ │ │ - ldr r4, [pc, #244] @ 10bbc4 <__cxa_atexit@plt+0x10039c> │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #4] │ │ │ │ - sub r6, r2, #6 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - b 10bb7c <__cxa_atexit@plt+0x100354> │ │ │ │ - str r4, [sp] │ │ │ │ - add r4, r6, #60 @ 0x3c │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r4, [pc, #188] @ 10bbc8 <__cxa_atexit@plt+0x1003a0> │ │ │ │ - sub r2, r2, #22 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr ip, [pc, #180] @ 10bbcc <__cxa_atexit@plt+0x1003a4> │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #36]! @ 0x24 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r4, [r3, #32] │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [pc, #140] @ 10bbd0 <__cxa_atexit@plt+0x1003a8> │ │ │ │ - str r7, [r6, #-16] │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r6, #16 │ │ │ │ - stm r2, {r0, sl, fp} │ │ │ │ - str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str r9, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #100] @ 10bbd4 <__cxa_atexit@plt+0x1003ac> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r6, ip, lsr #19 │ │ │ │ + @ instruction: 0xffffa13c │ │ │ │ + rsceq r3, r4, ip, ror r6 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 112a70 <__cxa_atexit@plt+0x107248> │ │ │ │ + ldr r3, [pc, #52] @ 112a88 <__cxa_atexit@plt+0x107260> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #20] @ 112a8c <__cxa_atexit@plt+0x107264> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r6, [pc, #68] @ 10bbd8 <__cxa_atexit@plt+0x1003b0> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r3] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r4, r4, lsr #11 │ │ │ │ - strdeq sl, [r4], #84 @ 0x54 @ │ │ │ │ - @ instruction: 0xffffbf74 │ │ │ │ - @ instruction: 0xffffbf00 │ │ │ │ - @ instruction: 0xffffbeac │ │ │ │ - rsceq sl, r4, ip, ror r5 │ │ │ │ - @ instruction: 0xffffbfa0 │ │ │ │ - @ instruction: 0xffffbfb8 │ │ │ │ - @ instruction: 0xffffbef0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r2, r0, fp, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 10b9f8 <__cxa_atexit@plt+0x1001d0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 10bd94 <__cxa_atexit@plt+0x10056c> │ │ │ │ - mov r5, r2 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - ldr r7, [r5, #32]! │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - add r7, r3, #4 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr fp, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp sl, #0 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - bmi 10bcfc <__cxa_atexit@plt+0x1004d4> │ │ │ │ - ldr r1, [pc, #336] @ 10bdb8 <__cxa_atexit@plt+0x100590> │ │ │ │ - sub ip, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - ldr r1, [pc, #324] @ 10bdbc <__cxa_atexit@plt+0x100594> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + sbcseq r2, r6, r4, lsr fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 112adc <__cxa_atexit@plt+0x1072b4> │ │ │ │ + ldr r2, [pc, #56] @ 112ae4 <__cxa_atexit@plt+0x1072bc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 112ae8 <__cxa_atexit@plt+0x1072c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str ip, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #32] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - sub r1, r6, #23 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #292] @ 10bdc0 <__cxa_atexit@plt+0x100598> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - ldr r2, [pc, #260] @ 10bdc4 <__cxa_atexit@plt+0x10059c> │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 112aec <__cxa_atexit@plt+0x1072c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r2, [r6], #164 @ 0xa4 │ │ │ │ + rsceq r3, r4, ip, lsr r5 │ │ │ │ + smlaleq r3, r4, r4, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 112b44 <__cxa_atexit@plt+0x10731c> │ │ │ │ + ldr r2, [pc, #64] @ 112b4c <__cxa_atexit@plt+0x107324> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #56] @ 112b50 <__cxa_atexit@plt+0x107328> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #212] @ 10bdc8 <__cxa_atexit@plt+0x1005a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ - b 10bd84 <__cxa_atexit@plt+0x10055c> │ │ │ │ - add r1, r3, #60 @ 0x3c │ │ │ │ - str r1, [sp] │ │ │ │ - str sl, [r3, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #188] @ 10bdcc <__cxa_atexit@plt+0x1005a4> │ │ │ │ - add ip, r3, #20 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #144] @ 10bdd0 <__cxa_atexit@plt+0x1005a8> │ │ │ │ - str fp, [r3, #56] @ 0x38 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ 10bdd4 <__cxa_atexit@plt+0x1005ac> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #44] @ 112b54 <__cxa_atexit@plt+0x10732c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r6, ip, lsl #21 │ │ │ │ + ldrdeq r3, [r4], #72 @ 0x48 @ │ │ │ │ + rsceq r3, r4, r8, lsr r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 112c20 <__cxa_atexit@plt+0x1073f8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #16 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc 112c28 <__cxa_atexit@plt+0x107400> │ │ │ │ + ldr r3, [pc, #216] @ 112c5c <__cxa_atexit@plt+0x107434> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr lr, [pc, #180] @ 112c60 <__cxa_atexit@plt+0x107438> │ │ │ │ + tst r8, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + ldr r7, [pc, #160] @ 112c64 <__cxa_atexit@plt+0x10743c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #116] @ 10bdd8 <__cxa_atexit@plt+0x1005b0> │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str ip, [r2, #40] @ 0x28 │ │ │ │ + stmdb r1, {r7, r9, sl} │ │ │ │ + beq 112c0c <__cxa_atexit@plt+0x1073e4> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 112c3c <__cxa_atexit@plt+0x107414> │ │ │ │ + ldr r7, [pc, #140] @ 112c6c <__cxa_atexit@plt+0x107444> │ │ │ │ + ldr r1, [pc, #140] @ 112c70 <__cxa_atexit@plt+0x107448> │ │ │ │ + add lr, r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r5, [pc, #64] @ 10bddc <__cxa_atexit@plt+0x1005b4> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffba6c │ │ │ │ - rsceq sl, r4, r4, lsl r4 │ │ │ │ - rsceq sl, r4, r0, ror r3 │ │ │ │ - @ instruction: 0xffffba50 │ │ │ │ - @ instruction: 0xffffb988 │ │ │ │ - rsceq sl, r4, r8, ror r3 │ │ │ │ - @ instruction: 0xffffbab4 │ │ │ │ - @ instruction: 0xffffba44 │ │ │ │ - @ instruction: 0xffffb9f0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r2, r0, fp, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 10bbf0 <__cxa_atexit@plt+0x1003c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10bf84 <__cxa_atexit@plt+0x10075c> │ │ │ │ - str r7, [sp, #20] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r8, [sp, #24] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r2, #28]! │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r7, [r5] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {r8, fp, lr} │ │ │ │ - cmp fp, #0 │ │ │ │ - bmi 10bef4 <__cxa_atexit@plt+0x1006cc> │ │ │ │ - add sl, r6, #20 │ │ │ │ - str r1, [sp] │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str r8, [r6, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #324] @ 10bfa8 <__cxa_atexit@plt+0x100780> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - add lr, r6, #44 @ 0x2c │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - stm lr, {r1, sl, fp} │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - ldr lr, [pc, #288] @ 10bfac <__cxa_atexit@plt+0x100784> │ │ │ │ - sub r0, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - sub r0, r3, #15 │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #268] @ 10bfb0 <__cxa_atexit@plt+0x100788> │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [pc, #248] @ 10bfb4 <__cxa_atexit@plt+0x10078c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r0, [pc, #240] @ 10bfb8 <__cxa_atexit@plt+0x100790> │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - sub r6, r3, #6 │ │ │ │ - str r6, [r5, #32] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 10bf74 <__cxa_atexit@plt+0x10074c> │ │ │ │ - add sl, r6, #56 @ 0x38 │ │ │ │ - sub r3, r3, #22 │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr sl, [pc, #176] @ 10bfbc <__cxa_atexit@plt+0x100794> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #32]! │ │ │ │ - ldr r3, [pc, #168] @ 10bfc0 <__cxa_atexit@plt+0x100798> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #132] @ 10bfc4 <__cxa_atexit@plt+0x10079c> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r3, {r1, r8, fp} │ │ │ │ - str ip, [r6, #-20] @ 0xffffffec │ │ │ │ - str r9, [r6, #-16] │ │ │ │ - str r0, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #96] @ 10bfc8 <__cxa_atexit@plt+0x1007a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm lr, {r7, r8, sl} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 10bfcc <__cxa_atexit@plt+0x1007a4> │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ + mov r7, r8 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov ip, r6 │ │ │ │ + b 112c30 <__cxa_atexit@plt+0x107408> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 112c68 <__cxa_atexit@plt+0x107440> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq sl, r4, ip, lsr #3 │ │ │ │ - strdeq sl, [r4], #28 @ │ │ │ │ - @ instruction: 0xffffb538 │ │ │ │ - @ instruction: 0xffffb494 │ │ │ │ - @ instruction: 0xffffb440 │ │ │ │ - @ instruction: 0xffffb5a0 │ │ │ │ - rsceq sl, r4, r4, ror r1 │ │ │ │ - @ instruction: 0xffffb5a8 │ │ │ │ - @ instruction: 0xffffb4b4 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r4, ip, ror #8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + sbcseq r2, r6, r8, ror r7 │ │ │ │ + @ instruction: 0xffff9f34 │ │ │ │ + rsceq r3, r4, r0, ror r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 112cc8 <__cxa_atexit@plt+0x1074a0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 112cd0 <__cxa_atexit@plt+0x1074a8> │ │ │ │ + ldr r3, [pc, #72] @ 112cf0 <__cxa_atexit@plt+0x1074c8> │ │ │ │ + ldr r2, [pc, #72] @ 112cf4 <__cxa_atexit@plt+0x1074cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r3, r8, sl} │ │ │ │ + sub r7, r6, #7 │ │ │ │ str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 10bdf4 <__cxa_atexit@plt+0x1005cc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 10c188 <__cxa_atexit@plt+0x100960> │ │ │ │ - add lr, sp, #16 │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - ldr r7, [r2, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ - ldr r1, [r5, #28]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [r2, #8] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ - ldr r8, [r2, #24] │ │ │ │ - ldr lr, [r2] │ │ │ │ - add fp, r3, #4 │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 10c0f0 <__cxa_atexit@plt+0x1008c8> │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - mov r0, ip │ │ │ │ - ldr ip, [pc, #336] @ 10c1ac <__cxa_atexit@plt+0x100984> │ │ │ │ - mov r7, r1 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #32]! │ │ │ │ - ldr r1, [pc, #320] @ 10c1b0 <__cxa_atexit@plt+0x100988> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #292] @ 10c1b4 <__cxa_atexit@plt+0x10098c> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r4, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - ldr r1, [pc, #260] @ 10c1b8 <__cxa_atexit@plt+0x100990> │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #216] @ 10c1bc <__cxa_atexit@plt+0x100994> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + mov r7, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r7 │ │ │ │ + b 112cd8 <__cxa_atexit@plt+0x1074b0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 112cec <__cxa_atexit@plt+0x1074c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - b 10c178 <__cxa_atexit@plt+0x100950> │ │ │ │ - mov sl, r4 │ │ │ │ - add r4, r3, #56 @ 0x38 │ │ │ │ - str r4, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r6, r0, ror #13 │ │ │ │ + @ instruction: 0xffff9e70 │ │ │ │ + strhteq r3, [r4], #48 @ 0x30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 112dfc <__cxa_atexit@plt+0x1075d4> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 112e08 <__cxa_atexit@plt+0x1075e0> │ │ │ │ str fp, [sp] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #160] @ 10c1c0 <__cxa_atexit@plt+0x100998> │ │ │ │ - str ip, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ldr r7, [pc, #136] @ 10c1c4 <__cxa_atexit@plt+0x10099c> │ │ │ │ - add r4, r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #124] @ 10c1c8 <__cxa_atexit@plt+0x1009a0> │ │ │ │ + ldr sl, [pc, #264] @ 112e34 <__cxa_atexit@plt+0x10760c> │ │ │ │ + ldr r3, [pc, #264] @ 112e38 <__cxa_atexit@plt+0x107610> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr fp, [pc, #228] @ 112e3c <__cxa_atexit@plt+0x107614> │ │ │ │ + mov sl, r3 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [sl, #12]! │ │ │ │ + ldr fp, [pc, #212] @ 112e40 <__cxa_atexit@plt+0x107618> │ │ │ │ + str r1, [r3, #28] │ │ │ │ + mov r1, r5 │ │ │ │ + add fp, pc, fp │ │ │ │ + str r9, [r1, #8]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str fp, [r5, #-4] │ │ │ │ + beq 112de8 <__cxa_atexit@plt+0x1075c0> │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r3, [r1] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 112e20 <__cxa_atexit@plt+0x1075f8> │ │ │ │ + add r6, r2, #52 @ 0x34 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 112e18 <__cxa_atexit@plt+0x1075f0> │ │ │ │ + ldr r7, [pc, #140] @ 112e48 <__cxa_atexit@plt+0x107620> │ │ │ │ + ldr r0, [pc, #140] @ 112e4c <__cxa_atexit@plt+0x107624> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 10c1cc <__cxa_atexit@plt+0x1009a4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r6, [r2, #28] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - ldr r7, [sp] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 10c1d0 <__cxa_atexit@plt+0x1009a8> │ │ │ │ - mov r5, #72 @ 0x48 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r7, [r1] │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r3, [r2, #48] @ 0x30 │ │ │ │ + str r9, [r2, #52] @ 0x34 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r8] │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 112e44 <__cxa_atexit@plt+0x10761c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffafcc │ │ │ │ - rsceq sl, r4, ip, lsl r0 │ │ │ │ - rsceq r9, r4, ip, ror pc │ │ │ │ - @ instruction: 0xffffafb8 │ │ │ │ - @ instruction: 0xffffaebc │ │ │ │ - @ instruction: 0xffffb05c │ │ │ │ - @ instruction: 0xffffafb4 │ │ │ │ - @ instruction: 0xffffaf68 │ │ │ │ - rsceq r9, r4, r0, lsr pc │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + rsceq r3, r4, r4, asr #5 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + sbcseq r2, r6, r4, lsr #11 │ │ │ │ + @ instruction: 0xffffa3b4 │ │ │ │ + smlaleq r3, r4, ip, r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 10bfe8 <__cxa_atexit@plt+0x1007c0> │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r2 │ │ │ │ - bcc 10c370 <__cxa_atexit@plt+0x100b48> │ │ │ │ - mov r5, r3 │ │ │ │ - add r0, r6, #4 │ │ │ │ - ldr lr, [r5, #32]! │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r7, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub fp, r5, #24 │ │ │ │ - ldmib r5, {r7, sl, ip} │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldm fp, {r4, r9, fp} │ │ │ │ - ldmdb r5, {r0, r1, r8} │ │ │ │ - cmp r7, #0 │ │ │ │ - str ip, [sp, #20] │ │ │ │ - bmi 10c2dc <__cxa_atexit@plt+0x100ab4> │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - ldr sl, [pc, #332] @ 10c398 <__cxa_atexit@plt+0x100b70> │ │ │ │ - add ip, r6, #20 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - add lr, r6, #44 @ 0x2c │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - str fp, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #292] @ 10c39c <__cxa_atexit@plt+0x100b74> │ │ │ │ - sub r1, r2, #23 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - sub r1, r2, #15 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #272] @ 10c3a0 <__cxa_atexit@plt+0x100b78> │ │ │ │ - str r4, [r6, #12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r2, [r3, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + bhi 112ec0 <__cxa_atexit@plt+0x107698> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 112ec8 <__cxa_atexit@plt+0x1076a0> │ │ │ │ + ldr r1, [pc, #80] @ 112ee4 <__cxa_atexit@plt+0x1076bc> │ │ │ │ + ldr r0, [pc, #80] @ 112ee8 <__cxa_atexit@plt+0x1076c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - str r4, [r6, #16] │ │ │ │ - ldr r4, [pc, #252] @ 10c3a4 <__cxa_atexit@plt+0x100b7c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #20] │ │ │ │ - ldr r4, [pc, #244] @ 10c3a8 <__cxa_atexit@plt+0x100b80> │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #4] │ │ │ │ - sub r6, r2, #6 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - b 10c360 <__cxa_atexit@plt+0x100b38> │ │ │ │ - str r4, [sp] │ │ │ │ - add r4, r6, #60 @ 0x3c │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r4, [pc, #188] @ 10c3ac <__cxa_atexit@plt+0x100b84> │ │ │ │ - sub r2, r2, #22 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr ip, [pc, #180] @ 10c3b0 <__cxa_atexit@plt+0x100b88> │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #36]! @ 0x24 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r4, [r3, #32] │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r2, [pc, #136] @ 10c3b4 <__cxa_atexit@plt+0x100b8c> │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - str r9, [r6, #-16] │ │ │ │ - str fp, [r6, #-12] │ │ │ │ - stmdb r6, {r0, r1} │ │ │ │ - ldr r7, [pc, #100] @ 10c3b8 <__cxa_atexit@plt+0x100b90> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r6, [pc, #68] @ 10c3bc <__cxa_atexit@plt+0x100b94> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r3] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, r4, r0, asr #27 │ │ │ │ - rsceq r9, r4, r0, lsl lr │ │ │ │ - @ instruction: 0xffffaaa4 │ │ │ │ - @ instruction: 0xffffaa34 │ │ │ │ - @ instruction: 0xffffa9e0 │ │ │ │ - smlaleq r9, r4, r8, sp │ │ │ │ - @ instruction: 0xffffaad4 │ │ │ │ - @ instruction: 0xffffaae8 │ │ │ │ - @ instruction: 0xffffaa24 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r6, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 10c1ec <__cxa_atexit@plt+0x1009c4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 10c574 <__cxa_atexit@plt+0x100d4c> │ │ │ │ - mov r5, r2 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - ldr r7, [r5, #32]! │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - add r7, r3, #4 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldmib r5, {r1, r7} │ │ │ │ - cmp r1, #0 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - bmi 10c4dc <__cxa_atexit@plt+0x100cb4> │ │ │ │ - ldr r0, [pc, #336] @ 10c598 <__cxa_atexit@plt+0x100d70> │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #36]! @ 0x24 │ │ │ │ - ldr r0, [pc, #324] @ 10c59c <__cxa_atexit@plt+0x100d74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #32] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #292] @ 10c5a0 <__cxa_atexit@plt+0x100d78> │ │ │ │ - sub r2, r6, #15 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - ldr r0, [pc, #260] @ 10c5a4 <__cxa_atexit@plt+0x100d7c> │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #212] @ 10c5a8 <__cxa_atexit@plt+0x100d80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ - b 10c564 <__cxa_atexit@plt+0x100d3c> │ │ │ │ - add r0, r3, #60 @ 0x3c │ │ │ │ - str r0, [sp] │ │ │ │ - ldr sl, [pc, #192] @ 10c5ac <__cxa_atexit@plt+0x100d84> │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str sl, [r3, #52] @ 0x34 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - ldr r7, [pc, #132] @ 10c5b0 <__cxa_atexit@plt+0x100d88> │ │ │ │ - add r0, r3, #20 │ │ │ │ + stmib r7, {r1, r8} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r3] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r7 │ │ │ │ + b 112ed0 <__cxa_atexit@plt+0x1076a8> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 112ee0 <__cxa_atexit@plt+0x1076b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #120] @ 10c5b4 <__cxa_atexit@plt+0x100d8c> │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r2, [r6], #72 @ 0x48 │ │ │ │ + @ instruction: 0xffffa2dc │ │ │ │ + rsceq r3, r4, r4, asr #3 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 112f30 <__cxa_atexit@plt+0x107708> │ │ │ │ + ldr r3, [pc, #52] @ 112f48 <__cxa_atexit@plt+0x107720> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #20] @ 112f4c <__cxa_atexit@plt+0x107724> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #108] @ 10c5b8 <__cxa_atexit@plt+0x100d90> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r6, [r2, #32] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r5, [pc, #64] @ 10c5bc <__cxa_atexit@plt+0x100d94> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffffa5a4 │ │ │ │ - rsceq r9, r4, r4, lsr ip │ │ │ │ - smlaleq r9, r4, r0, fp │ │ │ │ - @ instruction: 0xffffa58c │ │ │ │ - @ instruction: 0xffffa4c0 │ │ │ │ - @ instruction: 0xffffa620 │ │ │ │ - @ instruction: 0xffffa584 │ │ │ │ - @ instruction: 0xffffa538 │ │ │ │ - rsceq r9, r4, r0, asr #22 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r6, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 10c3d4 <__cxa_atexit@plt+0x100bac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10c764 <__cxa_atexit@plt+0x100f3c> │ │ │ │ - str r7, [sp, #20] │ │ │ │ - add r7, r6, #4 │ │ │ │ - str r8, [sp, #24] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r2, #28]! │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r7, [r5] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {r8, fp, lr} │ │ │ │ - cmp fp, #0 │ │ │ │ - bmi 10c6d4 <__cxa_atexit@plt+0x100eac> │ │ │ │ - add sl, r6, #20 │ │ │ │ - str r1, [sp] │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str r8, [r6, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #324] @ 10c788 <__cxa_atexit@plt+0x100f60> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - add lr, r6, #44 @ 0x2c │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - stm lr, {r1, sl, fp} │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - ldr lr, [pc, #288] @ 10c78c <__cxa_atexit@plt+0x100f64> │ │ │ │ - sub r0, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - sub r0, r3, #15 │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #268] @ 10c790 <__cxa_atexit@plt+0x100f68> │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [pc, #248] @ 10c794 <__cxa_atexit@plt+0x100f6c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r0, [pc, #240] @ 10c798 <__cxa_atexit@plt+0x100f70> │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - sub r6, r3, #6 │ │ │ │ - str r6, [r5, #32] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 10c754 <__cxa_atexit@plt+0x100f2c> │ │ │ │ - add sl, r6, #56 @ 0x38 │ │ │ │ - sub r3, r3, #22 │ │ │ │ - str sl, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr sl, [pc, #176] @ 10c79c <__cxa_atexit@plt+0x100f74> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #32]! │ │ │ │ - ldr r3, [pc, #168] @ 10c7a0 <__cxa_atexit@plt+0x100f78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #132] @ 10c7a4 <__cxa_atexit@plt+0x100f7c> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r3, {r1, r8, fp} │ │ │ │ - str ip, [r6, #-20] @ 0xffffffec │ │ │ │ - str r9, [r6, #-16] │ │ │ │ - str r0, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #96] @ 10c7a8 <__cxa_atexit@plt+0x100f80> │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + sbcseq r2, r6, r8, ror r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r1, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 112fa8 <__cxa_atexit@plt+0x107780> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #24 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + cmp r7, r6 │ │ │ │ + str r8, [r2] │ │ │ │ + bcc 112fb4 <__cxa_atexit@plt+0x10778c> │ │ │ │ + ldr r7, [pc, #72] @ 112fd8 <__cxa_atexit@plt+0x1077b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 10c7ac <__cxa_atexit@plt+0x100f84> │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + mov r7, r1 │ │ │ │ + add lr, r1, #12 │ │ │ │ + str r9, [r1, #8] │ │ │ │ + stm lr, {r3, r8, sl} │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 112fd4 <__cxa_atexit@plt+0x1077ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r9, r4, ip, asr #19 │ │ │ │ - rsceq r9, r4, ip, lsl sl │ │ │ │ - @ instruction: 0xffff9d90 │ │ │ │ - @ instruction: 0xffff9cec │ │ │ │ - @ instruction: 0xffff9c98 │ │ │ │ - @ instruction: 0xffff9df8 │ │ │ │ - smlaleq r9, r4, r4, r9 │ │ │ │ - @ instruction: 0xffff9e00 │ │ │ │ - @ instruction: 0xffff9d0c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 10c5d4 <__cxa_atexit@plt+0x100dac> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 10c968 <__cxa_atexit@plt+0x101140> │ │ │ │ - add lr, sp, #16 │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - ldr r7, [r2, #36] @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ - ldr r1, [r5, #28]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [r2, #8] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ - ldr r8, [r2, #24] │ │ │ │ - ldr lr, [r2] │ │ │ │ - add fp, r3, #4 │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 10c8d0 <__cxa_atexit@plt+0x1010a8> │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - mov r0, ip │ │ │ │ - ldr ip, [pc, #336] @ 10c98c <__cxa_atexit@plt+0x101164> │ │ │ │ - mov r7, r1 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #32]! │ │ │ │ - ldr r1, [pc, #320] @ 10c990 <__cxa_atexit@plt+0x101168> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #292] @ 10c994 <__cxa_atexit@plt+0x10116c> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r4, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - ldr r1, [pc, #260] @ 10c998 <__cxa_atexit@plt+0x101170> │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #216] @ 10c99c <__cxa_atexit@plt+0x101174> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r2, [r6], #80 @ 0x50 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r1, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 113038 <__cxa_atexit@plt+0x107810> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #24 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + cmp r7, r6 │ │ │ │ + str r8, [r2] │ │ │ │ + bcc 113044 <__cxa_atexit@plt+0x10781c> │ │ │ │ + ldr r7, [pc, #76] @ 113068 <__cxa_atexit@plt+0x107840> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - b 10c958 <__cxa_atexit@plt+0x101130> │ │ │ │ - mov sl, r4 │ │ │ │ - add r4, r3, #56 @ 0x38 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #160] @ 10c9a0 <__cxa_atexit@plt+0x101178> │ │ │ │ - str ip, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ldr r7, [pc, #136] @ 10c9a4 <__cxa_atexit@plt+0x10117c> │ │ │ │ - add r4, r3, #20 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + mov r7, r1 │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str sl, [r1, #12] │ │ │ │ + str r3, [r1, #16] │ │ │ │ + str r8, [r1, #20] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 113064 <__cxa_atexit@plt+0x10783c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #124] @ 10c9a8 <__cxa_atexit@plt+0x101180> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r6, ip, asr r5 │ │ │ │ + @ instruction: 0xfffff834 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11310c <__cxa_atexit@plt+0x1078e4> │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [pc, #172] @ 113144 <__cxa_atexit@plt+0x10791c> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r1, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r6, [pc, #112] @ 10c9ac <__cxa_atexit@plt+0x101184> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r6, [r2, #28] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 7f1bf0 <__cxa_atexit@plt+0x7e63c8> │ │ │ │ - ldr r7, [pc, #64] @ 10c9b0 <__cxa_atexit@plt+0x101188> │ │ │ │ - mov r5, #72 @ 0x48 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r9, [r1, #8]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + beq 1130fc <__cxa_atexit@plt+0x1078d4> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 113118 <__cxa_atexit@plt+0x1078f0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 113120 <__cxa_atexit@plt+0x1078f8> │ │ │ │ + ldr r7, [pc, #120] @ 11314c <__cxa_atexit@plt+0x107924> │ │ │ │ + ldr r0, [pc, #120] @ 113150 <__cxa_atexit@plt+0x107928> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r7, r8, r9} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r7, [r1] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r5] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - @ instruction: 0xffff9824 │ │ │ │ - rsceq r9, r4, ip, lsr r8 │ │ │ │ - smlaleq r9, r4, ip, r7 │ │ │ │ - @ instruction: 0xffff9810 │ │ │ │ - @ instruction: 0xffff9714 │ │ │ │ - @ instruction: 0xffff98b4 │ │ │ │ - @ instruction: 0xffff980c │ │ │ │ - @ instruction: 0xffff97c0 │ │ │ │ - rsceq r9, r4, r0, asr r7 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, fp, asr #15 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 113128 <__cxa_atexit@plt+0x107900> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 113148 <__cxa_atexit@plt+0x107920> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + smullseq r2, r6, ip, r2 │ │ │ │ + @ instruction: 0xffffa09c │ │ │ │ + rsceq r2, r4, r4, lsl #31 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 10c7c8 <__cxa_atexit@plt+0x100fa0> │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10ca70 <__cxa_atexit@plt+0x101248> │ │ │ │ - ldr r2, [pc, #148] @ 10ca80 <__cxa_atexit@plt+0x101258> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - beq 10ca50 <__cxa_atexit@plt+0x101228> │ │ │ │ - ldr r2, [pc, #124] @ 10ca84 <__cxa_atexit@plt+0x10125c> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + mov r7, r6 │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + add r5, r3, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1131c4 <__cxa_atexit@plt+0x10799c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1131cc <__cxa_atexit@plt+0x1079a4> │ │ │ │ + ldr r2, [pc, #84] @ 1131e8 <__cxa_atexit@plt+0x1079c0> │ │ │ │ + ldr r1, [pc, #84] @ 1131ec <__cxa_atexit@plt+0x1079c4> │ │ │ │ + sub r0, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - tst sl, #3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - beq 10ca60 <__cxa_atexit@plt+0x101238> │ │ │ │ - ldr r3, [pc, #88] @ 10ca88 <__cxa_atexit@plt+0x101260> │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r1, [r3] │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r5] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r1, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r7 │ │ │ │ + b 1131d4 <__cxa_atexit@plt+0x1079ac> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1131e4 <__cxa_atexit@plt+0x1079bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldrsheq r2, [r6], #20 │ │ │ │ + @ instruction: 0xffff9fd8 │ │ │ │ + rsceq r2, r4, r0, asr #29 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11327c <__cxa_atexit@plt+0x107a54> │ │ │ │ + add sl, r7, #8 │ │ │ │ + sub r1, r3, #16 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #144] @ 1132ac <__cxa_atexit@plt+0x107a84> │ │ │ │ + cmp fp, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + bhi 113288 <__cxa_atexit@plt+0x107a60> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 113290 <__cxa_atexit@plt+0x107a68> │ │ │ │ + ldr lr, [pc, #116] @ 1132b4 <__cxa_atexit@plt+0x107a8c> │ │ │ │ + ldr r0, [pc, #116] @ 1132b8 <__cxa_atexit@plt+0x107a90> │ │ │ │ + sub r5, r2, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r8, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r5, [r3, #-12] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + ldr r5, [pc, #88] @ 1132bc <__cxa_atexit@plt+0x107a94> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 10ca8c <__cxa_atexit@plt+0x101264> │ │ │ │ + mov r2, r6 │ │ │ │ + b 113298 <__cxa_atexit@plt+0x107a70> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 1132b0 <__cxa_atexit@plt+0x107a88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - sbcseq r5, r6, r8, lsl #9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 10caf0 <__cxa_atexit@plt+0x1012c8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + ldrdeq r2, [r4], #216 @ 0xd8 @ │ │ │ │ + sbcseq r2, r6, r4, lsr r1 │ │ │ │ + @ instruction: 0xffffa31c │ │ │ │ + rsceq r2, r4, ip, lsl #28 │ │ │ │ + rsceq r2, r4, r0, asr pc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 10cae4 <__cxa_atexit@plt+0x1012bc> │ │ │ │ - ldr r3, [pc, #40] @ 10caf4 <__cxa_atexit@plt+0x1012cc> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 113354 <__cxa_atexit@plt+0x107b2c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #64 @ 0x40 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11335c <__cxa_atexit@plt+0x107b34> │ │ │ │ + ldr ip, [pc, #132] @ 11337c <__cxa_atexit@plt+0x107b54> │ │ │ │ + ldr r2, [pc, #132] @ 113380 <__cxa_atexit@plt+0x107b58> │ │ │ │ + sub lr, r6, #59 @ 0x3b │ │ │ │ + add ip, pc, ip │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #48]! @ 0x30 │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + add lr, r7, #8 │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + sub r1, r6, #26 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str ip, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + ldr r3, [pc, #88] @ 113384 <__cxa_atexit@plt+0x107b5c> │ │ │ │ + sub lr, r7, #44 @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r7, {r3, r9, sl} │ │ │ │ + ldr r3, [pc, #76] @ 113388 <__cxa_atexit@plt+0x107b60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + ldr r3, [pc, #68] @ 11338c <__cxa_atexit@plt+0x107b64> │ │ │ │ + sub lr, r7, #28 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + b 1103bc <__cxa_atexit@plt+0x104b94> │ │ │ │ + mov r6, r7 │ │ │ │ + b 113364 <__cxa_atexit@plt+0x107b3c> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 113378 <__cxa_atexit@plt+0x107b50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 10cb20 <__cxa_atexit@plt+0x1012f8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + sbcseq r2, r6, r8, asr #4 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #120 @ 0x78 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1133dc <__cxa_atexit@plt+0x107bb4> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + ldr r1, [pc, #36] @ 1133e8 <__cxa_atexit@plt+0x107bc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r3, r4, r4, asr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 113428 <__cxa_atexit@plt+0x107c00> │ │ │ │ + ldr r2, [pc, #40] @ 113430 <__cxa_atexit@plt+0x107c08> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 113434 <__cxa_atexit@plt+0x107c0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r2, r4, r4, ror #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 113510 <__cxa_atexit@plt+0x107ce8> │ │ │ │ + ldr r3, [pc, #204] @ 113548 <__cxa_atexit@plt+0x107d20> │ │ │ │ mov r8, r7 │ │ │ │ + sub r0, r5, #20 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + cmp fp, r0 │ │ │ │ + str r9, [r8, #8] │ │ │ │ + bhi 113538 <__cxa_atexit@plt+0x107d10> │ │ │ │ + add r6, r7, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 10cbf0 <__cxa_atexit@plt+0x1013c8> │ │ │ │ - ldr r2, [pc, #180] @ 10cc00 <__cxa_atexit@plt+0x1013d8> │ │ │ │ - ldr r7, [pc, #180] @ 10cc04 <__cxa_atexit@plt+0x1013dc> │ │ │ │ - add ip, r5, #16 │ │ │ │ + bcc 113530 <__cxa_atexit@plt+0x107d08> │ │ │ │ + ldr r2, [pc, #172] @ 113554 <__cxa_atexit@plt+0x107d2c> │ │ │ │ + ldr r1, [pc, #172] @ 113558 <__cxa_atexit@plt+0x107d30> │ │ │ │ + sub lr, r6, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #84]! @ 0x54 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov lr, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldm ip, {r0, r1, ip} │ │ │ │ - str r7, [lr, #-40]! @ 0xffffffd8 │ │ │ │ - add r7, r3, #12 │ │ │ │ - sub sl, r6, #114 @ 0x72 │ │ │ │ - stm r7, {r1, sl, lr} │ │ │ │ - add r7, r3, #24 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str ip, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str fp, [r3, #-44] @ 0xffffffd4 │ │ │ │ - stmib r3, {r0, r9} │ │ │ │ - stm r7, {r2, r8, ip} │ │ │ │ - ldr r7, [pc, #96] @ 10cc08 <__cxa_atexit@plt+0x1013e0> │ │ │ │ - str r9, [r3, #-72] @ 0xffffffb8 │ │ │ │ - str r9, [r3, #-32] @ 0xffffffe0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #60]! @ 0x3c │ │ │ │ + sub r3, r6, #43 @ 0x2b │ │ │ │ + sub ip, r6, #59 @ 0x3b │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r5, [pc, #120] @ 11355c <__cxa_atexit@plt+0x107d34> │ │ │ │ + sub lr, r7, #44 @ 0x2c │ │ │ │ + add r5, pc, r5 │ │ │ │ + stmdb r7, {r5, r9, sl} │ │ │ │ + ldr r5, [pc, #108] @ 113560 <__cxa_atexit@plt+0x107d38> │ │ │ │ + add r5, pc, r5 │ │ │ │ + stm lr, {r5, r8, r9, sl} │ │ │ │ + ldr r5, [pc, #100] @ 113564 <__cxa_atexit@plt+0x107d3c> │ │ │ │ + sub lr, r7, #28 │ │ │ │ + add r5, pc, r5 │ │ │ │ + stm lr, {r5, r8, r9, sl} │ │ │ │ + mov r5, r0 │ │ │ │ + b 1103bc <__cxa_atexit@plt+0x104b94> │ │ │ │ + ldr r7, [pc, #56] @ 113550 <__cxa_atexit@plt+0x107d28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-80] @ 0xffffffb0 │ │ │ │ - sub r7, r3, #68 @ 0x44 │ │ │ │ - stm r7, {r1, r3, lr} │ │ │ │ - sub lr, r3, #28 │ │ │ │ - stm lr, {r1, r3, sl, fp, ip} │ │ │ │ - str r8, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r7, sl │ │ │ │ - str r0, [r3, #-76] @ 0xffffffb4 │ │ │ │ - str r2, [r3, #-56] @ 0xffffffc8 │ │ │ │ - str r0, [r3, #-36] @ 0xffffffdc │ │ │ │ - b fdee8 <__cxa_atexit@plt+0xf26c0> │ │ │ │ - mov r7, #120 @ 0x78 │ │ │ │ + mov r9, sl │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffe3d0 │ │ │ │ - @ instruction: 0xffff79c4 │ │ │ │ - @ instruction: 0xffff1334 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [pc, #12] @ 11354c <__cxa_atexit@plt+0x107d24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + sbcseq r2, r6, r8, ror r0 │ │ │ │ + sbcseq r2, r6, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xfffffb8c │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 10cc68 <__cxa_atexit@plt+0x101440> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 10cc74 <__cxa_atexit@plt+0x10144c> │ │ │ │ - ldr r1, [pc, #72] @ 10cc84 <__cxa_atexit@plt+0x10145c> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r5, [pc, #48] @ 10cc88 <__cxa_atexit@plt+0x101460> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ + bhi 1135dc <__cxa_atexit@plt+0x107db4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + bhi 1135e8 <__cxa_atexit@plt+0x107dc0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + cmp r3, r1 │ │ │ │ + bcc 1135f0 <__cxa_atexit@plt+0x107dc8> │ │ │ │ + ldr r2, [pc, #100] @ 113618 <__cxa_atexit@plt+0x107df0> │ │ │ │ + ldr r3, [pc, #100] @ 11361c <__cxa_atexit@plt+0x107df4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r2, r8, r9, lr} │ │ │ │ + sub r6, r1, #11 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + mov r1, r6 │ │ │ │ + b 1135f8 <__cxa_atexit@plt+0x107dd0> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 113614 <__cxa_atexit@plt+0x107dec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r1, [r6], #216 @ 0xd8 │ │ │ │ + @ instruction: 0xffffa2ec │ │ │ │ + rsceq r2, r4, r4, lsr #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1136a8 <__cxa_atexit@plt+0x107e80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [pc, #144] @ 1136d8 <__cxa_atexit@plt+0x107eb0> │ │ │ │ + sub r1, r2, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r2, {r3, r7} │ │ │ │ + bhi 1136b4 <__cxa_atexit@plt+0x107e8c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1136bc <__cxa_atexit@plt+0x107e94> │ │ │ │ + ldr lr, [pc, #112] @ 1136e0 <__cxa_atexit@plt+0x107eb8> │ │ │ │ + ldr r0, [pc, #112] @ 1136e4 <__cxa_atexit@plt+0x107ebc> │ │ │ │ + sub r5, r3, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r5, [r2, #-12] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r0, [r2, #-16] │ │ │ │ + ldr r5, [pc, #88] @ 1136e8 <__cxa_atexit@plt+0x107ec0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 1136c4 <__cxa_atexit@plt+0x107e9c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 1136dc <__cxa_atexit@plt+0x107eb4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + rsceq r2, r4, r8, lsr #19 │ │ │ │ + sbcseq r1, r6, r0, lsl sp │ │ │ │ + @ instruction: 0xffffa48c │ │ │ │ + rsceq r2, r4, r0, ror #19 │ │ │ │ + rsceq r2, r4, r4, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11371c <__cxa_atexit@plt+0x107ef4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 113724 <__cxa_atexit@plt+0x107efc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 113458 <__cxa_atexit@plt+0x107c30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strhteq r9, [r4], #56 @ 0x38 │ │ │ │ - strhteq r9, [r4], #56 @ 0x38 │ │ │ │ + rsceq r2, r4, r8, ror #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + mov r2, fp │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 113868 <__cxa_atexit@plt+0x108040> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 113870 <__cxa_atexit@plt+0x108048> │ │ │ │ + str r7, [sp] │ │ │ │ + ldr sl, [pc, #360] @ 1138cc <__cxa_atexit@plt+0x1080a4> │ │ │ │ + ldr r7, [pc, #360] @ 1138d0 <__cxa_atexit@plt+0x1080a8> │ │ │ │ + mov r1, r3 │ │ │ │ + ldr lr, [pc, #356] @ 1138d4 <__cxa_atexit@plt+0x1080ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r1, #16]! │ │ │ │ + sub fp, r6, #22 │ │ │ │ + add ip, r1, #68 @ 0x44 │ │ │ │ + add sl, pc, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp r0, ip │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str fp, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r9, [r1, #12] │ │ │ │ + str lr, [r1, #-12] │ │ │ │ + stmdb r1, {r8, r9} │ │ │ │ + bcc 11388c <__cxa_atexit@plt+0x108064> │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [pc, #288] @ 1138d8 <__cxa_atexit@plt+0x1080b0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, #284] @ 1138dc <__cxa_atexit@plt+0x1080b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #56]! @ 0x38 │ │ │ │ + ldr r4, [pc, #276] @ 1138e0 <__cxa_atexit@plt+0x1080b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r2, ip, #51 @ 0x33 │ │ │ │ + sub lr, ip, #42 @ 0x2a │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [pc, #252] @ 1138e4 <__cxa_atexit@plt+0x1080bc> │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + sub sl, ip, #34 @ 0x22 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #-16] │ │ │ │ + ldr r7, [pc, #236] @ 1138e8 <__cxa_atexit@plt+0x1080c0> │ │ │ │ + str r2, [r6, #28] │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r6, {r7, r8} │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r4, r6, sl, lr} │ │ │ │ + sub r7, ip, #15 │ │ │ │ + cmp r0, r2 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + bcc 1138b0 <__cxa_atexit@plt+0x108088> │ │ │ │ + ldr r6, [pc, #204] @ 1138f4 <__cxa_atexit@plt+0x1080cc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #88]! @ 0x58 │ │ │ │ + ldr r6, [pc, #192] @ 1138f8 <__cxa_atexit@plt+0x1080d0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 113878 <__cxa_atexit@plt+0x108050> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #112] @ 1138f0 <__cxa_atexit@plt+0x1080c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov fp, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 1138ec <__cxa_atexit@plt+0x1080c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r5, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xffffd258 │ │ │ │ + @ instruction: 0xffffd0a4 │ │ │ │ + rsceq r2, r4, r4, lsr #26 │ │ │ │ + @ instruction: 0xffffd108 │ │ │ │ + @ instruction: 0xffffd184 │ │ │ │ + sbcseq r1, r6, ip, lsr #25 │ │ │ │ + sbcseq r1, r6, ip, lsr sp │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + ldrdeq r2, [r4], #196 @ 0xc4 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11395c <__cxa_atexit@plt+0x108134> │ │ │ │ + ldr r2, [pc, #72] @ 113968 <__cxa_atexit@plt+0x108140> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + ldr r8, [pc, #48] @ 11396c <__cxa_atexit@plt+0x108144> │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + stm r9, {r0, r2, r8} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + rsceq r2, r4, ip, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11399c <__cxa_atexit@plt+0x108174> │ │ │ │ + ldr r5, [pc, #28] @ 1139ac <__cxa_atexit@plt+0x108184> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 797cfc <__cxa_atexit@plt+0x78c4d4> │ │ │ │ + ldr r7, [pc, #12] @ 1139b0 <__cxa_atexit@plt+0x108188> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r1, r6, r0, lsr #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 113a18 <__cxa_atexit@plt+0x1081f0> │ │ │ │ + ldr r3, [pc, #80] @ 113a30 <__cxa_atexit@plt+0x108208> │ │ │ │ + ldr r9, [pc, #80] @ 113a34 <__cxa_atexit@plt+0x10820c> │ │ │ │ + ldr lr, [pc, #80] @ 113a38 <__cxa_atexit@plt+0x108210> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 113a3c <__cxa_atexit@plt+0x108214> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffbd24 │ │ │ │ + @ instruction: 0xffffbd8c │ │ │ │ + strhteq r2, [r4], #160 @ 0xa0 │ │ │ │ + sbcseq r1, r6, r4, lsl #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 113a70 <__cxa_atexit@plt+0x108248> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 113a78 <__cxa_atexit@plt+0x108250> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlaleq r2, r4, r8, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 113ac8 <__cxa_atexit@plt+0x1082a0> │ │ │ │ + ldr r2, [pc, #56] @ 113ad0 <__cxa_atexit@plt+0x1082a8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 113ad4 <__cxa_atexit@plt+0x1082ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 113ad8 <__cxa_atexit@plt+0x1082b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r6, r8, lsl r9 │ │ │ │ + rsceq r2, r4, r0, asr r5 │ │ │ │ + rsceq r2, r4, r8, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #32 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10cd04 <__cxa_atexit@plt+0x1014dc> │ │ │ │ - ldr lr, [pc, #96] @ 10cd10 <__cxa_atexit@plt+0x1014e8> │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 113b40 <__cxa_atexit@plt+0x108318> │ │ │ │ + ldr r2, [pc, #76] @ 113b48 <__cxa_atexit@plt+0x108320> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r9, [r3, #-12] │ │ │ │ - beq 10ccf8 <__cxa_atexit@plt+0x1014d0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 10cd1c <__cxa_atexit@plt+0x1014f4> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 113b30 <__cxa_atexit@plt+0x108308> │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r7, #4 │ │ │ │ + moveq r7, #8 │ │ │ │ + ldreq r8, [r8, #2] │ │ │ │ + ldr r7, [r3, r7] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ + and r3, r7, #3 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r1, [r2, #12]! │ │ │ │ - and r3, r8, #3 │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 10cd94 <__cxa_atexit@plt+0x10156c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 10cde8 <__cxa_atexit@plt+0x1015c0> │ │ │ │ - ldr r2, [pc, #748] @ 10d034 <__cxa_atexit@plt+0x10180c> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10cea4 <__cxa_atexit@plt+0x10167c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10ceb0 <__cxa_atexit@plt+0x101688> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 10cff0 <__cxa_atexit@plt+0x1017c8> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #708] @ 10d044 <__cxa_atexit@plt+0x10181c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10cfdc <__cxa_atexit@plt+0x1017b4> │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 10ce70 <__cxa_atexit@plt+0x101648> │ │ │ │ - ldr r7, [pc, #624] @ 10d02c <__cxa_atexit@plt+0x101804> │ │ │ │ - ldr r2, [pc, #624] @ 10d030 <__cxa_atexit@plt+0x101808> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, #4 │ │ │ │ + moveq r7, #8 │ │ │ │ + ldreq r8, [r8, #2] │ │ │ │ + ldr r7, [r5, r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #24 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 113c1c <__cxa_atexit@plt+0x1083f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 113c28 <__cxa_atexit@plt+0x108400> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 113c38 <__cxa_atexit@plt+0x108410> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [pc, #108] @ 113c3c <__cxa_atexit@plt+0x108414> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #100] @ 113c40 <__cxa_atexit@plt+0x108418> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr sl, [pc, #92] @ 113c44 <__cxa_atexit@plt+0x10841c> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r2, [pc, #88] @ 113c48 <__cxa_atexit@plt+0x108420> │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r0, r3 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, lr │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 797dfc <__cxa_atexit@plt+0x78c5d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - ldr r9, [r8, #11] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - rsb r0, r3, #0 │ │ │ │ - eor r0, r3, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - cmp r0, r9 │ │ │ │ - bne 10ce38 <__cxa_atexit@plt+0x101610> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r8, [r8, #7] │ │ │ │ - tst r3, r1 │ │ │ │ - beq 10cf20 <__cxa_atexit@plt+0x1016f8> │ │ │ │ - ldr r2, [pc, #536] @ 10d038 <__cxa_atexit@plt+0x101810> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, r4, r8, asr #8 │ │ │ │ + strhteq r2, [r4], #76 @ 0x4c │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 113c7c <__cxa_atexit@plt+0x108454> │ │ │ │ + ldr r2, [pc, #32] @ 113c8c <__cxa_atexit@plt+0x108464> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 10cc98 <__cxa_atexit@plt+0x101470> │ │ │ │ - eor r0, r9, r1 │ │ │ │ - clz r0, r0 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r1, r2, r0 │ │ │ │ - tst r9, r2, lsr r0 │ │ │ │ - beq 10cf44 <__cxa_atexit@plt+0x10171c> │ │ │ │ - ldr r0, [pc, #484] @ 10d03c <__cxa_atexit@plt+0x101814> │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - bge 10cec4 <__cxa_atexit@plt+0x10169c> │ │ │ │ - ldr r2, [pc, #424] @ 10d024 <__cxa_atexit@plt+0x1017fc> │ │ │ │ - ldr r1, [pc, #424] @ 10d028 <__cxa_atexit@plt+0x101800> │ │ │ │ - sub r8, r3, #3 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + ldr r7, [pc, #12] @ 113c90 <__cxa_atexit@plt+0x108468> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r1, r6, r4, asr #18 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 113cfc <__cxa_atexit@plt+0x1084d4> │ │ │ │ + ldr r2, [pc, #80] @ 113d08 <__cxa_atexit@plt+0x1084e0> │ │ │ │ + ldr lr, [pc, #80] @ 113d0c <__cxa_atexit@plt+0x1084e4> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 113d10 <__cxa_atexit@plt+0x1084e8> │ │ │ │ add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + add r2, lr, #1 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + sbcseq r1, r6, ip, ror #13 │ │ │ │ + smlaleq r2, r4, r4, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 113d44 <__cxa_atexit@plt+0x10851c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 113d4c <__cxa_atexit@plt+0x108524> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #392] @ 10d040 <__cxa_atexit@plt+0x101818> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + rsceq r2, r4, r4, asr #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 113d9c <__cxa_atexit@plt+0x108574> │ │ │ │ + ldr r2, [pc, #56] @ 113da4 <__cxa_atexit@plt+0x10857c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 113da8 <__cxa_atexit@plt+0x108580> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 113dac <__cxa_atexit@plt+0x108584> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #324] @ 10d010 <__cxa_atexit@plt+0x1017e8> │ │ │ │ - mov r2, r5 │ │ │ │ - ands lr, r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - mov r1, r2 │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - beq 10cf8c <__cxa_atexit@plt+0x101764> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - cmp lr, #2 │ │ │ │ - bne 10cf98 <__cxa_atexit@plt+0x101770> │ │ │ │ - ldr lr, [pc, #288] @ 10d01c <__cxa_atexit@plt+0x1017f4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [pc, #284] @ 10d020 <__cxa_atexit@plt+0x1017f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r1] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - b 10cfbc <__cxa_atexit@plt+0x101794> │ │ │ │ - ldr r0, [pc, #220] @ 10d004 <__cxa_atexit@plt+0x1017dc> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ + sbcseq r1, r6, r4, asr #12 │ │ │ │ + rsceq r2, r4, ip, ror r2 │ │ │ │ + ldrdeq r2, [r4], #36 @ 0x24 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 113de4 <__cxa_atexit@plt+0x1085bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 113dec <__cxa_atexit@plt+0x1085c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [pc, #188] @ 10d008 <__cxa_atexit@plt+0x1017e0> │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, r4, r4, lsr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 113e80 <__cxa_atexit@plt+0x108658> │ │ │ │ + ldr r0, [pc, #144] @ 113ea4 <__cxa_atexit@plt+0x10867c> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - beq 10cfc8 <__cxa_atexit@plt+0x1017a0> │ │ │ │ + stmdb r5, {r0, r1, r2, r7} │ │ │ │ + ands r0, r8, #3 │ │ │ │ + beq 113e68 <__cxa_atexit@plt+0x108640> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 10cfd0 <__cxa_atexit@plt+0x1017a8> │ │ │ │ - ldr r0, [pc, #148] @ 10d00c <__cxa_atexit@plt+0x1017e4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - str r1, [r5, #20] │ │ │ │ + bne 113e78 <__cxa_atexit@plt+0x108650> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 113e8c <__cxa_atexit@plt+0x108664> │ │ │ │ + ldr r3, [pc, #92] @ 113ea8 <__cxa_atexit@plt+0x108680> │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + mov r8, r6 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 10d014 <__cxa_atexit@plt+0x1017ec> │ │ │ │ - ldr r5, [pc, #116] @ 10d018 <__cxa_atexit@plt+0x1017f0> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r1] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r7, lr │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl #29 │ │ │ │ - andeq r0, r0, ip, lsr #21 │ │ │ │ - andeq r0, r0, r4, asr #21 │ │ │ │ - andeq r0, r0, r8, asr #13 │ │ │ │ - andeq r0, r0, r0, ror #19 │ │ │ │ - rsceq r9, r4, r4, rrx │ │ │ │ - andeq r0, r0, r4, asr r7 │ │ │ │ - rsceq r9, r4, r8, lsl #2 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - rsceq r9, r4, r8, lsl #3 │ │ │ │ - andeq r0, r0, r0, lsl #6 │ │ │ │ - rsceq r9, r4, r8, asr #4 │ │ │ │ - andeq r0, r0, r0, lsl #6 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x00000cbc │ │ │ │ - rsceq r9, r4, r0, lsr r3 │ │ │ │ - rsceq r9, r4, r0, ror #8 │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10d094 <__cxa_atexit@plt+0x10186c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10d0a8 <__cxa_atexit@plt+0x101880> │ │ │ │ - ldr r2, [pc, #72] @ 10d0bc <__cxa_atexit@plt+0x101894> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10d0b8 <__cxa_atexit@plt+0x101890> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 113f00 <__cxa_atexit@plt+0x1086d8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 113f14 <__cxa_atexit@plt+0x1086ec> │ │ │ │ + ldr r2, [pc, #68] @ 113f24 <__cxa_atexit@plt+0x1086fc> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + mov r6, r8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r9, r4, ip, asr #2 │ │ │ │ - rsceq r9, r4, ip, ror #2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10d10c <__cxa_atexit@plt+0x1018e4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10d120 <__cxa_atexit@plt+0x1018f8> │ │ │ │ - ldr r2, [pc, #72] @ 10d134 <__cxa_atexit@plt+0x10190c> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #24 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 113fcc <__cxa_atexit@plt+0x1087a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 113fd8 <__cxa_atexit@plt+0x1087b0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 113fe8 <__cxa_atexit@plt+0x1087c0> │ │ │ │ + add sl, r7, #16 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [pc, #108] @ 113fec <__cxa_atexit@plt+0x1087c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #100] @ 113ff0 <__cxa_atexit@plt+0x1087c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr ip, [pc, #92] @ 113ff4 <__cxa_atexit@plt+0x1087cc> │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r2, [pc, #88] @ 113ff8 <__cxa_atexit@plt+0x1087d0> │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r5, r9 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + add r1, r3, #20 │ │ │ │ + add ip, pc, ip │ │ │ │ + stm r1, {sl, ip, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + b 797dfc <__cxa_atexit@plt+0x78c5d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10d130 <__cxa_atexit@plt+0x101908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r9, [r4], #4 @ │ │ │ │ - strdeq r9, [r4], #4 @ │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ + smlaleq r2, r4, r4, r0 │ │ │ │ + rsceq r2, r4, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11402c <__cxa_atexit@plt+0x108804> │ │ │ │ + ldr r3, [pc, #32] @ 11403c <__cxa_atexit@plt+0x108814> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r7, [pc, #12] @ 114040 <__cxa_atexit@plt+0x108818> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smullseq r1, r6, r8, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10d174 <__cxa_atexit@plt+0x10194c> │ │ │ │ - ldr r2, [pc, #156] @ 10d1f8 <__cxa_atexit@plt+0x1019d0> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq 10d1c8 <__cxa_atexit@plt+0x1019a0> │ │ │ │ - b 10d20c <__cxa_atexit@plt+0x1019e4> │ │ │ │ - ldr r3, [pc, #120] @ 10d1f4 <__cxa_atexit@plt+0x1019cc> │ │ │ │ + ldr r3, [pc, #16] @ 114064 <__cxa_atexit@plt+0x10883c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 10d1c8 <__cxa_atexit@plt+0x1019a0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10d1d0 <__cxa_atexit@plt+0x1019a8> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10d1e4 <__cxa_atexit@plt+0x1019bc> │ │ │ │ - ldr r2, [pc, #88] @ 10d200 <__cxa_atexit@plt+0x1019d8> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1140d4 <__cxa_atexit@plt+0x1088ac> │ │ │ │ + ldr r2, [pc, #84] @ 1140e0 <__cxa_atexit@plt+0x1088b8> │ │ │ │ + ldr lr, [pc, #84] @ 1140e4 <__cxa_atexit@plt+0x1088bc> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #80] @ 1140e8 <__cxa_atexit@plt+0x1088c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r1, r6, ip, lsl r3 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + rsceq r1, r4, r0, asr #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11411c <__cxa_atexit@plt+0x1088f4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 114124 <__cxa_atexit@plt+0x1088fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsceq r1, r4, ip, ror #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 114174 <__cxa_atexit@plt+0x10894c> │ │ │ │ + ldr r2, [pc, #56] @ 11417c <__cxa_atexit@plt+0x108954> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 114180 <__cxa_atexit@plt+0x108958> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 114184 <__cxa_atexit@plt+0x10895c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 10d1fc <__cxa_atexit@plt+0x1019d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + sbcseq r1, r6, ip, ror #4 │ │ │ │ + rsceq r1, r4, r4, lsr #29 │ │ │ │ + strdeq r1, [r4], #236 @ 0xec @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1141ec <__cxa_atexit@plt+0x1089c4> │ │ │ │ + ldr r2, [pc, #76] @ 1141f4 <__cxa_atexit@plt+0x1089cc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 1141dc <__cxa_atexit@plt+0x1089b4> │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r7, #4 │ │ │ │ + moveq r7, #8 │ │ │ │ + ldreq r8, [r8, #2] │ │ │ │ + ldr r7, [r3, r7] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #7 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r9, r4, r0, lsl r0 │ │ │ │ - rsceq r9, r4, r8, lsr r0 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ + mov r8, r7 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 10d2ac <__cxa_atexit@plt+0x101a84> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - eor r0, lr, r1 │ │ │ │ - clz r2, r0 │ │ │ │ - lsr r0, r3, r2 │ │ │ │ - ands r8, r1, r3, lsr r2 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - beq 10d2e4 <__cxa_atexit@plt+0x101abc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - bcc 10d374 <__cxa_atexit@plt+0x101b4c> │ │ │ │ - ldr r8, [pc, #340] @ 10d3b4 <__cxa_atexit@plt+0x101b8c> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #324] @ 10d3b8 <__cxa_atexit@plt+0x101b90> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - b 10d350 <__cxa_atexit@plt+0x101b28> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10d364 <__cxa_atexit@plt+0x101b3c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [pc, #260] @ 10d3cc <__cxa_atexit@plt+0x101ba4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + mov r7, #4 │ │ │ │ + moveq r7, #8 │ │ │ │ + ldreq r8, [r8, #2] │ │ │ │ + ldr r7, [r5, r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #24 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 1142c8 <__cxa_atexit@plt+0x108aa0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1142d4 <__cxa_atexit@plt+0x108aac> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 1142e4 <__cxa_atexit@plt+0x108abc> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [pc, #108] @ 1142e8 <__cxa_atexit@plt+0x108ac0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #100] @ 1142ec <__cxa_atexit@plt+0x108ac4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr sl, [pc, #92] @ 1142f0 <__cxa_atexit@plt+0x108ac8> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r2, [pc, #88] @ 1142f4 <__cxa_atexit@plt+0x108acc> │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r0, r3 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, lr │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 797dfc <__cxa_atexit@plt+0x78c5d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - cmp r8, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 10d394 <__cxa_atexit@plt+0x101b6c> │ │ │ │ - ldr r8, [pc, #184] @ 10d3c0 <__cxa_atexit@plt+0x101b98> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #168] @ 10d3c4 <__cxa_atexit@plt+0x101b9c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #64] @ 10d3bc <__cxa_atexit@plt+0x101b94> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ 10d3c8 <__cxa_atexit@plt+0x101ba0> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + smlaleq r1, r4, ip, sp │ │ │ │ + rsceq r1, r4, r0, lsl lr │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 114328 <__cxa_atexit@plt+0x108b00> │ │ │ │ + ldr r3, [pc, #32] @ 114338 <__cxa_atexit@plt+0x108b10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r7, [pc, #12] @ 11433c <__cxa_atexit@plt+0x108b14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r4, r8, ror pc │ │ │ │ - rsceq r8, r4, r8, ror pc │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r8, [r4], #224 @ 0xe0 @ │ │ │ │ - ldrdeq r8, [r4], #224 @ 0xe0 @ │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r8, r4, r8, lsl pc │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r1, r6, r0, lsr #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ + ldr r3, [pc, #16] @ 114360 <__cxa_atexit@plt+0x108b38> │ │ │ │ str r7, [r5] │ │ │ │ - bcc 10d454 <__cxa_atexit@plt+0x101c2c> │ │ │ │ - ldr r8, [pc, #116] @ 10d46c <__cxa_atexit@plt+0x101c44> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 10d470 <__cxa_atexit@plt+0x101c48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - str r0, [r3, #8] │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 10d474 <__cxa_atexit@plt+0x101c4c> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r4, r0, ror #27 │ │ │ │ - rsceq r8, r4, r4, ror #27 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 10d4fc <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r8, [pc, #116] @ 10d514 <__cxa_atexit@plt+0x101cec> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 10d518 <__cxa_atexit@plt+0x101cf0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #20 │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 10d51c <__cxa_atexit@plt+0x101cf4> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc 1143d0 <__cxa_atexit@plt+0x108ba8> │ │ │ │ + ldr r2, [pc, #84] @ 1143dc <__cxa_atexit@plt+0x108bb4> │ │ │ │ + ldr lr, [pc, #84] @ 1143e0 <__cxa_atexit@plt+0x108bb8> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 1143e4 <__cxa_atexit@plt+0x108bbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + sbcseq r1, r6, ip, lsl r0 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq r1, r4, r4, asr #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 114424 <__cxa_atexit@plt+0x108bfc> │ │ │ │ + ldr r3, [pc, #32] @ 114434 <__cxa_atexit@plt+0x108c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r4, r8, lsr sp │ │ │ │ - rsceq r8, r4, ip, lsr sp │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10d56c <__cxa_atexit@plt+0x101d44> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10d580 <__cxa_atexit@plt+0x101d58> │ │ │ │ - ldr r2, [pc, #72] @ 10d594 <__cxa_atexit@plt+0x101d6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r7, [pc, #12] @ 114438 <__cxa_atexit@plt+0x108c10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10d590 <__cxa_atexit@plt+0x101d68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + sbcseq r1, r6, r4, lsr #3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11448c <__cxa_atexit@plt+0x108c64> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11449c <__cxa_atexit@plt+0x108c74> │ │ │ │ + ldr r2, [pc, #64] @ 1144b8 <__cxa_atexit@plt+0x108c90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r9 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r4, r4, ror ip │ │ │ │ - smlaleq r8, r4, r4, ip │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r1, #4]! │ │ │ │ - mov lr, r5 │ │ │ │ + ldr r7, [pc, #16] @ 1144b4 <__cxa_atexit@plt+0x108c8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r6, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1144f8 <__cxa_atexit@plt+0x108cd0> │ │ │ │ + ldr r2, [pc, #32] @ 114508 <__cxa_atexit@plt+0x108ce0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + ldr r7, [pc, #12] @ 11450c <__cxa_atexit@plt+0x108ce4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff7b0 │ │ │ │ + sbcseq r1, r6, r8, asr #1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 114564 <__cxa_atexit@plt+0x108d3c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 114574 <__cxa_atexit@plt+0x108d4c> │ │ │ │ + ldr r2, [pc, #68] @ 114590 <__cxa_atexit@plt+0x108d68> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ mov r5, r1 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr r8, [r1, #20] │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r2, sl, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10d608 <__cxa_atexit@plt+0x101de0> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 10d630 <__cxa_atexit@plt+0x101e08> │ │ │ │ - ldr lr, [pc, #96] @ 10d644 <__cxa_atexit@plt+0x101e1c> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r2, [pc, #92] @ 10d648 <__cxa_atexit@plt+0x101e20> │ │ │ │ - add lr, pc, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 11458c <__cxa_atexit@plt+0x108d64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r0, r6, r8, lsr lr │ │ │ │ + @ instruction: 0xffff8304 │ │ │ │ + sbcseq r0, r6, r4, lsr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1145e0 <__cxa_atexit@plt+0x108db8> │ │ │ │ + ldr r2, [pc, #68] @ 1145fc <__cxa_atexit@plt+0x108dd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r5, r1 │ │ │ │ - str lr, [r1] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 10d630 <__cxa_atexit@plt+0x101e08> │ │ │ │ - ldr r2, [pc, #52] @ 10d64c <__cxa_atexit@plt+0x101e24> │ │ │ │ - ldr r1, [pc, #52] @ 10d650 <__cxa_atexit@plt+0x101e28> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1145ec <__cxa_atexit@plt+0x108dc4> │ │ │ │ + ldr r5, [pc, #48] @ 114604 <__cxa_atexit@plt+0x108ddc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 797d7c <__cxa_atexit@plt+0x78c554> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 114600 <__cxa_atexit@plt+0x108dd8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, r4, r0, asr #20 │ │ │ │ + sbcseq r0, r6, r8, asr #27 │ │ │ │ + @ instruction: 0xffff8350 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 114650 <__cxa_atexit@plt+0x108e28> │ │ │ │ + ldr r2, [pc, #68] @ 11466c <__cxa_atexit@plt+0x108e44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11465c <__cxa_atexit@plt+0x108e34> │ │ │ │ + ldr r5, [pc, #48] @ 114674 <__cxa_atexit@plt+0x108e4c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 797cfc <__cxa_atexit@plt+0x78c4d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 114670 <__cxa_atexit@plt+0x108e48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r1, [r4], #144 @ 0x90 @ │ │ │ │ + sbcseq r0, r6, r0, ror #30 │ │ │ │ + @ instruction: 0xfffff374 │ │ │ │ + sbcseq r0, r6, ip, lsr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 114738 <__cxa_atexit@plt+0x108f10> │ │ │ │ + ldr r3, [pc, #172] @ 114750 <__cxa_atexit@plt+0x108f28> │ │ │ │ + ldr ip, [pc, #172] @ 114754 <__cxa_atexit@plt+0x108f2c> │ │ │ │ + ldr r2, [pc, #172] @ 114758 <__cxa_atexit@plt+0x108f30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ + ldr sl, [pc, #164] @ 11475c <__cxa_atexit@plt+0x108f34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r7, #32 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + stm r3, {r2, r8, ip} │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #136] @ 114760 <__cxa_atexit@plt+0x108f38> │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + sub lr, r6, #53 @ 0x35 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-16] │ │ │ │ + ldr r2, [pc, #120] @ 114764 <__cxa_atexit@plt+0x108f3c> │ │ │ │ + sub r0, r6, #62 @ 0x3e │ │ │ │ + mov r9, fp │ │ │ │ add r2, pc, r2 │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + ldr r3, [pc, #104] @ 114768 <__cxa_atexit@plt+0x108f40> │ │ │ │ + mov r2, r7 │ │ │ │ + sub fp, r6, #78 @ 0x4e │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + add r3, r7, #28 │ │ │ │ + stm r3, {r2, r7, lr} │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + sub r1, r6, #69 @ 0x45 │ │ │ │ + stm lr, {r0, r1, fp} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str sl, [r7, #24] │ │ │ │ + sub r7, r6, #23 │ │ │ │ + mov fp, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 11476c <__cxa_atexit@plt+0x108f44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + rsceq r1, r4, ip, asr #28 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + smullseq r0, r6, r0, lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1147c4 <__cxa_atexit@plt+0x108f9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1147cc <__cxa_atexit@plt+0x108fa4> │ │ │ │ + ldr r1, [pc, #68] @ 1147e8 <__cxa_atexit@plt+0x108fc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, sl │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r8, r4, r0, lsr #20 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - strdeq r8, [r4], #144 @ 0x90 @ │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + ldr r2, [pc, #60] @ 1147ec <__cxa_atexit@plt+0x108fc4> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 1147d4 <__cxa_atexit@plt+0x108fac> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1147e4 <__cxa_atexit@plt+0x108fbc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r0, r6, r0, lsl #28 │ │ │ │ + rsceq r1, r4, r0, lsl sl │ │ │ │ + rsceq r1, r4, r8, lsr #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 114854 <__cxa_atexit@plt+0x10902c> │ │ │ │ + ldr r1, [pc, #80] @ 114864 <__cxa_atexit@plt+0x10903c> │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r0, [pc, #72] @ 114868 <__cxa_atexit@plt+0x109040> │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + beq 11484c <__cxa_atexit@plt+0x109024> │ │ │ │ + ldr r2, [pc, #44] @ 11486c <__cxa_atexit@plt+0x109044> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrdeq r1, [r4], #112 @ 0x70 @ │ │ │ │ + rsceq r1, r4, ip, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 114890 <__cxa_atexit@plt+0x109068> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldrdeq r1, [r4], #124 @ 0x7c @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 114910 <__cxa_atexit@plt+0x1090e8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #92] @ 114918 <__cxa_atexit@plt+0x1090f0> │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + and r0, r8, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + beq 1148f0 <__cxa_atexit@plt+0x1090c8> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 1148f4 <__cxa_atexit@plt+0x1090cc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #32] @ 11491c <__cxa_atexit@plt+0x1090f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r1, r4, r0, ror #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 10d6fc <__cxa_atexit@plt+0x101ed4> │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - eor r0, lr, r1 │ │ │ │ - clz r2, r0 │ │ │ │ - lsr r0, r3, r2 │ │ │ │ - ands r8, r1, r3, lsr r2 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - beq 10d734 <__cxa_atexit@plt+0x101f0c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - bcc 10d7c4 <__cxa_atexit@plt+0x101f9c> │ │ │ │ - ldr r8, [pc, #340] @ 10d804 <__cxa_atexit@plt+0x101fdc> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #324] @ 10d808 <__cxa_atexit@plt+0x101fe0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ + bne 114940 <__cxa_atexit@plt+0x109118> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #8] @ 114954 <__cxa_atexit@plt+0x10912c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + rsceq r1, r4, r0, lsl r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 114a2c <__cxa_atexit@plt+0x109204> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [pc, #200] @ 114a4c <__cxa_atexit@plt+0x109224> │ │ │ │ + mov r7, r1 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + str r0, [r7, #4] │ │ │ │ + beq 114a04 <__cxa_atexit@plt+0x1091dc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 114a10 <__cxa_atexit@plt+0x1091e8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 114a38 <__cxa_atexit@plt+0x109210> │ │ │ │ + ldr r9, [pc, #152] @ 114a54 <__cxa_atexit@plt+0x10922c> │ │ │ │ + ldr lr, [pc, #152] @ 114a58 <__cxa_atexit@plt+0x109230> │ │ │ │ + ldr sl, [pc, #152] @ 114a5c <__cxa_atexit@plt+0x109234> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stmdb r1, {r0, r7} │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + mov r7, r8 │ │ │ │ str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - b 10d7a0 <__cxa_atexit@plt+0x101f78> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10d7b4 <__cxa_atexit@plt+0x101f8c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [pc, #260] @ 10d81c <__cxa_atexit@plt+0x101ff4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - cmp r8, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 10d7e4 <__cxa_atexit@plt+0x101fbc> │ │ │ │ - ldr r8, [pc, #184] @ 10d810 <__cxa_atexit@plt+0x101fe8> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #168] @ 10d814 <__cxa_atexit@plt+0x101fec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #64] @ 10d80c <__cxa_atexit@plt+0x101fe4> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r1, #-12] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ 10d818 <__cxa_atexit@plt+0x101ff0> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #56] @ 114a50 <__cxa_atexit@plt+0x109228> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r1, {r5, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r8, r4, r8, lsr #22 │ │ │ │ - rsceq r8, r4, r8, lsr #22 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq r8, r4, r0, lsl #21 │ │ │ │ - rsceq r8, r4, r0, lsl #21 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r8, r4, r8, asr #21 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 10d8b0 <__cxa_atexit@plt+0x102088> │ │ │ │ - ldr r8, [pc, #128] @ 10d8c8 <__cxa_atexit@plt+0x1020a0> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #116] @ 10d8cc <__cxa_atexit@plt+0x1020a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 10d8d0 <__cxa_atexit@plt+0x1020a8> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r8, r4, r0, r9 │ │ │ │ - smlaleq r8, r4, r4, r9 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 10d960 <__cxa_atexit@plt+0x102138> │ │ │ │ - ldr r8, [pc, #124] @ 10d978 <__cxa_atexit@plt+0x102150> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #112] @ 10d97c <__cxa_atexit@plt+0x102154> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm sl, {r2, r7, sl} │ │ │ │ - str r1, [r3, #8] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 10d980 <__cxa_atexit@plt+0x102158> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r8, [r4], #140 @ 0x8c @ │ │ │ │ - rsceq r8, r4, r0, ror #17 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq r1, r4, r4, asr #12 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + smlaleq r1, r4, r0, r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10d9d0 <__cxa_atexit@plt+0x1021a8> │ │ │ │ + mov r3, r5 │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 114adc <__cxa_atexit@plt+0x1092b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 10d9e4 <__cxa_atexit@plt+0x1021bc> │ │ │ │ - ldr r2, [pc, #72] @ 10d9f8 <__cxa_atexit@plt+0x1021d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc 114af0 <__cxa_atexit@plt+0x1092c8> │ │ │ │ + ldr lr, [pc, #112] @ 114b04 <__cxa_atexit@plt+0x1092dc> │ │ │ │ + ldr r1, [pc, #112] @ 114b08 <__cxa_atexit@plt+0x1092e0> │ │ │ │ + ldr r0, [pc, #112] @ 114b0c <__cxa_atexit@plt+0x1092e4> │ │ │ │ + sub r2, r3, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10d9f4 <__cxa_atexit@plt+0x1021cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r2, [pc, #28] @ 114b00 <__cxa_atexit@plt+0x1092d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r4, r0, lsl r8 │ │ │ │ - rsceq r8, r4, r0, lsr r8 │ │ │ │ - andeq r0, r0, r7, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10da34 <__cxa_atexit@plt+0x10220c> │ │ │ │ - ldr r2, [pc, #24] @ 10da3c <__cxa_atexit@plt+0x102214> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ + rsceq r1, r4, r8, ror r5 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + strhteq r1, [r4], #88 @ 0x58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 114ba8 <__cxa_atexit@plt+0x109380> │ │ │ │ + ldr r2, [pc, #148] @ 114bc8 <__cxa_atexit@plt+0x1093a0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 10da90 <__cxa_atexit@plt+0x102268> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 10daf0 <__cxa_atexit@plt+0x1022c8> │ │ │ │ - ldr r7, [pc, #156] @ 10db10 <__cxa_atexit@plt+0x1022e8> │ │ │ │ + stmdb r1, {r2, r3} │ │ │ │ + beq 114b5c <__cxa_atexit@plt+0x109334> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 114b68 <__cxa_atexit@plt+0x109340> │ │ │ │ + ldr r7, [pc, #128] @ 114bd4 <__cxa_atexit@plt+0x1093ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r1, {r7, r8} │ │ │ │ + b 114b9c <__cxa_atexit@plt+0x109374> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 10daf8 <__cxa_atexit@plt+0x1022d0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub sl, r5, #16 │ │ │ │ - sub lr, r3, #26 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - rsb r8, r0, #0 │ │ │ │ - eor r2, r2, r8 │ │ │ │ - and r8, r2, sl │ │ │ │ - ldr r2, [pc, #72] @ 10db08 <__cxa_atexit@plt+0x1022e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - ldr r1, [pc, #56] @ 10db0c <__cxa_atexit@plt+0x1022e4> │ │ │ │ - add r2, r6, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, r3 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - b 10dafc <__cxa_atexit@plt+0x1022d4> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 114bb4 <__cxa_atexit@plt+0x10938c> │ │ │ │ + ldr r7, [pc, #76] @ 114bcc <__cxa_atexit@plt+0x1093a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r7, [pc, #68] @ 114bd0 <__cxa_atexit@plt+0x1093a8> │ │ │ │ + sub r6, r2, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r6, [r1, #-4] │ │ │ │ + mov r6, r2 │ │ │ │ + str r7, [r1, #-8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r4, r0, lsr #14 │ │ │ │ - rsceq r8, r4, r4, lsl r7 │ │ │ │ - rsceq r8, r4, ip, ror #14 │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r1, r4, r8, lsr #12 │ │ │ │ + rsceq r1, r4, ip, asr #9 │ │ │ │ + rsceq r1, r4, r8, lsl #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10db84 <__cxa_atexit@plt+0x10235c> │ │ │ │ - ldr r3, [pc, #300] @ 10dc64 <__cxa_atexit@plt+0x10243c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 10dc18 <__cxa_atexit@plt+0x1023f0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 10dc20 <__cxa_atexit@plt+0x1023f8> │ │ │ │ + bne 114c00 <__cxa_atexit@plt+0x1093d8> │ │ │ │ + ldr r3, [pc, #80] @ 114c48 <__cxa_atexit@plt+0x109420> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 10dc40 <__cxa_atexit@plt+0x102418> │ │ │ │ - ldr r2, [pc, #272] @ 10dc74 <__cxa_atexit@plt+0x10244c> │ │ │ │ + bcc 114c38 <__cxa_atexit@plt+0x109410> │ │ │ │ + ldr r2, [pc, #52] @ 114c4c <__cxa_atexit@plt+0x109424> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r6, [pc, #44] @ 114c50 <__cxa_atexit@plt+0x109428> │ │ │ │ + sub r2, r3, #2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #212] @ 10dc60 <__cxa_atexit@plt+0x102438> │ │ │ │ - str r3, [r5, #12] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r1, r4, r4, ror #8 │ │ │ │ + smlaleq r1, r4, r0, r5 │ │ │ │ + rsceq r1, r4, r4, lsr r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 114cec <__cxa_atexit@plt+0x1094c4> │ │ │ │ + ldr r2, [pc, #148] @ 114d0c <__cxa_atexit@plt+0x1094e4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10dc18 <__cxa_atexit@plt+0x1023f0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10dc34 <__cxa_atexit@plt+0x10240c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10dc50 <__cxa_atexit@plt+0x102428> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub ip, r2, #26 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r7, lr} │ │ │ │ - ldr r0, [pc, #144] @ 10dc68 <__cxa_atexit@plt+0x102440> │ │ │ │ - rsb r8, r1, #0 │ │ │ │ - eor r7, r7, r8 │ │ │ │ - and r7, r7, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - ldr r0, [pc, #120] @ 10dc6c <__cxa_atexit@plt+0x102444> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ + stmdb r1, {r2, r3} │ │ │ │ + beq 114cc8 <__cxa_atexit@plt+0x1094a0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 114cd4 <__cxa_atexit@plt+0x1094ac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 114cf8 <__cxa_atexit@plt+0x1094d0> │ │ │ │ + ldr r7, [pc, #108] @ 114d14 <__cxa_atexit@plt+0x1094ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r7, [pc, #100] @ 114d18 <__cxa_atexit@plt+0x1094f0> │ │ │ │ + sub r6, r2, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r6, [r1, #-4] │ │ │ │ mov r6, r2 │ │ │ │ + str r7, [r1, #-8] │ │ │ │ + b 114ce0 <__cxa_atexit@plt+0x1094b8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 10dc70 <__cxa_atexit@plt+0x102448> │ │ │ │ + ldr r7, [pc, #52] @ 114d10 <__cxa_atexit@plt+0x1094e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + stmdb r1, {r7, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - strdeq r8, [r4], #92 @ 0x5c @ │ │ │ │ - strdeq r8, [r4], #88 @ 0x58 @ │ │ │ │ - rsceq r8, r4, r0, asr #11 │ │ │ │ - rsceq r8, r4, ip, ror r6 │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r1, r4, r0, lsl #7 │ │ │ │ + rsceq r1, r4, r0, lsl #10 │ │ │ │ + rsceq r1, r4, r4, lsr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 10dcc4 <__cxa_atexit@plt+0x10249c> │ │ │ │ + bne 114d6c <__cxa_atexit@plt+0x109544> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 10dcd8 <__cxa_atexit@plt+0x1024b0> │ │ │ │ - ldr r2, [pc, #72] @ 10dcec <__cxa_atexit@plt+0x1024c4> │ │ │ │ + bcc 114d7c <__cxa_atexit@plt+0x109554> │ │ │ │ + ldr r2, [pc, #68] @ 114d90 <__cxa_atexit@plt+0x109568> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r6, [pc, #60] @ 114d94 <__cxa_atexit@plt+0x10956c> │ │ │ │ + sub r2, r3, #2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10dce8 <__cxa_atexit@plt+0x1024c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r3, [pc, #24] @ 114d8c <__cxa_atexit@plt+0x109564> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r4, ip, lsl r5 │ │ │ │ - rsceq r8, r4, ip, lsr r5 │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mov ip, fp │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10dd88 <__cxa_atexit@plt+0x102560> │ │ │ │ + rsceq r1, r4, r8, ror #5 │ │ │ │ + rsceq r1, r4, ip, asr r4 │ │ │ │ + rsceq r1, r4, r0, lsl #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 114e08 <__cxa_atexit@plt+0x1095e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 10dd94 <__cxa_atexit@plt+0x10256c> │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - ldr r2, [r5, #24]! │ │ │ │ - sub fp, r3, #26 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r2, lr} │ │ │ │ - ldr r0, [pc, #104] @ 10ddac <__cxa_atexit@plt+0x102584> │ │ │ │ - rsb r8, r1, #0 │ │ │ │ - eor r2, r2, r8 │ │ │ │ - and r2, r2, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - ldr r0, [pc, #80] @ 10ddb0 <__cxa_atexit@plt+0x102588> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 114e14 <__cxa_atexit@plt+0x1095ec> │ │ │ │ + ldr lr, [pc, #92] @ 114e24 <__cxa_atexit@plt+0x1095fc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 114e28 <__cxa_atexit@plt+0x109600> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #60] @ 114e2c <__cxa_atexit@plt+0x109604> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov fp, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r8, r4, r0, r4 │ │ │ │ - rsceq r8, r4, ip, lsl #9 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10de14 <__cxa_atexit@plt+0x1025ec> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - add r7, r7, #15 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - ldr r9, [pc, #76] @ 10de40 <__cxa_atexit@plt+0x102618> │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + rsceq r1, r4, r0, lsr #4 │ │ │ │ + rsceq r1, r4, r0, ror r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 114eb4 <__cxa_atexit@plt+0x10968c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 114ec0 <__cxa_atexit@plt+0x109698> │ │ │ │ + ldr r9, [pc, #112] @ 114ed0 <__cxa_atexit@plt+0x1096a8> │ │ │ │ + ldr lr, [pc, #112] @ 114ed4 <__cxa_atexit@plt+0x1096ac> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 114ed8 <__cxa_atexit@plt+0x1096b0> │ │ │ │ + sub r1, r6, #19 │ │ │ │ add r9, pc, r9 │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - beq 10de34 <__cxa_atexit@plt+0x10260c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 10cd1c <__cxa_atexit@plt+0x1014f4> │ │ │ │ - ldr r2, [pc, #40] @ 10de44 <__cxa_atexit@plt+0x10261c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 10cc98 <__cxa_atexit@plt+0x101470> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #76] @ 114edc <__cxa_atexit@plt+0x1096b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef1c │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10de6c <__cxa_atexit@plt+0x102644> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + rsceq r1, r4, r0, lsl #3 │ │ │ │ + ldrdeq r1, [r4], #16 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 114f50 <__cxa_atexit@plt+0x109728> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10deac <__cxa_atexit@plt+0x102684> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 10debc <__cxa_atexit@plt+0x102694> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 114f58 <__cxa_atexit@plt+0x109730> │ │ │ │ + ldr lr, [pc, #96] @ 114f74 <__cxa_atexit@plt+0x10974c> │ │ │ │ + ldr ip, [pc, #96] @ 114f78 <__cxa_atexit@plt+0x109750> │ │ │ │ + ldr r1, [pc, #96] @ 114f7c <__cxa_atexit@plt+0x109754> │ │ │ │ + sub r0, r6, #23 │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r4, ip, asr r3 │ │ │ │ - andeq r0, r0, r7, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10dee8 <__cxa_atexit@plt+0x1026c0> │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 10defc <__cxa_atexit@plt+0x1026d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10df24 <__cxa_atexit@plt+0x1026fc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + str ip, [r3, #16]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r8, sl} │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r3 │ │ │ │ + b 114f60 <__cxa_atexit@plt+0x109738> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 114f70 <__cxa_atexit@plt+0x109748> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + sbcseq r0, r6, r8, ror r6 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + rsceq r1, r4, r8, lsr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 114fec <__cxa_atexit@plt+0x1097c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10df64 <__cxa_atexit@plt+0x10273c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 10df74 <__cxa_atexit@plt+0x10274c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 114ff4 <__cxa_atexit@plt+0x1097cc> │ │ │ │ + ldr r1, [pc, #72] @ 115010 <__cxa_atexit@plt+0x1097e8> │ │ │ │ + ldr r0, [pc, #72] @ 115014 <__cxa_atexit@plt+0x1097ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r8, r4, r4, lsr #5 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 10df98 <__cxa_atexit@plt+0x102770> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + b 114ffc <__cxa_atexit@plt+0x1097d4> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11500c <__cxa_atexit@plt+0x1097e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r0, r6, r8, lsl r7 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + smlaleq r1, r4, r0, r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub ip, r5, #40 @ 0x28 │ │ │ │ - mov r1, r7 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 10e150 <__cxa_atexit@plt+0x102928> │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - ldr r2, [r5] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r0, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne 10dff8 <__cxa_atexit@plt+0x1027d0> │ │ │ │ - ldr lr, [r1, #12] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - tst r0, r9 │ │ │ │ - beq 10e074 <__cxa_atexit@plt+0x10284c> │ │ │ │ - ldr r3, [pc, #480] @ 10e1c0 <__cxa_atexit@plt+0x102998> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, lr │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - b 10cc98 <__cxa_atexit@plt+0x101470> │ │ │ │ - eor r3, r0, r8 │ │ │ │ - clz r3, r3 │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r1, [r1, #8] │ │ │ │ - lsr lr, fp, r3 │ │ │ │ - ands r3, r8, fp, lsr r3 │ │ │ │ - beq 10e08c <__cxa_atexit@plt+0x102864> │ │ │ │ - sub fp, r5, #36 @ 0x24 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - stm fp, {r0, r1, r8, r9, sl} │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 10e164 <__cxa_atexit@plt+0x10293c> │ │ │ │ - ldr r5, [pc, #380] @ 10e1c4 <__cxa_atexit@plt+0x10299c> │ │ │ │ - ldr r3, [pc, #380] @ 10e1c8 <__cxa_atexit@plt+0x1029a0> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp] │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - stmib r6, {r3, sl} │ │ │ │ - str r5, [ip] │ │ │ │ - sub r8, r1, #15 │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r1 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #300] @ 10e1a8 <__cxa_atexit@plt+0x102980> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8, r9, sl, lr} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #284] @ 10e1b0 <__cxa_atexit@plt+0x102988> │ │ │ │ - sub fp, r5, #28 │ │ │ │ - stm fp, {r0, r8, r9, sl} │ │ │ │ - mov r0, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r0, #-32]! @ 0xffffffe0 │ │ │ │ - ands r2, r1, #3 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - beq 10e10c <__cxa_atexit@plt+0x1028e4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #20 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10e120 <__cxa_atexit@plt+0x1028f8> │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 10e18c <__cxa_atexit@plt+0x102964> │ │ │ │ - ldr r2, [pc, #216] @ 10e1b8 <__cxa_atexit@plt+0x102990> │ │ │ │ - ldr r1, [r1, #2] │ │ │ │ - ldr r3, [pc, #212] @ 10e1bc <__cxa_atexit@plt+0x102994> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115044 <__cxa_atexit@plt+0x10981c> │ │ │ │ + ldr r2, [pc, #28] @ 115054 <__cxa_atexit@plt+0x10982c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r6, {r3, sl, fp} │ │ │ │ - sub r8, lr, #15 │ │ │ │ - mov r5, r0 │ │ │ │ - b 10e144 <__cxa_atexit@plt+0x10291c> │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r2 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 10e18c <__cxa_atexit@plt+0x102964> │ │ │ │ - ldr r0, [pc, #132] @ 10e1b4 <__cxa_atexit@plt+0x10298c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - sub r8, lr, #15 │ │ │ │ - str r9, [r6, #20] │ │ │ │ - stmib r6, {r0, sl, fp} │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, lr │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r7, [pc, #12] @ 115058 <__cxa_atexit@plt+0x109830> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 10e1ac <__cxa_atexit@plt+0x102984> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [ip] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r1 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - strhteq r8, [r4], #8 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - rsceq r8, r4, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r7 │ │ │ │ - muleq r0, r4, r3 │ │ │ │ - smlaleq r8, r4, r8, r1 │ │ │ │ - andeq r0, r0, r8, ror #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 10e240 <__cxa_atexit@plt+0x102a18> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 10e26c <__cxa_atexit@plt+0x102a44> │ │ │ │ - ldr r0, [pc, #104] @ 10e27c <__cxa_atexit@plt+0x102a54> │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r2, [pc, #100] @ 10e280 <__cxa_atexit@plt+0x102a58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 10e26c <__cxa_atexit@plt+0x102a44> │ │ │ │ - ldr r0, [pc, #52] @ 10e284 <__cxa_atexit@plt+0x102a5c> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stmib r3, {r0, sl} │ │ │ │ - str lr, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r7, r4, ip, asr #31 │ │ │ │ - smlaleq r7, r4, r8, pc @ │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 10e2d8 <__cxa_atexit@plt+0x102ab0> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 10e334 <__cxa_atexit@plt+0x102b0c> │ │ │ │ - ldr r7, [pc, #152] @ 10e354 <__cxa_atexit@plt+0x102b2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 10e33c <__cxa_atexit@plt+0x102b14> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub lr, r3, #26 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - rsb r8, r2, #0 │ │ │ │ - eor r0, r0, r8 │ │ │ │ - and r8, r0, r9 │ │ │ │ - ldr r0, [pc, #64] @ 10e34c <__cxa_atexit@plt+0x102b24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, sl} │ │ │ │ - ldr r1, [pc, #56] @ 10e350 <__cxa_atexit@plt+0x102b28> │ │ │ │ - add r0, r6, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - mov r6, r3 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - b 10e340 <__cxa_atexit@plt+0x102b18> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r7, [r4], #228 @ 0xe4 @ │ │ │ │ - ldrdeq r7, [r4], #224 @ 0xe0 @ │ │ │ │ - rsceq r7, r4, r4, lsr #30 │ │ │ │ - andeq r3, r0, sl, lsr #19 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsbeq r0, [r6], #100 @ 0x64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - bcc 10e3bc <__cxa_atexit@plt+0x102b94> │ │ │ │ - ldr r8, [pc, #84] @ 10e3d4 <__cxa_atexit@plt+0x102bac> │ │ │ │ - ldr lr, [pc, #84] @ 10e3d8 <__cxa_atexit@plt+0x102bb0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 10e3dc <__cxa_atexit@plt+0x102bb4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #12] @ 115078 <__cxa_atexit@plt+0x109850> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r7, r4, r4, ror #28 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r7, r0, sl, lsr #31 │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + rsceq r0, r4, ip, ror #31 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1150c0 <__cxa_atexit@plt+0x109898> │ │ │ │ + ldr lr, [pc, #48] @ 1150c8 <__cxa_atexit@plt+0x1098a0> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [pc, #36] @ 1150cc <__cxa_atexit@plt+0x1098a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r0, r4, ip, asr #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10e450 <__cxa_atexit@plt+0x102c28> │ │ │ │ - ldr r3, [pc, #296] @ 10e52c <__cxa_atexit@plt+0x102d04> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #12] @ 1150ec <__cxa_atexit@plt+0x1098c4> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 10e4e0 <__cxa_atexit@plt+0x102cb8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10e4e8 <__cxa_atexit@plt+0x102cc0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10e508 <__cxa_atexit@plt+0x102ce0> │ │ │ │ - ldr r2, [pc, #268] @ 10e53c <__cxa_atexit@plt+0x102d14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + rsceq r0, r4, ip, ror pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11512c <__cxa_atexit@plt+0x109904> │ │ │ │ + ldr r1, [pc, #36] @ 115134 <__cxa_atexit@plt+0x10990c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 7f1b80 <__cxa_atexit@plt+0x7e6358> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #208] @ 10e528 <__cxa_atexit@plt+0x102d00> │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ + rsceq r0, r4, r0, asr pc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 115190 <__cxa_atexit@plt+0x109968> │ │ │ │ + ldr r3, [pc, #72] @ 1151a8 <__cxa_atexit@plt+0x109980> │ │ │ │ + ldr r2, [pc, #72] @ 1151ac <__cxa_atexit@plt+0x109984> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10e4e0 <__cxa_atexit@plt+0x102cb8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10e4fc <__cxa_atexit@plt+0x102cd4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10e518 <__cxa_atexit@plt+0x102cf0> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - rsb r8, lr, #0 │ │ │ │ - eor r7, r7, r8 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr r7, [pc, #132] @ 10e530 <__cxa_atexit@plt+0x102d08> │ │ │ │ - sub r9, r2, #26 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - ldr r0, [pc, #116] @ 10e534 <__cxa_atexit@plt+0x102d0c> │ │ │ │ - sub r7, r2, #15 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 10e538 <__cxa_atexit@plt+0x102d10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - rsceq r7, r4, r0, lsr sp │ │ │ │ - rsceq r7, r4, r8, lsr #26 │ │ │ │ - strdeq r7, [r4], #200 @ 0xc8 @ │ │ │ │ - strhteq r7, [r4], #208 @ 0xd0 │ │ │ │ - andeq r7, r0, sl, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10e58c <__cxa_atexit@plt+0x102d64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10e5a0 <__cxa_atexit@plt+0x102d78> │ │ │ │ - ldr r2, [pc, #72] @ 10e5b4 <__cxa_atexit@plt+0x102d8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10e5b0 <__cxa_atexit@plt+0x102d88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #24] @ 1151b0 <__cxa_atexit@plt+0x109988> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r4, r4, asr ip │ │ │ │ - rsceq r7, r4, r4, ror ip │ │ │ │ - andeq r3, r0, sl, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10e644 <__cxa_atexit@plt+0x102e1c> │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + sbcseq r0, r6, r8, lsl #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 115234 <__cxa_atexit@plt+0x109a0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 10e64c <__cxa_atexit@plt+0x102e24> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - rsb r8, lr, #0 │ │ │ │ - eor r2, r2, r8 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - and r1, r2, r1 │ │ │ │ - ldr r2, [pc, #80] @ 10e660 <__cxa_atexit@plt+0x102e38> │ │ │ │ - sub r9, r3, #26 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - ldr r0, [pc, #64] @ 10e664 <__cxa_atexit@plt+0x102e3c> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 115240 <__cxa_atexit@plt+0x109a18> │ │ │ │ + ldr lr, [pc, #88] @ 115250 <__cxa_atexit@plt+0x109a28> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 115254 <__cxa_atexit@plt+0x109a2c> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 115258 <__cxa_atexit@plt+0x109a30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r4, ip, asr #23 │ │ │ │ - rsceq r7, r4, r8, asr #23 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10e690 <__cxa_atexit@plt+0x102e68> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 10cc98 <__cxa_atexit@plt+0x101470> │ │ │ │ - ldr r2, [pc, #12] @ 10e6a4 <__cxa_atexit@plt+0x102e7c> │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 10cc98 <__cxa_atexit@plt+0x101470> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10e6cc <__cxa_atexit@plt+0x102ea4> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10e70c <__cxa_atexit@plt+0x102ee4> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [pc, #44] @ 10e71c <__cxa_atexit@plt+0x102ef4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r7, [r4], #172 @ 0xac @ │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10e748 <__cxa_atexit@plt+0x102f20> │ │ │ │ - add r5, r5, #20 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + strdeq r0, [r4], #208 @ 0xd0 @ │ │ │ │ + rsceq r0, r4, ip, lsr lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 10e75c <__cxa_atexit@plt+0x102f34> │ │ │ │ - str r3, [r5, #16] │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1152c0 <__cxa_atexit@plt+0x109a98> │ │ │ │ + ldr r3, [pc, #64] @ 1152d8 <__cxa_atexit@plt+0x109ab0> │ │ │ │ + ldr r2, [pc, #64] @ 1152dc <__cxa_atexit@plt+0x109ab4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10e784 <__cxa_atexit@plt+0x102f5c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10e7c4 <__cxa_atexit@plt+0x102f9c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [pc, #44] @ 10e7d4 <__cxa_atexit@plt+0x102fac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r4, r4, asr #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r7, [pc, #24] @ 1152e0 <__cxa_atexit@plt+0x109ab8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r0, r6, ip, asr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 10e810 <__cxa_atexit@plt+0x102fe8> │ │ │ │ + bhi 115324 <__cxa_atexit@plt+0x109afc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 10e818 <__cxa_atexit@plt+0x102ff0> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 11532c <__cxa_atexit@plt+0x109b04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 115330 <__cxa_atexit@plt+0x109b08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r4], #120 @ 0x78 @ │ │ │ │ + strdeq r0, [r4], #192 @ 0xc0 @ │ │ │ │ + rsceq r0, r4, ip, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r6 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10e894 <__cxa_atexit@plt+0x10306c> │ │ │ │ - ldr r2, [pc, #96] @ 10e8a0 <__cxa_atexit@plt+0x103078> │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 115398 <__cxa_atexit@plt+0x109b70> │ │ │ │ + ldr r3, [pc, #64] @ 1153b0 <__cxa_atexit@plt+0x109b88> │ │ │ │ + ldr r2, [pc, #64] @ 1153b4 <__cxa_atexit@plt+0x109b8c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - sub sl, r3, #32 │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - stm sl, {r1, r2, r7} │ │ │ │ - sub r1, r3, #20 │ │ │ │ - tst r8, #3 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - beq 10e888 <__cxa_atexit@plt+0x103060> │ │ │ │ - mov r7, r8 │ │ │ │ - b 10e8ac <__cxa_atexit@plt+0x103084> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1153b8 <__cxa_atexit@plt+0x109b90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 10e920 <__cxa_atexit@plt+0x1030f8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 10e95c <__cxa_atexit@plt+0x103134> │ │ │ │ - ldr r2, [pc, #712] @ 10eb9c <__cxa_atexit@plt+0x103374> │ │ │ │ - mov r3, r5 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r0, r6, r8, lsl #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 115414 <__cxa_atexit@plt+0x109bec> │ │ │ │ + ldr r7, [pc, #64] @ 11542c <__cxa_atexit@plt+0x109c04> │ │ │ │ + ldr r2, [pc, #64] @ 115430 <__cxa_atexit@plt+0x109c08> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10ea68 <__cxa_atexit@plt+0x103240> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10ea74 <__cxa_atexit@plt+0x10324c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 10eb60 <__cxa_atexit@plt+0x103338> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #676] @ 10ebb0 <__cxa_atexit@plt+0x103388> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10eb4c <__cxa_atexit@plt+0x103324> │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldr sl, [r8, #2] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 10ea08 <__cxa_atexit@plt+0x1031e0> │ │ │ │ - ldr r7, [pc, #592] @ 10eb98 <__cxa_atexit@plt+0x103370> │ │ │ │ + ldr r7, [pc, #24] @ 115434 <__cxa_atexit@plt+0x109c0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - and r3, r3, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - bne 10e9ac <__cxa_atexit@plt+0x103184> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r8, [r8, #7] │ │ │ │ - tst r2, r1 │ │ │ │ - beq 10eabc <__cxa_atexit@plt+0x103294> │ │ │ │ - ldr r3, [pc, #524] @ 10eba0 <__cxa_atexit@plt+0x103378> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + sbcseq r0, r6, r8, lsl #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 115490 <__cxa_atexit@plt+0x109c68> │ │ │ │ + ldr r7, [pc, #64] @ 1154a8 <__cxa_atexit@plt+0x109c80> │ │ │ │ + ldr r2, [pc, #64] @ 1154ac <__cxa_atexit@plt+0x109c84> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1154b0 <__cxa_atexit@plt+0x109c88> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + smullseq r0, r6, r0, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 115514 <__cxa_atexit@plt+0x109cec> │ │ │ │ + ldr r3, [pc, #80] @ 11552c <__cxa_atexit@plt+0x109d04> │ │ │ │ + ldr r9, [pc, #80] @ 115530 <__cxa_atexit@plt+0x109d08> │ │ │ │ + ldr lr, [pc, #80] @ 115534 <__cxa_atexit@plt+0x109d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - b 10e828 <__cxa_atexit@plt+0x103000> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - clz r0, r0 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r2, r3, r0 │ │ │ │ - tst r1, r3, lsr r0 │ │ │ │ - beq 10eadc <__cxa_atexit@plt+0x1032b4> │ │ │ │ - ldr r0, [pc, #428] @ 10eb78 <__cxa_atexit@plt+0x103350> │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r0, [r5] │ │ │ │ - beq 10eaf8 <__cxa_atexit@plt+0x1032d0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10eb00 <__cxa_atexit@plt+0x1032d8> │ │ │ │ - ldr r0, [pc, #392] @ 10eb7c <__cxa_atexit@plt+0x103354> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - str r1, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - bge 10ea88 <__cxa_atexit@plt+0x103260> │ │ │ │ - ldr r1, [pc, #368] @ 10eb84 <__cxa_atexit@plt+0x10335c> │ │ │ │ - mov r2, r5 │ │ │ │ - ands lr, r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - mov r1, r2 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str sl, [r1, #24]! │ │ │ │ - beq 10eb0c <__cxa_atexit@plt+0x1032e4> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - cmp lr, #2 │ │ │ │ - bne 10eb18 <__cxa_atexit@plt+0x1032f0> │ │ │ │ - ldr lr, [pc, #332] @ 10eb90 <__cxa_atexit@plt+0x103368> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [pc, #328] @ 10eb94 <__cxa_atexit@plt+0x10336c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r1] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - b 10eb3c <__cxa_atexit@plt+0x103314> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #304] @ 10ebac <__cxa_atexit@plt+0x103384> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #28] @ 115538 <__cxa_atexit@plt+0x109d10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #276] @ 10eba4 <__cxa_atexit@plt+0x10337c> │ │ │ │ - ldr r1, [pc, #276] @ 10eba8 <__cxa_atexit@plt+0x103380> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r9, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r1, [pc, #176] @ 10eb74 <__cxa_atexit@plt+0x10334c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, lr │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [pc, #156] @ 10eb80 <__cxa_atexit@plt+0x103358> │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + strhteq r0, [r4], #244 @ 0xf4 │ │ │ │ + sbcseq r0, r6, r0, lsl r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115568 <__cxa_atexit@plt+0x109d40> │ │ │ │ + ldr r5, [pc, #28] @ 115578 <__cxa_atexit@plt+0x109d50> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + ldr r7, [pc, #12] @ 11557c <__cxa_atexit@plt+0x109d54> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r7, lr │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r0, r6, r4, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1155e4 <__cxa_atexit@plt+0x109dbc> │ │ │ │ + ldr r3, [pc, #80] @ 1155fc <__cxa_atexit@plt+0x109dd4> │ │ │ │ + ldr r9, [pc, #80] @ 115600 <__cxa_atexit@plt+0x109dd8> │ │ │ │ + ldr lr, [pc, #80] @ 115604 <__cxa_atexit@plt+0x109ddc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #104] @ 10eb88 <__cxa_atexit@plt+0x103360> │ │ │ │ - ldr r5, [pc, #104] @ 10eb8c <__cxa_atexit@plt+0x103364> │ │ │ │ - sub r8, r3, #3 │ │ │ │ + ldr r7, [pc, #28] @ 115608 <__cxa_atexit@plt+0x109de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r1] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, sl │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + rsceq r0, r4, r4, ror #29 │ │ │ │ + sbcseq r0, r6, r0, asr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115678 <__cxa_atexit@plt+0x109e50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 115680 <__cxa_atexit@plt+0x109e58> │ │ │ │ + ldr r1, [pc, #72] @ 11569c <__cxa_atexit@plt+0x109e74> │ │ │ │ + ldr r0, [pc, #72] @ 1156a0 <__cxa_atexit@plt+0x109e78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #28 │ │ │ │ - andeq r0, r0, r8, lsl #28 │ │ │ │ - andeq r0, r0, r8, lsr #28 │ │ │ │ - andeq r0, r0, r8, lsl #21 │ │ │ │ - andeq r0, r0, ip, lsl #5 │ │ │ │ - andeq r0, r0, r0, ror r5 │ │ │ │ - rsceq r7, r4, r4, ror #9 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - rsceq r7, r4, r0, asr #11 │ │ │ │ - andeq r0, r0, r8, ror #5 │ │ │ │ - andeq r0, r0, r0, ror #5 │ │ │ │ - andeq r1, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r6 │ │ │ │ - rsceq r7, r4, r0, ror r5 │ │ │ │ - rsceq r7, r4, ip, ror #14 │ │ │ │ - ldrdeq r7, [r4], #132 @ 0x84 @ │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10ec00 <__cxa_atexit@plt+0x1033d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10ec14 <__cxa_atexit@plt+0x1033ec> │ │ │ │ - ldr r2, [pc, #72] @ 10ec28 <__cxa_atexit@plt+0x103400> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + b 115688 <__cxa_atexit@plt+0x109e60> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 115698 <__cxa_atexit@plt+0x109e70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10ec24 <__cxa_atexit@plt+0x1033fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + sbcseq r0, r6, r8, lsr #1 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + rsceq r0, r4, r4, lsl #20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1156d0 <__cxa_atexit@plt+0x109ea8> │ │ │ │ + ldr r2, [pc, #28] @ 1156e0 <__cxa_atexit@plt+0x109eb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + ldr r7, [pc, #12] @ 1156e4 <__cxa_atexit@plt+0x109ebc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r4, r0, ror #11 │ │ │ │ - rsceq r7, r4, r0, lsl #12 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10ec78 <__cxa_atexit@plt+0x103450> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10ec8c <__cxa_atexit@plt+0x103464> │ │ │ │ - ldr r2, [pc, #72] @ 10eca0 <__cxa_atexit@plt+0x103478> │ │ │ │ + smlaleq r0, r4, r8, r9 │ │ │ │ + sbcseq r0, r6, r4, rrx │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11571c <__cxa_atexit@plt+0x109ef4> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r2, [pc, #24] @ 115724 <__cxa_atexit@plt+0x109efc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1cd0 <__cxa_atexit@plt+0x7e64a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10ec9c <__cxa_atexit@plt+0x103474> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + rsceq r0, r4, r4, asr r9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11575c <__cxa_atexit@plt+0x109f34> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r2, [pc, #24] @ 115764 <__cxa_atexit@plt+0x109f3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1c60 <__cxa_atexit@plt+0x7e6438> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r4, r8, ror #10 │ │ │ │ - rsceq r7, r4, r8, lsl #11 │ │ │ │ - andeq r0, r0, r7, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r1, #4]! │ │ │ │ - mov lr, r5 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #20]! │ │ │ │ - ldr r8, [r1, #24] │ │ │ │ + rsceq r0, r4, r4, lsl r9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r2, sl, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10ed14 <__cxa_atexit@plt+0x1034ec> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 10ed3c <__cxa_atexit@plt+0x103514> │ │ │ │ - ldr lr, [pc, #96] @ 10ed50 <__cxa_atexit@plt+0x103528> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r2, [pc, #92] @ 10ed54 <__cxa_atexit@plt+0x10352c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r5, r1 │ │ │ │ - str lr, [r1] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 10ed3c <__cxa_atexit@plt+0x103514> │ │ │ │ - ldr r2, [pc, #52] @ 10ed58 <__cxa_atexit@plt+0x103530> │ │ │ │ - ldr r1, [pc, #52] @ 10ed5c <__cxa_atexit@plt+0x103534> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1157cc <__cxa_atexit@plt+0x109fa4> │ │ │ │ + ldr r7, [pc, #72] @ 1157e4 <__cxa_atexit@plt+0x109fbc> │ │ │ │ + ldr r2, [pc, #72] @ 1157e8 <__cxa_atexit@plt+0x109fc0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, sl │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r7, r4, r4, lsl r3 │ │ │ │ - andeq r0, r0, r0, ror r3 │ │ │ │ - rsceq r7, r4, r4, ror #5 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10ee08 <__cxa_atexit@plt+0x1035e0> │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - eor r0, lr, r1 │ │ │ │ - clz r2, r0 │ │ │ │ - lsr r0, r3, r2 │ │ │ │ - ands r8, r1, r3, lsr r2 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - beq 10ee40 <__cxa_atexit@plt+0x103618> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 10eed0 <__cxa_atexit@plt+0x1036a8> │ │ │ │ - ldr r8, [pc, #340] @ 10ef10 <__cxa_atexit@plt+0x1036e8> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #324] @ 10ef14 <__cxa_atexit@plt+0x1036ec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - b 10eeac <__cxa_atexit@plt+0x103684> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10eec0 <__cxa_atexit@plt+0x103698> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [pc, #260] @ 10ef28 <__cxa_atexit@plt+0x103700> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r8, r2 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 10eef0 <__cxa_atexit@plt+0x1036c8> │ │ │ │ - ldr r8, [pc, #184] @ 10ef1c <__cxa_atexit@plt+0x1036f4> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #168] @ 10ef20 <__cxa_atexit@plt+0x1036f8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #64] @ 10ef18 <__cxa_atexit@plt+0x1036f0> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 1157ec <__cxa_atexit@plt+0x109fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ 10ef24 <__cxa_atexit@plt+0x1036fc> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff8dc │ │ │ │ + @ instruction: 0xfffff948 │ │ │ │ + sbcseq pc, r5, ip, asr #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115824 <__cxa_atexit@plt+0x109ffc> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r2, [pc, #24] @ 11582c <__cxa_atexit@plt+0x10a004> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1b80 <__cxa_atexit@plt+0x7e6358> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, r4, ip, asr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115864 <__cxa_atexit@plt+0x10a03c> │ │ │ │ + ldr r2, [pc, #28] @ 115874 <__cxa_atexit@plt+0x10a04c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + ldr r7, [pc, #12] @ 115878 <__cxa_atexit@plt+0x10a050> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r4, ip, lsl r4 │ │ │ │ - rsceq r7, r4, ip, lsl r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq r7, r4, r4, ror r3 │ │ │ │ - rsceq r7, r4, r4, ror r3 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strhteq r7, [r4], #60 @ 0x3c │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 10efbc <__cxa_atexit@plt+0x103794> │ │ │ │ - ldr r8, [pc, #128] @ 10efd4 <__cxa_atexit@plt+0x1037ac> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #116] @ 10efd8 <__cxa_atexit@plt+0x1037b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 10efdc <__cxa_atexit@plt+0x1037b4> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r7, r4, r4, lsl #5 │ │ │ │ - rsceq r7, r4, r8, lsl #5 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 10f070 <__cxa_atexit@plt+0x103848> │ │ │ │ - ldr r8, [pc, #128] @ 10f088 <__cxa_atexit@plt+0x103860> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #116] @ 10f08c <__cxa_atexit@plt+0x103864> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 10f090 <__cxa_atexit@plt+0x103868> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r7, [r4], #16 @ │ │ │ │ - ldrdeq r7, [r4], #20 @ │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10f0e0 <__cxa_atexit@plt+0x1038b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10f0f4 <__cxa_atexit@plt+0x1038cc> │ │ │ │ - ldr r2, [pc, #72] @ 10f108 <__cxa_atexit@plt+0x1038e0> │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, r4, r4, lsl #16 │ │ │ │ + ldrsbeq pc, [r5], #224 @ 0xe0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1158c4 <__cxa_atexit@plt+0x10a09c> │ │ │ │ + ldr r2, [pc, #68] @ 1158e0 <__cxa_atexit@plt+0x10a0b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1158d0 <__cxa_atexit@plt+0x10a0a8> │ │ │ │ + ldr r5, [pc, #48] @ 1158e8 <__cxa_atexit@plt+0x10a0c0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10f104 <__cxa_atexit@plt+0x1038dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #12] @ 1158e4 <__cxa_atexit@plt+0x10a0bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r7, r4, r0, lsl #2 │ │ │ │ - rsceq r7, r4, r0, lsr #2 │ │ │ │ - andeq r0, r0, r6, ror #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10f148 <__cxa_atexit@plt+0x103920> │ │ │ │ - ldr r2, [pc, #156] @ 10f1cc <__cxa_atexit@plt+0x1039a4> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 10f19c <__cxa_atexit@plt+0x103974> │ │ │ │ - b 10f1e0 <__cxa_atexit@plt+0x1039b8> │ │ │ │ - ldr r3, [pc, #120] @ 10f1c8 <__cxa_atexit@plt+0x1039a0> │ │ │ │ + rsceq r0, r4, ip, asr r7 │ │ │ │ + sbcseq pc, r5, ip, asr lr @ │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + mov ip, r5 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1159b4 <__cxa_atexit@plt+0x10a18c> │ │ │ │ + ldr r3, [pc, #184] @ 1159d0 <__cxa_atexit@plt+0x10a1a8> │ │ │ │ + ldr r9, [pc, #184] @ 1159d4 <__cxa_atexit@plt+0x10a1ac> │ │ │ │ + sub r0, r6, #50 @ 0x32 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 10f19c <__cxa_atexit@plt+0x103974> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10f1a4 <__cxa_atexit@plt+0x10397c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10f1b8 <__cxa_atexit@plt+0x103990> │ │ │ │ - ldr r2, [pc, #88] @ 10f1d4 <__cxa_atexit@plt+0x1039ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + ldr sl, [pc, #172] @ 1159d8 <__cxa_atexit@plt+0x10a1b0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r5, r6, #74 @ 0x4a │ │ │ │ + sub r1, r6, #66 @ 0x42 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r3, [pc, #156] @ 1159dc <__cxa_atexit@plt+0x10a1b4> │ │ │ │ + str r9, [r7, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r7, {r3, r8} │ │ │ │ + ldr r3, [pc, #140] @ 1159e0 <__cxa_atexit@plt+0x10a1b8> │ │ │ │ + str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ + sub r2, r6, #58 @ 0x3a │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-32] @ 0xffffffe0 │ │ │ │ + ldr r3, [pc, #124] @ 1159e4 <__cxa_atexit@plt+0x10a1bc> │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + sub lr, r6, #43 @ 0x2b │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #108] @ 1159e8 <__cxa_atexit@plt+0x10a1c0> │ │ │ │ + str r0, [r7, #24] │ │ │ │ + ldr r0, [ip] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r5, [r7, #36] @ 0x24 │ │ │ │ + str r3, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #23 │ │ │ │ + mov r5, ip │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #48] @ 1159ec <__cxa_atexit@plt+0x10a1c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 10f1d0 <__cxa_atexit@plt+0x1039a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + rsceq r0, r4, r0, asr #23 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + sbcseq pc, r5, r0, lsl #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115a1c <__cxa_atexit@plt+0x10a1f4> │ │ │ │ + ldr r5, [pc, #28] @ 115a2c <__cxa_atexit@plt+0x10a204> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r7, [pc, #12] @ 115a30 <__cxa_atexit@plt+0x10a208> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #7 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r7, r4, ip, lsr r0 │ │ │ │ - rsceq r7, r4, r4, rrx │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq pc, r5, r0, lsr #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10f280 <__cxa_atexit@plt+0x103a58> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - eor r0, lr, r1 │ │ │ │ - clz r2, r0 │ │ │ │ - lsr r0, r3, r2 │ │ │ │ - ands r8, r1, r3, lsr r2 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - beq 10f2b8 <__cxa_atexit@plt+0x103a90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 10f348 <__cxa_atexit@plt+0x103b20> │ │ │ │ - ldr r8, [pc, #340] @ 10f388 <__cxa_atexit@plt+0x103b60> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #324] @ 10f38c <__cxa_atexit@plt+0x103b64> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - b 10f324 <__cxa_atexit@plt+0x103afc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10f338 <__cxa_atexit@plt+0x103b10> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [pc, #260] @ 10f3a0 <__cxa_atexit@plt+0x103b78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + add ip, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 115afc <__cxa_atexit@plt+0x10a2d4> │ │ │ │ + ldr r3, [pc, #184] @ 115b18 <__cxa_atexit@plt+0x10a2f0> │ │ │ │ + ldr r9, [pc, #184] @ 115b1c <__cxa_atexit@plt+0x10a2f4> │ │ │ │ + sub r0, r6, #50 @ 0x32 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + ldr sl, [pc, #172] @ 115b20 <__cxa_atexit@plt+0x10a2f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r5, r6, #74 @ 0x4a │ │ │ │ + sub r1, r6, #66 @ 0x42 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r3, [pc, #156] @ 115b24 <__cxa_atexit@plt+0x10a2fc> │ │ │ │ + str r9, [r7, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r7, {r3, r8} │ │ │ │ + ldr r3, [pc, #140] @ 115b28 <__cxa_atexit@plt+0x10a300> │ │ │ │ + str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ + sub r2, r6, #58 @ 0x3a │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-32] @ 0xffffffe0 │ │ │ │ + ldr r3, [pc, #124] @ 115b2c <__cxa_atexit@plt+0x10a304> │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + sub lr, r6, #43 @ 0x2b │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #108] @ 115b30 <__cxa_atexit@plt+0x10a308> │ │ │ │ + str r0, [r7, #24] │ │ │ │ + ldr r0, [ip] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r5, [r7, #36] @ 0x24 │ │ │ │ + str r3, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #23 │ │ │ │ + mov r5, ip │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r8, r2 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 10f368 <__cxa_atexit@plt+0x103b40> │ │ │ │ - ldr r8, [pc, #184] @ 10f394 <__cxa_atexit@plt+0x103b6c> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #168] @ 10f398 <__cxa_atexit@plt+0x103b70> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #64] @ 10f390 <__cxa_atexit@plt+0x103b68> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ 115b34 <__cxa_atexit@plt+0x10a30c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + rsceq r0, r4, r8, ror sl │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + sbcseq pc, r5, r8, lsr ip @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115b6c <__cxa_atexit@plt+0x10a344> │ │ │ │ + ldr r2, [pc, #28] @ 115b7c <__cxa_atexit@plt+0x10a354> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r7, [pc, #12] @ 115b80 <__cxa_atexit@plt+0x10a358> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff500 │ │ │ │ + sbcseq pc, r5, ip, lsr #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115be8 <__cxa_atexit@plt+0x10a3c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 115bf0 <__cxa_atexit@plt+0x10a3c8> │ │ │ │ + ldr r1, [pc, #72] @ 115c0c <__cxa_atexit@plt+0x10a3e4> │ │ │ │ + ldr r0, [pc, #72] @ 115c10 <__cxa_atexit@plt+0x10a3e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ 10f39c <__cxa_atexit@plt+0x103b74> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 115bf8 <__cxa_atexit@plt+0x10a3d0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 115c08 <__cxa_atexit@plt+0x10a3e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbcseq pc, r5, ip, lsl fp @ │ │ │ │ + @ instruction: 0xfffff3c0 │ │ │ │ + smlaleq r0, r4, r4, r4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115c78 <__cxa_atexit@plt+0x10a450> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 115c80 <__cxa_atexit@plt+0x10a458> │ │ │ │ + ldr r1, [pc, #72] @ 115c9c <__cxa_atexit@plt+0x10a474> │ │ │ │ + ldr r0, [pc, #72] @ 115ca0 <__cxa_atexit@plt+0x10a478> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r4, r4, lsr #31 │ │ │ │ - rsceq r6, r4, r4, lsr #31 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - strdeq r6, [r4], #236 @ 0xec @ │ │ │ │ - strdeq r6, [r4], #236 @ 0xec @ │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, r4, r4, asr #30 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 10f428 <__cxa_atexit@plt+0x103c00> │ │ │ │ - ldr r8, [pc, #116] @ 10f440 <__cxa_atexit@plt+0x103c18> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 10f444 <__cxa_atexit@plt+0x103c1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - str r0, [r3, #8] │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 10f448 <__cxa_atexit@plt+0x103c20> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b 115c88 <__cxa_atexit@plt+0x10a460> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 115c98 <__cxa_atexit@plt+0x10a470> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq pc, r5, r8, lsr #21 │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + rsceq r0, r4, r4, lsl #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 115cec <__cxa_atexit@plt+0x10a4c4> │ │ │ │ + ldr r2, [pc, #68] @ 115d08 <__cxa_atexit@plt+0x10a4e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115cf8 <__cxa_atexit@plt+0x10a4d0> │ │ │ │ + ldr r5, [pc, #48] @ 115d10 <__cxa_atexit@plt+0x10a4e8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 115d0c <__cxa_atexit@plt+0x10a4e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, r4, r4, lsr r3 │ │ │ │ + sbcseq pc, r5, r4, asr #20 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 115da8 <__cxa_atexit@plt+0x10a580> │ │ │ │ + ldr r3, [pc, #132] @ 115dc0 <__cxa_atexit@plt+0x10a598> │ │ │ │ + ldr lr, [pc, #132] @ 115dc4 <__cxa_atexit@plt+0x10a59c> │ │ │ │ + ldr r9, [pc, #132] @ 115dc8 <__cxa_atexit@plt+0x10a5a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r4, ip, lsl #28 │ │ │ │ - rsceq r6, r4, r0, lsl lr │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 10f4d0 <__cxa_atexit@plt+0x103ca8> │ │ │ │ - ldr r8, [pc, #116] @ 10f4e8 <__cxa_atexit@plt+0x103cc0> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 10f4ec <__cxa_atexit@plt+0x103cc4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #20 │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #128] @ 115dcc <__cxa_atexit@plt+0x10a5a4> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 115dd0 <__cxa_atexit@plt+0x10a5a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 10f4f0 <__cxa_atexit@plt+0x103cc8> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r6, r4, r4, ror #26 │ │ │ │ - rsceq r6, r4, r8, ror #26 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10f540 <__cxa_atexit@plt+0x103d18> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10f554 <__cxa_atexit@plt+0x103d2c> │ │ │ │ - ldr r2, [pc, #72] @ 10f568 <__cxa_atexit@plt+0x103d40> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 115dd4 <__cxa_atexit@plt+0x10a5ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + smlaleq r0, r4, ip, r7 │ │ │ │ + smullseq pc, r5, r4, r9 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115e04 <__cxa_atexit@plt+0x10a5dc> │ │ │ │ + ldr r2, [pc, #28] @ 115e14 <__cxa_atexit@plt+0x10a5ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r7, [pc, #12] @ 115e18 <__cxa_atexit@plt+0x10a5f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10f564 <__cxa_atexit@plt+0x103d3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + smlaleq r0, r4, r4, r2 │ │ │ │ + sbcseq pc, r5, r0, asr #18 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115e48 <__cxa_atexit@plt+0x10a620> │ │ │ │ + ldr r2, [pc, #28] @ 115e58 <__cxa_atexit@plt+0x10a630> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r7, [pc, #12] @ 115e5c <__cxa_atexit@plt+0x10a634> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r4, r0, lsr #25 │ │ │ │ - rsceq r6, r4, r0, asr #25 │ │ │ │ - andeq r0, r0, r6, ror #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10f5dc <__cxa_atexit@plt+0x103db4> │ │ │ │ - ldr r3, [pc, #284] @ 10f6ac <__cxa_atexit@plt+0x103e84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 10f660 <__cxa_atexit@plt+0x103e38> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10f668 <__cxa_atexit@plt+0x103e40> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10f688 <__cxa_atexit@plt+0x103e60> │ │ │ │ - ldr r2, [pc, #256] @ 10f6bc <__cxa_atexit@plt+0x103e94> │ │ │ │ + rsceq r0, r4, r0, asr r2 │ │ │ │ + sbcseq pc, r5, r0, lsl #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 115eb8 <__cxa_atexit@plt+0x10a690> │ │ │ │ + ldr r2, [pc, #88] @ 115ed4 <__cxa_atexit@plt+0x10a6ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 115ec0 <__cxa_atexit@plt+0x10a698> │ │ │ │ + ldr r7, [pc, #64] @ 115ed8 <__cxa_atexit@plt+0x10a6b0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + beq 115eac <__cxa_atexit@plt+0x10a684> │ │ │ │ + mov r7, r8 │ │ │ │ + b 115f40 <__cxa_atexit@plt+0x10a718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #196] @ 10f6a8 <__cxa_atexit@plt+0x103e80> │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10f660 <__cxa_atexit@plt+0x103e38> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10f67c <__cxa_atexit@plt+0x103e54> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10f698 <__cxa_atexit@plt+0x103e70> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r8, [pc, #148] @ 10f6b0 <__cxa_atexit@plt+0x103e88> │ │ │ │ - sub r9, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - rsb lr, r1, #0 │ │ │ │ - eor r7, r7, lr │ │ │ │ - and lr, r7, r0 │ │ │ │ - ldr r7, [pc, #120] @ 10f6b4 <__cxa_atexit@plt+0x103e8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r8, r9} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 10f6b8 <__cxa_atexit@plt+0x103e90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #20] @ 115edc <__cxa_atexit@plt+0x10a6b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, r3 │ │ │ │ + rsceq r0, r4, ip, ror r1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + smullseq pc, r5, ip, r8 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 115f20 <__cxa_atexit@plt+0x10a6f8> │ │ │ │ + ldr r7, [pc, #48] @ 115f30 <__cxa_atexit@plt+0x10a708> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq 115f14 <__cxa_atexit@plt+0x10a6ec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 115f40 <__cxa_atexit@plt+0x10a718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - rsceq r6, r4, ip, asr #23 │ │ │ │ - rsceq r6, r4, r4, lsr #23 │ │ │ │ - rsceq r6, r4, r8, ror fp │ │ │ │ - rsceq r6, r4, r4, lsr #24 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ + ldr r7, [pc, #12] @ 115f34 <__cxa_atexit@plt+0x10a70c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + sbcseq pc, r5, r0, asr #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 10f70c <__cxa_atexit@plt+0x103ee4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10f720 <__cxa_atexit@plt+0x103ef8> │ │ │ │ - ldr r2, [pc, #72] @ 10f734 <__cxa_atexit@plt+0x103f0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + bne 115fb4 <__cxa_atexit@plt+0x10a78c> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r3, [pc, #136] @ 115fe8 <__cxa_atexit@plt+0x10a7c0> │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 115fc8 <__cxa_atexit@plt+0x10a7a0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 115fd4 <__cxa_atexit@plt+0x10a7ac> │ │ │ │ + ldr r2, [pc, #100] @ 115ff0 <__cxa_atexit@plt+0x10a7c8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #88] @ 115ff4 <__cxa_atexit@plt+0x10a7cc> │ │ │ │ + add lr, r6, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10f730 <__cxa_atexit@plt+0x103f08> │ │ │ │ + ldr r7, [pc, #48] @ 115fec <__cxa_atexit@plt+0x10a7c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r6, [r4], #164 @ 0xa4 @ │ │ │ │ - strdeq r6, [r4], #164 @ 0xa4 @ │ │ │ │ - andeq r0, r0, r6, ror #13 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq r0, r4, r4, asr #32 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + rsceq r0, r4, ip, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10f7b8 <__cxa_atexit@plt+0x103f90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 10f7c0 <__cxa_atexit@plt+0x103f98> │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r8, [pc, #96] @ 10f7d4 <__cxa_atexit@plt+0x103fac> │ │ │ │ - sub r9, r3, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - rsb lr, r1, #0 │ │ │ │ - eor r2, r2, lr │ │ │ │ - and lr, r2, r0 │ │ │ │ - ldr r2, [pc, #68] @ 10f7d8 <__cxa_atexit@plt+0x103fb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - add r2, r6, #12 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r2, {r0, r8, r9} │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 116048 <__cxa_atexit@plt+0x10a820> │ │ │ │ + ldr r2, [pc, #56] @ 116054 <__cxa_atexit@plt+0x10a82c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 116058 <__cxa_atexit@plt+0x10a830> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r4, r4, ror sl │ │ │ │ - rsceq r6, r4, ip, asr #20 │ │ │ │ - andeq r0, r0, r8, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10f814 <__cxa_atexit@plt+0x103fec> │ │ │ │ - ldr r2, [pc, #24] @ 10f81c <__cxa_atexit@plt+0x103ff4> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + rsceq pc, r3, ip, asr #31 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1160a8 <__cxa_atexit@plt+0x10a880> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 1160b0 <__cxa_atexit@plt+0x10a888> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 1160b4 <__cxa_atexit@plt+0x10a88c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a0dec <__cxa_atexit@plt+0x5955c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r3, r4, ror pc @ │ │ │ │ + ldrdeq pc, [r3], #244 @ 0xf4 @ │ │ │ │ + smullseq pc, r5, r4, r6 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1160fc <__cxa_atexit@plt+0x10a8d4> │ │ │ │ + ldr r1, [pc, #40] @ 116104 <__cxa_atexit@plt+0x10a8dc> │ │ │ │ + ldr r2, [pc, #40] @ 116108 <__cxa_atexit@plt+0x10a8e0> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq pc, r5, r0, ror r6 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 10f86c <__cxa_atexit@plt+0x104044> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 10f8c8 <__cxa_atexit@plt+0x1040a0> │ │ │ │ - ldr r7, [pc, #148] @ 10f8e8 <__cxa_atexit@plt+0x1040c0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 116144 <__cxa_atexit@plt+0x10a91c> │ │ │ │ + ldr r7, [pc, #52] @ 11615c <__cxa_atexit@plt+0x10a934> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 116160 <__cxa_atexit@plt+0x10a938> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #12] @ 116158 <__cxa_atexit@plt+0x10a930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 10f8d0 <__cxa_atexit@plt+0x1040a8> │ │ │ │ - ldr r8, [pc, #96] @ 10f8e0 <__cxa_atexit@plt+0x1040b8> │ │ │ │ - sub sl, r3, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - stmib r6, {r8, r9} │ │ │ │ - rsb lr, r0, #0 │ │ │ │ - eor r1, r1, lr │ │ │ │ - and r1, r1, r2 │ │ │ │ - ldr r2, [pc, #56] @ 10f8e4 <__cxa_atexit@plt+0x1040bc> │ │ │ │ - add lr, r6, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r2, r7, sl} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - b 10f8d4 <__cxa_atexit@plt+0x1040ac> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r4, ip, asr r9 │ │ │ │ - rsceq r6, r4, ip, lsr r9 │ │ │ │ - rsceq r6, r4, ip, lsl #19 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + strhteq pc, [r3], #228 @ 0xe4 @ │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r0, r4, r0, lsl #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10f950 <__cxa_atexit@plt+0x104128> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1161a4 <__cxa_atexit@plt+0x10a97c> │ │ │ │ + ldr r7, [pc, #52] @ 1161b8 <__cxa_atexit@plt+0x10a990> │ │ │ │ tst r8, #3 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr sl, [pc, #72] @ 10f97c <__cxa_atexit@plt+0x104154> │ │ │ │ - stm r5, {r0, r9, lr} │ │ │ │ - add sl, pc, sl │ │ │ │ - stmdb r5, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #-16]! │ │ │ │ - beq 10f970 <__cxa_atexit@plt+0x104148> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 116198 <__cxa_atexit@plt+0x10a970> │ │ │ │ mov r7, r8 │ │ │ │ - b 10e8ac <__cxa_atexit@plt+0x103084> │ │ │ │ - ldr r2, [pc, #40] @ 10f980 <__cxa_atexit@plt+0x104158> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 10e828 <__cxa_atexit@plt+0x103000> │ │ │ │ + b 115f40 <__cxa_atexit@plt+0x10a718> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef70 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10f9a8 <__cxa_atexit@plt+0x104180> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ 1161bc <__cxa_atexit@plt+0x10a994> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10f9e8 <__cxa_atexit@plt+0x1041c0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 10f9f8 <__cxa_atexit@plt+0x1041d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r4, r0, lsr #16 │ │ │ │ - andeq r1, r0, r8, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10fa24 <__cxa_atexit@plt+0x1041fc> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 10fa38 <__cxa_atexit@plt+0x104210> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + ldrheq pc, [r5], #88 @ 0x58 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 116218 <__cxa_atexit@plt+0x10a9f0> │ │ │ │ + ldr r3, [pc, #72] @ 116230 <__cxa_atexit@plt+0x10aa08> │ │ │ │ + ldr r2, [pc, #72] @ 116234 <__cxa_atexit@plt+0x10aa0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #20]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + ldr r7, [pc, #44] @ 116238 <__cxa_atexit@plt+0x10aa10> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 10fa60 <__cxa_atexit@plt+0x104238> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #28] @ 11623c <__cxa_atexit@plt+0x10aa14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + rsceq r0, r4, ip, lsr #5 │ │ │ │ + sbcseq pc, r5, r8, asr #10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11627c <__cxa_atexit@plt+0x10aa54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 116284 <__cxa_atexit@plt+0x10aa5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a05ec <__cxa_atexit@plt+0x594dc4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + strdeq pc, [r3], #216 @ 0xd8 @ │ │ │ │ + sbcseq pc, r5, r4, asr #9 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 116318 <__cxa_atexit@plt+0x10aaf0> │ │ │ │ + ldr r2, [pc, #144] @ 11633c <__cxa_atexit@plt+0x10ab14> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 11630c <__cxa_atexit@plt+0x10aae4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 10faa0 <__cxa_atexit@plt+0x104278> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 10fab0 <__cxa_atexit@plt+0x104288> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc 116328 <__cxa_atexit@plt+0x10ab00> │ │ │ │ + ldr r0, [pc, #104] @ 116344 <__cxa_atexit@plt+0x10ab1c> │ │ │ │ + ldr r3, [pc, #104] @ 116348 <__cxa_atexit@plt+0x10ab20> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r8, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r1 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 116340 <__cxa_atexit@plt+0x10ab18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r4, r8, ror #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + sbcseq pc, r5, ip, asr r4 @ │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + sbcseq pc, r5, r8, ror #8 │ │ │ │ + sbcseq pc, r5, r4, lsl #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1163a4 <__cxa_atexit@plt+0x10ab7c> │ │ │ │ + ldr r3, [pc, #60] @ 1163b0 <__cxa_atexit@plt+0x10ab88> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r9, [pc, #36] @ 1163b4 <__cxa_atexit@plt+0x10ab8c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r0, [r8, #8] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + sbcseq pc, r5, r0, asr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 10fb70 <__cxa_atexit@plt+0x104348> │ │ │ │ - ldr r2, [pc, #164] @ 10fb78 <__cxa_atexit@plt+0x104350> │ │ │ │ - mov r3, r5 │ │ │ │ - add sl, r7, #18 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - ldm sl, {r1, r2, sl} │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - add ip, r3, #8 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ands r7, r9, #3 │ │ │ │ - stm ip, {r1, r2, sl} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - beq 10fb2c <__cxa_atexit@plt+0x104304> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 10fb3c <__cxa_atexit@plt+0x104314> │ │ │ │ - mov r7, lr │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 1163e8 <__cxa_atexit@plt+0x10abc0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1163f0 <__cxa_atexit@plt+0x10abc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 10fb7c <__cxa_atexit@plt+0x104354> │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + rsceq pc, r3, r0, lsr #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 116444 <__cxa_atexit@plt+0x10ac1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11644c <__cxa_atexit@plt+0x10ac24> │ │ │ │ + ldr r1, [pc, #64] @ 116468 <__cxa_atexit@plt+0x10ac40> │ │ │ │ + ldr r0, [pc, #64] @ 11646c <__cxa_atexit@plt+0x10ac44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stmdb r5, {r0, r3, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 116454 <__cxa_atexit@plt+0x10ac2c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 116464 <__cxa_atexit@plt+0x10ac3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - beq 10fb60 <__cxa_atexit@plt+0x104338> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 10fbdc <__cxa_atexit@plt+0x1043b4> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bx r0 │ │ │ │ + sbcseq pc, r5, r8, lsr #6 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + rsceq pc, r3, ip, asr ip @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1164a0 <__cxa_atexit@plt+0x10ac78> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1164a8 <__cxa_atexit@plt+0x10ac80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + rsceq pc, r3, r8, ror #22 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 116518 <__cxa_atexit@plt+0x10acf0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 116520 <__cxa_atexit@plt+0x10acf8> │ │ │ │ + ldr r1, [pc, #92] @ 11653c <__cxa_atexit@plt+0x10ad14> │ │ │ │ + ldr lr, [pc, #92] @ 116540 <__cxa_atexit@plt+0x10ad18> │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + ldr r0, [pc, #88] @ 116544 <__cxa_atexit@plt+0x10ad1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 116528 <__cxa_atexit@plt+0x10ad00> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 116538 <__cxa_atexit@plt+0x10ad10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + sbcseq pc, r5, r8, asr r2 @ │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + smlaleq pc, r3, r8, fp @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 10fba4 <__cxa_atexit@plt+0x10437c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #36] @ 10fbd0 <__cxa_atexit@plt+0x1043a8> │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 10fbc4 <__cxa_atexit@plt+0x10439c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 10fbdc <__cxa_atexit@plt+0x1043b4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #36] @ 11657c <__cxa_atexit@plt+0x10ad54> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 116580 <__cxa_atexit@plt+0x10ad58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 10fc04 <__cxa_atexit@plt+0x1043dc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 10fc8c <__cxa_atexit@plt+0x104464> │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10ff98 <__cxa_atexit@plt+0x104770> │ │ │ │ - ldr r1, [pc, #984] @ 10fff4 <__cxa_atexit@plt+0x1047cc> │ │ │ │ - ldr ip, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #972] @ 10fff8 <__cxa_atexit@plt+0x1047d0> │ │ │ │ - str r1, [r6, #12]! │ │ │ │ - ldr r1, [pc, #968] @ 10fffc <__cxa_atexit@plt+0x1047d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r2, #55 @ 0x37 │ │ │ │ + rsceq pc, r3, r8, asr #21 │ │ │ │ + rsceq pc, r3, r4, asr #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 116600 <__cxa_atexit@plt+0x10add8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + bhi 11660c <__cxa_atexit@plt+0x10ade4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 116614 <__cxa_atexit@plt+0x10adec> │ │ │ │ + ldr ip, [pc, #108] @ 11663c <__cxa_atexit@plt+0x10ae14> │ │ │ │ + ldr r3, [pc, #108] @ 116640 <__cxa_atexit@plt+0x10ae18> │ │ │ │ + ldr r1, [pc, #108] @ 116644 <__cxa_atexit@plt+0x10ae1c> │ │ │ │ + add ip, pc, ip │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - sub r7, r2, #27 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + sub r3, r5, #20 │ │ │ │ + stmdb r5, {r9, ip} │ │ │ │ + stm r3, {r1, r6, sl} │ │ │ │ + str lr, [r6, #8] │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 10e828 <__cxa_atexit@plt+0x103000> │ │ │ │ - add lr, r3, #3 │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldm lr, {r2, sl, lr} │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 10fcc4 <__cxa_atexit@plt+0x10449c> │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str lr, [r5, #32] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 110000 <__cxa_atexit@plt+0x1047d8> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ - ldr fp, [r8, #15] │ │ │ │ - ldr r9, [r8, #11] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - mov r0, r5 │ │ │ │ - cmp r1, fp │ │ │ │ - ldr ip, [r0, #4]! │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bls 10fd6c <__cxa_atexit@plt+0x104544> │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - eor r2, r1, r2 │ │ │ │ - and r2, r9, r2 │ │ │ │ - cmp r2, lr │ │ │ │ - str sl, [sp, #4] │ │ │ │ - bne 10fde4 <__cxa_atexit@plt+0x1045bc> │ │ │ │ - tst r9, r1 │ │ │ │ - beq 10fec4 <__cxa_atexit@plt+0x10469c> │ │ │ │ - ldr r0, [pc, #700] @ 10ffdc <__cxa_atexit@plt+0x1047b4> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp r8, r3 │ │ │ │ - bhi 10ffac <__cxa_atexit@plt+0x104784> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r9, fp} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 112690 <__cxa_atexit@plt+0x106e68> │ │ │ │ - cmp fp, r1 │ │ │ │ - str r9, [sp] │ │ │ │ - bls 10fe08 <__cxa_atexit@plt+0x1045e0> │ │ │ │ - rsb r9, fp, #0 │ │ │ │ - str sl, [sp, #4] │ │ │ │ - eor r2, fp, r9 │ │ │ │ - ldr r9, [sp] │ │ │ │ - and r2, r2, lr │ │ │ │ - cmp r2, r9 │ │ │ │ - bne 10fe4c <__cxa_atexit@plt+0x104624> │ │ │ │ - tst fp, lr │ │ │ │ - beq 10ff18 <__cxa_atexit@plt+0x1046f0> │ │ │ │ - ldr r0, [pc, #588] @ 10fff0 <__cxa_atexit@plt+0x1047c8> │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str fp, [r5, #32] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r2, [sp] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1156a4 <__cxa_atexit@plt+0x109e7c> │ │ │ │ - eor r0, r9, lr │ │ │ │ - clz r0, r0 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r1, r2, r0 │ │ │ │ - tst lr, r2, lsr r0 │ │ │ │ - beq 10ff0c <__cxa_atexit@plt+0x1046e4> │ │ │ │ - ldr r0, [pc, #480] @ 10ffe4 <__cxa_atexit@plt+0x1047bc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 10fe6c <__cxa_atexit@plt+0x104644> │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp lr, r0 │ │ │ │ - bne 10fe80 <__cxa_atexit@plt+0x104658> │ │ │ │ - ldr r7, [pc, #432] @ 10ffcc <__cxa_atexit@plt+0x1047a4> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r9, [sp, #20] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #16]! │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 10fac0 <__cxa_atexit@plt+0x104298> │ │ │ │ - eor r0, r9, lr │ │ │ │ - clz r0, r0 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r1, r2, r0 │ │ │ │ - tst lr, r2, lsr r0 │ │ │ │ - beq 10ff60 <__cxa_atexit@plt+0x104738> │ │ │ │ - ldr r0, [pc, #360] @ 10ffd4 <__cxa_atexit@plt+0x1047ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - mov r8, r3 │ │ │ │ - b 10feb4 <__cxa_atexit@plt+0x10468c> │ │ │ │ - eor r1, r0, lr │ │ │ │ - clz r1, r1 │ │ │ │ - eor r0, r1, #31 │ │ │ │ - mov r2, #1 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - lsl r1, r2, r0 │ │ │ │ - tst lr, r2, lsl r0 │ │ │ │ - beq 10ff78 <__cxa_atexit@plt+0x104750> │ │ │ │ - ldr r7, [pc, #324] @ 10ffec <__cxa_atexit@plt+0x1047c4> │ │ │ │ - mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 11661c <__cxa_atexit@plt+0x10adf4> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 116638 <__cxa_atexit@plt+0x10ae10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #276] @ 10ffe0 <__cxa_atexit@plt+0x1047b8> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str fp, [r5, #16] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [pc, #212] @ 10ffe8 <__cxa_atexit@plt+0x1047c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 10ff68 <__cxa_atexit@plt+0x104740> │ │ │ │ - ldr r2, [pc, #176] @ 10ffd0 <__cxa_atexit@plt+0x1047a8> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r0 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [pc, #112] @ 10ffd8 <__cxa_atexit@plt+0x1047b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - b 10ff88 <__cxa_atexit@plt+0x104760> │ │ │ │ - ldr r0, [pc, #72] @ 10ffc8 <__cxa_atexit@plt+0x1047a0> │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str lr, [r5, #32] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + sbcseq pc, r5, r0, ror #2 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + rsceq pc, r3, ip, lsr #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r2, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1166bc <__cxa_atexit@plt+0x10ae94> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + bhi 1166cc <__cxa_atexit@plt+0x10aea4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 1166d4 <__cxa_atexit@plt+0x10aeac> │ │ │ │ + ldr r3, [pc, #96] @ 1166f8 <__cxa_atexit@plt+0x10aed0> │ │ │ │ + ldr r0, [pc, #96] @ 1166fc <__cxa_atexit@plt+0x10aed4> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + stm lr, {r0, r6, sl} │ │ │ │ + mov r6, r2 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 1166dc <__cxa_atexit@plt+0x10aeb4> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 1166f4 <__cxa_atexit@plt+0x10aecc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ + bx r0 │ │ │ │ + smullseq pc, r5, ip, r0 @ │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + rsceq pc, r3, r4, ror #19 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 116760 <__cxa_atexit@plt+0x10af38> │ │ │ │ + ldr r3, [pc, #80] @ 116778 <__cxa_atexit@plt+0x10af50> │ │ │ │ + ldr r2, [pc, #80] @ 11677c <__cxa_atexit@plt+0x10af54> │ │ │ │ + ldr lr, [pc, #80] @ 116780 <__cxa_atexit@plt+0x10af58> │ │ │ │ + sub r1, r6, #30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 116784 <__cxa_atexit@plt+0x10af5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - mov fp, r8 │ │ │ │ - str r3, [r5, #8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #19 │ │ │ │ - andeq r0, r0, r4, ror #19 │ │ │ │ - andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r0, r0, r0, ror #13 │ │ │ │ - andeq r0, r0, r4, lsl r5 │ │ │ │ - muleq r0, r0, r6 │ │ │ │ - andeq r0, r0, r0, lsr #7 │ │ │ │ - @ instruction: 0x000003b8 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl #23 │ │ │ │ - andeq r0, r0, r8, ror r9 │ │ │ │ - @ instruction: 0xffffebb8 │ │ │ │ - @ instruction: 0xffffebf0 │ │ │ │ - ldrdeq r6, [r4], #52 @ 0x34 @ │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + rsceq pc, r3, r0, asr #18 │ │ │ │ + sbcseq pc, r5, r0, lsr #32 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1167d8 <__cxa_atexit@plt+0x10afb0> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 1167e8 <__cxa_atexit@plt+0x10afc0> │ │ │ │ + ldr r2, [pc, #64] @ 116804 <__cxa_atexit@plt+0x10afdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 116800 <__cxa_atexit@plt+0x10afd8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r5, r8, asr pc │ │ │ │ + rsceq pc, r3, r8, asr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1100a8 <__cxa_atexit@plt+0x104880> │ │ │ │ - ldr r9, [pc, #156] @ 1100c0 <__cxa_atexit@plt+0x104898> │ │ │ │ - ldr r8, [pc, #156] @ 1100c4 <__cxa_atexit@plt+0x10489c> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r7, #32]! │ │ │ │ - ldm r5, {r2, sl} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r8, r3, #24 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - add r0, r3, #52 @ 0x34 │ │ │ │ - sub lr, r6, #43 @ 0x2b │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stm r8, {r2, r3, sl} │ │ │ │ - stm r0, {r2, r3, lr} │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #68] @ 1100c8 <__cxa_atexit@plt+0x1048a0> │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 116870 <__cxa_atexit@plt+0x10b048> │ │ │ │ + ldr r7, [pc, #80] @ 116888 <__cxa_atexit@plt+0x10b060> │ │ │ │ + ldr r2, [pc, #80] @ 11688c <__cxa_atexit@plt+0x10b064> │ │ │ │ + ldr lr, [pc, #80] @ 116890 <__cxa_atexit@plt+0x10b068> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #48]! @ 0x30 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - mov r5, r7 │ │ │ │ - str r2, [r7] │ │ │ │ - mov r7, r3 │ │ │ │ - b 10df98 <__cxa_atexit@plt+0x102770> │ │ │ │ - ldr r3, [pc, #28] @ 1100cc <__cxa_atexit@plt+0x1048a4> │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + sub r1, r6, #30 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r3, {r7, r8, r9} │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r2, r8, r9, lr} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 116894 <__cxa_atexit@plt+0x10b06c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + rsceq pc, r3, r0, lsr r8 @ │ │ │ │ + sbcseq lr, r5, r0, lsl pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1168f8 <__cxa_atexit@plt+0x10b0d0> │ │ │ │ + ldr r3, [pc, #80] @ 116910 <__cxa_atexit@plt+0x10b0e8> │ │ │ │ + ldr r9, [pc, #80] @ 116914 <__cxa_atexit@plt+0x10b0ec> │ │ │ │ + ldr lr, [pc, #80] @ 116918 <__cxa_atexit@plt+0x10b0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffcbdc │ │ │ │ - @ instruction: 0xffffcc4c │ │ │ │ - @ instruction: 0xffffdf08 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r1, r0, r9, lsl #17 │ │ │ │ + sub r1, r6, #21 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 11691c <__cxa_atexit@plt+0x10b0f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + strdeq pc, [r3], #180 @ 0xb4 @ │ │ │ │ + sbcseq lr, r5, ip, lsl #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11694c <__cxa_atexit@plt+0x10b124> │ │ │ │ + ldr r5, [pc, #28] @ 11695c <__cxa_atexit@plt+0x10b134> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a0a5c <__cxa_atexit@plt+0x595234> │ │ │ │ + ldr r7, [pc, #12] @ 116960 <__cxa_atexit@plt+0x10b138> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq lr, r5, r0, asr #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 110000 <__cxa_atexit@plt+0x1047d8> │ │ │ │ - andeq r1, r0, r9, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 11010c <__cxa_atexit@plt+0x1048e4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 11012c <__cxa_atexit@plt+0x104904> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1169c8 <__cxa_atexit@plt+0x10b1a0> │ │ │ │ + ldr r3, [pc, #80] @ 1169e0 <__cxa_atexit@plt+0x10b1b8> │ │ │ │ + ldr r9, [pc, #80] @ 1169e4 <__cxa_atexit@plt+0x10b1bc> │ │ │ │ + ldr lr, [pc, #80] @ 1169e8 <__cxa_atexit@plt+0x10b1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 110154 <__cxa_atexit@plt+0x10492c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + sub r1, r6, #21 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1101a4 <__cxa_atexit@plt+0x10497c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub lr, r5, #16 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #60] @ 1101b4 <__cxa_atexit@plt+0x10498c> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r6, r4, r8, rrx │ │ │ │ - andeq r0, r0, r7, asr #23 │ │ │ │ + ldr r7, [pc, #28] @ 1169ec <__cxa_atexit@plt+0x10b1c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + rsceq pc, r3, r4, lsr #22 │ │ │ │ + ldrheq lr, [r5], #220 @ 0xdc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 116a20 <__cxa_atexit@plt+0x10b1f8> │ │ │ │ + ldr r2, [pc, #32] @ 116a30 <__cxa_atexit@plt+0x10b208> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ + ldr r7, [pc, #12] @ 116a34 <__cxa_atexit@plt+0x10b20c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq lr, r5, r0, ror sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 1101dc <__cxa_atexit@plt+0x1049b4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 1101fc <__cxa_atexit@plt+0x1049d4> │ │ │ │ + ldr r3, [pc, #16] @ 116a58 <__cxa_atexit@plt+0x10b230> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ + str r3, [r5] │ │ │ │ + b 5a0a5c <__cxa_atexit@plt+0x595234> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 110224 <__cxa_atexit@plt+0x1049fc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #36 @ 0x24 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 116ac8 <__cxa_atexit@plt+0x10b2a0> │ │ │ │ + ldr r3, [pc, #80] @ 116ae0 <__cxa_atexit@plt+0x10b2b8> │ │ │ │ + ldr r2, [pc, #80] @ 116ae4 <__cxa_atexit@plt+0x10b2bc> │ │ │ │ + ldr lr, [pc, #80] @ 116ae8 <__cxa_atexit@plt+0x10b2c0> │ │ │ │ + sub r1, r6, #30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 116aec <__cxa_atexit@plt+0x10b2c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + ldrdeq pc, [r3], #88 @ 0x58 @ │ │ │ │ + ldrheq lr, [r5], #200 @ 0xc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 116b20 <__cxa_atexit@plt+0x10b2f8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 116b28 <__cxa_atexit@plt+0x10b300> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c782fc <__cxa_atexit@plt+0xc6cad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + rsceq pc, r3, r8, ror #9 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 116b7c <__cxa_atexit@plt+0x10b354> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 110278 <__cxa_atexit@plt+0x104a50> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldr r8, [pc, #60] @ 110288 <__cxa_atexit@plt+0x104a60> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r5, r4, r4, pc @ │ │ │ │ - andeq r1, r0, r8, lsl #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r9, [r3, #-12] │ │ │ │ - ldr lr, [r1, #-4]! │ │ │ │ - ldmib r3, {r8, sl} │ │ │ │ - mvn r0, r2 │ │ │ │ - tst r0, #3 │ │ │ │ - bne 1102ec <__cxa_atexit@plt+0x104ac4> │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - sub r0, r5, #12 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r9, [r5, #28] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - bhi 110320 <__cxa_atexit@plt+0x104af8> │ │ │ │ - add r0, r5, #12 │ │ │ │ - stm r0, {r7, r8, lr} │ │ │ │ - str r2, [r5, #24] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, fp │ │ │ │ - b 112690 <__cxa_atexit@plt+0x106e68> │ │ │ │ - ldr r0, [pc, #80] @ 110344 <__cxa_atexit@plt+0x104b1c> │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - sub r0, r5, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - bhi 110338 <__cxa_atexit@plt+0x104b10> │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 112690 <__cxa_atexit@plt+0x106e68> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 116b84 <__cxa_atexit@plt+0x10b35c> │ │ │ │ + ldr r1, [pc, #64] @ 116ba0 <__cxa_atexit@plt+0x10b378> │ │ │ │ + ldr r0, [pc, #64] @ 116ba4 <__cxa_atexit@plt+0x10b37c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stmdb r5, {r0, r3, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + mov r6, r3 │ │ │ │ + b 116b8c <__cxa_atexit@plt+0x10b364> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 116b9c <__cxa_atexit@plt+0x10b374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r5, r8, lsl #24 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + rsceq pc, r3, r4, lsr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 116bd8 <__cxa_atexit@plt+0x10b3b0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 116be0 <__cxa_atexit@plt+0x10b3b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b c782fc <__cxa_atexit@plt+0xc6cad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + rsceq pc, r3, r0, lsr r4 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 116c50 <__cxa_atexit@plt+0x10b428> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 116c58 <__cxa_atexit@plt+0x10b430> │ │ │ │ + ldr r1, [pc, #92] @ 116c74 <__cxa_atexit@plt+0x10b44c> │ │ │ │ + ldr lr, [pc, #92] @ 116c78 <__cxa_atexit@plt+0x10b450> │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + ldr r0, [pc, #88] @ 116c7c <__cxa_atexit@plt+0x10b454> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + mov r6, r3 │ │ │ │ + b 116c60 <__cxa_atexit@plt+0x10b438> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 116c70 <__cxa_atexit@plt+0x10b448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + sbcseq lr, r5, r8, lsr fp │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + rsceq pc, r3, r0, ror #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 11036c <__cxa_atexit@plt+0x104b44> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [pc, #36] @ 116cb4 <__cxa_atexit@plt+0x10b48c> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 116cb8 <__cxa_atexit@plt+0x10b490> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + smlaleq pc, r3, r0, r3 @ │ │ │ │ + rsceq pc, r3, ip, lsl #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 116cec <__cxa_atexit@plt+0x10b4c4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 116cf4 <__cxa_atexit@plt+0x10b4cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c782fc <__cxa_atexit@plt+0xc6cad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r3, ip, lsl r3 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 116d64 <__cxa_atexit@plt+0x10b53c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1103ac <__cxa_atexit@plt+0x104b84> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 1103bc <__cxa_atexit@plt+0x104b94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r4, ip, asr lr │ │ │ │ - andeq r3, r0, r9, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1103e8 <__cxa_atexit@plt+0x104bc0> │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 1103fc <__cxa_atexit@plt+0x104bd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 116d6c <__cxa_atexit@plt+0x10b544> │ │ │ │ + ldr r1, [pc, #92] @ 116d88 <__cxa_atexit@plt+0x10b560> │ │ │ │ + ldr lr, [pc, #92] @ 116d8c <__cxa_atexit@plt+0x10b564> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 116d90 <__cxa_atexit@plt+0x10b568> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + mov r6, r3 │ │ │ │ + b 116d74 <__cxa_atexit@plt+0x10b54c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 116d84 <__cxa_atexit@plt+0x10b55c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r5, r8, lsr #20 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + rsceq pc, r3, ip, asr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 110424 <__cxa_atexit@plt+0x104bfc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [pc, #36] @ 116dc8 <__cxa_atexit@plt+0x10b5a0> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 116dcc <__cxa_atexit@plt+0x10b5a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + rsceq pc, r3, r0, lsl #5 │ │ │ │ + rsceq pc, r3, r4, ror r2 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 116e00 <__cxa_atexit@plt+0x10b5d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 116e08 <__cxa_atexit@plt+0x10b5e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c782fc <__cxa_atexit@plt+0xc6cad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, r3, r8, lsl #4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 116e78 <__cxa_atexit@plt+0x10b650> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 110464 <__cxa_atexit@plt+0x104c3c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 110474 <__cxa_atexit@plt+0x104c4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r4, r4, lsr #27 │ │ │ │ - andeq r1, r0, r9, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 11049c <__cxa_atexit@plt+0x104c74> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 1104bc <__cxa_atexit@plt+0x104c94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 116e80 <__cxa_atexit@plt+0x10b658> │ │ │ │ + ldr r1, [pc, #92] @ 116e9c <__cxa_atexit@plt+0x10b674> │ │ │ │ + ldr lr, [pc, #92] @ 116ea0 <__cxa_atexit@plt+0x10b678> │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + ldr r0, [pc, #88] @ 116ea4 <__cxa_atexit@plt+0x10b67c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + mov r6, r3 │ │ │ │ + b 116e88 <__cxa_atexit@plt+0x10b660> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 116e98 <__cxa_atexit@plt+0x10b670> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r5, r8, lsl r9 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + rsceq pc, r3, r8, lsr r2 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1104e4 <__cxa_atexit@plt+0x104cbc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r2, [pc, #36] @ 116edc <__cxa_atexit@plt+0x10b6b4> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 116ee0 <__cxa_atexit@plt+0x10b6b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + rsceq pc, r3, ip, ror #2 │ │ │ │ + rsceq pc, r3, r0, ror #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 116f14 <__cxa_atexit@plt+0x10b6ec> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 116f1c <__cxa_atexit@plt+0x10b6f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c782fc <__cxa_atexit@plt+0xc6cad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq pc, [r3], #4 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 116f90 <__cxa_atexit@plt+0x10b768> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 110534 <__cxa_atexit@plt+0x104d0c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub lr, r5, #16 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #60] @ 110544 <__cxa_atexit@plt+0x104d1c> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 116f98 <__cxa_atexit@plt+0x10b770> │ │ │ │ + ldr lr, [pc, #96] @ 116fb4 <__cxa_atexit@plt+0x10b78c> │ │ │ │ + ldr r0, [pc, #96] @ 116fb8 <__cxa_atexit@plt+0x10b790> │ │ │ │ + ldr ip, [pc, #96] @ 116fbc <__cxa_atexit@plt+0x10b794> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r5, [r4], #200 @ 0xc8 @ │ │ │ │ - andeq r0, r0, r7, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 11056c <__cxa_atexit@plt+0x104d44> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 11058c <__cxa_atexit@plt+0x104d64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ + b 116fa0 <__cxa_atexit@plt+0x10b778> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 116fb0 <__cxa_atexit@plt+0x10b788> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r5, r4, lsl #16 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + rsceq pc, r3, r8, lsr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1105b4 <__cxa_atexit@plt+0x104d8c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 117014 <__cxa_atexit@plt+0x10b7ec> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 11701c <__cxa_atexit@plt+0x10b7f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c782fc <__cxa_atexit@plt+0xc6cad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + strdeq lr, [r3], #244 @ 0xf4 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 117090 <__cxa_atexit@plt+0x10b868> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 110608 <__cxa_atexit@plt+0x104de0> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldr r8, [pc, #60] @ 110618 <__cxa_atexit@plt+0x104df0> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 117098 <__cxa_atexit@plt+0x10b870> │ │ │ │ + ldr lr, [pc, #96] @ 1170b4 <__cxa_atexit@plt+0x10b88c> │ │ │ │ + ldr r0, [pc, #96] @ 1170b8 <__cxa_atexit@plt+0x10b890> │ │ │ │ + ldr ip, [pc, #96] @ 1170bc <__cxa_atexit@plt+0x10b894> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r4, r4, lsl #24 │ │ │ │ - andeq r1, r0, r8, asr #17 │ │ │ │ + b 1170a0 <__cxa_atexit@plt+0x10b878> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1170b0 <__cxa_atexit@plt+0x10b888> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r5, r8, lsl #14 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + rsceq pc, r3, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - mvn r1, r2 │ │ │ │ - ldr r9, [r3, #-12] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r8, [r3, #16] │ │ │ │ - tst r1, #3 │ │ │ │ - bne 110670 <__cxa_atexit@plt+0x104e48> │ │ │ │ - str r0, [r5, #28] │ │ │ │ - sub r0, r5, #8 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub lr, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 117170 <__cxa_atexit@plt+0x10b948> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r0, r5, #28 │ │ │ │ cmp fp, r0 │ │ │ │ - str r9, [r5, #32] │ │ │ │ - bhi 1106a8 <__cxa_atexit@plt+0x104e80> │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ - mov r8, fp │ │ │ │ - b 1156d0 <__cxa_atexit@plt+0x109ea8> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - ldr r1, [pc, #84] @ 1106d0 <__cxa_atexit@plt+0x104ea8> │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + bhi 117180 <__cxa_atexit@plt+0x10b958> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 117188 <__cxa_atexit@plt+0x10b960> │ │ │ │ + ldr lr, [pc, #120] @ 1171ac <__cxa_atexit@plt+0x10b984> │ │ │ │ + ldr r1, [pc, #120] @ 1171b0 <__cxa_atexit@plt+0x10b988> │ │ │ │ + ldr ip, [pc, #120] @ 1171b4 <__cxa_atexit@plt+0x10b98c> │ │ │ │ + add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r0, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bhi 1106bc <__cxa_atexit@plt+0x104e94> │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ - mov r8, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1156d0 <__cxa_atexit@plt+0x109ea8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 117190 <__cxa_atexit@plt+0x10b968> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 1171a8 <__cxa_atexit@plt+0x10b980> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r7, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1106f8 <__cxa_atexit@plt+0x104ed0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + sbcseq lr, r5, r4, lsl r6 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + rsceq lr, r3, r8, asr #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub lr, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 117244 <__cxa_atexit@plt+0x10ba1c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r0, r5, #28 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + bhi 117254 <__cxa_atexit@plt+0x10ba2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 110738 <__cxa_atexit@plt+0x104f10> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #44] @ 110748 <__cxa_atexit@plt+0x104f20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc 11725c <__cxa_atexit@plt+0x10ba34> │ │ │ │ + ldr lr, [pc, #120] @ 117280 <__cxa_atexit@plt+0x10ba58> │ │ │ │ + ldr r1, [pc, #120] @ 117284 <__cxa_atexit@plt+0x10ba5c> │ │ │ │ + ldr ip, [pc, #120] @ 117288 <__cxa_atexit@plt+0x10ba60> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 117264 <__cxa_atexit@plt+0x10ba3c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 11727c <__cxa_atexit@plt+0x10ba54> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r5, [r4], #160 @ 0xa0 @ │ │ │ │ - andeq r0, r0, r7, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 110774 <__cxa_atexit@plt+0x104f4c> │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 110788 <__cxa_atexit@plt+0x104f60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1107b0 <__cxa_atexit@plt+0x104f88> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + sbcseq lr, r5, ip, lsr r5 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + rsceq lr, r3, r4, ror lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub lr, r5, #4 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 117310 <__cxa_atexit@plt+0x10bae8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + bhi 117320 <__cxa_atexit@plt+0x10baf8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1107f0 <__cxa_atexit@plt+0x104fc8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 110800 <__cxa_atexit@plt+0x104fd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc 117328 <__cxa_atexit@plt+0x10bb00> │ │ │ │ + ldr lr, [pc, #112] @ 11734c <__cxa_atexit@plt+0x10bb24> │ │ │ │ + ldr r1, [pc, #112] @ 117350 <__cxa_atexit@plt+0x10bb28> │ │ │ │ + ldr ip, [pc, #112] @ 117354 <__cxa_atexit@plt+0x10bb2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 117330 <__cxa_atexit@plt+0x10bb08> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 117348 <__cxa_atexit@plt+0x10bb20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r4, r8, lsl sl │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - bne 11087c <__cxa_atexit@plt+0x105054> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add sl, r3, #14 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr lr, [r3, #10] │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - ldr r3, [r3, #26] │ │ │ │ - ldr ip, [pc, #148] @ 1108e0 <__cxa_atexit@plt+0x1050b8> │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r5, r4, ror #8 │ │ │ │ + @ instruction: 0xfffff9a0 │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + rsceq lr, r3, r0, lsr #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1173d4 <__cxa_atexit@plt+0x10bbac> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + bhi 1173e0 <__cxa_atexit@plt+0x10bbb8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 1173e8 <__cxa_atexit@plt+0x10bbc0> │ │ │ │ + ldr ip, [pc, #108] @ 117410 <__cxa_atexit@plt+0x10bbe8> │ │ │ │ + ldr r3, [pc, #108] @ 117414 <__cxa_atexit@plt+0x10bbec> │ │ │ │ + ldr r1, [pc, #108] @ 117418 <__cxa_atexit@plt+0x10bbf0> │ │ │ │ add ip, pc, ip │ │ │ │ - str ip, [r3, #-16]! │ │ │ │ - ands r2, r9, #3 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str sl, [r5, #20] │ │ │ │ - beq 11089c <__cxa_atexit@plt+0x105074> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1108ac <__cxa_atexit@plt+0x105084> │ │ │ │ - add r5, r5, #24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #100] @ 1108e8 <__cxa_atexit@plt+0x1050c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 10fac0 <__cxa_atexit@plt+0x104298> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + sub r3, r5, #20 │ │ │ │ + stmdb r5, {r9, ip} │ │ │ │ + stm r3, {r1, r6, sl} │ │ │ │ + str lr, [r6, #8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1108e4 <__cxa_atexit@plt+0x1050bc> │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r5, #16] │ │ │ │ + mov r2, r6 │ │ │ │ + b 1173f0 <__cxa_atexit@plt+0x10bbc8> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 11740c <__cxa_atexit@plt+0x10bbe4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - beq 1108d0 <__cxa_atexit@plt+0x1050a8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 10fbdc <__cxa_atexit@plt+0x1043b4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff330 │ │ │ │ - @ instruction: 0xfffff31c │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 110910 <__cxa_atexit@plt+0x1050e8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 110950 <__cxa_atexit@plt+0x105128> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 110960 <__cxa_atexit@plt+0x105138> │ │ │ │ + sbcseq lr, r5, ip, lsr #7 │ │ │ │ + @ instruction: 0xfffffb00 │ │ │ │ + @ instruction: 0xfffffa24 │ │ │ │ + ldrdeq lr, [r3], #200 @ 0xc8 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 117498 <__cxa_atexit@plt+0x10bc70> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + bhi 1174a4 <__cxa_atexit@plt+0x10bc7c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 1174ac <__cxa_atexit@plt+0x10bc84> │ │ │ │ + ldr ip, [pc, #108] @ 1174d4 <__cxa_atexit@plt+0x10bcac> │ │ │ │ + ldr r3, [pc, #108] @ 1174d8 <__cxa_atexit@plt+0x10bcb0> │ │ │ │ + ldr r1, [pc, #108] @ 1174dc <__cxa_atexit@plt+0x10bcb4> │ │ │ │ + add ip, pc, ip │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + sub r3, r5, #20 │ │ │ │ + stmdb r5, {r9, ip} │ │ │ │ + stm r3, {r1, r6, sl} │ │ │ │ + str lr, [r6, #8] │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 1174b4 <__cxa_atexit@plt+0x10bc8c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1174d0 <__cxa_atexit@plt+0x10bca8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r5, [r4], #136 @ 0x88 │ │ │ │ - andeq r1, r0, r9, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 110988 <__cxa_atexit@plt+0x105160> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 1109a8 <__cxa_atexit@plt+0x105180> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1109d0 <__cxa_atexit@plt+0x1051a8> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ + sbcseq lr, r5, r0, ror #5 │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + @ instruction: 0xfffff738 │ │ │ │ + rsceq lr, r3, r4, lsl ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub lr, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 117560 <__cxa_atexit@plt+0x10bd38> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + bhi 117570 <__cxa_atexit@plt+0x10bd48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 110a20 <__cxa_atexit@plt+0x1051f8> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub lr, r5, #16 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #60] @ 110a30 <__cxa_atexit@plt+0x105208> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ + bcc 117578 <__cxa_atexit@plt+0x10bd50> │ │ │ │ + ldr lr, [pc, #108] @ 11759c <__cxa_atexit@plt+0x10bd74> │ │ │ │ + ldr r1, [pc, #108] @ 1175a0 <__cxa_atexit@plt+0x10bd78> │ │ │ │ + ldr ip, [pc, #108] @ 1175a4 <__cxa_atexit@plt+0x10bd7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r3, sl, lr} │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 117580 <__cxa_atexit@plt+0x10bd58> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 117598 <__cxa_atexit@plt+0x10bd70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r4, ip, ror #15 │ │ │ │ - andeq r0, r0, r7, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 110a58 <__cxa_atexit@plt+0x105230> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 110a78 <__cxa_atexit@plt+0x105250> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 110aa0 <__cxa_atexit@plt+0x105278> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 110af4 <__cxa_atexit@plt+0x1052cc> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldr r8, [pc, #60] @ 110b04 <__cxa_atexit@plt+0x1052dc> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ + sbcseq lr, r5, r8, lsl r2 │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + @ instruction: 0xfffff784 │ │ │ │ + rsceq lr, r3, ip, asr #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r2, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11761c <__cxa_atexit@plt+0x10bdf4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + bhi 11762c <__cxa_atexit@plt+0x10be04> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 117634 <__cxa_atexit@plt+0x10be0c> │ │ │ │ + ldr r3, [pc, #96] @ 117658 <__cxa_atexit@plt+0x10be30> │ │ │ │ + ldr r0, [pc, #96] @ 11765c <__cxa_atexit@plt+0x10be34> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + stm lr, {r0, r6, sl} │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 11763c <__cxa_atexit@plt+0x10be14> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 117654 <__cxa_atexit@plt+0x10be2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r4, r8, lsl r7 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 112664 <__cxa_atexit@plt+0x106e3c> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + bx r0 │ │ │ │ + sbcseq lr, r5, r4, asr r1 │ │ │ │ + @ instruction: 0xfffff4f4 │ │ │ │ + rsceq lr, r3, r4, lsl #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 110b48 <__cxa_atexit@plt+0x105320> │ │ │ │ + bhi 1176b0 <__cxa_atexit@plt+0x10be88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 110b50 <__cxa_atexit@plt+0x105328> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [pc, #72] @ 1176cc <__cxa_atexit@plt+0x10bea4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1176b8 <__cxa_atexit@plt+0x10be90> │ │ │ │ + ldr r3, [pc, #56] @ 1176d4 <__cxa_atexit@plt+0x10beac> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1176d0 <__cxa_atexit@plt+0x10bea8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r3, r4, ror r9 │ │ │ │ + ldrsbeq lr, [r5], #4 │ │ │ │ + @ instruction: 0xfffff398 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #136 @ 0x88 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1177d0 <__cxa_atexit@plt+0x10bfa8> │ │ │ │ + ldr r2, [pc, #232] @ 1177e8 <__cxa_atexit@plt+0x10bfc0> │ │ │ │ + ldr r3, [pc, #232] @ 1177ec <__cxa_atexit@plt+0x10bfc4> │ │ │ │ + ldr sl, [pc, #232] @ 1177f0 <__cxa_atexit@plt+0x10bfc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #228] @ 1177f4 <__cxa_atexit@plt+0x10bfcc> │ │ │ │ + ldr r0, [pc, #228] @ 1177f8 <__cxa_atexit@plt+0x10bfd0> │ │ │ │ + str r2, [r7, #88]! @ 0x58 │ │ │ │ + sub r2, r6, #130 @ 0x82 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + sub r2, r6, #94 @ 0x5e │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + sub r2, r6, #82 @ 0x52 │ │ │ │ + str r2, [r7, #32] │ │ │ │ + sub r2, r6, #70 @ 0x46 │ │ │ │ + sub r1, r6, #118 @ 0x76 │ │ │ │ + sub lr, r6, #106 @ 0x6a │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r2, r6, #58 @ 0x3a │ │ │ │ + str lr, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r7, #24] │ │ │ │ + ldr r2, [pc, #168] @ 1177fc <__cxa_atexit@plt+0x10bfd4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r7, #48 @ 0x30 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r7, #16] │ │ │ │ + ldr r2, [pc, #140] @ 117800 <__cxa_atexit@plt+0x10bfd8> │ │ │ │ + ldr r1, [pc, #140] @ 117804 <__cxa_atexit@plt+0x10bfdc> │ │ │ │ + stm lr, {r0, r8, r9, ip} │ │ │ │ + sub lr, r7, #32 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r7, #84 @ 0x54 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r7, #72 @ 0x48 │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + stmdb r7, {r3, r8, r9} │ │ │ │ + str r9, [r7, #-52] @ 0xffffffcc │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + ldr r3, [pc, #80] @ 117808 <__cxa_atexit@plt+0x10bfe0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #-56] @ 0xffffffc8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-60] @ 0xffffffc4 │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 11780c <__cxa_atexit@plt+0x10bfe4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #136 @ 0x88 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + rsceq lr, r3, r0, lsr #18 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + @ instruction: 0xfffff968 │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + ldrsbeq sp, [r5], #248 @ 0xf8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 117860 <__cxa_atexit@plt+0x10c038> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 117870 <__cxa_atexit@plt+0x10c048> │ │ │ │ + ldr r2, [pc, #64] @ 11788c <__cxa_atexit@plt+0x10c064> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 117888 <__cxa_atexit@plt+0x10c060> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq sp, [r5], #228 @ 0xe4 │ │ │ │ + rsceq lr, r3, r0, asr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1176e4 <__cxa_atexit@plt+0x10bebc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1178f0 <__cxa_atexit@plt+0x10c0c8> │ │ │ │ + ldr r2, [pc, #68] @ 11790c <__cxa_atexit@plt+0x10c0e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1178fc <__cxa_atexit@plt+0x10c0d4> │ │ │ │ + ldr r5, [pc, #48] @ 117914 <__cxa_atexit@plt+0x10c0ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a0a5c <__cxa_atexit@plt+0x595234> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 117910 <__cxa_atexit@plt+0x10c0e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r4, r0, asr #9 │ │ │ │ + rsceq lr, r3, r0, lsr r7 │ │ │ │ + smullseq sp, r5, r0, lr │ │ │ │ + @ instruction: 0xfffff084 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r6 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 117994 <__cxa_atexit@plt+0x10c16c> │ │ │ │ + ldr r3, [pc, #108] @ 1179ac <__cxa_atexit@plt+0x10c184> │ │ │ │ + ldr lr, [pc, #108] @ 1179b0 <__cxa_atexit@plt+0x10c188> │ │ │ │ + ldr r9, [pc, #108] @ 1179b4 <__cxa_atexit@plt+0x10c18c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #20]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #96] @ 1179b8 <__cxa_atexit@plt+0x10c190> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r3, r6, #37 @ 0x25 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r6, #31 │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 1179bc <__cxa_atexit@plt+0x10c194> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + rsceq lr, r3, r8, ror #22 │ │ │ │ + sbcseq sp, r5, r8, lsl lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 110bcc <__cxa_atexit@plt+0x1053a4> │ │ │ │ - ldr r2, [pc, #96] @ 110bd8 <__cxa_atexit@plt+0x1053b0> │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ + bhi 117a04 <__cxa_atexit@plt+0x10c1dc> │ │ │ │ + ldr r2, [pc, #48] @ 117a10 <__cxa_atexit@plt+0x10c1e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ 117a14 <__cxa_atexit@plt+0x10c1ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #32] @ 117a18 <__cxa_atexit@plt+0x10c1f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r3, r8, lsl r6 │ │ │ │ + rsceq lr, r3, ip, lsr #12 │ │ │ │ + rsceq lr, r3, r8, asr r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b242ec <__cxa_atexit@plt+0xb18ac4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b32978 <__cxa_atexit@plt+0xb27150> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 117ae0 <__cxa_atexit@plt+0x10c2b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 117aec <__cxa_atexit@plt+0x10c2c4> │ │ │ │ + ldr lr, [pc, #128] @ 117afc <__cxa_atexit@plt+0x10c2d4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #124] @ 117b00 <__cxa_atexit@plt+0x10c2d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr sl, [pc, #84] @ 117b04 <__cxa_atexit@plt+0x10c2dc> │ │ │ │ + ldr r0, [pc, #84] @ 117b08 <__cxa_atexit@plt+0x10c2e0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #68] @ 117b0c <__cxa_atexit@plt+0x10c2e4> │ │ │ │ + mov r5, r2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r3, lr} │ │ │ │ + str r9, [r3, #24] │ │ │ │ + b 5a0dec <__cxa_atexit@plt+0x5955c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq lr, r3, r0, ror r5 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + rsceq lr, r3, r8, lsr #11 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + sbcseq sp, r5, ip, lsr ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 117b54 <__cxa_atexit@plt+0x10c32c> │ │ │ │ + ldr r1, [pc, #40] @ 117b5c <__cxa_atexit@plt+0x10c334> │ │ │ │ + ldr r2, [pc, #40] @ 117b60 <__cxa_atexit@plt+0x10c338> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - sub sl, r3, #32 │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - stm sl, {r1, r2, r7} │ │ │ │ - sub r1, r3, #20 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq sp, r5, r8, lsl ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 117b9c <__cxa_atexit@plt+0x10c374> │ │ │ │ + ldr r7, [pc, #52] @ 117bb4 <__cxa_atexit@plt+0x10c38c> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 117bb8 <__cxa_atexit@plt+0x10c390> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #12] @ 117bb0 <__cxa_atexit@plt+0x10c388> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, r3, ip, asr r4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq lr, r3, r8, lsr #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 117bfc <__cxa_atexit@plt+0x10c3d4> │ │ │ │ + ldr r7, [pc, #52] @ 117c10 <__cxa_atexit@plt+0x10c3e8> │ │ │ │ tst r8, #3 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - beq 110bc0 <__cxa_atexit@plt+0x105398> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 117bf0 <__cxa_atexit@plt+0x10c3c8> │ │ │ │ mov r7, r8 │ │ │ │ - b 110be4 <__cxa_atexit@plt+0x1053bc> │ │ │ │ + b 115f40 <__cxa_atexit@plt+0x10a718> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 117c14 <__cxa_atexit@plt+0x10c3ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe35c │ │ │ │ + sbcseq sp, r5, r0, ror #22 │ │ │ │ + sbcseq sp, r5, r0, asr fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 117c8c <__cxa_atexit@plt+0x10c464> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 117c94 <__cxa_atexit@plt+0x10c46c> │ │ │ │ + ldr lr, [pc, #88] @ 117ca8 <__cxa_atexit@plt+0x10c480> │ │ │ │ + ldr r0, [pc, #88] @ 117cac <__cxa_atexit@plt+0x10c484> │ │ │ │ + add r9, r7, #12 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + ldr r8, [pc, #64] @ 117cb0 <__cxa_atexit@plt+0x10c488> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + add r8, pc, r8 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + b 5be07c <__cxa_atexit@plt+0x5b2854> │ │ │ │ + mov r6, r3 │ │ │ │ + b 117c9c <__cxa_atexit@plt+0x10c474> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + smlaleq lr, r3, ip, r3 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 117ce8 <__cxa_atexit@plt+0x10c4c0> │ │ │ │ + ldr r3, [pc, #28] @ 117cf8 <__cxa_atexit@plt+0x10c4d0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 110c58 <__cxa_atexit@plt+0x105430> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 110c94 <__cxa_atexit@plt+0x10546c> │ │ │ │ - ldr r2, [pc, #712] @ 110ed4 <__cxa_atexit@plt+0x1056ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 117d30 <__cxa_atexit@plt+0x10c508> │ │ │ │ + ldr r2, [pc, #28] @ 117d3c <__cxa_atexit@plt+0x10c514> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq lr, r3, r4, lsr r6 │ │ │ │ + sbcseq sp, r5, r4, lsr #20 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 117da4 <__cxa_atexit@plt+0x10c57c> │ │ │ │ + ldr r2, [pc, #80] @ 117dbc <__cxa_atexit@plt+0x10c594> │ │ │ │ + ldr r1, [pc, #80] @ 117dc0 <__cxa_atexit@plt+0x10c598> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 110da0 <__cxa_atexit@plt+0x105578> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 110dac <__cxa_atexit@plt+0x105584> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 110e98 <__cxa_atexit@plt+0x105670> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #676] @ 110ee8 <__cxa_atexit@plt+0x1056c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r7, #8 │ │ │ │ + str r5, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 110e84 <__cxa_atexit@plt+0x10565c> │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldr sl, [r8, #2] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 110d40 <__cxa_atexit@plt+0x105518> │ │ │ │ - ldr r7, [pc, #592] @ 110ed0 <__cxa_atexit@plt+0x1056a8> │ │ │ │ + ldr r7, [pc, #24] @ 117dc4 <__cxa_atexit@plt+0x10c59c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - eor r3, r2, r3 │ │ │ │ - and r3, r3, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - bne 110ce4 <__cxa_atexit@plt+0x1054bc> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r8, [r8, #7] │ │ │ │ - tst r2, r1 │ │ │ │ - beq 110df4 <__cxa_atexit@plt+0x1055cc> │ │ │ │ - ldr r3, [pc, #524] @ 110ed8 <__cxa_atexit@plt+0x1056b0> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - b 110b60 <__cxa_atexit@plt+0x105338> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - clz r0, r0 │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r2, r3, r0 │ │ │ │ - tst r1, r3, lsr r0 │ │ │ │ - beq 110e14 <__cxa_atexit@plt+0x1055ec> │ │ │ │ - ldr r0, [pc, #428] @ 110eb0 <__cxa_atexit@plt+0x105688> │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r0, [r5] │ │ │ │ - beq 110e30 <__cxa_atexit@plt+0x105608> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 110e38 <__cxa_atexit@plt+0x105610> │ │ │ │ - ldr r0, [pc, #392] @ 110eb4 <__cxa_atexit@plt+0x10568c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - str r1, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - bge 110dc0 <__cxa_atexit@plt+0x105598> │ │ │ │ - ldr r1, [pc, #368] @ 110ebc <__cxa_atexit@plt+0x105694> │ │ │ │ - mov r2, r5 │ │ │ │ - ands lr, r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - mov r1, r2 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str sl, [r1, #24]! │ │ │ │ - beq 110e44 <__cxa_atexit@plt+0x10561c> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - cmp lr, #2 │ │ │ │ - bne 110e50 <__cxa_atexit@plt+0x105628> │ │ │ │ - ldr lr, [pc, #332] @ 110ec8 <__cxa_atexit@plt+0x1056a0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [pc, #328] @ 110ecc <__cxa_atexit@plt+0x1056a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r1] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - b 110e74 <__cxa_atexit@plt+0x10564c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + sbcseq sp, r5, r4, lsl sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 117df8 <__cxa_atexit@plt+0x10c5d0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 117e00 <__cxa_atexit@plt+0x10c5d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b a497c4 <__cxa_atexit@plt+0xa3df9c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #304] @ 110ee4 <__cxa_atexit@plt+0x1056bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #3 │ │ │ │ + rsceq lr, r3, r0, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 117e34 <__cxa_atexit@plt+0x10c60c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 117e3c <__cxa_atexit@plt+0x10c614> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b a49754 <__cxa_atexit@plt+0xa3df2c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #276] @ 110edc <__cxa_atexit@plt+0x1056b4> │ │ │ │ - ldr r1, [pc, #276] @ 110ee0 <__cxa_atexit@plt+0x1056b8> │ │ │ │ - sub r8, r3, #3 │ │ │ │ + ldrdeq lr, [r3], #20 @ │ │ │ │ + sbcseq sp, r5, r4, lsr #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 117ed0 <__cxa_atexit@plt+0x10c6a8> │ │ │ │ + ldr r3, [pc, #148] @ 117efc <__cxa_atexit@plt+0x10c6d4> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r2, [pc, #144] @ 117f00 <__cxa_atexit@plt+0x10c6d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [sl, #20] │ │ │ │ + str r9, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ + add r3, sl, #48 @ 0x30 │ │ │ │ + str r2, [r9, #12]! │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 117ee0 <__cxa_atexit@plt+0x10c6b8> │ │ │ │ + ldr r7, [pc, #112] @ 117f0c <__cxa_atexit@plt+0x10c6e4> │ │ │ │ + ldr r2, [pc, #112] @ 117f10 <__cxa_atexit@plt+0x10c6e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #28]! │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r7, [pc, #84] @ 117f14 <__cxa_atexit@plt+0x10c6ec> │ │ │ │ + sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r1, [pc, #176] @ 110eac <__cxa_atexit@plt+0x105684> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, lr │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [pc, #156] @ 110eb8 <__cxa_atexit@plt+0x105690> │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r7, lr │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #104] @ 110ec0 <__cxa_atexit@plt+0x105698> │ │ │ │ - ldr r5, [pc, #104] @ 110ec4 <__cxa_atexit@plt+0x10569c> │ │ │ │ - sub r8, r3, #3 │ │ │ │ + ldr r7, [pc, #48] @ 117f08 <__cxa_atexit@plt+0x10c6e0> │ │ │ │ + mov r6, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r1] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, sl │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #12 │ │ │ │ + b 117eec <__cxa_atexit@plt+0x10c6c4> │ │ │ │ + ldr r7, [pc, #28] @ 117f04 <__cxa_atexit@plt+0x10c6dc> │ │ │ │ + mov r6, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #28 │ │ │ │ - andeq r0, r0, r8, lsl #28 │ │ │ │ - andeq r0, r0, r8, lsr #28 │ │ │ │ - andeq r0, r0, r8, lsl #21 │ │ │ │ - andeq r0, r0, ip, lsl #5 │ │ │ │ - andeq r0, r0, r0, ror r5 │ │ │ │ - rsceq r5, r4, ip, lsr #3 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - rsceq r5, r4, r8, lsl #5 │ │ │ │ - andeq r0, r0, r8, ror #5 │ │ │ │ - andeq r0, r0, r0, ror #5 │ │ │ │ - andeq r1, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r6 │ │ │ │ - rsceq r5, r4, r8, lsr r2 │ │ │ │ - rsceq r5, r4, r4, lsr r4 │ │ │ │ - smlaleq r5, r4, ip, r5 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 110f38 <__cxa_atexit@plt+0x105710> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 110f4c <__cxa_atexit@plt+0x105724> │ │ │ │ - ldr r2, [pc, #72] @ 110f60 <__cxa_atexit@plt+0x105738> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 110f5c <__cxa_atexit@plt+0x105734> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + sbcseq sp, r5, r4, lsl #17 │ │ │ │ + ldrsheq sp, [r5], #132 @ 0x84 │ │ │ │ + @ instruction: 0xffffe1c0 │ │ │ │ + @ instruction: 0xffffe21c │ │ │ │ + strdeq lr, [r3], #84 @ 0x54 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 117f48 <__cxa_atexit@plt+0x10c720> │ │ │ │ + ldr r3, [pc, #24] @ 117f54 <__cxa_atexit@plt+0x10c72c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r4, r8, lsr #5 │ │ │ │ - rsceq r5, r4, r8, asr #5 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 110fb0 <__cxa_atexit@plt+0x105788> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 110fc4 <__cxa_atexit@plt+0x10579c> │ │ │ │ - ldr r2, [pc, #72] @ 110fd8 <__cxa_atexit@plt+0x1057b0> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 117f8c <__cxa_atexit@plt+0x10c764> │ │ │ │ + ldr r2, [pc, #28] @ 117f98 <__cxa_atexit@plt+0x10c770> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 110fd4 <__cxa_atexit@plt+0x1057ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + ldrdeq lr, [r3], #56 @ 0x38 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b32ab0 <__cxa_atexit@plt+0xb27288> │ │ │ │ + sbcseq sp, r5, r8, lsl #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 118024 <__cxa_atexit@plt+0x10c7fc> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + cmp r7, r1 │ │ │ │ + str r8, [r2] │ │ │ │ + bcc 11802c <__cxa_atexit@plt+0x10c804> │ │ │ │ + ldr r7, [pc, #96] @ 118054 <__cxa_atexit@plt+0x10c82c> │ │ │ │ + ldr r2, [pc, #96] @ 118058 <__cxa_atexit@plt+0x10c830> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r6, #8 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 118050 <__cxa_atexit@plt+0x10c828> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq sp, r5, r8, lsl #15 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + sbcseq sp, r5, r4, ror r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov sl, fp │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 118120 <__cxa_atexit@plt+0x10c8f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 118128 <__cxa_atexit@plt+0x10c900> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #164] @ 11813c <__cxa_atexit@plt+0x10c914> │ │ │ │ + sub r8, r6, #26 │ │ │ │ + sub r9, r6, #19 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr fp, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr ip, [pc, #136] @ 118140 <__cxa_atexit@plt+0x10c918> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add r0, ip, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #124] @ 118144 <__cxa_atexit@plt+0x10c91c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #112] @ 118148 <__cxa_atexit@plt+0x10c920> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #104] @ 11814c <__cxa_atexit@plt+0x10c924> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r1} │ │ │ │ + ldr r0, [pc, #96] @ 118150 <__cxa_atexit@plt+0x10c928> │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #84] @ 118154 <__cxa_atexit@plt+0x10c92c> │ │ │ │ + str fp, [r3, #24] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r2 │ │ │ │ + mov fp, sl │ │ │ │ + str r9, [r3, #28] │ │ │ │ + b a5f81c <__cxa_atexit@plt+0xa53ff4> │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r5, r4, r0, lsr r2 │ │ │ │ - rsceq r5, r4, r0, asr r2 │ │ │ │ - andeq r0, r0, r7, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r1, #4]! │ │ │ │ - mov lr, r5 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #20]! │ │ │ │ - ldr r8, [r1, #24] │ │ │ │ + b 118130 <__cxa_atexit@plt+0x10c908> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov fp, sl │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r3, r8, asr pc │ │ │ │ + smlaleq lr, r3, r8, r2 │ │ │ │ + rsceq sp, r3, r0, asr pc │ │ │ │ + rsceq sp, r3, r8, lsl #31 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + sbcseq sp, r5, r4, ror r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r2, sl, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 11104c <__cxa_atexit@plt+0x105824> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 111074 <__cxa_atexit@plt+0x10584c> │ │ │ │ - ldr lr, [pc, #96] @ 111088 <__cxa_atexit@plt+0x105860> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r2, [pc, #92] @ 11108c <__cxa_atexit@plt+0x105864> │ │ │ │ - add lr, pc, lr │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1181a4 <__cxa_atexit@plt+0x10c97c> │ │ │ │ + ldr r7, [pc, #56] @ 1181bc <__cxa_atexit@plt+0x10c994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #40] @ 1181c0 <__cxa_atexit@plt+0x10c998> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ 1181c4 <__cxa_atexit@plt+0x10c99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + rsceq lr, r3, r8, lsr #4 │ │ │ │ + sbcseq sp, r5, r4, lsr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11820c <__cxa_atexit@plt+0x10c9e4> │ │ │ │ + ldr r2, [pc, #48] @ 118218 <__cxa_atexit@plt+0x10c9f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r5, r1 │ │ │ │ - str lr, [r1] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 111074 <__cxa_atexit@plt+0x10584c> │ │ │ │ - ldr r2, [pc, #52] @ 111090 <__cxa_atexit@plt+0x105868> │ │ │ │ - ldr r1, [pc, #52] @ 111094 <__cxa_atexit@plt+0x10586c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ 11821c <__cxa_atexit@plt+0x10c9f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #32] @ 118220 <__cxa_atexit@plt+0x10c9f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r9, r3, #1 │ │ │ │ b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, sl │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq r4, [r4], #252 @ 0xfc @ │ │ │ │ - andeq r0, r0, r0, ror r3 │ │ │ │ - rsceq r4, r4, ip, lsr #31 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 111140 <__cxa_atexit@plt+0x105918> │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - eor r0, lr, r1 │ │ │ │ - clz r2, r0 │ │ │ │ - lsr r0, r3, r2 │ │ │ │ - ands r8, r1, r3, lsr r2 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - beq 111178 <__cxa_atexit@plt+0x105950> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 111208 <__cxa_atexit@plt+0x1059e0> │ │ │ │ - ldr r8, [pc, #340] @ 111248 <__cxa_atexit@plt+0x105a20> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #324] @ 11124c <__cxa_atexit@plt+0x105a24> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - b 1111e4 <__cxa_atexit@plt+0x1059bc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1111f8 <__cxa_atexit@plt+0x1059d0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [pc, #260] @ 111260 <__cxa_atexit@plt+0x105a38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r8, r2 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 111228 <__cxa_atexit@plt+0x105a00> │ │ │ │ - ldr r8, [pc, #184] @ 111254 <__cxa_atexit@plt+0x105a2c> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #168] @ 111258 <__cxa_atexit@plt+0x105a30> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #64] @ 111250 <__cxa_atexit@plt+0x105a28> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + rsceq sp, r3, r0, lsl lr │ │ │ │ + rsceq sp, r3, r4, lsr #28 │ │ │ │ + rsceq lr, r3, r0, asr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b242ec <__cxa_atexit@plt+0xb18ac4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b32978 <__cxa_atexit@plt+0xb27150> │ │ │ │ + sbcseq sp, r5, ip, lsl #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r1, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 118310 <__cxa_atexit@plt+0x10cae8> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #28 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 118318 <__cxa_atexit@plt+0x10caf0> │ │ │ │ + ldr r9, [pc, #188] @ 118348 <__cxa_atexit@plt+0x10cb20> │ │ │ │ + ldr lr, [pc, #188] @ 11834c <__cxa_atexit@plt+0x10cb24> │ │ │ │ + ldr r0, [pc, #188] @ 118350 <__cxa_atexit@plt+0x10cb28> │ │ │ │ + mov r3, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub sl, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [pc, #152] @ 118354 <__cxa_atexit@plt+0x10cb2c> │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + sub r9, r6, #3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + cmp ip, r2 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + bcc 11832c <__cxa_atexit@plt+0x10cb04> │ │ │ │ + ldr r7, [pc, #112] @ 11835c <__cxa_atexit@plt+0x10cb34> │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ 11125c <__cxa_atexit@plt+0x105a34> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r1, #32]! │ │ │ │ + add lr, r1, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #92] @ 118360 <__cxa_atexit@plt+0x10cb38> │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r6, r1 │ │ │ │ + b 118320 <__cxa_atexit@plt+0x10caf8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 118358 <__cxa_atexit@plt+0x10cb30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r5, r4, r4, ror #1 │ │ │ │ - rsceq r5, r4, r4, ror #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq r5, r4, ip, lsr r0 │ │ │ │ - rsceq r5, r4, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r5, r4, r4, lsl #1 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 1112f4 <__cxa_atexit@plt+0x105acc> │ │ │ │ - ldr r8, [pc, #128] @ 11130c <__cxa_atexit@plt+0x105ae4> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #116] @ 111310 <__cxa_atexit@plt+0x105ae8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 111314 <__cxa_atexit@plt+0x105aec> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + rsceq sp, r3, r8, asr sp │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + sbcseq sp, r5, r8, lsr #9 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + strhteq lr, [r3], #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 118398 <__cxa_atexit@plt+0x10cb70> │ │ │ │ + ldr r3, [pc, #28] @ 1183a8 <__cxa_atexit@plt+0x10cb80> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r4, ip, asr #30 │ │ │ │ - rsceq r4, r4, r0, asr pc │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 1113a8 <__cxa_atexit@plt+0x105b80> │ │ │ │ - ldr r8, [pc, #128] @ 1113c0 <__cxa_atexit@plt+0x105b98> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #116] @ 1113c4 <__cxa_atexit@plt+0x105b9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 1113c8 <__cxa_atexit@plt+0x105ba0> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq r4, r4, r8, lr @ │ │ │ │ - smlaleq r4, r4, ip, lr @ │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 111418 <__cxa_atexit@plt+0x105bf0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11142c <__cxa_atexit@plt+0x105c04> │ │ │ │ - ldr r2, [pc, #72] @ 111440 <__cxa_atexit@plt+0x105c18> │ │ │ │ + bcc 1183e0 <__cxa_atexit@plt+0x10cbb8> │ │ │ │ + ldr r2, [pc, #28] @ 1183ec <__cxa_atexit@plt+0x10cbc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 11143c <__cxa_atexit@plt+0x105c14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r4, r8, asr #27 │ │ │ │ - rsceq r4, r4, r8, ror #27 │ │ │ │ - andeq r0, r0, r6, ror #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 111480 <__cxa_atexit@plt+0x105c58> │ │ │ │ - ldr r2, [pc, #156] @ 111504 <__cxa_atexit@plt+0x105cdc> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - tst r7, #3 │ │ │ │ + rsceq sp, r3, r4, lsl #31 │ │ │ │ + sbcseq sp, r5, ip, ror #7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 118444 <__cxa_atexit@plt+0x10cc1c> │ │ │ │ + ldr r3, [pc, #64] @ 11845c <__cxa_atexit@plt+0x10cc34> │ │ │ │ + ldr r2, [pc, #64] @ 118460 <__cxa_atexit@plt+0x10cc38> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 1114d4 <__cxa_atexit@plt+0x105cac> │ │ │ │ - b 111518 <__cxa_atexit@plt+0x105cf0> │ │ │ │ - ldr r3, [pc, #120] @ 111500 <__cxa_atexit@plt+0x105cd8> │ │ │ │ + add lr, r7, #8 │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 118464 <__cxa_atexit@plt+0x10cc3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + smullseq sp, r5, ip, r3 │ │ │ │ + sbcseq sp, r5, ip, ror r3 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1184c0 <__cxa_atexit@plt+0x10cc98> │ │ │ │ + ldr r3, [pc, #64] @ 1184d8 <__cxa_atexit@plt+0x10ccb0> │ │ │ │ + ldr r2, [pc, #64] @ 1184dc <__cxa_atexit@plt+0x10ccb4> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1114d4 <__cxa_atexit@plt+0x105cac> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1114dc <__cxa_atexit@plt+0x105cb4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1114f0 <__cxa_atexit@plt+0x105cc8> │ │ │ │ - ldr r2, [pc, #88] @ 11150c <__cxa_atexit@plt+0x105ce4> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r7, #8 │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1184e0 <__cxa_atexit@plt+0x10ccb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + sbcseq sp, r5, r0, lsr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 118514 <__cxa_atexit@plt+0x10ccec> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 11851c <__cxa_atexit@plt+0x10ccf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b a497c4 <__cxa_atexit@plt+0xa3df9c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq sp, [r3], #164 @ 0xa4 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 118550 <__cxa_atexit@plt+0x10cd28> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 118558 <__cxa_atexit@plt+0x10cd30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b a49754 <__cxa_atexit@plt+0xa3df2c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strhteq sp, [r3], #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1185d8 <__cxa_atexit@plt+0x10cdb0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1185e4 <__cxa_atexit@plt+0x10cdbc> │ │ │ │ + ldr r9, [pc, #104] @ 1185f4 <__cxa_atexit@plt+0x10cdcc> │ │ │ │ + ldr lr, [pc, #104] @ 1185f8 <__cxa_atexit@plt+0x10cdd0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ 1185fc <__cxa_atexit@plt+0x10cdd4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #76] @ 118600 <__cxa_atexit@plt+0x10cdd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 5a0dec <__cxa_atexit@plt+0x5955c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 111508 <__cxa_atexit@plt+0x105ce0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + rsceq sp, r3, r8, asr sl │ │ │ │ + rsceq sp, r3, ip, lsr #21 │ │ │ │ + sbcseq sp, r5, r8, asr #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 118648 <__cxa_atexit@plt+0x10ce20> │ │ │ │ + ldr r1, [pc, #40] @ 118650 <__cxa_atexit@plt+0x10ce28> │ │ │ │ + ldr r2, [pc, #40] @ 118654 <__cxa_atexit@plt+0x10ce2c> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #7 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r4, r4, r4, lsl #26 │ │ │ │ - rsceq r4, r4, ip, lsr #26 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq sp, r5, r4, lsr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1115b8 <__cxa_atexit@plt+0x105d90> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - eor r0, lr, r1 │ │ │ │ - clz r2, r0 │ │ │ │ - lsr r0, r3, r2 │ │ │ │ - ands r8, r1, r3, lsr r2 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - beq 1115f0 <__cxa_atexit@plt+0x105dc8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 111680 <__cxa_atexit@plt+0x105e58> │ │ │ │ - ldr r8, [pc, #340] @ 1116c0 <__cxa_atexit@plt+0x105e98> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #324] @ 1116c4 <__cxa_atexit@plt+0x105e9c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - b 11165c <__cxa_atexit@plt+0x105e34> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 111670 <__cxa_atexit@plt+0x105e48> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [pc, #260] @ 1116d8 <__cxa_atexit@plt+0x105eb0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 118690 <__cxa_atexit@plt+0x10ce68> │ │ │ │ + ldr r7, [pc, #52] @ 1186a8 <__cxa_atexit@plt+0x10ce80> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 1186ac <__cxa_atexit@plt+0x10ce84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #12] @ 1186a4 <__cxa_atexit@plt+0x10ce7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r8, r2 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 1116a0 <__cxa_atexit@plt+0x105e78> │ │ │ │ - ldr r8, [pc, #184] @ 1116cc <__cxa_atexit@plt+0x105ea4> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #168] @ 1116d0 <__cxa_atexit@plt+0x105ea8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #64] @ 1116c8 <__cxa_atexit@plt+0x105ea0> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + rsceq sp, r3, r8, ror #18 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq sp, r3, r4, lsr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1186f0 <__cxa_atexit@plt+0x10cec8> │ │ │ │ + ldr r7, [pc, #52] @ 118704 <__cxa_atexit@plt+0x10cedc> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ + beq 1186e4 <__cxa_atexit@plt+0x10cebc> │ │ │ │ mov r7, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ 1116d4 <__cxa_atexit@plt+0x105eac> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 115f40 <__cxa_atexit@plt+0x10a718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 118708 <__cxa_atexit@plt+0x10cee0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r4, ip, ror #24 │ │ │ │ - rsceq r4, r4, ip, ror #24 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq r4, r4, r4, asr #23 │ │ │ │ - rsceq r4, r4, r4, asr #23 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r4, r4, ip, lsl #24 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffd868 │ │ │ │ + sbcseq sp, r5, ip, rrx │ │ │ │ + sbcseq sp, r5, ip, asr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 111760 <__cxa_atexit@plt+0x105f38> │ │ │ │ - ldr r8, [pc, #116] @ 111778 <__cxa_atexit@plt+0x105f50> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 11177c <__cxa_atexit@plt+0x105f54> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - str r0, [r3, #8] │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 111780 <__cxa_atexit@plt+0x105f58> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11877c <__cxa_atexit@plt+0x10cf54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 118788 <__cxa_atexit@plt+0x10cf60> │ │ │ │ + ldr lr, [pc, #88] @ 118798 <__cxa_atexit@plt+0x10cf70> │ │ │ │ + ldr r0, [pc, #88] @ 11879c <__cxa_atexit@plt+0x10cf74> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r1, [pc, #60] @ 1187a0 <__cxa_atexit@plt+0x10cf78> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + str r5, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + b 5be07c <__cxa_atexit@plt+0x5b2854> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + rsceq sp, r3, ip, lsr #17 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1187d8 <__cxa_atexit@plt+0x10cfb0> │ │ │ │ + ldr r3, [pc, #28] @ 1187e8 <__cxa_atexit@plt+0x10cfc0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r4, [r4], #164 @ 0xa4 @ │ │ │ │ - ldrdeq r4, [r4], #168 @ 0xa8 @ │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r6, ror #9 │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 111808 <__cxa_atexit@plt+0x105fe0> │ │ │ │ - ldr r8, [pc, #116] @ 111820 <__cxa_atexit@plt+0x105ff8> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 111824 <__cxa_atexit@plt+0x105ffc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #20 │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 111828 <__cxa_atexit@plt+0x106000> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r4, r4, ip, lsr #20 │ │ │ │ - rsceq r4, r4, r0, lsr sl │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 111878 <__cxa_atexit@plt+0x106050> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11188c <__cxa_atexit@plt+0x106064> │ │ │ │ - ldr r2, [pc, #72] @ 1118a0 <__cxa_atexit@plt+0x106078> │ │ │ │ + bcc 118820 <__cxa_atexit@plt+0x10cff8> │ │ │ │ + ldr r2, [pc, #28] @ 11882c <__cxa_atexit@plt+0x10d004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 11189c <__cxa_atexit@plt+0x106074> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r4, r8, ror #18 │ │ │ │ - rsceq r4, r4, r8, lsl #19 │ │ │ │ - andeq r0, r0, r6, ror #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 111914 <__cxa_atexit@plt+0x1060ec> │ │ │ │ - ldr r3, [pc, #284] @ 1119e4 <__cxa_atexit@plt+0x1061bc> │ │ │ │ + rsceq sp, r3, r4, asr #22 │ │ │ │ + sbcseq ip, r5, r4, lsr pc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 118884 <__cxa_atexit@plt+0x10d05c> │ │ │ │ + ldr r3, [pc, #64] @ 11889c <__cxa_atexit@plt+0x10d074> │ │ │ │ + ldr r2, [pc, #64] @ 1188a0 <__cxa_atexit@plt+0x10d078> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 111998 <__cxa_atexit@plt+0x106170> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1119a0 <__cxa_atexit@plt+0x106178> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1119c0 <__cxa_atexit@plt+0x106198> │ │ │ │ - ldr r2, [pc, #256] @ 1119f4 <__cxa_atexit@plt+0x1061cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r7, #8 │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #196] @ 1119e0 <__cxa_atexit@plt+0x1061b8> │ │ │ │ - str r3, [r5, #16] │ │ │ │ + ldr r7, [pc, #24] @ 1188a4 <__cxa_atexit@plt+0x10d07c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + sbcseq ip, r5, ip, ror #30 │ │ │ │ + sbcseq ip, r5, ip, asr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 118908 <__cxa_atexit@plt+0x10d0e0> │ │ │ │ + ldr r7, [pc, #64] @ 118920 <__cxa_atexit@plt+0x10d0f8> │ │ │ │ + ldr r2, [pc, #64] @ 118924 <__cxa_atexit@plt+0x10d0fc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 111998 <__cxa_atexit@plt+0x106170> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1119b4 <__cxa_atexit@plt+0x10618c> │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 118928 <__cxa_atexit@plt+0x10d100> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + sbcseq ip, r5, r8, ror #29 │ │ │ │ + ldrsbeq ip, [r5], #228 @ 0xe4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1189bc <__cxa_atexit@plt+0x10d194> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1119d0 <__cxa_atexit@plt+0x1061a8> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r8, [pc, #148] @ 1119e8 <__cxa_atexit@plt+0x1061c0> │ │ │ │ - sub r9, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - rsb lr, r1, #0 │ │ │ │ - eor r7, r7, lr │ │ │ │ - and lr, r7, r0 │ │ │ │ - ldr r7, [pc, #120] @ 1119ec <__cxa_atexit@plt+0x1061c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r8, r9} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1189c8 <__cxa_atexit@plt+0x10d1a0> │ │ │ │ + ldr lr, [pc, #120] @ 1189d8 <__cxa_atexit@plt+0x10d1b0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 1189dc <__cxa_atexit@plt+0x10d1b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #96] @ 1189e0 <__cxa_atexit@plt+0x10d1b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #84] @ 1189e4 <__cxa_atexit@plt+0x10d1bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #72] @ 1189e8 <__cxa_atexit@plt+0x10d1c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b a5f81c <__cxa_atexit@plt+0xa53ff4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 1119f0 <__cxa_atexit@plt+0x1061c8> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsceq sp, r3, ip, lsl #13 │ │ │ │ + ldrdeq sp, [r3], #144 @ 0x90 @ │ │ │ │ + rsceq sp, r3, r8, lsl #13 │ │ │ │ + rsceq sp, r3, r0, asr #13 │ │ │ │ + sbcseq ip, r5, r0, lsl lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 118a38 <__cxa_atexit@plt+0x10d210> │ │ │ │ + ldr r7, [pc, #56] @ 118a50 <__cxa_atexit@plt+0x10d228> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [pc, #40] @ 118a54 <__cxa_atexit@plt+0x10d22c> │ │ │ │ + mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ 118a58 <__cxa_atexit@plt+0x10d230> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + smlaleq sp, r3, r4, r9 │ │ │ │ + ldrsbeq ip, [r5], #208 @ 0xd0 │ │ │ │ + smullseq ip, r5, r8, sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 118abc <__cxa_atexit@plt+0x10d294> │ │ │ │ + ldr r7, [pc, #64] @ 118ad4 <__cxa_atexit@plt+0x10d2ac> │ │ │ │ + ldr r2, [pc, #64] @ 118ad8 <__cxa_atexit@plt+0x10d2b0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 118adc <__cxa_atexit@plt+0x10d2b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + sbcseq ip, r5, r4, lsr sp │ │ │ │ + sbcseq ip, r5, r0, lsr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 118b70 <__cxa_atexit@plt+0x10d348> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 118b7c <__cxa_atexit@plt+0x10d354> │ │ │ │ + ldr lr, [pc, #120] @ 118b8c <__cxa_atexit@plt+0x10d364> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 118b90 <__cxa_atexit@plt+0x10d368> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #96] @ 118b94 <__cxa_atexit@plt+0x10d36c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #84] @ 118b98 <__cxa_atexit@plt+0x10d370> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #72] @ 118b9c <__cxa_atexit@plt+0x10d374> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b a5f81c <__cxa_atexit@plt+0xa53ff4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - smlaleq r4, r4, r4, r8 @ │ │ │ │ - rsceq r4, r4, ip, ror #16 │ │ │ │ - rsceq r4, r4, r0, asr #16 │ │ │ │ - rsceq r4, r4, ip, ror #17 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + ldrdeq sp, [r3], #72 @ 0x48 @ │ │ │ │ + rsceq sp, r3, ip, lsl r8 │ │ │ │ + ldrdeq sp, [r3], #68 @ 0x44 @ │ │ │ │ + rsceq sp, r3, ip, lsl #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b242ec <__cxa_atexit@plt+0xb18ac4> │ │ │ │ + sbcseq ip, r5, r4, asr #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 118c18 <__cxa_atexit@plt+0x10d3f0> │ │ │ │ + ldr r1, [pc, #76] @ 118c30 <__cxa_atexit@plt+0x10d408> │ │ │ │ + ldr r0, [pc, #76] @ 118c34 <__cxa_atexit@plt+0x10d40c> │ │ │ │ + ldr lr, [pc, #76] @ 118c38 <__cxa_atexit@plt+0x10d410> │ │ │ │ + ldr r2, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add r0, r3, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r0, {r8, r9, lr} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r7, [pc, #28] @ 118c3c <__cxa_atexit@plt+0x10d414> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + ldrsheq ip, [r5], #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 111a44 <__cxa_atexit@plt+0x10621c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 111a58 <__cxa_atexit@plt+0x106230> │ │ │ │ - ldr r2, [pc, #72] @ 111a6c <__cxa_atexit@plt+0x106244> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 118c74 <__cxa_atexit@plt+0x10d44c> │ │ │ │ + ldr r2, [pc, #28] @ 118c80 <__cxa_atexit@plt+0x10d458> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 111a68 <__cxa_atexit@plt+0x106240> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r4, r4, ip, r7 @ │ │ │ │ - strhteq r4, [r4], #124 @ 0x7c │ │ │ │ - andeq r0, r0, r6, ror #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 111af0 <__cxa_atexit@plt+0x1062c8> │ │ │ │ + strdeq sp, [r3], #96 @ 0x60 @ │ │ │ │ + smullseq ip, r5, r0, fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 118d00 <__cxa_atexit@plt+0x10d4d8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #24 │ │ │ │ + str r9, [r5] │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 111af8 <__cxa_atexit@plt+0x1062d0> │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r8, [pc, #96] @ 111b0c <__cxa_atexit@plt+0x1062e4> │ │ │ │ - sub r9, r3, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - rsb lr, r1, #0 │ │ │ │ - eor r2, r2, lr │ │ │ │ - and lr, r2, r0 │ │ │ │ - ldr r2, [pc, #68] @ 111b10 <__cxa_atexit@plt+0x1062e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - add r2, r6, #12 │ │ │ │ - sub r7, r3, #15 │ │ │ │ + bcc 118d10 <__cxa_atexit@plt+0x10d4e8> │ │ │ │ + ldr r1, [pc, #104] @ 118d34 <__cxa_atexit@plt+0x10d50c> │ │ │ │ + ldr r0, [pc, #104] @ 118d38 <__cxa_atexit@plt+0x10d510> │ │ │ │ + ldr lr, [pc, #104] @ 118d3c <__cxa_atexit@plt+0x10d514> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - stm r2, {r0, r8, r9} │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r1, [r5] │ │ │ │ + b b2893c <__cxa_atexit@plt+0xb1d114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 118d30 <__cxa_atexit@plt+0x10d508> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r4, ip, lsr r7 │ │ │ │ - rsceq r4, r4, r4, lsl r7 │ │ │ │ - andeq r0, r0, r8, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 111b4c <__cxa_atexit@plt+0x106324> │ │ │ │ - ldr r2, [pc, #24] @ 111b54 <__cxa_atexit@plt+0x10632c> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq ip, [r5], #172 @ 0xac │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + ldrheq ip, [r5], #164 @ 0xa4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 118da0 <__cxa_atexit@plt+0x10d578> │ │ │ │ + ldr r7, [pc, #64] @ 118db8 <__cxa_atexit@plt+0x10d590> │ │ │ │ + ldr r2, [pc, #64] @ 118dbc <__cxa_atexit@plt+0x10d594> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 111ba4 <__cxa_atexit@plt+0x10637c> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 111c00 <__cxa_atexit@plt+0x1063d8> │ │ │ │ - ldr r7, [pc, #148] @ 111c20 <__cxa_atexit@plt+0x1063f8> │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 118dc0 <__cxa_atexit@plt+0x10d598> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + sbcseq ip, r5, r0, asr sl │ │ │ │ + sbcseq ip, r5, ip, asr #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 118e30 <__cxa_atexit@plt+0x10d608> │ │ │ │ + ldr r2, [pc, #108] @ 118e58 <__cxa_atexit@plt+0x10d630> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 118e40 <__cxa_atexit@plt+0x10d618> │ │ │ │ + ldr r7, [pc, #80] @ 118e60 <__cxa_atexit@plt+0x10d638> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [pc, #64] @ 118e64 <__cxa_atexit@plt+0x10d63c> │ │ │ │ + mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 111c08 <__cxa_atexit@plt+0x1063e0> │ │ │ │ - ldr r8, [pc, #96] @ 111c18 <__cxa_atexit@plt+0x1063f0> │ │ │ │ - sub sl, r3, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - stmib r6, {r8, r9} │ │ │ │ - rsb lr, r0, #0 │ │ │ │ - eor r1, r1, lr │ │ │ │ - and r1, r1, r2 │ │ │ │ - ldr r2, [pc, #56] @ 111c1c <__cxa_atexit@plt+0x1063f4> │ │ │ │ - add lr, r6, #16 │ │ │ │ + ldr r7, [pc, #20] @ 118e5c <__cxa_atexit@plt+0x10d634> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r3, ip, lsl #4 │ │ │ │ + sbcseq ip, r5, r8, asr #19 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + smlaleq sp, r3, ip, r5 │ │ │ │ + sbcseq ip, r5, r0, ror #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 118f18 <__cxa_atexit@plt+0x10d6f0> │ │ │ │ + ldr r2, [pc, #196] @ 118f50 <__cxa_atexit@plt+0x10d728> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 118f24 <__cxa_atexit@plt+0x10d6fc> │ │ │ │ + ldr r3, [pc, #164] @ 118f54 <__cxa_atexit@plt+0x10d72c> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r2, [pc, #160] @ 118f58 <__cxa_atexit@plt+0x10d730> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [sl, #20] │ │ │ │ + str r9, [sl, #8] │ │ │ │ + mov r9, sl │ │ │ │ + add r3, sl, #48 @ 0x30 │ │ │ │ + str r2, [r9, #12]! │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 118f34 <__cxa_atexit@plt+0x10d70c> │ │ │ │ + ldr r7, [pc, #128] @ 118f64 <__cxa_atexit@plt+0x10d73c> │ │ │ │ + ldr r2, [pc, #128] @ 118f68 <__cxa_atexit@plt+0x10d740> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r7, [pc, #100] @ 118f6c <__cxa_atexit@plt+0x10d744> │ │ │ │ + sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - stm lr, {r2, r7, sl} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - b 111c0c <__cxa_atexit@plt+0x1063e4> │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 118f60 <__cxa_atexit@plt+0x10d738> │ │ │ │ + mov r6, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 118f40 <__cxa_atexit@plt+0x10d718> │ │ │ │ + ldr r7, [pc, #32] @ 118f5c <__cxa_atexit@plt+0x10d734> │ │ │ │ + mov r6, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r4, r4, lsr #12 │ │ │ │ - rsceq r4, r4, r4, lsl #12 │ │ │ │ - rsceq r4, r4, r4, asr r6 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne 111c88 <__cxa_atexit@plt+0x106460> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr sl, [pc, #72] @ 111cb4 <__cxa_atexit@plt+0x10648c> │ │ │ │ - stm r5, {r0, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, r3, ip, ror #2 │ │ │ │ + @ instruction: 0xffffef14 │ │ │ │ + @ instruction: 0xffffef48 │ │ │ │ + sbcseq ip, r5, r0, lsr r8 │ │ │ │ + sbcseq ip, r5, r0, lsr #17 │ │ │ │ + @ instruction: 0xffffd178 │ │ │ │ + @ instruction: 0xffffd1d4 │ │ │ │ + rsceq sp, r3, ip, lsr #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #76 @ 0x4c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11900c <__cxa_atexit@plt+0x10d7e4> │ │ │ │ + ldr r3, [pc, #140] @ 119024 <__cxa_atexit@plt+0x10d7fc> │ │ │ │ + ldr sl, [pc, #140] @ 119028 <__cxa_atexit@plt+0x10d800> │ │ │ │ + ldr r1, [pc, #140] @ 11902c <__cxa_atexit@plt+0x10d804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #136] @ 119030 <__cxa_atexit@plt+0x10d808> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #132] @ 119034 <__cxa_atexit@plt+0x10d80c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ add sl, pc, sl │ │ │ │ - stmdb r5, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #-16]! │ │ │ │ - beq 111ca8 <__cxa_atexit@plt+0x106480> │ │ │ │ - mov r7, r8 │ │ │ │ - b 110be4 <__cxa_atexit@plt+0x1053bc> │ │ │ │ - ldr r2, [pc, #40] @ 111cb8 <__cxa_atexit@plt+0x106490> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 110b60 <__cxa_atexit@plt+0x105338> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r7, #-24] @ 0xffffffe8 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + sub r3, r6, #70 @ 0x46 │ │ │ │ + sub r2, r6, #59 @ 0x3b │ │ │ │ + add lr, r7, #24 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str sl, [r7, #-12] │ │ │ │ + stmdb r7, {r8, r9} │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + str r7, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + stm lr, {r8, r9, ip} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef70 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 111ce0 <__cxa_atexit@plt+0x1064b8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #36] @ 119038 <__cxa_atexit@plt+0x10d810> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #76 @ 0x4c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 111d20 <__cxa_atexit@plt+0x1064f8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 111d30 <__cxa_atexit@plt+0x106508> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r4, r8, ror #9 │ │ │ │ - andeq r1, r0, r8, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 111d5c <__cxa_atexit@plt+0x106534> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 111d70 <__cxa_atexit@plt+0x106548> │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + rsceq sp, r3, r4, lsl r5 │ │ │ │ + sbcseq ip, r5, ip, lsl #16 │ │ │ │ + sbcseq ip, r5, r8, lsr #15 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11909c <__cxa_atexit@plt+0x10d874> │ │ │ │ + ldr r7, [pc, #64] @ 1190b4 <__cxa_atexit@plt+0x10d88c> │ │ │ │ + ldr r2, [pc, #64] @ 1190b8 <__cxa_atexit@plt+0x10d890> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #20]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 111d98 <__cxa_atexit@plt+0x106570> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 111dd8 <__cxa_atexit@plt+0x1065b0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 111de8 <__cxa_atexit@plt+0x1065c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r4, r4, r0, lsr r4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 111e0c <__cxa_atexit@plt+0x1065e4> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #40 @ 0x28 │ │ │ │ - mov r1, r7 │ │ │ │ + ldr r7, [pc, #24] @ 1190bc <__cxa_atexit@plt+0x10d894> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff1e0 │ │ │ │ + @ instruction: 0xfffff2e4 │ │ │ │ + sbcseq ip, r5, r4, asr #14 │ │ │ │ + ldrsheq ip, [r5], #108 @ 0x6c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 111fe0 <__cxa_atexit@plt+0x1067b8> │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - ldr ip, [r5] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r0, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne 111e6c <__cxa_atexit@plt+0x106644> │ │ │ │ - ldr r2, [r1, #12] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - tst r0, r9 │ │ │ │ - beq 111f14 <__cxa_atexit@plt+0x1066ec> │ │ │ │ - ldr r3, [pc, #504] @ 11204c <__cxa_atexit@plt+0x106824> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, ip │ │ │ │ - b 110b60 <__cxa_atexit@plt+0x105338> │ │ │ │ - eor r3, r0, r8 │ │ │ │ - clz r3, r3 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - mov lr, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ - lsr r1, lr, r3 │ │ │ │ - tst r0, lr, lsr r3 │ │ │ │ - beq 111f30 <__cxa_atexit@plt+0x106708> │ │ │ │ - ldr r3, [pc, #420] @ 112038 <__cxa_atexit@plt+0x106810> │ │ │ │ - sub lr, r5, #28 │ │ │ │ - stm lr, {r0, r8, r9, sl, ip} │ │ │ │ - mov r0, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov lr, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r0, #-32]! @ 0xffffffe0 │ │ │ │ - ands r2, r4, #3 │ │ │ │ - mov r7, r4 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq 111f9c <__cxa_atexit@plt+0x106774> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - bne 111fac <__cxa_atexit@plt+0x106784> │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 111ff4 <__cxa_atexit@plt+0x1067cc> │ │ │ │ - ldr r2, [pc, #344] @ 112040 <__cxa_atexit@plt+0x106818> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [pc, #340] @ 112044 <__cxa_atexit@plt+0x10681c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r6, {r1, sl, ip} │ │ │ │ - sub r8, r3, #15 │ │ │ │ - mov r5, r0 │ │ │ │ - b 111fd0 <__cxa_atexit@plt+0x1067a8> │ │ │ │ - ldr r3, [pc, #280] @ 112034 <__cxa_atexit@plt+0x10680c> │ │ │ │ - str r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, ip │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - sub lr, r5, #36 @ 0x24 │ │ │ │ - stm lr, {r0, r4, r8, r9, sl, ip} │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r3, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r0, #804] @ 0x324 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r1, r6, #20 │ │ │ │ + bhi 119138 <__cxa_atexit@plt+0x10d910> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + str sl, [r2] │ │ │ │ cmp r7, r1 │ │ │ │ - bcc 11200c <__cxa_atexit@plt+0x1067e4> │ │ │ │ - ldr r7, [pc, #228] @ 112050 <__cxa_atexit@plt+0x106828> │ │ │ │ - ldr r5, [pc, #228] @ 112054 <__cxa_atexit@plt+0x10682c> │ │ │ │ - mov r4, r0 │ │ │ │ + bcc 119148 <__cxa_atexit@plt+0x10d920> │ │ │ │ + ldr r7, [pc, #108] @ 119170 <__cxa_atexit@plt+0x10d948> │ │ │ │ + ldr r2, [pc, #108] @ 119174 <__cxa_atexit@plt+0x10d94c> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r2] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - stmib r6, {r5, sl, ip} │ │ │ │ - sub r8, r1, #15 │ │ │ │ - mov r5, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - bx r1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 111ff4 <__cxa_atexit@plt+0x1067cc> │ │ │ │ - ldr r7, [pc, #128] @ 11203c <__cxa_atexit@plt+0x106814> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - sub r8, r3, #15 │ │ │ │ - str r9, [r6, #20] │ │ │ │ - stmib r6, {r7, sl, ip} │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r7, [pc, #28] @ 11916c <__cxa_atexit@plt+0x10d944> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #52] @ 112048 <__cxa_atexit@plt+0x106820> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, asr #11 │ │ │ │ - @ instruction: 0x000004bc │ │ │ │ - rsceq r4, r4, ip, lsr #4 │ │ │ │ - andeq r0, r0, r8, lsr #10 │ │ │ │ - strdeq r4, [r4], #40 @ 0x28 @ │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, lsr r7 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - rsceq r4, r4, r4, ror r2 │ │ │ │ - andeq r3, r0, sl, lsr #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq ip, r5, ip, ror #12 │ │ │ │ + @ instruction: 0xffffeb14 │ │ │ │ + @ instruction: 0xffffeba8 │ │ │ │ + sbcseq ip, r5, r4, ror #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - bcc 1120bc <__cxa_atexit@plt+0x106894> │ │ │ │ - ldr r8, [pc, #84] @ 1120d4 <__cxa_atexit@plt+0x1068ac> │ │ │ │ - ldr lr, [pc, #84] @ 1120d8 <__cxa_atexit@plt+0x1068b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1191d0 <__cxa_atexit@plt+0x10d9a8> │ │ │ │ + ldr r7, [pc, #56] @ 1191e8 <__cxa_atexit@plt+0x10d9c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #40] @ 1191ec <__cxa_atexit@plt+0x10d9c4> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 1120dc <__cxa_atexit@plt+0x1068b4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 1191f0 <__cxa_atexit@plt+0x10d9c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffeeb4 │ │ │ │ + strdeq sp, [r3], #28 @ │ │ │ │ + sbcseq ip, r5, r8, lsl #12 │ │ │ │ + sbcseq ip, r5, r0, ror r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11925c <__cxa_atexit@plt+0x10da34> │ │ │ │ + ldr r7, [pc, #72] @ 119274 <__cxa_atexit@plt+0x10da4c> │ │ │ │ + ldr r2, [pc, #72] @ 119278 <__cxa_atexit@plt+0x10da50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r7, [pc, #44] @ 11927c <__cxa_atexit@plt+0x10da54> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #28] @ 119280 <__cxa_atexit@plt+0x10da58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffce30 │ │ │ │ + @ instruction: 0xffffce8c │ │ │ │ + rsceq sp, r3, r8, ror #4 │ │ │ │ + sbcseq ip, r5, r4, lsl #10 │ │ │ │ + smullseq ip, r5, r8, r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #76 @ 0x4c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11932c <__cxa_atexit@plt+0x10db04> │ │ │ │ + ldr r7, [pc, #140] @ 119344 <__cxa_atexit@plt+0x10db1c> │ │ │ │ + ldr sl, [pc, #140] @ 119348 <__cxa_atexit@plt+0x10db20> │ │ │ │ + ldr r1, [pc, #140] @ 11934c <__cxa_atexit@plt+0x10db24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #136] @ 119350 <__cxa_atexit@plt+0x10db28> │ │ │ │ + str r7, [r3, #28]! │ │ │ │ + ldr ip, [pc, #132] @ 119354 <__cxa_atexit@plt+0x10db2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r7, r6, #70 @ 0x46 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + mov r1, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + sub r2, r6, #59 @ 0x3b │ │ │ │ + add lr, r3, #24 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #-20] @ 0xffffffec │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + str sl, [r3, #-12] │ │ │ │ + stmdb r3, {r8, r9} │ │ │ │ + stm lr, {r8, r9, ip} │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 119358 <__cxa_atexit@plt+0x10db30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #76 @ 0x4c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb0c │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + @ instruction: 0xfffff9c0 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + strdeq sp, [r3], #20 @ │ │ │ │ + sbcseq ip, r5, ip, ror #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 119404 <__cxa_atexit@plt+0x10dbdc> │ │ │ │ + ldr ip, [pc, #152] @ 11941c <__cxa_atexit@plt+0x10dbf4> │ │ │ │ + ldr r9, [pc, #152] @ 119420 <__cxa_atexit@plt+0x10dbf8> │ │ │ │ + ldr sl, [pc, #152] @ 119424 <__cxa_atexit@plt+0x10dbfc> │ │ │ │ + sub lr, r6, #27 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + add r9, r7, #40 @ 0x28 │ │ │ │ + sub r2, r6, #57 @ 0x39 │ │ │ │ + stm r9, {r8, sl, lr} │ │ │ │ + sub r0, r6, #34 @ 0x22 │ │ │ │ + add lr, r7, #52 @ 0x34 │ │ │ │ + sub r3, r6, #49 @ 0x31 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ + str ip, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #84] @ 119428 <__cxa_atexit@plt+0x10dc00> │ │ │ │ + str r8, [r7, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r4, r4, r4, ror #2 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r7, r0, sl, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 112150 <__cxa_atexit@plt+0x106928> │ │ │ │ - ldr r3, [pc, #288] @ 112224 <__cxa_atexit@plt+0x1069fc> │ │ │ │ + str r3, [r7, #12] │ │ │ │ + ldr r3, [pc, #72] @ 11942c <__cxa_atexit@plt+0x10dc04> │ │ │ │ + str r8, [r7, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1121d8 <__cxa_atexit@plt+0x1069b0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1121e0 <__cxa_atexit@plt+0x1069b8> │ │ │ │ + str r3, [r7, #20] │ │ │ │ + ldr r3, [pc, #60] @ 119430 <__cxa_atexit@plt+0x10dc08> │ │ │ │ + str r8, [r7, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 119434 <__cxa_atexit@plt+0x10dc0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + rsceq sp, r3, ip, lsr r1 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + sbcseq ip, r5, ip, lsr #8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 119484 <__cxa_atexit@plt+0x10dc5c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 11948c <__cxa_atexit@plt+0x10dc64> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 119490 <__cxa_atexit@plt+0x10dc68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a05ec <__cxa_atexit@plt+0x594dc4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlaleq ip, r3, r8, fp │ │ │ │ + strdeq ip, [r3], #184 @ 0xb8 @ │ │ │ │ + ldrheq ip, [r5], #40 @ 0x28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1194cc <__cxa_atexit@plt+0x10dca4> │ │ │ │ + ldr r9, [pc, #28] @ 1194d8 <__cxa_atexit@plt+0x10dcb0> │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov sl, #0 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + smullseq ip, r5, r4, r2 │ │ │ │ + sbcseq ip, r5, r0, ror r2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 112200 <__cxa_atexit@plt+0x1069d8> │ │ │ │ - ldr r2, [pc, #260] @ 112234 <__cxa_atexit@plt+0x106a0c> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11953c <__cxa_atexit@plt+0x10dd14> │ │ │ │ + ldr r0, [pc, #76] @ 119554 <__cxa_atexit@plt+0x10dd2c> │ │ │ │ + ldr lr, [pc, #76] @ 119558 <__cxa_atexit@plt+0x10dd30> │ │ │ │ + ldr r2, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add r0, r3, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r0, {r8, r9, sl, lr} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + str r3, [r3, #24] │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldr r7, [pc, #24] @ 11955c <__cxa_atexit@plt+0x10dd34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + sbcseq ip, r5, r0, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 119590 <__cxa_atexit@plt+0x10dd68> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 119598 <__cxa_atexit@plt+0x10dd70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b ab5dd4 <__cxa_atexit@plt+0xaaa5ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #200] @ 112220 <__cxa_atexit@plt+0x1069f8> │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1121d8 <__cxa_atexit@plt+0x1069b0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1121f4 <__cxa_atexit@plt+0x1069cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 112210 <__cxa_atexit@plt+0x1069e8> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [pc, #152] @ 112228 <__cxa_atexit@plt+0x106a00> │ │ │ │ - sub r9, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - rsb lr, r7, #0 │ │ │ │ - eor r1, r1, lr │ │ │ │ - and lr, r1, r0 │ │ │ │ - ldr r1, [pc, #120] @ 11222c <__cxa_atexit@plt+0x106a04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - stmib r6, {r1, sl} │ │ │ │ - add r1, r6, #12 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsceq ip, r3, r8, ror sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1195cc <__cxa_atexit@plt+0x10dda4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1195d4 <__cxa_atexit@plt+0x10ddac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 112230 <__cxa_atexit@plt+0x106a08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #3 │ │ │ │ + rsceq ip, r3, ip, lsr sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 119644 <__cxa_atexit@plt+0x10de1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 119650 <__cxa_atexit@plt+0x10de28> │ │ │ │ + ldr r1, [pc, #88] @ 119660 <__cxa_atexit@plt+0x10de38> │ │ │ │ + ldr lr, [pc, #88] @ 119664 <__cxa_atexit@plt+0x10de3c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [pc, #80] @ 119668 <__cxa_atexit@plt+0x10de40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b 5a05ec <__cxa_atexit@plt+0x594dc4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - rsceq r4, r4, r8, asr r0 │ │ │ │ - rsceq r4, r4, ip, lsr #32 │ │ │ │ - rsceq r4, r4, r0 │ │ │ │ - strhteq r4, [r4], #0 │ │ │ │ - andeq r7, r0, sl, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 112284 <__cxa_atexit@plt+0x106a5c> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq ip, r3, r0, asr #20 │ │ │ │ + sbcseq ip, r5, r0, ror #1 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1196f4 <__cxa_atexit@plt+0x10decc> │ │ │ │ + ldr r3, [pc, #140] @ 11971c <__cxa_atexit@plt+0x10def4> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 1196e4 <__cxa_atexit@plt+0x10debc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 112298 <__cxa_atexit@plt+0x106a70> │ │ │ │ - ldr r2, [pc, #72] @ 1122ac <__cxa_atexit@plt+0x106a84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc 119704 <__cxa_atexit@plt+0x10dedc> │ │ │ │ + ldr r7, [pc, #112] @ 119724 <__cxa_atexit@plt+0x10defc> │ │ │ │ + ldr r2, [pc, #112] @ 119728 <__cxa_atexit@plt+0x10df00> │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r7, sl │ │ │ │ mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1122a8 <__cxa_atexit@plt+0x106a80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #36] @ 119720 <__cxa_atexit@plt+0x10def8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r4, ip, asr pc │ │ │ │ - rsceq r3, r4, ip, ror pc │ │ │ │ - andeq r3, r0, sl, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 112334 <__cxa_atexit@plt+0x106b0c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 11233c <__cxa_atexit@plt+0x106b14> │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [pc, #100] @ 112350 <__cxa_atexit@plt+0x106b28> │ │ │ │ - sub r9, r3, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - rsb lr, r2, #0 │ │ │ │ - eor r1, r1, lr │ │ │ │ - and lr, r1, r0 │ │ │ │ - ldr r1, [pc, #68] @ 112354 <__cxa_atexit@plt+0x106b2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - stmib r6, {r1, sl} │ │ │ │ - add r1, r6, #12 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + sbcseq ip, r5, r4, ror #2 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + smullseq ip, r5, r4, r0 │ │ │ │ + sbcseq ip, r5, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11977c <__cxa_atexit@plt+0x10df54> │ │ │ │ + ldr r3, [pc, #52] @ 119788 <__cxa_atexit@plt+0x10df60> │ │ │ │ + ldr r9, [pc, #52] @ 11978c <__cxa_atexit@plt+0x10df64> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r3, [r4], #236 @ 0xec @ │ │ │ │ - ldrdeq r3, [r4], #224 @ 0xe0 @ │ │ │ │ - andeq r0, r0, r8, ror #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1123cc <__cxa_atexit@plt+0x106ba4> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1123f8 <__cxa_atexit@plt+0x106bd0> │ │ │ │ - ldr r0, [pc, #104] @ 112408 <__cxa_atexit@plt+0x106be0> │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r2, [pc, #100] @ 11240c <__cxa_atexit@plt+0x106be4> │ │ │ │ - add r0, pc, r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + sbcseq fp, r5, ip, ror #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1197c0 <__cxa_atexit@plt+0x10df98> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1197c8 <__cxa_atexit@plt+0x10dfa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b ab5dd4 <__cxa_atexit@plt+0xaaa5ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r3, r8, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1197fc <__cxa_atexit@plt+0x10dfd4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 119804 <__cxa_atexit@plt+0x10dfdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r3, ip, lsl #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub sl, r5, #32 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1198ac <__cxa_atexit@plt+0x10e084> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1123f8 <__cxa_atexit@plt+0x106bd0> │ │ │ │ - ldr r0, [pc, #52] @ 112410 <__cxa_atexit@plt+0x106be8> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ + bcc 1198b8 <__cxa_atexit@plt+0x10e090> │ │ │ │ + ldr lr, [pc, #144] @ 1198c8 <__cxa_atexit@plt+0x10e0a0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 1198cc <__cxa_atexit@plt+0x10e0a4> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stmib r3, {r0, sl} │ │ │ │ - str lr, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r3, r4, r0, asr #28 │ │ │ │ - rsceq r3, r4, ip, lsl #28 │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 112460 <__cxa_atexit@plt+0x106c38> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1124b8 <__cxa_atexit@plt+0x106c90> │ │ │ │ - ldr r7, [pc, #144] @ 1124d8 <__cxa_atexit@plt+0x106cb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1124c0 <__cxa_atexit@plt+0x106c98> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub sl, r3, #26 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - rsb lr, r0, #0 │ │ │ │ - eor r1, r9, lr │ │ │ │ - and lr, r1, r2 │ │ │ │ - ldr r1, [pc, #64] @ 1124d0 <__cxa_atexit@plt+0x106ca8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r8} │ │ │ │ - ldr r2, [pc, #52] @ 1124d4 <__cxa_atexit@plt+0x106cac> │ │ │ │ - add r1, r6, #16 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [pc, #128] @ 1198d0 <__cxa_atexit@plt+0x10e0a8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r2, r9, #1 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #104] @ 1198d4 <__cxa_atexit@plt+0x10e0ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, r3 │ │ │ │ - stm r1, {r2, r7, sl, lr} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - b 1124c4 <__cxa_atexit@plt+0x106c9c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [pc, #100] @ 1198d8 <__cxa_atexit@plt+0x10e0b0> │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #92] @ 1198dc <__cxa_atexit@plt+0x10e0b4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, sl │ │ │ │ + b 5a05ec <__cxa_atexit@plt+0x594dc4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r4, r0, asr sp │ │ │ │ - rsceq r3, r4, r8, asr #26 │ │ │ │ - smlaleq r3, r4, r8, sp │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 112504 <__cxa_atexit@plt+0x106cdc> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 110b60 <__cxa_atexit@plt+0x105338> │ │ │ │ - ldr r2, [pc, #12] @ 112518 <__cxa_atexit@plt+0x106cf0> │ │ │ │ - str r3, [r5, #16] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + strhteq ip, [r3], #116 @ 0x74 │ │ │ │ + strhteq ip, [r3], #112 @ 0x70 │ │ │ │ + rsceq ip, r3, ip, asr #24 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsceq ip, r3, ip, asr ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 119948 <__cxa_atexit@plt+0x10e120> │ │ │ │ + ldr r1, [pc, #88] @ 119960 <__cxa_atexit@plt+0x10e138> │ │ │ │ + ldr r2, [pc, #88] @ 119964 <__cxa_atexit@plt+0x10e13c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 119968 <__cxa_atexit@plt+0x10e140> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 110b60 <__cxa_atexit@plt+0x105338> │ │ │ │ + add lr, r3, #20 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #68] @ 11996c <__cxa_atexit@plt+0x10e144> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, r2 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r7, [pc, #32] @ 119970 <__cxa_atexit@plt+0x10e148> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + sbceq r6, r0, r4, lsr #8 │ │ │ │ + strdeq ip, [r3], #180 @ 0xb4 @ │ │ │ │ + ldrdeq ip, [r3], #96 @ 0x60 @ │ │ │ │ + sbcseq fp, r5, r4, lsl pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 112540 <__cxa_atexit@plt+0x106d18> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1199a4 <__cxa_atexit@plt+0x10e17c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1199ac <__cxa_atexit@plt+0x10e184> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b ab5dd4 <__cxa_atexit@plt+0xaaa5ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 112580 <__cxa_atexit@plt+0x106d58> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [pc, #44] @ 112590 <__cxa_atexit@plt+0x106d68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r4, r8, lsl #25 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1125bc <__cxa_atexit@plt+0x106d94> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 1125d0 <__cxa_atexit@plt+0x106da8> │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + rsceq ip, r3, r4, ror #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1125f8 <__cxa_atexit@plt+0x106dd0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1199e0 <__cxa_atexit@plt+0x10e1b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1199e8 <__cxa_atexit@plt+0x10e1c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + rsceq ip, r3, r8, lsr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 119a68 <__cxa_atexit@plt+0x10e240> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 112638 <__cxa_atexit@plt+0x106e10> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [pc, #44] @ 112648 <__cxa_atexit@plt+0x106e20> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 119a74 <__cxa_atexit@plt+0x10e24c> │ │ │ │ + ldr r9, [pc, #104] @ 119a84 <__cxa_atexit@plt+0x10e25c> │ │ │ │ + ldr lr, [pc, #104] @ 119a88 <__cxa_atexit@plt+0x10e260> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ 119a8c <__cxa_atexit@plt+0x10e264> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r3, [r4], #176 @ 0xb0 @ │ │ │ │ - @ instruction: 0xffffe4a4 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 112680 <__cxa_atexit@plt+0x106e58> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - mov r8, fp │ │ │ │ - b 112690 <__cxa_atexit@plt+0x106e68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #76] @ 119a90 <__cxa_atexit@plt+0x10e268> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 5a05ec <__cxa_atexit@plt+0x594dc4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, r5 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr ip, [r7], #-44 @ 0xffffffd4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + rsceq ip, r3, r8, asr #11 │ │ │ │ + rsceq ip, r3, ip, lsl r6 │ │ │ │ + ldrheq fp, [r5], #200 @ 0xc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - mov r9, #0 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - add r5, r3, r9 │ │ │ │ - ldr r7, [ip, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - and r6, r8, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 112780 <__cxa_atexit@plt+0x106f58> │ │ │ │ - cmp r6, #3 │ │ │ │ - beq 1127bc <__cxa_atexit@plt+0x106f94> │ │ │ │ - mov r2, r3 │ │ │ │ - ldr fp, [r8, #3] │ │ │ │ - ldr r3, [ip, #8] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - add sl, r8, #7 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - cmp sl, r6 │ │ │ │ - bls 112808 <__cxa_atexit@plt+0x106fe0> │ │ │ │ - rsb r4, sl, #0 │ │ │ │ - eor r4, sl, r4 │ │ │ │ - and r4, r4, lr │ │ │ │ - cmp r4, r1 │ │ │ │ - bne 112878 <__cxa_atexit@plt+0x107050> │ │ │ │ - tst sl, lr │ │ │ │ - beq 1128c0 <__cxa_atexit@plt+0x107098> │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r1, [pc, #1116] @ 112b94 <__cxa_atexit@plt+0x10736c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r5, {r1, fp} │ │ │ │ - mov r1, r2 │ │ │ │ - str r0, [r1, r9]! │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r0, [r1, #-4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - add r0, r0, r9 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 112b00 <__cxa_atexit@plt+0x1072d8> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r3, r2 │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r9, r9, #20 │ │ │ │ - b 1126b4 <__cxa_atexit@plt+0x106e8c> │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r1, [r0, #-12]! │ │ │ │ - ldr r6, [ip, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r6, [r3, r9] │ │ │ │ - ldr r7, [ip, #28] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [ip, #24] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, fp │ │ │ │ - b 112c2c <__cxa_atexit@plt+0x107404> │ │ │ │ - str r8, [r3, r9]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 119acc <__cxa_atexit@plt+0x10e2a4> │ │ │ │ + ldr r9, [pc, #28] @ 119ad8 <__cxa_atexit@plt+0x10e2b0> │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov sl, #0 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + smullseq fp, r5, r4, ip │ │ │ │ + sbcseq fp, r5, r0, ror ip │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 112b24 <__cxa_atexit@plt+0x1072fc> │ │ │ │ - ldmib r5, {r2, lr} │ │ │ │ - ldr r3, [pc, #964] @ 112bb0 <__cxa_atexit@plt+0x107388> │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - add r1, r9, #12 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r6, sl │ │ │ │ - bls 1128f0 <__cxa_atexit@plt+0x1070c8> │ │ │ │ - rsb r4, r6, #0 │ │ │ │ - eor r4, r6, r4 │ │ │ │ - and r4, r1, r4 │ │ │ │ - cmp r4, lr │ │ │ │ - bne 1129a8 <__cxa_atexit@plt+0x107180> │ │ │ │ - ldr lr, [ip, #12] │ │ │ │ - tst r1, r6 │ │ │ │ - beq 112a50 <__cxa_atexit@plt+0x107228> │ │ │ │ - ldr r6, [pc, #848] @ 112b88 <__cxa_atexit@plt+0x107360> │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r6, [r2, r9]! │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - sub r7, r2, #44 @ 0x2c │ │ │ │ - cmp r8, r7 │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - bhi 112b68 <__cxa_atexit@plt+0x107340> │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, lr │ │ │ │ - stmib r5, {r1, sl, fp} │ │ │ │ - b 1156d0 <__cxa_atexit@plt+0x109ea8> │ │ │ │ - eor r0, r1, lr │ │ │ │ - clz r4, r0 │ │ │ │ - mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r0, sl, r4 │ │ │ │ - tst r1, sl, lsr r4 │ │ │ │ - beq 112934 <__cxa_atexit@plt+0x10710c> │ │ │ │ - ldr r6, [pc, #772] @ 112b9c <__cxa_atexit@plt+0x107374> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r4, [r5, #12] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r1, [r2, r9]! │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - str r6, [r2, #-12]! │ │ │ │ - b 112a38 <__cxa_atexit@plt+0x107210> │ │ │ │ - ldr r7, [pc, #720] @ 112b98 <__cxa_atexit@plt+0x107370> │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + bcc 119b38 <__cxa_atexit@plt+0x10e310> │ │ │ │ + ldr r1, [pc, #72] @ 119b50 <__cxa_atexit@plt+0x10e328> │ │ │ │ + ldr r0, [pc, #72] @ 119b54 <__cxa_atexit@plt+0x10e32c> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r9, sl │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov sl, r2 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldr r7, [pc, #24] @ 119b58 <__cxa_atexit@plt+0x10e330> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - stmib r5, {sl, fp} │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, lr │ │ │ │ - bne 1129f0 <__cxa_atexit@plt+0x1071c8> │ │ │ │ - ldr r1, [pc, #644] @ 112b84 <__cxa_atexit@plt+0x10735c> │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + sbcseq fp, r5, r8, lsr #26 │ │ │ │ + sbcseq fp, r5, r8, lsl #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 119bd4 <__cxa_atexit@plt+0x10e3ac> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + str r3, [r1] │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 119be4 <__cxa_atexit@plt+0x10e3bc> │ │ │ │ + ldr r1, [pc, #100] @ 119c08 <__cxa_atexit@plt+0x10e3e0> │ │ │ │ + ldr r0, [pc, #100] @ 119c0c <__cxa_atexit@plt+0x10e3e4> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [ip, #16] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - mov r8, r0 │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 10fac0 <__cxa_atexit@plt+0x104298> │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str sl, [r2, r9]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r9, #0 │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - stmdb r2, {r0, r9} │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r2, #-20] @ 0xffffffec │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - add r2, r0, #20 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 112b44 <__cxa_atexit@plt+0x10731c> │ │ │ │ - ldr r3, [pc, #560] @ 112ba8 <__cxa_atexit@plt+0x107380> │ │ │ │ - ldr r1, [pc, #560] @ 112bac <__cxa_atexit@plt+0x107384> │ │ │ │ - add r8, r0, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r6, [r0, #20] │ │ │ │ - str r1, [r0, #4] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r9, sl │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r8, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - stm r8, {r1, sl, lr} │ │ │ │ - sub r8, r2, #15 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - eor r6, r1, lr │ │ │ │ - clz r4, r6 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r6, r0, r4 │ │ │ │ - tst r1, r0, lsr r4 │ │ │ │ - beq 112a90 <__cxa_atexit@plt+0x107268> │ │ │ │ - ldr r4, [pc, #456] @ 112b90 <__cxa_atexit@plt+0x107368> │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r2, r9]! │ │ │ │ - str r6, [r2, #-8] │ │ │ │ - str r6, [r2, #-4] │ │ │ │ - str r4, [r2, #-12]! │ │ │ │ - b 112a38 <__cxa_atexit@plt+0x107210> │ │ │ │ - eor r6, r1, lr │ │ │ │ - clz r6, r6 │ │ │ │ - eor r0, r6, #31 │ │ │ │ - mov lr, #1 │ │ │ │ - lsl r6, lr, r0 │ │ │ │ - tst r1, lr, lsl r0 │ │ │ │ - beq 112ac8 <__cxa_atexit@plt+0x1072a0> │ │ │ │ - ldr lr, [pc, #364] @ 112b80 <__cxa_atexit@plt+0x107358> │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r4, [r5, #12] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r1, [r2, r9]! │ │ │ │ - str r6, [r2, #-8] │ │ │ │ - str r6, [r2, #-4] │ │ │ │ - str lr, [r2, #-12]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r6, [pc, #308] @ 112b8c <__cxa_atexit@plt+0x107364> │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str sl, [r2, r9]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - str fp, [r2, #-8] │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - str r6, [r2, #-12]! │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r2, r9]! │ │ │ │ - mov r7, #0 │ │ │ │ - stmdb r2, {r6, r7} │ │ │ │ - str r6, [r2, #-12] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ - mov r5, r2 │ │ │ │ - b 1131b4 <__cxa_atexit@plt+0x10798c> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r2, r9]! │ │ │ │ - mov r7, #0 │ │ │ │ - stmdb r2, {r6, r7} │ │ │ │ - str r6, [r2, #-12] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ - mov r5, r2 │ │ │ │ - b 11378c <__cxa_atexit@plt+0x107f64> │ │ │ │ - ldr r4, [sp] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r6, [r5, #4] │ │ │ │ + mov sl, r3 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, ip │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 112ba4 <__cxa_atexit@plt+0x10737c> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #84] @ 112ba0 <__cxa_atexit@plt+0x107378> │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r6, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #24] @ 119c04 <__cxa_atexit@plt+0x10e3dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {sl, fp} │ │ │ │ - mov r7, lr │ │ │ │ - mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr pc │ │ │ │ - andeq r0, r0, r8, asr #27 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl #21 │ │ │ │ - andeq r0, r0, r8, asr #19 │ │ │ │ - andeq r0, r0, r4, asr #19 │ │ │ │ - andeq r0, r0, r4, lsr #14 │ │ │ │ - andeq r0, r0, r4, lsl #12 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #8 │ │ │ │ - rsceq r3, r4, r8, ror #16 │ │ │ │ - strdeq r3, [r4], #152 @ 0x98 @ │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 112c0c <__cxa_atexit@plt+0x1073e4> │ │ │ │ - ldr lr, [pc, #72] @ 112c24 <__cxa_atexit@plt+0x1073fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ 112c28 <__cxa_atexit@plt+0x107400> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r4, r0, lsl r6 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + sbcseq fp, r5, r8, ror ip │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 112cfc <__cxa_atexit@plt+0x1074d4> │ │ │ │ - ldr r1, [pc, #196] @ 112d14 <__cxa_atexit@plt+0x1074ec> │ │ │ │ - ldr ip, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ + bcc 119c84 <__cxa_atexit@plt+0x10e45c> │ │ │ │ + ldr r1, [pc, #88] @ 119c9c <__cxa_atexit@plt+0x10e474> │ │ │ │ + ldr r2, [pc, #88] @ 119ca0 <__cxa_atexit@plt+0x10e478> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #184] @ 112d18 <__cxa_atexit@plt+0x1074f0> │ │ │ │ - str r1, [r3, #64]! @ 0x40 │ │ │ │ - ldr r7, [pc, #180] @ 112d1c <__cxa_atexit@plt+0x1074f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r0, r6, #75 @ 0x4b │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r7, [r3, #-60] @ 0xffffffc4 │ │ │ │ - mov r7, r5 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [r7, #32]! │ │ │ │ - str r2, [r3, #-56] @ 0xffffffc8 │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - mov lr, r3 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 119ca4 <__cxa_atexit@plt+0x10e47c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r3, #20 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #68] @ 119ca8 <__cxa_atexit@plt+0x10e480> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, r2 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + ldr r7, [pc, #32] @ 119cac <__cxa_atexit@plt+0x10e484> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + sbceq r6, r0, r8, ror #1 │ │ │ │ + strhteq ip, [r3], #136 @ 0x88 │ │ │ │ + smlaleq ip, r3, r4, r3 │ │ │ │ + ldrsbeq fp, [r5], #184 @ 0xb8 │ │ │ │ + sbcseq fp, r5, r8, lsr #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r2, r9 │ │ │ │ + mov r1, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 119d5c <__cxa_atexit@plt+0x10e534> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ str r2, [r3, #-4] │ │ │ │ - str r8, [lr, #-52]! @ 0xffffffcc │ │ │ │ - str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ - str ip, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r1, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r1, [pc, #104] @ 112d20 <__cxa_atexit@plt+0x1074f8> │ │ │ │ - sub fp, r6, #47 @ 0x2f │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r8, r3, #32 │ │ │ │ - stm r8, {r1, r9, lr} │ │ │ │ - stmib r3, {sl, lr} │ │ │ │ - str fp, [r3, #12] │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str ip, [r3, #-16] │ │ │ │ - b 111e0c <__cxa_atexit@plt+0x1065e4> │ │ │ │ - ldr r3, [pc, #32] @ 112d24 <__cxa_atexit@plt+0x1074fc> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffff1b0 │ │ │ │ - @ instruction: 0xffffdeac │ │ │ │ - rsceq r3, r4, r0, lsr #7 │ │ │ │ - @ instruction: 0xffffde98 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r9, lsl #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 112c2c <__cxa_atexit@plt+0x107404> │ │ │ │ - andeq r1, r0, fp, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bhi 119d70 <__cxa_atexit@plt+0x10e548> │ │ │ │ + ldr r2, [pc, #164] @ 119d9c <__cxa_atexit@plt+0x10e574> │ │ │ │ + sub lr, r3, #16 │ │ │ │ + tst r1, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + beq 119d4c <__cxa_atexit@plt+0x10e524> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 112da4 <__cxa_atexit@plt+0x10757c> │ │ │ │ - ldr r8, [pc, #84] @ 112dbc <__cxa_atexit@plt+0x107594> │ │ │ │ - ldr lr, [pc, #84] @ 112dc0 <__cxa_atexit@plt+0x107598> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 112dc4 <__cxa_atexit@plt+0x10759c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r3, r4, ip, ror r4 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r7, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne 112df0 <__cxa_atexit@plt+0x1075c8> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #24] @ 112e10 <__cxa_atexit@plt+0x1075e8> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 119d84 <__cxa_atexit@plt+0x10e55c> │ │ │ │ + ldr r7, [pc, #132] @ 119da4 <__cxa_atexit@plt+0x10e57c> │ │ │ │ + ldr r2, [pc, #132] @ 119da8 <__cxa_atexit@plt+0x10e580> │ │ │ │ + ldr sl, [r1, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r3, r0, sl, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 112e38 <__cxa_atexit@plt+0x107610> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov r7, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 112e8c <__cxa_atexit@plt+0x107664> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r8, [pc, #60] @ 112e9c <__cxa_atexit@plt+0x107674> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r7, [pc, #40] @ 119da0 <__cxa_atexit@plt+0x10e578> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r1 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r4, r0, lsl #7 │ │ │ │ - andeq r0, r0, r8, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r3, sl │ │ │ │ - tst r3, #3 │ │ │ │ - bne 112f08 <__cxa_atexit@plt+0x1076e0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 112f44 <__cxa_atexit@plt+0x10771c> │ │ │ │ - ldr r1, [pc, #108] @ 112f54 <__cxa_atexit@plt+0x10772c> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + sbcseq fp, r5, r4, ror #21 │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + sbcseq fp, r5, r8, lsr #20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 119e34 <__cxa_atexit@plt+0x10e60c> │ │ │ │ + ldr sl, [pc, #120] @ 119e4c <__cxa_atexit@plt+0x10e624> │ │ │ │ + ldr ip, [pc, #120] @ 119e50 <__cxa_atexit@plt+0x10e628> │ │ │ │ + ldr r1, [pc, #120] @ 119e54 <__cxa_atexit@plt+0x10e62c> │ │ │ │ + sub lr, r6, #22 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r3, r6, #46 @ 0x2e │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 112f44 <__cxa_atexit@plt+0x10771c> │ │ │ │ - ldr r1, [pc, #64] @ 112f58 <__cxa_atexit@plt+0x107730> │ │ │ │ - ldr r3, [pc, #64] @ 112f5c <__cxa_atexit@plt+0x107734> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r4, r0, lsl #6 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r3, r4, ip, asr #5 │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 112f84 <__cxa_atexit@plt+0x10775c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + str lr, [r7, #44] @ 0x2c │ │ │ │ + add lr, r7, #8 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str ip, [r7, #4] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #52] @ 119e58 <__cxa_atexit@plt+0x10e630> │ │ │ │ + str r8, [r7, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 112fd8 <__cxa_atexit@plt+0x1077b0> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [pc, #60] @ 112fe8 <__cxa_atexit@plt+0x1077c0> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - and r1, r1, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r4, r4, lsr r2 │ │ │ │ - andeq r0, r0, r8, lsr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 11301c <__cxa_atexit@plt+0x1077f4> │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, fp │ │ │ │ - b 112690 <__cxa_atexit@plt+0x106e68> │ │ │ │ - ldr lr, [pc, #88] @ 11307c <__cxa_atexit@plt+0x107854> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - sub r2, r5, #48 @ 0x30 │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - bhi 113068 <__cxa_atexit@plt+0x107840> │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 112690 <__cxa_atexit@plt+0x106e68> │ │ │ │ + ldr r7, [pc, #32] @ 119e5c <__cxa_atexit@plt+0x10e634> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1130a4 <__cxa_atexit@plt+0x10787c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + rsceq ip, r3, r8, lsr #5 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + sbcseq fp, r5, r4, lsr sl │ │ │ │ + ldrsheq fp, [r5], #144 @ 0x90 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 119ecc <__cxa_atexit@plt+0x10e6a4> │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + str sl, [r1] │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 119ed4 <__cxa_atexit@plt+0x10e6ac> │ │ │ │ + ldr r0, [pc, #108] @ 119f08 <__cxa_atexit@plt+0x10e6e0> │ │ │ │ + ldr lr, [pc, #108] @ 119f0c <__cxa_atexit@plt+0x10e6e4> │ │ │ │ + ldr r1, [r5], #4 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r0, {r2, r8, r9, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + mov r9, sl │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, r1 │ │ │ │ + b ab62b4 <__cxa_atexit@plt+0xaaaa8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1130e4 <__cxa_atexit@plt+0x1078bc> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [pc, #44] @ 1130f4 <__cxa_atexit@plt+0x1078cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r7, [pc, #40] @ 119f04 <__cxa_atexit@plt+0x10e6dc> │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r4, r4, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne 113124 <__cxa_atexit@plt+0x1078fc> │ │ │ │ - add r5, r3, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #12] @ 113138 <__cxa_atexit@plt+0x107910> │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 113160 <__cxa_atexit@plt+0x107938> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov sl, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ + sbcseq fp, r5, r8, ror #18 │ │ │ │ + @ instruction: 0xfffff598 │ │ │ │ + @ instruction: 0xfffff5f0 │ │ │ │ + sbcseq fp, r5, r4, ror #16 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 119fbc <__cxa_atexit@plt+0x10e794> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 119fc8 <__cxa_atexit@plt+0x10e7a0> │ │ │ │ + ldr r2, [pc, #176] @ 119ffc <__cxa_atexit@plt+0x10e7d4> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + tst sl, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + beq 119fac <__cxa_atexit@plt+0x10e784> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1131a0 <__cxa_atexit@plt+0x107978> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 1131b0 <__cxa_atexit@plt+0x107988> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bcc 119fe4 <__cxa_atexit@plt+0x10e7bc> │ │ │ │ + ldr r7, [pc, #140] @ 11a004 <__cxa_atexit@plt+0x10e7dc> │ │ │ │ + ldr r1, [pc, #140] @ 11a008 <__cxa_atexit@plt+0x10e7e0> │ │ │ │ + ldr r0, [sl, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + mov r7, sl │ │ │ │ str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov r8, r6 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + mov r9, r1 │ │ │ │ + mov sl, r0 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 11a000 <__cxa_atexit@plt+0x10e7d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r3, r4, r8, rrx │ │ │ │ - mov fp, r7 │ │ │ │ + @ instruction: 0xffffc400 │ │ │ │ + sbcseq fp, r5, r8, lsr #15 │ │ │ │ + @ instruction: 0xffffc2c4 │ │ │ │ + ldrsbeq fp, [r5], #112 @ 0x70 │ │ │ │ + sbcseq fp, r5, r0, ror #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 11320c <__cxa_atexit@plt+0x1079e4> │ │ │ │ - ldr r7, [pc, #84] @ 113228 <__cxa_atexit@plt+0x107a00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr lr, [pc, #76] @ 11322c <__cxa_atexit@plt+0x107a04> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ + bcc 11a0a0 <__cxa_atexit@plt+0x10e878> │ │ │ │ + ldr sl, [pc, #120] @ 11a0b8 <__cxa_atexit@plt+0x10e890> │ │ │ │ + ldr ip, [pc, #120] @ 11a0bc <__cxa_atexit@plt+0x10e894> │ │ │ │ + ldr r1, [pc, #120] @ 11a0c0 <__cxa_atexit@plt+0x10e898> │ │ │ │ + sub lr, r6, #22 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r7, r6, #46 @ 0x2e │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r7, [pc, #28] @ 113230 <__cxa_atexit@plt+0x107a08> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #52] @ 11a0c4 <__cxa_atexit@plt+0x10e89c> │ │ │ │ + str r8, [r3, #32] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq r3, r4, ip │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r1, r0, fp, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 113298 <__cxa_atexit@plt+0x107a70> │ │ │ │ - ldr r8, [pc, #84] @ 1132b0 <__cxa_atexit@plt+0x107a88> │ │ │ │ - ldr lr, [pc, #84] @ 1132b4 <__cxa_atexit@plt+0x107a8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 1132b8 <__cxa_atexit@plt+0x107a90> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 11a0c8 <__cxa_atexit@plt+0x10e8a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + rsceq ip, r3, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + sbcseq fp, r5, r8, asr #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11a148 <__cxa_atexit@plt+0x10e920> │ │ │ │ + ldr r3, [pc, #108] @ 11a160 <__cxa_atexit@plt+0x10e938> │ │ │ │ + ldr lr, [pc, #108] @ 11a164 <__cxa_atexit@plt+0x10e93c> │ │ │ │ + ldr r9, [pc, #108] @ 11a168 <__cxa_atexit@plt+0x10e940> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r2, r4, r8, lsl #31 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r7, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1132e4 <__cxa_atexit@plt+0x107abc> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #24] @ 113304 <__cxa_atexit@plt+0x107adc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #96] @ 11a16c <__cxa_atexit@plt+0x10e944> │ │ │ │ + mov r1, r7 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r3, r6, #19 │ │ │ │ + str r9, [r1, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str lr, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 11a170 <__cxa_atexit@plt+0x10e948> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + rsceq ip, r3, r0, asr #7 │ │ │ │ + sbcseq fp, r5, r0, lsr r7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a1a0 <__cxa_atexit@plt+0x10e978> │ │ │ │ + ldr r2, [pc, #28] @ 11a1b0 <__cxa_atexit@plt+0x10e988> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r3, r0, sl, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 11332c <__cxa_atexit@plt+0x107b04> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov r7, r3 │ │ │ │ + b 720540 <__cxa_atexit@plt+0x714d18> │ │ │ │ + ldr r7, [pc, #12] @ 11a1b4 <__cxa_atexit@plt+0x10e98c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 113380 <__cxa_atexit@plt+0x107b58> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r8, [pc, #60] @ 113390 <__cxa_atexit@plt+0x107b68> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r4, ip, lsl #29 │ │ │ │ - andeq r0, r0, r8, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r3, sl │ │ │ │ - tst r3, #3 │ │ │ │ - bne 1133fc <__cxa_atexit@plt+0x107bd4> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 113438 <__cxa_atexit@plt+0x107c10> │ │ │ │ - ldr r1, [pc, #108] @ 113448 <__cxa_atexit@plt+0x107c20> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 113438 <__cxa_atexit@plt+0x107c10> │ │ │ │ - ldr r1, [pc, #64] @ 11344c <__cxa_atexit@plt+0x107c24> │ │ │ │ - ldr r3, [pc, #64] @ 113450 <__cxa_atexit@plt+0x107c28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r4, ip, lsl #28 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r2, [r4], #216 @ 0xd8 @ │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 113478 <__cxa_atexit@plt+0x107c50> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ + rsceq fp, r3, ip, asr #29 │ │ │ │ + ldrsheq fp, [r5], #96 @ 0x60 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a1e4 <__cxa_atexit@plt+0x10e9bc> │ │ │ │ + ldr r2, [pc, #28] @ 11a1f4 <__cxa_atexit@plt+0x10e9cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7204d0 <__cxa_atexit@plt+0x714ca8> │ │ │ │ + ldr r7, [pc, #12] @ 11a1f8 <__cxa_atexit@plt+0x10e9d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1134cc <__cxa_atexit@plt+0x107ca4> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [pc, #60] @ 1134dc <__cxa_atexit@plt+0x107cb4> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - and r1, r1, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r4, r0, asr #26 │ │ │ │ - andeq r0, r0, r8, lsl #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - mvn r0, r2 │ │ │ │ - ldr lr, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - ldr sl, [r3, #16] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - tst r0, #3 │ │ │ │ - bne 113544 <__cxa_atexit@plt+0x107d1c> │ │ │ │ - sub r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - bhi 113578 <__cxa_atexit@plt+0x107d50> │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str lr, [r5, #24] │ │ │ │ + rsceq fp, r3, r8, lsl #29 │ │ │ │ + ldrheq fp, [r5], #96 @ 0x60 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a228 <__cxa_atexit@plt+0x10ea00> │ │ │ │ + ldr r2, [pc, #28] @ 11a238 <__cxa_atexit@plt+0x10ea10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 1156d0 <__cxa_atexit@plt+0x109ea8> │ │ │ │ - ldr r0, [pc, #76] @ 113598 <__cxa_atexit@plt+0x107d70> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - sub r0, r5, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 113588 <__cxa_atexit@plt+0x107d60> │ │ │ │ - stmda r5, {r8, lr} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 1156d0 <__cxa_atexit@plt+0x109ea8> │ │ │ │ + b 7203f0 <__cxa_atexit@plt+0x714bc8> │ │ │ │ + ldr r7, [pc, #12] @ 11a23c <__cxa_atexit@plt+0x10ea14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #16]! │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + rsceq fp, r3, r0, ror lr │ │ │ │ + sbcseq fp, r5, r0, ror r6 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a26c <__cxa_atexit@plt+0x10ea44> │ │ │ │ + ldr r2, [pc, #28] @ 11a27c <__cxa_atexit@plt+0x10ea54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ + ldr r7, [pc, #12] @ 11a280 <__cxa_atexit@plt+0x10ea58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmda r5, {r8, lr} │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + rsceq fp, r3, ip, lsr #28 │ │ │ │ + sbcseq fp, r5, r0, lsr r6 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a2b0 <__cxa_atexit@plt+0x10ea88> │ │ │ │ + ldr r2, [pc, #28] @ 11a2c0 <__cxa_atexit@plt+0x10ea98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r7, [pc, #12] @ 11a2c4 <__cxa_atexit@plt+0x10ea9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r3, r8, ror #27 │ │ │ │ + ldrsheq fp, [r5], #80 @ 0x50 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a300 <__cxa_atexit@plt+0x10ead8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 11a308 <__cxa_atexit@plt+0x10eae0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r3, r8, lsl #26 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a348 <__cxa_atexit@plt+0x10eb20> │ │ │ │ + ldr r2, [pc, #36] @ 11a350 <__cxa_atexit@plt+0x10eb28> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1135c0 <__cxa_atexit@plt+0x107d98> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11a39c <__cxa_atexit@plt+0x10eb74> │ │ │ │ + ldr r2, [pc, #48] @ 11a3a8 <__cxa_atexit@plt+0x10eb80> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r7, [r8, #12] │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a418 <__cxa_atexit@plt+0x10ebf0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 113600 <__cxa_atexit@plt+0x107dd8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ 113610 <__cxa_atexit@plt+0x107de8> │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11a420 <__cxa_atexit@plt+0x10ebf8> │ │ │ │ + ldr r1, [pc, #92] @ 11a43c <__cxa_atexit@plt+0x10ec14> │ │ │ │ + ldr r0, [pc, #92] @ 11a440 <__cxa_atexit@plt+0x10ec18> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #76] @ 11a444 <__cxa_atexit@plt+0x10ec1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmda r5, {r0, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7203f0 <__cxa_atexit@plt+0x714bc8> │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r4, r8, lsl #24 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 11363c <__cxa_atexit@plt+0x107e14> │ │ │ │ - add r5, r5, #24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 113650 <__cxa_atexit@plt+0x107e28> │ │ │ │ - str r3, [r5, #20] │ │ │ │ + b 11a428 <__cxa_atexit@plt+0x10ec00> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11a438 <__cxa_atexit@plt+0x10ec10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq fp, r5, ip, ror r4 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + rsceq fp, r3, r4, ror #24 │ │ │ │ + rsceq ip, r3, r4, lsl #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a488 <__cxa_atexit@plt+0x10ec60> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 11a490 <__cxa_atexit@plt+0x10ec68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 11a494 <__cxa_atexit@plt+0x10ec6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r3, ip, lsl #23 │ │ │ │ + rsceq fp, r3, r8, ror #23 │ │ │ │ + sbcseq fp, r5, r0, lsl r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a4e8 <__cxa_atexit@plt+0x10ecc0> │ │ │ │ + ldr r2, [pc, #52] @ 11a4f0 <__cxa_atexit@plt+0x10ecc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 11a4f4 <__cxa_atexit@plt+0x10eccc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, r3, r8, lsr #32 │ │ │ │ + strhteq fp, [r3], #188 @ 0xbc │ │ │ │ + ldrheq fp, [r5], #48 @ 0x30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11a550 <__cxa_atexit@plt+0x10ed28> │ │ │ │ + ldr r3, [pc, #68] @ 11a568 <__cxa_atexit@plt+0x10ed40> │ │ │ │ + ldr r2, [pc, #68] @ 11a56c <__cxa_atexit@plt+0x10ed44> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 11a570 <__cxa_atexit@plt+0x10ed48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + sbcseq fp, r5, r0, ror #6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a5ac <__cxa_atexit@plt+0x10ed84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 11a5b4 <__cxa_atexit@plt+0x10ed8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r3, ip, asr sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a5f4 <__cxa_atexit@plt+0x10edcc> │ │ │ │ + ldr r2, [pc, #36] @ 11a5fc <__cxa_atexit@plt+0x10edd4> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 113678 <__cxa_atexit@plt+0x107e50> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11a64c <__cxa_atexit@plt+0x10ee24> │ │ │ │ + ldr r2, [pc, #52] @ 11a658 <__cxa_atexit@plt+0x10ee30> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a6c8 <__cxa_atexit@plt+0x10eea0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1136b8 <__cxa_atexit@plt+0x107e90> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ 1136c8 <__cxa_atexit@plt+0x107ea0> │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11a6d0 <__cxa_atexit@plt+0x10eea8> │ │ │ │ + ldr r1, [pc, #92] @ 11a6ec <__cxa_atexit@plt+0x10eec4> │ │ │ │ + ldr r0, [pc, #92] @ 11a6f0 <__cxa_atexit@plt+0x10eec8> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #76] @ 11a6f4 <__cxa_atexit@plt+0x10eecc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmda r5, {r0, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r4, r0, asr fp │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne 1136fc <__cxa_atexit@plt+0x107ed4> │ │ │ │ - add r5, r3, #24 │ │ │ │ - b 10fac0 <__cxa_atexit@plt+0x104298> │ │ │ │ - ldr r1, [pc, #12] @ 113710 <__cxa_atexit@plt+0x107ee8> │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - b 10fac0 <__cxa_atexit@plt+0x104298> │ │ │ │ + b 11a6d8 <__cxa_atexit@plt+0x10eeb0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11a6e8 <__cxa_atexit@plt+0x10eec0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq fp, r5, r4, ror #3 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + strhteq fp, [r3], #148 @ 0x94 │ │ │ │ + ldrdeq fp, [r3], #212 @ 0xd4 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 113738 <__cxa_atexit@plt+0x107f10> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a728 <__cxa_atexit@plt+0x10ef00> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 11a730 <__cxa_atexit@plt+0x10ef08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1200 <__cxa_atexit@plt+0x7e59d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 113778 <__cxa_atexit@plt+0x107f50> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [pc, #44] @ 113788 <__cxa_atexit@plt+0x107f60> │ │ │ │ + rsceq fp, r3, r0, ror #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a768 <__cxa_atexit@plt+0x10ef40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 11a770 <__cxa_atexit@plt+0x10ef48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r2, r4, r0, sl │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r3, r0, lsr #17 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1137e4 <__cxa_atexit@plt+0x107fbc> │ │ │ │ - ldr r7, [pc, #84] @ 113800 <__cxa_atexit@plt+0x107fd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr lr, [pc, #76] @ 113804 <__cxa_atexit@plt+0x107fdc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 11a7ec <__cxa_atexit@plt+0x10efc4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11a7f8 <__cxa_atexit@plt+0x10efd0> │ │ │ │ + ldr lr, [pc, #100] @ 11a808 <__cxa_atexit@plt+0x10efe0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ 11a80c <__cxa_atexit@plt+0x10efe4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 11a810 <__cxa_atexit@plt+0x10efe8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1350 <__cxa_atexit@plt+0x7e5b28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + rsceq fp, r3, r8, asr #16 │ │ │ │ + smlaleq fp, r3, r4, r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a854 <__cxa_atexit@plt+0x10f02c> │ │ │ │ + ldr r2, [pc, #40] @ 11a85c <__cxa_atexit@plt+0x10f034> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11a8b0 <__cxa_atexit@plt+0x10f088> │ │ │ │ + ldr lr, [pc, #56] @ 11a8bc <__cxa_atexit@plt+0x10f094> │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str r7, [r8, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r7, [pc, #28] @ 113808 <__cxa_atexit@plt+0x107fe0> │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a8f0 <__cxa_atexit@plt+0x10f0c8> │ │ │ │ + ldr r2, [pc, #32] @ 11a900 <__cxa_atexit@plt+0x10f0d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f1180 <__cxa_atexit@plt+0x7e5958> │ │ │ │ + ldr r7, [pc, #12] @ 11a904 <__cxa_atexit@plt+0x10f0dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq r2, r4, r4, lsr sl │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r1, r0, fp, asr #23 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsbeq sl, [r5], #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 113870 <__cxa_atexit@plt+0x108048> │ │ │ │ - ldr r8, [pc, #84] @ 113888 <__cxa_atexit@plt+0x108060> │ │ │ │ - ldr lr, [pc, #84] @ 11388c <__cxa_atexit@plt+0x108064> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 11a980 <__cxa_atexit@plt+0x10f158> │ │ │ │ + ldr lr, [pc, #96] @ 11a98c <__cxa_atexit@plt+0x10f164> │ │ │ │ + ldr r1, [pc, #96] @ 11a990 <__cxa_atexit@plt+0x10f168> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #84] @ 11a994 <__cxa_atexit@plt+0x10f16c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + sub r1, r6, #5 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [pc, #44] @ 11a998 <__cxa_atexit@plt+0x10f170> │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stm lr, {r0, r1, r7, r9} │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + rsceq fp, r3, r8, asr #22 │ │ │ │ + rsceq fp, r3, ip, lsl #14 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11a9e8 <__cxa_atexit@plt+0x10f1c0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 11a9f0 <__cxa_atexit@plt+0x10f1c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 11a9f4 <__cxa_atexit@plt+0x10f1cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 11a9f8 <__cxa_atexit@plt+0x10f1d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b a44d98 <__cxa_atexit@plt+0xa39570> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, r3, ip, lsr r6 │ │ │ │ + rsceq fp, r3, r0, asr fp │ │ │ │ + rsceq fp, r3, r4, lsl #13 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11aa48 <__cxa_atexit@plt+0x10f220> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 11aa50 <__cxa_atexit@plt+0x10f228> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 113890 <__cxa_atexit@plt+0x108068> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strhteq r2, [r4], #144 @ 0x90 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r7, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1138bc <__cxa_atexit@plt+0x108094> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #24] @ 1138dc <__cxa_atexit@plt+0x1080b4> │ │ │ │ + ldr r0, [pc, #40] @ 11aa54 <__cxa_atexit@plt+0x10f22c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b a44af8 <__cxa_atexit@plt+0xa392d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq fp, [r3], #84 @ 0x54 @ │ │ │ │ + rsceq fp, r3, r4, lsr r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11aa94 <__cxa_atexit@plt+0x10f26c> │ │ │ │ + ldr r2, [pc, #36] @ 11aa9c <__cxa_atexit@plt+0x10f274> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r3, r0, sl, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 113904 <__cxa_atexit@plt+0x1080dc> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 113958 <__cxa_atexit@plt+0x108130> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r8, [pc, #60] @ 113968 <__cxa_atexit@plt+0x108140> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r2, [r4], #132 @ 0x84 │ │ │ │ - andeq r0, r0, r8, ror #7 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ - mvn r3, sl │ │ │ │ - tst r3, #3 │ │ │ │ - bne 1139d4 <__cxa_atexit@plt+0x1081ac> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 113a10 <__cxa_atexit@plt+0x1081e8> │ │ │ │ - ldr r1, [pc, #108] @ 113a20 <__cxa_atexit@plt+0x1081f8> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 113a10 <__cxa_atexit@plt+0x1081e8> │ │ │ │ - ldr r1, [pc, #64] @ 113a24 <__cxa_atexit@plt+0x1081fc> │ │ │ │ - ldr r3, [pc, #64] @ 113a28 <__cxa_atexit@plt+0x108200> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r4, r4, lsr r8 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r2, r4, r0, lsl #16 │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 113a50 <__cxa_atexit@plt+0x108228> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11aaec <__cxa_atexit@plt+0x10f2c4> │ │ │ │ + ldr r2, [pc, #52] @ 11aaf8 <__cxa_atexit@plt+0x10f2d0> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 113aa4 <__cxa_atexit@plt+0x10827c> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [pc, #60] @ 113ab4 <__cxa_atexit@plt+0x10828c> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - and r1, r1, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r4, r8, ror #14 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 1156a4 <__cxa_atexit@plt+0x109e7c> │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 113b1c <__cxa_atexit@plt+0x1082f4> │ │ │ │ + bhi 11ab7c <__cxa_atexit@plt+0x10f354> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 113b28 <__cxa_atexit@plt+0x108300> │ │ │ │ - ldr r1, [pc, #72] @ 113b38 <__cxa_atexit@plt+0x108310> │ │ │ │ - sub r8, r6, #3 │ │ │ │ + bcc 11ab84 <__cxa_atexit@plt+0x10f35c> │ │ │ │ + ldr ip, [pc, #112] @ 11aba0 <__cxa_atexit@plt+0x10f378> │ │ │ │ + ldr r0, [pc, #112] @ 11aba4 <__cxa_atexit@plt+0x10f37c> │ │ │ │ + sub lr, r6, #1 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #100] @ 11aba8 <__cxa_atexit@plt+0x10f380> │ │ │ │ + add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r5, [pc, #48] @ 113b3c <__cxa_atexit@plt+0x108314> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r5, [pc, #64] @ 11abac <__cxa_atexit@plt+0x10f384> │ │ │ │ + str r9, [r3, #16] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ mov r6, r3 │ │ │ │ + b 11ab8c <__cxa_atexit@plt+0x10f364> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11ab9c <__cxa_atexit@plt+0x10f374> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + sbcseq sl, r5, r8, lsr sp │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq fp, r3, r0, lsl r5 │ │ │ │ + rsceq fp, r3, r4, lsr r9 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11abfc <__cxa_atexit@plt+0x10f3d4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 11ac04 <__cxa_atexit@plt+0x10f3dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 11ac08 <__cxa_atexit@plt+0x10f3e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 11ac0c <__cxa_atexit@plt+0x10f3e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b a44d98 <__cxa_atexit@plt+0xa39570> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq r2, r4, r4, lsl #10 │ │ │ │ - rsceq r2, r4, r4, lsl #10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #32 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 113bb8 <__cxa_atexit@plt+0x108390> │ │ │ │ - ldr lr, [pc, #96] @ 113bc4 <__cxa_atexit@plt+0x10839c> │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r9, [r3, #-12] │ │ │ │ - beq 113bac <__cxa_atexit@plt+0x108384> │ │ │ │ - mov r7, r8 │ │ │ │ - b 113bd0 <__cxa_atexit@plt+0x1083a8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + rsceq fp, r3, r8, lsr #8 │ │ │ │ + rsceq fp, r3, r0, asr #18 │ │ │ │ + rsceq fp, r3, r0, ror r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11ac5c <__cxa_atexit@plt+0x10f434> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 11ac64 <__cxa_atexit@plt+0x10f43c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 11ac68 <__cxa_atexit@plt+0x10f440> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b a44bd8 <__cxa_atexit@plt+0xa393b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r1, [r2, #12]! │ │ │ │ - and r3, r8, #3 │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 113c48 <__cxa_atexit@plt+0x108420> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 113c9c <__cxa_atexit@plt+0x108474> │ │ │ │ - ldr r2, [pc, #748] @ 113ee8 <__cxa_atexit@plt+0x1086c0> │ │ │ │ - mov r3, r5 │ │ │ │ + rsceq fp, r3, r0, asr #7 │ │ │ │ + rsceq fp, r3, r0, lsr #8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11aca8 <__cxa_atexit@plt+0x10f480> │ │ │ │ + ldr r2, [pc, #36] @ 11acb0 <__cxa_atexit@plt+0x10f488> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 113d58 <__cxa_atexit@plt+0x108530> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 113d64 <__cxa_atexit@plt+0x10853c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 113ea4 <__cxa_atexit@plt+0x10867c> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #708] @ 113ef8 <__cxa_atexit@plt+0x1086d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 113e90 <__cxa_atexit@plt+0x108668> │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 113d24 <__cxa_atexit@plt+0x1084fc> │ │ │ │ - ldr r7, [pc, #624] @ 113ee0 <__cxa_atexit@plt+0x1086b8> │ │ │ │ - ldr r2, [pc, #624] @ 113ee4 <__cxa_atexit@plt+0x1086bc> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - ldr r9, [r8, #11] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - rsb r0, r3, #0 │ │ │ │ - eor r0, r3, r0 │ │ │ │ - and r0, r0, r1 │ │ │ │ - cmp r0, r9 │ │ │ │ - bne 113cec <__cxa_atexit@plt+0x1084c4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r8, [r8, #7] │ │ │ │ - tst r3, r1 │ │ │ │ - beq 113dd4 <__cxa_atexit@plt+0x1085ac> │ │ │ │ - ldr r2, [pc, #536] @ 113eec <__cxa_atexit@plt+0x1086c4> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11ad00 <__cxa_atexit@plt+0x10f4d8> │ │ │ │ + ldr r2, [pc, #52] @ 11ad0c <__cxa_atexit@plt+0x10f4e4> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 113b4c <__cxa_atexit@plt+0x108324> │ │ │ │ - eor r0, r9, r1 │ │ │ │ - clz r0, r0 │ │ │ │ - mov r2, #-2147483648 @ 0x80000000 │ │ │ │ - lsr r1, r2, r0 │ │ │ │ - tst r9, r2, lsr r0 │ │ │ │ - beq 113df8 <__cxa_atexit@plt+0x1085d0> │ │ │ │ - ldr r0, [pc, #484] @ 113ef0 <__cxa_atexit@plt+0x1086c8> │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #16] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - bge 113d78 <__cxa_atexit@plt+0x108550> │ │ │ │ - ldr r2, [pc, #424] @ 113ed8 <__cxa_atexit@plt+0x1086b0> │ │ │ │ - ldr r1, [pc, #424] @ 113edc <__cxa_atexit@plt+0x1086b4> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11ad90 <__cxa_atexit@plt+0x10f568> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11ad98 <__cxa_atexit@plt+0x10f570> │ │ │ │ + ldr ip, [pc, #112] @ 11adb4 <__cxa_atexit@plt+0x10f58c> │ │ │ │ + ldr r0, [pc, #112] @ 11adb8 <__cxa_atexit@plt+0x10f590> │ │ │ │ + sub lr, r6, #1 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #100] @ 11adbc <__cxa_atexit@plt+0x10f594> │ │ │ │ + add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #4] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r5, [pc, #64] @ 11adc0 <__cxa_atexit@plt+0x10f598> │ │ │ │ + str r9, [r3, #16] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ mov r6, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b 11ada0 <__cxa_atexit@plt+0x10f578> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11adb0 <__cxa_atexit@plt+0x10f588> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq sl, r5, r8, lsr #22 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + strdeq fp, [r3], #44 @ 0x2c @ │ │ │ │ + rsceq fp, r3, r0, lsr #14 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + sbcseq sl, r5, r0, lsr #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 11ae18 <__cxa_atexit@plt+0x10f5f0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 11ae10 <__cxa_atexit@plt+0x10f5e8> │ │ │ │ + ldr r8, [pc, #40] @ 11ae20 <__cxa_atexit@plt+0x10f5f8> │ │ │ │ + ldr r3, [pc, #40] @ 11ae24 <__cxa_atexit@plt+0x10f5fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 86f9b0 <__cxa_atexit@plt+0x864188> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #392] @ 113ef4 <__cxa_atexit@plt+0x1086cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #324] @ 113ec4 <__cxa_atexit@plt+0x10869c> │ │ │ │ - mov r2, r5 │ │ │ │ - ands lr, r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - mov r1, r2 │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - beq 113e40 <__cxa_atexit@plt+0x108618> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - cmp lr, #2 │ │ │ │ - bne 113e4c <__cxa_atexit@plt+0x108624> │ │ │ │ - ldr lr, [pc, #288] @ 113ed0 <__cxa_atexit@plt+0x1086a8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [pc, #284] @ 113ed4 <__cxa_atexit@plt+0x1086ac> │ │ │ │ - add lr, pc, lr │ │ │ │ + ldrsbeq sl, [r5], #172 @ 0xac │ │ │ │ + rsceq fp, r3, r8, lsr r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #32 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 11aed4 <__cxa_atexit@plt+0x10f6ac> │ │ │ │ + ldr lr, [pc, #184] @ 11aefc <__cxa_atexit@plt+0x10f6d4> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str lr, [r1, #-8]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + bne 11ae9c <__cxa_atexit@plt+0x10f674> │ │ │ │ + ldr r2, [pc, #152] @ 11af04 <__cxa_atexit@plt+0x10f6dc> │ │ │ │ + ldr r1, [pc, #152] @ 11af08 <__cxa_atexit@plt+0x10f6e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r9 │ │ │ │ + b c784bc <__cxa_atexit@plt+0xc6cc94> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + bcc 11aedc <__cxa_atexit@plt+0x10f6b4> │ │ │ │ + ldr r7, [pc, #80] @ 11af0c <__cxa_atexit@plt+0x10f6e4> │ │ │ │ + mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r8, [r1] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - b 113e70 <__cxa_atexit@plt+0x108648> │ │ │ │ - ldr r0, [pc, #220] @ 113eb8 <__cxa_atexit@plt+0x108690> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [pc, #188] @ 113ebc <__cxa_atexit@plt+0x108694> │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - beq 113e7c <__cxa_atexit@plt+0x108654> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 113e84 <__cxa_atexit@plt+0x10865c> │ │ │ │ - ldr r0, [pc, #148] @ 113ec0 <__cxa_atexit@plt+0x108698> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - str r1, [r5, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 113ec8 <__cxa_atexit@plt+0x1086a0> │ │ │ │ - ldr r5, [pc, #116] @ 113ecc <__cxa_atexit@plt+0x1086a4> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r1] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r7, lr │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r7, [pc, #28] @ 11af00 <__cxa_atexit@plt+0x10f6d8> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsl #29 │ │ │ │ - andeq r0, r0, ip, lsr #21 │ │ │ │ - andeq r0, r0, r4, asr #21 │ │ │ │ - andeq r0, r0, r8, asr #13 │ │ │ │ - andeq r0, r0, r0, ror #19 │ │ │ │ - strhteq r2, [r4], #16 │ │ │ │ - andeq r0, r0, r4, asr r7 │ │ │ │ - rsceq r2, r4, r4, asr r2 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - ldrdeq r2, [r4], #36 @ 0x24 @ │ │ │ │ - andeq r0, r0, r0, lsl #6 │ │ │ │ - smlaleq r2, r4, r4, r3 │ │ │ │ - andeq r0, r0, r0, lsl #6 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x00000cbc │ │ │ │ - rsceq r2, r4, ip, ror r4 │ │ │ │ - rsceq r2, r4, ip, lsr #11 │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ + strhteq fp, [r3], #16 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsceq fp, r3, ip, ror #3 │ │ │ │ + smlaleq fp, r3, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 113f48 <__cxa_atexit@plt+0x108720> │ │ │ │ + bne 11af30 <__cxa_atexit@plt+0x10f708> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 113f5c <__cxa_atexit@plt+0x108734> │ │ │ │ - ldr r2, [pc, #72] @ 113f70 <__cxa_atexit@plt+0x108748> │ │ │ │ + bcc 11af60 <__cxa_atexit@plt+0x10f738> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 11af70 <__cxa_atexit@plt+0x10f748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 113f6c <__cxa_atexit@plt+0x108744> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r2, r4, r8, r2 │ │ │ │ - strhteq r2, [r4], #40 @ 0x28 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + rsceq fp, r3, r0, lsl #2 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 113fc0 <__cxa_atexit@plt+0x108798> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 113fd4 <__cxa_atexit@plt+0x1087ac> │ │ │ │ - ldr r2, [pc, #72] @ 113fe8 <__cxa_atexit@plt+0x1087c0> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 11afb0 <__cxa_atexit@plt+0x10f788> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #36] @ 11afc8 <__cxa_atexit@plt+0x10f7a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 11afcc <__cxa_atexit@plt+0x10f7a4> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq fp, r3, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11b04c <__cxa_atexit@plt+0x10f824> │ │ │ │ + ldr r3, [pc, #124] @ 11b06c <__cxa_atexit@plt+0x10f844> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + beq 11b03c <__cxa_atexit@plt+0x10f814> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 11b054 <__cxa_atexit@plt+0x10f82c> │ │ │ │ + ldr r2, [pc, #80] @ 11b070 <__cxa_atexit@plt+0x10f848> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r7, r8, sl} │ │ │ │ + mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 113fe4 <__cxa_atexit@plt+0x1087bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r2, r4, r0, lsr #4 │ │ │ │ - rsceq r2, r4, r0, asr #4 │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 114028 <__cxa_atexit@plt+0x108800> │ │ │ │ - ldr r2, [pc, #156] @ 1140ac <__cxa_atexit@plt+0x108884> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11b0c0 <__cxa_atexit@plt+0x10f898> │ │ │ │ + ldr r2, [pc, #52] @ 11b0cc <__cxa_atexit@plt+0x10f8a4> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq 11407c <__cxa_atexit@plt+0x108854> │ │ │ │ - b 1140c0 <__cxa_atexit@plt+0x108898> │ │ │ │ - ldr r3, [pc, #120] @ 1140a8 <__cxa_atexit@plt+0x108880> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 11407c <__cxa_atexit@plt+0x108854> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 114084 <__cxa_atexit@plt+0x10885c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 114098 <__cxa_atexit@plt+0x108870> │ │ │ │ - ldr r2, [pc, #88] @ 1140b4 <__cxa_atexit@plt+0x10888c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + sbcseq sl, r5, r0, lsr #16 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11b158 <__cxa_atexit@plt+0x10f930> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11b160 <__cxa_atexit@plt+0x10f938> │ │ │ │ + ldr ip, [pc, #116] @ 11b17c <__cxa_atexit@plt+0x10f954> │ │ │ │ + ldr lr, [pc, #116] @ 11b180 <__cxa_atexit@plt+0x10f958> │ │ │ │ + str r9, [r2, #8] │ │ │ │ + ldr r0, [pc, #112] @ 11b184 <__cxa_atexit@plt+0x10f95c> │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #100] @ 11b188 <__cxa_atexit@plt+0x10f960> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [pc, #92] @ 11b18c <__cxa_atexit@plt+0x10f964> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str ip, [r2, #4] │ │ │ │ + sub r2, r6, #1 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + mov r5, r3 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 11b168 <__cxa_atexit@plt+0x10f940> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11b178 <__cxa_atexit@plt+0x10f950> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + smullseq sl, r5, r8, r7 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq sl, r3, r8, lsr pc │ │ │ │ + rsceq sl, r3, r4, lsr #30 │ │ │ │ + rsceq fp, r3, r8, asr #6 │ │ │ │ + sbcseq sl, r5, r4, ror #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 11b1b8 <__cxa_atexit@plt+0x10f990> │ │ │ │ + add r5, r5, #4 │ │ │ │ + addne r7, pc, r7 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + sbcseq sl, r5, r8, asr #14 │ │ │ │ + sbcseq sl, r5, r4, ror #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 11b210 <__cxa_atexit@plt+0x10f9e8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 11b208 <__cxa_atexit@plt+0x10f9e0> │ │ │ │ + ldr r8, [pc, #40] @ 11b218 <__cxa_atexit@plt+0x10f9f0> │ │ │ │ + ldr r3, [pc, #40] @ 11b21c <__cxa_atexit@plt+0x10f9f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 86f9b0 <__cxa_atexit@plt+0x864188> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1140b0 <__cxa_atexit@plt+0x108888> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq sl, r5, r0, lsr #14 │ │ │ │ + rsceq sl, r3, r0, asr #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #32 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 11b2cc <__cxa_atexit@plt+0x10faa4> │ │ │ │ + ldr lr, [pc, #184] @ 11b2f4 <__cxa_atexit@plt+0x10facc> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str lr, [r1, #-8]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + bne 11b294 <__cxa_atexit@plt+0x10fa6c> │ │ │ │ + ldr r2, [pc, #152] @ 11b2fc <__cxa_atexit@plt+0x10fad4> │ │ │ │ + ldr r1, [pc, #152] @ 11b300 <__cxa_atexit@plt+0x10fad8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r9 │ │ │ │ + b c783dc <__cxa_atexit@plt+0xc6cbb4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + bcc 11b2d4 <__cxa_atexit@plt+0x10faac> │ │ │ │ + ldr r7, [pc, #80] @ 11b304 <__cxa_atexit@plt+0x10fadc> │ │ │ │ + mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + b cf1834 <__cxa_atexit@plt+0xce600c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r7, [pc, #28] @ 11b2f8 <__cxa_atexit@plt+0x10fad0> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r8, lsr #7 │ │ │ │ + strhteq sl, [r3], #216 @ 0xd8 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r2, r4, ip, asr r1 │ │ │ │ - rsceq r2, r4, r4, lsl #3 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ + strdeq sl, [r3], #212 @ 0xd4 @ │ │ │ │ + smlaleq sl, r3, r8, sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 114160 <__cxa_atexit@plt+0x108938> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - eor r0, lr, r1 │ │ │ │ - clz r2, r0 │ │ │ │ - lsr r0, r3, r2 │ │ │ │ - ands r8, r1, r3, lsr r2 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - beq 114198 <__cxa_atexit@plt+0x108970> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - bcc 114228 <__cxa_atexit@plt+0x108a00> │ │ │ │ - ldr r8, [pc, #340] @ 114268 <__cxa_atexit@plt+0x108a40> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #324] @ 11426c <__cxa_atexit@plt+0x108a44> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - b 114204 <__cxa_atexit@plt+0x1089dc> │ │ │ │ + bne 11b328 <__cxa_atexit@plt+0x10fb00> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 114218 <__cxa_atexit@plt+0x1089f0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [pc, #260] @ 114280 <__cxa_atexit@plt+0x108a58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc 11b358 <__cxa_atexit@plt+0x10fb30> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 11b368 <__cxa_atexit@plt+0x10fb40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - cmp r8, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 114248 <__cxa_atexit@plt+0x108a20> │ │ │ │ - ldr r8, [pc, #184] @ 114274 <__cxa_atexit@plt+0x108a4c> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #168] @ 114278 <__cxa_atexit@plt+0x108a50> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #64] @ 114270 <__cxa_atexit@plt+0x108a48> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ 11427c <__cxa_atexit@plt+0x108a54> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r2, r4, r4, asr #1 │ │ │ │ - rsceq r2, r4, r4, asr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq r2, r4, ip, lsl r0 │ │ │ │ - rsceq r2, r4, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r2, r4, r4, rrx │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ + rsceq sl, r3, r8, lsl #26 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 114308 <__cxa_atexit@plt+0x108ae0> │ │ │ │ - ldr r8, [pc, #116] @ 114320 <__cxa_atexit@plt+0x108af8> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 114324 <__cxa_atexit@plt+0x108afc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - str r0, [r3, #8] │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 114328 <__cxa_atexit@plt+0x108b00> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 11b3a8 <__cxa_atexit@plt+0x10fb80> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #36] @ 11b3c0 <__cxa_atexit@plt+0x10fb98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 11b3c4 <__cxa_atexit@plt+0x10fb9c> │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r4, ip, lsr #30 │ │ │ │ - rsceq r1, r4, r0, lsr pc │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 1143b0 <__cxa_atexit@plt+0x108b88> │ │ │ │ - ldr r8, [pc, #116] @ 1143c8 <__cxa_atexit@plt+0x108ba0> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #104] @ 1143cc <__cxa_atexit@plt+0x108ba4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #20 │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 1143d0 <__cxa_atexit@plt+0x108ba8> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strhteq sl, [r3], #196 @ 0xc4 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11b444 <__cxa_atexit@plt+0x10fc1c> │ │ │ │ + ldr r3, [pc, #124] @ 11b464 <__cxa_atexit@plt+0x10fc3c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r4, r4, lsl #29 │ │ │ │ - rsceq r1, r4, r8, lsl #29 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 114420 <__cxa_atexit@plt+0x108bf8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 114434 <__cxa_atexit@plt+0x108c0c> │ │ │ │ - ldr r2, [pc, #72] @ 114448 <__cxa_atexit@plt+0x108c20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + beq 11b434 <__cxa_atexit@plt+0x10fc0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 11b44c <__cxa_atexit@plt+0x10fc24> │ │ │ │ + ldr r2, [pc, #80] @ 11b468 <__cxa_atexit@plt+0x10fc40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r7, r8, sl} │ │ │ │ + mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 114444 <__cxa_atexit@plt+0x108c1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r4, r0, asr #27 │ │ │ │ - rsceq r1, r4, r0, ror #27 │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r1, #4]! │ │ │ │ - mov lr, r5 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr r8, [r1, #20] │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r2, sl, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1144bc <__cxa_atexit@plt+0x108c94> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1144e4 <__cxa_atexit@plt+0x108cbc> │ │ │ │ - ldr lr, [pc, #96] @ 1144f8 <__cxa_atexit@plt+0x108cd0> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r2, [pc, #92] @ 1144fc <__cxa_atexit@plt+0x108cd4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r5, r1 │ │ │ │ - str lr, [r1] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1144e4 <__cxa_atexit@plt+0x108cbc> │ │ │ │ - ldr r2, [pc, #52] @ 114500 <__cxa_atexit@plt+0x108cd8> │ │ │ │ - ldr r1, [pc, #52] @ 114504 <__cxa_atexit@plt+0x108cdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ - mov r5, lr │ │ │ │ mov r7, sl │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, r4, ip, ror #22 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - rsceq r1, r4, ip, lsr fp │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11b4b8 <__cxa_atexit@plt+0x10fc90> │ │ │ │ + ldr r2, [pc, #52] @ 11b4c4 <__cxa_atexit@plt+0x10fc9c> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + sbcseq sl, r5, r4, ror #8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11b550 <__cxa_atexit@plt+0x10fd28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11b558 <__cxa_atexit@plt+0x10fd30> │ │ │ │ + ldr ip, [pc, #116] @ 11b574 <__cxa_atexit@plt+0x10fd4c> │ │ │ │ + ldr lr, [pc, #116] @ 11b578 <__cxa_atexit@plt+0x10fd50> │ │ │ │ + str r9, [r2, #8] │ │ │ │ + ldr r0, [pc, #112] @ 11b57c <__cxa_atexit@plt+0x10fd54> │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #100] @ 11b580 <__cxa_atexit@plt+0x10fd58> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [pc, #92] @ 11b584 <__cxa_atexit@plt+0x10fd5c> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str ip, [r2, #4] │ │ │ │ + sub r2, r6, #1 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + mov r5, r3 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 11b560 <__cxa_atexit@plt+0x10fd38> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11b570 <__cxa_atexit@plt+0x10fd48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq sl, [r5], #60 @ 0x3c │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq sl, r3, r0, asr #22 │ │ │ │ + rsceq sl, r3, ip, lsr #22 │ │ │ │ + rsceq sl, r3, r0, asr pc │ │ │ │ + sbcseq sl, r5, r8, lsr #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1145b0 <__cxa_atexit@plt+0x108d88> │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - mov r3, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - eor r0, lr, r1 │ │ │ │ - clz r2, r0 │ │ │ │ - lsr r0, r3, r2 │ │ │ │ - ands r8, r1, r3, lsr r2 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - beq 1145e8 <__cxa_atexit@plt+0x108dc0> │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 11b5b0 <__cxa_atexit@plt+0x10fd88> │ │ │ │ + add r5, r5, #4 │ │ │ │ + addne r7, pc, r7 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + sbcseq sl, r5, ip, lsl #7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - bcc 114678 <__cxa_atexit@plt+0x108e50> │ │ │ │ - ldr r8, [pc, #340] @ 1146b8 <__cxa_atexit@plt+0x108e90> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #324] @ 1146bc <__cxa_atexit@plt+0x108e94> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - b 114654 <__cxa_atexit@plt+0x108e2c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 114668 <__cxa_atexit@plt+0x108e40> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [pc, #260] @ 1146d0 <__cxa_atexit@plt+0x108ea8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11b5ec <__cxa_atexit@plt+0x10fdc4> │ │ │ │ + ldr r3, [pc, #40] @ 11b604 <__cxa_atexit@plt+0x10fddc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 11b608 <__cxa_atexit@plt+0x10fde0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r3, r0, lsr #20 │ │ │ │ + sbcseq sl, r5, r4, asr r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11b658 <__cxa_atexit@plt+0x10fe30> │ │ │ │ + ldr r2, [pc, #60] @ 11b668 <__cxa_atexit@plt+0x10fe40> │ │ │ │ + ldr r1, [pc, #60] @ 11b66c <__cxa_atexit@plt+0x10fe44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #48] @ 11b670 <__cxa_atexit@plt+0x10fe48> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ + ldr r7, [pc, #20] @ 11b674 <__cxa_atexit@plt+0x10fe4c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq sl, r5, r0, lsr #6 │ │ │ │ + rsceq sl, r3, r8, asr #19 │ │ │ │ + rsceq sl, r3, r8, asr #20 │ │ │ │ + ldrsheq sl, [r5], #32 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11b6b8 <__cxa_atexit@plt+0x10fe90> │ │ │ │ + ldr r2, [pc, #48] @ 11b6c8 <__cxa_atexit@plt+0x10fea0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #44] @ 11b6cc <__cxa_atexit@plt+0x10fea4> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r7, [pc, #16] @ 11b6d0 <__cxa_atexit@plt+0x10fea8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strhteq sl, [r3], #148 @ 0x94 │ │ │ │ + rsceq sl, r3, r8, ror #19 │ │ │ │ + smullseq sl, r5, r4, r2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11b760 <__cxa_atexit@plt+0x10ff38> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11b768 <__cxa_atexit@plt+0x10ff40> │ │ │ │ + ldr ip, [pc, #112] @ 11b784 <__cxa_atexit@plt+0x10ff5c> │ │ │ │ + ldr r0, [pc, #112] @ 11b788 <__cxa_atexit@plt+0x10ff60> │ │ │ │ + sub lr, r6, #1 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #100] @ 11b78c <__cxa_atexit@plt+0x10ff64> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r5, [pc, #64] @ 11b790 <__cxa_atexit@plt+0x10ff68> │ │ │ │ + str r9, [r3, #16] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ mov r6, r3 │ │ │ │ + b 11b770 <__cxa_atexit@plt+0x10ff48> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11b780 <__cxa_atexit@plt+0x10ff58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - cmp r8, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 114698 <__cxa_atexit@plt+0x108e70> │ │ │ │ - ldr r8, [pc, #184] @ 1146c4 <__cxa_atexit@plt+0x108e9c> │ │ │ │ - sub r3, r2, #38 @ 0x26 │ │ │ │ - sub sl, r2, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #168] @ 1146c8 <__cxa_atexit@plt+0x108ea0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r0, r0, r3 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - and r0, r0, r1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + sbcseq sl, r5, r8, asr r1 │ │ │ │ + @ instruction: 0xfffff498 │ │ │ │ + rsceq sl, r3, ip, lsr #18 │ │ │ │ + rsceq sl, r3, r0, asr sp │ │ │ │ + @ instruction: 0xfffff520 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11b820 <__cxa_atexit@plt+0x10fff8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11b828 <__cxa_atexit@plt+0x110000> │ │ │ │ + ldr ip, [pc, #112] @ 11b844 <__cxa_atexit@plt+0x11001c> │ │ │ │ + ldr r0, [pc, #112] @ 11b848 <__cxa_atexit@plt+0x110020> │ │ │ │ + sub lr, r6, #1 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #100] @ 11b84c <__cxa_atexit@plt+0x110024> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r5, [pc, #64] @ 11b850 <__cxa_atexit@plt+0x110028> │ │ │ │ + str r9, [r3, #16] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #64] @ 1146c0 <__cxa_atexit@plt+0x108e98> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 11b830 <__cxa_atexit@plt+0x110008> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11b840 <__cxa_atexit@plt+0x110018> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + bx r0 │ │ │ │ + smullseq sl, r5, r4, r0 │ │ │ │ + @ instruction: 0xfffff1c4 │ │ │ │ + rsceq sl, r3, ip, ror #16 │ │ │ │ + smlaleq sl, r3, r0, ip │ │ │ │ + @ instruction: 0xfffff24c │ │ │ │ + sbcseq sl, r5, r8, ror #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11b8e8 <__cxa_atexit@plt+0x1100c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11b8f0 <__cxa_atexit@plt+0x1100c8> │ │ │ │ + ldr ip, [pc, #116] @ 11b90c <__cxa_atexit@plt+0x1100e4> │ │ │ │ + ldr lr, [pc, #116] @ 11b910 <__cxa_atexit@plt+0x1100e8> │ │ │ │ + str r9, [r2, #8] │ │ │ │ + ldr r0, [pc, #112] @ 11b914 <__cxa_atexit@plt+0x1100ec> │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #100] @ 11b918 <__cxa_atexit@plt+0x1100f0> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [pc, #92] @ 11b91c <__cxa_atexit@plt+0x1100f4> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str ip, [r2, #4] │ │ │ │ + sub r2, r6, #1 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + mov r5, r3 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr r7, [pc, #44] @ 1146cc <__cxa_atexit@plt+0x108ea4> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 11b8f8 <__cxa_atexit@plt+0x1100d0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11b908 <__cxa_atexit@plt+0x1100e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbcseq sl, r5, r4, asr #32 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + rsceq sl, r3, r8, lsr #15 │ │ │ │ + smlaleq sl, r3, r4, r7 │ │ │ │ + strhteq sl, [r3], #184 @ 0xb8 │ │ │ │ + sbcseq r9, r5, r0, ror #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11b9b4 <__cxa_atexit@plt+0x11018c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11b9bc <__cxa_atexit@plt+0x110194> │ │ │ │ + ldr ip, [pc, #116] @ 11b9d8 <__cxa_atexit@plt+0x1101b0> │ │ │ │ + ldr lr, [pc, #116] @ 11b9dc <__cxa_atexit@plt+0x1101b4> │ │ │ │ + str r9, [r2, #8] │ │ │ │ + ldr r0, [pc, #112] @ 11b9e0 <__cxa_atexit@plt+0x1101b8> │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #100] @ 11b9e4 <__cxa_atexit@plt+0x1101bc> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [pc, #92] @ 11b9e8 <__cxa_atexit@plt+0x1101c0> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str ip, [r2, #4] │ │ │ │ + sub r2, r6, #1 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + mov r5, r3 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r4, r4, ror ip │ │ │ │ - rsceq r1, r4, r4, ror ip │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq r1, r4, ip, asr #23 │ │ │ │ - rsceq r1, r4, ip, asr #23 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r1, r4, r4, lsl ip │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 114764 <__cxa_atexit@plt+0x108f3c> │ │ │ │ - ldr r8, [pc, #128] @ 11477c <__cxa_atexit@plt+0x108f54> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #116] @ 114780 <__cxa_atexit@plt+0x108f58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 114784 <__cxa_atexit@plt+0x108f5c> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldrdeq r1, [r4], #172 @ 0xac @ │ │ │ │ - rsceq r1, r4, r0, ror #21 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 11b9c4 <__cxa_atexit@plt+0x11019c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11b9d4 <__cxa_atexit@plt+0x1101ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r5, ip, lsr pc │ │ │ │ + @ instruction: 0xfffff668 │ │ │ │ + @ instruction: 0xfffff824 │ │ │ │ + ldrdeq sl, [r3], #108 @ 0x6c @ │ │ │ │ + rsceq sl, r3, r8, asr #13 │ │ │ │ + rsceq sl, r3, ip, ror #21 │ │ │ │ + sbcseq r9, r5, r8, asr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 114814 <__cxa_atexit@plt+0x108fec> │ │ │ │ - ldr r8, [pc, #124] @ 11482c <__cxa_atexit@plt+0x109004> │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - sub r9, r6, #26 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #112] @ 114830 <__cxa_atexit@plt+0x109008> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm sl, {r2, r7, sl} │ │ │ │ - str r1, [r3, #8] │ │ │ │ - rsb r1, r7, #0 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - eor r7, r7, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 114834 <__cxa_atexit@plt+0x10900c> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq r1, r4, r8, lsr #20 │ │ │ │ - rsceq r1, r4, ip, lsr #20 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 114884 <__cxa_atexit@plt+0x10905c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 114898 <__cxa_atexit@plt+0x109070> │ │ │ │ - ldr r2, [pc, #72] @ 1148ac <__cxa_atexit@plt+0x109084> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11ba50 <__cxa_atexit@plt+0x110228> │ │ │ │ + ldr r7, [pc, #68] @ 11ba68 <__cxa_atexit@plt+0x110240> │ │ │ │ + ldr r2, [pc, #68] @ 11ba6c <__cxa_atexit@plt+0x110244> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 11ba70 <__cxa_atexit@plt+0x110248> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffea20 │ │ │ │ + @ instruction: 0xffffea6c │ │ │ │ + sbcseq r9, r5, r0, ror #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11baa8 <__cxa_atexit@plt+0x110280> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 11bab0 <__cxa_atexit@plt+0x110288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 720690 <__cxa_atexit@plt+0x714e68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1148a8 <__cxa_atexit@plt+0x109080> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + rsceq sl, r3, r4, asr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11bae8 <__cxa_atexit@plt+0x1102c0> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 11baf0 <__cxa_atexit@plt+0x1102c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 720620 <__cxa_atexit@plt+0x714df8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r4, ip, asr r9 │ │ │ │ - rsceq r1, r4, ip, ror r9 │ │ │ │ - andeq r0, r0, r7, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1148e8 <__cxa_atexit@plt+0x1090c0> │ │ │ │ - ldr r2, [pc, #24] @ 1148f0 <__cxa_atexit@plt+0x1090c8> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ + rsceq sl, r3, r4, lsl #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11bb48 <__cxa_atexit@plt+0x110320> │ │ │ │ + ldr r2, [pc, #60] @ 11bb58 <__cxa_atexit@plt+0x110330> │ │ │ │ + ldr r1, [pc, #60] @ 11bb5c <__cxa_atexit@plt+0x110334> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 114944 <__cxa_atexit@plt+0x10911c> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1149a4 <__cxa_atexit@plt+0x10917c> │ │ │ │ - ldr r7, [pc, #156] @ 1149c4 <__cxa_atexit@plt+0x10919c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #48] @ 11bb60 <__cxa_atexit@plt+0x110338> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ + ldr r7, [pc, #20] @ 11bb64 <__cxa_atexit@plt+0x11033c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1149ac <__cxa_atexit@plt+0x109184> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub sl, r5, #16 │ │ │ │ - sub lr, r3, #26 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - rsb r8, r0, #0 │ │ │ │ - eor r2, r2, r8 │ │ │ │ - and r8, r2, sl │ │ │ │ - ldr r2, [pc, #72] @ 1149bc <__cxa_atexit@plt+0x109194> │ │ │ │ + sbcseq r9, r5, r0, lsr lr │ │ │ │ + ldrdeq sl, [r3], #72 @ 0x48 @ │ │ │ │ + rsceq sl, r3, r8, asr r5 │ │ │ │ + sbcseq r9, r5, r0, lsl #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11bba0 <__cxa_atexit@plt+0x110378> │ │ │ │ + ldr r2, [pc, #28] @ 11bbb0 <__cxa_atexit@plt+0x110388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - ldr r1, [pc, #56] @ 1149c0 <__cxa_atexit@plt+0x109198> │ │ │ │ - add r2, r6, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, r3 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - b 1149b0 <__cxa_atexit@plt+0x109188> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r4, ip, ror #16 │ │ │ │ - rsceq r1, r4, r0, ror #16 │ │ │ │ - strhteq r1, [r4], #136 @ 0x88 │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 114a38 <__cxa_atexit@plt+0x109210> │ │ │ │ - ldr r3, [pc, #300] @ 114b18 <__cxa_atexit@plt+0x1092f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 114acc <__cxa_atexit@plt+0x1092a4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 114ad4 <__cxa_atexit@plt+0x1092ac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 114af4 <__cxa_atexit@plt+0x1092cc> │ │ │ │ - ldr r2, [pc, #272] @ 114b28 <__cxa_atexit@plt+0x109300> │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 720540 <__cxa_atexit@plt+0x714d18> │ │ │ │ + ldr r7, [pc, #12] @ 11bbb4 <__cxa_atexit@plt+0x11038c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r3, ip, asr #9 │ │ │ │ + ldrsheq r9, [r5], #192 @ 0xc0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11bbf0 <__cxa_atexit@plt+0x1103c8> │ │ │ │ + ldr r2, [pc, #28] @ 11bc00 <__cxa_atexit@plt+0x1103d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7204d0 <__cxa_atexit@plt+0x714ca8> │ │ │ │ + ldr r7, [pc, #12] @ 11bc04 <__cxa_atexit@plt+0x1103dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #212] @ 114b14 <__cxa_atexit@plt+0x1092ec> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 114acc <__cxa_atexit@plt+0x1092a4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 114ae8 <__cxa_atexit@plt+0x1092c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 114b04 <__cxa_atexit@plt+0x1092dc> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub ip, r2, #26 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r7, lr} │ │ │ │ - ldr r0, [pc, #144] @ 114b1c <__cxa_atexit@plt+0x1092f4> │ │ │ │ - rsb r8, r1, #0 │ │ │ │ - eor r7, r7, r8 │ │ │ │ - and r7, r7, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - ldr r0, [pc, #120] @ 114b20 <__cxa_atexit@plt+0x1092f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r2, #15 │ │ │ │ + rsceq sl, r3, ip, ror r4 │ │ │ │ + sbcseq r9, r5, r4, lsr #25 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 11bc84 <__cxa_atexit@plt+0x11045c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11bc98 <__cxa_atexit@plt+0x110470> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11bca0 <__cxa_atexit@plt+0x110478> │ │ │ │ + ldr r1, [pc, #108] @ 11bcc4 <__cxa_atexit@plt+0x11049c> │ │ │ │ + ldr r3, [pc, #108] @ 11bcc8 <__cxa_atexit@plt+0x1104a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr ip, [pc, #100] @ 11bccc <__cxa_atexit@plt+0x1104a4> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r1, r3, sl, lr} │ │ │ │ + mov r5, r0 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ mov r6, r2 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + b 11bca8 <__cxa_atexit@plt+0x110480> │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 11bcc0 <__cxa_atexit@plt+0x110498> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 114b24 <__cxa_atexit@plt+0x1092fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + sbcseq r9, r5, r0, lsl ip │ │ │ │ + @ instruction: 0xffffe964 │ │ │ │ + rsceq sl, r3, ip, ror #7 │ │ │ │ + rsceq sl, r3, r0, lsl r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11bd20 <__cxa_atexit@plt+0x1104f8> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11bd30 <__cxa_atexit@plt+0x110508> │ │ │ │ + ldr r2, [pc, #64] @ 11bd4c <__cxa_atexit@plt+0x110524> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + b 7203f0 <__cxa_atexit@plt+0x714bc8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ 11bd48 <__cxa_atexit@plt+0x110520> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + sbcseq r9, r5, r4, ror #22 │ │ │ │ + rsceq sl, r3, r0, lsl #7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 11bdcc <__cxa_atexit@plt+0x1105a4> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11bde0 <__cxa_atexit@plt+0x1105b8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11bde8 <__cxa_atexit@plt+0x1105c0> │ │ │ │ + ldr r1, [pc, #108] @ 11be0c <__cxa_atexit@plt+0x1105e4> │ │ │ │ + ldr r3, [pc, #108] @ 11be10 <__cxa_atexit@plt+0x1105e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr ip, [pc, #100] @ 11be14 <__cxa_atexit@plt+0x1105ec> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r1, r3, sl, lr} │ │ │ │ + mov r5, r0 │ │ │ │ + b 7203f0 <__cxa_atexit@plt+0x714bc8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - rsceq r1, r4, r8, asr #14 │ │ │ │ - rsceq r1, r4, r4, asr #14 │ │ │ │ - rsceq r1, r4, ip, lsl #14 │ │ │ │ - rsceq r1, r4, r8, asr #15 │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 114b78 <__cxa_atexit@plt+0x109350> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 114b8c <__cxa_atexit@plt+0x109364> │ │ │ │ - ldr r2, [pc, #72] @ 114ba0 <__cxa_atexit@plt+0x109378> │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 11bdf0 <__cxa_atexit@plt+0x1105c8> │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 11be08 <__cxa_atexit@plt+0x1105e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + ldrheq r9, [r5], #160 @ 0xa0 │ │ │ │ + @ instruction: 0xffffe570 │ │ │ │ + rsceq sl, r3, r4, lsr #5 │ │ │ │ + rsceq sl, r3, r8, asr #13 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11be68 <__cxa_atexit@plt+0x110640> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11be78 <__cxa_atexit@plt+0x110650> │ │ │ │ + ldr r2, [pc, #64] @ 11be94 <__cxa_atexit@plt+0x11066c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + b 720310 <__cxa_atexit@plt+0x714ae8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 114b9c <__cxa_atexit@plt+0x109374> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #16] @ 11be90 <__cxa_atexit@plt+0x110668> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r4, r8, ror #12 │ │ │ │ - rsceq r1, r4, r8, lsl #13 │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mov ip, fp │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 114c3c <__cxa_atexit@plt+0x109414> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 114c48 <__cxa_atexit@plt+0x109420> │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - ldr r2, [r5, #24]! │ │ │ │ - sub fp, r3, #26 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r2, lr} │ │ │ │ - ldr r0, [pc, #104] @ 114c60 <__cxa_atexit@plt+0x109438> │ │ │ │ - rsb r8, r1, #0 │ │ │ │ - eor r2, r2, r8 │ │ │ │ - and r2, r2, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - ldr r0, [pc, #80] @ 114c64 <__cxa_atexit@plt+0x10943c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ + sbcseq r9, r5, r0, lsr #20 │ │ │ │ + rsceq sl, r3, r8, lsr r2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11beec <__cxa_atexit@plt+0x1106c4> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11befc <__cxa_atexit@plt+0x1106d4> │ │ │ │ + ldr r2, [pc, #68] @ 11bf18 <__cxa_atexit@plt+0x1106f0> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f1180 <__cxa_atexit@plt+0x7e5958> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov fp, ip │ │ │ │ + ldr r7, [pc, #16] @ 11bf14 <__cxa_atexit@plt+0x1106ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r1, [r4], #92 @ 0x5c @ │ │ │ │ - ldrdeq r1, [r4], #88 @ 0x58 @ │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne 114cc8 <__cxa_atexit@plt+0x1094a0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - add r7, r7, #15 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - ldr r9, [pc, #76] @ 114cf4 <__cxa_atexit@plt+0x1094cc> │ │ │ │ + sbcseq r9, r5, r0, asr #19 │ │ │ │ + @ instruction: 0xffffea30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11bf6c <__cxa_atexit@plt+0x110744> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11bf7c <__cxa_atexit@plt+0x110754> │ │ │ │ + ldr r2, [pc, #64] @ 11bf98 <__cxa_atexit@plt+0x110770> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 11bf94 <__cxa_atexit@plt+0x11076c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r5, r0, lsr #18 │ │ │ │ + rsceq sl, r3, r4, lsr r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11bfe8 <__cxa_atexit@plt+0x1107c0> │ │ │ │ + ldr r2, [pc, #48] @ 11bff8 <__cxa_atexit@plt+0x1107d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #44] @ 11bffc <__cxa_atexit@plt+0x1107d4> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 720230 <__cxa_atexit@plt+0x714a08> │ │ │ │ + ldr r7, [pc, #16] @ 11c000 <__cxa_atexit@plt+0x1107d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, r3, r4, lsl #1 │ │ │ │ + strhteq sl, [r3], #8 │ │ │ │ + sbcseq r9, r5, r4, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #208 @ 0xd0 │ │ │ │ + mov sl, fp │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11c1d4 <__cxa_atexit@plt+0x1109ac> │ │ │ │ + ldr r9, [pc, #448] @ 11c1f0 <__cxa_atexit@plt+0x1109c8> │ │ │ │ + ldr r2, [pc, #448] @ 11c1f4 <__cxa_atexit@plt+0x1109cc> │ │ │ │ + sub r0, r6, #186 @ 0xba │ │ │ │ + add lr, r7, #200 @ 0xc8 │ │ │ │ + sub r1, r6, #194 @ 0xc2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r3, r6, #178 @ 0xb2 │ │ │ │ + str r3, [r7, #196] @ 0xc4 │ │ │ │ + str r2, [r7, #140] @ 0x8c │ │ │ │ + sub r2, r6, #202 @ 0xca │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + sub lr, r6, #121 @ 0x79 │ │ │ │ + str lr, [r7, #168] @ 0xa8 │ │ │ │ + sub r3, r6, #147 @ 0x93 │ │ │ │ + sub r0, r6, #130 @ 0x82 │ │ │ │ + add lr, r7, #172 @ 0xac │ │ │ │ + sub r1, r6, #138 @ 0x8a │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r3, r6, #105 @ 0x69 │ │ │ │ + str r3, [r7, #160] @ 0xa0 │ │ │ │ + sub r3, r6, #97 @ 0x61 │ │ │ │ + str r3, [r7, #156] @ 0x9c │ │ │ │ + sub r3, r6, #89 @ 0x59 │ │ │ │ + str r3, [r7, #152] @ 0x98 │ │ │ │ + sub r3, r6, #81 @ 0x51 │ │ │ │ + sub fp, r6, #163 @ 0xa3 │ │ │ │ + sub r2, r6, #155 @ 0x9b │ │ │ │ + sub ip, r6, #113 @ 0x71 │ │ │ │ + str r3, [r7, #148] @ 0x94 │ │ │ │ + sub r3, r6, #74 @ 0x4a │ │ │ │ + str r8, [r7, #136] @ 0x88 │ │ │ │ + str r8, [r7, #128] @ 0x80 │ │ │ │ + str r8, [r7, #120] @ 0x78 │ │ │ │ + str r8, [r7, #112] @ 0x70 │ │ │ │ + str r8, [r7, #104] @ 0x68 │ │ │ │ + str r8, [r7, #96] @ 0x60 │ │ │ │ + str r8, [r7, #88] @ 0x58 │ │ │ │ + str r8, [r7, #80] @ 0x50 │ │ │ │ + str r8, [r7, #72] @ 0x48 │ │ │ │ + str r8, [r7, #64] @ 0x40 │ │ │ │ + str r8, [r7, #56] @ 0x38 │ │ │ │ + str r8, [r7, #48] @ 0x30 │ │ │ │ + str r8, [r7, #40] @ 0x28 │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + sub r8, r6, #170 @ 0xaa │ │ │ │ add r9, pc, r9 │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - beq 114ce8 <__cxa_atexit@plt+0x1094c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 113bd0 <__cxa_atexit@plt+0x1083a8> │ │ │ │ - ldr r2, [pc, #40] @ 114cf8 <__cxa_atexit@plt+0x1094d0> │ │ │ │ + str ip, [r7, #164] @ 0xa4 │ │ │ │ + str r2, [r7, #184] @ 0xb8 │ │ │ │ + str fp, [r7, #188] @ 0xbc │ │ │ │ + str r8, [r7, #192] @ 0xc0 │ │ │ │ + str r3, [r7, #144] @ 0x90 │ │ │ │ + ldr r3, [pc, #240] @ 11c1f8 <__cxa_atexit@plt+0x1109d0> │ │ │ │ + str r9, [r7, #132] @ 0x84 │ │ │ │ + ldr r2, [pc, #236] @ 11c1fc <__cxa_atexit@plt+0x1109d4> │ │ │ │ + ldr r1, [pc, #236] @ 11c200 <__cxa_atexit@plt+0x1109d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #124] @ 0x7c │ │ │ │ + ldr r1, [pc, #220] @ 11c204 <__cxa_atexit@plt+0x1109dc> │ │ │ │ + ldr r0, [pc, #220] @ 11c208 <__cxa_atexit@plt+0x1109e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #116] @ 0x74 │ │ │ │ + ldr ip, [pc, #208] @ 11c20c <__cxa_atexit@plt+0x1109e4> │ │ │ │ + ldr r0, [pc, #208] @ 11c210 <__cxa_atexit@plt+0x1109e8> │ │ │ │ + add ip, pc, ip │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ + ldr lr, [pc, #196] @ 11c214 <__cxa_atexit@plt+0x1109ec> │ │ │ │ + ldr r0, [pc, #196] @ 11c218 <__cxa_atexit@plt+0x1109f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #100] @ 0x64 │ │ │ │ + ldr r8, [pc, #184] @ 11c21c <__cxa_atexit@plt+0x1109f4> │ │ │ │ + str r3, [r7, #92] @ 0x5c │ │ │ │ + ldr r9, [pc, #180] @ 11c220 <__cxa_atexit@plt+0x1109f8> │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ + ldr fp, [pc, #176] @ 11c224 <__cxa_atexit@plt+0x1109fc> │ │ │ │ + str r1, [r7, #76] @ 0x4c │ │ │ │ + ldr r1, [pc, #172] @ 11c228 <__cxa_atexit@plt+0x110a00> │ │ │ │ + str ip, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #168] @ 11c22c <__cxa_atexit@plt+0x110a04> │ │ │ │ + str lr, [r7, #60] @ 0x3c │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #160] @ 11c230 <__cxa_atexit@plt+0x110a08> │ │ │ │ + str r8, [r7, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #156] @ 11c234 <__cxa_atexit@plt+0x110a0c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #20] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + add fp, pc, fp │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str fp, [r7, #36] @ 0x24 │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + sub r7, r6, #67 @ 0x43 │ │ │ │ + mov fp, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #92] @ 11c238 <__cxa_atexit@plt+0x110a10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov fp, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #208 @ 0xd0 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq sl, r3, r8, lsr #9 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + @ instruction: 0xfffffaf8 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffa94 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffff8d8 │ │ │ │ + @ instruction: 0xfffff850 │ │ │ │ + @ instruction: 0xfffff780 │ │ │ │ + @ instruction: 0xfffff6c8 │ │ │ │ + @ instruction: 0xfffff5ec │ │ │ │ + @ instruction: 0xfffff528 │ │ │ │ + sbcseq r9, r5, r8, ror r7 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11c268 <__cxa_atexit@plt+0x110a40> │ │ │ │ + ldr r2, [pc, #28] @ 11c278 <__cxa_atexit@plt+0x110a50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r7, [pc, #12] @ 11c27c <__cxa_atexit@plt+0x110a54> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r3, r0, lsr lr │ │ │ │ + ldrsheq r9, [r5], #108 @ 0x6c │ │ │ │ + ldrsbeq r9, [r5], #96 @ 0x60 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11c2b0 <__cxa_atexit@plt+0x110a88> │ │ │ │ + ldr r5, [pc, #28] @ 11c2c0 <__cxa_atexit@plt+0x110a98> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5846c4 <__cxa_atexit@plt+0x578e9c> │ │ │ │ + ldr r7, [pc, #12] @ 11c2c4 <__cxa_atexit@plt+0x110a9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrheq r9, [r5], #104 @ 0x68 │ │ │ │ + sbcseq r9, r5, ip, lsl #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 11c010 <__cxa_atexit@plt+0x1107e8> │ │ │ │ + smullseq r9, r5, r4, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 11c338 <__cxa_atexit@plt+0x110b10> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 11c330 <__cxa_atexit@plt+0x110b08> │ │ │ │ + ldr r3, [pc, #44] @ 11c340 <__cxa_atexit@plt+0x110b18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r5, [pc, #32] @ 11c344 <__cxa_atexit@plt+0x110b1c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 7874a4 <__cxa_atexit@plt+0x77bc7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r3, r4, lsr #26 │ │ │ │ + strdeq sl, [r3], #28 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11c3b8 <__cxa_atexit@plt+0x110b90> │ │ │ │ + ldr r1, [pc, #88] @ 11c3c0 <__cxa_atexit@plt+0x110b98> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + and r1, r9, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq 11c3a0 <__cxa_atexit@plt+0x110b78> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 11c3b4 <__cxa_atexit@plt+0x110b8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + mov r9, r8 │ │ │ │ mov r7, r2 │ │ │ │ - b 113b4c <__cxa_atexit@plt+0x108324> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef1c │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 11c3f0 <__cxa_atexit@plt+0x110bc8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 114d20 <__cxa_atexit@plt+0x1094f8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 114d60 <__cxa_atexit@plt+0x109538> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 114d70 <__cxa_atexit@plt+0x109548> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r4, r8, lsr #9 │ │ │ │ - andeq r0, r0, r7, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 114d9c <__cxa_atexit@plt+0x109574> │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 114db0 <__cxa_atexit@plt+0x109588> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r8, r9 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 114dd8 <__cxa_atexit@plt+0x1095b0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + sbcseq r9, r5, ip, ror r5 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11c47c <__cxa_atexit@plt+0x110c54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 114e18 <__cxa_atexit@plt+0x1095f0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 114e28 <__cxa_atexit@plt+0x109600> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11c484 <__cxa_atexit@plt+0x110c5c> │ │ │ │ + ldr r1, [pc, #104] @ 11c4a0 <__cxa_atexit@plt+0x110c78> │ │ │ │ + ldr lr, [pc, #104] @ 11c4a4 <__cxa_atexit@plt+0x110c7c> │ │ │ │ + ldr r0, [pc, #104] @ 11c4a8 <__cxa_atexit@plt+0x110c80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #64] @ 11c4ac <__cxa_atexit@plt+0x110c84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r1, [r4], #48 @ 0x30 @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 114e4c <__cxa_atexit@plt+0x109624> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + b 11c48c <__cxa_atexit@plt+0x110c64> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11c49c <__cxa_atexit@plt+0x110c74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r5, r0, lsl #10 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + sbcseq r9, r5, r4, asr #10 │ │ │ │ + rsceq sl, r3, r4, lsr r0 │ │ │ │ + rsceq r9, r3, r8, ror #23 │ │ │ │ + sbcseq r9, r5, r4, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub ip, r5, #40 @ 0x28 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 11c508 <__cxa_atexit@plt+0x110ce0> │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 115004 <__cxa_atexit@plt+0x1097dc> │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - ldr r2, [r5] │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - eor r3, r9, r3 │ │ │ │ - and r3, r0, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne 114eac <__cxa_atexit@plt+0x109684> │ │ │ │ - ldr lr, [r1, #12] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - tst r0, r9 │ │ │ │ - beq 114f28 <__cxa_atexit@plt+0x109700> │ │ │ │ - ldr r3, [pc, #480] @ 115074 <__cxa_atexit@plt+0x10984c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, lr │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - b 113b4c <__cxa_atexit@plt+0x108324> │ │ │ │ - eor r3, r0, r8 │ │ │ │ - clz r3, r3 │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, #-2147483648 @ 0x80000000 │ │ │ │ - ldr r1, [r1, #8] │ │ │ │ - lsr lr, fp, r3 │ │ │ │ - ands r3, r8, fp, lsr r3 │ │ │ │ - beq 114f40 <__cxa_atexit@plt+0x109718> │ │ │ │ - sub fp, r5, #36 @ 0x24 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - stm fp, {r0, r1, r8, r9, sl} │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 115018 <__cxa_atexit@plt+0x1097f0> │ │ │ │ - ldr r5, [pc, #380] @ 115078 <__cxa_atexit@plt+0x109850> │ │ │ │ - ldr r3, [pc, #380] @ 11507c <__cxa_atexit@plt+0x109854> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r5, pc, r5 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 11c500 <__cxa_atexit@plt+0x110cd8> │ │ │ │ + ldr r3, [pc, #44] @ 11c510 <__cxa_atexit@plt+0x110ce8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp] │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - stmib r6, {r3, sl} │ │ │ │ - str r5, [ip] │ │ │ │ - sub r8, r1, #15 │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r1 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #300] @ 11505c <__cxa_atexit@plt+0x109834> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r5, [pc, #32] @ 11c514 <__cxa_atexit@plt+0x110cec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 7874a4 <__cxa_atexit@plt+0x77bc7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r3, r4, asr fp │ │ │ │ + rsceq sl, r3, ip, lsr #32 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11c56c <__cxa_atexit@plt+0x110d44> │ │ │ │ + ldr r2, [pc, #60] @ 11c578 <__cxa_atexit@plt+0x110d50> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r1, r8, sl} │ │ │ │ + beq 11c560 <__cxa_atexit@plt+0x110d38> │ │ │ │ + mov r7, r9 │ │ │ │ + b 11c584 <__cxa_atexit@plt+0x110d5c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 11c5e0 <__cxa_atexit@plt+0x110db8> │ │ │ │ + ldr r2, [pc, #164] @ 11c644 <__cxa_atexit@plt+0x110e1c> │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq 11c614 <__cxa_atexit@plt+0x110dec> │ │ │ │ + mov r3, r5 │ │ │ │ + cmp r2, #2 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + bne 11c61c <__cxa_atexit@plt+0x110df4> │ │ │ │ + ldr r2, [pc, #124] @ 11c648 <__cxa_atexit@plt+0x110e20> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r3, [pc, #88] @ 11c640 <__cxa_atexit@plt+0x110e18> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8, r9, sl, lr} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 11c614 <__cxa_atexit@plt+0x110dec> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 11c634 <__cxa_atexit@plt+0x110e0c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #40] @ 11c64c <__cxa_atexit@plt+0x110e24> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #284] @ 115064 <__cxa_atexit@plt+0x10983c> │ │ │ │ - sub fp, r5, #28 │ │ │ │ - stm fp, {r0, r8, r9, sl} │ │ │ │ - mov r0, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r0, #-32]! @ 0xffffffe0 │ │ │ │ - ands r2, r1, #3 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - beq 114fc0 <__cxa_atexit@plt+0x109798> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #20 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 114fd4 <__cxa_atexit@plt+0x1097ac> │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 115040 <__cxa_atexit@plt+0x109818> │ │ │ │ - ldr r2, [pc, #216] @ 11506c <__cxa_atexit@plt+0x109844> │ │ │ │ - ldr r1, [r1, #2] │ │ │ │ - ldr r3, [pc, #212] @ 115070 <__cxa_atexit@plt+0x109848> │ │ │ │ + bne 11c684 <__cxa_atexit@plt+0x110e5c> │ │ │ │ + ldr r2, [pc, #40] @ 11c69c <__cxa_atexit@plt+0x110e74> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r6, {r3, sl, fp} │ │ │ │ - sub r8, lr, #15 │ │ │ │ - mov r5, r0 │ │ │ │ - b 114ff8 <__cxa_atexit@plt+0x1097d0> │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r2 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 115040 <__cxa_atexit@plt+0x109818> │ │ │ │ - ldr r0, [pc, #132] @ 115068 <__cxa_atexit@plt+0x109840> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - sub r8, lr, #15 │ │ │ │ - str r9, [r6, #20] │ │ │ │ - stmib r6, {r0, sl, fp} │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, lr │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r2, [pc, #12] @ 11c698 <__cxa_atexit@plt+0x110e70> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 115060 <__cxa_atexit@plt+0x109838> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [ip] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r1 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - rsceq r1, r4, r4, lsl #4 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - rsceq r1, r4, ip, asr #4 │ │ │ │ - andeq r0, r0, ip, lsr r7 │ │ │ │ - muleq r0, r4, r3 │ │ │ │ - rsceq r1, r4, r4, ror #5 │ │ │ │ - andeq r0, r0, r8, ror #25 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1150f4 <__cxa_atexit@plt+0x1098cc> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 115120 <__cxa_atexit@plt+0x1098f8> │ │ │ │ - ldr r0, [pc, #104] @ 115130 <__cxa_atexit@plt+0x109908> │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r2, [pc, #100] @ 115134 <__cxa_atexit@plt+0x10990c> │ │ │ │ - add r0, pc, r0 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11c6d8 <__cxa_atexit@plt+0x110eb0> │ │ │ │ + ldr r2, [pc, #32] @ 11c6e4 <__cxa_atexit@plt+0x110ebc> │ │ │ │ + sub r8, r6, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 115120 <__cxa_atexit@plt+0x1098f8> │ │ │ │ - ldr r0, [pc, #52] @ 115138 <__cxa_atexit@plt+0x109910> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stmib r3, {r0, sl} │ │ │ │ - str lr, [r3, #20] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r1, r4, r8, lsl r1 │ │ │ │ - rsceq r1, r4, r4, ror #1 │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 11518c <__cxa_atexit@plt+0x109964> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1151e8 <__cxa_atexit@plt+0x1099c0> │ │ │ │ - ldr r7, [pc, #152] @ 115208 <__cxa_atexit@plt+0x1099e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1151f0 <__cxa_atexit@plt+0x1099c8> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - sub lr, r3, #26 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - rsb r8, r2, #0 │ │ │ │ - eor r0, r0, r8 │ │ │ │ - and r8, r0, r9 │ │ │ │ - ldr r0, [pc, #64] @ 115200 <__cxa_atexit@plt+0x1099d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, sl} │ │ │ │ - ldr r1, [pc, #56] @ 115204 <__cxa_atexit@plt+0x1099dc> │ │ │ │ - add r0, r6, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - mov r6, r3 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - bx ip │ │ │ │ - mov r6, #12 │ │ │ │ - b 1151f4 <__cxa_atexit@plt+0x1099cc> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r1, r4, r0, lsr #32 │ │ │ │ - rsceq r1, r4, ip, lsl r0 │ │ │ │ - rsceq r1, r4, r0, ror r0 │ │ │ │ - andeq r3, r0, sl, lsr #19 │ │ │ │ + rsceq r9, r3, ip, asr lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - bcc 115270 <__cxa_atexit@plt+0x109a48> │ │ │ │ - ldr r8, [pc, #84] @ 115288 <__cxa_atexit@plt+0x109a60> │ │ │ │ - ldr lr, [pc, #84] @ 11528c <__cxa_atexit@plt+0x109a64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + bcc 11c720 <__cxa_atexit@plt+0x110ef8> │ │ │ │ + ldr r2, [pc, #32] @ 11c72c <__cxa_atexit@plt+0x110f04> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 115290 <__cxa_atexit@plt+0x109a68> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strhteq r0, [r4], #240 @ 0xf0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r7, r0, sl, lsr #31 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + rsceq r9, r3, r4, lsl lr │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 115304 <__cxa_atexit@plt+0x109adc> │ │ │ │ - ldr r3, [pc, #296] @ 1153e0 <__cxa_atexit@plt+0x109bb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 115394 <__cxa_atexit@plt+0x109b6c> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 11539c <__cxa_atexit@plt+0x109b74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1153bc <__cxa_atexit@plt+0x109b94> │ │ │ │ - ldr r2, [pc, #268] @ 1153f0 <__cxa_atexit@plt+0x109bc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #208] @ 1153dc <__cxa_atexit@plt+0x109bb4> │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 115394 <__cxa_atexit@plt+0x109b6c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1153b0 <__cxa_atexit@plt+0x109b88> │ │ │ │ + bne 11c75c <__cxa_atexit@plt+0x110f34> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + sbcseq r9, r5, ip, lsr #4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11c7f8 <__cxa_atexit@plt+0x110fd0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1153cc <__cxa_atexit@plt+0x109ba4> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - rsb r8, lr, #0 │ │ │ │ - eor r7, r7, r8 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - and r1, r7, r1 │ │ │ │ - ldr r7, [pc, #132] @ 1153e4 <__cxa_atexit@plt+0x109bbc> │ │ │ │ - sub r9, r2, #26 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - ldr r0, [pc, #116] @ 1153e8 <__cxa_atexit@plt+0x109bc0> │ │ │ │ - sub r7, r2, #15 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11c800 <__cxa_atexit@plt+0x110fd8> │ │ │ │ + ldr r1, [pc, #124] @ 11c81c <__cxa_atexit@plt+0x110ff4> │ │ │ │ + ldr lr, [pc, #124] @ 11c820 <__cxa_atexit@plt+0x110ff8> │ │ │ │ + ldr r0, [pc, #124] @ 11c824 <__cxa_atexit@plt+0x110ffc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #108] @ 11c828 <__cxa_atexit@plt+0x111000> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r1, r6, #5 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #72] @ 11c82c <__cxa_atexit@plt+0x111004> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 11c808 <__cxa_atexit@plt+0x110fe0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11c818 <__cxa_atexit@plt+0x110ff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 1153ec <__cxa_atexit@plt+0x109bc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #3 │ │ │ │ + smullseq r9, r5, ip, r1 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + ldrsheq r9, [r5], #20 │ │ │ │ + rsceq r9, r3, r0, lsr sp │ │ │ │ + smlaleq r9, r3, r8, r8 │ │ │ │ + rsceq r9, r3, r4, asr #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11c898 <__cxa_atexit@plt+0x111070> │ │ │ │ + ldr r1, [pc, #80] @ 11c8a0 <__cxa_atexit@plt+0x111078> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + and r1, r9, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + beq 11c888 <__cxa_atexit@plt+0x111060> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 11c894 <__cxa_atexit@plt+0x11106c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r9, [r9, #2] │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - rsceq r0, r4, ip, ror lr │ │ │ │ - rsceq r0, r4, r4, ror lr │ │ │ │ - rsceq r0, r4, r4, asr #28 │ │ │ │ - strdeq r0, [r4], #236 @ 0xec @ │ │ │ │ - andeq r7, r0, sl, ror #31 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 115440 <__cxa_atexit@plt+0x109c18> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 115454 <__cxa_atexit@plt+0x109c2c> │ │ │ │ - ldr r2, [pc, #72] @ 115468 <__cxa_atexit@plt+0x109c40> │ │ │ │ + bne 11c8d0 <__cxa_atexit@plt+0x1110a8> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + smullseq r9, r5, r4, r0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11c95c <__cxa_atexit@plt+0x111134> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11c964 <__cxa_atexit@plt+0x11113c> │ │ │ │ + ldr r1, [pc, #108] @ 11c980 <__cxa_atexit@plt+0x111158> │ │ │ │ + ldr r0, [pc, #108] @ 11c984 <__cxa_atexit@plt+0x11115c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #92] @ 11c988 <__cxa_atexit@plt+0x111160> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #64] @ 11c98c <__cxa_atexit@plt+0x111164> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + mov r6, r2 │ │ │ │ + b 11c96c <__cxa_atexit@plt+0x111144> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11c97c <__cxa_atexit@plt+0x111154> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 115464 <__cxa_atexit@plt+0x109c3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #3 │ │ │ │ + sbcseq r9, r5, r0, asr #32 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + rsceq r9, r3, r4, lsl #24 │ │ │ │ + rsceq r9, r3, r0, asr fp │ │ │ │ + rsceq r9, r3, r8, lsl #14 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11c9e4 <__cxa_atexit@plt+0x1111bc> │ │ │ │ + ldr r2, [pc, #60] @ 11c9f0 <__cxa_atexit@plt+0x1111c8> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r1, r8, sl} │ │ │ │ + beq 11c9d8 <__cxa_atexit@plt+0x1111b0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 11c9fc <__cxa_atexit@plt+0x1111d4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r4, r0, lsr #27 │ │ │ │ - rsceq r0, r4, r0, asr #27 │ │ │ │ - andeq r3, r0, sl, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1154f8 <__cxa_atexit@plt+0x109cd0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 115500 <__cxa_atexit@plt+0x109cd8> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - rsb r8, lr, #0 │ │ │ │ - eor r2, r2, r8 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - and r1, r2, r1 │ │ │ │ - ldr r2, [pc, #80] @ 115514 <__cxa_atexit@plt+0x109cec> │ │ │ │ - sub r9, r3, #26 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - ldr r0, [pc, #64] @ 115518 <__cxa_atexit@plt+0x109cf0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r4, r8, lsl sp │ │ │ │ - rsceq r0, r4, r4, lsl sp │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 115544 <__cxa_atexit@plt+0x109d1c> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 113b4c <__cxa_atexit@plt+0x108324> │ │ │ │ - ldr r2, [pc, #12] @ 115558 <__cxa_atexit@plt+0x109d30> │ │ │ │ - str r3, [r5, #16] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 11ca58 <__cxa_atexit@plt+0x111230> │ │ │ │ + ldr r2, [pc, #172] @ 11cac4 <__cxa_atexit@plt+0x11129c> │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 113b4c <__cxa_atexit@plt+0x108324> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 115580 <__cxa_atexit@plt+0x109d58> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1155c0 <__cxa_atexit@plt+0x109d98> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [pc, #44] @ 1155d0 <__cxa_atexit@plt+0x109da8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r4, r8, asr #24 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1155fc <__cxa_atexit@plt+0x109dd4> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 115610 <__cxa_atexit@plt+0x109de8> │ │ │ │ + ands r2, r7, #3 │ │ │ │ str r3, [r5, #16] │ │ │ │ + beq 11ca8c <__cxa_atexit@plt+0x111264> │ │ │ │ + mov r3, r5 │ │ │ │ + cmp r2, #2 │ │ │ │ + ldr r9, [r3, #12]! │ │ │ │ + bne 11ca94 <__cxa_atexit@plt+0x11126c> │ │ │ │ + ldr r2, [pc, #132] @ 11cac8 <__cxa_atexit@plt+0x1112a0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 115638 <__cxa_atexit@plt+0x109e10> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + str r2, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r3, [pc, #96] @ 11cac0 <__cxa_atexit@plt+0x111298> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 11ca8c <__cxa_atexit@plt+0x111264> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 11cab0 <__cxa_atexit@plt+0x111288> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 115678 <__cxa_atexit@plt+0x109e50> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [pc, #44] @ 115688 <__cxa_atexit@plt+0x109e60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - smlaleq r0, r4, r0, fp │ │ │ │ - @ instruction: 0xffffe414 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1156c0 <__cxa_atexit@plt+0x109e98> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - mov r8, fp │ │ │ │ - b 1156d0 <__cxa_atexit@plt+0x109ea8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [sp] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r4, [r7], #-40 @ 0xffffffd8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - add r5, r2, r3 │ │ │ │ - mov r7, r4 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ - and r6, r8, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 1157e0 <__cxa_atexit@plt+0x109fb8> │ │ │ │ - cmp r6, #3 │ │ │ │ - beq 115820 <__cxa_atexit@plt+0x109ff8> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r1, [sp, #24] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr ip, [r8, #11] │ │ │ │ - ldr sl, [r8, #15] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r3, r2 │ │ │ │ - mov r4, r7 │ │ │ │ - cmp r0, sl │ │ │ │ - bhi 11587c <__cxa_atexit@plt+0x10a054> │ │ │ │ - cmp sl, r0 │ │ │ │ - bls 1158f4 <__cxa_atexit@plt+0x10a0cc> │ │ │ │ - rsb r7, sl, #0 │ │ │ │ - eor r7, sl, r7 │ │ │ │ - and r7, r7, fp │ │ │ │ - cmp r7, ip │ │ │ │ - bne 115930 <__cxa_atexit@plt+0x10a108> │ │ │ │ - tst sl, fp │ │ │ │ - beq 115990 <__cxa_atexit@plt+0x10a168> │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - ldr r1, [pc, #1148] @ 115c10 <__cxa_atexit@plt+0x10a3e8> │ │ │ │ - mov r7, r3 │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - str r9, [r7, r6]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - str r6, [r7, #-4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r7, r7, r3 │ │ │ │ - cmp r9, r7 │ │ │ │ - bhi 115b58 <__cxa_atexit@plt+0x10a330> │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r3, r3, #20 │ │ │ │ - b 1156f4 <__cxa_atexit@plt+0x109ecc> │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - mov r0, r5 │ │ │ │ - mov r6, r7 │ │ │ │ - str r1, [r0, #-12]! │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - str r7, [r2, r3] │ │ │ │ - ldr r7, [r6, #20] │ │ │ │ - str r4, [r5, #16] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r6, #24] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r9 │ │ │ │ - b 115cb8 <__cxa_atexit@plt+0x10a490> │ │ │ │ - str r8, [r2, r3]! │ │ │ │ - mov r7, r4 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr sl, [sp] │ │ │ │ - add r3, r2, #12 │ │ │ │ - stm r3, {r0, r1, r7} │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 115b84 <__cxa_atexit@plt+0x10a35c> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #996] @ 115c3c <__cxa_atexit@plt+0x10a414> │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov fp, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - str r3, [sl, #4] │ │ │ │ - str lr, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - rsb r7, r0, #0 │ │ │ │ - eor r7, r0, r7 │ │ │ │ - and r7, ip, r7 │ │ │ │ - cmp r7, fp │ │ │ │ - bne 1159c4 <__cxa_atexit@plt+0x10a19c> │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ - tst ip, r0 │ │ │ │ - beq 115ac4 <__cxa_atexit@plt+0x10a29c> │ │ │ │ - ldr r0, [pc, #896] @ 115c24 <__cxa_atexit@plt+0x10a3fc> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r0, [r3, r6]! │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - sub r0, r3, #48 @ 0x30 │ │ │ │ - cmp r8, r0 │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - bhi 115bb4 <__cxa_atexit@plt+0x10a38c> │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, r2 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 112690 <__cxa_atexit@plt+0x106e68> │ │ │ │ - cmp fp, ip │ │ │ │ - bne 115a24 <__cxa_atexit@plt+0x10a1fc> │ │ │ │ - ldr r0, [pc, #776] @ 115c0c <__cxa_atexit@plt+0x10a3e4> │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r7, [r4, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 10fac0 <__cxa_atexit@plt+0x104298> │ │ │ │ - eor r7, ip, fp │ │ │ │ - clz r4, r7 │ │ │ │ - mov lr, #-2147483648 @ 0x80000000 │ │ │ │ - lsr sl, lr, r4 │ │ │ │ - ands r9, fp, lr, lsr r4 │ │ │ │ - beq 115ab8 <__cxa_atexit@plt+0x10a290> │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r3, r6]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - ldr r3, [sp] │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #20 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 115ba8 <__cxa_atexit@plt+0x10a380> │ │ │ │ - ldr lr, [pc, #652] @ 115c18 <__cxa_atexit@plt+0x10a3f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 115a84 <__cxa_atexit@plt+0x10a25c> │ │ │ │ - ldr r0, [pc, #636] @ 115c14 <__cxa_atexit@plt+0x10a3ec> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r2, [pc, #48] @ 11cacc <__cxa_atexit@plt+0x1112a4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str ip, [r5, #24] │ │ │ │ - stmib r5, {sl, lr} │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - eor r7, ip, fp │ │ │ │ - clz r4, r7 │ │ │ │ - mov lr, #-2147483648 @ 0x80000000 │ │ │ │ - lsr sl, lr, r4 │ │ │ │ - ands r9, fp, lr, lsr r4 │ │ │ │ - beq 115b08 <__cxa_atexit@plt+0x10a2e0> │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r3, r6]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - ldr r3, [sp] │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #20 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 115bcc <__cxa_atexit@plt+0x10a3a4> │ │ │ │ - ldr lr, [pc, #524] @ 115c2c <__cxa_atexit@plt+0x10a404> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 115a84 <__cxa_atexit@plt+0x10a25c> │ │ │ │ - eor r7, ip, fp │ │ │ │ - clz r7, r7 │ │ │ │ - eor r4, r7, #31 │ │ │ │ - mov lr, #1 │ │ │ │ - lsl sl, lr, r4 │ │ │ │ - ands r9, fp, lr, lsl r4 │ │ │ │ - beq 115b14 <__cxa_atexit@plt+0x10a2ec> │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r3, r6]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - ldr r3, [sp] │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #20 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 115bd8 <__cxa_atexit@plt+0x10a3b0> │ │ │ │ - ldr lr, [pc, #376] @ 115bfc <__cxa_atexit@plt+0x10a3d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r6, [pc, #372] @ 115c00 <__cxa_atexit@plt+0x10a3d8> │ │ │ │ - sub r8, r2, #15 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r6, [r3, #4] │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r6, [r3, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r4, [pc, #352] @ 115c20 <__cxa_atexit@plt+0x10a3f8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - b 115b1c <__cxa_atexit@plt+0x10a2f4> │ │ │ │ - ldr r0, [pc, #348] @ 115c28 <__cxa_atexit@plt+0x10a400> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str sl, [r5, r6]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r4, [pc, #292] @ 115c34 <__cxa_atexit@plt+0x10a40c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - b 115b1c <__cxa_atexit@plt+0x10a2f4> │ │ │ │ - ldr r4, [pc, #236] @ 115c08 <__cxa_atexit@plt+0x10a3e0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - str sl, [r5, r6]! │ │ │ │ - ldr r6, [sp] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r4, [r5, #-8]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, r9 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str fp, [r5, #-16]! │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, r9 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #172] @ 115c38 <__cxa_atexit@plt+0x10a410> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov fp, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #108] @ 115c1c <__cxa_atexit@plt+0x10a3f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 115be0 <__cxa_atexit@plt+0x10a3b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str ip, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - stmib r5, {sl, lr} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 115c30 <__cxa_atexit@plt+0x10a408> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 115be0 <__cxa_atexit@plt+0x10a3b8> │ │ │ │ - ldr r7, [pc, #36] @ 115c04 <__cxa_atexit@plt+0x10a3dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, ip, lsr #29 │ │ │ │ - rsceq r0, r4, ip, asr r7 │ │ │ │ - andeq r0, r0, r8, asr #25 │ │ │ │ - andeq r0, r0, r4, asr #24 │ │ │ │ - muleq r0, r8, sp │ │ │ │ - andeq r0, r0, ip, asr #28 │ │ │ │ - andeq r0, r0, ip, lsr fp │ │ │ │ - andeq r0, r0, ip, ror sl │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror r7 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, ror #10 │ │ │ │ - andeq r0, r0, r8, asr r5 │ │ │ │ - andeq r0, r0, ip, lsl r3 │ │ │ │ - muleq r0, r8, r2 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq r0, r4, r8, lsl #19 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 11cb04 <__cxa_atexit@plt+0x1112dc> │ │ │ │ + ldr r2, [pc, #44] @ 11cb20 <__cxa_atexit@plt+0x1112f8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r2, [pc, #16] @ 11cb1c <__cxa_atexit@plt+0x1112f4> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + mov r8, r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 115c98 <__cxa_atexit@plt+0x10a470> │ │ │ │ - ldr lr, [pc, #72] @ 115cb0 <__cxa_atexit@plt+0x10a488> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ + bcc 11cb5c <__cxa_atexit@plt+0x111334> │ │ │ │ + ldr r2, [pc, #32] @ 11cb68 <__cxa_atexit@plt+0x111340> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #20] @ 115cb4 <__cxa_atexit@plt+0x10a48c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r4, r4, lsl #11 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldrdeq r9, [r3], #152 @ 0x98 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 115d64 <__cxa_atexit@plt+0x10a53c> │ │ │ │ - ldr r9, [pc, #160] @ 115d7c <__cxa_atexit@plt+0x10a554> │ │ │ │ - ldr r8, [pc, #160] @ 115d80 <__cxa_atexit@plt+0x10a558> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r7, #32]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - add r8, r3, #24 │ │ │ │ - add r0, r3, #52 @ 0x34 │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - sub lr, r6, #43 @ 0x2b │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stm r8, {r2, r3, sl} │ │ │ │ - stm r0, {r2, r3, lr} │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #68] @ 115d84 <__cxa_atexit@plt+0x10a55c> │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #48]! @ 0x30 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - mov r5, r7 │ │ │ │ - str r2, [r7] │ │ │ │ - mov r7, r3 │ │ │ │ - b 114e4c <__cxa_atexit@plt+0x109624> │ │ │ │ - ldr r3, [pc, #28] @ 115d88 <__cxa_atexit@plt+0x10a560> │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + bcc 11cba4 <__cxa_atexit@plt+0x11137c> │ │ │ │ + ldr r2, [pc, #32] @ 11cbb0 <__cxa_atexit@plt+0x111388> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffddd8 │ │ │ │ - @ instruction: 0xffffde48 │ │ │ │ - @ instruction: 0xfffff100 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r9, lsl #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 115cb8 <__cxa_atexit@plt+0x10a490> │ │ │ │ - andeq r0, r0, r7, ror #3 │ │ │ │ + smlaleq r9, r3, r0, r9 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r3, sl │ │ │ │ - tst r3, #3 │ │ │ │ - bne 115e0c <__cxa_atexit@plt+0x10a5e4> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 115e48 <__cxa_atexit@plt+0x10a620> │ │ │ │ - ldr r1, [pc, #108] @ 115e58 <__cxa_atexit@plt+0x10a630> │ │ │ │ - add r5, r5, #32 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 11cbe0 <__cxa_atexit@plt+0x1113b8> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, r9 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + sbcseq r8, r5, r0, lsl #27 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11cc84 <__cxa_atexit@plt+0x11145c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 115e48 <__cxa_atexit@plt+0x10a620> │ │ │ │ - ldr r1, [pc, #64] @ 115e5c <__cxa_atexit@plt+0x10a634> │ │ │ │ - ldr r3, [pc, #64] @ 115e60 <__cxa_atexit@plt+0x10a638> │ │ │ │ + bcc 11cc8c <__cxa_atexit@plt+0x111464> │ │ │ │ + ldr r1, [pc, #128] @ 11cca8 <__cxa_atexit@plt+0x111480> │ │ │ │ + ldr r0, [pc, #128] @ 11ccac <__cxa_atexit@plt+0x111484> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #112] @ 11ccb0 <__cxa_atexit@plt+0x111488> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #104] @ 11ccb4 <__cxa_atexit@plt+0x11148c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + add r0, r0, #1 │ │ │ │ str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r5, #28] │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ + sub r2, r6, #5 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #72] @ 11ccb8 <__cxa_atexit@plt+0x111490> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + mov r6, r2 │ │ │ │ + b 11cc94 <__cxa_atexit@plt+0x11146c> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r0, [r4], #60 @ 0x3c @ │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r0, r4, r8, asr #7 │ │ │ │ - andeq r0, r0, r7, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 115e88 <__cxa_atexit@plt+0x10a660> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #8] @ 11cca4 <__cxa_atexit@plt+0x11147c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 115ed8 <__cxa_atexit@plt+0x10a6b0> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub lr, r5, #28 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #60] @ 115ee8 <__cxa_atexit@plt+0x10a6c0> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r4, r4, lsr r3 │ │ │ │ - andeq r0, r0, sl, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 115f50 <__cxa_atexit@plt+0x10a728> │ │ │ │ - ldr r8, [pc, #84] @ 115f68 <__cxa_atexit@plt+0x10a740> │ │ │ │ - ldr lr, [pc, #84] @ 115f6c <__cxa_atexit@plt+0x10a744> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 115f70 <__cxa_atexit@plt+0x10a748> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq r0, [r4], #32 @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne 115f9c <__cxa_atexit@plt+0x10a774> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #20] @ 115fb8 <__cxa_atexit@plt+0x10a790> │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + sbcseq r8, r5, r0, lsr #26 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + strdeq r9, [r3], #128 @ 0x80 @ │ │ │ │ + rsceq r9, r3, r0, lsr #17 │ │ │ │ + rsceq r9, r3, r8, lsl #8 │ │ │ │ + strhteq r9, [r3], #136 @ 0x88 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11cd14 <__cxa_atexit@plt+0x1114ec> │ │ │ │ + ldr r2, [pc, #52] @ 11cd24 <__cxa_atexit@plt+0x1114fc> │ │ │ │ + ldr r1, [pc, #52] @ 11cd28 <__cxa_atexit@plt+0x111500> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #40] @ 11cd2c <__cxa_atexit@plt+0x111504> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r1, r0, r9, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 115fe0 <__cxa_atexit@plt+0x10a7b8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r7, [pc, #20] @ 11cd30 <__cxa_atexit@plt+0x111508> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 116034 <__cxa_atexit@plt+0x10a80c> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [pc, #60] @ 116044 <__cxa_atexit@plt+0x10a81c> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - and r1, r1, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq r0, [r4], #24 @ │ │ │ │ - andeq r0, r0, r8, lsl #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - mvn r0, r2 │ │ │ │ - ldr lr, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - ldr sl, [r3, #16] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - tst r0, #3 │ │ │ │ - bne 1160ac <__cxa_atexit@plt+0x10a884> │ │ │ │ - sub r0, r5, #12 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - bhi 1160e0 <__cxa_atexit@plt+0x10a8b8> │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str lr, [r5, #24] │ │ │ │ + ldrsbeq r8, [r5], #196 @ 0xc4 │ │ │ │ + rsceq r9, r3, r0, lsr r8 │ │ │ │ + rsceq r9, r3, r4, lsl #7 │ │ │ │ + sbcseq r8, r5, ip, lsr #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11cd78 <__cxa_atexit@plt+0x111550> │ │ │ │ + ldr r2, [pc, #52] @ 11cd88 <__cxa_atexit@plt+0x111560> │ │ │ │ + ldr r1, [pc, #52] @ 11cd8c <__cxa_atexit@plt+0x111564> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #40] @ 11cd90 <__cxa_atexit@plt+0x111568> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 112690 <__cxa_atexit@plt+0x106e68> │ │ │ │ - ldr r0, [pc, #76] @ 116100 <__cxa_atexit@plt+0x10a8d8> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - sub r0, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 1160f0 <__cxa_atexit@plt+0x10a8c8> │ │ │ │ - stmda r5, {r8, lr} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 112690 <__cxa_atexit@plt+0x106e68> │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r7, [pc, #20] @ 11cd94 <__cxa_atexit@plt+0x11156c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #16]! │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + sbcseq r8, r5, r0, ror ip │ │ │ │ + ldrdeq r9, [r3], #112 @ 0x70 @ │ │ │ │ + rsceq r9, r3, r0, lsr #6 │ │ │ │ + sbcseq r8, r5, r4, asr ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11cdec <__cxa_atexit@plt+0x1115c4> │ │ │ │ + ldr r2, [pc, #68] @ 11cdfc <__cxa_atexit@plt+0x1115d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #64] @ 11ce00 <__cxa_atexit@plt+0x1115d8> │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #56] @ 11ce04 <__cxa_atexit@plt+0x1115dc> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #48] @ 11ce08 <__cxa_atexit@plt+0x1115e0> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r0, r1, r9, lr} │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r7, [pc, #24] @ 11ce0c <__cxa_atexit@plt+0x1115e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmda r5, {r8, lr} │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 116128 <__cxa_atexit@plt+0x10a900> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 116168 <__cxa_atexit@plt+0x10a940> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ 116178 <__cxa_atexit@plt+0x10a950> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq r0, r4, r0, lsr #1 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1161a4 <__cxa_atexit@plt+0x10a97c> │ │ │ │ - add r5, r5, #24 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #12] @ 1161b8 <__cxa_atexit@plt+0x10a990> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + rsceq r9, r3, r8, asr #4 │ │ │ │ + rsceq r9, r3, r0, ror r7 │ │ │ │ + rsceq r9, r3, r8, ror #14 │ │ │ │ + rsceq r9, r3, r0, lsr #13 │ │ │ │ + sbcseq r8, r5, ip, ror #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11ce44 <__cxa_atexit@plt+0x11161c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 11ce4c <__cxa_atexit@plt+0x111624> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1161e0 <__cxa_atexit@plt+0x10a9b8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + rsceq r9, r3, r4, asr #3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11ceb8 <__cxa_atexit@plt+0x111690> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 116220 <__cxa_atexit@plt+0x10a9f8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ 116230 <__cxa_atexit@plt+0x10aa08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, r8, ror #31 │ │ │ │ - andeq r0, r0, r7, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r3, sl │ │ │ │ - tst r3, #3 │ │ │ │ - bne 11629c <__cxa_atexit@plt+0x10aa74> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1162d8 <__cxa_atexit@plt+0x10aab0> │ │ │ │ - ldr r1, [pc, #108] @ 1162e8 <__cxa_atexit@plt+0x10aac0> │ │ │ │ - add r5, r5, #32 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1162d8 <__cxa_atexit@plt+0x10aab0> │ │ │ │ - ldr r1, [pc, #64] @ 1162ec <__cxa_atexit@plt+0x10aac4> │ │ │ │ - ldr r3, [pc, #64] @ 1162f0 <__cxa_atexit@plt+0x10aac8> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bcc 11cec4 <__cxa_atexit@plt+0x11169c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [pc, #72] @ 11ced4 <__cxa_atexit@plt+0x1116ac> │ │ │ │ + ldr sl, [pc, #72] @ 11ced8 <__cxa_atexit@plt+0x1116b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 7f1350 <__cxa_atexit@plt+0x7e5b28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq r9, r3, ip, asr #3 │ │ │ │ + ldrsbeq r8, [r5], #168 @ 0xa8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 11cf90 <__cxa_atexit@plt+0x111768> │ │ │ │ + ldr r3, [pc, #192] @ 11cfc8 <__cxa_atexit@plt+0x1117a0> │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r2, {r3, r9, sl} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + bhi 11cfb0 <__cxa_atexit@plt+0x111788> │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 11cfa8 <__cxa_atexit@plt+0x111780> │ │ │ │ + ldr lr, [pc, #164] @ 11cfd4 <__cxa_atexit@plt+0x1117ac> │ │ │ │ + ldr r0, [pc, #164] @ 11cfd8 <__cxa_atexit@plt+0x1117b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #148] @ 11cfdc <__cxa_atexit@plt+0x1117b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #140] @ 11cfe0 <__cxa_atexit@plt+0x1117b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + sub r3, r6, #5 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str lr, [r2, #16] │ │ │ │ + str sl, [r2, #24] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #104] @ 11cfe4 <__cxa_atexit@plt+0x1117bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r5, #28] │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r5, r1 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r7, [pc, #56] @ 11cfd0 <__cxa_atexit@plt+0x1117a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, ip, ror #30 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq pc, r3, r8, lsr pc @ │ │ │ │ - andeq r0, r0, r7, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 116318 <__cxa_atexit@plt+0x10aaf0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ 11cfcc <__cxa_atexit@plt+0x1117a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 116368 <__cxa_atexit@plt+0x10ab40> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub lr, r5, #28 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #60] @ 116378 <__cxa_atexit@plt+0x10ab50> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, r4, lsr #29 │ │ │ │ - andeq r0, r0, sl, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + sbcseq r8, r5, r0, lsl #20 │ │ │ │ + sbcseq r8, r5, r0, asr sl │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + rsceq r9, r3, r8, ror #11 │ │ │ │ + smlaleq r9, r3, r8, r5 │ │ │ │ + rsceq r9, r3, r0, lsl #2 │ │ │ │ + rsceq r9, r3, ip, lsr #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11d01c <__cxa_atexit@plt+0x1117f4> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r2, [pc, #24] @ 11d024 <__cxa_atexit@plt+0x1117fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c7852c <__cxa_atexit@plt+0xc6cd04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, r3, r4, asr r0 │ │ │ │ + sbcseq r8, r5, ip, lsl #19 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub lr, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 11d0ec <__cxa_atexit@plt+0x1118c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 1163e0 <__cxa_atexit@plt+0x10abb8> │ │ │ │ - ldr r8, [pc, #84] @ 1163f8 <__cxa_atexit@plt+0x10abd0> │ │ │ │ - ldr lr, [pc, #84] @ 1163fc <__cxa_atexit@plt+0x10abd4> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 11d0f4 <__cxa_atexit@plt+0x1118cc> │ │ │ │ + ldr r0, [pc, #216] @ 11d138 <__cxa_atexit@plt+0x111910> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + sub r9, r5, #24 │ │ │ │ + sub r0, r6, #2 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 11d114 <__cxa_atexit@plt+0x1118ec> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11d10c <__cxa_atexit@plt+0x1118e4> │ │ │ │ + ldr r1, [pc, #188] @ 11d148 <__cxa_atexit@plt+0x111920> │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r0, [pc, #184] @ 11d14c <__cxa_atexit@plt+0x111924> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #176] @ 11d150 <__cxa_atexit@plt+0x111928> │ │ │ │ + add ip, r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #168] @ 11d154 <__cxa_atexit@plt+0x11192c> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [pc, #160] @ 11d158 <__cxa_atexit@plt+0x111930> │ │ │ │ + add r0, r0, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 116400 <__cxa_atexit@plt+0x10abd8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq pc, r3, r0, asr #28 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne 11642c <__cxa_atexit@plt+0x10ac04> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #20] @ 116448 <__cxa_atexit@plt+0x10ac20> │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r1, r0, r9, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 116470 <__cxa_atexit@plt+0x10ac48> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1164c4 <__cxa_atexit@plt+0x10ac9c> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [pc, #60] @ 1164d4 <__cxa_atexit@plt+0x10acac> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - and r1, r1, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, r8, asr #26 │ │ │ │ - andeq r0, r0, r8, lsr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 116508 <__cxa_atexit@plt+0x10ace0> │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, fp │ │ │ │ - b 1156d0 <__cxa_atexit@plt+0x109ea8> │ │ │ │ - ldr lr, [pc, #88] @ 116568 <__cxa_atexit@plt+0x10ad40> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - sub r2, r5, #44 @ 0x2c │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - bhi 116554 <__cxa_atexit@plt+0x10ad2c> │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1156d0 <__cxa_atexit@plt+0x109ea8> │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r1, r6, #5 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + stmdb r5, {r2, ip} │ │ │ │ + ldr r5, [pc, #128] @ 11d15c <__cxa_atexit@plt+0x111934> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r5, r5, #1 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + mov r5, r9 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 11d0fc <__cxa_atexit@plt+0x1118d4> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 11d144 <__cxa_atexit@plt+0x11191c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 116590 <__cxa_atexit@plt+0x10ad68> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r1, #12 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [pc, #32] @ 11d13c <__cxa_atexit@plt+0x111914> │ │ │ │ + ldr r7, [pc, #32] @ 11d140 <__cxa_atexit@plt+0x111918> │ │ │ │ + mov r5, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r0 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + sbcseq r8, r5, r4, lsr #17 │ │ │ │ + smullseq r8, r5, r0, r8 │ │ │ │ + ldrsheq r8, [r5], #128 @ 0x80 │ │ │ │ + @ instruction: 0xfffff904 │ │ │ │ + smlaleq r9, r3, r0, r4 │ │ │ │ + strhteq r8, [r3], #240 @ 0xf0 │ │ │ │ + rsceq r9, r3, r0, ror r4 │ │ │ │ + rsceq r9, r3, r4, lsr #8 │ │ │ │ + sbcseq r8, r5, ip, ror #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11d194 <__cxa_atexit@plt+0x11196c> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r2, [pc, #24] @ 11d19c <__cxa_atexit@plt+0x111974> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c7859c <__cxa_atexit@plt+0xc6cd74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1165d0 <__cxa_atexit@plt+0x10ada8> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [pc, #44] @ 1165e0 <__cxa_atexit@plt+0x10adb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, r8, lsr ip @ │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne 116610 <__cxa_atexit@plt+0x10ade8> │ │ │ │ - add r5, r3, #20 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r1, [pc, #12] @ 116624 <__cxa_atexit@plt+0x10adfc> │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldrdeq r8, [r3], #236 @ 0xec @ │ │ │ │ + sbcseq r8, r5, r4, lsl r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub lr, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 11d264 <__cxa_atexit@plt+0x111a3c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11d26c <__cxa_atexit@plt+0x111a44> │ │ │ │ + ldr r0, [pc, #216] @ 11d2b0 <__cxa_atexit@plt+0x111a88> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + sub r9, r5, #24 │ │ │ │ + sub r0, r6, #2 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 11d28c <__cxa_atexit@plt+0x111a64> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11d284 <__cxa_atexit@plt+0x111a5c> │ │ │ │ + ldr r1, [pc, #188] @ 11d2c0 <__cxa_atexit@plt+0x111a98> │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r0, [pc, #184] @ 11d2c4 <__cxa_atexit@plt+0x111a9c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 11664c <__cxa_atexit@plt+0x10ae24> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #176] @ 11d2c8 <__cxa_atexit@plt+0x111aa0> │ │ │ │ + add ip, r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #168] @ 11d2cc <__cxa_atexit@plt+0x111aa4> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [pc, #160] @ 11d2d0 <__cxa_atexit@plt+0x111aa8> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r1, r6, #5 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + stmdb r5, {r2, ip} │ │ │ │ + ldr r5, [pc, #128] @ 11d2d4 <__cxa_atexit@plt+0x111aac> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r5, r5, #1 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + mov r5, r9 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 11d274 <__cxa_atexit@plt+0x111a4c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 11d2bc <__cxa_atexit@plt+0x111a94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 11668c <__cxa_atexit@plt+0x10ae64> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 11669c <__cxa_atexit@plt+0x10ae74> │ │ │ │ + mov r1, #12 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [pc, #32] @ 11d2b4 <__cxa_atexit@plt+0x111a8c> │ │ │ │ + ldr r7, [pc, #32] @ 11d2b8 <__cxa_atexit@plt+0x111a90> │ │ │ │ + mov r5, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r0 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + sbcseq r8, r5, ip, lsr #14 │ │ │ │ + sbcseq r8, r5, r8, lsl r7 │ │ │ │ + sbcseq r8, r5, r0, lsl #15 │ │ │ │ + @ instruction: 0xfffff78c │ │ │ │ + rsceq r9, r3, r8, lsl r3 │ │ │ │ + rsceq r8, r3, r8, lsr lr │ │ │ │ + strdeq r9, [r3], #40 @ 0x28 @ │ │ │ │ + rsceq r9, r3, ip, lsr #5 │ │ │ │ + sbcseq r8, r5, r4, ror r7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11d318 <__cxa_atexit@plt+0x111af0> │ │ │ │ + ldr r2, [pc, #48] @ 11d328 <__cxa_atexit@plt+0x111b00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #44] @ 11d32c <__cxa_atexit@plt+0x111b04> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, ip, ror fp @ │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1166cc <__cxa_atexit@plt+0x10aea4> │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 10fac0 <__cxa_atexit@plt+0x104298> │ │ │ │ - ldr r2, [pc, #12] @ 1166e0 <__cxa_atexit@plt+0x10aeb8> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 10fac0 <__cxa_atexit@plt+0x104298> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 116708 <__cxa_atexit@plt+0x10aee0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r7, [pc, #16] @ 11d330 <__cxa_atexit@plt+0x111b08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 116748 <__cxa_atexit@plt+0x10af20> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ 116758 <__cxa_atexit@plt+0x10af30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, r0, asr #21 │ │ │ │ - andeq r0, r0, r7, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + rsceq r8, r3, r4, asr sp │ │ │ │ + rsceq r8, r3, r8, lsl #27 │ │ │ │ + sbcseq r8, r5, r4, ror #13 │ │ │ │ + sbcseq r8, r5, r0, ror r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - mvn r3, sl │ │ │ │ - tst r3, #3 │ │ │ │ - bne 1167c4 <__cxa_atexit@plt+0x10af9c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 116800 <__cxa_atexit@plt+0x10afd8> │ │ │ │ - ldr r1, [pc, #108] @ 116810 <__cxa_atexit@plt+0x10afe8> │ │ │ │ - add r5, r5, #32 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 116800 <__cxa_atexit@plt+0x10afd8> │ │ │ │ - ldr r1, [pc, #64] @ 116814 <__cxa_atexit@plt+0x10afec> │ │ │ │ - ldr r3, [pc, #64] @ 116818 <__cxa_atexit@plt+0x10aff0> │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 11d3dc <__cxa_atexit@plt+0x111bb4> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub ip, r5, #24 │ │ │ │ + cmp fp, ip │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11d3f0 <__cxa_atexit@plt+0x111bc8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11d3f8 <__cxa_atexit@plt+0x111bd0> │ │ │ │ + ldr r1, [pc, #148] @ 11d41c <__cxa_atexit@plt+0x111bf4> │ │ │ │ + ldr r3, [pc, #148] @ 11d420 <__cxa_atexit@plt+0x111bf8> │ │ │ │ + mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ + ldr lr, [pc, #136] @ 11d424 <__cxa_atexit@plt+0x111bfc> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r9, [r2, #12] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r5, #28] │ │ │ │ - str r1, [r5] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r7, #20 │ │ │ │ + ldr r0, [pc, #116] @ 11d428 <__cxa_atexit@plt+0x111c00> │ │ │ │ + sub r2, r5, #20 │ │ │ │ + add lr, lr, #1 │ │ │ │ + sub r1, r6, #5 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [pc, #96] @ 11d42c <__cxa_atexit@plt+0x111c04> │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, ip │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r2, {r0, r1, sl, lr} │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 11d400 <__cxa_atexit@plt+0x111bd8> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, r4, asr #20 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq pc, r3, r0, lsl sl @ │ │ │ │ - andeq r0, r0, r7, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 116840 <__cxa_atexit@plt+0x10b018> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ 11d418 <__cxa_atexit@plt+0x111bf0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 116890 <__cxa_atexit@plt+0x10b068> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - sub lr, r5, #28 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #60] @ 1168a0 <__cxa_atexit@plt+0x10b078> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r9, r0 │ │ │ │ - and r0, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ + sbcseq r8, r5, r0, lsr #11 │ │ │ │ + @ instruction: 0xfffff190 │ │ │ │ + smlaleq r9, r3, r4, r1 │ │ │ │ + strhteq r8, [r3], #196 @ 0xc4 │ │ │ │ + rsceq r9, r3, r0, lsr #2 │ │ │ │ + sbcseq r8, r5, ip, asr #11 │ │ │ │ + sbcseq r8, r5, ip, asr r5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 11d4c8 <__cxa_atexit@plt+0x111ca0> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11d4dc <__cxa_atexit@plt+0x111cb4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11d4e4 <__cxa_atexit@plt+0x111cbc> │ │ │ │ + ldr r1, [pc, #132] @ 11d508 <__cxa_atexit@plt+0x111ce0> │ │ │ │ + ldr r3, [pc, #132] @ 11d50c <__cxa_atexit@plt+0x111ce4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr ip, [pc, #124] @ 11d510 <__cxa_atexit@plt+0x111ce8> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r2, {r1, lr} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #104] @ 11d514 <__cxa_atexit@plt+0x111cec> │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r0 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, ip, ror r9 @ │ │ │ │ - andeq r0, r0, sl, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 11d4ec <__cxa_atexit@plt+0x111cc4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 11d504 <__cxa_atexit@plt+0x111cdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + smullseq r8, r5, ip, r4 │ │ │ │ + @ instruction: 0xffffeec8 │ │ │ │ + rsceq r8, r3, r8, asr #23 │ │ │ │ + rsceq r8, r3, r4, ror #31 │ │ │ │ + ldrsbeq r8, [r5], #68 @ 0x44 │ │ │ │ + smullseq r8, r5, ip, r4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + mov lr, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 11d5bc <__cxa_atexit@plt+0x111d94> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11d5cc <__cxa_atexit@plt+0x111da4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 116908 <__cxa_atexit@plt+0x10b0e0> │ │ │ │ - ldr r8, [pc, #84] @ 116920 <__cxa_atexit@plt+0x10b0f8> │ │ │ │ - ldr lr, [pc, #84] @ 116924 <__cxa_atexit@plt+0x10b0fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r3, [pc, #24] @ 116928 <__cxa_atexit@plt+0x10b100> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq pc, r3, r8, lsl r9 @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - bne 116954 <__cxa_atexit@plt+0x10b12c> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r2, [pc, #20] @ 116970 <__cxa_atexit@plt+0x10b148> │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r1, r0, r9, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 116998 <__cxa_atexit@plt+0x10b170> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ + bcc 11d5d8 <__cxa_atexit@plt+0x111db0> │ │ │ │ + ldr ip, [pc, #152] @ 11d600 <__cxa_atexit@plt+0x111dd8> │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r2, [pc, #144] @ 11d604 <__cxa_atexit@plt+0x111ddc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #136] @ 11d608 <__cxa_atexit@plt+0x111de0> │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #128] @ 11d60c <__cxa_atexit@plt+0x111de4> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [pc, #120] @ 11d610 <__cxa_atexit@plt+0x111de8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + mov r5, r1 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + sub r3, r6, #5 │ │ │ │ + stm r9, {r2, r3, sl} │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1169ec <__cxa_atexit@plt+0x10b1c4> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [pc, #60] @ 1169fc <__cxa_atexit@plt+0x10b1d4> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, lr, r1 │ │ │ │ - and r1, r1, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 11d5e4 <__cxa_atexit@plt+0x111dbc> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r1, #12 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 11d5fc <__cxa_atexit@plt+0x111dd4> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + sbcseq r8, r5, ip, asr #7 │ │ │ │ + @ instruction: 0xfffff424 │ │ │ │ + strhteq r8, [r3], #240 @ 0xf0 │ │ │ │ + ldrdeq r8, [r3], #160 @ 0xa0 @ │ │ │ │ + smlaleq r8, r3, r0, pc @ │ │ │ │ + rsceq r8, r3, r4, asr #30 │ │ │ │ + smullseq r8, r5, r8, r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 11d6ac <__cxa_atexit@plt+0x111e84> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11d6c0 <__cxa_atexit@plt+0x111e98> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11d6c8 <__cxa_atexit@plt+0x111ea0> │ │ │ │ + ldr r3, [pc, #132] @ 11d6ec <__cxa_atexit@plt+0x111ec4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r1, [pc, #124] @ 11d6f0 <__cxa_atexit@plt+0x111ec8> │ │ │ │ + add fp, r3, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr ip, [pc, #116] @ 11d6f4 <__cxa_atexit@plt+0x111ecc> │ │ │ │ + str r9, [r2, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add ip, pc, ip │ │ │ │ + stmib r2, {ip, lr} │ │ │ │ + ldr r3, [pc, #100] @ 11d6f8 <__cxa_atexit@plt+0x111ed0> │ │ │ │ + sub r2, r6, #6 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r1, r2, sl, fp} │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r0 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, r0, lsr #16 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 116a80 <__cxa_atexit@plt+0x10b258> │ │ │ │ - ldr r2, [pc, #112] @ 116a94 <__cxa_atexit@plt+0x10b26c> │ │ │ │ - mov r7, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - beq 116a64 <__cxa_atexit@plt+0x10b23c> │ │ │ │ - ldr r7, [pc, #88] @ 116a98 <__cxa_atexit@plt+0x10b270> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ + b 11d6d0 <__cxa_atexit@plt+0x111ea8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 11d6e8 <__cxa_atexit@plt+0x111ec0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - tst r9, #3 │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq 116a74 <__cxa_atexit@plt+0x10b24c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 116ae4 <__cxa_atexit@plt+0x10b2bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 116a9c <__cxa_atexit@plt+0x10b274> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldrsbeq r8, [r5], #40 @ 0x28 │ │ │ │ + rsceq r8, r3, ip, ror #19 │ │ │ │ + rsceq r8, r3, r8, lsr #29 │ │ │ │ + @ instruction: 0xfffff1b0 │ │ │ │ + rsceq r8, r3, r4, ror #27 │ │ │ │ + sbcseq r8, r5, r4, asr #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11d74c <__cxa_atexit@plt+0x111f24> │ │ │ │ + ldr r2, [pc, #52] @ 11d75c <__cxa_atexit@plt+0x111f34> │ │ │ │ + ldr r1, [pc, #52] @ 11d760 <__cxa_atexit@plt+0x111f38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #40] @ 11d764 <__cxa_atexit@plt+0x111f3c> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r7, [pc, #20] @ 11d768 <__cxa_atexit@plt+0x111f40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - sbcseq fp, r5, r8, ror r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 116ad8 <__cxa_atexit@plt+0x10b2b0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 116ad0 <__cxa_atexit@plt+0x10b2a8> │ │ │ │ - b 116ae4 <__cxa_atexit@plt+0x10b2bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + smullseq r8, r5, ip, r2 │ │ │ │ + strdeq r8, [r3], #216 @ 0xd8 @ │ │ │ │ + rsceq r8, r3, ip, asr #18 │ │ │ │ + sbcseq r8, r5, r4, ror r2 │ │ │ │ + sbcseq r8, r5, r0, ror #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11d7bc <__cxa_atexit@plt+0x111f94> │ │ │ │ + ldr r2, [pc, #52] @ 11d7cc <__cxa_atexit@plt+0x111fa4> │ │ │ │ + ldr r1, [pc, #52] @ 11d7d0 <__cxa_atexit@plt+0x111fa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #40] @ 11d7d4 <__cxa_atexit@plt+0x111fac> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r7, [pc, #20] @ 11d7d8 <__cxa_atexit@plt+0x111fb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sbcseq r8, r5, ip, lsr #4 │ │ │ │ + rsceq r8, r3, ip, lsl #27 │ │ │ │ + ldrdeq r8, [r3], #140 @ 0x8c @ │ │ │ │ + sbcseq r8, r5, r0, lsl r2 │ │ │ │ + sbcseq r8, r5, r8, lsl r2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov ip, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub lr, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 11d8b8 <__cxa_atexit@plt+0x112090> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 116b90 <__cxa_atexit@plt+0x10b368> │ │ │ │ - ldr r1, [pc, #156] @ 116b9c <__cxa_atexit@plt+0x10b374> │ │ │ │ - ldr lr, [pc, #156] @ 116ba0 <__cxa_atexit@plt+0x10b378> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [pc, #148] @ 116ba4 <__cxa_atexit@plt+0x10b37c> │ │ │ │ + bcc 11d8c0 <__cxa_atexit@plt+0x112098> │ │ │ │ + str r8, [sp] │ │ │ │ + ldr r1, [pc, #228] @ 11d908 <__cxa_atexit@plt+0x1120e0> │ │ │ │ + sub r8, r5, #24 │ │ │ │ + sub sl, r6, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov r1, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r1, #32]! │ │ │ │ - add r8, r3, #12 │ │ │ │ - sub r7, r6, #90 @ 0x5a │ │ │ │ - stm r8, {r1, r7, r9} │ │ │ │ - stmdb r3, {r0, r9} │ │ │ │ - str r9, [r3, #60] @ 0x3c │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r5, r5, #24 │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - sub lr, r3, #20 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r1, r3, ip} │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - str ip, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - b 10fac0 <__cxa_atexit@plt+0x104298> │ │ │ │ - mov r3, #96 @ 0x60 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffbb50 │ │ │ │ - @ instruction: 0xffff8f70 │ │ │ │ - @ instruction: 0xffffeb80 │ │ │ │ - ldrheq fp, [r5], #48 @ 0x30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 116c08 <__cxa_atexit@plt+0x10b3e0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 116c00 <__cxa_atexit@plt+0x10b3d8> │ │ │ │ - ldr r3, [pc, #52] @ 116c10 <__cxa_atexit@plt+0x10b3e8> │ │ │ │ - ldr r9, [pc, #52] @ 116c14 <__cxa_atexit@plt+0x10b3ec> │ │ │ │ - ldr r2, [pc, #52] @ 116c18 <__cxa_atexit@plt+0x10b3f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + cmp fp, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + bhi 11d8e4 <__cxa_atexit@plt+0x1120bc> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11d8dc <__cxa_atexit@plt+0x1120b4> │ │ │ │ + ldr r9, [pc, #200] @ 11d918 <__cxa_atexit@plt+0x1120f0> │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r2, [pc, #196] @ 11d91c <__cxa_atexit@plt+0x1120f4> │ │ │ │ add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ + sub r1, r6, #5 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq fp, r5, r4, asr r3 │ │ │ │ - sbcseq fp, r5, r4, ror #6 │ │ │ │ - rsceq pc, r3, r8, asr #8 │ │ │ │ - sbcseq fp, r5, ip, asr #6 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 116ca8 <__cxa_atexit@plt+0x10b480> │ │ │ │ - ldr r2, [pc, #128] @ 116cc0 <__cxa_atexit@plt+0x10b498> │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - beq 116c90 <__cxa_atexit@plt+0x10b468> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 116c7c <__cxa_atexit@plt+0x10b454> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - sub r7, r7, #8 │ │ │ │ - mov r9, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bls 116c40 <__cxa_atexit@plt+0x10b418> │ │ │ │ - b 116cac <__cxa_atexit@plt+0x10b484> │ │ │ │ - ldr r7, [pc, #68] @ 116cc8 <__cxa_atexit@plt+0x10b4a0> │ │ │ │ - ldr r0, [pc, #68] @ 116ccc <__cxa_atexit@plt+0x10b4a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #184] @ 11d920 <__cxa_atexit@plt+0x1120f8> │ │ │ │ + add sl, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #176] @ 11d924 <__cxa_atexit@plt+0x1120fc> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #168] @ 11d928 <__cxa_atexit@plt+0x112100> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r0, sl} │ │ │ │ + ldr r5, [pc, #136] @ 11d92c <__cxa_atexit@plt+0x112104> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r5, r5, #1 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + mov r5, r8 │ │ │ │ + ldr r8, [sp] │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 11d8c8 <__cxa_atexit@plt+0x1120a0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 11d914 <__cxa_atexit@plt+0x1120ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, ip │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ - mov r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - and r7, r7, #31 │ │ │ │ - orr r7, r8, r3, lsl r7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r7, [pc, #16] @ 116cc4 <__cxa_atexit@plt+0x10b49c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #32] @ 11d90c <__cxa_atexit@plt+0x1120e4> │ │ │ │ + ldr r7, [pc, #32] @ 11d910 <__cxa_atexit@plt+0x1120e8> │ │ │ │ + ldr r8, [sp] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r9, r0, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - sbcseq fp, r5, r8, asr #5 │ │ │ │ - sbcseq fp, r5, ip, ror #5 │ │ │ │ - sbcseq fp, r5, r8, ror #5 │ │ │ │ - sbcseq fp, r5, ip, lsr #5 │ │ │ │ + @ instruction: 0xfffff93c │ │ │ │ + ldrsbeq r8, [r5], #4 │ │ │ │ + sbcseq r8, r5, r0, asr #1 │ │ │ │ + sbcseq r8, r5, r8, lsr #2 │ │ │ │ + @ instruction: 0xfffff140 │ │ │ │ + rsceq r8, r3, r8, asr #25 │ │ │ │ + rsceq r8, r3, r8, ror #15 │ │ │ │ + rsceq r8, r3, r8, lsr #25 │ │ │ │ + rsceq r8, r3, ip, asr ip │ │ │ │ + sbcseq r8, r5, r4, lsr #2 │ │ │ │ + ldrheq r8, [r5], #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 116d14 <__cxa_atexit@plt+0x10b4ec> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 116d24 <__cxa_atexit@plt+0x10b4fc> │ │ │ │ - ldr r7, [pc, #212] @ 116dd8 <__cxa_atexit@plt+0x10b5b0> │ │ │ │ - ldr r0, [pc, #212] @ 116ddc <__cxa_atexit@plt+0x10b5b4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov ip, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 11da0c <__cxa_atexit@plt+0x1121e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11da14 <__cxa_atexit@plt+0x1121ec> │ │ │ │ + str r8, [sp] │ │ │ │ + ldr r1, [pc, #228] @ 11da5c <__cxa_atexit@plt+0x112234> │ │ │ │ + sub r8, r5, #24 │ │ │ │ + sub sl, r6, #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + cmp fp, r8 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + bhi 11da38 <__cxa_atexit@plt+0x112210> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11da30 <__cxa_atexit@plt+0x112208> │ │ │ │ + ldr r9, [pc, #200] @ 11da6c <__cxa_atexit@plt+0x112244> │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r2, [pc, #196] @ 11da70 <__cxa_atexit@plt+0x112248> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #5 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #184] @ 11da74 <__cxa_atexit@plt+0x11224c> │ │ │ │ + add sl, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r3, #6] │ │ │ │ - mov r3, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - b 116da8 <__cxa_atexit@plt+0x10b580> │ │ │ │ - ldr r7, [pc, #156] @ 116dc8 <__cxa_atexit@plt+0x10b5a0> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 116db4 <__cxa_atexit@plt+0x10b58c> │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq 116d9c <__cxa_atexit@plt+0x10b574> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 116d88 <__cxa_atexit@plt+0x10b560> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - sub r3, r3, #8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r9 │ │ │ │ - cmp fp, r3 │ │ │ │ - bls 116d48 <__cxa_atexit@plt+0x10b520> │ │ │ │ - b 116db8 <__cxa_atexit@plt+0x10b590> │ │ │ │ - ldr r7, [pc, #64] @ 116dd0 <__cxa_atexit@plt+0x10b5a8> │ │ │ │ - ldr r0, [pc, #64] @ 116dd4 <__cxa_atexit@plt+0x10b5ac> │ │ │ │ + ldr r2, [pc, #176] @ 11da78 <__cxa_atexit@plt+0x112250> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #168] @ 11da7c <__cxa_atexit@plt+0x112254> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r0, sl} │ │ │ │ + ldr r5, [pc, #136] @ 11da80 <__cxa_atexit@plt+0x112258> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r5, r5, #1 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + mov r5, r8 │ │ │ │ + ldr r8, [sp] │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 11da1c <__cxa_atexit@plt+0x1121f4> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 11da68 <__cxa_atexit@plt+0x112240> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, ip │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r2, #6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r3, #1 │ │ │ │ - and r7, r7, #31 │ │ │ │ - orr r7, r8, r3, lsl r7 │ │ │ │ bx r0 │ │ │ │ - mov r9, r2 │ │ │ │ - ldr r7, [pc, #12] @ 116dcc <__cxa_atexit@plt+0x10b5a4> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #32] @ 11da60 <__cxa_atexit@plt+0x112238> │ │ │ │ + ldr r7, [pc, #32] @ 11da64 <__cxa_atexit@plt+0x11223c> │ │ │ │ + ldr r8, [sp] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r9, r0, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - sbcseq fp, r5, r0, asr #3 │ │ │ │ - sbcseq fp, r5, r0, ror #3 │ │ │ │ - ldrsbeq fp, [r5], #28 │ │ │ │ - sbcseq fp, r5, r8, ror #4 │ │ │ │ - sbcseq fp, r5, r4, ror #4 │ │ │ │ - smullseq fp, r5, r8, r1 │ │ │ │ + @ instruction: 0xfffff670 │ │ │ │ + sbcseq r7, r5, r0, lsl #31 │ │ │ │ + sbcseq r7, r5, ip, ror #30 │ │ │ │ + sbcseq r7, r5, ip, asr #31 │ │ │ │ + @ instruction: 0xffffefec │ │ │ │ + rsceq r8, r3, r4, ror fp │ │ │ │ + smlaleq r8, r3, r4, r6 │ │ │ │ + rsceq r8, r3, r4, asr fp │ │ │ │ + rsceq r8, r3, r8, lsl #22 │ │ │ │ + ldrsbeq r7, [r5], #240 @ 0xf0 │ │ │ │ + sbcseq r7, r5, r4, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 116e24 <__cxa_atexit@plt+0x10b5fc> │ │ │ │ - ldr r7, [pc, #48] @ 116e34 <__cxa_atexit@plt+0x10b60c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq 116e18 <__cxa_atexit@plt+0x10b5f0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 116e48 <__cxa_atexit@plt+0x10b620> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 116e38 <__cxa_atexit@plt+0x10b610> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11dae4 <__cxa_atexit@plt+0x1122bc> │ │ │ │ + ldr r2, [pc, #68] @ 11daf4 <__cxa_atexit@plt+0x1122cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #64] @ 11daf8 <__cxa_atexit@plt+0x1122d0> │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #56] @ 11dafc <__cxa_atexit@plt+0x1122d4> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #48] @ 11db00 <__cxa_atexit@plt+0x1122d8> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r0, r1, r9, lr} │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r7, [pc, #24] @ 11db04 <__cxa_atexit@plt+0x1122dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq fp, r5, ip, asr r1 │ │ │ │ - sbcseq fp, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr sl, [pc, #480] @ 117034 <__cxa_atexit@plt+0x10b80c> │ │ │ │ - ldr ip, [pc, #480] @ 117038 <__cxa_atexit@plt+0x10b810> │ │ │ │ - mov lr, r5 │ │ │ │ - sub r0, r5, #28 │ │ │ │ - sub r4, r5, #16 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - mov r3, #0 │ │ │ │ - add sl, pc, sl │ │ │ │ - add ip, pc, ip │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 116f04 <__cxa_atexit@plt+0x10b6dc> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 116ee8 <__cxa_atexit@plt+0x10b6c0> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - tst r7, #31 │ │ │ │ - bne 116f50 <__cxa_atexit@plt+0x10b728> │ │ │ │ - mov r5, lr │ │ │ │ - str r1, [r5, r3]! │ │ │ │ - add r1, r0, r3 │ │ │ │ + rsceq r8, r3, r0, asr r5 │ │ │ │ + rsceq r8, r3, r8, ror sl │ │ │ │ + rsceq r8, r3, r0, ror sl │ │ │ │ + rsceq r8, r3, r8, lsr #19 │ │ │ │ + ldrsheq r7, [r5], #228 @ 0xe4 │ │ │ │ + ldrsbeq r7, [r5], #236 @ 0xec │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov lr, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11dbcc <__cxa_atexit@plt+0x1123a4> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + str sl, [r2] │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 11dbdc <__cxa_atexit@plt+0x1123b4> │ │ │ │ + ldr r1, [pc, #212] @ 11dc20 <__cxa_atexit@plt+0x1123f8> │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, lr} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + sub lr, r6, #6 │ │ │ │ cmp fp, r1 │ │ │ │ - add r1, lr, r3 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - bhi 117008 <__cxa_atexit@plt+0x10b7e0> │ │ │ │ - sub r3, r3, #16 │ │ │ │ - mov r7, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - str ip, [r1, #-16] │ │ │ │ - bne 116e70 <__cxa_atexit@plt+0x10b648> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r5, lr, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #356] @ 117054 <__cxa_atexit@plt+0x10b82c> │ │ │ │ - add r5, lr, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r5, lr, r3 │ │ │ │ - add r3, r6, #12 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 117024 <__cxa_atexit@plt+0x10b7fc> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov r2, #1 │ │ │ │ - and r1, r7, #31 │ │ │ │ - bic r7, r7, #31 │ │ │ │ - lsl r1, r2, r1 │ │ │ │ - ldr r2, [pc, #288] @ 117058 <__cxa_atexit@plt+0x10b830> │ │ │ │ + bhi 11dc08 <__cxa_atexit@plt+0x1123e0> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 11dc00 <__cxa_atexit@plt+0x1123d8> │ │ │ │ + ldr ip, [pc, #180] @ 11dc2c <__cxa_atexit@plt+0x112404> │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + ldr r2, [pc, #172] @ 11dc30 <__cxa_atexit@plt+0x112408> │ │ │ │ + add ip, pc, ip │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r0, [pc, #164] @ 11dc34 <__cxa_atexit@plt+0x11240c> │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #156] @ 11dc38 <__cxa_atexit@plt+0x112410> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [pc, #148] @ 11dc3c <__cxa_atexit@plt+0x112414> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + mov r5, r1 │ │ │ │ + str ip, [r3, #16] │ │ │ │ + sub r3, r6, #5 │ │ │ │ + stm r9, {r2, r3, sl} │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #228] @ 11703c <__cxa_atexit@plt+0x10b814> │ │ │ │ - add r7, r4, r3 │ │ │ │ - add r5, r8, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [lr, r3]! │ │ │ │ - cmp fp, r7 │ │ │ │ - stmdb lr, {r0, r2} │ │ │ │ - bhi 116fbc <__cxa_atexit@plt+0x10b794> │ │ │ │ - ldr r2, [pc, #200] @ 117040 <__cxa_atexit@plt+0x10b818> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r1, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq 116fec <__cxa_atexit@plt+0x10b7c4> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 116fd4 <__cxa_atexit@plt+0x10b7ac> │ │ │ │ - ldr r9, [r1, #3] │ │ │ │ - ldr r1, [r1, #7] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - sub r7, r7, #8 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r1, r9 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 116f80 <__cxa_atexit@plt+0x10b758> │ │ │ │ - ldr r7, [pc, #128] @ 117044 <__cxa_atexit@plt+0x10b81c> │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r8, #0 │ │ │ │ + ldr r7, [pc, #68] @ 11dc28 <__cxa_atexit@plt+0x112400> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r1 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 11dc24 <__cxa_atexit@plt+0x1123fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 117048 <__cxa_atexit@plt+0x10b820> │ │ │ │ - ldr r0, [pc, #108] @ 11704c <__cxa_atexit@plt+0x10b824> │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r1, #6] │ │ │ │ - mov r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - and r7, r7, #31 │ │ │ │ - ldr r4, [sp] │ │ │ │ - lsl r7, r3, r7 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 117050 <__cxa_atexit@plt+0x10b828> │ │ │ │ - ldr r4, [sp] │ │ │ │ - sub r5, r1, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffff308 │ │ │ │ + sbcseq r7, r5, r8, lsr #27 │ │ │ │ + sbcseq r7, r5, r4, lsl #28 │ │ │ │ + @ instruction: 0xffffee14 │ │ │ │ + rsceq r8, r3, r0, lsr #19 │ │ │ │ + rsceq r8, r3, r0, asr #9 │ │ │ │ + rsceq r8, r3, r0, lsl #19 │ │ │ │ + rsceq r8, r3, r4, lsr r9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11dc90 <__cxa_atexit@plt+0x112468> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11dca0 <__cxa_atexit@plt+0x112478> │ │ │ │ + ldr r2, [pc, #64] @ 11dcbc <__cxa_atexit@plt+0x112494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 11dcb8 <__cxa_atexit@plt+0x112490> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffffd4 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - ldrheq sl, [r5], #248 @ 0xf8 │ │ │ │ - smullseq sl, r5, r4, pc @ │ │ │ │ - smullseq sl, r5, r0, pc @ │ │ │ │ - sbcseq sl, r5, r4, ror pc │ │ │ │ - rsceq pc, r3, r4, lsl #6 │ │ │ │ - rsceq pc, r3, ip, lsr #5 │ │ │ │ - sbcseq sl, r5, r8, lsr #30 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 1170c0 <__cxa_atexit@plt+0x10b898> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi 1170b0 <__cxa_atexit@plt+0x10b888> │ │ │ │ - ldr r7, [pc, #52] @ 1170c4 <__cxa_atexit@plt+0x10b89c> │ │ │ │ - tst r8, #3 │ │ │ │ + sbcseq r7, r5, r0, asr #25 │ │ │ │ + rsceq r8, r3, r0, lsl r4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11dd0c <__cxa_atexit@plt+0x1124e4> │ │ │ │ + ldr r2, [pc, #48] @ 11dd1c <__cxa_atexit@plt+0x1124f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #44] @ 11dd20 <__cxa_atexit@plt+0x1124f8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5847b4 <__cxa_atexit@plt+0x578f8c> │ │ │ │ + ldr r7, [pc, #16] @ 11dd24 <__cxa_atexit@plt+0x1124fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq 1170a4 <__cxa_atexit@plt+0x10b87c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 116e48 <__cxa_atexit@plt+0x10b620> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1170c8 <__cxa_atexit@plt+0x10b8a0> │ │ │ │ + rsceq r8, r3, r0, ror #6 │ │ │ │ + smlaleq r8, r3, r4, r3 │ │ │ │ + ldrsheq r7, [r5], #192 @ 0xc0 │ │ │ │ + sbcseq r7, r5, r4, asr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11dd74 <__cxa_atexit@plt+0x11254c> │ │ │ │ + ldr r2, [pc, #68] @ 11dd90 <__cxa_atexit@plt+0x112568> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11dd80 <__cxa_atexit@plt+0x112558> │ │ │ │ + ldr r5, [pc, #48] @ 11dd98 <__cxa_atexit@plt+0x112570> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5846c4 <__cxa_atexit@plt+0x578e9c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 11dd94 <__cxa_atexit@plt+0x11256c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - ldrsbeq sl, [r5], #224 @ 0xe0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11711c <__cxa_atexit@plt+0x10b8f4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 117128 <__cxa_atexit@plt+0x10b900> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq pc, r3, r4, asr #5 │ │ │ │ - sbcseq sl, r5, r0, asr lr │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #168] @ 1171e8 <__cxa_atexit@plt+0x10b9c0> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ + rsceq r8, r3, ip, lsr #5 │ │ │ │ + sbcseq r7, r5, r8, ror #23 │ │ │ │ + @ instruction: 0xffffe568 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #164 @ 0xa4 │ │ │ │ + mov r9, fp │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11def8 <__cxa_atexit@plt+0x1126d0> │ │ │ │ + ldr r2, [pc, #332] @ 11df14 <__cxa_atexit@plt+0x1126ec> │ │ │ │ + sub lr, r6, #119 @ 0x77 │ │ │ │ + sub r3, r6, #149 @ 0x95 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1171d4 <__cxa_atexit@plt+0x10b9ac> │ │ │ │ - ldr r2, [pc, #136] @ 1171ec <__cxa_atexit@plt+0x10b9c4> │ │ │ │ - sub r7, r7, #4 │ │ │ │ + str r2, [r7, #100]! @ 0x64 │ │ │ │ + sub r0, r6, #127 @ 0x7f │ │ │ │ + str lr, [r7, #44] @ 0x2c │ │ │ │ + add lr, r7, #48 @ 0x30 │ │ │ │ + sub fp, r6, #157 @ 0x9d │ │ │ │ + sub r2, r6, #141 @ 0x8d │ │ │ │ + sub r1, r6, #133 @ 0x85 │ │ │ │ + stm lr, {r0, r1, r2, r3, fp} │ │ │ │ + sub r3, r6, #102 @ 0x66 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + sub r3, r6, #95 @ 0x5f │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r3, r6, #85 @ 0x55 │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r3, r6, #77 @ 0x4d │ │ │ │ + sub ip, r6, #110 @ 0x6e │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r3, r6, #70 @ 0x46 │ │ │ │ + str ip, [r7, #40] @ 0x28 │ │ │ │ + str r3, [r7, #20] │ │ │ │ + ldr r3, [pc, #240] @ 11df18 <__cxa_atexit@plt+0x1126f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + ldr sl, [pc, #232] @ 11df1c <__cxa_atexit@plt+0x1126f4> │ │ │ │ + ldr r2, [pc, #232] @ 11df20 <__cxa_atexit@plt+0x1126f8> │ │ │ │ + ldr r1, [pc, #232] @ 11df24 <__cxa_atexit@plt+0x1126fc> │ │ │ │ + ldr lr, [pc, #232] @ 11df28 <__cxa_atexit@plt+0x112700> │ │ │ │ + ldr fp, [pc, #232] @ 11df2c <__cxa_atexit@plt+0x112704> │ │ │ │ + ldr ip, [pc, #232] @ 11df30 <__cxa_atexit@plt+0x112708> │ │ │ │ + ldr r0, [pc, #232] @ 11df34 <__cxa_atexit@plt+0x11270c> │ │ │ │ + str r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #228] @ 11df38 <__cxa_atexit@plt+0x112710> │ │ │ │ + str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-32] @ 0xffffffe0 │ │ │ │ + ldr r3, [pc, #212] @ 11df3c <__cxa_atexit@plt+0x112714> │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ add r2, pc, r2 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 1171bc <__cxa_atexit@plt+0x10b994> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 1171a8 <__cxa_atexit@plt+0x10b980> │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - sub r7, r7, #8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r9 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 117168 <__cxa_atexit@plt+0x10b940> │ │ │ │ - b 1171d8 <__cxa_atexit@plt+0x10b9b0> │ │ │ │ - ldr r7, [pc, #68] @ 1171f4 <__cxa_atexit@plt+0x10b9cc> │ │ │ │ - ldr r0, [pc, #68] @ 1171f8 <__cxa_atexit@plt+0x10b9d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r3, #6] │ │ │ │ - mov r3, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #196] @ 11df40 <__cxa_atexit@plt+0x112718> │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-16] │ │ │ │ + ldr r3, [pc, #180] @ 11df44 <__cxa_atexit@plt+0x11271c> │ │ │ │ + str r1, [r7, #-64] @ 0xffffffc0 │ │ │ │ + sub r1, r7, #56 @ 0x38 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r7, {r3, r8} │ │ │ │ + str r8, [r7, #-60] @ 0xffffffc4 │ │ │ │ + stm r1, {r2, r8, sl} │ │ │ │ + str r8, [r7, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [pc, #152] @ 11df48 <__cxa_atexit@plt+0x112720> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add ip, pc, ip │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-40] @ 0xffffffd8 │ │ │ │ + sub r1, r7, #96 @ 0x60 │ │ │ │ + stm r1, {r0, r8, ip} │ │ │ │ ldr r0, [r5] │ │ │ │ - and r7, r7, #31 │ │ │ │ - orr r7, r8, r3, lsl r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r7, #-80] @ 0xffffffb0 │ │ │ │ + str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ + str r8, [r7, #-84] @ 0xffffffac │ │ │ │ + str r8, [r7, #-76] @ 0xffffffb4 │ │ │ │ + str lr, [r7, #-72] @ 0xffffffb8 │ │ │ │ + str r8, [r7, #-68] @ 0xffffffbc │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #51 @ 0x33 │ │ │ │ + mov fp, r9 │ │ │ │ bx r0 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r7, [pc, #16] @ 1171f0 <__cxa_atexit@plt+0x10b9c8> │ │ │ │ + ldr r7, [pc, #76] @ 11df4c <__cxa_atexit@plt+0x112724> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov fp, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - sbcseq sl, r5, r0, lsr #27 │ │ │ │ - sbcseq sl, r5, r0, asr #27 │ │ │ │ - ldrheq sl, [r5], #220 @ 0xdc │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 117240 <__cxa_atexit@plt+0x10ba18> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #40] @ 11724c <__cxa_atexit@plt+0x10ba24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bic r1, r1, #31 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #164 @ 0xa4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r3, r0, asr #31 │ │ │ │ - andeq r0, r2, sp │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + rsceq r8, r3, r4, lsl r7 │ │ │ │ + @ instruction: 0xfffff968 │ │ │ │ + @ instruction: 0xfffff90c │ │ │ │ + @ instruction: 0xfffff8b0 │ │ │ │ + @ instruction: 0xfffff754 │ │ │ │ + @ instruction: 0xfffff654 │ │ │ │ + @ instruction: 0xfffff588 │ │ │ │ + @ instruction: 0xfffff490 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + sbcseq r7, r5, r4, lsl #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 117278 <__cxa_atexit@plt+0x10ba50> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r8, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 11728c <__cxa_atexit@plt+0x10ba64> │ │ │ │ - ldr r7, [pc, #8] @ 117288 <__cxa_atexit@plt+0x10ba60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - sbcseq sl, r5, r0, lsl sp │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov fp, r8 │ │ │ │ - cmp sl, #0 │ │ │ │ - beq 117340 <__cxa_atexit@plt+0x10bb18> │ │ │ │ - str r7, [sp] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r6, [pc, #340] @ 117408 <__cxa_atexit@plt+0x10bbe0> │ │ │ │ - sub lr, r5, #32 │ │ │ │ - mov r1, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mvn ip, #0 │ │ │ │ - and r0, r2, #3 │ │ │ │ - add r3, r5, r1 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 117370 <__cxa_atexit@plt+0x10bb48> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 117350 <__cxa_atexit@plt+0x10bb28> │ │ │ │ - str r6, [r3, #-12] │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - ldr r7, [r2, #11] │ │ │ │ - ldr r2, [r2, #15] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - orr r4, r2, r7 │ │ │ │ - and r4, r4, #31 │ │ │ │ - str r2, [r5, r1] │ │ │ │ - and r8, sl, ip, lsl r4 │ │ │ │ - bic r4, sl, ip, lsl r4 │ │ │ │ - stmdb r3, {r0, r4} │ │ │ │ - add r0, lr, r1 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 1173cc <__cxa_atexit@plt+0x10bba4> │ │ │ │ - sub r1, r1, #20 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r8, [r3, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #-16] │ │ │ │ - bne 1172c0 <__cxa_atexit@plt+0x10ba98> │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r5, r5, r1 │ │ │ │ - b 117344 <__cxa_atexit@plt+0x10bb1c> │ │ │ │ - mov r9, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #188] @ 117414 <__cxa_atexit@plt+0x10bbec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - str r2, [r5, r1]! │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r0, #12 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 1173e8 <__cxa_atexit@plt+0x10bbc0> │ │ │ │ - ldr r7, [pc, #128] @ 117418 <__cxa_atexit@plt+0x10bbf0> │ │ │ │ - ldr r8, [r2, #6] │ │ │ │ - ldr r6, [pc, #124] @ 11741c <__cxa_atexit@plt+0x10bbf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - bic r5, r8, #31 │ │ │ │ - sub r9, r1, #6 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r6, [r0, #4] │ │ │ │ - str r5, [r0, #8] │ │ │ │ + bhi 11dfb4 <__cxa_atexit@plt+0x11278c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr lr, [pc, #44] @ 11dfbc <__cxa_atexit@plt+0x112794> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 11dfc0 <__cxa_atexit@plt+0x112798> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r0, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - str sl, [r0, #12] │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - ldr r7, [pc, #56] @ 11740c <__cxa_atexit@plt+0x10bbe4> │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stm r0, {r1, r9, lr} │ │ │ │ + b 797dfc <__cxa_atexit@plt+0x78c5d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 117410 <__cxa_atexit@plt+0x10bbe8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - ldrheq sl, [r5], #184 @ 0xb8 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smlaleq lr, r3, r0, lr │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - rsceq lr, r3, r8, lsr lr │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + rsceq r8, r3, r8, rrx │ │ │ │ + strdeq r8, [r3], #4 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + sub r6, r5, #8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 11e024 <__cxa_atexit@plt+0x1127fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 117474 <__cxa_atexit@plt+0x10bc4c> │ │ │ │ - ldr r2, [pc, #68] @ 11748c <__cxa_atexit@plt+0x10bc64> │ │ │ │ - ldr r1, [pc, #68] @ 117490 <__cxa_atexit@plt+0x10bc68> │ │ │ │ - sub r9, r6, #6 │ │ │ │ + bcc 11e02c <__cxa_atexit@plt+0x112804> │ │ │ │ + ldr r2, [pc, #80] @ 11e048 <__cxa_atexit@plt+0x112820> │ │ │ │ + ldr r1, [pc, #80] @ 11e04c <__cxa_atexit@plt+0x112824> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - bic r0, r8, #31 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - ldr r3, [pc, #24] @ 117494 <__cxa_atexit@plt+0x10bc6c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - smlaleq lr, r3, r0, sp │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - ldreq r7, [pc, #12] @ 1174c0 <__cxa_atexit@plt+0x10bc98> │ │ │ │ - ldreq r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - addeq r7, r7, #3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + mov r8, r9 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + mov r6, r3 │ │ │ │ + b 11e034 <__cxa_atexit@plt+0x11280c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11e044 <__cxa_atexit@plt+0x11281c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r3, r4, lsr sp │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + sbcseq r7, r5, r4, lsl #20 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - bne 1174f4 <__cxa_atexit@plt+0x10bccc> │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - mov r8, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 11728c <__cxa_atexit@plt+0x10ba64> │ │ │ │ - ldr r2, [pc, #52] @ 117530 <__cxa_atexit@plt+0x10bd08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 11751c <__cxa_atexit@plt+0x10bcf4> │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 11728c <__cxa_atexit@plt+0x10ba64> │ │ │ │ - ldr r7, [pc, #16] @ 117534 <__cxa_atexit@plt+0x10bd0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #28] @ 11e07c <__cxa_atexit@plt+0x112854> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 11e080 <__cxa_atexit@plt+0x112858> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + ldrsbeq r7, [r5], #156 @ 0x9c │ │ │ │ + rsceq r7, r3, ip, ror #31 │ │ │ │ + sbcseq r7, r5, ip, asr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11e0b4 <__cxa_atexit@plt+0x11288c> │ │ │ │ + ldr r5, [pc, #28] @ 11e0c4 <__cxa_atexit@plt+0x11289c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + b 797d7c <__cxa_atexit@plt+0x78c554> │ │ │ │ + ldr r7, [pc, #12] @ 11e0c8 <__cxa_atexit@plt+0x1128a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq sl, r5, r8, ror #20 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 11755c <__cxa_atexit@plt+0x10bd34> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r7, r5, r8, lsl #19 │ │ │ │ + sbcseq r7, r5, r8, lsl #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 11c010 <__cxa_atexit@plt+0x1107e8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11e110 <__cxa_atexit@plt+0x1128e8> │ │ │ │ + ldr r2, [pc, #28] @ 11e120 <__cxa_atexit@plt+0x1128f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d568 <__cxa_atexit@plt+0x661d40> │ │ │ │ + ldr r7, [pc, #12] @ 11e124 <__cxa_atexit@plt+0x1128fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 11759c <__cxa_atexit@plt+0x10bd74> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 1175ac <__cxa_atexit@plt+0x10bd84> │ │ │ │ + rsceq r7, r3, r8, asr pc │ │ │ │ + sbcseq r7, r5, r4, lsr r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 91f6ac <__cxa_atexit@plt+0x913e84> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11e1dc <__cxa_atexit@plt+0x1129b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 11e1e4 <__cxa_atexit@plt+0x1129bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r3, ip, ror #24 │ │ │ │ - andeq r0, r2, sp │ │ │ │ + ldr r0, [pc, #32] @ 11e1e8 <__cxa_atexit@plt+0x1129c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5d4d00 <__cxa_atexit@plt+0x5c94d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r3, r8, lsr lr │ │ │ │ + smlaleq r7, r3, r4, lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 117620 <__cxa_atexit@plt+0x10bdf8> │ │ │ │ - mov r7, r5 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r8, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 1175fc <__cxa_atexit@plt+0x10bdd4> │ │ │ │ - ldr r3, [pc, #76] @ 117630 <__cxa_atexit@plt+0x10be08> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 117610 <__cxa_atexit@plt+0x10bde8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 117644 <__cxa_atexit@plt+0x10be1c> │ │ │ │ - ldr r7, [pc, #48] @ 117634 <__cxa_atexit@plt+0x10be0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11e250 <__cxa_atexit@plt+0x112a28> │ │ │ │ + ldr r3, [pc, #64] @ 11e268 <__cxa_atexit@plt+0x112a40> │ │ │ │ + ldr r2, [pc, #64] @ 11e26c <__cxa_atexit@plt+0x112a44> │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 117638 <__cxa_atexit@plt+0x10be10> │ │ │ │ + ldr r7, [pc, #24] @ 11e270 <__cxa_atexit@plt+0x112a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq lr, r3, r4, ror #23 │ │ │ │ - sbcseq sl, r5, ip, ror #18 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - ldr sl, [pc, #344] @ 1177a8 <__cxa_atexit@plt+0x10bf80> │ │ │ │ - ldr r6, [pc, #344] @ 1177ac <__cxa_atexit@plt+0x10bf84> │ │ │ │ - mvn ip, #0 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - sub r0, r5, #32 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 117720 <__cxa_atexit@plt+0x10bef8> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 117708 <__cxa_atexit@plt+0x10bee0> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - orr r7, lr, r1 │ │ │ │ - and r4, r7, #31 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - bic r7, r2, ip, lsl r4 │ │ │ │ - and r8, r2, ip, lsl r4 │ │ │ │ - cmp fp, r0 │ │ │ │ - stmda r5, {r3, r7, lr} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bhi 11777c <__cxa_atexit@plt+0x10bf54> │ │ │ │ - cmp r8, #0 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - bne 1176e4 <__cxa_atexit@plt+0x10bebc> │ │ │ │ - cmp r7, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 117708 <__cxa_atexit@plt+0x10bee0> │ │ │ │ - stm r5, {r6, r7} │ │ │ │ - mov r2, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 117664 <__cxa_atexit@plt+0x10be3c> │ │ │ │ - b 11776c <__cxa_atexit@plt+0x10bf44> │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, r9 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bne 11765c <__cxa_atexit@plt+0x10be34> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #164] @ 1177b4 <__cxa_atexit@plt+0x10bf8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r3, r1, #12 │ │ │ │ - cmp r6, r3 │ │ │ │ - bcc 117798 <__cxa_atexit@plt+0x10bf70> │ │ │ │ - ldr r6, [pc, #120] @ 1177b8 <__cxa_atexit@plt+0x10bf90> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - ldr r0, [pc, #112] @ 1177bc <__cxa_atexit@plt+0x10bf94> │ │ │ │ - add r6, pc, r6 │ │ │ │ - sub r9, r3, #6 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r7, r5, ip, lsr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11e2f4 <__cxa_atexit@plt+0x112acc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11e300 <__cxa_atexit@plt+0x112ad8> │ │ │ │ + ldr lr, [pc, #88] @ 11e310 <__cxa_atexit@plt+0x112ae8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 11e314 <__cxa_atexit@plt+0x112aec> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r6, [r5] │ │ │ │ - bic r6, r8, #31 │ │ │ │ - str r2, [r1, #12] │ │ │ │ - stmib r1, {r0, r6} │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 11e318 <__cxa_atexit@plt+0x112af0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 5d4d00 <__cxa_atexit@plt+0x5c94d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1177b0 <__cxa_atexit@plt+0x10bf88> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - sbcseq sl, r5, ip, lsl #16 │ │ │ │ - ldrdeq lr, [r3], #168 @ 0xa8 @ │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - smlaleq lr, r3, r0, sl │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r7, r3, r0, lsr sp │ │ │ │ + rsceq r7, r3, ip, ror sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ 1177e8 <__cxa_atexit@plt+0x10bfc0> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addne r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - rsceq lr, r3, ip, lsl #20 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - bne 117844 <__cxa_atexit@plt+0x10c01c> │ │ │ │ - mov r7, r5 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r8, [r7, #12]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 117890 <__cxa_atexit@plt+0x10c068> │ │ │ │ - ldr r3, [pc, #196] @ 1178ec <__cxa_atexit@plt+0x10c0c4> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11e380 <__cxa_atexit@plt+0x112b58> │ │ │ │ + ldr r3, [pc, #64] @ 11e398 <__cxa_atexit@plt+0x112b70> │ │ │ │ + ldr r2, [pc, #64] @ 11e39c <__cxa_atexit@plt+0x112b74> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 1178ac <__cxa_atexit@plt+0x10c084> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 117644 <__cxa_atexit@plt+0x10be1c> │ │ │ │ - ldr r2, [pc, #148] @ 1178e0 <__cxa_atexit@plt+0x10c0b8> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1178cc <__cxa_atexit@plt+0x10c0a4> │ │ │ │ - mov r3, r5 │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 1178a4 <__cxa_atexit@plt+0x10c07c> │ │ │ │ - ldr r7, [pc, #108] @ 1178e4 <__cxa_atexit@plt+0x10c0bc> │ │ │ │ - tst r9, #3 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 11e3a0 <__cxa_atexit@plt+0x112b78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - beq 1178bc <__cxa_atexit@plt+0x10c094> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 117644 <__cxa_atexit@plt+0x10be1c> │ │ │ │ - ldr r7, [pc, #88] @ 1178f0 <__cxa_atexit@plt+0x10c0c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r7, r5, r0, lsl #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11e3fc <__cxa_atexit@plt+0x112bd4> │ │ │ │ + ldr r7, [pc, #64] @ 11e414 <__cxa_atexit@plt+0x112bec> │ │ │ │ + ldr r2, [pc, #64] @ 11e418 <__cxa_atexit@plt+0x112bf0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #24] @ 11e41c <__cxa_atexit@plt+0x112bf4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + sbcseq r7, r5, r4, lsl #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11e478 <__cxa_atexit@plt+0x112c50> │ │ │ │ + ldr r7, [pc, #64] @ 11e490 <__cxa_atexit@plt+0x112c68> │ │ │ │ + ldr r2, [pc, #64] @ 11e494 <__cxa_atexit@plt+0x112c6c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1178e8 <__cxa_atexit@plt+0x10c0c0> │ │ │ │ + ldr r7, [pc, #24] @ 11e498 <__cxa_atexit@plt+0x112c70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - ldrheq sl, [r5], #108 @ 0x6c │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - rsceq lr, r3, r0, asr r9 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 117918 <__cxa_atexit@plt+0x10c0f0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 117958 <__cxa_atexit@plt+0x10c130> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 117968 <__cxa_atexit@plt+0x10c140> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq lr, [r3], #128 @ 0x80 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + sbcseq r7, r5, r4, lsl #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [sp] │ │ │ │ - bhi 117a0c <__cxa_atexit@plt+0x10c1e4> │ │ │ │ - ldr sl, [pc, #216] @ 117a68 <__cxa_atexit@plt+0x10c240> │ │ │ │ - ldr lr, [pc, #216] @ 117a6c <__cxa_atexit@plt+0x10c244> │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - and r1, r9, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 117a34 <__cxa_atexit@plt+0x10c20c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 117a20 <__cxa_atexit@plt+0x10c1f8> │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - tst r0, #31 │ │ │ │ - bne 117a50 <__cxa_atexit@plt+0x10c228> │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 117a5c <__cxa_atexit@plt+0x10c234> │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - tst r0, r8 │ │ │ │ - mov ip, lr │ │ │ │ - mov r9, r2 │ │ │ │ - moveq ip, sl │ │ │ │ - str ip, [r5, #-16]! │ │ │ │ - moveq r9, r3 │ │ │ │ - sub r7, r7, #16 │ │ │ │ - moveq r3, r2 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - bls 117998 <__cxa_atexit@plt+0x10c170> │ │ │ │ - ldr r7, [pc, #92] @ 117a70 <__cxa_atexit@plt+0x10c248> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11e4fc <__cxa_atexit@plt+0x112cd4> │ │ │ │ + ldr r3, [pc, #80] @ 11e514 <__cxa_atexit@plt+0x112cec> │ │ │ │ + ldr r9, [pc, #80] @ 11e518 <__cxa_atexit@plt+0x112cf0> │ │ │ │ + ldr lr, [pc, #80] @ 11e51c <__cxa_atexit@plt+0x112cf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 11e520 <__cxa_atexit@plt+0x112cf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr sl, [sp] │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 117a74 <__cxa_atexit@plt+0x10c24c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ - bic r7, r7, #31 │ │ │ │ - cmp r7, r8 │ │ │ │ - bne 117a5c <__cxa_atexit@plt+0x10c234> │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r8, r9 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsceq r8, r3, ip, lsl r0 │ │ │ │ + sbcseq r7, r5, r8, lsl #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - bic r7, r1, #31 │ │ │ │ - cmp r7, r8 │ │ │ │ - beq 117a44 <__cxa_atexit@plt+0x10c21c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - sbcseq sl, r5, r0, lsl #11 │ │ │ │ - rsceq lr, r3, r0, asr #15 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 117a9c <__cxa_atexit@plt+0x10c274> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11e588 <__cxa_atexit@plt+0x112d60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 117adc <__cxa_atexit@plt+0x10c2b4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 117aec <__cxa_atexit@plt+0x10c2c4> │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11e590 <__cxa_atexit@plt+0x112d68> │ │ │ │ + ldr r1, [pc, #64] @ 11e5ac <__cxa_atexit@plt+0x112d84> │ │ │ │ + ldr r0, [pc, #64] @ 11e5b0 <__cxa_atexit@plt+0x112d88> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d710 <__cxa_atexit@plt+0x661ee8> │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r3, ip, lsr #14 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 117b14 <__cxa_atexit@plt+0x10c2ec> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + b 11e598 <__cxa_atexit@plt+0x112d70> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11e5a8 <__cxa_atexit@plt+0x112d80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 117b50 <__cxa_atexit@plt+0x10c328> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ 117b60 <__cxa_atexit@plt+0x10c338> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq lr, [r3], #100 @ 0x64 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 117b84 <__cxa_atexit@plt+0x10c35c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, ror #4 │ │ │ │ + ldrsheq r7, [r5], #68 @ 0x44 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + rsceq r7, r3, r8, ror #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 117c20 <__cxa_atexit@plt+0x10c3f8> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r9, [r1, #-16]! │ │ │ │ - ands r2, r9, #31 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - beq 117bfc <__cxa_atexit@plt+0x10c3d4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #20 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 117c38 <__cxa_atexit@plt+0x10c410> │ │ │ │ - ldr r7, [pc, #148] @ 117c5c <__cxa_atexit@plt+0x10c434> │ │ │ │ - sub r3, r1, #15 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r6, r8, #31 │ │ │ │ - cmp r6, r7 │ │ │ │ - bne 117c10 <__cxa_atexit@plt+0x10c3e8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, fp │ │ │ │ - b 117c68 <__cxa_atexit@plt+0x10c440> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 117c64 <__cxa_atexit@plt+0x10c43c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 117c60 <__cxa_atexit@plt+0x10c438> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + bhi 11e5f8 <__cxa_atexit@plt+0x112dd0> │ │ │ │ + ldr r5, [pc, #28] @ 11e608 <__cxa_atexit@plt+0x112de0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r3, ip, lsl r6 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - sbcseq sl, r5, r0, ror r3 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 117cfc <__cxa_atexit@plt+0x10c4d4> │ │ │ │ - ldm r5, {r7, r9} │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - rsb r0, r7, #0 │ │ │ │ - eor r0, r7, r0 │ │ │ │ - and r0, r8, r0 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 117cc4 <__cxa_atexit@plt+0x10c49c> │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - tst r8, r7 │ │ │ │ - beq 117cec <__cxa_atexit@plt+0x10c4c4> │ │ │ │ - ldr r7, [pc, #112] @ 117d28 <__cxa_atexit@plt+0x10c500> │ │ │ │ - mov r9, r3 │ │ │ │ + b 797cfc <__cxa_atexit@plt+0x78c4d4> │ │ │ │ + ldr r7, [pc, #12] @ 11e60c <__cxa_atexit@plt+0x112de4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 117978 <__cxa_atexit@plt+0x10c150> │ │ │ │ - ldr r0, [pc, #84] @ 117d20 <__cxa_atexit@plt+0x10c4f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r6, {r0, r9} │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 117d1c <__cxa_atexit@plt+0x10c4f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 117978 <__cxa_atexit@plt+0x10c150> │ │ │ │ - ldr r7, [pc, #32] @ 117d24 <__cxa_atexit@plt+0x10c4fc> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq lr, r3, r0, lsr #10 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r7, lsr #14 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + smullseq r7, r5, ip, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 117c68 <__cxa_atexit@plt+0x10c440> │ │ │ │ - andeq r0, r0, r7, ror #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 117d68 <__cxa_atexit@plt+0x10c540> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r3 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11e674 <__cxa_atexit@plt+0x112e4c> │ │ │ │ + ldr r3, [pc, #80] @ 11e68c <__cxa_atexit@plt+0x112e64> │ │ │ │ + ldr r9, [pc, #80] @ 11e690 <__cxa_atexit@plt+0x112e68> │ │ │ │ + ldr lr, [pc, #80] @ 11e694 <__cxa_atexit@plt+0x112e6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 117da8 <__cxa_atexit@plt+0x10c580> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [pc, #44] @ 117db8 <__cxa_atexit@plt+0x10c590> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r3, r0, ror #8 │ │ │ │ - andeq r0, r0, r7, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 117de0 <__cxa_atexit@plt+0x10c5b8> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #28] @ 11e698 <__cxa_atexit@plt+0x112e70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 117e1c <__cxa_atexit@plt+0x10c5f4> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [pc, #40] @ 117e2c <__cxa_atexit@plt+0x10c604> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq lr, r3, r8, ror #7 │ │ │ │ - andeq r0, r0, r7, lsr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffff6d80 │ │ │ │ + @ instruction: 0xffff6de8 │ │ │ │ + rsceq r7, r3, r4, asr lr │ │ │ │ + ldrheq r7, [r5], #0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11e6f4 <__cxa_atexit@plt+0x112ecc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #56] @ 11e6fc <__cxa_atexit@plt+0x112ed4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #52] @ 11e700 <__cxa_atexit@plt+0x112ed8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #48] @ 11e704 <__cxa_atexit@plt+0x112edc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + add r0, r0, #1 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + b 797dfc <__cxa_atexit@plt+0x78c5d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, r3, r4, lsr r9 │ │ │ │ + rsceq r7, r3, r0, asr #19 │ │ │ │ + rsceq r7, r3, r8, ror r9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 11e760 <__cxa_atexit@plt+0x112f38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 117ea4 <__cxa_atexit@plt+0x10c67c> │ │ │ │ - ldr lr, [pc, #100] @ 117ebc <__cxa_atexit@plt+0x10c694> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - bic r7, r7, #31 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bne 117e98 <__cxa_atexit@plt+0x10c670> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r8 │ │ │ │ + bcc 11e768 <__cxa_atexit@plt+0x112f40> │ │ │ │ + ldr r2, [pc, #72] @ 11e784 <__cxa_atexit@plt+0x112f5c> │ │ │ │ + ldr r1, [pc, #72] @ 11e788 <__cxa_atexit@plt+0x112f60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r8, r9 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + mov r6, r3 │ │ │ │ + b 11e770 <__cxa_atexit@plt+0x112f48> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11e780 <__cxa_atexit@plt+0x112f58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 117ec0 <__cxa_atexit@plt+0x10c698> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + sbcseq r7, r5, r8, lsr #6 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 11e7b8 <__cxa_atexit@plt+0x112f90> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - smlaleq lr, r3, r4, r3 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #112] @ 117f48 <__cxa_atexit@plt+0x10c720> │ │ │ │ + ldr r3, [pc, #12] @ 11e7bc <__cxa_atexit@plt+0x112f94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - and r2, r9, #3 │ │ │ │ - add r7, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 117f28 <__cxa_atexit@plt+0x10c700> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 117f40 <__cxa_atexit@plt+0x10c718> │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - tst r2, #31 │ │ │ │ - bne 117f34 <__cxa_atexit@plt+0x10c70c> │ │ │ │ - rsb r0, r2, #0 │ │ │ │ - eor r0, r2, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 117f40 <__cxa_atexit@plt+0x10c718> │ │ │ │ - tst r2, r8 │ │ │ │ - mov r7, #7 │ │ │ │ - moveq r7, #3 │ │ │ │ - ldr r9, [r9, r7] │ │ │ │ - b 117ed8 <__cxa_atexit@plt+0x10c6b0> │ │ │ │ - ldr r3, [r9, #6] │ │ │ │ - bic r3, r3, #31 │ │ │ │ - b 117f38 <__cxa_atexit@plt+0x10c710> │ │ │ │ - bic r3, r1, #31 │ │ │ │ - cmp r3, r8 │ │ │ │ - moveq r7, r9 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + sbcseq r7, r5, r0, lsr #5 │ │ │ │ + strhteq r7, [r3], #128 @ 0x80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11e810 <__cxa_atexit@plt+0x112fe8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr lr, [pc, #44] @ 11e818 <__cxa_atexit@plt+0x112ff0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 11e81c <__cxa_atexit@plt+0x112ff4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r0, r5, #16 │ │ │ │ + mov r5, r3 │ │ │ │ + stm r0, {r1, r9, lr} │ │ │ │ + b 797dfc <__cxa_atexit@plt+0x78c5d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r3, r0, lsl r3 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 117f6c <__cxa_atexit@plt+0x10c744> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + rsceq r7, r3, ip, lsl #16 │ │ │ │ + smlaleq r7, r3, r8, r8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11810c <__cxa_atexit@plt+0x10c8e4> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ands r7, r9, #31 │ │ │ │ - beq 117fd4 <__cxa_atexit@plt+0x10c7ac> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmda r5, {r1, r7, r8} │ │ │ │ - bcc 118124 <__cxa_atexit@plt+0x10c8fc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r3, r8, #31 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 118050 <__cxa_atexit@plt+0x10c828> │ │ │ │ - ldr r7, [pc, #396] @ 118144 <__cxa_atexit@plt+0x10c91c> │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - rsb r7, r9, #0 │ │ │ │ - eor r7, r9, r7 │ │ │ │ - and r7, ip, r7 │ │ │ │ - cmp r7, r8 │ │ │ │ - bne 118050 <__cxa_atexit@plt+0x10c828> │ │ │ │ - add r5, r5, #8 │ │ │ │ - tst ip, r9 │ │ │ │ - beq 118064 <__cxa_atexit@plt+0x10c83c> │ │ │ │ - ldr lr, [pc, #332] @ 11814c <__cxa_atexit@plt+0x10c924> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - and r0, r1, #3 │ │ │ │ - add r7, lr, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 1180bc <__cxa_atexit@plt+0x10c894> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 1180e4 <__cxa_atexit@plt+0x10c8bc> │ │ │ │ - ldr r0, [r1, #15] │ │ │ │ - ldr r2, [r1, #11] │ │ │ │ - tst r0, #31 │ │ │ │ - bne 1180d8 <__cxa_atexit@plt+0x10c8b0> │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r3, ip │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 1180e4 <__cxa_atexit@plt+0x10c8bc> │ │ │ │ - tst r0, ip │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r0, #3 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - b 118000 <__cxa_atexit@plt+0x10c7d8> │ │ │ │ - ldr r7, [pc, #256] @ 118158 <__cxa_atexit@plt+0x10c930> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #228] @ 118150 <__cxa_atexit@plt+0x10c928> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - and r1, sl, #3 │ │ │ │ - add r7, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1180ec <__cxa_atexit@plt+0x10c8c4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 118104 <__cxa_atexit@plt+0x10c8dc> │ │ │ │ - ldr r1, [sl, #15] │ │ │ │ - ldr r0, [sl, #11] │ │ │ │ - tst r1, #31 │ │ │ │ - bne 1180f8 <__cxa_atexit@plt+0x10c8d0> │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - eor r3, r1, r3 │ │ │ │ - and r3, r3, ip │ │ │ │ - cmp r3, r0 │ │ │ │ - bne 118104 <__cxa_atexit@plt+0x10c8dc> │ │ │ │ - tst r1, ip │ │ │ │ - mov r7, #7 │ │ │ │ - moveq r7, #3 │ │ │ │ - ldr sl, [r7, sl] │ │ │ │ - b 11806c <__cxa_atexit@plt+0x10c844> │ │ │ │ - ldr r3, [r1, #6] │ │ │ │ - bic r3, r3, #31 │ │ │ │ - cmp r3, ip │ │ │ │ - bne 1180e4 <__cxa_atexit@plt+0x10c8bc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r2, #31 │ │ │ │ - cmp r2, ip │ │ │ │ - beq 1180cc <__cxa_atexit@plt+0x10c8a4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [sl, #6] │ │ │ │ - bic r3, r3, #31 │ │ │ │ - b 1180fc <__cxa_atexit@plt+0x10c8d4> │ │ │ │ - bic r3, r0, #31 │ │ │ │ - cmp r3, ip │ │ │ │ - moveq r7, sl │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 118154 <__cxa_atexit@plt+0x10c92c> │ │ │ │ + bhi 11e850 <__cxa_atexit@plt+0x113028> │ │ │ │ + ldr r2, [pc, #32] @ 11e860 <__cxa_atexit@plt+0x113038> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r7, [pc, #12] @ 11e864 <__cxa_atexit@plt+0x11303c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 118148 <__cxa_atexit@plt+0x10c920> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r3, r0, lsr r2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq lr, r3, r8, ror #3 │ │ │ │ - rsceq lr, r3, ip, ror r1 │ │ │ │ - sbcseq r9, r5, ip, lsl #29 │ │ │ │ - smlaleq lr, r3, r0, r1 │ │ │ │ - andeq r0, r0, r6, lsr #14 │ │ │ │ + sbcseq r7, r5, ip, asr #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1181d8 <__cxa_atexit@plt+0x10c9b0> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - bic r1, r7, #31 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 1181c4 <__cxa_atexit@plt+0x10c99c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #92] @ 1181f4 <__cxa_atexit@plt+0x10c9cc> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11e8c4 <__cxa_atexit@plt+0x11309c> │ │ │ │ + ldr lr, [pc, #68] @ 11e8d0 <__cxa_atexit@plt+0x1130a8> │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r8, [pc, #64] @ 11e8d4 <__cxa_atexit@plt+0x1130ac> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 11e904 <__cxa_atexit@plt+0x1130dc> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 11e908 <__cxa_atexit@plt+0x1130e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + sbcseq r7, r5, r4, asr r1 │ │ │ │ + rsceq r7, r3, r4, ror #14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11e964 <__cxa_atexit@plt+0x11313c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #56] @ 11e96c <__cxa_atexit@plt+0x113144> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #48] @ 1181fc <__cxa_atexit@plt+0x10c9d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r9, [pc, #52] @ 11e970 <__cxa_atexit@plt+0x113148> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #48] @ 11e974 <__cxa_atexit@plt+0x11314c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + add r0, r0, #1 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + b 797dfc <__cxa_atexit@plt+0x78c5d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 1181f8 <__cxa_atexit@plt+0x10c9d0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86dc <__cxa_atexit@plt+0xcdceb4> │ │ │ │ - rsceq lr, r3, r4, asr r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - rsceq lr, r3, ip, lsl r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 118220 <__cxa_atexit@plt+0x10c9f8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + rsceq r7, r3, r4, asr #13 │ │ │ │ + rsceq r7, r3, r0, asr r7 │ │ │ │ + rsceq r7, r3, r8, lsl #14 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - str r9, [sp, #16] │ │ │ │ - mov r9, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - bhi 1182fc <__cxa_atexit@plt+0x10cad4> │ │ │ │ - stm sp, {r7, sl} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - mov r0, #0 │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r3, [r5, r0]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - and r4, r1, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 11833c <__cxa_atexit@plt+0x10cb14> │ │ │ │ - cmp r4, #3 │ │ │ │ - beq 11831c <__cxa_atexit@plt+0x10caf4> │ │ │ │ - ldr r4, [r1, #15] │ │ │ │ - ldr lr, [r1, #3] │ │ │ │ - ldr r2, [r1, #7] │ │ │ │ - ldr sl, [r1, #11] │ │ │ │ - cmp r4, r6 │ │ │ │ - bls 1183b4 <__cxa_atexit@plt+0x10cb8c> │ │ │ │ - mov ip, fp │ │ │ │ - rsb fp, r4, #0 │ │ │ │ - eor r7, r4, fp │ │ │ │ - mov fp, ip │ │ │ │ - and r7, r7, r8 │ │ │ │ - cmp r7, sl │ │ │ │ - bne 118454 <__cxa_atexit@plt+0x10cc2c> │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r4, [r1, r0]! │ │ │ │ - tst r4, r8 │ │ │ │ - ldr r4, [pc, #632] @ 118534 <__cxa_atexit@plt+0x10cd0c> │ │ │ │ - ldr r5, [pc, #632] @ 118538 <__cxa_atexit@plt+0x10cd10> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r3, r2 │ │ │ │ - sub r0, r0, #16 │ │ │ │ - moveq r3, lr │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r7, r7, r0 │ │ │ │ - moveq r4, r5 │ │ │ │ - moveq lr, r2 │ │ │ │ - cmp fp, r7 │ │ │ │ - stmdb r1, {r3, r4, lr} │ │ │ │ - bls 11824c <__cxa_atexit@plt+0x10ca24> │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - add r9, r9, r0 │ │ │ │ - ldr r7, [pc, #568] @ 11853c <__cxa_atexit@plt+0x10cd14> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11e9a8 <__cxa_atexit@plt+0x113180> │ │ │ │ + ldr r2, [pc, #32] @ 11e9b8 <__cxa_atexit@plt+0x113190> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r7, [pc, #12] @ 11e9bc <__cxa_atexit@plt+0x113194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r9, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r9, {r5, sl} │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #544] @ 118544 <__cxa_atexit@plt+0x10cd1c> │ │ │ │ - add r5, r9, r0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mov r7, r9 │ │ │ │ - mov ip, r6 │ │ │ │ - str r6, [r7, r0]! │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #20 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - cmp r5, lr │ │ │ │ - str r8, [r7, #4] │ │ │ │ - str r1, [r7, #-4] │ │ │ │ - str sl, [r7, #-12] │ │ │ │ - bcc 1184b8 <__cxa_atexit@plt+0x10cc90> │ │ │ │ - ldr r0, [pc, #456] @ 118548 <__cxa_atexit@plt+0x10cd20> │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - ldr r5, [pc, #452] @ 11854c <__cxa_atexit@plt+0x10cd24> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsheq r7, [r5], #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11ea14 <__cxa_atexit@plt+0x1131ec> │ │ │ │ + ldr r2, [pc, #60] @ 11ea20 <__cxa_atexit@plt+0x1131f8> │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #56] @ 11ea24 <__cxa_atexit@plt+0x1131fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r9, lr, #15 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r0, [r7, #-8] │ │ │ │ - ldr r7, [sp] │ │ │ │ - stmib r6, {r5, sl} │ │ │ │ - add r5, r6, #12 │ │ │ │ - stm r5, {r3, r8, ip} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r1 │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - add ip, r9, r0 │ │ │ │ - cmp r6, r4 │ │ │ │ - bls 1183f8 <__cxa_atexit@plt+0x10cbd0> │ │ │ │ - rsb r5, r6, #0 │ │ │ │ - eor r5, r6, r5 │ │ │ │ - and r5, sl, r5 │ │ │ │ - cmp r5, r8 │ │ │ │ - bne 118454 <__cxa_atexit@plt+0x10cc2c> │ │ │ │ - str r2, [r9, r0]! │ │ │ │ - sub r2, r9, #12 │ │ │ │ - sub r0, r9, #24 │ │ │ │ - tst sl, r6 │ │ │ │ - beq 118470 <__cxa_atexit@plt+0x10cc48> │ │ │ │ - str sl, [r9, #-12] │ │ │ │ - stmdb r9, {r4, lr} │ │ │ │ - str r3, [ip, #4] │ │ │ │ - b 118480 <__cxa_atexit@plt+0x10cc58> │ │ │ │ - cmp sl, r8 │ │ │ │ - bne 118454 <__cxa_atexit@plt+0x10cc2c> │ │ │ │ - ldr r1, [pc, #284] @ 118524 <__cxa_atexit@plt+0x10ccfc> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [ip, #4] │ │ │ │ - str r8, [r9, r0]! │ │ │ │ - sub r7, r9, #44 @ 0x2c │ │ │ │ - stmdb r9, {r4, lr} │ │ │ │ - str r1, [r9, #-12]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1184e4 <__cxa_atexit@plt+0x10ccbc> │ │ │ │ - ldr r7, [pc, #248] @ 118528 <__cxa_atexit@plt+0x10cd00> │ │ │ │ - tst r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [ip, #-20]! @ 0xffffffec │ │ │ │ - str r3, [ip, #4] │ │ │ │ - beq 1184a0 <__cxa_atexit@plt+0x10cc78> │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, r2 │ │ │ │ - b 11899c <__cxa_atexit@plt+0x10d174> │ │ │ │ - add r5, r9, r0 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - mov r7, r1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str sl, [r9, #-12] │ │ │ │ - stmdb r9, {r4, lr} │ │ │ │ - str r7, [ip, #4] │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 118508 <__cxa_atexit@plt+0x10cce0> │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, fp │ │ │ │ - b 119048 <__cxa_atexit@plt+0x10d820> │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #128] @ 118540 <__cxa_atexit@plt+0x10cd18> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r3, r9, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r1 │ │ │ │ - add r5, r2, r0 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #64] @ 11852c <__cxa_atexit@plt+0x10cd04> │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - mov r5, r9 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 11ea54 <__cxa_atexit@plt+0x11322c> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 11ea58 <__cxa_atexit@plt+0x113230> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + sbcseq r7, r5, r4 │ │ │ │ + rsceq r7, r3, r4, lsl r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11ea98 <__cxa_atexit@plt+0x113270> │ │ │ │ + ldr r2, [pc, #32] @ 11eaa8 <__cxa_atexit@plt+0x113280> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r7, [pc, #12] @ 11eaac <__cxa_atexit@plt+0x113284> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + sbcseq r7, r5, r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11eb04 <__cxa_atexit@plt+0x1132dc> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11eb14 <__cxa_atexit@plt+0x1132ec> │ │ │ │ + ldr r2, [pc, #68] @ 11eb30 <__cxa_atexit@plt+0x113308> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ + mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 118530 <__cxa_atexit@plt+0x10cd08> │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #16] @ 11eb2c <__cxa_atexit@plt+0x113304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #5 │ │ │ │ - andeq r0, r0, r4, ror #10 │ │ │ │ - ldrheq r9, [r5], #168 @ 0xa8 │ │ │ │ - smullseq r9, r5, ip, sl │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - andeq r0, r0, r4, lsr r3 │ │ │ │ - smullseq r9, r5, ip, ip │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq sp, r3, r0, asr #29 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - rsceq lr, r3, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sbcseq r6, r5, r4, lsl #31 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 11eb98 <__cxa_atexit@plt+0x113370> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 1185b4 <__cxa_atexit@plt+0x10cd8c> │ │ │ │ - ldr r9, [pc, #84] @ 1185cc <__cxa_atexit@plt+0x10cda4> │ │ │ │ - ldr lr, [pc, #84] @ 1185d0 <__cxa_atexit@plt+0x10cda8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - sub r9, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - ldr r3, [pc, #24] @ 1185d4 <__cxa_atexit@plt+0x10cdac> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq sp, r3, r8, lsr lr │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - ldreq r7, [pc, #12] @ 118600 <__cxa_atexit@plt+0x10cdd8> │ │ │ │ - ldreq r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - addeq r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - strdeq sp, [r3], #180 @ 0xb4 @ │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 118628 <__cxa_atexit@plt+0x10ce00> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + bcc 11eba0 <__cxa_atexit@plt+0x113378> │ │ │ │ + ldr r2, [pc, #72] @ 11ebbc <__cxa_atexit@plt+0x113394> │ │ │ │ + ldr r1, [pc, #72] @ 11ebc0 <__cxa_atexit@plt+0x113398> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r8, r9 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + mov r6, r3 │ │ │ │ + b 11eba8 <__cxa_atexit@plt+0x113380> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11ebb8 <__cxa_atexit@plt+0x113390> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 118668 <__cxa_atexit@plt+0x10ce40> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 118678 <__cxa_atexit@plt+0x10ce50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldrsheq r6, [r5], #224 @ 0xe0 │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 11ec40 <__cxa_atexit@plt+0x113418> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 11ec50 <__cxa_atexit@plt+0x113428> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 11ec58 <__cxa_atexit@plt+0x113430> │ │ │ │ + ldr r1, [pc, #112] @ 11ec80 <__cxa_atexit@plt+0x113458> │ │ │ │ + ldr r0, [pc, #112] @ 11ec84 <__cxa_atexit@plt+0x11345c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r3, r0, lsr #23 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1186a0 <__cxa_atexit@plt+0x10ce78> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1186dc <__cxa_atexit@plt+0x10ceb4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 1186ec <__cxa_atexit@plt+0x10cec4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r3, r8, lsr #22 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 118734 <__cxa_atexit@plt+0x10cf0c> │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11877c <__cxa_atexit@plt+0x10cf54> │ │ │ │ - ldr r7, [pc, #140] @ 1187ac <__cxa_atexit@plt+0x10cf84> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - beq 118770 <__cxa_atexit@plt+0x10cf48> │ │ │ │ - mov r7, r8 │ │ │ │ - b 11899c <__cxa_atexit@plt+0x10d174> │ │ │ │ - ldr r3, [pc, #100] @ 1187a0 <__cxa_atexit@plt+0x10cf78> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi 118790 <__cxa_atexit@plt+0x10cf68> │ │ │ │ - ldr r7, [pc, #76] @ 1187a4 <__cxa_atexit@plt+0x10cf7c> │ │ │ │ - tst r8, #3 │ │ │ │ + mov r2, r6 │ │ │ │ + b 11ec60 <__cxa_atexit@plt+0x113438> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 11ec7c <__cxa_atexit@plt+0x113454> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 118770 <__cxa_atexit@plt+0x10cf48> │ │ │ │ - mov r7, r8 │ │ │ │ - b 11899c <__cxa_atexit@plt+0x10d174> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r6, [r5], #212 @ 0xd4 │ │ │ │ + @ instruction: 0xfffff354 │ │ │ │ + @ instruction: 0xfffff43c │ │ │ │ + ldrheq r6, [r5], #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11ecd4 <__cxa_atexit@plt+0x1134ac> │ │ │ │ + ldr r2, [pc, #68] @ 11ecf0 <__cxa_atexit@plt+0x1134c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11ece0 <__cxa_atexit@plt+0x1134b8> │ │ │ │ + ldr r5, [pc, #48] @ 11ecf8 <__cxa_atexit@plt+0x1134d0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 797d7c <__cxa_atexit@plt+0x78c554> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1187b0 <__cxa_atexit@plt+0x10cf88> │ │ │ │ + ldr r7, [pc, #12] @ 11ecf4 <__cxa_atexit@plt+0x1134cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1187a8 <__cxa_atexit@plt+0x10cf80> │ │ │ │ + rsceq r7, r3, ip, asr #6 │ │ │ │ + sbcseq r6, r5, ip, asr sp │ │ │ │ + @ instruction: 0xfffff40c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11ed44 <__cxa_atexit@plt+0x11351c> │ │ │ │ + ldr r2, [pc, #68] @ 11ed60 <__cxa_atexit@plt+0x113538> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11ed50 <__cxa_atexit@plt+0x113528> │ │ │ │ + ldr r5, [pc, #48] @ 11ed68 <__cxa_atexit@plt+0x113540> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 797cfc <__cxa_atexit@plt+0x78c4d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 11ed64 <__cxa_atexit@plt+0x11353c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - sbcseq r9, r5, r4, lsl r8 │ │ │ │ - andeq r0, r0, r4, ror r2 │ │ │ │ - sbcseq r9, r5, r4, lsr #16 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 1187d8 <__cxa_atexit@plt+0x10cfb0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 118818 <__cxa_atexit@plt+0x10cff0> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 118828 <__cxa_atexit@plt+0x10d000> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq sp, [r3], #144 @ 0x90 @ │ │ │ │ + ldrdeq r7, [r3], #44 @ 0x2c @ │ │ │ │ + sbcseq r6, r5, r4, asr #26 │ │ │ │ + @ instruction: 0xfffff8dc │ │ │ │ + ldrsbeq r6, [r5], #192 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub ip, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1188d0 <__cxa_atexit@plt+0x10d0a8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov lr, #1 │ │ │ │ - mvn r3, #0 │ │ │ │ - sub r0, r7, #1 │ │ │ │ - orr r0, r1, r0 │ │ │ │ - orr r7, r0, r7 │ │ │ │ - and r1, r1, #31 │ │ │ │ - and r7, r7, #31 │ │ │ │ - mov r0, #0 │ │ │ │ - sub r0, r0, lr, lsl r7 │ │ │ │ - mvn r1, r3, lsl r1 │ │ │ │ - ldr sl, [pc, #104] @ 1188ec <__cxa_atexit@plt+0x10d0c4> │ │ │ │ - eor r7, r0, lr, lsl r7 │ │ │ │ - orr r3, r2, r1 │ │ │ │ - orr r8, r3, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - tst r9, #3 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - beq 1188c0 <__cxa_atexit@plt+0x10d098> │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1188dc <__cxa_atexit@plt+0x10d0b4> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 11728c <__cxa_atexit@plt+0x10ba64> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11ee2c <__cxa_atexit@plt+0x113604> │ │ │ │ + ldr r3, [pc, #172] @ 11ee44 <__cxa_atexit@plt+0x11361c> │ │ │ │ + ldr ip, [pc, #172] @ 11ee48 <__cxa_atexit@plt+0x113620> │ │ │ │ + ldr r2, [pc, #172] @ 11ee4c <__cxa_atexit@plt+0x113624> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ + ldr sl, [pc, #164] @ 11ee50 <__cxa_atexit@plt+0x113628> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r7, #32 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + stm r3, {r2, r8, ip} │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #136] @ 11ee54 <__cxa_atexit@plt+0x11362c> │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + sub lr, r6, #53 @ 0x35 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-16] │ │ │ │ + ldr r2, [pc, #120] @ 11ee58 <__cxa_atexit@plt+0x113630> │ │ │ │ + sub r0, r6, #62 @ 0x3e │ │ │ │ + mov r9, fp │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + ldr r3, [pc, #104] @ 11ee5c <__cxa_atexit@plt+0x113634> │ │ │ │ + mov r2, r7 │ │ │ │ + sub fp, r6, #78 @ 0x4e │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + add r3, r7, #28 │ │ │ │ + stm r3, {r2, r7, lr} │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + sub r1, r6, #69 @ 0x45 │ │ │ │ + stm lr, {r0, r1, fp} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str sl, [r7, #24] │ │ │ │ + sub r7, r6, #23 │ │ │ │ + mov fp, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 11ee60 <__cxa_atexit@plt+0x113638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + rsceq r7, r3, r8, asr r7 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + sbcseq r6, r5, r4, ror ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11eec0 <__cxa_atexit@plt+0x113698> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 11eec8 <__cxa_atexit@plt+0x1136a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 11eecc <__cxa_atexit@plt+0x1136a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 568164 <__cxa_atexit@plt+0x55c93c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1188f0 <__cxa_atexit@plt+0x10d0c8> │ │ │ │ + rsceq r7, r3, r4, asr r1 │ │ │ │ + strhteq r7, [r3], #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11ef18 <__cxa_atexit@plt+0x1136f0> │ │ │ │ + ldr r7, [pc, #56] @ 11ef30 <__cxa_atexit@plt+0x113708> │ │ │ │ + ldr r2, [pc, #56] @ 11ef34 <__cxa_atexit@plt+0x11370c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r7, r2, #3 │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ 11ef38 <__cxa_atexit@plt+0x113710> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - sbcseq r9, r5, ip, lsr #13 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 118920 <__cxa_atexit@plt+0x10d0f8> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + ldrheq r6, [r5], #180 @ 0xb4 │ │ │ │ + smullseq r6, r5, r4, fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 11728c <__cxa_atexit@plt+0x10ba64> │ │ │ │ - ldr r7, [pc, #12] @ 118934 <__cxa_atexit@plt+0x10d10c> │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11ef7c <__cxa_atexit@plt+0x113754> │ │ │ │ + ldr r5, [pc, #28] @ 11ef8c <__cxa_atexit@plt+0x113764> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 568074 <__cxa_atexit@plt+0x55c84c> │ │ │ │ + ldr r7, [pc, #12] @ 11ef90 <__cxa_atexit@plt+0x113768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq r9, r5, r4, ror #12 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r6, r5, ip, asr #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11f02c <__cxa_atexit@plt+0x113804> │ │ │ │ + ldr r3, [pc, #132] @ 11f044 <__cxa_atexit@plt+0x11381c> │ │ │ │ + ldr lr, [pc, #132] @ 11f048 <__cxa_atexit@plt+0x113820> │ │ │ │ + ldr r9, [pc, #132] @ 11f04c <__cxa_atexit@plt+0x113824> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #128] @ 11f050 <__cxa_atexit@plt+0x113828> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 11f054 <__cxa_atexit@plt+0x11382c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 11f058 <__cxa_atexit@plt+0x113830> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff6ce0 │ │ │ │ + @ instruction: 0xffff6c44 │ │ │ │ + @ instruction: 0xffff6bb0 │ │ │ │ + @ instruction: 0xffff6b60 │ │ │ │ + rsceq r7, r3, r8, lsl r5 │ │ │ │ + sbcseq r6, r5, r0, lsl r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11897c <__cxa_atexit@plt+0x10d154> │ │ │ │ - ldr r7, [pc, #52] @ 11898c <__cxa_atexit@plt+0x10d164> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 118970 <__cxa_atexit@plt+0x10d148> │ │ │ │ - mov r7, r8 │ │ │ │ - b 11899c <__cxa_atexit@plt+0x10d174> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11f094 <__cxa_atexit@plt+0x11386c> │ │ │ │ + ldr r3, [pc, #40] @ 11f0ac <__cxa_atexit@plt+0x113884> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 118990 <__cxa_atexit@plt+0x10d168> │ │ │ │ + ldr r7, [pc, #20] @ 11f0b0 <__cxa_atexit@plt+0x113888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r9, r5, r8, lsr #12 │ │ │ │ + rsceq r6, r3, r0, lsr #31 │ │ │ │ + sbcseq r6, r5, r4, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1189cc <__cxa_atexit@plt+0x10d1a4> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 118a04 <__cxa_atexit@plt+0x10d1dc> │ │ │ │ - ldr r7, [pc, #156] @ 118a5c <__cxa_atexit@plt+0x10d234> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r3, #6] │ │ │ │ - ldr r2, [pc, #124] @ 118a54 <__cxa_atexit@plt+0x10d22c> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11f100 <__cxa_atexit@plt+0x1138d8> │ │ │ │ + ldr r2, [pc, #56] @ 11f108 <__cxa_atexit@plt+0x1138e0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 11f10c <__cxa_atexit@plt+0x1138e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq 118a3c <__cxa_atexit@plt+0x10d214> │ │ │ │ - ldr r3, [pc, #96] @ 118a58 <__cxa_atexit@plt+0x10d230> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #11] │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - ldr r8, [pc, #52] @ 118a50 <__cxa_atexit@plt+0x10d228> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 118a48 <__cxa_atexit@plt+0x10d220> │ │ │ │ - b 118ab8 <__cxa_atexit@plt+0x10d290> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 11f110 <__cxa_atexit@plt+0x1138e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ + b 568164 <__cxa_atexit@plt+0x55c93c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sbcseq r6, r5, r0, lsl #20 │ │ │ │ + rsceq r6, r3, r8, lsl pc │ │ │ │ + rsceq r6, r3, r0, ror pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11f158 <__cxa_atexit@plt+0x113930> │ │ │ │ + ldr r7, [pc, #52] @ 11f170 <__cxa_atexit@plt+0x113948> │ │ │ │ + ldr r2, [pc, #52] @ 11f174 <__cxa_atexit@plt+0x11394c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r7, r2, #3 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ 11f178 <__cxa_atexit@plt+0x113950> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq sp, r3, r8, lsr #16 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 118a80 <__cxa_atexit@plt+0x10d258> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + sbcseq r6, r5, r0, ror r9 │ │ │ │ + sbcseq r6, r5, r4, ror r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - ldreq r7, [pc, #12] @ 118aac <__cxa_atexit@plt+0x10d284> │ │ │ │ - ldreq r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, r3, r8, asr #14 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, r5 │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r2, #-12]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 118af0 <__cxa_atexit@plt+0x10d2c8> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 118b34 <__cxa_atexit@plt+0x10d30c> │ │ │ │ - ldr r0, [lr, #24]! │ │ │ │ - mov r5, lr │ │ │ │ - ldr r7, [lr, #-4] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11f1d8 <__cxa_atexit@plt+0x1139b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #16 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 118c68 <__cxa_atexit@plt+0x10d440> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r3, [pc, #436] @ 118cc4 <__cxa_atexit@plt+0x10d49c> │ │ │ │ - sub r5, r0, #11 │ │ │ │ - str r5, [lr, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - add r3, r6, #8 │ │ │ │ - add r5, lr, #12 │ │ │ │ - mov r6, r0 │ │ │ │ - stm r3, {r2, r8, r9} │ │ │ │ - str r1, [lr, #16] │ │ │ │ - b 117b84 <__cxa_atexit@plt+0x10c35c> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr ip, [lr, #12] │ │ │ │ - cmp r9, r0 │ │ │ │ - bls 118b84 <__cxa_atexit@plt+0x10d35c> │ │ │ │ - rsb r2, r9, #0 │ │ │ │ - eor r2, r9, r2 │ │ │ │ - and r2, r1, r2 │ │ │ │ - cmp r2, r8 │ │ │ │ - bne 118ae0 <__cxa_atexit@plt+0x10d2b8> │ │ │ │ - sub r5, lr, #8 │ │ │ │ - tst r1, r9 │ │ │ │ - beq 118c2c <__cxa_atexit@plt+0x10d404> │ │ │ │ - ldr r2, [pc, #320] @ 118cbc <__cxa_atexit@plt+0x10d494> │ │ │ │ - stmdb lr, {r3, ip} │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 118c38 <__cxa_atexit@plt+0x10d410> │ │ │ │ - cmp r0, r9 │ │ │ │ - bls 118be0 <__cxa_atexit@plt+0x10d3b8> │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, ip │ │ │ │ - rsb ip, r0, #0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - eor r3, r0, ip │ │ │ │ - and r3, r3, r8 │ │ │ │ - cmp r3, r1 │ │ │ │ - ldr ip, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - bne 118ae0 <__cxa_atexit@plt+0x10d2b8> │ │ │ │ - tst r0, r8 │ │ │ │ - str r1, [lr, #16] │ │ │ │ - beq 118c4c <__cxa_atexit@plt+0x10d424> │ │ │ │ - sub r5, lr, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - stmib lr, {r8, r9, sl} │ │ │ │ - str ip, [lr, #20] │ │ │ │ - bhi 118c98 <__cxa_atexit@plt+0x10d470> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11f1e4 <__cxa_atexit@plt+0x1139bc> │ │ │ │ + ldr lr, [pc, #68] @ 11f1f4 <__cxa_atexit@plt+0x1139cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ 11f1f8 <__cxa_atexit@plt+0x1139d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, fp │ │ │ │ - b 119048 <__cxa_atexit@plt+0x10d820> │ │ │ │ - cmp r8, r1 │ │ │ │ - bne 118ae0 <__cxa_atexit@plt+0x10d2b8> │ │ │ │ - ldr r0, [pc, #188] @ 118cac <__cxa_atexit@plt+0x10d484> │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [lr] │ │ │ │ - sub r0, lr, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [lr, #20] │ │ │ │ - bhi 118c7c <__cxa_atexit@plt+0x10d454> │ │ │ │ - ldr r0, [pc, #160] @ 118cb0 <__cxa_atexit@plt+0x10d488> │ │ │ │ - tst ip, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [lr, #-8]! │ │ │ │ - str r3, [lr, #4] │ │ │ │ - beq 118c58 <__cxa_atexit@plt+0x10d430> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 11899c <__cxa_atexit@plt+0x10d174> │ │ │ │ - ldr r2, [pc, #140] @ 118cc0 <__cxa_atexit@plt+0x10d498> │ │ │ │ - stmdb lr, {r3, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ mov r8, r1 │ │ │ │ - mov r9, r0 │ │ │ │ - str r2, [lr] │ │ │ │ - b 118220 <__cxa_atexit@plt+0x10c9f8> │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [lr, #20] │ │ │ │ - b 119018 <__cxa_atexit@plt+0x10d7f0> │ │ │ │ - ldr r0, [ip] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, ip │ │ │ │ - bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r0 │ │ │ │ - mov r1, #16 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #48] @ 118cb4 <__cxa_atexit@plt+0x10d48c> │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 118cb8 <__cxa_atexit@plt+0x10d490> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - sbcseq r9, r5, r4, lsr #6 │ │ │ │ - sbcseq r9, r5, ip, lsl #6 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 118cec <__cxa_atexit@plt+0x10d4c4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + rsceq r6, r3, ip, lsr #29 │ │ │ │ + rsceq r6, r3, r8, ror lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11f240 <__cxa_atexit@plt+0x113a18> │ │ │ │ + ldr r2, [pc, #48] @ 11f248 <__cxa_atexit@plt+0x113a20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #40] @ 11f24c <__cxa_atexit@plt+0x113a24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 118d2c <__cxa_atexit@plt+0x10d504> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 118d3c <__cxa_atexit@plt+0x10d514> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrdeq sp, [r3], #76 @ 0x4c @ │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrdeq r6, [r3], #208 @ 0xd0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 118d64 <__cxa_atexit@plt+0x10d53c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 118da0 <__cxa_atexit@plt+0x10d578> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 118db0 <__cxa_atexit@plt+0x10d588> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11f294 <__cxa_atexit@plt+0x113a6c> │ │ │ │ + ldr r2, [pc, #44] @ 11f2a0 <__cxa_atexit@plt+0x113a78> │ │ │ │ + ldr r1, [pc, #44] @ 11f2a4 <__cxa_atexit@plt+0x113a7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r3, r4, ror #8 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 118de8 <__cxa_atexit@plt+0x10d5c0> │ │ │ │ - ldr r7, [pc, #124] @ 118e50 <__cxa_atexit@plt+0x10d628> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #16]! │ │ │ │ - beq 118e28 <__cxa_atexit@plt+0x10d600> │ │ │ │ - mov r7, r8 │ │ │ │ - b 11899c <__cxa_atexit@plt+0x10d174> │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r3, [pc, #80] @ 118e44 <__cxa_atexit@plt+0x10d61c> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi 118e34 <__cxa_atexit@plt+0x10d60c> │ │ │ │ - ldr r7, [pc, #56] @ 118e48 <__cxa_atexit@plt+0x10d620> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 118e28 <__cxa_atexit@plt+0x10d600> │ │ │ │ - mov r7, r8 │ │ │ │ - b 11899c <__cxa_atexit@plt+0x10d174> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + rsceq r6, r3, r4, ror #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11f304 <__cxa_atexit@plt+0x113adc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 11f310 <__cxa_atexit@plt+0x113ae8> │ │ │ │ + ldr lr, [pc, #68] @ 11f320 <__cxa_atexit@plt+0x113af8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ 11f324 <__cxa_atexit@plt+0x113afc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 118e4c <__cxa_atexit@plt+0x10d624> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - sbcseq r9, r5, r0, ror r1 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 118e78 <__cxa_atexit@plt+0x10d650> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + rsceq r6, r3, r0, lsl #27 │ │ │ │ + rsceq r6, r3, r8, asr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11f36c <__cxa_atexit@plt+0x113b44> │ │ │ │ + ldr r2, [pc, #48] @ 11f374 <__cxa_atexit@plt+0x113b4c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #40] @ 11f378 <__cxa_atexit@plt+0x113b50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 118eb8 <__cxa_atexit@plt+0x10d690> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 118ec8 <__cxa_atexit@plt+0x10d6a0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r6, r3, r4, lsr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11f3c0 <__cxa_atexit@plt+0x113b98> │ │ │ │ + ldr r2, [pc, #44] @ 11f3cc <__cxa_atexit@plt+0x113ba4> │ │ │ │ + ldr r1, [pc, #44] @ 11f3d0 <__cxa_atexit@plt+0x113ba8> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r3, r0, asr r3 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + strhteq r6, [r3], #200 @ 0xc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 118ee0 <__cxa_atexit@plt+0x10d6b8> │ │ │ │ - mov r8, fp │ │ │ │ - b 119048 <__cxa_atexit@plt+0x10d820> │ │ │ │ - ldr r7, [pc, #8] @ 118ef0 <__cxa_atexit@plt+0x10d6c8> │ │ │ │ + bhi 11f400 <__cxa_atexit@plt+0x113bd8> │ │ │ │ + ldr r2, [pc, #28] @ 11f410 <__cxa_atexit@plt+0x113be8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 568074 <__cxa_atexit@plt+0x55c84c> │ │ │ │ + ldr r7, [pc, #12] @ 11f414 <__cxa_atexit@plt+0x113bec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq r9, r5, r8, asr #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub ip, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 118f98 <__cxa_atexit@plt+0x10d770> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov lr, #1 │ │ │ │ - mvn r3, #0 │ │ │ │ - sub r0, r7, #1 │ │ │ │ - orr r0, r1, r0 │ │ │ │ - orr r7, r0, r7 │ │ │ │ - and r1, r1, #31 │ │ │ │ - and r7, r7, #31 │ │ │ │ - mov r0, #0 │ │ │ │ - sub r0, r0, lr, lsl r7 │ │ │ │ - mvn r1, r3, lsl r1 │ │ │ │ - ldr sl, [pc, #104] @ 118fb4 <__cxa_atexit@plt+0x10d78c> │ │ │ │ - eor r7, r0, lr, lsl r7 │ │ │ │ - orr r3, r2, r1 │ │ │ │ - orr r8, r3, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - tst r9, #3 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - beq 118f88 <__cxa_atexit@plt+0x10d760> │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 118fa4 <__cxa_atexit@plt+0x10d77c> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 11728c <__cxa_atexit@plt+0x10ba64> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsbeq r6, [r5], #100 @ 0x64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11f46c <__cxa_atexit@plt+0x113c44> │ │ │ │ + ldr r3, [pc, #60] @ 11f478 <__cxa_atexit@plt+0x113c50> │ │ │ │ + ldr r2, [pc, #60] @ 11f47c <__cxa_atexit@plt+0x113c54> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #16]! │ │ │ │ + str r3, [r8, #28] │ │ │ │ + str r3, [r8, #12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11f4c8 <__cxa_atexit@plt+0x113ca0> │ │ │ │ + ldr r2, [pc, #76] @ 11f4ec <__cxa_atexit@plt+0x113cc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11f4d8 <__cxa_atexit@plt+0x113cb0> │ │ │ │ + ldr r3, [pc, #64] @ 11f4f8 <__cxa_atexit@plt+0x113cd0> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 568074 <__cxa_atexit@plt+0x55c84c> │ │ │ │ + ldr r7, [pc, #36] @ 11f4f4 <__cxa_atexit@plt+0x113ccc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 118fb8 <__cxa_atexit@plt+0x10d790> │ │ │ │ + ldr r7, [pc, #16] @ 11f4f0 <__cxa_atexit@plt+0x113cc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - sbcseq r8, r5, r4, ror #31 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrsheq r6, [r5], #88 @ 0x58 │ │ │ │ + sbcseq r6, r5, r0, lsl r6 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 118fe8 <__cxa_atexit@plt+0x10d7c0> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 11728c <__cxa_atexit@plt+0x10ba64> │ │ │ │ - ldr r7, [pc, #12] @ 118ffc <__cxa_atexit@plt+0x10d7d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 11f530 <__cxa_atexit@plt+0x113d08> │ │ │ │ + ldr r2, [pc, #28] @ 11f53c <__cxa_atexit@plt+0x113d14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce8744 <__cxa_atexit@plt+0xcdcf1c> │ │ │ │ + rsceq r6, r3, r4, lsl #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11f590 <__cxa_atexit@plt+0x113d68> │ │ │ │ + ldr r2, [pc, #76] @ 11f5b4 <__cxa_atexit@plt+0x113d8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11f5a0 <__cxa_atexit@plt+0x113d78> │ │ │ │ + ldr r3, [pc, #64] @ 11f5c0 <__cxa_atexit@plt+0x113d98> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 568074 <__cxa_atexit@plt+0x55c84c> │ │ │ │ + ldr r7, [pc, #36] @ 11f5bc <__cxa_atexit@plt+0x113d94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smullseq r8, r5, ip, pc @ │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bhi 119034 <__cxa_atexit@plt+0x10d80c> │ │ │ │ - mov r8, fp │ │ │ │ - b 119048 <__cxa_atexit@plt+0x10d820> │ │ │ │ - ldr r7, [pc, #8] @ 119044 <__cxa_atexit@plt+0x10d81c> │ │ │ │ + ldr r7, [pc, #16] @ 11f5b8 <__cxa_atexit@plt+0x113d90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - sbcseq r8, r5, r4, ror pc │ │ │ │ - mov r2, r5 │ │ │ │ - mov lr, r7 │ │ │ │ - ldr sl, [r2, #8]! │ │ │ │ - ldmib r2, {r0, r7} │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r2] │ │ │ │ - str sl, [r2, #8] │ │ │ │ - beq 1190bc <__cxa_atexit@plt+0x10d894> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 11910c <__cxa_atexit@plt+0x10d8e4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 119114 <__cxa_atexit@plt+0x10d8ec> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr lr, [pc, #204] @ 119160 <__cxa_atexit@plt+0x10d938> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r3, r1 │ │ │ │ - bcc 119134 <__cxa_atexit@plt+0x10d90c> │ │ │ │ - str r8, [sp] │ │ │ │ - ldm r5!, {r8, r9} │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [pc, #120] @ 11915c <__cxa_atexit@plt+0x10d934> │ │ │ │ - sub fp, r1, #11 │ │ │ │ - stm r5, {r0, r3, fp} │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr fp, [sp] │ │ │ │ - str ip, [r6, #4] │ │ │ │ - add r6, r6, #8 │ │ │ │ - stm r6, {r7, r8, r9} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, lr │ │ │ │ - b 117b84 <__cxa_atexit@plt+0x10c35c> │ │ │ │ - mov r7, lr │ │ │ │ - b 119260 <__cxa_atexit@plt+0x10da38> │ │ │ │ - ldr r6, [pc, #60] @ 119158 <__cxa_atexit@plt+0x10d930> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, #20 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r6, [pc, #24] @ 119154 <__cxa_atexit@plt+0x10d92c> │ │ │ │ - mov fp, r8 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + sbcseq r6, r5, r0, lsr r5 │ │ │ │ + sbcseq r6, r5, r8, asr #10 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11f614 <__cxa_atexit@plt+0x113dec> │ │ │ │ + ldr r7, [pc, #56] @ 11f62c <__cxa_atexit@plt+0x113e04> │ │ │ │ + ldr r2, [pc, #56] @ 11f630 <__cxa_atexit@plt+0x113e08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r7, r2, #3 │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #12] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #24] @ 11f634 <__cxa_atexit@plt+0x113e0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - rsceq sp, r3, r4, asr r1 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff88c │ │ │ │ + ldrheq r6, [r5], #72 @ 0x48 │ │ │ │ + smullseq r6, r5, r8, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 1191b4 <__cxa_atexit@plt+0x10d98c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #44] @ 1191cc <__cxa_atexit@plt+0x10d9a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r0, r1, r7, lr} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 1191d0 <__cxa_atexit@plt+0x10d9a8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq sp, r3, ip, asr #32 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - str r7, [r3, #12]! │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 119240 <__cxa_atexit@plt+0x10da18> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr ip, [pc, #64] @ 119258 <__cxa_atexit@plt+0x10da30> │ │ │ │ - sub lr, r6, #11 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #4] │ │ │ │ - add r2, r2, #8 │ │ │ │ - stm r2, {r1, r8, r9} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - b 117b84 <__cxa_atexit@plt+0x10c35c> │ │ │ │ - ldr r3, [pc, #20] @ 11925c <__cxa_atexit@plt+0x10da34> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #20 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 1193f0 <__cxa_atexit@plt+0x10dbc8> │ │ │ │ - ldr fp, [r2, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - ldr r8, [r2, #11] │ │ │ │ - ldr r2, [r2, #15] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - bls 1192d8 <__cxa_atexit@plt+0x10dab0> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - eor r3, r0, r3 │ │ │ │ - and r3, r8, r3 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 119318 <__cxa_atexit@plt+0x10daf0> │ │ │ │ - sub r3, r5, #12 │ │ │ │ - tst r8, r0 │ │ │ │ - beq 1193bc <__cxa_atexit@plt+0x10db94> │ │ │ │ - ldr r1, [pc, #368] @ 11943c <__cxa_atexit@plt+0x10dc14> │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 1193cc <__cxa_atexit@plt+0x10dba4> │ │ │ │ - cmp r2, r0 │ │ │ │ - bls 119340 <__cxa_atexit@plt+0x10db18> │ │ │ │ - str fp, [sp] │ │ │ │ - rsb fp, r2, #0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - eor r3, r2, fp │ │ │ │ - and r3, r3, r1 │ │ │ │ - cmp r3, r8 │ │ │ │ - bne 119318 <__cxa_atexit@plt+0x10daf0> │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr r3, [sp] │ │ │ │ - tst r2, r1 │ │ │ │ - str ip, [r5, #8] │ │ │ │ - moveq r9, r3 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 119048 <__cxa_atexit@plt+0x10d820> │ │ │ │ - ldr r2, [pc, #280] @ 119438 <__cxa_atexit@plt+0x10dc10> │ │ │ │ - sub r7, lr, #15 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - b 1193b0 <__cxa_atexit@plt+0x10db88> │ │ │ │ - cmp r1, r8 │ │ │ │ - bne 119390 <__cxa_atexit@plt+0x10db68> │ │ │ │ - ldr r0, [pc, #220] @ 11942c <__cxa_atexit@plt+0x10dc04> │ │ │ │ - mov r7, r3 │ │ │ │ - mov r3, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - sub r0, r3, #32 │ │ │ │ - str fp, [r3, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - cmp r7, r0 │ │ │ │ - bhi 119414 <__cxa_atexit@plt+0x10dbec> │ │ │ │ - ldr r0, [pc, #184] @ 119430 <__cxa_atexit@plt+0x10dc08> │ │ │ │ - tst sl, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 1193e4 <__cxa_atexit@plt+0x10dbbc> │ │ │ │ - mov r7, sl │ │ │ │ - b 11899c <__cxa_atexit@plt+0x10d174> │ │ │ │ - ldr r2, [pc, #176] @ 119448 <__cxa_atexit@plt+0x10dc20> │ │ │ │ - sub r7, lr, #15 │ │ │ │ - mov fp, r3 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11f698 <__cxa_atexit@plt+0x113e70> │ │ │ │ + ldr r2, [pc, #100] @ 11f6c0 <__cxa_atexit@plt+0x113e98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str sl, [r6, #12] │ │ │ │ - stmib r6, {r2, ip} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #124] @ 119440 <__cxa_atexit@plt+0x10dc18> │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 118220 <__cxa_atexit@plt+0x10c9f8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 11f6a8 <__cxa_atexit@plt+0x113e80> │ │ │ │ + ldr r7, [pc, #76] @ 11f6c8 <__cxa_atexit@plt+0x113ea0> │ │ │ │ + ldr r2, [pc, #76] @ 11f6cc <__cxa_atexit@plt+0x113ea4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r7, r2, #3 │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 119444 <__cxa_atexit@plt+0x10dc1c> │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov fp, r3 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #24] @ 119434 <__cxa_atexit@plt+0x10dc0c> │ │ │ │ + ldr r7, [pc, #20] @ 11f6c4 <__cxa_atexit@plt+0x113e9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff61c │ │ │ │ - sbcseq r8, r5, ip, lsl #23 │ │ │ │ - rsceq ip, r3, r8, asr #29 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq ip, r3, ip, asr #28 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 119260 <__cxa_atexit@plt+0x10da38> │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 119488 <__cxa_atexit@plt+0x10dc60> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1194c8 <__cxa_atexit@plt+0x10dca0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ 1194d8 <__cxa_atexit@plt+0x10dcb0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r3, r0, asr #26 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 119500 <__cxa_atexit@plt+0x10dcd8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 11953c <__cxa_atexit@plt+0x10dd14> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #40] @ 11954c <__cxa_atexit@plt+0x10dd24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r3, r8, asr #25 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + smlaleq r6, r3, ip, r9 │ │ │ │ + sbcseq r6, r5, r4, lsr #8 │ │ │ │ + @ instruction: 0xfffffa38 │ │ │ │ + sbcseq r6, r5, r0, lsr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r9, [r3, #16]! │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - bne 1195a0 <__cxa_atexit@plt+0x10dd78> │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1195f8 <__cxa_atexit@plt+0x10ddd0> │ │ │ │ - ldr r7, [pc, #164] @ 119628 <__cxa_atexit@plt+0x10de00> │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 1195dc <__cxa_atexit@plt+0x10ddb4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11f718 <__cxa_atexit@plt+0x113ef0> │ │ │ │ + ldr r2, [pc, #68] @ 11f734 <__cxa_atexit@plt+0x113f0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11f724 <__cxa_atexit@plt+0x113efc> │ │ │ │ + ldr r5, [pc, #48] @ 11f73c <__cxa_atexit@plt+0x113f14> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 11899c <__cxa_atexit@plt+0x10d174> │ │ │ │ - ldr r3, [pc, #116] @ 11961c <__cxa_atexit@plt+0x10ddf4> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi 11960c <__cxa_atexit@plt+0x10dde4> │ │ │ │ - ldr r7, [pc, #92] @ 119620 <__cxa_atexit@plt+0x10ddf8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 1195ec <__cxa_atexit@plt+0x10ddc4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 11899c <__cxa_atexit@plt+0x10d174> │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 568074 <__cxa_atexit@plt+0x55c84c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 11962c <__cxa_atexit@plt+0x10de04> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 119624 <__cxa_atexit@plt+0x10ddfc> │ │ │ │ + ldr r7, [pc, #12] @ 11f738 <__cxa_atexit@plt+0x113f10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffff3d0 │ │ │ │ - smullseq r8, r5, r8, r9 │ │ │ │ - @ instruction: 0xfffff40c │ │ │ │ - sbcseq r8, r5, r8, lsr #19 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 119654 <__cxa_atexit@plt+0x10de2c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 119694 <__cxa_atexit@plt+0x10de6c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [pc, #44] @ 1196a4 <__cxa_atexit@plt+0x10de7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r3, r4, ror fp │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 1196c8 <__cxa_atexit@plt+0x10dea0> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + rsceq r6, r3, r8, lsl #18 │ │ │ │ + sbcseq r6, r5, r4, lsr #7 │ │ │ │ + @ instruction: 0xfffff88c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov lr, r5 │ │ │ │ - mov ip, r9 │ │ │ │ - ldr r9, [lr], #-16 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 119844 <__cxa_atexit@plt+0x10e01c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - mov r7, sl │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 119740 <__cxa_atexit@plt+0x10df18> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 119824 <__cxa_atexit@plt+0x10dffc> │ │ │ │ - ldr sl, [r1, #3] │ │ │ │ - ldr r2, [r1, #7] │ │ │ │ - ldr r3, [r1, #11] │ │ │ │ - ldr r1, [r1, #15] │ │ │ │ - cmp r1, ip │ │ │ │ - bls 119798 <__cxa_atexit@plt+0x10df70> │ │ │ │ - rsb r0, r1, #0 │ │ │ │ - eor r0, r1, r0 │ │ │ │ - and r0, r0, r8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bne 119824 <__cxa_atexit@plt+0x10dffc> │ │ │ │ - tst r1, r8 │ │ │ │ - moveq r2, sl │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r1, r2 │ │ │ │ - b 1196e8 <__cxa_atexit@plt+0x10dec0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #20 │ │ │ │ - stmda r5, {r1, ip} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ - cmp r2, r0 │ │ │ │ - bcc 119860 <__cxa_atexit@plt+0x10e038> │ │ │ │ - ldr r2, [pc, #332] @ 1198b4 <__cxa_atexit@plt+0x10e08c> │ │ │ │ - ldr r3, [r1, #6] │ │ │ │ - ldr r1, [pc, #328] @ 1198b8 <__cxa_atexit@plt+0x10e090> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - mov r8, r3 │ │ │ │ - stmib r6, {r1, r7, r9} │ │ │ │ - ldr r7, [sp] │ │ │ │ - sub r9, r0, #15 │ │ │ │ - mov r6, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - cmp ip, r1 │ │ │ │ - bls 1197d4 <__cxa_atexit@plt+0x10dfac> │ │ │ │ - rsb r0, ip, #0 │ │ │ │ - eor r0, ip, r0 │ │ │ │ - and r0, r3, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 119824 <__cxa_atexit@plt+0x10dffc> │ │ │ │ - tst r3, ip │ │ │ │ - strne r9, [r5, #4] │ │ │ │ - streq r7, [r5, #4] │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - b 11a078 <__cxa_atexit@plt+0x10e850> │ │ │ │ - cmp r3, r8 │ │ │ │ - bne 119824 <__cxa_atexit@plt+0x10dffc> │ │ │ │ - ldr r0, [pc, #184] @ 11989c <__cxa_atexit@plt+0x10e074> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - stmdb r5, {r1, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - bhi 119884 <__cxa_atexit@plt+0x10e05c> │ │ │ │ - ldr r7, [pc, #148] @ 1198a0 <__cxa_atexit@plt+0x10e078> │ │ │ │ - tst r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 119838 <__cxa_atexit@plt+0x10e010> │ │ │ │ - mov r7, r2 │ │ │ │ - b 119b44 <__cxa_atexit@plt+0x10e31c> │ │ │ │ - ldr r7, [pc, #132] @ 1198b0 <__cxa_atexit@plt+0x10e088> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11f7d0 <__cxa_atexit@plt+0x113fa8> │ │ │ │ + ldr r3, [pc, #128] @ 11f7e8 <__cxa_atexit@plt+0x113fc0> │ │ │ │ + ldr r9, [pc, #128] @ 11f7ec <__cxa_atexit@plt+0x113fc4> │ │ │ │ + ldr r1, [pc, #128] @ 11f7f0 <__cxa_atexit@plt+0x113fc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #124] @ 11f7f4 <__cxa_atexit@plt+0x113fcc> │ │ │ │ + str r3, [r7, #20]! │ │ │ │ + ldr sl, [pc, #120] @ 11f7f8 <__cxa_atexit@plt+0x113fd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub ip, r7, #16 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stm ip, {r1, r8, r9} │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #55 @ 0x37 │ │ │ │ + sub r2, r6, #47 @ 0x2f │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str sl, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 1198ac <__cxa_atexit@plt+0x10e084> │ │ │ │ + ldr r7, [pc, #36] @ 11f7fc <__cxa_atexit@plt+0x113fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 1198a8 <__cxa_atexit@plt+0x10e080> │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [lr] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #24] @ 1198a4 <__cxa_atexit@plt+0x10e07c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + rsceq r6, r3, r4, ror sp │ │ │ │ + sbcseq r6, r5, r8, lsl #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11f82c <__cxa_atexit@plt+0x114004> │ │ │ │ + ldr r5, [pc, #28] @ 11f83c <__cxa_atexit@plt+0x114014> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ + ldr r7, [pc, #12] @ 11f840 <__cxa_atexit@plt+0x114018> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r0, r0, r0, lsr r3 │ │ │ │ - sbcseq r8, r5, r8, lsr #14 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - sbcseq r8, r5, r4, ror #14 │ │ │ │ - strhteq ip, [r3], #156 @ 0x9c │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq ip, r3, r4, asr #24 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 119920 <__cxa_atexit@plt+0x10e0f8> │ │ │ │ - ldr r9, [pc, #84] @ 119938 <__cxa_atexit@plt+0x10e110> │ │ │ │ - ldr lr, [pc, #84] @ 11993c <__cxa_atexit@plt+0x10e114> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - sub r9, r6, #15 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - ldr r3, [pc, #24] @ 119940 <__cxa_atexit@plt+0x10e118> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq ip, r3, ip, asr #21 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ 11996c <__cxa_atexit@plt+0x10e144> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - addne r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r3, r8, lsl #17 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrheq r6, [r5], #36 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 1199b0 <__cxa_atexit@plt+0x10e188> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1199f8 <__cxa_atexit@plt+0x10e1d0> │ │ │ │ - ldr r7, [pc, #140] @ 119a28 <__cxa_atexit@plt+0x10e200> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - beq 1199ec <__cxa_atexit@plt+0x10e1c4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 119b44 <__cxa_atexit@plt+0x10e31c> │ │ │ │ - ldr r3, [pc, #100] @ 119a1c <__cxa_atexit@plt+0x10e1f4> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11f8dc <__cxa_atexit@plt+0x1140b4> │ │ │ │ + ldr r3, [pc, #132] @ 11f8f4 <__cxa_atexit@plt+0x1140cc> │ │ │ │ + ldr lr, [pc, #132] @ 11f8f8 <__cxa_atexit@plt+0x1140d0> │ │ │ │ + ldr r9, [pc, #132] @ 11f8fc <__cxa_atexit@plt+0x1140d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi 119a0c <__cxa_atexit@plt+0x10e1e4> │ │ │ │ - ldr r7, [pc, #76] @ 119a20 <__cxa_atexit@plt+0x10e1f8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 1199ec <__cxa_atexit@plt+0x10e1c4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 119b44 <__cxa_atexit@plt+0x10e31c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr sl, [pc, #128] @ 11f900 <__cxa_atexit@plt+0x1140d8> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 11f904 <__cxa_atexit@plt+0x1140dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 119a2c <__cxa_atexit@plt+0x10e204> │ │ │ │ + ldr r7, [pc, #36] @ 11f908 <__cxa_atexit@plt+0x1140e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 119a24 <__cxa_atexit@plt+0x10e1fc> │ │ │ │ + @ instruction: 0xffff6430 │ │ │ │ + @ instruction: 0xffff6394 │ │ │ │ + @ instruction: 0xffff6300 │ │ │ │ + @ instruction: 0xffff62b0 │ │ │ │ + rsceq r6, r3, r8, ror #24 │ │ │ │ + sbcseq r5, r5, r0, ror #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11f940 <__cxa_atexit@plt+0x114118> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 11f948 <__cxa_atexit@plt+0x114120> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 567f94 <__cxa_atexit@plt+0x55c76c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - sbcseq r8, r5, r4, lsr #11 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - ldrheq r8, [r5], #84 @ 0x54 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 119a54 <__cxa_atexit@plt+0x10e22c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 119a94 <__cxa_atexit@plt+0x10e26c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 119aa4 <__cxa_atexit@plt+0x10e27c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq ip, r3, r4, ror r7 │ │ │ │ - andeq r0, r3, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + rsceq r6, r3, ip, lsr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11f994 <__cxa_atexit@plt+0x11416c> │ │ │ │ + ldr r2, [pc, #68] @ 11f9b0 <__cxa_atexit@plt+0x114188> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 119ad8 <__cxa_atexit@plt+0x10e2b0> │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldm r9, {r2, r8, r9} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 11f9a0 <__cxa_atexit@plt+0x114178> │ │ │ │ + ldr r5, [pc, #48] @ 11f9b8 <__cxa_atexit@plt+0x114190> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 117f6c <__cxa_atexit@plt+0x10c744> │ │ │ │ + b 567f14 <__cxa_atexit@plt+0x55c6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #12] @ 11f9b4 <__cxa_atexit@plt+0x11418c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + rsceq r6, r3, ip, lsl #13 │ │ │ │ + sbcseq r6, r5, r0, asr #2 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 119b24 <__cxa_atexit@plt+0x10e2fc> │ │ │ │ - ldr r7, [pc, #52] @ 119b34 <__cxa_atexit@plt+0x10e30c> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11fa1c <__cxa_atexit@plt+0x1141f4> │ │ │ │ + ldr r3, [pc, #80] @ 11fa34 <__cxa_atexit@plt+0x11420c> │ │ │ │ + ldr r2, [pc, #80] @ 11fa38 <__cxa_atexit@plt+0x114210> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 11fa3c <__cxa_atexit@plt+0x114214> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 11fa40 <__cxa_atexit@plt+0x114218> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 119b18 <__cxa_atexit@plt+0x10e2f0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 119b44 <__cxa_atexit@plt+0x10e31c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 119b38 <__cxa_atexit@plt+0x10e310> │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + rsceq r6, r3, ip, lsr #21 │ │ │ │ + sbcseq r6, r5, r4, asr #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11fa70 <__cxa_atexit@plt+0x114248> │ │ │ │ + ldr r5, [pc, #28] @ 11fa80 <__cxa_atexit@plt+0x114258> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d690 <__cxa_atexit@plt+0x661e68> │ │ │ │ + ldr r7, [pc, #12] @ 11fa84 <__cxa_atexit@plt+0x11425c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r8, r5, ip, lsl #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r6, r5, r8, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 119b74 <__cxa_atexit@plt+0x10e34c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 119bac <__cxa_atexit@plt+0x10e384> │ │ │ │ - ldr r7, [pc, #152] @ 119c00 <__cxa_atexit@plt+0x10e3d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r3, #6] │ │ │ │ - ldr r2, [pc, #120] @ 119bf8 <__cxa_atexit@plt+0x10e3d0> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq 119be0 <__cxa_atexit@plt+0x10e3b8> │ │ │ │ - ldr r3, [pc, #92] @ 119bfc <__cxa_atexit@plt+0x10e3d4> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11fb20 <__cxa_atexit@plt+0x1142f8> │ │ │ │ + ldr r3, [pc, #132] @ 11fb38 <__cxa_atexit@plt+0x114310> │ │ │ │ + ldr lr, [pc, #132] @ 11fb3c <__cxa_atexit@plt+0x114314> │ │ │ │ + ldr r9, [pc, #132] @ 11fb40 <__cxa_atexit@plt+0x114318> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr lr, [pc, #48] @ 119bf4 <__cxa_atexit@plt+0x10e3cc> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ + ldr sl, [pc, #128] @ 11fb44 <__cxa_atexit@plt+0x11431c> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 11fb48 <__cxa_atexit@plt+0x114320> │ │ │ │ add lr, pc, lr │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 119bec <__cxa_atexit@plt+0x10e3c4> │ │ │ │ - b 119c5c <__cxa_atexit@plt+0x10e434> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #36] @ 11fb4c <__cxa_atexit@plt+0x114324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq ip, r3, r0, lsl #13 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 119c24 <__cxa_atexit@plt+0x10e3fc> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 140388 <__cxa_atexit@plt+0x134b60> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffff61ec │ │ │ │ + @ instruction: 0xffff6150 │ │ │ │ + @ instruction: 0xffff60bc │ │ │ │ + @ instruction: 0xffff606c │ │ │ │ + rsceq r6, r3, r4, lsr #20 │ │ │ │ + sbcseq r5, r5, ip, lsl ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ 119c50 <__cxa_atexit@plt+0x10e428> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addne r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - rsceq ip, r3, r4, lsr #11 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r9, [r2, #12]! │ │ │ │ - mov r0, r2 │ │ │ │ - ldr ip, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - ldr sl, [r0, #-8]! │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 119ca4 <__cxa_atexit@plt+0x10e47c> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 119d50 <__cxa_atexit@plt+0x10e528> │ │ │ │ - ldr r7, [pc, #616] @ 119efc <__cxa_atexit@plt+0x10e6d4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 11fba8 <__cxa_atexit@plt+0x114380> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 119e88 <__cxa_atexit@plt+0x10e660> │ │ │ │ - sub r1, r9, #1 │ │ │ │ - orr r1, r8, r1 │ │ │ │ - orr lr, r1, r9 │ │ │ │ - mov r1, #30 │ │ │ │ - bic r1, r1, lr │ │ │ │ - str r6, [sp] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - mvn r4, #0 │ │ │ │ - and r6, r8, #31 │ │ │ │ - lsr r1, r4, r1 │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - and r6, r1, r4, lsl r6 │ │ │ │ - ldr r1, [pc, #508] @ 119eec <__cxa_atexit@plt+0x10e6c4> │ │ │ │ - cmp fp, r5 │ │ │ │ + bcc 11fbb0 <__cxa_atexit@plt+0x114388> │ │ │ │ + ldr r1, [pc, #64] @ 11fbcc <__cxa_atexit@plt+0x1143a4> │ │ │ │ + ldr r0, [pc, #64] @ 11fbd0 <__cxa_atexit@plt+0x1143a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r8, r9, lr} │ │ │ │ - and r8, r6, r7 │ │ │ │ - add r1, r5, #20 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - bhi 119e94 <__cxa_atexit@plt+0x10e66c> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - cmp r8, #0 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq 119dd8 <__cxa_atexit@plt+0x10e5b0> │ │ │ │ - ldr r7, [pc, #444] @ 119ef0 <__cxa_atexit@plt+0x10e6c8> │ │ │ │ - tst r3, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - beq 119e3c <__cxa_atexit@plt+0x10e614> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 117644 <__cxa_atexit@plt+0x10be1c> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - cmp r9, r0 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - bls 119da8 <__cxa_atexit@plt+0x10e580> │ │ │ │ - rsb r6, r9, #0 │ │ │ │ - eor r6, r9, r6 │ │ │ │ - and r6, lr, r6 │ │ │ │ - cmp r6, r8 │ │ │ │ - bne 119c8c <__cxa_atexit@plt+0x10e464> │ │ │ │ - tst lr, r9 │ │ │ │ - strne ip, [r5, #16] │ │ │ │ - streq sl, [r5, #16] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r0 │ │ │ │ - str r1, [r2] │ │ │ │ - b 1196c8 <__cxa_atexit@plt+0x10dea0> │ │ │ │ - cmp r0, r9 │ │ │ │ - bls 119df0 <__cxa_atexit@plt+0x10e5c8> │ │ │ │ - rsb r6, r0, #0 │ │ │ │ - eor r6, r0, r6 │ │ │ │ - and r6, r6, r8 │ │ │ │ - cmp r6, lr │ │ │ │ - bne 119c8c <__cxa_atexit@plt+0x10e464> │ │ │ │ - tst r0, r8 │ │ │ │ - str ip, [r2] │ │ │ │ - beq 119e64 <__cxa_atexit@plt+0x10e63c> │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 119e6c <__cxa_atexit@plt+0x10e644> │ │ │ │ - ldr r7, [pc, #276] @ 119ef4 <__cxa_atexit@plt+0x10e6cc> │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r1] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - cmp r8, lr │ │ │ │ - bne 119c8c <__cxa_atexit@plt+0x10e464> │ │ │ │ - ldr r7, [pc, #224] @ 119ee0 <__cxa_atexit@plt+0x10e6b8> │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r6, [r5, #8] │ │ │ │ - bhi 119ec4 <__cxa_atexit@plt+0x10e69c> │ │ │ │ - ldr r7, [pc, #196] @ 119ee4 <__cxa_atexit@plt+0x10e6bc> │ │ │ │ - tst ip, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 119e78 <__cxa_atexit@plt+0x10e650> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 119b44 <__cxa_atexit@plt+0x10e31c> │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 119eb4 <__cxa_atexit@plt+0x10e68c> │ │ │ │ - add r9, r3, #12 │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - ldr r3, [r3, #24] │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - b 117f6c <__cxa_atexit@plt+0x10c744> │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r5, #16] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ + b 66d710 <__cxa_atexit@plt+0x661ee8> │ │ │ │ mov r6, r3 │ │ │ │ - b 11a078 <__cxa_atexit@plt+0x10e850> │ │ │ │ - ldr r0, [ip] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #92] @ 119ef8 <__cxa_atexit@plt+0x10e6d0> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ + b 11fbb8 <__cxa_atexit@plt+0x114390> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 11fbc8 <__cxa_atexit@plt+0x1143a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldrsbeq r5, [r5], #228 @ 0xe4 │ │ │ │ + @ instruction: 0xffffe99c │ │ │ │ + rsceq r6, r3, r8, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 11fc1c <__cxa_atexit@plt+0x1143f4> │ │ │ │ + ldr r2, [pc, #68] @ 11fc38 <__cxa_atexit@plt+0x114410> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11fc28 <__cxa_atexit@plt+0x114400> │ │ │ │ + ldr r5, [pc, #48] @ 11fc40 <__cxa_atexit@plt+0x114418> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d690 <__cxa_atexit@plt+0x661e68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 119ee8 <__cxa_atexit@plt+0x10e6c0> │ │ │ │ + ldr r7, [pc, #12] @ 11fc3c <__cxa_atexit@plt+0x114414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - sbcseq r8, r5, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - @ instruction: 0xffffd904 │ │ │ │ - rsceq ip, r3, r4, lsl #8 │ │ │ │ - ldrsheq r8, [r5], #4 │ │ │ │ - rsceq ip, r3, r0, asr r5 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - bne 119f40 <__cxa_atexit@plt+0x10e718> │ │ │ │ - ldr r7, [pc, #124] @ 119fa4 <__cxa_atexit@plt+0x10e77c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 119f78 <__cxa_atexit@plt+0x10e750> │ │ │ │ - mov r7, r8 │ │ │ │ - b 119b44 <__cxa_atexit@plt+0x10e31c> │ │ │ │ - ldr r2, [pc, #80] @ 119f98 <__cxa_atexit@plt+0x10e770> │ │ │ │ + rsceq r6, r3, r4, lsl #8 │ │ │ │ + sbcseq r5, r5, r0, asr #29 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11fca4 <__cxa_atexit@plt+0x11447c> │ │ │ │ + ldr r3, [pc, #80] @ 11fcbc <__cxa_atexit@plt+0x114494> │ │ │ │ + ldr r2, [pc, #80] @ 11fcc0 <__cxa_atexit@plt+0x114498> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 11fcc4 <__cxa_atexit@plt+0x11449c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 119f84 <__cxa_atexit@plt+0x10e75c> │ │ │ │ - ldr r7, [pc, #60] @ 119f9c <__cxa_atexit@plt+0x10e774> │ │ │ │ - str r9, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq 119f78 <__cxa_atexit@plt+0x10e750> │ │ │ │ - mov r7, r8 │ │ │ │ - b 119b44 <__cxa_atexit@plt+0x10e31c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 119fa0 <__cxa_atexit@plt+0x10e778> │ │ │ │ + ldr r7, [pc, #28] @ 11fcc8 <__cxa_atexit@plt+0x1144a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - sbcseq r8, r5, r8, lsr #32 │ │ │ │ - @ instruction: 0xfffffc14 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 119fcc <__cxa_atexit@plt+0x10e7a4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 11a00c <__cxa_atexit@plt+0x10e7e4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 11a01c <__cxa_atexit@plt+0x10e7f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strdeq ip, [r3], #28 @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 11a078 <__cxa_atexit@plt+0x10e850> │ │ │ │ - andeq r0, r3, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + rsceq r6, r3, ip, ror r8 │ │ │ │ + sbcseq r5, r5, r4, asr #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11a058 <__cxa_atexit@plt+0x10e830> │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldm r9, {r2, r8, r9} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 11fcf8 <__cxa_atexit@plt+0x1144d0> │ │ │ │ + ldr r5, [pc, #28] @ 11fd08 <__cxa_atexit@plt+0x1144e0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 117f6c <__cxa_atexit@plt+0x10c744> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 7f1520 <__cxa_atexit@plt+0x7e5cf8> │ │ │ │ + ldr r7, [pc, #12] @ 11fd0c <__cxa_atexit@plt+0x1144e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsheq r5, [r5], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r0, r5 │ │ │ │ - ldr lr, [r0], #-16 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 11a1a8 <__cxa_atexit@plt+0x10e980> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 11a0ec <__cxa_atexit@plt+0x10e8c4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 11a188 <__cxa_atexit@plt+0x10e960> │ │ │ │ - ldr ip, [r0, #3] │ │ │ │ - ldr r2, [r0, #7] │ │ │ │ - ldr r3, [r0, #11] │ │ │ │ - ldr r0, [r0, #15] │ │ │ │ - cmp r9, r0 │ │ │ │ - bhi 11a104 <__cxa_atexit@plt+0x10e8dc> │ │ │ │ - cmp r0, r9 │ │ │ │ - bls 11a138 <__cxa_atexit@plt+0x10e910> │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r1, r0, r1 │ │ │ │ - and r1, r1, r8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 11a188 <__cxa_atexit@plt+0x10e960> │ │ │ │ - tst r0, r8 │ │ │ │ - moveq r2, ip │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r0, r2 │ │ │ │ - b 11a08c <__cxa_atexit@plt+0x10e864> │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - b 11a1f0 <__cxa_atexit@plt+0x10e9c8> │ │ │ │ - rsb r1, r9, #0 │ │ │ │ - eor r1, r9, r1 │ │ │ │ - and r1, r3, r1 │ │ │ │ - cmp r1, r8 │ │ │ │ - bne 11a188 <__cxa_atexit@plt+0x10e960> │ │ │ │ - tst r3, r9 │ │ │ │ - strne lr, [r5, #4] │ │ │ │ - streq sl, [r5, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - mov sl, ip │ │ │ │ - str r2, [r5] │ │ │ │ - b 1196c8 <__cxa_atexit@plt+0x10dea0> │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 11a188 <__cxa_atexit@plt+0x10e960> │ │ │ │ - ldr r3, [pc, #148] @ 11a1dc <__cxa_atexit@plt+0x10e9b4> │ │ │ │ - mov r0, r5 │ │ │ │ - sub r1, r5, #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 11fda8 <__cxa_atexit@plt+0x114580> │ │ │ │ + ldr r3, [pc, #132] @ 11fdc0 <__cxa_atexit@plt+0x114598> │ │ │ │ + ldr lr, [pc, #132] @ 11fdc4 <__cxa_atexit@plt+0x11459c> │ │ │ │ + ldr r9, [pc, #132] @ 11fdc8 <__cxa_atexit@plt+0x1145a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r0, #-12]! │ │ │ │ - cmp fp, r1 │ │ │ │ - stmdb r5, {sl, ip} │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bhi 11a1c0 <__cxa_atexit@plt+0x10e998> │ │ │ │ - ldr r0, [pc, #112] @ 11a1e0 <__cxa_atexit@plt+0x10e9b8> │ │ │ │ - tst lr, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 11a19c <__cxa_atexit@plt+0x10e974> │ │ │ │ - mov r7, lr │ │ │ │ - b 119b44 <__cxa_atexit@plt+0x10e31c> │ │ │ │ - ldr r7, [pc, #92] @ 11a1ec <__cxa_atexit@plt+0x10e9c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r7, lr │ │ │ │ + ldr sl, [pc, #128] @ 11fdcc <__cxa_atexit@plt+0x1145a4> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 11fdd0 <__cxa_atexit@plt+0x1145a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 11a1e8 <__cxa_atexit@plt+0x10e9c0> │ │ │ │ + ldr r7, [pc, #36] @ 11fdd4 <__cxa_atexit@plt+0x1145ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 11a1e4 <__cxa_atexit@plt+0x10e9bc> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ + @ instruction: 0xffff5f64 │ │ │ │ + @ instruction: 0xffff5ec8 │ │ │ │ + @ instruction: 0xffff5e34 │ │ │ │ + @ instruction: 0xffff5de4 │ │ │ │ + smlaleq r6, r3, ip, r7 │ │ │ │ + smullseq r5, r5, r4, r9 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11fe04 <__cxa_atexit@plt+0x1145dc> │ │ │ │ + ldr r5, [pc, #28] @ 11fe14 <__cxa_atexit@plt+0x1145ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d4e8 <__cxa_atexit@plt+0x661cc0> │ │ │ │ + ldr r7, [pc, #12] @ 11fe18 <__cxa_atexit@plt+0x1145f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r2 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - sbcseq r7, r5, ip, ror #27 │ │ │ │ - sbcseq r7, r5, r8, lsl #28 │ │ │ │ - rsceq ip, r3, r8, asr r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsheq r5, [r5], #192 @ 0xc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + add r5, r5, #4 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 11a2f0 <__cxa_atexit@plt+0x10eac8> │ │ │ │ - ldr lr, [pc, #284] @ 11a330 <__cxa_atexit@plt+0x10eb08> │ │ │ │ - mov ip, r5 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ + bcc 11feb4 <__cxa_atexit@plt+0x11468c> │ │ │ │ + ldr r3, [pc, #132] @ 11fecc <__cxa_atexit@plt+0x1146a4> │ │ │ │ + ldr lr, [pc, #132] @ 11fed0 <__cxa_atexit@plt+0x1146a8> │ │ │ │ + ldr r9, [pc, #132] @ 11fed4 <__cxa_atexit@plt+0x1146ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #128] @ 11fed8 <__cxa_atexit@plt+0x1146b0> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 11fedc <__cxa_atexit@plt+0x1146b4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [ip, #4]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - mov sl, r5 │ │ │ │ - str r3, [r1, #12] │ │ │ │ - and r3, r7, #31 │ │ │ │ - mvn lr, #0 │ │ │ │ - and r8, r0, lr, lsl r3 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [sl, #12]! │ │ │ │ - mov r0, #30 │ │ │ │ - str r2, [r1, #8] │ │ │ │ - sub r2, r3, #1 │ │ │ │ - orr r2, r7, r2 │ │ │ │ - orr r2, r2, r3 │ │ │ │ - bic r0, r0, r2 │ │ │ │ - add r2, r5, #20 │ │ │ │ - and r8, r8, lr, lsr r0 │ │ │ │ - cmp fp, r5 │ │ │ │ - str r7, [r1, #16] │ │ │ │ - str r9, [r1, #24] │ │ │ │ - str r3, [r1, #20] │ │ │ │ - bhi 11a308 <__cxa_atexit@plt+0x10eae0> │ │ │ │ - cmp r8, #0 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - beq 11a2b0 <__cxa_atexit@plt+0x10ea88> │ │ │ │ - ldr r7, [pc, #160] @ 11a334 <__cxa_atexit@plt+0x10eb0c> │ │ │ │ - tst r1, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - beq 11a2c8 <__cxa_atexit@plt+0x10eaa0> │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r1 │ │ │ │ - b 117644 <__cxa_atexit@plt+0x10be1c> │ │ │ │ - ldr r7, [pc, #128] @ 11a338 <__cxa_atexit@plt+0x10eb10> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r2] │ │ │ │ - add r7, r7, #3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 11a320 <__cxa_atexit@plt+0x10eaf8> │ │ │ │ - add r9, r1, #12 │ │ │ │ - ldr r3, [r1, #24] │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - ldr sl, [r1, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r5, ip │ │ │ │ - b 117f6c <__cxa_atexit@plt+0x10c744> │ │ │ │ - ldr r3, [pc, #72] @ 11a340 <__cxa_atexit@plt+0x10eb18> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #44] @ 11a33c <__cxa_atexit@plt+0x10eb14> │ │ │ │ + ldr r7, [pc, #36] @ 11fee0 <__cxa_atexit@plt+0x1146b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r1 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r1 │ │ │ │ + @ instruction: 0xffff5e58 │ │ │ │ + @ instruction: 0xffff5dbc │ │ │ │ + @ instruction: 0xffff5d28 │ │ │ │ + @ instruction: 0xffff5cd8 │ │ │ │ + smlaleq r6, r3, r0, r6 │ │ │ │ + sbcseq r5, r5, r8, lsl #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11ff18 <__cxa_atexit@plt+0x1146f0> │ │ │ │ + ldr r2, [pc, #28] @ 11ff28 <__cxa_atexit@plt+0x114700> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d568 <__cxa_atexit@plt+0x661d40> │ │ │ │ + ldr r7, [pc, #12] @ 11ff2c <__cxa_atexit@plt+0x114704> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xffffd3a4 │ │ │ │ - rsceq fp, r3, ip, lsr #30 │ │ │ │ - sbcseq r7, r5, r0, lsl #25 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 11a1f0 <__cxa_atexit@plt+0x10e9c8> │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + rsceq r6, r3, r0, asr r1 │ │ │ │ + sbcseq r5, r5, ip, lsr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mvn r2, r7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - bne 11a3a4 <__cxa_atexit@plt+0x10eb7c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 11a3e8 <__cxa_atexit@plt+0x10ebc0> │ │ │ │ - ldr r7, [pc, #144] @ 11a41c <__cxa_atexit@plt+0x10ebf4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 11a3dc <__cxa_atexit@plt+0x10ebb4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 119b44 <__cxa_atexit@plt+0x10e31c> │ │ │ │ - ldr r2, [pc, #100] @ 11a410 <__cxa_atexit@plt+0x10ebe8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11a3fc <__cxa_atexit@plt+0x10ebd4> │ │ │ │ - ldr r7, [pc, #80] @ 11a414 <__cxa_atexit@plt+0x10ebec> │ │ │ │ - str r9, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq 11a3dc <__cxa_atexit@plt+0x10ebb4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 119b44 <__cxa_atexit@plt+0x10e31c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 11a420 <__cxa_atexit@plt+0x10ebf8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 11ff78 <__cxa_atexit@plt+0x114750> │ │ │ │ + ldr r2, [pc, #68] @ 11ff94 <__cxa_atexit@plt+0x11476c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 11ff84 <__cxa_atexit@plt+0x11475c> │ │ │ │ + ldr r5, [pc, #48] @ 11ff9c <__cxa_atexit@plt+0x114774> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 66d4e8 <__cxa_atexit@plt+0x661cc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 11a418 <__cxa_atexit@plt+0x10ebf0> │ │ │ │ + ldr r7, [pc, #12] @ 11ff98 <__cxa_atexit@plt+0x114770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffff774 │ │ │ │ - ldrheq r7, [r5], #176 @ 0xb0 │ │ │ │ - @ instruction: 0xfffff7b0 │ │ │ │ - sbcseq r7, r5, r4, asr #23 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 11a448 <__cxa_atexit@plt+0x10ec20> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 11a488 <__cxa_atexit@plt+0x10ec60> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 11a498 <__cxa_atexit@plt+0x10ec70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - rsceq fp, r3, r0, lsl #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11a4bc <__cxa_atexit@plt+0x10ec94> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsceq r6, r3, r8, lsr #1 │ │ │ │ + sbcseq r5, r5, r0, ror fp │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11a544 <__cxa_atexit@plt+0x10ed1c> │ │ │ │ - ldr r3, [pc, #156] @ 11a56c <__cxa_atexit@plt+0x10ed44> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 120000 <__cxa_atexit@plt+0x1147d8> │ │ │ │ + ldr r3, [pc, #80] @ 120018 <__cxa_atexit@plt+0x1147f0> │ │ │ │ + ldr r2, [pc, #80] @ 12001c <__cxa_atexit@plt+0x1147f4> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11a528 <__cxa_atexit@plt+0x10ed00> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11a538 <__cxa_atexit@plt+0x10ed10> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11a554 <__cxa_atexit@plt+0x10ed2c> │ │ │ │ - ldr r7, [pc, #120] @ 11a574 <__cxa_atexit@plt+0x10ed4c> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 120020 <__cxa_atexit@plt+0x1147f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ 120024 <__cxa_atexit@plt+0x1147fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11a570 <__cxa_atexit@plt+0x10ed48> │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + rsceq r6, r3, ip, asr #9 │ │ │ │ + ldrsheq r5, [r5], #164 @ 0xa4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 120054 <__cxa_atexit@plt+0x11482c> │ │ │ │ + ldr r5, [pc, #28] @ 120064 <__cxa_atexit@plt+0x11483c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1680 <__cxa_atexit@plt+0x7e5e58> │ │ │ │ + ldr r7, [pc, #12] @ 120068 <__cxa_atexit@plt+0x114840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r7, r5, r4, ror sl │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r5, r5, r8, lsr #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11a5c8 <__cxa_atexit@plt+0x10eda0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11a5dc <__cxa_atexit@plt+0x10edb4> │ │ │ │ - ldr r2, [pc, #60] @ 11a5e8 <__cxa_atexit@plt+0x10edc0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + add ip, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 120134 <__cxa_atexit@plt+0x11490c> │ │ │ │ + ldr r3, [pc, #184] @ 120150 <__cxa_atexit@plt+0x114928> │ │ │ │ + ldr r9, [pc, #184] @ 120154 <__cxa_atexit@plt+0x11492c> │ │ │ │ + sub r0, r6, #50 @ 0x32 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + ldr sl, [pc, #172] @ 120158 <__cxa_atexit@plt+0x114930> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r5, r6, #74 @ 0x4a │ │ │ │ + sub r1, r6, #66 @ 0x42 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r3, [pc, #156] @ 12015c <__cxa_atexit@plt+0x114934> │ │ │ │ + str r9, [r7, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r7, {r3, r8} │ │ │ │ + ldr r3, [pc, #140] @ 120160 <__cxa_atexit@plt+0x114938> │ │ │ │ + str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ + sub r2, r6, #58 @ 0x3a │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-32] @ 0xffffffe0 │ │ │ │ + ldr r3, [pc, #124] @ 120164 <__cxa_atexit@plt+0x11493c> │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + sub lr, r6, #43 @ 0x2b │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #108] @ 120168 <__cxa_atexit@plt+0x114940> │ │ │ │ + str r0, [r7, #24] │ │ │ │ + ldr r0, [ip] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r5, [r7, #36] @ 0x24 │ │ │ │ + str r3, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #23 │ │ │ │ + mov r5, ip │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #48] @ 12016c <__cxa_atexit@plt+0x114944> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff57e0 │ │ │ │ + @ instruction: 0xffff5644 │ │ │ │ + rsceq r6, r3, r0, asr #8 │ │ │ │ + @ instruction: 0xffff5770 │ │ │ │ + @ instruction: 0xffff5654 │ │ │ │ + @ instruction: 0xffff5680 │ │ │ │ + @ instruction: 0xffff56f4 │ │ │ │ + sbcseq r5, r5, r0, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11a624 <__cxa_atexit@plt+0x10edfc> │ │ │ │ - ldr r8, [pc, #36] @ 11a62c <__cxa_atexit@plt+0x10ee04> │ │ │ │ + bhi 1201bc <__cxa_atexit@plt+0x114994> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 11a630 <__cxa_atexit@plt+0x10ee08> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #52] @ 1201c4 <__cxa_atexit@plt+0x11499c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 1201c8 <__cxa_atexit@plt+0x1149a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 1201cc <__cxa_atexit@plt+0x1149a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbceq r4, r0, r2, lsl ip │ │ │ │ - rsceq fp, r3, r4, ror #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11a6d8 <__cxa_atexit@plt+0x10eeb0> │ │ │ │ - ldr r7, [pc, #168] @ 11a700 <__cxa_atexit@plt+0x10eed8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r9} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 11a6bc <__cxa_atexit@plt+0x10ee94> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 11a6c8 <__cxa_atexit@plt+0x10eea0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 11a6ec <__cxa_atexit@plt+0x10eec4> │ │ │ │ - ldr r7, [pc, #132] @ 11a708 <__cxa_atexit@plt+0x10eee0> │ │ │ │ - ldr r0, [pc, #132] @ 11a70c <__cxa_atexit@plt+0x10eee4> │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r7, [r2, #-8] │ │ │ │ - str r6, [r2, #-4] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - ldr r7, [pc, #104] @ 11a710 <__cxa_atexit@plt+0x10eee8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11a704 <__cxa_atexit@plt+0x10eedc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - sbcseq r7, r5, r0, ror #17 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - rsceq fp, r3, r4, asr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11a770 <__cxa_atexit@plt+0x10ef48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 11a780 <__cxa_atexit@plt+0x10ef58> │ │ │ │ - ldr r1, [pc, #76] @ 11a790 <__cxa_atexit@plt+0x10ef68> │ │ │ │ - ldr r0, [pc, #76] @ 11a794 <__cxa_atexit@plt+0x10ef6c> │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - stm r5, {r1, r6} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r6, [pc, #52] @ 11a798 <__cxa_atexit@plt+0x10ef70> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - smlaleq fp, r3, ip, r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11a4bc <__cxa_atexit@plt+0x10ec94> │ │ │ │ + rsceq r5, r3, r8, ror #28 │ │ │ │ + rsceq r5, r3, r4, ror #28 │ │ │ │ + strhteq r5, [r3], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11a81c <__cxa_atexit@plt+0x10eff4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 11a838 <__cxa_atexit@plt+0x10f010> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11a824 <__cxa_atexit@plt+0x10effc> │ │ │ │ - ldr r3, [pc, #76] @ 11a83c <__cxa_atexit@plt+0x10f014> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq 11a80c <__cxa_atexit@plt+0x10efe4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 11a928 <__cxa_atexit@plt+0x10f100> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 11a840 <__cxa_atexit@plt+0x10f018> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, r3, r0, lsr #16 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - smullseq r7, r5, r8, r7 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 11a89c <__cxa_atexit@plt+0x10f074> │ │ │ │ + bhi 120240 <__cxa_atexit@plt+0x114a18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11a8a8 <__cxa_atexit@plt+0x10f080> │ │ │ │ - ldr r1, [pc, #68] @ 11a8b8 <__cxa_atexit@plt+0x10f090> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #48] @ 11a8bc <__cxa_atexit@plt+0x10f094> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ + bcc 12024c <__cxa_atexit@plt+0x114a24> │ │ │ │ + ldr lr, [pc, #92] @ 12025c <__cxa_atexit@plt+0x114a34> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 120260 <__cxa_atexit@plt+0x114a38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #64] @ 120264 <__cxa_atexit@plt+0x114a3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 7f1770 <__cxa_atexit@plt+0x7e5f48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r3, r0, lsl #15 │ │ │ │ - rsceq fp, r3, r4, lsl #15 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11a904 <__cxa_atexit@plt+0x10f0dc> │ │ │ │ - ldr r7, [pc, #52] @ 11a918 <__cxa_atexit@plt+0x10f0f0> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq 11a8f8 <__cxa_atexit@plt+0x10f0d0> │ │ │ │ - mov r7, sl │ │ │ │ - b 11a928 <__cxa_atexit@plt+0x10f100> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + rsceq r5, r3, ip, ror #27 │ │ │ │ + rsceq r5, r3, ip, lsr lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1202a0 <__cxa_atexit@plt+0x114a78> │ │ │ │ + ldr r3, [pc, #36] @ 1202a8 <__cxa_atexit@plt+0x114a80> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #20] @ 1202ac <__cxa_atexit@plt+0x114a84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 11a91c <__cxa_atexit@plt+0x10f0f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r5, r3, r0, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1202dc <__cxa_atexit@plt+0x114ab4> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 1202e0 <__cxa_atexit@plt+0x114ab8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + sbcseq r5, r5, ip, lsl #13 │ │ │ │ + rsceq r5, r3, ip, lsl #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 12032c <__cxa_atexit@plt+0x114b04> │ │ │ │ + ldr r2, [pc, #52] @ 120334 <__cxa_atexit@plt+0x114b0c> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #44] @ 120338 <__cxa_atexit@plt+0x114b10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 7f1680 <__cxa_atexit@plt+0x7e5e58> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrheq r7, [r5], #104 @ 0x68 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, r3, r8, ror #25 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r8, [pc, #292] @ 11aa5c <__cxa_atexit@plt+0x10f234> │ │ │ │ - ldr r9, [pc, #292] @ 11aa60 <__cxa_atexit@plt+0x10f238> │ │ │ │ - mov sl, r6 │ │ │ │ - mov r1, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r6, sl, r1 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 11a9d4 <__cxa_atexit@plt+0x10f1ac> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 11a9c4 <__cxa_atexit@plt+0x10f19c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 11aa3c <__cxa_atexit@plt+0x10f214> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r0, r3, #20 │ │ │ │ - add r1, r1, #20 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - str ip, [r6, #12] │ │ │ │ - add ip, r3, #4 │ │ │ │ - mov r3, r0 │ │ │ │ - tst r2, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - bne 11a94c <__cxa_atexit@plt+0x10f124> │ │ │ │ - ldr r0, [r2] │ │ │ │ - add r6, sl, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, ip, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 11aa4c <__cxa_atexit@plt+0x10f224> │ │ │ │ - ldr r0, [pc, #120] @ 11aa64 <__cxa_atexit@plt+0x10f23c> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str ip, [r3] │ │ │ │ - ldr r1, [r5, #16]! │ │ │ │ - ldr r8, [pc, #96] @ 11aa68 <__cxa_atexit@plt+0x10f240> │ │ │ │ - add r0, r6, #17 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #88] @ 11aa6c <__cxa_atexit@plt+0x10f244> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1203a8 <__cxa_atexit@plt+0x114b80> │ │ │ │ + ldr r8, [pc, #84] @ 1203b4 <__cxa_atexit@plt+0x114b8c> │ │ │ │ + ldr lr, [pc, #84] @ 1203b8 <__cxa_atexit@plt+0x114b90> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r9, [pc, #80] @ 1203bc <__cxa_atexit@plt+0x114b94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - add r7, r6, #30 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + mov r2, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + str lr, [r2, #20]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + b 7f1b80 <__cxa_atexit@plt+0x7e6358> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - strdeq fp, [r3], #80 @ 0x50 @ │ │ │ │ - rsceq fp, r3, r0, lsl r6 │ │ │ │ - sbcseq r7, r5, r8, asr r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 11aac8 <__cxa_atexit@plt+0x10f2a0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 11aac0 <__cxa_atexit@plt+0x10f298> │ │ │ │ - ldr r3, [pc, #44] @ 11aad0 <__cxa_atexit@plt+0x10f2a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ 11aad4 <__cxa_atexit@plt+0x10f2ac> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 5a7844 <__cxa_atexit@plt+0x59c01c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlaleq fp, r3, r4, r5 │ │ │ │ - rsceq fp, r3, r8, lsl #18 │ │ │ │ - sbcseq r7, r5, r4, ror #10 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + rsceq r5, r3, ip, ror #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 11ab38 <__cxa_atexit@plt+0x10f310> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 11ab30 <__cxa_atexit@plt+0x10f308> │ │ │ │ - ldr r3, [pc, #52] @ 11ab40 <__cxa_atexit@plt+0x10f318> │ │ │ │ - ldr r9, [pc, #52] @ 11ab44 <__cxa_atexit@plt+0x10f31c> │ │ │ │ - ldr r2, [pc, #52] @ 11ab48 <__cxa_atexit@plt+0x10f320> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1203f8 <__cxa_atexit@plt+0x114bd0> │ │ │ │ + ldr r3, [pc, #40] @ 120410 <__cxa_atexit@plt+0x114be8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #20] @ 120414 <__cxa_atexit@plt+0x114bec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + sbcseq r5, r5, r4, lsl #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 120464 <__cxa_atexit@plt+0x114c3c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 12046c <__cxa_atexit@plt+0x114c44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 86f90c <__cxa_atexit@plt+0x8640e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #44] @ 120470 <__cxa_atexit@plt+0x114c48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 120474 <__cxa_atexit@plt+0x114c4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1b10 <__cxa_atexit@plt+0x7e62e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + rsceq r5, r3, r0, asr #23 │ │ │ │ + strhteq r5, [r3], #188 @ 0xbc │ │ │ │ + rsceq r5, r3, r8, lsl #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1204b0 <__cxa_atexit@plt+0x114c88> │ │ │ │ + ldr r3, [pc, #36] @ 1204b8 <__cxa_atexit@plt+0x114c90> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #20] @ 1204bc <__cxa_atexit@plt+0x114c94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r5, r8, lsl #10 │ │ │ │ - sbcseq r7, r5, r8, lsl r5 │ │ │ │ - rsceq fp, r3, r8, lsl r5 │ │ │ │ - sbcseq r7, r5, r4, lsr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 11aba4 <__cxa_atexit@plt+0x10f37c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 11ab9c <__cxa_atexit@plt+0x10f374> │ │ │ │ - ldr r3, [pc, #44] @ 11abac <__cxa_atexit@plt+0x10f384> │ │ │ │ - ldr r2, [pc, #44] @ 11abb0 <__cxa_atexit@plt+0x10f388> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r5, r3, r0, asr fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1204ec <__cxa_atexit@plt+0x114cc4> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 1204f0 <__cxa_atexit@plt+0x114cc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ + sbcseq r5, r5, ip, ror r4 │ │ │ │ + rsceq r5, r3, ip, ror fp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 120568 <__cxa_atexit@plt+0x114d40> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 120574 <__cxa_atexit@plt+0x114d4c> │ │ │ │ + ldr lr, [pc, #96] @ 120584 <__cxa_atexit@plt+0x114d5c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 120588 <__cxa_atexit@plt+0x114d60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [pc, #68] @ 12058c <__cxa_atexit@plt+0x114d64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ - b 760028 <__cxa_atexit@plt+0x754800> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + b 7f1b80 <__cxa_atexit@plt+0x7e6358> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r5, r0, ror #10 │ │ │ │ - rsceq fp, r3, ip, lsr #9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 11abd4 <__cxa_atexit@plt+0x10f3ac> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsceq r5, r3, r8, asr #21 │ │ │ │ + rsceq r5, r3, r8, lsl fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1205d8 <__cxa_atexit@plt+0x114db0> │ │ │ │ + ldr r2, [pc, #52] @ 1205e0 <__cxa_atexit@plt+0x114db8> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #44] @ 1205e4 <__cxa_atexit@plt+0x114dbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1680 <__cxa_atexit@plt+0x7e5e58> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r5, ip, asr #10 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, r3, ip, lsr sl │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 120650 <__cxa_atexit@plt+0x114e28> │ │ │ │ + ldr r2, [pc, #80] @ 12065c <__cxa_atexit@plt+0x114e34> │ │ │ │ + ldr lr, [pc, #80] @ 120660 <__cxa_atexit@plt+0x114e38> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [pc, #76] @ 120664 <__cxa_atexit@plt+0x114e3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + b 7f1770 <__cxa_atexit@plt+0x7e5f48> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + rsceq r5, r3, r0, asr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1206a0 <__cxa_atexit@plt+0x114e78> │ │ │ │ + ldr r3, [pc, #40] @ 1206b8 <__cxa_atexit@plt+0x114e90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 1206bc <__cxa_atexit@plt+0x114e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + sbcseq r5, r5, r0, ror #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 120704 <__cxa_atexit@plt+0x114edc> │ │ │ │ + ldr r7, [pc, #44] @ 12071c <__cxa_atexit@plt+0x114ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ - ldrheq r6, [r5], #32 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 11ac3c <__cxa_atexit@plt+0x10f414> │ │ │ │ - ldr r0, [pc, #12] @ 11ac40 <__cxa_atexit@plt+0x10f418> │ │ │ │ + ldr r7, [pc, #20] @ 120720 <__cxa_atexit@plt+0x114ef8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, r5, r0, lsr #5 │ │ │ │ - smullseq r6, r5, ip, r2 │ │ │ │ - sbcseq r6, r5, r8, ror #4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + ldrsheq r5, [r5], #60 @ 0x3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 11ac68 <__cxa_atexit@plt+0x10f440> │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 120768 <__cxa_atexit@plt+0x114f40> │ │ │ │ + ldr r7, [pc, #44] @ 120780 <__cxa_atexit@plt+0x114f58> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r7, [pc, #20] @ 120784 <__cxa_atexit@plt+0x114f5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, r5, r8, asr r2 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + smullseq r5, r5, r4, r3 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 11ac8c <__cxa_atexit@plt+0x10f464> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1207bc <__cxa_atexit@plt+0x114f94> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r2, [pc, #24] @ 1207c4 <__cxa_atexit@plt+0x114f9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1770 <__cxa_atexit@plt+0x7e5f48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r3], #52 @ 0x34 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + strhteq r5, [r3], #132 @ 0x84 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11acf8 <__cxa_atexit@plt+0x10f4d0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 11ad14 <__cxa_atexit@plt+0x10f4ec> │ │ │ │ + bhi 1207f8 <__cxa_atexit@plt+0x114fd0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 120800 <__cxa_atexit@plt+0x114fd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11ad00 <__cxa_atexit@plt+0x10f4d8> │ │ │ │ - ldr r3, [pc, #76] @ 11ad18 <__cxa_atexit@plt+0x10f4f0> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - beq 11ace8 <__cxa_atexit@plt+0x10f4c0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 11ae04 <__cxa_atexit@plt+0x10f5dc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1700 <__cxa_atexit@plt+0x7e5ed8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 11ad1c <__cxa_atexit@plt+0x10f4f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + rsceq r5, r3, r0, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 12084c <__cxa_atexit@plt+0x115024> │ │ │ │ + ldr r2, [pc, #68] @ 120868 <__cxa_atexit@plt+0x115040> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 120858 <__cxa_atexit@plt+0x115030> │ │ │ │ + ldr r5, [pc, #48] @ 120870 <__cxa_atexit@plt+0x115048> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, r3, r4, asr #6 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - sbcseq r7, r5, ip, lsr r4 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 11ad78 <__cxa_atexit@plt+0x10f550> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11ad84 <__cxa_atexit@plt+0x10f55c> │ │ │ │ - ldr r1, [pc, #68] @ 11ad94 <__cxa_atexit@plt+0x10f56c> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #48] @ 11ad98 <__cxa_atexit@plt+0x10f570> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b 7f1680 <__cxa_atexit@plt+0x7e5e58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 12086c <__cxa_atexit@plt+0x115044> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r3, r4, lsr #5 │ │ │ │ - rsceq fp, r3, r8, lsr #5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldrdeq r5, [r3], #116 @ 0x74 @ │ │ │ │ + sbcseq r5, r5, r4, lsr #5 │ │ │ │ + @ instruction: 0xfffff830 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11ade0 <__cxa_atexit@plt+0x10f5b8> │ │ │ │ - ldr r7, [pc, #52] @ 11adf4 <__cxa_atexit@plt+0x10f5cc> │ │ │ │ - tst sl, #3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 12091c <__cxa_atexit@plt+0x1150f4> │ │ │ │ + ldr r3, [pc, #152] @ 120934 <__cxa_atexit@plt+0x11510c> │ │ │ │ + ldr sl, [pc, #152] @ 120938 <__cxa_atexit@plt+0x115110> │ │ │ │ + ldr r0, [pc, #152] @ 12093c <__cxa_atexit@plt+0x115114> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #148] @ 120940 <__cxa_atexit@plt+0x115118> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr lr, [pc, #144] @ 120944 <__cxa_atexit@plt+0x11511c> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str sl, [r7, #-16] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r0, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [pc, #104] @ 120948 <__cxa_atexit@plt+0x115120> │ │ │ │ + mov sl, r7 │ │ │ │ + sub r3, r6, #67 @ 0x43 │ │ │ │ + sub r1, r6, #59 @ 0x3b │ │ │ │ + sub r2, r6, #50 @ 0x32 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [sl, #12]! │ │ │ │ + stmdb r7, {r0, r8} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str sl, [r7, #28] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str r3, [r7, #44] @ 0x2c │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #40] @ 12094c <__cxa_atexit@plt+0x115124> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - beq 11add4 <__cxa_atexit@plt+0x10f5ac> │ │ │ │ - mov r7, sl │ │ │ │ - b 11ae04 <__cxa_atexit@plt+0x10f5dc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 11adf8 <__cxa_atexit@plt+0x10f5d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsceq r5, r3, r8, asr #24 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + sbcseq r5, r5, r8, ror #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 12097c <__cxa_atexit@plt+0x115154> │ │ │ │ + ldr r5, [pc, #28] @ 12098c <__cxa_atexit@plt+0x115164> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + b 7f14a0 <__cxa_atexit@plt+0x7e5c78> │ │ │ │ + ldr r7, [pc, #12] @ 120990 <__cxa_atexit@plt+0x115168> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r7, r5, ip, asr r3 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + smullseq r5, r5, r0, r1 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r8, [pc, #292] @ 11af38 <__cxa_atexit@plt+0x10f710> │ │ │ │ - ldr r9, [pc, #292] @ 11af3c <__cxa_atexit@plt+0x10f714> │ │ │ │ - mov sl, r6 │ │ │ │ - mov r1, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 120a40 <__cxa_atexit@plt+0x115218> │ │ │ │ + ldr r3, [pc, #152] @ 120a58 <__cxa_atexit@plt+0x115230> │ │ │ │ + ldr sl, [pc, #152] @ 120a5c <__cxa_atexit@plt+0x115234> │ │ │ │ + ldr r0, [pc, #152] @ 120a60 <__cxa_atexit@plt+0x115238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #148] @ 120a64 <__cxa_atexit@plt+0x11523c> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr lr, [pc, #144] @ 120a68 <__cxa_atexit@plt+0x115240> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r0, pc, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r6, sl, r1 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 11aeb0 <__cxa_atexit@plt+0x10f688> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 11aea0 <__cxa_atexit@plt+0x10f678> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 11af18 <__cxa_atexit@plt+0x10f6f0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r0, r3, #20 │ │ │ │ - add r1, r1, #20 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - str ip, [r6, #12] │ │ │ │ - add ip, r3, #4 │ │ │ │ - mov r3, r0 │ │ │ │ - tst r2, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - bne 11ae28 <__cxa_atexit@plt+0x10f600> │ │ │ │ - ldr r0, [r2] │ │ │ │ - add r6, sl, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, ip, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 11af28 <__cxa_atexit@plt+0x10f700> │ │ │ │ - ldr r0, [pc, #120] @ 11af40 <__cxa_atexit@plt+0x10f718> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str sl, [r7, #-16] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r0, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [pc, #104] @ 120a6c <__cxa_atexit@plt+0x115244> │ │ │ │ + mov sl, r7 │ │ │ │ + sub r3, r6, #67 @ 0x43 │ │ │ │ + sub r1, r6, #59 @ 0x3b │ │ │ │ + sub r2, r6, #50 @ 0x32 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str ip, [r3] │ │ │ │ - ldr r1, [r5, #16]! │ │ │ │ - ldr r8, [pc, #96] @ 11af44 <__cxa_atexit@plt+0x10f71c> │ │ │ │ - add r0, r6, #17 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #88] @ 11af48 <__cxa_atexit@plt+0x10f720> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - add r7, r6, #30 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - rsceq fp, r3, r4, lsl r1 │ │ │ │ - rsceq fp, r3, r4, lsr r1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11af90 <__cxa_atexit@plt+0x10f768> │ │ │ │ - ldr r7, [pc, #52] @ 11afa0 <__cxa_atexit@plt+0x10f778> │ │ │ │ - tst r8, #3 │ │ │ │ + str r9, [sl, #12]! │ │ │ │ + stmdb r7, {r0, r8} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str sl, [r7, #28] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str r3, [r7, #44] @ 0x2c │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #40] @ 120a70 <__cxa_atexit@plt+0x115248> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 11af84 <__cxa_atexit@plt+0x10f75c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 11afb0 <__cxa_atexit@plt+0x10f788> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 11afa4 <__cxa_atexit@plt+0x10f77c> │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + rsceq r5, r3, r4, lsr #22 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + sbcseq r5, r5, r4, asr #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 120aa8 <__cxa_atexit@plt+0x115280> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r2, [pc, #24] @ 120ab0 <__cxa_atexit@plt+0x115288> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1610 <__cxa_atexit@plt+0x7e5de8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrheq r7, [r5], #20 │ │ │ │ + rsceq r5, r3, r8, asr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11b014 <__cxa_atexit@plt+0x10f7ec> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #120] @ 11b048 <__cxa_atexit@plt+0x10f820> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - beq 11b024 <__cxa_atexit@plt+0x10f7fc> │ │ │ │ - ldr r7, [pc, #96] @ 11b04c <__cxa_atexit@plt+0x10f824> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 120ae4 <__cxa_atexit@plt+0x1152bc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11b034 <__cxa_atexit@plt+0x10f80c> │ │ │ │ - ldr r7, [pc, #80] @ 11b054 <__cxa_atexit@plt+0x10f82c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b e5ffc <__cxa_atexit@plt+0xda7d4> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #24] @ 120aec <__cxa_atexit@plt+0x1152c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f15a0 <__cxa_atexit@plt+0x7e5d78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + rsceq r5, r3, r4, lsr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 120b38 <__cxa_atexit@plt+0x115310> │ │ │ │ + ldr r2, [pc, #68] @ 120b54 <__cxa_atexit@plt+0x11532c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 120b44 <__cxa_atexit@plt+0x11531c> │ │ │ │ + ldr r5, [pc, #48] @ 120b5c <__cxa_atexit@plt+0x115334> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1520 <__cxa_atexit@plt+0x7e5cf8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 11b050 <__cxa_atexit@plt+0x10f828> │ │ │ │ + ldr r7, [pc, #12] @ 120b58 <__cxa_atexit@plt+0x115330> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - sbcseq r6, r5, r8, lsl lr │ │ │ │ - @ instruction: 0xfffcaff4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #80] @ 11b0bc <__cxa_atexit@plt+0x10f894> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11b0ac <__cxa_atexit@plt+0x10f884> │ │ │ │ - ldr r7, [pc, #56] @ 11b0c0 <__cxa_atexit@plt+0x10f898> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 11b0a0 <__cxa_atexit@plt+0x10f878> │ │ │ │ - mov r7, r8 │ │ │ │ - b e5ffc <__cxa_atexit@plt+0xda7d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + rsceq r5, r3, r8, ror #9 │ │ │ │ + sbcseq r4, r5, ip, lsr #31 │ │ │ │ + @ instruction: 0xfffff1e8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 120ba8 <__cxa_atexit@plt+0x115380> │ │ │ │ + ldr r2, [pc, #68] @ 120bc4 <__cxa_atexit@plt+0x11539c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 120bb4 <__cxa_atexit@plt+0x11538c> │ │ │ │ + ldr r5, [pc, #48] @ 120bcc <__cxa_atexit@plt+0x1153a4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f14a0 <__cxa_atexit@plt+0x7e5c78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 11b0c4 <__cxa_atexit@plt+0x10f89c> │ │ │ │ + ldr r7, [pc, #12] @ 120bc8 <__cxa_atexit@plt+0x1153a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffcaf6c │ │ │ │ - sbcseq r6, r5, r4, lsr #27 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #24] @ 11b0f8 <__cxa_atexit@plt+0x10f8d0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - beq 11b0f0 <__cxa_atexit@plt+0x10f8c8> │ │ │ │ - b 11afb0 <__cxa_atexit@plt+0x10f788> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsceq r5, r3, r8, ror r4 │ │ │ │ + sbcseq r4, r5, r8, asr pc │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11b15c <__cxa_atexit@plt+0x10f934> │ │ │ │ - sub r7, r3, #8 │ │ │ │ - ldr r3, [pc, #104] @ 11b18c <__cxa_atexit@plt+0x10f964> │ │ │ │ - ldr r2, [pc, #104] @ 11b190 <__cxa_atexit@plt+0x10f968> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 120c5c <__cxa_atexit@plt+0x115434> │ │ │ │ + ldr r3, [pc, #124] @ 120c74 <__cxa_atexit@plt+0x11544c> │ │ │ │ + ldr r2, [pc, #124] @ 120c78 <__cxa_atexit@plt+0x115450> │ │ │ │ + ldr r9, [pc, #124] @ 120c7c <__cxa_atexit@plt+0x115454> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #120] @ 120c80 <__cxa_atexit@plt+0x115458> │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr sl, [pc, #116] @ 120c84 <__cxa_atexit@plt+0x11545c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ands r1, r9, #3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - beq 11b170 <__cxa_atexit@plt+0x10f948> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 11b17c <__cxa_atexit@plt+0x10f954> │ │ │ │ - ldr r8, [r9, #2] │ │ │ │ - ldr r9, [r9, #6] │ │ │ │ - sub r7, r7, #8 │ │ │ │ - str r2, [r5], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 11b12c <__cxa_atexit@plt+0x10f904> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r7, [pc, #48] @ 11b194 <__cxa_atexit@plt+0x10f96c> │ │ │ │ + mov r1, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r2, r7 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r3, r6, #58 @ 0x3a │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + str r9, [r2, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str sl, [r7, #36] @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 120c88 <__cxa_atexit@plt+0x115460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - sbcseq r6, r5, r8, ror #31 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strdeq r5, [r3], #128 @ 0x80 @ │ │ │ │ + ldrheq r4, [r5], #224 @ 0xe0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r5, r7, #3 │ │ │ │ - cmp r5, #2 │ │ │ │ - bne 11b220 <__cxa_atexit@plt+0x10f9f8> │ │ │ │ - ldr r2, [pc, #152] @ 11b250 <__cxa_atexit@plt+0x10fa28> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 120cd8 <__cxa_atexit@plt+0x1154b0> │ │ │ │ + ldr r2, [pc, #32] @ 120ce8 <__cxa_atexit@plt+0x1154c0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5], #-8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11b20c <__cxa_atexit@plt+0x10f9e4> │ │ │ │ - sub r7, r3, #8 │ │ │ │ - ldr r3, [pc, #120] @ 11b254 <__cxa_atexit@plt+0x10fa2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ands r1, r9, #3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - beq 11b234 <__cxa_atexit@plt+0x10fa0c> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 11b240 <__cxa_atexit@plt+0x10fa18> │ │ │ │ - ldr r8, [r9, #2] │ │ │ │ - ldr r9, [r9, #6] │ │ │ │ - sub r7, r7, #8 │ │ │ │ - str r2, [r5], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 11b1dc <__cxa_atexit@plt+0x10f9b4> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r7, [pc, #68] @ 11b258 <__cxa_atexit@plt+0x10fa30> │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r5, r3, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - sbcseq r6, r5, r8, lsr pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11b2a0 <__cxa_atexit@plt+0x10fa78> │ │ │ │ - ldr r7, [pc, #52] @ 11b2b4 <__cxa_atexit@plt+0x10fa8c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - beq 11b294 <__cxa_atexit@plt+0x10fa6c> │ │ │ │ - mov r7, r8 │ │ │ │ - b e5ffc <__cxa_atexit@plt+0xda7d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 120d28 <__cxa_atexit@plt+0x115500> │ │ │ │ + ldr r3, [pc, #44] @ 120d40 <__cxa_atexit@plt+0x115518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r3, r6, #3 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 11b2b8 <__cxa_atexit@plt+0x10fa90> │ │ │ │ + mov r8, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #20] @ 120d44 <__cxa_atexit@plt+0x11551c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffcad74 │ │ │ │ - sbcseq r6, r5, ip, lsr #23 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + sbcseq r4, r5, r8, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11b384 <__cxa_atexit@plt+0x10fb5c> │ │ │ │ - ldr r7, [pc, #176] @ 11b390 <__cxa_atexit@plt+0x10fb68> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 11b35c <__cxa_atexit@plt+0x10fb34> │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r5, r3, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11b348 <__cxa_atexit@plt+0x10fb20> │ │ │ │ - sub r7, r3, #8 │ │ │ │ - ldr r3, [pc, #132] @ 11b394 <__cxa_atexit@plt+0x10fb6c> │ │ │ │ - ldr r2, [pc, #132] @ 11b398 <__cxa_atexit@plt+0x10fb70> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 120d9c <__cxa_atexit@plt+0x115574> │ │ │ │ + ldr r3, [pc, #48] @ 120db4 <__cxa_atexit@plt+0x11558c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r1, r9, #3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - beq 11b368 <__cxa_atexit@plt+0x10fb40> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 11b374 <__cxa_atexit@plt+0x10fb4c> │ │ │ │ - ldr r8, [r9, #2] │ │ │ │ - ldr r9, [r9, #6] │ │ │ │ - sub r7, r7, #8 │ │ │ │ - str r2, [r5], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 11b318 <__cxa_atexit@plt+0x10faf0> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r7, [pc, #76] @ 11b39c <__cxa_atexit@plt+0x10fb74> │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmib r7, {r3, sl} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #20] @ 120db8 <__cxa_atexit@plt+0x115590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + sbcseq r4, r5, r8, ror sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 120e08 <__cxa_atexit@plt+0x1155e0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 120e10 <__cxa_atexit@plt+0x1155e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 120e14 <__cxa_atexit@plt+0x1155ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 120e18 <__cxa_atexit@plt+0x1155f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + rsceq r5, r3, ip, lsl r2 │ │ │ │ + rsceq r5, r3, ip, ror #4 │ │ │ │ + rsceq r5, r3, r4, ror #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 120e78 <__cxa_atexit@plt+0x115650> │ │ │ │ + ldr r2, [pc, #68] @ 120e80 <__cxa_atexit@plt+0x115658> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 120e68 <__cxa_atexit@plt+0x115640> │ │ │ │ + mov r2, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r2, #4 │ │ │ │ + ldr r7, [r3, r2] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 11b3a0 <__cxa_atexit@plt+0x10fb78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 11b350 <__cxa_atexit@plt+0x10fb28> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - sbcseq r6, r5, r4, lsl #28 │ │ │ │ - sbcseq r6, r5, ip, asr #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11b428 <__cxa_atexit@plt+0x10fc00> │ │ │ │ - sub r7, r3, #4 │ │ │ │ - ldr r3, [pc, #108] @ 11b43c <__cxa_atexit@plt+0x10fc14> │ │ │ │ - ldr r2, [pc, #108] @ 11b440 <__cxa_atexit@plt+0x10fc18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r1, r9, #3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - beq 11b40c <__cxa_atexit@plt+0x10fbe4> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 11b418 <__cxa_atexit@plt+0x10fbf0> │ │ │ │ - ldr r8, [r9, #2] │ │ │ │ - ldr r9, [r9, #6] │ │ │ │ - sub r7, r7, #8 │ │ │ │ - str r2, [r5], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 11b3d8 <__cxa_atexit@plt+0x10fbb0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 11b42c <__cxa_atexit@plt+0x10fc04> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - add r5, r3, #4 │ │ │ │ - ldr r7, [pc, #16] @ 11b444 <__cxa_atexit@plt+0x10fc1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - sbcseq r6, r5, ip, lsl sp │ │ │ │ - sbcseq r6, r5, ip, lsl #26 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11b4a8 <__cxa_atexit@plt+0x10fc80> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 120f18 <__cxa_atexit@plt+0x1156f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11b4b0 <__cxa_atexit@plt+0x10fc88> │ │ │ │ - ldr r2, [pc, #68] @ 11b4c4 <__cxa_atexit@plt+0x10fc9c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #52] @ 11b4c8 <__cxa_atexit@plt+0x10fca0> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 120f20 <__cxa_atexit@plt+0x1156f8> │ │ │ │ + ldr ip, [pc, #96] @ 120f3c <__cxa_atexit@plt+0x115714> │ │ │ │ + ldr lr, [pc, #96] @ 120f40 <__cxa_atexit@plt+0x115718> │ │ │ │ + ldr r0, [pc, #96] @ 120f44 <__cxa_atexit@plt+0x11571c> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r1, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r3, {r0, r2, r7} │ │ │ │ - b 11b844 <__cxa_atexit@plt+0x11001c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 11b4b8 <__cxa_atexit@plt+0x10fc90> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r6, [r5], #12 │ │ │ │ - rsceq sl, r3, r0, ror #22 │ │ │ │ - sbcseq r6, r5, r8, lsl #25 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11b548 <__cxa_atexit@plt+0x10fd20> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11b550 <__cxa_atexit@plt+0x10fd28> │ │ │ │ - ldr lr, [pc, #96] @ 11b564 <__cxa_atexit@plt+0x10fd3c> │ │ │ │ - add sl, r7, #16 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r9, [pc, #76] @ 11b568 <__cxa_atexit@plt+0x10fd40> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #68] @ 11b56c <__cxa_atexit@plt+0x10fd44> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, r3, #16 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stm lr, {r0, r2, r7, r9} │ │ │ │ - sub r9, r6, #6 │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - b 11b844 <__cxa_atexit@plt+0x11001c> │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ mov r6, r3 │ │ │ │ - b 11b558 <__cxa_atexit@plt+0x10fd30> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + b 120f28 <__cxa_atexit@plt+0x115700> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 120f38 <__cxa_atexit@plt+0x115710> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - sbcseq r6, r5, r8, lsr r0 │ │ │ │ - rsceq sl, r3, ip, asr #21 │ │ │ │ - sbcseq r6, r5, r4, ror #23 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11b5c8 <__cxa_atexit@plt+0x10fda0> │ │ │ │ - ldr lr, [pc, #64] @ 11b5d8 <__cxa_atexit@plt+0x10fdb0> │ │ │ │ - add sl, r7, #16 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r3, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #40] @ 11b5dc <__cxa_atexit@plt+0x10fdb4> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r3, sl} │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + sbcseq r4, r5, ip, lsl #26 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + rsceq r5, r3, r0, ror r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 120f9c <__cxa_atexit@plt+0x115774> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 120fa4 <__cxa_atexit@plt+0x11577c> │ │ │ │ + ldr r1, [pc, #68] @ 120fc0 <__cxa_atexit@plt+0x115798> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + ldr r2, [pc, #60] @ 120fc4 <__cxa_atexit@plt+0x11579c> │ │ │ │ + sub r1, r6, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 120fac <__cxa_atexit@plt+0x115784> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 120fbc <__cxa_atexit@plt+0x115794> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - sbceq r3, r0, pc, ror #23 │ │ │ │ + sbcseq r4, r5, ip, lsl #25 │ │ │ │ + ldrdeq r5, [r3], #4 @ │ │ │ │ + ldrdeq r5, [r3], #0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11b618 <__cxa_atexit@plt+0x10fdf0> │ │ │ │ - ldr r8, [pc, #36] @ 11b620 <__cxa_atexit@plt+0x10fdf8> │ │ │ │ + bhi 121014 <__cxa_atexit@plt+0x1157ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 11b624 <__cxa_atexit@plt+0x10fdfc> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #52] @ 12101c <__cxa_atexit@plt+0x1157f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 121020 <__cxa_atexit@plt+0x1157f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 121024 <__cxa_atexit@plt+0x1157fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r0], #178 @ 0xb2 │ │ │ │ - strdeq sl, [r3], #144 @ 0x90 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #16 │ │ │ │ + rsceq r5, r3, r0, lsl r0 │ │ │ │ + rsceq r5, r3, r0, rrx │ │ │ │ + rsceq r5, r3, r8, asr r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 121084 <__cxa_atexit@plt+0x11585c> │ │ │ │ + ldr r2, [pc, #68] @ 12108c <__cxa_atexit@plt+0x115864> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 121074 <__cxa_atexit@plt+0x11584c> │ │ │ │ + mov r2, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r2, #4 │ │ │ │ + ldr r7, [r3, r2] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 11b698 <__cxa_atexit@plt+0x10fe70> │ │ │ │ + bhi 12112c <__cxa_atexit@plt+0x115904> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11b6a4 <__cxa_atexit@plt+0x10fe7c> │ │ │ │ - ldr lr, [pc, #92] @ 11b6b4 <__cxa_atexit@plt+0x10fe8c> │ │ │ │ - ldr r9, [pc, #92] @ 11b6b8 <__cxa_atexit@plt+0x10fe90> │ │ │ │ + bcc 121134 <__cxa_atexit@plt+0x11590c> │ │ │ │ + ldr r8, [pc, #104] @ 121150 <__cxa_atexit@plt+0x115928> │ │ │ │ + ldr lr, [pc, #104] @ 121154 <__cxa_atexit@plt+0x11592c> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ 121158 <__cxa_atexit@plt+0x115930> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r1, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r9, [pc, #68] @ 11b6bc <__cxa_atexit@plt+0x10fe94> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + mov r8, r9 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ mov r6, r3 │ │ │ │ + b 12113c <__cxa_atexit@plt+0x115914> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 12114c <__cxa_atexit@plt+0x115924> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - strhteq sl, [r3], #164 @ 0xa4 │ │ │ │ - rsceq sl, r3, r4, lsl sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + sbcseq r4, r5, r0, lsl #22 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + rsceq r4, r3, r0, ror #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11b728 <__cxa_atexit@plt+0x10ff00> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11b734 <__cxa_atexit@plt+0x10ff0c> │ │ │ │ - ldr r2, [pc, #84] @ 11b744 <__cxa_atexit@plt+0x10ff1c> │ │ │ │ - ldr r1, [pc, #84] @ 11b748 <__cxa_atexit@plt+0x10ff20> │ │ │ │ + bhi 1211bc <__cxa_atexit@plt+0x115994> │ │ │ │ + ldr r2, [pc, #72] @ 1211c4 <__cxa_atexit@plt+0x11599c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 11b74c <__cxa_atexit@plt+0x10ff24> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1211b4 <__cxa_atexit@plt+0x11598c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1211a8 <__cxa_atexit@plt+0x115980> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1211c8 <__cxa_atexit@plt+0x1159a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r4, r3, r4, lsr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldrne r7, [pc, #12] @ 1211f4 <__cxa_atexit@plt+0x1159cc> │ │ │ │ + ldrne r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + addne r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, r3, ip, ror #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 121278 <__cxa_atexit@plt+0x115a50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 121284 <__cxa_atexit@plt+0x115a5c> │ │ │ │ + ldr lr, [pc, #108] @ 121294 <__cxa_atexit@plt+0x115a6c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #104] @ 121298 <__cxa_atexit@plt+0x115a70> │ │ │ │ + sub r2, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #10 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [pc, #76] @ 12129c <__cxa_atexit@plt+0x115a74> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #68] @ 1212a0 <__cxa_atexit@plt+0x115a78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - rsceq sl, r3, r0, lsl #18 │ │ │ │ - smulleq r3, r0, fp, sl │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + strhteq r4, [r3], #220 @ 0xdc │ │ │ │ + rsceq r4, r3, r0, lsl #28 │ │ │ │ + rsceq r4, r3, r0, lsl #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 11b79c <__cxa_atexit@plt+0x10ff74> │ │ │ │ - ldr r3, [pc, #56] @ 11b7ac <__cxa_atexit@plt+0x10ff84> │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + bcc 121308 <__cxa_atexit@plt+0x115ae0> │ │ │ │ + ldr r3, [pc, #64] @ 121320 <__cxa_atexit@plt+0x115af8> │ │ │ │ + ldr r2, [pc, #64] @ 121324 <__cxa_atexit@plt+0x115afc> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - mov r8, #0 │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 121328 <__cxa_atexit@plt+0x115b00> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r4, r5, r4, lsr r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 7f20a8 <__cxa_atexit@plt+0x7e6880> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1213b0 <__cxa_atexit@plt+0x115b88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1213bc <__cxa_atexit@plt+0x115b94> │ │ │ │ + ldr lr, [pc, #88] @ 1213cc <__cxa_atexit@plt+0x115ba4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 1213d0 <__cxa_atexit@plt+0x115ba8> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 1213d4 <__cxa_atexit@plt+0x115bac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq r4, r3, r4, ror ip │ │ │ │ + rsceq r4, r3, r0, asr #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 11b804 <__cxa_atexit@plt+0x10ffdc> │ │ │ │ - ldr lr, [pc, #64] @ 11b814 <__cxa_atexit@plt+0x10ffec> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #48] @ 11b818 <__cxa_atexit@plt+0x10fff0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 12143c <__cxa_atexit@plt+0x115c14> │ │ │ │ + ldr r3, [pc, #64] @ 121454 <__cxa_atexit@plt+0x115c2c> │ │ │ │ + ldr r2, [pc, #64] @ 121458 <__cxa_atexit@plt+0x115c30> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 12145c <__cxa_atexit@plt+0x115c34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - sbceq r3, r0, r1, asr #19 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + sbcseq r4, r5, r4, lsl #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 11b834 <__cxa_atexit@plt+0x11000c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - sbceq r3, r0, lr, ror r9 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11b920 <__cxa_atexit@plt+0x1100f8> │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 11b894 <__cxa_atexit@plt+0x11006c> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 11b8d4 <__cxa_atexit@plt+0x1100ac> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 11b934 <__cxa_atexit@plt+0x11010c> │ │ │ │ - ldr r7, [pc, #268] @ 11b990 <__cxa_atexit@plt+0x110168> │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ + bcc 1214b8 <__cxa_atexit@plt+0x115c90> │ │ │ │ + ldr r7, [pc, #64] @ 1214d0 <__cxa_atexit@plt+0x115ca8> │ │ │ │ + ldr r2, [pc, #64] @ 1214d4 <__cxa_atexit@plt+0x115cac> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r3, [r2, #8] │ │ │ │ - b 11b914 <__cxa_atexit@plt+0x1100ec> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 11b950 <__cxa_atexit@plt+0x110128> │ │ │ │ - ldr r7, [pc, #216] @ 11b988 <__cxa_atexit@plt+0x110160> │ │ │ │ - ldr r3, [sl, #2] │ │ │ │ - ldr r1, [sl, #6] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1214d8 <__cxa_atexit@plt+0x115cb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - b 11b914 <__cxa_atexit@plt+0x1100ec> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + sbcseq r4, r5, r4, lsl #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 11b960 <__cxa_atexit@plt+0x110138> │ │ │ │ - ldr r7, [pc, #144] @ 11b980 <__cxa_atexit@plt+0x110158> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ + bcc 121534 <__cxa_atexit@plt+0x115d0c> │ │ │ │ + ldr r7, [pc, #64] @ 12154c <__cxa_atexit@plt+0x115d24> │ │ │ │ + ldr r2, [pc, #64] @ 121550 <__cxa_atexit@plt+0x115d28> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r7, [pc, #112] @ 11b998 <__cxa_atexit@plt+0x110170> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 121554 <__cxa_atexit@plt+0x115d2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 11b994 <__cxa_atexit@plt+0x11016c> │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #52] @ 11b98c <__cxa_atexit@plt+0x110164> │ │ │ │ - mov r5, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 11b96c <__cxa_atexit@plt+0x110144> │ │ │ │ - ldr r7, [pc, #28] @ 11b984 <__cxa_atexit@plt+0x11015c> │ │ │ │ - mov r5, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - sbcseq r6, r5, ip, lsr #16 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 11b9dc <__cxa_atexit@plt+0x1101b4> │ │ │ │ - ldr r7, [pc, #48] @ 11b9f4 <__cxa_atexit@plt+0x1101cc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r3, [pc, #20] @ 11b9f8 <__cxa_atexit@plt+0x1101d0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 11ba50 <__cxa_atexit@plt+0x110228> │ │ │ │ - ldr r3, [pc, #68] @ 11ba68 <__cxa_atexit@plt+0x110240> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - add r5, r5, #20 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r7, [r9, #20] │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r3, [pc, #20] @ 11ba6c <__cxa_atexit@plt+0x110244> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - sbcseq r6, r5, r4, ror #13 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + sbcseq r4, r5, ip, lsl #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 11bacc <__cxa_atexit@plt+0x1102a4> │ │ │ │ - ldr r3, [pc, #72] @ 11bae4 <__cxa_atexit@plt+0x1102bc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - add r5, r5, #20 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r8, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r3, [pc, #20] @ 11bae8 <__cxa_atexit@plt+0x1102c0> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc 1215b8 <__cxa_atexit@plt+0x115d90> │ │ │ │ + ldr r3, [pc, #80] @ 1215d0 <__cxa_atexit@plt+0x115da8> │ │ │ │ + ldr r9, [pc, #80] @ 1215d4 <__cxa_atexit@plt+0x115dac> │ │ │ │ + ldr lr, [pc, #80] @ 1215d8 <__cxa_atexit@plt+0x115db0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffad4 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1215dc <__cxa_atexit@plt+0x115db4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsceq r4, r3, r0, lsl pc │ │ │ │ + sbcseq r4, r5, ip, lsl #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 12162c <__cxa_atexit@plt+0x115e04> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 121634 <__cxa_atexit@plt+0x115e0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 121638 <__cxa_atexit@plt+0x115e10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 12163c <__cxa_atexit@plt+0x115e14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq r4, [r3], #152 @ 0x98 @ │ │ │ │ + rsceq r4, r3, r8, asr #20 │ │ │ │ + rsceq r4, r3, r0, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 121674 <__cxa_atexit@plt+0x115e4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11bb0c <__cxa_atexit@plt+0x1102e4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11bb94 <__cxa_atexit@plt+0x11036c> │ │ │ │ - ldr r3, [pc, #156] @ 11bbbc <__cxa_atexit@plt+0x110394> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 12167c <__cxa_atexit@plt+0x115e54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlaleq r4, r3, r4, r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 121738 <__cxa_atexit@plt+0x115f10> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r3, [pc, #172] @ 121758 <__cxa_atexit@plt+0x115f30> │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11bb78 <__cxa_atexit@plt+0x110350> │ │ │ │ + stmdb r2, {r3, lr} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + beq 121724 <__cxa_atexit@plt+0x115efc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 121734 <__cxa_atexit@plt+0x115f0c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #24 │ │ │ │ + cmp r3, r7 │ │ │ │ + bcc 121740 <__cxa_atexit@plt+0x115f18> │ │ │ │ + ldr r9, [pc, #120] @ 12175c <__cxa_atexit@plt+0x115f34> │ │ │ │ + ldr r3, [pc, #120] @ 121760 <__cxa_atexit@plt+0x115f38> │ │ │ │ + sub r0, r7, #2 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r3, [pc, #92] @ 121764 <__cxa_atexit@plt+0x115f3c> │ │ │ │ + add r5, r6, #8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r0, r1, r3, r6} │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r1, [r8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r1 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r7 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsceq r4, r3, ip, ror #18 │ │ │ │ + rsceq r4, r3, r4, asr #18 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 11bb88 <__cxa_atexit@plt+0x110360> │ │ │ │ + bne 1217d4 <__cxa_atexit@plt+0x115fac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 11bba4 <__cxa_atexit@plt+0x11037c> │ │ │ │ - ldr r7, [pc, #120] @ 11bbc4 <__cxa_atexit@plt+0x11039c> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ + bcc 1217e0 <__cxa_atexit@plt+0x115fb8> │ │ │ │ + ldr r2, [pc, #92] @ 1217f0 <__cxa_atexit@plt+0x115fc8> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 1217f4 <__cxa_atexit@plt+0x115fcc> │ │ │ │ + add lr, r6, #12 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #8]! │ │ │ │ + sub r2, r3, #2 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 1217f8 <__cxa_atexit@plt+0x115fd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + stm lr, {r0, r2, r6} │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + strhteq r4, [r3], #132 @ 0x84 │ │ │ │ + rsceq r4, r3, ip, lsl #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r1, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1218b4 <__cxa_atexit@plt+0x11608c> │ │ │ │ + ldr r3, [r1, #3] │ │ │ │ + ldr r0, [r1, #11] │ │ │ │ + ldr r7, [r1, #7] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr lr, [pc, #168] @ 1218d8 <__cxa_atexit@plt+0x1160b0> │ │ │ │ + str r3, [r1, #-12]! │ │ │ │ + stmib r1, {r0, r7} │ │ │ │ + ands r0, r8, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4] │ │ │ │ + beq 1218a0 <__cxa_atexit@plt+0x116078> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1218b0 <__cxa_atexit@plt+0x116088> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, #16 │ │ │ │ + cmp lr, r0 │ │ │ │ + bcc 1218c0 <__cxa_atexit@plt+0x116098> │ │ │ │ + ldr lr, [pc, #120] @ 1218dc <__cxa_atexit@plt+0x1160b4> │ │ │ │ + ldr r2, [pc, #120] @ 1218e0 <__cxa_atexit@plt+0x1160b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r8, #2] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r2, r0, #11 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11bbc0 <__cxa_atexit@plt+0x110398> │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r6, r5, ip, asr #11 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + strdeq r4, [r3], #116 @ 0x74 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11bc18 <__cxa_atexit@plt+0x1103f0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11bc2c <__cxa_atexit@plt+0x110404> │ │ │ │ - ldr r2, [pc, #60] @ 11bc38 <__cxa_atexit@plt+0x110410> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 121948 <__cxa_atexit@plt+0x116120> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 121954 <__cxa_atexit@plt+0x11612c> │ │ │ │ + ldr lr, [pc, #80] @ 121964 <__cxa_atexit@plt+0x11613c> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [pc, #72] @ 121968 <__cxa_atexit@plt+0x116140> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + mov r6, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r2, #11 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11bc5c <__cxa_atexit@plt+0x110434> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + rsceq r4, r3, ip, lsr r7 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1219e8 <__cxa_atexit@plt+0x1161c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1219f0 <__cxa_atexit@plt+0x1161c8> │ │ │ │ + ldr r8, [pc, #108] @ 121a0c <__cxa_atexit@plt+0x1161e4> │ │ │ │ + ldr lr, [pc, #108] @ 121a10 <__cxa_atexit@plt+0x1161e8> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r0, [pc, #104] @ 121a14 <__cxa_atexit@plt+0x1161ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r1, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + mov r8, r9 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1219f8 <__cxa_atexit@plt+0x1161d0> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 121a08 <__cxa_atexit@plt+0x1161e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r4, r5, r4, asr r2 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + rsceq r4, r3, r8, lsr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 11bce4 <__cxa_atexit@plt+0x1104bc> │ │ │ │ - ldr r3, [pc, #156] @ 11bd0c <__cxa_atexit@plt+0x1104e4> │ │ │ │ + bhi 121acc <__cxa_atexit@plt+0x1162a4> │ │ │ │ + ldr r3, [pc, #168] @ 121af4 <__cxa_atexit@plt+0x1162cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11bcc8 <__cxa_atexit@plt+0x1104a0> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 121aa8 <__cxa_atexit@plt+0x116280> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 11bcd8 <__cxa_atexit@plt+0x1104b0> │ │ │ │ + bne 121ab8 <__cxa_atexit@plt+0x116290> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 11bcf4 <__cxa_atexit@plt+0x1104cc> │ │ │ │ - ldr r7, [pc, #120] @ 11bd14 <__cxa_atexit@plt+0x1104ec> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ + bcc 121adc <__cxa_atexit@plt+0x1162b4> │ │ │ │ + ldr lr, [pc, #136] @ 121b00 <__cxa_atexit@plt+0x1162d8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [pc, #128] @ 121b04 <__cxa_atexit@plt+0x1162dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #60] @ 121afc <__cxa_atexit@plt+0x1162d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11bd10 <__cxa_atexit@plt+0x1104e8> │ │ │ │ + ldr r7, [pc, #36] @ 121af8 <__cxa_atexit@plt+0x1162d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r6, r5, r0, lsl #9 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + sbcseq r4, r5, r4, lsl #3 │ │ │ │ + smlaleq r4, r3, r4, r5 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsceq r4, r3, r4, asr #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11bd68 <__cxa_atexit@plt+0x110540> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 121b64 <__cxa_atexit@plt+0x11633c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11bd7c <__cxa_atexit@plt+0x110554> │ │ │ │ - ldr r2, [pc, #60] @ 11bd88 <__cxa_atexit@plt+0x110560> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 121b78 <__cxa_atexit@plt+0x116350> │ │ │ │ + ldr lr, [pc, #88] @ 121b8c <__cxa_atexit@plt+0x116364> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #80] @ 121b90 <__cxa_atexit@plt+0x116368> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r3, #11 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 121b88 <__cxa_atexit@plt+0x116360> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - sbcseq r6, r5, r8, asr #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11bdec <__cxa_atexit@plt+0x1105c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11bdf4 <__cxa_atexit@plt+0x1105cc> │ │ │ │ - ldr r2, [pc, #68] @ 11be08 <__cxa_atexit@plt+0x1105e0> │ │ │ │ + rsceq r4, r3, r8, ror #9 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + rsceq r4, r3, r8, lsl #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 121be8 <__cxa_atexit@plt+0x1163c0> │ │ │ │ + ldr r2, [pc, #64] @ 121bf0 <__cxa_atexit@plt+0x1163c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #52] @ 11be0c <__cxa_atexit@plt+0x1105e4> │ │ │ │ - sub r9, r6, #6 │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #56] @ 121bf4 <__cxa_atexit@plt+0x1163cc> │ │ │ │ add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #44] @ 121bf8 <__cxa_atexit@plt+0x1163d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r3, {r0, r2, r7} │ │ │ │ - b 11c42c <__cxa_atexit@plt+0x110c04> │ │ │ │ - mov r6, r3 │ │ │ │ - b 11bdfc <__cxa_atexit@plt+0x1105d4> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - smullseq r5, r5, r8, r7 @ │ │ │ │ - rsceq sl, r3, ip, lsl r2 │ │ │ │ - sbcseq r6, r5, r4, asr #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11be84 <__cxa_atexit@plt+0x11065c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11be90 <__cxa_atexit@plt+0x110668> │ │ │ │ - ldr lr, [pc, #92] @ 11bea0 <__cxa_atexit@plt+0x110678> │ │ │ │ - ldr r1, [pc, #92] @ 11bea4 <__cxa_atexit@plt+0x11067c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 11bea8 <__cxa_atexit@plt+0x110680> │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - rsceq sl, r3, ip, lsr #3 │ │ │ │ - sbceq r3, r0, lr, lsr r3 │ │ │ │ - sbcseq r6, r5, r8, lsr #5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub sl, r5, #8 │ │ │ │ + sbcseq r4, r5, r0, lsr #1 │ │ │ │ + rsceq r4, r3, r4, lsr r4 │ │ │ │ + smlaleq r4, r3, r4, r4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 11bf20 <__cxa_atexit@plt+0x1106f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11bf2c <__cxa_atexit@plt+0x110704> │ │ │ │ - add r8, r7, #12 │ │ │ │ - ldr lr, [pc, #88] @ 11bf3c <__cxa_atexit@plt+0x110714> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldm r8, {r1, r2, r8} │ │ │ │ - ldr r0, [pc, #80] @ 11bf40 <__cxa_atexit@plt+0x110718> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - ldr r5, [pc, #48] @ 11bf44 <__cxa_atexit@plt+0x11071c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 121c40 <__cxa_atexit@plt+0x116418> │ │ │ │ + ldr r2, [pc, #52] @ 121c58 <__cxa_atexit@plt+0x116430> │ │ │ │ + ldr r7, [pc, #52] @ 121c5c <__cxa_atexit@plt+0x116434> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov sl, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #24] @ 121c60 <__cxa_atexit@plt+0x116438> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - rsceq sl, r3, ip, ror #1 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + sbcseq r4, r5, r8, lsr #32 │ │ │ │ + sbcseq r4, r5, r0, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11bb0c <__cxa_atexit@plt+0x1102e4> │ │ │ │ - ldrsheq r6, [r5], #20 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 7f20a8 <__cxa_atexit@plt+0x7e6880> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11bfdc <__cxa_atexit@plt+0x1107b4> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 121cf0 <__cxa_atexit@plt+0x1164c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11bfe4 <__cxa_atexit@plt+0x1107bc> │ │ │ │ - ldr lr, [pc, #96] @ 11bff8 <__cxa_atexit@plt+0x1107d0> │ │ │ │ - add sl, r7, #16 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bcc 121cfc <__cxa_atexit@plt+0x1164d4> │ │ │ │ + ldr lr, [pc, #96] @ 121d0c <__cxa_atexit@plt+0x1164e4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 121d10 <__cxa_atexit@plt+0x1164e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r9, [pc, #76] @ 11bffc <__cxa_atexit@plt+0x1107d4> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #68] @ 11c000 <__cxa_atexit@plt+0x1107d8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, r3, #16 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stm lr, {r0, r2, r7, r9} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - b 11c42c <__cxa_atexit@plt+0x110c04> │ │ │ │ - mov r6, r3 │ │ │ │ - b 11bfec <__cxa_atexit@plt+0x1107c4> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #60] @ 121d14 <__cxa_atexit@plt+0x1164ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - sbcseq r5, r5, r4, lsr #11 │ │ │ │ - rsceq sl, r3, r8, lsr r0 │ │ │ │ - sbcseq r6, r5, r0, asr r1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11c078 <__cxa_atexit@plt+0x110850> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11c080 <__cxa_atexit@plt+0x110858> │ │ │ │ - ldr lr, [pc, #88] @ 11c094 <__cxa_atexit@plt+0x11086c> │ │ │ │ - ldr r1, [pc, #88] @ 11c098 <__cxa_atexit@plt+0x110870> │ │ │ │ - add sl, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 11c09c <__cxa_atexit@plt+0x110874> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - mov r6, r9 │ │ │ │ - b 11c088 <__cxa_atexit@plt+0x110860> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - strhteq r9, [r3], #240 @ 0xf0 │ │ │ │ - sbceq r3, r0, r2, asr #2 │ │ │ │ - ldrheq r6, [r5], #4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub sl, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 11c114 <__cxa_atexit@plt+0x1108ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11c120 <__cxa_atexit@plt+0x1108f8> │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldr lr, [pc, #88] @ 11c130 <__cxa_atexit@plt+0x110908> │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - ldm r9, {r1, r2, r8, r9} │ │ │ │ - ldr r0, [pc, #80] @ 11c134 <__cxa_atexit@plt+0x11090c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r8, r9} │ │ │ │ - ldr r5, [pc, #48] @ 11c138 <__cxa_atexit@plt+0x110910> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 7f1d40 <__cxa_atexit@plt+0x7e6518> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - strdeq r9, [r3], #232 @ 0xe8 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11bc5c <__cxa_atexit@plt+0x110434> │ │ │ │ - sbcseq r6, r5, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11c1ac <__cxa_atexit@plt+0x110984> │ │ │ │ - ldr lr, [pc, #64] @ 11c1bc <__cxa_atexit@plt+0x110994> │ │ │ │ - add sl, r7, #16 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r3, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #40] @ 11c1c0 <__cxa_atexit@plt+0x110998> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r3, sl} │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r4, r3, r0, asr #6 │ │ │ │ + rsceq r4, r3, r8, lsl #7 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 121d64 <__cxa_atexit@plt+0x11653c> │ │ │ │ + ldr r2, [pc, #60] @ 121d7c <__cxa_atexit@plt+0x116554> │ │ │ │ + ldr r7, [pc, #60] @ 121d80 <__cxa_atexit@plt+0x116558> │ │ │ │ + ldr r1, [r5], #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov sl, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #24] @ 121d84 <__cxa_atexit@plt+0x11655c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - sbceq r3, r0, fp │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + sbcseq r3, r5, r8, lsl #30 │ │ │ │ + ldrsheq r3, [r5], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11c1fc <__cxa_atexit@plt+0x1109d4> │ │ │ │ - ldr r8, [pc, #36] @ 11c204 <__cxa_atexit@plt+0x1109dc> │ │ │ │ + bhi 121dd4 <__cxa_atexit@plt+0x1165ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 11c208 <__cxa_atexit@plt+0x1109e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #52] @ 121ddc <__cxa_atexit@plt+0x1165b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 121de0 <__cxa_atexit@plt+0x1165b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 121de4 <__cxa_atexit@plt+0x1165bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbceq r2, r0, lr, asr #31 │ │ │ │ - rsceq r9, r3, ip, lsl #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #16 │ │ │ │ + rsceq r4, r3, r0, asr r2 │ │ │ │ + rsceq r4, r3, r0, lsr #5 │ │ │ │ + smlaleq r4, r3, r8, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 121e48 <__cxa_atexit@plt+0x116620> │ │ │ │ + ldr r1, [pc, #72] @ 121e50 <__cxa_atexit@plt+0x116628> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2, r7} │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 121e38 <__cxa_atexit@plt+0x116610> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 121e44 <__cxa_atexit@plt+0x11661c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ + mov r7, r2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 121e7c <__cxa_atexit@plt+0x116654> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ce71c4 <__cxa_atexit@plt+0xcdb99c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 11c27c <__cxa_atexit@plt+0x110a54> │ │ │ │ + bhi 121ef8 <__cxa_atexit@plt+0x1166d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11c288 <__cxa_atexit@plt+0x110a60> │ │ │ │ - ldr lr, [pc, #92] @ 11c298 <__cxa_atexit@plt+0x110a70> │ │ │ │ - ldr r9, [pc, #92] @ 11c29c <__cxa_atexit@plt+0x110a74> │ │ │ │ + bcc 121f00 <__cxa_atexit@plt+0x1166d8> │ │ │ │ + ldr ip, [pc, #96] @ 121f1c <__cxa_atexit@plt+0x1166f4> │ │ │ │ + ldr lr, [pc, #96] @ 121f20 <__cxa_atexit@plt+0x1166f8> │ │ │ │ + ldr r0, [pc, #96] @ 121f24 <__cxa_atexit@plt+0x1166fc> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r1, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r9, [pc, #68] @ 11c2a0 <__cxa_atexit@plt+0x110a78> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ mov r6, r3 │ │ │ │ + b 121f08 <__cxa_atexit@plt+0x1166e0> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 121f18 <__cxa_atexit@plt+0x1166f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r9, [r3], #224 @ 0xe0 @ │ │ │ │ - rsceq r9, r3, r0, lsr lr │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + sbcseq r3, r5, r4, asr sp │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + smlaleq r4, r3, r0, r1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11c30c <__cxa_atexit@plt+0x110ae4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11c318 <__cxa_atexit@plt+0x110af0> │ │ │ │ - ldr r2, [pc, #84] @ 11c328 <__cxa_atexit@plt+0x110b00> │ │ │ │ - ldr r1, [pc, #84] @ 11c32c <__cxa_atexit@plt+0x110b04> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 121f80 <__cxa_atexit@plt+0x116758> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 121f88 <__cxa_atexit@plt+0x116760> │ │ │ │ + ldr r1, [pc, #72] @ 121fa4 <__cxa_atexit@plt+0x11677c> │ │ │ │ + mov r8, r9 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 11c330 <__cxa_atexit@plt+0x110b08> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + ldr r2, [pc, #60] @ 121fa8 <__cxa_atexit@plt+0x116780> │ │ │ │ + sub r1, r6, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 121f90 <__cxa_atexit@plt+0x116768> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 121fa0 <__cxa_atexit@plt+0x116778> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - rsceq r9, r3, ip, lsl sp │ │ │ │ - strheq r2, [r0], #231 @ 0xe7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11c380 <__cxa_atexit@plt+0x110b58> │ │ │ │ - ldr r3, [pc, #56] @ 11c390 <__cxa_atexit@plt+0x110b68> │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - mov r8, #0 │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + ldrsbeq r3, [r5], #192 @ 0xc0 │ │ │ │ + strdeq r4, [r3], #0 @ │ │ │ │ + rsceq r4, r3, ip, ror #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 121ffc <__cxa_atexit@plt+0x1167d4> │ │ │ │ + ldr r2, [pc, #52] @ 122014 <__cxa_atexit@plt+0x1167ec> │ │ │ │ + ldr r7, [pc, #52] @ 122018 <__cxa_atexit@plt+0x1167f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov sl, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ + ldr r7, [pc, #24] @ 12201c <__cxa_atexit@plt+0x1167f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11c3e8 <__cxa_atexit@plt+0x110bc0> │ │ │ │ - ldr lr, [pc, #64] @ 11c3f8 <__cxa_atexit@plt+0x110bd0> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #48] @ 11c3fc <__cxa_atexit@plt+0x110bd4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + sbcseq r3, r5, ip, ror #24 │ │ │ │ + sbcseq r3, r5, r4, asr ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1220ac <__cxa_atexit@plt+0x116884> │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + bhi 1220b8 <__cxa_atexit@plt+0x116890> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1220c4 <__cxa_atexit@plt+0x11689c> │ │ │ │ + ldr ip, [pc, #132] @ 1220f0 <__cxa_atexit@plt+0x1168c8> │ │ │ │ + ldr lr, [pc, #132] @ 1220f4 <__cxa_atexit@plt+0x1168cc> │ │ │ │ + ldr r1, [pc, #132] @ 1220f8 <__cxa_atexit@plt+0x1168d0> │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r3, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - ldrdeq r2, [r0], #221 @ 0xdd │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 11c418 <__cxa_atexit@plt+0x110bf0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - smulleq r2, r0, sl, sp │ │ │ │ - sbcseq r5, r5, r4, lsr sp │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11c508 <__cxa_atexit@plt+0x110ce0> │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 11c47c <__cxa_atexit@plt+0x110c54> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 11c4bc <__cxa_atexit@plt+0x110c94> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 11c51c <__cxa_atexit@plt+0x110cf4> │ │ │ │ - ldr r7, [pc, #268] @ 11c578 <__cxa_atexit@plt+0x110d50> │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r3, [r2, #8] │ │ │ │ - b 11c4fc <__cxa_atexit@plt+0x110cd4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 11c538 <__cxa_atexit@plt+0x110d10> │ │ │ │ - ldr r7, [pc, #216] @ 11c570 <__cxa_atexit@plt+0x110d48> │ │ │ │ - ldr r3, [sl, #2] │ │ │ │ - ldr r1, [sl, #6] │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + b 1220d0 <__cxa_atexit@plt+0x1168a8> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1220ec <__cxa_atexit@plt+0x1168c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - b 11c4fc <__cxa_atexit@plt+0x110cd4> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r5, r8, ror #22 │ │ │ │ + @ instruction: 0xffffef58 │ │ │ │ + @ instruction: 0xffffefb8 │ │ │ │ + rsceq r3, r3, r0, ror #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 122160 <__cxa_atexit@plt+0x116938> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ + add r6, r3, #20 │ │ │ │ + str r9, [r1] │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 11c548 <__cxa_atexit@plt+0x110d20> │ │ │ │ - ldr r7, [pc, #144] @ 11c568 <__cxa_atexit@plt+0x110d40> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ + bcc 122170 <__cxa_atexit@plt+0x116948> │ │ │ │ + ldr r1, [pc, #84] @ 122194 <__cxa_atexit@plt+0x11696c> │ │ │ │ + ldr r7, [pc, #84] @ 122198 <__cxa_atexit@plt+0x116970> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r7, [pc, #112] @ 11c580 <__cxa_atexit@plt+0x110d58> │ │ │ │ + mov sl, r3 │ │ │ │ + b cf6cc8 <__cxa_atexit@plt+0xceb4a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 11c57c <__cxa_atexit@plt+0x110d54> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #52] @ 11c574 <__cxa_atexit@plt+0x110d4c> │ │ │ │ - mov r5, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 11c554 <__cxa_atexit@plt+0x110d2c> │ │ │ │ - ldr r7, [pc, #28] @ 11c56c <__cxa_atexit@plt+0x110d44> │ │ │ │ - mov r5, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #24] @ 122190 <__cxa_atexit@plt+0x116968> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - sbcseq r5, r5, ip, asr ip │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 11c5c4 <__cxa_atexit@plt+0x110d9c> │ │ │ │ - ldr r7, [pc, #48] @ 11c5dc <__cxa_atexit@plt+0x110db4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r3, [pc, #20] @ 11c5e0 <__cxa_atexit@plt+0x110db8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 11c638 <__cxa_atexit@plt+0x110e10> │ │ │ │ - ldr r3, [pc, #68] @ 11c650 <__cxa_atexit@plt+0x110e28> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - add r5, r5, #20 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r7, [r9, #20] │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r3, [pc, #20] @ 11c654 <__cxa_atexit@plt+0x110e2c> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldrsheq r5, [r5], #172 @ 0xac │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 11c6b4 <__cxa_atexit@plt+0x110e8c> │ │ │ │ - ldr r3, [pc, #72] @ 11c6cc <__cxa_atexit@plt+0x110ea4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - add r5, r5, #20 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r8, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r3, [pc, #20] @ 11c6d0 <__cxa_atexit@plt+0x110ea8> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11c6f4 <__cxa_atexit@plt+0x110ecc> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r5, r0, ror #21 │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + sbcseq r3, r5, r4, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11c77c <__cxa_atexit@plt+0x110f54> │ │ │ │ - ldr r3, [pc, #156] @ 11c7a4 <__cxa_atexit@plt+0x110f7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11c760 <__cxa_atexit@plt+0x110f38> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11c770 <__cxa_atexit@plt+0x110f48> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11c78c <__cxa_atexit@plt+0x110f64> │ │ │ │ - ldr r7, [pc, #120] @ 11c7ac <__cxa_atexit@plt+0x110f84> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 12222c <__cxa_atexit@plt+0x116a04> │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + bhi 122238 <__cxa_atexit@plt+0x116a10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 122244 <__cxa_atexit@plt+0x116a1c> │ │ │ │ + ldr ip, [pc, #136] @ 122270 <__cxa_atexit@plt+0x116a48> │ │ │ │ + ldr lr, [pc, #136] @ 122274 <__cxa_atexit@plt+0x116a4c> │ │ │ │ + ldr r1, [pc, #136] @ 122278 <__cxa_atexit@plt+0x116a50> │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11c7a8 <__cxa_atexit@plt+0x110f80> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + b 122250 <__cxa_atexit@plt+0x116a28> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r0, #28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 12226c <__cxa_atexit@plt+0x116a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrsheq r5, [r5], #148 @ 0x94 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11c800 <__cxa_atexit@plt+0x110fd8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11c814 <__cxa_atexit@plt+0x110fec> │ │ │ │ - ldr r2, [pc, #60] @ 11c820 <__cxa_atexit@plt+0x110ff8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ + ldrsheq r3, [r5], #152 @ 0x98 │ │ │ │ + @ instruction: 0xfffff3f4 │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + rsceq r3, r3, r4, ror #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11c844 <__cxa_atexit@plt+0x11101c> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1222e0 <__cxa_atexit@plt+0x116ab8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1222e8 <__cxa_atexit@plt+0x116ac0> │ │ │ │ + ldr r1, [pc, #72] @ 122304 <__cxa_atexit@plt+0x116adc> │ │ │ │ + mov r8, r9 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, sl} │ │ │ │ + ldr r3, [pc, #60] @ 122308 <__cxa_atexit@plt+0x116ae0> │ │ │ │ + sub r1, r6, #2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1222f0 <__cxa_atexit@plt+0x116ac8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 122300 <__cxa_atexit@plt+0x116ad8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r5, r0, ror r9 │ │ │ │ + smlaleq r3, r3, r0, sp @ │ │ │ │ + rsceq r3, r3, ip, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 11c8cc <__cxa_atexit@plt+0x1110a4> │ │ │ │ - ldr r3, [pc, #156] @ 11c8f4 <__cxa_atexit@plt+0x1110cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11c8b0 <__cxa_atexit@plt+0x111088> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11c8c0 <__cxa_atexit@plt+0x111098> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11c8dc <__cxa_atexit@plt+0x1110b4> │ │ │ │ - ldr r7, [pc, #120] @ 11c8fc <__cxa_atexit@plt+0x1110d4> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ + bhi 12244c <__cxa_atexit@plt+0x116c24> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 122454 <__cxa_atexit@plt+0x116c2c> │ │ │ │ + str r7, [sp] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr r0, [pc, #356] @ 1224a8 <__cxa_atexit@plt+0x116c80> │ │ │ │ + ldr r2, [pc, #356] @ 1224ac <__cxa_atexit@plt+0x116c84> │ │ │ │ + ldr sl, [pc, #356] @ 1224b0 <__cxa_atexit@plt+0x116c88> │ │ │ │ + ldr ip, [pc, #356] @ 1224b4 <__cxa_atexit@plt+0x116c8c> │ │ │ │ + ldr r7, [pc, #356] @ 1224b8 <__cxa_atexit@plt+0x116c90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add fp, r6, #40 @ 0x28 │ │ │ │ + ldr lr, [pc, #348] @ 1224bc <__cxa_atexit@plt+0x116c94> │ │ │ │ + stm fp, {r2, r8, r9} │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + stm r2, {r0, r8, r9} │ │ │ │ + add sl, pc, sl │ │ │ │ + add r0, r6, #20 │ │ │ │ + add ip, pc, ip │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + stmib r6, {r7, r8, r9, ip} │ │ │ │ + sub fp, r3, #55 @ 0x37 │ │ │ │ + sub sl, r3, #42 @ 0x2a │ │ │ │ + sub ip, r3, #30 │ │ │ │ + sub r2, r3, #18 │ │ │ │ + sub r0, r3, #7 │ │ │ │ + add r3, r6, #88 @ 0x58 │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp r1, r3 │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str fp, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + bcc 122470 <__cxa_atexit@plt+0x116c48> │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r7, [pc, #236] @ 1224c0 <__cxa_atexit@plt+0x116c98> │ │ │ │ + ldr r4, [pc, #236] @ 1224c4 <__cxa_atexit@plt+0x116c9c> │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r8, [r6, #76] @ 0x4c │ │ │ │ + ldr r4, [pc, #212] @ 1224c8 <__cxa_atexit@plt+0x116ca0> │ │ │ │ + add r7, r6, #80 @ 0x50 │ │ │ │ + sub lr, r3, #23 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + stm r7, {r4, r9, lr} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #116 @ 0x74 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 12248c <__cxa_atexit@plt+0x116c64> │ │ │ │ + ldr r4, [pc, #176] @ 1224cc <__cxa_atexit@plt+0x116ca4> │ │ │ │ + add lr, r6, #100 @ 0x64 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r7, [r6, #96] @ 0x60 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + str r4, [r6, #92] @ 0x5c │ │ │ │ + str sl, [r6, #112] @ 0x70 │ │ │ │ + str fp, [r6, #116] @ 0x74 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #23 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11c8f8 <__cxa_atexit@plt+0x1110d0> │ │ │ │ + mov r3, r6 │ │ │ │ + b 12245c <__cxa_atexit@plt+0x116c34> │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #112] @ 1224d4 <__cxa_atexit@plt+0x116cac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r7, [pc, #88] @ 1224d0 <__cxa_atexit@plt+0x116ca8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + b 122440 <__cxa_atexit@plt+0x116c18> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r5, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r5, r5, r8, lsr #17 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0xfffff08c │ │ │ │ + @ instruction: 0xfffff104 │ │ │ │ + rsceq r4, r3, r4, lsr #1 │ │ │ │ + ldrdeq r4, [r3], #8 @ │ │ │ │ + ldrsbeq r3, [r5], #116 @ 0x74 │ │ │ │ + sbcseq r3, r5, r4, lsl #16 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11c950 <__cxa_atexit@plt+0x111128> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 11c964 <__cxa_atexit@plt+0x11113c> │ │ │ │ - ldr r2, [pc, #60] @ 11c970 <__cxa_atexit@plt+0x111148> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + bcc 122530 <__cxa_atexit@plt+0x116d08> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #60] @ 12253c <__cxa_atexit@plt+0x116d14> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r1, r2} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #23 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + bx ip │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + strdeq r3, [r3], #248 @ 0xf8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 12257c <__cxa_atexit@plt+0x116d54> │ │ │ │ + ldr r2, [pc, #40] @ 122584 <__cxa_atexit@plt+0x116d5c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 122588 <__cxa_atexit@plt+0x116d60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11c994 <__cxa_atexit@plt+0x11116c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f18c0 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smlaleq r3, r3, r0, sl @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7f1a90 <__cxa_atexit@plt+0x7e6268> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11ca1c <__cxa_atexit@plt+0x1111f4> │ │ │ │ - ldr r3, [pc, #156] @ 11ca44 <__cxa_atexit@plt+0x11121c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11ca00 <__cxa_atexit@plt+0x1111d8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11ca10 <__cxa_atexit@plt+0x1111e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11ca2c <__cxa_atexit@plt+0x111204> │ │ │ │ - ldr r7, [pc, #120] @ 11ca4c <__cxa_atexit@plt+0x111224> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1225d8 <__cxa_atexit@plt+0x116db0> │ │ │ │ + ldr r7, [pc, #40] @ 1225f4 <__cxa_atexit@plt+0x116dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11ca48 <__cxa_atexit@plt+0x111220> │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r9, [r8, #8] │ │ │ │ + b 122318 <__cxa_atexit@plt+0x116af0> │ │ │ │ + ldr r7, [pc, #24] @ 1225f8 <__cxa_atexit@plt+0x116dd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r5, r5, ip, asr r7 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + sbcseq r3, r5, ip, lsl #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11caa0 <__cxa_atexit@plt+0x111278> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11cab4 <__cxa_atexit@plt+0x11128c> │ │ │ │ - ldr r2, [pc, #60] @ 11cac0 <__cxa_atexit@plt+0x111298> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - smullseq r5, r5, r0, r6 @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11cb68 <__cxa_atexit@plt+0x111340> │ │ │ │ + bhi 122658 <__cxa_atexit@plt+0x116e30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11cb74 <__cxa_atexit@plt+0x11134c> │ │ │ │ - str r3, [sp] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - ldr lr, [pc, #144] @ 11cba0 <__cxa_atexit@plt+0x111378> │ │ │ │ - sub r9, r6, #18 │ │ │ │ - sub ip, r6, #6 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - ldr r3, [pc, #116] @ 11cba4 <__cxa_atexit@plt+0x11137c> │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #20] │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ + bcc 122660 <__cxa_atexit@plt+0x116e38> │ │ │ │ + ldr r1, [pc, #68] @ 12267c <__cxa_atexit@plt+0x116e54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + ldr r2, [pc, #60] @ 122680 <__cxa_atexit@plt+0x116e58> │ │ │ │ + sub r1, r6, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - bhi 11cb84 <__cxa_atexit@plt+0x11135c> │ │ │ │ - ldr r3, [pc, #88] @ 11cbb0 <__cxa_atexit@plt+0x111388> │ │ │ │ - mov r8, fp │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b 11d274 <__cxa_atexit@plt+0x111a4c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f1a20 <__cxa_atexit@plt+0x7e61f8> │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 11cba8 <__cxa_atexit@plt+0x111380> │ │ │ │ - ldr r8, [pc, #28] @ 11cbac <__cxa_atexit@plt+0x111384> │ │ │ │ + b 122668 <__cxa_atexit@plt+0x116e40> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 122678 <__cxa_atexit@plt+0x116e50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - bx r0 │ │ │ │ - rsceq r9, r3, r4, ror #9 │ │ │ │ - sbcseq r4, r5, r8, lsr #20 │ │ │ │ - ldrsheq r5, [r5], #80 @ 0x50 │ │ │ │ - ldrsbeq r4, [r5], #152 @ 0x98 │ │ │ │ - sbcseq r4, r5, r8, lsl sl │ │ │ │ - sbcseq r5, r5, r0, lsr #11 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11cc28 <__cxa_atexit@plt+0x111400> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11cc30 <__cxa_atexit@plt+0x111408> │ │ │ │ - ldr lr, [pc, #88] @ 11cc44 <__cxa_atexit@plt+0x11141c> │ │ │ │ - ldr r1, [pc, #88] @ 11cc48 <__cxa_atexit@plt+0x111420> │ │ │ │ - add sl, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 11cc4c <__cxa_atexit@plt+0x111424> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - mov r6, r9 │ │ │ │ - b 11cc38 <__cxa_atexit@plt+0x111410> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - rsceq r9, r3, r0, lsl #8 │ │ │ │ - smulleq r2, r0, r2, r5 │ │ │ │ - sbcseq r5, r5, r4, lsl #10 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov ip, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11cce8 <__cxa_atexit@plt+0x1114c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11ccf0 <__cxa_atexit@plt+0x1114c8> │ │ │ │ - ldr lr, [pc, #124] @ 11cd04 <__cxa_atexit@plt+0x1114dc> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - ldr r3, [pc, #104] @ 11cd08 <__cxa_atexit@plt+0x1114e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [ip, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - str r2, [ip, #-4] │ │ │ │ - ldr r3, [pc, #84] @ 11cd0c <__cxa_atexit@plt+0x1114e4> │ │ │ │ - add lr, r2, #20 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #52] @ 11cd10 <__cxa_atexit@plt+0x1114e8> │ │ │ │ - sub r8, r6, #6 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 11ccf8 <__cxa_atexit@plt+0x1114d0> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - rsceq r9, r3, r0, asr #6 │ │ │ │ - rsceq r9, r3, r0, lsr #6 │ │ │ │ + ldrsbeq r3, [r5], #80 @ 0x50 │ │ │ │ + rsceq r3, r3, r8, lsl sl │ │ │ │ + rsceq r3, r3, r4, lsl sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11c6f4 <__cxa_atexit@plt+0x110ecc> │ │ │ │ - sbcseq r5, r5, r8, lsr #8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11cda0 <__cxa_atexit@plt+0x111578> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11cda8 <__cxa_atexit@plt+0x111580> │ │ │ │ - ldr lr, [pc, #88] @ 11cdbc <__cxa_atexit@plt+0x111594> │ │ │ │ - ldr r1, [pc, #88] @ 11cdc0 <__cxa_atexit@plt+0x111598> │ │ │ │ - add sl, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 11cdc4 <__cxa_atexit@plt+0x11159c> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - mov r6, r9 │ │ │ │ - b 11cdb0 <__cxa_atexit@plt+0x111588> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - rsceq r9, r3, r8, lsl #5 │ │ │ │ - smulleq r2, r0, r8, r8 │ │ │ │ - sbcseq r5, r5, ip, lsl #7 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub sl, r5, #8 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 11ce44 <__cxa_atexit@plt+0x11161c> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 122700 <__cxa_atexit@plt+0x116ed8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11ce50 <__cxa_atexit@plt+0x111628> │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldr lr, [pc, #96] @ 11ce60 <__cxa_atexit@plt+0x111638> │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - ldr r0, [pc, #84] @ 11ce64 <__cxa_atexit@plt+0x11163c> │ │ │ │ + bcc 122708 <__cxa_atexit@plt+0x116ee0> │ │ │ │ + ldr ip, [pc, #96] @ 122724 <__cxa_atexit@plt+0x116efc> │ │ │ │ + ldr lr, [pc, #96] @ 122728 <__cxa_atexit@plt+0x116f00> │ │ │ │ + ldr r0, [pc, #96] @ 12272c <__cxa_atexit@plt+0x116f04> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r1, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - ldr r5, [pc, #48] @ 11ce68 <__cxa_atexit@plt+0x111640> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ mov r6, r3 │ │ │ │ + b 122710 <__cxa_atexit@plt+0x116ee8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 122720 <__cxa_atexit@plt+0x116ef8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - rsceq r9, r3, r8, asr #3 │ │ │ │ + sbcseq r3, r5, r4, lsr #10 │ │ │ │ + @ instruction: 0xffffe6f4 │ │ │ │ + @ instruction: 0xffffe750 │ │ │ │ + rsceq r3, r3, r8, lsl #19 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11c844 <__cxa_atexit@plt+0x11101c> │ │ │ │ - ldrsbeq r5, [r5], #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11cef8 <__cxa_atexit@plt+0x1116d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11cf00 <__cxa_atexit@plt+0x1116d8> │ │ │ │ - ldr lr, [pc, #88] @ 11cf14 <__cxa_atexit@plt+0x1116ec> │ │ │ │ - ldr r1, [pc, #88] @ 11cf18 <__cxa_atexit@plt+0x1116f0> │ │ │ │ - add sl, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 11cf1c <__cxa_atexit@plt+0x1116f4> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - mov r6, r9 │ │ │ │ - b 11cf08 <__cxa_atexit@plt+0x1116e0> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - rsceq r9, r3, r0, lsr r1 │ │ │ │ - sbceq r2, r0, r2, asr #5 │ │ │ │ - sbcseq r5, r5, r4, lsr r2 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #8 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 11cf9c <__cxa_atexit@plt+0x111774> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1227ac <__cxa_atexit@plt+0x116f84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11cfa8 <__cxa_atexit@plt+0x111780> │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ - add ip, r7, #12 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - str r0, [sp] │ │ │ │ - ldm ip, {r1, r2, r9, ip} │ │ │ │ - ldr lr, [pc, #80] @ 11cfb8 <__cxa_atexit@plt+0x111790> │ │ │ │ + bcc 1227b4 <__cxa_atexit@plt+0x116f8c> │ │ │ │ + ldr ip, [pc, #96] @ 1227d0 <__cxa_atexit@plt+0x116fa8> │ │ │ │ + ldr lr, [pc, #96] @ 1227d4 <__cxa_atexit@plt+0x116fac> │ │ │ │ + ldr r0, [pc, #96] @ 1227d8 <__cxa_atexit@plt+0x116fb0> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r1, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #72] @ 11cfbc <__cxa_atexit@plt+0x111794> │ │ │ │ - add lr, r3, #12 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - stm lr, {r1, r2, r9, ip} │ │ │ │ - ldr r5, [pc, #52] @ 11cfc0 <__cxa_atexit@plt+0x111798> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r8, [sp] │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 7f1940 <__cxa_atexit@plt+0x7e6118> │ │ │ │ mov r6, r3 │ │ │ │ + b 1227bc <__cxa_atexit@plt+0x116f94> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1227cc <__cxa_atexit@plt+0x116fa4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r9, r3, r4, ror r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11c994 <__cxa_atexit@plt+0x11116c> │ │ │ │ + sbcseq r3, r5, r0, lsr #9 │ │ │ │ + @ instruction: 0xfffff614 │ │ │ │ + @ instruction: 0xfffff670 │ │ │ │ + ldrdeq r3, [r3], #140 @ 0x8c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11d014 <__cxa_atexit@plt+0x1117ec> │ │ │ │ - ldr r8, [pc, #36] @ 11d01c <__cxa_atexit@plt+0x1117f4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 11d020 <__cxa_atexit@plt+0x1117f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 12282c <__cxa_atexit@plt+0x117004> │ │ │ │ + ldr r3, [pc, #88] @ 122858 <__cxa_atexit@plt+0x117030> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strheq r2, [r0], #22 │ │ │ │ - strdeq r8, [r3], #244 @ 0xf4 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 11d094 <__cxa_atexit@plt+0x11186c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11d0a0 <__cxa_atexit@plt+0x111878> │ │ │ │ - ldr lr, [pc, #92] @ 11d0b0 <__cxa_atexit@plt+0x111888> │ │ │ │ - ldr r9, [pc, #92] @ 11d0b4 <__cxa_atexit@plt+0x11188c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r9, [pc, #68] @ 11d0b8 <__cxa_atexit@plt+0x111890> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ + stmdb r6, {r3, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 12283c <__cxa_atexit@plt+0x117014> │ │ │ │ + ldr r7, [pc, #64] @ 122860 <__cxa_atexit@plt+0x117038> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r9, [r8, #8] │ │ │ │ + b 122318 <__cxa_atexit@plt+0x116af0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ 12285c <__cxa_atexit@plt+0x117034> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - strhteq r9, [r3], #8 │ │ │ │ - rsceq r9, r3, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11d124 <__cxa_atexit@plt+0x1118fc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11d130 <__cxa_atexit@plt+0x111908> │ │ │ │ - ldr r2, [pc, #84] @ 11d140 <__cxa_atexit@plt+0x111918> │ │ │ │ - ldr r1, [pc, #84] @ 11d144 <__cxa_atexit@plt+0x11191c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 11d148 <__cxa_atexit@plt+0x111920> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - rsceq r8, r3, r4, lsl #30 │ │ │ │ - smulleq r2, r0, pc, r0 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + strdeq r3, [r3], #120 @ 0x78 @ │ │ │ │ + sbcseq r3, r5, r8, lsr #8 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 11d198 <__cxa_atexit@plt+0x111970> │ │ │ │ - ldr r3, [pc, #56] @ 11d1a8 <__cxa_atexit@plt+0x111980> │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + bcc 1228f8 <__cxa_atexit@plt+0x1170d0> │ │ │ │ + ldr r3, [pc, #132] @ 122910 <__cxa_atexit@plt+0x1170e8> │ │ │ │ + ldr lr, [pc, #132] @ 122914 <__cxa_atexit@plt+0x1170ec> │ │ │ │ + ldr r9, [pc, #132] @ 122918 <__cxa_atexit@plt+0x1170f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - mov r8, #0 │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11d200 <__cxa_atexit@plt+0x1119d8> │ │ │ │ - ldr lr, [pc, #64] @ 11d210 <__cxa_atexit@plt+0x1119e8> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #48] @ 11d214 <__cxa_atexit@plt+0x1119ec> │ │ │ │ + ldr sl, [pc, #128] @ 12291c <__cxa_atexit@plt+0x1170f4> │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr ip, [pc, #124] @ 122920 <__cxa_atexit@plt+0x1170f8> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 122924 <__cxa_atexit@plt+0x1170fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - sbceq r1, r0, r5, asr #31 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + rsceq r3, r3, ip, asr #24 │ │ │ │ + sbcseq r3, r5, r0, ror r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 11d230 <__cxa_atexit@plt+0x111a08> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - sbceq r1, r0, r2, lsl #31 │ │ │ │ - sbcseq r4, r5, ip, lsl pc │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 5a9cac <__cxa_atexit@plt+0x59e484> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11d260 <__cxa_atexit@plt+0x111a38> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b 11d274 <__cxa_atexit@plt+0x111a4c> │ │ │ │ - ldr r7, [pc, #8] @ 11d270 <__cxa_atexit@plt+0x111a48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - sbcseq r4, r5, ip, lsl pc │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov ip, #0 │ │ │ │ - str r8, [sp] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 11d368 <__cxa_atexit@plt+0x111b40> │ │ │ │ - add r9, r6, ip │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 11d320 <__cxa_atexit@plt+0x111af8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r9, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11d3d4 <__cxa_atexit@plt+0x111bac> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldmib r5, {r0, fp, lr} │ │ │ │ - str lr, [r9, #44] @ 0x2c │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r1, [pc, #348] @ 11d420 <__cxa_atexit@plt+0x111bf8> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add ip, ip, #44 @ 0x2c │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - ldr r1, [pc, #332] @ 11d424 <__cxa_atexit@plt+0x111bfc> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add sl, r9, #34 @ 0x22 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, lr} │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str fp, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str lr, [r9, #28] │ │ │ │ - ldr r3, [pc, #284] @ 11d428 <__cxa_atexit@plt+0x111c00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #32] │ │ │ │ - ldr r3, [pc, #276] @ 11d42c <__cxa_atexit@plt+0x111c04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - b 11d280 <__cxa_atexit@plt+0x111a58> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11d3f4 <__cxa_atexit@plt+0x111bcc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [pc, #252] @ 11d440 <__cxa_atexit@plt+0x111c18> │ │ │ │ - str r3, [r6] │ │ │ │ + bhi 122994 <__cxa_atexit@plt+0x11716c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 12299c <__cxa_atexit@plt+0x117174> │ │ │ │ + ldr r1, [pc, #64] @ 1229b8 <__cxa_atexit@plt+0x117190> │ │ │ │ + ldr r0, [pc, #64] @ 1229bc <__cxa_atexit@plt+0x117194> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r8, r9, #14 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - ldr r3, [pc, #232] @ 11d444 <__cxa_atexit@plt+0x111c1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r9, #16] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - b 11d3c8 <__cxa_atexit@plt+0x111ba0> │ │ │ │ - add r9, r6, ip │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11d404 <__cxa_atexit@plt+0x111bdc> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6] │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [pc, #148] @ 11d434 <__cxa_atexit@plt+0x111c0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r8, r9, #26 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r7, [r9, #20] │ │ │ │ - ldr r0, [pc, #120] @ 11d438 <__cxa_atexit@plt+0x111c10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r9, #28] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r6, [pc, #84] @ 11d430 <__cxa_atexit@plt+0x111c08> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r3, [pc, #76] @ 11d448 <__cxa_atexit@plt+0x111c20> │ │ │ │ - mov r2, #24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 11d410 <__cxa_atexit@plt+0x111be8> │ │ │ │ - ldr r3, [pc, #48] @ 11d43c <__cxa_atexit@plt+0x111c14> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - sbcseq r4, r5, r0, lsl #5 │ │ │ │ - strdeq r8, [r3], #192 @ 0xc0 @ │ │ │ │ - sbcseq r4, r5, ip, asr r2 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - rsceq r8, r3, ip, lsr ip │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - rsceq r8, r3, r0, lsr #25 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r6, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 11d4a8 <__cxa_atexit@plt+0x111c80> │ │ │ │ - ldr r7, [pc, #76] @ 11d4c0 <__cxa_atexit@plt+0x111c98> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #2 │ │ │ │ + stmdb r5, {r0, r2, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + mov r6, r2 │ │ │ │ + b 1229a4 <__cxa_atexit@plt+0x11717c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1229b4 <__cxa_atexit@plt+0x11718c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r7, [pc, #56] @ 11d4c4 <__cxa_atexit@plt+0x111c9c> │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r3, [pc, #24] @ 11d4c8 <__cxa_atexit@plt+0x111ca0> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - rsceq r8, r3, r8, ror #22 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 11d538 <__cxa_atexit@plt+0x111d10> │ │ │ │ - ldr r3, [pc, #92] @ 11d550 <__cxa_atexit@plt+0x111d28> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r8, [pc, #60] @ 11d554 <__cxa_atexit@plt+0x111d2c> │ │ │ │ - add sl, r9, #8 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stm sl, {r0, r2, r7, lr} │ │ │ │ - str r8, [r9, #24] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - str r3, [r9, #28] │ │ │ │ - str r1, [r9, #32] │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r3, [pc, #24] @ 11d558 <__cxa_atexit@plt+0x111d30> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - ldrdeq r8, [r3], #172 @ 0xac @ │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrsheq r4, [r5], #184 @ 0xb8 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 11d600 <__cxa_atexit@plt+0x111dd8> │ │ │ │ - ldr r8, [pc, #144] @ 11d618 <__cxa_atexit@plt+0x111df0> │ │ │ │ - ldr lr, [pc, #144] @ 11d61c <__cxa_atexit@plt+0x111df4> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - str ip, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r2, [pc, #56] @ 11d620 <__cxa_atexit@plt+0x111df8> │ │ │ │ - mov r8, fp │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r2, [pc, #44] @ 11d624 <__cxa_atexit@plt+0x111dfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - b 11d274 <__cxa_atexit@plt+0x111a4c> │ │ │ │ - ldr r3, [pc, #32] @ 11d628 <__cxa_atexit@plt+0x111e00> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldrsbeq r3, [r5], #240 @ 0xf0 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - rsceq r8, r3, r0, lsl sl │ │ │ │ - sbcseq r3, r5, ip, ror pc │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11d64c <__cxa_atexit@plt+0x111e24> │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r5, ip, asr #5 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq r3, r3, ip, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 5acdd0 <__cxa_atexit@plt+0x5a15a8> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11d6d4 <__cxa_atexit@plt+0x111eac> │ │ │ │ - ldr r3, [pc, #156] @ 11d6fc <__cxa_atexit@plt+0x111ed4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11d6b8 <__cxa_atexit@plt+0x111e90> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11d6c8 <__cxa_atexit@plt+0x111ea0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11d6e4 <__cxa_atexit@plt+0x111ebc> │ │ │ │ - ldr r7, [pc, #120] @ 11d704 <__cxa_atexit@plt+0x111edc> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11d700 <__cxa_atexit@plt+0x111ed8> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 122a2c <__cxa_atexit@plt+0x117204> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 122a34 <__cxa_atexit@plt+0x11720c> │ │ │ │ + ldr r1, [pc, #64] @ 122a50 <__cxa_atexit@plt+0x117228> │ │ │ │ + ldr r0, [pc, #64] @ 122a54 <__cxa_atexit@plt+0x11722c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #2 │ │ │ │ + stmdb r5, {r0, r2, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a0b4c <__cxa_atexit@plt+0x595324> │ │ │ │ + mov r6, r2 │ │ │ │ + b 122a3c <__cxa_atexit@plt+0x117214> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 122a4c <__cxa_atexit@plt+0x117224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrheq r4, [r5], #160 @ 0xa0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ + sbcseq r3, r5, r8, lsr r2 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq r3, r3, r4, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11d758 <__cxa_atexit@plt+0x111f30> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11d76c <__cxa_atexit@plt+0x111f44> │ │ │ │ - ldr r2, [pc, #60] @ 11d778 <__cxa_atexit@plt+0x111f50> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 122ab0 <__cxa_atexit@plt+0x117288> │ │ │ │ + ldr r2, [pc, #88] @ 122acc <__cxa_atexit@plt+0x1172a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11d79c <__cxa_atexit@plt+0x111f74> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 11d824 <__cxa_atexit@plt+0x111ffc> │ │ │ │ - ldr r3, [pc, #156] @ 11d84c <__cxa_atexit@plt+0x112024> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11d808 <__cxa_atexit@plt+0x111fe0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11d818 <__cxa_atexit@plt+0x111ff0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11d834 <__cxa_atexit@plt+0x11200c> │ │ │ │ - ldr r7, [pc, #120] @ 11d854 <__cxa_atexit@plt+0x11202c> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ + bhi 122ab8 <__cxa_atexit@plt+0x117290> │ │ │ │ + ldr r7, [pc, #64] @ 122ad0 <__cxa_atexit@plt+0x1172a8> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + beq 122aa4 <__cxa_atexit@plt+0x11727c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 122b38 <__cxa_atexit@plt+0x117310> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11d850 <__cxa_atexit@plt+0x112028> │ │ │ │ + ldr r7, [pc, #20] @ 122ad4 <__cxa_atexit@plt+0x1172ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r4, r5, r4, ror #18 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11d8a8 <__cxa_atexit@plt+0x112080> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11d8bc <__cxa_atexit@plt+0x112094> │ │ │ │ - ldr r2, [pc, #60] @ 11d8c8 <__cxa_atexit@plt+0x1120a0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11d8ec <__cxa_atexit@plt+0x1120c4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsceq r3, r3, r4, lsl #11 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrsbeq r3, [r5], #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 11d974 <__cxa_atexit@plt+0x11214c> │ │ │ │ - ldr r3, [pc, #156] @ 11d99c <__cxa_atexit@plt+0x112174> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11d958 <__cxa_atexit@plt+0x112130> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11d968 <__cxa_atexit@plt+0x112140> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11d984 <__cxa_atexit@plt+0x11215c> │ │ │ │ - ldr r7, [pc, #120] @ 11d9a4 <__cxa_atexit@plt+0x11217c> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ + bhi 122b18 <__cxa_atexit@plt+0x1172f0> │ │ │ │ + ldr r7, [pc, #48] @ 122b28 <__cxa_atexit@plt+0x117300> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq 122b0c <__cxa_atexit@plt+0x1172e4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 122b38 <__cxa_atexit@plt+0x117310> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11d9a0 <__cxa_atexit@plt+0x112178> │ │ │ │ + ldr r7, [pc, #12] @ 122b2c <__cxa_atexit@plt+0x117304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r4, r5, r8, lsl r8 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + sbcseq r3, r5, r4, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11d9f8 <__cxa_atexit@plt+0x1121d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11da0c <__cxa_atexit@plt+0x1121e4> │ │ │ │ - ldr r2, [pc, #60] @ 11da18 <__cxa_atexit@plt+0x1121f0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 11e3d0 <__cxa_atexit@plt+0x112ba8> │ │ │ │ - sbcseq r4, r5, r0, ror r7 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11dac8 <__cxa_atexit@plt+0x1122a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11dad4 <__cxa_atexit@plt+0x1122ac> │ │ │ │ - str r3, [sp] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - ldr lr, [pc, #144] @ 11db00 <__cxa_atexit@plt+0x1122d8> │ │ │ │ - sub r9, r6, #18 │ │ │ │ - sub ip, r6, #6 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - ldr r3, [pc, #116] @ 11db04 <__cxa_atexit@plt+0x1122dc> │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #20] │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bhi 11dae4 <__cxa_atexit@plt+0x1122bc> │ │ │ │ - ldr r3, [pc, #88] @ 11db10 <__cxa_atexit@plt+0x1122e8> │ │ │ │ - mov r8, fp │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 122bac <__cxa_atexit@plt+0x117384> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r3, [pc, #136] @ 122be0 <__cxa_atexit@plt+0x1173b8> │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b 11d274 <__cxa_atexit@plt+0x111a4c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 11db08 <__cxa_atexit@plt+0x1122e0> │ │ │ │ - ldr r8, [pc, #28] @ 11db0c <__cxa_atexit@plt+0x1122e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - bx r0 │ │ │ │ - rsceq r8, r3, r4, lsl #11 │ │ │ │ - sbcseq r3, r5, r8, asr #21 │ │ │ │ - smullseq r4, r5, r0, r6 │ │ │ │ - sbcseq r3, r5, r8, ror sl │ │ │ │ - ldrheq r3, [r5], #168 @ 0xa8 │ │ │ │ - sbcseq r4, r5, r0, lsl #13 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11db88 <__cxa_atexit@plt+0x112360> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11db90 <__cxa_atexit@plt+0x112368> │ │ │ │ - ldr lr, [pc, #88] @ 11dba4 <__cxa_atexit@plt+0x11237c> │ │ │ │ - ldr r1, [pc, #88] @ 11dba8 <__cxa_atexit@plt+0x112380> │ │ │ │ - add sl, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 11dbac <__cxa_atexit@plt+0x112384> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - mov r6, r9 │ │ │ │ - b 11db98 <__cxa_atexit@plt+0x112370> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - rsceq r8, r3, r0, lsr #9 │ │ │ │ - sbceq r1, r0, r2, lsr r6 │ │ │ │ - ldrsheq r4, [r5], #88 @ 0x58 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11dc0c <__cxa_atexit@plt+0x1123e4> │ │ │ │ - ldr lr, [pc, #68] @ 11dc18 <__cxa_atexit@plt+0x1123f0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - add r7, r7, #20 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r3, #20 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - beq 11dc04 <__cxa_atexit@plt+0x1123dc> │ │ │ │ - b 11dc28 <__cxa_atexit@plt+0x112400> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq r4, r5, ip, lsl #11 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r3, #16]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r0, [r3, #-12] │ │ │ │ - ldr ip, [r3, #-8] │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 11dcbc <__cxa_atexit@plt+0x112494> │ │ │ │ - add sl, r6, #40 @ 0x28 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 11dd44 <__cxa_atexit@plt+0x11251c> │ │ │ │ - ldr r2, [pc, #296] @ 11dd8c <__cxa_atexit@plt+0x112564> │ │ │ │ - ldr r1, [pc, #296] @ 11dd90 <__cxa_atexit@plt+0x112568> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - ldr r5, [pc, #276] @ 11dd94 <__cxa_atexit@plt+0x11256c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r5, [r6, #28] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - ldr r6, [pc, #240] @ 11dd98 <__cxa_atexit@plt+0x112570> │ │ │ │ - sub r8, sl, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, sl │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ + beq 122bc0 <__cxa_atexit@plt+0x117398> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11dd54 <__cxa_atexit@plt+0x11252c> │ │ │ │ - ldr r2, [pc, #168] @ 11dd78 <__cxa_atexit@plt+0x112550> │ │ │ │ - mov r1, lr │ │ │ │ - sub lr, r3, #18 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #156] @ 11dd7c <__cxa_atexit@plt+0x112554> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r0, [pc, #136] @ 11dd80 <__cxa_atexit@plt+0x112558> │ │ │ │ - add sl, sl, #1 │ │ │ │ - str lr, [r6, #24] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r0, r3, #6 │ │ │ │ - str lr, [r5] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - ldr r2, [pc, #92] @ 11dd84 <__cxa_atexit@plt+0x11255c> │ │ │ │ - sub r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 122bcc <__cxa_atexit@plt+0x1173a4> │ │ │ │ + ldr r2, [pc, #100] @ 122be8 <__cxa_atexit@plt+0x1173c0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - bhi 11dd64 <__cxa_atexit@plt+0x11253c> │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #88] @ 122bec <__cxa_atexit@plt+0x1173c4> │ │ │ │ + add lr, r6, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 11e400 <__cxa_atexit@plt+0x112bd8> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 122be4 <__cxa_atexit@plt+0x1173bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #28] @ 11dd88 <__cxa_atexit@plt+0x112560> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - rsceq r8, r3, r4, lsr #6 │ │ │ │ - rsceq r8, r3, r8, asr #6 │ │ │ │ - sbcseq r3, r5, r0, ror #16 │ │ │ │ - sbcseq r3, r5, r4, asr #16 │ │ │ │ - sbcseq r4, r5, ip, lsr r4 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - rsceq r8, r3, ip, ror r3 │ │ │ │ - rsceq r8, r3, r0, asr r3 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq r3, r3, ip, asr #8 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + rsceq r3, r3, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11d64c <__cxa_atexit@plt+0x111e24> │ │ │ │ - ldrsheq r4, [r5], #52 @ 0x34 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11de28 <__cxa_atexit@plt+0x112600> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #32 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 11de30 <__cxa_atexit@plt+0x112608> │ │ │ │ - ldr lr, [pc, #88] @ 11de44 <__cxa_atexit@plt+0x11261c> │ │ │ │ - ldr r1, [pc, #88] @ 11de48 <__cxa_atexit@plt+0x112620> │ │ │ │ - add ip, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 122c40 <__cxa_atexit@plt+0x117418> │ │ │ │ + ldr r2, [pc, #56] @ 122c4c <__cxa_atexit@plt+0x117424> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 122c50 <__cxa_atexit@plt+0x117428> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm ip, {r0, r2, sl, ip} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 11de4c <__cxa_atexit@plt+0x112624> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r2, sl, ip} │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - mov r6, r9 │ │ │ │ - b 11de38 <__cxa_atexit@plt+0x112610> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - rsceq r8, r3, r0, lsl #4 │ │ │ │ - sbceq r1, r0, r6, lsl r8 │ │ │ │ - sbcseq r4, r5, r8, asr r3 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r0, fp │ │ │ │ - sub fp, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp r0, fp │ │ │ │ - bhi 11dedc <__cxa_atexit@plt+0x1126b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11dee4 <__cxa_atexit@plt+0x1126bc> │ │ │ │ - add r9, r7, #12 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - ldr ip, [r7, #28] │ │ │ │ - ldr lr, [pc, #88] @ 11def8 <__cxa_atexit@plt+0x1126d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 11defc <__cxa_atexit@plt+0x1126d4> │ │ │ │ - add lr, r3, #12 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr r5, [pc, #52] @ 11df00 <__cxa_atexit@plt+0x1126d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - mov r6, r3 │ │ │ │ - b 11deec <__cxa_atexit@plt+0x1126c4> │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-12] │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r8, r3, r4, lsr r1 │ │ │ │ + b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + ldrdeq r3, [r3], #52 @ 0x34 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11d79c <__cxa_atexit@plt+0x111f74> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b32ab0 <__cxa_atexit@plt+0xb27288> │ │ │ │ + sbcseq r3, r5, r0, lsr r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11df54 <__cxa_atexit@plt+0x11272c> │ │ │ │ - ldr r8, [pc, #36] @ 11df5c <__cxa_atexit@plt+0x112734> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 11df60 <__cxa_atexit@plt+0x112738> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbceq r1, r0, lr, ror #4 │ │ │ │ - strhteq r8, [r3], #4 │ │ │ │ - sbcseq r4, r5, r4, asr #4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 11dfe8 <__cxa_atexit@plt+0x1127c0> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 5c1d20 <__cxa_atexit@plt+0x5b64f8> │ │ │ │ + sbcseq r3, r5, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 122d28 <__cxa_atexit@plt+0x117500> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11dff4 <__cxa_atexit@plt+0x1127cc> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r1, [r7, #28] │ │ │ │ - ldm sl, {r0, r3, r8, r9, sl} │ │ │ │ - ldr r7, [r7, #32] │ │ │ │ - ldr ip, [pc, #92] @ 11e004 <__cxa_atexit@plt+0x1127dc> │ │ │ │ - tst r1, #3 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #4]! │ │ │ │ - add ip, r2, #8 │ │ │ │ - stm ip, {r0, r3, r8, r9, sl} │ │ │ │ - str r1, [r2, #28] │ │ │ │ - ldr r0, [pc, #68] @ 11e008 <__cxa_atexit@plt+0x1127e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r2, r7} │ │ │ │ - beq 11dfd8 <__cxa_atexit@plt+0x1127b0> │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ - b 11e018 <__cxa_atexit@plt+0x1127f0> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ + bcc 122d34 <__cxa_atexit@plt+0x11750c> │ │ │ │ + ldr lr, [pc, #132] @ 122d44 <__cxa_atexit@plt+0x11751c> │ │ │ │ + ldr r8, [pc, #132] @ 122d48 <__cxa_atexit@plt+0x117520> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #128] @ 122d4c <__cxa_atexit@plt+0x117524> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r9, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [pc, #104] @ 122d50 <__cxa_atexit@plt+0x117528> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #92] @ 122d54 <__cxa_atexit@plt+0x11752c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [pc, #80] @ 122d58 <__cxa_atexit@plt+0x117530> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + b a5f81c <__cxa_atexit@plt+0xa53ff4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - smullseq r4, r5, ip, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 11e080 <__cxa_atexit@plt+0x112858> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 11e0fc <__cxa_atexit@plt+0x1128d4> │ │ │ │ - ldr lr, [pc, #244] @ 11e13c <__cxa_atexit@plt+0x112914> │ │ │ │ - ldr r0, [pc, #244] @ 11e140 <__cxa_atexit@plt+0x112918> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r7, [pc, #216] @ 11e144 <__cxa_atexit@plt+0x11291c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r2 │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11e110 <__cxa_atexit@plt+0x1128e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #32 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 11e118 <__cxa_atexit@plt+0x1128f0> │ │ │ │ - add r9, r7, #12 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - ldr ip, [r7, #28] │ │ │ │ - ldr lr, [pc, #120] @ 11e130 <__cxa_atexit@plt+0x112908> │ │ │ │ - mov fp, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r0, [pc, #108] @ 11e134 <__cxa_atexit@plt+0x11290c> │ │ │ │ - add lr, r6, #12 │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r5, {r0, r6} │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - ldr r6, [pc, #80] @ 11e138 <__cxa_atexit@plt+0x112910> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r0, r6 │ │ │ │ - b 11e120 <__cxa_atexit@plt+0x1128f8> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - rsceq r7, r3, r4, lsl pc │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - rsceq r7, r3, ip, lsl #31 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + rsceq r3, r3, r0, lsr #6 │ │ │ │ + rsceq r3, r3, r8, ror #12 │ │ │ │ + rsceq r3, r3, r8, asr #16 │ │ │ │ + rsceq r3, r3, r8, asr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11d8ec <__cxa_atexit@plt+0x1120c4> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b242ec <__cxa_atexit@plt+0xb18ac4> │ │ │ │ + sbcseq r2, r5, ip, lsl pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11e198 <__cxa_atexit@plt+0x112970> │ │ │ │ - ldr r8, [pc, #36] @ 11e1a0 <__cxa_atexit@plt+0x112978> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 11e1a4 <__cxa_atexit@plt+0x11297c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbceq r1, r0, r2, lsr r0 │ │ │ │ - rsceq r7, r3, r0, ror lr │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #16 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 5c1f4c <__cxa_atexit@plt+0x5b6724> │ │ │ │ + sbcseq r2, r5, ip, lsr #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 11e218 <__cxa_atexit@plt+0x1129f0> │ │ │ │ + bhi 122e28 <__cxa_atexit@plt+0x117600> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11e224 <__cxa_atexit@plt+0x1129fc> │ │ │ │ - ldr lr, [pc, #92] @ 11e234 <__cxa_atexit@plt+0x112a0c> │ │ │ │ - ldr r9, [pc, #92] @ 11e238 <__cxa_atexit@plt+0x112a10> │ │ │ │ + bcc 122e34 <__cxa_atexit@plt+0x11760c> │ │ │ │ + ldr lr, [pc, #128] @ 122e44 <__cxa_atexit@plt+0x11761c> │ │ │ │ + ldr r9, [pc, #128] @ 122e48 <__cxa_atexit@plt+0x117620> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #124] @ 122e4c <__cxa_atexit@plt+0x117624> │ │ │ │ + sub r0, r6, #11 │ │ │ │ + add r9, pc, r9 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r9, [pc, #68] @ 11e23c <__cxa_atexit@plt+0x112a14> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr sl, [pc, #84] @ 122e50 <__cxa_atexit@plt+0x117628> │ │ │ │ + ldr r0, [pc, #84] @ 122e54 <__cxa_atexit@plt+0x11762c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 5a0dec <__cxa_atexit@plt+0x5955c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - rsceq r7, r3, r4, lsr pc │ │ │ │ - smlaleq r7, r3, r4, lr │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + rsceq r3, r3, ip, lsl r2 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq r3, r3, ip, asr r2 │ │ │ │ + sbcseq r2, r5, r0, lsr #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11e2a8 <__cxa_atexit@plt+0x112a80> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11e2b4 <__cxa_atexit@plt+0x112a8c> │ │ │ │ - ldr r2, [pc, #84] @ 11e2c4 <__cxa_atexit@plt+0x112a9c> │ │ │ │ - ldr r1, [pc, #84] @ 11e2c8 <__cxa_atexit@plt+0x112aa0> │ │ │ │ + bhi 122e9c <__cxa_atexit@plt+0x117674> │ │ │ │ + ldr r1, [pc, #40] @ 122ea4 <__cxa_atexit@plt+0x11767c> │ │ │ │ + ldr r2, [pc, #40] @ 122ea8 <__cxa_atexit@plt+0x117680> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 11e2cc <__cxa_atexit@plt+0x112aa4> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r9} │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - rsceq r7, r3, r0, lsl #27 │ │ │ │ - sbceq r0, r0, fp, lsl pc │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11e31c <__cxa_atexit@plt+0x112af4> │ │ │ │ - ldr r3, [pc, #56] @ 11e32c <__cxa_atexit@plt+0x112b04> │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - mov r8, #0 │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11e384 <__cxa_atexit@plt+0x112b5c> │ │ │ │ - ldr lr, [pc, #64] @ 11e394 <__cxa_atexit@plt+0x112b6c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #48] @ 11e398 <__cxa_atexit@plt+0x112b70> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - sbceq r0, r0, r1, asr #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 11e3b4 <__cxa_atexit@plt+0x112b8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - strdeq r0, [r0], #222 @ 0xde │ │ │ │ - @ instruction: 0xfffff64c │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - ldrsbeq r3, [r5], #208 @ 0xd0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bhi 11e3ec <__cxa_atexit@plt+0x112bc4> │ │ │ │ - mov r8, fp │ │ │ │ - b 11e400 <__cxa_atexit@plt+0x112bd8> │ │ │ │ - ldr r7, [pc, #8] @ 11e3fc <__cxa_atexit@plt+0x112bd4> │ │ │ │ + mov r9, r2 │ │ │ │ + b 7f7b54 <__cxa_atexit@plt+0x7ec32c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrheq r3, [r5], #216 @ 0xd8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov ip, #0 │ │ │ │ - str r8, [sp] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 11e4fc <__cxa_atexit@plt+0x112cd4> │ │ │ │ - add r9, r6, ip │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 11e4b4 <__cxa_atexit@plt+0x112c8c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r9, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11e568 <__cxa_atexit@plt+0x112d40> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldmib r5, {r0, fp, lr} │ │ │ │ - ldr r1, [pc, #360] @ 11e5b4 <__cxa_atexit@plt+0x112d8c> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add ip, ip, #48 @ 0x30 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r9, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #340] @ 11e5b8 <__cxa_atexit@plt+0x112d90> │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - ldr r1, [pc, #324] @ 11e5bc <__cxa_atexit@plt+0x112d94> │ │ │ │ - str lr, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #40] @ 0x28 │ │ │ │ - str sl, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str fp, [r9, #28] │ │ │ │ - str r8, [r9, #32] │ │ │ │ - ldr r3, [pc, #288] @ 11e5c0 <__cxa_atexit@plt+0x112d98> │ │ │ │ - add lr, r5, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - add r3, r9, #38 @ 0x26 │ │ │ │ - stm lr, {r3, r7, r9} │ │ │ │ - b 11e40c <__cxa_atexit@plt+0x112be4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11e588 <__cxa_atexit@plt+0x112d60> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [pc, #252] @ 11e5d4 <__cxa_atexit@plt+0x112dac> │ │ │ │ - str r3, [r6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r8, r9, #14 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - ldr r3, [pc, #232] @ 11e5d8 <__cxa_atexit@plt+0x112db0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r9, #16] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - b 11e55c <__cxa_atexit@plt+0x112d34> │ │ │ │ - add r9, r6, ip │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11e598 <__cxa_atexit@plt+0x112d70> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6] │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [pc, #148] @ 11e5c8 <__cxa_atexit@plt+0x112da0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r8, r9, #26 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r7, [r9, #20] │ │ │ │ - ldr r0, [pc, #120] @ 11e5cc <__cxa_atexit@plt+0x112da4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r9, #28] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r6, [pc, #84] @ 11e5c4 <__cxa_atexit@plt+0x112d9c> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r3, [pc, #76] @ 11e5dc <__cxa_atexit@plt+0x112db4> │ │ │ │ - mov r2, #24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 11e5a4 <__cxa_atexit@plt+0x112d7c> │ │ │ │ - ldr r3, [pc, #48] @ 11e5d0 <__cxa_atexit@plt+0x112da8> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - sbcseq r3, r5, ip, lsl #2 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - ldrsheq r3, [r5], #4 │ │ │ │ - rsceq r7, r3, r8, asr fp │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - rsceq r7, r3, r8, lsr #21 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - rsceq r7, r3, ip, lsl #22 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r7, lsl #15 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsheq r2, [r5], #220 @ 0xdc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc 11e63c <__cxa_atexit@plt+0x112e14> │ │ │ │ - ldr r7, [pc, #76] @ 11e654 <__cxa_atexit@plt+0x112e2c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 122ee4 <__cxa_atexit@plt+0x1176bc> │ │ │ │ + ldr r7, [pc, #52] @ 122efc <__cxa_atexit@plt+0x1176d4> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r7, [pc, #56] @ 11e658 <__cxa_atexit@plt+0x112e30> │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r8, r6, #6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 122f00 <__cxa_atexit@plt+0x1176d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #12] @ 122ef8 <__cxa_atexit@plt+0x1176d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r3, [pc, #24] @ 11e65c <__cxa_atexit@plt+0x112e34> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - ldrdeq r7, [r3], #148 @ 0x94 @ │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r7, lsl #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc 11e6cc <__cxa_atexit@plt+0x112ea4> │ │ │ │ - ldr r3, [pc, #92] @ 11e6e4 <__cxa_atexit@plt+0x112ebc> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [pc, #60] @ 11e6e8 <__cxa_atexit@plt+0x112ec0> │ │ │ │ - add sl, r9, #8 │ │ │ │ - add r5, r5, #32 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stm sl, {r0, r2, r7, lr} │ │ │ │ - str r8, [r9, #24] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - str r3, [r9, #28] │ │ │ │ - str r1, [r9, #32] │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - ldr r3, [pc, #24] @ 11e6ec <__cxa_atexit@plt+0x112ec4> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - rsceq r7, r3, r8, asr #18 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrheq r3, [r5], #168 @ 0xa8 │ │ │ │ - andeq r0, r0, r7, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc 11e7a0 <__cxa_atexit@plt+0x112f78> │ │ │ │ - ldr r9, [pc, #156] @ 11e7b8 <__cxa_atexit@plt+0x112f90> │ │ │ │ - ldr r8, [pc, #156] @ 11e7bc <__cxa_atexit@plt+0x112f94> │ │ │ │ - ldr lr, [pc, #156] @ 11e7c0 <__cxa_atexit@plt+0x112f98> │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r9, [r5] │ │ │ │ - str lr, [r3, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - ldr r0, [pc, #56] @ 11e7c4 <__cxa_atexit@plt+0x112f9c> │ │ │ │ - mov r8, fp │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - b 11e400 <__cxa_atexit@plt+0x112bd8> │ │ │ │ - ldr r3, [pc, #32] @ 11e7c8 <__cxa_atexit@plt+0x112fa0> │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - sbcseq r2, r5, r8, lsr #28 │ │ │ │ - @ instruction: 0xfffff844 │ │ │ │ - sbcseq r2, r5, r8, lsr lr │ │ │ │ - rsceq r7, r3, ip, ror #16 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11e7ec <__cxa_atexit@plt+0x112fc4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, r3, r4, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r3, r3, r0, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 11e874 <__cxa_atexit@plt+0x11304c> │ │ │ │ - ldr r3, [pc, #156] @ 11e89c <__cxa_atexit@plt+0x113074> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11e858 <__cxa_atexit@plt+0x113030> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11e868 <__cxa_atexit@plt+0x113040> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11e884 <__cxa_atexit@plt+0x11305c> │ │ │ │ - ldr r7, [pc, #120] @ 11e8a4 <__cxa_atexit@plt+0x11307c> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ + bhi 122f44 <__cxa_atexit@plt+0x11771c> │ │ │ │ + ldr r7, [pc, #52] @ 122f58 <__cxa_atexit@plt+0x117730> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5] │ │ │ │ + beq 122f38 <__cxa_atexit@plt+0x117710> │ │ │ │ + mov r7, r8 │ │ │ │ + b 122b38 <__cxa_atexit@plt+0x117310> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11e8a0 <__cxa_atexit@plt+0x113078> │ │ │ │ + ldr r7, [pc, #16] @ 122f5c <__cxa_atexit@plt+0x117734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r3, r5, r8, lsr r9 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11e8f8 <__cxa_atexit@plt+0x1130d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11e90c <__cxa_atexit@plt+0x1130e4> │ │ │ │ - ldr r2, [pc, #60] @ 11e918 <__cxa_atexit@plt+0x1130f0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11e93c <__cxa_atexit@plt+0x113114> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + sbcseq r2, r5, r4, asr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11e9c4 <__cxa_atexit@plt+0x11319c> │ │ │ │ - ldr r3, [pc, #156] @ 11e9ec <__cxa_atexit@plt+0x1131c4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 122fb8 <__cxa_atexit@plt+0x117790> │ │ │ │ + ldr r3, [pc, #72] @ 122fd0 <__cxa_atexit@plt+0x1177a8> │ │ │ │ + ldr r2, [pc, #72] @ 122fd4 <__cxa_atexit@plt+0x1177ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11e9a8 <__cxa_atexit@plt+0x113180> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11e9b8 <__cxa_atexit@plt+0x113190> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11e9d4 <__cxa_atexit@plt+0x1131ac> │ │ │ │ - ldr r7, [pc, #120] @ 11e9f4 <__cxa_atexit@plt+0x1131cc> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11e9f0 <__cxa_atexit@plt+0x1131c8> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + ldr r7, [pc, #44] @ 122fd8 <__cxa_atexit@plt+0x1177b0> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #28] @ 122fdc <__cxa_atexit@plt+0x1177b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r3, r5, ip, ror #15 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11ea48 <__cxa_atexit@plt+0x113220> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11ea5c <__cxa_atexit@plt+0x113234> │ │ │ │ - ldr r2, [pc, #60] @ 11ea68 <__cxa_atexit@plt+0x113240> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11ea8c <__cxa_atexit@plt+0x113264> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + rsceq r3, r3, ip, lsl #10 │ │ │ │ + sbcseq r2, r5, ip, lsl #26 │ │ │ │ + sbcseq r2, r5, r8, ror #25 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11eb14 <__cxa_atexit@plt+0x1132ec> │ │ │ │ - ldr r3, [pc, #156] @ 11eb3c <__cxa_atexit@plt+0x113314> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 12303c <__cxa_atexit@plt+0x117814> │ │ │ │ + ldr r3, [pc, #72] @ 123054 <__cxa_atexit@plt+0x11782c> │ │ │ │ + ldr r2, [pc, #72] @ 123058 <__cxa_atexit@plt+0x117830> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11eaf8 <__cxa_atexit@plt+0x1132d0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11eb08 <__cxa_atexit@plt+0x1132e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11eb24 <__cxa_atexit@plt+0x1132fc> │ │ │ │ - ldr r7, [pc, #120] @ 11eb44 <__cxa_atexit@plt+0x11331c> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + ldr r7, [pc, #44] @ 12305c <__cxa_atexit@plt+0x117834> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b cf6818 <__cxa_atexit@plt+0xceaff0> │ │ │ │ + ldr r7, [pc, #28] @ 123060 <__cxa_atexit@plt+0x117838> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + rsceq r3, r3, r8, lsl #9 │ │ │ │ + sbcseq r2, r5, r8, lsl #25 │ │ │ │ + sbcseq r2, r5, r4, lsl #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1230b8 <__cxa_atexit@plt+0x117890> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl ce3454 <__cxa_atexit@plt+0xcd7c2c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1230b0 <__cxa_atexit@plt+0x117888> │ │ │ │ + ldr r8, [pc, #40] @ 1230c0 <__cxa_atexit@plt+0x117898> │ │ │ │ + ldr r3, [pc, #40] @ 1230c4 <__cxa_atexit@plt+0x11789c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b cb942c <__cxa_atexit@plt+0xcadc04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11eb40 <__cxa_atexit@plt+0x113318> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrshteq ip, [pc], r6 │ │ │ │ + smlaleq r2, r3, r8, pc @ │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 123108 <__cxa_atexit@plt+0x1178e0> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldmib r5, {r2, sl} │ │ │ │ + ldr r1, [pc, #52] @ 123120 <__cxa_atexit@plt+0x1178f8> │ │ │ │ + ldr r9, [pc, #52] @ 123124 <__cxa_atexit@plt+0x1178fc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r7, [pc, #24] @ 123128 <__cxa_atexit@plt+0x117900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r3, r5, r0, lsr #13 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + sbcseq r2, r5, r8, lsl #23 │ │ │ │ + sbcseq r2, r5, r4, lsr #24 │ │ │ │ + sbcseq r2, r5, r4, ror #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11eb98 <__cxa_atexit@plt+0x113370> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11ebac <__cxa_atexit@plt+0x113384> │ │ │ │ - ldr r2, [pc, #60] @ 11ebb8 <__cxa_atexit@plt+0x113390> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 123168 <__cxa_atexit@plt+0x117940> │ │ │ │ + ldr r3, [pc, #32] @ 123178 <__cxa_atexit@plt+0x117950> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 11ebdc <__cxa_atexit@plt+0x1133b4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 11ec64 <__cxa_atexit@plt+0x11343c> │ │ │ │ - ldr r3, [pc, #156] @ 11ec8c <__cxa_atexit@plt+0x113464> │ │ │ │ + str r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 11ec48 <__cxa_atexit@plt+0x113420> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 11ec58 <__cxa_atexit@plt+0x113430> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 11ec74 <__cxa_atexit@plt+0x11344c> │ │ │ │ - ldr r7, [pc, #120] @ 11ec94 <__cxa_atexit@plt+0x11346c> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 11ec90 <__cxa_atexit@plt+0x113468> │ │ │ │ + mov r9, r3 │ │ │ │ + b 5c4580 <__cxa_atexit@plt+0x5b8d58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - sbcseq r3, r5, r4, asr r5 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ + smullseq r2, r5, ip, fp │ │ │ │ + sbcseq r2, r5, r4, lsl #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11ece8 <__cxa_atexit@plt+0x1134c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11ecfc <__cxa_atexit@plt+0x1134d4> │ │ │ │ - ldr r2, [pc, #60] @ 11ed08 <__cxa_atexit@plt+0x1134e0> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1231b8 <__cxa_atexit@plt+0x117990> │ │ │ │ + ldr r3, [pc, #32] @ 1231c8 <__cxa_atexit@plt+0x1179a0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 7f379c <__cxa_atexit@plt+0x7e7f74> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + str r9, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r9, r3 │ │ │ │ + b 5c4140 <__cxa_atexit@plt+0x5b8918> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - sbcseq r3, r5, r8, lsl #9 │ │ │ │ + sbcseq r2, r5, ip, asr #22 │ │ │ │ + sbcseq r2, r5, r8, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11ed94 <__cxa_atexit@plt+0x11356c> │ │ │ │ + sub sl, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 12323c <__cxa_atexit@plt+0x117a14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11eda0 <__cxa_atexit@plt+0x113578> │ │ │ │ - ldr lr, [pc, #140] @ 11edcc <__cxa_atexit@plt+0x1135a4> │ │ │ │ - ldr r0, [pc, #140] @ 11edd0 <__cxa_atexit@plt+0x1135a8> │ │ │ │ + bcc 123248 <__cxa_atexit@plt+0x117a20> │ │ │ │ + ldr lr, [pc, #88] @ 123258 <__cxa_atexit@plt+0x117a30> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r9, [pc, #80] @ 12325c <__cxa_atexit@plt+0x117a34> │ │ │ │ + ldr r1, [pc, #80] @ 123260 <__cxa_atexit@plt+0x117a38> │ │ │ │ + sub ip, r6, #10 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #120] @ 11edd4 <__cxa_atexit@plt+0x1135ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - stmib r2, {r0, lr} │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - sub r2, r5, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 11edb0 <__cxa_atexit@plt+0x113588> │ │ │ │ - ldr r3, [pc, #92] @ 11ede0 <__cxa_atexit@plt+0x1135b8> │ │ │ │ - mov r8, fp │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b 11d274 <__cxa_atexit@plt+0x111a4c> │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stmdb r5, {r1, r2, ip} │ │ │ │ + mov r5, sl │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 5a05ec <__cxa_atexit@plt+0x594dc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 11edd8 <__cxa_atexit@plt+0x1135b0> │ │ │ │ - ldr r8, [pc, #32] @ 11eddc <__cxa_atexit@plt+0x1135b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - sbcseq r2, r5, ip, lsl r8 │ │ │ │ - strhteq r7, [r3], #40 @ 0x28 │ │ │ │ - rsceq r7, r3, r0, lsr #5 │ │ │ │ - sbcseq r3, r5, r8, asr #7 │ │ │ │ - ldrheq r2, [r5], #112 @ 0x70 │ │ │ │ - sbcseq r2, r5, ip, ror #15 │ │ │ │ - ldrheq r3, [r5], #48 @ 0x30 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + rsceq r2, r3, r4, asr #28 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11ee48 <__cxa_atexit@plt+0x113620> │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 11ee54 <__cxa_atexit@plt+0x11362c> │ │ │ │ - ldr r2, [pc, #76] @ 11ee64 <__cxa_atexit@plt+0x11363c> │ │ │ │ - ldr r1, [pc, #76] @ 11ee68 <__cxa_atexit@plt+0x113640> │ │ │ │ + bcc 1232b8 <__cxa_atexit@plt+0x117a90> │ │ │ │ + ldr r1, [pc, #64] @ 1232d8 <__cxa_atexit@plt+0x117ab0> │ │ │ │ + ldr r2, [pc, #64] @ 1232dc <__cxa_atexit@plt+0x117ab4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 11ee6c <__cxa_atexit@plt+0x113644> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r7, [pc, #32] @ 1232e0 <__cxa_atexit@plt+0x117ab8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - ldrdeq r7, [r3], #24 @ │ │ │ │ - sbceq r0, r0, r2, ror r3 │ │ │ │ - sbcseq r3, r5, r0, lsl #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + sbcseq r2, r5, r0, ror #19 │ │ │ │ + sbcseq r2, r5, r4, ror sl │ │ │ │ + sbcseq r2, r5, ip, asr #20 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11eebc <__cxa_atexit@plt+0x113694> │ │ │ │ - ldr r3, [pc, #52] @ 11eec4 <__cxa_atexit@plt+0x11369c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + bhi 123370 <__cxa_atexit@plt+0x117b48> │ │ │ │ + ldr r2, [pc, #160] @ 1233a8 <__cxa_atexit@plt+0x117b80> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq 11eeb4 <__cxa_atexit@plt+0x11368c> │ │ │ │ - b 11eed4 <__cxa_atexit@plt+0x1136ac> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 123364 <__cxa_atexit@plt+0x117b3c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 123380 <__cxa_atexit@plt+0x117b58> │ │ │ │ + ldr r1, [pc, #120] @ 1233b4 <__cxa_atexit@plt+0x117b8c> │ │ │ │ + ldr r3, [pc, #120] @ 1233b8 <__cxa_atexit@plt+0x117b90> │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #56] @ 1233b0 <__cxa_atexit@plt+0x117b88> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - sbcseq r3, r5, r8, lsr #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #36] @ 1233ac <__cxa_atexit@plt+0x117b84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + sbcseq r2, r5, r8, lsr #19 │ │ │ │ + ldrsbeq r2, [r5], #144 @ 0x90 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + sbcseq r2, r5, r8, lsr r9 │ │ │ │ + sbcseq r2, r5, r8, ror r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr lr, [r2, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11ef3c <__cxa_atexit@plt+0x113714> │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11efb4 <__cxa_atexit@plt+0x11378c> │ │ │ │ - ldr r8, [pc, #236] @ 11eff4 <__cxa_atexit@plt+0x1137cc> │ │ │ │ - ldr r1, [pc, #236] @ 11eff8 <__cxa_atexit@plt+0x1137d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 12340c <__cxa_atexit@plt+0x117be4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #60] @ 12342c <__cxa_atexit@plt+0x117c04> │ │ │ │ + ldr r9, [pc, #60] @ 123430 <__cxa_atexit@plt+0x117c08> │ │ │ │ + add r5, r5, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r5, [pc, #208] @ 11effc <__cxa_atexit@plt+0x1137d4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r8 │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11efc0 <__cxa_atexit@plt+0x113798> │ │ │ │ - ldr r8, [pc, #140] @ 11efdc <__cxa_atexit@plt+0x1137b4> │ │ │ │ - ldr r9, [pc, #140] @ 11efe0 <__cxa_atexit@plt+0x1137b8> │ │ │ │ - ldr r1, [pc, #140] @ 11efe4 <__cxa_atexit@plt+0x1137bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r1, [r8, #4]! │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr sl, [pc, #128] @ 11efe8 <__cxa_atexit@plt+0x1137c0> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [pc, #120] @ 11efec <__cxa_atexit@plt+0x1137c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - stm r2, {r0, r3, lr} │ │ │ │ - sub r3, r5, #20 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11efcc <__cxa_atexit@plt+0x1137a4> │ │ │ │ - mov r8, fp │ │ │ │ - b 11e400 <__cxa_atexit@plt+0x112bd8> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #28] @ 11eff0 <__cxa_atexit@plt+0x1137c8> │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + b 5a1338 <__cxa_atexit@plt+0x595b10> │ │ │ │ + ldr r7, [pc, #32] @ 123434 <__cxa_atexit@plt+0x117c0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - sbcseq r2, r5, ip, lsl r6 │ │ │ │ - sbcseq r2, r5, r4, lsl #12 │ │ │ │ - rsceq r7, r3, r0, lsr #1 │ │ │ │ - smlaleq r7, r3, r0, r0 │ │ │ │ - strhteq r7, [r3], #4 │ │ │ │ - ldrsbeq r3, [r5], #24 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - ldrdeq r7, [r3], #4 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11e7ec <__cxa_atexit@plt+0x112fc4> │ │ │ │ - ldrsbeq r3, [r5], #24 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11f068 <__cxa_atexit@plt+0x113840> │ │ │ │ - ldr r3, [pc, #56] @ 11f078 <__cxa_atexit@plt+0x113850> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #44] @ 11f07c <__cxa_atexit@plt+0x113854> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #16 │ │ │ │ + str sl, [r5, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - sbceq r0, r0, r3, asr r1 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + sbcseq r2, r5, r4, lsl #17 │ │ │ │ + sbcseq r2, r5, r0, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 11f0b8 <__cxa_atexit@plt+0x113890> │ │ │ │ - ldr r8, [pc, #36] @ 11f0c0 <__cxa_atexit@plt+0x113898> │ │ │ │ + bhi 123468 <__cxa_atexit@plt+0x117c40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 11f0c4 <__cxa_atexit@plt+0x11389c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #24] @ 123470 <__cxa_atexit@plt+0x117c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ + b c7860c <__cxa_atexit@plt+0xc6cde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbceq r0, r0, sl, lsl #2 │ │ │ │ - rsceq r6, r3, r0, asr pc │ │ │ │ - sbcseq r3, r5, r8, lsr #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 11f13c <__cxa_atexit@plt+0x113914> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11f148 <__cxa_atexit@plt+0x113920> │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr lr, [pc, #88] @ 11f158 <__cxa_atexit@plt+0x113930> │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r3, [pc, #84] @ 11f15c <__cxa_atexit@plt+0x113934> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + rsceq r2, r3, r0, lsr #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1234bc <__cxa_atexit@plt+0x117c94> │ │ │ │ + ldr r2, [pc, #48] @ 1234c8 <__cxa_atexit@plt+0x117ca0> │ │ │ │ + tst r8, #3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r2, r7, r9} │ │ │ │ + beq 1234b0 <__cxa_atexit@plt+0x117c88> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1234d4 <__cxa_atexit@plt+0x117cac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 123524 <__cxa_atexit@plt+0x117cfc> │ │ │ │ + ldr r3, [pc, #156] @ 123590 <__cxa_atexit@plt+0x117d68> │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - add lr, r2, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - beq 11f130 <__cxa_atexit@plt+0x113908> │ │ │ │ - mov r5, r8 │ │ │ │ - b 11f16c <__cxa_atexit@plt+0x113944> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + beq 12355c <__cxa_atexit@plt+0x117d34> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 123570 <__cxa_atexit@plt+0x117d48> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r2, [pc, #88] @ 123584 <__cxa_atexit@plt+0x117d5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 123564 <__cxa_atexit@plt+0x117d3c> │ │ │ │ + ldr r3, [pc, #72] @ 123588 <__cxa_atexit@plt+0x117d60> │ │ │ │ + cmp r2, #2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [pc, #64] @ 12358c <__cxa_atexit@plt+0x117d64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - smullseq r3, r5, r0, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 11f1c8 <__cxa_atexit@plt+0x1139a0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11f20c <__cxa_atexit@plt+0x1139e4> │ │ │ │ - ldr r2, [pc, #152] @ 11f234 <__cxa_atexit@plt+0x113a0c> │ │ │ │ - ldr r1, [pc, #152] @ 11f238 <__cxa_atexit@plt+0x113a10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - stm r5, {r2, r9} │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #132] @ 11f23c <__cxa_atexit@plt+0x113a14> │ │ │ │ + ldr r7, [pc, #28] @ 123594 <__cxa_atexit@plt+0x117d6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11f21c <__cxa_atexit@plt+0x1139f4> │ │ │ │ - ldr r3, [pc, #72] @ 11f22c <__cxa_atexit@plt+0x113a04> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 11f230 <__cxa_atexit@plt+0x113a08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - adcseq pc, pc, pc, lsr #31 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + rsceq r2, r3, r4, ror #21 │ │ │ │ + rsceq r2, r3, r0, ror #21 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - rsceq r6, r3, r8, asr #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + strhteq r2, [r3], #160 @ 0xa0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11e93c <__cxa_atexit@plt+0x113114> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1235c0 <__cxa_atexit@plt+0x117d98> │ │ │ │ + ldmib r5, {r3, r8} │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b cf6a40 <__cxa_atexit@plt+0xceb218> │ │ │ │ + ldr r7, [pc, #12] @ 1235d4 <__cxa_atexit@plt+0x117dac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, r3, r0, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11f288 <__cxa_atexit@plt+0x113a60> │ │ │ │ - ldr r8, [pc, #28] @ 11f290 <__cxa_atexit@plt+0x113a68> │ │ │ │ - ldr r2, [pc, #28] @ 11f294 <__cxa_atexit@plt+0x113a6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 12360c <__cxa_atexit@plt+0x117de4> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b c3de58 <__cxa_atexit@plt+0xc32630> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #24] @ 123610 <__cxa_atexit@plt+0x117de8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, pc, lr, lsr pc @ │ │ │ │ - rsceq r6, r3, ip, ror sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + rsceq r2, r3, r8, lsr sl │ │ │ │ + rsceq r2, r3, r4, lsr sl │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 11f2f8 <__cxa_atexit@plt+0x113ad0> │ │ │ │ + bhi 123678 <__cxa_atexit@plt+0x117e50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 11f304 <__cxa_atexit@plt+0x113adc> │ │ │ │ - ldr lr, [pc, #76] @ 11f314 <__cxa_atexit@plt+0x113aec> │ │ │ │ - ldr r0, [pc, #76] @ 11f318 <__cxa_atexit@plt+0x113af0> │ │ │ │ + bcc 123680 <__cxa_atexit@plt+0x117e58> │ │ │ │ + ldr ip, [pc, #84] @ 12369c <__cxa_atexit@plt+0x117e74> │ │ │ │ + ldr lr, [pc, #84] @ 1236a0 <__cxa_atexit@plt+0x117e78> │ │ │ │ + ldr r0, [pc, #84] @ 1236a4 <__cxa_atexit@plt+0x117e7c> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r1, r6, #2 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r9, [pc, #60] @ 11f31c <__cxa_atexit@plt+0x113af4> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - str r9, [r5, #-16] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stmdb r5, {r0, r1, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ mov r6, r3 │ │ │ │ + b 123688 <__cxa_atexit@plt+0x117e60> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 123698 <__cxa_atexit@plt+0x117e70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - rsceq r6, r3, r4, asr #28 │ │ │ │ - rsceq r6, r3, r8, lsr #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11f380 <__cxa_atexit@plt+0x113b58> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11f38c <__cxa_atexit@plt+0x113b64> │ │ │ │ - ldr r2, [pc, #76] @ 11f39c <__cxa_atexit@plt+0x113b74> │ │ │ │ - ldr r1, [pc, #76] @ 11f3a0 <__cxa_atexit@plt+0x113b78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 11f3a4 <__cxa_atexit@plt+0x113b7c> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - rsceq r6, r3, r0, lsr #25 │ │ │ │ - adcseq pc, pc, pc, lsr lr @ │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11f3ec <__cxa_atexit@plt+0x113bc4> │ │ │ │ - ldr r3, [pc, #48] @ 11f3fc <__cxa_atexit@plt+0x113bd4> │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - mov r8, #0 │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11f44c <__cxa_atexit@plt+0x113c24> │ │ │ │ - ldr r3, [pc, #56] @ 11f45c <__cxa_atexit@plt+0x113c34> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #44] @ 11f460 <__cxa_atexit@plt+0x113c38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - adcseq pc, pc, r5, ror sp @ │ │ │ │ + sbcseq r2, r5, r0, asr #13 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + rsceq r2, r3, r0, lsr sl │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r8, [pc, #4] @ 11f478 <__cxa_atexit@plt+0x113c50> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b c3de58 <__cxa_atexit@plt+0xc32630> │ │ │ │ - adcseq pc, pc, sl, lsr sp @ │ │ │ │ - ldrsbeq r2, [r5], #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11f4e0 <__cxa_atexit@plt+0x113cb8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11f4e8 <__cxa_atexit@plt+0x113cc0> │ │ │ │ - ldr r2, [pc, #72] @ 11f4fc <__cxa_atexit@plt+0x113cd4> │ │ │ │ - ldr r1, [pc, #72] @ 11f500 <__cxa_atexit@plt+0x113cd8> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - add r7, r1, #1 │ │ │ │ - ldr r1, [pc, #48] @ 11f504 <__cxa_atexit@plt+0x113cdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - b 11b844 <__cxa_atexit@plt+0x11001c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 12372c <__cxa_atexit@plt+0x117f04> │ │ │ │ + ldr r3, [pc, #156] @ 123764 <__cxa_atexit@plt+0x117f3c> │ │ │ │ + ldr r1, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 12373c <__cxa_atexit@plt+0x117f14> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 123744 <__cxa_atexit@plt+0x117f1c> │ │ │ │ + ldr ip, [pc, #124] @ 123770 <__cxa_atexit@plt+0x117f48> │ │ │ │ + ldr lr, [pc, #124] @ 123774 <__cxa_atexit@plt+0x117f4c> │ │ │ │ + ldr r0, [pc, #124] @ 123778 <__cxa_atexit@plt+0x117f50> │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r5, r5, #16 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + sub r2, r3, #2 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + stm r5, {r0, r2, sl} │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 11f4f0 <__cxa_atexit@plt+0x113cc8> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r7, [pc, #56] @ 12376c <__cxa_atexit@plt+0x117f44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [r5], #8 │ │ │ │ - rsceq r6, r3, r0, asr #22 │ │ │ │ - rsceq r6, r3, r8, lsr #22 │ │ │ │ - ldrheq r2, [r5], #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11f56c <__cxa_atexit@plt+0x113d44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11f574 <__cxa_atexit@plt+0x113d4c> │ │ │ │ - ldr r2, [pc, #72] @ 11f588 <__cxa_atexit@plt+0x113d60> │ │ │ │ - ldr r1, [pc, #72] @ 11f58c <__cxa_atexit@plt+0x113d64> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - add r7, r1, #1 │ │ │ │ - ldr r1, [pc, #48] @ 11f590 <__cxa_atexit@plt+0x113d68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - b 11c42c <__cxa_atexit@plt+0x110c04> │ │ │ │ - mov r6, r3 │ │ │ │ - b 11f57c <__cxa_atexit@plt+0x113d54> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 12374c <__cxa_atexit@plt+0x117f24> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 123768 <__cxa_atexit@plt+0x117f40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r2, r5, ip, lsr #32 │ │ │ │ - strhteq r6, [r3], #164 @ 0xa4 │ │ │ │ - smlaleq r6, r3, ip, sl │ │ │ │ - sbcseq r2, r5, ip, lsr #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11f5f8 <__cxa_atexit@plt+0x113dd0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11f604 <__cxa_atexit@plt+0x113ddc> │ │ │ │ - ldr r2, [pc, #76] @ 11f614 <__cxa_atexit@plt+0x113dec> │ │ │ │ - ldr r1, [pc, #76] @ 11f618 <__cxa_atexit@plt+0x113df0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 11f61c <__cxa_atexit@plt+0x113df4> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrsheq r2, [r5], #88 @ 0x58 │ │ │ │ + sbcseq r2, r5, r0, lsr #12 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + rsceq r2, r3, r4, lsl #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1237b0 <__cxa_atexit@plt+0x117f88> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 1237b4 <__cxa_atexit@plt+0x117f8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - rsceq r6, r3, r8, lsr #20 │ │ │ │ - adcseq pc, pc, r2, asr #23 │ │ │ │ - sbcseq r2, r5, r0, lsr #23 │ │ │ │ + smlaleq r2, r3, r4, r8 │ │ │ │ + smlaleq r2, r3, r0, r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 12385c <__cxa_atexit@plt+0x118034> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 11f690 <__cxa_atexit@plt+0x113e68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11f69c <__cxa_atexit@plt+0x113e74> │ │ │ │ - ldr lr, [pc, #88] @ 11f6ac <__cxa_atexit@plt+0x113e84> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 11f6b0 <__cxa_atexit@plt+0x113e88> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r5, [pc, #52] @ 11f6b4 <__cxa_atexit@plt+0x113e8c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r8 │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - rsceq r6, r3, r0, lsl #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11ea8c <__cxa_atexit@plt+0x113264> │ │ │ │ - sbcseq r2, r5, r0, lsl #22 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11f750 <__cxa_atexit@plt+0x113f28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11f758 <__cxa_atexit@plt+0x113f30> │ │ │ │ - ldr r2, [pc, #100] @ 11f76c <__cxa_atexit@plt+0x113f44> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #84] @ 11f770 <__cxa_atexit@plt+0x113f48> │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r2, [pc, #76] @ 11f774 <__cxa_atexit@plt+0x113f4c> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add lr, r3, #16 │ │ │ │ + bhi 12386c <__cxa_atexit@plt+0x118044> │ │ │ │ + ldr r1, [pc, #176] @ 1238a8 <__cxa_atexit@plt+0x118080> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #60] @ 11f778 <__cxa_atexit@plt+0x113f50> │ │ │ │ - add r2, r2, #1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 123880 <__cxa_atexit@plt+0x118058> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 123888 <__cxa_atexit@plt+0x118060> │ │ │ │ + ldr ip, [pc, #144] @ 1238b4 <__cxa_atexit@plt+0x11808c> │ │ │ │ + ldr lr, [pc, #144] @ 1238b8 <__cxa_atexit@plt+0x118090> │ │ │ │ + ldr r0, [pc, #144] @ 1238bc <__cxa_atexit@plt+0x118094> │ │ │ │ + add ip, pc, ip │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r5, r5, #20 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - b 11c42c <__cxa_atexit@plt+0x110c04> │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + sub r2, r3, #2 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + stm r5, {r0, r2, sl} │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 11f760 <__cxa_atexit@plt+0x113f38> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - sbcseq r1, r5, r0, lsr lr │ │ │ │ - rsceq r6, r3, ip, asr #17 │ │ │ │ - strhteq r6, [r3], #140 @ 0x8c │ │ │ │ - sbcseq r2, r5, r4, asr sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11f7e8 <__cxa_atexit@plt+0x113fc0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11f7f4 <__cxa_atexit@plt+0x113fcc> │ │ │ │ - ldr r2, [pc, #84] @ 11f804 <__cxa_atexit@plt+0x113fdc> │ │ │ │ - ldr r1, [pc, #84] @ 11f808 <__cxa_atexit@plt+0x113fe0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 11f80c <__cxa_atexit@plt+0x113fe4> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - rsceq r6, r3, r0, asr #16 │ │ │ │ - ldrsbteq pc, [pc], r6 @ │ │ │ │ - ldrsbeq r2, [r5], #144 @ 0x90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11f860 <__cxa_atexit@plt+0x114038> │ │ │ │ - ldr lr, [pc, #56] @ 11f86c <__cxa_atexit@plt+0x114044> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r2} │ │ │ │ - beq 11f858 <__cxa_atexit@plt+0x114030> │ │ │ │ - b 11f87c <__cxa_atexit@plt+0x114054> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r2, r5, r0, ror r9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 11f8f4 <__cxa_atexit@plt+0x1140cc> │ │ │ │ - add lr, r6, #20 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 11f948 <__cxa_atexit@plt+0x114120> │ │ │ │ - ldr r0, [pc, #200] @ 11f980 <__cxa_atexit@plt+0x114158> │ │ │ │ - ldr r1, [pc, #200] @ 11f984 <__cxa_atexit@plt+0x11415c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r0, [r3] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - ldr r0, [pc, #168] @ 11f988 <__cxa_atexit@plt+0x114160> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r9, r8 │ │ │ │ - b a370dc <__cxa_atexit@plt+0xa2b8b4> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 11f95c <__cxa_atexit@plt+0x114134> │ │ │ │ - ldr r7, [pc, #104] @ 11f970 <__cxa_atexit@plt+0x114148> │ │ │ │ - ldr r2, [pc, #104] @ 11f974 <__cxa_atexit@plt+0x11414c> │ │ │ │ + ldr r7, [pc, #60] @ 1238b0 <__cxa_atexit@plt+0x118088> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r7, [pc, #92] @ 11f978 <__cxa_atexit@plt+0x114150> │ │ │ │ - add lr, r6, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [pc, #80] @ 11f97c <__cxa_atexit@plt+0x114154> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - b 11b844 <__cxa_atexit@plt+0x11001c> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 123890 <__cxa_atexit@plt+0x118068> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1238ac <__cxa_atexit@plt+0x118084> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - sbcseq r1, r5, r0, asr #24 │ │ │ │ - ldrdeq r6, [r3], #108 @ 0x6c @ │ │ │ │ - rsceq r6, r3, ip, asr #13 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - rsceq r6, r3, r8, lsl r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 11ebdc <__cxa_atexit@plt+0x1133b4> │ │ │ │ - sbcseq r2, r5, ip, lsr r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11f9fc <__cxa_atexit@plt+0x1141d4> │ │ │ │ - ldr lr, [pc, #64] @ 11fa0c <__cxa_atexit@plt+0x1141e4> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #48] @ 11fa10 <__cxa_atexit@plt+0x1141e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - adcseq pc, pc, r3, asr #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11fa44 <__cxa_atexit@plt+0x11421c> │ │ │ │ - ldr r8, [pc, #28] @ 11fa4c <__cxa_atexit@plt+0x114224> │ │ │ │ - ldr r2, [pc, #28] @ 11fa50 <__cxa_atexit@plt+0x114228> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b c3de58 <__cxa_atexit@plt+0xc32630> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, pc, r2, lsl #15 │ │ │ │ - rsceq r6, r3, r0, asr #11 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + ldrheq r2, [r5], #68 @ 0x44 │ │ │ │ + ldrsbeq r2, [r5], #76 @ 0x4c │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + rsceq r2, r3, r4, asr r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 11fab4 <__cxa_atexit@plt+0x11428c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 11fac0 <__cxa_atexit@plt+0x114298> │ │ │ │ - ldr lr, [pc, #76] @ 11fad0 <__cxa_atexit@plt+0x1142a8> │ │ │ │ - ldr r0, [pc, #76] @ 11fad4 <__cxa_atexit@plt+0x1142ac> │ │ │ │ + bhi 123948 <__cxa_atexit@plt+0x118120> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + bhi 123958 <__cxa_atexit@plt+0x118130> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 123960 <__cxa_atexit@plt+0x118138> │ │ │ │ + ldr ip, [pc, #116] @ 123984 <__cxa_atexit@plt+0x11815c> │ │ │ │ + ldr lr, [pc, #116] @ 123988 <__cxa_atexit@plt+0x118160> │ │ │ │ + ldr r0, [pc, #116] @ 12398c <__cxa_atexit@plt+0x118164> │ │ │ │ + add ip, pc, ip │ │ │ │ add lr, pc, lr │ │ │ │ + sub r5, r5, #16 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r9, [pc, #60] @ 11fad8 <__cxa_atexit@plt+0x1142b0> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b ab5cf4 <__cxa_atexit@plt+0xaaa4cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + sub r2, r3, #2 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + stm r5, {r0, r2, sl} │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - rsceq r6, r3, r8, lsl #13 │ │ │ │ - rsceq r6, r3, ip, ror #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 11fb3c <__cxa_atexit@plt+0x114314> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11fb48 <__cxa_atexit@plt+0x114320> │ │ │ │ - ldr r2, [pc, #76] @ 11fb58 <__cxa_atexit@plt+0x114330> │ │ │ │ - ldr r1, [pc, #76] @ 11fb5c <__cxa_atexit@plt+0x114334> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 11fb60 <__cxa_atexit@plt+0x114338> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r6 │ │ │ │ + b 123968 <__cxa_atexit@plt+0x118140> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 123980 <__cxa_atexit@plt+0x118158> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - rsceq r6, r3, r4, ror #9 │ │ │ │ - adcseq pc, pc, r3, lsl #13 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldrsbeq r2, [r5], #60 @ 0x3c │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + rsceq r2, r3, r8, ror #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 11fba8 <__cxa_atexit@plt+0x114380> │ │ │ │ - ldr r3, [pc, #48] @ 11fbb8 <__cxa_atexit@plt+0x114390> │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + bcc 1239f0 <__cxa_atexit@plt+0x1181c8> │ │ │ │ + ldr r3, [pc, #80] @ 123a08 <__cxa_atexit@plt+0x1181e0> │ │ │ │ + ldr r2, [pc, #80] @ 123a0c <__cxa_atexit@plt+0x1181e4> │ │ │ │ + ldr lr, [pc, #80] @ 123a10 <__cxa_atexit@plt+0x1181e8> │ │ │ │ + sub r1, r6, #30 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - mov r8, #0 │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - b abc3cc <__cxa_atexit@plt+0xab0ba4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 11fc08 <__cxa_atexit@plt+0x1143e0> │ │ │ │ - ldr r3, [pc, #56] @ 11fc18 <__cxa_atexit@plt+0x1143f0> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #44] @ 11fc1c <__cxa_atexit@plt+0x1143f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b c3e004 <__cxa_atexit@plt+0xc327dc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r7, [pc, #28] @ 123a14 <__cxa_atexit@plt+0x1181ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - ldrhteq pc, [pc], r9 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r8, [pc, #4] @ 11fc34 <__cxa_atexit@plt+0x11440c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b c3de58 <__cxa_atexit@plt+0xc32630> │ │ │ │ - adcseq pc, pc, lr, ror r5 @ │ │ │ │ - sbcseq r2, r5, r4, asr #11 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 11fcc0 <__cxa_atexit@plt+0x114498> │ │ │ │ - ldr r7, [pc, #116] @ 11fcd4 <__cxa_atexit@plt+0x1144ac> │ │ │ │ - ands r2, r9, #3 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + strhteq r2, [r3], #96 @ 0x60 │ │ │ │ + sbcseq r2, r5, ip, asr r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 123a8c <__cxa_atexit@plt+0x118264> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 123a9c <__cxa_atexit@plt+0x118274> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 123aa4 <__cxa_atexit@plt+0x11827c> │ │ │ │ + ldr r1, [pc, #104] @ 123acc <__cxa_atexit@plt+0x1182a4> │ │ │ │ + ldr r3, [pc, #104] @ 123ad0 <__cxa_atexit@plt+0x1182a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r1, r9} │ │ │ │ + sub r1, r2, #2 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 5a0d0c <__cxa_atexit@plt+0x5954e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 123aac <__cxa_atexit@plt+0x118284> │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 123ac8 <__cxa_atexit@plt+0x1182a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - beq 11fc94 <__cxa_atexit@plt+0x11446c> │ │ │ │ - ldr r7, [r3] │ │ │ │ - cmp r2, #2 │ │ │ │ - and r3, r7, #3 │ │ │ │ - bne 11fca0 <__cxa_atexit@plt+0x114478> │ │ │ │ - ldr r2, [pc, #88] @ 11fcdc <__cxa_atexit@plt+0x1144b4> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 11fcb8 <__cxa_atexit@plt+0x114490> │ │ │ │ - b 11fd54 <__cxa_atexit@plt+0x11452c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #48] @ 11fcd8 <__cxa_atexit@plt+0x1144b0> │ │ │ │ - cmp r3, #0 │ │ │ │ + sbcseq r2, r5, r0, asr #3 │ │ │ │ + @ instruction: 0xffffeec8 │ │ │ │ + rsceq r2, r3, r0, lsr #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 123b3c <__cxa_atexit@plt+0x118314> │ │ │ │ + ldr r7, [pc, #80] @ 123b54 <__cxa_atexit@plt+0x11832c> │ │ │ │ + ldr r2, [pc, #80] @ 123b58 <__cxa_atexit@plt+0x118330> │ │ │ │ + ldr lr, [pc, #80] @ 123b5c <__cxa_atexit@plt+0x118334> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 11fcb8 <__cxa_atexit@plt+0x114490> │ │ │ │ - b 11fe48 <__cxa_atexit@plt+0x114620> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r1, r6, #30 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r3, {r7, r8, r9} │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r2, r8, r9, lr} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r1, [r3, #32] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 11fce0 <__cxa_atexit@plt+0x1144b8> │ │ │ │ + ldr r7, [pc, #28] @ 123b60 <__cxa_atexit@plt+0x118338> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - sbcseq r2, r5, r8, asr #10 │ │ │ │ - sbcseq r2, r5, ip, lsl r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - and r2, r7, #3 │ │ │ │ - bne 11fd20 <__cxa_atexit@plt+0x1144f8> │ │ │ │ - ldr r3, [pc, #52] @ 11fd44 <__cxa_atexit@plt+0x11451c> │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 11fd38 <__cxa_atexit@plt+0x114510> │ │ │ │ - b 11fd54 <__cxa_atexit@plt+0x11452c> │ │ │ │ - ldr r3, [pc, #24] @ 11fd40 <__cxa_atexit@plt+0x114518> │ │ │ │ - cmp r2, #0 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + rsceq r2, r3, r4, ror #10 │ │ │ │ + sbcseq r2, r5, r0, lsl r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 123bc4 <__cxa_atexit@plt+0x11839c> │ │ │ │ + ldr r3, [pc, #80] @ 123bdc <__cxa_atexit@plt+0x1183b4> │ │ │ │ + ldr r9, [pc, #80] @ 123be0 <__cxa_atexit@plt+0x1183b8> │ │ │ │ + ldr lr, [pc, #80] @ 123be4 <__cxa_atexit@plt+0x1183bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 11fd38 <__cxa_atexit@plt+0x114510> │ │ │ │ - b 11fe48 <__cxa_atexit@plt+0x114620> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r1, r6, #21 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smullseq r2, r5, r8, r4 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 11fd90 <__cxa_atexit@plt+0x114568> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 11fdc0 <__cxa_atexit@plt+0x114598> │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11fe08 <__cxa_atexit@plt+0x1145e0> │ │ │ │ - ldr r7, [pc, #172] @ 11fe34 <__cxa_atexit@plt+0x11460c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - b 11fdf4 <__cxa_atexit@plt+0x1145cc> │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11fe14 <__cxa_atexit@plt+0x1145ec> │ │ │ │ - ldr r2, [pc, #140] @ 11fe30 <__cxa_atexit@plt+0x114608> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r7, [r9, #16] │ │ │ │ - b 11fdf4 <__cxa_atexit@plt+0x1145cc> │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11fe20 <__cxa_atexit@plt+0x1145f8> │ │ │ │ - ldr r2, [pc, #88] @ 11fe2c <__cxa_atexit@plt+0x114604> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r7, [r9, #16] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - ldr r7, [pc, #60] @ 11fe38 <__cxa_atexit@plt+0x114610> │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - rsceq r6, r3, r0, lsl #4 │ │ │ │ - ldrheq r2, [r5], #52 @ 0x34 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 11fe84 <__cxa_atexit@plt+0x11465c> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 11fec4 <__cxa_atexit@plt+0x11469c> │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11ff54 <__cxa_atexit@plt+0x11472c> │ │ │ │ - ldr r7, [pc, #296] @ 11ffa4 <__cxa_atexit@plt+0x11477c> │ │ │ │ + ldr r7, [pc, #28] @ 123be8 <__cxa_atexit@plt+0x1183c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - b 11feb0 <__cxa_atexit@plt+0x114688> │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11ff60 <__cxa_atexit@plt+0x114738> │ │ │ │ - ldr r2, [pc, #264] @ 11ffa0 <__cxa_atexit@plt+0x114778> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r7, [r9, #16] │ │ │ │ - ldr r7, [pc, #240] @ 11ffa8 <__cxa_atexit@plt+0x114780> │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - b 11a640 <__cxa_atexit@plt+0x10ee18> │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 11ff6c <__cxa_atexit@plt+0x114744> │ │ │ │ - ldr sl, [pc, #176] @ 11ff88 <__cxa_atexit@plt+0x114760> │ │ │ │ - sub r2, r6, #6 │ │ │ │ - ldr r8, [pc, #172] @ 11ff8c <__cxa_atexit@plt+0x114764> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #168] @ 11ff90 <__cxa_atexit@plt+0x114768> │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - ldr r2, [pc, #152] @ 11ff94 <__cxa_atexit@plt+0x11476c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r1, [pc, #116] @ 11ff98 <__cxa_atexit@plt+0x114770> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r3, r9, #16 │ │ │ │ - stm r3, {r0, r1, r8} │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - cmp fp, r0 │ │ │ │ - str ip, [r9, #12] │ │ │ │ - str r2, [r9, #28] │ │ │ │ - bhi 11ff78 <__cxa_atexit@plt+0x114750> │ │ │ │ - mov r8, fp │ │ │ │ - b 11e400 <__cxa_atexit@plt+0x112bd8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - ldr r7, [pc, #28] @ 11ff9c <__cxa_atexit@plt+0x114774> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + rsceq r2, r3, r8, lsr #18 │ │ │ │ + sbcseq r2, r5, ip, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 123c18 <__cxa_atexit@plt+0x1183f0> │ │ │ │ + ldr r5, [pc, #28] @ 123c28 <__cxa_atexit@plt+0x118400> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a0a5c <__cxa_atexit@plt+0x595234> │ │ │ │ + ldr r7, [pc, #12] @ 123c2c <__cxa_atexit@plt+0x118404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff1f0 │ │ │ │ - sbcseq r1, r5, r4, ror r6 │ │ │ │ - sbcseq r1, r5, r4, ror #12 │ │ │ │ - strdeq r6, [r3], #12 @ │ │ │ │ - ldrdeq r6, [r3], #8 @ │ │ │ │ - sbcseq r2, r5, ip, lsr #4 │ │ │ │ - @ instruction: 0xfffff564 │ │ │ │ - @ instruction: 0xfffff5ec │ │ │ │ - rsceq r6, r3, r4, asr #2 │ │ │ │ - sbcseq r2, r5, r4, lsr #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + sbcseq r2, r5, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - mov sl, r9 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 120008 <__cxa_atexit@plt+0x1147e0> │ │ │ │ - ldr r3, [pc, #72] @ 12001c <__cxa_atexit@plt+0x1147f4> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 123c94 <__cxa_atexit@plt+0x11846c> │ │ │ │ + ldr r3, [pc, #80] @ 123cac <__cxa_atexit@plt+0x118484> │ │ │ │ + ldr r9, [pc, #80] @ 123cb0 <__cxa_atexit@plt+0x118488> │ │ │ │ + ldr lr, [pc, #80] @ 123cb4 <__cxa_atexit@plt+0x11848c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 11fff8 <__cxa_atexit@plt+0x1147d0> │ │ │ │ - ldr r7, [pc, #52] @ 120020 <__cxa_atexit@plt+0x1147f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - str r9, [r5] │ │ │ │ - b 11b844 <__cxa_atexit@plt+0x11001c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + sub r1, r6, #21 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 120024 <__cxa_atexit@plt+0x1147fc> │ │ │ │ + ldr r7, [pc, #28] @ 123cb8 <__cxa_atexit@plt+0x118490> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r6, r3, r4, lsl r0 │ │ │ │ - sbcseq r2, r5, r8, lsl #4 │ │ │ │ - sbcseq r2, r5, ip, lsr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 120050 <__cxa_atexit@plt+0x114828> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - add r9, r3, #1 │ │ │ │ - str r9, [r5] │ │ │ │ - b 11b844 <__cxa_atexit@plt+0x11001c> │ │ │ │ - rsceq r5, r3, r0, asr #31 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + rsceq r2, r3, r8, asr r8 │ │ │ │ + ldrheq r2, [r5], #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1200e0 <__cxa_atexit@plt+0x1148b8> │ │ │ │ - ldr r3, [pc, #148] @ 120108 <__cxa_atexit@plt+0x1148e0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 1200c0 <__cxa_atexit@plt+0x114898> │ │ │ │ - ldr r3, [pc, #132] @ 12010c <__cxa_atexit@plt+0x1148e4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 1200d0 <__cxa_atexit@plt+0x1148a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1200f0 <__cxa_atexit@plt+0x1148c8> │ │ │ │ - ldr r7, [pc, #104] @ 120114 <__cxa_atexit@plt+0x1148ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r6, {r7, r8, r9} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 120110 <__cxa_atexit@plt+0x1148e8> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 123cec <__cxa_atexit@plt+0x1184c4> │ │ │ │ + ldr r2, [pc, #32] @ 123cfc <__cxa_atexit@plt+0x1184d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b c7827c <__cxa_atexit@plt+0xc6ca54> │ │ │ │ + ldr r7, [pc, #12] @ 123d00 <__cxa_atexit@plt+0x1184d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - sbcseq r2, r5, r4, asr #2 │ │ │ │ - strhteq r6, [r3], #44 @ 0x2c │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + sbcseq r2, r5, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 120180 <__cxa_atexit@plt+0x114958> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #16] @ 123d24 <__cxa_atexit@plt+0x1184fc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 5a0a5c <__cxa_atexit@plt+0x595234> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #36 @ 0x24 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 123d94 <__cxa_atexit@plt+0x11856c> │ │ │ │ + ldr r3, [pc, #80] @ 123dac <__cxa_atexit@plt+0x118584> │ │ │ │ + ldr r2, [pc, #80] @ 123db0 <__cxa_atexit@plt+0x118588> │ │ │ │ + ldr lr, [pc, #80] @ 123db4 <__cxa_atexit@plt+0x11858c> │ │ │ │ + sub r1, r6, #30 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 120168 <__cxa_atexit@plt+0x114940> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 120170 <__cxa_atexit@plt+0x114948> │ │ │ │ - ldr r1, [pc, #48] @ 120184 <__cxa_atexit@plt+0x11495c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ 123db8 <__cxa_atexit@plt+0x118590> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r6, r3, r4, lsl r2 │ │ │ │ + @ instruction: 0xfffffa58 │ │ │ │ + @ instruction: 0xfffffb5c │ │ │ │ + rsceq r2, r3, ip, lsl #6 │ │ │ │ + ldrheq r1, [r5], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1201c8 <__cxa_atexit@plt+0x1149a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 1201d4 <__cxa_atexit@plt+0x1149ac> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 123dec <__cxa_atexit@plt+0x1185c4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 123df4 <__cxa_atexit@plt+0x1185cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c782fc <__cxa_atexit@plt+0xc6cad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b ce86c4 <__cxa_atexit@plt+0xcdce9c> │ │ │ │ - strhteq r6, [r3], #24 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + rsceq r2, r3, ip, lsl r2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 12021c <__cxa_atexit@plt+0x1149f4> │ │ │ │ - ldr r7, [pc, #52] @ 120230 <__cxa_atexit@plt+0x114a08> │ │ │ │ + bhi 123e40 <__cxa_atexit@plt+0x118618> │ │ │ │ + ldr r2, [pc, #48] @ 123e4c <__cxa_atexit@plt+0x118624> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 120210 <__cxa_atexit@plt+0x1149e8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r2, r7, r9} │ │ │ │ + beq 123e34 <__cxa_atexit@plt+0x11860c> │ │ │ │ mov r7, r8 │ │ │ │ - b 120240 <__cxa_atexit@plt+0x114a18> │ │ │ │ + b 123e58 <__cxa_atexit@plt+0x118630> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 120234 <__cxa_atexit@plt+0x114a0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - sbcseq r2, r5, r8 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ 1202d4 <__cxa_atexit@plt+0x114aac> │ │ │ │ + mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 123ea8 <__cxa_atexit@plt+0x118680> │ │ │ │ + ldr r3, [pc, #156] @ 123f14 <__cxa_atexit@plt+0x1186ec> │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 1202ac <__cxa_atexit@plt+0x114a84> │ │ │ │ - ldr r1, [pc, #112] @ 1202d8 <__cxa_atexit@plt+0x114ab0> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - beq 1202b4 <__cxa_atexit@plt+0x114a8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 1202c0 <__cxa_atexit@plt+0x114a98> │ │ │ │ - ldr r0, [pc, #72] @ 1202dc <__cxa_atexit@plt+0x114ab4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + beq 123ee0 <__cxa_atexit@plt+0x1186b8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 123ef4 <__cxa_atexit@plt+0x1186cc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes